R600/SI: Add patterns for integer maxima / minima
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def isSI : Predicate<"Subtarget.device()"
26                             "->getGeneration() == AMDGPUDeviceInfo::HD7XXX">;
27
28 let Predicates = [isSI] in {
29
30 let neverHasSideEffects = 1 in {
31
32 let isMoveImm = 1 in {
33 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
34 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
35 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
36 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
37 } // End isMoveImm = 1
38
39 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32", []>;
40 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64", []>;
41 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
42 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
43 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32", []>;
44 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
45 } // End neverHasSideEffects = 1
46
47 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
48 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
49 ////def S_BCNT1_I32_B32 : SOP1_BCNT1 <0x0000000f, "S_BCNT1_I32_B32", []>;
50 ////def S_BCNT1_I32_B64 : SOP1_BCNT1 <0x00000010, "S_BCNT1_I32_B64", []>;
51 ////def S_FF0_I32_B32 : SOP1_FF0 <0x00000011, "S_FF0_I32_B32", []>;
52 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
53 ////def S_FF1_I32_B32 : SOP1_FF1 <0x00000013, "S_FF1_I32_B32", []>;
54 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
55 //def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32", []>;
56 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
57 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
58 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
59 //def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8", []>;
60 //def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16", []>;
61 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
62 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
63 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
64 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
65 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
66 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
67 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
68 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
69
70 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
71
72 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
73 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
74 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
75 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
76 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
77 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
78 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
79 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
80
81 } // End hasSideEffects = 1
82
83 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
84 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
85 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
86 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
87 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
88 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
89 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
90 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
91 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
92 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
93 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
94 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
95
96 /*
97 This instruction is disabled for now until we can figure out how to teach
98 the instruction selector to correctly use the  S_CMP* vs V_CMP*
99 instructions.
100
101 When this instruction is enabled the code generator sometimes produces this
102 invalid sequence:
103
104 SCC = S_CMPK_EQ_I32 SGPR0, imm
105 VCC = COPY SCC
106 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
107
108 def S_CMPK_EQ_I32 : SOPK <
109   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
110   "S_CMPK_EQ_I32",
111   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
112 >;
113 */
114
115 let isCompare = 1 in {
116 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
117 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
118 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
119 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
120 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
121 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
122 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
123 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
124 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
125 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
126 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
127 } // End isCompare = 1
128
129 def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
130 def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
131 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
132 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
133 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
134 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
135 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
136 //def EXP : EXP_ <0x00000000, "EXP", []>;
137
138 let isCompare = 1 in {
139
140 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
141 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_LT>;
142 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_EQ>;
143 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_LE>;
144 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_GT>;
145 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32", f32, COND_NE>;
146 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_GE>;
147 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32">;
148 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32">;
149 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
150 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
151 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
152 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
153 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_NE>;
154 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
155 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
156
157 let hasSideEffects = 1, Defs = [EXEC] in {
158
159 defm V_CMPX_F_F32 : VOPC_32 <0x00000010, "V_CMPX_F_F32">;
160 defm V_CMPX_LT_F32 : VOPC_32 <0x00000011, "V_CMPX_LT_F32">;
161 defm V_CMPX_EQ_F32 : VOPC_32 <0x00000012, "V_CMPX_EQ_F32">;
162 defm V_CMPX_LE_F32 : VOPC_32 <0x00000013, "V_CMPX_LE_F32">;
163 defm V_CMPX_GT_F32 : VOPC_32 <0x00000014, "V_CMPX_GT_F32">;
164 defm V_CMPX_LG_F32 : VOPC_32 <0x00000015, "V_CMPX_LG_F32">;
165 defm V_CMPX_GE_F32 : VOPC_32 <0x00000016, "V_CMPX_GE_F32">;
166 defm V_CMPX_O_F32 : VOPC_32 <0x00000017, "V_CMPX_O_F32">;
167 defm V_CMPX_U_F32 : VOPC_32 <0x00000018, "V_CMPX_U_F32">;
168 defm V_CMPX_NGE_F32 : VOPC_32 <0x00000019, "V_CMPX_NGE_F32">;
169 defm V_CMPX_NLG_F32 : VOPC_32 <0x0000001a, "V_CMPX_NLG_F32">;
170 defm V_CMPX_NGT_F32 : VOPC_32 <0x0000001b, "V_CMPX_NGT_F32">;
171 defm V_CMPX_NLE_F32 : VOPC_32 <0x0000001c, "V_CMPX_NLE_F32">;
172 defm V_CMPX_NEQ_F32 : VOPC_32 <0x0000001d, "V_CMPX_NEQ_F32">;
173 defm V_CMPX_NLT_F32 : VOPC_32 <0x0000001e, "V_CMPX_NLT_F32">;
174 defm V_CMPX_TRU_F32 : VOPC_32 <0x0000001f, "V_CMPX_TRU_F32">;
175
176 } // End hasSideEffects = 1, Defs = [EXEC]
177
178 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
179 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64">;
180 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64">;
181 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64">;
182 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64">;
183 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
184 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64">;
185 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64">;
186 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64">;
187 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
188 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
189 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
190 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
191 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64">;
192 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
193 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
194
195 let hasSideEffects = 1, Defs = [EXEC] in {
196
197 defm V_CMPX_F_F64 : VOPC_64 <0x00000030, "V_CMPX_F_F64">;
198 defm V_CMPX_LT_F64 : VOPC_64 <0x00000031, "V_CMPX_LT_F64">;
199 defm V_CMPX_EQ_F64 : VOPC_64 <0x00000032, "V_CMPX_EQ_F64">;
200 defm V_CMPX_LE_F64 : VOPC_64 <0x00000033, "V_CMPX_LE_F64">;
201 defm V_CMPX_GT_F64 : VOPC_64 <0x00000034, "V_CMPX_GT_F64">;
202 defm V_CMPX_LG_F64 : VOPC_64 <0x00000035, "V_CMPX_LG_F64">;
203 defm V_CMPX_GE_F64 : VOPC_64 <0x00000036, "V_CMPX_GE_F64">;
204 defm V_CMPX_O_F64 : VOPC_64 <0x00000037, "V_CMPX_O_F64">;
205 defm V_CMPX_U_F64 : VOPC_64 <0x00000038, "V_CMPX_U_F64">;
206 defm V_CMPX_NGE_F64 : VOPC_64 <0x00000039, "V_CMPX_NGE_F64">;
207 defm V_CMPX_NLG_F64 : VOPC_64 <0x0000003a, "V_CMPX_NLG_F64">;
208 defm V_CMPX_NGT_F64 : VOPC_64 <0x0000003b, "V_CMPX_NGT_F64">;
209 defm V_CMPX_NLE_F64 : VOPC_64 <0x0000003c, "V_CMPX_NLE_F64">;
210 defm V_CMPX_NEQ_F64 : VOPC_64 <0x0000003d, "V_CMPX_NEQ_F64">;
211 defm V_CMPX_NLT_F64 : VOPC_64 <0x0000003e, "V_CMPX_NLT_F64">;
212 defm V_CMPX_TRU_F64 : VOPC_64 <0x0000003f, "V_CMPX_TRU_F64">;
213
214 } // End hasSideEffects = 1, Defs = [EXEC]
215
216 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
217 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
218 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
219 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
220 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
221 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
222 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
223 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
224 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
225 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
226 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
227 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
228 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
229 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
230 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
231 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
232
233 let hasSideEffects = 1, Defs = [EXEC] in {
234
235 defm V_CMPSX_F_F32 : VOPC_32 <0x00000050, "V_CMPSX_F_F32">;
236 defm V_CMPSX_LT_F32 : VOPC_32 <0x00000051, "V_CMPSX_LT_F32">;
237 defm V_CMPSX_EQ_F32 : VOPC_32 <0x00000052, "V_CMPSX_EQ_F32">;
238 defm V_CMPSX_LE_F32 : VOPC_32 <0x00000053, "V_CMPSX_LE_F32">;
239 defm V_CMPSX_GT_F32 : VOPC_32 <0x00000054, "V_CMPSX_GT_F32">;
240 defm V_CMPSX_LG_F32 : VOPC_32 <0x00000055, "V_CMPSX_LG_F32">;
241 defm V_CMPSX_GE_F32 : VOPC_32 <0x00000056, "V_CMPSX_GE_F32">;
242 defm V_CMPSX_O_F32 : VOPC_32 <0x00000057, "V_CMPSX_O_F32">;
243 defm V_CMPSX_U_F32 : VOPC_32 <0x00000058, "V_CMPSX_U_F32">;
244 defm V_CMPSX_NGE_F32 : VOPC_32 <0x00000059, "V_CMPSX_NGE_F32">;
245 defm V_CMPSX_NLG_F32 : VOPC_32 <0x0000005a, "V_CMPSX_NLG_F32">;
246 defm V_CMPSX_NGT_F32 : VOPC_32 <0x0000005b, "V_CMPSX_NGT_F32">;
247 defm V_CMPSX_NLE_F32 : VOPC_32 <0x0000005c, "V_CMPSX_NLE_F32">;
248 defm V_CMPSX_NEQ_F32 : VOPC_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
249 defm V_CMPSX_NLT_F32 : VOPC_32 <0x0000005e, "V_CMPSX_NLT_F32">;
250 defm V_CMPSX_TRU_F32 : VOPC_32 <0x0000005f, "V_CMPSX_TRU_F32">;
251
252 } // End hasSideEffects = 1, Defs = [EXEC]
253
254 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
255 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
256 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
257 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
258 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
259 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
260 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
261 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
262 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
263 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
264 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
265 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
266 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
267 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
268 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
269 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
270
271 let hasSideEffects = 1, Defs = [EXEC] in {
272
273 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
274 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
275 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
276 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
277 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
278 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
279 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
280 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
281 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
282 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
283 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
284 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
285 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
286 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
287 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
288 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
289
290 } // End hasSideEffects = 1, Defs = [EXEC]
291
292 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
293 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_LT>;
294 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
295 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_LE>;
296 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_GT>;
297 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
298 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_GE>;
299 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
300
301 let hasSideEffects = 1, Defs = [EXEC] in {
302
303 defm V_CMPX_F_I32 : VOPC_32 <0x00000090, "V_CMPX_F_I32">;
304 defm V_CMPX_LT_I32 : VOPC_32 <0x00000091, "V_CMPX_LT_I32">;
305 defm V_CMPX_EQ_I32 : VOPC_32 <0x00000092, "V_CMPX_EQ_I32">;
306 defm V_CMPX_LE_I32 : VOPC_32 <0x00000093, "V_CMPX_LE_I32">;
307 defm V_CMPX_GT_I32 : VOPC_32 <0x00000094, "V_CMPX_GT_I32">;
308 defm V_CMPX_NE_I32 : VOPC_32 <0x00000095, "V_CMPX_NE_I32">;
309 defm V_CMPX_GE_I32 : VOPC_32 <0x00000096, "V_CMPX_GE_I32">;
310 defm V_CMPX_T_I32 : VOPC_32 <0x00000097, "V_CMPX_T_I32">;
311
312 } // End hasSideEffects = 1, Defs = [EXEC]
313
314 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
315 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64">;
316 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64">;
317 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64">;
318 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64">;
319 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64">;
320 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64">;
321 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
322
323 let hasSideEffects = 1, Defs = [EXEC] in {
324
325 defm V_CMPX_F_I64 : VOPC_64 <0x000000b0, "V_CMPX_F_I64">;
326 defm V_CMPX_LT_I64 : VOPC_64 <0x000000b1, "V_CMPX_LT_I64">;
327 defm V_CMPX_EQ_I64 : VOPC_64 <0x000000b2, "V_CMPX_EQ_I64">;
328 defm V_CMPX_LE_I64 : VOPC_64 <0x000000b3, "V_CMPX_LE_I64">;
329 defm V_CMPX_GT_I64 : VOPC_64 <0x000000b4, "V_CMPX_GT_I64">;
330 defm V_CMPX_NE_I64 : VOPC_64 <0x000000b5, "V_CMPX_NE_I64">;
331 defm V_CMPX_GE_I64 : VOPC_64 <0x000000b6, "V_CMPX_GE_I64">;
332 defm V_CMPX_T_I64 : VOPC_64 <0x000000b7, "V_CMPX_T_I64">;
333
334 } // End hasSideEffects = 1, Defs = [EXEC]
335
336 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
337 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32">;
338 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32">;
339 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32">;
340 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32">;
341 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32">;
342 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32">;
343 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
344
345 let hasSideEffects = 1, Defs = [EXEC] in {
346
347 defm V_CMPX_F_U32 : VOPC_32 <0x000000d0, "V_CMPX_F_U32">;
348 defm V_CMPX_LT_U32 : VOPC_32 <0x000000d1, "V_CMPX_LT_U32">;
349 defm V_CMPX_EQ_U32 : VOPC_32 <0x000000d2, "V_CMPX_EQ_U32">;
350 defm V_CMPX_LE_U32 : VOPC_32 <0x000000d3, "V_CMPX_LE_U32">;
351 defm V_CMPX_GT_U32 : VOPC_32 <0x000000d4, "V_CMPX_GT_U32">;
352 defm V_CMPX_NE_U32 : VOPC_32 <0x000000d5, "V_CMPX_NE_U32">;
353 defm V_CMPX_GE_U32 : VOPC_32 <0x000000d6, "V_CMPX_GE_U32">;
354 defm V_CMPX_T_U32 : VOPC_32 <0x000000d7, "V_CMPX_T_U32">;
355
356 } // End hasSideEffects = 1, Defs = [EXEC]
357
358 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
359 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64">;
360 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64">;
361 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64">;
362 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64">;
363 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64">;
364 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64">;
365 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
366
367 let hasSideEffects = 1, Defs = [EXEC] in {
368
369 defm V_CMPX_F_U64 : VOPC_64 <0x000000f0, "V_CMPX_F_U64">;
370 defm V_CMPX_LT_U64 : VOPC_64 <0x000000f1, "V_CMPX_LT_U64">;
371 defm V_CMPX_EQ_U64 : VOPC_64 <0x000000f2, "V_CMPX_EQ_U64">;
372 defm V_CMPX_LE_U64 : VOPC_64 <0x000000f3, "V_CMPX_LE_U64">;
373 defm V_CMPX_GT_U64 : VOPC_64 <0x000000f4, "V_CMPX_GT_U64">;
374 defm V_CMPX_NE_U64 : VOPC_64 <0x000000f5, "V_CMPX_NE_U64">;
375 defm V_CMPX_GE_U64 : VOPC_64 <0x000000f6, "V_CMPX_GE_U64">;
376 defm V_CMPX_T_U64 : VOPC_64 <0x000000f7, "V_CMPX_T_U64">;
377
378 } // End hasSideEffects = 1, Defs = [EXEC]
379
380 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
381
382 let hasSideEffects = 1, Defs = [EXEC] in {
383 defm V_CMPX_CLASS_F32 : VOPC_32 <0x00000098, "V_CMPX_CLASS_F32">;
384 } // End hasSideEffects = 1, Defs = [EXEC]
385
386 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
387
388 let hasSideEffects = 1, Defs = [EXEC] in {
389 defm V_CMPX_CLASS_F64 : VOPC_64 <0x000000b8, "V_CMPX_CLASS_F64">;
390 } // End hasSideEffects = 1, Defs = [EXEC]
391
392 } // End isCompare = 1
393
394 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
395 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
396 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
397 def BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
398 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
399 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
400 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
401 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
402 //def BUFFER_LOAD_UBYTE : MUBUF_ <0x00000008, "BUFFER_LOAD_UBYTE", []>;
403 //def BUFFER_LOAD_SBYTE : MUBUF_ <0x00000009, "BUFFER_LOAD_SBYTE", []>;
404 //def BUFFER_LOAD_USHORT : MUBUF_ <0x0000000a, "BUFFER_LOAD_USHORT", []>;
405 //def BUFFER_LOAD_SSHORT : MUBUF_ <0x0000000b, "BUFFER_LOAD_SSHORT", []>;
406 def BUFFER_LOAD_DWORD : MUBUF_Load_Helper <0x0000000c, "BUFFER_LOAD_DWORD", VReg_32>;
407 def BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64>;
408 def BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128>;
409 //def BUFFER_STORE_BYTE : MUBUF_ <0x00000018, "BUFFER_STORE_BYTE", []>;
410 //def BUFFER_STORE_SHORT : MUBUF_ <0x0000001a, "BUFFER_STORE_SHORT", []>;
411
412 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
413   0x0000001c, "BUFFER_STORE_DWORD", VReg_32, i32
414 >;
415
416 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
417   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64, i64
418 >;
419 //def BUFFER_STORE_DWORDX4 : MUBUF_DWORDX4 <0x0000001e, "BUFFER_STORE_DWORDX4", []>;
420 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
421 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
422 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
423 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
424 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
425 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
426 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
427 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
428 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
429 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
430 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
431 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
432 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
433 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
434 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
435 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
436 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
437 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
438 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
439 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
440 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
441 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
442 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
443 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
444 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
445 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
446 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
447 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
448 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
449 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
450 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
451 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
452 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
453 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
454 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
455 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
456 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
457 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
458 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
459 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
460 //def TBUFFER_STORE_FORMAT_X : MTBUF_ <0x00000004, "TBUFFER_STORE_FORMAT_X", []>;
461 //def TBUFFER_STORE_FORMAT_XY : MTBUF_ <0x00000005, "TBUFFER_STORE_FORMAT_XY", []>;
462 //def TBUFFER_STORE_FORMAT_XYZ : MTBUF_ <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", []>;
463 //def TBUFFER_STORE_FORMAT_XYZW : MTBUF_ <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", []>;
464
465 let mayLoad = 1 in {
466
467 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SReg_32>;
468 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
469 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
470 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
471 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
472
473 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
474   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SReg_32
475 >;
476
477 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
478   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
479 >;
480
481 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
482   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
483 >;
484
485 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
486   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
487 >;
488
489 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
490   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
491 >;
492
493 } // mayLoad = 1
494
495 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
496 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
497 //def IMAGE_LOAD : MIMG_NoPattern_ <"IMAGE_LOAD", 0x00000000>;
498 //def IMAGE_LOAD_MIP : MIMG_NoPattern_ <"IMAGE_LOAD_MIP", 0x00000001>;
499 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
500 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
501 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
502 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
503 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
504 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
505 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
506 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
507 //def IMAGE_GET_RESINFO : MIMG_NoPattern_ <"IMAGE_GET_RESINFO", 0x0000000e>;
508 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
509 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
510 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
511 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
512 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
513 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
514 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
515 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
516 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
517 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
518 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
519 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
520 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
521 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
522 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
523 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
524 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
525 def IMAGE_SAMPLE : MIMG_Load_Helper <0x00000020, "IMAGE_SAMPLE">; 
526 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
527 def IMAGE_SAMPLE_D : MIMG_Load_Helper <0x00000022, "IMAGE_SAMPLE_D">;
528 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
529 def IMAGE_SAMPLE_L : MIMG_Load_Helper <0x00000024, "IMAGE_SAMPLE_L">;
530 def IMAGE_SAMPLE_B : MIMG_Load_Helper <0x00000025, "IMAGE_SAMPLE_B">;
531 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
532 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
533 def IMAGE_SAMPLE_C : MIMG_Load_Helper <0x00000028, "IMAGE_SAMPLE_C">;
534 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
535 //def IMAGE_SAMPLE_C_D : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D", 0x0000002a>;
536 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
537 def IMAGE_SAMPLE_C_L : MIMG_Load_Helper <0x0000002c, "IMAGE_SAMPLE_C_L">;
538 def IMAGE_SAMPLE_C_B : MIMG_Load_Helper <0x0000002d, "IMAGE_SAMPLE_C_B">;
539 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
540 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
541 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
542 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
543 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
544 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
545 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
546 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
547 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
548 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
549 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
550 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
551 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
552 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
553 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
554 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
555 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
556 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
557 //def IMAGE_GATHER4 : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4", 0x00000040>;
558 //def IMAGE_GATHER4_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL", 0x00000041>;
559 //def IMAGE_GATHER4_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L", 0x00000044>;
560 //def IMAGE_GATHER4_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B", 0x00000045>;
561 //def IMAGE_GATHER4_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL", 0x00000046>;
562 //def IMAGE_GATHER4_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ", 0x00000047>;
563 //def IMAGE_GATHER4_C : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C", 0x00000048>;
564 //def IMAGE_GATHER4_C_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL", 0x00000049>;
565 //def IMAGE_GATHER4_C_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L", 0x0000004c>;
566 //def IMAGE_GATHER4_C_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B", 0x0000004d>;
567 //def IMAGE_GATHER4_C_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL", 0x0000004e>;
568 //def IMAGE_GATHER4_C_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ", 0x0000004f>;
569 //def IMAGE_GATHER4_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_O", 0x00000050>;
570 //def IMAGE_GATHER4_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL_O", 0x00000051>;
571 //def IMAGE_GATHER4_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L_O", 0x00000054>;
572 //def IMAGE_GATHER4_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_O", 0x00000055>;
573 //def IMAGE_GATHER4_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL_O", 0x00000056>;
574 //def IMAGE_GATHER4_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ_O", 0x00000057>;
575 //def IMAGE_GATHER4_C_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_O", 0x00000058>;
576 //def IMAGE_GATHER4_C_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL_O", 0x00000059>;
577 //def IMAGE_GATHER4_C_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L_O", 0x0000005c>;
578 //def IMAGE_GATHER4_C_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_O", 0x0000005d>;
579 //def IMAGE_GATHER4_C_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL_O", 0x0000005e>;
580 //def IMAGE_GATHER4_C_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ_O", 0x0000005f>;
581 //def IMAGE_GET_LOD : MIMG_NoPattern_ <"IMAGE_GET_LOD", 0x00000060>;
582 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
583 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
584 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
585 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
586 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
587 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
588 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
589 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
590 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
591 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
592 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
593
594
595 let neverHasSideEffects = 1, isMoveImm = 1 in {
596 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
597 } // End neverHasSideEffects = 1, isMoveImm = 1
598
599 defm V_READFIRSTLANE_B32 : VOP1_32 <0x00000002, "V_READFIRSTLANE_B32", []>;
600 //defm V_CVT_I32_F64 : VOP1_32 <0x00000003, "V_CVT_I32_F64", []>;
601 //defm V_CVT_F64_I32 : VOP1_64 <0x00000004, "V_CVT_F64_I32", []>;
602 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
603   [(set f32:$dst, (sint_to_fp i32:$src0))]
604 >;
605 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32", []>;
606 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32", []>;
607 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
608   [(set i32:$dst, (fp_to_sint f32:$src0))]
609 >;
610 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
611 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
612 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
613 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
614 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
615 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
616 //defm V_CVT_F32_F64 : VOP1_32 <0x0000000f, "V_CVT_F32_F64", []>;
617 //defm V_CVT_F64_F32 : VOP1_64 <0x00000010, "V_CVT_F64_F32", []>;
618 //defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0", []>;
619 //defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1", []>;
620 //defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2", []>;
621 //defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3", []>;
622 //defm V_CVT_U32_F64 : VOP1_32 <0x00000015, "V_CVT_U32_F64", []>;
623 //defm V_CVT_F64_U32 : VOP1_64 <0x00000016, "V_CVT_F64_U32", []>;
624 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
625   [(set f32:$dst, (AMDGPUfract f32:$src0))]
626 >;
627 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
628   [(set f32:$dst, (int_AMDGPU_trunc f32:$src0))]
629 >;
630 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
631   [(set f32:$dst, (fceil f32:$src0))]
632 >;
633 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
634   [(set f32:$dst, (frint f32:$src0))]
635 >;
636 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
637   [(set f32:$dst, (ffloor f32:$src0))]
638 >;
639 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
640   [(set f32:$dst, (fexp2 f32:$src0))]
641 >;
642 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
643 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
644   [(set f32:$dst, (flog2 f32:$src0))]
645 >;
646 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
647 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
648 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
649   [(set f32:$dst, (fdiv FP_ONE, f32:$src0))]
650 >;
651 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
652 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32", []>;
653 defm V_RSQ_LEGACY_F32 : VOP1_32 <
654   0x0000002d, "V_RSQ_LEGACY_F32",
655   [(set f32:$dst, (int_AMDGPU_rsq f32:$src0))]
656 >;
657 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32", []>;
658 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64", []>;
659 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
660 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64", []>;
661 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64", []>;
662 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32", []>;
663 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64", []>;
664 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
665 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
666 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
667 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
668 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
669 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
670 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
671 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
672 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
673 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
674 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
675 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
676 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
677 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
678 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
679 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
680
681 def V_INTERP_P1_F32 : VINTRP <
682   0x00000000,
683   (outs VReg_32:$dst),
684   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
685   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
686   []> {
687   let DisableEncoding = "$m0";
688 }
689
690 def V_INTERP_P2_F32 : VINTRP <
691   0x00000001,
692   (outs VReg_32:$dst),
693   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
694   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
695   []> {
696
697   let Constraints = "$src0 = $dst";
698   let DisableEncoding = "$src0,$m0";
699
700 }
701
702 def V_INTERP_MOV_F32 : VINTRP <
703   0x00000002,
704   (outs VReg_32:$dst),
705   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
706   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
707   []> {
708   let DisableEncoding = "$m0";
709 }
710
711 //def S_NOP : SOPP_ <0x00000000, "S_NOP", []>;
712
713 let isTerminator = 1 in {
714
715 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
716   [(IL_retflag)]> {
717   let SIMM16 = 0;
718   let isBarrier = 1;
719   let hasCtrlDep = 1;
720 }
721
722 let isBranch = 1 in {
723 def S_BRANCH : SOPP <
724   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
725   [(br bb:$target)]> {
726   let isBarrier = 1;
727 }
728
729 let DisableEncoding = "$scc" in {
730 def S_CBRANCH_SCC0 : SOPP <
731   0x00000004, (ins brtarget:$target, SCCReg:$scc),
732   "S_CBRANCH_SCC0 $target", []
733 >;
734 def S_CBRANCH_SCC1 : SOPP <
735   0x00000005, (ins brtarget:$target, SCCReg:$scc),
736   "S_CBRANCH_SCC1 $target",
737   []
738 >;
739 } // End DisableEncoding = "$scc"
740
741 def S_CBRANCH_VCCZ : SOPP <
742   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
743   "S_CBRANCH_VCCZ $target",
744   []
745 >;
746 def S_CBRANCH_VCCNZ : SOPP <
747   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
748   "S_CBRANCH_VCCNZ $target",
749   []
750 >;
751
752 let DisableEncoding = "$exec" in {
753 def S_CBRANCH_EXECZ : SOPP <
754   0x00000008, (ins brtarget:$target, EXECReg:$exec),
755   "S_CBRANCH_EXECZ $target",
756   []
757 >;
758 def S_CBRANCH_EXECNZ : SOPP <
759   0x00000009, (ins brtarget:$target, EXECReg:$exec),
760   "S_CBRANCH_EXECNZ $target",
761   []
762 >;
763 } // End DisableEncoding = "$exec"
764
765
766 } // End isBranch = 1
767 } // End isTerminator = 1
768
769 //def S_BARRIER : SOPP_ <0x0000000a, "S_BARRIER", []>;
770 let hasSideEffects = 1 in {
771 def S_WAITCNT : SOPP <0x0000000c, (ins i32imm:$simm16), "S_WAITCNT $simm16",
772   []
773 >;
774 } // End hasSideEffects
775 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
776 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
777 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
778 //def S_SENDMSG : SOPP_ <0x00000010, "S_SENDMSG", []>;
779 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
780 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
781 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
782 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
783 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
784 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
785
786 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
787   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
788   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
789   []
790 >{
791   let DisableEncoding = "$vcc";
792 }
793
794 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
795   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
796    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
797   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
798   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
799 >;
800
801 //f32 pattern for V_CNDMASK_B32_e64
802 def : Pat <
803   (f32 (select i1:$src2, f32:$src1, f32:$src0)),
804   (V_CNDMASK_B32_e64 $src0, $src1, $src2)
805 >;
806
807 defm V_READLANE_B32 : VOP2_32 <0x00000001, "V_READLANE_B32", []>;
808 defm V_WRITELANE_B32 : VOP2_32 <0x00000002, "V_WRITELANE_B32", []>;
809
810 let isCommutable = 1 in {
811 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
812   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
813 >;
814
815 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
816   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
817 >;
818 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
819 } // End isCommutable = 1
820
821 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
822
823 let isCommutable = 1 in {
824
825 defm V_MUL_LEGACY_F32 : VOP2_32 <
826   0x00000007, "V_MUL_LEGACY_F32",
827   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
828 >;
829
830 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
831   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
832 >;
833
834 } // End isCommutable = 1
835
836 //defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24", []>;
837 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
838 //defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24", []>;
839 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
840
841 let isCommutable = 1 in {
842
843 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
844   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
845 >;
846
847 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
848   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
849 >;
850
851 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
852 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
853 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
854   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
855 >;
856 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
857   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
858 >;
859 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
860   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
861 >;
862 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
863   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
864 >;
865
866 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
867   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
868 >;
869 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
870
871 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
872   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
873 >;
874 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
875
876 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
877   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
878 >;
879 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
880
881 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
882   [(set i32:$dst, (and i32:$src0, i32:$src1))]
883 >;
884 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
885   [(set i32:$dst, (or i32:$src0, i32:$src1))]
886 >;
887 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
888   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
889 >;
890
891 } // End isCommutable = 1
892
893 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32", []>;
894 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
895 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
896 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
897 //defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
898 //defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
899 //defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
900
901 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
902 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32",
903   [(set i32:$dst, (add (i32 VSrc_32:$src0), (i32 VReg_32:$src1)))]
904 >;
905
906 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32",
907   [(set i32:$dst, (sub i32:$src0, i32:$src1))]
908 >;
909 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], "V_SUB_I32">;
910
911 let Uses = [VCC] in { // Carry-out comes from VCC
912 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32", []>;
913 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32", []>;
914 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], "V_SUBB_U32">;
915 } // End Uses = [VCC]
916 } // End isCommutable = 1, Defs = [VCC]
917
918 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
919 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
920 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
921 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
922 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
923  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
924 >;
925 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
926 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
927 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32", []>;
928 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32", []>;
929 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32", []>;
930 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32", []>;
931 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32", []>;
932 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32", []>;
933 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32", []>;
934 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32", []>;
935 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32", []>;
936 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32", []>;
937 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32", []>;
938 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32", []>;
939 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
940 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
941 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
942 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
943 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
944
945 let neverHasSideEffects = 1 in {
946
947 def V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
948 def V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32", []>;
949 //def V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24", []>;
950 //def V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24", []>;
951
952 } // End neverHasSideEffects
953 def V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
954 def V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
955 def V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
956 def V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
957 def V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32", []>;
958 def V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32", []>;
959 def V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32", []>;
960 defm : BFIPatterns <V_BFI_B32>;
961 def V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32", []>;
962 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64", []>;
963 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
964 def V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
965 def V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
966 def V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
967 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
968 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
969 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
970 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
971 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
972 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
973 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
974 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
975 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
976 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
977 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
978 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
979 def V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
980 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
981 def V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32", []>;
982 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64", []>;
983 def V_LSHL_B64 : VOP3_64 <0x00000161, "V_LSHL_B64", []>;
984 def V_LSHR_B64 : VOP3_64 <0x00000162, "V_LSHR_B64", []>;
985 def V_ASHR_I64 : VOP3_64 <0x00000163, "V_ASHR_I64", []>;
986 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
987 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
988 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
989 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
990 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
991
992 let isCommutable = 1 in {
993
994 def V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
995 def V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
996 def V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
997 def V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
998
999 } // isCommutable = 1
1000
1001 def : Pat <
1002   (mul i32:$src0, i32:$src1),
1003   (V_MUL_LO_I32 $src0, $src1, (i32 0))
1004 >;
1005
1006 def : Pat <
1007   (mulhu i32:$src0, i32:$src1),
1008   (V_MUL_HI_U32 $src0, $src1, (i32 0))
1009 >;
1010
1011 def : Pat <
1012   (mulhs i32:$src0, i32:$src1),
1013   (V_MUL_HI_I32 $src0, $src1, (i32 0))
1014 >;
1015
1016 def V_DIV_SCALE_F32 : VOP3_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1017 def V_DIV_SCALE_F64 : VOP3_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1018 def V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32", []>;
1019 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64", []>;
1020 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1021 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1022 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1023 def V_TRIG_PREOP_F64 : VOP3_64 <0x00000174, "V_TRIG_PREOP_F64", []>;
1024 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
1025 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
1026 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32", []>;
1027 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32", []>;
1028 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32", []>;
1029 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32", []>;
1030 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32", []>;
1031 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32", []>;
1032 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32", []>;
1033 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32", []>;
1034
1035 def S_CSELECT_B32 : SOP2 <
1036   0x0000000a, (outs SReg_32:$dst),
1037   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
1038   []
1039 >;
1040
1041 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
1042
1043 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32", []>;
1044
1045 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
1046   [(set i64:$dst, (and i64:$src0, i64:$src1))]
1047 >;
1048
1049 def : Pat <
1050   (i1 (and i1:$src0, i1:$src1)),
1051   (S_AND_B64 $src0, $src1)
1052 >;
1053
1054 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32", []>;
1055 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64", []>;
1056 def : Pat <
1057   (i1 (or i1:$src0, i1:$src1)),
1058   (S_OR_B64 $src0, $src1)
1059 >;
1060 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32", []>;
1061 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64", []>;
1062 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
1063 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
1064 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
1065 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
1066 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
1067 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
1068 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
1069 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
1070 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
1071 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
1072 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32", []>;
1073 def S_LSHL_B64 : SOP2_64 <0x0000001f, "S_LSHL_B64", []>;
1074 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32", []>;
1075 def S_LSHR_B64 : SOP2_64 <0x00000021, "S_LSHR_B64", []>;
1076 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32", []>;
1077 def S_ASHR_I64 : SOP2_64 <0x00000023, "S_ASHR_I64", []>;
1078 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
1079 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
1080 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
1081 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
1082 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
1083 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
1084 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
1085 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
1086 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
1087
1088 let isCodeGenOnly = 1, isPseudo = 1 in {
1089
1090 def LOAD_CONST : AMDGPUShaderInst <
1091   (outs GPRF32:$dst),
1092   (ins i32imm:$src),
1093   "LOAD_CONST $dst, $src",
1094   [(set GPRF32:$dst, (int_AMDGPU_load_const imm:$src))]
1095 >;
1096
1097 // SI Psuedo instructions. These are used by the CFG structurizer pass
1098 // and should be lowered to ISA instructions prior to codegen.
1099
1100 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1101     Uses = [EXEC], Defs = [EXEC] in {
1102
1103 let isBranch = 1, isTerminator = 1 in {
1104
1105 def SI_IF : InstSI <
1106   (outs SReg_64:$dst),
1107   (ins SReg_64:$vcc, brtarget:$target),
1108   "SI_IF $dst, $vcc, $target",
1109   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1110 >;
1111
1112 def SI_ELSE : InstSI <
1113   (outs SReg_64:$dst),
1114   (ins SReg_64:$src, brtarget:$target),
1115   "SI_ELSE $dst, $src, $target",
1116   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]> {
1117
1118   let Constraints = "$src = $dst";
1119 }
1120
1121 def SI_LOOP : InstSI <
1122   (outs),
1123   (ins SReg_64:$saved, brtarget:$target),
1124   "SI_LOOP $saved, $target",
1125   [(int_SI_loop i64:$saved, bb:$target)]
1126 >;
1127
1128 } // end isBranch = 1, isTerminator = 1
1129
1130 def SI_BREAK : InstSI <
1131   (outs SReg_64:$dst),
1132   (ins SReg_64:$src),
1133   "SI_ELSE $dst, $src",
1134   [(set i64:$dst, (int_SI_break i64:$src))]
1135 >;
1136
1137 def SI_IF_BREAK : InstSI <
1138   (outs SReg_64:$dst),
1139   (ins SReg_64:$vcc, SReg_64:$src),
1140   "SI_IF_BREAK $dst, $vcc, $src",
1141   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1142 >;
1143
1144 def SI_ELSE_BREAK : InstSI <
1145   (outs SReg_64:$dst),
1146   (ins SReg_64:$src0, SReg_64:$src1),
1147   "SI_ELSE_BREAK $dst, $src0, $src1",
1148   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1149 >;
1150
1151 def SI_END_CF : InstSI <
1152   (outs),
1153   (ins SReg_64:$saved),
1154   "SI_END_CF $saved",
1155   [(int_SI_end_cf i64:$saved)]
1156 >;
1157
1158 def SI_KILL : InstSI <
1159   (outs),
1160   (ins VReg_32:$src),
1161   "SI_KIL $src",
1162   [(int_AMDGPU_kill f32:$src)]
1163 >;
1164
1165 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1166   // Uses = [EXEC], Defs = [EXEC]
1167
1168 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1169
1170 def SI_INDIRECT_SRC : InstSI <
1171   (outs VReg_32:$dst, SReg_64:$temp),
1172   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1173   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1174   []
1175 >;
1176
1177 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1178   (outs rc:$dst, SReg_64:$temp),
1179   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1180   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1181   []
1182 > {
1183   let Constraints = "$src = $dst";
1184 }
1185
1186 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1187 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1188 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1189 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1190
1191 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1192
1193 } // end IsCodeGenOnly, isPseudo
1194
1195 def : Pat<
1196   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1197   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1198 >;
1199
1200 def : Pat <
1201   (int_AMDGPU_kilp),
1202   (SI_KILL (V_MOV_B32_e32 0xbf800000))
1203 >;
1204
1205 /* int_SI_vs_load_input */
1206 def : Pat<
1207   (int_SI_vs_load_input v16i8:$tlst, IMM12bit:$attr_offset,
1208                         i32:$buf_idx_vgpr),
1209   (BUFFER_LOAD_FORMAT_XYZW imm:$attr_offset, 0, 1, 0, 0, 0,
1210                            $buf_idx_vgpr, $tlst, 0, 0, 0)
1211 >;
1212
1213 /* int_SI_export */
1214 def : Pat <
1215   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1216                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1217   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1218        $src0, $src1, $src2, $src3)
1219 >;
1220
1221 /********** ======================= **********/
1222 /********** Image sampling patterns **********/
1223 /********** ======================= **********/
1224
1225 /* int_SI_sample for simple 1D texture lookup */
1226 def : Pat <
1227   (int_SI_sample v1i32:$addr, v32i8:$rsrc, v16i8:$sampler, imm),
1228   (IMAGE_SAMPLE 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1229 >;
1230
1231 class SamplePattern<Intrinsic name, MIMG opcode, ValueType vt> : Pat <
1232     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, imm),
1233     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1234 >;
1235
1236 class SampleRectPattern<Intrinsic name, MIMG opcode, ValueType vt> : Pat <
1237     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_RECT),
1238     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1239 >;
1240
1241 class SampleArrayPattern<Intrinsic name, MIMG opcode, ValueType vt> : Pat <
1242     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_ARRAY),
1243     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1244 >;
1245
1246 class SampleShadowPattern<Intrinsic name, MIMG opcode,
1247                           ValueType vt> : Pat <
1248     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_SHADOW),
1249     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1250 >;
1251
1252 class SampleShadowArrayPattern<Intrinsic name, MIMG opcode,
1253                                ValueType vt> : Pat <
1254     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_SHADOW_ARRAY),
1255     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1256 >;
1257
1258 /* int_SI_sample* for texture lookups consuming more address parameters */
1259 multiclass SamplePatterns<ValueType addr_type> {
1260   def : SamplePattern <int_SI_sample, IMAGE_SAMPLE, addr_type>;
1261   def : SampleRectPattern <int_SI_sample, IMAGE_SAMPLE, addr_type>;
1262   def : SampleArrayPattern <int_SI_sample, IMAGE_SAMPLE, addr_type>;
1263   def : SampleShadowPattern <int_SI_sample, IMAGE_SAMPLE_C, addr_type>;
1264   def : SampleShadowArrayPattern <int_SI_sample, IMAGE_SAMPLE_C, addr_type>;
1265
1266   def : SamplePattern <int_SI_samplel, IMAGE_SAMPLE_L, addr_type>;
1267   def : SampleArrayPattern <int_SI_samplel, IMAGE_SAMPLE_L, addr_type>;
1268   def : SampleShadowPattern <int_SI_samplel, IMAGE_SAMPLE_C_L, addr_type>;
1269   def : SampleShadowArrayPattern <int_SI_samplel, IMAGE_SAMPLE_C_L, addr_type>;
1270
1271   def : SamplePattern <int_SI_sampleb, IMAGE_SAMPLE_B, addr_type>;
1272   def : SampleArrayPattern <int_SI_sampleb, IMAGE_SAMPLE_B, addr_type>;
1273   def : SampleShadowPattern <int_SI_sampleb, IMAGE_SAMPLE_C_B, addr_type>;
1274   def : SampleShadowArrayPattern <int_SI_sampleb, IMAGE_SAMPLE_C_B, addr_type>;
1275 }
1276
1277 defm : SamplePatterns<v2i32>;
1278 defm : SamplePatterns<v4i32>;
1279 defm : SamplePatterns<v8i32>;
1280 defm : SamplePatterns<v16i32>;
1281
1282 /********** ============================================ **********/
1283 /********** Extraction, Insertion, Building and Casting  **********/
1284 /********** ============================================ **********/
1285
1286 foreach Index = 0-2 in {
1287   def Extract_Element_v2i32_#Index : Extract_Element <
1288     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1289   >;
1290   def Insert_Element_v2i32_#Index : Insert_Element <
1291     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1292   >;
1293
1294   def Extract_Element_v2f32_#Index : Extract_Element <
1295     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1296   >;
1297   def Insert_Element_v2f32_#Index : Insert_Element <
1298     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1299   >;
1300 }
1301
1302 foreach Index = 0-3 in {
1303   def Extract_Element_v4i32_#Index : Extract_Element <
1304     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1305   >;
1306   def Insert_Element_v4i32_#Index : Insert_Element <
1307     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1308   >;
1309
1310   def Extract_Element_v4f32_#Index : Extract_Element <
1311     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1312   >;
1313   def Insert_Element_v4f32_#Index : Insert_Element <
1314     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1315   >;
1316 }
1317
1318 foreach Index = 0-7 in {
1319   def Extract_Element_v8i32_#Index : Extract_Element <
1320     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1321   >;
1322   def Insert_Element_v8i32_#Index : Insert_Element <
1323     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1324   >;
1325
1326   def Extract_Element_v8f32_#Index : Extract_Element <
1327     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1328   >;
1329   def Insert_Element_v8f32_#Index : Insert_Element <
1330     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1331   >;
1332 }
1333
1334 foreach Index = 0-15 in {
1335   def Extract_Element_v16i32_#Index : Extract_Element <
1336     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1337   >;
1338   def Insert_Element_v16i32_#Index : Insert_Element <
1339     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1340   >;
1341
1342   def Extract_Element_v16f32_#Index : Extract_Element <
1343     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1344   >;
1345   def Insert_Element_v16f32_#Index : Insert_Element <
1346     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1347   >;
1348 }
1349
1350 def : Vector1_Build <v1i32, i32, VReg_32>;
1351 def : Vector2_Build <v2i32, i32>;
1352 def : Vector2_Build <v2f32, f32>;
1353 def : Vector4_Build <v4i32, i32>;
1354 def : Vector4_Build <v4f32, f32>;
1355 def : Vector8_Build <v8i32, i32>;
1356 def : Vector8_Build <v8f32, f32>;
1357 def : Vector16_Build <v16i32, i32>;
1358 def : Vector16_Build <v16f32, f32>;
1359
1360 def : BitConvert <i32, f32, SReg_32>;
1361 def : BitConvert <i32, f32, VReg_32>;
1362
1363 def : BitConvert <f32, i32, SReg_32>;
1364 def : BitConvert <f32, i32, VReg_32>;
1365
1366 /********** =================== **********/
1367 /********** Src & Dst modifiers **********/
1368 /********** =================== **********/
1369
1370 def : Pat <
1371   (int_AMDIL_clamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
1372   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1373    0 /* ABS */, 1 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1374 >;
1375
1376 def : Pat <
1377   (fabs f32:$src),
1378   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1379    1 /* ABS */, 0 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1380 >;
1381
1382 def : Pat <
1383   (fneg f32:$src),
1384   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1385    0 /* ABS */, 0 /* CLAMP */, 0 /* OMOD */, 1 /* NEG */)
1386 >;
1387
1388 /********** ================== **********/
1389 /********** Immediate Patterns **********/
1390 /********** ================== **********/
1391
1392 def : Pat <
1393   (i32 imm:$imm),
1394   (V_MOV_B32_e32 imm:$imm)
1395 >;
1396
1397 def : Pat <
1398   (f32 fpimm:$imm),
1399   (V_MOV_B32_e32 fpimm:$imm)
1400 >;
1401
1402 def : Pat <
1403   (i1 imm:$imm),
1404   (S_MOV_B64 imm:$imm)
1405 >;
1406
1407 def : Pat <
1408   (i64 InlineImm<i64>:$imm),
1409   (S_MOV_B64 InlineImm<i64>:$imm)
1410 >;
1411
1412 // i64 immediates aren't supported in hardware, split it into two 32bit values
1413 def : Pat <
1414   (i64 imm:$imm),
1415   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1416     (S_MOV_B32 (i32 (LO32 imm:$imm))), sub0),
1417     (S_MOV_B32 (i32 (HI32 imm:$imm))), sub1)
1418 >;
1419
1420 /********** ===================== **********/
1421 /********** Interpolation Paterns **********/
1422 /********** ===================== **********/
1423
1424 def : Pat <
1425   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
1426   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
1427 >;
1428
1429 def : Pat <
1430   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
1431   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
1432                                     imm:$attr_chan, imm:$attr, i32:$params),
1433                    (EXTRACT_SUBREG $ij, sub1),
1434                    imm:$attr_chan, imm:$attr, $params)
1435 >;
1436
1437 /********** ================== **********/
1438 /********** Intrinsic Patterns **********/
1439 /********** ================== **********/
1440
1441 /* llvm.AMDGPU.pow */
1442 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
1443
1444 def : Pat <
1445   (int_AMDGPU_div f32:$src0, f32:$src1),
1446   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
1447 >;
1448
1449 def : Pat<
1450   (fdiv f32:$src0, f32:$src1),
1451   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
1452 >;
1453
1454 def : Pat <
1455   (fcos f32:$src0),
1456   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1457 >;
1458
1459 def : Pat <
1460   (fsin f32:$src0),
1461   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1462 >;
1463
1464 def : Pat <
1465   (int_AMDGPU_cube v4f32:$src),
1466   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
1467     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
1468                   (EXTRACT_SUBREG $src, sub1),
1469                   (EXTRACT_SUBREG $src, sub2)),
1470                    sub0),
1471     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
1472                   (EXTRACT_SUBREG $src, sub1),
1473                   (EXTRACT_SUBREG $src, sub2)),
1474                    sub1),
1475     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
1476                   (EXTRACT_SUBREG $src, sub1),
1477                   (EXTRACT_SUBREG $src, sub2)),
1478                    sub2),
1479     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
1480                   (EXTRACT_SUBREG $src, sub1),
1481                   (EXTRACT_SUBREG $src, sub2)),
1482                    sub3)
1483 >;
1484
1485 def : Pat <
1486   (i32 (sext i1:$src0)),
1487   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
1488 >;
1489
1490 // 1. Offset as 8bit DWORD immediate
1491 def : Pat <
1492   (int_SI_load_const v16i8:$sbase, IMM8bitDWORD:$offset),
1493   (S_BUFFER_LOAD_DWORD_IMM $sbase, IMM8bitDWORD:$offset)
1494 >;
1495
1496 // 2. Offset loaded in an 32bit SGPR
1497 def : Pat <
1498   (int_SI_load_const v16i8:$sbase, imm:$offset),
1499   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1500 >;
1501
1502 // 3. Offset in an 32Bit VGPR
1503 def : Pat <
1504   (int_SI_load_const v16i8:$sbase, i32:$voff),
1505   (BUFFER_LOAD_DWORD 0, 1, 0, 0, 0, 0, $voff, $sbase, 0, 0, 0)
1506 >;
1507
1508 // The multiplication scales from [0,1] to the unsigned integer range
1509 def : Pat <
1510   (AMDGPUurecip i32:$src0),
1511   (V_CVT_U32_F32_e32
1512     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
1513                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
1514 >;
1515
1516 /********** ================== **********/
1517 /**********   VOP3 Patterns    **********/
1518 /********** ================== **********/
1519
1520 def : Pat <
1521   (f32 (fadd (fmul f32:$src0, f32:$src1), f32:$src2)),
1522   (V_MAD_F32 $src0, $src1, $src2)
1523 >;
1524
1525 /********** ================== **********/
1526 /**********   SMRD Patterns    **********/
1527 /********** ================== **********/
1528
1529 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1530
1531   // 1. Offset as 8bit DWORD immediate
1532   def : Pat <
1533     (constant_load (SIadd64bit32bit i64:$sbase, IMM8bitDWORD:$offset)),
1534     (vt (Instr_IMM $sbase, IMM8bitDWORD:$offset))
1535   >;
1536
1537   // 2. Offset loaded in an 32bit SGPR
1538   def : Pat <
1539     (constant_load (SIadd64bit32bit i64:$sbase, imm:$offset)),
1540     (vt (Instr_SGPR $sbase, (S_MOV_B32 imm:$offset)))
1541   >;
1542
1543   // 3. No offset at all
1544   def : Pat <
1545     (constant_load i64:$sbase),
1546     (vt (Instr_IMM $sbase, 0))
1547   >;
1548 }
1549
1550 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1551 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1552 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v16i8>;
1553 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1554
1555 /********** ====================== **********/
1556 /**********   Indirect adressing   **********/
1557 /********** ====================== **********/
1558
1559 multiclass SI_INDIRECT_Pattern <ValueType vt, SI_INDIRECT_DST IndDst> {
1560
1561   // 1. Extract with offset
1562   def : Pat<
1563     (vector_extract vt:$vec, (i64 (zext (add i32:$idx, imm:$off)))),
1564     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
1565   >;
1566
1567   // 2. Extract without offset
1568   def : Pat<
1569     (vector_extract vt:$vec, (i64 (zext i32:$idx))),
1570     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
1571   >;
1572
1573   // 3. Insert with offset
1574   def : Pat<
1575     (vector_insert vt:$vec, f32:$val, (i64 (zext (add i32:$idx, imm:$off)))),
1576     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
1577   >;
1578
1579   // 4. Insert without offset
1580   def : Pat<
1581     (vector_insert vt:$vec, f32:$val, (i64 (zext i32:$idx))),
1582     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
1583   >;
1584 }
1585
1586 defm : SI_INDIRECT_Pattern <v2f32, SI_INDIRECT_DST_V2>;
1587 defm : SI_INDIRECT_Pattern <v4f32, SI_INDIRECT_DST_V4>;
1588 defm : SI_INDIRECT_Pattern <v8f32, SI_INDIRECT_DST_V8>;
1589 defm : SI_INDIRECT_Pattern <v16f32, SI_INDIRECT_DST_V16>;
1590
1591 /********** =============== **********/
1592 /**********   Conditions    **********/
1593 /********** =============== **********/
1594
1595 def : Pat<
1596   (i1 (setcc f32:$src0, f32:$src1, SETO)),
1597   (V_CMP_O_F32_e64 $src0, $src1)
1598 >;
1599
1600 def : Pat<
1601   (i1 (setcc f32:$src0, f32:$src1, SETUO)),
1602   (V_CMP_U_F32_e64 $src0, $src1)
1603 >;
1604
1605 //============================================================================//
1606 // Miscellaneous Optimization Patterns
1607 //============================================================================//
1608
1609 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
1610
1611 } // End isSI predicate