R600/SI: Use a ComplexPattern for ADDR64 addressing of MUBUF loads
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34
35 def isCFDepth0 : Predicate<"isCFDepth0()">;
36
37 def WAIT_FLAG : InstFlag<"printWaitFlag">;
38
39 let SubtargetPredicate = isSI in {
40 let OtherPredicates  = [isCFDepth0] in {
41
42 //===----------------------------------------------------------------------===//
43 // SMRD Instructions
44 //===----------------------------------------------------------------------===//
45
46 let mayLoad = 1 in {
47
48 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
49 // SMRD instructions, because the SGPR_32 register class does not include M0
50 // and writing to M0 from an SMRD instruction will hang the GPU.
51 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SGPR_32>;
52 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
53 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
54 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
55 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
56
57 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
58   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SGPR_32
59 >;
60
61 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
62   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
63 >;
64
65 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
66   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
67 >;
68
69 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
70   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
71 >;
72
73 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
74   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
75 >;
76
77 } // mayLoad = 1
78
79 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
80 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
81
82 //===----------------------------------------------------------------------===//
83 // SOP1 Instructions
84 //===----------------------------------------------------------------------===//
85
86 let neverHasSideEffects = 1 in {
87
88 let isMoveImm = 1 in {
89 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
90 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
91 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
92 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
93 } // End isMoveImm = 1
94
95 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32",
96   [(set i32:$dst, (not i32:$src0))]
97 >;
98
99 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64",
100   [(set i64:$dst, (not i64:$src0))]
101 >;
102 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
103 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
104 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32",
105   [(set i32:$dst, (AMDGPUbrev i32:$src0))]
106 >;
107 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
108 } // End neverHasSideEffects = 1
109
110 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
111 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
112 def S_BCNT1_I32_B32 : SOP1_32 <0x0000000f, "S_BCNT1_I32_B32",
113   [(set i32:$dst, (ctpop i32:$src0))]
114 >;
115 def S_BCNT1_I32_B64 : SOP1_32_64 <0x00000010, "S_BCNT1_I32_B64", []>;
116
117 ////def S_FF0_I32_B32 : SOP1_32 <0x00000011, "S_FF0_I32_B32", []>;
118 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
119 def S_FF1_I32_B32 : SOP1_32 <0x00000013, "S_FF1_I32_B32",
120   [(set i32:$dst, (cttz_zero_undef i32:$src0))]
121 >;
122 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
123
124 def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32",
125   [(set i32:$dst, (ctlz_zero_undef i32:$src0))]
126 >;
127
128 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
129 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
130 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
131 def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8",
132   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
133 >;
134 def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16",
135   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
136 >;
137
138 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
139 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
140 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
141 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
142 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
143 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
144 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
145 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
146
147 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
148
149 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
150 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
151 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
152 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
153 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
154 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
155 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
156 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
157
158 } // End hasSideEffects = 1
159
160 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
161 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
162 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
163 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
164 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
165 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
166 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
167 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
168 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
169 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
170
171 //===----------------------------------------------------------------------===//
172 // SOP2 Instructions
173 //===----------------------------------------------------------------------===//
174
175 let Defs = [SCC] in { // Carry out goes to SCC
176 let isCommutable = 1 in {
177 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
178 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32",
179   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
180 >;
181 } // End isCommutable = 1
182
183 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
184 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32",
185   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
186 >;
187
188 let Uses = [SCC] in { // Carry in comes from SCC
189 let isCommutable = 1 in {
190 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32",
191   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
192 } // End isCommutable = 1
193
194 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32",
195   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
196 } // End Uses = [SCC]
197 } // End Defs = [SCC]
198
199 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32",
200   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
201 >;
202 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32",
203   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
204 >;
205 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32",
206   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
207 >;
208 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32",
209   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
210 >;
211
212 def S_CSELECT_B32 : SOP2 <
213   0x0000000a, (outs SReg_32:$dst),
214   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
215   []
216 >;
217
218 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
219
220 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32",
221   [(set i32:$dst, (and i32:$src0, i32:$src1))]
222 >;
223
224 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
225   [(set i64:$dst, (and i64:$src0, i64:$src1))]
226 >;
227
228 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32",
229   [(set i32:$dst, (or i32:$src0, i32:$src1))]
230 >;
231
232 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64",
233   [(set i64:$dst, (or i64:$src0, i64:$src1))]
234 >;
235
236 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32",
237   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
238 >;
239
240 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
241   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
242 >;
243 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
244 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
245 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
246 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
247 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
248 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
249 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
250 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
251 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
252 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
253
254 // Use added complexity so these patterns are preferred to the VALU patterns.
255 let AddedComplexity = 1 in {
256
257 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32",
258   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
259 >;
260 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "S_LSHL_B64",
261   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
262 >;
263 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32",
264   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
265 >;
266 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "S_LSHR_B64",
267   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
268 >;
269 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32",
270   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
271 >;
272 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "S_ASHR_I64",
273   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
274 >;
275
276 } // End AddedComplexity = 1
277
278 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
279 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
280 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
281 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
282 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
283 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
284 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
285 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
286 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
287
288 //===----------------------------------------------------------------------===//
289 // SOPC Instructions
290 //===----------------------------------------------------------------------===//
291
292 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32">;
293 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32">;
294 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32">;
295 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32">;
296 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32">;
297 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32">;
298 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32">;
299 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32">;
300 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32">;
301 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32">;
302 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32">;
303 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32">;
304 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
305 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
306 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
307 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
308 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
309
310 //===----------------------------------------------------------------------===//
311 // SOPK Instructions
312 //===----------------------------------------------------------------------===//
313
314 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
315 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
316
317 /*
318 This instruction is disabled for now until we can figure out how to teach
319 the instruction selector to correctly use the  S_CMP* vs V_CMP*
320 instructions.
321
322 When this instruction is enabled the code generator sometimes produces this
323 invalid sequence:
324
325 SCC = S_CMPK_EQ_I32 SGPR0, imm
326 VCC = COPY SCC
327 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
328
329 def S_CMPK_EQ_I32 : SOPK <
330   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
331   "S_CMPK_EQ_I32",
332   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
333 >;
334 */
335
336 let isCompare = 1, Defs = [SCC] in {
337 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
338 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
339 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
340 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
341 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
342 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
343 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
344 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
345 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
346 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
347 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
348 } // End isCompare = 1, Defs = [SCC]
349
350 let Defs = [SCC], isCommutable = 1 in {
351   def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
352   def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
353 }
354
355 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
356 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
357 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
358 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
359 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
360 //def EXP : EXP_ <0x00000000, "EXP", []>;
361
362 } // End let OtherPredicates = [isCFDepth0]
363
364 //===----------------------------------------------------------------------===//
365 // SOPP Instructions
366 //===----------------------------------------------------------------------===//
367
368 def S_NOP : SOPP <0x00000000, (ins i16imm:$SIMM16), "S_NOP $SIMM16", []>;
369
370 let isTerminator = 1 in {
371
372 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
373   [(IL_retflag)]> {
374   let SIMM16 = 0;
375   let isBarrier = 1;
376   let hasCtrlDep = 1;
377 }
378
379 let isBranch = 1 in {
380 def S_BRANCH : SOPP <
381   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
382   [(br bb:$target)]> {
383   let isBarrier = 1;
384 }
385
386 let DisableEncoding = "$scc" in {
387 def S_CBRANCH_SCC0 : SOPP <
388   0x00000004, (ins brtarget:$target, SCCReg:$scc),
389   "S_CBRANCH_SCC0 $target", []
390 >;
391 def S_CBRANCH_SCC1 : SOPP <
392   0x00000005, (ins brtarget:$target, SCCReg:$scc),
393   "S_CBRANCH_SCC1 $target",
394   []
395 >;
396 } // End DisableEncoding = "$scc"
397
398 def S_CBRANCH_VCCZ : SOPP <
399   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
400   "S_CBRANCH_VCCZ $target",
401   []
402 >;
403 def S_CBRANCH_VCCNZ : SOPP <
404   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
405   "S_CBRANCH_VCCNZ $target",
406   []
407 >;
408
409 let DisableEncoding = "$exec" in {
410 def S_CBRANCH_EXECZ : SOPP <
411   0x00000008, (ins brtarget:$target, EXECReg:$exec),
412   "S_CBRANCH_EXECZ $target",
413   []
414 >;
415 def S_CBRANCH_EXECNZ : SOPP <
416   0x00000009, (ins brtarget:$target, EXECReg:$exec),
417   "S_CBRANCH_EXECNZ $target",
418   []
419 >;
420 } // End DisableEncoding = "$exec"
421
422
423 } // End isBranch = 1
424 } // End isTerminator = 1
425
426 let hasSideEffects = 1 in {
427 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
428   [(int_AMDGPU_barrier_local)]
429 > {
430   let SIMM16 = 0;
431   let isBarrier = 1;
432   let hasCtrlDep = 1;
433   let mayLoad = 1;
434   let mayStore = 1;
435 }
436
437 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "S_WAITCNT $simm16",
438   []
439 >;
440 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
441 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
442 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
443
444 let Uses = [EXEC] in {
445   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "S_SENDMSG $simm16",
446       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
447   > {
448     let DisableEncoding = "$m0";
449   }
450 } // End Uses = [EXEC]
451
452 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
453 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
454 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
455 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
456 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
457 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
458 } // End hasSideEffects
459
460 //===----------------------------------------------------------------------===//
461 // VOPC Instructions
462 //===----------------------------------------------------------------------===//
463
464 let isCompare = 1 in {
465
466 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
467 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_OLT>;
468 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_OEQ>;
469 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_OLE>;
470 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_OGT>;
471 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32">;
472 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_OGE>;
473 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32", f32, COND_O>;
474 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32", f32, COND_UO>;
475 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
476 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
477 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
478 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
479 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_UNE>;
480 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
481 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
482
483 let hasSideEffects = 1 in {
484
485 defm V_CMPX_F_F32 : VOPCX_32 <0x00000010, "V_CMPX_F_F32">;
486 defm V_CMPX_LT_F32 : VOPCX_32 <0x00000011, "V_CMPX_LT_F32">;
487 defm V_CMPX_EQ_F32 : VOPCX_32 <0x00000012, "V_CMPX_EQ_F32">;
488 defm V_CMPX_LE_F32 : VOPCX_32 <0x00000013, "V_CMPX_LE_F32">;
489 defm V_CMPX_GT_F32 : VOPCX_32 <0x00000014, "V_CMPX_GT_F32">;
490 defm V_CMPX_LG_F32 : VOPCX_32 <0x00000015, "V_CMPX_LG_F32">;
491 defm V_CMPX_GE_F32 : VOPCX_32 <0x00000016, "V_CMPX_GE_F32">;
492 defm V_CMPX_O_F32 : VOPCX_32 <0x00000017, "V_CMPX_O_F32">;
493 defm V_CMPX_U_F32 : VOPCX_32 <0x00000018, "V_CMPX_U_F32">;
494 defm V_CMPX_NGE_F32 : VOPCX_32 <0x00000019, "V_CMPX_NGE_F32">;
495 defm V_CMPX_NLG_F32 : VOPCX_32 <0x0000001a, "V_CMPX_NLG_F32">;
496 defm V_CMPX_NGT_F32 : VOPCX_32 <0x0000001b, "V_CMPX_NGT_F32">;
497 defm V_CMPX_NLE_F32 : VOPCX_32 <0x0000001c, "V_CMPX_NLE_F32">;
498 defm V_CMPX_NEQ_F32 : VOPCX_32 <0x0000001d, "V_CMPX_NEQ_F32">;
499 defm V_CMPX_NLT_F32 : VOPCX_32 <0x0000001e, "V_CMPX_NLT_F32">;
500 defm V_CMPX_TRU_F32 : VOPCX_32 <0x0000001f, "V_CMPX_TRU_F32">;
501
502 } // End hasSideEffects = 1
503
504 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
505 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64", f64, COND_OLT>;
506 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64", f64, COND_OEQ>;
507 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64", f64, COND_OLE>;
508 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64", f64, COND_OGT>;
509 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
510 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64", f64, COND_OGE>;
511 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64", f64, COND_O>;
512 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64", f64, COND_UO>;
513 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
514 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
515 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
516 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
517 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64", f64, COND_UNE>;
518 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
519 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
520
521 let hasSideEffects = 1 in {
522
523 defm V_CMPX_F_F64 : VOPCX_64 <0x00000030, "V_CMPX_F_F64">;
524 defm V_CMPX_LT_F64 : VOPCX_64 <0x00000031, "V_CMPX_LT_F64">;
525 defm V_CMPX_EQ_F64 : VOPCX_64 <0x00000032, "V_CMPX_EQ_F64">;
526 defm V_CMPX_LE_F64 : VOPCX_64 <0x00000033, "V_CMPX_LE_F64">;
527 defm V_CMPX_GT_F64 : VOPCX_64 <0x00000034, "V_CMPX_GT_F64">;
528 defm V_CMPX_LG_F64 : VOPCX_64 <0x00000035, "V_CMPX_LG_F64">;
529 defm V_CMPX_GE_F64 : VOPCX_64 <0x00000036, "V_CMPX_GE_F64">;
530 defm V_CMPX_O_F64 : VOPCX_64 <0x00000037, "V_CMPX_O_F64">;
531 defm V_CMPX_U_F64 : VOPCX_64 <0x00000038, "V_CMPX_U_F64">;
532 defm V_CMPX_NGE_F64 : VOPCX_64 <0x00000039, "V_CMPX_NGE_F64">;
533 defm V_CMPX_NLG_F64 : VOPCX_64 <0x0000003a, "V_CMPX_NLG_F64">;
534 defm V_CMPX_NGT_F64 : VOPCX_64 <0x0000003b, "V_CMPX_NGT_F64">;
535 defm V_CMPX_NLE_F64 : VOPCX_64 <0x0000003c, "V_CMPX_NLE_F64">;
536 defm V_CMPX_NEQ_F64 : VOPCX_64 <0x0000003d, "V_CMPX_NEQ_F64">;
537 defm V_CMPX_NLT_F64 : VOPCX_64 <0x0000003e, "V_CMPX_NLT_F64">;
538 defm V_CMPX_TRU_F64 : VOPCX_64 <0x0000003f, "V_CMPX_TRU_F64">;
539
540 } // End hasSideEffects = 1
541
542 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
543 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
544 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
545 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
546 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
547 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
548 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
549 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
550 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
551 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
552 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
553 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
554 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
555 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
556 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
557 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
558
559 let hasSideEffects = 1 in {
560
561 defm V_CMPSX_F_F32 : VOPCX_32 <0x00000050, "V_CMPSX_F_F32">;
562 defm V_CMPSX_LT_F32 : VOPCX_32 <0x00000051, "V_CMPSX_LT_F32">;
563 defm V_CMPSX_EQ_F32 : VOPCX_32 <0x00000052, "V_CMPSX_EQ_F32">;
564 defm V_CMPSX_LE_F32 : VOPCX_32 <0x00000053, "V_CMPSX_LE_F32">;
565 defm V_CMPSX_GT_F32 : VOPCX_32 <0x00000054, "V_CMPSX_GT_F32">;
566 defm V_CMPSX_LG_F32 : VOPCX_32 <0x00000055, "V_CMPSX_LG_F32">;
567 defm V_CMPSX_GE_F32 : VOPCX_32 <0x00000056, "V_CMPSX_GE_F32">;
568 defm V_CMPSX_O_F32 : VOPCX_32 <0x00000057, "V_CMPSX_O_F32">;
569 defm V_CMPSX_U_F32 : VOPCX_32 <0x00000058, "V_CMPSX_U_F32">;
570 defm V_CMPSX_NGE_F32 : VOPCX_32 <0x00000059, "V_CMPSX_NGE_F32">;
571 defm V_CMPSX_NLG_F32 : VOPCX_32 <0x0000005a, "V_CMPSX_NLG_F32">;
572 defm V_CMPSX_NGT_F32 : VOPCX_32 <0x0000005b, "V_CMPSX_NGT_F32">;
573 defm V_CMPSX_NLE_F32 : VOPCX_32 <0x0000005c, "V_CMPSX_NLE_F32">;
574 defm V_CMPSX_NEQ_F32 : VOPCX_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
575 defm V_CMPSX_NLT_F32 : VOPCX_32 <0x0000005e, "V_CMPSX_NLT_F32">;
576 defm V_CMPSX_TRU_F32 : VOPCX_32 <0x0000005f, "V_CMPSX_TRU_F32">;
577
578 } // End hasSideEffects = 1
579
580 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
581 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
582 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
583 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
584 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
585 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
586 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
587 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
588 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
589 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
590 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
591 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
592 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
593 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
594 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
595 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
596
597 let hasSideEffects = 1, Defs = [EXEC] in {
598
599 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
600 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
601 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
602 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
603 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
604 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
605 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
606 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
607 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
608 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
609 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
610 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
611 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
612 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
613 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
614 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
615
616 } // End hasSideEffects = 1, Defs = [EXEC]
617
618 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
619 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_SLT>;
620 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
621 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_SLE>;
622 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_SGT>;
623 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
624 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_SGE>;
625 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
626
627 let hasSideEffects = 1 in {
628
629 defm V_CMPX_F_I32 : VOPCX_32 <0x00000090, "V_CMPX_F_I32">;
630 defm V_CMPX_LT_I32 : VOPCX_32 <0x00000091, "V_CMPX_LT_I32">;
631 defm V_CMPX_EQ_I32 : VOPCX_32 <0x00000092, "V_CMPX_EQ_I32">;
632 defm V_CMPX_LE_I32 : VOPCX_32 <0x00000093, "V_CMPX_LE_I32">;
633 defm V_CMPX_GT_I32 : VOPCX_32 <0x00000094, "V_CMPX_GT_I32">;
634 defm V_CMPX_NE_I32 : VOPCX_32 <0x00000095, "V_CMPX_NE_I32">;
635 defm V_CMPX_GE_I32 : VOPCX_32 <0x00000096, "V_CMPX_GE_I32">;
636 defm V_CMPX_T_I32 : VOPCX_32 <0x00000097, "V_CMPX_T_I32">;
637
638 } // End hasSideEffects = 1
639
640 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
641 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64", i64, COND_SLT>;
642 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64", i64, COND_EQ>;
643 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64", i64, COND_SLE>;
644 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64", i64, COND_SGT>;
645 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64", i64, COND_NE>;
646 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64", i64, COND_SGE>;
647 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
648
649 let hasSideEffects = 1 in {
650
651 defm V_CMPX_F_I64 : VOPCX_64 <0x000000b0, "V_CMPX_F_I64">;
652 defm V_CMPX_LT_I64 : VOPCX_64 <0x000000b1, "V_CMPX_LT_I64">;
653 defm V_CMPX_EQ_I64 : VOPCX_64 <0x000000b2, "V_CMPX_EQ_I64">;
654 defm V_CMPX_LE_I64 : VOPCX_64 <0x000000b3, "V_CMPX_LE_I64">;
655 defm V_CMPX_GT_I64 : VOPCX_64 <0x000000b4, "V_CMPX_GT_I64">;
656 defm V_CMPX_NE_I64 : VOPCX_64 <0x000000b5, "V_CMPX_NE_I64">;
657 defm V_CMPX_GE_I64 : VOPCX_64 <0x000000b6, "V_CMPX_GE_I64">;
658 defm V_CMPX_T_I64 : VOPCX_64 <0x000000b7, "V_CMPX_T_I64">;
659
660 } // End hasSideEffects = 1
661
662 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
663 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32", i32, COND_ULT>;
664 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32", i32, COND_EQ>;
665 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32", i32, COND_ULE>;
666 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32", i32, COND_UGT>;
667 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32", i32, COND_NE>;
668 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32", i32, COND_UGE>;
669 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
670
671 let hasSideEffects = 1 in {
672
673 defm V_CMPX_F_U32 : VOPCX_32 <0x000000d0, "V_CMPX_F_U32">;
674 defm V_CMPX_LT_U32 : VOPCX_32 <0x000000d1, "V_CMPX_LT_U32">;
675 defm V_CMPX_EQ_U32 : VOPCX_32 <0x000000d2, "V_CMPX_EQ_U32">;
676 defm V_CMPX_LE_U32 : VOPCX_32 <0x000000d3, "V_CMPX_LE_U32">;
677 defm V_CMPX_GT_U32 : VOPCX_32 <0x000000d4, "V_CMPX_GT_U32">;
678 defm V_CMPX_NE_U32 : VOPCX_32 <0x000000d5, "V_CMPX_NE_U32">;
679 defm V_CMPX_GE_U32 : VOPCX_32 <0x000000d6, "V_CMPX_GE_U32">;
680 defm V_CMPX_T_U32 : VOPCX_32 <0x000000d7, "V_CMPX_T_U32">;
681
682 } // End hasSideEffects = 1
683
684 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
685 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64", i64, COND_ULT>;
686 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64", i64, COND_EQ>;
687 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64", i64, COND_ULE>;
688 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64", i64, COND_UGT>;
689 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64", i64, COND_NE>;
690 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64", i64, COND_UGE>;
691 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
692
693 let hasSideEffects = 1 in {
694
695 defm V_CMPX_F_U64 : VOPCX_64 <0x000000f0, "V_CMPX_F_U64">;
696 defm V_CMPX_LT_U64 : VOPCX_64 <0x000000f1, "V_CMPX_LT_U64">;
697 defm V_CMPX_EQ_U64 : VOPCX_64 <0x000000f2, "V_CMPX_EQ_U64">;
698 defm V_CMPX_LE_U64 : VOPCX_64 <0x000000f3, "V_CMPX_LE_U64">;
699 defm V_CMPX_GT_U64 : VOPCX_64 <0x000000f4, "V_CMPX_GT_U64">;
700 defm V_CMPX_NE_U64 : VOPCX_64 <0x000000f5, "V_CMPX_NE_U64">;
701 defm V_CMPX_GE_U64 : VOPCX_64 <0x000000f6, "V_CMPX_GE_U64">;
702 defm V_CMPX_T_U64 : VOPCX_64 <0x000000f7, "V_CMPX_T_U64">;
703
704 } // End hasSideEffects = 1
705
706 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
707
708 let hasSideEffects = 1 in {
709 defm V_CMPX_CLASS_F32 : VOPCX_32 <0x00000098, "V_CMPX_CLASS_F32">;
710 } // End hasSideEffects = 1
711
712 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
713
714 let hasSideEffects = 1 in {
715 defm V_CMPX_CLASS_F64 : VOPCX_64 <0x000000b8, "V_CMPX_CLASS_F64">;
716 } // End hasSideEffects = 1
717
718 } // End isCompare = 1
719
720 //===----------------------------------------------------------------------===//
721 // DS Instructions
722 //===----------------------------------------------------------------------===//
723
724
725 def DS_ADD_U32 : DS_1A1D_NORET <0x0, "DS_ADD_U32", VReg_32>;
726 def DS_SUB_U32 : DS_1A1D_NORET <0x1, "DS_SUB_U32", VReg_32>;
727 def DS_RSUB_U32 : DS_1A1D_NORET <0x2, "DS_RSUB_U32", VReg_32>;
728 def DS_INC_U32 : DS_1A1D_NORET <0x3, "DS_INC_U32", VReg_32>;
729 def DS_DEC_U32 : DS_1A1D_NORET <0x4, "DS_DEC_U32", VReg_32>;
730 def DS_MIN_I32 : DS_1A1D_NORET <0x5, "DS_MIN_I32", VReg_32>;
731 def DS_MAX_I32 : DS_1A1D_NORET <0x6, "DS_MAX_I32", VReg_32>;
732 def DS_MIN_U32 : DS_1A1D_NORET <0x7, "DS_MIN_U32", VReg_32>;
733 def DS_MAX_U32 : DS_1A1D_NORET <0x8, "DS_MAX_U32", VReg_32>;
734 def DS_AND_B32 : DS_1A1D_NORET <0x9, "DS_AND_B32", VReg_32>;
735 def DS_OR_B32 : DS_1A1D_NORET <0xa, "DS_OR_B32", VReg_32>;
736 def DS_XOR_B32 : DS_1A1D_NORET <0xb, "DS_XOR_B32", VReg_32>;
737 def DS_MSKOR_B32 : DS_1A1D_NORET <0xc, "DS_MSKOR_B32", VReg_32>;
738 def DS_CMPST_B32 : DS_1A2D_NORET <0x10, "DS_CMPST_B32", VReg_32>;
739 def DS_CMPST_F32 : DS_1A2D_NORET <0x11, "DS_CMPST_F32", VReg_32>;
740 def DS_MIN_F32 : DS_1A1D_NORET <0x12, "DS_MIN_F32", VReg_32>;
741 def DS_MAX_F32 : DS_1A1D_NORET <0x13, "DS_MAX_F32", VReg_32>;
742
743 def DS_ADD_RTN_U32 : DS_1A1D_RET <0x20, "DS_ADD_RTN_U32", VReg_32>;
744 def DS_SUB_RTN_U32 : DS_1A1D_RET <0x21, "DS_SUB_RTN_U32", VReg_32>;
745 def DS_RSUB_RTN_U32 : DS_1A1D_RET <0x22, "DS_RSUB_RTN_U32", VReg_32>;
746 def DS_INC_RTN_U32 : DS_1A1D_RET <0x23, "DS_INC_RTN_U32", VReg_32>;
747 def DS_DEC_RTN_U32 : DS_1A1D_RET <0x24, "DS_DEC_RTN_U32", VReg_32>;
748 def DS_MIN_RTN_I32 : DS_1A1D_RET <0x25, "DS_MIN_RTN_I32", VReg_32>;
749 def DS_MAX_RTN_I32 : DS_1A1D_RET <0x26, "DS_MAX_RTN_I32", VReg_32>;
750 def DS_MIN_RTN_U32 : DS_1A1D_RET <0x27, "DS_MIN_RTN_U32", VReg_32>;
751 def DS_MAX_RTN_U32 : DS_1A1D_RET <0x28, "DS_MAX_RTN_U32", VReg_32>;
752 def DS_AND_RTN_B32 : DS_1A1D_RET <0x29, "DS_AND_RTN_B32", VReg_32>;
753 def DS_OR_RTN_B32 : DS_1A1D_RET <0x2a, "DS_OR_RTN_B32", VReg_32>;
754 def DS_XOR_RTN_B32 : DS_1A1D_RET <0x2b, "DS_XOR_RTN_B32", VReg_32>;
755 def DS_MSKOR_RTN_B32 : DS_1A1D_RET <0x2c, "DS_MSKOR_RTN_B32", VReg_32>;
756 def DS_WRXCHG_RTN_B32 : DS_1A1D_RET <0x2d, "DS_WRXCHG_RTN_B32", VReg_32>;
757 //def DS_WRXCHG2_RTN_B32 : DS_2A0D_RET <0x2e, "DS_WRXCHG2_RTN_B32", VReg_32>;
758 //def DS_WRXCHG2ST64_RTN_B32 : DS_2A0D_RET <0x2f, "DS_WRXCHG2_RTN_B32", VReg_32>;
759 def DS_CMPST_RTN_B32 : DS_1A2D_RET <0x30, "DS_CMPST_RTN_B32", VReg_32>;
760 def DS_CMPST_RTN_F32 : DS_1A2D_RET <0x31, "DS_CMPST_RTN_F32", VReg_32>;
761 def DS_MIN_RTN_F32 : DS_1A1D_RET <0x32, "DS_MIN_RTN_F32", VReg_32>;
762 def DS_MAX_RTN_F32 : DS_1A1D_RET <0x33, "DS_MAX_RTN_F32", VReg_32>;
763
764 let SubtargetPredicate = isCI in {
765 def DS_WRAP_RTN_F32 : DS_1A1D_RET <0x34, "DS_WRAP_RTN_F32", VReg_32>;
766 } // End isCI
767
768
769 def DS_ADD_U64 : DS_1A1D_NORET <0x40, "DS_ADD_U64", VReg_32>;
770 def DS_SUB_U64 : DS_1A1D_NORET <0x41, "DS_SUB_U64", VReg_32>;
771 def DS_RSUB_U64 : DS_1A1D_NORET <0x42, "DS_RSUB_U64", VReg_32>;
772 def DS_INC_U64 : DS_1A1D_NORET <0x43, "DS_INC_U64", VReg_32>;
773 def DS_DEC_U64 : DS_1A1D_NORET <0x44, "DS_DEC_U64", VReg_32>;
774 def DS_MIN_I64 : DS_1A1D_NORET <0x45, "DS_MIN_I64", VReg_64>;
775 def DS_MAX_I64 : DS_1A1D_NORET <0x46, "DS_MAX_I64", VReg_64>;
776 def DS_MIN_U64 : DS_1A1D_NORET <0x47, "DS_MIN_U64", VReg_64>;
777 def DS_MAX_U64 : DS_1A1D_NORET <0x48, "DS_MAX_U64", VReg_64>;
778 def DS_AND_B64 : DS_1A1D_NORET <0x49, "DS_AND_B64", VReg_64>;
779 def DS_OR_B64 : DS_1A1D_NORET <0x4a, "DS_OR_B64", VReg_64>;
780 def DS_XOR_B64 : DS_1A1D_NORET <0x4b, "DS_XOR_B64", VReg_64>;
781 def DS_MSKOR_B64 : DS_1A1D_NORET <0x4c, "DS_MSKOR_B64", VReg_64>;
782 def DS_CMPST_B64 : DS_1A2D_NORET <0x50, "DS_CMPST_B64", VReg_64>;
783 def DS_CMPST_F64 : DS_1A2D_NORET <0x51, "DS_CMPST_F64", VReg_64>;
784 def DS_MIN_F64 : DS_1A1D_NORET <0x52, "DS_MIN_F64", VReg_64>;
785 def DS_MAX_F64 : DS_1A1D_NORET <0x53, "DS_MAX_F64", VReg_64>;
786
787 def DS_ADD_RTN_U64 : DS_1A1D_RET <0x60, "DS_ADD_RTN_U64", VReg_64>;
788 def DS_SUB_RTN_U64 : DS_1A1D_RET <0x61, "DS_SUB_RTN_U64", VReg_64>;
789 def DS_RSUB_RTN_U64 : DS_1A1D_RET <0x62, "DS_RSUB_RTN_U64", VReg_64>;
790 def DS_INC_RTN_U64 : DS_1A1D_RET <0x63, "DS_INC_RTN_U64", VReg_64>;
791 def DS_DEC_RTN_U64 : DS_1A1D_RET <0x64, "DS_DEC_RTN_U64", VReg_64>;
792 def DS_MIN_RTN_I64 : DS_1A1D_RET <0x65, "DS_MIN_RTN_I64", VReg_64>;
793 def DS_MAX_RTN_I64 : DS_1A1D_RET <0x66, "DS_MAX_RTN_I64", VReg_64>;
794 def DS_MIN_RTN_U64 : DS_1A1D_RET <0x67, "DS_MIN_RTN_U64", VReg_64>;
795 def DS_MAX_RTN_U64 : DS_1A1D_RET <0x68, "DS_MAX_RTN_U64", VReg_64>;
796 def DS_AND_RTN_B64 : DS_1A1D_RET <0x69, "DS_AND_RTN_B64", VReg_64>;
797 def DS_OR_RTN_B64 : DS_1A1D_RET <0x6a, "DS_OR_RTN_B64", VReg_64>;
798 def DS_XOR_RTN_B64 : DS_1A1D_RET <0x6b, "DS_XOR_RTN_B64", VReg_64>;
799 def DS_MSKOR_RTN_B64 : DS_1A1D_RET <0x6c, "DS_MSKOR_RTN_B64", VReg_64>;
800 def DS_WRXCHG_RTN_B64 : DS_1A1D_RET <0x6d, "DS_WRXCHG_RTN_B64", VReg_64>;
801 //def DS_WRXCHG2_RTN_B64 : DS_2A0D_RET <0x6e, "DS_WRXCHG2_RTN_B64", VReg_64>;
802 //def DS_WRXCHG2ST64_RTN_B64 : DS_2A0D_RET <0x6f, "DS_WRXCHG2_RTN_B64", VReg_64>;
803 def DS_CMPST_RTN_B64 : DS_1A2D_RET <0x70, "DS_CMPST_RTN_B64", VReg_64>;
804 def DS_CMPST_RTN_F64 : DS_1A2D_RET <0x71, "DS_CMPST_RTN_F64", VReg_64>;
805 def DS_MIN_RTN_F64 : DS_1A1D_RET <0x72, "DS_MIN_F64", VReg_64>;
806 def DS_MAX_RTN_F64 : DS_1A1D_RET <0x73, "DS_MAX_F64", VReg_64>;
807
808 //let SubtargetPredicate = isCI in {
809 // DS_CONDXCHG32_RTN_B64
810 // DS_CONDXCHG32_RTN_B128
811 //} // End isCI
812
813 // TODO: _SRC2_* forms
814
815 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
816 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
817 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
818 def DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "DS_WRITE_B64", VReg_64>;
819
820 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
821 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
822 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
823 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
824 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
825 def DS_READ_B64 : DS_Load_Helper <0x00000076, "DS_READ_B64", VReg_64>;
826
827 // 2 forms.
828 def DS_WRITE2_B32 : DS_Load2_Helper <0x0000000E, "DS_WRITE2_B32", VReg_64>;
829 def DS_WRITE2_B64 : DS_Load2_Helper <0x0000004E, "DS_WRITE2_B64", VReg_128>;
830
831 def DS_READ2_B32 : DS_Load2_Helper <0x00000037, "DS_READ2_B32", VReg_64>;
832 def DS_READ2_B64 : DS_Load2_Helper <0x00000075, "DS_READ2_B64", VReg_128>;
833
834 // TODO: DS_READ2ST64_B32, DS_READ2ST64_B64,
835 // DS_WRITE2ST64_B32, DS_WRITE2ST64_B64
836
837 //===----------------------------------------------------------------------===//
838 // MUBUF Instructions
839 //===----------------------------------------------------------------------===//
840
841 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
842 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
843 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
844 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
845 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
846 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
847 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
848 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
849 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <
850   0x00000008, "BUFFER_LOAD_UBYTE", VReg_32, i32, az_extloadi8_global
851 >;
852 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <
853   0x00000009, "BUFFER_LOAD_SBYTE", VReg_32, i32, sextloadi8_global
854 >;
855 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <
856   0x0000000a, "BUFFER_LOAD_USHORT", VReg_32, i32, az_extloadi16_global
857 >;
858 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <
859   0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32, i32, sextloadi16_global
860 >;
861 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <
862   0x0000000c, "BUFFER_LOAD_DWORD", VReg_32, i32, global_load
863 >;
864 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <
865   0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64, v2i32, global_load
866 >;
867 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <
868   0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128, v4i32, global_load
869 >;
870
871 def BUFFER_STORE_BYTE : MUBUF_Store_Helper <
872   0x00000018, "BUFFER_STORE_BYTE", VReg_32, i32, truncstorei8_global
873 >;
874
875 def BUFFER_STORE_SHORT : MUBUF_Store_Helper <
876   0x0000001a, "BUFFER_STORE_SHORT", VReg_32, i32, truncstorei16_global
877 >;
878
879 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
880   0x0000001c, "BUFFER_STORE_DWORD", VReg_32, i32, global_store
881 >;
882
883 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
884   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64, v2i32, global_store
885 >;
886
887 def BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
888   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128, v4i32, global_store
889 >;
890 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
891 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
892 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
893 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
894 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
895 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
896 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
897 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
898 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
899 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
900 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
901 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
902 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
903 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
904 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
905 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
906 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
907 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
908 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
909 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
910 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
911 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
912 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
913 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
914 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
915 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
916 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
917 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
918 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
919 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
920 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
921 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
922 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
923 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
924 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
925 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
926
927 //===----------------------------------------------------------------------===//
928 // MTBUF Instructions
929 //===----------------------------------------------------------------------===//
930
931 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
932 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
933 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
934 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
935 def TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "TBUFFER_STORE_FORMAT_X", VReg_32>;
936 def TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "TBUFFER_STORE_FORMAT_XY", VReg_64>;
937 def TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", VReg_128>;
938 def TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", VReg_128>;
939
940 //===----------------------------------------------------------------------===//
941 // MIMG Instructions
942 //===----------------------------------------------------------------------===//
943
944 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
945 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
946 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
947 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
948 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
949 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
950 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
951 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
952 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
953 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
954 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "IMAGE_GET_RESINFO">;
955 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
956 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
957 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
958 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
959 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
960 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
961 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
962 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
963 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
964 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
965 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
966 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
967 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
968 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
969 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
970 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
971 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
972 defm IMAGE_SAMPLE : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
973 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
974 defm IMAGE_SAMPLE_D : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
975 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
976 defm IMAGE_SAMPLE_L : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
977 defm IMAGE_SAMPLE_B : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
978 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
979 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
980 defm IMAGE_SAMPLE_C : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
981 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
982 defm IMAGE_SAMPLE_C_D : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
983 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
984 defm IMAGE_SAMPLE_C_L : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
985 defm IMAGE_SAMPLE_C_B : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
986 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
987 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
988 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
989 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
990 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
991 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
992 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
993 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
994 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
995 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
996 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
997 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
998 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
999 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
1000 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
1001 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
1002 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
1003 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
1004 defm IMAGE_GATHER4          : MIMG_Gather <0x00000040, "IMAGE_GATHER4">;
1005 defm IMAGE_GATHER4_CL       : MIMG_Gather <0x00000041, "IMAGE_GATHER4_CL">;
1006 defm IMAGE_GATHER4_L        : MIMG_Gather <0x00000044, "IMAGE_GATHER4_L">;
1007 defm IMAGE_GATHER4_B        : MIMG_Gather <0x00000045, "IMAGE_GATHER4_B">;
1008 defm IMAGE_GATHER4_B_CL     : MIMG_Gather <0x00000046, "IMAGE_GATHER4_B_CL">;
1009 defm IMAGE_GATHER4_LZ       : MIMG_Gather <0x00000047, "IMAGE_GATHER4_LZ">;
1010 defm IMAGE_GATHER4_C        : MIMG_Gather <0x00000048, "IMAGE_GATHER4_C">;
1011 defm IMAGE_GATHER4_C_CL     : MIMG_Gather <0x00000049, "IMAGE_GATHER4_C_CL">;
1012 defm IMAGE_GATHER4_C_L      : MIMG_Gather <0x0000004c, "IMAGE_GATHER4_C_L">;
1013 defm IMAGE_GATHER4_C_B      : MIMG_Gather <0x0000004d, "IMAGE_GATHER4_C_B">;
1014 defm IMAGE_GATHER4_C_B_CL   : MIMG_Gather <0x0000004e, "IMAGE_GATHER4_C_B_CL">;
1015 defm IMAGE_GATHER4_C_LZ     : MIMG_Gather <0x0000004f, "IMAGE_GATHER4_C_LZ">;
1016 defm IMAGE_GATHER4_O        : MIMG_Gather <0x00000050, "IMAGE_GATHER4_O">;
1017 defm IMAGE_GATHER4_CL_O     : MIMG_Gather <0x00000051, "IMAGE_GATHER4_CL_O">;
1018 defm IMAGE_GATHER4_L_O      : MIMG_Gather <0x00000054, "IMAGE_GATHER4_L_O">;
1019 defm IMAGE_GATHER4_B_O      : MIMG_Gather <0x00000055, "IMAGE_GATHER4_B_O">;
1020 defm IMAGE_GATHER4_B_CL_O   : MIMG_Gather <0x00000056, "IMAGE_GATHER4_B_CL_O">;
1021 defm IMAGE_GATHER4_LZ_O     : MIMG_Gather <0x00000057, "IMAGE_GATHER4_LZ_O">;
1022 defm IMAGE_GATHER4_C_O      : MIMG_Gather <0x00000058, "IMAGE_GATHER4_C_O">;
1023 defm IMAGE_GATHER4_C_CL_O   : MIMG_Gather <0x00000059, "IMAGE_GATHER4_C_CL_O">;
1024 defm IMAGE_GATHER4_C_L_O    : MIMG_Gather <0x0000005c, "IMAGE_GATHER4_C_L_O">;
1025 defm IMAGE_GATHER4_C_B_O    : MIMG_Gather <0x0000005d, "IMAGE_GATHER4_C_B_O">;
1026 defm IMAGE_GATHER4_C_B_CL_O : MIMG_Gather <0x0000005e, "IMAGE_GATHER4_C_B_CL_O">;
1027 defm IMAGE_GATHER4_C_LZ_O   : MIMG_Gather <0x0000005f, "IMAGE_GATHER4_C_LZ_O">;
1028 defm IMAGE_GET_LOD : MIMG_Sampler <0x00000060, "IMAGE_GET_LOD">;
1029 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
1030 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
1031 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
1032 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
1033 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
1034 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
1035 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
1036 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
1037 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
1038 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
1039
1040 //===----------------------------------------------------------------------===//
1041 // VOP1 Instructions
1042 //===----------------------------------------------------------------------===//
1043
1044 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
1045
1046 let neverHasSideEffects = 1, isMoveImm = 1 in {
1047 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
1048 } // End neverHasSideEffects = 1, isMoveImm = 1
1049
1050 let Uses = [EXEC] in {
1051
1052 def V_READFIRSTLANE_B32 : VOP1 <
1053   0x00000002,
1054   (outs SReg_32:$vdst),
1055   (ins VReg_32:$src0),
1056   "V_READFIRSTLANE_B32 $vdst, $src0",
1057   []
1058 >;
1059
1060 }
1061
1062 defm V_CVT_I32_F64 : VOP1_32_64 <0x00000003, "V_CVT_I32_F64",
1063   [(set i32:$dst, (fp_to_sint f64:$src0))]
1064 >;
1065 defm V_CVT_F64_I32 : VOP1_64_32 <0x00000004, "V_CVT_F64_I32",
1066   [(set f64:$dst, (sint_to_fp i32:$src0))]
1067 >;
1068 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
1069   [(set f32:$dst, (sint_to_fp i32:$src0))]
1070 >;
1071 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32",
1072   [(set f32:$dst, (uint_to_fp i32:$src0))]
1073 >;
1074 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32",
1075   [(set i32:$dst, (fp_to_uint f32:$src0))]
1076 >;
1077 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
1078   [(set i32:$dst, (fp_to_sint f32:$src0))]
1079 >;
1080 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
1081 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
1082 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
1083 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
1084 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
1085 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
1086 defm V_CVT_F32_F64 : VOP1_32_64 <0x0000000f, "V_CVT_F32_F64",
1087   [(set f32:$dst, (fround f64:$src0))]
1088 >;
1089 defm V_CVT_F64_F32 : VOP1_64_32 <0x00000010, "V_CVT_F64_F32",
1090   [(set f64:$dst, (fextend f32:$src0))]
1091 >;
1092 defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0",
1093   [(set f32:$dst, (AMDGPUcvt_f32_ubyte0 i32:$src0))]
1094 >;
1095 defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1",
1096   [(set f32:$dst, (AMDGPUcvt_f32_ubyte1 i32:$src0))]
1097 >;
1098 defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2",
1099   [(set f32:$dst, (AMDGPUcvt_f32_ubyte2 i32:$src0))]
1100 >;
1101 defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3",
1102   [(set f32:$dst, (AMDGPUcvt_f32_ubyte3 i32:$src0))]
1103 >;
1104 defm V_CVT_U32_F64 : VOP1_32_64 <0x00000015, "V_CVT_U32_F64",
1105   [(set i32:$dst, (fp_to_uint f64:$src0))]
1106 >;
1107 defm V_CVT_F64_U32 : VOP1_64_32 <0x00000016, "V_CVT_F64_U32",
1108   [(set f64:$dst, (uint_to_fp i32:$src0))]
1109 >;
1110
1111 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
1112   [(set f32:$dst, (AMDGPUfract f32:$src0))]
1113 >;
1114 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
1115   [(set f32:$dst, (ftrunc f32:$src0))]
1116 >;
1117 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
1118   [(set f32:$dst, (fceil f32:$src0))]
1119 >;
1120 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
1121   [(set f32:$dst, (frint f32:$src0))]
1122 >;
1123 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
1124   [(set f32:$dst, (ffloor f32:$src0))]
1125 >;
1126 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
1127   [(set f32:$dst, (fexp2 f32:$src0))]
1128 >;
1129 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
1130 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
1131   [(set f32:$dst, (flog2 f32:$src0))]
1132 >;
1133
1134 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
1135 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
1136 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
1137   [(set f32:$dst, (AMDGPUrcp f32:$src0))]
1138 >;
1139 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
1140 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32",
1141   [(set f32:$dst, (AMDGPUrsq_clamped f32:$src0))]
1142 >;
1143 defm V_RSQ_LEGACY_F32 : VOP1_32 <
1144   0x0000002d, "V_RSQ_LEGACY_F32",
1145   [(set f32:$dst, (AMDGPUrsq_legacy f32:$src0))]
1146 >;
1147 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32",
1148   [(set f32:$dst, (AMDGPUrsq f32:$src0))]
1149 >;
1150 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64",
1151   [(set f64:$dst, (AMDGPUrcp f64:$src0))]
1152 >;
1153 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
1154 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64",
1155   [(set f64:$dst, (AMDGPUrsq f64:$src0))]
1156 >;
1157 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64",
1158   [(set f64:$dst, (AMDGPUrsq_clamped f64:$src0))]
1159 >;
1160 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32",
1161   [(set f32:$dst, (fsqrt f32:$src0))]
1162 >;
1163 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64",
1164   [(set f64:$dst, (fsqrt f64:$src0))]
1165 >;
1166 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
1167 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
1168 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
1169 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
1170 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
1171 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
1172 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
1173 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
1174 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
1175 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
1176 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
1177 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
1178 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
1179 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
1180 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
1181 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
1182
1183
1184 //===----------------------------------------------------------------------===//
1185 // VINTRP Instructions
1186 //===----------------------------------------------------------------------===//
1187
1188 def V_INTERP_P1_F32 : VINTRP <
1189   0x00000000,
1190   (outs VReg_32:$dst),
1191   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1192   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
1193   []> {
1194   let DisableEncoding = "$m0";
1195 }
1196
1197 def V_INTERP_P2_F32 : VINTRP <
1198   0x00000001,
1199   (outs VReg_32:$dst),
1200   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1201   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1202   []> {
1203
1204   let Constraints = "$src0 = $dst";
1205   let DisableEncoding = "$src0,$m0";
1206
1207 }
1208
1209 def V_INTERP_MOV_F32 : VINTRP <
1210   0x00000002,
1211   (outs VReg_32:$dst),
1212   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1213   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
1214   []> {
1215   let DisableEncoding = "$m0";
1216 }
1217
1218 //===----------------------------------------------------------------------===//
1219 // VOP2 Instructions
1220 //===----------------------------------------------------------------------===//
1221
1222 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
1223   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
1224   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
1225   []
1226 >{
1227   let DisableEncoding = "$vcc";
1228 }
1229
1230 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
1231   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
1232    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
1233   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
1234   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
1235 > {
1236   let src0_modifiers = 0;
1237   let src1_modifiers = 0;
1238   let src2_modifiers = 0;
1239 }
1240
1241 def V_READLANE_B32 : VOP2 <
1242   0x00000001,
1243   (outs SReg_32:$vdst),
1244   (ins VReg_32:$src0, SSrc_32:$vsrc1),
1245   "V_READLANE_B32 $vdst, $src0, $vsrc1",
1246   []
1247 >;
1248
1249 def V_WRITELANE_B32 : VOP2 <
1250   0x00000002,
1251   (outs VReg_32:$vdst),
1252   (ins SReg_32:$src0, SSrc_32:$vsrc1),
1253   "V_WRITELANE_B32 $vdst, $src0, $vsrc1",
1254   []
1255 >;
1256
1257 let isCommutable = 1 in {
1258 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
1259   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
1260 >;
1261
1262 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
1263   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
1264 >;
1265 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
1266 } // End isCommutable = 1
1267
1268 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
1269
1270 let isCommutable = 1 in {
1271
1272 defm V_MUL_LEGACY_F32 : VOP2_32 <
1273   0x00000007, "V_MUL_LEGACY_F32",
1274   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
1275 >;
1276
1277 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
1278   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
1279 >;
1280
1281
1282 defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24",
1283   [(set i32:$dst, (AMDGPUmul_i24 i32:$src0, i32:$src1))]
1284 >;
1285 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
1286 defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24",
1287   [(set i32:$dst, (AMDGPUmul_u24 i32:$src0, i32:$src1))]
1288 >;
1289 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
1290
1291
1292 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
1293   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
1294 >;
1295
1296 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
1297   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
1298 >;
1299
1300 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
1301 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
1302 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
1303   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]>;
1304 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
1305   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]>;
1306 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
1307   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]>;
1308 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
1309   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]>;
1310
1311 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
1312   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
1313 >;
1314
1315 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
1316
1317 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
1318   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
1319 >;
1320 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
1321
1322 let hasPostISelHook = 1 in {
1323
1324 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
1325   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
1326 >;
1327
1328 }
1329 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
1330
1331 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
1332   [(set i32:$dst, (and i32:$src0, i32:$src1))]>;
1333 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
1334   [(set i32:$dst, (or i32:$src0, i32:$src1))]
1335 >;
1336 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
1337   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
1338 >;
1339
1340 } // End isCommutable = 1
1341
1342 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32",
1343   [(set i32:$dst, (AMDGPUbfm i32:$src0, i32:$src1))]>;
1344 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
1345 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
1346 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
1347 defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
1348 defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
1349 defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
1350
1351 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1352 // No patterns so that the scalar instructions are always selected.
1353 // The scalar versions will be replaced with vector when needed later.
1354 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32",
1355   [(set i32:$dst, (add i32:$src0, i32:$src1))], VSrc_32>;
1356 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32",
1357   [(set i32:$dst, (sub i32:$src0, i32:$src1))], VSrc_32>;
1358 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], VSrc_32,
1359                               "V_SUB_I32">;
1360
1361 let Uses = [VCC] in { // Carry-in comes from VCC
1362 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32",
1363   [(set i32:$dst, (adde i32:$src0, i32:$src1))], VReg_32>;
1364 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32",
1365   [(set i32:$dst, (sube i32:$src0, i32:$src1))], VReg_32>;
1366 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], VReg_32,
1367                                "V_SUBB_U32">;
1368 } // End Uses = [VCC]
1369 } // End isCommutable = 1, Defs = [VCC]
1370
1371 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
1372 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
1373 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
1374 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
1375 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
1376  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
1377 >;
1378 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
1379 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
1380
1381 //===----------------------------------------------------------------------===//
1382 // VOP3 Instructions
1383 //===----------------------------------------------------------------------===//
1384
1385 let neverHasSideEffects = 1 in {
1386
1387 defm V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
1388 defm V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32",
1389   [(set f32:$dst, (fadd (fmul f32:$src0, f32:$src1), f32:$src2))]
1390 >;
1391 defm V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24",
1392   [(set i32:$dst, (AMDGPUmad_i24 i32:$src0, i32:$src1, i32:$src2))]
1393 >;
1394 defm V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24",
1395   [(set i32:$dst, (AMDGPUmad_u24 i32:$src0, i32:$src1, i32:$src2))]
1396 >;
1397
1398 } // End neverHasSideEffects
1399
1400 defm V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
1401 defm V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
1402 defm V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
1403 defm V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
1404
1405 let neverHasSideEffects = 1, mayLoad = 0, mayStore = 0 in {
1406 defm V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32",
1407   [(set i32:$dst, (AMDGPUbfe_u32 i32:$src0, i32:$src1, i32:$src2))]>;
1408 defm V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32",
1409   [(set i32:$dst, (AMDGPUbfe_i32 i32:$src0, i32:$src1, i32:$src2))]>;
1410 }
1411
1412 defm V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32",
1413   [(set i32:$dst, (AMDGPUbfi i32:$src0, i32:$src1, i32:$src2))]>;
1414 defm V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32",
1415   [(set f32:$dst, (fma f32:$src0, f32:$src1, f32:$src2))]
1416 >;
1417 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64",
1418   [(set f64:$dst, (fma f64:$src0, f64:$src1, f64:$src2))]
1419 >;
1420 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1421 defm V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
1422
1423 defm V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
1424 defm V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
1425 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1426 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1427 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1428 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1429 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1430 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1431 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1432 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1433 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1434 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1435 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1436 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1437 defm V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
1438 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1439 defm V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32",
1440   [(set f32:$dst, (AMDGPUdiv_fixup f32:$src0, f32:$src1, f32:$src2))]
1441 >;
1442 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64",
1443   [(set f64:$dst, (AMDGPUdiv_fixup f64:$src0, f64:$src1, f64:$src2))]
1444 >;
1445
1446 def V_LSHL_B64 : VOP3_64_32 <0x00000161, "V_LSHL_B64",
1447   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1448 >;
1449 def V_LSHR_B64 : VOP3_64_32 <0x00000162, "V_LSHR_B64",
1450   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1451 >;
1452 def V_ASHR_I64 : VOP3_64_32 <0x00000163, "V_ASHR_I64",
1453   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1454 >;
1455
1456 let isCommutable = 1 in {
1457
1458 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
1459 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
1460 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
1461 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
1462
1463 } // isCommutable = 1
1464
1465 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
1466
1467 let isCommutable = 1 in {
1468
1469 defm V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
1470 defm V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
1471 defm V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
1472 defm V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
1473
1474 } // isCommutable = 1
1475
1476 def V_DIV_SCALE_F32 : VOP3b_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1477
1478 // Double precision division pre-scale.
1479 def V_DIV_SCALE_F64 : VOP3b_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1480
1481 defm V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32",
1482   [(set f32:$dst, (AMDGPUdiv_fmas f32:$src0, f32:$src1, f32:$src2))]
1483 >;
1484 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64",
1485   [(set f64:$dst, (AMDGPUdiv_fmas f64:$src0, f64:$src1, f64:$src2))]
1486 >;
1487 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1488 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1489 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1490 def V_TRIG_PREOP_F64 : VOP3_64_32 <0x00000174, "V_TRIG_PREOP_F64",
1491   [(set f64:$dst, (AMDGPUtrig_preop f64:$src0, i32:$src1))]
1492 >;
1493
1494 //===----------------------------------------------------------------------===//
1495 // Pseudo Instructions
1496 //===----------------------------------------------------------------------===//
1497
1498 let isCodeGenOnly = 1, isPseudo = 1 in {
1499
1500 def V_MOV_I1 : InstSI <
1501   (outs VReg_1:$dst),
1502   (ins i1imm:$src),
1503   "", [(set i1:$dst, (imm:$src))]
1504 >;
1505
1506 def V_AND_I1 : InstSI <
1507    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1508    [(set i1:$dst, (and i1:$src0, i1:$src1))]
1509 >;
1510
1511 def V_OR_I1 : InstSI <
1512    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1513    [(set i1:$dst, (or i1:$src0, i1:$src1))]
1514 >;
1515
1516 // SI pseudo instructions. These are used by the CFG structurizer pass
1517 // and should be lowered to ISA instructions prior to codegen.
1518
1519 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1520     Uses = [EXEC], Defs = [EXEC] in {
1521
1522 let isBranch = 1, isTerminator = 1 in {
1523
1524 def SI_IF: InstSI <
1525   (outs SReg_64:$dst),
1526   (ins SReg_64:$vcc, brtarget:$target),
1527   "",
1528   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1529 >;
1530
1531 def SI_ELSE : InstSI <
1532   (outs SReg_64:$dst),
1533   (ins SReg_64:$src, brtarget:$target),
1534   "",
1535   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1536 > {
1537   let Constraints = "$src = $dst";
1538 }
1539
1540 def SI_LOOP : InstSI <
1541   (outs),
1542   (ins SReg_64:$saved, brtarget:$target),
1543   "SI_LOOP $saved, $target",
1544   [(int_SI_loop i64:$saved, bb:$target)]
1545 >;
1546
1547 } // end isBranch = 1, isTerminator = 1
1548
1549 def SI_BREAK : InstSI <
1550   (outs SReg_64:$dst),
1551   (ins SReg_64:$src),
1552   "SI_ELSE $dst, $src",
1553   [(set i64:$dst, (int_SI_break i64:$src))]
1554 >;
1555
1556 def SI_IF_BREAK : InstSI <
1557   (outs SReg_64:$dst),
1558   (ins SReg_64:$vcc, SReg_64:$src),
1559   "SI_IF_BREAK $dst, $vcc, $src",
1560   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1561 >;
1562
1563 def SI_ELSE_BREAK : InstSI <
1564   (outs SReg_64:$dst),
1565   (ins SReg_64:$src0, SReg_64:$src1),
1566   "SI_ELSE_BREAK $dst, $src0, $src1",
1567   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1568 >;
1569
1570 def SI_END_CF : InstSI <
1571   (outs),
1572   (ins SReg_64:$saved),
1573   "SI_END_CF $saved",
1574   [(int_SI_end_cf i64:$saved)]
1575 >;
1576
1577 def SI_KILL : InstSI <
1578   (outs),
1579   (ins VSrc_32:$src),
1580   "SI_KILL $src",
1581   [(int_AMDGPU_kill f32:$src)]
1582 >;
1583
1584 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1585   // Uses = [EXEC], Defs = [EXEC]
1586
1587 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1588
1589 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1590
1591 let UseNamedOperandTable = 1 in {
1592
1593 def SI_RegisterLoad : InstSI <
1594   (outs VReg_32:$dst, SReg_64:$temp),
1595   (ins FRAMEri32:$addr, i32imm:$chan),
1596   "", []
1597 > {
1598   let isRegisterLoad = 1;
1599   let mayLoad = 1;
1600 }
1601
1602 class SIRegStore<dag outs> : InstSI <
1603   outs,
1604   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1605   "", []
1606 > {
1607   let isRegisterStore = 1;
1608   let mayStore = 1;
1609 }
1610
1611 let usesCustomInserter = 1 in {
1612 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1613 } // End usesCustomInserter = 1
1614 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1615
1616
1617 } // End UseNamedOperandTable = 1
1618
1619 def SI_INDIRECT_SRC : InstSI <
1620   (outs VReg_32:$dst, SReg_64:$temp),
1621   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1622   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1623   []
1624 >;
1625
1626 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1627   (outs rc:$dst, SReg_64:$temp),
1628   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1629   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1630   []
1631 > {
1632   let Constraints = "$src = $dst";
1633 }
1634
1635 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1636 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1637 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1638 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1639 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1640
1641 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1642
1643 let usesCustomInserter = 1 in {
1644
1645 // This pseudo instruction takes a pointer as input and outputs a resource
1646 // constant that can be used with the ADDR64 MUBUF instructions.
1647 def SI_ADDR64_RSRC : InstSI <
1648   (outs SReg_128:$srsrc),
1649   (ins SSrc_64:$ptr),
1650   "", []
1651 >;
1652
1653 def V_SUB_F64 : InstSI <
1654   (outs VReg_64:$dst),
1655   (ins VReg_64:$src0, VReg_64:$src1),
1656   "V_SUB_F64 $dst, $src0, $src1",
1657   [(set f64:$dst, (fsub f64:$src0, f64:$src1))]
1658 >;
1659
1660 } // end usesCustomInserter
1661
1662 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1663
1664   def _SAVE : InstSI <
1665     (outs VReg_32:$dst),
1666     (ins sgpr_class:$src, i32imm:$frame_idx),
1667     "", []
1668   >;
1669
1670   def _RESTORE : InstSI <
1671     (outs sgpr_class:$dst),
1672     (ins VReg_32:$src, i32imm:$frame_idx),
1673     "", []
1674   >;
1675
1676 }
1677
1678 defm SI_SPILL_S32  : SI_SPILL_SGPR <SReg_32>;
1679 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
1680 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
1681 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
1682 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
1683
1684 } // end IsCodeGenOnly, isPseudo
1685
1686 } // end SubtargetPredicate = SI
1687
1688 let Predicates = [isSI] in {
1689
1690 def : Pat<
1691   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1692   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1693 >;
1694
1695 def : Pat <
1696   (int_AMDGPU_kilp),
1697   (SI_KILL 0xbf800000)
1698 >;
1699
1700 /* int_SI_vs_load_input */
1701 def : Pat<
1702   (SIload_input v4i32:$tlst, imm:$attr_offset, i32:$buf_idx_vgpr),
1703   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1704 >;
1705
1706 /* int_SI_export */
1707 def : Pat <
1708   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1709                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1710   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1711        $src0, $src1, $src2, $src3)
1712 >;
1713
1714 //===----------------------------------------------------------------------===//
1715 // SMRD Patterns
1716 //===----------------------------------------------------------------------===//
1717
1718 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1719
1720   // 1. Offset as 8bit DWORD immediate
1721   def : Pat <
1722     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1723     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1724   >;
1725
1726   // 2. Offset loaded in an 32bit SGPR
1727   def : Pat <
1728     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
1729     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
1730   >;
1731
1732   // 3. No offset at all
1733   def : Pat <
1734     (constant_load i64:$sbase),
1735     (vt (Instr_IMM $sbase, 0))
1736   >;
1737 }
1738
1739 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1740 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1741 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1742 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1743 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1744 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1745 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1746
1747 // 1. Offset as 8bit DWORD immediate
1748 def : Pat <
1749   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
1750   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1751 >;
1752
1753 // 2. Offset loaded in an 32bit SGPR
1754 def : Pat <
1755   (SIload_constant v4i32:$sbase, imm:$offset),
1756   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1757 >;
1758
1759 } // Predicates = [isSI] in {
1760
1761 //===----------------------------------------------------------------------===//
1762 // SOP1 Patterns
1763 //===----------------------------------------------------------------------===//
1764
1765 let Predicates = [isSI, isCFDepth0] in {
1766
1767 def : Pat <
1768   (i64 (ctpop i64:$src)),
1769   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1770     (S_BCNT1_I32_B64 $src), sub0),
1771     (S_MOV_B32 0), sub1)
1772 >;
1773
1774 } // Predicates = [isSI, isCFDepth0]
1775
1776 let  Predicates = [isSI] in {
1777 //===----------------------------------------------------------------------===//
1778 // SOP2 Patterns
1779 //===----------------------------------------------------------------------===//
1780
1781 def : Pat <
1782   (i1 (xor i1:$src0, i1:$src1)),
1783   (S_XOR_B64 $src0, $src1)
1784 >;
1785
1786 //===----------------------------------------------------------------------===//
1787 // SOPP Patterns
1788 //===----------------------------------------------------------------------===//
1789
1790 def : Pat <
1791   (int_AMDGPU_barrier_global),
1792   (S_BARRIER)
1793 >;
1794
1795 //===----------------------------------------------------------------------===//
1796 // VOP1 Patterns
1797 //===----------------------------------------------------------------------===//
1798
1799 def : RcpPat<V_RCP_F32_e32, f32>;
1800 def : RcpPat<V_RCP_F64_e32, f64>;
1801 defm : RsqPat<V_RSQ_F32_e32, f32>;
1802 defm : RsqPat<V_RSQ_F64_e32, f64>;
1803
1804 //===----------------------------------------------------------------------===//
1805 // VOP2 Patterns
1806 //===----------------------------------------------------------------------===//
1807
1808 class BinOp64Pat <SDNode node, Instruction inst> : Pat <
1809   (node i64:$src0, i64:$src1),
1810   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1811     (inst  (EXTRACT_SUBREG i64:$src0, sub0),
1812                   (EXTRACT_SUBREG i64:$src1, sub0)), sub0),
1813     (inst (EXTRACT_SUBREG i64:$src0, sub1),
1814                   (EXTRACT_SUBREG i64:$src1, sub1)), sub1)
1815 >;
1816
1817 def : BinOp64Pat <or, V_OR_B32_e32>;
1818 def : BinOp64Pat <xor, V_XOR_B32_e32>;
1819
1820 class SextInReg <ValueType vt, int ShiftAmt> : Pat <
1821   (sext_inreg i32:$src0, vt),
1822   (V_ASHRREV_I32_e32 ShiftAmt, (V_LSHLREV_B32_e32 ShiftAmt, $src0))
1823 >;
1824
1825 def : SextInReg <i8, 24>;
1826 def : SextInReg <i16, 16>;
1827
1828 def : Pat <
1829   (i32 (add (i32 (ctpop i32:$popcnt)), i32:$val)),
1830   (V_BCNT_U32_B32_e32 $popcnt, $val)
1831 >;
1832
1833 def : Pat <
1834    (i32 (ctpop i32:$popcnt)),
1835    (V_BCNT_U32_B32_e64 $popcnt, 0, 0, 0)
1836 >;
1837
1838 def : Pat <
1839   (i64 (ctpop i64:$src)),
1840   (INSERT_SUBREG
1841     (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1842       (V_BCNT_U32_B32_e32 (EXTRACT_SUBREG $src, sub1),
1843         (V_BCNT_U32_B32_e64 (EXTRACT_SUBREG $src, sub0), 0, 0, 0)),
1844       sub0),
1845     (V_MOV_B32_e32 0), sub1)
1846 >;
1847
1848 /********** ======================= **********/
1849 /********** Image sampling patterns **********/
1850 /********** ======================= **********/
1851
1852 class SampleRawPattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
1853   (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, i32:$dmask, i32:$unorm,
1854         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
1855   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
1856           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
1857           $addr, $rsrc, $sampler)
1858 >;
1859
1860 // Only the variants which make sense are defined.
1861 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V2,        v2i32>;
1862 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V4,        v4i32>;
1863 def : SampleRawPattern<int_SI_gather4_cl,        IMAGE_GATHER4_CL_V4_V4,     v4i32>;
1864 def : SampleRawPattern<int_SI_gather4_l,         IMAGE_GATHER4_L_V4_V4,      v4i32>;
1865 def : SampleRawPattern<int_SI_gather4_b,         IMAGE_GATHER4_B_V4_V4,      v4i32>;
1866 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V4,   v4i32>;
1867 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V8,   v8i32>;
1868 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V2,     v2i32>;
1869 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V4,     v4i32>;
1870
1871 def : SampleRawPattern<int_SI_gather4_c,         IMAGE_GATHER4_C_V4_V4,      v4i32>;
1872 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V4,   v4i32>;
1873 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V8,   v8i32>;
1874 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V4,    v4i32>;
1875 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V8,    v8i32>;
1876 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V4,    v4i32>;
1877 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V8,    v8i32>;
1878 def : SampleRawPattern<int_SI_gather4_c_b_cl,    IMAGE_GATHER4_C_B_CL_V4_V8, v8i32>;
1879 def : SampleRawPattern<int_SI_gather4_c_lz,      IMAGE_GATHER4_C_LZ_V4_V4,   v4i32>;
1880
1881 def : SampleRawPattern<int_SI_gather4_o,         IMAGE_GATHER4_O_V4_V4,      v4i32>;
1882 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V4,   v4i32>;
1883 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V8,   v8i32>;
1884 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V4,    v4i32>;
1885 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V8,    v8i32>;
1886 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V4,    v4i32>;
1887 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V8,    v8i32>;
1888 def : SampleRawPattern<int_SI_gather4_b_cl_o,    IMAGE_GATHER4_B_CL_O_V4_V8, v8i32>;
1889 def : SampleRawPattern<int_SI_gather4_lz_o,      IMAGE_GATHER4_LZ_O_V4_V4,   v4i32>;
1890
1891 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V4,    v4i32>;
1892 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V8,    v8i32>;
1893 def : SampleRawPattern<int_SI_gather4_c_cl_o,    IMAGE_GATHER4_C_CL_O_V4_V8, v8i32>;
1894 def : SampleRawPattern<int_SI_gather4_c_l_o,     IMAGE_GATHER4_C_L_O_V4_V8,  v8i32>;
1895 def : SampleRawPattern<int_SI_gather4_c_b_o,     IMAGE_GATHER4_C_B_O_V4_V8,  v8i32>;
1896 def : SampleRawPattern<int_SI_gather4_c_b_cl_o,  IMAGE_GATHER4_C_B_CL_O_V4_V8, v8i32>;
1897 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V4, v4i32>;
1898 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V8, v8i32>;
1899
1900 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V1, i32>;
1901 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V2, v2i32>;
1902 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V4, v4i32>;
1903
1904 /* SIsample for simple 1D texture lookup */
1905 def : Pat <
1906   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
1907   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1908 >;
1909
1910 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1911     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
1912     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1913 >;
1914
1915 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1916     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
1917     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1918 >;
1919
1920 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1921     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
1922     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1923 >;
1924
1925 class SampleShadowPattern<SDNode name, MIMG opcode,
1926                           ValueType vt> : Pat <
1927     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
1928     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1929 >;
1930
1931 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
1932                                ValueType vt> : Pat <
1933     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
1934     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1935 >;
1936
1937 /* SIsample* for texture lookups consuming more address parameters */
1938 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
1939                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
1940 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
1941   def : SamplePattern <SIsample, sample, addr_type>;
1942   def : SampleRectPattern <SIsample, sample, addr_type>;
1943   def : SampleArrayPattern <SIsample, sample, addr_type>;
1944   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
1945   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
1946
1947   def : SamplePattern <SIsamplel, sample_l, addr_type>;
1948   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
1949   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
1950   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
1951
1952   def : SamplePattern <SIsampleb, sample_b, addr_type>;
1953   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
1954   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
1955   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
1956
1957   def : SamplePattern <SIsampled, sample_d, addr_type>;
1958   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
1959   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
1960   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
1961 }
1962
1963 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
1964                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
1965                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
1966                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
1967                       v2i32>;
1968 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
1969                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
1970                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
1971                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
1972                       v4i32>;
1973 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
1974                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
1975                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
1976                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
1977                       v8i32>;
1978 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
1979                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
1980                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
1981                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
1982                       v16i32>;
1983
1984 /* int_SI_imageload for texture fetches consuming varying address parameters */
1985 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1986     (name addr_type:$addr, v32i8:$rsrc, imm),
1987     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1988 >;
1989
1990 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1991     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
1992     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1993 >;
1994
1995 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1996     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
1997     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1998 >;
1999
2000 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2001     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
2002     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2003 >;
2004
2005 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
2006   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
2007   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
2008 }
2009
2010 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
2011   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
2012   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
2013 }
2014
2015 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
2016 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
2017
2018 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
2019 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
2020
2021 /* Image resource information */
2022 def : Pat <
2023   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
2024   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2025 >;
2026
2027 def : Pat <
2028   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
2029   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2030 >;
2031
2032 def : Pat <
2033   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
2034   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2035 >;
2036
2037 /********** ============================================ **********/
2038 /********** Extraction, Insertion, Building and Casting  **********/
2039 /********** ============================================ **********/
2040
2041 foreach Index = 0-2 in {
2042   def Extract_Element_v2i32_#Index : Extract_Element <
2043     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2044   >;
2045   def Insert_Element_v2i32_#Index : Insert_Element <
2046     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2047   >;
2048
2049   def Extract_Element_v2f32_#Index : Extract_Element <
2050     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2051   >;
2052   def Insert_Element_v2f32_#Index : Insert_Element <
2053     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2054   >;
2055 }
2056
2057 foreach Index = 0-3 in {
2058   def Extract_Element_v4i32_#Index : Extract_Element <
2059     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2060   >;
2061   def Insert_Element_v4i32_#Index : Insert_Element <
2062     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2063   >;
2064
2065   def Extract_Element_v4f32_#Index : Extract_Element <
2066     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2067   >;
2068   def Insert_Element_v4f32_#Index : Insert_Element <
2069     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2070   >;
2071 }
2072
2073 foreach Index = 0-7 in {
2074   def Extract_Element_v8i32_#Index : Extract_Element <
2075     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2076   >;
2077   def Insert_Element_v8i32_#Index : Insert_Element <
2078     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2079   >;
2080
2081   def Extract_Element_v8f32_#Index : Extract_Element <
2082     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2083   >;
2084   def Insert_Element_v8f32_#Index : Insert_Element <
2085     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2086   >;
2087 }
2088
2089 foreach Index = 0-15 in {
2090   def Extract_Element_v16i32_#Index : Extract_Element <
2091     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2092   >;
2093   def Insert_Element_v16i32_#Index : Insert_Element <
2094     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2095   >;
2096
2097   def Extract_Element_v16f32_#Index : Extract_Element <
2098     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2099   >;
2100   def Insert_Element_v16f32_#Index : Insert_Element <
2101     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2102   >;
2103 }
2104
2105 def : BitConvert <i32, f32, SReg_32>;
2106 def : BitConvert <i32, f32, VReg_32>;
2107
2108 def : BitConvert <f32, i32, SReg_32>;
2109 def : BitConvert <f32, i32, VReg_32>;
2110
2111 def : BitConvert <i64, f64, VReg_64>;
2112
2113 def : BitConvert <f64, i64, VReg_64>;
2114
2115 def : BitConvert <v2f32, v2i32, VReg_64>;
2116 def : BitConvert <v2i32, v2f32, VReg_64>;
2117 def : BitConvert <v2i32, i64, VReg_64>;
2118 def : BitConvert <i64, v2i32, VReg_64>;
2119 def : BitConvert <v2f32, i64, VReg_64>;
2120 def : BitConvert <i64, v2f32, VReg_64>;
2121 def : BitConvert <v2i32, f64, VReg_64>;
2122 def : BitConvert <f64, v2i32, VReg_64>;
2123 def : BitConvert <v4f32, v4i32, VReg_128>;
2124 def : BitConvert <v4i32, v4f32, VReg_128>;
2125
2126 def : BitConvert <v8f32, v8i32, SReg_256>;
2127 def : BitConvert <v8i32, v8f32, SReg_256>;
2128 def : BitConvert <v8i32, v32i8, SReg_256>;
2129 def : BitConvert <v32i8, v8i32, SReg_256>;
2130 def : BitConvert <v8i32, v32i8, VReg_256>;
2131 def : BitConvert <v8i32, v8f32, VReg_256>;
2132 def : BitConvert <v8f32, v8i32, VReg_256>;
2133 def : BitConvert <v32i8, v8i32, VReg_256>;
2134
2135 def : BitConvert <v16i32, v16f32, VReg_512>;
2136 def : BitConvert <v16f32, v16i32, VReg_512>;
2137
2138 /********** =================== **********/
2139 /********** Src & Dst modifiers **********/
2140 /********** =================== **********/
2141
2142 def FCLAMP_SI : AMDGPUShaderInst <
2143   (outs VReg_32:$dst),
2144   (ins VSrc_32:$src0),
2145   "FCLAMP_SI $dst, $src0",
2146   []
2147 > {
2148   let usesCustomInserter = 1;
2149 }
2150
2151 def : Pat <
2152   (AMDGPUclamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
2153   (FCLAMP_SI f32:$src)
2154 >;
2155
2156 /********** ================================ **********/
2157 /********** Floating point absolute/negative **********/
2158 /********** ================================ **********/
2159
2160 // Manipulate the sign bit directly, as e.g. using the source negation modifier
2161 // in V_ADD_F32_e64 $src, 0, [...] does not result in -0.0 for $src == +0.0,
2162 // breaking the piglit *s-floatBitsToInt-neg* tests
2163
2164 // TODO: Look into not implementing isFNegFree/isFAbsFree for SI, and possibly
2165 // removing these patterns
2166
2167 def : Pat <
2168   (fneg (fabs f32:$src)),
2169   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
2170 >;
2171
2172 def FABS_SI : AMDGPUShaderInst <
2173   (outs VReg_32:$dst),
2174   (ins VSrc_32:$src0),
2175   "FABS_SI $dst, $src0",
2176   []
2177 > {
2178   let usesCustomInserter = 1;
2179 }
2180
2181 def : Pat <
2182   (fabs f32:$src),
2183   (FABS_SI f32:$src)
2184 >;
2185
2186 def FNEG_SI : AMDGPUShaderInst <
2187   (outs VReg_32:$dst),
2188   (ins VSrc_32:$src0),
2189   "FNEG_SI $dst, $src0",
2190   []
2191 > {
2192   let usesCustomInserter = 1;
2193 }
2194
2195 def : Pat <
2196   (fneg f32:$src),
2197   (FNEG_SI f32:$src)
2198 >;
2199
2200 /********** ================== **********/
2201 /********** Immediate Patterns **********/
2202 /********** ================== **********/
2203
2204 def : Pat <
2205   (SGPRImm<(i32 imm)>:$imm),
2206   (S_MOV_B32 imm:$imm)
2207 >;
2208
2209 def : Pat <
2210   (SGPRImm<(f32 fpimm)>:$imm),
2211   (S_MOV_B32 fpimm:$imm)
2212 >;
2213
2214 def : Pat <
2215   (i32 imm:$imm),
2216   (V_MOV_B32_e32 imm:$imm)
2217 >;
2218
2219 def : Pat <
2220   (f32 fpimm:$imm),
2221   (V_MOV_B32_e32 fpimm:$imm)
2222 >;
2223
2224 def : Pat <
2225   (i64 InlineImm<i64>:$imm),
2226   (S_MOV_B64 InlineImm<i64>:$imm)
2227 >;
2228
2229 /********** ===================== **********/
2230 /********** Interpolation Paterns **********/
2231 /********** ===================== **********/
2232
2233 def : Pat <
2234   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
2235   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
2236 >;
2237
2238 def : Pat <
2239   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
2240   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
2241                                     imm:$attr_chan, imm:$attr, i32:$params),
2242                    (EXTRACT_SUBREG $ij, sub1),
2243                    imm:$attr_chan, imm:$attr, $params)
2244 >;
2245
2246 /********** ================== **********/
2247 /********** Intrinsic Patterns **********/
2248 /********** ================== **********/
2249
2250 /* llvm.AMDGPU.pow */
2251 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
2252
2253 def : Pat <
2254   (int_AMDGPU_div f32:$src0, f32:$src1),
2255   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
2256 >;
2257
2258 def : Pat<
2259   (fdiv f32:$src0, f32:$src1),
2260   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
2261 >;
2262
2263 def : Pat<
2264   (fdiv f64:$src0, f64:$src1),
2265   (V_MUL_F64 $src0, (V_RCP_F64_e32 $src1), (i64 0))
2266 >;
2267
2268 def : Pat <
2269   (fcos f32:$src0),
2270   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
2271 >;
2272
2273 def : Pat <
2274   (fsin f32:$src0),
2275   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
2276 >;
2277
2278 def : Pat <
2279   (int_AMDGPU_cube v4f32:$src),
2280   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2281     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
2282                   (EXTRACT_SUBREG $src, sub1),
2283                   (EXTRACT_SUBREG $src, sub2)),
2284                    sub0),
2285     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
2286                   (EXTRACT_SUBREG $src, sub1),
2287                   (EXTRACT_SUBREG $src, sub2)),
2288                    sub1),
2289     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
2290                   (EXTRACT_SUBREG $src, sub1),
2291                   (EXTRACT_SUBREG $src, sub2)),
2292                    sub2),
2293     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
2294                   (EXTRACT_SUBREG $src, sub1),
2295                   (EXTRACT_SUBREG $src, sub2)),
2296                    sub3)
2297 >;
2298
2299 def : Pat <
2300   (i32 (sext i1:$src0)),
2301   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2302 >;
2303
2304 class Ext32Pat <SDNode ext> : Pat <
2305   (i32 (ext i1:$src0)),
2306   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2307 >;
2308
2309 def : Ext32Pat <zext>;
2310 def : Ext32Pat <anyext>;
2311
2312 // Offset in an 32Bit VGPR
2313 def : Pat <
2314   (SIload_constant v4i32:$sbase, i32:$voff),
2315   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0)
2316 >;
2317
2318 // The multiplication scales from [0,1] to the unsigned integer range
2319 def : Pat <
2320   (AMDGPUurecip i32:$src0),
2321   (V_CVT_U32_F32_e32
2322     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2323                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2324 >;
2325
2326 def : Pat <
2327   (int_SI_tid),
2328   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
2329                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0, 0, 0))
2330 >;
2331
2332 //===----------------------------------------------------------------------===//
2333 // VOP3 Patterns
2334 //===----------------------------------------------------------------------===//
2335
2336 def : IMad24Pat<V_MAD_I32_I24>;
2337 def : UMad24Pat<V_MAD_U32_U24>;
2338
2339 def : Pat <
2340   (fadd f64:$src0, f64:$src1),
2341   (V_ADD_F64 $src0, $src1, (i64 0))
2342 >;
2343
2344 def : Pat <
2345   (fmul f64:$src0, f64:$src1),
2346   (V_MUL_F64 $src0, $src1, (i64 0))
2347 >;
2348
2349 def : Pat <
2350   (mul i32:$src0, i32:$src1),
2351   (V_MUL_LO_I32 $src0, $src1, (i32 0))
2352 >;
2353
2354 def : Pat <
2355   (mulhu i32:$src0, i32:$src1),
2356   (V_MUL_HI_U32 $src0, $src1, (i32 0))
2357 >;
2358
2359 def : Pat <
2360   (mulhs i32:$src0, i32:$src1),
2361   (V_MUL_HI_I32 $src0, $src1, (i32 0))
2362 >;
2363
2364 defm : BFIPatterns <V_BFI_B32, S_MOV_B32>;
2365 def : ROTRPattern <V_ALIGNBIT_B32>;
2366
2367 /********** ======================= **********/
2368 /**********   Load/Store Patterns   **********/
2369 /********** ======================= **********/
2370
2371 multiclass DSReadPat <DS inst, ValueType vt, PatFrag frag> {
2372   def : Pat <
2373     (vt (frag (add i32:$ptr, (i32 IMM16bit:$offset)))),
2374     (inst (i1 0), $ptr, (as_i16imm $offset))
2375   >;
2376
2377   def : Pat <
2378     (frag i32:$src0),
2379     (vt (inst 0, $src0, 0))
2380   >;
2381 }
2382
2383 defm : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2384 defm : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2385 defm : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2386 defm : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2387 defm : DSReadPat <DS_READ_B32, i32, local_load>;
2388 defm : DSReadPat <DS_READ_B64, v2i32, local_load>;
2389
2390 multiclass DSWritePat <DS inst, ValueType vt, PatFrag frag> {
2391   def : Pat <
2392     (frag vt:$value, (add i32:$ptr, (i32 IMM16bit:$offset))),
2393     (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2394   >;
2395
2396   def : Pat <
2397     (frag vt:$val, i32:$ptr),
2398     (inst 0, $ptr, $val, 0)
2399   >;
2400 }
2401
2402 defm : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2403 defm : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2404 defm : DSWritePat <DS_WRITE_B32, i32, local_store>;
2405 defm : DSWritePat <DS_WRITE_B64, v2i32, local_store>;
2406
2407 multiclass DSAtomicRetPat<DS inst, ValueType vt, PatFrag frag> {
2408   def : Pat <
2409     (frag (add i32:$ptr, (i32 IMM16bit:$offset)), vt:$value),
2410     (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2411   >;
2412
2413   def : Pat <
2414     (frag i32:$ptr, vt:$val),
2415     (inst 0, $ptr, $val, 0)
2416   >;
2417 }
2418
2419 // Special case of DSAtomicRetPat for add / sub 1 -> inc / dec
2420 //
2421 // We need to use something for the data0, so we set a register to
2422 // -1. For the non-rtn variants, the manual says it does
2423 // DS[A] = (DS[A] >= D0) ? 0 : DS[A] + 1, and setting D0 to uint_max
2424 // will always do the increment so I'm assuming it's the same.
2425 //
2426 // We also load this -1 with s_mov_b32 / s_mov_b64 even though this
2427 // needs to be a VGPR. The SGPR copy pass will fix this, and it's
2428 // easier since there is no v_mov_b64.
2429 multiclass DSAtomicIncRetPat<DS inst, ValueType vt,
2430                              Instruction LoadImm, PatFrag frag> {
2431   def : Pat <
2432     (frag (add i32:$ptr, (i32 IMM16bit:$offset)), (vt 1)),
2433     (inst (i1 0), $ptr, (LoadImm (vt -1)), (as_i16imm $offset))
2434   >;
2435
2436   def : Pat <
2437     (frag i32:$ptr, (vt 1)),
2438     (inst 0, $ptr, (LoadImm (vt -1)), 0)
2439   >;
2440 }
2441
2442 multiclass DSAtomicCmpXChg <DS inst, ValueType vt, PatFrag frag> {
2443   def : Pat <
2444     (frag (add i32:$ptr, (i32 IMM16bit:$offset)), vt:$cmp, vt:$swap),
2445     (inst (i1 0), $ptr, $cmp, $swap, (as_i16imm $offset))
2446   >;
2447
2448   def : Pat <
2449     (frag i32:$ptr, vt:$cmp, vt:$swap),
2450     (inst 0, $ptr, $cmp, $swap, 0)
2451   >;
2452 }
2453
2454
2455 // 32-bit atomics.
2456 defm : DSAtomicIncRetPat<DS_INC_RTN_U32, i32,
2457                          S_MOV_B32, atomic_load_add_local>;
2458 defm : DSAtomicIncRetPat<DS_DEC_RTN_U32, i32,
2459                          S_MOV_B32, atomic_load_sub_local>;
2460
2461 defm : DSAtomicRetPat<DS_WRXCHG_RTN_B32, i32, atomic_swap_local>;
2462 defm : DSAtomicRetPat<DS_ADD_RTN_U32, i32, atomic_load_add_local>;
2463 defm : DSAtomicRetPat<DS_SUB_RTN_U32, i32, atomic_load_sub_local>;
2464 defm : DSAtomicRetPat<DS_AND_RTN_B32, i32, atomic_load_and_local>;
2465 defm : DSAtomicRetPat<DS_OR_RTN_B32, i32, atomic_load_or_local>;
2466 defm : DSAtomicRetPat<DS_XOR_RTN_B32, i32, atomic_load_xor_local>;
2467 defm : DSAtomicRetPat<DS_MIN_RTN_I32, i32, atomic_load_min_local>;
2468 defm : DSAtomicRetPat<DS_MAX_RTN_I32, i32, atomic_load_max_local>;
2469 defm : DSAtomicRetPat<DS_MIN_RTN_U32, i32, atomic_load_umin_local>;
2470 defm : DSAtomicRetPat<DS_MAX_RTN_U32, i32, atomic_load_umax_local>;
2471
2472 defm : DSAtomicCmpXChg<DS_CMPST_RTN_B32, i32, atomic_cmp_swap_32_local>;
2473
2474 // 64-bit atomics.
2475 defm : DSAtomicIncRetPat<DS_INC_RTN_U64, i64,
2476                          S_MOV_B64, atomic_load_add_local>;
2477 defm : DSAtomicIncRetPat<DS_DEC_RTN_U64, i64,
2478                          S_MOV_B64, atomic_load_sub_local>;
2479
2480 defm : DSAtomicRetPat<DS_WRXCHG_RTN_B64, i64, atomic_swap_local>;
2481 defm : DSAtomicRetPat<DS_ADD_RTN_U64, i64, atomic_load_add_local>;
2482 defm : DSAtomicRetPat<DS_SUB_RTN_U64, i64, atomic_load_sub_local>;
2483 defm : DSAtomicRetPat<DS_AND_RTN_B64, i64, atomic_load_and_local>;
2484 defm : DSAtomicRetPat<DS_OR_RTN_B64, i64, atomic_load_or_local>;
2485 defm : DSAtomicRetPat<DS_XOR_RTN_B64, i64, atomic_load_xor_local>;
2486 defm : DSAtomicRetPat<DS_MIN_RTN_I64, i64, atomic_load_min_local>;
2487 defm : DSAtomicRetPat<DS_MAX_RTN_I64, i64, atomic_load_max_local>;
2488 defm : DSAtomicRetPat<DS_MIN_RTN_U64, i64, atomic_load_umin_local>;
2489 defm : DSAtomicRetPat<DS_MAX_RTN_U64, i64, atomic_load_umax_local>;
2490
2491 defm : DSAtomicCmpXChg<DS_CMPST_RTN_B64, i64, atomic_cmp_swap_64_local>;
2492
2493
2494 //===----------------------------------------------------------------------===//
2495 // MUBUF Patterns
2496 //===----------------------------------------------------------------------===//
2497
2498 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2499                               PatFrag constant_ld> {
2500   def : Pat <
2501      (vt (constant_ld (add i64:$ptr, i64:$offset))),
2502      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
2503   >;
2504 }
2505
2506 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32,
2507                           sextloadi8_constant>;
2508 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32,
2509                           az_extloadi8_constant>;
2510 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32,
2511                           sextloadi16_constant>;
2512 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32,
2513                           az_extloadi16_constant>;
2514 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32,
2515                           constant_load>;
2516 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32,
2517                           constant_load>;
2518 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32,
2519                           constant_load>;
2520
2521 // BUFFER_LOAD_DWORD*, addr64=0
2522 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2523                              MUBUF bothen> {
2524
2525   def : Pat <
2526     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2527                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2528                                   imm:$tfe)),
2529     (offset $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2530             (as_i1imm $slc), (as_i1imm $tfe))
2531   >;
2532
2533   def : Pat <
2534     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2535                                   imm, 1, 0, imm:$glc, imm:$slc,
2536                                   imm:$tfe)),
2537     (offen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2538            (as_i1imm $tfe))
2539   >;
2540
2541   def : Pat <
2542     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2543                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2544                                   imm:$tfe)),
2545     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2546            (as_i1imm $slc), (as_i1imm $tfe))
2547   >;
2548
2549   def : Pat <
2550     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2551                                   imm, 1, 1, imm:$glc, imm:$slc,
2552                                   imm:$tfe)),
2553     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2554             (as_i1imm $tfe))
2555   >;
2556 }
2557
2558 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2559                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2560 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2561                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2562 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2563                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2564
2565 //===----------------------------------------------------------------------===//
2566 // MTBUF Patterns
2567 //===----------------------------------------------------------------------===//
2568
2569 // TBUFFER_STORE_FORMAT_*, addr64=0
2570 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2571   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2572                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2573                    imm:$nfmt, imm:$offen, imm:$idxen,
2574                    imm:$glc, imm:$slc, imm:$tfe),
2575   (opcode
2576     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2577     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2578     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2579 >;
2580
2581 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2582 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2583 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2584 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2585
2586 let SubtargetPredicate = isCI in {
2587
2588 // Sea island new arithmetic instructinos
2589 let neverHasSideEffects = 1 in {
2590 defm V_TRUNC_F64 : VOP1_64 <0x00000017, "V_TRUNC_F64",
2591   [(set f64:$dst, (ftrunc f64:$src0))]
2592 >;
2593 defm V_CEIL_F64 : VOP1_64 <0x00000018, "V_CEIL_F64",
2594   [(set f64:$dst, (fceil f64:$src0))]
2595 >;
2596 defm V_FLOOR_F64 : VOP1_64 <0x0000001A, "V_FLOOR_F64",
2597   [(set f64:$dst, (ffloor f64:$src0))]
2598 >;
2599 defm V_RNDNE_F64 : VOP1_64 <0x00000019, "V_RNDNE_F64",
2600   [(set f64:$dst, (frint f64:$src0))]
2601 >;
2602
2603 defm V_QSAD_PK_U16_U8 : VOP3_32 <0x00000173, "V_QSAD_PK_U16_U8", []>;
2604 defm V_MQSAD_U16_U8 : VOP3_32 <0x000000172, "V_MQSAD_U16_U8", []>;
2605 defm V_MQSAD_U32_U8 : VOP3_32 <0x00000175, "V_MQSAD_U32_U8", []>;
2606 def V_MAD_U64_U32 : VOP3_64 <0x00000176, "V_MAD_U64_U32", []>;
2607
2608 // XXX - Does this set VCC?
2609 def V_MAD_I64_I32 : VOP3_64 <0x00000177, "V_MAD_I64_I32", []>;
2610 } // End neverHasSideEffects = 1
2611
2612 // Remaining instructions:
2613 // FLAT_*
2614 // S_CBRANCH_CDBGUSER
2615 // S_CBRANCH_CDBGSYS
2616 // S_CBRANCH_CDBGSYS_OR_USER
2617 // S_CBRANCH_CDBGSYS_AND_USER
2618 // S_DCACHE_INV_VOL
2619 // V_EXP_LEGACY_F32
2620 // V_LOG_LEGACY_F32
2621 // DS_NOP
2622 // DS_GWS_SEMA_RELEASE_ALL
2623 // DS_WRAP_RTN_B32
2624 // DS_CNDXCHG32_RTN_B64
2625 // DS_WRITE_B96
2626 // DS_WRITE_B128
2627 // DS_CONDXCHG32_RTN_B128
2628 // DS_READ_B96
2629 // DS_READ_B128
2630 // BUFFER_LOAD_DWORDX3
2631 // BUFFER_STORE_DWORDX3
2632
2633 } // End iSCI
2634
2635
2636 /********** ====================== **********/
2637 /**********   Indirect adressing   **********/
2638 /********** ====================== **********/
2639
2640 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2641
2642   // 1. Extract with offset
2643   def : Pat<
2644     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2645     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2646   >;
2647
2648   // 2. Extract without offset
2649   def : Pat<
2650     (vector_extract vt:$vec, i32:$idx),
2651     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2652   >;
2653
2654   // 3. Insert with offset
2655   def : Pat<
2656     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2657     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2658   >;
2659
2660   // 4. Insert without offset
2661   def : Pat<
2662     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2663     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2664   >;
2665 }
2666
2667 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2668 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2669 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2670 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2671
2672 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2673 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2674 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2675 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2676
2677 //===----------------------------------------------------------------------===//
2678 // Conversion Patterns
2679 //===----------------------------------------------------------------------===//
2680
2681 def : Pat<(i32 (sext_inreg i32:$src, i1)),
2682   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
2683
2684 // TODO: Match 64-bit BFE. SI has a 64-bit BFE, but it's scalar only so it
2685 // might not be worth the effort, and will need to expand to shifts when
2686 // fixing SGPR copies.
2687
2688 // Handle sext_inreg in i64
2689 def : Pat <
2690   (i64 (sext_inreg i64:$src, i1)),
2691   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2692     (S_BFE_I32 (EXTRACT_SUBREG i64:$src, sub0), 65536), sub0), // 0 | 1 << 16
2693     (S_MOV_B32 -1), sub1)
2694 >;
2695
2696 def : Pat <
2697   (i64 (sext_inreg i64:$src, i8)),
2698   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2699     (S_SEXT_I32_I8 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2700     (S_MOV_B32 -1), sub1)
2701 >;
2702
2703 def : Pat <
2704   (i64 (sext_inreg i64:$src, i16)),
2705   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2706     (S_SEXT_I32_I16 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2707     (S_MOV_B32 -1), sub1)
2708 >;
2709
2710 class ZExt_i64_i32_Pat <SDNode ext> : Pat <
2711   (i64 (ext i32:$src)),
2712   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)), $src, sub0),
2713     (S_MOV_B32 0), sub1)
2714 >;
2715
2716 class ZExt_i64_i1_Pat <SDNode ext> : Pat <
2717   (i64 (ext i1:$src)),
2718   (INSERT_SUBREG
2719     (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2720       (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src), sub0),
2721     (S_MOV_B32 0), sub1)
2722 >;
2723
2724
2725 def : ZExt_i64_i32_Pat<zext>;
2726 def : ZExt_i64_i32_Pat<anyext>;
2727 def : ZExt_i64_i1_Pat<zext>;
2728 def : ZExt_i64_i1_Pat<anyext>;
2729
2730 def : Pat <
2731   (i64 (sext i32:$src)),
2732     (INSERT_SUBREG
2733       (INSERT_SUBREG (i64 (IMPLICIT_DEF)), $src, sub0),
2734       (S_ASHR_I32 $src, 31), sub1)
2735 >;
2736
2737 def : Pat <
2738   (i64 (sext i1:$src)),
2739   (INSERT_SUBREG
2740     (INSERT_SUBREG
2741       (i64 (IMPLICIT_DEF)),
2742       (V_CNDMASK_B32_e64 0, -1, $src), sub0),
2743     (V_CNDMASK_B32_e64 0, -1, $src), sub1)
2744 >;
2745
2746 def : Pat <
2747   (f32 (sint_to_fp i1:$src)),
2748   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_NEG_ONE, $src)
2749 >;
2750
2751 def : Pat <
2752   (f32 (uint_to_fp i1:$src)),
2753   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_ONE, $src)
2754 >;
2755
2756 def : Pat <
2757   (f64 (sint_to_fp i1:$src)),
2758     (V_CVT_F64_I32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src))
2759 >;
2760
2761 def : Pat <
2762   (f64 (uint_to_fp i1:$src)),
2763   (V_CVT_F64_U32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src))
2764 >;
2765
2766 //===----------------------------------------------------------------------===//
2767 // Miscellaneous Patterns
2768 //===----------------------------------------------------------------------===//
2769
2770 def : Pat <
2771   (i32 (trunc i64:$a)),
2772   (EXTRACT_SUBREG $a, sub0)
2773 >;
2774
2775 def : Pat <
2776   (i1 (trunc i32:$a)),
2777   (V_CMP_EQ_I32_e64 (V_AND_B32_e32 (i32 1), $a), 1)
2778 >;
2779
2780 // V_ADD_I32_e32/S_ADD_I32 produces carry in VCC/SCC. For the vector
2781 // case, the sgpr-copies pass will fix this to use the vector version.
2782 def : Pat <
2783   (i32 (addc i32:$src0, i32:$src1)),
2784   (S_ADD_I32 $src0, $src1)
2785 >;
2786
2787 //============================================================================//
2788 // Miscellaneous Optimization Patterns
2789 //============================================================================//
2790
2791 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
2792
2793 } // End isSI predicate