R600/SI: Assign a register class to the $vaddr operand for MIMG instructions
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def isSI : Predicate<"Subtarget.getGeneration() "
26                       "== AMDGPUSubtarget::SOUTHERN_ISLANDS">;
27
28 let Predicates = [isSI] in {
29
30 let neverHasSideEffects = 1 in {
31
32 let isMoveImm = 1 in {
33 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
34 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
35 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
36 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
37 } // End isMoveImm = 1
38
39 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32", []>;
40 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64", []>;
41 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
42 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
43 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32", []>;
44 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
45 } // End neverHasSideEffects = 1
46
47 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
48 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
49 ////def S_BCNT1_I32_B32 : SOP1_BCNT1 <0x0000000f, "S_BCNT1_I32_B32", []>;
50 ////def S_BCNT1_I32_B64 : SOP1_BCNT1 <0x00000010, "S_BCNT1_I32_B64", []>;
51 ////def S_FF0_I32_B32 : SOP1_FF0 <0x00000011, "S_FF0_I32_B32", []>;
52 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
53 ////def S_FF1_I32_B32 : SOP1_FF1 <0x00000013, "S_FF1_I32_B32", []>;
54 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
55 //def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32", []>;
56 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
57 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
58 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
59 //def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8", []>;
60 //def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16", []>;
61 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
62 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
63 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
64 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
65 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
66 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
67 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
68 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
69
70 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
71
72 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
73 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
74 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
75 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
76 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
77 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
78 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
79 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
80
81 } // End hasSideEffects = 1
82
83 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
84 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
85 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
86 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
87 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
88 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
89 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
90 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
91 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
92 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
93 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
94 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
95
96 /*
97 This instruction is disabled for now until we can figure out how to teach
98 the instruction selector to correctly use the  S_CMP* vs V_CMP*
99 instructions.
100
101 When this instruction is enabled the code generator sometimes produces this
102 invalid sequence:
103
104 SCC = S_CMPK_EQ_I32 SGPR0, imm
105 VCC = COPY SCC
106 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
107
108 def S_CMPK_EQ_I32 : SOPK <
109   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
110   "S_CMPK_EQ_I32",
111   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
112 >;
113 */
114
115 let isCompare = 1 in {
116 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
117 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
118 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
119 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
120 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
121 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
122 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
123 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
124 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
125 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
126 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
127 } // End isCompare = 1
128
129 def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
130 def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
131 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
132 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
133 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
134 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
135 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
136 //def EXP : EXP_ <0x00000000, "EXP", []>;
137
138 let isCompare = 1 in {
139
140 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
141 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_LT>;
142 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_EQ>;
143 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_LE>;
144 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_GT>;
145 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32", f32, COND_NE>;
146 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_GE>;
147 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32">;
148 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32">;
149 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
150 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
151 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
152 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
153 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_NE>;
154 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
155 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
156
157 let hasSideEffects = 1, Defs = [EXEC] in {
158
159 defm V_CMPX_F_F32 : VOPC_32 <0x00000010, "V_CMPX_F_F32">;
160 defm V_CMPX_LT_F32 : VOPC_32 <0x00000011, "V_CMPX_LT_F32">;
161 defm V_CMPX_EQ_F32 : VOPC_32 <0x00000012, "V_CMPX_EQ_F32">;
162 defm V_CMPX_LE_F32 : VOPC_32 <0x00000013, "V_CMPX_LE_F32">;
163 defm V_CMPX_GT_F32 : VOPC_32 <0x00000014, "V_CMPX_GT_F32">;
164 defm V_CMPX_LG_F32 : VOPC_32 <0x00000015, "V_CMPX_LG_F32">;
165 defm V_CMPX_GE_F32 : VOPC_32 <0x00000016, "V_CMPX_GE_F32">;
166 defm V_CMPX_O_F32 : VOPC_32 <0x00000017, "V_CMPX_O_F32">;
167 defm V_CMPX_U_F32 : VOPC_32 <0x00000018, "V_CMPX_U_F32">;
168 defm V_CMPX_NGE_F32 : VOPC_32 <0x00000019, "V_CMPX_NGE_F32">;
169 defm V_CMPX_NLG_F32 : VOPC_32 <0x0000001a, "V_CMPX_NLG_F32">;
170 defm V_CMPX_NGT_F32 : VOPC_32 <0x0000001b, "V_CMPX_NGT_F32">;
171 defm V_CMPX_NLE_F32 : VOPC_32 <0x0000001c, "V_CMPX_NLE_F32">;
172 defm V_CMPX_NEQ_F32 : VOPC_32 <0x0000001d, "V_CMPX_NEQ_F32">;
173 defm V_CMPX_NLT_F32 : VOPC_32 <0x0000001e, "V_CMPX_NLT_F32">;
174 defm V_CMPX_TRU_F32 : VOPC_32 <0x0000001f, "V_CMPX_TRU_F32">;
175
176 } // End hasSideEffects = 1, Defs = [EXEC]
177
178 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
179 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64", f64, COND_LT>;
180 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64", f64, COND_EQ>;
181 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64", f64, COND_LE>;
182 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64", f64, COND_GT>;
183 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
184 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64", f64, COND_GE>;
185 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64">;
186 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64">;
187 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
188 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
189 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
190 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
191 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64", f64, COND_NE>;
192 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
193 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
194
195 let hasSideEffects = 1, Defs = [EXEC] in {
196
197 defm V_CMPX_F_F64 : VOPC_64 <0x00000030, "V_CMPX_F_F64">;
198 defm V_CMPX_LT_F64 : VOPC_64 <0x00000031, "V_CMPX_LT_F64">;
199 defm V_CMPX_EQ_F64 : VOPC_64 <0x00000032, "V_CMPX_EQ_F64">;
200 defm V_CMPX_LE_F64 : VOPC_64 <0x00000033, "V_CMPX_LE_F64">;
201 defm V_CMPX_GT_F64 : VOPC_64 <0x00000034, "V_CMPX_GT_F64">;
202 defm V_CMPX_LG_F64 : VOPC_64 <0x00000035, "V_CMPX_LG_F64">;
203 defm V_CMPX_GE_F64 : VOPC_64 <0x00000036, "V_CMPX_GE_F64">;
204 defm V_CMPX_O_F64 : VOPC_64 <0x00000037, "V_CMPX_O_F64">;
205 defm V_CMPX_U_F64 : VOPC_64 <0x00000038, "V_CMPX_U_F64">;
206 defm V_CMPX_NGE_F64 : VOPC_64 <0x00000039, "V_CMPX_NGE_F64">;
207 defm V_CMPX_NLG_F64 : VOPC_64 <0x0000003a, "V_CMPX_NLG_F64">;
208 defm V_CMPX_NGT_F64 : VOPC_64 <0x0000003b, "V_CMPX_NGT_F64">;
209 defm V_CMPX_NLE_F64 : VOPC_64 <0x0000003c, "V_CMPX_NLE_F64">;
210 defm V_CMPX_NEQ_F64 : VOPC_64 <0x0000003d, "V_CMPX_NEQ_F64">;
211 defm V_CMPX_NLT_F64 : VOPC_64 <0x0000003e, "V_CMPX_NLT_F64">;
212 defm V_CMPX_TRU_F64 : VOPC_64 <0x0000003f, "V_CMPX_TRU_F64">;
213
214 } // End hasSideEffects = 1, Defs = [EXEC]
215
216 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
217 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
218 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
219 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
220 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
221 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
222 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
223 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
224 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
225 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
226 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
227 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
228 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
229 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
230 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
231 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
232
233 let hasSideEffects = 1, Defs = [EXEC] in {
234
235 defm V_CMPSX_F_F32 : VOPC_32 <0x00000050, "V_CMPSX_F_F32">;
236 defm V_CMPSX_LT_F32 : VOPC_32 <0x00000051, "V_CMPSX_LT_F32">;
237 defm V_CMPSX_EQ_F32 : VOPC_32 <0x00000052, "V_CMPSX_EQ_F32">;
238 defm V_CMPSX_LE_F32 : VOPC_32 <0x00000053, "V_CMPSX_LE_F32">;
239 defm V_CMPSX_GT_F32 : VOPC_32 <0x00000054, "V_CMPSX_GT_F32">;
240 defm V_CMPSX_LG_F32 : VOPC_32 <0x00000055, "V_CMPSX_LG_F32">;
241 defm V_CMPSX_GE_F32 : VOPC_32 <0x00000056, "V_CMPSX_GE_F32">;
242 defm V_CMPSX_O_F32 : VOPC_32 <0x00000057, "V_CMPSX_O_F32">;
243 defm V_CMPSX_U_F32 : VOPC_32 <0x00000058, "V_CMPSX_U_F32">;
244 defm V_CMPSX_NGE_F32 : VOPC_32 <0x00000059, "V_CMPSX_NGE_F32">;
245 defm V_CMPSX_NLG_F32 : VOPC_32 <0x0000005a, "V_CMPSX_NLG_F32">;
246 defm V_CMPSX_NGT_F32 : VOPC_32 <0x0000005b, "V_CMPSX_NGT_F32">;
247 defm V_CMPSX_NLE_F32 : VOPC_32 <0x0000005c, "V_CMPSX_NLE_F32">;
248 defm V_CMPSX_NEQ_F32 : VOPC_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
249 defm V_CMPSX_NLT_F32 : VOPC_32 <0x0000005e, "V_CMPSX_NLT_F32">;
250 defm V_CMPSX_TRU_F32 : VOPC_32 <0x0000005f, "V_CMPSX_TRU_F32">;
251
252 } // End hasSideEffects = 1, Defs = [EXEC]
253
254 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
255 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
256 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
257 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
258 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
259 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
260 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
261 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
262 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
263 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
264 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
265 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
266 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
267 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
268 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
269 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
270
271 let hasSideEffects = 1, Defs = [EXEC] in {
272
273 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
274 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
275 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
276 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
277 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
278 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
279 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
280 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
281 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
282 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
283 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
284 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
285 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
286 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
287 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
288 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
289
290 } // End hasSideEffects = 1, Defs = [EXEC]
291
292 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
293 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_LT>;
294 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
295 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_LE>;
296 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_GT>;
297 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
298 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_GE>;
299 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
300
301 let hasSideEffects = 1, Defs = [EXEC] in {
302
303 defm V_CMPX_F_I32 : VOPC_32 <0x00000090, "V_CMPX_F_I32">;
304 defm V_CMPX_LT_I32 : VOPC_32 <0x00000091, "V_CMPX_LT_I32">;
305 defm V_CMPX_EQ_I32 : VOPC_32 <0x00000092, "V_CMPX_EQ_I32">;
306 defm V_CMPX_LE_I32 : VOPC_32 <0x00000093, "V_CMPX_LE_I32">;
307 defm V_CMPX_GT_I32 : VOPC_32 <0x00000094, "V_CMPX_GT_I32">;
308 defm V_CMPX_NE_I32 : VOPC_32 <0x00000095, "V_CMPX_NE_I32">;
309 defm V_CMPX_GE_I32 : VOPC_32 <0x00000096, "V_CMPX_GE_I32">;
310 defm V_CMPX_T_I32 : VOPC_32 <0x00000097, "V_CMPX_T_I32">;
311
312 } // End hasSideEffects = 1, Defs = [EXEC]
313
314 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
315 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64">;
316 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64">;
317 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64">;
318 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64">;
319 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64">;
320 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64">;
321 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
322
323 let hasSideEffects = 1, Defs = [EXEC] in {
324
325 defm V_CMPX_F_I64 : VOPC_64 <0x000000b0, "V_CMPX_F_I64">;
326 defm V_CMPX_LT_I64 : VOPC_64 <0x000000b1, "V_CMPX_LT_I64">;
327 defm V_CMPX_EQ_I64 : VOPC_64 <0x000000b2, "V_CMPX_EQ_I64">;
328 defm V_CMPX_LE_I64 : VOPC_64 <0x000000b3, "V_CMPX_LE_I64">;
329 defm V_CMPX_GT_I64 : VOPC_64 <0x000000b4, "V_CMPX_GT_I64">;
330 defm V_CMPX_NE_I64 : VOPC_64 <0x000000b5, "V_CMPX_NE_I64">;
331 defm V_CMPX_GE_I64 : VOPC_64 <0x000000b6, "V_CMPX_GE_I64">;
332 defm V_CMPX_T_I64 : VOPC_64 <0x000000b7, "V_CMPX_T_I64">;
333
334 } // End hasSideEffects = 1, Defs = [EXEC]
335
336 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
337 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32">;
338 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32">;
339 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32">;
340 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32">;
341 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32">;
342 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32">;
343 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
344
345 let hasSideEffects = 1, Defs = [EXEC] in {
346
347 defm V_CMPX_F_U32 : VOPC_32 <0x000000d0, "V_CMPX_F_U32">;
348 defm V_CMPX_LT_U32 : VOPC_32 <0x000000d1, "V_CMPX_LT_U32">;
349 defm V_CMPX_EQ_U32 : VOPC_32 <0x000000d2, "V_CMPX_EQ_U32">;
350 defm V_CMPX_LE_U32 : VOPC_32 <0x000000d3, "V_CMPX_LE_U32">;
351 defm V_CMPX_GT_U32 : VOPC_32 <0x000000d4, "V_CMPX_GT_U32">;
352 defm V_CMPX_NE_U32 : VOPC_32 <0x000000d5, "V_CMPX_NE_U32">;
353 defm V_CMPX_GE_U32 : VOPC_32 <0x000000d6, "V_CMPX_GE_U32">;
354 defm V_CMPX_T_U32 : VOPC_32 <0x000000d7, "V_CMPX_T_U32">;
355
356 } // End hasSideEffects = 1, Defs = [EXEC]
357
358 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
359 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64">;
360 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64">;
361 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64">;
362 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64">;
363 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64">;
364 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64">;
365 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
366
367 let hasSideEffects = 1, Defs = [EXEC] in {
368
369 defm V_CMPX_F_U64 : VOPC_64 <0x000000f0, "V_CMPX_F_U64">;
370 defm V_CMPX_LT_U64 : VOPC_64 <0x000000f1, "V_CMPX_LT_U64">;
371 defm V_CMPX_EQ_U64 : VOPC_64 <0x000000f2, "V_CMPX_EQ_U64">;
372 defm V_CMPX_LE_U64 : VOPC_64 <0x000000f3, "V_CMPX_LE_U64">;
373 defm V_CMPX_GT_U64 : VOPC_64 <0x000000f4, "V_CMPX_GT_U64">;
374 defm V_CMPX_NE_U64 : VOPC_64 <0x000000f5, "V_CMPX_NE_U64">;
375 defm V_CMPX_GE_U64 : VOPC_64 <0x000000f6, "V_CMPX_GE_U64">;
376 defm V_CMPX_T_U64 : VOPC_64 <0x000000f7, "V_CMPX_T_U64">;
377
378 } // End hasSideEffects = 1, Defs = [EXEC]
379
380 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
381
382 let hasSideEffects = 1, Defs = [EXEC] in {
383 defm V_CMPX_CLASS_F32 : VOPC_32 <0x00000098, "V_CMPX_CLASS_F32">;
384 } // End hasSideEffects = 1, Defs = [EXEC]
385
386 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
387
388 let hasSideEffects = 1, Defs = [EXEC] in {
389 defm V_CMPX_CLASS_F64 : VOPC_64 <0x000000b8, "V_CMPX_CLASS_F64">;
390 } // End hasSideEffects = 1, Defs = [EXEC]
391
392 } // End isCompare = 1
393
394 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
395 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
396
397 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
398 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
399 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
400 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
401 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
402 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
403 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
404 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
405 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <0x00000008, "BUFFER_LOAD_UBYTE", VReg_32>;
406 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <0x00000009, "BUFFER_LOAD_SBYTE", VReg_32>;
407 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <0x0000000a, "BUFFER_LOAD_USHORT", VReg_32>;
408 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32>;
409 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <0x0000000c, "BUFFER_LOAD_DWORD", VReg_32>;
410 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64>;
411 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128>;
412 //def BUFFER_STORE_BYTE : MUBUF_ <0x00000018, "BUFFER_STORE_BYTE", []>;
413 //def BUFFER_STORE_SHORT : MUBUF_ <0x0000001a, "BUFFER_STORE_SHORT", []>;
414
415 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
416   0x0000001c, "BUFFER_STORE_DWORD", VReg_32, i32
417 >;
418
419 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
420   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64, i64
421 >;
422
423 def BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
424   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128, v4i32
425 >;
426 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
427 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
428 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
429 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
430 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
431 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
432 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
433 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
434 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
435 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
436 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
437 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
438 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
439 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
440 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
441 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
442 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
443 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
444 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
445 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
446 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
447 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
448 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
449 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
450 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
451 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
452 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
453 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
454 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
455 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
456 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
457 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
458 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
459 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
460 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
461 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
462 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
463 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
464 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
465 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
466 //def TBUFFER_STORE_FORMAT_X : MTBUF_ <0x00000004, "TBUFFER_STORE_FORMAT_X", []>;
467 //def TBUFFER_STORE_FORMAT_XY : MTBUF_ <0x00000005, "TBUFFER_STORE_FORMAT_XY", []>;
468 //def TBUFFER_STORE_FORMAT_XYZ : MTBUF_ <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", []>;
469 //def TBUFFER_STORE_FORMAT_XYZW : MTBUF_ <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", []>;
470
471 let mayLoad = 1 in {
472
473 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SReg_32>;
474 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
475 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
476 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
477 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
478
479 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
480   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SReg_32
481 >;
482
483 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
484   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
485 >;
486
487 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
488   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
489 >;
490
491 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
492   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
493 >;
494
495 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
496   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
497 >;
498
499 } // mayLoad = 1
500
501 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
502 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
503 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
504 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
505 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
506 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
507 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
508 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
509 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
510 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
511 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
512 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
513 def IMAGE_GET_RESINFO : MIMG_NoSampler_Helper <0x0000000e, "IMAGE_GET_RESINFO", VReg_32>;
514 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
515 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
516 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
517 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
518 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
519 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
520 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
521 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
522 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
523 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
524 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
525 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
526 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
527 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
528 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
529 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
530 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
531 defm IMAGE_SAMPLE : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
532 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
533 defm IMAGE_SAMPLE_D : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
534 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
535 defm IMAGE_SAMPLE_L : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
536 defm IMAGE_SAMPLE_B : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
537 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
538 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
539 defm IMAGE_SAMPLE_C : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
540 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
541 defm IMAGE_SAMPLE_C_D : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
542 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
543 defm IMAGE_SAMPLE_C_L : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
544 defm IMAGE_SAMPLE_C_B : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
545 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
546 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
547 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
548 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
549 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
550 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
551 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
552 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
553 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
554 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
555 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
556 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
557 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
558 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
559 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
560 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
561 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
562 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
563 //def IMAGE_GATHER4 : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4", 0x00000040>;
564 //def IMAGE_GATHER4_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL", 0x00000041>;
565 //def IMAGE_GATHER4_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L", 0x00000044>;
566 //def IMAGE_GATHER4_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B", 0x00000045>;
567 //def IMAGE_GATHER4_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL", 0x00000046>;
568 //def IMAGE_GATHER4_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ", 0x00000047>;
569 //def IMAGE_GATHER4_C : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C", 0x00000048>;
570 //def IMAGE_GATHER4_C_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL", 0x00000049>;
571 //def IMAGE_GATHER4_C_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L", 0x0000004c>;
572 //def IMAGE_GATHER4_C_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B", 0x0000004d>;
573 //def IMAGE_GATHER4_C_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL", 0x0000004e>;
574 //def IMAGE_GATHER4_C_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ", 0x0000004f>;
575 //def IMAGE_GATHER4_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_O", 0x00000050>;
576 //def IMAGE_GATHER4_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL_O", 0x00000051>;
577 //def IMAGE_GATHER4_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L_O", 0x00000054>;
578 //def IMAGE_GATHER4_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_O", 0x00000055>;
579 //def IMAGE_GATHER4_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL_O", 0x00000056>;
580 //def IMAGE_GATHER4_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ_O", 0x00000057>;
581 //def IMAGE_GATHER4_C_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_O", 0x00000058>;
582 //def IMAGE_GATHER4_C_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL_O", 0x00000059>;
583 //def IMAGE_GATHER4_C_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L_O", 0x0000005c>;
584 //def IMAGE_GATHER4_C_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_O", 0x0000005d>;
585 //def IMAGE_GATHER4_C_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL_O", 0x0000005e>;
586 //def IMAGE_GATHER4_C_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ_O", 0x0000005f>;
587 //def IMAGE_GET_LOD : MIMG_NoPattern_ <"IMAGE_GET_LOD", 0x00000060>;
588 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
589 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
590 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
591 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
592 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
593 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
594 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
595 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
596 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
597 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
598 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
599
600
601 let neverHasSideEffects = 1, isMoveImm = 1 in {
602 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
603 } // End neverHasSideEffects = 1, isMoveImm = 1
604
605 defm V_READFIRSTLANE_B32 : VOP1_32 <0x00000002, "V_READFIRSTLANE_B32", []>;
606 defm V_CVT_I32_F64 : VOP1_32_64 <0x00000003, "V_CVT_I32_F64",
607   [(set i32:$dst, (fp_to_sint f64:$src0))]
608 >;
609 defm V_CVT_F64_I32 : VOP1_64_32 <0x00000004, "V_CVT_F64_I32",
610   [(set f64:$dst, (sint_to_fp i32:$src0))]
611 >;
612 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
613   [(set f32:$dst, (sint_to_fp i32:$src0))]
614 >;
615 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32",
616   [(set f32:$dst, (uint_to_fp i32:$src0))]
617 >;
618 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32",
619   [(set i32:$dst, (fp_to_uint f32:$src0))]
620 >;
621 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
622   [(set i32:$dst, (fp_to_sint f32:$src0))]
623 >;
624 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
625 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
626 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
627 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
628 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
629 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
630 defm V_CVT_F32_F64 : VOP1_32_64 <0x0000000f, "V_CVT_F32_F64",
631   [(set f32:$dst, (fround f64:$src0))]
632 >;
633 defm V_CVT_F64_F32 : VOP1_64_32 <0x00000010, "V_CVT_F64_F32",
634   [(set f64:$dst, (fextend f32:$src0))]
635 >;
636 //defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0", []>;
637 //defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1", []>;
638 //defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2", []>;
639 //defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3", []>;
640 //defm V_CVT_U32_F64 : VOP1_32 <0x00000015, "V_CVT_U32_F64", []>;
641 //defm V_CVT_F64_U32 : VOP1_64 <0x00000016, "V_CVT_F64_U32", []>;
642 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
643   [(set f32:$dst, (AMDGPUfract f32:$src0))]
644 >;
645 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
646   [(set f32:$dst, (int_AMDGPU_trunc f32:$src0))]
647 >;
648 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
649   [(set f32:$dst, (fceil f32:$src0))]
650 >;
651 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
652   [(set f32:$dst, (frint f32:$src0))]
653 >;
654 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
655   [(set f32:$dst, (ffloor f32:$src0))]
656 >;
657 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
658   [(set f32:$dst, (fexp2 f32:$src0))]
659 >;
660 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
661 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
662   [(set f32:$dst, (flog2 f32:$src0))]
663 >;
664 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
665 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
666 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
667   [(set f32:$dst, (fdiv FP_ONE, f32:$src0))]
668 >;
669 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
670 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32", []>;
671 defm V_RSQ_LEGACY_F32 : VOP1_32 <
672   0x0000002d, "V_RSQ_LEGACY_F32",
673   [(set f32:$dst, (int_AMDGPU_rsq f32:$src0))]
674 >;
675 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32", []>;
676 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64",
677   [(set f64:$dst, (fdiv FP_ONE, f64:$src0))]
678 >;
679 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
680 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64", []>;
681 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64", []>;
682 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32",
683   [(set f32:$dst, (fsqrt f32:$src0))]
684 >;
685 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64",
686   [(set f64:$dst, (fsqrt f64:$src0))]
687 >;
688 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
689 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
690 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
691 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
692 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
693 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
694 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
695 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
696 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
697 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
698 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
699 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
700 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
701 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
702 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
703 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
704
705 def V_INTERP_P1_F32 : VINTRP <
706   0x00000000,
707   (outs VReg_32:$dst),
708   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
709   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
710   []> {
711   let DisableEncoding = "$m0";
712 }
713
714 def V_INTERP_P2_F32 : VINTRP <
715   0x00000001,
716   (outs VReg_32:$dst),
717   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
718   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
719   []> {
720
721   let Constraints = "$src0 = $dst";
722   let DisableEncoding = "$src0,$m0";
723
724 }
725
726 def V_INTERP_MOV_F32 : VINTRP <
727   0x00000002,
728   (outs VReg_32:$dst),
729   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
730   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
731   []> {
732   let DisableEncoding = "$m0";
733 }
734
735 //def S_NOP : SOPP_ <0x00000000, "S_NOP", []>;
736
737 let isTerminator = 1 in {
738
739 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
740   [(IL_retflag)]> {
741   let SIMM16 = 0;
742   let isBarrier = 1;
743   let hasCtrlDep = 1;
744 }
745
746 let isBranch = 1 in {
747 def S_BRANCH : SOPP <
748   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
749   [(br bb:$target)]> {
750   let isBarrier = 1;
751 }
752
753 let DisableEncoding = "$scc" in {
754 def S_CBRANCH_SCC0 : SOPP <
755   0x00000004, (ins brtarget:$target, SCCReg:$scc),
756   "S_CBRANCH_SCC0 $target", []
757 >;
758 def S_CBRANCH_SCC1 : SOPP <
759   0x00000005, (ins brtarget:$target, SCCReg:$scc),
760   "S_CBRANCH_SCC1 $target",
761   []
762 >;
763 } // End DisableEncoding = "$scc"
764
765 def S_CBRANCH_VCCZ : SOPP <
766   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
767   "S_CBRANCH_VCCZ $target",
768   []
769 >;
770 def S_CBRANCH_VCCNZ : SOPP <
771   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
772   "S_CBRANCH_VCCNZ $target",
773   []
774 >;
775
776 let DisableEncoding = "$exec" in {
777 def S_CBRANCH_EXECZ : SOPP <
778   0x00000008, (ins brtarget:$target, EXECReg:$exec),
779   "S_CBRANCH_EXECZ $target",
780   []
781 >;
782 def S_CBRANCH_EXECNZ : SOPP <
783   0x00000009, (ins brtarget:$target, EXECReg:$exec),
784   "S_CBRANCH_EXECNZ $target",
785   []
786 >;
787 } // End DisableEncoding = "$exec"
788
789
790 } // End isBranch = 1
791 } // End isTerminator = 1
792
793 let hasSideEffects = 1 in {
794 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
795   [(int_AMDGPU_barrier_local)]
796 > {
797   let SIMM16 = 0;
798   let isBarrier = 1;
799   let hasCtrlDep = 1;
800   let mayLoad = 1;
801   let mayStore = 1;
802 }
803
804 def S_WAITCNT : SOPP <0x0000000c, (ins i32imm:$simm16), "S_WAITCNT $simm16",
805   []
806 >;
807 } // End hasSideEffects
808 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
809 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
810 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
811 //def S_SENDMSG : SOPP_ <0x00000010, "S_SENDMSG", []>;
812 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
813 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
814 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
815 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
816 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
817 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
818
819 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
820   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
821   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
822   []
823 >{
824   let DisableEncoding = "$vcc";
825 }
826
827 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
828   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
829    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
830   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
831   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
832 >;
833
834 //f32 pattern for V_CNDMASK_B32_e64
835 def : Pat <
836   (f32 (select i1:$src2, f32:$src1, f32:$src0)),
837   (V_CNDMASK_B32_e64 $src0, $src1, $src2)
838 >;
839
840 //use two V_CNDMASK_B32_e64 instructions for f64
841 def : Pat <
842   (f64 (select i1:$src2, f64:$src1, f64:$src0)),
843   (INSERT_SUBREG (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
844   (V_CNDMASK_B32_e64 (EXTRACT_SUBREG $src0, sub0),
845                      (EXTRACT_SUBREG $src1, sub0),
846                      $src2), sub0),
847   (V_CNDMASK_B32_e64 (EXTRACT_SUBREG $src0, sub1),
848                      (EXTRACT_SUBREG $src1, sub1),
849                      $src2), sub1)
850 >;
851
852 defm V_READLANE_B32 : VOP2_32 <0x00000001, "V_READLANE_B32", []>;
853 defm V_WRITELANE_B32 : VOP2_32 <0x00000002, "V_WRITELANE_B32", []>;
854
855 let isCommutable = 1 in {
856 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
857   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
858 >;
859
860 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
861   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
862 >;
863 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
864 } // End isCommutable = 1
865
866 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
867
868 let isCommutable = 1 in {
869
870 defm V_MUL_LEGACY_F32 : VOP2_32 <
871   0x00000007, "V_MUL_LEGACY_F32",
872   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
873 >;
874
875 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
876   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
877 >;
878
879
880 defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24",
881   [(set i32:$dst, (mul I24:$src0, I24:$src1))]
882 >;
883 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
884 defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24",
885   [(set i32:$dst, (mul U24:$src0, U24:$src1))]
886 >;
887 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
888
889
890 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
891   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
892 >;
893
894 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
895   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
896 >;
897
898 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
899 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
900 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
901   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
902 >;
903 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
904   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
905 >;
906 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
907   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
908 >;
909 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
910   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
911 >;
912
913 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
914   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
915 >;
916 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
917
918 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
919   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
920 >;
921 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
922
923 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
924   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
925 >;
926 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
927
928 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
929   [(set i32:$dst, (and i32:$src0, i32:$src1))]
930 >;
931 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
932   [(set i32:$dst, (or i32:$src0, i32:$src1))]
933 >;
934 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
935   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
936 >;
937
938 } // End isCommutable = 1
939
940 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32", []>;
941 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
942 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
943 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
944 //defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
945 defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
946 defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
947
948 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
949 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32",
950   [(set i32:$dst, (add (i32 VSrc_32:$src0), (i32 VReg_32:$src1)))]
951 >;
952
953 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32",
954   [(set i32:$dst, (sub i32:$src0, i32:$src1))]
955 >;
956 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], "V_SUB_I32">;
957
958 let Uses = [VCC] in { // Carry-out comes from VCC
959 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32", []>;
960 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32", []>;
961 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], "V_SUBB_U32">;
962 } // End Uses = [VCC]
963 } // End isCommutable = 1, Defs = [VCC]
964
965 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
966 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
967 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
968 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
969 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
970  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
971 >;
972 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
973 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
974 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32", []>;
975 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32", []>;
976 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32", []>;
977 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32", []>;
978 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32", []>;
979 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32", []>;
980 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32", []>;
981 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32", []>;
982 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32", []>;
983 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32", []>;
984 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32", []>;
985 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32", []>;
986 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
987 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
988 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
989 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
990 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
991
992 let neverHasSideEffects = 1 in {
993
994 def V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
995 def V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32", []>;
996 def V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24",
997   [(set i32:$dst, (add (mul I24:$src0, I24:$src1), i32:$src2))]
998 >;
999 def V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24",
1000   [(set i32:$dst, (add (mul U24:$src0, U24:$src1), i32:$src2))]
1001 >;
1002
1003 } // End neverHasSideEffects
1004 def V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
1005 def V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
1006 def V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
1007 def V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
1008 def V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32", []>;
1009 def V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32", []>;
1010 def V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32", []>;
1011 defm : BFIPatterns <V_BFI_B32>;
1012 def V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32",
1013   [(set f32:$dst, (fma f32:$src0, f32:$src1, f32:$src2))]
1014 >;
1015 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64",
1016   [(set f64:$dst, (fma f64:$src0, f64:$src1, f64:$src2))]
1017 >;
1018 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1019 def V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
1020 def : ROTRPattern <V_ALIGNBIT_B32>;
1021
1022 def V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
1023 def V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
1024 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1025 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1026 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1027 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1028 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1029 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1030 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1031 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1032 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1033 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1034 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1035 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1036 def V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
1037 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1038 def V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32", []>;
1039 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64", []>;
1040
1041 def V_LSHL_B64 : VOP3_64_Shift <0x00000161, "V_LSHL_B64",
1042   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1043 >;
1044 def V_LSHR_B64 : VOP3_64_Shift <0x00000162, "V_LSHR_B64",
1045   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1046 >;
1047 def V_ASHR_I64 : VOP3_64_Shift <0x00000163, "V_ASHR_I64",
1048   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1049 >;
1050
1051 let isCommutable = 1 in {
1052
1053 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
1054 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
1055 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
1056 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
1057
1058 } // isCommutable = 1
1059
1060 def : Pat <
1061   (fadd f64:$src0, f64:$src1),
1062   (V_ADD_F64 $src0, $src1, (i64 0))
1063 >;
1064
1065 def : Pat <
1066   (fmul f64:$src0, f64:$src1),
1067   (V_MUL_F64 $src0, $src1, (i64 0))
1068 >;
1069
1070 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
1071
1072 let isCommutable = 1 in {
1073
1074 def V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
1075 def V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
1076 def V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
1077 def V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
1078
1079 } // isCommutable = 1
1080
1081 def : Pat <
1082   (mul i32:$src0, i32:$src1),
1083   (V_MUL_LO_I32 $src0, $src1, (i32 0))
1084 >;
1085
1086 def : Pat <
1087   (mulhu i32:$src0, i32:$src1),
1088   (V_MUL_HI_U32 $src0, $src1, (i32 0))
1089 >;
1090
1091 def : Pat <
1092   (mulhs i32:$src0, i32:$src1),
1093   (V_MUL_HI_I32 $src0, $src1, (i32 0))
1094 >;
1095
1096 def V_DIV_SCALE_F32 : VOP3_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1097 def V_DIV_SCALE_F64 : VOP3_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1098 def V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32", []>;
1099 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64", []>;
1100 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1101 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1102 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1103 def V_TRIG_PREOP_F64 : VOP3_64 <0x00000174, "V_TRIG_PREOP_F64", []>;
1104 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
1105 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
1106 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32", []>;
1107 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32", []>;
1108 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32", []>;
1109 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32", []>;
1110 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32", []>;
1111 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32", []>;
1112 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32", []>;
1113 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32", []>;
1114
1115 def S_CSELECT_B32 : SOP2 <
1116   0x0000000a, (outs SReg_32:$dst),
1117   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
1118   []
1119 >;
1120
1121 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
1122
1123 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32", []>;
1124
1125 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
1126   [(set i64:$dst, (and i64:$src0, i64:$src1))]
1127 >;
1128
1129 def : Pat <
1130   (i1 (and i1:$src0, i1:$src1)),
1131   (S_AND_B64 $src0, $src1)
1132 >;
1133
1134 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32", []>;
1135 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64", []>;
1136 def : Pat <
1137   (i1 (or i1:$src0, i1:$src1)),
1138   (S_OR_B64 $src0, $src1)
1139 >;
1140 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32", []>;
1141 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64", []>;
1142 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
1143 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
1144 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
1145 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
1146 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
1147 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
1148 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
1149 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
1150 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
1151 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
1152 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32", []>;
1153 def S_LSHL_B64 : SOP2_64 <0x0000001f, "S_LSHL_B64", []>;
1154 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32", []>;
1155 def S_LSHR_B64 : SOP2_64 <0x00000021, "S_LSHR_B64", []>;
1156 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32", []>;
1157 def S_ASHR_I64 : SOP2_64 <0x00000023, "S_ASHR_I64", []>;
1158 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
1159 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
1160 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
1161 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
1162 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
1163 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
1164 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
1165 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
1166 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
1167
1168 let isCodeGenOnly = 1, isPseudo = 1 in {
1169
1170 def LOAD_CONST : AMDGPUShaderInst <
1171   (outs GPRF32:$dst),
1172   (ins i32imm:$src),
1173   "LOAD_CONST $dst, $src",
1174   [(set GPRF32:$dst, (int_AMDGPU_load_const imm:$src))]
1175 >;
1176
1177 // SI Psuedo instructions. These are used by the CFG structurizer pass
1178 // and should be lowered to ISA instructions prior to codegen.
1179
1180 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1181     Uses = [EXEC], Defs = [EXEC] in {
1182
1183 let isBranch = 1, isTerminator = 1 in {
1184
1185 def SI_IF : InstSI <
1186   (outs SReg_64:$dst),
1187   (ins SReg_64:$vcc, brtarget:$target),
1188   "SI_IF $dst, $vcc, $target",
1189   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1190 >;
1191
1192 def SI_ELSE : InstSI <
1193   (outs SReg_64:$dst),
1194   (ins SReg_64:$src, brtarget:$target),
1195   "SI_ELSE $dst, $src, $target",
1196   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]> {
1197
1198   let Constraints = "$src = $dst";
1199 }
1200
1201 def SI_LOOP : InstSI <
1202   (outs),
1203   (ins SReg_64:$saved, brtarget:$target),
1204   "SI_LOOP $saved, $target",
1205   [(int_SI_loop i64:$saved, bb:$target)]
1206 >;
1207
1208 } // end isBranch = 1, isTerminator = 1
1209
1210 def SI_BREAK : InstSI <
1211   (outs SReg_64:$dst),
1212   (ins SReg_64:$src),
1213   "SI_ELSE $dst, $src",
1214   [(set i64:$dst, (int_SI_break i64:$src))]
1215 >;
1216
1217 def SI_IF_BREAK : InstSI <
1218   (outs SReg_64:$dst),
1219   (ins SReg_64:$vcc, SReg_64:$src),
1220   "SI_IF_BREAK $dst, $vcc, $src",
1221   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1222 >;
1223
1224 def SI_ELSE_BREAK : InstSI <
1225   (outs SReg_64:$dst),
1226   (ins SReg_64:$src0, SReg_64:$src1),
1227   "SI_ELSE_BREAK $dst, $src0, $src1",
1228   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1229 >;
1230
1231 def SI_END_CF : InstSI <
1232   (outs),
1233   (ins SReg_64:$saved),
1234   "SI_END_CF $saved",
1235   [(int_SI_end_cf i64:$saved)]
1236 >;
1237
1238 def SI_KILL : InstSI <
1239   (outs),
1240   (ins VReg_32:$src),
1241   "SI_KIL $src",
1242   [(int_AMDGPU_kill f32:$src)]
1243 >;
1244
1245 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1246   // Uses = [EXEC], Defs = [EXEC]
1247
1248 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1249
1250 def SI_INDIRECT_SRC : InstSI <
1251   (outs VReg_32:$dst, SReg_64:$temp),
1252   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1253   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1254   []
1255 >;
1256
1257 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1258   (outs rc:$dst, SReg_64:$temp),
1259   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1260   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1261   []
1262 > {
1263   let Constraints = "$src = $dst";
1264 }
1265
1266 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1267 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1268 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1269 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1270
1271 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1272
1273 let usesCustomInserter = 1 in {
1274
1275 // This psuedo instruction takes a pointer as input and outputs a resource
1276 // constant that can be used with the ADDR64 MUBUF instructions.
1277 def SI_ADDR64_RSRC : InstSI <
1278   (outs SReg_128:$srsrc),
1279   (ins SReg_64:$ptr),
1280   "", []
1281 >;
1282
1283 def V_SUB_F64 : InstSI <
1284   (outs VReg_64:$dst),
1285   (ins VReg_64:$src0, VReg_64:$src1),
1286   "V_SUB_F64 $dst, $src0, $src1",
1287   []
1288 >;
1289
1290 } // end usesCustomInserter
1291
1292 } // end IsCodeGenOnly, isPseudo
1293
1294 def : Pat<
1295   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1296   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1297 >;
1298
1299 def : Pat <
1300   (int_AMDGPU_kilp),
1301   (SI_KILL (V_MOV_B32_e32 0xbf800000))
1302 >;
1303
1304 /* int_SI_vs_load_input */
1305 def : Pat<
1306   (int_SI_vs_load_input v16i8:$tlst, IMM12bit:$attr_offset, i32:$buf_idx_vgpr),
1307   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset)
1308 >;
1309
1310 /* int_SI_export */
1311 def : Pat <
1312   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1313                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1314   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1315        $src0, $src1, $src2, $src3)
1316 >;
1317
1318 def : Pat <
1319   (f64 (fsub f64:$src0, f64:$src1)),
1320   (V_SUB_F64 $src0, $src1)
1321 >;
1322
1323 /********** ======================= **********/
1324 /********** Image sampling patterns **********/
1325 /********** ======================= **********/
1326
1327 /* int_SI_sample for simple 1D texture lookup */
1328 def : Pat <
1329   (int_SI_sample v1i32:$addr, v32i8:$rsrc, v16i8:$sampler, imm),
1330   (IMAGE_SAMPLE_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1331 >;
1332
1333 class SamplePattern<Intrinsic name, MIMG opcode, ValueType vt> : Pat <
1334     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, imm),
1335     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1336 >;
1337
1338 class SampleRectPattern<Intrinsic name, MIMG opcode, ValueType vt> : Pat <
1339     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_RECT),
1340     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1341 >;
1342
1343 class SampleArrayPattern<Intrinsic name, MIMG opcode, ValueType vt> : Pat <
1344     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_ARRAY),
1345     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1346 >;
1347
1348 class SampleShadowPattern<Intrinsic name, MIMG opcode,
1349                           ValueType vt> : Pat <
1350     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_SHADOW),
1351     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1352 >;
1353
1354 class SampleShadowArrayPattern<Intrinsic name, MIMG opcode,
1355                                ValueType vt> : Pat <
1356     (name vt:$addr, v32i8:$rsrc, v16i8:$sampler, TEX_SHADOW_ARRAY),
1357     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1358 >;
1359
1360 /* int_SI_sample* for texture lookups consuming more address parameters */
1361 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
1362                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
1363 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
1364   def : SamplePattern <int_SI_sample, sample, addr_type>;
1365   def : SampleRectPattern <int_SI_sample, sample, addr_type>;
1366   def : SampleArrayPattern <int_SI_sample, sample, addr_type>;
1367   def : SampleShadowPattern <int_SI_sample, sample_c, addr_type>;
1368   def : SampleShadowArrayPattern <int_SI_sample, sample_c, addr_type>;
1369
1370   def : SamplePattern <int_SI_samplel, sample_l, addr_type>;
1371   def : SampleArrayPattern <int_SI_samplel, sample_l, addr_type>;
1372   def : SampleShadowPattern <int_SI_samplel, sample_c_l, addr_type>;
1373   def : SampleShadowArrayPattern <int_SI_samplel, sample_c_l, addr_type>;
1374
1375   def : SamplePattern <int_SI_sampleb, sample_b, addr_type>;
1376   def : SampleArrayPattern <int_SI_sampleb, sample_b, addr_type>;
1377   def : SampleShadowPattern <int_SI_sampleb, sample_c_b, addr_type>;
1378   def : SampleShadowArrayPattern <int_SI_sampleb, sample_c_b, addr_type>;
1379
1380   def : SamplePattern <int_SI_sampled, sample_d, addr_type>;
1381   def : SampleArrayPattern <int_SI_sampled, sample_d, addr_type>;
1382   def : SampleShadowPattern <int_SI_sampled, sample_c_d, addr_type>;
1383   def : SampleShadowArrayPattern <int_SI_sampled, sample_c_d, addr_type>;
1384 }
1385
1386 defm : SamplePatterns<IMAGE_SAMPLE_V2, IMAGE_SAMPLE_C_V2,
1387                       IMAGE_SAMPLE_L_V2, IMAGE_SAMPLE_C_L_V2,
1388                       IMAGE_SAMPLE_B_V2, IMAGE_SAMPLE_C_B_V2,
1389                       IMAGE_SAMPLE_D_V2, IMAGE_SAMPLE_C_D_V2,
1390                       v2i32>;
1391 defm : SamplePatterns<IMAGE_SAMPLE_V4, IMAGE_SAMPLE_C_V4,
1392                       IMAGE_SAMPLE_L_V4, IMAGE_SAMPLE_C_L_V4,
1393                       IMAGE_SAMPLE_B_V4, IMAGE_SAMPLE_C_B_V4,
1394                       IMAGE_SAMPLE_D_V4, IMAGE_SAMPLE_C_D_V4,
1395                       v4i32>;
1396 defm : SamplePatterns<IMAGE_SAMPLE_V8, IMAGE_SAMPLE_C_V8,
1397                       IMAGE_SAMPLE_L_V8, IMAGE_SAMPLE_C_L_V8,
1398                       IMAGE_SAMPLE_B_V8, IMAGE_SAMPLE_C_B_V8,
1399                       IMAGE_SAMPLE_D_V8, IMAGE_SAMPLE_C_D_V8,
1400                       v8i32>;
1401 defm : SamplePatterns<IMAGE_SAMPLE_V16, IMAGE_SAMPLE_C_V16,
1402                       IMAGE_SAMPLE_L_V16, IMAGE_SAMPLE_C_L_V16,
1403                       IMAGE_SAMPLE_B_V16, IMAGE_SAMPLE_C_B_V16,
1404                       IMAGE_SAMPLE_D_V16, IMAGE_SAMPLE_C_D_V16,
1405                       v16i32>;
1406
1407 /* int_SI_imageload for texture fetches consuming varying address parameters */
1408 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1409     (name addr_type:$addr, v32i8:$rsrc, imm),
1410     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1411 >;
1412
1413 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1414     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
1415     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1416 >;
1417
1418 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1419     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
1420     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1421 >;
1422
1423 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1424     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
1425     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1426 >;
1427
1428 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
1429   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
1430   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
1431 }
1432
1433 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
1434   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
1435   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
1436 }
1437
1438 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V2, v2i32>;
1439 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4, v4i32>;
1440
1441 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V2, v2i32>;
1442 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4, v4i32>;
1443
1444 /* Image resource information */
1445 def : Pat <
1446   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
1447   (IMAGE_GET_RESINFO 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1448 >;
1449
1450 def : Pat <
1451   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
1452   (IMAGE_GET_RESINFO 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1453 >;
1454
1455 def : Pat <
1456   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
1457   (IMAGE_GET_RESINFO 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1458 >;
1459
1460 /********** ============================================ **********/
1461 /********** Extraction, Insertion, Building and Casting  **********/
1462 /********** ============================================ **********/
1463
1464 foreach Index = 0-2 in {
1465   def Extract_Element_v2i32_#Index : Extract_Element <
1466     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1467   >;
1468   def Insert_Element_v2i32_#Index : Insert_Element <
1469     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1470   >;
1471
1472   def Extract_Element_v2f32_#Index : Extract_Element <
1473     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1474   >;
1475   def Insert_Element_v2f32_#Index : Insert_Element <
1476     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1477   >;
1478 }
1479
1480 foreach Index = 0-3 in {
1481   def Extract_Element_v4i32_#Index : Extract_Element <
1482     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1483   >;
1484   def Insert_Element_v4i32_#Index : Insert_Element <
1485     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1486   >;
1487
1488   def Extract_Element_v4f32_#Index : Extract_Element <
1489     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1490   >;
1491   def Insert_Element_v4f32_#Index : Insert_Element <
1492     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1493   >;
1494 }
1495
1496 foreach Index = 0-7 in {
1497   def Extract_Element_v8i32_#Index : Extract_Element <
1498     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1499   >;
1500   def Insert_Element_v8i32_#Index : Insert_Element <
1501     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1502   >;
1503
1504   def Extract_Element_v8f32_#Index : Extract_Element <
1505     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1506   >;
1507   def Insert_Element_v8f32_#Index : Insert_Element <
1508     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1509   >;
1510 }
1511
1512 foreach Index = 0-15 in {
1513   def Extract_Element_v16i32_#Index : Extract_Element <
1514     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1515   >;
1516   def Insert_Element_v16i32_#Index : Insert_Element <
1517     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1518   >;
1519
1520   def Extract_Element_v16f32_#Index : Extract_Element <
1521     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1522   >;
1523   def Insert_Element_v16f32_#Index : Insert_Element <
1524     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1525   >;
1526 }
1527
1528 def : Vector1_Build <v1i32, i32, VReg_32>;
1529 def : Vector2_Build <v2i32, i32>;
1530 def : Vector2_Build <v2f32, f32>;
1531 def : Vector4_Build <v4i32, i32>;
1532 def : Vector4_Build <v4f32, f32>;
1533 def : Vector8_Build <v8i32, i32>;
1534 def : Vector8_Build <v8f32, f32>;
1535 def : Vector16_Build <v16i32, i32>;
1536 def : Vector16_Build <v16f32, f32>;
1537
1538 def : BitConvert <i32, f32, SReg_32>;
1539 def : BitConvert <i32, f32, VReg_32>;
1540
1541 def : BitConvert <f32, i32, SReg_32>;
1542 def : BitConvert <f32, i32, VReg_32>;
1543
1544 def : BitConvert <i64, f64, VReg_64>;
1545
1546 def : BitConvert <f64, i64, VReg_64>;
1547
1548 def : BitConvert <v2f32, v2i32, VReg_64>;
1549 def : BitConvert <v2i32, v2f32, VReg_64>;
1550
1551 def : BitConvert <v4f32, v4i32, VReg_128>;
1552 def : BitConvert <v4i32, v4f32, VReg_128>;
1553
1554 def : BitConvert <v8i32, v32i8, SReg_256>;
1555 def : BitConvert <v32i8, v8i32, SReg_256>;
1556 def : BitConvert <v8i32, v32i8, VReg_256>;
1557 def : BitConvert <v32i8, v8i32, VReg_256>;
1558
1559 /********** =================== **********/
1560 /********** Src & Dst modifiers **********/
1561 /********** =================== **********/
1562
1563 def : Pat <
1564   (int_AMDIL_clamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
1565   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1566    0 /* ABS */, 1 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1567 >;
1568
1569 def : Pat <
1570   (fabs f32:$src),
1571   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1572    1 /* ABS */, 0 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1573 >;
1574
1575 def : Pat <
1576   (fneg f32:$src),
1577   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1578    0 /* ABS */, 0 /* CLAMP */, 0 /* OMOD */, 1 /* NEG */)
1579 >;
1580
1581 /********** ================== **********/
1582 /********** Immediate Patterns **********/
1583 /********** ================== **********/
1584
1585 def : Pat <
1586   (i32 imm:$imm),
1587   (V_MOV_B32_e32 imm:$imm)
1588 >;
1589
1590 def : Pat <
1591   (f32 fpimm:$imm),
1592   (V_MOV_B32_e32 fpimm:$imm)
1593 >;
1594
1595 def : Pat <
1596   (i1 imm:$imm),
1597   (S_MOV_B64 imm:$imm)
1598 >;
1599
1600 def : Pat <
1601   (i64 InlineImm<i64>:$imm),
1602   (S_MOV_B64 InlineImm<i64>:$imm)
1603 >;
1604
1605 // i64 immediates aren't supported in hardware, split it into two 32bit values
1606 def : Pat <
1607   (i64 imm:$imm),
1608   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1609     (S_MOV_B32 (i32 (LO32 imm:$imm))), sub0),
1610     (S_MOV_B32 (i32 (HI32 imm:$imm))), sub1)
1611 >;
1612
1613 def : Pat <
1614   (f64 fpimm:$imm),
1615   (INSERT_SUBREG (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
1616     (V_MOV_B32_e32 (f32 (LO32f fpimm:$imm))), sub0),
1617     (V_MOV_B32_e32 (f32 (HI32f fpimm:$imm))), sub1)
1618 >;
1619
1620 /********** ===================== **********/
1621 /********** Interpolation Paterns **********/
1622 /********** ===================== **********/
1623
1624 def : Pat <
1625   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
1626   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
1627 >;
1628
1629 def : Pat <
1630   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
1631   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
1632                                     imm:$attr_chan, imm:$attr, i32:$params),
1633                    (EXTRACT_SUBREG $ij, sub1),
1634                    imm:$attr_chan, imm:$attr, $params)
1635 >;
1636
1637 /********** ================== **********/
1638 /********** Intrinsic Patterns **********/
1639 /********** ================== **********/
1640
1641 /* llvm.AMDGPU.pow */
1642 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
1643
1644 def : Pat <
1645   (int_AMDGPU_div f32:$src0, f32:$src1),
1646   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
1647 >;
1648
1649 def : Pat<
1650   (fdiv f32:$src0, f32:$src1),
1651   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
1652 >;
1653
1654 def : Pat<
1655   (fdiv f64:$src0, f64:$src1),
1656   (V_MUL_F64 $src0, (V_RCP_F64_e32 $src1), (i64 0))
1657 >;
1658
1659 def : Pat <
1660   (fcos f32:$src0),
1661   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1662 >;
1663
1664 def : Pat <
1665   (fsin f32:$src0),
1666   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1667 >;
1668
1669 def : Pat <
1670   (int_AMDGPU_cube v4f32:$src),
1671   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
1672     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
1673                   (EXTRACT_SUBREG $src, sub1),
1674                   (EXTRACT_SUBREG $src, sub2)),
1675                    sub0),
1676     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
1677                   (EXTRACT_SUBREG $src, sub1),
1678                   (EXTRACT_SUBREG $src, sub2)),
1679                    sub1),
1680     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
1681                   (EXTRACT_SUBREG $src, sub1),
1682                   (EXTRACT_SUBREG $src, sub2)),
1683                    sub2),
1684     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
1685                   (EXTRACT_SUBREG $src, sub1),
1686                   (EXTRACT_SUBREG $src, sub2)),
1687                    sub3)
1688 >;
1689
1690 def : Pat <
1691   (i32 (sext i1:$src0)),
1692   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
1693 >;
1694
1695 // 1. Offset as 8bit DWORD immediate
1696 def : Pat <
1697   (int_SI_load_const v16i8:$sbase, IMM8bitDWORD:$offset),
1698   (S_BUFFER_LOAD_DWORD_IMM $sbase, IMM8bitDWORD:$offset)
1699 >;
1700
1701 // 2. Offset loaded in an 32bit SGPR
1702 def : Pat <
1703   (int_SI_load_const v16i8:$sbase, imm:$offset),
1704   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1705 >;
1706
1707 // 3. Offset in an 32Bit VGPR
1708 def : Pat <
1709   (int_SI_load_const v16i8:$sbase, i32:$voff),
1710   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff)
1711 >;
1712
1713 // The multiplication scales from [0,1] to the unsigned integer range
1714 def : Pat <
1715   (AMDGPUurecip i32:$src0),
1716   (V_CVT_U32_F32_e32
1717     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
1718                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
1719 >;
1720
1721 def : Pat <
1722   (int_SI_tid),
1723   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
1724                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0, 0, 0, 0, 0))
1725 >;
1726
1727 /********** ================== **********/
1728 /**********   VOP3 Patterns    **********/
1729 /********** ================== **********/
1730
1731 def : Pat <
1732   (f32 (fadd (fmul f32:$src0, f32:$src1), f32:$src2)),
1733   (V_MAD_F32 $src0, $src1, $src2)
1734 >;
1735
1736 /********** ======================= **********/
1737 /**********   Load/Store Patterns   **********/
1738 /********** ======================= **********/
1739
1740 def : Pat <
1741     (local_load i64:$src0),
1742     (i32 (DS_READ_B32 0, (EXTRACT_SUBREG $src0, sub0),
1743                       (EXTRACT_SUBREG $src0, sub0), (EXTRACT_SUBREG $src0, sub0), 0, 0))
1744 >;
1745
1746 def : Pat <
1747     (local_store i32:$src1, i64:$src0),
1748     (DS_WRITE_B32 0, (EXTRACT_SUBREG $src0, sub0), $src1, $src1, 0, 0)
1749 >;
1750
1751 /********** ================== **********/
1752 /**********   SMRD Patterns    **********/
1753 /********** ================== **********/
1754
1755 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1756
1757   // 1. Offset as 8bit DWORD immediate
1758   def : Pat <
1759     (constant_load (SIadd64bit32bit i64:$sbase, IMM8bitDWORD:$offset)),
1760     (vt (Instr_IMM $sbase, IMM8bitDWORD:$offset))
1761   >;
1762
1763   // 2. Offset loaded in an 32bit SGPR
1764   def : Pat <
1765     (constant_load (SIadd64bit32bit i64:$sbase, imm:$offset)),
1766     (vt (Instr_SGPR $sbase, (S_MOV_B32 imm:$offset)))
1767   >;
1768
1769   // 3. No offset at all
1770   def : Pat <
1771     (constant_load i64:$sbase),
1772     (vt (Instr_IMM $sbase, 0))
1773   >;
1774 }
1775
1776 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1777 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1778 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, i64>;
1779 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1780 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v16i8>;
1781 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1782
1783 //===----------------------------------------------------------------------===//
1784 // MUBUF Patterns
1785 //===----------------------------------------------------------------------===//
1786
1787 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
1788                               PatFrag global_ld, PatFrag constant_ld> {
1789   def : Pat <
1790     (vt (global_ld (add i64:$ptr, (i64 IMM12bit:$offset)))),
1791     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
1792   >;
1793
1794   def : Pat <
1795     (vt (global_ld i64:$ptr)),
1796     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
1797   >;
1798
1799   def : Pat <
1800      (vt (global_ld (add i64:$ptr, i64:$offset))),
1801      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
1802   >;
1803
1804   def : Pat <
1805      (vt (constant_ld (add i64:$ptr, i64:$offset))),
1806      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
1807   >;
1808 }
1809
1810 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32,
1811                           sextloadi8_global, sextloadi8_constant>;
1812 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32,
1813                           az_extloadi8_global, az_extloadi8_constant>;
1814 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32,
1815                           sextloadi16_global, sextloadi16_constant>;
1816 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32,
1817                           az_extloadi16_global, az_extloadi16_constant>;
1818 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32,
1819                           global_load, constant_load>;
1820 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
1821                           global_load, constant_load>;
1822 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
1823                           az_extloadi32_global, az_extloadi32_constant>;
1824 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32,
1825                           global_load, constant_load>;
1826 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32,
1827                           global_load, constant_load>;
1828
1829 multiclass MUBUFStore_Pattern <MUBUF Instr, ValueType vt> {
1830
1831   def : Pat <
1832     (global_store vt:$value, i64:$ptr),
1833     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
1834   >;
1835
1836   def : Pat <
1837     (global_store vt:$value, (add i64:$ptr, i64:$offset)),
1838     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, 0)
1839    >;
1840 }
1841
1842 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORD, i32>;
1843 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, i64>;
1844 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, v2i32>;
1845 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4, v4i32>;
1846
1847 /********** ====================== **********/
1848 /**********   Indirect adressing   **********/
1849 /********** ====================== **********/
1850
1851 multiclass SI_INDIRECT_Pattern <ValueType vt, SI_INDIRECT_DST IndDst> {
1852
1853   // 1. Extract with offset
1854   def : Pat<
1855     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
1856     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
1857   >;
1858
1859   // 2. Extract without offset
1860   def : Pat<
1861     (vector_extract vt:$vec, i32:$idx),
1862     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
1863   >;
1864
1865   // 3. Insert with offset
1866   def : Pat<
1867     (vector_insert vt:$vec, f32:$val, (add i32:$idx, imm:$off)),
1868     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
1869   >;
1870
1871   // 4. Insert without offset
1872   def : Pat<
1873     (vector_insert vt:$vec, f32:$val, i32:$idx),
1874     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
1875   >;
1876 }
1877
1878 defm : SI_INDIRECT_Pattern <v2f32, SI_INDIRECT_DST_V2>;
1879 defm : SI_INDIRECT_Pattern <v4f32, SI_INDIRECT_DST_V4>;
1880 defm : SI_INDIRECT_Pattern <v8f32, SI_INDIRECT_DST_V8>;
1881 defm : SI_INDIRECT_Pattern <v16f32, SI_INDIRECT_DST_V16>;
1882
1883 /********** =============== **********/
1884 /**********   Conditions    **********/
1885 /********** =============== **********/
1886
1887 def : Pat<
1888   (i1 (setcc f32:$src0, f32:$src1, SETO)),
1889   (V_CMP_O_F32_e64 $src0, $src1)
1890 >;
1891
1892 def : Pat<
1893   (i1 (setcc f32:$src0, f32:$src1, SETUO)),
1894   (V_CMP_U_F32_e64 $src0, $src1)
1895 >;
1896
1897 //============================================================================//
1898 // Miscellaneous Optimization Patterns
1899 //============================================================================//
1900
1901 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
1902
1903 } // End isSI predicate