Support REG_SEQUENCE in tablegen.
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34 def HasFlatAddressSpace : Predicate<"Subtarget.hasFlatAddressSpace()">;
35
36 def WAIT_FLAG : InstFlag<"printWaitFlag">;
37
38 let SubtargetPredicate = isSI in {
39
40 //===----------------------------------------------------------------------===//
41 // EXP Instructions
42 //===----------------------------------------------------------------------===//
43
44 defm EXP : EXP_m;
45
46 //===----------------------------------------------------------------------===//
47 // SMRD Instructions
48 //===----------------------------------------------------------------------===//
49
50 let mayLoad = 1 in {
51
52 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
53 // SMRD instructions, because the SGPR_32 register class does not include M0
54 // and writing to M0 from an SMRD instruction will hang the GPU.
55 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SGPR_32>;
56 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
57 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
58 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
59 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
60
61 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
62   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SGPR_32
63 >;
64
65 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
66   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
67 >;
68
69 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
70   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
71 >;
72
73 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
74   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
75 >;
76
77 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
78   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
79 >;
80
81 } // mayLoad = 1
82
83 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
84 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
85
86 //===----------------------------------------------------------------------===//
87 // SOP1 Instructions
88 //===----------------------------------------------------------------------===//
89
90 let isMoveImm = 1 in {
91 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
92 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
93 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
94 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
95 } // End isMoveImm = 1
96
97 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32",
98   [(set i32:$dst, (not i32:$src0))]
99 >;
100
101 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64",
102   [(set i64:$dst, (not i64:$src0))]
103 >;
104 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
105 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
106 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32",
107   [(set i32:$dst, (AMDGPUbrev i32:$src0))]
108 >;
109 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
110
111 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
112 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
113 def S_BCNT1_I32_B32 : SOP1_32 <0x0000000f, "S_BCNT1_I32_B32",
114   [(set i32:$dst, (ctpop i32:$src0))]
115 >;
116 def S_BCNT1_I32_B64 : SOP1_32_64 <0x00000010, "S_BCNT1_I32_B64", []>;
117
118 ////def S_FF0_I32_B32 : SOP1_32 <0x00000011, "S_FF0_I32_B32", []>;
119 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
120 def S_FF1_I32_B32 : SOP1_32 <0x00000013, "S_FF1_I32_B32",
121   [(set i32:$dst, (cttz_zero_undef i32:$src0))]
122 >;
123 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
124
125 def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32",
126   [(set i32:$dst, (ctlz_zero_undef i32:$src0))]
127 >;
128
129 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
130 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
131 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
132 def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8",
133   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
134 >;
135 def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16",
136   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
137 >;
138
139 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
140 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
141 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
142 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
143 def S_GETPC_B64 : SOP1 <
144   0x0000001f, (outs SReg_64:$dst), (ins), "S_GETPC_B64 $dst", []
145 > {
146   let SSRC0 = 0;
147 }
148 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
149 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
150 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
151
152 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
153
154 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
155 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
156 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
157 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
158 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
159 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
160 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
161 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
162
163 } // End hasSideEffects = 1
164
165 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
166 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
167 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
168 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
169 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
170 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
171 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
172 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
173 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
174 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
175
176 //===----------------------------------------------------------------------===//
177 // SOP2 Instructions
178 //===----------------------------------------------------------------------===//
179
180 let Defs = [SCC] in { // Carry out goes to SCC
181 let isCommutable = 1 in {
182 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
183 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32",
184   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
185 >;
186 } // End isCommutable = 1
187
188 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
189 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32",
190   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
191 >;
192
193 let Uses = [SCC] in { // Carry in comes from SCC
194 let isCommutable = 1 in {
195 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32",
196   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
197 } // End isCommutable = 1
198
199 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32",
200   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
201 } // End Uses = [SCC]
202 } // End Defs = [SCC]
203
204 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32",
205   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
206 >;
207 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32",
208   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
209 >;
210 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32",
211   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
212 >;
213 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32",
214   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
215 >;
216
217 def S_CSELECT_B32 : SOP2 <
218   0x0000000a, (outs SReg_32:$dst),
219   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
220   []
221 >;
222
223 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
224
225 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32",
226   [(set i32:$dst, (and i32:$src0, i32:$src1))]
227 >;
228
229 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
230   [(set i64:$dst, (and i64:$src0, i64:$src1))]
231 >;
232
233 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32",
234   [(set i32:$dst, (or i32:$src0, i32:$src1))]
235 >;
236
237 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64",
238   [(set i64:$dst, (or i64:$src0, i64:$src1))]
239 >;
240
241 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32",
242   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
243 >;
244
245 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
246   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
247 >;
248 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
249 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
250 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
251 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
252 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
253 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
254 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
255 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
256 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
257 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
258
259 // Use added complexity so these patterns are preferred to the VALU patterns.
260 let AddedComplexity = 1 in {
261
262 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32",
263   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
264 >;
265 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "S_LSHL_B64",
266   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
267 >;
268 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32",
269   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
270 >;
271 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "S_LSHR_B64",
272   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
273 >;
274 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32",
275   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
276 >;
277 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "S_ASHR_I64",
278   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
279 >;
280
281
282 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
283 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
284 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32",
285   [(set i32:$dst, (mul i32:$src0, i32:$src1))]
286 >;
287
288 } // End AddedComplexity = 1
289
290 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
291 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
292 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
293 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
294 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
295 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
296
297 //===----------------------------------------------------------------------===//
298 // SOPC Instructions
299 //===----------------------------------------------------------------------===//
300
301 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32">;
302 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32">;
303 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32">;
304 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32">;
305 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32">;
306 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32">;
307 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32">;
308 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32">;
309 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32">;
310 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32">;
311 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32">;
312 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32">;
313 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
314 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
315 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
316 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
317 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
318
319 //===----------------------------------------------------------------------===//
320 // SOPK Instructions
321 //===----------------------------------------------------------------------===//
322
323 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
324 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
325
326 /*
327 This instruction is disabled for now until we can figure out how to teach
328 the instruction selector to correctly use the  S_CMP* vs V_CMP*
329 instructions.
330
331 When this instruction is enabled the code generator sometimes produces this
332 invalid sequence:
333
334 SCC = S_CMPK_EQ_I32 SGPR0, imm
335 VCC = COPY SCC
336 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
337
338 def S_CMPK_EQ_I32 : SOPK <
339   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
340   "S_CMPK_EQ_I32",
341   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
342 >;
343 */
344
345 let isCompare = 1, Defs = [SCC] in {
346 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
347 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
348 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
349 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
350 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
351 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
352 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
353 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
354 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
355 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
356 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
357 } // End isCompare = 1, Defs = [SCC]
358
359 let Defs = [SCC], isCommutable = 1 in {
360   def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
361   def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
362 }
363
364 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
365 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
366 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
367 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
368 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
369 //def EXP : EXP_ <0x00000000, "EXP", []>;
370
371 //===----------------------------------------------------------------------===//
372 // SOPP Instructions
373 //===----------------------------------------------------------------------===//
374
375 def S_NOP : SOPP <0x00000000, (ins i16imm:$simm16), "S_NOP $simm16", []>;
376
377 let isTerminator = 1 in {
378
379 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
380   [(IL_retflag)]> {
381   let simm16 = 0;
382   let isBarrier = 1;
383   let hasCtrlDep = 1;
384 }
385
386 let isBranch = 1 in {
387 def S_BRANCH : SOPP <
388   0x00000002, (ins sopp_brtarget:$simm16), "S_BRANCH $simm16",
389   [(br bb:$simm16)]> {
390   let isBarrier = 1;
391 }
392
393 let DisableEncoding = "$scc" in {
394 def S_CBRANCH_SCC0 : SOPP <
395   0x00000004, (ins sopp_brtarget:$simm16, SCCReg:$scc),
396   "S_CBRANCH_SCC0 $simm16", []
397 >;
398 def S_CBRANCH_SCC1 : SOPP <
399   0x00000005, (ins sopp_brtarget:$simm16, SCCReg:$scc),
400   "S_CBRANCH_SCC1 $simm16",
401   []
402 >;
403 } // End DisableEncoding = "$scc"
404
405 def S_CBRANCH_VCCZ : SOPP <
406   0x00000006, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
407   "S_CBRANCH_VCCZ $simm16",
408   []
409 >;
410 def S_CBRANCH_VCCNZ : SOPP <
411   0x00000007, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
412   "S_CBRANCH_VCCNZ $simm16",
413   []
414 >;
415
416 let DisableEncoding = "$exec" in {
417 def S_CBRANCH_EXECZ : SOPP <
418   0x00000008, (ins sopp_brtarget:$simm16, EXECReg:$exec),
419   "S_CBRANCH_EXECZ $simm16",
420   []
421 >;
422 def S_CBRANCH_EXECNZ : SOPP <
423   0x00000009, (ins sopp_brtarget:$simm16, EXECReg:$exec),
424   "S_CBRANCH_EXECNZ $simm16",
425   []
426 >;
427 } // End DisableEncoding = "$exec"
428
429
430 } // End isBranch = 1
431 } // End isTerminator = 1
432
433 let hasSideEffects = 1 in {
434 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
435   [(int_AMDGPU_barrier_local)]
436 > {
437   let simm16 = 0;
438   let isBarrier = 1;
439   let hasCtrlDep = 1;
440   let mayLoad = 1;
441   let mayStore = 1;
442 }
443
444 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "S_WAITCNT $simm16",
445   []
446 >;
447 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
448 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
449 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
450
451 let Uses = [EXEC] in {
452   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "S_SENDMSG $simm16",
453       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
454   > {
455     let DisableEncoding = "$m0";
456   }
457 } // End Uses = [EXEC]
458
459 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
460 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
461 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
462 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
463 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
464 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
465 } // End hasSideEffects
466
467 //===----------------------------------------------------------------------===//
468 // VOPC Instructions
469 //===----------------------------------------------------------------------===//
470
471 let isCompare = 1 in {
472
473 defm V_CMP_F_F32 : VOPC_F32 <vopc<0x0>, "V_CMP_F_F32">;
474 defm V_CMP_LT_F32 : VOPC_F32 <vopc<0x1>, "V_CMP_LT_F32", COND_OLT>;
475 defm V_CMP_EQ_F32 : VOPC_F32 <vopc<0x2>, "V_CMP_EQ_F32", COND_OEQ>;
476 defm V_CMP_LE_F32 : VOPC_F32 <vopc<0x3>, "V_CMP_LE_F32", COND_OLE>;
477 defm V_CMP_GT_F32 : VOPC_F32 <vopc<0x4>, "V_CMP_GT_F32", COND_OGT>;
478 defm V_CMP_LG_F32 : VOPC_F32 <vopc<0x5>, "V_CMP_LG_F32">;
479 defm V_CMP_GE_F32 : VOPC_F32 <vopc<0x6>, "V_CMP_GE_F32", COND_OGE>;
480 defm V_CMP_O_F32 : VOPC_F32 <vopc<0x7>, "V_CMP_O_F32", COND_O>;
481 defm V_CMP_U_F32 : VOPC_F32 <vopc<0x8>, "V_CMP_U_F32", COND_UO>;
482 defm V_CMP_NGE_F32 : VOPC_F32 <vopc<0x9>, "V_CMP_NGE_F32">;
483 defm V_CMP_NLG_F32 : VOPC_F32 <vopc<0xa>, "V_CMP_NLG_F32">;
484 defm V_CMP_NGT_F32 : VOPC_F32 <vopc<0xb>, "V_CMP_NGT_F32">;
485 defm V_CMP_NLE_F32 : VOPC_F32 <vopc<0xc>, "V_CMP_NLE_F32">;
486 defm V_CMP_NEQ_F32 : VOPC_F32 <vopc<0xd>, "V_CMP_NEQ_F32", COND_UNE>;
487 defm V_CMP_NLT_F32 : VOPC_F32 <vopc<0xe>, "V_CMP_NLT_F32">;
488 defm V_CMP_TRU_F32 : VOPC_F32 <vopc<0xf>, "V_CMP_TRU_F32">;
489
490 let hasSideEffects = 1 in {
491
492 defm V_CMPX_F_F32 : VOPCX_F32 <vopc<0x10>, "V_CMPX_F_F32">;
493 defm V_CMPX_LT_F32 : VOPCX_F32 <vopc<0x11>, "V_CMPX_LT_F32">;
494 defm V_CMPX_EQ_F32 : VOPCX_F32 <vopc<0x12>, "V_CMPX_EQ_F32">;
495 defm V_CMPX_LE_F32 : VOPCX_F32 <vopc<0x13>, "V_CMPX_LE_F32">;
496 defm V_CMPX_GT_F32 : VOPCX_F32 <vopc<0x14>, "V_CMPX_GT_F32">;
497 defm V_CMPX_LG_F32 : VOPCX_F32 <vopc<0x15>, "V_CMPX_LG_F32">;
498 defm V_CMPX_GE_F32 : VOPCX_F32 <vopc<0x16>, "V_CMPX_GE_F32">;
499 defm V_CMPX_O_F32 : VOPCX_F32 <vopc<0x17>, "V_CMPX_O_F32">;
500 defm V_CMPX_U_F32 : VOPCX_F32 <vopc<0x18>, "V_CMPX_U_F32">;
501 defm V_CMPX_NGE_F32 : VOPCX_F32 <vopc<0x19>, "V_CMPX_NGE_F32">;
502 defm V_CMPX_NLG_F32 : VOPCX_F32 <vopc<0x1a>, "V_CMPX_NLG_F32">;
503 defm V_CMPX_NGT_F32 : VOPCX_F32 <vopc<0x1b>, "V_CMPX_NGT_F32">;
504 defm V_CMPX_NLE_F32 : VOPCX_F32 <vopc<0x1c>, "V_CMPX_NLE_F32">;
505 defm V_CMPX_NEQ_F32 : VOPCX_F32 <vopc<0x1d>, "V_CMPX_NEQ_F32">;
506 defm V_CMPX_NLT_F32 : VOPCX_F32 <vopc<0x1e>, "V_CMPX_NLT_F32">;
507 defm V_CMPX_TRU_F32 : VOPCX_F32 <vopc<0x1f>, "V_CMPX_TRU_F32">;
508
509 } // End hasSideEffects = 1
510
511 defm V_CMP_F_F64 : VOPC_F64 <vopc<0x20>, "V_CMP_F_F64">;
512 defm V_CMP_LT_F64 : VOPC_F64 <vopc<0x21>, "V_CMP_LT_F64", COND_OLT>;
513 defm V_CMP_EQ_F64 : VOPC_F64 <vopc<0x22>, "V_CMP_EQ_F64", COND_OEQ>;
514 defm V_CMP_LE_F64 : VOPC_F64 <vopc<0x23>, "V_CMP_LE_F64", COND_OLE>;
515 defm V_CMP_GT_F64 : VOPC_F64 <vopc<0x24>, "V_CMP_GT_F64", COND_OGT>;
516 defm V_CMP_LG_F64 : VOPC_F64 <vopc<0x25>, "V_CMP_LG_F64">;
517 defm V_CMP_GE_F64 : VOPC_F64 <vopc<0x26>, "V_CMP_GE_F64", COND_OGE>;
518 defm V_CMP_O_F64 : VOPC_F64 <vopc<0x27>, "V_CMP_O_F64", COND_O>;
519 defm V_CMP_U_F64 : VOPC_F64 <vopc<0x28>, "V_CMP_U_F64", COND_UO>;
520 defm V_CMP_NGE_F64 : VOPC_F64 <vopc<0x29>, "V_CMP_NGE_F64">;
521 defm V_CMP_NLG_F64 : VOPC_F64 <vopc<0x2a>, "V_CMP_NLG_F64">;
522 defm V_CMP_NGT_F64 : VOPC_F64 <vopc<0x2b>, "V_CMP_NGT_F64">;
523 defm V_CMP_NLE_F64 : VOPC_F64 <vopc<0x2c>, "V_CMP_NLE_F64">;
524 defm V_CMP_NEQ_F64 : VOPC_F64 <vopc<0x2d>, "V_CMP_NEQ_F64", COND_UNE>;
525 defm V_CMP_NLT_F64 : VOPC_F64 <vopc<0x2e>, "V_CMP_NLT_F64">;
526 defm V_CMP_TRU_F64 : VOPC_F64 <vopc<0x2f>, "V_CMP_TRU_F64">;
527
528 let hasSideEffects = 1 in {
529
530 defm V_CMPX_F_F64 : VOPCX_F64 <vopc<0x30>, "V_CMPX_F_F64">;
531 defm V_CMPX_LT_F64 : VOPCX_F64 <vopc<0x31>, "V_CMPX_LT_F64">;
532 defm V_CMPX_EQ_F64 : VOPCX_F64 <vopc<0x32>, "V_CMPX_EQ_F64">;
533 defm V_CMPX_LE_F64 : VOPCX_F64 <vopc<0x33>, "V_CMPX_LE_F64">;
534 defm V_CMPX_GT_F64 : VOPCX_F64 <vopc<0x34>, "V_CMPX_GT_F64">;
535 defm V_CMPX_LG_F64 : VOPCX_F64 <vopc<0x35>, "V_CMPX_LG_F64">;
536 defm V_CMPX_GE_F64 : VOPCX_F64 <vopc<0x36>, "V_CMPX_GE_F64">;
537 defm V_CMPX_O_F64 : VOPCX_F64 <vopc<0x37>, "V_CMPX_O_F64">;
538 defm V_CMPX_U_F64 : VOPCX_F64 <vopc<0x38>, "V_CMPX_U_F64">;
539 defm V_CMPX_NGE_F64 : VOPCX_F64 <vopc<0x39>, "V_CMPX_NGE_F64">;
540 defm V_CMPX_NLG_F64 : VOPCX_F64 <vopc<0x3a>, "V_CMPX_NLG_F64">;
541 defm V_CMPX_NGT_F64 : VOPCX_F64 <vopc<0x3b>, "V_CMPX_NGT_F64">;
542 defm V_CMPX_NLE_F64 : VOPCX_F64 <vopc<0x3c>, "V_CMPX_NLE_F64">;
543 defm V_CMPX_NEQ_F64 : VOPCX_F64 <vopc<0x3d>, "V_CMPX_NEQ_F64">;
544 defm V_CMPX_NLT_F64 : VOPCX_F64 <vopc<0x3e>, "V_CMPX_NLT_F64">;
545 defm V_CMPX_TRU_F64 : VOPCX_F64 <vopc<0x3f>, "V_CMPX_TRU_F64">;
546
547 } // End hasSideEffects = 1
548
549 defm V_CMPS_F_F32 : VOPC_F32 <vopc<0x40>, "V_CMPS_F_F32">;
550 defm V_CMPS_LT_F32 : VOPC_F32 <vopc<0x41>, "V_CMPS_LT_F32">;
551 defm V_CMPS_EQ_F32 : VOPC_F32 <vopc<0x42>, "V_CMPS_EQ_F32">;
552 defm V_CMPS_LE_F32 : VOPC_F32 <vopc<0x43>, "V_CMPS_LE_F32">;
553 defm V_CMPS_GT_F32 : VOPC_F32 <vopc<0x44>, "V_CMPS_GT_F32">;
554 defm V_CMPS_LG_F32 : VOPC_F32 <vopc<0x45>, "V_CMPS_LG_F32">;
555 defm V_CMPS_GE_F32 : VOPC_F32 <vopc<0x46>, "V_CMPS_GE_F32">;
556 defm V_CMPS_O_F32 : VOPC_F32 <vopc<0x47>, "V_CMPS_O_F32">;
557 defm V_CMPS_U_F32 : VOPC_F32 <vopc<0x48>, "V_CMPS_U_F32">;
558 defm V_CMPS_NGE_F32 : VOPC_F32 <vopc<0x49>, "V_CMPS_NGE_F32">;
559 defm V_CMPS_NLG_F32 : VOPC_F32 <vopc<0x4a>, "V_CMPS_NLG_F32">;
560 defm V_CMPS_NGT_F32 : VOPC_F32 <vopc<0x4b>, "V_CMPS_NGT_F32">;
561 defm V_CMPS_NLE_F32 : VOPC_F32 <vopc<0x4c>, "V_CMPS_NLE_F32">;
562 defm V_CMPS_NEQ_F32 : VOPC_F32 <vopc<0x4d>, "V_CMPS_NEQ_F32">;
563 defm V_CMPS_NLT_F32 : VOPC_F32 <vopc<0x4e>, "V_CMPS_NLT_F32">;
564 defm V_CMPS_TRU_F32 : VOPC_F32 <vopc<0x4f>, "V_CMPS_TRU_F32">;
565
566 let hasSideEffects = 1 in {
567
568 defm V_CMPSX_F_F32 : VOPCX_F32 <vopc<0x50>, "V_CMPSX_F_F32">;
569 defm V_CMPSX_LT_F32 : VOPCX_F32 <vopc<0x51>, "V_CMPSX_LT_F32">;
570 defm V_CMPSX_EQ_F32 : VOPCX_F32 <vopc<0x52>, "V_CMPSX_EQ_F32">;
571 defm V_CMPSX_LE_F32 : VOPCX_F32 <vopc<0x53>, "V_CMPSX_LE_F32">;
572 defm V_CMPSX_GT_F32 : VOPCX_F32 <vopc<0x54>, "V_CMPSX_GT_F32">;
573 defm V_CMPSX_LG_F32 : VOPCX_F32 <vopc<0x55>, "V_CMPSX_LG_F32">;
574 defm V_CMPSX_GE_F32 : VOPCX_F32 <vopc<0x56>, "V_CMPSX_GE_F32">;
575 defm V_CMPSX_O_F32 : VOPCX_F32 <vopc<0x57>, "V_CMPSX_O_F32">;
576 defm V_CMPSX_U_F32 : VOPCX_F32 <vopc<0x58>, "V_CMPSX_U_F32">;
577 defm V_CMPSX_NGE_F32 : VOPCX_F32 <vopc<0x59>, "V_CMPSX_NGE_F32">;
578 defm V_CMPSX_NLG_F32 : VOPCX_F32 <vopc<0x5a>, "V_CMPSX_NLG_F32">;
579 defm V_CMPSX_NGT_F32 : VOPCX_F32 <vopc<0x5b>, "V_CMPSX_NGT_F32">;
580 defm V_CMPSX_NLE_F32 : VOPCX_F32 <vopc<0x5c>, "V_CMPSX_NLE_F32">;
581 defm V_CMPSX_NEQ_F32 : VOPCX_F32 <vopc<0x5d>, "V_CMPSX_NEQ_F32">;
582 defm V_CMPSX_NLT_F32 : VOPCX_F32 <vopc<0x5e>, "V_CMPSX_NLT_F32">;
583 defm V_CMPSX_TRU_F32 : VOPCX_F32 <vopc<0x5f>, "V_CMPSX_TRU_F32">;
584
585 } // End hasSideEffects = 1
586
587 defm V_CMPS_F_F64 : VOPC_F64 <vopc<0x60>, "V_CMPS_F_F64">;
588 defm V_CMPS_LT_F64 : VOPC_F64 <vopc<0x61>, "V_CMPS_LT_F64">;
589 defm V_CMPS_EQ_F64 : VOPC_F64 <vopc<0x62>, "V_CMPS_EQ_F64">;
590 defm V_CMPS_LE_F64 : VOPC_F64 <vopc<0x63>, "V_CMPS_LE_F64">;
591 defm V_CMPS_GT_F64 : VOPC_F64 <vopc<0x64>, "V_CMPS_GT_F64">;
592 defm V_CMPS_LG_F64 : VOPC_F64 <vopc<0x65>, "V_CMPS_LG_F64">;
593 defm V_CMPS_GE_F64 : VOPC_F64 <vopc<0x66>, "V_CMPS_GE_F64">;
594 defm V_CMPS_O_F64 : VOPC_F64 <vopc<0x67>, "V_CMPS_O_F64">;
595 defm V_CMPS_U_F64 : VOPC_F64 <vopc<0x68>, "V_CMPS_U_F64">;
596 defm V_CMPS_NGE_F64 : VOPC_F64 <vopc<0x69>, "V_CMPS_NGE_F64">;
597 defm V_CMPS_NLG_F64 : VOPC_F64 <vopc<0x6a>, "V_CMPS_NLG_F64">;
598 defm V_CMPS_NGT_F64 : VOPC_F64 <vopc<0x6b>, "V_CMPS_NGT_F64">;
599 defm V_CMPS_NLE_F64 : VOPC_F64 <vopc<0x6c>, "V_CMPS_NLE_F64">;
600 defm V_CMPS_NEQ_F64 : VOPC_F64 <vopc<0x6d>, "V_CMPS_NEQ_F64">;
601 defm V_CMPS_NLT_F64 : VOPC_F64 <vopc<0x6e>, "V_CMPS_NLT_F64">;
602 defm V_CMPS_TRU_F64 : VOPC_F64 <vopc<0x6f>, "V_CMPS_TRU_F64">;
603
604 let hasSideEffects = 1, Defs = [EXEC] in {
605
606 defm V_CMPSX_F_F64 : VOPC_F64 <vopc<0x70>, "V_CMPSX_F_F64">;
607 defm V_CMPSX_LT_F64 : VOPC_F64 <vopc<0x71>, "V_CMPSX_LT_F64">;
608 defm V_CMPSX_EQ_F64 : VOPC_F64 <vopc<0x72>, "V_CMPSX_EQ_F64">;
609 defm V_CMPSX_LE_F64 : VOPC_F64 <vopc<0x73>, "V_CMPSX_LE_F64">;
610 defm V_CMPSX_GT_F64 : VOPC_F64 <vopc<0x74>, "V_CMPSX_GT_F64">;
611 defm V_CMPSX_LG_F64 : VOPC_F64 <vopc<0x75>, "V_CMPSX_LG_F64">;
612 defm V_CMPSX_GE_F64 : VOPC_F64 <vopc<0x76>, "V_CMPSX_GE_F64">;
613 defm V_CMPSX_O_F64 : VOPC_F64 <vopc<0x77>, "V_CMPSX_O_F64">;
614 defm V_CMPSX_U_F64 : VOPC_F64 <vopc<0x78>, "V_CMPSX_U_F64">;
615 defm V_CMPSX_NGE_F64 : VOPC_F64 <vopc<0x79>, "V_CMPSX_NGE_F64">;
616 defm V_CMPSX_NLG_F64 : VOPC_F64 <vopc<0x7a>, "V_CMPSX_NLG_F64">;
617 defm V_CMPSX_NGT_F64 : VOPC_F64 <vopc<0x7b>, "V_CMPSX_NGT_F64">;
618 defm V_CMPSX_NLE_F64 : VOPC_F64 <vopc<0x7c>, "V_CMPSX_NLE_F64">;
619 defm V_CMPSX_NEQ_F64 : VOPC_F64 <vopc<0x7d>, "V_CMPSX_NEQ_F64">;
620 defm V_CMPSX_NLT_F64 : VOPC_F64 <vopc<0x7e>, "V_CMPSX_NLT_F64">;
621 defm V_CMPSX_TRU_F64 : VOPC_F64 <vopc<0x7f>, "V_CMPSX_TRU_F64">;
622
623 } // End hasSideEffects = 1, Defs = [EXEC]
624
625 defm V_CMP_F_I32 : VOPC_I32 <vopc<0x80>, "V_CMP_F_I32">;
626 defm V_CMP_LT_I32 : VOPC_I32 <vopc<0x81>, "V_CMP_LT_I32", COND_SLT>;
627 defm V_CMP_EQ_I32 : VOPC_I32 <vopc<0x82>, "V_CMP_EQ_I32", COND_EQ>;
628 defm V_CMP_LE_I32 : VOPC_I32 <vopc<0x83>, "V_CMP_LE_I32", COND_SLE>;
629 defm V_CMP_GT_I32 : VOPC_I32 <vopc<0x84>, "V_CMP_GT_I32", COND_SGT>;
630 defm V_CMP_NE_I32 : VOPC_I32 <vopc<0x85>, "V_CMP_NE_I32", COND_NE>;
631 defm V_CMP_GE_I32 : VOPC_I32 <vopc<0x86>, "V_CMP_GE_I32", COND_SGE>;
632 defm V_CMP_T_I32 : VOPC_I32 <vopc<0x87>, "V_CMP_T_I32">;
633
634 let hasSideEffects = 1 in {
635
636 defm V_CMPX_F_I32 : VOPCX_I32 <vopc<0x90>, "V_CMPX_F_I32">;
637 defm V_CMPX_LT_I32 : VOPCX_I32 <vopc<0x91>, "V_CMPX_LT_I32">;
638 defm V_CMPX_EQ_I32 : VOPCX_I32 <vopc<0x92>, "V_CMPX_EQ_I32">;
639 defm V_CMPX_LE_I32 : VOPCX_I32 <vopc<0x93>, "V_CMPX_LE_I32">;
640 defm V_CMPX_GT_I32 : VOPCX_I32 <vopc<0x94>, "V_CMPX_GT_I32">;
641 defm V_CMPX_NE_I32 : VOPCX_I32 <vopc<0x95>, "V_CMPX_NE_I32">;
642 defm V_CMPX_GE_I32 : VOPCX_I32 <vopc<0x96>, "V_CMPX_GE_I32">;
643 defm V_CMPX_T_I32 : VOPCX_I32 <vopc<0x97>, "V_CMPX_T_I32">;
644
645 } // End hasSideEffects = 1
646
647 defm V_CMP_F_I64 : VOPC_I64 <vopc<0xa0>, "V_CMP_F_I64">;
648 defm V_CMP_LT_I64 : VOPC_I64 <vopc<0xa1>, "V_CMP_LT_I64", COND_SLT>;
649 defm V_CMP_EQ_I64 : VOPC_I64 <vopc<0xa2>, "V_CMP_EQ_I64", COND_EQ>;
650 defm V_CMP_LE_I64 : VOPC_I64 <vopc<0xa3>, "V_CMP_LE_I64", COND_SLE>;
651 defm V_CMP_GT_I64 : VOPC_I64 <vopc<0xa4>, "V_CMP_GT_I64", COND_SGT>;
652 defm V_CMP_NE_I64 : VOPC_I64 <vopc<0xa5>, "V_CMP_NE_I64", COND_NE>;
653 defm V_CMP_GE_I64 : VOPC_I64 <vopc<0xa6>, "V_CMP_GE_I64", COND_SGE>;
654 defm V_CMP_T_I64 : VOPC_I64 <vopc<0xa7>, "V_CMP_T_I64">;
655
656 let hasSideEffects = 1 in {
657
658 defm V_CMPX_F_I64 : VOPCX_I64 <vopc<0xb0>, "V_CMPX_F_I64">;
659 defm V_CMPX_LT_I64 : VOPCX_I64 <vopc<0xb1>, "V_CMPX_LT_I64">;
660 defm V_CMPX_EQ_I64 : VOPCX_I64 <vopc<0xb2>, "V_CMPX_EQ_I64">;
661 defm V_CMPX_LE_I64 : VOPCX_I64 <vopc<0xb3>, "V_CMPX_LE_I64">;
662 defm V_CMPX_GT_I64 : VOPCX_I64 <vopc<0xb4>, "V_CMPX_GT_I64">;
663 defm V_CMPX_NE_I64 : VOPCX_I64 <vopc<0xb5>, "V_CMPX_NE_I64">;
664 defm V_CMPX_GE_I64 : VOPCX_I64 <vopc<0xb6>, "V_CMPX_GE_I64">;
665 defm V_CMPX_T_I64 : VOPCX_I64 <vopc<0xb7>, "V_CMPX_T_I64">;
666
667 } // End hasSideEffects = 1
668
669 defm V_CMP_F_U32 : VOPC_I32 <vopc<0xc0>, "V_CMP_F_U32">;
670 defm V_CMP_LT_U32 : VOPC_I32 <vopc<0xc1>, "V_CMP_LT_U32", COND_ULT>;
671 defm V_CMP_EQ_U32 : VOPC_I32 <vopc<0xc2>, "V_CMP_EQ_U32", COND_EQ>;
672 defm V_CMP_LE_U32 : VOPC_I32 <vopc<0xc3>, "V_CMP_LE_U32", COND_ULE>;
673 defm V_CMP_GT_U32 : VOPC_I32 <vopc<0xc4>, "V_CMP_GT_U32", COND_UGT>;
674 defm V_CMP_NE_U32 : VOPC_I32 <vopc<0xc5>, "V_CMP_NE_U32", COND_NE>;
675 defm V_CMP_GE_U32 : VOPC_I32 <vopc<0xc6>, "V_CMP_GE_U32", COND_UGE>;
676 defm V_CMP_T_U32 : VOPC_I32 <vopc<0xc7>, "V_CMP_T_U32">;
677
678 let hasSideEffects = 1 in {
679
680 defm V_CMPX_F_U32 : VOPCX_I32 <vopc<0xd0>, "V_CMPX_F_U32">;
681 defm V_CMPX_LT_U32 : VOPCX_I32 <vopc<0xd1>, "V_CMPX_LT_U32">;
682 defm V_CMPX_EQ_U32 : VOPCX_I32 <vopc<0xd2>, "V_CMPX_EQ_U32">;
683 defm V_CMPX_LE_U32 : VOPCX_I32 <vopc<0xd3>, "V_CMPX_LE_U32">;
684 defm V_CMPX_GT_U32 : VOPCX_I32 <vopc<0xd4>, "V_CMPX_GT_U32">;
685 defm V_CMPX_NE_U32 : VOPCX_I32 <vopc<0xd5>, "V_CMPX_NE_U32">;
686 defm V_CMPX_GE_U32 : VOPCX_I32 <vopc<0xd6>, "V_CMPX_GE_U32">;
687 defm V_CMPX_T_U32 : VOPCX_I32 <vopc<0xd7>, "V_CMPX_T_U32">;
688
689 } // End hasSideEffects = 1
690
691 defm V_CMP_F_U64 : VOPC_I64 <vopc<0xe0>, "V_CMP_F_U64">;
692 defm V_CMP_LT_U64 : VOPC_I64 <vopc<0xe1>, "V_CMP_LT_U64", COND_ULT>;
693 defm V_CMP_EQ_U64 : VOPC_I64 <vopc<0xe2>, "V_CMP_EQ_U64", COND_EQ>;
694 defm V_CMP_LE_U64 : VOPC_I64 <vopc<0xe3>, "V_CMP_LE_U64", COND_ULE>;
695 defm V_CMP_GT_U64 : VOPC_I64 <vopc<0xe4>, "V_CMP_GT_U64", COND_UGT>;
696 defm V_CMP_NE_U64 : VOPC_I64 <vopc<0xe5>, "V_CMP_NE_U64", COND_NE>;
697 defm V_CMP_GE_U64 : VOPC_I64 <vopc<0xe6>, "V_CMP_GE_U64", COND_UGE>;
698 defm V_CMP_T_U64 : VOPC_I64 <vopc<0xe7>, "V_CMP_T_U64">;
699
700 let hasSideEffects = 1 in {
701
702 defm V_CMPX_F_U64 : VOPCX_I64 <vopc<0xf0>, "V_CMPX_F_U64">;
703 defm V_CMPX_LT_U64 : VOPCX_I64 <vopc<0xf1>, "V_CMPX_LT_U64">;
704 defm V_CMPX_EQ_U64 : VOPCX_I64 <vopc<0xf2>, "V_CMPX_EQ_U64">;
705 defm V_CMPX_LE_U64 : VOPCX_I64 <vopc<0xf3>, "V_CMPX_LE_U64">;
706 defm V_CMPX_GT_U64 : VOPCX_I64 <vopc<0xf4>, "V_CMPX_GT_U64">;
707 defm V_CMPX_NE_U64 : VOPCX_I64 <vopc<0xf5>, "V_CMPX_NE_U64">;
708 defm V_CMPX_GE_U64 : VOPCX_I64 <vopc<0xf6>, "V_CMPX_GE_U64">;
709 defm V_CMPX_T_U64 : VOPCX_I64 <vopc<0xf7>, "V_CMPX_T_U64">;
710
711 } // End hasSideEffects = 1
712
713 defm V_CMP_CLASS_F32 : VOPC_F32 <vopc<0x88>, "V_CMP_CLASS_F32">;
714
715 let hasSideEffects = 1 in {
716 defm V_CMPX_CLASS_F32 : VOPCX_F32 <vopc<0x98>, "V_CMPX_CLASS_F32">;
717 } // End hasSideEffects = 1
718
719 defm V_CMP_CLASS_F64 : VOPC_F64 <vopc<0xa8>, "V_CMP_CLASS_F64">;
720
721 let hasSideEffects = 1 in {
722 defm V_CMPX_CLASS_F64 : VOPCX_F64 <vopc<0xb8>, "V_CMPX_CLASS_F64">;
723 } // End hasSideEffects = 1
724
725 } // End isCompare = 1
726
727 //===----------------------------------------------------------------------===//
728 // DS Instructions
729 //===----------------------------------------------------------------------===//
730
731
732 def DS_ADD_U32 : DS_1A1D_NORET <0x0, "DS_ADD_U32", VReg_32>;
733 def DS_SUB_U32 : DS_1A1D_NORET <0x1, "DS_SUB_U32", VReg_32>;
734 def DS_RSUB_U32 : DS_1A1D_NORET <0x2, "DS_RSUB_U32", VReg_32>;
735 def DS_INC_U32 : DS_1A1D_NORET <0x3, "DS_INC_U32", VReg_32>;
736 def DS_DEC_U32 : DS_1A1D_NORET <0x4, "DS_DEC_U32", VReg_32>;
737 def DS_MIN_I32 : DS_1A1D_NORET <0x5, "DS_MIN_I32", VReg_32>;
738 def DS_MAX_I32 : DS_1A1D_NORET <0x6, "DS_MAX_I32", VReg_32>;
739 def DS_MIN_U32 : DS_1A1D_NORET <0x7, "DS_MIN_U32", VReg_32>;
740 def DS_MAX_U32 : DS_1A1D_NORET <0x8, "DS_MAX_U32", VReg_32>;
741 def DS_AND_B32 : DS_1A1D_NORET <0x9, "DS_AND_B32", VReg_32>;
742 def DS_OR_B32 : DS_1A1D_NORET <0xa, "DS_OR_B32", VReg_32>;
743 def DS_XOR_B32 : DS_1A1D_NORET <0xb, "DS_XOR_B32", VReg_32>;
744 def DS_MSKOR_B32 : DS_1A1D_NORET <0xc, "DS_MSKOR_B32", VReg_32>;
745 def DS_CMPST_B32 : DS_1A2D_NORET <0x10, "DS_CMPST_B32", VReg_32>;
746 def DS_CMPST_F32 : DS_1A2D_NORET <0x11, "DS_CMPST_F32", VReg_32>;
747 def DS_MIN_F32 : DS_1A1D_NORET <0x12, "DS_MIN_F32", VReg_32>;
748 def DS_MAX_F32 : DS_1A1D_NORET <0x13, "DS_MAX_F32", VReg_32>;
749
750 def DS_ADD_RTN_U32 : DS_1A1D_RET <0x20, "DS_ADD_RTN_U32", VReg_32, "DS_ADD_U32">;
751 def DS_SUB_RTN_U32 : DS_1A1D_RET <0x21, "DS_SUB_RTN_U32", VReg_32, "DS_SUB_U32">;
752 def DS_RSUB_RTN_U32 : DS_1A1D_RET <0x22, "DS_RSUB_RTN_U32", VReg_32, "DS_RSUB_U32">;
753 def DS_INC_RTN_U32 : DS_1A1D_RET <0x23, "DS_INC_RTN_U32", VReg_32, "DS_INC_U32">;
754 def DS_DEC_RTN_U32 : DS_1A1D_RET <0x24, "DS_DEC_RTN_U32", VReg_32, "DS_DEC_U32">;
755 def DS_MIN_RTN_I32 : DS_1A1D_RET <0x25, "DS_MIN_RTN_I32", VReg_32, "DS_MIN_I32">;
756 def DS_MAX_RTN_I32 : DS_1A1D_RET <0x26, "DS_MAX_RTN_I32", VReg_32, "DS_MAX_I32">;
757 def DS_MIN_RTN_U32 : DS_1A1D_RET <0x27, "DS_MIN_RTN_U32", VReg_32, "DS_MIN_U32">;
758 def DS_MAX_RTN_U32 : DS_1A1D_RET <0x28, "DS_MAX_RTN_U32", VReg_32, "DS_MAX_U32">;
759 def DS_AND_RTN_B32 : DS_1A1D_RET <0x29, "DS_AND_RTN_B32", VReg_32, "DS_AND_B32">;
760 def DS_OR_RTN_B32 : DS_1A1D_RET <0x2a, "DS_OR_RTN_B32", VReg_32, "DS_OR_B32">;
761 def DS_XOR_RTN_B32 : DS_1A1D_RET <0x2b, "DS_XOR_RTN_B32", VReg_32, "DS_XOR_B32">;
762 def DS_MSKOR_RTN_B32 : DS_1A1D_RET <0x2c, "DS_MSKOR_RTN_B32", VReg_32, "DS_MSKOR_B32">;
763 def DS_WRXCHG_RTN_B32 : DS_1A1D_RET <0x2d, "DS_WRXCHG_RTN_B32", VReg_32>;
764 //def DS_WRXCHG2_RTN_B32 : DS_2A0D_RET <0x2e, "DS_WRXCHG2_RTN_B32", VReg_32, "DS_WRXCHG2_B32">;
765 //def DS_WRXCHG2ST64_RTN_B32 : DS_2A0D_RET <0x2f, "DS_WRXCHG2_RTN_B32", VReg_32, "DS_WRXCHG2ST64_B32">;
766 def DS_CMPST_RTN_B32 : DS_1A2D_RET <0x30, "DS_CMPST_RTN_B32", VReg_32, "DS_CMPST_B32">;
767 def DS_CMPST_RTN_F32 : DS_1A2D_RET <0x31, "DS_CMPST_RTN_F32", VReg_32, "DS_CMPST_F32">;
768 def DS_MIN_RTN_F32 : DS_1A1D_RET <0x32, "DS_MIN_RTN_F32", VReg_32, "DS_MIN_F32">;
769 def DS_MAX_RTN_F32 : DS_1A1D_RET <0x33, "DS_MAX_RTN_F32", VReg_32, "DS_MAX_F32">;
770
771 let SubtargetPredicate = isCI in {
772 def DS_WRAP_RTN_F32 : DS_1A1D_RET <0x34, "DS_WRAP_RTN_F32", VReg_32, "DS_WRAP_F32">;
773 } // End isCI
774
775
776 def DS_ADD_U64 : DS_1A1D_NORET <0x40, "DS_ADD_U64", VReg_64>;
777 def DS_SUB_U64 : DS_1A1D_NORET <0x41, "DS_SUB_U64", VReg_64>;
778 def DS_RSUB_U64 : DS_1A1D_NORET <0x42, "DS_RSUB_U64", VReg_64>;
779 def DS_INC_U64 : DS_1A1D_NORET <0x43, "DS_INC_U64", VReg_64>;
780 def DS_DEC_U64 : DS_1A1D_NORET <0x44, "DS_DEC_U64", VReg_64>;
781 def DS_MIN_I64 : DS_1A1D_NORET <0x45, "DS_MIN_I64", VReg_64>;
782 def DS_MAX_I64 : DS_1A1D_NORET <0x46, "DS_MAX_I64", VReg_64>;
783 def DS_MIN_U64 : DS_1A1D_NORET <0x47, "DS_MIN_U64", VReg_64>;
784 def DS_MAX_U64 : DS_1A1D_NORET <0x48, "DS_MAX_U64", VReg_64>;
785 def DS_AND_B64 : DS_1A1D_NORET <0x49, "DS_AND_B64", VReg_64>;
786 def DS_OR_B64 : DS_1A1D_NORET <0x4a, "DS_OR_B64", VReg_64>;
787 def DS_XOR_B64 : DS_1A1D_NORET <0x4b, "DS_XOR_B64", VReg_64>;
788 def DS_MSKOR_B64 : DS_1A1D_NORET <0x4c, "DS_MSKOR_B64", VReg_64>;
789 def DS_CMPST_B64 : DS_1A2D_NORET <0x50, "DS_CMPST_B64", VReg_64>;
790 def DS_CMPST_F64 : DS_1A2D_NORET <0x51, "DS_CMPST_F64", VReg_64>;
791 def DS_MIN_F64 : DS_1A1D_NORET <0x52, "DS_MIN_F64", VReg_64>;
792 def DS_MAX_F64 : DS_1A1D_NORET <0x53, "DS_MAX_F64", VReg_64>;
793
794 def DS_ADD_RTN_U64 : DS_1A1D_RET <0x60, "DS_ADD_RTN_U64", VReg_64, "DS_ADD_U64">;
795 def DS_SUB_RTN_U64 : DS_1A1D_RET <0x61, "DS_SUB_RTN_U64", VReg_64, "DS_SUB_U64">;
796 def DS_RSUB_RTN_U64 : DS_1A1D_RET <0x62, "DS_RSUB_RTN_U64", VReg_64, "DS_RSUB_U64">;
797 def DS_INC_RTN_U64 : DS_1A1D_RET <0x63, "DS_INC_RTN_U64", VReg_64, "DS_INC_U64">;
798 def DS_DEC_RTN_U64 : DS_1A1D_RET <0x64, "DS_DEC_RTN_U64", VReg_64, "DS_DEC_U64">;
799 def DS_MIN_RTN_I64 : DS_1A1D_RET <0x65, "DS_MIN_RTN_I64", VReg_64, "DS_MIN_I64">;
800 def DS_MAX_RTN_I64 : DS_1A1D_RET <0x66, "DS_MAX_RTN_I64", VReg_64, "DS_MAX_I64">;
801 def DS_MIN_RTN_U64 : DS_1A1D_RET <0x67, "DS_MIN_RTN_U64", VReg_64, "DS_MIN_U64">;
802 def DS_MAX_RTN_U64 : DS_1A1D_RET <0x68, "DS_MAX_RTN_U64", VReg_64, "DS_MAX_U64">;
803 def DS_AND_RTN_B64 : DS_1A1D_RET <0x69, "DS_AND_RTN_B64", VReg_64, "DS_AND_B64">;
804 def DS_OR_RTN_B64 : DS_1A1D_RET <0x6a, "DS_OR_RTN_B64", VReg_64, "DS_OR_B64">;
805 def DS_XOR_RTN_B64 : DS_1A1D_RET <0x6b, "DS_XOR_RTN_B64", VReg_64, "DS_XOR_B64">;
806 def DS_MSKOR_RTN_B64 : DS_1A1D_RET <0x6c, "DS_MSKOR_RTN_B64", VReg_64, "DS_MSKOR_B64">;
807 def DS_WRXCHG_RTN_B64 : DS_1A1D_RET <0x6d, "DS_WRXCHG_RTN_B64", VReg_64, "DS_WRXCHG_B64">;
808 //def DS_WRXCHG2_RTN_B64 : DS_2A0D_RET <0x6e, "DS_WRXCHG2_RTN_B64", VReg_64, "DS_WRXCHG2_B64">;
809 //def DS_WRXCHG2ST64_RTN_B64 : DS_2A0D_RET <0x6f, "DS_WRXCHG2_RTN_B64", VReg_64, "DS_WRXCHG2ST64_B64">;
810 def DS_CMPST_RTN_B64 : DS_1A2D_RET <0x70, "DS_CMPST_RTN_B64", VReg_64, "DS_CMPST_B64">;
811 def DS_CMPST_RTN_F64 : DS_1A2D_RET <0x71, "DS_CMPST_RTN_F64", VReg_64, "DS_CMPST_F64">;
812 def DS_MIN_RTN_F64 : DS_1A1D_RET <0x72, "DS_MIN_F64", VReg_64, "DS_MIN_F64">;
813 def DS_MAX_RTN_F64 : DS_1A1D_RET <0x73, "DS_MAX_F64", VReg_64, "DS_MAX_F64">;
814
815 //let SubtargetPredicate = isCI in {
816 // DS_CONDXCHG32_RTN_B64
817 // DS_CONDXCHG32_RTN_B128
818 //} // End isCI
819
820 // TODO: _SRC2_* forms
821
822 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
823 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
824 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
825 def DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "DS_WRITE_B64", VReg_64>;
826
827 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
828 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
829 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
830 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
831 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
832 def DS_READ_B64 : DS_Load_Helper <0x00000076, "DS_READ_B64", VReg_64>;
833
834 // 2 forms.
835 def DS_WRITE2_B32 : DS_Store2_Helper <0x0000000E, "DS_WRITE2_B32", VReg_32>;
836 def DS_WRITE2ST64_B32 : DS_Store2_Helper <0x0000000F, "DS_WRITE2ST64_B32", VReg_32>;
837 def DS_WRITE2_B64 : DS_Store2_Helper <0x0000004E, "DS_WRITE2_B64", VReg_64>;
838 def DS_WRITE2ST64_B64 : DS_Store2_Helper <0x0000004F, "DS_WRITE2ST64_B64", VReg_64>;
839
840 def DS_READ2_B32 : DS_Load2_Helper <0x00000037, "DS_READ2_B32", VReg_64>;
841 def DS_READ2ST64_B32 : DS_Load2_Helper <0x00000038, "DS_READ2ST64_B32", VReg_64>;
842 def DS_READ2_B64 : DS_Load2_Helper <0x00000075, "DS_READ2_B64", VReg_128>;
843 def DS_READ2ST64_B64 : DS_Load2_Helper <0x00000076, "DS_READ2ST64_B64", VReg_128>;
844
845 //===----------------------------------------------------------------------===//
846 // MUBUF Instructions
847 //===----------------------------------------------------------------------===//
848
849 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
850 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
851 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
852 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
853 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
854 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
855 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
856 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
857 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <
858   0x00000008, "BUFFER_LOAD_UBYTE", VReg_32, i32, az_extloadi8_global
859 >;
860 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <
861   0x00000009, "BUFFER_LOAD_SBYTE", VReg_32, i32, sextloadi8_global
862 >;
863 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <
864   0x0000000a, "BUFFER_LOAD_USHORT", VReg_32, i32, az_extloadi16_global
865 >;
866 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <
867   0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32, i32, sextloadi16_global
868 >;
869 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <
870   0x0000000c, "BUFFER_LOAD_DWORD", VReg_32, i32, global_load
871 >;
872 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <
873   0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64, v2i32, global_load
874 >;
875 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <
876   0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128, v4i32, global_load
877 >;
878
879 defm BUFFER_STORE_BYTE : MUBUF_Store_Helper <
880   0x00000018, "BUFFER_STORE_BYTE", VReg_32, i32, truncstorei8_global
881 >;
882
883 defm BUFFER_STORE_SHORT : MUBUF_Store_Helper <
884   0x0000001a, "BUFFER_STORE_SHORT", VReg_32, i32, truncstorei16_global
885 >;
886
887 defm BUFFER_STORE_DWORD : MUBUF_Store_Helper <
888   0x0000001c, "BUFFER_STORE_DWORD", VReg_32, i32, global_store
889 >;
890
891 defm BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
892   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64, v2i32, global_store
893 >;
894
895 defm BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
896   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128, v4i32, global_store
897 >;
898 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
899 defm BUFFER_ATOMIC_SWAP : MUBUF_Atomic <
900   0x00000030, "BUFFER_ATOMIC_SWAP", VReg_32, i32, atomic_swap_global
901 >;
902 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
903 defm BUFFER_ATOMIC_ADD : MUBUF_Atomic <
904   0x00000032, "BUFFER_ATOMIC_ADD", VReg_32, i32, atomic_add_global
905 >;
906 defm BUFFER_ATOMIC_SUB : MUBUF_Atomic <
907   0x00000033, "BUFFER_ATOMIC_SUB", VReg_32, i32, atomic_sub_global
908 >;
909 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
910 defm BUFFER_ATOMIC_SMIN : MUBUF_Atomic <
911   0x00000035, "BUFFER_ATOMIC_SMIN", VReg_32, i32, atomic_min_global
912 >;
913 defm BUFFER_ATOMIC_UMIN : MUBUF_Atomic <
914   0x00000036, "BUFFER_ATOMIC_UMIN", VReg_32, i32, atomic_umin_global
915 >;
916 defm BUFFER_ATOMIC_SMAX : MUBUF_Atomic <
917   0x00000037, "BUFFER_ATOMIC_SMAX", VReg_32, i32, atomic_max_global
918 >;
919 defm BUFFER_ATOMIC_UMAX : MUBUF_Atomic <
920   0x00000038, "BUFFER_ATOMIC_UMAX", VReg_32, i32, atomic_umax_global
921 >;
922 defm BUFFER_ATOMIC_AND : MUBUF_Atomic <
923   0x00000039, "BUFFER_ATOMIC_AND", VReg_32, i32, atomic_and_global
924 >;
925 defm BUFFER_ATOMIC_OR : MUBUF_Atomic <
926   0x0000003a, "BUFFER_ATOMIC_OR", VReg_32, i32, atomic_or_global
927 >;
928 defm BUFFER_ATOMIC_XOR : MUBUF_Atomic <
929   0x0000003b, "BUFFER_ATOMIC_XOR", VReg_32, i32, atomic_xor_global
930 >;
931 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
932 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
933 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
934 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
935 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
936 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
937 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
938 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
939 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
940 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
941 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
942 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
943 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
944 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
945 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
946 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
947 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
948 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
949 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
950 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
951 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
952 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
953 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
954 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
955
956 //===----------------------------------------------------------------------===//
957 // MTBUF Instructions
958 //===----------------------------------------------------------------------===//
959
960 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
961 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
962 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
963 defm TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
964 defm TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "TBUFFER_STORE_FORMAT_X", VReg_32>;
965 defm TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "TBUFFER_STORE_FORMAT_XY", VReg_64>;
966 defm TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", VReg_128>;
967 defm TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", VReg_128>;
968
969 //===----------------------------------------------------------------------===//
970 // MIMG Instructions
971 //===----------------------------------------------------------------------===//
972
973 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
974 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
975 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
976 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
977 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
978 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
979 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
980 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
981 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
982 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
983 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "IMAGE_GET_RESINFO">;
984 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
985 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
986 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
987 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
988 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
989 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
990 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
991 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
992 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
993 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
994 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
995 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
996 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
997 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
998 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
999 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
1000 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
1001 defm IMAGE_SAMPLE           : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
1002 defm IMAGE_SAMPLE_CL        : MIMG_Sampler <0x00000021, "IMAGE_SAMPLE_CL">;
1003 defm IMAGE_SAMPLE_D         : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
1004 defm IMAGE_SAMPLE_D_CL      : MIMG_Sampler <0x00000023, "IMAGE_SAMPLE_D_CL">;
1005 defm IMAGE_SAMPLE_L         : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
1006 defm IMAGE_SAMPLE_B         : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
1007 defm IMAGE_SAMPLE_B_CL      : MIMG_Sampler <0x00000026, "IMAGE_SAMPLE_B_CL">;
1008 defm IMAGE_SAMPLE_LZ        : MIMG_Sampler <0x00000027, "IMAGE_SAMPLE_LZ">;
1009 defm IMAGE_SAMPLE_C         : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
1010 defm IMAGE_SAMPLE_C_CL      : MIMG_Sampler <0x00000029, "IMAGE_SAMPLE_C_CL">;
1011 defm IMAGE_SAMPLE_C_D       : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
1012 defm IMAGE_SAMPLE_C_D_CL    : MIMG_Sampler <0x0000002b, "IMAGE_SAMPLE_C_D_CL">;
1013 defm IMAGE_SAMPLE_C_L       : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
1014 defm IMAGE_SAMPLE_C_B       : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
1015 defm IMAGE_SAMPLE_C_B_CL    : MIMG_Sampler <0x0000002e, "IMAGE_SAMPLE_C_B_CL">;
1016 defm IMAGE_SAMPLE_C_LZ      : MIMG_Sampler <0x0000002f, "IMAGE_SAMPLE_C_LZ">;
1017 defm IMAGE_SAMPLE_O         : MIMG_Sampler <0x00000030, "IMAGE_SAMPLE_O">;
1018 defm IMAGE_SAMPLE_CL_O      : MIMG_Sampler <0x00000031, "IMAGE_SAMPLE_CL_O">;
1019 defm IMAGE_SAMPLE_D_O       : MIMG_Sampler <0x00000032, "IMAGE_SAMPLE_D_O">;
1020 defm IMAGE_SAMPLE_D_CL_O    : MIMG_Sampler <0x00000033, "IMAGE_SAMPLE_D_CL_O">;
1021 defm IMAGE_SAMPLE_L_O       : MIMG_Sampler <0x00000034, "IMAGE_SAMPLE_L_O">;
1022 defm IMAGE_SAMPLE_B_O       : MIMG_Sampler <0x00000035, "IMAGE_SAMPLE_B_O">;
1023 defm IMAGE_SAMPLE_B_CL_O    : MIMG_Sampler <0x00000036, "IMAGE_SAMPLE_B_CL_O">;
1024 defm IMAGE_SAMPLE_LZ_O      : MIMG_Sampler <0x00000037, "IMAGE_SAMPLE_LZ_O">;
1025 defm IMAGE_SAMPLE_C_O       : MIMG_Sampler <0x00000038, "IMAGE_SAMPLE_C_O">;
1026 defm IMAGE_SAMPLE_C_CL_O    : MIMG_Sampler <0x00000039, "IMAGE_SAMPLE_C_CL_O">;
1027 defm IMAGE_SAMPLE_C_D_O     : MIMG_Sampler <0x0000003a, "IMAGE_SAMPLE_C_D_O">;
1028 defm IMAGE_SAMPLE_C_D_CL_O  : MIMG_Sampler <0x0000003b, "IMAGE_SAMPLE_C_D_CL_O">;
1029 defm IMAGE_SAMPLE_C_L_O     : MIMG_Sampler <0x0000003c, "IMAGE_SAMPLE_C_L_O">;
1030 defm IMAGE_SAMPLE_C_B_O     : MIMG_Sampler <0x0000003d, "IMAGE_SAMPLE_C_B_O">;
1031 defm IMAGE_SAMPLE_C_B_CL_O  : MIMG_Sampler <0x0000003e, "IMAGE_SAMPLE_C_B_CL_O">;
1032 defm IMAGE_SAMPLE_C_LZ_O    : MIMG_Sampler <0x0000003f, "IMAGE_SAMPLE_C_LZ_O">;
1033 defm IMAGE_GATHER4          : MIMG_Gather <0x00000040, "IMAGE_GATHER4">;
1034 defm IMAGE_GATHER4_CL       : MIMG_Gather <0x00000041, "IMAGE_GATHER4_CL">;
1035 defm IMAGE_GATHER4_L        : MIMG_Gather <0x00000044, "IMAGE_GATHER4_L">;
1036 defm IMAGE_GATHER4_B        : MIMG_Gather <0x00000045, "IMAGE_GATHER4_B">;
1037 defm IMAGE_GATHER4_B_CL     : MIMG_Gather <0x00000046, "IMAGE_GATHER4_B_CL">;
1038 defm IMAGE_GATHER4_LZ       : MIMG_Gather <0x00000047, "IMAGE_GATHER4_LZ">;
1039 defm IMAGE_GATHER4_C        : MIMG_Gather <0x00000048, "IMAGE_GATHER4_C">;
1040 defm IMAGE_GATHER4_C_CL     : MIMG_Gather <0x00000049, "IMAGE_GATHER4_C_CL">;
1041 defm IMAGE_GATHER4_C_L      : MIMG_Gather <0x0000004c, "IMAGE_GATHER4_C_L">;
1042 defm IMAGE_GATHER4_C_B      : MIMG_Gather <0x0000004d, "IMAGE_GATHER4_C_B">;
1043 defm IMAGE_GATHER4_C_B_CL   : MIMG_Gather <0x0000004e, "IMAGE_GATHER4_C_B_CL">;
1044 defm IMAGE_GATHER4_C_LZ     : MIMG_Gather <0x0000004f, "IMAGE_GATHER4_C_LZ">;
1045 defm IMAGE_GATHER4_O        : MIMG_Gather <0x00000050, "IMAGE_GATHER4_O">;
1046 defm IMAGE_GATHER4_CL_O     : MIMG_Gather <0x00000051, "IMAGE_GATHER4_CL_O">;
1047 defm IMAGE_GATHER4_L_O      : MIMG_Gather <0x00000054, "IMAGE_GATHER4_L_O">;
1048 defm IMAGE_GATHER4_B_O      : MIMG_Gather <0x00000055, "IMAGE_GATHER4_B_O">;
1049 defm IMAGE_GATHER4_B_CL_O   : MIMG_Gather <0x00000056, "IMAGE_GATHER4_B_CL_O">;
1050 defm IMAGE_GATHER4_LZ_O     : MIMG_Gather <0x00000057, "IMAGE_GATHER4_LZ_O">;
1051 defm IMAGE_GATHER4_C_O      : MIMG_Gather <0x00000058, "IMAGE_GATHER4_C_O">;
1052 defm IMAGE_GATHER4_C_CL_O   : MIMG_Gather <0x00000059, "IMAGE_GATHER4_C_CL_O">;
1053 defm IMAGE_GATHER4_C_L_O    : MIMG_Gather <0x0000005c, "IMAGE_GATHER4_C_L_O">;
1054 defm IMAGE_GATHER4_C_B_O    : MIMG_Gather <0x0000005d, "IMAGE_GATHER4_C_B_O">;
1055 defm IMAGE_GATHER4_C_B_CL_O : MIMG_Gather <0x0000005e, "IMAGE_GATHER4_C_B_CL_O">;
1056 defm IMAGE_GATHER4_C_LZ_O   : MIMG_Gather <0x0000005f, "IMAGE_GATHER4_C_LZ_O">;
1057 defm IMAGE_GET_LOD          : MIMG_Sampler <0x00000060, "IMAGE_GET_LOD">;
1058 defm IMAGE_SAMPLE_CD        : MIMG_Sampler <0x00000068, "IMAGE_SAMPLE_CD">;
1059 defm IMAGE_SAMPLE_CD_CL     : MIMG_Sampler <0x00000069, "IMAGE_SAMPLE_CD_CL">;
1060 defm IMAGE_SAMPLE_C_CD      : MIMG_Sampler <0x0000006a, "IMAGE_SAMPLE_C_CD">;
1061 defm IMAGE_SAMPLE_C_CD_CL   : MIMG_Sampler <0x0000006b, "IMAGE_SAMPLE_C_CD_CL">;
1062 defm IMAGE_SAMPLE_CD_O      : MIMG_Sampler <0x0000006c, "IMAGE_SAMPLE_CD_O">;
1063 defm IMAGE_SAMPLE_CD_CL_O   : MIMG_Sampler <0x0000006d, "IMAGE_SAMPLE_CD_CL_O">;
1064 defm IMAGE_SAMPLE_C_CD_O    : MIMG_Sampler <0x0000006e, "IMAGE_SAMPLE_C_CD_O">;
1065 defm IMAGE_SAMPLE_C_CD_CL_O : MIMG_Sampler <0x0000006f, "IMAGE_SAMPLE_C_CD_CL_O">;
1066 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
1067 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
1068
1069 //===----------------------------------------------------------------------===//
1070 // Flat Instructions
1071 //===----------------------------------------------------------------------===//
1072
1073 let Predicates = [HasFlatAddressSpace] in {
1074 def FLAT_LOAD_UBYTE : FLAT_Load_Helper <0x00000008, "FLAT_LOAD_UBYTE", VReg_32>;
1075 def FLAT_LOAD_SBYTE : FLAT_Load_Helper <0x00000009, "FLAT_LOAD_SBYTE", VReg_32>;
1076 def FLAT_LOAD_USHORT : FLAT_Load_Helper <0x0000000a, "FLAT_LOAD_USHORT", VReg_32>;
1077 def FLAT_LOAD_SSHORT : FLAT_Load_Helper <0x0000000b, "FLAT_LOAD_SSHORT", VReg_32>;
1078 def FLAT_LOAD_DWORD : FLAT_Load_Helper <0x0000000c, "FLAT_LOAD_DWORD", VReg_32>;
1079 def FLAT_LOAD_DWORDX2 : FLAT_Load_Helper <0x0000000d, "FLAT_LOAD_DWORDX2", VReg_64>;
1080 def FLAT_LOAD_DWORDX4 : FLAT_Load_Helper <0x0000000e, "FLAT_LOAD_DWORDX4", VReg_128>;
1081 def FLAT_LOAD_DWORDX3 : FLAT_Load_Helper <0x00000010, "FLAT_LOAD_DWORDX3", VReg_96>;
1082
1083 def FLAT_STORE_BYTE : FLAT_Store_Helper <
1084   0x00000018, "FLAT_STORE_BYTE", VReg_32
1085 >;
1086
1087 def FLAT_STORE_SHORT : FLAT_Store_Helper <
1088   0x0000001a, "FLAT_STORE_SHORT", VReg_32
1089 >;
1090
1091 def FLAT_STORE_DWORD : FLAT_Store_Helper <
1092   0x0000001c, "FLAT_STORE_DWORD", VReg_32
1093 >;
1094
1095 def FLAT_STORE_DWORDX2 : FLAT_Store_Helper <
1096   0x0000001d, "FLAT_STORE_DWORDX2", VReg_64
1097 >;
1098
1099 def FLAT_STORE_DWORDX4 : FLAT_Store_Helper <
1100   0x0000001e, "FLAT_STORE_DWORDX4", VReg_128
1101 >;
1102
1103 def FLAT_STORE_DWORDX3 : FLAT_Store_Helper <
1104   0x0000001e, "FLAT_STORE_DWORDX3", VReg_96
1105 >;
1106
1107 //def FLAT_ATOMIC_SWAP : FLAT_ <0x00000030, "FLAT_ATOMIC_SWAP", []>;
1108 //def FLAT_ATOMIC_CMPSWAP : FLAT_ <0x00000031, "FLAT_ATOMIC_CMPSWAP", []>;
1109 //def FLAT_ATOMIC_ADD : FLAT_ <0x00000032, "FLAT_ATOMIC_ADD", []>;
1110 //def FLAT_ATOMIC_SUB : FLAT_ <0x00000033, "FLAT_ATOMIC_SUB", []>;
1111 //def FLAT_ATOMIC_RSUB : FLAT_ <0x00000034, "FLAT_ATOMIC_RSUB", []>;
1112 //def FLAT_ATOMIC_SMIN : FLAT_ <0x00000035, "FLAT_ATOMIC_SMIN", []>;
1113 //def FLAT_ATOMIC_UMIN : FLAT_ <0x00000036, "FLAT_ATOMIC_UMIN", []>;
1114 //def FLAT_ATOMIC_SMAX : FLAT_ <0x00000037, "FLAT_ATOMIC_SMAX", []>;
1115 //def FLAT_ATOMIC_UMAX : FLAT_ <0x00000038, "FLAT_ATOMIC_UMAX", []>;
1116 //def FLAT_ATOMIC_AND : FLAT_ <0x00000039, "FLAT_ATOMIC_AND", []>;
1117 //def FLAT_ATOMIC_OR : FLAT_ <0x0000003a, "FLAT_ATOMIC_OR", []>;
1118 //def FLAT_ATOMIC_XOR : FLAT_ <0x0000003b, "FLAT_ATOMIC_XOR", []>;
1119 //def FLAT_ATOMIC_INC : FLAT_ <0x0000003c, "FLAT_ATOMIC_INC", []>;
1120 //def FLAT_ATOMIC_DEC : FLAT_ <0x0000003d, "FLAT_ATOMIC_DEC", []>;
1121 //def FLAT_ATOMIC_FCMPSWAP : FLAT_ <0x0000003e, "FLAT_ATOMIC_FCMPSWAP", []>;
1122 //def FLAT_ATOMIC_FMIN : FLAT_ <0x0000003f, "FLAT_ATOMIC_FMIN", []>;
1123 //def FLAT_ATOMIC_FMAX : FLAT_ <0x00000040, "FLAT_ATOMIC_FMAX", []>;
1124 //def FLAT_ATOMIC_SWAP_X2 : FLAT_X2 <0x00000050, "FLAT_ATOMIC_SWAP_X2", []>;
1125 //def FLAT_ATOMIC_CMPSWAP_X2 : FLAT_X2 <0x00000051, "FLAT_ATOMIC_CMPSWAP_X2", []>;
1126 //def FLAT_ATOMIC_ADD_X2 : FLAT_X2 <0x00000052, "FLAT_ATOMIC_ADD_X2", []>;
1127 //def FLAT_ATOMIC_SUB_X2 : FLAT_X2 <0x00000053, "FLAT_ATOMIC_SUB_X2", []>;
1128 //def FLAT_ATOMIC_RSUB_X2 : FLAT_X2 <0x00000054, "FLAT_ATOMIC_RSUB_X2", []>;
1129 //def FLAT_ATOMIC_SMIN_X2 : FLAT_X2 <0x00000055, "FLAT_ATOMIC_SMIN_X2", []>;
1130 //def FLAT_ATOMIC_UMIN_X2 : FLAT_X2 <0x00000056, "FLAT_ATOMIC_UMIN_X2", []>;
1131 //def FLAT_ATOMIC_SMAX_X2 : FLAT_X2 <0x00000057, "FLAT_ATOMIC_SMAX_X2", []>;
1132 //def FLAT_ATOMIC_UMAX_X2 : FLAT_X2 <0x00000058, "FLAT_ATOMIC_UMAX_X2", []>;
1133 //def FLAT_ATOMIC_AND_X2 : FLAT_X2 <0x00000059, "FLAT_ATOMIC_AND_X2", []>;
1134 //def FLAT_ATOMIC_OR_X2 : FLAT_X2 <0x0000005a, "FLAT_ATOMIC_OR_X2", []>;
1135 //def FLAT_ATOMIC_XOR_X2 : FLAT_X2 <0x0000005b, "FLAT_ATOMIC_XOR_X2", []>;
1136 //def FLAT_ATOMIC_INC_X2 : FLAT_X2 <0x0000005c, "FLAT_ATOMIC_INC_X2", []>;
1137 //def FLAT_ATOMIC_DEC_X2 : FLAT_X2 <0x0000005d, "FLAT_ATOMIC_DEC_X2", []>;
1138 //def FLAT_ATOMIC_FCMPSWAP_X2 : FLAT_X2 <0x0000005e, "FLAT_ATOMIC_FCMPSWAP_X2", []>;
1139 //def FLAT_ATOMIC_FMIN_X2 : FLAT_X2 <0x0000005f, "FLAT_ATOMIC_FMIN_X2", []>;
1140 //def FLAT_ATOMIC_FMAX_X2 : FLAT_X2 <0x00000060, "FLAT_ATOMIC_FMAX_X2", []>;
1141
1142 } // End HasFlatAddressSpace predicate
1143 //===----------------------------------------------------------------------===//
1144 // VOP1 Instructions
1145 //===----------------------------------------------------------------------===//
1146
1147 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
1148
1149 let isMoveImm = 1 in {
1150 defm V_MOV_B32 : VOP1Inst <vop1<0x1>, "V_MOV_B32", VOP_I32_I32>;
1151 } // End isMoveImm = 1
1152
1153 let Uses = [EXEC] in {
1154
1155 def V_READFIRSTLANE_B32 : VOP1 <
1156   0x00000002,
1157   (outs SReg_32:$vdst),
1158   (ins VReg_32:$src0),
1159   "V_READFIRSTLANE_B32 $vdst, $src0",
1160   []
1161 >;
1162
1163 }
1164
1165 defm V_CVT_I32_F64 : VOP1Inst <vop1<0x3>, "V_CVT_I32_F64",
1166   VOP_I32_F64, fp_to_sint
1167 >;
1168 defm V_CVT_F64_I32 : VOP1Inst <vop1<0x4>, "V_CVT_F64_I32",
1169   VOP_F64_I32, sint_to_fp
1170 >;
1171 defm V_CVT_F32_I32 : VOP1Inst <vop1<0x5>, "V_CVT_F32_I32",
1172   VOP_F32_I32, sint_to_fp
1173 >;
1174 defm V_CVT_F32_U32 : VOP1Inst <vop1<0x6>, "V_CVT_F32_U32",
1175   VOP_F32_I32, uint_to_fp
1176 >;
1177 defm V_CVT_U32_F32 : VOP1Inst <vop1<0x7>, "V_CVT_U32_F32",
1178   VOP_I32_F32, fp_to_uint
1179 >;
1180 defm V_CVT_I32_F32 : VOP1Inst <vop1<0x8>, "V_CVT_I32_F32",
1181   VOP_I32_F32, fp_to_sint
1182 >;
1183 defm V_MOV_FED_B32 : VOP1Inst <vop1<0x9>, "V_MOV_FED_B32", VOP_I32_I32>;
1184 defm V_CVT_F16_F32 : VOP1Inst <vop1<0xa>, "V_CVT_F16_F32",
1185   VOP_I32_F32, fp_to_f16
1186 >;
1187 defm V_CVT_F32_F16 : VOP1Inst <vop1<0xb>, "V_CVT_F32_F16",
1188   VOP_F32_I32, f16_to_fp
1189 >;
1190 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
1191 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
1192 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
1193 defm V_CVT_F32_F64 : VOP1Inst <vop1<0xf>, "V_CVT_F32_F64",
1194   VOP_F32_F64, fround
1195 >;
1196 defm V_CVT_F64_F32 : VOP1Inst <vop1<0x10>, "V_CVT_F64_F32",
1197   VOP_F64_F32, fextend
1198 >;
1199 defm V_CVT_F32_UBYTE0 : VOP1Inst <vop1<0x11>, "V_CVT_F32_UBYTE0",
1200   VOP_F32_I32, AMDGPUcvt_f32_ubyte0
1201 >;
1202 defm V_CVT_F32_UBYTE1 : VOP1Inst <vop1<0x12>, "V_CVT_F32_UBYTE1",
1203   VOP_F32_I32, AMDGPUcvt_f32_ubyte1
1204 >;
1205 defm V_CVT_F32_UBYTE2 : VOP1Inst <vop1<0x13>, "V_CVT_F32_UBYTE2",
1206   VOP_F32_I32, AMDGPUcvt_f32_ubyte2
1207 >;
1208 defm V_CVT_F32_UBYTE3 : VOP1Inst <vop1<0x14>, "V_CVT_F32_UBYTE3",
1209   VOP_F32_I32, AMDGPUcvt_f32_ubyte3
1210 >;
1211 defm V_CVT_U32_F64 : VOP1Inst <vop1<0x15>, "V_CVT_U32_F64",
1212   VOP_I32_F64, fp_to_uint
1213 >;
1214 defm V_CVT_F64_U32 : VOP1Inst <vop1<0x16>, "V_CVT_F64_U32",
1215   VOP_F64_I32, uint_to_fp
1216 >;
1217
1218 defm V_FRACT_F32 : VOP1Inst <vop1<0x20>, "V_FRACT_F32",
1219   VOP_F32_F32, AMDGPUfract
1220 >;
1221 defm V_TRUNC_F32 : VOP1Inst <vop1<0x21>, "V_TRUNC_F32",
1222   VOP_F32_F32, ftrunc
1223 >;
1224 defm V_CEIL_F32 : VOP1Inst <vop1<0x22>, "V_CEIL_F32",
1225   VOP_F32_F32, fceil
1226 >;
1227 defm V_RNDNE_F32 : VOP1Inst <vop1<0x23>, "V_RNDNE_F32",
1228   VOP_F32_F32, frint
1229 >;
1230 defm V_FLOOR_F32 : VOP1Inst <vop1<0x24>, "V_FLOOR_F32",
1231   VOP_F32_F32, ffloor
1232 >;
1233 defm V_EXP_F32 : VOP1Inst <vop1<0x25>, "V_EXP_F32",
1234   VOP_F32_F32, fexp2
1235 >;
1236 defm V_LOG_CLAMP_F32 : VOP1Inst <vop1<0x26>, "V_LOG_CLAMP_F32", VOP_F32_F32>;
1237 defm V_LOG_F32 : VOP1Inst <vop1<0x27>, "V_LOG_F32",
1238   VOP_F32_F32, flog2
1239 >;
1240
1241 defm V_RCP_CLAMP_F32 : VOP1Inst <vop1<0x28>, "V_RCP_CLAMP_F32", VOP_F32_F32>;
1242 defm V_RCP_LEGACY_F32 : VOP1Inst <vop1<0x29>, "V_RCP_LEGACY_F32", VOP_F32_F32>;
1243 defm V_RCP_F32 : VOP1Inst <vop1<0x2a>, "V_RCP_F32",
1244   VOP_F32_F32, AMDGPUrcp
1245 >;
1246 defm V_RCP_IFLAG_F32 : VOP1Inst <vop1<0x2b>, "V_RCP_IFLAG_F32", VOP_F32_F32>;
1247 defm V_RSQ_CLAMP_F32 : VOP1Inst <vop1<0x2c>, "V_RSQ_CLAMP_F32",
1248   VOP_F32_F32, AMDGPUrsq_clamped
1249 >;
1250 defm V_RSQ_LEGACY_F32 : VOP1Inst <vop1<0x2d>, "V_RSQ_LEGACY_F32",
1251   VOP_F32_F32, AMDGPUrsq_legacy
1252 >;
1253 defm V_RSQ_F32 : VOP1Inst <vop1<0x2e>, "V_RSQ_F32",
1254   VOP_F32_F32, AMDGPUrsq
1255 >;
1256 defm V_RCP_F64 : VOP1Inst <vop1<0x2f>, "V_RCP_F64",
1257   VOP_F64_F64, AMDGPUrcp
1258 >;
1259 defm V_RCP_CLAMP_F64 : VOP1Inst <vop1<0x30>, "V_RCP_CLAMP_F64", VOP_F64_F64>;
1260 defm V_RSQ_F64 : VOP1Inst <vop1<0x31>, "V_RSQ_F64",
1261   VOP_F64_F64, AMDGPUrsq
1262 >;
1263 defm V_RSQ_CLAMP_F64 : VOP1Inst <vop1<0x32>, "V_RSQ_CLAMP_F64",
1264   VOP_F64_F64, AMDGPUrsq_clamped
1265 >;
1266 defm V_SQRT_F32 : VOP1Inst <vop1<0x33>, "V_SQRT_F32",
1267   VOP_F32_F32, fsqrt
1268 >;
1269 defm V_SQRT_F64 : VOP1Inst <vop1<0x34>, "V_SQRT_F64",
1270   VOP_F64_F64, fsqrt
1271 >;
1272 defm V_SIN_F32 : VOP1Inst <vop1<0x35>, "V_SIN_F32",
1273   VOP_F32_F32, AMDGPUsin
1274 >;
1275 defm V_COS_F32 : VOP1Inst <vop1<0x36>, "V_COS_F32",
1276   VOP_F32_F32, AMDGPUcos
1277 >;
1278 defm V_NOT_B32 : VOP1Inst <vop1<0x37>, "V_NOT_B32", VOP_I32_I32>;
1279 defm V_BFREV_B32 : VOP1Inst <vop1<0x38>, "V_BFREV_B32", VOP_I32_I32>;
1280 defm V_FFBH_U32 : VOP1Inst <vop1<0x39>, "V_FFBH_U32", VOP_I32_I32>;
1281 defm V_FFBL_B32 : VOP1Inst <vop1<0x3a>, "V_FFBL_B32", VOP_I32_I32>;
1282 defm V_FFBH_I32 : VOP1Inst <vop1<0x3b>, "V_FFBH_I32", VOP_I32_I32>;
1283 //defm V_FREXP_EXP_I32_F64 : VOPInst <0x0000003c, "V_FREXP_EXP_I32_F64", VOP_I32_F32>;
1284 defm V_FREXP_MANT_F64 : VOP1Inst <vop1<0x3d>, "V_FREXP_MANT_F64", VOP_F64_F64>;
1285 defm V_FRACT_F64 : VOP1Inst <vop1<0x3e>, "V_FRACT_F64", VOP_F64_F64>;
1286 //defm V_FREXP_EXP_I32_F32 : VOPInst <0x0000003f, "V_FREXP_EXP_I32_F32", VOP_I32_F32>;
1287 defm V_FREXP_MANT_F32 : VOP1Inst <vop1<0x40>, "V_FREXP_MANT_F32", VOP_F32_F32>;
1288 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
1289 defm V_MOVRELD_B32 : VOP1Inst <vop1<0x42>, "V_MOVRELD_B32", VOP_I32_I32>;
1290 defm V_MOVRELS_B32 : VOP1Inst <vop1<0x43>, "V_MOVRELS_B32", VOP_I32_I32>;
1291 defm V_MOVRELSD_B32 : VOP1Inst <vop1<0x44>, "V_MOVRELSD_B32", VOP_I32_I32>;
1292
1293
1294 //===----------------------------------------------------------------------===//
1295 // VINTRP Instructions
1296 //===----------------------------------------------------------------------===//
1297
1298 def V_INTERP_P1_F32 : VINTRP <
1299   0x00000000,
1300   (outs VReg_32:$dst),
1301   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1302   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
1303   []> {
1304   let DisableEncoding = "$m0";
1305 }
1306
1307 def V_INTERP_P2_F32 : VINTRP <
1308   0x00000001,
1309   (outs VReg_32:$dst),
1310   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1311   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1312   []> {
1313
1314   let Constraints = "$src0 = $dst";
1315   let DisableEncoding = "$src0,$m0";
1316
1317 }
1318
1319 def V_INTERP_MOV_F32 : VINTRP <
1320   0x00000002,
1321   (outs VReg_32:$dst),
1322   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1323   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
1324   []> {
1325   let DisableEncoding = "$m0";
1326 }
1327
1328 //===----------------------------------------------------------------------===//
1329 // VOP2 Instructions
1330 //===----------------------------------------------------------------------===//
1331
1332 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
1333   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
1334   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
1335   []
1336 >{
1337   let DisableEncoding = "$vcc";
1338 }
1339
1340 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
1341   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2),
1342   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2",
1343   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
1344 > {
1345   let src0_modifiers = 0;
1346   let src1_modifiers = 0;
1347   let src2_modifiers = 0;
1348 }
1349
1350 def V_READLANE_B32 : VOP2 <
1351   0x00000001,
1352   (outs SReg_32:$vdst),
1353   (ins VReg_32:$src0, SSrc_32:$vsrc1),
1354   "V_READLANE_B32 $vdst, $src0, $vsrc1",
1355   []
1356 >;
1357
1358 def V_WRITELANE_B32 : VOP2 <
1359   0x00000002,
1360   (outs VReg_32:$vdst),
1361   (ins SReg_32:$src0, SSrc_32:$vsrc1),
1362   "V_WRITELANE_B32 $vdst, $src0, $vsrc1",
1363   []
1364 >;
1365
1366 let isCommutable = 1 in {
1367 defm V_ADD_F32 : VOP2Inst <vop2<0x3>, "V_ADD_F32",
1368   VOP_F32_F32_F32, fadd
1369 >;
1370
1371 defm V_SUB_F32 : VOP2Inst <vop2<0x4>, "V_SUB_F32", VOP_F32_F32_F32, fsub>;
1372 defm V_SUBREV_F32 : VOP2Inst <vop2<0x5>, "V_SUBREV_F32",
1373   VOP_F32_F32_F32, null_frag, "V_SUB_F32"
1374 >;
1375 } // End isCommutable = 1
1376
1377 defm V_MAC_LEGACY_F32 : VOP2Inst <vop2<0x6>, "V_MAC_LEGACY_F32",
1378   VOP_F32_F32_F32
1379 >;
1380
1381 let isCommutable = 1 in {
1382
1383 defm V_MUL_LEGACY_F32 : VOP2Inst <vop2<0x7>, "V_MUL_LEGACY_F32",
1384   VOP_F32_F32_F32, int_AMDGPU_mul
1385 >;
1386
1387 defm V_MUL_F32 : VOP2Inst <vop2<0x8>, "V_MUL_F32",
1388   VOP_F32_F32_F32, fmul
1389 >;
1390
1391
1392 defm V_MUL_I32_I24 : VOP2Inst <vop2<0x9>, "V_MUL_I32_I24",
1393   VOP_I32_I32_I32, AMDGPUmul_i24
1394 >;
1395 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
1396 defm V_MUL_U32_U24 : VOP2Inst <vop2<0xb>, "V_MUL_U32_U24",
1397   VOP_I32_I32_I32, AMDGPUmul_u24
1398 >;
1399 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
1400
1401
1402 defm V_MIN_LEGACY_F32 : VOP2Inst <vop2<0xd>, "V_MIN_LEGACY_F32",
1403   VOP_F32_F32_F32, AMDGPUfmin
1404 >;
1405
1406 defm V_MAX_LEGACY_F32 : VOP2Inst <vop2<0xe>, "V_MAX_LEGACY_F32",
1407   VOP_F32_F32_F32, AMDGPUfmax
1408 >;
1409
1410 defm V_MIN_F32 : VOP2Inst <vop2<0xf>, "V_MIN_F32", VOP_F32_F32_F32, fminnum>;
1411 defm V_MAX_F32 : VOP2Inst <vop2<0x10>, "V_MAX_F32", VOP_F32_F32_F32, fmaxnum>;
1412 defm V_MIN_I32 : VOP2Inst <vop2<0x11>, "V_MIN_I32", VOP_I32_I32_I32, AMDGPUsmin>;
1413 defm V_MAX_I32 : VOP2Inst <vop2<0x12>, "V_MAX_I32", VOP_I32_I32_I32, AMDGPUsmax>;
1414 defm V_MIN_U32 : VOP2Inst <vop2<0x13>, "V_MIN_U32", VOP_I32_I32_I32, AMDGPUumin>;
1415 defm V_MAX_U32 : VOP2Inst <vop2<0x14>, "V_MAX_U32", VOP_I32_I32_I32, AMDGPUumax>;
1416
1417 defm V_LSHR_B32 : VOP2Inst <vop2<0x15>, "V_LSHR_B32", VOP_I32_I32_I32, srl>;
1418
1419 defm V_LSHRREV_B32 : VOP2Inst <
1420   vop2<0x16>, "V_LSHRREV_B32", VOP_I32_I32_I32, null_frag, "V_LSHR_B32"
1421 >;
1422
1423 defm V_ASHR_I32 : VOP2Inst <vop2<0x17>, "V_ASHR_I32",
1424   VOP_I32_I32_I32, sra
1425 >;
1426 defm V_ASHRREV_I32 : VOP2Inst <
1427   vop2<0x18>, "V_ASHRREV_I32", VOP_I32_I32_I32, null_frag, "V_ASHR_I32"
1428 >;
1429
1430 let hasPostISelHook = 1 in {
1431
1432 defm V_LSHL_B32 : VOP2Inst <vop2<0x19>, "V_LSHL_B32", VOP_I32_I32_I32, shl>;
1433
1434 }
1435 defm V_LSHLREV_B32 : VOP2Inst <
1436   vop2<0x1a>, "V_LSHLREV_B32", VOP_I32_I32_I32, null_frag, "V_LSHL_B32"
1437 >;
1438
1439 defm V_AND_B32 : VOP2Inst <vop2<0x1b>, "V_AND_B32",
1440   VOP_I32_I32_I32, and>;
1441 defm V_OR_B32 : VOP2Inst <vop2<0x1c>, "V_OR_B32",
1442   VOP_I32_I32_I32, or
1443 >;
1444 defm V_XOR_B32 : VOP2Inst <vop2<0x1d>, "V_XOR_B32",
1445   VOP_I32_I32_I32, xor
1446 >;
1447
1448 } // End isCommutable = 1
1449
1450 defm V_BFM_B32 : VOP2Inst <vop2<0x1e>, "V_BFM_B32",
1451   VOP_I32_I32_I32, AMDGPUbfm>;
1452 defm V_MAC_F32 : VOP2Inst <vop2<0x1f>, "V_MAC_F32", VOP_F32_F32_F32>;
1453 defm V_MADMK_F32 : VOP2Inst <vop2<0x20>, "V_MADMK_F32", VOP_F32_F32_F32>;
1454 defm V_MADAK_F32 : VOP2Inst <vop2<0x21>, "V_MADAK_F32", VOP_F32_F32_F32>;
1455 defm V_BCNT_U32_B32 : VOP2Inst <vop2<0x22>, "V_BCNT_U32_B32", VOP_I32_I32_I32>;
1456 defm V_MBCNT_LO_U32_B32 : VOP2Inst <vop2<0x23>, "V_MBCNT_LO_U32_B32",
1457   VOP_I32_I32_I32
1458 >;
1459 defm V_MBCNT_HI_U32_B32 : VOP2Inst <vop2<0x24>, "V_MBCNT_HI_U32_B32",
1460   VOP_I32_I32_I32
1461 >;
1462
1463 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1464 // No patterns so that the scalar instructions are always selected.
1465 // The scalar versions will be replaced with vector when needed later.
1466 defm V_ADD_I32 : VOP2bInst <vop2<0x25>, "V_ADD_I32",
1467   VOP_I32_I32_I32, add
1468 >;
1469 defm V_SUB_I32 : VOP2bInst <vop2<0x26>, "V_SUB_I32",
1470   VOP_I32_I32_I32, sub
1471 >;
1472 defm V_SUBREV_I32 : VOP2bInst <vop2<0x27>, "V_SUBREV_I32",
1473   VOP_I32_I32_I32, null_frag, "V_SUB_I32"
1474 >;
1475
1476 let Uses = [VCC] in { // Carry-in comes from VCC
1477 defm V_ADDC_U32 : VOP2bInst <vop2<0x28>, "V_ADDC_U32",
1478   VOP_I32_I32_I32_VCC, adde
1479 >;
1480 defm V_SUBB_U32 : VOP2bInst <vop2<0x29>, "V_SUBB_U32",
1481   VOP_I32_I32_I32_VCC, sube
1482 >;
1483 defm V_SUBBREV_U32 : VOP2bInst <vop2<0x2a>, "V_SUBBREV_U32",
1484   VOP_I32_I32_I32_VCC, null_frag, "V_SUBB_U32"
1485 >;
1486
1487 } // End Uses = [VCC]
1488 } // End isCommutable = 1, Defs = [VCC]
1489
1490 defm V_LDEXP_F32 : VOP2Inst <vop2<0x2b>, "V_LDEXP_F32",
1491   VOP_F32_F32_I32, AMDGPUldexp
1492 >;
1493 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
1494 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
1495 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
1496 defm V_CVT_PKRTZ_F16_F32 : VOP2Inst <vop2<0x2f>, "V_CVT_PKRTZ_F16_F32",
1497  VOP_I32_F32_F32, int_SI_packf16
1498 >;
1499 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
1500 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
1501
1502 //===----------------------------------------------------------------------===//
1503 // VOP3 Instructions
1504 //===----------------------------------------------------------------------===//
1505
1506 defm V_MAD_LEGACY_F32 : VOP3Inst <vop3<0x140>, "V_MAD_LEGACY_F32",
1507   VOP_F32_F32_F32_F32
1508 >;
1509 defm V_MAD_F32 : VOP3Inst <vop3<0x141>, "V_MAD_F32",
1510   VOP_F32_F32_F32_F32, fmad
1511 >;
1512 defm V_MAD_I32_I24 : VOP3Inst <vop3<0x142>, "V_MAD_I32_I24",
1513   VOP_I32_I32_I32_I32, AMDGPUmad_i24
1514 >;
1515 defm V_MAD_U32_U24 : VOP3Inst <vop3<0x143>, "V_MAD_U32_U24",
1516   VOP_I32_I32_I32_I32, AMDGPUmad_u24
1517 >;
1518
1519 defm V_CUBEID_F32 : VOP3Inst <vop3<0x144>, "V_CUBEID_F32",
1520   VOP_F32_F32_F32_F32
1521 >;
1522 defm V_CUBESC_F32 : VOP3Inst <vop3<0x145>, "V_CUBESC_F32",
1523   VOP_F32_F32_F32_F32
1524 >;
1525 defm V_CUBETC_F32 : VOP3Inst <vop3<0x146>, "V_CUBETC_F32",
1526   VOP_F32_F32_F32_F32
1527 >;
1528 defm V_CUBEMA_F32 : VOP3Inst <vop3<0x147>, "V_CUBEMA_F32",
1529   VOP_F32_F32_F32_F32
1530 >;
1531 defm V_BFE_U32 : VOP3Inst <vop3<0x148>, "V_BFE_U32",
1532   VOP_I32_I32_I32_I32, AMDGPUbfe_u32
1533 >;
1534 defm V_BFE_I32 : VOP3Inst <vop3<0x149>, "V_BFE_I32",
1535   VOP_I32_I32_I32_I32, AMDGPUbfe_i32
1536 >;
1537 defm V_BFI_B32 : VOP3Inst <vop3<0x14a>, "V_BFI_B32",
1538   VOP_I32_I32_I32_I32, AMDGPUbfi
1539 >;
1540 defm V_FMA_F32 : VOP3Inst <vop3<0x14b>, "V_FMA_F32",
1541   VOP_F32_F32_F32_F32, fma
1542 >;
1543 defm V_FMA_F64 : VOP3Inst <vop3<0x14c>, "V_FMA_F64",
1544   VOP_F64_F64_F64_F64, fma
1545 >;
1546 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1547 defm V_ALIGNBIT_B32 : VOP3Inst <vop3<0x14e>, "V_ALIGNBIT_B32",
1548   VOP_I32_I32_I32_I32
1549 >;
1550 defm V_ALIGNBYTE_B32 : VOP3Inst <vop3<0x14f>, "V_ALIGNBYTE_B32",
1551   VOP_I32_I32_I32_I32
1552 >;
1553 defm V_MULLIT_F32 : VOP3Inst <vop3<0x150>, "V_MULLIT_F32",
1554   VOP_F32_F32_F32_F32>;
1555 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1556 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1557 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1558 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1559 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1560 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1561 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1562 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1563 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1564 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1565 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1566 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1567 defm V_SAD_U32 : VOP3Inst <vop3<0x15d>, "V_SAD_U32",
1568   VOP_I32_I32_I32_I32
1569 >;
1570 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1571 defm V_DIV_FIXUP_F32 : VOP3Inst <
1572   vop3<0x15f>, "V_DIV_FIXUP_F32", VOP_F32_F32_F32_F32, AMDGPUdiv_fixup
1573 >;
1574 defm V_DIV_FIXUP_F64 : VOP3Inst <
1575   vop3<0x160>, "V_DIV_FIXUP_F64", VOP_F64_F64_F64_F64, AMDGPUdiv_fixup
1576 >;
1577
1578 defm V_LSHL_B64 : VOP3Inst <vop3<0x161>, "V_LSHL_B64",
1579   VOP_I64_I64_I32, shl
1580 >;
1581 defm V_LSHR_B64 : VOP3Inst <vop3<0x162>, "V_LSHR_B64",
1582   VOP_I64_I64_I32, srl
1583 >;
1584 defm V_ASHR_I64 : VOP3Inst <vop3<0x163>, "V_ASHR_I64",
1585   VOP_I64_I64_I32, sra
1586 >;
1587
1588 let isCommutable = 1 in {
1589
1590 defm V_ADD_F64 : VOP3Inst <vop3<0x164>, "V_ADD_F64",
1591   VOP_F64_F64_F64, fadd
1592 >;
1593 defm V_MUL_F64 : VOP3Inst <vop3<0x165>, "V_MUL_F64",
1594   VOP_F64_F64_F64, fmul
1595 >;
1596
1597 defm V_MIN_F64 : VOP3Inst <vop3<0x166>, "V_MIN_F64",
1598   VOP_F64_F64_F64, fminnum
1599 >;
1600 defm V_MAX_F64 : VOP3Inst <vop3<0x167>, "V_MAX_F64",
1601   VOP_F64_F64_F64, fmaxnum
1602 >;
1603
1604 } // isCommutable = 1
1605
1606 defm V_LDEXP_F64 : VOP3Inst <vop3<0x168>, "V_LDEXP_F64",
1607   VOP_F64_F64_I32, AMDGPUldexp
1608 >;
1609
1610 let isCommutable = 1 in {
1611
1612 defm V_MUL_LO_U32 : VOP3Inst <vop3<0x169>, "V_MUL_LO_U32",
1613   VOP_I32_I32_I32
1614 >;
1615 defm V_MUL_HI_U32 : VOP3Inst <vop3<0x16a>, "V_MUL_HI_U32",
1616   VOP_I32_I32_I32
1617 >;
1618 defm V_MUL_LO_I32 : VOP3Inst <vop3<0x16b>, "V_MUL_LO_I32",
1619   VOP_I32_I32_I32
1620 >;
1621 defm V_MUL_HI_I32 : VOP3Inst <vop3<0x16c>, "V_MUL_HI_I32",
1622   VOP_I32_I32_I32
1623 >;
1624
1625 } // isCommutable = 1
1626
1627 defm V_DIV_SCALE_F32 : VOP3b_32 <vop3<0x16d>, "V_DIV_SCALE_F32", []>;
1628
1629 // Double precision division pre-scale.
1630 defm V_DIV_SCALE_F64 : VOP3b_64 <vop3<0x16e>, "V_DIV_SCALE_F64", []>;
1631
1632 defm V_DIV_FMAS_F32 : VOP3Inst <vop3<0x16f>, "V_DIV_FMAS_F32",
1633   VOP_F32_F32_F32_F32, AMDGPUdiv_fmas
1634 >;
1635 defm V_DIV_FMAS_F64 : VOP3Inst <vop3<0x170>, "V_DIV_FMAS_F64",
1636   VOP_F64_F64_F64_F64, AMDGPUdiv_fmas
1637 >;
1638 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1639 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1640 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1641 defm V_TRIG_PREOP_F64 : VOP3Inst <
1642   vop3<0x174>, "V_TRIG_PREOP_F64", VOP_F64_F64_I32, AMDGPUtrig_preop
1643 >;
1644
1645 //===----------------------------------------------------------------------===//
1646 // Pseudo Instructions
1647 //===----------------------------------------------------------------------===//
1648
1649 let isCodeGenOnly = 1, isPseudo = 1 in {
1650
1651 def V_MOV_I1 : InstSI <
1652   (outs VReg_1:$dst),
1653   (ins i1imm:$src),
1654   "", [(set i1:$dst, (imm:$src))]
1655 >;
1656
1657 def V_AND_I1 : InstSI <
1658    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1659    [(set i1:$dst, (and i1:$src0, i1:$src1))]
1660 >;
1661
1662 def V_OR_I1 : InstSI <
1663    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1664    [(set i1:$dst, (or i1:$src0, i1:$src1))]
1665 >;
1666
1667 def V_XOR_I1 : InstSI <
1668   (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1669   [(set i1:$dst, (xor i1:$src0, i1:$src1))]
1670 >;
1671
1672 let hasSideEffects = 1 in {
1673 def SGPR_USE : InstSI <(outs),(ins), "", []>;
1674 }
1675
1676 // SI pseudo instructions. These are used by the CFG structurizer pass
1677 // and should be lowered to ISA instructions prior to codegen.
1678
1679 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1680     Uses = [EXEC], Defs = [EXEC] in {
1681
1682 let isBranch = 1, isTerminator = 1 in {
1683
1684 def SI_IF: InstSI <
1685   (outs SReg_64:$dst),
1686   (ins SReg_64:$vcc, brtarget:$target),
1687   "",
1688   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1689 >;
1690
1691 def SI_ELSE : InstSI <
1692   (outs SReg_64:$dst),
1693   (ins SReg_64:$src, brtarget:$target),
1694   "",
1695   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1696 > {
1697   let Constraints = "$src = $dst";
1698 }
1699
1700 def SI_LOOP : InstSI <
1701   (outs),
1702   (ins SReg_64:$saved, brtarget:$target),
1703   "SI_LOOP $saved, $target",
1704   [(int_SI_loop i64:$saved, bb:$target)]
1705 >;
1706
1707 } // end isBranch = 1, isTerminator = 1
1708
1709 def SI_BREAK : InstSI <
1710   (outs SReg_64:$dst),
1711   (ins SReg_64:$src),
1712   "SI_ELSE $dst, $src",
1713   [(set i64:$dst, (int_SI_break i64:$src))]
1714 >;
1715
1716 def SI_IF_BREAK : InstSI <
1717   (outs SReg_64:$dst),
1718   (ins SReg_64:$vcc, SReg_64:$src),
1719   "SI_IF_BREAK $dst, $vcc, $src",
1720   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1721 >;
1722
1723 def SI_ELSE_BREAK : InstSI <
1724   (outs SReg_64:$dst),
1725   (ins SReg_64:$src0, SReg_64:$src1),
1726   "SI_ELSE_BREAK $dst, $src0, $src1",
1727   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1728 >;
1729
1730 def SI_END_CF : InstSI <
1731   (outs),
1732   (ins SReg_64:$saved),
1733   "SI_END_CF $saved",
1734   [(int_SI_end_cf i64:$saved)]
1735 >;
1736
1737 def SI_KILL : InstSI <
1738   (outs),
1739   (ins VSrc_32:$src),
1740   "SI_KILL $src",
1741   [(int_AMDGPU_kill f32:$src)]
1742 >;
1743
1744 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1745   // Uses = [EXEC], Defs = [EXEC]
1746
1747 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1748
1749 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1750
1751 let UseNamedOperandTable = 1 in {
1752
1753 def SI_RegisterLoad : InstSI <
1754   (outs VReg_32:$dst, SReg_64:$temp),
1755   (ins FRAMEri32:$addr, i32imm:$chan),
1756   "", []
1757 > {
1758   let isRegisterLoad = 1;
1759   let mayLoad = 1;
1760 }
1761
1762 class SIRegStore<dag outs> : InstSI <
1763   outs,
1764   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1765   "", []
1766 > {
1767   let isRegisterStore = 1;
1768   let mayStore = 1;
1769 }
1770
1771 let usesCustomInserter = 1 in {
1772 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1773 } // End usesCustomInserter = 1
1774 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1775
1776
1777 } // End UseNamedOperandTable = 1
1778
1779 def SI_INDIRECT_SRC : InstSI <
1780   (outs VReg_32:$dst, SReg_64:$temp),
1781   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1782   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1783   []
1784 >;
1785
1786 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1787   (outs rc:$dst, SReg_64:$temp),
1788   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1789   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1790   []
1791 > {
1792   let Constraints = "$src = $dst";
1793 }
1794
1795 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1796 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1797 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1798 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1799 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1800
1801 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1802
1803 let usesCustomInserter = 1 in {
1804
1805 // This pseudo instruction takes a pointer as input and outputs a resource
1806 // constant that can be used with the ADDR64 MUBUF instructions.
1807 def SI_ADDR64_RSRC : InstSI <
1808   (outs SReg_128:$srsrc),
1809   (ins SSrc_64:$ptr),
1810   "", []
1811 >;
1812
1813 def V_SUB_F64 : InstSI <
1814   (outs VReg_64:$dst),
1815   (ins VReg_64:$src0, VReg_64:$src1),
1816   "V_SUB_F64 $dst, $src0, $src1",
1817   [(set f64:$dst, (fsub f64:$src0, f64:$src1))]
1818 >;
1819
1820 } // end usesCustomInserter
1821
1822 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1823
1824   def _SAVE : InstSI <
1825     (outs),
1826     (ins sgpr_class:$src, i32imm:$frame_idx),
1827     "", []
1828   >;
1829
1830   def _RESTORE : InstSI <
1831     (outs sgpr_class:$dst),
1832     (ins i32imm:$frame_idx),
1833     "", []
1834   >;
1835
1836 }
1837
1838 defm SI_SPILL_S32  : SI_SPILL_SGPR <SReg_32>;
1839 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
1840 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
1841 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
1842 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
1843
1844 multiclass SI_SPILL_VGPR <RegisterClass vgpr_class> {
1845   def _SAVE : InstSI <
1846     (outs),
1847     (ins vgpr_class:$src, i32imm:$frame_idx),
1848     "", []
1849   >;
1850
1851   def _RESTORE : InstSI <
1852     (outs vgpr_class:$dst),
1853     (ins i32imm:$frame_idx),
1854     "", []
1855   >;
1856 }
1857
1858 defm SI_SPILL_V32  : SI_SPILL_VGPR <VReg_32>;
1859 defm SI_SPILL_V64  : SI_SPILL_VGPR <VReg_64>;
1860 defm SI_SPILL_V96  : SI_SPILL_VGPR <VReg_96>;
1861 defm SI_SPILL_V128 : SI_SPILL_VGPR <VReg_128>;
1862 defm SI_SPILL_V256 : SI_SPILL_VGPR <VReg_256>;
1863 defm SI_SPILL_V512 : SI_SPILL_VGPR <VReg_512>;
1864
1865 let Defs = [SCC] in {
1866
1867 def SI_CONSTDATA_PTR : InstSI <
1868   (outs SReg_64:$dst),
1869   (ins),
1870   "", [(set SReg_64:$dst, (i64 SIconstdata_ptr))]
1871 >;
1872
1873 } // End Defs = [SCC]
1874
1875 } // end IsCodeGenOnly, isPseudo
1876
1877 } // end SubtargetPredicate = SI
1878
1879 let Predicates = [isSI] in {
1880
1881 def : Pat<
1882   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1883   (V_CNDMASK_B32_e64 $src2, $src1,
1884                      (V_CMP_GT_F32_e64 SRCMODS.NONE, 0, SRCMODS.NONE, $src0,
1885                                        DSTCLAMP.NONE, DSTOMOD.NONE))
1886 >;
1887
1888 def : Pat <
1889   (int_AMDGPU_kilp),
1890   (SI_KILL 0xbf800000)
1891 >;
1892
1893 /* int_SI_vs_load_input */
1894 def : Pat<
1895   (SIload_input v4i32:$tlst, imm:$attr_offset, i32:$buf_idx_vgpr),
1896   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1897 >;
1898
1899 /* int_SI_export */
1900 def : Pat <
1901   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1902                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1903   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1904        $src0, $src1, $src2, $src3)
1905 >;
1906
1907 //===----------------------------------------------------------------------===//
1908 // SMRD Patterns
1909 //===----------------------------------------------------------------------===//
1910
1911 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1912
1913   // 1. Offset as 8bit DWORD immediate
1914   def : Pat <
1915     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1916     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1917   >;
1918
1919   // 2. Offset loaded in an 32bit SGPR
1920   def : Pat <
1921     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
1922     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
1923   >;
1924
1925   // 3. No offset at all
1926   def : Pat <
1927     (constant_load i64:$sbase),
1928     (vt (Instr_IMM $sbase, 0))
1929   >;
1930 }
1931
1932 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1933 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1934 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1935 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1936 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1937 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1938 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1939
1940 // 1. Offset as 8bit DWORD immediate
1941 def : Pat <
1942   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
1943   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1944 >;
1945
1946 // 2. Offset loaded in an 32bit SGPR
1947 def : Pat <
1948   (SIload_constant v4i32:$sbase, imm:$offset),
1949   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1950 >;
1951
1952 } // Predicates = [isSI] in {
1953
1954 //===----------------------------------------------------------------------===//
1955 // SOP1 Patterns
1956 //===----------------------------------------------------------------------===//
1957
1958 def : Pat <
1959   (i64 (ctpop i64:$src)),
1960     (i64 (REG_SEQUENCE SReg_64,
1961      (S_BCNT1_I32_B64 $src), sub0,
1962      (S_MOV_B32 0), sub1))
1963 >;
1964
1965 //===----------------------------------------------------------------------===//
1966 // SOP2 Patterns
1967 //===----------------------------------------------------------------------===//
1968
1969 // V_ADD_I32_e32/S_ADD_U32 produces carry in VCC/SCC. For the vector
1970 // case, the sgpr-copies pass will fix this to use the vector version.
1971 def : Pat <
1972   (i32 (addc i32:$src0, i32:$src1)),
1973   (S_ADD_U32 $src0, $src1)
1974 >;
1975
1976 let  Predicates = [isSI] in {
1977
1978 //===----------------------------------------------------------------------===//
1979 // SOPP Patterns
1980 //===----------------------------------------------------------------------===//
1981
1982 def : Pat <
1983   (int_AMDGPU_barrier_global),
1984   (S_BARRIER)
1985 >;
1986
1987 //===----------------------------------------------------------------------===//
1988 // VOP1 Patterns
1989 //===----------------------------------------------------------------------===//
1990
1991 let Predicates = [UnsafeFPMath] in {
1992 def : RcpPat<V_RCP_F64_e32, f64>;
1993 defm : RsqPat<V_RSQ_F64_e32, f64>;
1994 defm : RsqPat<V_RSQ_F32_e32, f32>;
1995 }
1996
1997 //===----------------------------------------------------------------------===//
1998 // VOP2 Patterns
1999 //===----------------------------------------------------------------------===//
2000
2001 def : Pat <
2002   (i32 (add (i32 (ctpop i32:$popcnt)), i32:$val)),
2003   (V_BCNT_U32_B32_e64 $popcnt, $val)
2004 >;
2005
2006 /********** ======================= **********/
2007 /********** Image sampling patterns **********/
2008 /********** ======================= **********/
2009
2010 // Image + sampler
2011 class SampleRawPattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2012   (name vt:$addr, v8i32:$rsrc, v4i32:$sampler, i32:$dmask, i32:$unorm,
2013         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2014   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2015           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2016           $addr, $rsrc, $sampler)
2017 >;
2018
2019 multiclass SampleRawPatterns<SDPatternOperator name, string opcode> {
2020   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2021   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2022   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2023   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V8), v8i32>;
2024   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V16), v16i32>;
2025 }
2026
2027 // Image only
2028 class ImagePattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2029   (name vt:$addr, v8i32:$rsrc, i32:$dmask, i32:$unorm,
2030         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2031   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2032           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2033           $addr, $rsrc)
2034 >;
2035
2036 multiclass ImagePatterns<SDPatternOperator name, string opcode> {
2037   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2038   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2039   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2040 }
2041
2042 // Basic sample
2043 defm : SampleRawPatterns<int_SI_image_sample,           "IMAGE_SAMPLE">;
2044 defm : SampleRawPatterns<int_SI_image_sample_cl,        "IMAGE_SAMPLE_CL">;
2045 defm : SampleRawPatterns<int_SI_image_sample_d,         "IMAGE_SAMPLE_D">;
2046 defm : SampleRawPatterns<int_SI_image_sample_d_cl,      "IMAGE_SAMPLE_D_CL">;
2047 defm : SampleRawPatterns<int_SI_image_sample_l,         "IMAGE_SAMPLE_L">;
2048 defm : SampleRawPatterns<int_SI_image_sample_b,         "IMAGE_SAMPLE_B">;
2049 defm : SampleRawPatterns<int_SI_image_sample_b_cl,      "IMAGE_SAMPLE_B_CL">;
2050 defm : SampleRawPatterns<int_SI_image_sample_lz,        "IMAGE_SAMPLE_LZ">;
2051 defm : SampleRawPatterns<int_SI_image_sample_cd,        "IMAGE_SAMPLE_CD">;
2052 defm : SampleRawPatterns<int_SI_image_sample_cd_cl,     "IMAGE_SAMPLE_CD_CL">;
2053
2054 // Sample with comparison
2055 defm : SampleRawPatterns<int_SI_image_sample_c,         "IMAGE_SAMPLE_C">;
2056 defm : SampleRawPatterns<int_SI_image_sample_c_cl,      "IMAGE_SAMPLE_C_CL">;
2057 defm : SampleRawPatterns<int_SI_image_sample_c_d,       "IMAGE_SAMPLE_C_D">;
2058 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl,    "IMAGE_SAMPLE_C_D_CL">;
2059 defm : SampleRawPatterns<int_SI_image_sample_c_l,       "IMAGE_SAMPLE_C_L">;
2060 defm : SampleRawPatterns<int_SI_image_sample_c_b,       "IMAGE_SAMPLE_C_B">;
2061 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl,    "IMAGE_SAMPLE_C_B_CL">;
2062 defm : SampleRawPatterns<int_SI_image_sample_c_lz,      "IMAGE_SAMPLE_C_LZ">;
2063 defm : SampleRawPatterns<int_SI_image_sample_c_cd,      "IMAGE_SAMPLE_C_CD">;
2064 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl,   "IMAGE_SAMPLE_C_CD_CL">;
2065
2066 // Sample with offsets
2067 defm : SampleRawPatterns<int_SI_image_sample_o,         "IMAGE_SAMPLE_O">;
2068 defm : SampleRawPatterns<int_SI_image_sample_cl_o,      "IMAGE_SAMPLE_CL_O">;
2069 defm : SampleRawPatterns<int_SI_image_sample_d_o,       "IMAGE_SAMPLE_D_O">;
2070 defm : SampleRawPatterns<int_SI_image_sample_d_cl_o,    "IMAGE_SAMPLE_D_CL_O">;
2071 defm : SampleRawPatterns<int_SI_image_sample_l_o,       "IMAGE_SAMPLE_L_O">;
2072 defm : SampleRawPatterns<int_SI_image_sample_b_o,       "IMAGE_SAMPLE_B_O">;
2073 defm : SampleRawPatterns<int_SI_image_sample_b_cl_o,    "IMAGE_SAMPLE_B_CL_O">;
2074 defm : SampleRawPatterns<int_SI_image_sample_lz_o,      "IMAGE_SAMPLE_LZ_O">;
2075 defm : SampleRawPatterns<int_SI_image_sample_cd_o,      "IMAGE_SAMPLE_CD_O">;
2076 defm : SampleRawPatterns<int_SI_image_sample_cd_cl_o,   "IMAGE_SAMPLE_CD_CL_O">;
2077
2078 // Sample with comparison and offsets
2079 defm : SampleRawPatterns<int_SI_image_sample_c_o,       "IMAGE_SAMPLE_C_O">;
2080 defm : SampleRawPatterns<int_SI_image_sample_c_cl_o,    "IMAGE_SAMPLE_C_CL_O">;
2081 defm : SampleRawPatterns<int_SI_image_sample_c_d_o,     "IMAGE_SAMPLE_C_D_O">;
2082 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl_o,  "IMAGE_SAMPLE_C_D_CL_O">;
2083 defm : SampleRawPatterns<int_SI_image_sample_c_l_o,     "IMAGE_SAMPLE_C_L_O">;
2084 defm : SampleRawPatterns<int_SI_image_sample_c_b_o,     "IMAGE_SAMPLE_C_B_O">;
2085 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl_o,  "IMAGE_SAMPLE_C_B_CL_O">;
2086 defm : SampleRawPatterns<int_SI_image_sample_c_lz_o,    "IMAGE_SAMPLE_C_LZ_O">;
2087 defm : SampleRawPatterns<int_SI_image_sample_c_cd_o,    "IMAGE_SAMPLE_C_CD_O">;
2088 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl_o, "IMAGE_SAMPLE_C_CD_CL_O">;
2089
2090 // Gather opcodes
2091 // Only the variants which make sense are defined.
2092 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V2,        v2i32>;
2093 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V4,        v4i32>;
2094 def : SampleRawPattern<int_SI_gather4_cl,        IMAGE_GATHER4_CL_V4_V4,     v4i32>;
2095 def : SampleRawPattern<int_SI_gather4_l,         IMAGE_GATHER4_L_V4_V4,      v4i32>;
2096 def : SampleRawPattern<int_SI_gather4_b,         IMAGE_GATHER4_B_V4_V4,      v4i32>;
2097 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V4,   v4i32>;
2098 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V8,   v8i32>;
2099 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V2,     v2i32>;
2100 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V4,     v4i32>;
2101
2102 def : SampleRawPattern<int_SI_gather4_c,         IMAGE_GATHER4_C_V4_V4,      v4i32>;
2103 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V4,   v4i32>;
2104 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V8,   v8i32>;
2105 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V4,    v4i32>;
2106 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V8,    v8i32>;
2107 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V4,    v4i32>;
2108 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V8,    v8i32>;
2109 def : SampleRawPattern<int_SI_gather4_c_b_cl,    IMAGE_GATHER4_C_B_CL_V4_V8, v8i32>;
2110 def : SampleRawPattern<int_SI_gather4_c_lz,      IMAGE_GATHER4_C_LZ_V4_V4,   v4i32>;
2111
2112 def : SampleRawPattern<int_SI_gather4_o,         IMAGE_GATHER4_O_V4_V4,      v4i32>;
2113 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V4,   v4i32>;
2114 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V8,   v8i32>;
2115 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V4,    v4i32>;
2116 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V8,    v8i32>;
2117 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V4,    v4i32>;
2118 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V8,    v8i32>;
2119 def : SampleRawPattern<int_SI_gather4_b_cl_o,    IMAGE_GATHER4_B_CL_O_V4_V8, v8i32>;
2120 def : SampleRawPattern<int_SI_gather4_lz_o,      IMAGE_GATHER4_LZ_O_V4_V4,   v4i32>;
2121
2122 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V4,    v4i32>;
2123 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V8,    v8i32>;
2124 def : SampleRawPattern<int_SI_gather4_c_cl_o,    IMAGE_GATHER4_C_CL_O_V4_V8, v8i32>;
2125 def : SampleRawPattern<int_SI_gather4_c_l_o,     IMAGE_GATHER4_C_L_O_V4_V8,  v8i32>;
2126 def : SampleRawPattern<int_SI_gather4_c_b_o,     IMAGE_GATHER4_C_B_O_V4_V8,  v8i32>;
2127 def : SampleRawPattern<int_SI_gather4_c_b_cl_o,  IMAGE_GATHER4_C_B_CL_O_V4_V8, v8i32>;
2128 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V4, v4i32>;
2129 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V8, v8i32>;
2130
2131 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V1, i32>;
2132 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V2, v2i32>;
2133 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V4, v4i32>;
2134
2135 def : ImagePattern<int_SI_getresinfo, IMAGE_GET_RESINFO_V4_V1, i32>;
2136 defm : ImagePatterns<int_SI_image_load, "IMAGE_LOAD">;
2137 defm : ImagePatterns<int_SI_image_load_mip, "IMAGE_LOAD_MIP">;
2138
2139 /* SIsample for simple 1D texture lookup */
2140 def : Pat <
2141   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2142   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2143 >;
2144
2145 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2146     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2147     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2148 >;
2149
2150 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2151     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
2152     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2153 >;
2154
2155 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2156     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
2157     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2158 >;
2159
2160 class SampleShadowPattern<SDNode name, MIMG opcode,
2161                           ValueType vt> : Pat <
2162     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
2163     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2164 >;
2165
2166 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
2167                                ValueType vt> : Pat <
2168     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
2169     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2170 >;
2171
2172 /* SIsample* for texture lookups consuming more address parameters */
2173 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
2174                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
2175 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
2176   def : SamplePattern <SIsample, sample, addr_type>;
2177   def : SampleRectPattern <SIsample, sample, addr_type>;
2178   def : SampleArrayPattern <SIsample, sample, addr_type>;
2179   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
2180   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
2181
2182   def : SamplePattern <SIsamplel, sample_l, addr_type>;
2183   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
2184   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
2185   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
2186
2187   def : SamplePattern <SIsampleb, sample_b, addr_type>;
2188   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
2189   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
2190   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
2191
2192   def : SamplePattern <SIsampled, sample_d, addr_type>;
2193   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
2194   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
2195   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
2196 }
2197
2198 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
2199                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
2200                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
2201                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
2202                       v2i32>;
2203 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
2204                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
2205                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
2206                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
2207                       v4i32>;
2208 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
2209                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
2210                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
2211                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
2212                       v8i32>;
2213 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
2214                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
2215                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
2216                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
2217                       v16i32>;
2218
2219 /* int_SI_imageload for texture fetches consuming varying address parameters */
2220 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2221     (name addr_type:$addr, v32i8:$rsrc, imm),
2222     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2223 >;
2224
2225 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2226     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
2227     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2228 >;
2229
2230 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2231     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
2232     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2233 >;
2234
2235 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2236     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
2237     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2238 >;
2239
2240 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
2241   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
2242   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
2243 }
2244
2245 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
2246   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
2247   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
2248 }
2249
2250 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
2251 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
2252
2253 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
2254 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
2255
2256 /* Image resource information */
2257 def : Pat <
2258   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
2259   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2260 >;
2261
2262 def : Pat <
2263   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
2264   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2265 >;
2266
2267 def : Pat <
2268   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
2269   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2270 >;
2271
2272 /********** ============================================ **********/
2273 /********** Extraction, Insertion, Building and Casting  **********/
2274 /********** ============================================ **********/
2275
2276 foreach Index = 0-2 in {
2277   def Extract_Element_v2i32_#Index : Extract_Element <
2278     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2279   >;
2280   def Insert_Element_v2i32_#Index : Insert_Element <
2281     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2282   >;
2283
2284   def Extract_Element_v2f32_#Index : Extract_Element <
2285     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2286   >;
2287   def Insert_Element_v2f32_#Index : Insert_Element <
2288     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2289   >;
2290 }
2291
2292 foreach Index = 0-3 in {
2293   def Extract_Element_v4i32_#Index : Extract_Element <
2294     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2295   >;
2296   def Insert_Element_v4i32_#Index : Insert_Element <
2297     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2298   >;
2299
2300   def Extract_Element_v4f32_#Index : Extract_Element <
2301     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2302   >;
2303   def Insert_Element_v4f32_#Index : Insert_Element <
2304     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2305   >;
2306 }
2307
2308 foreach Index = 0-7 in {
2309   def Extract_Element_v8i32_#Index : Extract_Element <
2310     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2311   >;
2312   def Insert_Element_v8i32_#Index : Insert_Element <
2313     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2314   >;
2315
2316   def Extract_Element_v8f32_#Index : Extract_Element <
2317     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2318   >;
2319   def Insert_Element_v8f32_#Index : Insert_Element <
2320     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2321   >;
2322 }
2323
2324 foreach Index = 0-15 in {
2325   def Extract_Element_v16i32_#Index : Extract_Element <
2326     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2327   >;
2328   def Insert_Element_v16i32_#Index : Insert_Element <
2329     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2330   >;
2331
2332   def Extract_Element_v16f32_#Index : Extract_Element <
2333     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2334   >;
2335   def Insert_Element_v16f32_#Index : Insert_Element <
2336     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2337   >;
2338 }
2339
2340 def : BitConvert <i32, f32, SReg_32>;
2341 def : BitConvert <i32, f32, VReg_32>;
2342
2343 def : BitConvert <f32, i32, SReg_32>;
2344 def : BitConvert <f32, i32, VReg_32>;
2345
2346 def : BitConvert <i64, f64, VReg_64>;
2347
2348 def : BitConvert <f64, i64, VReg_64>;
2349
2350 def : BitConvert <v2f32, v2i32, VReg_64>;
2351 def : BitConvert <v2i32, v2f32, VReg_64>;
2352 def : BitConvert <v2i32, i64, VReg_64>;
2353 def : BitConvert <i64, v2i32, VReg_64>;
2354 def : BitConvert <v2f32, i64, VReg_64>;
2355 def : BitConvert <i64, v2f32, VReg_64>;
2356 def : BitConvert <v2i32, f64, VReg_64>;
2357 def : BitConvert <f64, v2i32, VReg_64>;
2358 def : BitConvert <v4f32, v4i32, VReg_128>;
2359 def : BitConvert <v4i32, v4f32, VReg_128>;
2360
2361 def : BitConvert <v8f32, v8i32, SReg_256>;
2362 def : BitConvert <v8i32, v8f32, SReg_256>;
2363 def : BitConvert <v8i32, v32i8, SReg_256>;
2364 def : BitConvert <v32i8, v8i32, SReg_256>;
2365 def : BitConvert <v8i32, v32i8, VReg_256>;
2366 def : BitConvert <v8i32, v8f32, VReg_256>;
2367 def : BitConvert <v8f32, v8i32, VReg_256>;
2368 def : BitConvert <v32i8, v8i32, VReg_256>;
2369
2370 def : BitConvert <v16i32, v16f32, VReg_512>;
2371 def : BitConvert <v16f32, v16i32, VReg_512>;
2372
2373 /********** =================== **********/
2374 /********** Src & Dst modifiers **********/
2375 /********** =================== **********/
2376
2377 def FCLAMP_SI : AMDGPUShaderInst <
2378   (outs VReg_32:$dst),
2379   (ins VSrc_32:$src0),
2380   "FCLAMP_SI $dst, $src0",
2381   []
2382 > {
2383   let usesCustomInserter = 1;
2384 }
2385
2386 def : Pat <
2387   (AMDGPUclamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
2388   (FCLAMP_SI f32:$src)
2389 >;
2390
2391 /********** ================================ **********/
2392 /********** Floating point absolute/negative **********/
2393 /********** ================================ **********/
2394
2395 // Prevent expanding both fneg and fabs.
2396
2397 // FIXME: Should use S_OR_B32
2398 def : Pat <
2399   (fneg (fabs f32:$src)),
2400   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
2401 >;
2402
2403 // FIXME: Should use S_OR_B32
2404 def : Pat <
2405   (fneg (fabs f64:$src)),
2406     (f64 (INSERT_SUBREG
2407       (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
2408        (i32 (EXTRACT_SUBREG f64:$src, sub0)), sub0),
2409     (V_OR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2410                   (V_MOV_B32_e32 0x80000000)), sub1)) // Set sign bit.
2411 >;
2412
2413 def : Pat <
2414   (fabs f32:$src),
2415   (V_AND_B32_e32 $src, (V_MOV_B32_e32 0x7fffffff))
2416 >;
2417
2418 def : Pat <
2419   (fneg f32:$src),
2420   (V_XOR_B32_e32 $src, (V_MOV_B32_e32 0x80000000))
2421 >;
2422
2423 def : Pat <
2424   (fabs f64:$src),
2425     (f64 (INSERT_SUBREG
2426       (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
2427        (i32 (EXTRACT_SUBREG f64:$src, sub0)), sub0),
2428     (V_AND_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2429                     (V_MOV_B32_e32 0x7fffffff)), sub1)) // Set sign bit.
2430 >;
2431
2432 def : Pat <
2433   (fneg f64:$src),
2434     (f64 (INSERT_SUBREG
2435       (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
2436        (i32 (EXTRACT_SUBREG f64:$src, sub0)), sub0),
2437     (V_XOR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2438                     (V_MOV_B32_e32 0x80000000)), sub1))
2439 >;
2440
2441 /********** ================== **********/
2442 /********** Immediate Patterns **********/
2443 /********** ================== **********/
2444
2445 def : Pat <
2446   (SGPRImm<(i32 imm)>:$imm),
2447   (S_MOV_B32 imm:$imm)
2448 >;
2449
2450 def : Pat <
2451   (SGPRImm<(f32 fpimm)>:$imm),
2452   (S_MOV_B32 fpimm:$imm)
2453 >;
2454
2455 def : Pat <
2456   (i32 imm:$imm),
2457   (V_MOV_B32_e32 imm:$imm)
2458 >;
2459
2460 def : Pat <
2461   (f32 fpimm:$imm),
2462   (V_MOV_B32_e32 fpimm:$imm)
2463 >;
2464
2465 def : Pat <
2466   (i64 InlineImm<i64>:$imm),
2467   (S_MOV_B64 InlineImm<i64>:$imm)
2468 >;
2469
2470 /********** ===================== **********/
2471 /********** Interpolation Paterns **********/
2472 /********** ===================== **********/
2473
2474 def : Pat <
2475   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
2476   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
2477 >;
2478
2479 def : Pat <
2480   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
2481   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
2482                                     imm:$attr_chan, imm:$attr, i32:$params),
2483                    (EXTRACT_SUBREG $ij, sub1),
2484                    imm:$attr_chan, imm:$attr, $params)
2485 >;
2486
2487 /********** ================== **********/
2488 /********** Intrinsic Patterns **********/
2489 /********** ================== **********/
2490
2491 /* llvm.AMDGPU.pow */
2492 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
2493
2494 def : Pat <
2495   (int_AMDGPU_div f32:$src0, f32:$src1),
2496   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
2497 >;
2498
2499 def : Pat<
2500   (fdiv f64:$src0, f64:$src1),
2501   (V_MUL_F64 0 /* src0_modifiers */, $src0,
2502              0 /* src1_modifiers */, (V_RCP_F64_e32 $src1),
2503              0 /* clamp */, 0 /* omod */)
2504 >;
2505
2506 def : Pat <
2507   (int_AMDGPU_cube v4f32:$src),
2508   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2509     (V_CUBETC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2510                   0 /* src1_modifiers */, (EXTRACT_SUBREG $src, sub1),
2511                   0 /* src2_modifiers */, (EXTRACT_SUBREG $src, sub2),
2512                   0 /* clamp */, 0 /* omod */),
2513                   sub0),
2514     (V_CUBESC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2515                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2516                   0 /* src2_modifiers */,(EXTRACT_SUBREG $src, sub2),
2517                   0 /* clamp */, 0 /* omod */),
2518                   sub1),
2519     (V_CUBEMA_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2520                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2521                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2522                   0 /* clamp */, 0 /* omod */),
2523                   sub2),
2524     (V_CUBEID_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2525                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2526                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2527                   0 /* clamp */, 0 /* omod */),
2528                   sub3)
2529 >;
2530
2531 def : Pat <
2532   (i32 (sext i1:$src0)),
2533   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2534 >;
2535
2536 class Ext32Pat <SDNode ext> : Pat <
2537   (i32 (ext i1:$src0)),
2538   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2539 >;
2540
2541 def : Ext32Pat <zext>;
2542 def : Ext32Pat <anyext>;
2543
2544 // Offset in an 32Bit VGPR
2545 def : Pat <
2546   (SIload_constant v4i32:$sbase, i32:$voff),
2547   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0, 0)
2548 >;
2549
2550 // The multiplication scales from [0,1] to the unsigned integer range
2551 def : Pat <
2552   (AMDGPUurecip i32:$src0),
2553   (V_CVT_U32_F32_e32
2554     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2555                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2556 >;
2557
2558 def : Pat <
2559   (int_SI_tid),
2560   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
2561                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0))
2562 >;
2563
2564 //===----------------------------------------------------------------------===//
2565 // VOP3 Patterns
2566 //===----------------------------------------------------------------------===//
2567
2568 def : IMad24Pat<V_MAD_I32_I24>;
2569 def : UMad24Pat<V_MAD_U32_U24>;
2570
2571 def : Pat <
2572   (mulhu i32:$src0, i32:$src1),
2573   (V_MUL_HI_U32 $src0, $src1)
2574 >;
2575
2576 def : Pat <
2577   (mulhs i32:$src0, i32:$src1),
2578   (V_MUL_HI_I32 $src0, $src1)
2579 >;
2580
2581 def : Vop3ModPat<V_MAD_F32, VOP_F32_F32_F32_F32, AMDGPUmad>;
2582
2583
2584 defm : BFIPatterns <V_BFI_B32, S_MOV_B32>;
2585 def : ROTRPattern <V_ALIGNBIT_B32>;
2586
2587 /********** ======================= **********/
2588 /**********   Load/Store Patterns   **********/
2589 /********** ======================= **********/
2590
2591 class DSReadPat <DS inst, ValueType vt, PatFrag frag> : Pat <
2592   (vt (frag (DS1Addr1Offset i32:$ptr, i32:$offset))),
2593   (inst (i1 0), $ptr, (as_i16imm $offset))
2594 >;
2595
2596 def : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2597 def : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2598 def : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2599 def : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2600 def : DSReadPat <DS_READ_B32, i32, local_load>;
2601
2602 let AddedComplexity = 100 in {
2603
2604 def : DSReadPat <DS_READ_B64, v2i32, local_load_aligned8bytes>;
2605
2606 } // End AddedComplexity = 100
2607
2608 def : Pat <
2609   (v2i32 (local_load (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2610                                                     i8:$offset1))),
2611   (DS_READ2_B32 (i1 0), $ptr, $offset0, $offset1)
2612 >;
2613
2614 class DSWritePat <DS inst, ValueType vt, PatFrag frag> : Pat <
2615   (frag vt:$value, (DS1Addr1Offset i32:$ptr, i32:$offset)),
2616   (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2617 >;
2618
2619 def : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2620 def : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2621 def : DSWritePat <DS_WRITE_B32, i32, local_store>;
2622
2623 let AddedComplexity = 100 in {
2624
2625 def : DSWritePat <DS_WRITE_B64, v2i32, local_store_aligned8bytes>;
2626 } // End AddedComplexity = 100
2627
2628 def : Pat <
2629   (local_store v2i32:$value, (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2630                                                             i8:$offset1)),
2631   (DS_WRITE2_B32 (i1 0), $ptr, (EXTRACT_SUBREG $value, sub0),
2632                         (EXTRACT_SUBREG $value, sub1), $offset0, $offset1)
2633 >;
2634
2635 class DSAtomicRetPat<DS inst, ValueType vt, PatFrag frag> : Pat <
2636   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$value),
2637   (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2638 >;
2639
2640 // Special case of DSAtomicRetPat for add / sub 1 -> inc / dec
2641 //
2642 // We need to use something for the data0, so we set a register to
2643 // -1. For the non-rtn variants, the manual says it does
2644 // DS[A] = (DS[A] >= D0) ? 0 : DS[A] + 1, and setting D0 to uint_max
2645 // will always do the increment so I'm assuming it's the same.
2646 //
2647 // We also load this -1 with s_mov_b32 / s_mov_b64 even though this
2648 // needs to be a VGPR. The SGPR copy pass will fix this, and it's
2649 // easier since there is no v_mov_b64.
2650 class DSAtomicIncRetPat<DS inst, ValueType vt,
2651                         Instruction LoadImm, PatFrag frag> : Pat <
2652   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), (vt 1)),
2653   (inst (i1 0), $ptr, (LoadImm (vt -1)), (as_i16imm $offset))
2654 >;
2655
2656
2657 class DSAtomicCmpXChg <DS inst, ValueType vt, PatFrag frag> : Pat <
2658   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$cmp, vt:$swap),
2659   (inst (i1 0), $ptr, $cmp, $swap, (as_i16imm $offset))
2660 >;
2661
2662
2663 // 32-bit atomics.
2664 def : DSAtomicIncRetPat<DS_INC_RTN_U32, i32,
2665                         S_MOV_B32, atomic_load_add_local>;
2666 def : DSAtomicIncRetPat<DS_DEC_RTN_U32, i32,
2667                         S_MOV_B32, atomic_load_sub_local>;
2668
2669 def : DSAtomicRetPat<DS_WRXCHG_RTN_B32, i32, atomic_swap_local>;
2670 def : DSAtomicRetPat<DS_ADD_RTN_U32, i32, atomic_load_add_local>;
2671 def : DSAtomicRetPat<DS_SUB_RTN_U32, i32, atomic_load_sub_local>;
2672 def : DSAtomicRetPat<DS_AND_RTN_B32, i32, atomic_load_and_local>;
2673 def : DSAtomicRetPat<DS_OR_RTN_B32, i32, atomic_load_or_local>;
2674 def : DSAtomicRetPat<DS_XOR_RTN_B32, i32, atomic_load_xor_local>;
2675 def : DSAtomicRetPat<DS_MIN_RTN_I32, i32, atomic_load_min_local>;
2676 def : DSAtomicRetPat<DS_MAX_RTN_I32, i32, atomic_load_max_local>;
2677 def : DSAtomicRetPat<DS_MIN_RTN_U32, i32, atomic_load_umin_local>;
2678 def : DSAtomicRetPat<DS_MAX_RTN_U32, i32, atomic_load_umax_local>;
2679
2680 def : DSAtomicCmpXChg<DS_CMPST_RTN_B32, i32, atomic_cmp_swap_32_local>;
2681
2682 // 64-bit atomics.
2683 def : DSAtomicIncRetPat<DS_INC_RTN_U64, i64,
2684                         S_MOV_B64, atomic_load_add_local>;
2685 def : DSAtomicIncRetPat<DS_DEC_RTN_U64, i64,
2686                         S_MOV_B64, atomic_load_sub_local>;
2687
2688 def : DSAtomicRetPat<DS_WRXCHG_RTN_B64, i64, atomic_swap_local>;
2689 def : DSAtomicRetPat<DS_ADD_RTN_U64, i64, atomic_load_add_local>;
2690 def : DSAtomicRetPat<DS_SUB_RTN_U64, i64, atomic_load_sub_local>;
2691 def : DSAtomicRetPat<DS_AND_RTN_B64, i64, atomic_load_and_local>;
2692 def : DSAtomicRetPat<DS_OR_RTN_B64, i64, atomic_load_or_local>;
2693 def : DSAtomicRetPat<DS_XOR_RTN_B64, i64, atomic_load_xor_local>;
2694 def : DSAtomicRetPat<DS_MIN_RTN_I64, i64, atomic_load_min_local>;
2695 def : DSAtomicRetPat<DS_MAX_RTN_I64, i64, atomic_load_max_local>;
2696 def : DSAtomicRetPat<DS_MIN_RTN_U64, i64, atomic_load_umin_local>;
2697 def : DSAtomicRetPat<DS_MAX_RTN_U64, i64, atomic_load_umax_local>;
2698
2699 def : DSAtomicCmpXChg<DS_CMPST_RTN_B64, i64, atomic_cmp_swap_64_local>;
2700
2701
2702 //===----------------------------------------------------------------------===//
2703 // MUBUF Patterns
2704 //===----------------------------------------------------------------------===//
2705
2706 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2707                               PatFrag constant_ld> {
2708   def : Pat <
2709      (vt (constant_ld (MUBUFAddr64 v4i32:$srsrc, i64:$vaddr, i16:$offset))),
2710      (Instr_ADDR64 $srsrc, $vaddr, $offset)
2711   >;
2712 }
2713
2714 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32, sextloadi8_constant>;
2715 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32, az_extloadi8_constant>;
2716 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32, sextloadi16_constant>;
2717 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32, az_extloadi16_constant>;
2718 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32, constant_load>;
2719 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32, constant_load>;
2720 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32, constant_load>;
2721
2722 class MUBUFScratchLoadPat <MUBUF Instr, ValueType vt, PatFrag ld> : Pat <
2723   (vt (ld (MUBUFScratch v4i32:$srsrc, i32:$vaddr,
2724                         i32:$soffset, u16imm:$offset))),
2725   (Instr $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2726 >;
2727
2728 def : MUBUFScratchLoadPat <BUFFER_LOAD_SBYTE_OFFEN, i32, sextloadi8_private>;
2729 def : MUBUFScratchLoadPat <BUFFER_LOAD_UBYTE_OFFEN, i32, extloadi8_private>;
2730 def : MUBUFScratchLoadPat <BUFFER_LOAD_SSHORT_OFFEN, i32, sextloadi16_private>;
2731 def : MUBUFScratchLoadPat <BUFFER_LOAD_USHORT_OFFEN, i32, extloadi16_private>;
2732 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORD_OFFEN, i32, load_private>;
2733 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX2_OFFEN, v2i32, load_private>;
2734 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX4_OFFEN, v4i32, load_private>;
2735
2736 // BUFFER_LOAD_DWORD*, addr64=0
2737 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2738                              MUBUF bothen> {
2739
2740   def : Pat <
2741     (vt (int_SI_buffer_load_dword v4i32:$rsrc, (i32 imm), i32:$soffset,
2742                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2743                                   imm:$tfe)),
2744     (offset $rsrc, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2745             (as_i1imm $slc), (as_i1imm $tfe))
2746   >;
2747
2748   def : Pat <
2749     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2750                                   imm:$offset, 1, 0, imm:$glc, imm:$slc,
2751                                   imm:$tfe)),
2752     (offen $rsrc, $vaddr, $soffset, (as_i16imm $offset), (as_i1imm $glc), (as_i1imm $slc),
2753            (as_i1imm $tfe))
2754   >;
2755
2756   def : Pat <
2757     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2758                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2759                                   imm:$tfe)),
2760     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2761            (as_i1imm $slc), (as_i1imm $tfe))
2762   >;
2763
2764   def : Pat <
2765     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2766                                   imm, 1, 1, imm:$glc, imm:$slc,
2767                                   imm:$tfe)),
2768     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2769             (as_i1imm $tfe))
2770   >;
2771 }
2772
2773 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2774                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2775 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2776                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2777 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2778                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2779
2780 class MUBUFScratchStorePat <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2781   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i32:$vaddr, i32:$soffset,
2782                                u16imm:$offset)),
2783   (Instr $value, $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2784 >;
2785
2786 def : MUBUFScratchStorePat <BUFFER_STORE_BYTE_OFFEN, i32, truncstorei8_private>;
2787 def : MUBUFScratchStorePat <BUFFER_STORE_SHORT_OFFEN, i32, truncstorei16_private>;
2788 def : MUBUFScratchStorePat <BUFFER_STORE_DWORD_OFFEN, i32, store_private>;
2789 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX2_OFFEN, v2i32, store_private>;
2790 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX4_OFFEN, v4i32, store_private>;
2791
2792 /*
2793 class MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2794   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i64:$vaddr, u16imm:$offset)),
2795   (Instr $value, $srsrc, $vaddr, $offset)
2796 >;
2797
2798 def : MUBUFStore_Pattern <BUFFER_STORE_BYTE_ADDR64, i32, truncstorei8_private>;
2799 def : MUBUFStore_Pattern <BUFFER_STORE_SHORT_ADDR64, i32, truncstorei16_private>;
2800 def : MUBUFStore_Pattern <BUFFER_STORE_DWORD_ADDR64, i32, store_private>;
2801 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2_ADDR64, v2i32, store_private>;
2802 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4_ADDR64, v4i32, store_private>;
2803
2804 */
2805
2806 //===----------------------------------------------------------------------===//
2807 // MTBUF Patterns
2808 //===----------------------------------------------------------------------===//
2809
2810 // TBUFFER_STORE_FORMAT_*, addr64=0
2811 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2812   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2813                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2814                    imm:$nfmt, imm:$offen, imm:$idxen,
2815                    imm:$glc, imm:$slc, imm:$tfe),
2816   (opcode
2817     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2818     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2819     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2820 >;
2821
2822 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2823 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2824 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2825 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2826
2827 let SubtargetPredicate = isCI in {
2828
2829 // Sea island new arithmetic instructinos
2830 defm V_TRUNC_F64 : VOP1Inst <vop1<0x17>, "V_TRUNC_F64",
2831   VOP_F64_F64, ftrunc
2832 >;
2833 defm V_CEIL_F64 : VOP1Inst <vop1<0x18>, "V_CEIL_F64",
2834   VOP_F64_F64, fceil
2835 >;
2836 defm V_FLOOR_F64 : VOP1Inst <vop1<0x1A>, "V_FLOOR_F64",
2837   VOP_F64_F64, ffloor
2838 >;
2839 defm V_RNDNE_F64 : VOP1Inst <vop1<0x19>, "V_RNDNE_F64",
2840   VOP_F64_F64, frint
2841 >;
2842
2843 defm V_QSAD_PK_U16_U8 : VOP3Inst <vop3<0x173>, "V_QSAD_PK_U16_U8",
2844   VOP_I32_I32_I32
2845 >;
2846 defm V_MQSAD_U16_U8 : VOP3Inst <vop3<0x172>, "V_MQSAD_U16_U8",
2847   VOP_I32_I32_I32
2848 >;
2849 defm V_MQSAD_U32_U8 : VOP3Inst <vop3<0x175>, "V_MQSAD_U32_U8",
2850   VOP_I32_I32_I32
2851 >;
2852 defm V_MAD_U64_U32 : VOP3Inst <vop3<0x176>, "V_MAD_U64_U32",
2853   VOP_I64_I32_I32_I64
2854 >;
2855
2856 // XXX - Does this set VCC?
2857 defm V_MAD_I64_I32 : VOP3Inst <vop3<0x177>, "V_MAD_I64_I32",
2858   VOP_I64_I32_I32_I64
2859 >;
2860
2861 // Remaining instructions:
2862 // FLAT_*
2863 // S_CBRANCH_CDBGUSER
2864 // S_CBRANCH_CDBGSYS
2865 // S_CBRANCH_CDBGSYS_OR_USER
2866 // S_CBRANCH_CDBGSYS_AND_USER
2867 // S_DCACHE_INV_VOL
2868 // V_EXP_LEGACY_F32
2869 // V_LOG_LEGACY_F32
2870 // DS_NOP
2871 // DS_GWS_SEMA_RELEASE_ALL
2872 // DS_WRAP_RTN_B32
2873 // DS_CNDXCHG32_RTN_B64
2874 // DS_WRITE_B96
2875 // DS_WRITE_B128
2876 // DS_CONDXCHG32_RTN_B128
2877 // DS_READ_B96
2878 // DS_READ_B128
2879 // BUFFER_LOAD_DWORDX3
2880 // BUFFER_STORE_DWORDX3
2881
2882 } // End iSCI
2883
2884 //===----------------------------------------------------------------------===//
2885 // Flat Patterns
2886 //===----------------------------------------------------------------------===//
2887
2888 class FLATLoad_Pattern <FLAT Instr_ADDR64, ValueType vt,
2889                              PatFrag flat_ld> :
2890   Pat <(vt (flat_ld i64:$ptr)),
2891        (Instr_ADDR64 $ptr)
2892 >;
2893
2894 def : FLATLoad_Pattern <FLAT_LOAD_SBYTE, i32, sextloadi8_flat>;
2895 def : FLATLoad_Pattern <FLAT_LOAD_UBYTE, i32, az_extloadi8_flat>;
2896 def : FLATLoad_Pattern <FLAT_LOAD_SSHORT, i32, sextloadi16_flat>;
2897 def : FLATLoad_Pattern <FLAT_LOAD_USHORT, i32, az_extloadi16_flat>;
2898 def : FLATLoad_Pattern <FLAT_LOAD_DWORD, i32, flat_load>;
2899 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, flat_load>;
2900 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, az_extloadi32_flat>;
2901 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, v2i32, flat_load>;
2902 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX4, v4i32, flat_load>;
2903
2904 class FLATStore_Pattern <FLAT Instr, ValueType vt, PatFrag st> :
2905   Pat <(st vt:$value, i64:$ptr),
2906         (Instr $value, $ptr)
2907   >;
2908
2909 def : FLATStore_Pattern <FLAT_STORE_BYTE, i32, truncstorei8_flat>;
2910 def : FLATStore_Pattern <FLAT_STORE_SHORT, i32, truncstorei16_flat>;
2911 def : FLATStore_Pattern <FLAT_STORE_DWORD, i32, flat_store>;
2912 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, i64, flat_store>;
2913 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, v2i32, flat_store>;
2914 def : FLATStore_Pattern <FLAT_STORE_DWORDX4, v4i32, flat_store>;
2915
2916 /********** ====================== **********/
2917 /**********   Indirect adressing   **********/
2918 /********** ====================== **********/
2919
2920 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2921
2922   // 1. Extract with offset
2923   def : Pat<
2924     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2925     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2926   >;
2927
2928   // 2. Extract without offset
2929   def : Pat<
2930     (vector_extract vt:$vec, i32:$idx),
2931     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2932   >;
2933
2934   // 3. Insert with offset
2935   def : Pat<
2936     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2937     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2938   >;
2939
2940   // 4. Insert without offset
2941   def : Pat<
2942     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2943     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2944   >;
2945 }
2946
2947 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2948 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2949 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2950 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2951
2952 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2953 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2954 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2955 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2956
2957 //===----------------------------------------------------------------------===//
2958 // Conversion Patterns
2959 //===----------------------------------------------------------------------===//
2960
2961 def : Pat<(i32 (sext_inreg i32:$src, i1)),
2962   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
2963
2964 // TODO: Match 64-bit BFE. SI has a 64-bit BFE, but it's scalar only so it
2965 // might not be worth the effort, and will need to expand to shifts when
2966 // fixing SGPR copies.
2967
2968 // Handle sext_inreg in i64
2969 def : Pat <
2970   (i64 (sext_inreg i64:$src, i1)),
2971   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2972     (S_BFE_I32 (EXTRACT_SUBREG i64:$src, sub0), 65536), sub0), // 0 | 1 << 16
2973     (S_MOV_B32 -1), sub1)
2974 >;
2975
2976 def : Pat <
2977   (i64 (sext_inreg i64:$src, i8)),
2978   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2979     (S_SEXT_I32_I8 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2980     (S_MOV_B32 -1), sub1)
2981 >;
2982
2983 def : Pat <
2984   (i64 (sext_inreg i64:$src, i16)),
2985   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2986     (S_SEXT_I32_I16 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2987     (S_MOV_B32 -1), sub1)
2988 >;
2989
2990 class ZExt_i64_i32_Pat <SDNode ext> : Pat <
2991   (i64 (ext i32:$src)),
2992   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)), $src, sub0),
2993     (S_MOV_B32 0), sub1)
2994 >;
2995
2996 class ZExt_i64_i1_Pat <SDNode ext> : Pat <
2997   (i64 (ext i1:$src)),
2998   (INSERT_SUBREG
2999     (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
3000       (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src), sub0),
3001     (S_MOV_B32 0), sub1)
3002 >;
3003
3004
3005 def : ZExt_i64_i32_Pat<zext>;
3006 def : ZExt_i64_i32_Pat<anyext>;
3007 def : ZExt_i64_i1_Pat<zext>;
3008 def : ZExt_i64_i1_Pat<anyext>;
3009
3010 def : Pat <
3011   (i64 (sext i32:$src)),
3012     (INSERT_SUBREG
3013       (INSERT_SUBREG (i64 (IMPLICIT_DEF)), $src, sub0),
3014       (S_ASHR_I32 $src, 31), sub1)
3015 >;
3016
3017 def : Pat <
3018   (i64 (sext i1:$src)),
3019   (INSERT_SUBREG
3020     (INSERT_SUBREG
3021       (i64 (IMPLICIT_DEF)),
3022       (V_CNDMASK_B32_e64 0, -1, $src), sub0),
3023     (V_CNDMASK_B32_e64 0, -1, $src), sub1)
3024 >;
3025
3026 def : Pat <
3027   (f32 (sint_to_fp i1:$src)),
3028   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_NEG_ONE, $src)
3029 >;
3030
3031 def : Pat <
3032   (f32 (uint_to_fp i1:$src)),
3033   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_ONE, $src)
3034 >;
3035
3036 def : Pat <
3037   (f64 (sint_to_fp i1:$src)),
3038     (V_CVT_F64_I32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src))
3039 >;
3040
3041 def : Pat <
3042   (f64 (uint_to_fp i1:$src)),
3043   (V_CVT_F64_U32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src))
3044 >;
3045
3046 //===----------------------------------------------------------------------===//
3047 // Miscellaneous Patterns
3048 //===----------------------------------------------------------------------===//
3049
3050 def : Pat <
3051   (i32 (trunc i64:$a)),
3052   (EXTRACT_SUBREG $a, sub0)
3053 >;
3054
3055 def : Pat <
3056   (i1 (trunc i32:$a)),
3057   (V_CMP_EQ_I32_e64 (V_AND_B32_e64 (i32 1), $a), 1)
3058 >;
3059
3060 def : Pat <
3061   (i32 (bswap i32:$a)),
3062   (V_BFI_B32 (S_MOV_B32 0x00ff00ff),
3063              (V_ALIGNBIT_B32 $a, $a, 24),
3064              (V_ALIGNBIT_B32 $a, $a, 8))
3065 >;
3066
3067 //============================================================================//
3068 // Miscellaneous Optimization Patterns
3069 //============================================================================//
3070
3071 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e64>;
3072
3073 } // End isSI predicate