R600/SI: Fix incorrect commute operation in shrink instructions pass
[oota-llvm.git] / lib / Target / R600 / SIInstrInfo.h
1 //===-- SIInstrInfo.h - SI Instruction Info Interface -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 /// \file
11 /// \brief Interface definition for SIInstrInfo.
12 //
13 //===----------------------------------------------------------------------===//
14
15
16 #ifndef SIINSTRINFO_H
17 #define SIINSTRINFO_H
18
19 #include "AMDGPUInstrInfo.h"
20 #include "SIRegisterInfo.h"
21
22 namespace llvm {
23
24 class SIInstrInfo : public AMDGPUInstrInfo {
25 private:
26   const SIRegisterInfo RI;
27
28   unsigned buildExtractSubReg(MachineBasicBlock::iterator MI,
29                               MachineRegisterInfo &MRI,
30                               MachineOperand &SuperReg,
31                               const TargetRegisterClass *SuperRC,
32                               unsigned SubIdx,
33                               const TargetRegisterClass *SubRC) const;
34   MachineOperand buildExtractSubRegOrImm(MachineBasicBlock::iterator MI,
35                                          MachineRegisterInfo &MRI,
36                                          MachineOperand &SuperReg,
37                                          const TargetRegisterClass *SuperRC,
38                                          unsigned SubIdx,
39                                          const TargetRegisterClass *SubRC) const;
40
41   unsigned split64BitImm(SmallVectorImpl<MachineInstr *> &Worklist,
42                          MachineBasicBlock::iterator MI,
43                          MachineRegisterInfo &MRI,
44                          const TargetRegisterClass *RC,
45                          const MachineOperand &Op) const;
46
47   void splitScalar64BitUnaryOp(SmallVectorImpl<MachineInstr *> &Worklist,
48                                MachineInstr *Inst, unsigned Opcode) const;
49
50   void splitScalar64BitBinaryOp(SmallVectorImpl<MachineInstr *> &Worklist,
51                                 MachineInstr *Inst, unsigned Opcode) const;
52
53   void splitScalar64BitBCNT(SmallVectorImpl<MachineInstr *> &Worklist,
54                             MachineInstr *Inst) const;
55
56   void addDescImplicitUseDef(const MCInstrDesc &Desc, MachineInstr *MI) const;
57
58 public:
59   explicit SIInstrInfo(const AMDGPUSubtarget &st);
60
61   const SIRegisterInfo &getRegisterInfo() const override {
62     return RI;
63   }
64
65   bool getLdStBaseRegImmOfs(MachineInstr *LdSt,
66                             unsigned &BaseReg, unsigned &Offset,
67                             const TargetRegisterInfo *TRI) const final;
68
69   void copyPhysReg(MachineBasicBlock &MBB,
70                    MachineBasicBlock::iterator MI, DebugLoc DL,
71                    unsigned DestReg, unsigned SrcReg,
72                    bool KillSrc) const override;
73
74   void storeRegToStackSlot(MachineBasicBlock &MBB,
75                            MachineBasicBlock::iterator MI,
76                            unsigned SrcReg, bool isKill, int FrameIndex,
77                            const TargetRegisterClass *RC,
78                            const TargetRegisterInfo *TRI) const override;
79
80   void loadRegFromStackSlot(MachineBasicBlock &MBB,
81                             MachineBasicBlock::iterator MI,
82                             unsigned DestReg, int FrameIndex,
83                             const TargetRegisterClass *RC,
84                             const TargetRegisterInfo *TRI) const override;
85
86   virtual bool expandPostRAPseudo(MachineBasicBlock::iterator MI) const;
87
88   unsigned commuteOpcode(unsigned Opcode) const;
89
90   MachineInstr *commuteInstruction(MachineInstr *MI,
91                                    bool NewMI=false) const override;
92
93   bool isTriviallyReMaterializable(const MachineInstr *MI,
94                                    AliasAnalysis *AA = nullptr) const;
95
96   MachineInstr *buildMovInstr(MachineBasicBlock *MBB,
97                               MachineBasicBlock::iterator I,
98                               unsigned DstReg, unsigned SrcReg) const override;
99   bool isMov(unsigned Opcode) const override;
100
101   bool isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const override;
102   bool isDS(uint16_t Opcode) const;
103   bool isMIMG(uint16_t Opcode) const;
104   bool isSMRD(uint16_t Opcode) const;
105   bool isMUBUF(uint16_t Opcode) const;
106   bool isMTBUF(uint16_t Opcode) const;
107   bool isVOP1(uint16_t Opcode) const;
108   bool isVOP2(uint16_t Opcode) const;
109   bool isVOP3(uint16_t Opcode) const;
110   bool isVOPC(uint16_t Opcode) const;
111   bool isInlineConstant(const APInt &Imm) const;
112   bool isInlineConstant(const MachineOperand &MO) const;
113   bool isLiteralConstant(const MachineOperand &MO) const;
114
115   bool isImmOperandLegal(const MachineInstr *MI, unsigned OpNo,
116                          const MachineOperand &MO) const;
117
118   /// \brief Return true if this 64-bit VALU instruction has a 32-bit encoding.
119   /// This function will return false if you pass it a 32-bit instruction.
120   bool hasVALU32BitEncoding(unsigned Opcode) const;
121
122   bool verifyInstruction(const MachineInstr *MI,
123                          StringRef &ErrInfo) const override;
124
125   bool isSALUInstr(const MachineInstr &MI) const;
126   static unsigned getVALUOp(const MachineInstr &MI);
127
128   bool isSALUOpSupportedOnVALU(const MachineInstr &MI) const;
129
130   /// \brief Return the correct register class for \p OpNo.  For target-specific
131   /// instructions, this will return the register class that has been defined
132   /// in tablegen.  For generic instructions, like REG_SEQUENCE it will return
133   /// the register class of its machine operand.
134   /// to infer the correct register class base on the other operands.
135   const TargetRegisterClass *getOpRegClass(const MachineInstr &MI,
136                                            unsigned OpNo) const;\
137
138   /// \returns true if it is legal for the operand at index \p OpNo
139   /// to read a VGPR.
140   bool canReadVGPR(const MachineInstr &MI, unsigned OpNo) const;
141
142   /// \brief Legalize the \p OpIndex operand of this instruction by inserting
143   /// a MOV.  For example:
144   /// ADD_I32_e32 VGPR0, 15
145   /// to
146   /// MOV VGPR1, 15
147   /// ADD_I32_e32 VGPR0, VGPR1
148   ///
149   /// If the operand being legalized is a register, then a COPY will be used
150   /// instead of MOV.
151   void legalizeOpWithMove(MachineInstr *MI, unsigned OpIdx) const;
152
153   /// \brief Legalize all operands in this instruction.  This function may
154   /// create new instruction and insert them before \p MI.
155   void legalizeOperands(MachineInstr *MI) const;
156
157   void moveSMRDToVALU(MachineInstr *MI, MachineRegisterInfo &MRI) const;
158
159   /// \brief Replace this instruction's opcode with the equivalent VALU
160   /// opcode.  This function will also move the users of \p MI to the
161   /// VALU if necessary.
162   void moveToVALU(MachineInstr &MI) const;
163
164   unsigned calculateIndirectAddress(unsigned RegIndex,
165                                     unsigned Channel) const override;
166
167   const TargetRegisterClass *getIndirectAddrRegClass() const override;
168
169   MachineInstrBuilder buildIndirectWrite(MachineBasicBlock *MBB,
170                                          MachineBasicBlock::iterator I,
171                                          unsigned ValueReg,
172                                          unsigned Address,
173                                          unsigned OffsetReg) const override;
174
175   MachineInstrBuilder buildIndirectRead(MachineBasicBlock *MBB,
176                                         MachineBasicBlock::iterator I,
177                                         unsigned ValueReg,
178                                         unsigned Address,
179                                         unsigned OffsetReg) const override;
180   void reserveIndirectRegisters(BitVector &Reserved,
181                                 const MachineFunction &MF) const;
182
183   void LoadM0(MachineInstr *MoveRel, MachineBasicBlock::iterator I,
184               unsigned SavReg, unsigned IndexReg) const;
185
186   void insertNOPs(MachineBasicBlock::iterator MI, int Count) const;
187
188   /// \brief Returns the operand named \p Op.  If \p MI does not have an
189   /// operand named \c Op, this function returns nullptr.
190   const MachineOperand *getNamedOperand(const MachineInstr& MI,
191                                         unsigned OperandName) const;
192 };
193
194 namespace AMDGPU {
195
196   int getVOPe64(uint16_t Opcode);
197   int getVOPe32(uint16_t Opcode);
198   int getCommuteRev(uint16_t Opcode);
199   int getCommuteOrig(uint16_t Opcode);
200   int getMCOpcode(uint16_t Opcode, unsigned Gen);
201
202   const uint64_t RSRC_DATA_FORMAT = 0xf00000000000LL;
203   const uint64_t RSRC_TID_ENABLE = 1LL << 55;
204
205 } // End namespace AMDGPU
206
207 } // End namespace llvm
208
209 namespace SIInstrFlags {
210   enum Flags {
211     // First 4 bits are the instruction encoding
212     VM_CNT = 1 << 0,
213     EXP_CNT = 1 << 1,
214     LGKM_CNT = 1 << 2
215   };
216 }
217
218 #endif //SIINSTRINFO_H