R600: Remove AMDILISelLowering
[oota-llvm.git] / lib / Target / R600 / AMDGPUISelLowering.h
1 //===-- AMDGPUISelLowering.h - AMDGPU Lowering Interface --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 /// \file
11 /// \brief Interface definition of the TargetLowering class that is common
12 /// to all AMD GPUs.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #ifndef AMDGPUISELLOWERING_H
17 #define AMDGPUISELLOWERING_H
18
19 #include "llvm/Target/TargetLowering.h"
20
21 namespace llvm {
22
23 class AMDGPUMachineFunction;
24 class AMDGPUSubtarget;
25 class MachineRegisterInfo;
26
27 class AMDGPUTargetLowering : public TargetLowering {
28 protected:
29   const AMDGPUSubtarget *Subtarget;
30
31 private:
32   SDValue LowerConstantInitializer(const Constant* Init, const GlobalValue *GV,
33                                    const SDValue &InitPtr,
34                                    SDValue Chain,
35                                    SelectionDAG &DAG) const;
36   SDValue LowerFrameIndex(SDValue Op, SelectionDAG &DAG) const;
37   SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const;
38   SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const;
39   SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const;
40   /// \brief Lower vector stores by merging the vector elements into an integer
41   /// of the same bitwidth.
42   SDValue MergeVectorStore(const SDValue &Op, SelectionDAG &DAG) const;
43   /// \brief Split a vector store into multiple scalar stores.
44   /// \returns The resulting chain.
45
46   SDValue LowerSDIV(SDValue Op, SelectionDAG &DAG) const;
47   SDValue LowerSDIV24(SDValue Op, SelectionDAG &DAG) const;
48   SDValue LowerSDIV32(SDValue Op, SelectionDAG &DAG) const;
49   SDValue LowerSDIV64(SDValue Op, SelectionDAG &DAG) const;
50   SDValue LowerSREM(SDValue Op, SelectionDAG &DAG) const;
51   SDValue LowerSREM32(SDValue Op, SelectionDAG &DAG) const;
52   SDValue LowerSREM64(SDValue Op, SelectionDAG &DAG) const;
53   SDValue LowerUDIVREM(SDValue Op, SelectionDAG &DAG) const;
54   SDValue LowerFCEIL(SDValue Op, SelectionDAG &DAG) const;
55   SDValue LowerFTRUNC(SDValue Op, SelectionDAG &DAG) const;
56   SDValue LowerFRINT(SDValue Op, SelectionDAG &DAG) const;
57   SDValue LowerFNEARBYINT(SDValue Op, SelectionDAG &DAG) const;
58   SDValue LowerFFLOOR(SDValue Op, SelectionDAG &DAG) const;
59
60   SDValue LowerUINT_TO_FP(SDValue Op, SelectionDAG &DAG) const;
61
62   SDValue ExpandSIGN_EXTEND_INREG(SDValue Op,
63                                   unsigned BitsDiff,
64                                   SelectionDAG &DAG) const;
65   SDValue LowerSIGN_EXTEND_INREG(SDValue Op, SelectionDAG &DAG) const;
66
67 protected:
68   static EVT getEquivalentMemType(LLVMContext &Context, EVT VT);
69   static EVT getEquivalentLoadRegType(LLVMContext &Context, EVT VT);
70
71   /// \brief Helper function that adds Reg to the LiveIn list of the DAG's
72   /// MachineFunction.
73   ///
74   /// \returns a RegisterSDNode representing Reg.
75   virtual SDValue CreateLiveInRegister(SelectionDAG &DAG,
76                                        const TargetRegisterClass *RC,
77                                        unsigned Reg, EVT VT) const;
78   SDValue LowerGlobalAddress(AMDGPUMachineFunction *MFI, SDValue Op,
79                              SelectionDAG &DAG) const;
80   /// \brief Split a vector load into multiple scalar loads.
81   SDValue SplitVectorLoad(const SDValue &Op, SelectionDAG &DAG) const;
82   SDValue SplitVectorStore(SDValue Op, SelectionDAG &DAG) const;
83   SDValue LowerLOAD(SDValue Op, SelectionDAG &DAG) const;
84   SDValue LowerSTORE(SDValue Op, SelectionDAG &DAG) const;
85   SDValue LowerSDIVREM(SDValue Op, SelectionDAG &DAG) const;
86   bool isHWTrueValue(SDValue Op) const;
87   bool isHWFalseValue(SDValue Op) const;
88
89   /// The SelectionDAGBuilder will automatically promote function arguments
90   /// with illegal types.  However, this does not work for the AMDGPU targets
91   /// since the function arguments are stored in memory as these illegal types.
92   /// In order to handle this properly we need to get the origianl types sizes
93   /// from the LLVM IR Function and fixup the ISD:InputArg values before
94   /// passing them to AnalyzeFormalArguments()
95   void getOriginalFunctionArgs(SelectionDAG &DAG,
96                                const Function *F,
97                                const SmallVectorImpl<ISD::InputArg> &Ins,
98                                SmallVectorImpl<ISD::InputArg> &OrigIns) const;
99   void AnalyzeFormalArguments(CCState &State,
100                               const SmallVectorImpl<ISD::InputArg> &Ins) const;
101
102 public:
103   AMDGPUTargetLowering(TargetMachine &TM);
104
105   bool isFAbsFree(EVT VT) const override;
106   bool isFNegFree(EVT VT) const override;
107   bool isTruncateFree(EVT Src, EVT Dest) const override;
108   bool isTruncateFree(Type *Src, Type *Dest) const override;
109
110   bool isZExtFree(Type *Src, Type *Dest) const override;
111   bool isZExtFree(EVT Src, EVT Dest) const override;
112
113   bool isNarrowingProfitable(EVT VT1, EVT VT2) const override;
114
115   MVT getVectorIdxTy() const override;
116   bool isSelectSupported(SelectSupportKind) const override;
117
118   bool isFPImmLegal(const APFloat &Imm, EVT VT) const override;
119   bool ShouldShrinkFPConstant(EVT VT) const override;
120
121   bool isLoadBitCastBeneficial(EVT, EVT) const override;
122   SDValue LowerReturn(SDValue Chain, CallingConv::ID CallConv,
123                       bool isVarArg,
124                       const SmallVectorImpl<ISD::OutputArg> &Outs,
125                       const SmallVectorImpl<SDValue> &OutVals,
126                       SDLoc DL, SelectionDAG &DAG) const override;
127   SDValue LowerCall(CallLoweringInfo &CLI,
128                     SmallVectorImpl<SDValue> &InVals) const override;
129
130   SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const override;
131   SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const override;
132   void ReplaceNodeResults(SDNode * N,
133                           SmallVectorImpl<SDValue> &Results,
134                           SelectionDAG &DAG) const override;
135
136   SDValue LowerIntrinsicIABS(SDValue Op, SelectionDAG &DAG) const;
137   SDValue LowerIntrinsicLRP(SDValue Op, SelectionDAG &DAG) const;
138   SDValue CombineMinMax(SDNode *N, SelectionDAG &DAG) const;
139   const char* getTargetNodeName(unsigned Opcode) const override;
140
141   virtual SDNode *PostISelFolding(MachineSDNode *N,
142                                   SelectionDAG &DAG) const {
143     return N;
144   }
145
146   /// \brief Determine which of the bits specified in \p Mask are known to be
147   /// either zero or one and return them in the \p KnownZero and \p KnownOne
148   /// bitsets.
149   void computeKnownBitsForTargetNode(const SDValue Op,
150                                      APInt &KnownZero,
151                                      APInt &KnownOne,
152                                      const SelectionDAG &DAG,
153                                      unsigned Depth = 0) const override;
154
155   virtual unsigned ComputeNumSignBitsForTargetNode(
156     SDValue Op,
157     const SelectionDAG &DAG,
158     unsigned Depth = 0) const override;
159 };
160
161 namespace AMDGPUISD {
162
163 enum {
164   // AMDIL ISD Opcodes
165   FIRST_NUMBER = ISD::BUILTIN_OP_END,
166   CALL,        // Function call based on a single integer
167   UMUL,        // 32bit unsigned multiplication
168   DIV_INF,      // Divide with infinity returned on zero divisor
169   RET_FLAG,
170   BRANCH_COND,
171   // End AMDIL ISD Opcodes
172   DWORDADDR,
173   FRACT,
174   CLAMP,
175
176   // SIN_HW, COS_HW - f32 for SI, 1 ULP max error, valid from -100 pi to 100 pi.
177   // Denormals handled on some parts.
178   COS_HW,
179   SIN_HW,
180   FMAX,
181   SMAX,
182   UMAX,
183   FMIN,
184   SMIN,
185   UMIN,
186   URECIP,
187   DIV_SCALE,
188   DIV_FMAS,
189   DIV_FIXUP,
190   TRIG_PREOP, // 1 ULP max error for f64
191
192   // RCP, RSQ - For f32, 1 ULP max error, no denormal handling.
193   //            For f64, max error 2^29 ULP, handles denormals.
194   RCP,
195   RSQ,
196   DOT4,
197   BFE_U32, // Extract range of bits with zero extension to 32-bits.
198   BFE_I32, // Extract range of bits with sign extension to 32-bits.
199   BFI, // (src0 & src1) | (~src0 & src2)
200   BFM, // Insert a range of bits into a 32-bit word.
201   BREV, // Reverse bits.
202   MUL_U24,
203   MUL_I24,
204   MAD_U24,
205   MAD_I24,
206   TEXTURE_FETCH,
207   EXPORT,
208   CONST_ADDRESS,
209   REGISTER_LOAD,
210   REGISTER_STORE,
211   LOAD_INPUT,
212   SAMPLE,
213   SAMPLEB,
214   SAMPLED,
215   SAMPLEL,
216
217   // These cvt_f32_ubyte* nodes need to remain consecutive and in order.
218   CVT_F32_UBYTE0,
219   CVT_F32_UBYTE1,
220   CVT_F32_UBYTE2,
221   CVT_F32_UBYTE3,
222   /// This node is for VLIW targets and it is used to represent a vector
223   /// that is stored in consecutive registers with the same channel.
224   /// For example:
225   ///   |X  |Y|Z|W|
226   /// T0|v.x| | | |
227   /// T1|v.y| | | |
228   /// T2|v.z| | | |
229   /// T3|v.w| | | |
230   BUILD_VERTICAL_VECTOR,
231   FIRST_MEM_OPCODE_NUMBER = ISD::FIRST_TARGET_MEMORY_OPCODE,
232   STORE_MSKOR,
233   LOAD_CONSTANT,
234   TBUFFER_STORE_FORMAT,
235   LAST_AMDGPU_ISD_NUMBER
236 };
237
238
239 } // End namespace AMDGPUISD
240
241 } // End namespace llvm
242
243 #endif // AMDGPUISELLOWERING_H