Add the PPC lfiwax instruction
[oota-llvm.git] / lib / Target / PowerPC / PPCSubtarget.h
1 //===-- PPCSubtarget.h - Define Subtarget for the PPC ----------*- C++ -*--===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the PowerPC specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef POWERPCSUBTARGET_H
15 #define POWERPCSUBTARGET_H
16
17 #include "llvm/ADT/Triple.h"
18 #include "llvm/MC/MCInstrItineraries.h"
19 #include "llvm/Target/TargetSubtargetInfo.h"
20 #include <string>
21
22 #define GET_SUBTARGETINFO_HEADER
23 #include "PPCGenSubtargetInfo.inc"
24
25 // GCC #defines PPC on Linux but we use it as our namespace name
26 #undef PPC
27
28 namespace llvm {
29 class StringRef;
30
31 namespace PPC {
32   // -m directive values.
33   enum {
34     DIR_NONE,
35     DIR_32,
36     DIR_440,
37     DIR_601,
38     DIR_602,
39     DIR_603,
40     DIR_7400,
41     DIR_750,
42     DIR_970,
43     DIR_A2,
44     DIR_E500mc,
45     DIR_E5500,
46     DIR_PWR3,
47     DIR_PWR4,
48     DIR_PWR5,
49     DIR_PWR5X,
50     DIR_PWR6,
51     DIR_PWR6X,
52     DIR_PWR7,
53     DIR_64
54   };
55 }
56
57 class GlobalValue;
58 class TargetMachine;
59
60 class PPCSubtarget : public PPCGenSubtargetInfo {
61 protected:
62   /// stackAlignment - The minimum alignment known to hold of the stack frame on
63   /// entry to the function and which must be maintained by every function.
64   unsigned StackAlignment;
65
66   /// Selected instruction itineraries (one entry per itinerary class.)
67   InstrItineraryData InstrItins;
68
69   /// Which cpu directive was used.
70   unsigned DarwinDirective;
71
72   /// Used by the ISel to turn in optimizations for POWER4-derived architectures
73   bool HasMFOCRF;
74   bool Has64BitSupport;
75   bool Use64BitRegs;
76   bool IsPPC64;
77   bool HasAltivec;
78   bool HasQPX;
79   bool HasFSQRT;
80   bool HasSTFIWX;
81   bool HasLFIWAX;
82   bool HasFPRND;
83   bool HasISEL;
84   bool HasPOPCNTD;
85   bool HasLDBRX;
86   bool IsBookE;
87   bool HasLazyResolverStubs;
88   bool IsJITCodeModel;
89
90   /// TargetTriple - What processor and OS we're targeting.
91   Triple TargetTriple;
92
93 public:
94   /// This constructor initializes the data members to match that
95   /// of the specified triple.
96   ///
97   PPCSubtarget(const std::string &TT, const std::string &CPU,
98                const std::string &FS, bool is64Bit);
99
100   /// ParseSubtargetFeatures - Parses features string setting specified
101   /// subtarget options.  Definition of function is auto generated by tblgen.
102   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
103
104   /// SetJITMode - This is called to inform the subtarget info that we are
105   /// producing code for the JIT.
106   void SetJITMode();
107
108   /// getStackAlignment - Returns the minimum alignment known to hold of the
109   /// stack frame on entry to the function and which must be maintained by every
110   /// function for this subtarget.
111   unsigned getStackAlignment() const { return StackAlignment; }
112
113   /// getDarwinDirective - Returns the -m directive specified for the cpu.
114   ///
115   unsigned getDarwinDirective() const { return DarwinDirective; }
116
117   /// getInstrItins - Return the instruction itineraies based on subtarget
118   /// selection.
119   const InstrItineraryData &getInstrItineraryData() const { return InstrItins; }
120
121   /// getDataLayoutString - Return the pointer size and type alignment
122   /// properties of this subtarget.
123   const char *getDataLayoutString() const {
124     // Note, the alignment values for f64 and i64 on ppc64 in Darwin
125     // documentation are wrong; these are correct (i.e. "what gcc does").
126     if (isPPC64() && isSVR4ABI()) {
127       if (TargetTriple.getOS() == llvm::Triple::FreeBSD)
128         return "E-p:64:64-f64:64:64-i64:64:64-f128:64:64-v128:128:128-n32:64";
129       else
130         return "E-p:64:64-f64:64:64-i64:64:64-f128:128:128-v128:128:128-n32:64";
131     }
132
133     return isPPC64() ? "E-p:64:64-f64:64:64-i64:64:64-f128:64:128-n32:64"
134                      : "E-p:32:32-f64:64:64-i64:64:64-f128:64:128-n32";
135   }
136
137   /// isPPC64 - Return true if we are generating code for 64-bit pointer mode.
138   ///
139   bool isPPC64() const { return IsPPC64; }
140
141   /// has64BitSupport - Return true if the selected CPU supports 64-bit
142   /// instructions, regardless of whether we are in 32-bit or 64-bit mode.
143   bool has64BitSupport() const { return Has64BitSupport; }
144
145   /// use64BitRegs - Return true if in 64-bit mode or if we should use 64-bit
146   /// registers in 32-bit mode when possible.  This can only true if
147   /// has64BitSupport() returns true.
148   bool use64BitRegs() const { return Use64BitRegs; }
149
150   /// hasLazyResolverStub - Return true if accesses to the specified global have
151   /// to go through a dyld lazy resolution stub.  This means that an extra load
152   /// is required to get the address of the global.
153   bool hasLazyResolverStub(const GlobalValue *GV,
154                            const TargetMachine &TM) const;
155
156   // isJITCodeModel - True if we're generating code for the JIT
157   bool isJITCodeModel() const { return IsJITCodeModel; }
158
159   // Specific obvious features.
160   bool hasFSQRT() const { return HasFSQRT; }
161   bool hasSTFIWX() const { return HasSTFIWX; }
162   bool hasLFIWAX() const { return HasLFIWAX; }
163   bool hasFPRND() const { return HasFPRND; }
164   bool hasAltivec() const { return HasAltivec; }
165   bool hasQPX() const { return HasQPX; }
166   bool hasMFOCRF() const { return HasMFOCRF; }
167   bool hasISEL() const { return HasISEL; }
168   bool hasPOPCNTD() const { return HasPOPCNTD; }
169   bool hasLDBRX() const { return HasLDBRX; }
170   bool isBookE() const { return IsBookE; }
171
172   const Triple &getTargetTriple() const { return TargetTriple; }
173
174   /// isDarwin - True if this is any darwin platform.
175   bool isDarwin() const { return TargetTriple.isMacOSX(); }
176   /// isBGP - True if this is a BG/P platform.
177   bool isBGP() const { return TargetTriple.getVendor() == Triple::BGP; }
178   /// isBGQ - True if this is a BG/Q platform.
179   bool isBGQ() const { return TargetTriple.getVendor() == Triple::BGQ; }
180
181   bool isDarwinABI() const { return isDarwin(); }
182   bool isSVR4ABI() const { return !isDarwin(); }
183
184   /// enablePostRAScheduler - True at 'More' optimization.
185   bool enablePostRAScheduler(CodeGenOpt::Level OptLevel,
186                              TargetSubtargetInfo::AntiDepBreakMode& Mode,
187                              RegClassVector& CriticalPathRCs) const;
188 };
189 } // End llvm namespace
190
191 #endif