[PowerPC] Ensure that the TOC reload directly follows bctrl on PPC64
[oota-llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "PPCISelLowering.h"
15 #include "MCTargetDesc/PPCPredicates.h"
16 #include "PPCMachineFunctionInfo.h"
17 #include "PPCPerfectShuffle.h"
18 #include "PPCTargetMachine.h"
19 #include "PPCTargetObjectFile.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/ADT/StringSwitch.h"
22 #include "llvm/ADT/Triple.h"
23 #include "llvm/CodeGen/CallingConvLower.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineFunction.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/CodeGen/TargetLoweringObjectFileImpl.h"
30 #include "llvm/IR/CallingConv.h"
31 #include "llvm/IR/Constants.h"
32 #include "llvm/IR/DerivedTypes.h"
33 #include "llvm/IR/Function.h"
34 #include "llvm/IR/Intrinsics.h"
35 #include "llvm/Support/CommandLine.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetOptions.h"
40 using namespace llvm;
41
42 // FIXME: Remove this once soft-float is supported.
43 static cl::opt<bool> DisablePPCFloatInVariadic("disable-ppc-float-in-variadic",
44 cl::desc("disable saving float registers for va_start on PPC"), cl::Hidden);
45
46 static cl::opt<bool> DisablePPCPreinc("disable-ppc-preinc",
47 cl::desc("disable preincrement load/store generation on PPC"), cl::Hidden);
48
49 static cl::opt<bool> DisableILPPref("disable-ppc-ilp-pref",
50 cl::desc("disable setting the node scheduling preference to ILP on PPC"), cl::Hidden);
51
52 static cl::opt<bool> DisablePPCUnaligned("disable-ppc-unaligned",
53 cl::desc("disable unaligned load/store generation on PPC"), cl::Hidden);
54
55 // FIXME: Remove this once the bug has been fixed!
56 extern cl::opt<bool> ANDIGlueBug;
57
58 PPCTargetLowering::PPCTargetLowering(const PPCTargetMachine &TM)
59     : TargetLowering(TM),
60       Subtarget(*TM.getSubtargetImpl()) {
61   // Use _setjmp/_longjmp instead of setjmp/longjmp.
62   setUseUnderscoreSetJmp(true);
63   setUseUnderscoreLongJmp(true);
64
65   // On PPC32/64, arguments smaller than 4/8 bytes are extended, so all
66   // arguments are at least 4/8 bytes aligned.
67   bool isPPC64 = Subtarget.isPPC64();
68   setMinStackArgumentAlignment(isPPC64 ? 8:4);
69
70   // Set up the register classes.
71   addRegisterClass(MVT::i32, &PPC::GPRCRegClass);
72   addRegisterClass(MVT::f32, &PPC::F4RCRegClass);
73   addRegisterClass(MVT::f64, &PPC::F8RCRegClass);
74
75   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
76   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
77   setLoadExtAction(ISD::SEXTLOAD, MVT::i8, Expand);
78
79   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
80
81   // PowerPC has pre-inc load and store's.
82   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
83   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
84   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
85   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
86   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
87   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
88   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
89   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
90   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
91   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
92
93   if (Subtarget.useCRBits()) {
94     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
95
96     if (isPPC64 || Subtarget.hasFPCVT()) {
97       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Promote);
98       AddPromotedToType (ISD::SINT_TO_FP, MVT::i1,
99                          isPPC64 ? MVT::i64 : MVT::i32);
100       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Promote);
101       AddPromotedToType (ISD::UINT_TO_FP, MVT::i1, 
102                          isPPC64 ? MVT::i64 : MVT::i32);
103     } else {
104       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Custom);
105       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Custom);
106     }
107
108     // PowerPC does not support direct load / store of condition registers
109     setOperationAction(ISD::LOAD, MVT::i1, Custom);
110     setOperationAction(ISD::STORE, MVT::i1, Custom);
111
112     // FIXME: Remove this once the ANDI glue bug is fixed:
113     if (ANDIGlueBug)
114       setOperationAction(ISD::TRUNCATE, MVT::i1, Custom);
115
116     setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
117     setLoadExtAction(ISD::ZEXTLOAD, MVT::i1, Promote);
118     setTruncStoreAction(MVT::i64, MVT::i1, Expand);
119     setTruncStoreAction(MVT::i32, MVT::i1, Expand);
120     setTruncStoreAction(MVT::i16, MVT::i1, Expand);
121     setTruncStoreAction(MVT::i8, MVT::i1, Expand);
122
123     addRegisterClass(MVT::i1, &PPC::CRBITRCRegClass);
124   }
125
126   // This is used in the ppcf128->int sequence.  Note it has different semantics
127   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
128   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
129
130   // We do not currently implement these libm ops for PowerPC.
131   setOperationAction(ISD::FFLOOR, MVT::ppcf128, Expand);
132   setOperationAction(ISD::FCEIL,  MVT::ppcf128, Expand);
133   setOperationAction(ISD::FTRUNC, MVT::ppcf128, Expand);
134   setOperationAction(ISD::FRINT,  MVT::ppcf128, Expand);
135   setOperationAction(ISD::FNEARBYINT, MVT::ppcf128, Expand);
136   setOperationAction(ISD::FREM, MVT::ppcf128, Expand);
137
138   // PowerPC has no SREM/UREM instructions
139   setOperationAction(ISD::SREM, MVT::i32, Expand);
140   setOperationAction(ISD::UREM, MVT::i32, Expand);
141   setOperationAction(ISD::SREM, MVT::i64, Expand);
142   setOperationAction(ISD::UREM, MVT::i64, Expand);
143
144   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
145   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
146   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
147   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
148   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
149   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
150   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
151   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
152   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
153
154   // We don't support sin/cos/sqrt/fmod/pow
155   setOperationAction(ISD::FSIN , MVT::f64, Expand);
156   setOperationAction(ISD::FCOS , MVT::f64, Expand);
157   setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
158   setOperationAction(ISD::FREM , MVT::f64, Expand);
159   setOperationAction(ISD::FPOW , MVT::f64, Expand);
160   setOperationAction(ISD::FMA  , MVT::f64, Legal);
161   setOperationAction(ISD::FSIN , MVT::f32, Expand);
162   setOperationAction(ISD::FCOS , MVT::f32, Expand);
163   setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
164   setOperationAction(ISD::FREM , MVT::f32, Expand);
165   setOperationAction(ISD::FPOW , MVT::f32, Expand);
166   setOperationAction(ISD::FMA  , MVT::f32, Legal);
167
168   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
169
170   // If we're enabling GP optimizations, use hardware square root
171   if (!Subtarget.hasFSQRT() &&
172       !(TM.Options.UnsafeFPMath &&
173         Subtarget.hasFRSQRTE() && Subtarget.hasFRE()))
174     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
175
176   if (!Subtarget.hasFSQRT() &&
177       !(TM.Options.UnsafeFPMath &&
178         Subtarget.hasFRSQRTES() && Subtarget.hasFRES()))
179     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
180
181   if (Subtarget.hasFCPSGN()) {
182     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Legal);
183     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Legal);
184   } else {
185     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
186     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
187   }
188
189   if (Subtarget.hasFPRND()) {
190     setOperationAction(ISD::FFLOOR, MVT::f64, Legal);
191     setOperationAction(ISD::FCEIL,  MVT::f64, Legal);
192     setOperationAction(ISD::FTRUNC, MVT::f64, Legal);
193     setOperationAction(ISD::FROUND, MVT::f64, Legal);
194
195     setOperationAction(ISD::FFLOOR, MVT::f32, Legal);
196     setOperationAction(ISD::FCEIL,  MVT::f32, Legal);
197     setOperationAction(ISD::FTRUNC, MVT::f32, Legal);
198     setOperationAction(ISD::FROUND, MVT::f32, Legal);
199   }
200
201   // PowerPC does not have BSWAP, CTPOP or CTTZ
202   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
203   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
204   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32, Expand);
205   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32, Expand);
206   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
207   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
208   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
209   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
210
211   if (Subtarget.hasPOPCNTD()) {
212     setOperationAction(ISD::CTPOP, MVT::i32  , Legal);
213     setOperationAction(ISD::CTPOP, MVT::i64  , Legal);
214   } else {
215     setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
216     setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
217   }
218
219   // PowerPC does not have ROTR
220   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
221   setOperationAction(ISD::ROTR, MVT::i64   , Expand);
222
223   if (!Subtarget.useCRBits()) {
224     // PowerPC does not have Select
225     setOperationAction(ISD::SELECT, MVT::i32, Expand);
226     setOperationAction(ISD::SELECT, MVT::i64, Expand);
227     setOperationAction(ISD::SELECT, MVT::f32, Expand);
228     setOperationAction(ISD::SELECT, MVT::f64, Expand);
229   }
230
231   // PowerPC wants to turn select_cc of FP into fsel when possible.
232   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
233   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
234
235   // PowerPC wants to optimize integer setcc a bit
236   if (!Subtarget.useCRBits())
237     setOperationAction(ISD::SETCC, MVT::i32, Custom);
238
239   // PowerPC does not have BRCOND which requires SetCC
240   if (!Subtarget.useCRBits())
241     setOperationAction(ISD::BRCOND, MVT::Other, Expand);
242
243   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
244
245   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
246   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
247
248   // PowerPC does not have [U|S]INT_TO_FP
249   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
250   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
251
252   setOperationAction(ISD::BITCAST, MVT::f32, Expand);
253   setOperationAction(ISD::BITCAST, MVT::i32, Expand);
254   setOperationAction(ISD::BITCAST, MVT::i64, Expand);
255   setOperationAction(ISD::BITCAST, MVT::f64, Expand);
256
257   // We cannot sextinreg(i1).  Expand to shifts.
258   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
259
260   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
261   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
262   // support continuation, user-level threading, and etc.. As a result, no
263   // other SjLj exception interfaces are implemented and please don't build
264   // your own exception handling based on them.
265   // LLVM/Clang supports zero-cost DWARF exception handling.
266   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
267   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
268
269   // We want to legalize GlobalAddress and ConstantPool nodes into the
270   // appropriate instructions to materialize the address.
271   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
272   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
273   setOperationAction(ISD::BlockAddress,  MVT::i32, Custom);
274   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
275   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
276   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
277   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
278   setOperationAction(ISD::BlockAddress,  MVT::i64, Custom);
279   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
280   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
281
282   // TRAP is legal.
283   setOperationAction(ISD::TRAP, MVT::Other, Legal);
284
285   // TRAMPOLINE is custom lowered.
286   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
287   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
288
289   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
290   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
291
292   if (Subtarget.isSVR4ABI()) {
293     if (isPPC64) {
294       // VAARG always uses double-word chunks, so promote anything smaller.
295       setOperationAction(ISD::VAARG, MVT::i1, Promote);
296       AddPromotedToType (ISD::VAARG, MVT::i1, MVT::i64);
297       setOperationAction(ISD::VAARG, MVT::i8, Promote);
298       AddPromotedToType (ISD::VAARG, MVT::i8, MVT::i64);
299       setOperationAction(ISD::VAARG, MVT::i16, Promote);
300       AddPromotedToType (ISD::VAARG, MVT::i16, MVT::i64);
301       setOperationAction(ISD::VAARG, MVT::i32, Promote);
302       AddPromotedToType (ISD::VAARG, MVT::i32, MVT::i64);
303       setOperationAction(ISD::VAARG, MVT::Other, Expand);
304     } else {
305       // VAARG is custom lowered with the 32-bit SVR4 ABI.
306       setOperationAction(ISD::VAARG, MVT::Other, Custom);
307       setOperationAction(ISD::VAARG, MVT::i64, Custom);
308     }
309   } else
310     setOperationAction(ISD::VAARG, MVT::Other, Expand);
311
312   if (Subtarget.isSVR4ABI() && !isPPC64)
313     // VACOPY is custom lowered with the 32-bit SVR4 ABI.
314     setOperationAction(ISD::VACOPY            , MVT::Other, Custom);
315   else
316     setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
317
318   // Use the default implementation.
319   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
320   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand);
321   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
322   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
323   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
324
325   // We want to custom lower some of our intrinsics.
326   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
327
328   // To handle counter-based loop conditions.
329   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i1, Custom);
330
331   // Comparisons that require checking two conditions.
332   setCondCodeAction(ISD::SETULT, MVT::f32, Expand);
333   setCondCodeAction(ISD::SETULT, MVT::f64, Expand);
334   setCondCodeAction(ISD::SETUGT, MVT::f32, Expand);
335   setCondCodeAction(ISD::SETUGT, MVT::f64, Expand);
336   setCondCodeAction(ISD::SETUEQ, MVT::f32, Expand);
337   setCondCodeAction(ISD::SETUEQ, MVT::f64, Expand);
338   setCondCodeAction(ISD::SETOGE, MVT::f32, Expand);
339   setCondCodeAction(ISD::SETOGE, MVT::f64, Expand);
340   setCondCodeAction(ISD::SETOLE, MVT::f32, Expand);
341   setCondCodeAction(ISD::SETOLE, MVT::f64, Expand);
342   setCondCodeAction(ISD::SETONE, MVT::f32, Expand);
343   setCondCodeAction(ISD::SETONE, MVT::f64, Expand);
344
345   if (Subtarget.has64BitSupport()) {
346     // They also have instructions for converting between i64 and fp.
347     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
348     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
349     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
350     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
351     // This is just the low 32 bits of a (signed) fp->i64 conversion.
352     // We cannot do this with Promote because i64 is not a legal type.
353     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
354
355     if (Subtarget.hasLFIWAX() || Subtarget.isPPC64())
356       setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
357   } else {
358     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
359     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
360   }
361
362   // With the instructions enabled under FPCVT, we can do everything.
363   if (Subtarget.hasFPCVT()) {
364     if (Subtarget.has64BitSupport()) {
365       setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
366       setOperationAction(ISD::FP_TO_UINT, MVT::i64, Custom);
367       setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
368       setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
369     }
370
371     setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
372     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
373     setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
374     setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
375   }
376
377   if (Subtarget.use64BitRegs()) {
378     // 64-bit PowerPC implementations can support i64 types directly
379     addRegisterClass(MVT::i64, &PPC::G8RCRegClass);
380     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
381     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
382     // 64-bit PowerPC wants to expand i128 shifts itself.
383     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
384     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
385     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
386   } else {
387     // 32-bit PowerPC wants to expand i64 shifts itself.
388     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
389     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
390     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
391   }
392
393   if (Subtarget.hasAltivec()) {
394     // First set operation action for all vector types to expand. Then we
395     // will selectively turn on ones that can be effectively codegen'd.
396     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
397          i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
398       MVT::SimpleValueType VT = (MVT::SimpleValueType)i;
399
400       // add/sub are legal for all supported vector VT's.
401       setOperationAction(ISD::ADD , VT, Legal);
402       setOperationAction(ISD::SUB , VT, Legal);
403
404       // We promote all shuffles to v16i8.
405       setOperationAction(ISD::VECTOR_SHUFFLE, VT, Promote);
406       AddPromotedToType (ISD::VECTOR_SHUFFLE, VT, MVT::v16i8);
407
408       // We promote all non-typed operations to v4i32.
409       setOperationAction(ISD::AND   , VT, Promote);
410       AddPromotedToType (ISD::AND   , VT, MVT::v4i32);
411       setOperationAction(ISD::OR    , VT, Promote);
412       AddPromotedToType (ISD::OR    , VT, MVT::v4i32);
413       setOperationAction(ISD::XOR   , VT, Promote);
414       AddPromotedToType (ISD::XOR   , VT, MVT::v4i32);
415       setOperationAction(ISD::LOAD  , VT, Promote);
416       AddPromotedToType (ISD::LOAD  , VT, MVT::v4i32);
417       setOperationAction(ISD::SELECT, VT, Promote);
418       AddPromotedToType (ISD::SELECT, VT, MVT::v4i32);
419       setOperationAction(ISD::STORE, VT, Promote);
420       AddPromotedToType (ISD::STORE, VT, MVT::v4i32);
421
422       // No other operations are legal.
423       setOperationAction(ISD::MUL , VT, Expand);
424       setOperationAction(ISD::SDIV, VT, Expand);
425       setOperationAction(ISD::SREM, VT, Expand);
426       setOperationAction(ISD::UDIV, VT, Expand);
427       setOperationAction(ISD::UREM, VT, Expand);
428       setOperationAction(ISD::FDIV, VT, Expand);
429       setOperationAction(ISD::FREM, VT, Expand);
430       setOperationAction(ISD::FNEG, VT, Expand);
431       setOperationAction(ISD::FSQRT, VT, Expand);
432       setOperationAction(ISD::FLOG, VT, Expand);
433       setOperationAction(ISD::FLOG10, VT, Expand);
434       setOperationAction(ISD::FLOG2, VT, Expand);
435       setOperationAction(ISD::FEXP, VT, Expand);
436       setOperationAction(ISD::FEXP2, VT, Expand);
437       setOperationAction(ISD::FSIN, VT, Expand);
438       setOperationAction(ISD::FCOS, VT, Expand);
439       setOperationAction(ISD::FABS, VT, Expand);
440       setOperationAction(ISD::FPOWI, VT, Expand);
441       setOperationAction(ISD::FFLOOR, VT, Expand);
442       setOperationAction(ISD::FCEIL,  VT, Expand);
443       setOperationAction(ISD::FTRUNC, VT, Expand);
444       setOperationAction(ISD::FRINT,  VT, Expand);
445       setOperationAction(ISD::FNEARBYINT, VT, Expand);
446       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Expand);
447       setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
448       setOperationAction(ISD::BUILD_VECTOR, VT, Expand);
449       setOperationAction(ISD::MULHU, VT, Expand);
450       setOperationAction(ISD::MULHS, VT, Expand);
451       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
452       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
453       setOperationAction(ISD::UDIVREM, VT, Expand);
454       setOperationAction(ISD::SDIVREM, VT, Expand);
455       setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Expand);
456       setOperationAction(ISD::FPOW, VT, Expand);
457       setOperationAction(ISD::BSWAP, VT, Expand);
458       setOperationAction(ISD::CTPOP, VT, Expand);
459       setOperationAction(ISD::CTLZ, VT, Expand);
460       setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
461       setOperationAction(ISD::CTTZ, VT, Expand);
462       setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
463       setOperationAction(ISD::VSELECT, VT, Expand);
464       setOperationAction(ISD::SIGN_EXTEND_INREG, VT, Expand);
465
466       for (unsigned j = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
467            j <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++j) {
468         MVT::SimpleValueType InnerVT = (MVT::SimpleValueType)j;
469         setTruncStoreAction(VT, InnerVT, Expand);
470       }
471       setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
472       setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
473       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
474     }
475
476     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
477     // with merges, splats, etc.
478     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
479
480     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
481     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
482     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
483     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
484     setOperationAction(ISD::SELECT, MVT::v4i32,
485                        Subtarget.useCRBits() ? Legal : Expand);
486     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
487     setOperationAction(ISD::FP_TO_SINT, MVT::v4i32, Legal);
488     setOperationAction(ISD::FP_TO_UINT, MVT::v4i32, Legal);
489     setOperationAction(ISD::SINT_TO_FP, MVT::v4i32, Legal);
490     setOperationAction(ISD::UINT_TO_FP, MVT::v4i32, Legal);
491     setOperationAction(ISD::FFLOOR, MVT::v4f32, Legal);
492     setOperationAction(ISD::FCEIL, MVT::v4f32, Legal);
493     setOperationAction(ISD::FTRUNC, MVT::v4f32, Legal);
494     setOperationAction(ISD::FNEARBYINT, MVT::v4f32, Legal);
495
496     addRegisterClass(MVT::v4f32, &PPC::VRRCRegClass);
497     addRegisterClass(MVT::v4i32, &PPC::VRRCRegClass);
498     addRegisterClass(MVT::v8i16, &PPC::VRRCRegClass);
499     addRegisterClass(MVT::v16i8, &PPC::VRRCRegClass);
500
501     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
502     setOperationAction(ISD::FMA, MVT::v4f32, Legal);
503
504     if (TM.Options.UnsafeFPMath || Subtarget.hasVSX()) {
505       setOperationAction(ISD::FDIV, MVT::v4f32, Legal);
506       setOperationAction(ISD::FSQRT, MVT::v4f32, Legal);
507     }
508
509     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
510     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
511     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
512
513     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
514     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
515
516     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
517     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
518     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
519     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
520
521     // Altivec does not contain unordered floating-point compare instructions
522     setCondCodeAction(ISD::SETUO, MVT::v4f32, Expand);
523     setCondCodeAction(ISD::SETUEQ, MVT::v4f32, Expand);
524     setCondCodeAction(ISD::SETO,   MVT::v4f32, Expand);
525     setCondCodeAction(ISD::SETONE, MVT::v4f32, Expand);
526
527     if (Subtarget.hasVSX()) {
528       setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v2f64, Legal);
529       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Legal);
530
531       setOperationAction(ISD::FFLOOR, MVT::v2f64, Legal);
532       setOperationAction(ISD::FCEIL, MVT::v2f64, Legal);
533       setOperationAction(ISD::FTRUNC, MVT::v2f64, Legal);
534       setOperationAction(ISD::FNEARBYINT, MVT::v2f64, Legal);
535       setOperationAction(ISD::FROUND, MVT::v2f64, Legal);
536
537       setOperationAction(ISD::FROUND, MVT::v4f32, Legal);
538
539       setOperationAction(ISD::MUL, MVT::v2f64, Legal);
540       setOperationAction(ISD::FMA, MVT::v2f64, Legal);
541
542       setOperationAction(ISD::FDIV, MVT::v2f64, Legal);
543       setOperationAction(ISD::FSQRT, MVT::v2f64, Legal);
544
545       setOperationAction(ISD::VSELECT, MVT::v16i8, Legal);
546       setOperationAction(ISD::VSELECT, MVT::v8i16, Legal);
547       setOperationAction(ISD::VSELECT, MVT::v4i32, Legal);
548       setOperationAction(ISD::VSELECT, MVT::v4f32, Legal);
549       setOperationAction(ISD::VSELECT, MVT::v2f64, Legal);
550
551       // Share the Altivec comparison restrictions.
552       setCondCodeAction(ISD::SETUO, MVT::v2f64, Expand);
553       setCondCodeAction(ISD::SETUEQ, MVT::v2f64, Expand);
554       setCondCodeAction(ISD::SETO,   MVT::v2f64, Expand);
555       setCondCodeAction(ISD::SETONE, MVT::v2f64, Expand);
556
557       setOperationAction(ISD::LOAD, MVT::v2f64, Legal);
558       setOperationAction(ISD::STORE, MVT::v2f64, Legal);
559
560       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2f64, Legal);
561
562       addRegisterClass(MVT::f64, &PPC::VSFRCRegClass);
563
564       addRegisterClass(MVT::v4f32, &PPC::VSRCRegClass);
565       addRegisterClass(MVT::v2f64, &PPC::VSRCRegClass);
566
567       // VSX v2i64 only supports non-arithmetic operations.
568       setOperationAction(ISD::ADD, MVT::v2i64, Expand);
569       setOperationAction(ISD::SUB, MVT::v2i64, Expand);
570
571       setOperationAction(ISD::SHL, MVT::v2i64, Expand);
572       setOperationAction(ISD::SRA, MVT::v2i64, Expand);
573       setOperationAction(ISD::SRL, MVT::v2i64, Expand);
574
575       setOperationAction(ISD::SETCC, MVT::v2i64, Custom);
576
577       setOperationAction(ISD::LOAD, MVT::v2i64, Promote);
578       AddPromotedToType (ISD::LOAD, MVT::v2i64, MVT::v2f64);
579       setOperationAction(ISD::STORE, MVT::v2i64, Promote);
580       AddPromotedToType (ISD::STORE, MVT::v2i64, MVT::v2f64);
581
582       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2i64, Legal);
583
584       setOperationAction(ISD::SINT_TO_FP, MVT::v2i64, Legal);
585       setOperationAction(ISD::UINT_TO_FP, MVT::v2i64, Legal);
586       setOperationAction(ISD::FP_TO_SINT, MVT::v2i64, Legal);
587       setOperationAction(ISD::FP_TO_UINT, MVT::v2i64, Legal);
588
589       // Vector operation legalization checks the result type of
590       // SIGN_EXTEND_INREG, overall legalization checks the inner type.
591       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i64, Legal);
592       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i32, Legal);
593       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i16, Custom);
594       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i8, Custom);
595
596       addRegisterClass(MVT::v2i64, &PPC::VSRCRegClass);
597     }
598   }
599
600   if (Subtarget.has64BitSupport())
601     setOperationAction(ISD::PREFETCH, MVT::Other, Legal);
602
603   setOperationAction(ISD::READCYCLECOUNTER, MVT::i64, isPPC64 ? Legal : Custom);
604
605   if (!isPPC64) {
606     setOperationAction(ISD::ATOMIC_LOAD,  MVT::i64, Expand);
607     setOperationAction(ISD::ATOMIC_STORE, MVT::i64, Expand);
608   }
609
610   setBooleanContents(ZeroOrOneBooleanContent);
611   // Altivec instructions set fields to all zeros or all ones.
612   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
613
614   if (!isPPC64) {
615     // These libcalls are not available in 32-bit.
616     setLibcallName(RTLIB::SHL_I128, nullptr);
617     setLibcallName(RTLIB::SRL_I128, nullptr);
618     setLibcallName(RTLIB::SRA_I128, nullptr);
619   }
620
621   if (isPPC64) {
622     setStackPointerRegisterToSaveRestore(PPC::X1);
623     setExceptionPointerRegister(PPC::X3);
624     setExceptionSelectorRegister(PPC::X4);
625   } else {
626     setStackPointerRegisterToSaveRestore(PPC::R1);
627     setExceptionPointerRegister(PPC::R3);
628     setExceptionSelectorRegister(PPC::R4);
629   }
630
631   // We have target-specific dag combine patterns for the following nodes:
632   setTargetDAGCombine(ISD::SINT_TO_FP);
633   setTargetDAGCombine(ISD::LOAD);
634   setTargetDAGCombine(ISD::STORE);
635   setTargetDAGCombine(ISD::BR_CC);
636   if (Subtarget.useCRBits())
637     setTargetDAGCombine(ISD::BRCOND);
638   setTargetDAGCombine(ISD::BSWAP);
639   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
640   setTargetDAGCombine(ISD::INTRINSIC_W_CHAIN);
641   setTargetDAGCombine(ISD::INTRINSIC_VOID);
642
643   setTargetDAGCombine(ISD::SIGN_EXTEND);
644   setTargetDAGCombine(ISD::ZERO_EXTEND);
645   setTargetDAGCombine(ISD::ANY_EXTEND);
646
647   if (Subtarget.useCRBits()) {
648     setTargetDAGCombine(ISD::TRUNCATE);
649     setTargetDAGCombine(ISD::SETCC);
650     setTargetDAGCombine(ISD::SELECT_CC);
651   }
652
653   // Use reciprocal estimates.
654   if (TM.Options.UnsafeFPMath) {
655     setTargetDAGCombine(ISD::FDIV);
656     setTargetDAGCombine(ISD::FSQRT);
657   }
658
659   // Darwin long double math library functions have $LDBL128 appended.
660   if (Subtarget.isDarwin()) {
661     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
662     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
663     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
664     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
665     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
666     setLibcallName(RTLIB::LOG_PPCF128, "logl$LDBL128");
667     setLibcallName(RTLIB::LOG2_PPCF128, "log2l$LDBL128");
668     setLibcallName(RTLIB::LOG10_PPCF128, "log10l$LDBL128");
669     setLibcallName(RTLIB::EXP_PPCF128, "expl$LDBL128");
670     setLibcallName(RTLIB::EXP2_PPCF128, "exp2l$LDBL128");
671   }
672
673   // With 32 condition bits, we don't need to sink (and duplicate) compares
674   // aggressively in CodeGenPrep.
675   if (Subtarget.useCRBits())
676     setHasMultipleConditionRegisters();
677
678   setMinFunctionAlignment(2);
679   if (Subtarget.isDarwin())
680     setPrefFunctionAlignment(4);
681
682   setInsertFencesForAtomic(true);
683
684   if (Subtarget.enableMachineScheduler())
685     setSchedulingPreference(Sched::Source);
686   else
687     setSchedulingPreference(Sched::Hybrid);
688
689   computeRegisterProperties();
690
691   // The Freescale cores does better with aggressive inlining of memcpy and
692   // friends. Gcc uses same threshold of 128 bytes (= 32 word stores).
693   if (Subtarget.getDarwinDirective() == PPC::DIR_E500mc ||
694       Subtarget.getDarwinDirective() == PPC::DIR_E5500) {
695     MaxStoresPerMemset = 32;
696     MaxStoresPerMemsetOptSize = 16;
697     MaxStoresPerMemcpy = 32;
698     MaxStoresPerMemcpyOptSize = 8;
699     MaxStoresPerMemmove = 32;
700     MaxStoresPerMemmoveOptSize = 8;
701
702     setPrefFunctionAlignment(4);
703   }
704 }
705
706 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
707 /// the desired ByVal argument alignment.
708 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign,
709                              unsigned MaxMaxAlign) {
710   if (MaxAlign == MaxMaxAlign)
711     return;
712   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
713     if (MaxMaxAlign >= 32 && VTy->getBitWidth() >= 256)
714       MaxAlign = 32;
715     else if (VTy->getBitWidth() >= 128 && MaxAlign < 16)
716       MaxAlign = 16;
717   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
718     unsigned EltAlign = 0;
719     getMaxByValAlign(ATy->getElementType(), EltAlign, MaxMaxAlign);
720     if (EltAlign > MaxAlign)
721       MaxAlign = EltAlign;
722   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
723     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
724       unsigned EltAlign = 0;
725       getMaxByValAlign(STy->getElementType(i), EltAlign, MaxMaxAlign);
726       if (EltAlign > MaxAlign)
727         MaxAlign = EltAlign;
728       if (MaxAlign == MaxMaxAlign)
729         break;
730     }
731   }
732 }
733
734 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
735 /// function arguments in the caller parameter area.
736 unsigned PPCTargetLowering::getByValTypeAlignment(Type *Ty) const {
737   // Darwin passes everything on 4 byte boundary.
738   if (Subtarget.isDarwin())
739     return 4;
740
741   // 16byte and wider vectors are passed on 16byte boundary.
742   // The rest is 8 on PPC64 and 4 on PPC32 boundary.
743   unsigned Align = Subtarget.isPPC64() ? 8 : 4;
744   if (Subtarget.hasAltivec() || Subtarget.hasQPX())
745     getMaxByValAlign(Ty, Align, Subtarget.hasQPX() ? 32 : 16);
746   return Align;
747 }
748
749 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
750   switch (Opcode) {
751   default: return nullptr;
752   case PPCISD::FSEL:            return "PPCISD::FSEL";
753   case PPCISD::FCFID:           return "PPCISD::FCFID";
754   case PPCISD::FCTIDZ:          return "PPCISD::FCTIDZ";
755   case PPCISD::FCTIWZ:          return "PPCISD::FCTIWZ";
756   case PPCISD::FRE:             return "PPCISD::FRE";
757   case PPCISD::FRSQRTE:         return "PPCISD::FRSQRTE";
758   case PPCISD::STFIWX:          return "PPCISD::STFIWX";
759   case PPCISD::VMADDFP:         return "PPCISD::VMADDFP";
760   case PPCISD::VNMSUBFP:        return "PPCISD::VNMSUBFP";
761   case PPCISD::VPERM:           return "PPCISD::VPERM";
762   case PPCISD::Hi:              return "PPCISD::Hi";
763   case PPCISD::Lo:              return "PPCISD::Lo";
764   case PPCISD::TOC_ENTRY:       return "PPCISD::TOC_ENTRY";
765   case PPCISD::LOAD:            return "PPCISD::LOAD";
766   case PPCISD::LOAD_TOC:        return "PPCISD::LOAD_TOC";
767   case PPCISD::DYNALLOC:        return "PPCISD::DYNALLOC";
768   case PPCISD::GlobalBaseReg:   return "PPCISD::GlobalBaseReg";
769   case PPCISD::SRL:             return "PPCISD::SRL";
770   case PPCISD::SRA:             return "PPCISD::SRA";
771   case PPCISD::SHL:             return "PPCISD::SHL";
772   case PPCISD::CALL:            return "PPCISD::CALL";
773   case PPCISD::CALL_NOP:        return "PPCISD::CALL_NOP";
774   case PPCISD::CALL_TLS:        return "PPCISD::CALL_TLS";
775   case PPCISD::CALL_NOP_TLS:    return "PPCISD::CALL_NOP_TLS";
776   case PPCISD::MTCTR:           return "PPCISD::MTCTR";
777   case PPCISD::BCTRL:           return "PPCISD::BCTRL";
778   case PPCISD::BCTRL_LOAD_TOC:  return "PPCISD::BCTRL_LOAD_TOC";
779   case PPCISD::RET_FLAG:        return "PPCISD::RET_FLAG";
780   case PPCISD::READ_TIME_BASE:  return "PPCISD::READ_TIME_BASE";
781   case PPCISD::EH_SJLJ_SETJMP:  return "PPCISD::EH_SJLJ_SETJMP";
782   case PPCISD::EH_SJLJ_LONGJMP: return "PPCISD::EH_SJLJ_LONGJMP";
783   case PPCISD::MFOCRF:          return "PPCISD::MFOCRF";
784   case PPCISD::VCMP:            return "PPCISD::VCMP";
785   case PPCISD::VCMPo:           return "PPCISD::VCMPo";
786   case PPCISD::LBRX:            return "PPCISD::LBRX";
787   case PPCISD::STBRX:           return "PPCISD::STBRX";
788   case PPCISD::LARX:            return "PPCISD::LARX";
789   case PPCISD::STCX:            return "PPCISD::STCX";
790   case PPCISD::COND_BRANCH:     return "PPCISD::COND_BRANCH";
791   case PPCISD::BDNZ:            return "PPCISD::BDNZ";
792   case PPCISD::BDZ:             return "PPCISD::BDZ";
793   case PPCISD::MFFS:            return "PPCISD::MFFS";
794   case PPCISD::FADDRTZ:         return "PPCISD::FADDRTZ";
795   case PPCISD::TC_RETURN:       return "PPCISD::TC_RETURN";
796   case PPCISD::CR6SET:          return "PPCISD::CR6SET";
797   case PPCISD::CR6UNSET:        return "PPCISD::CR6UNSET";
798   case PPCISD::ADDIS_TOC_HA:    return "PPCISD::ADDIS_TOC_HA";
799   case PPCISD::LD_TOC_L:        return "PPCISD::LD_TOC_L";
800   case PPCISD::ADDI_TOC_L:      return "PPCISD::ADDI_TOC_L";
801   case PPCISD::PPC32_GOT:       return "PPCISD::PPC32_GOT";
802   case PPCISD::ADDIS_GOT_TPREL_HA: return "PPCISD::ADDIS_GOT_TPREL_HA";
803   case PPCISD::LD_GOT_TPREL_L:  return "PPCISD::LD_GOT_TPREL_L";
804   case PPCISD::ADD_TLS:         return "PPCISD::ADD_TLS";
805   case PPCISD::ADDIS_TLSGD_HA:  return "PPCISD::ADDIS_TLSGD_HA";
806   case PPCISD::ADDI_TLSGD_L:    return "PPCISD::ADDI_TLSGD_L";
807   case PPCISD::ADDIS_TLSLD_HA:  return "PPCISD::ADDIS_TLSLD_HA";
808   case PPCISD::ADDI_TLSLD_L:    return "PPCISD::ADDI_TLSLD_L";
809   case PPCISD::ADDIS_DTPREL_HA: return "PPCISD::ADDIS_DTPREL_HA";
810   case PPCISD::ADDI_DTPREL_L:   return "PPCISD::ADDI_DTPREL_L";
811   case PPCISD::VADD_SPLAT:      return "PPCISD::VADD_SPLAT";
812   case PPCISD::SC:              return "PPCISD::SC";
813   }
814 }
815
816 EVT PPCTargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
817   if (!VT.isVector())
818     return Subtarget.useCRBits() ? MVT::i1 : MVT::i32;
819   return VT.changeVectorElementTypeToInteger();
820 }
821
822 bool PPCTargetLowering::enableAggressiveFMAFusion(EVT VT) const {
823   assert(VT.isFloatingPoint() && "Non-floating-point FMA?");
824   return true;
825 }
826
827 //===----------------------------------------------------------------------===//
828 // Node matching predicates, for use by the tblgen matching code.
829 //===----------------------------------------------------------------------===//
830
831 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
832 static bool isFloatingPointZero(SDValue Op) {
833   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
834     return CFP->getValueAPF().isZero();
835   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
836     // Maybe this has already been legalized into the constant pool?
837     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
838       if (const ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
839         return CFP->getValueAPF().isZero();
840   }
841   return false;
842 }
843
844 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
845 /// true if Op is undef or if it matches the specified value.
846 static bool isConstantOrUndef(int Op, int Val) {
847   return Op < 0 || Op == Val;
848 }
849
850 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
851 /// VPKUHUM instruction.
852 /// The ShuffleKind distinguishes between big-endian operations with
853 /// two different inputs (0), either-endian operations with two identical
854 /// inputs (1), and little-endian operantion with two different inputs (2).
855 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
856 bool PPC::isVPKUHUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
857                                SelectionDAG &DAG) {
858   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
859   if (ShuffleKind == 0) {
860     if (IsLE)
861       return false;
862     for (unsigned i = 0; i != 16; ++i)
863       if (!isConstantOrUndef(N->getMaskElt(i), i*2+1))
864         return false;
865   } else if (ShuffleKind == 2) {
866     if (!IsLE)
867       return false;
868     for (unsigned i = 0; i != 16; ++i)
869       if (!isConstantOrUndef(N->getMaskElt(i), i*2))
870         return false;
871   } else if (ShuffleKind == 1) {
872     unsigned j = IsLE ? 0 : 1;
873     for (unsigned i = 0; i != 8; ++i)
874       if (!isConstantOrUndef(N->getMaskElt(i),    i*2+j) ||
875           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j))
876         return false;
877   }
878   return true;
879 }
880
881 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
882 /// VPKUWUM instruction.
883 /// The ShuffleKind distinguishes between big-endian operations with
884 /// two different inputs (0), either-endian operations with two identical
885 /// inputs (1), and little-endian operantion with two different inputs (2).
886 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
887 bool PPC::isVPKUWUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
888                                SelectionDAG &DAG) {
889   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
890   if (ShuffleKind == 0) {
891     if (IsLE)
892       return false;
893     for (unsigned i = 0; i != 16; i += 2)
894       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+2) ||
895           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+3))
896         return false;
897   } else if (ShuffleKind == 2) {
898     if (!IsLE)
899       return false;
900     for (unsigned i = 0; i != 16; i += 2)
901       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2) ||
902           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+1))
903         return false;
904   } else if (ShuffleKind == 1) {
905     unsigned j = IsLE ? 0 : 2;
906     for (unsigned i = 0; i != 8; i += 2)
907       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+j)   ||
908           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+j+1) ||
909           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j)   ||
910           !isConstantOrUndef(N->getMaskElt(i+9),  i*2+j+1))
911         return false;
912   }
913   return true;
914 }
915
916 /// isVMerge - Common function, used to match vmrg* shuffles.
917 ///
918 static bool isVMerge(ShuffleVectorSDNode *N, unsigned UnitSize,
919                      unsigned LHSStart, unsigned RHSStart) {
920   if (N->getValueType(0) != MVT::v16i8)
921     return false;
922   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
923          "Unsupported merge size!");
924
925   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
926     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
927       if (!isConstantOrUndef(N->getMaskElt(i*UnitSize*2+j),
928                              LHSStart+j+i*UnitSize) ||
929           !isConstantOrUndef(N->getMaskElt(i*UnitSize*2+UnitSize+j),
930                              RHSStart+j+i*UnitSize))
931         return false;
932     }
933   return true;
934 }
935
936 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
937 /// a VMRGL* instruction with the specified unit size (1,2 or 4 bytes).
938 /// The ShuffleKind distinguishes between big-endian merges with two 
939 /// different inputs (0), either-endian merges with two identical inputs (1),
940 /// and little-endian merges with two different inputs (2).  For the latter,
941 /// the input operands are swapped (see PPCInstrAltivec.td).
942 bool PPC::isVMRGLShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
943                              unsigned ShuffleKind, SelectionDAG &DAG) {
944   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
945     if (ShuffleKind == 1) // unary
946       return isVMerge(N, UnitSize, 0, 0);
947     else if (ShuffleKind == 2) // swapped
948       return isVMerge(N, UnitSize, 0, 16);
949     else
950       return false;
951   } else {
952     if (ShuffleKind == 1) // unary
953       return isVMerge(N, UnitSize, 8, 8);
954     else if (ShuffleKind == 0) // normal
955       return isVMerge(N, UnitSize, 8, 24);
956     else
957       return false;
958   }
959 }
960
961 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
962 /// a VMRGH* instruction with the specified unit size (1,2 or 4 bytes).
963 /// The ShuffleKind distinguishes between big-endian merges with two 
964 /// different inputs (0), either-endian merges with two identical inputs (1),
965 /// and little-endian merges with two different inputs (2).  For the latter,
966 /// the input operands are swapped (see PPCInstrAltivec.td).
967 bool PPC::isVMRGHShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
968                              unsigned ShuffleKind, SelectionDAG &DAG) {
969   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
970     if (ShuffleKind == 1) // unary
971       return isVMerge(N, UnitSize, 8, 8);
972     else if (ShuffleKind == 2) // swapped
973       return isVMerge(N, UnitSize, 8, 24);
974     else
975       return false;
976   } else {
977     if (ShuffleKind == 1) // unary
978       return isVMerge(N, UnitSize, 0, 0);
979     else if (ShuffleKind == 0) // normal
980       return isVMerge(N, UnitSize, 0, 16);
981     else
982       return false;
983   }
984 }
985
986
987 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
988 /// amount, otherwise return -1.
989 /// The ShuffleKind distinguishes between big-endian operations with two 
990 /// different inputs (0), either-endian operations with two identical inputs
991 /// (1), and little-endian operations with two different inputs (2).  For the
992 /// latter, the input operands are swapped (see PPCInstrAltivec.td).
993 int PPC::isVSLDOIShuffleMask(SDNode *N, unsigned ShuffleKind,
994                              SelectionDAG &DAG) {
995   if (N->getValueType(0) != MVT::v16i8)
996     return -1;
997
998   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
999
1000   // Find the first non-undef value in the shuffle mask.
1001   unsigned i;
1002   for (i = 0; i != 16 && SVOp->getMaskElt(i) < 0; ++i)
1003     /*search*/;
1004
1005   if (i == 16) return -1;  // all undef.
1006
1007   // Otherwise, check to see if the rest of the elements are consecutively
1008   // numbered from this value.
1009   unsigned ShiftAmt = SVOp->getMaskElt(i);
1010   if (ShiftAmt < i) return -1;
1011
1012   ShiftAmt -= i;
1013   bool isLE = DAG.getTarget().getSubtargetImpl()->getDataLayout()->
1014     isLittleEndian();
1015
1016   if ((ShuffleKind == 0 && !isLE) || (ShuffleKind == 2 && isLE)) {
1017     // Check the rest of the elements to see if they are consecutive.
1018     for (++i; i != 16; ++i)
1019       if (!isConstantOrUndef(SVOp->getMaskElt(i), ShiftAmt+i))
1020         return -1;
1021   } else if (ShuffleKind == 1) {
1022     // Check the rest of the elements to see if they are consecutive.
1023     for (++i; i != 16; ++i)
1024       if (!isConstantOrUndef(SVOp->getMaskElt(i), (ShiftAmt+i) & 15))
1025         return -1;
1026   } else
1027     return -1;
1028
1029   if (ShuffleKind == 2 && isLE)
1030     ShiftAmt = 16 - ShiftAmt;
1031
1032   return ShiftAmt;
1033 }
1034
1035 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
1036 /// specifies a splat of a single element that is suitable for input to
1037 /// VSPLTB/VSPLTH/VSPLTW.
1038 bool PPC::isSplatShuffleMask(ShuffleVectorSDNode *N, unsigned EltSize) {
1039   assert(N->getValueType(0) == MVT::v16i8 &&
1040          (EltSize == 1 || EltSize == 2 || EltSize == 4));
1041
1042   // This is a splat operation if each element of the permute is the same, and
1043   // if the value doesn't reference the second vector.
1044   unsigned ElementBase = N->getMaskElt(0);
1045
1046   // FIXME: Handle UNDEF elements too!
1047   if (ElementBase >= 16)
1048     return false;
1049
1050   // Check that the indices are consecutive, in the case of a multi-byte element
1051   // splatted with a v16i8 mask.
1052   for (unsigned i = 1; i != EltSize; ++i)
1053     if (N->getMaskElt(i) < 0 || N->getMaskElt(i) != (int)(i+ElementBase))
1054       return false;
1055
1056   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
1057     if (N->getMaskElt(i) < 0) continue;
1058     for (unsigned j = 0; j != EltSize; ++j)
1059       if (N->getMaskElt(i+j) != N->getMaskElt(j))
1060         return false;
1061   }
1062   return true;
1063 }
1064
1065 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
1066 /// are -0.0.
1067 bool PPC::isAllNegativeZeroVector(SDNode *N) {
1068   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
1069
1070   APInt APVal, APUndef;
1071   unsigned BitSize;
1072   bool HasAnyUndefs;
1073
1074   if (BV->isConstantSplat(APVal, APUndef, BitSize, HasAnyUndefs, 32, true))
1075     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
1076       return CFP->getValueAPF().isNegZero();
1077
1078   return false;
1079 }
1080
1081 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
1082 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
1083 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize,
1084                                 SelectionDAG &DAG) {
1085   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1086   assert(isSplatShuffleMask(SVOp, EltSize));
1087   if (DAG.getSubtarget().getDataLayout()->isLittleEndian())
1088     return (16 / EltSize) - 1 - (SVOp->getMaskElt(0) / EltSize);
1089   else
1090     return SVOp->getMaskElt(0) / EltSize;
1091 }
1092
1093 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
1094 /// by using a vspltis[bhw] instruction of the specified element size, return
1095 /// the constant being splatted.  The ByteSize field indicates the number of
1096 /// bytes of each element [124] -> [bhw].
1097 SDValue PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
1098   SDValue OpVal(nullptr, 0);
1099
1100   // If ByteSize of the splat is bigger than the element size of the
1101   // build_vector, then we have a case where we are checking for a splat where
1102   // multiple elements of the buildvector are folded together into a single
1103   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
1104   unsigned EltSize = 16/N->getNumOperands();
1105   if (EltSize < ByteSize) {
1106     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
1107     SDValue UniquedVals[4];
1108     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
1109
1110     // See if all of the elements in the buildvector agree across.
1111     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1112       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1113       // If the element isn't a constant, bail fully out.
1114       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDValue();
1115
1116
1117       if (!UniquedVals[i&(Multiple-1)].getNode())
1118         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
1119       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
1120         return SDValue();  // no match.
1121     }
1122
1123     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
1124     // either constant or undef values that are identical for each chunk.  See
1125     // if these chunks can form into a larger vspltis*.
1126
1127     // Check to see if all of the leading entries are either 0 or -1.  If
1128     // neither, then this won't fit into the immediate field.
1129     bool LeadingZero = true;
1130     bool LeadingOnes = true;
1131     for (unsigned i = 0; i != Multiple-1; ++i) {
1132       if (!UniquedVals[i].getNode()) continue;  // Must have been undefs.
1133
1134       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
1135       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
1136     }
1137     // Finally, check the least significant entry.
1138     if (LeadingZero) {
1139       if (!UniquedVals[Multiple-1].getNode())
1140         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
1141       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getZExtValue();
1142       if (Val < 16)
1143         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
1144     }
1145     if (LeadingOnes) {
1146       if (!UniquedVals[Multiple-1].getNode())
1147         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
1148       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSExtValue();
1149       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
1150         return DAG.getTargetConstant(Val, MVT::i32);
1151     }
1152
1153     return SDValue();
1154   }
1155
1156   // Check to see if this buildvec has a single non-undef value in its elements.
1157   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1158     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1159     if (!OpVal.getNode())
1160       OpVal = N->getOperand(i);
1161     else if (OpVal != N->getOperand(i))
1162       return SDValue();
1163   }
1164
1165   if (!OpVal.getNode()) return SDValue();  // All UNDEF: use implicit def.
1166
1167   unsigned ValSizeInBytes = EltSize;
1168   uint64_t Value = 0;
1169   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
1170     Value = CN->getZExtValue();
1171   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
1172     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
1173     Value = FloatToBits(CN->getValueAPF().convertToFloat());
1174   }
1175
1176   // If the splat value is larger than the element value, then we can never do
1177   // this splat.  The only case that we could fit the replicated bits into our
1178   // immediate field for would be zero, and we prefer to use vxor for it.
1179   if (ValSizeInBytes < ByteSize) return SDValue();
1180
1181   // If the element value is larger than the splat value, cut it in half and
1182   // check to see if the two halves are equal.  Continue doing this until we
1183   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
1184   while (ValSizeInBytes > ByteSize) {
1185     ValSizeInBytes >>= 1;
1186
1187     // If the top half equals the bottom half, we're still ok.
1188     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
1189          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
1190       return SDValue();
1191   }
1192
1193   // Properly sign extend the value.
1194   int MaskVal = SignExtend32(Value, ByteSize * 8);
1195
1196   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
1197   if (MaskVal == 0) return SDValue();
1198
1199   // Finally, if this value fits in a 5 bit sext field, return it
1200   if (SignExtend32<5>(MaskVal) == MaskVal)
1201     return DAG.getTargetConstant(MaskVal, MVT::i32);
1202   return SDValue();
1203 }
1204
1205 //===----------------------------------------------------------------------===//
1206 //  Addressing Mode Selection
1207 //===----------------------------------------------------------------------===//
1208
1209 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
1210 /// or 64-bit immediate, and if the value can be accurately represented as a
1211 /// sign extension from a 16-bit value.  If so, this returns true and the
1212 /// immediate.
1213 static bool isIntS16Immediate(SDNode *N, short &Imm) {
1214   if (!isa<ConstantSDNode>(N))
1215     return false;
1216
1217   Imm = (short)cast<ConstantSDNode>(N)->getZExtValue();
1218   if (N->getValueType(0) == MVT::i32)
1219     return Imm == (int32_t)cast<ConstantSDNode>(N)->getZExtValue();
1220   else
1221     return Imm == (int64_t)cast<ConstantSDNode>(N)->getZExtValue();
1222 }
1223 static bool isIntS16Immediate(SDValue Op, short &Imm) {
1224   return isIntS16Immediate(Op.getNode(), Imm);
1225 }
1226
1227
1228 /// SelectAddressRegReg - Given the specified addressed, check to see if it
1229 /// can be represented as an indexed [r+r] operation.  Returns false if it
1230 /// can be more efficiently represented with [r+imm].
1231 bool PPCTargetLowering::SelectAddressRegReg(SDValue N, SDValue &Base,
1232                                             SDValue &Index,
1233                                             SelectionDAG &DAG) const {
1234   short imm = 0;
1235   if (N.getOpcode() == ISD::ADD) {
1236     if (isIntS16Immediate(N.getOperand(1), imm))
1237       return false;    // r+i
1238     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
1239       return false;    // r+i
1240
1241     Base = N.getOperand(0);
1242     Index = N.getOperand(1);
1243     return true;
1244   } else if (N.getOpcode() == ISD::OR) {
1245     if (isIntS16Immediate(N.getOperand(1), imm))
1246       return false;    // r+i can fold it if we can.
1247
1248     // If this is an or of disjoint bitfields, we can codegen this as an add
1249     // (for better address arithmetic) if the LHS and RHS of the OR are provably
1250     // disjoint.
1251     APInt LHSKnownZero, LHSKnownOne;
1252     APInt RHSKnownZero, RHSKnownOne;
1253     DAG.computeKnownBits(N.getOperand(0),
1254                          LHSKnownZero, LHSKnownOne);
1255
1256     if (LHSKnownZero.getBoolValue()) {
1257       DAG.computeKnownBits(N.getOperand(1),
1258                            RHSKnownZero, RHSKnownOne);
1259       // If all of the bits are known zero on the LHS or RHS, the add won't
1260       // carry.
1261       if (~(LHSKnownZero | RHSKnownZero) == 0) {
1262         Base = N.getOperand(0);
1263         Index = N.getOperand(1);
1264         return true;
1265       }
1266     }
1267   }
1268
1269   return false;
1270 }
1271
1272 // If we happen to be doing an i64 load or store into a stack slot that has
1273 // less than a 4-byte alignment, then the frame-index elimination may need to
1274 // use an indexed load or store instruction (because the offset may not be a
1275 // multiple of 4). The extra register needed to hold the offset comes from the
1276 // register scavenger, and it is possible that the scavenger will need to use
1277 // an emergency spill slot. As a result, we need to make sure that a spill slot
1278 // is allocated when doing an i64 load/store into a less-than-4-byte-aligned
1279 // stack slot.
1280 static void fixupFuncForFI(SelectionDAG &DAG, int FrameIdx, EVT VT) {
1281   // FIXME: This does not handle the LWA case.
1282   if (VT != MVT::i64)
1283     return;
1284
1285   // NOTE: We'll exclude negative FIs here, which come from argument
1286   // lowering, because there are no known test cases triggering this problem
1287   // using packed structures (or similar). We can remove this exclusion if
1288   // we find such a test case. The reason why this is so test-case driven is
1289   // because this entire 'fixup' is only to prevent crashes (from the
1290   // register scavenger) on not-really-valid inputs. For example, if we have:
1291   //   %a = alloca i1
1292   //   %b = bitcast i1* %a to i64*
1293   //   store i64* a, i64 b
1294   // then the store should really be marked as 'align 1', but is not. If it
1295   // were marked as 'align 1' then the indexed form would have been
1296   // instruction-selected initially, and the problem this 'fixup' is preventing
1297   // won't happen regardless.
1298   if (FrameIdx < 0)
1299     return;
1300
1301   MachineFunction &MF = DAG.getMachineFunction();
1302   MachineFrameInfo *MFI = MF.getFrameInfo();
1303
1304   unsigned Align = MFI->getObjectAlignment(FrameIdx);
1305   if (Align >= 4)
1306     return;
1307
1308   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
1309   FuncInfo->setHasNonRISpills();
1310 }
1311
1312 /// Returns true if the address N can be represented by a base register plus
1313 /// a signed 16-bit displacement [r+imm], and if it is not better
1314 /// represented as reg+reg.  If Aligned is true, only accept displacements
1315 /// suitable for STD and friends, i.e. multiples of 4.
1316 bool PPCTargetLowering::SelectAddressRegImm(SDValue N, SDValue &Disp,
1317                                             SDValue &Base,
1318                                             SelectionDAG &DAG,
1319                                             bool Aligned) const {
1320   // FIXME dl should come from parent load or store, not from address
1321   SDLoc dl(N);
1322   // If this can be more profitably realized as r+r, fail.
1323   if (SelectAddressRegReg(N, Disp, Base, DAG))
1324     return false;
1325
1326   if (N.getOpcode() == ISD::ADD) {
1327     short imm = 0;
1328     if (isIntS16Immediate(N.getOperand(1), imm) &&
1329         (!Aligned || (imm & 3) == 0)) {
1330       Disp = DAG.getTargetConstant(imm, N.getValueType());
1331       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1332         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1333         fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1334       } else {
1335         Base = N.getOperand(0);
1336       }
1337       return true; // [r+i]
1338     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
1339       // Match LOAD (ADD (X, Lo(G))).
1340       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
1341              && "Cannot handle constant offsets yet!");
1342       Disp = N.getOperand(1).getOperand(0);  // The global address.
1343       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
1344              Disp.getOpcode() == ISD::TargetGlobalTLSAddress ||
1345              Disp.getOpcode() == ISD::TargetConstantPool ||
1346              Disp.getOpcode() == ISD::TargetJumpTable);
1347       Base = N.getOperand(0);
1348       return true;  // [&g+r]
1349     }
1350   } else if (N.getOpcode() == ISD::OR) {
1351     short imm = 0;
1352     if (isIntS16Immediate(N.getOperand(1), imm) &&
1353         (!Aligned || (imm & 3) == 0)) {
1354       // If this is an or of disjoint bitfields, we can codegen this as an add
1355       // (for better address arithmetic) if the LHS and RHS of the OR are
1356       // provably disjoint.
1357       APInt LHSKnownZero, LHSKnownOne;
1358       DAG.computeKnownBits(N.getOperand(0), LHSKnownZero, LHSKnownOne);
1359
1360       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
1361         // If all of the bits are known zero on the LHS or RHS, the add won't
1362         // carry.
1363         if (FrameIndexSDNode *FI =
1364               dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1365           Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1366           fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1367         } else {
1368           Base = N.getOperand(0);
1369         }
1370         Disp = DAG.getTargetConstant(imm, N.getValueType());
1371         return true;
1372       }
1373     }
1374   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
1375     // Loading from a constant address.
1376
1377     // If this address fits entirely in a 16-bit sext immediate field, codegen
1378     // this as "d, 0"
1379     short Imm;
1380     if (isIntS16Immediate(CN, Imm) && (!Aligned || (Imm & 3) == 0)) {
1381       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
1382       Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1383                              CN->getValueType(0));
1384       return true;
1385     }
1386
1387     // Handle 32-bit sext immediates with LIS + addr mode.
1388     if ((CN->getValueType(0) == MVT::i32 ||
1389          (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) &&
1390         (!Aligned || (CN->getZExtValue() & 3) == 0)) {
1391       int Addr = (int)CN->getZExtValue();
1392
1393       // Otherwise, break this down into an LIS + disp.
1394       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
1395
1396       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
1397       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
1398       Base = SDValue(DAG.getMachineNode(Opc, dl, CN->getValueType(0), Base), 0);
1399       return true;
1400     }
1401   }
1402
1403   Disp = DAG.getTargetConstant(0, getPointerTy());
1404   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N)) {
1405     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1406     fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1407   } else
1408     Base = N;
1409   return true;      // [r+0]
1410 }
1411
1412 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
1413 /// represented as an indexed [r+r] operation.
1414 bool PPCTargetLowering::SelectAddressRegRegOnly(SDValue N, SDValue &Base,
1415                                                 SDValue &Index,
1416                                                 SelectionDAG &DAG) const {
1417   // Check to see if we can easily represent this as an [r+r] address.  This
1418   // will fail if it thinks that the address is more profitably represented as
1419   // reg+imm, e.g. where imm = 0.
1420   if (SelectAddressRegReg(N, Base, Index, DAG))
1421     return true;
1422
1423   // If the operand is an addition, always emit this as [r+r], since this is
1424   // better (for code size, and execution, as the memop does the add for free)
1425   // than emitting an explicit add.
1426   if (N.getOpcode() == ISD::ADD) {
1427     Base = N.getOperand(0);
1428     Index = N.getOperand(1);
1429     return true;
1430   }
1431
1432   // Otherwise, do it the hard way, using R0 as the base register.
1433   Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1434                          N.getValueType());
1435   Index = N;
1436   return true;
1437 }
1438
1439 /// getPreIndexedAddressParts - returns true by value, base pointer and
1440 /// offset pointer and addressing mode by reference if the node's address
1441 /// can be legally represented as pre-indexed load / store address.
1442 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
1443                                                   SDValue &Offset,
1444                                                   ISD::MemIndexedMode &AM,
1445                                                   SelectionDAG &DAG) const {
1446   if (DisablePPCPreinc) return false;
1447
1448   bool isLoad = true;
1449   SDValue Ptr;
1450   EVT VT;
1451   unsigned Alignment;
1452   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1453     Ptr = LD->getBasePtr();
1454     VT = LD->getMemoryVT();
1455     Alignment = LD->getAlignment();
1456   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
1457     Ptr = ST->getBasePtr();
1458     VT  = ST->getMemoryVT();
1459     Alignment = ST->getAlignment();
1460     isLoad = false;
1461   } else
1462     return false;
1463
1464   // PowerPC doesn't have preinc load/store instructions for vectors.
1465   if (VT.isVector())
1466     return false;
1467
1468   if (SelectAddressRegReg(Ptr, Base, Offset, DAG)) {
1469
1470     // Common code will reject creating a pre-inc form if the base pointer
1471     // is a frame index, or if N is a store and the base pointer is either
1472     // the same as or a predecessor of the value being stored.  Check for
1473     // those situations here, and try with swapped Base/Offset instead.
1474     bool Swap = false;
1475
1476     if (isa<FrameIndexSDNode>(Base) || isa<RegisterSDNode>(Base))
1477       Swap = true;
1478     else if (!isLoad) {
1479       SDValue Val = cast<StoreSDNode>(N)->getValue();
1480       if (Val == Base || Base.getNode()->isPredecessorOf(Val.getNode()))
1481         Swap = true;
1482     }
1483
1484     if (Swap)
1485       std::swap(Base, Offset);
1486
1487     AM = ISD::PRE_INC;
1488     return true;
1489   }
1490
1491   // LDU/STU can only handle immediates that are a multiple of 4.
1492   if (VT != MVT::i64) {
1493     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, false))
1494       return false;
1495   } else {
1496     // LDU/STU need an address with at least 4-byte alignment.
1497     if (Alignment < 4)
1498       return false;
1499
1500     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, true))
1501       return false;
1502   }
1503
1504   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1505     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1506     // sext i32 to i64 when addr mode is r+i.
1507     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1508         LD->getExtensionType() == ISD::SEXTLOAD &&
1509         isa<ConstantSDNode>(Offset))
1510       return false;
1511   }
1512
1513   AM = ISD::PRE_INC;
1514   return true;
1515 }
1516
1517 //===----------------------------------------------------------------------===//
1518 //  LowerOperation implementation
1519 //===----------------------------------------------------------------------===//
1520
1521 /// GetLabelAccessInfo - Return true if we should reference labels using a
1522 /// PICBase, set the HiOpFlags and LoOpFlags to the target MO flags.
1523 static bool GetLabelAccessInfo(const TargetMachine &TM, unsigned &HiOpFlags,
1524                                unsigned &LoOpFlags,
1525                                const GlobalValue *GV = nullptr) {
1526   HiOpFlags = PPCII::MO_HA;
1527   LoOpFlags = PPCII::MO_LO;
1528
1529   // Don't use the pic base if not in PIC relocation model.
1530   bool isPIC = TM.getRelocationModel() == Reloc::PIC_;
1531
1532   if (isPIC) {
1533     HiOpFlags |= PPCII::MO_PIC_FLAG;
1534     LoOpFlags |= PPCII::MO_PIC_FLAG;
1535   }
1536
1537   // If this is a reference to a global value that requires a non-lazy-ptr, make
1538   // sure that instruction lowering adds it.
1539   if (GV && TM.getSubtarget<PPCSubtarget>().hasLazyResolverStub(GV, TM)) {
1540     HiOpFlags |= PPCII::MO_NLP_FLAG;
1541     LoOpFlags |= PPCII::MO_NLP_FLAG;
1542
1543     if (GV->hasHiddenVisibility()) {
1544       HiOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1545       LoOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1546     }
1547   }
1548
1549   return isPIC;
1550 }
1551
1552 static SDValue LowerLabelRef(SDValue HiPart, SDValue LoPart, bool isPIC,
1553                              SelectionDAG &DAG) {
1554   EVT PtrVT = HiPart.getValueType();
1555   SDValue Zero = DAG.getConstant(0, PtrVT);
1556   SDLoc DL(HiPart);
1557
1558   SDValue Hi = DAG.getNode(PPCISD::Hi, DL, PtrVT, HiPart, Zero);
1559   SDValue Lo = DAG.getNode(PPCISD::Lo, DL, PtrVT, LoPart, Zero);
1560
1561   // With PIC, the first instruction is actually "GR+hi(&G)".
1562   if (isPIC)
1563     Hi = DAG.getNode(ISD::ADD, DL, PtrVT,
1564                      DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT), Hi);
1565
1566   // Generate non-pic code that has direct accesses to the constant pool.
1567   // The address of the global is just (hi(&g)+lo(&g)).
1568   return DAG.getNode(ISD::ADD, DL, PtrVT, Hi, Lo);
1569 }
1570
1571 SDValue PPCTargetLowering::LowerConstantPool(SDValue Op,
1572                                              SelectionDAG &DAG) const {
1573   EVT PtrVT = Op.getValueType();
1574   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1575   const Constant *C = CP->getConstVal();
1576
1577   // 64-bit SVR4 ABI code is always position-independent.
1578   // The actual address of the GlobalValue is stored in the TOC.
1579   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1580     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0);
1581     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(CP), MVT::i64, GA,
1582                        DAG.getRegister(PPC::X2, MVT::i64));
1583   }
1584
1585   unsigned MOHiFlag, MOLoFlag;
1586   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1587
1588   if (isPIC && Subtarget.isSVR4ABI()) {
1589     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(),
1590                                            PPCII::MO_PIC_FLAG);
1591     SDLoc DL(CP);
1592     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1593                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1594   }
1595
1596   SDValue CPIHi =
1597     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOHiFlag);
1598   SDValue CPILo =
1599     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOLoFlag);
1600   return LowerLabelRef(CPIHi, CPILo, isPIC, DAG);
1601 }
1602
1603 SDValue PPCTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
1604   EVT PtrVT = Op.getValueType();
1605   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1606
1607   // 64-bit SVR4 ABI code is always position-independent.
1608   // The actual address of the GlobalValue is stored in the TOC.
1609   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1610     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1611     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), MVT::i64, GA,
1612                        DAG.getRegister(PPC::X2, MVT::i64));
1613   }
1614
1615   unsigned MOHiFlag, MOLoFlag;
1616   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1617
1618   if (isPIC && Subtarget.isSVR4ABI()) {
1619     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
1620                                         PPCII::MO_PIC_FLAG);
1621     SDLoc DL(GA);
1622     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), PtrVT, GA,
1623                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1624   }
1625
1626   SDValue JTIHi = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOHiFlag);
1627   SDValue JTILo = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOLoFlag);
1628   return LowerLabelRef(JTIHi, JTILo, isPIC, DAG);
1629 }
1630
1631 SDValue PPCTargetLowering::LowerBlockAddress(SDValue Op,
1632                                              SelectionDAG &DAG) const {
1633   EVT PtrVT = Op.getValueType();
1634   BlockAddressSDNode *BASDN = cast<BlockAddressSDNode>(Op);
1635   const BlockAddress *BA = BASDN->getBlockAddress();
1636
1637   // 64-bit SVR4 ABI code is always position-independent.
1638   // The actual BlockAddress is stored in the TOC.
1639   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1640     SDValue GA = DAG.getTargetBlockAddress(BA, PtrVT, BASDN->getOffset());
1641     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(BASDN), MVT::i64, GA,
1642                        DAG.getRegister(PPC::X2, MVT::i64));
1643   }
1644
1645   unsigned MOHiFlag, MOLoFlag;
1646   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1647   SDValue TgtBAHi = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOHiFlag);
1648   SDValue TgtBALo = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOLoFlag);
1649   return LowerLabelRef(TgtBAHi, TgtBALo, isPIC, DAG);
1650 }
1651
1652 // Generate a call to __tls_get_addr for the given GOT entry Op.
1653 std::pair<SDValue,SDValue>
1654 PPCTargetLowering::lowerTLSCall(SDValue Op, SDLoc dl,
1655                                 SelectionDAG &DAG) const {
1656
1657   Type *IntPtrTy = getDataLayout()->getIntPtrType(*DAG.getContext());
1658   TargetLowering::ArgListTy Args;
1659   TargetLowering::ArgListEntry Entry;
1660   Entry.Node = Op;
1661   Entry.Ty = IntPtrTy;
1662   Args.push_back(Entry);
1663
1664   TargetLowering::CallLoweringInfo CLI(DAG);
1665   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
1666     .setCallee(CallingConv::C, IntPtrTy,
1667                DAG.getTargetExternalSymbol("__tls_get_addr", getPointerTy()),
1668                std::move(Args), 0);
1669
1670   return LowerCallTo(CLI);
1671 }
1672
1673 SDValue PPCTargetLowering::LowerGlobalTLSAddress(SDValue Op,
1674                                               SelectionDAG &DAG) const {
1675
1676   // FIXME: TLS addresses currently use medium model code sequences,
1677   // which is the most useful form.  Eventually support for small and
1678   // large models could be added if users need it, at the cost of
1679   // additional complexity.
1680   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
1681   SDLoc dl(GA);
1682   const GlobalValue *GV = GA->getGlobal();
1683   EVT PtrVT = getPointerTy();
1684   bool is64bit = Subtarget.isPPC64();
1685   const Module *M = DAG.getMachineFunction().getFunction()->getParent();
1686   PICLevel::Level picLevel = M->getPICLevel();
1687
1688   TLSModel::Model Model = getTargetMachine().getTLSModel(GV);
1689
1690   if (Model == TLSModel::LocalExec) {
1691     SDValue TGAHi = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1692                                                PPCII::MO_TPREL_HA);
1693     SDValue TGALo = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1694                                                PPCII::MO_TPREL_LO);
1695     SDValue TLSReg = DAG.getRegister(is64bit ? PPC::X13 : PPC::R2,
1696                                      is64bit ? MVT::i64 : MVT::i32);
1697     SDValue Hi = DAG.getNode(PPCISD::Hi, dl, PtrVT, TGAHi, TLSReg);
1698     return DAG.getNode(PPCISD::Lo, dl, PtrVT, TGALo, Hi);
1699   }
1700
1701   if (Model == TLSModel::InitialExec) {
1702     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1703     SDValue TGATLS = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1704                                                 PPCII::MO_TLS);
1705     SDValue GOTPtr;
1706     if (is64bit) {
1707       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1708       GOTPtr = DAG.getNode(PPCISD::ADDIS_GOT_TPREL_HA, dl,
1709                            PtrVT, GOTReg, TGA);
1710     } else
1711       GOTPtr = DAG.getNode(PPCISD::PPC32_GOT, dl, PtrVT);
1712     SDValue TPOffset = DAG.getNode(PPCISD::LD_GOT_TPREL_L, dl,
1713                                    PtrVT, TGA, GOTPtr);
1714     return DAG.getNode(PPCISD::ADD_TLS, dl, PtrVT, TPOffset, TGATLS);
1715   }
1716
1717   if (Model == TLSModel::GeneralDynamic) {
1718     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1719                                              PPCII::MO_TLSGD);
1720     SDValue GOTPtr;
1721     if (is64bit) {
1722       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1723       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSGD_HA, dl, PtrVT,
1724                                    GOTReg, TGA);
1725     } else {
1726       if (picLevel == PICLevel::Small)
1727         GOTPtr = DAG.getNode(PPCISD::GlobalBaseReg, dl, PtrVT);
1728       else
1729         GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1730     }
1731     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSGD_L, dl, PtrVT,
1732                                    GOTPtr, TGA);
1733     std::pair<SDValue, SDValue> CallResult = lowerTLSCall(GOTEntry, dl, DAG);
1734     return CallResult.first;
1735   }
1736
1737   if (Model == TLSModel::LocalDynamic) {
1738     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1739                                              PPCII::MO_TLSLD);
1740     SDValue GOTPtr;
1741     if (is64bit) {
1742       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1743       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSLD_HA, dl, PtrVT,
1744                            GOTReg, TGA);
1745     } else {
1746       if (picLevel == PICLevel::Small)
1747         GOTPtr = DAG.getNode(PPCISD::GlobalBaseReg, dl, PtrVT);
1748       else
1749         GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1750     }
1751     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSLD_L, dl, PtrVT,
1752                                    GOTPtr, TGA);
1753     std::pair<SDValue, SDValue> CallResult = lowerTLSCall(GOTEntry, dl, DAG);
1754     SDValue TLSAddr = CallResult.first;
1755     SDValue Chain = CallResult.second;
1756     SDValue DtvOffsetHi = DAG.getNode(PPCISD::ADDIS_DTPREL_HA, dl, PtrVT,
1757                                       Chain, TLSAddr, TGA);
1758     return DAG.getNode(PPCISD::ADDI_DTPREL_L, dl, PtrVT, DtvOffsetHi, TGA);
1759   }
1760
1761   llvm_unreachable("Unknown TLS model!");
1762 }
1763
1764 SDValue PPCTargetLowering::LowerGlobalAddress(SDValue Op,
1765                                               SelectionDAG &DAG) const {
1766   EVT PtrVT = Op.getValueType();
1767   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1768   SDLoc DL(GSDN);
1769   const GlobalValue *GV = GSDN->getGlobal();
1770
1771   // 64-bit SVR4 ABI code is always position-independent.
1772   // The actual address of the GlobalValue is stored in the TOC.
1773   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1774     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset());
1775     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i64, GA,
1776                        DAG.getRegister(PPC::X2, MVT::i64));
1777   }
1778
1779   unsigned MOHiFlag, MOLoFlag;
1780   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag, GV);
1781
1782   if (isPIC && Subtarget.isSVR4ABI()) {
1783     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT,
1784                                             GSDN->getOffset(),
1785                                             PPCII::MO_PIC_FLAG);
1786     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1787                        DAG.getNode(PPCISD::GlobalBaseReg, DL, MVT::i32));
1788   }
1789
1790   SDValue GAHi =
1791     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOHiFlag);
1792   SDValue GALo =
1793     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOLoFlag);
1794
1795   SDValue Ptr = LowerLabelRef(GAHi, GALo, isPIC, DAG);
1796
1797   // If the global reference is actually to a non-lazy-pointer, we have to do an
1798   // extra load to get the address of the global.
1799   if (MOHiFlag & PPCII::MO_NLP_FLAG)
1800     Ptr = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), Ptr, MachinePointerInfo(),
1801                       false, false, false, 0);
1802   return Ptr;
1803 }
1804
1805 SDValue PPCTargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
1806   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1807   SDLoc dl(Op);
1808
1809   if (Op.getValueType() == MVT::v2i64) {
1810     // When the operands themselves are v2i64 values, we need to do something
1811     // special because VSX has no underlying comparison operations for these.
1812     if (Op.getOperand(0).getValueType() == MVT::v2i64) {
1813       // Equality can be handled by casting to the legal type for Altivec
1814       // comparisons, everything else needs to be expanded.
1815       if (CC == ISD::SETEQ || CC == ISD::SETNE) {
1816         return DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
1817                  DAG.getSetCC(dl, MVT::v4i32,
1818                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0)),
1819                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(1)),
1820                    CC));
1821       }
1822
1823       return SDValue();
1824     }
1825
1826     // We handle most of these in the usual way.
1827     return Op;
1828   }
1829
1830   // If we're comparing for equality to zero, expose the fact that this is
1831   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1832   // fold the new nodes.
1833   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1834     if (C->isNullValue() && CC == ISD::SETEQ) {
1835       EVT VT = Op.getOperand(0).getValueType();
1836       SDValue Zext = Op.getOperand(0);
1837       if (VT.bitsLT(MVT::i32)) {
1838         VT = MVT::i32;
1839         Zext = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Op.getOperand(0));
1840       }
1841       unsigned Log2b = Log2_32(VT.getSizeInBits());
1842       SDValue Clz = DAG.getNode(ISD::CTLZ, dl, VT, Zext);
1843       SDValue Scc = DAG.getNode(ISD::SRL, dl, VT, Clz,
1844                                 DAG.getConstant(Log2b, MVT::i32));
1845       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Scc);
1846     }
1847     // Leave comparisons against 0 and -1 alone for now, since they're usually
1848     // optimized.  FIXME: revisit this when we can custom lower all setcc
1849     // optimizations.
1850     if (C->isAllOnesValue() || C->isNullValue())
1851       return SDValue();
1852   }
1853
1854   // If we have an integer seteq/setne, turn it into a compare against zero
1855   // by xor'ing the rhs with the lhs, which is faster than setting a
1856   // condition register, reading it back out, and masking the correct bit.  The
1857   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1858   // the result to other bit-twiddling opportunities.
1859   EVT LHSVT = Op.getOperand(0).getValueType();
1860   if (LHSVT.isInteger() && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1861     EVT VT = Op.getValueType();
1862     SDValue Sub = DAG.getNode(ISD::XOR, dl, LHSVT, Op.getOperand(0),
1863                                 Op.getOperand(1));
1864     return DAG.getSetCC(dl, VT, Sub, DAG.getConstant(0, LHSVT), CC);
1865   }
1866   return SDValue();
1867 }
1868
1869 SDValue PPCTargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG,
1870                                       const PPCSubtarget &Subtarget) const {
1871   SDNode *Node = Op.getNode();
1872   EVT VT = Node->getValueType(0);
1873   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1874   SDValue InChain = Node->getOperand(0);
1875   SDValue VAListPtr = Node->getOperand(1);
1876   const Value *SV = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
1877   SDLoc dl(Node);
1878
1879   assert(!Subtarget.isPPC64() && "LowerVAARG is PPC32 only");
1880
1881   // gpr_index
1882   SDValue GprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1883                                     VAListPtr, MachinePointerInfo(SV), MVT::i8,
1884                                     false, false, false, 0);
1885   InChain = GprIndex.getValue(1);
1886
1887   if (VT == MVT::i64) {
1888     // Check if GprIndex is even
1889     SDValue GprAnd = DAG.getNode(ISD::AND, dl, MVT::i32, GprIndex,
1890                                  DAG.getConstant(1, MVT::i32));
1891     SDValue CC64 = DAG.getSetCC(dl, MVT::i32, GprAnd,
1892                                 DAG.getConstant(0, MVT::i32), ISD::SETNE);
1893     SDValue GprIndexPlusOne = DAG.getNode(ISD::ADD, dl, MVT::i32, GprIndex,
1894                                           DAG.getConstant(1, MVT::i32));
1895     // Align GprIndex to be even if it isn't
1896     GprIndex = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC64, GprIndexPlusOne,
1897                            GprIndex);
1898   }
1899
1900   // fpr index is 1 byte after gpr
1901   SDValue FprPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1902                                DAG.getConstant(1, MVT::i32));
1903
1904   // fpr
1905   SDValue FprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1906                                     FprPtr, MachinePointerInfo(SV), MVT::i8,
1907                                     false, false, false, 0);
1908   InChain = FprIndex.getValue(1);
1909
1910   SDValue RegSaveAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1911                                        DAG.getConstant(8, MVT::i32));
1912
1913   SDValue OverflowAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1914                                         DAG.getConstant(4, MVT::i32));
1915
1916   // areas
1917   SDValue OverflowArea = DAG.getLoad(MVT::i32, dl, InChain, OverflowAreaPtr,
1918                                      MachinePointerInfo(), false, false,
1919                                      false, 0);
1920   InChain = OverflowArea.getValue(1);
1921
1922   SDValue RegSaveArea = DAG.getLoad(MVT::i32, dl, InChain, RegSaveAreaPtr,
1923                                     MachinePointerInfo(), false, false,
1924                                     false, 0);
1925   InChain = RegSaveArea.getValue(1);
1926
1927   // select overflow_area if index > 8
1928   SDValue CC = DAG.getSetCC(dl, MVT::i32, VT.isInteger() ? GprIndex : FprIndex,
1929                             DAG.getConstant(8, MVT::i32), ISD::SETLT);
1930
1931   // adjustment constant gpr_index * 4/8
1932   SDValue RegConstant = DAG.getNode(ISD::MUL, dl, MVT::i32,
1933                                     VT.isInteger() ? GprIndex : FprIndex,
1934                                     DAG.getConstant(VT.isInteger() ? 4 : 8,
1935                                                     MVT::i32));
1936
1937   // OurReg = RegSaveArea + RegConstant
1938   SDValue OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, RegSaveArea,
1939                                RegConstant);
1940
1941   // Floating types are 32 bytes into RegSaveArea
1942   if (VT.isFloatingPoint())
1943     OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, OurReg,
1944                          DAG.getConstant(32, MVT::i32));
1945
1946   // increase {f,g}pr_index by 1 (or 2 if VT is i64)
1947   SDValue IndexPlus1 = DAG.getNode(ISD::ADD, dl, MVT::i32,
1948                                    VT.isInteger() ? GprIndex : FprIndex,
1949                                    DAG.getConstant(VT == MVT::i64 ? 2 : 1,
1950                                                    MVT::i32));
1951
1952   InChain = DAG.getTruncStore(InChain, dl, IndexPlus1,
1953                               VT.isInteger() ? VAListPtr : FprPtr,
1954                               MachinePointerInfo(SV),
1955                               MVT::i8, false, false, 0);
1956
1957   // determine if we should load from reg_save_area or overflow_area
1958   SDValue Result = DAG.getNode(ISD::SELECT, dl, PtrVT, CC, OurReg, OverflowArea);
1959
1960   // increase overflow_area by 4/8 if gpr/fpr > 8
1961   SDValue OverflowAreaPlusN = DAG.getNode(ISD::ADD, dl, PtrVT, OverflowArea,
1962                                           DAG.getConstant(VT.isInteger() ? 4 : 8,
1963                                           MVT::i32));
1964
1965   OverflowArea = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC, OverflowArea,
1966                              OverflowAreaPlusN);
1967
1968   InChain = DAG.getTruncStore(InChain, dl, OverflowArea,
1969                               OverflowAreaPtr,
1970                               MachinePointerInfo(),
1971                               MVT::i32, false, false, 0);
1972
1973   return DAG.getLoad(VT, dl, InChain, Result, MachinePointerInfo(),
1974                      false, false, false, 0);
1975 }
1976
1977 SDValue PPCTargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG,
1978                                        const PPCSubtarget &Subtarget) const {
1979   assert(!Subtarget.isPPC64() && "LowerVACOPY is PPC32 only");
1980
1981   // We have to copy the entire va_list struct:
1982   // 2*sizeof(char) + 2 Byte alignment + 2*sizeof(char*) = 12 Byte
1983   return DAG.getMemcpy(Op.getOperand(0), Op,
1984                        Op.getOperand(1), Op.getOperand(2),
1985                        DAG.getConstant(12, MVT::i32), 8, false, true,
1986                        MachinePointerInfo(), MachinePointerInfo());
1987 }
1988
1989 SDValue PPCTargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
1990                                                   SelectionDAG &DAG) const {
1991   return Op.getOperand(0);
1992 }
1993
1994 SDValue PPCTargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
1995                                                 SelectionDAG &DAG) const {
1996   SDValue Chain = Op.getOperand(0);
1997   SDValue Trmp = Op.getOperand(1); // trampoline
1998   SDValue FPtr = Op.getOperand(2); // nested function
1999   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
2000   SDLoc dl(Op);
2001
2002   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2003   bool isPPC64 = (PtrVT == MVT::i64);
2004   Type *IntPtrTy =
2005     DAG.getTargetLoweringInfo().getDataLayout()->getIntPtrType(
2006                                                              *DAG.getContext());
2007
2008   TargetLowering::ArgListTy Args;
2009   TargetLowering::ArgListEntry Entry;
2010
2011   Entry.Ty = IntPtrTy;
2012   Entry.Node = Trmp; Args.push_back(Entry);
2013
2014   // TrampSize == (isPPC64 ? 48 : 40);
2015   Entry.Node = DAG.getConstant(isPPC64 ? 48 : 40,
2016                                isPPC64 ? MVT::i64 : MVT::i32);
2017   Args.push_back(Entry);
2018
2019   Entry.Node = FPtr; Args.push_back(Entry);
2020   Entry.Node = Nest; Args.push_back(Entry);
2021
2022   // Lower to a call to __trampoline_setup(Trmp, TrampSize, FPtr, ctx_reg)
2023   TargetLowering::CallLoweringInfo CLI(DAG);
2024   CLI.setDebugLoc(dl).setChain(Chain)
2025     .setCallee(CallingConv::C, Type::getVoidTy(*DAG.getContext()),
2026                DAG.getExternalSymbol("__trampoline_setup", PtrVT),
2027                std::move(Args), 0);
2028
2029   std::pair<SDValue, SDValue> CallResult = LowerCallTo(CLI);
2030   return CallResult.second;
2031 }
2032
2033 SDValue PPCTargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG,
2034                                         const PPCSubtarget &Subtarget) const {
2035   MachineFunction &MF = DAG.getMachineFunction();
2036   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2037
2038   SDLoc dl(Op);
2039
2040   if (Subtarget.isDarwinABI() || Subtarget.isPPC64()) {
2041     // vastart just stores the address of the VarArgsFrameIndex slot into the
2042     // memory location argument.
2043     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2044     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2045     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2046     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1),
2047                         MachinePointerInfo(SV),
2048                         false, false, 0);
2049   }
2050
2051   // For the 32-bit SVR4 ABI we follow the layout of the va_list struct.
2052   // We suppose the given va_list is already allocated.
2053   //
2054   // typedef struct {
2055   //  char gpr;     /* index into the array of 8 GPRs
2056   //                 * stored in the register save area
2057   //                 * gpr=0 corresponds to r3,
2058   //                 * gpr=1 to r4, etc.
2059   //                 */
2060   //  char fpr;     /* index into the array of 8 FPRs
2061   //                 * stored in the register save area
2062   //                 * fpr=0 corresponds to f1,
2063   //                 * fpr=1 to f2, etc.
2064   //                 */
2065   //  char *overflow_arg_area;
2066   //                /* location on stack that holds
2067   //                 * the next overflow argument
2068   //                 */
2069   //  char *reg_save_area;
2070   //               /* where r3:r10 and f1:f8 (if saved)
2071   //                * are stored
2072   //                */
2073   // } va_list[1];
2074
2075
2076   SDValue ArgGPR = DAG.getConstant(FuncInfo->getVarArgsNumGPR(), MVT::i32);
2077   SDValue ArgFPR = DAG.getConstant(FuncInfo->getVarArgsNumFPR(), MVT::i32);
2078
2079
2080   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2081
2082   SDValue StackOffsetFI = DAG.getFrameIndex(FuncInfo->getVarArgsStackOffset(),
2083                                             PtrVT);
2084   SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
2085                                  PtrVT);
2086
2087   uint64_t FrameOffset = PtrVT.getSizeInBits()/8;
2088   SDValue ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
2089
2090   uint64_t StackOffset = PtrVT.getSizeInBits()/8 - 1;
2091   SDValue ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
2092
2093   uint64_t FPROffset = 1;
2094   SDValue ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
2095
2096   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2097
2098   // Store first byte : number of int regs
2099   SDValue firstStore = DAG.getTruncStore(Op.getOperand(0), dl, ArgGPR,
2100                                          Op.getOperand(1),
2101                                          MachinePointerInfo(SV),
2102                                          MVT::i8, false, false, 0);
2103   uint64_t nextOffset = FPROffset;
2104   SDValue nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, Op.getOperand(1),
2105                                   ConstFPROffset);
2106
2107   // Store second byte : number of float regs
2108   SDValue secondStore =
2109     DAG.getTruncStore(firstStore, dl, ArgFPR, nextPtr,
2110                       MachinePointerInfo(SV, nextOffset), MVT::i8,
2111                       false, false, 0);
2112   nextOffset += StackOffset;
2113   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstStackOffset);
2114
2115   // Store second word : arguments given on stack
2116   SDValue thirdStore =
2117     DAG.getStore(secondStore, dl, StackOffsetFI, nextPtr,
2118                  MachinePointerInfo(SV, nextOffset),
2119                  false, false, 0);
2120   nextOffset += FrameOffset;
2121   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstFrameOffset);
2122
2123   // Store third word : arguments given in registers
2124   return DAG.getStore(thirdStore, dl, FR, nextPtr,
2125                       MachinePointerInfo(SV, nextOffset),
2126                       false, false, 0);
2127
2128 }
2129
2130 #include "PPCGenCallingConv.inc"
2131
2132 // Function whose sole purpose is to kill compiler warnings 
2133 // stemming from unused functions included from PPCGenCallingConv.inc.
2134 CCAssignFn *PPCTargetLowering::useFastISelCCs(unsigned Flag) const {
2135   return Flag ? CC_PPC64_ELF_FIS : RetCC_PPC64_ELF_FIS;
2136 }
2137
2138 bool llvm::CC_PPC32_SVR4_Custom_Dummy(unsigned &ValNo, MVT &ValVT, MVT &LocVT,
2139                                       CCValAssign::LocInfo &LocInfo,
2140                                       ISD::ArgFlagsTy &ArgFlags,
2141                                       CCState &State) {
2142   return true;
2143 }
2144
2145 bool llvm::CC_PPC32_SVR4_Custom_AlignArgRegs(unsigned &ValNo, MVT &ValVT,
2146                                              MVT &LocVT,
2147                                              CCValAssign::LocInfo &LocInfo,
2148                                              ISD::ArgFlagsTy &ArgFlags,
2149                                              CCState &State) {
2150   static const MCPhysReg ArgRegs[] = {
2151     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2152     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2153   };
2154   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2155
2156   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2157
2158   // Skip one register if the first unallocated register has an even register
2159   // number and there are still argument registers available which have not been
2160   // allocated yet. RegNum is actually an index into ArgRegs, which means we
2161   // need to skip a register if RegNum is odd.
2162   if (RegNum != NumArgRegs && RegNum % 2 == 1) {
2163     State.AllocateReg(ArgRegs[RegNum]);
2164   }
2165
2166   // Always return false here, as this function only makes sure that the first
2167   // unallocated register has an odd register number and does not actually
2168   // allocate a register for the current argument.
2169   return false;
2170 }
2171
2172 bool llvm::CC_PPC32_SVR4_Custom_AlignFPArgRegs(unsigned &ValNo, MVT &ValVT,
2173                                                MVT &LocVT,
2174                                                CCValAssign::LocInfo &LocInfo,
2175                                                ISD::ArgFlagsTy &ArgFlags,
2176                                                CCState &State) {
2177   static const MCPhysReg ArgRegs[] = {
2178     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2179     PPC::F8
2180   };
2181
2182   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2183
2184   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2185
2186   // If there is only one Floating-point register left we need to put both f64
2187   // values of a split ppc_fp128 value on the stack.
2188   if (RegNum != NumArgRegs && ArgRegs[RegNum] == PPC::F8) {
2189     State.AllocateReg(ArgRegs[RegNum]);
2190   }
2191
2192   // Always return false here, as this function only makes sure that the two f64
2193   // values a ppc_fp128 value is split into are both passed in registers or both
2194   // passed on the stack and does not actually allocate a register for the
2195   // current argument.
2196   return false;
2197 }
2198
2199 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
2200 /// on Darwin.
2201 static const MCPhysReg *GetFPR() {
2202   static const MCPhysReg FPR[] = {
2203     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2204     PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
2205   };
2206
2207   return FPR;
2208 }
2209
2210 /// CalculateStackSlotSize - Calculates the size reserved for this argument on
2211 /// the stack.
2212 static unsigned CalculateStackSlotSize(EVT ArgVT, ISD::ArgFlagsTy Flags,
2213                                        unsigned PtrByteSize) {
2214   unsigned ArgSize = ArgVT.getStoreSize();
2215   if (Flags.isByVal())
2216     ArgSize = Flags.getByValSize();
2217
2218   // Round up to multiples of the pointer size, except for array members,
2219   // which are always packed.
2220   if (!Flags.isInConsecutiveRegs())
2221     ArgSize = ((ArgSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2222
2223   return ArgSize;
2224 }
2225
2226 /// CalculateStackSlotAlignment - Calculates the alignment of this argument
2227 /// on the stack.
2228 static unsigned CalculateStackSlotAlignment(EVT ArgVT, EVT OrigVT,
2229                                             ISD::ArgFlagsTy Flags,
2230                                             unsigned PtrByteSize) {
2231   unsigned Align = PtrByteSize;
2232
2233   // Altivec parameters are padded to a 16 byte boundary.
2234   if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2235       ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2236       ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2237     Align = 16;
2238
2239   // ByVal parameters are aligned as requested.
2240   if (Flags.isByVal()) {
2241     unsigned BVAlign = Flags.getByValAlign();
2242     if (BVAlign > PtrByteSize) {
2243       if (BVAlign % PtrByteSize != 0)
2244           llvm_unreachable(
2245             "ByVal alignment is not a multiple of the pointer size");
2246
2247       Align = BVAlign;
2248     }
2249   }
2250
2251   // Array members are always packed to their original alignment.
2252   if (Flags.isInConsecutiveRegs()) {
2253     // If the array member was split into multiple registers, the first
2254     // needs to be aligned to the size of the full type.  (Except for
2255     // ppcf128, which is only aligned as its f64 components.)
2256     if (Flags.isSplit() && OrigVT != MVT::ppcf128)
2257       Align = OrigVT.getStoreSize();
2258     else
2259       Align = ArgVT.getStoreSize();
2260   }
2261
2262   return Align;
2263 }
2264
2265 /// CalculateStackSlotUsed - Return whether this argument will use its
2266 /// stack slot (instead of being passed in registers).  ArgOffset,
2267 /// AvailableFPRs, and AvailableVRs must hold the current argument
2268 /// position, and will be updated to account for this argument.
2269 static bool CalculateStackSlotUsed(EVT ArgVT, EVT OrigVT,
2270                                    ISD::ArgFlagsTy Flags,
2271                                    unsigned PtrByteSize,
2272                                    unsigned LinkageSize,
2273                                    unsigned ParamAreaSize,
2274                                    unsigned &ArgOffset,
2275                                    unsigned &AvailableFPRs,
2276                                    unsigned &AvailableVRs) {
2277   bool UseMemory = false;
2278
2279   // Respect alignment of argument on the stack.
2280   unsigned Align =
2281     CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
2282   ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2283   // If there's no space left in the argument save area, we must
2284   // use memory (this check also catches zero-sized arguments).
2285   if (ArgOffset >= LinkageSize + ParamAreaSize)
2286     UseMemory = true;
2287
2288   // Allocate argument on the stack.
2289   ArgOffset += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
2290   if (Flags.isInConsecutiveRegsLast())
2291     ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2292   // If we overran the argument save area, we must use memory
2293   // (this check catches arguments passed partially in memory)
2294   if (ArgOffset > LinkageSize + ParamAreaSize)
2295     UseMemory = true;
2296
2297   // However, if the argument is actually passed in an FPR or a VR,
2298   // we don't use memory after all.
2299   if (!Flags.isByVal()) {
2300     if (ArgVT == MVT::f32 || ArgVT == MVT::f64)
2301       if (AvailableFPRs > 0) {
2302         --AvailableFPRs;
2303         return false;
2304       }
2305     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2306         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2307         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2308       if (AvailableVRs > 0) {
2309         --AvailableVRs;
2310         return false;
2311       }
2312   }
2313
2314   return UseMemory;
2315 }
2316
2317 /// EnsureStackAlignment - Round stack frame size up from NumBytes to
2318 /// ensure minimum alignment required for target.
2319 static unsigned EnsureStackAlignment(const TargetMachine &Target,
2320                                      unsigned NumBytes) {
2321   unsigned TargetAlign =
2322       Target.getSubtargetImpl()->getFrameLowering()->getStackAlignment();
2323   unsigned AlignMask = TargetAlign - 1;
2324   NumBytes = (NumBytes + AlignMask) & ~AlignMask;
2325   return NumBytes;
2326 }
2327
2328 SDValue
2329 PPCTargetLowering::LowerFormalArguments(SDValue Chain,
2330                                         CallingConv::ID CallConv, bool isVarArg,
2331                                         const SmallVectorImpl<ISD::InputArg>
2332                                           &Ins,
2333                                         SDLoc dl, SelectionDAG &DAG,
2334                                         SmallVectorImpl<SDValue> &InVals)
2335                                           const {
2336   if (Subtarget.isSVR4ABI()) {
2337     if (Subtarget.isPPC64())
2338       return LowerFormalArguments_64SVR4(Chain, CallConv, isVarArg, Ins,
2339                                          dl, DAG, InVals);
2340     else
2341       return LowerFormalArguments_32SVR4(Chain, CallConv, isVarArg, Ins,
2342                                          dl, DAG, InVals);
2343   } else {
2344     return LowerFormalArguments_Darwin(Chain, CallConv, isVarArg, Ins,
2345                                        dl, DAG, InVals);
2346   }
2347 }
2348
2349 SDValue
2350 PPCTargetLowering::LowerFormalArguments_32SVR4(
2351                                       SDValue Chain,
2352                                       CallingConv::ID CallConv, bool isVarArg,
2353                                       const SmallVectorImpl<ISD::InputArg>
2354                                         &Ins,
2355                                       SDLoc dl, SelectionDAG &DAG,
2356                                       SmallVectorImpl<SDValue> &InVals) const {
2357
2358   // 32-bit SVR4 ABI Stack Frame Layout:
2359   //              +-----------------------------------+
2360   //        +-->  |            Back chain             |
2361   //        |     +-----------------------------------+
2362   //        |     | Floating-point register save area |
2363   //        |     +-----------------------------------+
2364   //        |     |    General register save area     |
2365   //        |     +-----------------------------------+
2366   //        |     |          CR save word             |
2367   //        |     +-----------------------------------+
2368   //        |     |         VRSAVE save word          |
2369   //        |     +-----------------------------------+
2370   //        |     |         Alignment padding         |
2371   //        |     +-----------------------------------+
2372   //        |     |     Vector register save area     |
2373   //        |     +-----------------------------------+
2374   //        |     |       Local variable space        |
2375   //        |     +-----------------------------------+
2376   //        |     |        Parameter list area        |
2377   //        |     +-----------------------------------+
2378   //        |     |           LR save word            |
2379   //        |     +-----------------------------------+
2380   // SP-->  +---  |            Back chain             |
2381   //              +-----------------------------------+
2382   //
2383   // Specifications:
2384   //   System V Application Binary Interface PowerPC Processor Supplement
2385   //   AltiVec Technology Programming Interface Manual
2386
2387   MachineFunction &MF = DAG.getMachineFunction();
2388   MachineFrameInfo *MFI = MF.getFrameInfo();
2389   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2390
2391   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2392   // Potential tail calls could cause overwriting of argument stack slots.
2393   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2394                        (CallConv == CallingConv::Fast));
2395   unsigned PtrByteSize = 4;
2396
2397   // Assign locations to all of the incoming arguments.
2398   SmallVector<CCValAssign, 16> ArgLocs;
2399   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
2400                  *DAG.getContext());
2401
2402   // Reserve space for the linkage area on the stack.
2403   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(false, false, false);
2404   CCInfo.AllocateStack(LinkageSize, PtrByteSize);
2405
2406   CCInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4);
2407
2408   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2409     CCValAssign &VA = ArgLocs[i];
2410
2411     // Arguments stored in registers.
2412     if (VA.isRegLoc()) {
2413       const TargetRegisterClass *RC;
2414       EVT ValVT = VA.getValVT();
2415
2416       switch (ValVT.getSimpleVT().SimpleTy) {
2417         default:
2418           llvm_unreachable("ValVT not supported by formal arguments Lowering");
2419         case MVT::i1:
2420         case MVT::i32:
2421           RC = &PPC::GPRCRegClass;
2422           break;
2423         case MVT::f32:
2424           RC = &PPC::F4RCRegClass;
2425           break;
2426         case MVT::f64:
2427           if (Subtarget.hasVSX())
2428             RC = &PPC::VSFRCRegClass;
2429           else
2430             RC = &PPC::F8RCRegClass;
2431           break;
2432         case MVT::v16i8:
2433         case MVT::v8i16:
2434         case MVT::v4i32:
2435         case MVT::v4f32:
2436           RC = &PPC::VRRCRegClass;
2437           break;
2438         case MVT::v2f64:
2439         case MVT::v2i64:
2440           RC = &PPC::VSHRCRegClass;
2441           break;
2442       }
2443
2444       // Transform the arguments stored in physical registers into virtual ones.
2445       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2446       SDValue ArgValue = DAG.getCopyFromReg(Chain, dl, Reg,
2447                                             ValVT == MVT::i1 ? MVT::i32 : ValVT);
2448
2449       if (ValVT == MVT::i1)
2450         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgValue);
2451
2452       InVals.push_back(ArgValue);
2453     } else {
2454       // Argument stored in memory.
2455       assert(VA.isMemLoc());
2456
2457       unsigned ArgSize = VA.getLocVT().getStoreSize();
2458       int FI = MFI->CreateFixedObject(ArgSize, VA.getLocMemOffset(),
2459                                       isImmutable);
2460
2461       // Create load nodes to retrieve arguments from the stack.
2462       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2463       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN,
2464                                    MachinePointerInfo(),
2465                                    false, false, false, 0));
2466     }
2467   }
2468
2469   // Assign locations to all of the incoming aggregate by value arguments.
2470   // Aggregates passed by value are stored in the local variable space of the
2471   // caller's stack frame, right above the parameter list area.
2472   SmallVector<CCValAssign, 16> ByValArgLocs;
2473   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
2474                       ByValArgLocs, *DAG.getContext());
2475
2476   // Reserve stack space for the allocations in CCInfo.
2477   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
2478
2479   CCByValInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4_ByVal);
2480
2481   // Area that is at least reserved in the caller of this function.
2482   unsigned MinReservedArea = CCByValInfo.getNextStackOffset();
2483   MinReservedArea = std::max(MinReservedArea, LinkageSize);
2484
2485   // Set the size that is at least reserved in caller of this function.  Tail
2486   // call optimized function's reserved stack space needs to be aligned so that
2487   // taking the difference between two stack areas will result in an aligned
2488   // stack.
2489   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2490   FuncInfo->setMinReservedArea(MinReservedArea);
2491
2492   SmallVector<SDValue, 8> MemOps;
2493
2494   // If the function takes variable number of arguments, make a frame index for
2495   // the start of the first vararg value... for expansion of llvm.va_start.
2496   if (isVarArg) {
2497     static const MCPhysReg GPArgRegs[] = {
2498       PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2499       PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2500     };
2501     const unsigned NumGPArgRegs = array_lengthof(GPArgRegs);
2502
2503     static const MCPhysReg FPArgRegs[] = {
2504       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2505       PPC::F8
2506     };
2507     unsigned NumFPArgRegs = array_lengthof(FPArgRegs);
2508     if (DisablePPCFloatInVariadic)
2509       NumFPArgRegs = 0;
2510
2511     FuncInfo->setVarArgsNumGPR(CCInfo.getFirstUnallocated(GPArgRegs,
2512                                                           NumGPArgRegs));
2513     FuncInfo->setVarArgsNumFPR(CCInfo.getFirstUnallocated(FPArgRegs,
2514                                                           NumFPArgRegs));
2515
2516     // Make room for NumGPArgRegs and NumFPArgRegs.
2517     int Depth = NumGPArgRegs * PtrVT.getSizeInBits()/8 +
2518                 NumFPArgRegs * MVT(MVT::f64).getSizeInBits()/8;
2519
2520     FuncInfo->setVarArgsStackOffset(
2521       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
2522                              CCInfo.getNextStackOffset(), true));
2523
2524     FuncInfo->setVarArgsFrameIndex(MFI->CreateStackObject(Depth, 8, false));
2525     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2526
2527     // The fixed integer arguments of a variadic function are stored to the
2528     // VarArgsFrameIndex on the stack so that they may be loaded by deferencing
2529     // the result of va_next.
2530     for (unsigned GPRIndex = 0; GPRIndex != NumGPArgRegs; ++GPRIndex) {
2531       // Get an existing live-in vreg, or add a new one.
2532       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(GPArgRegs[GPRIndex]);
2533       if (!VReg)
2534         VReg = MF.addLiveIn(GPArgRegs[GPRIndex], &PPC::GPRCRegClass);
2535
2536       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2537       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2538                                    MachinePointerInfo(), false, false, 0);
2539       MemOps.push_back(Store);
2540       // Increment the address by four for the next argument to store
2541       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
2542       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2543     }
2544
2545     // FIXME 32-bit SVR4: We only need to save FP argument registers if CR bit 6
2546     // is set.
2547     // The double arguments are stored to the VarArgsFrameIndex
2548     // on the stack.
2549     for (unsigned FPRIndex = 0; FPRIndex != NumFPArgRegs; ++FPRIndex) {
2550       // Get an existing live-in vreg, or add a new one.
2551       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(FPArgRegs[FPRIndex]);
2552       if (!VReg)
2553         VReg = MF.addLiveIn(FPArgRegs[FPRIndex], &PPC::F8RCRegClass);
2554
2555       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::f64);
2556       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2557                                    MachinePointerInfo(), false, false, 0);
2558       MemOps.push_back(Store);
2559       // Increment the address by eight for the next argument to store
2560       SDValue PtrOff = DAG.getConstant(MVT(MVT::f64).getSizeInBits()/8,
2561                                          PtrVT);
2562       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2563     }
2564   }
2565
2566   if (!MemOps.empty())
2567     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2568
2569   return Chain;
2570 }
2571
2572 // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2573 // value to MVT::i64 and then truncate to the correct register size.
2574 SDValue
2575 PPCTargetLowering::extendArgForPPC64(ISD::ArgFlagsTy Flags, EVT ObjectVT,
2576                                      SelectionDAG &DAG, SDValue ArgVal,
2577                                      SDLoc dl) const {
2578   if (Flags.isSExt())
2579     ArgVal = DAG.getNode(ISD::AssertSext, dl, MVT::i64, ArgVal,
2580                          DAG.getValueType(ObjectVT));
2581   else if (Flags.isZExt())
2582     ArgVal = DAG.getNode(ISD::AssertZext, dl, MVT::i64, ArgVal,
2583                          DAG.getValueType(ObjectVT));
2584
2585   return DAG.getNode(ISD::TRUNCATE, dl, ObjectVT, ArgVal);
2586 }
2587
2588 SDValue
2589 PPCTargetLowering::LowerFormalArguments_64SVR4(
2590                                       SDValue Chain,
2591                                       CallingConv::ID CallConv, bool isVarArg,
2592                                       const SmallVectorImpl<ISD::InputArg>
2593                                         &Ins,
2594                                       SDLoc dl, SelectionDAG &DAG,
2595                                       SmallVectorImpl<SDValue> &InVals) const {
2596   // TODO: add description of PPC stack frame format, or at least some docs.
2597   //
2598   bool isELFv2ABI = Subtarget.isELFv2ABI();
2599   bool isLittleEndian = Subtarget.isLittleEndian();
2600   MachineFunction &MF = DAG.getMachineFunction();
2601   MachineFrameInfo *MFI = MF.getFrameInfo();
2602   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2603
2604   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2605   // Potential tail calls could cause overwriting of argument stack slots.
2606   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2607                        (CallConv == CallingConv::Fast));
2608   unsigned PtrByteSize = 8;
2609
2610   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
2611                                                           isELFv2ABI);
2612
2613   static const MCPhysReg GPR[] = {
2614     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2615     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2616   };
2617
2618   static const MCPhysReg *FPR = GetFPR();
2619
2620   static const MCPhysReg VR[] = {
2621     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2622     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2623   };
2624   static const MCPhysReg VSRH[] = {
2625     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
2626     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
2627   };
2628
2629   const unsigned Num_GPR_Regs = array_lengthof(GPR);
2630   const unsigned Num_FPR_Regs = 13;
2631   const unsigned Num_VR_Regs  = array_lengthof(VR);
2632
2633   // Do a first pass over the arguments to determine whether the ABI
2634   // guarantees that our caller has allocated the parameter save area
2635   // on its stack frame.  In the ELFv1 ABI, this is always the case;
2636   // in the ELFv2 ABI, it is true if this is a vararg function or if
2637   // any parameter is located in a stack slot.
2638
2639   bool HasParameterArea = !isELFv2ABI || isVarArg;
2640   unsigned ParamAreaSize = Num_GPR_Regs * PtrByteSize;
2641   unsigned NumBytes = LinkageSize;
2642   unsigned AvailableFPRs = Num_FPR_Regs;
2643   unsigned AvailableVRs = Num_VR_Regs;
2644   for (unsigned i = 0, e = Ins.size(); i != e; ++i)
2645     if (CalculateStackSlotUsed(Ins[i].VT, Ins[i].ArgVT, Ins[i].Flags,
2646                                PtrByteSize, LinkageSize, ParamAreaSize,
2647                                NumBytes, AvailableFPRs, AvailableVRs))
2648       HasParameterArea = true;
2649
2650   // Add DAG nodes to load the arguments or copy them out of registers.  On
2651   // entry to a function on PPC, the arguments start after the linkage area,
2652   // although the first ones are often in registers.
2653
2654   unsigned ArgOffset = LinkageSize;
2655   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
2656   SmallVector<SDValue, 8> MemOps;
2657   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
2658   unsigned CurArgIdx = 0;
2659   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
2660     SDValue ArgVal;
2661     bool needsLoad = false;
2662     EVT ObjectVT = Ins[ArgNo].VT;
2663     EVT OrigVT = Ins[ArgNo].ArgVT;
2664     unsigned ObjSize = ObjectVT.getStoreSize();
2665     unsigned ArgSize = ObjSize;
2666     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2667     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
2668     CurArgIdx = Ins[ArgNo].OrigArgIndex;
2669
2670     /* Respect alignment of argument on the stack.  */
2671     unsigned Align =
2672       CalculateStackSlotAlignment(ObjectVT, OrigVT, Flags, PtrByteSize);
2673     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2674     unsigned CurArgOffset = ArgOffset;
2675
2676     /* Compute GPR index associated with argument offset.  */
2677     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2678     GPR_idx = std::min(GPR_idx, Num_GPR_Regs);
2679
2680     // FIXME the codegen can be much improved in some cases.
2681     // We do not have to keep everything in memory.
2682     if (Flags.isByVal()) {
2683       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
2684       ObjSize = Flags.getByValSize();
2685       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2686       // Empty aggregate parameters do not take up registers.  Examples:
2687       //   struct { } a;
2688       //   union  { } b;
2689       //   int c[0];
2690       // etc.  However, we have to provide a place-holder in InVals, so
2691       // pretend we have an 8-byte item at the current address for that
2692       // purpose.
2693       if (!ObjSize) {
2694         int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
2695         SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2696         InVals.push_back(FIN);
2697         continue;
2698       }
2699
2700       // Create a stack object covering all stack doublewords occupied
2701       // by the argument.  If the argument is (fully or partially) on
2702       // the stack, or if the argument is fully in registers but the
2703       // caller has allocated the parameter save anyway, we can refer
2704       // directly to the caller's stack frame.  Otherwise, create a
2705       // local copy in our own frame.
2706       int FI;
2707       if (HasParameterArea ||
2708           ArgSize + ArgOffset > LinkageSize + Num_GPR_Regs * PtrByteSize)
2709         FI = MFI->CreateFixedObject(ArgSize, ArgOffset, false, true);
2710       else
2711         FI = MFI->CreateStackObject(ArgSize, Align, false);
2712       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2713
2714       // Handle aggregates smaller than 8 bytes.
2715       if (ObjSize < PtrByteSize) {
2716         // The value of the object is its address, which differs from the
2717         // address of the enclosing doubleword on big-endian systems.
2718         SDValue Arg = FIN;
2719         if (!isLittleEndian) {
2720           SDValue ArgOff = DAG.getConstant(PtrByteSize - ObjSize, PtrVT);
2721           Arg = DAG.getNode(ISD::ADD, dl, ArgOff.getValueType(), Arg, ArgOff);
2722         }
2723         InVals.push_back(Arg);
2724
2725         if (GPR_idx != Num_GPR_Regs) {
2726           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2727           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2728           SDValue Store;
2729
2730           if (ObjSize==1 || ObjSize==2 || ObjSize==4) {
2731             EVT ObjType = (ObjSize == 1 ? MVT::i8 :
2732                            (ObjSize == 2 ? MVT::i16 : MVT::i32));
2733             Store = DAG.getTruncStore(Val.getValue(1), dl, Val, Arg,
2734                                       MachinePointerInfo(FuncArg),
2735                                       ObjType, false, false, 0);
2736           } else {
2737             // For sizes that don't fit a truncating store (3, 5, 6, 7),
2738             // store the whole register as-is to the parameter save area
2739             // slot.
2740             Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2741                                  MachinePointerInfo(FuncArg),
2742                                  false, false, 0);
2743           }
2744
2745           MemOps.push_back(Store);
2746         }
2747         // Whether we copied from a register or not, advance the offset
2748         // into the parameter save area by a full doubleword.
2749         ArgOffset += PtrByteSize;
2750         continue;
2751       }
2752
2753       // The value of the object is its address, which is the address of
2754       // its first stack doubleword.
2755       InVals.push_back(FIN);
2756
2757       // Store whatever pieces of the object are in registers to memory.
2758       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
2759         if (GPR_idx == Num_GPR_Regs)
2760           break;
2761
2762         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2763         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2764         SDValue Addr = FIN;
2765         if (j) {
2766           SDValue Off = DAG.getConstant(j, PtrVT);
2767           Addr = DAG.getNode(ISD::ADD, dl, Off.getValueType(), Addr, Off);
2768         }
2769         SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, Addr,
2770                                      MachinePointerInfo(FuncArg, j),
2771                                      false, false, 0);
2772         MemOps.push_back(Store);
2773         ++GPR_idx;
2774       }
2775       ArgOffset += ArgSize;
2776       continue;
2777     }
2778
2779     switch (ObjectVT.getSimpleVT().SimpleTy) {
2780     default: llvm_unreachable("Unhandled argument type!");
2781     case MVT::i1:
2782     case MVT::i32:
2783     case MVT::i64:
2784       // These can be scalar arguments or elements of an integer array type
2785       // passed directly.  Clang may use those instead of "byval" aggregate
2786       // types to avoid forcing arguments to memory unnecessarily.
2787       if (GPR_idx != Num_GPR_Regs) {
2788         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2789         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2790
2791         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
2792           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2793           // value to MVT::i64 and then truncate to the correct register size.
2794           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
2795       } else {
2796         needsLoad = true;
2797         ArgSize = PtrByteSize;
2798       }
2799       ArgOffset += 8;
2800       break;
2801
2802     case MVT::f32:
2803     case MVT::f64:
2804       // These can be scalar arguments or elements of a float array type
2805       // passed directly.  The latter are used to implement ELFv2 homogenous
2806       // float aggregates.
2807       if (FPR_idx != Num_FPR_Regs) {
2808         unsigned VReg;
2809
2810         if (ObjectVT == MVT::f32)
2811           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
2812         else
2813           VReg = MF.addLiveIn(FPR[FPR_idx], Subtarget.hasVSX() ?
2814                                             &PPC::VSFRCRegClass :
2815                                             &PPC::F8RCRegClass);
2816
2817         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2818         ++FPR_idx;
2819       } else if (GPR_idx != Num_GPR_Regs) {
2820         // This can only ever happen in the presence of f32 array types,
2821         // since otherwise we never run out of FPRs before running out
2822         // of GPRs.
2823         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2824         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2825
2826         if (ObjectVT == MVT::f32) {
2827           if ((ArgOffset % PtrByteSize) == (isLittleEndian ? 4 : 0))
2828             ArgVal = DAG.getNode(ISD::SRL, dl, MVT::i64, ArgVal,
2829                                  DAG.getConstant(32, MVT::i32));
2830           ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, ArgVal);
2831         }
2832
2833         ArgVal = DAG.getNode(ISD::BITCAST, dl, ObjectVT, ArgVal);
2834       } else {
2835         needsLoad = true;
2836       }
2837
2838       // When passing an array of floats, the array occupies consecutive
2839       // space in the argument area; only round up to the next doubleword
2840       // at the end of the array.  Otherwise, each float takes 8 bytes.
2841       ArgSize = Flags.isInConsecutiveRegs() ? ObjSize : PtrByteSize;
2842       ArgOffset += ArgSize;
2843       if (Flags.isInConsecutiveRegsLast())
2844         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2845       break;
2846     case MVT::v4f32:
2847     case MVT::v4i32:
2848     case MVT::v8i16:
2849     case MVT::v16i8:
2850     case MVT::v2f64:
2851     case MVT::v2i64:
2852       // These can be scalar arguments or elements of a vector array type
2853       // passed directly.  The latter are used to implement ELFv2 homogenous
2854       // vector aggregates.
2855       if (VR_idx != Num_VR_Regs) {
2856         unsigned VReg = (ObjectVT == MVT::v2f64 || ObjectVT == MVT::v2i64) ?
2857                         MF.addLiveIn(VSRH[VR_idx], &PPC::VSHRCRegClass) :
2858                         MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
2859         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2860         ++VR_idx;
2861       } else {
2862         needsLoad = true;
2863       }
2864       ArgOffset += 16;
2865       break;
2866     }
2867
2868     // We need to load the argument to a virtual register if we determined
2869     // above that we ran out of physical registers of the appropriate type.
2870     if (needsLoad) {
2871       if (ObjSize < ArgSize && !isLittleEndian)
2872         CurArgOffset += ArgSize - ObjSize;
2873       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, isImmutable);
2874       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2875       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
2876                            false, false, false, 0);
2877     }
2878
2879     InVals.push_back(ArgVal);
2880   }
2881
2882   // Area that is at least reserved in the caller of this function.
2883   unsigned MinReservedArea;
2884   if (HasParameterArea)
2885     MinReservedArea = std::max(ArgOffset, LinkageSize + 8 * PtrByteSize);
2886   else
2887     MinReservedArea = LinkageSize;
2888
2889   // Set the size that is at least reserved in caller of this function.  Tail
2890   // call optimized functions' reserved stack space needs to be aligned so that
2891   // taking the difference between two stack areas will result in an aligned
2892   // stack.
2893   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2894   FuncInfo->setMinReservedArea(MinReservedArea);
2895
2896   // If the function takes variable number of arguments, make a frame index for
2897   // the start of the first vararg value... for expansion of llvm.va_start.
2898   if (isVarArg) {
2899     int Depth = ArgOffset;
2900
2901     FuncInfo->setVarArgsFrameIndex(
2902       MFI->CreateFixedObject(PtrByteSize, Depth, true));
2903     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2904
2905     // If this function is vararg, store any remaining integer argument regs
2906     // to their spots on the stack so that they may be loaded by deferencing the
2907     // result of va_next.
2908     for (GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2909          GPR_idx < Num_GPR_Regs; ++GPR_idx) {
2910       unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2911       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2912       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2913                                    MachinePointerInfo(), false, false, 0);
2914       MemOps.push_back(Store);
2915       // Increment the address by four for the next argument to store
2916       SDValue PtrOff = DAG.getConstant(PtrByteSize, PtrVT);
2917       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2918     }
2919   }
2920
2921   if (!MemOps.empty())
2922     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2923
2924   return Chain;
2925 }
2926
2927 SDValue
2928 PPCTargetLowering::LowerFormalArguments_Darwin(
2929                                       SDValue Chain,
2930                                       CallingConv::ID CallConv, bool isVarArg,
2931                                       const SmallVectorImpl<ISD::InputArg>
2932                                         &Ins,
2933                                       SDLoc dl, SelectionDAG &DAG,
2934                                       SmallVectorImpl<SDValue> &InVals) const {
2935   // TODO: add description of PPC stack frame format, or at least some docs.
2936   //
2937   MachineFunction &MF = DAG.getMachineFunction();
2938   MachineFrameInfo *MFI = MF.getFrameInfo();
2939   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2940
2941   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2942   bool isPPC64 = PtrVT == MVT::i64;
2943   // Potential tail calls could cause overwriting of argument stack slots.
2944   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2945                        (CallConv == CallingConv::Fast));
2946   unsigned PtrByteSize = isPPC64 ? 8 : 4;
2947
2948   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
2949                                                           false);
2950   unsigned ArgOffset = LinkageSize;
2951   // Area that is at least reserved in caller of this function.
2952   unsigned MinReservedArea = ArgOffset;
2953
2954   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
2955     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2956     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2957   };
2958   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
2959     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2960     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2961   };
2962
2963   static const MCPhysReg *FPR = GetFPR();
2964
2965   static const MCPhysReg VR[] = {
2966     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2967     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2968   };
2969
2970   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
2971   const unsigned Num_FPR_Regs = 13;
2972   const unsigned Num_VR_Regs  = array_lengthof( VR);
2973
2974   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
2975
2976   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
2977
2978   // In 32-bit non-varargs functions, the stack space for vectors is after the
2979   // stack space for non-vectors.  We do not use this space unless we have
2980   // too many vectors to fit in registers, something that only occurs in
2981   // constructed examples:), but we have to walk the arglist to figure
2982   // that out...for the pathological case, compute VecArgOffset as the
2983   // start of the vector parameter area.  Computing VecArgOffset is the
2984   // entire point of the following loop.
2985   unsigned VecArgOffset = ArgOffset;
2986   if (!isVarArg && !isPPC64) {
2987     for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e;
2988          ++ArgNo) {
2989       EVT ObjectVT = Ins[ArgNo].VT;
2990       ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2991
2992       if (Flags.isByVal()) {
2993         // ObjSize is the true size, ArgSize rounded up to multiple of regs.
2994         unsigned ObjSize = Flags.getByValSize();
2995         unsigned ArgSize =
2996                 ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2997         VecArgOffset += ArgSize;
2998         continue;
2999       }
3000
3001       switch(ObjectVT.getSimpleVT().SimpleTy) {
3002       default: llvm_unreachable("Unhandled argument type!");
3003       case MVT::i1:
3004       case MVT::i32:
3005       case MVT::f32:
3006         VecArgOffset += 4;
3007         break;
3008       case MVT::i64:  // PPC64
3009       case MVT::f64:
3010         // FIXME: We are guaranteed to be !isPPC64 at this point.
3011         // Does MVT::i64 apply?
3012         VecArgOffset += 8;
3013         break;
3014       case MVT::v4f32:
3015       case MVT::v4i32:
3016       case MVT::v8i16:
3017       case MVT::v16i8:
3018         // Nothing to do, we're only looking at Nonvector args here.
3019         break;
3020       }
3021     }
3022   }
3023   // We've found where the vector parameter area in memory is.  Skip the
3024   // first 12 parameters; these don't use that memory.
3025   VecArgOffset = ((VecArgOffset+15)/16)*16;
3026   VecArgOffset += 12*16;
3027
3028   // Add DAG nodes to load the arguments or copy them out of registers.  On
3029   // entry to a function on PPC, the arguments start after the linkage area,
3030   // although the first ones are often in registers.
3031
3032   SmallVector<SDValue, 8> MemOps;
3033   unsigned nAltivecParamsAtEnd = 0;
3034   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
3035   unsigned CurArgIdx = 0;
3036   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
3037     SDValue ArgVal;
3038     bool needsLoad = false;
3039     EVT ObjectVT = Ins[ArgNo].VT;
3040     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
3041     unsigned ArgSize = ObjSize;
3042     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
3043     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
3044     CurArgIdx = Ins[ArgNo].OrigArgIndex;
3045
3046     unsigned CurArgOffset = ArgOffset;
3047
3048     // Varargs or 64 bit Altivec parameters are padded to a 16 byte boundary.
3049     if (ObjectVT==MVT::v4f32 || ObjectVT==MVT::v4i32 ||
3050         ObjectVT==MVT::v8i16 || ObjectVT==MVT::v16i8) {
3051       if (isVarArg || isPPC64) {
3052         MinReservedArea = ((MinReservedArea+15)/16)*16;
3053         MinReservedArea += CalculateStackSlotSize(ObjectVT,
3054                                                   Flags,
3055                                                   PtrByteSize);
3056       } else  nAltivecParamsAtEnd++;
3057     } else
3058       // Calculate min reserved area.
3059       MinReservedArea += CalculateStackSlotSize(Ins[ArgNo].VT,
3060                                                 Flags,
3061                                                 PtrByteSize);
3062
3063     // FIXME the codegen can be much improved in some cases.
3064     // We do not have to keep everything in memory.
3065     if (Flags.isByVal()) {
3066       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
3067       ObjSize = Flags.getByValSize();
3068       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
3069       // Objects of size 1 and 2 are right justified, everything else is
3070       // left justified.  This means the memory address is adjusted forwards.
3071       if (ObjSize==1 || ObjSize==2) {
3072         CurArgOffset = CurArgOffset + (4 - ObjSize);
3073       }
3074       // The value of the object is its address.
3075       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, false, true);
3076       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3077       InVals.push_back(FIN);
3078       if (ObjSize==1 || ObjSize==2) {
3079         if (GPR_idx != Num_GPR_Regs) {
3080           unsigned VReg;
3081           if (isPPC64)
3082             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3083           else
3084             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3085           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3086           EVT ObjType = ObjSize == 1 ? MVT::i8 : MVT::i16;
3087           SDValue Store = DAG.getTruncStore(Val.getValue(1), dl, Val, FIN,
3088                                             MachinePointerInfo(FuncArg),
3089                                             ObjType, false, false, 0);
3090           MemOps.push_back(Store);
3091           ++GPR_idx;
3092         }
3093
3094         ArgOffset += PtrByteSize;
3095
3096         continue;
3097       }
3098       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
3099         // Store whatever pieces of the object are in registers
3100         // to memory.  ArgOffset will be the address of the beginning
3101         // of the object.
3102         if (GPR_idx != Num_GPR_Regs) {
3103           unsigned VReg;
3104           if (isPPC64)
3105             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3106           else
3107             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3108           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
3109           SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3110           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3111           SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3112                                        MachinePointerInfo(FuncArg, j),
3113                                        false, false, 0);
3114           MemOps.push_back(Store);
3115           ++GPR_idx;
3116           ArgOffset += PtrByteSize;
3117         } else {
3118           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
3119           break;
3120         }
3121       }
3122       continue;
3123     }
3124
3125     switch (ObjectVT.getSimpleVT().SimpleTy) {
3126     default: llvm_unreachable("Unhandled argument type!");
3127     case MVT::i1:
3128     case MVT::i32:
3129       if (!isPPC64) {
3130         if (GPR_idx != Num_GPR_Regs) {
3131           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3132           ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i32);
3133
3134           if (ObjectVT == MVT::i1)
3135             ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgVal);
3136
3137           ++GPR_idx;
3138         } else {
3139           needsLoad = true;
3140           ArgSize = PtrByteSize;
3141         }
3142         // All int arguments reserve stack space in the Darwin ABI.
3143         ArgOffset += PtrByteSize;
3144         break;
3145       }
3146       // FALLTHROUGH
3147     case MVT::i64:  // PPC64
3148       if (GPR_idx != Num_GPR_Regs) {
3149         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3150         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
3151
3152         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
3153           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
3154           // value to MVT::i64 and then truncate to the correct register size.
3155           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
3156
3157         ++GPR_idx;
3158       } else {
3159         needsLoad = true;
3160         ArgSize = PtrByteSize;
3161       }
3162       // All int arguments reserve stack space in the Darwin ABI.
3163       ArgOffset += 8;
3164       break;
3165
3166     case MVT::f32:
3167     case MVT::f64:
3168       // Every 4 bytes of argument space consumes one of the GPRs available for
3169       // argument passing.
3170       if (GPR_idx != Num_GPR_Regs) {
3171         ++GPR_idx;
3172         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
3173           ++GPR_idx;
3174       }
3175       if (FPR_idx != Num_FPR_Regs) {
3176         unsigned VReg;
3177
3178         if (ObjectVT == MVT::f32)
3179           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
3180         else
3181           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F8RCRegClass);
3182
3183         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3184         ++FPR_idx;
3185       } else {
3186         needsLoad = true;
3187       }
3188
3189       // All FP arguments reserve stack space in the Darwin ABI.
3190       ArgOffset += isPPC64 ? 8 : ObjSize;
3191       break;
3192     case MVT::v4f32:
3193     case MVT::v4i32:
3194     case MVT::v8i16:
3195     case MVT::v16i8:
3196       // Note that vector arguments in registers don't reserve stack space,
3197       // except in varargs functions.
3198       if (VR_idx != Num_VR_Regs) {
3199         unsigned VReg = MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
3200         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3201         if (isVarArg) {
3202           while ((ArgOffset % 16) != 0) {
3203             ArgOffset += PtrByteSize;
3204             if (GPR_idx != Num_GPR_Regs)
3205               GPR_idx++;
3206           }
3207           ArgOffset += 16;
3208           GPR_idx = std::min(GPR_idx+4, Num_GPR_Regs); // FIXME correct for ppc64?
3209         }
3210         ++VR_idx;
3211       } else {
3212         if (!isVarArg && !isPPC64) {
3213           // Vectors go after all the nonvectors.
3214           CurArgOffset = VecArgOffset;
3215           VecArgOffset += 16;
3216         } else {
3217           // Vectors are aligned.
3218           ArgOffset = ((ArgOffset+15)/16)*16;
3219           CurArgOffset = ArgOffset;
3220           ArgOffset += 16;
3221         }
3222         needsLoad = true;
3223       }
3224       break;
3225     }
3226
3227     // We need to load the argument to a virtual register if we determined above
3228     // that we ran out of physical registers of the appropriate type.
3229     if (needsLoad) {
3230       int FI = MFI->CreateFixedObject(ObjSize,
3231                                       CurArgOffset + (ArgSize - ObjSize),
3232                                       isImmutable);
3233       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3234       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
3235                            false, false, false, 0);
3236     }
3237
3238     InVals.push_back(ArgVal);
3239   }
3240
3241   // Allow for Altivec parameters at the end, if needed.
3242   if (nAltivecParamsAtEnd) {
3243     MinReservedArea = ((MinReservedArea+15)/16)*16;
3244     MinReservedArea += 16*nAltivecParamsAtEnd;
3245   }
3246
3247   // Area that is at least reserved in the caller of this function.
3248   MinReservedArea = std::max(MinReservedArea, LinkageSize + 8 * PtrByteSize);
3249
3250   // Set the size that is at least reserved in caller of this function.  Tail
3251   // call optimized functions' reserved stack space needs to be aligned so that
3252   // taking the difference between two stack areas will result in an aligned
3253   // stack.
3254   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
3255   FuncInfo->setMinReservedArea(MinReservedArea);
3256
3257   // If the function takes variable number of arguments, make a frame index for
3258   // the start of the first vararg value... for expansion of llvm.va_start.
3259   if (isVarArg) {
3260     int Depth = ArgOffset;
3261
3262     FuncInfo->setVarArgsFrameIndex(
3263       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
3264                              Depth, true));
3265     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
3266
3267     // If this function is vararg, store any remaining integer argument regs
3268     // to their spots on the stack so that they may be loaded by deferencing the
3269     // result of va_next.
3270     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
3271       unsigned VReg;
3272
3273       if (isPPC64)
3274         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3275       else
3276         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3277
3278       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3279       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3280                                    MachinePointerInfo(), false, false, 0);
3281       MemOps.push_back(Store);
3282       // Increment the address by four for the next argument to store
3283       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
3284       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
3285     }
3286   }
3287
3288   if (!MemOps.empty())
3289     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
3290
3291   return Chain;
3292 }
3293
3294 /// CalculateTailCallSPDiff - Get the amount the stack pointer has to be
3295 /// adjusted to accommodate the arguments for the tailcall.
3296 static int CalculateTailCallSPDiff(SelectionDAG& DAG, bool isTailCall,
3297                                    unsigned ParamSize) {
3298
3299   if (!isTailCall) return 0;
3300
3301   PPCFunctionInfo *FI = DAG.getMachineFunction().getInfo<PPCFunctionInfo>();
3302   unsigned CallerMinReservedArea = FI->getMinReservedArea();
3303   int SPDiff = (int)CallerMinReservedArea - (int)ParamSize;
3304   // Remember only if the new adjustement is bigger.
3305   if (SPDiff < FI->getTailCallSPDelta())
3306     FI->setTailCallSPDelta(SPDiff);
3307
3308   return SPDiff;
3309 }
3310
3311 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3312 /// for tail call optimization. Targets which want to do tail call
3313 /// optimization should implement this function.
3314 bool
3315 PPCTargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3316                                                      CallingConv::ID CalleeCC,
3317                                                      bool isVarArg,
3318                                       const SmallVectorImpl<ISD::InputArg> &Ins,
3319                                                      SelectionDAG& DAG) const {
3320   if (!getTargetMachine().Options.GuaranteedTailCallOpt)
3321     return false;
3322
3323   // Variable argument functions are not supported.
3324   if (isVarArg)
3325     return false;
3326
3327   MachineFunction &MF = DAG.getMachineFunction();
3328   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
3329   if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
3330     // Functions containing by val parameters are not supported.
3331     for (unsigned i = 0; i != Ins.size(); i++) {
3332        ISD::ArgFlagsTy Flags = Ins[i].Flags;
3333        if (Flags.isByVal()) return false;
3334     }
3335
3336     // Non-PIC/GOT tail calls are supported.
3337     if (getTargetMachine().getRelocationModel() != Reloc::PIC_)
3338       return true;
3339
3340     // At the moment we can only do local tail calls (in same module, hidden
3341     // or protected) if we are generating PIC.
3342     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3343       return G->getGlobal()->hasHiddenVisibility()
3344           || G->getGlobal()->hasProtectedVisibility();
3345   }
3346
3347   return false;
3348 }
3349
3350 /// isCallCompatibleAddress - Return the immediate to use if the specified
3351 /// 32-bit value is representable in the immediate field of a BxA instruction.
3352 static SDNode *isBLACompatibleAddress(SDValue Op, SelectionDAG &DAG) {
3353   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
3354   if (!C) return nullptr;
3355
3356   int Addr = C->getZExtValue();
3357   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
3358       SignExtend32<26>(Addr) != Addr)
3359     return nullptr;  // Top 6 bits have to be sext of immediate.
3360
3361   return DAG.getConstant((int)C->getZExtValue() >> 2,
3362                          DAG.getTargetLoweringInfo().getPointerTy()).getNode();
3363 }
3364
3365 namespace {
3366
3367 struct TailCallArgumentInfo {
3368   SDValue Arg;
3369   SDValue FrameIdxOp;
3370   int       FrameIdx;
3371
3372   TailCallArgumentInfo() : FrameIdx(0) {}
3373 };
3374
3375 }
3376
3377 /// StoreTailCallArgumentsToStackSlot - Stores arguments to their stack slot.
3378 static void
3379 StoreTailCallArgumentsToStackSlot(SelectionDAG &DAG,
3380                                            SDValue Chain,
3381                    const SmallVectorImpl<TailCallArgumentInfo> &TailCallArgs,
3382                    SmallVectorImpl<SDValue> &MemOpChains,
3383                    SDLoc dl) {
3384   for (unsigned i = 0, e = TailCallArgs.size(); i != e; ++i) {
3385     SDValue Arg = TailCallArgs[i].Arg;
3386     SDValue FIN = TailCallArgs[i].FrameIdxOp;
3387     int FI = TailCallArgs[i].FrameIdx;
3388     // Store relative to framepointer.
3389     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, FIN,
3390                                        MachinePointerInfo::getFixedStack(FI),
3391                                        false, false, 0));
3392   }
3393 }
3394
3395 /// EmitTailCallStoreFPAndRetAddr - Move the frame pointer and return address to
3396 /// the appropriate stack slot for the tail call optimized function call.
3397 static SDValue EmitTailCallStoreFPAndRetAddr(SelectionDAG &DAG,
3398                                                MachineFunction &MF,
3399                                                SDValue Chain,
3400                                                SDValue OldRetAddr,
3401                                                SDValue OldFP,
3402                                                int SPDiff,
3403                                                bool isPPC64,
3404                                                bool isDarwinABI,
3405                                                SDLoc dl) {
3406   if (SPDiff) {
3407     // Calculate the new stack slot for the return address.
3408     int SlotSize = isPPC64 ? 8 : 4;
3409     int NewRetAddrLoc = SPDiff + PPCFrameLowering::getReturnSaveOffset(isPPC64,
3410                                                                    isDarwinABI);
3411     int NewRetAddr = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3412                                                           NewRetAddrLoc, true);
3413     EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3414     SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewRetAddr, VT);
3415     Chain = DAG.getStore(Chain, dl, OldRetAddr, NewRetAddrFrIdx,
3416                          MachinePointerInfo::getFixedStack(NewRetAddr),
3417                          false, false, 0);
3418
3419     // When using the 32/64-bit SVR4 ABI there is no need to move the FP stack
3420     // slot as the FP is never overwritten.
3421     if (isDarwinABI) {
3422       int NewFPLoc =
3423         SPDiff + PPCFrameLowering::getFramePointerSaveOffset(isPPC64, isDarwinABI);
3424       int NewFPIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize, NewFPLoc,
3425                                                           true);
3426       SDValue NewFramePtrIdx = DAG.getFrameIndex(NewFPIdx, VT);
3427       Chain = DAG.getStore(Chain, dl, OldFP, NewFramePtrIdx,
3428                            MachinePointerInfo::getFixedStack(NewFPIdx),
3429                            false, false, 0);
3430     }
3431   }
3432   return Chain;
3433 }
3434
3435 /// CalculateTailCallArgDest - Remember Argument for later processing. Calculate
3436 /// the position of the argument.
3437 static void
3438 CalculateTailCallArgDest(SelectionDAG &DAG, MachineFunction &MF, bool isPPC64,
3439                          SDValue Arg, int SPDiff, unsigned ArgOffset,
3440                      SmallVectorImpl<TailCallArgumentInfo>& TailCallArguments) {
3441   int Offset = ArgOffset + SPDiff;
3442   uint32_t OpSize = (Arg.getValueType().getSizeInBits()+7)/8;
3443   int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3444   EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3445   SDValue FIN = DAG.getFrameIndex(FI, VT);
3446   TailCallArgumentInfo Info;
3447   Info.Arg = Arg;
3448   Info.FrameIdxOp = FIN;
3449   Info.FrameIdx = FI;
3450   TailCallArguments.push_back(Info);
3451 }
3452
3453 /// EmitTCFPAndRetAddrLoad - Emit load from frame pointer and return address
3454 /// stack slot. Returns the chain as result and the loaded frame pointers in
3455 /// LROpOut/FPOpout. Used when tail calling.
3456 SDValue PPCTargetLowering::EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
3457                                                         int SPDiff,
3458                                                         SDValue Chain,
3459                                                         SDValue &LROpOut,
3460                                                         SDValue &FPOpOut,
3461                                                         bool isDarwinABI,
3462                                                         SDLoc dl) const {
3463   if (SPDiff) {
3464     // Load the LR and FP stack slot for later adjusting.
3465     EVT VT = Subtarget.isPPC64() ? MVT::i64 : MVT::i32;
3466     LROpOut = getReturnAddrFrameIndex(DAG);
3467     LROpOut = DAG.getLoad(VT, dl, Chain, LROpOut, MachinePointerInfo(),
3468                           false, false, false, 0);
3469     Chain = SDValue(LROpOut.getNode(), 1);
3470
3471     // When using the 32/64-bit SVR4 ABI there is no need to load the FP stack
3472     // slot as the FP is never overwritten.
3473     if (isDarwinABI) {
3474       FPOpOut = getFramePointerFrameIndex(DAG);
3475       FPOpOut = DAG.getLoad(VT, dl, Chain, FPOpOut, MachinePointerInfo(),
3476                             false, false, false, 0);
3477       Chain = SDValue(FPOpOut.getNode(), 1);
3478     }
3479   }
3480   return Chain;
3481 }
3482
3483 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
3484 /// by "Src" to address "Dst" of size "Size".  Alignment information is
3485 /// specified by the specific parameter attribute. The copy will be passed as
3486 /// a byval function parameter.
3487 /// Sometimes what we are copying is the end of a larger object, the part that
3488 /// does not fit in registers.
3489 static SDValue
3490 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
3491                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
3492                           SDLoc dl) {
3493   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
3494   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
3495                        false, false, MachinePointerInfo(),
3496                        MachinePointerInfo());
3497 }
3498
3499 /// LowerMemOpCallTo - Store the argument to the stack or remember it in case of
3500 /// tail calls.
3501 static void
3502 LowerMemOpCallTo(SelectionDAG &DAG, MachineFunction &MF, SDValue Chain,
3503                  SDValue Arg, SDValue PtrOff, int SPDiff,
3504                  unsigned ArgOffset, bool isPPC64, bool isTailCall,
3505                  bool isVector, SmallVectorImpl<SDValue> &MemOpChains,
3506                  SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments,
3507                  SDLoc dl) {
3508   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3509   if (!isTailCall) {
3510     if (isVector) {
3511       SDValue StackPtr;
3512       if (isPPC64)
3513         StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
3514       else
3515         StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
3516       PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
3517                            DAG.getConstant(ArgOffset, PtrVT));
3518     }
3519     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
3520                                        MachinePointerInfo(), false, false, 0));
3521   // Calculate and remember argument location.
3522   } else CalculateTailCallArgDest(DAG, MF, isPPC64, Arg, SPDiff, ArgOffset,
3523                                   TailCallArguments);
3524 }
3525
3526 static
3527 void PrepareTailCall(SelectionDAG &DAG, SDValue &InFlag, SDValue &Chain,
3528                      SDLoc dl, bool isPPC64, int SPDiff, unsigned NumBytes,
3529                      SDValue LROp, SDValue FPOp, bool isDarwinABI,
3530                      SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments) {
3531   MachineFunction &MF = DAG.getMachineFunction();
3532
3533   // Emit a sequence of copyto/copyfrom virtual registers for arguments that
3534   // might overwrite each other in case of tail call optimization.
3535   SmallVector<SDValue, 8> MemOpChains2;
3536   // Do not flag preceding copytoreg stuff together with the following stuff.
3537   InFlag = SDValue();
3538   StoreTailCallArgumentsToStackSlot(DAG, Chain, TailCallArguments,
3539                                     MemOpChains2, dl);
3540   if (!MemOpChains2.empty())
3541     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3542
3543   // Store the return address to the appropriate stack slot.
3544   Chain = EmitTailCallStoreFPAndRetAddr(DAG, MF, Chain, LROp, FPOp, SPDiff,
3545                                         isPPC64, isDarwinABI, dl);
3546
3547   // Emit callseq_end just before tailcall node.
3548   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3549                              DAG.getIntPtrConstant(0, true), InFlag, dl);
3550   InFlag = Chain.getValue(1);
3551 }
3552
3553 static
3554 unsigned PrepareCall(SelectionDAG &DAG, SDValue &Callee, SDValue &InFlag,
3555                      SDValue &Chain, SDLoc dl, int SPDiff, bool isTailCall,
3556                      SmallVectorImpl<std::pair<unsigned, SDValue> > &RegsToPass,
3557                      SmallVectorImpl<SDValue> &Ops, std::vector<EVT> &NodeTys,
3558                      const PPCSubtarget &Subtarget) {
3559
3560   bool isPPC64 = Subtarget.isPPC64();
3561   bool isSVR4ABI = Subtarget.isSVR4ABI();
3562   bool isELFv2ABI = Subtarget.isELFv2ABI();
3563
3564   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3565   NodeTys.push_back(MVT::Other);   // Returns a chain
3566   NodeTys.push_back(MVT::Glue);    // Returns a flag for retval copy to use.
3567
3568   unsigned CallOpc = PPCISD::CALL;
3569
3570   bool needIndirectCall = true;
3571   if (!isSVR4ABI || !isPPC64)
3572     if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG)) {
3573       // If this is an absolute destination address, use the munged value.
3574       Callee = SDValue(Dest, 0);
3575       needIndirectCall = false;
3576     }
3577
3578   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3579     unsigned OpFlags = 0;
3580     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3581          (Subtarget.getTargetTriple().isMacOSX() &&
3582           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5)) &&
3583          (G->getGlobal()->isDeclaration() ||
3584           G->getGlobal()->isWeakForLinker())) ||
3585         (Subtarget.isTargetELF() && !isPPC64 &&
3586          !G->getGlobal()->hasLocalLinkage() &&
3587          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3588       // PC-relative references to external symbols should go through $stub,
3589       // unless we're building with the leopard linker or later, which
3590       // automatically synthesizes these stubs.
3591       OpFlags = PPCII::MO_PLT_OR_STUB;
3592     }
3593
3594     // If the callee is a GlobalAddress/ExternalSymbol node (quite common,
3595     // every direct call is) turn it into a TargetGlobalAddress /
3596     // TargetExternalSymbol node so that legalize doesn't hack it.
3597     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), dl,
3598                                         Callee.getValueType(), 0, OpFlags);
3599     needIndirectCall = false;
3600   }
3601
3602   if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3603     unsigned char OpFlags = 0;
3604
3605     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3606          (Subtarget.getTargetTriple().isMacOSX() &&
3607           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5))) ||
3608         (Subtarget.isTargetELF() && !isPPC64 &&
3609          DAG.getTarget().getRelocationModel() == Reloc::PIC_)   ) {
3610       // PC-relative references to external symbols should go through $stub,
3611       // unless we're building with the leopard linker or later, which
3612       // automatically synthesizes these stubs.
3613       OpFlags = PPCII::MO_PLT_OR_STUB;
3614     }
3615
3616     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType(),
3617                                          OpFlags);
3618     needIndirectCall = false;
3619   }
3620
3621   if (needIndirectCall) {
3622     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
3623     // to do the call, we can't use PPCISD::CALL.
3624     SDValue MTCTROps[] = {Chain, Callee, InFlag};
3625
3626     if (isSVR4ABI && isPPC64 && !isELFv2ABI) {
3627       // Function pointers in the 64-bit SVR4 ABI do not point to the function
3628       // entry point, but to the function descriptor (the function entry point
3629       // address is part of the function descriptor though).
3630       // The function descriptor is a three doubleword structure with the
3631       // following fields: function entry point, TOC base address and
3632       // environment pointer.
3633       // Thus for a call through a function pointer, the following actions need
3634       // to be performed:
3635       //   1. Save the TOC of the caller in the TOC save area of its stack
3636       //      frame (this is done in LowerCall_Darwin() or LowerCall_64SVR4()).
3637       //   2. Load the address of the function entry point from the function
3638       //      descriptor.
3639       //   3. Load the TOC of the callee from the function descriptor into r2.
3640       //   4. Load the environment pointer from the function descriptor into
3641       //      r11.
3642       //   5. Branch to the function entry point address.
3643       //   6. On return of the callee, the TOC of the caller needs to be
3644       //      restored (this is done in FinishCall()).
3645       //
3646       // All those operations are flagged together to ensure that no other
3647       // operations can be scheduled in between. E.g. without flagging the
3648       // operations together, a TOC access in the caller could be scheduled
3649       // between the load of the callee TOC and the branch to the callee, which
3650       // results in the TOC access going through the TOC of the callee instead
3651       // of going through the TOC of the caller, which leads to incorrect code.
3652
3653       // Load the address of the function entry point from the function
3654       // descriptor.
3655       SDVTList VTs = DAG.getVTList(MVT::i64, MVT::Other, MVT::Glue);
3656       SDValue LoadFuncPtr = DAG.getNode(PPCISD::LOAD, dl, VTs,
3657                               makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3658       Chain = LoadFuncPtr.getValue(1);
3659       InFlag = LoadFuncPtr.getValue(2);
3660
3661       // Load environment pointer into r11.
3662       // Offset of the environment pointer within the function descriptor.
3663       SDValue PtrOff = DAG.getIntPtrConstant(16);
3664
3665       SDValue AddPtr = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, PtrOff);
3666       SDValue LoadEnvPtr = DAG.getNode(PPCISD::LOAD, dl, VTs, Chain, AddPtr,
3667                                        InFlag);
3668       Chain = LoadEnvPtr.getValue(1);
3669       InFlag = LoadEnvPtr.getValue(2);
3670
3671       SDValue EnvVal = DAG.getCopyToReg(Chain, dl, PPC::X11, LoadEnvPtr,
3672                                         InFlag);
3673       Chain = EnvVal.getValue(0);
3674       InFlag = EnvVal.getValue(1);
3675
3676       // Load TOC of the callee into r2. We are using a target-specific load
3677       // with r2 hard coded, because the result of a target-independent load
3678       // would never go directly into r2, since r2 is a reserved register (which
3679       // prevents the register allocator from allocating it), resulting in an
3680       // additional register being allocated and an unnecessary move instruction
3681       // being generated.
3682       VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3683       SDValue TOCOff = DAG.getIntPtrConstant(8);
3684       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, TOCOff);
3685       SDValue LoadTOCPtr = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain,
3686                                        AddTOC, InFlag);
3687       Chain = LoadTOCPtr.getValue(0);
3688       InFlag = LoadTOCPtr.getValue(1);
3689
3690       MTCTROps[0] = Chain;
3691       MTCTROps[1] = LoadFuncPtr;
3692       MTCTROps[2] = InFlag;
3693     }
3694
3695     Chain = DAG.getNode(PPCISD::MTCTR, dl, NodeTys,
3696                         makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3697     InFlag = Chain.getValue(1);
3698
3699     NodeTys.clear();
3700     NodeTys.push_back(MVT::Other);
3701     NodeTys.push_back(MVT::Glue);
3702     Ops.push_back(Chain);
3703     CallOpc = PPCISD::BCTRL;
3704     Callee.setNode(nullptr);
3705     // Add use of X11 (holding environment pointer)
3706     if (isSVR4ABI && isPPC64 && !isELFv2ABI)
3707       Ops.push_back(DAG.getRegister(PPC::X11, PtrVT));
3708     // Add CTR register as callee so a bctr can be emitted later.
3709     if (isTailCall)
3710       Ops.push_back(DAG.getRegister(isPPC64 ? PPC::CTR8 : PPC::CTR, PtrVT));
3711   }
3712
3713   // If this is a direct call, pass the chain and the callee.
3714   if (Callee.getNode()) {
3715     Ops.push_back(Chain);
3716     Ops.push_back(Callee);
3717
3718     // If this is a call to __tls_get_addr, find the symbol whose address
3719     // is to be taken and add it to the list.  This will be used to 
3720     // generate __tls_get_addr(<sym>@tlsgd) or __tls_get_addr(<sym>@tlsld).
3721     // We find the symbol by walking the chain to the CopyFromReg, walking
3722     // back from the CopyFromReg to the ADDI_TLSGD_L or ADDI_TLSLD_L, and
3723     // pulling the symbol from that node.
3724     if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee))
3725       if (!strcmp(S->getSymbol(), "__tls_get_addr")) {
3726         assert(!needIndirectCall && "Indirect call to __tls_get_addr???");
3727         SDNode *AddI = Chain.getNode()->getOperand(2).getNode();
3728         SDValue TGTAddr = AddI->getOperand(1);
3729         assert(TGTAddr.getNode()->getOpcode() == ISD::TargetGlobalTLSAddress &&
3730                "Didn't find target global TLS address where we expected one");
3731         Ops.push_back(TGTAddr);
3732         CallOpc = PPCISD::CALL_TLS;
3733       }
3734   }
3735   // If this is a tail call add stack pointer delta.
3736   if (isTailCall)
3737     Ops.push_back(DAG.getConstant(SPDiff, MVT::i32));
3738
3739   // Add argument registers to the end of the list so that they are known live
3740   // into the call.
3741   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3742     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3743                                   RegsToPass[i].second.getValueType()));
3744
3745   // Direct calls in the ELFv2 ABI need the TOC register live into the call.
3746   if (Callee.getNode() && isELFv2ABI)
3747     Ops.push_back(DAG.getRegister(PPC::X2, PtrVT));
3748
3749   return CallOpc;
3750 }
3751
3752 static
3753 bool isLocalCall(const SDValue &Callee)
3754 {
3755   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3756     return !G->getGlobal()->isDeclaration() &&
3757            !G->getGlobal()->isWeakForLinker();
3758   return false;
3759 }
3760
3761 SDValue
3762 PPCTargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
3763                                    CallingConv::ID CallConv, bool isVarArg,
3764                                    const SmallVectorImpl<ISD::InputArg> &Ins,
3765                                    SDLoc dl, SelectionDAG &DAG,
3766                                    SmallVectorImpl<SDValue> &InVals) const {
3767
3768   SmallVector<CCValAssign, 16> RVLocs;
3769   CCState CCRetInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
3770                     *DAG.getContext());
3771   CCRetInfo.AnalyzeCallResult(Ins, RetCC_PPC);
3772
3773   // Copy all of the result registers out of their specified physreg.
3774   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3775     CCValAssign &VA = RVLocs[i];
3776     assert(VA.isRegLoc() && "Can only return in registers!");
3777
3778     SDValue Val = DAG.getCopyFromReg(Chain, dl,
3779                                      VA.getLocReg(), VA.getLocVT(), InFlag);
3780     Chain = Val.getValue(1);
3781     InFlag = Val.getValue(2);
3782
3783     switch (VA.getLocInfo()) {
3784     default: llvm_unreachable("Unknown loc info!");
3785     case CCValAssign::Full: break;
3786     case CCValAssign::AExt:
3787       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3788       break;
3789     case CCValAssign::ZExt:
3790       Val = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), Val,
3791                         DAG.getValueType(VA.getValVT()));
3792       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3793       break;
3794     case CCValAssign::SExt:
3795       Val = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), Val,
3796                         DAG.getValueType(VA.getValVT()));
3797       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3798       break;
3799     }
3800
3801     InVals.push_back(Val);
3802   }
3803
3804   return Chain;
3805 }
3806
3807 SDValue
3808 PPCTargetLowering::FinishCall(CallingConv::ID CallConv, SDLoc dl,
3809                               bool isTailCall, bool isVarArg,
3810                               SelectionDAG &DAG,
3811                               SmallVector<std::pair<unsigned, SDValue>, 8>
3812                                 &RegsToPass,
3813                               SDValue InFlag, SDValue Chain,
3814                               SDValue &Callee,
3815                               int SPDiff, unsigned NumBytes,
3816                               const SmallVectorImpl<ISD::InputArg> &Ins,
3817                               SmallVectorImpl<SDValue> &InVals) const {
3818
3819   bool isELFv2ABI = Subtarget.isELFv2ABI();
3820   std::vector<EVT> NodeTys;
3821   SmallVector<SDValue, 8> Ops;
3822   unsigned CallOpc = PrepareCall(DAG, Callee, InFlag, Chain, dl, SPDiff,
3823                                  isTailCall, RegsToPass, Ops, NodeTys,
3824                                  Subtarget);
3825
3826   // Add implicit use of CR bit 6 for 32-bit SVR4 vararg calls
3827   if (isVarArg && Subtarget.isSVR4ABI() && !Subtarget.isPPC64())
3828     Ops.push_back(DAG.getRegister(PPC::CR1EQ, MVT::i32));
3829
3830   // When performing tail call optimization the callee pops its arguments off
3831   // the stack. Account for this here so these bytes can be pushed back on in
3832   // PPCFrameLowering::eliminateCallFramePseudoInstr.
3833   int BytesCalleePops =
3834     (CallConv == CallingConv::Fast &&
3835      getTargetMachine().Options.GuaranteedTailCallOpt) ? NumBytes : 0;
3836
3837   // Add a register mask operand representing the call-preserved registers.
3838   const TargetRegisterInfo *TRI =
3839       getTargetMachine().getSubtargetImpl()->getRegisterInfo();
3840   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3841   assert(Mask && "Missing call preserved mask for calling convention");
3842   Ops.push_back(DAG.getRegisterMask(Mask));
3843
3844   if (InFlag.getNode())
3845     Ops.push_back(InFlag);
3846
3847   // Emit tail call.
3848   if (isTailCall) {
3849     assert(((Callee.getOpcode() == ISD::Register &&
3850              cast<RegisterSDNode>(Callee)->getReg() == PPC::CTR) ||
3851             Callee.getOpcode() == ISD::TargetExternalSymbol ||
3852             Callee.getOpcode() == ISD::TargetGlobalAddress ||
3853             isa<ConstantSDNode>(Callee)) &&
3854     "Expecting an global address, external symbol, absolute value or register");
3855
3856     return DAG.getNode(PPCISD::TC_RETURN, dl, MVT::Other, Ops);
3857   }
3858
3859   // Add a NOP immediately after the branch instruction when using the 64-bit
3860   // SVR4 ABI. At link time, if caller and callee are in a different module and
3861   // thus have a different TOC, the call will be replaced with a call to a stub
3862   // function which saves the current TOC, loads the TOC of the callee and
3863   // branches to the callee. The NOP will be replaced with a load instruction
3864   // which restores the TOC of the caller from the TOC save slot of the current
3865   // stack frame. If caller and callee belong to the same module (and have the
3866   // same TOC), the NOP will remain unchanged.
3867
3868   if (!isTailCall && Subtarget.isSVR4ABI()&& Subtarget.isPPC64()) {
3869     if (CallOpc == PPCISD::BCTRL) {
3870       // This is a call through a function pointer.
3871       // Restore the caller TOC from the save area into R2.
3872       // See PrepareCall() for more information about calls through function
3873       // pointers in the 64-bit SVR4 ABI.
3874       // We are using a target-specific load with r2 hard coded, because the
3875       // result of a target-independent load would never go directly into r2,
3876       // since r2 is a reserved register (which prevents the register allocator
3877       // from allocating it), resulting in an additional register being
3878       // allocated and an unnecessary move instruction being generated.
3879       CallOpc = PPCISD::BCTRL_LOAD_TOC;
3880
3881       EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3882       SDValue StackPtr = DAG.getRegister(PPC::X1, PtrVT);
3883       unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
3884       SDValue TOCOff = DAG.getIntPtrConstant(TOCSaveOffset);
3885       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, StackPtr, TOCOff);
3886
3887       // The address needs to go after the chain input but before the flag (or
3888       // any other variadic arguments).
3889       Ops.insert(std::next(Ops.begin()), AddTOC);
3890     } else if ((CallOpc == PPCISD::CALL) &&
3891                (!isLocalCall(Callee) ||
3892                 DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3893       // Otherwise insert NOP for non-local calls.
3894       CallOpc = PPCISD::CALL_NOP;
3895     } else if (CallOpc == PPCISD::CALL_TLS)
3896       // For 64-bit SVR4, TLS calls are always non-local.
3897       CallOpc = PPCISD::CALL_NOP_TLS;
3898   }
3899
3900   Chain = DAG.getNode(CallOpc, dl, NodeTys, Ops);
3901   InFlag = Chain.getValue(1);
3902
3903   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3904                              DAG.getIntPtrConstant(BytesCalleePops, true),
3905                              InFlag, dl);
3906   if (!Ins.empty())
3907     InFlag = Chain.getValue(1);
3908
3909   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3910                          Ins, dl, DAG, InVals);
3911 }
3912
3913 SDValue
3914 PPCTargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
3915                              SmallVectorImpl<SDValue> &InVals) const {
3916   SelectionDAG &DAG                     = CLI.DAG;
3917   SDLoc &dl                             = CLI.DL;
3918   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
3919   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
3920   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
3921   SDValue Chain                         = CLI.Chain;
3922   SDValue Callee                        = CLI.Callee;
3923   bool &isTailCall                      = CLI.IsTailCall;
3924   CallingConv::ID CallConv              = CLI.CallConv;
3925   bool isVarArg                         = CLI.IsVarArg;
3926
3927   if (isTailCall)
3928     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv, isVarArg,
3929                                                    Ins, DAG);
3930
3931   if (!isTailCall && CLI.CS && CLI.CS->isMustTailCall())
3932     report_fatal_error("failed to perform tail call elimination on a call "
3933                        "site marked musttail");
3934
3935   if (Subtarget.isSVR4ABI()) {
3936     if (Subtarget.isPPC64())
3937       return LowerCall_64SVR4(Chain, Callee, CallConv, isVarArg,
3938                               isTailCall, Outs, OutVals, Ins,
3939                               dl, DAG, InVals);
3940     else
3941       return LowerCall_32SVR4(Chain, Callee, CallConv, isVarArg,
3942                               isTailCall, Outs, OutVals, Ins,
3943                               dl, DAG, InVals);
3944   }
3945
3946   return LowerCall_Darwin(Chain, Callee, CallConv, isVarArg,
3947                           isTailCall, Outs, OutVals, Ins,
3948                           dl, DAG, InVals);
3949 }
3950
3951 SDValue
3952 PPCTargetLowering::LowerCall_32SVR4(SDValue Chain, SDValue Callee,
3953                                     CallingConv::ID CallConv, bool isVarArg,
3954                                     bool isTailCall,
3955                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3956                                     const SmallVectorImpl<SDValue> &OutVals,
3957                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3958                                     SDLoc dl, SelectionDAG &DAG,
3959                                     SmallVectorImpl<SDValue> &InVals) const {
3960   // See PPCTargetLowering::LowerFormalArguments_32SVR4() for a description
3961   // of the 32-bit SVR4 ABI stack frame layout.
3962
3963   assert((CallConv == CallingConv::C ||
3964           CallConv == CallingConv::Fast) && "Unknown calling convention!");
3965
3966   unsigned PtrByteSize = 4;
3967
3968   MachineFunction &MF = DAG.getMachineFunction();
3969
3970   // Mark this function as potentially containing a function that contains a
3971   // tail call. As a consequence the frame pointer will be used for dynamicalloc
3972   // and restoring the callers stack pointer in this functions epilog. This is
3973   // done because by tail calling the called function might overwrite the value
3974   // in this function's (MF) stack pointer stack slot 0(SP).
3975   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
3976       CallConv == CallingConv::Fast)
3977     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
3978
3979   // Count how many bytes are to be pushed on the stack, including the linkage
3980   // area, parameter list area and the part of the local variable space which
3981   // contains copies of aggregates which are passed by value.
3982
3983   // Assign locations to all of the outgoing arguments.
3984   SmallVector<CCValAssign, 16> ArgLocs;
3985   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
3986                  *DAG.getContext());
3987
3988   // Reserve space for the linkage area on the stack.
3989   CCInfo.AllocateStack(PPCFrameLowering::getLinkageSize(false, false, false),
3990                        PtrByteSize);
3991
3992   if (isVarArg) {
3993     // Handle fixed and variable vector arguments differently.
3994     // Fixed vector arguments go into registers as long as registers are
3995     // available. Variable vector arguments always go into memory.
3996     unsigned NumArgs = Outs.size();
3997
3998     for (unsigned i = 0; i != NumArgs; ++i) {
3999       MVT ArgVT = Outs[i].VT;
4000       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
4001       bool Result;
4002
4003       if (Outs[i].IsFixed) {
4004         Result = CC_PPC32_SVR4(i, ArgVT, ArgVT, CCValAssign::Full, ArgFlags,
4005                                CCInfo);
4006       } else {
4007         Result = CC_PPC32_SVR4_VarArg(i, ArgVT, ArgVT, CCValAssign::Full,
4008                                       ArgFlags, CCInfo);
4009       }
4010
4011       if (Result) {
4012 #ifndef NDEBUG
4013         errs() << "Call operand #" << i << " has unhandled type "
4014              << EVT(ArgVT).getEVTString() << "\n";
4015 #endif
4016         llvm_unreachable(nullptr);
4017       }
4018     }
4019   } else {
4020     // All arguments are treated the same.
4021     CCInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4);
4022   }
4023
4024   // Assign locations to all of the outgoing aggregate by value arguments.
4025   SmallVector<CCValAssign, 16> ByValArgLocs;
4026   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
4027                       ByValArgLocs, *DAG.getContext());
4028
4029   // Reserve stack space for the allocations in CCInfo.
4030   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
4031
4032   CCByValInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4_ByVal);
4033
4034   // Size of the linkage area, parameter list area and the part of the local
4035   // space variable where copies of aggregates which are passed by value are
4036   // stored.
4037   unsigned NumBytes = CCByValInfo.getNextStackOffset();
4038
4039   // Calculate by how many bytes the stack has to be adjusted in case of tail
4040   // call optimization.
4041   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4042
4043   // Adjust the stack pointer for the new arguments...
4044   // These operations are automatically eliminated by the prolog/epilog pass
4045   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4046                                dl);
4047   SDValue CallSeqStart = Chain;
4048
4049   // Load the return address and frame pointer so it can be moved somewhere else
4050   // later.
4051   SDValue LROp, FPOp;
4052   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, false,
4053                                        dl);
4054
4055   // Set up a copy of the stack pointer for use loading and storing any
4056   // arguments that may not fit in the registers available for argument
4057   // passing.
4058   SDValue StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4059
4060   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4061   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4062   SmallVector<SDValue, 8> MemOpChains;
4063
4064   bool seenFloatArg = false;
4065   // Walk the register/memloc assignments, inserting copies/loads.
4066   for (unsigned i = 0, j = 0, e = ArgLocs.size();
4067        i != e;
4068        ++i) {
4069     CCValAssign &VA = ArgLocs[i];
4070     SDValue Arg = OutVals[i];
4071     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4072
4073     if (Flags.isByVal()) {
4074       // Argument is an aggregate which is passed by value, thus we need to
4075       // create a copy of it in the local variable space of the current stack
4076       // frame (which is the stack frame of the caller) and pass the address of
4077       // this copy to the callee.
4078       assert((j < ByValArgLocs.size()) && "Index out of bounds!");
4079       CCValAssign &ByValVA = ByValArgLocs[j++];
4080       assert((VA.getValNo() == ByValVA.getValNo()) && "ValNo mismatch!");
4081
4082       // Memory reserved in the local variable space of the callers stack frame.
4083       unsigned LocMemOffset = ByValVA.getLocMemOffset();
4084
4085       SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4086       PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4087
4088       // Create a copy of the argument in the local area of the current
4089       // stack frame.
4090       SDValue MemcpyCall =
4091         CreateCopyOfByValArgument(Arg, PtrOff,
4092                                   CallSeqStart.getNode()->getOperand(0),
4093                                   Flags, DAG, dl);
4094
4095       // This must go outside the CALLSEQ_START..END.
4096       SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4097                            CallSeqStart.getNode()->getOperand(1),
4098                            SDLoc(MemcpyCall));
4099       DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4100                              NewCallSeqStart.getNode());
4101       Chain = CallSeqStart = NewCallSeqStart;
4102
4103       // Pass the address of the aggregate copy on the stack either in a
4104       // physical register or in the parameter list area of the current stack
4105       // frame to the callee.
4106       Arg = PtrOff;
4107     }
4108
4109     if (VA.isRegLoc()) {
4110       if (Arg.getValueType() == MVT::i1)
4111         Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Arg);
4112
4113       seenFloatArg |= VA.getLocVT().isFloatingPoint();
4114       // Put argument in a physical register.
4115       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
4116     } else {
4117       // Put argument in the parameter list area of the current stack frame.
4118       assert(VA.isMemLoc());
4119       unsigned LocMemOffset = VA.getLocMemOffset();
4120
4121       if (!isTailCall) {
4122         SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4123         PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4124
4125         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
4126                                            MachinePointerInfo(),
4127                                            false, false, 0));
4128       } else {
4129         // Calculate and remember argument location.
4130         CalculateTailCallArgDest(DAG, MF, false, Arg, SPDiff, LocMemOffset,
4131                                  TailCallArguments);
4132       }
4133     }
4134   }
4135
4136   if (!MemOpChains.empty())
4137     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4138
4139   // Build a sequence of copy-to-reg nodes chained together with token chain
4140   // and flag operands which copy the outgoing args into the appropriate regs.
4141   SDValue InFlag;
4142   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4143     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4144                              RegsToPass[i].second, InFlag);
4145     InFlag = Chain.getValue(1);
4146   }
4147
4148   // Set CR bit 6 to true if this is a vararg call with floating args passed in
4149   // registers.
4150   if (isVarArg) {
4151     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
4152     SDValue Ops[] = { Chain, InFlag };
4153
4154     Chain = DAG.getNode(seenFloatArg ? PPCISD::CR6SET : PPCISD::CR6UNSET,
4155                         dl, VTs, makeArrayRef(Ops, InFlag.getNode() ? 2 : 1));
4156
4157     InFlag = Chain.getValue(1);
4158   }
4159
4160   if (isTailCall)
4161     PrepareTailCall(DAG, InFlag, Chain, dl, false, SPDiff, NumBytes, LROp, FPOp,
4162                     false, TailCallArguments);
4163
4164   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4165                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4166                     Ins, InVals);
4167 }
4168
4169 // Copy an argument into memory, being careful to do this outside the
4170 // call sequence for the call to which the argument belongs.
4171 SDValue
4172 PPCTargetLowering::createMemcpyOutsideCallSeq(SDValue Arg, SDValue PtrOff,
4173                                               SDValue CallSeqStart,
4174                                               ISD::ArgFlagsTy Flags,
4175                                               SelectionDAG &DAG,
4176                                               SDLoc dl) const {
4177   SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, PtrOff,
4178                         CallSeqStart.getNode()->getOperand(0),
4179                         Flags, DAG, dl);
4180   // The MEMCPY must go outside the CALLSEQ_START..END.
4181   SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4182                              CallSeqStart.getNode()->getOperand(1),
4183                              SDLoc(MemcpyCall));
4184   DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4185                          NewCallSeqStart.getNode());
4186   return NewCallSeqStart;
4187 }
4188
4189 SDValue
4190 PPCTargetLowering::LowerCall_64SVR4(SDValue Chain, SDValue Callee,
4191                                     CallingConv::ID CallConv, bool isVarArg,
4192                                     bool isTailCall,
4193                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4194                                     const SmallVectorImpl<SDValue> &OutVals,
4195                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4196                                     SDLoc dl, SelectionDAG &DAG,
4197                                     SmallVectorImpl<SDValue> &InVals) const {
4198
4199   bool isELFv2ABI = Subtarget.isELFv2ABI();
4200   bool isLittleEndian = Subtarget.isLittleEndian();
4201   unsigned NumOps = Outs.size();
4202
4203   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4204   unsigned PtrByteSize = 8;
4205
4206   MachineFunction &MF = DAG.getMachineFunction();
4207
4208   // Mark this function as potentially containing a function that contains a
4209   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4210   // and restoring the callers stack pointer in this functions epilog. This is
4211   // done because by tail calling the called function might overwrite the value
4212   // in this function's (MF) stack pointer stack slot 0(SP).
4213   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4214       CallConv == CallingConv::Fast)
4215     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4216
4217   // Count how many bytes are to be pushed on the stack, including the linkage
4218   // area, and parameter passing area.  On ELFv1, the linkage area is 48 bytes
4219   // reserved space for [SP][CR][LR][2 x unused][TOC]; on ELFv2, the linkage
4220   // area is 32 bytes reserved space for [SP][CR][LR][TOC].
4221   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
4222                                                           isELFv2ABI);
4223   unsigned NumBytes = LinkageSize;
4224
4225   // Add up all the space actually used.
4226   for (unsigned i = 0; i != NumOps; ++i) {
4227     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4228     EVT ArgVT = Outs[i].VT;
4229     EVT OrigVT = Outs[i].ArgVT;
4230
4231     /* Respect alignment of argument on the stack.  */
4232     unsigned Align =
4233       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4234     NumBytes = ((NumBytes + Align - 1) / Align) * Align;
4235
4236     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4237     if (Flags.isInConsecutiveRegsLast())
4238       NumBytes = ((NumBytes + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4239   }
4240
4241   unsigned NumBytesActuallyUsed = NumBytes;
4242
4243   // The prolog code of the callee may store up to 8 GPR argument registers to
4244   // the stack, allowing va_start to index over them in memory if its varargs.
4245   // Because we cannot tell if this is needed on the caller side, we have to
4246   // conservatively assume that it is needed.  As such, make sure we have at
4247   // least enough stack space for the caller to store the 8 GPRs.
4248   // FIXME: On ELFv2, it may be unnecessary to allocate the parameter area.
4249   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4250
4251   // Tail call needs the stack to be aligned.
4252   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4253       CallConv == CallingConv::Fast)
4254     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4255
4256   // Calculate by how many bytes the stack has to be adjusted in case of tail
4257   // call optimization.
4258   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4259
4260   // To protect arguments on the stack from being clobbered in a tail call,
4261   // force all the loads to happen before doing any other lowering.
4262   if (isTailCall)
4263     Chain = DAG.getStackArgumentTokenFactor(Chain);
4264
4265   // Adjust the stack pointer for the new arguments...
4266   // These operations are automatically eliminated by the prolog/epilog pass
4267   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4268                                dl);
4269   SDValue CallSeqStart = Chain;
4270
4271   // Load the return address and frame pointer so it can be move somewhere else
4272   // later.
4273   SDValue LROp, FPOp;
4274   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4275                                        dl);
4276
4277   // Set up a copy of the stack pointer for use loading and storing any
4278   // arguments that may not fit in the registers available for argument
4279   // passing.
4280   SDValue StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4281
4282   // Figure out which arguments are going to go in registers, and which in
4283   // memory.  Also, if this is a vararg function, floating point operations
4284   // must be stored to our stack, and loaded into integer regs as well, if
4285   // any integer regs are available for argument passing.
4286   unsigned ArgOffset = LinkageSize;
4287   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
4288
4289   static const MCPhysReg GPR[] = {
4290     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4291     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4292   };
4293   static const MCPhysReg *FPR = GetFPR();
4294
4295   static const MCPhysReg VR[] = {
4296     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4297     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4298   };
4299   static const MCPhysReg VSRH[] = {
4300     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
4301     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
4302   };
4303
4304   const unsigned NumGPRs = array_lengthof(GPR);
4305   const unsigned NumFPRs = 13;
4306   const unsigned NumVRs  = array_lengthof(VR);
4307
4308   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4309   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4310
4311   SmallVector<SDValue, 8> MemOpChains;
4312   for (unsigned i = 0; i != NumOps; ++i) {
4313     SDValue Arg = OutVals[i];
4314     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4315     EVT ArgVT = Outs[i].VT;
4316     EVT OrigVT = Outs[i].ArgVT;
4317
4318     /* Respect alignment of argument on the stack.  */
4319     unsigned Align =
4320       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4321     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
4322
4323     /* Compute GPR index associated with argument offset.  */
4324     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
4325     GPR_idx = std::min(GPR_idx, NumGPRs);
4326
4327     // PtrOff will be used to store the current argument to the stack if a
4328     // register cannot be found for it.
4329     SDValue PtrOff;
4330
4331     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4332
4333     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4334
4335     // Promote integers to 64-bit values.
4336     if (Arg.getValueType() == MVT::i32 || Arg.getValueType() == MVT::i1) {
4337       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4338       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4339       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4340     }
4341
4342     // FIXME memcpy is used way more than necessary.  Correctness first.
4343     // Note: "by value" is code for passing a structure by value, not
4344     // basic types.
4345     if (Flags.isByVal()) {
4346       // Note: Size includes alignment padding, so
4347       //   struct x { short a; char b; }
4348       // will have Size = 4.  With #pragma pack(1), it will have Size = 3.
4349       // These are the proper values we need for right-justifying the
4350       // aggregate in a parameter register.
4351       unsigned Size = Flags.getByValSize();
4352
4353       // An empty aggregate parameter takes up no storage and no
4354       // registers.
4355       if (Size == 0)
4356         continue;
4357
4358       // All aggregates smaller than 8 bytes must be passed right-justified.
4359       if (Size==1 || Size==2 || Size==4) {
4360         EVT VT = (Size==1) ? MVT::i8 : ((Size==2) ? MVT::i16 : MVT::i32);
4361         if (GPR_idx != NumGPRs) {
4362           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4363                                         MachinePointerInfo(), VT,
4364                                         false, false, false, 0);
4365           MemOpChains.push_back(Load.getValue(1));
4366           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4367
4368           ArgOffset += PtrByteSize;
4369           continue;
4370         }
4371       }
4372
4373       if (GPR_idx == NumGPRs && Size < 8) {
4374         SDValue AddPtr = PtrOff;
4375         if (!isLittleEndian) {
4376           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4377                                           PtrOff.getValueType());
4378           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4379         }
4380         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4381                                                           CallSeqStart,
4382                                                           Flags, DAG, dl);
4383         ArgOffset += PtrByteSize;
4384         continue;
4385       }
4386       // Copy entire object into memory.  There are cases where gcc-generated
4387       // code assumes it is there, even if it could be put entirely into
4388       // registers.  (This is not what the doc says.)
4389
4390       // FIXME: The above statement is likely due to a misunderstanding of the
4391       // documents.  All arguments must be copied into the parameter area BY
4392       // THE CALLEE in the event that the callee takes the address of any
4393       // formal argument.  That has not yet been implemented.  However, it is
4394       // reasonable to use the stack area as a staging area for the register
4395       // load.
4396
4397       // Skip this for small aggregates, as we will use the same slot for a
4398       // right-justified copy, below.
4399       if (Size >= 8)
4400         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4401                                                           CallSeqStart,
4402                                                           Flags, DAG, dl);
4403
4404       // When a register is available, pass a small aggregate right-justified.
4405       if (Size < 8 && GPR_idx != NumGPRs) {
4406         // The easiest way to get this right-justified in a register
4407         // is to copy the structure into the rightmost portion of a
4408         // local variable slot, then load the whole slot into the
4409         // register.
4410         // FIXME: The memcpy seems to produce pretty awful code for
4411         // small aggregates, particularly for packed ones.
4412         // FIXME: It would be preferable to use the slot in the
4413         // parameter save area instead of a new local variable.
4414         SDValue AddPtr = PtrOff;
4415         if (!isLittleEndian) {
4416           SDValue Const = DAG.getConstant(8 - Size, PtrOff.getValueType());
4417           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4418         }
4419         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4420                                                           CallSeqStart,
4421                                                           Flags, DAG, dl);
4422
4423         // Load the slot into the register.
4424         SDValue Load = DAG.getLoad(PtrVT, dl, Chain, PtrOff,
4425                                    MachinePointerInfo(),
4426                                    false, false, false, 0);
4427         MemOpChains.push_back(Load.getValue(1));
4428         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4429
4430         // Done with this argument.
4431         ArgOffset += PtrByteSize;
4432         continue;
4433       }
4434
4435       // For aggregates larger than PtrByteSize, copy the pieces of the
4436       // object that fit into registers from the parameter save area.
4437       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4438         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4439         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4440         if (GPR_idx != NumGPRs) {
4441           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4442                                      MachinePointerInfo(),
4443                                      false, false, false, 0);
4444           MemOpChains.push_back(Load.getValue(1));
4445           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4446           ArgOffset += PtrByteSize;
4447         } else {
4448           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4449           break;
4450         }
4451       }
4452       continue;
4453     }
4454
4455     switch (Arg.getSimpleValueType().SimpleTy) {
4456     default: llvm_unreachable("Unexpected ValueType for argument!");
4457     case MVT::i1:
4458     case MVT::i32:
4459     case MVT::i64:
4460       // These can be scalar arguments or elements of an integer array type
4461       // passed directly.  Clang may use those instead of "byval" aggregate
4462       // types to avoid forcing arguments to memory unnecessarily.
4463       if (GPR_idx != NumGPRs) {
4464         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Arg));
4465       } else {
4466         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4467                          true, isTailCall, false, MemOpChains,
4468                          TailCallArguments, dl);
4469       }
4470       ArgOffset += PtrByteSize;
4471       break;
4472     case MVT::f32:
4473     case MVT::f64: {
4474       // These can be scalar arguments or elements of a float array type
4475       // passed directly.  The latter are used to implement ELFv2 homogenous
4476       // float aggregates.
4477
4478       // Named arguments go into FPRs first, and once they overflow, the
4479       // remaining arguments go into GPRs and then the parameter save area.
4480       // Unnamed arguments for vararg functions always go to GPRs and
4481       // then the parameter save area.  For now, put all arguments to vararg
4482       // routines always in both locations (FPR *and* GPR or stack slot).
4483       bool NeedGPROrStack = isVarArg || FPR_idx == NumFPRs;
4484
4485       // First load the argument into the next available FPR.
4486       if (FPR_idx != NumFPRs)
4487         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4488
4489       // Next, load the argument into GPR or stack slot if needed.
4490       if (!NeedGPROrStack)
4491         ;
4492       else if (GPR_idx != NumGPRs) {
4493         // In the non-vararg case, this can only ever happen in the
4494         // presence of f32 array types, since otherwise we never run
4495         // out of FPRs before running out of GPRs.
4496         SDValue ArgVal;
4497
4498         // Double values are always passed in a single GPR.
4499         if (Arg.getValueType() != MVT::f32) {
4500           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
4501
4502         // Non-array float values are extended and passed in a GPR.
4503         } else if (!Flags.isInConsecutiveRegs()) {
4504           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4505           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4506
4507         // If we have an array of floats, we collect every odd element
4508         // together with its predecessor into one GPR.
4509         } else if (ArgOffset % PtrByteSize != 0) {
4510           SDValue Lo, Hi;
4511           Lo = DAG.getNode(ISD::BITCAST, dl, MVT::i32, OutVals[i - 1]);
4512           Hi = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4513           if (!isLittleEndian)
4514             std::swap(Lo, Hi);
4515           ArgVal = DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Lo, Hi);
4516
4517         // The final element, if even, goes into the first half of a GPR.
4518         } else if (Flags.isInConsecutiveRegsLast()) {
4519           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4520           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4521           if (!isLittleEndian)
4522             ArgVal = DAG.getNode(ISD::SHL, dl, MVT::i64, ArgVal,
4523                                  DAG.getConstant(32, MVT::i32));
4524
4525         // Non-final even elements are skipped; they will be handled
4526         // together the with subsequent argument on the next go-around.
4527         } else
4528           ArgVal = SDValue();
4529
4530         if (ArgVal.getNode())
4531           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], ArgVal));
4532       } else {
4533         // Single-precision floating-point values are mapped to the
4534         // second (rightmost) word of the stack doubleword.
4535         if (Arg.getValueType() == MVT::f32 &&
4536             !isLittleEndian && !Flags.isInConsecutiveRegs()) {
4537           SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4538           PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4539         }
4540
4541         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4542                          true, isTailCall, false, MemOpChains,
4543                          TailCallArguments, dl);
4544       }
4545       // When passing an array of floats, the array occupies consecutive
4546       // space in the argument area; only round up to the next doubleword
4547       // at the end of the array.  Otherwise, each float takes 8 bytes.
4548       ArgOffset += (Arg.getValueType() == MVT::f32 &&
4549                     Flags.isInConsecutiveRegs()) ? 4 : 8;
4550       if (Flags.isInConsecutiveRegsLast())
4551         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4552       break;
4553     }
4554     case MVT::v4f32:
4555     case MVT::v4i32:
4556     case MVT::v8i16:
4557     case MVT::v16i8:
4558     case MVT::v2f64:
4559     case MVT::v2i64:
4560       // These can be scalar arguments or elements of a vector array type
4561       // passed directly.  The latter are used to implement ELFv2 homogenous
4562       // vector aggregates.
4563
4564       // For a varargs call, named arguments go into VRs or on the stack as
4565       // usual; unnamed arguments always go to the stack or the corresponding
4566       // GPRs when within range.  For now, we always put the value in both
4567       // locations (or even all three).
4568       if (isVarArg) {
4569         // We could elide this store in the case where the object fits
4570         // entirely in R registers.  Maybe later.
4571         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4572                                      MachinePointerInfo(), false, false, 0);
4573         MemOpChains.push_back(Store);
4574         if (VR_idx != NumVRs) {
4575           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4576                                      MachinePointerInfo(),
4577                                      false, false, false, 0);
4578           MemOpChains.push_back(Load.getValue(1));
4579
4580           unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4581                            Arg.getSimpleValueType() == MVT::v2i64) ?
4582                           VSRH[VR_idx] : VR[VR_idx];
4583           ++VR_idx;
4584
4585           RegsToPass.push_back(std::make_pair(VReg, Load));
4586         }
4587         ArgOffset += 16;
4588         for (unsigned i=0; i<16; i+=PtrByteSize) {
4589           if (GPR_idx == NumGPRs)
4590             break;
4591           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4592                                   DAG.getConstant(i, PtrVT));
4593           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4594                                      false, false, false, 0);
4595           MemOpChains.push_back(Load.getValue(1));
4596           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4597         }
4598         break;
4599       }
4600
4601       // Non-varargs Altivec params go into VRs or on the stack.
4602       if (VR_idx != NumVRs) {
4603         unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4604                          Arg.getSimpleValueType() == MVT::v2i64) ?
4605                         VSRH[VR_idx] : VR[VR_idx];
4606         ++VR_idx;
4607
4608         RegsToPass.push_back(std::make_pair(VReg, Arg));
4609       } else {
4610         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4611                          true, isTailCall, true, MemOpChains,
4612                          TailCallArguments, dl);
4613       }
4614       ArgOffset += 16;
4615       break;
4616     }
4617   }
4618
4619   assert(NumBytesActuallyUsed == ArgOffset);
4620   (void)NumBytesActuallyUsed;
4621
4622   if (!MemOpChains.empty())
4623     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4624
4625   // Check if this is an indirect call (MTCTR/BCTRL).
4626   // See PrepareCall() for more information about calls through function
4627   // pointers in the 64-bit SVR4 ABI.
4628   if (!isTailCall &&
4629       !dyn_cast<GlobalAddressSDNode>(Callee) &&
4630       !dyn_cast<ExternalSymbolSDNode>(Callee)) {
4631     // Load r2 into a virtual register and store it to the TOC save area.
4632     SDValue Val = DAG.getCopyFromReg(Chain, dl, PPC::X2, MVT::i64);
4633     // TOC save area offset.
4634     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
4635     SDValue PtrOff = DAG.getIntPtrConstant(TOCSaveOffset);
4636     SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4637     Chain = DAG.getStore(Val.getValue(1), dl, Val, AddPtr, MachinePointerInfo(),
4638                          false, false, 0);
4639     // In the ELFv2 ABI, R12 must contain the address of an indirect callee.
4640     // This does not mean the MTCTR instruction must use R12; it's easier
4641     // to model this as an extra parameter, so do that.
4642     if (isELFv2ABI)
4643       RegsToPass.push_back(std::make_pair((unsigned)PPC::X12, Callee));
4644   }
4645
4646   // Build a sequence of copy-to-reg nodes chained together with token chain
4647   // and flag operands which copy the outgoing args into the appropriate regs.
4648   SDValue InFlag;
4649   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4650     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4651                              RegsToPass[i].second, InFlag);
4652     InFlag = Chain.getValue(1);
4653   }
4654
4655   if (isTailCall)
4656     PrepareTailCall(DAG, InFlag, Chain, dl, true, SPDiff, NumBytes, LROp,
4657                     FPOp, true, TailCallArguments);
4658
4659   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4660                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4661                     Ins, InVals);
4662 }
4663
4664 SDValue
4665 PPCTargetLowering::LowerCall_Darwin(SDValue Chain, SDValue Callee,
4666                                     CallingConv::ID CallConv, bool isVarArg,
4667                                     bool isTailCall,
4668                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4669                                     const SmallVectorImpl<SDValue> &OutVals,
4670                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4671                                     SDLoc dl, SelectionDAG &DAG,
4672                                     SmallVectorImpl<SDValue> &InVals) const {
4673
4674   unsigned NumOps = Outs.size();
4675
4676   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4677   bool isPPC64 = PtrVT == MVT::i64;
4678   unsigned PtrByteSize = isPPC64 ? 8 : 4;
4679
4680   MachineFunction &MF = DAG.getMachineFunction();
4681
4682   // Mark this function as potentially containing a function that contains a
4683   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4684   // and restoring the callers stack pointer in this functions epilog. This is
4685   // done because by tail calling the called function might overwrite the value
4686   // in this function's (MF) stack pointer stack slot 0(SP).
4687   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4688       CallConv == CallingConv::Fast)
4689     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4690
4691   // Count how many bytes are to be pushed on the stack, including the linkage
4692   // area, and parameter passing area.  We start with 24/48 bytes, which is
4693   // prereserved space for [SP][CR][LR][3 x unused].
4694   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
4695                                                           false);
4696   unsigned NumBytes = LinkageSize;
4697
4698   // Add up all the space actually used.
4699   // In 32-bit non-varargs calls, Altivec parameters all go at the end; usually
4700   // they all go in registers, but we must reserve stack space for them for
4701   // possible use by the caller.  In varargs or 64-bit calls, parameters are
4702   // assigned stack space in order, with padding so Altivec parameters are
4703   // 16-byte aligned.
4704   unsigned nAltivecParamsAtEnd = 0;
4705   for (unsigned i = 0; i != NumOps; ++i) {
4706     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4707     EVT ArgVT = Outs[i].VT;
4708     // Varargs Altivec parameters are padded to a 16 byte boundary.
4709     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
4710         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
4711         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64) {
4712       if (!isVarArg && !isPPC64) {
4713         // Non-varargs Altivec parameters go after all the non-Altivec
4714         // parameters; handle those later so we know how much padding we need.
4715         nAltivecParamsAtEnd++;
4716         continue;
4717       }
4718       // Varargs and 64-bit Altivec parameters are padded to 16 byte boundary.
4719       NumBytes = ((NumBytes+15)/16)*16;
4720     }
4721     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4722   }
4723
4724   // Allow for Altivec parameters at the end, if needed.
4725   if (nAltivecParamsAtEnd) {
4726     NumBytes = ((NumBytes+15)/16)*16;
4727     NumBytes += 16*nAltivecParamsAtEnd;
4728   }
4729
4730   // The prolog code of the callee may store up to 8 GPR argument registers to
4731   // the stack, allowing va_start to index over them in memory if its varargs.
4732   // Because we cannot tell if this is needed on the caller side, we have to
4733   // conservatively assume that it is needed.  As such, make sure we have at
4734   // least enough stack space for the caller to store the 8 GPRs.
4735   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4736
4737   // Tail call needs the stack to be aligned.
4738   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4739       CallConv == CallingConv::Fast)
4740     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4741
4742   // Calculate by how many bytes the stack has to be adjusted in case of tail
4743   // call optimization.
4744   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4745
4746   // To protect arguments on the stack from being clobbered in a tail call,
4747   // force all the loads to happen before doing any other lowering.
4748   if (isTailCall)
4749     Chain = DAG.getStackArgumentTokenFactor(Chain);
4750
4751   // Adjust the stack pointer for the new arguments...
4752   // These operations are automatically eliminated by the prolog/epilog pass
4753   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4754                                dl);
4755   SDValue CallSeqStart = Chain;
4756
4757   // Load the return address and frame pointer so it can be move somewhere else
4758   // later.
4759   SDValue LROp, FPOp;
4760   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4761                                        dl);
4762
4763   // Set up a copy of the stack pointer for use loading and storing any
4764   // arguments that may not fit in the registers available for argument
4765   // passing.
4766   SDValue StackPtr;
4767   if (isPPC64)
4768     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4769   else
4770     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4771
4772   // Figure out which arguments are going to go in registers, and which in
4773   // memory.  Also, if this is a vararg function, floating point operations
4774   // must be stored to our stack, and loaded into integer regs as well, if
4775   // any integer regs are available for argument passing.
4776   unsigned ArgOffset = LinkageSize;
4777   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
4778
4779   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
4780     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
4781     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
4782   };
4783   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
4784     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4785     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4786   };
4787   static const MCPhysReg *FPR = GetFPR();
4788
4789   static const MCPhysReg VR[] = {
4790     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4791     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4792   };
4793   const unsigned NumGPRs = array_lengthof(GPR_32);
4794   const unsigned NumFPRs = 13;
4795   const unsigned NumVRs  = array_lengthof(VR);
4796
4797   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
4798
4799   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4800   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4801
4802   SmallVector<SDValue, 8> MemOpChains;
4803   for (unsigned i = 0; i != NumOps; ++i) {
4804     SDValue Arg = OutVals[i];
4805     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4806
4807     // PtrOff will be used to store the current argument to the stack if a
4808     // register cannot be found for it.
4809     SDValue PtrOff;
4810
4811     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4812
4813     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4814
4815     // On PPC64, promote integers to 64-bit values.
4816     if (isPPC64 && Arg.getValueType() == MVT::i32) {
4817       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4818       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4819       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4820     }
4821
4822     // FIXME memcpy is used way more than necessary.  Correctness first.
4823     // Note: "by value" is code for passing a structure by value, not
4824     // basic types.
4825     if (Flags.isByVal()) {
4826       unsigned Size = Flags.getByValSize();
4827       // Very small objects are passed right-justified.  Everything else is
4828       // passed left-justified.
4829       if (Size==1 || Size==2) {
4830         EVT VT = (Size==1) ? MVT::i8 : MVT::i16;
4831         if (GPR_idx != NumGPRs) {
4832           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4833                                         MachinePointerInfo(), VT,
4834                                         false, false, false, 0);
4835           MemOpChains.push_back(Load.getValue(1));
4836           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4837
4838           ArgOffset += PtrByteSize;
4839         } else {
4840           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4841                                           PtrOff.getValueType());
4842           SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4843           Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4844                                                             CallSeqStart,
4845                                                             Flags, DAG, dl);
4846           ArgOffset += PtrByteSize;
4847         }
4848         continue;
4849       }
4850       // Copy entire object into memory.  There are cases where gcc-generated
4851       // code assumes it is there, even if it could be put entirely into
4852       // registers.  (This is not what the doc says.)
4853       Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4854                                                         CallSeqStart,
4855                                                         Flags, DAG, dl);
4856
4857       // For small aggregates (Darwin only) and aggregates >= PtrByteSize,
4858       // copy the pieces of the object that fit into registers from the
4859       // parameter save area.
4860       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4861         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4862         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4863         if (GPR_idx != NumGPRs) {
4864           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4865                                      MachinePointerInfo(),
4866                                      false, false, false, 0);
4867           MemOpChains.push_back(Load.getValue(1));
4868           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4869           ArgOffset += PtrByteSize;
4870         } else {
4871           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4872           break;
4873         }
4874       }
4875       continue;
4876     }
4877
4878     switch (Arg.getSimpleValueType().SimpleTy) {
4879     default: llvm_unreachable("Unexpected ValueType for argument!");
4880     case MVT::i1:
4881     case MVT::i32:
4882     case MVT::i64:
4883       if (GPR_idx != NumGPRs) {
4884         if (Arg.getValueType() == MVT::i1)
4885           Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, PtrVT, Arg);
4886
4887         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
4888       } else {
4889         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4890                          isPPC64, isTailCall, false, MemOpChains,
4891                          TailCallArguments, dl);
4892       }
4893       ArgOffset += PtrByteSize;
4894       break;
4895     case MVT::f32:
4896     case MVT::f64:
4897       if (FPR_idx != NumFPRs) {
4898         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4899
4900         if (isVarArg) {
4901           SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4902                                        MachinePointerInfo(), false, false, 0);
4903           MemOpChains.push_back(Store);
4904
4905           // Float varargs are always shadowed in available integer registers
4906           if (GPR_idx != NumGPRs) {
4907             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4908                                        MachinePointerInfo(), false, false,
4909                                        false, 0);
4910             MemOpChains.push_back(Load.getValue(1));
4911             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4912           }
4913           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
4914             SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4915             PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4916             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4917                                        MachinePointerInfo(),
4918                                        false, false, false, 0);
4919             MemOpChains.push_back(Load.getValue(1));
4920             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4921           }
4922         } else {
4923           // If we have any FPRs remaining, we may also have GPRs remaining.
4924           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
4925           // GPRs.
4926           if (GPR_idx != NumGPRs)
4927             ++GPR_idx;
4928           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
4929               !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
4930             ++GPR_idx;
4931         }
4932       } else
4933         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4934                          isPPC64, isTailCall, false, MemOpChains,
4935                          TailCallArguments, dl);
4936       if (isPPC64)
4937         ArgOffset += 8;
4938       else
4939         ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
4940       break;
4941     case MVT::v4f32:
4942     case MVT::v4i32:
4943     case MVT::v8i16:
4944     case MVT::v16i8:
4945       if (isVarArg) {
4946         // These go aligned on the stack, or in the corresponding R registers
4947         // when within range.  The Darwin PPC ABI doc claims they also go in
4948         // V registers; in fact gcc does this only for arguments that are
4949         // prototyped, not for those that match the ...  We do it for all
4950         // arguments, seems to work.
4951         while (ArgOffset % 16 !=0) {
4952           ArgOffset += PtrByteSize;
4953           if (GPR_idx != NumGPRs)
4954             GPR_idx++;
4955         }
4956         // We could elide this store in the case where the object fits
4957         // entirely in R registers.  Maybe later.
4958         PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
4959                             DAG.getConstant(ArgOffset, PtrVT));
4960         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4961                                      MachinePointerInfo(), false, false, 0);
4962         MemOpChains.push_back(Store);
4963         if (VR_idx != NumVRs) {
4964           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4965                                      MachinePointerInfo(),
4966                                      false, false, false, 0);
4967           MemOpChains.push_back(Load.getValue(1));
4968           RegsToPass.push_back(std::make_pair(VR[VR_idx++], Load));
4969         }
4970         ArgOffset += 16;
4971         for (unsigned i=0; i<16; i+=PtrByteSize) {
4972           if (GPR_idx == NumGPRs)
4973             break;
4974           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4975                                   DAG.getConstant(i, PtrVT));
4976           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4977                                      false, false, false, 0);
4978           MemOpChains.push_back(Load.getValue(1));
4979           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4980         }
4981         break;
4982       }
4983
4984       // Non-varargs Altivec params generally go in registers, but have
4985       // stack space allocated at the end.
4986       if (VR_idx != NumVRs) {
4987         // Doesn't have GPR space allocated.
4988         RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
4989       } else if (nAltivecParamsAtEnd==0) {
4990         // We are emitting Altivec params in order.
4991         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4992                          isPPC64, isTailCall, true, MemOpChains,
4993                          TailCallArguments, dl);
4994         ArgOffset += 16;
4995       }
4996       break;
4997     }
4998   }
4999   // If all Altivec parameters fit in registers, as they usually do,
5000   // they get stack space following the non-Altivec parameters.  We
5001   // don't track this here because nobody below needs it.
5002   // If there are more Altivec parameters than fit in registers emit
5003   // the stores here.
5004   if (!isVarArg && nAltivecParamsAtEnd > NumVRs) {
5005     unsigned j = 0;
5006     // Offset is aligned; skip 1st 12 params which go in V registers.
5007     ArgOffset = ((ArgOffset+15)/16)*16;
5008     ArgOffset += 12*16;
5009     for (unsigned i = 0; i != NumOps; ++i) {
5010       SDValue Arg = OutVals[i];
5011       EVT ArgType = Outs[i].VT;
5012       if (ArgType==MVT::v4f32 || ArgType==MVT::v4i32 ||
5013           ArgType==MVT::v8i16 || ArgType==MVT::v16i8) {
5014         if (++j > NumVRs) {
5015           SDValue PtrOff;
5016           // We are emitting Altivec params in order.
5017           LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
5018                            isPPC64, isTailCall, true, MemOpChains,
5019                            TailCallArguments, dl);
5020           ArgOffset += 16;
5021         }
5022       }
5023     }
5024   }
5025
5026   if (!MemOpChains.empty())
5027     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
5028
5029   // On Darwin, R12 must contain the address of an indirect callee.  This does
5030   // not mean the MTCTR instruction must use R12; it's easier to model this as
5031   // an extra parameter, so do that.
5032   if (!isTailCall &&
5033       !dyn_cast<GlobalAddressSDNode>(Callee) &&
5034       !dyn_cast<ExternalSymbolSDNode>(Callee) &&
5035       !isBLACompatibleAddress(Callee, DAG))
5036     RegsToPass.push_back(std::make_pair((unsigned)(isPPC64 ? PPC::X12 :
5037                                                    PPC::R12), Callee));
5038
5039   // Build a sequence of copy-to-reg nodes chained together with token chain
5040   // and flag operands which copy the outgoing args into the appropriate regs.
5041   SDValue InFlag;
5042   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
5043     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
5044                              RegsToPass[i].second, InFlag);
5045     InFlag = Chain.getValue(1);
5046   }
5047
5048   if (isTailCall)
5049     PrepareTailCall(DAG, InFlag, Chain, dl, isPPC64, SPDiff, NumBytes, LROp,
5050                     FPOp, true, TailCallArguments);
5051
5052   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
5053                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
5054                     Ins, InVals);
5055 }
5056
5057 bool
5058 PPCTargetLowering::CanLowerReturn(CallingConv::ID CallConv,
5059                                   MachineFunction &MF, bool isVarArg,
5060                                   const SmallVectorImpl<ISD::OutputArg> &Outs,
5061                                   LLVMContext &Context) const {
5062   SmallVector<CCValAssign, 16> RVLocs;
5063   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
5064   return CCInfo.CheckReturn(Outs, RetCC_PPC);
5065 }
5066
5067 SDValue
5068 PPCTargetLowering::LowerReturn(SDValue Chain,
5069                                CallingConv::ID CallConv, bool isVarArg,
5070                                const SmallVectorImpl<ISD::OutputArg> &Outs,
5071                                const SmallVectorImpl<SDValue> &OutVals,
5072                                SDLoc dl, SelectionDAG &DAG) const {
5073
5074   SmallVector<CCValAssign, 16> RVLocs;
5075   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
5076                  *DAG.getContext());
5077   CCInfo.AnalyzeReturn(Outs, RetCC_PPC);
5078
5079   SDValue Flag;
5080   SmallVector<SDValue, 4> RetOps(1, Chain);
5081
5082   // Copy the result values into the output registers.
5083   for (unsigned i = 0; i != RVLocs.size(); ++i) {
5084     CCValAssign &VA = RVLocs[i];
5085     assert(VA.isRegLoc() && "Can only return in registers!");
5086
5087     SDValue Arg = OutVals[i];
5088
5089     switch (VA.getLocInfo()) {
5090     default: llvm_unreachable("Unknown loc info!");
5091     case CCValAssign::Full: break;
5092     case CCValAssign::AExt:
5093       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
5094       break;
5095     case CCValAssign::ZExt:
5096       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
5097       break;
5098     case CCValAssign::SExt:
5099       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
5100       break;
5101     }
5102
5103     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Arg, Flag);
5104     Flag = Chain.getValue(1);
5105     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
5106   }
5107
5108   RetOps[0] = Chain;  // Update chain.
5109
5110   // Add the flag if we have it.
5111   if (Flag.getNode())
5112     RetOps.push_back(Flag);
5113
5114   return DAG.getNode(PPCISD::RET_FLAG, dl, MVT::Other, RetOps);
5115 }
5116
5117 SDValue PPCTargetLowering::LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
5118                                    const PPCSubtarget &Subtarget) const {
5119   // When we pop the dynamic allocation we need to restore the SP link.
5120   SDLoc dl(Op);
5121
5122   // Get the corect type for pointers.
5123   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5124
5125   // Construct the stack pointer operand.
5126   bool isPPC64 = Subtarget.isPPC64();
5127   unsigned SP = isPPC64 ? PPC::X1 : PPC::R1;
5128   SDValue StackPtr = DAG.getRegister(SP, PtrVT);
5129
5130   // Get the operands for the STACKRESTORE.
5131   SDValue Chain = Op.getOperand(0);
5132   SDValue SaveSP = Op.getOperand(1);
5133
5134   // Load the old link SP.
5135   SDValue LoadLinkSP = DAG.getLoad(PtrVT, dl, Chain, StackPtr,
5136                                    MachinePointerInfo(),
5137                                    false, false, false, 0);
5138
5139   // Restore the stack pointer.
5140   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), dl, SP, SaveSP);
5141
5142   // Store the old link SP.
5143   return DAG.getStore(Chain, dl, LoadLinkSP, StackPtr, MachinePointerInfo(),
5144                       false, false, 0);
5145 }
5146
5147
5148
5149 SDValue
5150 PPCTargetLowering::getReturnAddrFrameIndex(SelectionDAG & DAG) const {
5151   MachineFunction &MF = DAG.getMachineFunction();
5152   bool isPPC64 = Subtarget.isPPC64();
5153   bool isDarwinABI = Subtarget.isDarwinABI();
5154   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5155
5156   // Get current frame pointer save index.  The users of this index will be
5157   // primarily DYNALLOC instructions.
5158   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5159   int RASI = FI->getReturnAddrSaveIndex();
5160
5161   // If the frame pointer save index hasn't been defined yet.
5162   if (!RASI) {
5163     // Find out what the fix offset of the frame pointer save area.
5164     int LROffset = PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI);
5165     // Allocate the frame index for frame pointer save area.
5166     RASI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, LROffset, false);
5167     // Save the result.
5168     FI->setReturnAddrSaveIndex(RASI);
5169   }
5170   return DAG.getFrameIndex(RASI, PtrVT);
5171 }
5172
5173 SDValue
5174 PPCTargetLowering::getFramePointerFrameIndex(SelectionDAG & DAG) const {
5175   MachineFunction &MF = DAG.getMachineFunction();
5176   bool isPPC64 = Subtarget.isPPC64();
5177   bool isDarwinABI = Subtarget.isDarwinABI();
5178   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5179
5180   // Get current frame pointer save index.  The users of this index will be
5181   // primarily DYNALLOC instructions.
5182   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5183   int FPSI = FI->getFramePointerSaveIndex();
5184
5185   // If the frame pointer save index hasn't been defined yet.
5186   if (!FPSI) {
5187     // Find out what the fix offset of the frame pointer save area.
5188     int FPOffset = PPCFrameLowering::getFramePointerSaveOffset(isPPC64,
5189                                                            isDarwinABI);
5190
5191     // Allocate the frame index for frame pointer save area.
5192     FPSI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, FPOffset, true);
5193     // Save the result.
5194     FI->setFramePointerSaveIndex(FPSI);
5195   }
5196   return DAG.getFrameIndex(FPSI, PtrVT);
5197 }
5198
5199 SDValue PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5200                                          SelectionDAG &DAG,
5201                                          const PPCSubtarget &Subtarget) const {
5202   // Get the inputs.
5203   SDValue Chain = Op.getOperand(0);
5204   SDValue Size  = Op.getOperand(1);
5205   SDLoc dl(Op);
5206
5207   // Get the corect type for pointers.
5208   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5209   // Negate the size.
5210   SDValue NegSize = DAG.getNode(ISD::SUB, dl, PtrVT,
5211                                   DAG.getConstant(0, PtrVT), Size);
5212   // Construct a node for the frame pointer save index.
5213   SDValue FPSIdx = getFramePointerFrameIndex(DAG);
5214   // Build a DYNALLOC node.
5215   SDValue Ops[3] = { Chain, NegSize, FPSIdx };
5216   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
5217   return DAG.getNode(PPCISD::DYNALLOC, dl, VTs, Ops);
5218 }
5219
5220 SDValue PPCTargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
5221                                                SelectionDAG &DAG) const {
5222   SDLoc DL(Op);
5223   return DAG.getNode(PPCISD::EH_SJLJ_SETJMP, DL,
5224                      DAG.getVTList(MVT::i32, MVT::Other),
5225                      Op.getOperand(0), Op.getOperand(1));
5226 }
5227
5228 SDValue PPCTargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
5229                                                 SelectionDAG &DAG) const {
5230   SDLoc DL(Op);
5231   return DAG.getNode(PPCISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
5232                      Op.getOperand(0), Op.getOperand(1));
5233 }
5234
5235 SDValue PPCTargetLowering::LowerLOAD(SDValue Op, SelectionDAG &DAG) const {
5236   assert(Op.getValueType() == MVT::i1 &&
5237          "Custom lowering only for i1 loads");
5238
5239   // First, load 8 bits into 32 bits, then truncate to 1 bit.
5240
5241   SDLoc dl(Op);
5242   LoadSDNode *LD = cast<LoadSDNode>(Op);
5243
5244   SDValue Chain = LD->getChain();
5245   SDValue BasePtr = LD->getBasePtr();
5246   MachineMemOperand *MMO = LD->getMemOperand();
5247
5248   SDValue NewLD = DAG.getExtLoad(ISD::EXTLOAD, dl, getPointerTy(), Chain,
5249                                  BasePtr, MVT::i8, MMO);
5250   SDValue Result = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, NewLD);
5251
5252   SDValue Ops[] = { Result, SDValue(NewLD.getNode(), 1) };
5253   return DAG.getMergeValues(Ops, dl);
5254 }
5255
5256 SDValue PPCTargetLowering::LowerSTORE(SDValue Op, SelectionDAG &DAG) const {
5257   assert(Op.getOperand(1).getValueType() == MVT::i1 &&
5258          "Custom lowering only for i1 stores");
5259
5260   // First, zero extend to 32 bits, then use a truncating store to 8 bits.
5261
5262   SDLoc dl(Op);
5263   StoreSDNode *ST = cast<StoreSDNode>(Op);
5264
5265   SDValue Chain = ST->getChain();
5266   SDValue BasePtr = ST->getBasePtr();
5267   SDValue Value = ST->getValue();
5268   MachineMemOperand *MMO = ST->getMemOperand();
5269
5270   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, getPointerTy(), Value);
5271   return DAG.getTruncStore(Chain, dl, Value, BasePtr, MVT::i8, MMO);
5272 }
5273
5274 // FIXME: Remove this once the ANDI glue bug is fixed:
5275 SDValue PPCTargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
5276   assert(Op.getValueType() == MVT::i1 &&
5277          "Custom lowering only for i1 results");
5278
5279   SDLoc DL(Op);
5280   return DAG.getNode(PPCISD::ANDIo_1_GT_BIT, DL, MVT::i1,
5281                      Op.getOperand(0));
5282 }
5283
5284 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
5285 /// possible.
5286 SDValue PPCTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const {
5287   // Not FP? Not a fsel.
5288   if (!Op.getOperand(0).getValueType().isFloatingPoint() ||
5289       !Op.getOperand(2).getValueType().isFloatingPoint())
5290     return Op;
5291
5292   // We might be able to do better than this under some circumstances, but in
5293   // general, fsel-based lowering of select is a finite-math-only optimization.
5294   // For more information, see section F.3 of the 2.06 ISA specification.
5295   if (!DAG.getTarget().Options.NoInfsFPMath ||
5296       !DAG.getTarget().Options.NoNaNsFPMath)
5297     return Op;
5298
5299   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
5300
5301   EVT ResVT = Op.getValueType();
5302   EVT CmpVT = Op.getOperand(0).getValueType();
5303   SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
5304   SDValue TV  = Op.getOperand(2), FV  = Op.getOperand(3);
5305   SDLoc dl(Op);
5306
5307   // If the RHS of the comparison is a 0.0, we don't need to do the
5308   // subtraction at all.
5309   SDValue Sel1;
5310   if (isFloatingPointZero(RHS))
5311     switch (CC) {
5312     default: break;       // SETUO etc aren't handled by fsel.
5313     case ISD::SETNE:
5314       std::swap(TV, FV);
5315     case ISD::SETEQ:
5316       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5317         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5318       Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5319       if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5320         Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5321       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5322                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), Sel1, FV);
5323     case ISD::SETULT:
5324     case ISD::SETLT:
5325       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5326     case ISD::SETOGE:
5327     case ISD::SETGE:
5328       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5329         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5330       return DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5331     case ISD::SETUGT:
5332     case ISD::SETGT:
5333       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5334     case ISD::SETOLE:
5335     case ISD::SETLE:
5336       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5337         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5338       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5339                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), TV, FV);
5340     }
5341
5342   SDValue Cmp;
5343   switch (CC) {
5344   default: break;       // SETUO etc aren't handled by fsel.
5345   case ISD::SETNE:
5346     std::swap(TV, FV);
5347   case ISD::SETEQ:
5348     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5349     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5350       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5351     Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5352     if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5353       Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5354     return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5355                        DAG.getNode(ISD::FNEG, dl, MVT::f64, Cmp), Sel1, FV);
5356   case ISD::SETULT:
5357   case ISD::SETLT:
5358     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5359     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5360       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5361     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5362   case ISD::SETOGE:
5363   case ISD::SETGE:
5364     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5365     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5366       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5367     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5368   case ISD::SETUGT:
5369   case ISD::SETGT:
5370     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5371     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5372       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5373     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5374   case ISD::SETOLE:
5375   case ISD::SETLE:
5376     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5377     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5378       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5379     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5380   }
5381   return Op;
5382 }
5383
5384 // FIXME: Split this code up when LegalizeDAGTypes lands.
5385 SDValue PPCTargetLowering::LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG,
5386                                            SDLoc dl) const {
5387   assert(Op.getOperand(0).getValueType().isFloatingPoint());
5388   SDValue Src = Op.getOperand(0);
5389   if (Src.getValueType() == MVT::f32)
5390     Src = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Src);
5391
5392   SDValue Tmp;
5393   switch (Op.getSimpleValueType().SimpleTy) {
5394   default: llvm_unreachable("Unhandled FP_TO_INT type in custom expander!");
5395   case MVT::i32:
5396     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIWZ :
5397                         (Subtarget.hasFPCVT() ? PPCISD::FCTIWUZ :
5398                                                    PPCISD::FCTIDZ),
5399                       dl, MVT::f64, Src);
5400     break;
5401   case MVT::i64:
5402     assert((Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT()) &&
5403            "i64 FP_TO_UINT is supported only with FPCVT");
5404     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIDZ :
5405                                                         PPCISD::FCTIDUZ,
5406                       dl, MVT::f64, Src);
5407     break;
5408   }
5409
5410   // Convert the FP value to an int value through memory.
5411   bool i32Stack = Op.getValueType() == MVT::i32 && Subtarget.hasSTFIWX() &&
5412     (Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT());
5413   SDValue FIPtr = DAG.CreateStackTemporary(i32Stack ? MVT::i32 : MVT::f64);
5414   int FI = cast<FrameIndexSDNode>(FIPtr)->getIndex();
5415   MachinePointerInfo MPI = MachinePointerInfo::getFixedStack(FI);
5416
5417   // Emit a store to the stack slot.
5418   SDValue Chain;
5419   if (i32Stack) {
5420     MachineFunction &MF = DAG.getMachineFunction();
5421     MachineMemOperand *MMO =
5422       MF.getMachineMemOperand(MPI, MachineMemOperand::MOStore, 4, 4);
5423     SDValue Ops[] = { DAG.getEntryNode(), Tmp, FIPtr };
5424     Chain = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
5425               DAG.getVTList(MVT::Other), Ops, MVT::i32, MMO);
5426   } else
5427     Chain = DAG.getStore(DAG.getEntryNode(), dl, Tmp, FIPtr,
5428                          MPI, false, false, 0);
5429
5430   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
5431   // add in a bias.
5432   if (Op.getValueType() == MVT::i32 && !i32Stack) {
5433     FIPtr = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr,
5434                         DAG.getConstant(4, FIPtr.getValueType()));
5435     MPI = MachinePointerInfo();
5436   }
5437
5438   return DAG.getLoad(Op.getValueType(), dl, Chain, FIPtr, MPI,
5439                      false, false, false, 0);
5440 }
5441
5442 SDValue PPCTargetLowering::LowerINT_TO_FP(SDValue Op,
5443                                            SelectionDAG &DAG) const {
5444   SDLoc dl(Op);
5445   // Don't handle ppc_fp128 here; let it be lowered to a libcall.
5446   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
5447     return SDValue();
5448
5449   if (Op.getOperand(0).getValueType() == MVT::i1)
5450     return DAG.getNode(ISD::SELECT, dl, Op.getValueType(), Op.getOperand(0),
5451                        DAG.getConstantFP(1.0, Op.getValueType()),
5452                        DAG.getConstantFP(0.0, Op.getValueType()));
5453
5454   assert((Op.getOpcode() == ISD::SINT_TO_FP || Subtarget.hasFPCVT()) &&
5455          "UINT_TO_FP is supported only with FPCVT");
5456
5457   // If we have FCFIDS, then use it when converting to single-precision.
5458   // Otherwise, convert to double-precision and then round.
5459   unsigned FCFOp = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5460                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5461                     PPCISD::FCFIDUS : PPCISD::FCFIDS) :
5462                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5463                     PPCISD::FCFIDU : PPCISD::FCFID);
5464   MVT      FCFTy = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5465                    MVT::f32 : MVT::f64;
5466
5467   if (Op.getOperand(0).getValueType() == MVT::i64) {
5468     SDValue SINT = Op.getOperand(0);
5469     // When converting to single-precision, we actually need to convert
5470     // to double-precision first and then round to single-precision.
5471     // To avoid double-rounding effects during that operation, we have
5472     // to prepare the input operand.  Bits that might be truncated when
5473     // converting to double-precision are replaced by a bit that won't
5474     // be lost at this stage, but is below the single-precision rounding
5475     // position.
5476     //
5477     // However, if -enable-unsafe-fp-math is in effect, accept double
5478     // rounding to avoid the extra overhead.
5479     if (Op.getValueType() == MVT::f32 &&
5480         !Subtarget.hasFPCVT() &&
5481         !DAG.getTarget().Options.UnsafeFPMath) {
5482
5483       // Twiddle input to make sure the low 11 bits are zero.  (If this
5484       // is the case, we are guaranteed the value will fit into the 53 bit
5485       // mantissa of an IEEE double-precision value without rounding.)
5486       // If any of those low 11 bits were not zero originally, make sure
5487       // bit 12 (value 2048) is set instead, so that the final rounding
5488       // to single-precision gets the correct result.
5489       SDValue Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5490                                   SINT, DAG.getConstant(2047, MVT::i64));
5491       Round = DAG.getNode(ISD::ADD, dl, MVT::i64,
5492                           Round, DAG.getConstant(2047, MVT::i64));
5493       Round = DAG.getNode(ISD::OR, dl, MVT::i64, Round, SINT);
5494       Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5495                           Round, DAG.getConstant(-2048, MVT::i64));
5496
5497       // However, we cannot use that value unconditionally: if the magnitude
5498       // of the input value is small, the bit-twiddling we did above might
5499       // end up visibly changing the output.  Fortunately, in that case, we
5500       // don't need to twiddle bits since the original input will convert
5501       // exactly to double-precision floating-point already.  Therefore,
5502       // construct a conditional to use the original value if the top 11
5503       // bits are all sign-bit copies, and use the rounded value computed
5504       // above otherwise.
5505       SDValue Cond = DAG.getNode(ISD::SRA, dl, MVT::i64,
5506                                  SINT, DAG.getConstant(53, MVT::i32));
5507       Cond = DAG.getNode(ISD::ADD, dl, MVT::i64,
5508                          Cond, DAG.getConstant(1, MVT::i64));
5509       Cond = DAG.getSetCC(dl, MVT::i32,
5510                           Cond, DAG.getConstant(1, MVT::i64), ISD::SETUGT);
5511
5512       SINT = DAG.getNode(ISD::SELECT, dl, MVT::i64, Cond, Round, SINT);
5513     }
5514
5515     SDValue Bits = DAG.getNode(ISD::BITCAST, dl, MVT::f64, SINT);
5516     SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Bits);
5517
5518     if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5519       FP = DAG.getNode(ISD::FP_ROUND, dl,
5520                        MVT::f32, FP, DAG.getIntPtrConstant(0));
5521     return FP;
5522   }
5523
5524   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
5525          "Unhandled INT_TO_FP type in custom expander!");
5526   // Since we only generate this in 64-bit mode, we can take advantage of
5527   // 64-bit registers.  In particular, sign extend the input value into the
5528   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
5529   // then lfd it and fcfid it.
5530   MachineFunction &MF = DAG.getMachineFunction();
5531   MachineFrameInfo *FrameInfo = MF.getFrameInfo();
5532   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5533
5534   SDValue Ld;
5535   if (Subtarget.hasLFIWAX() || Subtarget.hasFPCVT()) {
5536     int FrameIdx = FrameInfo->CreateStackObject(4, 4, false);
5537     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5538
5539     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0), FIdx,
5540                                  MachinePointerInfo::getFixedStack(FrameIdx),
5541                                  false, false, 0);
5542
5543     assert(cast<StoreSDNode>(Store)->getMemoryVT() == MVT::i32 &&
5544            "Expected an i32 store");
5545     MachineMemOperand *MMO =
5546       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(FrameIdx),
5547                               MachineMemOperand::MOLoad, 4, 4);
5548     SDValue Ops[] = { Store, FIdx };
5549     Ld = DAG.getMemIntrinsicNode(Op.getOpcode() == ISD::UINT_TO_FP ?
5550                                    PPCISD::LFIWZX : PPCISD::LFIWAX,
5551                                  dl, DAG.getVTList(MVT::f64, MVT::Other),
5552                                  Ops, MVT::i32, MMO);
5553   } else {
5554     assert(Subtarget.isPPC64() &&
5555            "i32->FP without LFIWAX supported only on PPC64");
5556
5557     int FrameIdx = FrameInfo->CreateStackObject(8, 8, false);
5558     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5559
5560     SDValue Ext64 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i64,
5561                                 Op.getOperand(0));
5562
5563     // STD the extended value into the stack slot.
5564     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Ext64, FIdx,
5565                                  MachinePointerInfo::getFixedStack(FrameIdx),
5566                                  false, false, 0);
5567
5568     // Load the value as a double.
5569     Ld = DAG.getLoad(MVT::f64, dl, Store, FIdx,
5570                      MachinePointerInfo::getFixedStack(FrameIdx),
5571                      false, false, false, 0);
5572   }
5573
5574   // FCFID it and return it.
5575   SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Ld);
5576   if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5577     FP = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, FP, DAG.getIntPtrConstant(0));
5578   return FP;
5579 }
5580
5581 SDValue PPCTargetLowering::LowerFLT_ROUNDS_(SDValue Op,
5582                                             SelectionDAG &DAG) const {
5583   SDLoc dl(Op);
5584   /*
5585    The rounding mode is in bits 30:31 of FPSR, and has the following
5586    settings:
5587      00 Round to nearest
5588      01 Round to 0
5589      10 Round to +inf
5590      11 Round to -inf
5591
5592   FLT_ROUNDS, on the other hand, expects the following:
5593     -1 Undefined
5594      0 Round to 0
5595      1 Round to nearest
5596      2 Round to +inf
5597      3 Round to -inf
5598
5599   To perform the conversion, we do:
5600     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
5601   */
5602
5603   MachineFunction &MF = DAG.getMachineFunction();
5604   EVT VT = Op.getValueType();
5605   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5606
5607   // Save FP Control Word to register
5608   EVT NodeTys[] = {
5609     MVT::f64,    // return register
5610     MVT::Glue    // unused in this context
5611   };
5612   SDValue Chain = DAG.getNode(PPCISD::MFFS, dl, NodeTys, None);
5613
5614   // Save FP register to stack slot
5615   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
5616   SDValue StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
5617   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Chain,
5618                                StackSlot, MachinePointerInfo(), false, false,0);
5619
5620   // Load FP Control Word from low 32 bits of stack slot.
5621   SDValue Four = DAG.getConstant(4, PtrVT);
5622   SDValue Addr = DAG.getNode(ISD::ADD, dl, PtrVT, StackSlot, Four);
5623   SDValue CWD = DAG.getLoad(MVT::i32, dl, Store, Addr, MachinePointerInfo(),
5624                             false, false, false, 0);
5625
5626   // Transform as necessary
5627   SDValue CWD1 =
5628     DAG.getNode(ISD::AND, dl, MVT::i32,
5629                 CWD, DAG.getConstant(3, MVT::i32));
5630   SDValue CWD2 =
5631     DAG.getNode(ISD::SRL, dl, MVT::i32,
5632                 DAG.getNode(ISD::AND, dl, MVT::i32,
5633                             DAG.getNode(ISD::XOR, dl, MVT::i32,
5634                                         CWD, DAG.getConstant(3, MVT::i32)),
5635                             DAG.getConstant(3, MVT::i32)),
5636                 DAG.getConstant(1, MVT::i32));
5637
5638   SDValue RetVal =
5639     DAG.getNode(ISD::XOR, dl, MVT::i32, CWD1, CWD2);
5640
5641   return DAG.getNode((VT.getSizeInBits() < 16 ?
5642                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
5643 }
5644
5645 SDValue PPCTargetLowering::LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5646   EVT VT = Op.getValueType();
5647   unsigned BitWidth = VT.getSizeInBits();
5648   SDLoc dl(Op);
5649   assert(Op.getNumOperands() == 3 &&
5650          VT == Op.getOperand(1).getValueType() &&
5651          "Unexpected SHL!");
5652
5653   // Expand into a bunch of logical ops.  Note that these ops
5654   // depend on the PPC behavior for oversized shift amounts.
5655   SDValue Lo = Op.getOperand(0);
5656   SDValue Hi = Op.getOperand(1);
5657   SDValue Amt = Op.getOperand(2);
5658   EVT AmtVT = Amt.getValueType();
5659
5660   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5661                              DAG.getConstant(BitWidth, AmtVT), Amt);
5662   SDValue Tmp2 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Amt);
5663   SDValue Tmp3 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Tmp1);
5664   SDValue Tmp4 = DAG.getNode(ISD::OR , dl, VT, Tmp2, Tmp3);
5665   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5666                              DAG.getConstant(-BitWidth, AmtVT));
5667   SDValue Tmp6 = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Tmp5);
5668   SDValue OutHi = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5669   SDValue OutLo = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Amt);
5670   SDValue OutOps[] = { OutLo, OutHi };
5671   return DAG.getMergeValues(OutOps, dl);
5672 }
5673
5674 SDValue PPCTargetLowering::LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5675   EVT VT = Op.getValueType();
5676   SDLoc dl(Op);
5677   unsigned BitWidth = VT.getSizeInBits();
5678   assert(Op.getNumOperands() == 3 &&
5679          VT == Op.getOperand(1).getValueType() &&
5680          "Unexpected SRL!");
5681
5682   // Expand into a bunch of logical ops.  Note that these ops
5683   // depend on the PPC behavior for oversized shift amounts.
5684   SDValue Lo = Op.getOperand(0);
5685   SDValue Hi = Op.getOperand(1);
5686   SDValue Amt = Op.getOperand(2);
5687   EVT AmtVT = Amt.getValueType();
5688
5689   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5690                              DAG.getConstant(BitWidth, AmtVT), Amt);
5691   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5692   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5693   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5694   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5695                              DAG.getConstant(-BitWidth, AmtVT));
5696   SDValue Tmp6 = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Tmp5);
5697   SDValue OutLo = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5698   SDValue OutHi = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Amt);
5699   SDValue OutOps[] = { OutLo, OutHi };
5700   return DAG.getMergeValues(OutOps, dl);
5701 }
5702
5703 SDValue PPCTargetLowering::LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) const {
5704   SDLoc dl(Op);
5705   EVT VT = Op.getValueType();
5706   unsigned BitWidth = VT.getSizeInBits();
5707   assert(Op.getNumOperands() == 3 &&
5708          VT == Op.getOperand(1).getValueType() &&
5709          "Unexpected SRA!");
5710
5711   // Expand into a bunch of logical ops, followed by a select_cc.
5712   SDValue Lo = Op.getOperand(0);
5713   SDValue Hi = Op.getOperand(1);
5714   SDValue Amt = Op.getOperand(2);
5715   EVT AmtVT = Amt.getValueType();
5716
5717   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5718                              DAG.getConstant(BitWidth, AmtVT), Amt);
5719   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5720   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5721   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5722   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5723                              DAG.getConstant(-BitWidth, AmtVT));
5724   SDValue Tmp6 = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Tmp5);
5725   SDValue OutHi = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Amt);
5726   SDValue OutLo = DAG.getSelectCC(dl, Tmp5, DAG.getConstant(0, AmtVT),
5727                                   Tmp4, Tmp6, ISD::SETLE);
5728   SDValue OutOps[] = { OutLo, OutHi };
5729   return DAG.getMergeValues(OutOps, dl);
5730 }
5731
5732 //===----------------------------------------------------------------------===//
5733 // Vector related lowering.
5734 //
5735
5736 /// BuildSplatI - Build a canonical splati of Val with an element size of
5737 /// SplatSize.  Cast the result to VT.
5738 static SDValue BuildSplatI(int Val, unsigned SplatSize, EVT VT,
5739                              SelectionDAG &DAG, SDLoc dl) {
5740   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
5741
5742   static const EVT VTys[] = { // canonical VT to use for each size.
5743     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
5744   };
5745
5746   EVT ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
5747
5748   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
5749   if (Val == -1)
5750     SplatSize = 1;
5751
5752   EVT CanonicalVT = VTys[SplatSize-1];
5753
5754   // Build a canonical splat for this value.
5755   SDValue Elt = DAG.getConstant(Val, MVT::i32);
5756   SmallVector<SDValue, 8> Ops;
5757   Ops.assign(CanonicalVT.getVectorNumElements(), Elt);
5758   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, dl, CanonicalVT, Ops);
5759   return DAG.getNode(ISD::BITCAST, dl, ReqVT, Res);
5760 }
5761
5762 /// BuildIntrinsicOp - Return a unary operator intrinsic node with the
5763 /// specified intrinsic ID.
5764 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op,
5765                                 SelectionDAG &DAG, SDLoc dl,
5766                                 EVT DestVT = MVT::Other) {
5767   if (DestVT == MVT::Other) DestVT = Op.getValueType();
5768   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5769                      DAG.getConstant(IID, MVT::i32), Op);
5770 }
5771
5772 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
5773 /// specified intrinsic ID.
5774 static SDValue BuildIntrinsicOp(unsigned IID, SDValue LHS, SDValue RHS,
5775                                 SelectionDAG &DAG, SDLoc dl,
5776                                 EVT DestVT = MVT::Other) {
5777   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
5778   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5779                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
5780 }
5781
5782 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
5783 /// specified intrinsic ID.
5784 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op0, SDValue Op1,
5785                                 SDValue Op2, SelectionDAG &DAG,
5786                                 SDLoc dl, EVT DestVT = MVT::Other) {
5787   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
5788   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5789                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
5790 }
5791
5792
5793 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
5794 /// amount.  The result has the specified value type.
5795 static SDValue BuildVSLDOI(SDValue LHS, SDValue RHS, unsigned Amt,
5796                              EVT VT, SelectionDAG &DAG, SDLoc dl) {
5797   // Force LHS/RHS to be the right type.
5798   LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, LHS);
5799   RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, RHS);
5800
5801   int Ops[16];
5802   for (unsigned i = 0; i != 16; ++i)
5803     Ops[i] = i + Amt;
5804   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, LHS, RHS, Ops);
5805   return DAG.getNode(ISD::BITCAST, dl, VT, T);
5806 }
5807
5808 // If this is a case we can't handle, return null and let the default
5809 // expansion code take care of it.  If we CAN select this case, and if it
5810 // selects to a single instruction, return Op.  Otherwise, if we can codegen
5811 // this case more efficiently than a constant pool load, lower it to the
5812 // sequence of ops that should be used.
5813 SDValue PPCTargetLowering::LowerBUILD_VECTOR(SDValue Op,
5814                                              SelectionDAG &DAG) const {
5815   SDLoc dl(Op);
5816   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
5817   assert(BVN && "Expected a BuildVectorSDNode in LowerBUILD_VECTOR");
5818
5819   // Check if this is a splat of a constant value.
5820   APInt APSplatBits, APSplatUndef;
5821   unsigned SplatBitSize;
5822   bool HasAnyUndefs;
5823   if (! BVN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
5824                              HasAnyUndefs, 0, true) || SplatBitSize > 32)
5825     return SDValue();
5826
5827   unsigned SplatBits = APSplatBits.getZExtValue();
5828   unsigned SplatUndef = APSplatUndef.getZExtValue();
5829   unsigned SplatSize = SplatBitSize / 8;
5830
5831   // First, handle single instruction cases.
5832
5833   // All zeros?
5834   if (SplatBits == 0) {
5835     // Canonicalize all zero vectors to be v4i32.
5836     if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
5837       SDValue Z = DAG.getConstant(0, MVT::i32);
5838       Z = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Z, Z, Z, Z);
5839       Op = DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Z);
5840     }
5841     return Op;
5842   }
5843
5844   // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
5845   int32_t SextVal= (int32_t(SplatBits << (32-SplatBitSize)) >>
5846                     (32-SplatBitSize));
5847   if (SextVal >= -16 && SextVal <= 15)
5848     return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG, dl);
5849
5850
5851   // Two instruction sequences.
5852
5853   // If this value is in the range [-32,30] and is even, use:
5854   //     VSPLTI[bhw](val/2) + VSPLTI[bhw](val/2)
5855   // If this value is in the range [17,31] and is odd, use:
5856   //     VSPLTI[bhw](val-16) - VSPLTI[bhw](-16)
5857   // If this value is in the range [-31,-17] and is odd, use:
5858   //     VSPLTI[bhw](val+16) + VSPLTI[bhw](-16)
5859   // Note the last two are three-instruction sequences.
5860   if (SextVal >= -32 && SextVal <= 31) {
5861     // To avoid having these optimizations undone by constant folding,
5862     // we convert to a pseudo that will be expanded later into one of
5863     // the above forms.
5864     SDValue Elt = DAG.getConstant(SextVal, MVT::i32);
5865     EVT VT = (SplatSize == 1 ? MVT::v16i8 :
5866               (SplatSize == 2 ? MVT::v8i16 : MVT::v4i32));
5867     SDValue EltSize = DAG.getConstant(SplatSize, MVT::i32);
5868     SDValue RetVal = DAG.getNode(PPCISD::VADD_SPLAT, dl, VT, Elt, EltSize);
5869     if (VT == Op.getValueType())
5870       return RetVal;
5871     else
5872       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), RetVal);
5873   }
5874
5875   // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is
5876   // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
5877   // for fneg/fabs.
5878   if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
5879     // Make -1 and vspltisw -1:
5880     SDValue OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG, dl);
5881
5882     // Make the VSLW intrinsic, computing 0x8000_0000.
5883     SDValue Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV,
5884                                    OnesV, DAG, dl);
5885
5886     // xor by OnesV to invert it.
5887     Res = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Res, OnesV);
5888     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5889   }
5890
5891   // The remaining cases assume either big endian element order or
5892   // a splat-size that equates to the element size of the vector
5893   // to be built.  An example that doesn't work for little endian is
5894   // {0, -1, 0, -1, 0, -1, 0, -1} which has a splat size of 32 bits
5895   // and a vector element size of 16 bits.  The code below will
5896   // produce the vector in big endian element order, which for little
5897   // endian is {-1, 0, -1, 0, -1, 0, -1, 0}.
5898
5899   // For now, just avoid these optimizations in that case.
5900   // FIXME: Develop correct optimizations for LE with mismatched
5901   // splat and element sizes.
5902
5903   if (Subtarget.isLittleEndian() &&
5904       SplatSize != Op.getValueType().getVectorElementType().getSizeInBits())
5905     return SDValue();
5906
5907   // Check to see if this is a wide variety of vsplti*, binop self cases.
5908   static const signed char SplatCsts[] = {
5909     -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
5910     -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
5911   };
5912
5913   for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
5914     // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
5915     // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
5916     int i = SplatCsts[idx];
5917
5918     // Figure out what shift amount will be used by altivec if shifted by i in
5919     // this splat size.
5920     unsigned TypeShiftAmt = i & (SplatBitSize-1);
5921
5922     // vsplti + shl self.
5923     if (SextVal == (int)((unsigned)i << TypeShiftAmt)) {
5924       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5925       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5926         Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
5927         Intrinsic::ppc_altivec_vslw
5928       };
5929       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5930       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5931     }
5932
5933     // vsplti + srl self.
5934     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5935       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5936       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5937         Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
5938         Intrinsic::ppc_altivec_vsrw
5939       };
5940       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5941       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5942     }
5943
5944     // vsplti + sra self.
5945     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5946       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5947       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5948         Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
5949         Intrinsic::ppc_altivec_vsraw
5950       };
5951       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5952       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5953     }
5954
5955     // vsplti + rol self.
5956     if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
5957                          ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
5958       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5959       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5960         Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
5961         Intrinsic::ppc_altivec_vrlw
5962       };
5963       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5964       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5965     }
5966
5967     // t = vsplti c, result = vsldoi t, t, 1
5968     if (SextVal == (int)(((unsigned)i << 8) | (i < 0 ? 0xFF : 0))) {
5969       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5970       return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG, dl);
5971     }
5972     // t = vsplti c, result = vsldoi t, t, 2
5973     if (SextVal == (int)(((unsigned)i << 16) | (i < 0 ? 0xFFFF : 0))) {
5974       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5975       return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG, dl);
5976     }
5977     // t = vsplti c, result = vsldoi t, t, 3
5978     if (SextVal == (int)(((unsigned)i << 24) | (i < 0 ? 0xFFFFFF : 0))) {
5979       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5980       return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG, dl);
5981     }
5982   }
5983
5984   return SDValue();
5985 }
5986
5987 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
5988 /// the specified operations to build the shuffle.
5989 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
5990                                       SDValue RHS, SelectionDAG &DAG,
5991                                       SDLoc dl) {
5992   unsigned OpNum = (PFEntry >> 26) & 0x0F;
5993   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
5994   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
5995
5996   enum {
5997     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
5998     OP_VMRGHW,
5999     OP_VMRGLW,
6000     OP_VSPLTISW0,
6001     OP_VSPLTISW1,
6002     OP_VSPLTISW2,
6003     OP_VSPLTISW3,
6004     OP_VSLDOI4,
6005     OP_VSLDOI8,
6006     OP_VSLDOI12
6007   };
6008
6009   if (OpNum == OP_COPY) {
6010     if (LHSID == (1*9+2)*9+3) return LHS;
6011     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
6012     return RHS;
6013   }
6014
6015   SDValue OpLHS, OpRHS;
6016   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
6017   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
6018
6019   int ShufIdxs[16];
6020   switch (OpNum) {
6021   default: llvm_unreachable("Unknown i32 permute!");
6022   case OP_VMRGHW:
6023     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
6024     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
6025     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
6026     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
6027     break;
6028   case OP_VMRGLW:
6029     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
6030     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
6031     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
6032     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
6033     break;
6034   case OP_VSPLTISW0:
6035     for (unsigned i = 0; i != 16; ++i)
6036       ShufIdxs[i] = (i&3)+0;
6037     break;
6038   case OP_VSPLTISW1:
6039     for (unsigned i = 0; i != 16; ++i)
6040       ShufIdxs[i] = (i&3)+4;
6041     break;
6042   case OP_VSPLTISW2:
6043     for (unsigned i = 0; i != 16; ++i)
6044       ShufIdxs[i] = (i&3)+8;
6045     break;
6046   case OP_VSPLTISW3:
6047     for (unsigned i = 0; i != 16; ++i)
6048       ShufIdxs[i] = (i&3)+12;
6049     break;
6050   case OP_VSLDOI4:
6051     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG, dl);
6052   case OP_VSLDOI8:
6053     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG, dl);
6054   case OP_VSLDOI12:
6055     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG, dl);
6056   }
6057   EVT VT = OpLHS.getValueType();
6058   OpLHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLHS);
6059   OpRHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpRHS);
6060   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, OpLHS, OpRHS, ShufIdxs);
6061   return DAG.getNode(ISD::BITCAST, dl, VT, T);
6062 }
6063
6064 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
6065 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
6066 /// return the code it can be lowered into.  Worst case, it can always be
6067 /// lowered into a vperm.
6068 SDValue PPCTargetLowering::LowerVECTOR_SHUFFLE(SDValue Op,
6069                                                SelectionDAG &DAG) const {
6070   SDLoc dl(Op);
6071   SDValue V1 = Op.getOperand(0);
6072   SDValue V2 = Op.getOperand(1);
6073   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6074   EVT VT = Op.getValueType();
6075   bool isLittleEndian = Subtarget.isLittleEndian();
6076
6077   // Cases that are handled by instructions that take permute immediates
6078   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
6079   // selected by the instruction selector.
6080   if (V2.getOpcode() == ISD::UNDEF) {
6081     if (PPC::isSplatShuffleMask(SVOp, 1) ||
6082         PPC::isSplatShuffleMask(SVOp, 2) ||
6083         PPC::isSplatShuffleMask(SVOp, 4) ||
6084         PPC::isVPKUWUMShuffleMask(SVOp, 1, DAG) ||
6085         PPC::isVPKUHUMShuffleMask(SVOp, 1, DAG) ||
6086         PPC::isVSLDOIShuffleMask(SVOp, 1, DAG) != -1 ||
6087         PPC::isVMRGLShuffleMask(SVOp, 1, 1, DAG) ||
6088         PPC::isVMRGLShuffleMask(SVOp, 2, 1, DAG) ||
6089         PPC::isVMRGLShuffleMask(SVOp, 4, 1, DAG) ||
6090         PPC::isVMRGHShuffleMask(SVOp, 1, 1, DAG) ||
6091         PPC::isVMRGHShuffleMask(SVOp, 2, 1, DAG) ||
6092         PPC::isVMRGHShuffleMask(SVOp, 4, 1, DAG)) {
6093       return Op;
6094     }
6095   }
6096
6097   // Altivec has a variety of "shuffle immediates" that take two vector inputs
6098   // and produce a fixed permutation.  If any of these match, do not lower to
6099   // VPERM.
6100   unsigned int ShuffleKind = isLittleEndian ? 2 : 0;
6101   if (PPC::isVPKUWUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6102       PPC::isVPKUHUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6103       PPC::isVSLDOIShuffleMask(SVOp, ShuffleKind, DAG) != -1 ||
6104       PPC::isVMRGLShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6105       PPC::isVMRGLShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6106       PPC::isVMRGLShuffleMask(SVOp, 4, ShuffleKind, DAG) ||
6107       PPC::isVMRGHShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6108       PPC::isVMRGHShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6109       PPC::isVMRGHShuffleMask(SVOp, 4, ShuffleKind, DAG))
6110     return Op;
6111
6112   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
6113   // perfect shuffle table to emit an optimal matching sequence.
6114   ArrayRef<int> PermMask = SVOp->getMask();
6115
6116   unsigned PFIndexes[4];
6117   bool isFourElementShuffle = true;
6118   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
6119     unsigned EltNo = 8;   // Start out undef.
6120     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
6121       if (PermMask[i*4+j] < 0)
6122         continue;   // Undef, ignore it.
6123
6124       unsigned ByteSource = PermMask[i*4+j];
6125       if ((ByteSource & 3) != j) {
6126         isFourElementShuffle = false;
6127         break;
6128       }
6129
6130       if (EltNo == 8) {
6131         EltNo = ByteSource/4;
6132       } else if (EltNo != ByteSource/4) {
6133         isFourElementShuffle = false;
6134         break;
6135       }
6136     }
6137     PFIndexes[i] = EltNo;
6138   }
6139
6140   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the
6141   // perfect shuffle vector to determine if it is cost effective to do this as
6142   // discrete instructions, or whether we should use a vperm.
6143   // For now, we skip this for little endian until such time as we have a
6144   // little-endian perfect shuffle table.
6145   if (isFourElementShuffle && !isLittleEndian) {
6146     // Compute the index in the perfect shuffle table.
6147     unsigned PFTableIndex =
6148       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
6149
6150     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
6151     unsigned Cost  = (PFEntry >> 30);
6152
6153     // Determining when to avoid vperm is tricky.  Many things affect the cost
6154     // of vperm, particularly how many times the perm mask needs to be computed.
6155     // For example, if the perm mask can be hoisted out of a loop or is already
6156     // used (perhaps because there are multiple permutes with the same shuffle
6157     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
6158     // the loop requires an extra register.
6159     //
6160     // As a compromise, we only emit discrete instructions if the shuffle can be
6161     // generated in 3 or fewer operations.  When we have loop information
6162     // available, if this block is within a loop, we should avoid using vperm
6163     // for 3-operation perms and use a constant pool load instead.
6164     if (Cost < 3)
6165       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
6166   }
6167
6168   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
6169   // vector that will get spilled to the constant pool.
6170   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
6171
6172   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
6173   // that it is in input element units, not in bytes.  Convert now.
6174
6175   // For little endian, the order of the input vectors is reversed, and
6176   // the permutation mask is complemented with respect to 31.  This is
6177   // necessary to produce proper semantics with the big-endian-biased vperm
6178   // instruction.
6179   EVT EltVT = V1.getValueType().getVectorElementType();
6180   unsigned BytesPerElement = EltVT.getSizeInBits()/8;
6181
6182   SmallVector<SDValue, 16> ResultMask;
6183   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
6184     unsigned SrcElt = PermMask[i] < 0 ? 0 : PermMask[i];
6185
6186     for (unsigned j = 0; j != BytesPerElement; ++j)
6187       if (isLittleEndian)
6188         ResultMask.push_back(DAG.getConstant(31 - (SrcElt*BytesPerElement+j),
6189                                              MVT::i32));
6190       else
6191         ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
6192                                              MVT::i32));
6193   }
6194
6195   SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i8,
6196                                   ResultMask);
6197   if (isLittleEndian)
6198     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6199                        V2, V1, VPermMask);
6200   else
6201     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6202                        V1, V2, VPermMask);
6203 }
6204
6205 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
6206 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
6207 /// information about the intrinsic.
6208 static bool getAltivecCompareInfo(SDValue Intrin, int &CompareOpc,
6209                                   bool &isDot) {
6210   unsigned IntrinsicID =
6211     cast<ConstantSDNode>(Intrin.getOperand(0))->getZExtValue();
6212   CompareOpc = -1;
6213   isDot = false;
6214   switch (IntrinsicID) {
6215   default: return false;
6216     // Comparison predicates.
6217   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
6218   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
6219   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
6220   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
6221   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
6222   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
6223   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
6224   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
6225   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
6226   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
6227   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
6228   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
6229   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
6230
6231     // Normal Comparisons.
6232   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
6233   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
6234   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
6235   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
6236   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
6237   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
6238   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
6239   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
6240   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
6241   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
6242   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
6243   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
6244   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
6245   }
6246   return true;
6247 }
6248
6249 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
6250 /// lower, do it, otherwise return null.
6251 SDValue PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op,
6252                                                    SelectionDAG &DAG) const {
6253   // If this is a lowered altivec predicate compare, CompareOpc is set to the
6254   // opcode number of the comparison.
6255   SDLoc dl(Op);
6256   int CompareOpc;
6257   bool isDot;
6258   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
6259     return SDValue();    // Don't custom lower most intrinsics.
6260
6261   // If this is a non-dot comparison, make the VCMP node and we are done.
6262   if (!isDot) {
6263     SDValue Tmp = DAG.getNode(PPCISD::VCMP, dl, Op.getOperand(2).getValueType(),
6264                               Op.getOperand(1), Op.getOperand(2),
6265                               DAG.getConstant(CompareOpc, MVT::i32));
6266     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Tmp);
6267   }
6268
6269   // Create the PPCISD altivec 'dot' comparison node.
6270   SDValue Ops[] = {
6271     Op.getOperand(2),  // LHS
6272     Op.getOperand(3),  // RHS
6273     DAG.getConstant(CompareOpc, MVT::i32)
6274   };
6275   EVT VTs[] = { Op.getOperand(2).getValueType(), MVT::Glue };
6276   SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
6277
6278   // Now that we have the comparison, emit a copy from the CR to a GPR.
6279   // This is flagged to the above dot comparison.
6280   SDValue Flags = DAG.getNode(PPCISD::MFOCRF, dl, MVT::i32,
6281                                 DAG.getRegister(PPC::CR6, MVT::i32),
6282                                 CompNode.getValue(1));
6283
6284   // Unpack the result based on how the target uses it.
6285   unsigned BitNo;   // Bit # of CR6.
6286   bool InvertBit;   // Invert result?
6287   switch (cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue()) {
6288   default:  // Can't happen, don't crash on invalid number though.
6289   case 0:   // Return the value of the EQ bit of CR6.
6290     BitNo = 0; InvertBit = false;
6291     break;
6292   case 1:   // Return the inverted value of the EQ bit of CR6.
6293     BitNo = 0; InvertBit = true;
6294     break;
6295   case 2:   // Return the value of the LT bit of CR6.
6296     BitNo = 2; InvertBit = false;
6297     break;
6298   case 3:   // Return the inverted value of the LT bit of CR6.
6299     BitNo = 2; InvertBit = true;
6300     break;
6301   }
6302
6303   // Shift the bit into the low position.
6304   Flags = DAG.getNode(ISD::SRL, dl, MVT::i32, Flags,
6305                       DAG.getConstant(8-(3-BitNo), MVT::i32));
6306   // Isolate the bit.
6307   Flags = DAG.getNode(ISD::AND, dl, MVT::i32, Flags,
6308                       DAG.getConstant(1, MVT::i32));
6309
6310   // If we are supposed to, toggle the bit.
6311   if (InvertBit)
6312     Flags = DAG.getNode(ISD::XOR, dl, MVT::i32, Flags,
6313                         DAG.getConstant(1, MVT::i32));
6314   return Flags;
6315 }
6316
6317 SDValue PPCTargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
6318                                                   SelectionDAG &DAG) const {
6319   SDLoc dl(Op);
6320   // For v2i64 (VSX), we can pattern patch the v2i32 case (using fp <-> int
6321   // instructions), but for smaller types, we need to first extend up to v2i32
6322   // before doing going farther.
6323   if (Op.getValueType() == MVT::v2i64) {
6324     EVT ExtVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
6325     if (ExtVT != MVT::v2i32) {
6326       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0));
6327       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32, Op,
6328                        DAG.getValueType(EVT::getVectorVT(*DAG.getContext(),
6329                                         ExtVT.getVectorElementType(), 4)));
6330       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Op);
6331       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v2i64, Op,
6332                        DAG.getValueType(MVT::v2i32));
6333     }
6334
6335     return Op;
6336   }
6337
6338   return SDValue();
6339 }
6340
6341 SDValue PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op,
6342                                                    SelectionDAG &DAG) const {
6343   SDLoc dl(Op);
6344   // Create a stack slot that is 16-byte aligned.
6345   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
6346   int FrameIdx = FrameInfo->CreateStackObject(16, 16, false);
6347   EVT PtrVT = getPointerTy();
6348   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
6349
6350   // Store the input value into Value#0 of the stack slot.
6351   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl,
6352                                Op.getOperand(0), FIdx, MachinePointerInfo(),
6353                                false, false, 0);
6354   // Load it out.
6355   return DAG.getLoad(Op.getValueType(), dl, Store, FIdx, MachinePointerInfo(),
6356                      false, false, false, 0);
6357 }
6358
6359 SDValue PPCTargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
6360   SDLoc dl(Op);
6361   if (Op.getValueType() == MVT::v4i32) {
6362     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6363
6364     SDValue Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG, dl);
6365     SDValue Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG, dl);//+16 as shift amt.
6366
6367     SDValue RHSSwap =   // = vrlw RHS, 16
6368       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG, dl);
6369
6370     // Shrinkify inputs to v8i16.
6371     LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, LHS);
6372     RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHS);
6373     RHSSwap = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHSSwap);
6374
6375     // Low parts multiplied together, generating 32-bit results (we ignore the
6376     // top parts).
6377     SDValue LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
6378                                         LHS, RHS, DAG, dl, MVT::v4i32);
6379
6380     SDValue HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
6381                                       LHS, RHSSwap, Zero, DAG, dl, MVT::v4i32);
6382     // Shift the high parts up 16 bits.
6383     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd,
6384                               Neg16, DAG, dl);
6385     return DAG.getNode(ISD::ADD, dl, MVT::v4i32, LoProd, HiProd);
6386   } else if (Op.getValueType() == MVT::v8i16) {
6387     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6388
6389     SDValue Zero = BuildSplatI(0, 1, MVT::v8i16, DAG, dl);
6390
6391     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
6392                             LHS, RHS, Zero, DAG, dl);
6393   } else if (Op.getValueType() == MVT::v16i8) {
6394     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6395     bool isLittleEndian = Subtarget.isLittleEndian();
6396
6397     // Multiply the even 8-bit parts, producing 16-bit sums.
6398     SDValue EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
6399                                            LHS, RHS, DAG, dl, MVT::v8i16);
6400     EvenParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, EvenParts);
6401
6402     // Multiply the odd 8-bit parts, producing 16-bit sums.
6403     SDValue OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
6404                                           LHS, RHS, DAG, dl, MVT::v8i16);
6405     OddParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OddParts);
6406
6407     // Merge the results together.  Because vmuleub and vmuloub are
6408     // instructions with a big-endian bias, we must reverse the
6409     // element numbering and reverse the meaning of "odd" and "even"
6410     // when generating little endian code.
6411     int Ops[16];
6412     for (unsigned i = 0; i != 8; ++i) {
6413       if (isLittleEndian) {
6414         Ops[i*2  ] = 2*i;
6415         Ops[i*2+1] = 2*i+16;
6416       } else {
6417         Ops[i*2  ] = 2*i+1;
6418         Ops[i*2+1] = 2*i+1+16;
6419       }
6420     }
6421     if (isLittleEndian)
6422       return DAG.getVectorShuffle(MVT::v16i8, dl, OddParts, EvenParts, Ops);
6423     else
6424       return DAG.getVectorShuffle(MVT::v16i8, dl, EvenParts, OddParts, Ops);
6425   } else {
6426     llvm_unreachable("Unknown mul to lower!");
6427   }
6428 }
6429
6430 /// LowerOperation - Provide custom lowering hooks for some operations.
6431 ///
6432 SDValue PPCTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6433   switch (Op.getOpcode()) {
6434   default: llvm_unreachable("Wasn't expecting to be able to lower this!");
6435   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6436   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
6437   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6438   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6439   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6440   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6441   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
6442   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
6443   case ISD::VASTART:
6444     return LowerVASTART(Op, DAG, Subtarget);
6445
6446   case ISD::VAARG:
6447     return LowerVAARG(Op, DAG, Subtarget);
6448
6449   case ISD::VACOPY:
6450     return LowerVACOPY(Op, DAG, Subtarget);
6451
6452   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, Subtarget);
6453   case ISD::DYNAMIC_STACKALLOC:
6454     return LowerDYNAMIC_STACKALLOC(Op, DAG, Subtarget);
6455
6456   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
6457   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
6458
6459   case ISD::LOAD:               return LowerLOAD(Op, DAG);
6460   case ISD::STORE:              return LowerSTORE(Op, DAG);
6461   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
6462   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
6463   case ISD::FP_TO_UINT:
6464   case ISD::FP_TO_SINT:         return LowerFP_TO_INT(Op, DAG,
6465                                                        SDLoc(Op));
6466   case ISD::UINT_TO_FP:
6467   case ISD::SINT_TO_FP:         return LowerINT_TO_FP(Op, DAG);
6468   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6469
6470   // Lower 64-bit shifts.
6471   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
6472   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
6473   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
6474
6475   // Vector-related lowering.
6476   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6477   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6478   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6479   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6480   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op, DAG);
6481   case ISD::MUL:                return LowerMUL(Op, DAG);
6482
6483   // For counter-based loop handling.
6484   case ISD::INTRINSIC_W_CHAIN:  return SDValue();
6485
6486   // Frame & Return address.
6487   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6488   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6489   }
6490 }
6491
6492 void PPCTargetLowering::ReplaceNodeResults(SDNode *N,
6493                                            SmallVectorImpl<SDValue>&Results,
6494                                            SelectionDAG &DAG) const {
6495   const TargetMachine &TM = getTargetMachine();
6496   SDLoc dl(N);
6497   switch (N->getOpcode()) {
6498   default:
6499     llvm_unreachable("Do not know how to custom type legalize this operation!");
6500   case ISD::READCYCLECOUNTER: {
6501     SDVTList VTs = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
6502     SDValue RTB = DAG.getNode(PPCISD::READ_TIME_BASE, dl, VTs, N->getOperand(0));
6503
6504     Results.push_back(RTB);
6505     Results.push_back(RTB.getValue(1));
6506     Results.push_back(RTB.getValue(2));
6507     break;
6508   }
6509   case ISD::INTRINSIC_W_CHAIN: {
6510     if (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue() !=
6511         Intrinsic::ppc_is_decremented_ctr_nonzero)
6512       break;
6513
6514     assert(N->getValueType(0) == MVT::i1 &&
6515            "Unexpected result type for CTR decrement intrinsic");
6516     EVT SVT = getSetCCResultType(*DAG.getContext(), N->getValueType(0));
6517     SDVTList VTs = DAG.getVTList(SVT, MVT::Other);
6518     SDValue NewInt = DAG.getNode(N->getOpcode(), dl, VTs, N->getOperand(0),
6519                                  N->getOperand(1)); 
6520
6521     Results.push_back(NewInt);
6522     Results.push_back(NewInt.getValue(1));
6523     break;
6524   }
6525   case ISD::VAARG: {
6526     if (!TM.getSubtarget<PPCSubtarget>().isSVR4ABI()
6527         || TM.getSubtarget<PPCSubtarget>().isPPC64())
6528       return;
6529
6530     EVT VT = N->getValueType(0);
6531
6532     if (VT == MVT::i64) {
6533       SDValue NewNode = LowerVAARG(SDValue(N, 1), DAG, Subtarget);
6534
6535       Results.push_back(NewNode);
6536       Results.push_back(NewNode.getValue(1));
6537     }
6538     return;
6539   }
6540   case ISD::FP_ROUND_INREG: {
6541     assert(N->getValueType(0) == MVT::ppcf128);
6542     assert(N->getOperand(0).getValueType() == MVT::ppcf128);
6543     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6544                              MVT::f64, N->getOperand(0),
6545                              DAG.getIntPtrConstant(0));
6546     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6547                              MVT::f64, N->getOperand(0),
6548                              DAG.getIntPtrConstant(1));
6549
6550     // Add the two halves of the long double in round-to-zero mode.
6551     SDValue FPreg = DAG.getNode(PPCISD::FADDRTZ, dl, MVT::f64, Lo, Hi);
6552
6553     // We know the low half is about to be thrown away, so just use something
6554     // convenient.
6555     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::ppcf128,
6556                                 FPreg, FPreg));
6557     return;
6558   }
6559   case ISD::FP_TO_SINT:
6560     // LowerFP_TO_INT() can only handle f32 and f64.
6561     if (N->getOperand(0).getValueType() == MVT::ppcf128)
6562       return;
6563     Results.push_back(LowerFP_TO_INT(SDValue(N, 0), DAG, dl));
6564     return;
6565   }
6566 }
6567
6568
6569 //===----------------------------------------------------------------------===//
6570 //  Other Lowering Code
6571 //===----------------------------------------------------------------------===//
6572
6573 static Instruction* callIntrinsic(IRBuilder<> &Builder, Intrinsic::ID Id) {
6574   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
6575   Function *Func = Intrinsic::getDeclaration(M, Id);
6576   return Builder.CreateCall(Func);
6577 }
6578
6579 // The mappings for emitLeading/TrailingFence is taken from
6580 // http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html
6581 Instruction* PPCTargetLowering::emitLeadingFence(IRBuilder<> &Builder,
6582                                          AtomicOrdering Ord, bool IsStore,
6583                                          bool IsLoad) const {
6584   if (Ord == SequentiallyConsistent)
6585     return callIntrinsic(Builder, Intrinsic::ppc_sync);
6586   else if (isAtLeastRelease(Ord))
6587     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6588   else
6589     return nullptr;
6590 }
6591
6592 Instruction* PPCTargetLowering::emitTrailingFence(IRBuilder<> &Builder,
6593                                           AtomicOrdering Ord, bool IsStore,
6594                                           bool IsLoad) const {
6595   if (IsLoad && isAtLeastAcquire(Ord))
6596     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6597   // FIXME: this is too conservative, a dependent branch + isync is enough.
6598   // See http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html and
6599   // http://www.rdrop.com/users/paulmck/scalability/paper/N2745r.2011.03.04a.html
6600   // and http://www.cl.cam.ac.uk/~pes20/cppppc/ for justification.
6601   else
6602     return nullptr;
6603 }
6604
6605 MachineBasicBlock *
6606 PPCTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
6607                                     bool is64bit, unsigned BinOpcode) const {
6608   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6609   const TargetInstrInfo *TII =
6610       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6611
6612   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6613   MachineFunction *F = BB->getParent();
6614   MachineFunction::iterator It = BB;
6615   ++It;
6616
6617   unsigned dest = MI->getOperand(0).getReg();
6618   unsigned ptrA = MI->getOperand(1).getReg();
6619   unsigned ptrB = MI->getOperand(2).getReg();
6620   unsigned incr = MI->getOperand(3).getReg();
6621   DebugLoc dl = MI->getDebugLoc();
6622
6623   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6624   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6625   F->insert(It, loopMBB);
6626   F->insert(It, exitMBB);
6627   exitMBB->splice(exitMBB->begin(), BB,
6628                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6629   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6630
6631   MachineRegisterInfo &RegInfo = F->getRegInfo();
6632   unsigned TmpReg = (!BinOpcode) ? incr :
6633     RegInfo.createVirtualRegister( is64bit ? &PPC::G8RCRegClass
6634                                            : &PPC::GPRCRegClass);
6635
6636   //  thisMBB:
6637   //   ...
6638   //   fallthrough --> loopMBB
6639   BB->addSuccessor(loopMBB);
6640
6641   //  loopMBB:
6642   //   l[wd]arx dest, ptr
6643   //   add r0, dest, incr
6644   //   st[wd]cx. r0, ptr
6645   //   bne- loopMBB
6646   //   fallthrough --> exitMBB
6647   BB = loopMBB;
6648   BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
6649     .addReg(ptrA).addReg(ptrB);
6650   if (BinOpcode)
6651     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg).addReg(incr).addReg(dest);
6652   BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
6653     .addReg(TmpReg).addReg(ptrA).addReg(ptrB);
6654   BuildMI(BB, dl, TII->get(PPC::BCC))
6655     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6656   BB->addSuccessor(loopMBB);
6657   BB->addSuccessor(exitMBB);
6658
6659   //  exitMBB:
6660   //   ...
6661   BB = exitMBB;
6662   return BB;
6663 }
6664
6665 MachineBasicBlock *
6666 PPCTargetLowering::EmitPartwordAtomicBinary(MachineInstr *MI,
6667                                             MachineBasicBlock *BB,
6668                                             bool is8bit,    // operation
6669                                             unsigned BinOpcode) const {
6670   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6671   const TargetInstrInfo *TII =
6672       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6673   // In 64 bit mode we have to use 64 bits for addresses, even though the
6674   // lwarx/stwcx are 32 bits.  With the 32-bit atomics we can use address
6675   // registers without caring whether they're 32 or 64, but here we're
6676   // doing actual arithmetic on the addresses.
6677   bool is64bit = Subtarget.isPPC64();
6678   unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
6679
6680   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6681   MachineFunction *F = BB->getParent();
6682   MachineFunction::iterator It = BB;
6683   ++It;
6684
6685   unsigned dest = MI->getOperand(0).getReg();
6686   unsigned ptrA = MI->getOperand(1).getReg();
6687   unsigned ptrB = MI->getOperand(2).getReg();
6688   unsigned incr = MI->getOperand(3).getReg();
6689   DebugLoc dl = MI->getDebugLoc();
6690
6691   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6692   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6693   F->insert(It, loopMBB);
6694   F->insert(It, exitMBB);
6695   exitMBB->splice(exitMBB->begin(), BB,
6696                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6697   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6698
6699   MachineRegisterInfo &RegInfo = F->getRegInfo();
6700   const TargetRegisterClass *RC = is64bit ? &PPC::G8RCRegClass
6701                                           : &PPC::GPRCRegClass;
6702   unsigned PtrReg = RegInfo.createVirtualRegister(RC);
6703   unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
6704   unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
6705   unsigned Incr2Reg = RegInfo.createVirtualRegister(RC);
6706   unsigned MaskReg = RegInfo.createVirtualRegister(RC);
6707   unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
6708   unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
6709   unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
6710   unsigned Tmp3Reg = RegInfo.createVirtualRegister(RC);
6711   unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
6712   unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
6713   unsigned Ptr1Reg;
6714   unsigned TmpReg = (!BinOpcode) ? Incr2Reg : RegInfo.createVirtualRegister(RC);
6715
6716   //  thisMBB:
6717   //   ...
6718   //   fallthrough --> loopMBB
6719   BB->addSuccessor(loopMBB);
6720
6721   // The 4-byte load must be aligned, while a char or short may be
6722   // anywhere in the word.  Hence all this nasty bookkeeping code.
6723   //   add ptr1, ptrA, ptrB [copy if ptrA==0]
6724   //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
6725   //   xori shift, shift1, 24 [16]
6726   //   rlwinm ptr, ptr1, 0, 0, 29
6727   //   slw incr2, incr, shift
6728   //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
6729   //   slw mask, mask2, shift
6730   //  loopMBB:
6731   //   lwarx tmpDest, ptr
6732   //   add tmp, tmpDest, incr2
6733   //   andc tmp2, tmpDest, mask
6734   //   and tmp3, tmp, mask
6735   //   or tmp4, tmp3, tmp2
6736   //   stwcx. tmp4, ptr
6737   //   bne- loopMBB
6738   //   fallthrough --> exitMBB
6739   //   srw dest, tmpDest, shift
6740   if (ptrA != ZeroReg) {
6741     Ptr1Reg = RegInfo.createVirtualRegister(RC);
6742     BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
6743       .addReg(ptrA).addReg(ptrB);
6744   } else {
6745     Ptr1Reg = ptrB;
6746   }
6747   BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
6748       .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
6749   BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
6750       .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
6751   if (is64bit)
6752     BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
6753       .addReg(Ptr1Reg).addImm(0).addImm(61);
6754   else
6755     BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
6756       .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
6757   BuildMI(BB, dl, TII->get(PPC::SLW), Incr2Reg)
6758       .addReg(incr).addReg(ShiftReg);
6759   if (is8bit)
6760     BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
6761   else {
6762     BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
6763     BuildMI(BB, dl, TII->get(PPC::ORI),Mask2Reg).addReg(Mask3Reg).addImm(65535);
6764   }
6765   BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
6766       .addReg(Mask2Reg).addReg(ShiftReg);
6767
6768   BB = loopMBB;
6769   BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
6770     .addReg(ZeroReg).addReg(PtrReg);
6771   if (BinOpcode)
6772     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg)
6773       .addReg(Incr2Reg).addReg(TmpDestReg);
6774   BuildMI(BB, dl, TII->get(is64bit ? PPC::ANDC8 : PPC::ANDC), Tmp2Reg)
6775     .addReg(TmpDestReg).addReg(MaskReg);
6776   BuildMI(BB, dl, TII->get(is64bit ? PPC::AND8 : PPC::AND), Tmp3Reg)
6777     .addReg(TmpReg).addReg(MaskReg);
6778   BuildMI(BB, dl, TII->get(is64bit ? PPC::OR8 : PPC::OR), Tmp4Reg)
6779     .addReg(Tmp3Reg).addReg(Tmp2Reg);
6780   BuildMI(BB, dl, TII->get(PPC::STWCX))
6781     .addReg(Tmp4Reg).addReg(ZeroReg).addReg(PtrReg);
6782   BuildMI(BB, dl, TII->get(PPC::BCC))
6783     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6784   BB->addSuccessor(loopMBB);
6785   BB->addSuccessor(exitMBB);
6786
6787   //  exitMBB:
6788   //   ...
6789   BB = exitMBB;
6790   BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW), dest).addReg(TmpDestReg)
6791     .addReg(ShiftReg);
6792   return BB;
6793 }
6794
6795 llvm::MachineBasicBlock*
6796 PPCTargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
6797                                     MachineBasicBlock *MBB) const {
6798   DebugLoc DL = MI->getDebugLoc();
6799   const TargetInstrInfo *TII =
6800       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6801
6802   MachineFunction *MF = MBB->getParent();
6803   MachineRegisterInfo &MRI = MF->getRegInfo();
6804
6805   const BasicBlock *BB = MBB->getBasicBlock();
6806   MachineFunction::iterator I = MBB;
6807   ++I;
6808
6809   // Memory Reference
6810   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6811   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6812
6813   unsigned DstReg = MI->getOperand(0).getReg();
6814   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
6815   assert(RC->hasType(MVT::i32) && "Invalid destination!");
6816   unsigned mainDstReg = MRI.createVirtualRegister(RC);
6817   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
6818
6819   MVT PVT = getPointerTy();
6820   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6821          "Invalid Pointer Size!");
6822   // For v = setjmp(buf), we generate
6823   //
6824   // thisMBB:
6825   //  SjLjSetup mainMBB
6826   //  bl mainMBB
6827   //  v_restore = 1
6828   //  b sinkMBB
6829   //
6830   // mainMBB:
6831   //  buf[LabelOffset] = LR
6832   //  v_main = 0
6833   //
6834   // sinkMBB:
6835   //  v = phi(main, restore)
6836   //
6837
6838   MachineBasicBlock *thisMBB = MBB;
6839   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
6840   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
6841   MF->insert(I, mainMBB);
6842   MF->insert(I, sinkMBB);
6843
6844   MachineInstrBuilder MIB;
6845
6846   // Transfer the remainder of BB and its successor edges to sinkMBB.
6847   sinkMBB->splice(sinkMBB->begin(), MBB,
6848                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
6849   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
6850
6851   // Note that the structure of the jmp_buf used here is not compatible
6852   // with that used by libc, and is not designed to be. Specifically, it
6853   // stores only those 'reserved' registers that LLVM does not otherwise
6854   // understand how to spill. Also, by convention, by the time this
6855   // intrinsic is called, Clang has already stored the frame address in the
6856   // first slot of the buffer and stack address in the third. Following the
6857   // X86 target code, we'll store the jump address in the second slot. We also
6858   // need to save the TOC pointer (R2) to handle jumps between shared
6859   // libraries, and that will be stored in the fourth slot. The thread
6860   // identifier (R13) is not affected.
6861
6862   // thisMBB:
6863   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6864   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6865   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6866
6867   // Prepare IP either in reg.
6868   const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
6869   unsigned LabelReg = MRI.createVirtualRegister(PtrRC);
6870   unsigned BufReg = MI->getOperand(1).getReg();
6871
6872   if (Subtarget.isPPC64() && Subtarget.isSVR4ABI()) {
6873     MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::STD))
6874             .addReg(PPC::X2)
6875             .addImm(TOCOffset)
6876             .addReg(BufReg);
6877     MIB.setMemRefs(MMOBegin, MMOEnd);
6878   }
6879
6880   // Naked functions never have a base pointer, and so we use r1. For all
6881   // other functions, this decision must be delayed until during PEI.
6882   unsigned BaseReg;
6883   if (MF->getFunction()->getAttributes().hasAttribute(
6884           AttributeSet::FunctionIndex, Attribute::Naked))
6885     BaseReg = Subtarget.isPPC64() ? PPC::X1 : PPC::R1;
6886   else
6887     BaseReg = Subtarget.isPPC64() ? PPC::BP8 : PPC::BP;
6888
6889   MIB = BuildMI(*thisMBB, MI, DL,
6890                 TII->get(Subtarget.isPPC64() ? PPC::STD : PPC::STW))
6891           .addReg(BaseReg)
6892           .addImm(BPOffset)
6893           .addReg(BufReg);
6894   MIB.setMemRefs(MMOBegin, MMOEnd);
6895
6896   // Setup
6897   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::BCLalways)).addMBB(mainMBB);
6898   const PPCRegisterInfo *TRI =
6899       getTargetMachine().getSubtarget<PPCSubtarget>().getRegisterInfo();
6900   MIB.addRegMask(TRI->getNoPreservedMask());
6901
6902   BuildMI(*thisMBB, MI, DL, TII->get(PPC::LI), restoreDstReg).addImm(1);
6903
6904   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::EH_SjLj_Setup))
6905           .addMBB(mainMBB);
6906   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::B)).addMBB(sinkMBB);
6907
6908   thisMBB->addSuccessor(mainMBB, /* weight */ 0);
6909   thisMBB->addSuccessor(sinkMBB, /* weight */ 1);
6910
6911   // mainMBB:
6912   //  mainDstReg = 0
6913   MIB = BuildMI(mainMBB, DL,
6914     TII->get(Subtarget.isPPC64() ? PPC::MFLR8 : PPC::MFLR), LabelReg);
6915
6916   // Store IP
6917   if (Subtarget.isPPC64()) {
6918     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STD))
6919             .addReg(LabelReg)
6920             .addImm(LabelOffset)
6921             .addReg(BufReg);
6922   } else {
6923     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STW))
6924             .addReg(LabelReg)
6925             .addImm(LabelOffset)
6926             .addReg(BufReg);
6927   }
6928
6929   MIB.setMemRefs(MMOBegin, MMOEnd);
6930
6931   BuildMI(mainMBB, DL, TII->get(PPC::LI), mainDstReg).addImm(0);
6932   mainMBB->addSuccessor(sinkMBB);
6933
6934   // sinkMBB:
6935   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
6936           TII->get(PPC::PHI), DstReg)
6937     .addReg(mainDstReg).addMBB(mainMBB)
6938     .addReg(restoreDstReg).addMBB(thisMBB);
6939
6940   MI->eraseFromParent();
6941   return sinkMBB;
6942 }
6943
6944 MachineBasicBlock *
6945 PPCTargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
6946                                      MachineBasicBlock *MBB) const {
6947   DebugLoc DL = MI->getDebugLoc();
6948   const TargetInstrInfo *TII =
6949       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6950
6951   MachineFunction *MF = MBB->getParent();
6952   MachineRegisterInfo &MRI = MF->getRegInfo();
6953
6954   // Memory Reference
6955   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6956   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6957
6958   MVT PVT = getPointerTy();
6959   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6960          "Invalid Pointer Size!");
6961
6962   const TargetRegisterClass *RC =
6963     (PVT == MVT::i64) ? &PPC::G8RCRegClass : &PPC::GPRCRegClass;
6964   unsigned Tmp = MRI.createVirtualRegister(RC);
6965   // Since FP is only updated here but NOT referenced, it's treated as GPR.
6966   unsigned FP  = (PVT == MVT::i64) ? PPC::X31 : PPC::R31;
6967   unsigned SP  = (PVT == MVT::i64) ? PPC::X1 : PPC::R1;
6968   unsigned BP  = (PVT == MVT::i64) ? PPC::X30 :
6969                   (Subtarget.isSVR4ABI() &&
6970                    MF->getTarget().getRelocationModel() == Reloc::PIC_ ?
6971                      PPC::R29 : PPC::R30);
6972
6973   MachineInstrBuilder MIB;
6974
6975   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6976   const int64_t SPOffset    = 2 * PVT.getStoreSize();
6977   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6978   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6979
6980   unsigned BufReg = MI->getOperand(0).getReg();
6981
6982   // Reload FP (the jumped-to function may not have had a
6983   // frame pointer, and if so, then its r31 will be restored
6984   // as necessary).
6985   if (PVT == MVT::i64) {
6986     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), FP)
6987             .addImm(0)
6988             .addReg(BufReg);
6989   } else {
6990     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), FP)
6991             .addImm(0)
6992             .addReg(BufReg);
6993   }
6994   MIB.setMemRefs(MMOBegin, MMOEnd);
6995
6996   // Reload IP
6997   if (PVT == MVT::i64) {
6998     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), Tmp)
6999             .addImm(LabelOffset)
7000             .addReg(BufReg);
7001   } else {
7002     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), Tmp)
7003             .addImm(LabelOffset)
7004             .addReg(BufReg);
7005   }
7006   MIB.setMemRefs(MMOBegin, MMOEnd);
7007
7008   // Reload SP
7009   if (PVT == MVT::i64) {
7010     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), SP)
7011             .addImm(SPOffset)
7012             .addReg(BufReg);
7013   } else {
7014     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), SP)
7015             .addImm(SPOffset)
7016             .addReg(BufReg);
7017   }
7018   MIB.setMemRefs(MMOBegin, MMOEnd);
7019
7020   // Reload BP
7021   if (PVT == MVT::i64) {
7022     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), BP)
7023             .addImm(BPOffset)
7024             .addReg(BufReg);
7025   } else {
7026     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), BP)
7027             .addImm(BPOffset)
7028             .addReg(BufReg);
7029   }
7030   MIB.setMemRefs(MMOBegin, MMOEnd);
7031
7032   // Reload TOC
7033   if (PVT == MVT::i64 && Subtarget.isSVR4ABI()) {
7034     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), PPC::X2)
7035             .addImm(TOCOffset)
7036             .addReg(BufReg);
7037
7038     MIB.setMemRefs(MMOBegin, MMOEnd);
7039   }
7040
7041   // Jump
7042   BuildMI(*MBB, MI, DL,
7043           TII->get(PVT == MVT::i64 ? PPC::MTCTR8 : PPC::MTCTR)).addReg(Tmp);
7044   BuildMI(*MBB, MI, DL, TII->get(PVT == MVT::i64 ? PPC::BCTR8 : PPC::BCTR));
7045
7046   MI->eraseFromParent();
7047   return MBB;
7048 }
7049
7050 MachineBasicBlock *
7051 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7052                                                MachineBasicBlock *BB) const {
7053   if (MI->getOpcode() == PPC::EH_SjLj_SetJmp32 ||
7054       MI->getOpcode() == PPC::EH_SjLj_SetJmp64) {
7055     return emitEHSjLjSetJmp(MI, BB);
7056   } else if (MI->getOpcode() == PPC::EH_SjLj_LongJmp32 ||
7057              MI->getOpcode() == PPC::EH_SjLj_LongJmp64) {
7058     return emitEHSjLjLongJmp(MI, BB);
7059   }
7060
7061   const TargetInstrInfo *TII =
7062       getTargetMachine().getSubtargetImpl()->getInstrInfo();
7063
7064   // To "insert" these instructions we actually have to insert their
7065   // control-flow patterns.
7066   const BasicBlock *LLVM_BB = BB->getBasicBlock();
7067   MachineFunction::iterator It = BB;
7068   ++It;
7069
7070   MachineFunction *F = BB->getParent();
7071
7072   if (Subtarget.hasISEL() && (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7073                                  MI->getOpcode() == PPC::SELECT_CC_I8 ||
7074                                  MI->getOpcode() == PPC::SELECT_I4 ||
7075                                  MI->getOpcode() == PPC::SELECT_I8)) {
7076     SmallVector<MachineOperand, 2> Cond;
7077     if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7078         MI->getOpcode() == PPC::SELECT_CC_I8)
7079       Cond.push_back(MI->getOperand(4));
7080     else
7081       Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET));
7082     Cond.push_back(MI->getOperand(1));
7083
7084     DebugLoc dl = MI->getDebugLoc();
7085     const TargetInstrInfo *TII =
7086         getTargetMachine().getSubtargetImpl()->getInstrInfo();
7087     TII->insertSelect(*BB, MI, dl, MI->getOperand(0).getReg(),
7088                       Cond, MI->getOperand(2).getReg(),
7089                       MI->getOperand(3).getReg());
7090   } else if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7091              MI->getOpcode() == PPC::SELECT_CC_I8 ||
7092              MI->getOpcode() == PPC::SELECT_CC_F4 ||
7093              MI->getOpcode() == PPC::SELECT_CC_F8 ||
7094              MI->getOpcode() == PPC::SELECT_CC_VRRC ||
7095              MI->getOpcode() == PPC::SELECT_CC_VSFRC ||
7096              MI->getOpcode() == PPC::SELECT_CC_VSRC ||
7097              MI->getOpcode() == PPC::SELECT_I4 ||
7098              MI->getOpcode() == PPC::SELECT_I8 ||
7099              MI->getOpcode() == PPC::SELECT_F4 ||
7100              MI->getOpcode() == PPC::SELECT_F8 ||
7101              MI->getOpcode() == PPC::SELECT_VRRC ||
7102              MI->getOpcode() == PPC::SELECT_VSFRC ||
7103              MI->getOpcode() == PPC::SELECT_VSRC) {
7104     // The incoming instruction knows the destination vreg to set, the
7105     // condition code register to branch on, the true/false values to
7106     // select between, and a branch opcode to use.
7107
7108     //  thisMBB:
7109     //  ...
7110     //   TrueVal = ...
7111     //   cmpTY ccX, r1, r2
7112     //   bCC copy1MBB
7113     //   fallthrough --> copy0MBB
7114     MachineBasicBlock *thisMBB = BB;
7115     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7116     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7117     DebugLoc dl = MI->getDebugLoc();
7118     F->insert(It, copy0MBB);
7119     F->insert(It, sinkMBB);
7120
7121     // Transfer the remainder of BB and its successor edges to sinkMBB.
7122     sinkMBB->splice(sinkMBB->begin(), BB,
7123                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7124     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7125
7126     // Next, add the true and fallthrough blocks as its successors.
7127     BB->addSuccessor(copy0MBB);
7128     BB->addSuccessor(sinkMBB);
7129
7130     if (MI->getOpcode() == PPC::SELECT_I4 ||
7131         MI->getOpcode() == PPC::SELECT_I8 ||
7132         MI->getOpcode() == PPC::SELECT_F4 ||
7133         MI->getOpcode() == PPC::SELECT_F8 ||
7134         MI->getOpcode() == PPC::SELECT_VRRC ||
7135         MI->getOpcode() == PPC::SELECT_VSFRC ||
7136         MI->getOpcode() == PPC::SELECT_VSRC) {
7137       BuildMI(BB, dl, TII->get(PPC::BC))
7138         .addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7139     } else {
7140       unsigned SelectPred = MI->getOperand(4).getImm();
7141       BuildMI(BB, dl, TII->get(PPC::BCC))
7142         .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7143     }
7144
7145     //  copy0MBB:
7146     //   %FalseValue = ...
7147     //   # fallthrough to sinkMBB
7148     BB = copy0MBB;
7149
7150     // Update machine-CFG edges
7151     BB->addSuccessor(sinkMBB);
7152
7153     //  sinkMBB:
7154     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7155     //  ...
7156     BB = sinkMBB;
7157     BuildMI(*BB, BB->begin(), dl,
7158             TII->get(PPC::PHI), MI->getOperand(0).getReg())
7159       .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
7160       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7161   } else if (MI->getOpcode() == PPC::ReadTB) {
7162     // To read the 64-bit time-base register on a 32-bit target, we read the
7163     // two halves. Should the counter have wrapped while it was being read, we
7164     // need to try again.
7165     // ...
7166     // readLoop:
7167     // mfspr Rx,TBU # load from TBU
7168     // mfspr Ry,TB  # load from TB
7169     // mfspr Rz,TBU # load from TBU
7170     // cmpw crX,Rx,Rz # check if â€˜old’=’new’
7171     // bne readLoop   # branch if they're not equal
7172     // ...
7173
7174     MachineBasicBlock *readMBB = F->CreateMachineBasicBlock(LLVM_BB);
7175     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7176     DebugLoc dl = MI->getDebugLoc();
7177     F->insert(It, readMBB);
7178     F->insert(It, sinkMBB);
7179
7180     // Transfer the remainder of BB and its successor edges to sinkMBB.
7181     sinkMBB->splice(sinkMBB->begin(), BB,
7182                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7183     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7184
7185     BB->addSuccessor(readMBB);
7186     BB = readMBB;
7187
7188     MachineRegisterInfo &RegInfo = F->getRegInfo();
7189     unsigned ReadAgainReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
7190     unsigned LoReg = MI->getOperand(0).getReg();
7191     unsigned HiReg = MI->getOperand(1).getReg();
7192
7193     BuildMI(BB, dl, TII->get(PPC::MFSPR), HiReg).addImm(269);
7194     BuildMI(BB, dl, TII->get(PPC::MFSPR), LoReg).addImm(268);
7195     BuildMI(BB, dl, TII->get(PPC::MFSPR), ReadAgainReg).addImm(269);
7196
7197     unsigned CmpReg = RegInfo.createVirtualRegister(&PPC::CRRCRegClass);
7198
7199     BuildMI(BB, dl, TII->get(PPC::CMPW), CmpReg)
7200       .addReg(HiReg).addReg(ReadAgainReg);
7201     BuildMI(BB, dl, TII->get(PPC::BCC))
7202       .addImm(PPC::PRED_NE).addReg(CmpReg).addMBB(readMBB);
7203
7204     BB->addSuccessor(readMBB);
7205     BB->addSuccessor(sinkMBB);
7206   }
7207   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I8)
7208     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ADD4);
7209   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I16)
7210     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ADD4);
7211   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I32)
7212     BB = EmitAtomicBinary(MI, BB, false, PPC::ADD4);
7213   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I64)
7214     BB = EmitAtomicBinary(MI, BB, true, PPC::ADD8);
7215
7216   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I8)
7217     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
7218   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I16)
7219     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
7220   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I32)
7221     BB = EmitAtomicBinary(MI, BB, false, PPC::AND);
7222   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I64)
7223     BB = EmitAtomicBinary(MI, BB, true, PPC::AND8);
7224
7225   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I8)
7226     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::OR);
7227   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I16)
7228     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::OR);
7229   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I32)
7230     BB = EmitAtomicBinary(MI, BB, false, PPC::OR);
7231   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I64)
7232     BB = EmitAtomicBinary(MI, BB, true, PPC::OR8);
7233
7234   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I8)
7235     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::XOR);
7236   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I16)
7237     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::XOR);
7238   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I32)
7239     BB = EmitAtomicBinary(MI, BB, false, PPC::XOR);
7240   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I64)
7241     BB = EmitAtomicBinary(MI, BB, true, PPC::XOR8);
7242
7243   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I8)
7244     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::NAND);
7245   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I16)
7246     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::NAND);
7247   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I32)
7248     BB = EmitAtomicBinary(MI, BB, false, PPC::NAND);
7249   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I64)
7250     BB = EmitAtomicBinary(MI, BB, true, PPC::NAND8);
7251
7252   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I8)
7253     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::SUBF);
7254   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I16)
7255     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::SUBF);
7256   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I32)
7257     BB = EmitAtomicBinary(MI, BB, false, PPC::SUBF);
7258   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I64)
7259     BB = EmitAtomicBinary(MI, BB, true, PPC::SUBF8);
7260
7261   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I8)
7262     BB = EmitPartwordAtomicBinary(MI, BB, true, 0);
7263   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I16)
7264     BB = EmitPartwordAtomicBinary(MI, BB, false, 0);
7265   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I32)
7266     BB = EmitAtomicBinary(MI, BB, false, 0);
7267   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I64)
7268     BB = EmitAtomicBinary(MI, BB, true, 0);
7269
7270   else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I32 ||
7271            MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64) {
7272     bool is64bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64;
7273
7274     unsigned dest   = MI->getOperand(0).getReg();
7275     unsigned ptrA   = MI->getOperand(1).getReg();
7276     unsigned ptrB   = MI->getOperand(2).getReg();
7277     unsigned oldval = MI->getOperand(3).getReg();
7278     unsigned newval = MI->getOperand(4).getReg();
7279     DebugLoc dl     = MI->getDebugLoc();
7280
7281     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7282     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7283     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7284     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7285     F->insert(It, loop1MBB);
7286     F->insert(It, loop2MBB);
7287     F->insert(It, midMBB);
7288     F->insert(It, exitMBB);
7289     exitMBB->splice(exitMBB->begin(), BB,
7290                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7291     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7292
7293     //  thisMBB:
7294     //   ...
7295     //   fallthrough --> loopMBB
7296     BB->addSuccessor(loop1MBB);
7297
7298     // loop1MBB:
7299     //   l[wd]arx dest, ptr
7300     //   cmp[wd] dest, oldval
7301     //   bne- midMBB
7302     // loop2MBB:
7303     //   st[wd]cx. newval, ptr
7304     //   bne- loopMBB
7305     //   b exitBB
7306     // midMBB:
7307     //   st[wd]cx. dest, ptr
7308     // exitBB:
7309     BB = loop1MBB;
7310     BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
7311       .addReg(ptrA).addReg(ptrB);
7312     BuildMI(BB, dl, TII->get(is64bit ? PPC::CMPD : PPC::CMPW), PPC::CR0)
7313       .addReg(oldval).addReg(dest);
7314     BuildMI(BB, dl, TII->get(PPC::BCC))
7315       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7316     BB->addSuccessor(loop2MBB);
7317     BB->addSuccessor(midMBB);
7318
7319     BB = loop2MBB;
7320     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7321       .addReg(newval).addReg(ptrA).addReg(ptrB);
7322     BuildMI(BB, dl, TII->get(PPC::BCC))
7323       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7324     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7325     BB->addSuccessor(loop1MBB);
7326     BB->addSuccessor(exitMBB);
7327
7328     BB = midMBB;
7329     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7330       .addReg(dest).addReg(ptrA).addReg(ptrB);
7331     BB->addSuccessor(exitMBB);
7332
7333     //  exitMBB:
7334     //   ...
7335     BB = exitMBB;
7336   } else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8 ||
7337              MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I16) {
7338     // We must use 64-bit registers for addresses when targeting 64-bit,
7339     // since we're actually doing arithmetic on them.  Other registers
7340     // can be 32-bit.
7341     bool is64bit = Subtarget.isPPC64();
7342     bool is8bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8;
7343
7344     unsigned dest   = MI->getOperand(0).getReg();
7345     unsigned ptrA   = MI->getOperand(1).getReg();
7346     unsigned ptrB   = MI->getOperand(2).getReg();
7347     unsigned oldval = MI->getOperand(3).getReg();
7348     unsigned newval = MI->getOperand(4).getReg();
7349     DebugLoc dl     = MI->getDebugLoc();
7350
7351     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7352     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7353     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7354     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7355     F->insert(It, loop1MBB);
7356     F->insert(It, loop2MBB);
7357     F->insert(It, midMBB);
7358     F->insert(It, exitMBB);
7359     exitMBB->splice(exitMBB->begin(), BB,
7360                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7361     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7362
7363     MachineRegisterInfo &RegInfo = F->getRegInfo();
7364     const TargetRegisterClass *RC = is64bit ? &PPC::G8RCRegClass
7365                                             : &PPC::GPRCRegClass;
7366     unsigned PtrReg = RegInfo.createVirtualRegister(RC);
7367     unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
7368     unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
7369     unsigned NewVal2Reg = RegInfo.createVirtualRegister(RC);
7370     unsigned NewVal3Reg = RegInfo.createVirtualRegister(RC);
7371     unsigned OldVal2Reg = RegInfo.createVirtualRegister(RC);
7372     unsigned OldVal3Reg = RegInfo.createVirtualRegister(RC);
7373     unsigned MaskReg = RegInfo.createVirtualRegister(RC);
7374     unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
7375     unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
7376     unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
7377     unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
7378     unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
7379     unsigned Ptr1Reg;
7380     unsigned TmpReg = RegInfo.createVirtualRegister(RC);
7381     unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
7382     //  thisMBB:
7383     //   ...
7384     //   fallthrough --> loopMBB
7385     BB->addSuccessor(loop1MBB);
7386
7387     // The 4-byte load must be aligned, while a char or short may be
7388     // anywhere in the word.  Hence all this nasty bookkeeping code.
7389     //   add ptr1, ptrA, ptrB [copy if ptrA==0]
7390     //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
7391     //   xori shift, shift1, 24 [16]
7392     //   rlwinm ptr, ptr1, 0, 0, 29
7393     //   slw newval2, newval, shift
7394     //   slw oldval2, oldval,shift
7395     //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
7396     //   slw mask, mask2, shift
7397     //   and newval3, newval2, mask
7398     //   and oldval3, oldval2, mask
7399     // loop1MBB:
7400     //   lwarx tmpDest, ptr
7401     //   and tmp, tmpDest, mask
7402     //   cmpw tmp, oldval3
7403     //   bne- midMBB
7404     // loop2MBB:
7405     //   andc tmp2, tmpDest, mask
7406     //   or tmp4, tmp2, newval3
7407     //   stwcx. tmp4, ptr
7408     //   bne- loop1MBB
7409     //   b exitBB
7410     // midMBB:
7411     //   stwcx. tmpDest, ptr
7412     // exitBB:
7413     //   srw dest, tmpDest, shift
7414     if (ptrA != ZeroReg) {
7415       Ptr1Reg = RegInfo.createVirtualRegister(RC);
7416       BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
7417         .addReg(ptrA).addReg(ptrB);
7418     } else {
7419       Ptr1Reg = ptrB;
7420     }
7421     BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
7422         .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
7423     BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
7424         .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
7425     if (is64bit)
7426       BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
7427         .addReg(Ptr1Reg).addImm(0).addImm(61);
7428     else
7429       BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
7430         .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
7431     BuildMI(BB, dl, TII->get(PPC::SLW), NewVal2Reg)
7432         .addReg(newval).addReg(ShiftReg);
7433     BuildMI(BB, dl, TII->get(PPC::SLW), OldVal2Reg)
7434         .addReg(oldval).addReg(ShiftReg);
7435     if (is8bit)
7436       BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
7437     else {
7438       BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
7439       BuildMI(BB, dl, TII->get(PPC::ORI), Mask2Reg)
7440         .addReg(Mask3Reg).addImm(65535);
7441     }
7442     BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
7443         .addReg(Mask2Reg).addReg(ShiftReg);
7444     BuildMI(BB, dl, TII->get(PPC::AND), NewVal3Reg)
7445         .addReg(NewVal2Reg).addReg(MaskReg);
7446     BuildMI(BB, dl, TII->get(PPC::AND), OldVal3Reg)
7447         .addReg(OldVal2Reg).addReg(MaskReg);
7448
7449     BB = loop1MBB;
7450     BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
7451         .addReg(ZeroReg).addReg(PtrReg);
7452     BuildMI(BB, dl, TII->get(PPC::AND),TmpReg)
7453         .addReg(TmpDestReg).addReg(MaskReg);
7454     BuildMI(BB, dl, TII->get(PPC::CMPW), PPC::CR0)
7455         .addReg(TmpReg).addReg(OldVal3Reg);
7456     BuildMI(BB, dl, TII->get(PPC::BCC))
7457         .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7458     BB->addSuccessor(loop2MBB);
7459     BB->addSuccessor(midMBB);
7460
7461     BB = loop2MBB;
7462     BuildMI(BB, dl, TII->get(PPC::ANDC),Tmp2Reg)
7463         .addReg(TmpDestReg).addReg(MaskReg);
7464     BuildMI(BB, dl, TII->get(PPC::OR),Tmp4Reg)
7465         .addReg(Tmp2Reg).addReg(NewVal3Reg);
7466     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(Tmp4Reg)
7467         .addReg(ZeroReg).addReg(PtrReg);
7468     BuildMI(BB, dl, TII->get(PPC::BCC))
7469       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7470     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7471     BB->addSuccessor(loop1MBB);
7472     BB->addSuccessor(exitMBB);
7473
7474     BB = midMBB;
7475     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(TmpDestReg)
7476       .addReg(ZeroReg).addReg(PtrReg);
7477     BB->addSuccessor(exitMBB);
7478
7479     //  exitMBB:
7480     //   ...
7481     BB = exitMBB;
7482     BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW),dest).addReg(TmpReg)
7483       .addReg(ShiftReg);
7484   } else if (MI->getOpcode() == PPC::FADDrtz) {
7485     // This pseudo performs an FADD with rounding mode temporarily forced
7486     // to round-to-zero.  We emit this via custom inserter since the FPSCR
7487     // is not modeled at the SelectionDAG level.
7488     unsigned Dest = MI->getOperand(0).getReg();
7489     unsigned Src1 = MI->getOperand(1).getReg();
7490     unsigned Src2 = MI->getOperand(2).getReg();
7491     DebugLoc dl   = MI->getDebugLoc();
7492
7493     MachineRegisterInfo &RegInfo = F->getRegInfo();
7494     unsigned MFFSReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
7495
7496     // Save FPSCR value.
7497     BuildMI(*BB, MI, dl, TII->get(PPC::MFFS), MFFSReg);
7498
7499     // Set rounding mode to round-to-zero.
7500     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB1)).addImm(31);
7501     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB0)).addImm(30);
7502
7503     // Perform addition.
7504     BuildMI(*BB, MI, dl, TII->get(PPC::FADD), Dest).addReg(Src1).addReg(Src2);
7505
7506     // Restore FPSCR value.
7507     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSF)).addImm(1).addReg(MFFSReg);
7508   } else if (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7509              MI->getOpcode() == PPC::ANDIo_1_GT_BIT ||
7510              MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7511              MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) {
7512     unsigned Opcode = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7513                        MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) ?
7514                       PPC::ANDIo8 : PPC::ANDIo;
7515     bool isEQ = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7516                  MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8);
7517
7518     MachineRegisterInfo &RegInfo = F->getRegInfo();
7519     unsigned Dest = RegInfo.createVirtualRegister(Opcode == PPC::ANDIo ?
7520                                                   &PPC::GPRCRegClass :
7521                                                   &PPC::G8RCRegClass);
7522
7523     DebugLoc dl   = MI->getDebugLoc();
7524     BuildMI(*BB, MI, dl, TII->get(Opcode), Dest)
7525       .addReg(MI->getOperand(1).getReg()).addImm(1);
7526     BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY),
7527             MI->getOperand(0).getReg())
7528       .addReg(isEQ ? PPC::CR0EQ : PPC::CR0GT);
7529   } else {
7530     llvm_unreachable("Unexpected instr type to insert");
7531   }
7532
7533   MI->eraseFromParent();   // The pseudo instruction is gone now.
7534   return BB;
7535 }
7536
7537 //===----------------------------------------------------------------------===//
7538 // Target Optimization Hooks
7539 //===----------------------------------------------------------------------===//
7540
7541 SDValue PPCTargetLowering::getRsqrtEstimate(SDValue Operand,
7542                                             DAGCombinerInfo &DCI,
7543                                             unsigned &RefinementSteps,
7544                                             bool &UseOneConstNR) const {
7545   EVT VT = Operand.getValueType();
7546   if ((VT == MVT::f32 && Subtarget.hasFRSQRTES()) ||
7547       (VT == MVT::f64 && Subtarget.hasFRSQRTE())  ||
7548       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7549       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7550     // Convergence is quadratic, so we essentially double the number of digits
7551     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7552     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7553     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7554     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7555     if (VT.getScalarType() == MVT::f64)
7556       ++RefinementSteps;
7557     UseOneConstNR = true;
7558     return DCI.DAG.getNode(PPCISD::FRSQRTE, SDLoc(Operand), VT, Operand);
7559   }
7560   return SDValue();
7561 }
7562
7563 SDValue PPCTargetLowering::getRecipEstimate(SDValue Operand,
7564                                             DAGCombinerInfo &DCI,
7565                                             unsigned &RefinementSteps) const {
7566   EVT VT = Operand.getValueType();
7567   if ((VT == MVT::f32 && Subtarget.hasFRES()) ||
7568       (VT == MVT::f64 && Subtarget.hasFRE())  ||
7569       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7570       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7571     // Convergence is quadratic, so we essentially double the number of digits
7572     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7573     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7574     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7575     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7576     if (VT.getScalarType() == MVT::f64)
7577       ++RefinementSteps;
7578     return DCI.DAG.getNode(PPCISD::FRE, SDLoc(Operand), VT, Operand);
7579   }
7580   return SDValue();
7581 }
7582
7583 bool PPCTargetLowering::combineRepeatedFPDivisors(unsigned NumUsers) const {
7584   // Note: This functionality is used only when unsafe-fp-math is enabled, and
7585   // on cores with reciprocal estimates (which are used when unsafe-fp-math is
7586   // enabled for division), this functionality is redundant with the default
7587   // combiner logic (once the division -> reciprocal/multiply transformation
7588   // has taken place). As a result, this matters more for older cores than for
7589   // newer ones.
7590
7591   // Combine multiple FDIVs with the same divisor into multiple FMULs by the
7592   // reciprocal if there are two or more FDIVs (for embedded cores with only
7593   // one FP pipeline) for three or more FDIVs (for generic OOO cores).
7594   switch (Subtarget.getDarwinDirective()) {
7595   default:
7596     return NumUsers > 2;
7597   case PPC::DIR_440:
7598   case PPC::DIR_A2:
7599   case PPC::DIR_E500mc:
7600   case PPC::DIR_E5500:
7601     return NumUsers > 1;
7602   }
7603 }
7604
7605 static bool isConsecutiveLSLoc(SDValue Loc, EVT VT, LSBaseSDNode *Base,
7606                             unsigned Bytes, int Dist,
7607                             SelectionDAG &DAG) {
7608   if (VT.getSizeInBits() / 8 != Bytes)
7609     return false;
7610
7611   SDValue BaseLoc = Base->getBasePtr();
7612   if (Loc.getOpcode() == ISD::FrameIndex) {
7613     if (BaseLoc.getOpcode() != ISD::FrameIndex)
7614       return false;
7615     const MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7616     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
7617     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
7618     int FS  = MFI->getObjectSize(FI);
7619     int BFS = MFI->getObjectSize(BFI);
7620     if (FS != BFS || FS != (int)Bytes) return false;
7621     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
7622   }
7623
7624   // Handle X+C
7625   if (DAG.isBaseWithConstantOffset(Loc) && Loc.getOperand(0) == BaseLoc &&
7626       cast<ConstantSDNode>(Loc.getOperand(1))->getSExtValue() == Dist*Bytes)
7627     return true;
7628
7629   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7630   const GlobalValue *GV1 = nullptr;
7631   const GlobalValue *GV2 = nullptr;
7632   int64_t Offset1 = 0;
7633   int64_t Offset2 = 0;
7634   bool isGA1 = TLI.isGAPlusOffset(Loc.getNode(), GV1, Offset1);
7635   bool isGA2 = TLI.isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
7636   if (isGA1 && isGA2 && GV1 == GV2)
7637     return Offset1 == (Offset2 + Dist*Bytes);
7638   return false;
7639 }
7640
7641 // Like SelectionDAG::isConsecutiveLoad, but also works for stores, and does
7642 // not enforce equality of the chain operands.
7643 static bool isConsecutiveLS(SDNode *N, LSBaseSDNode *Base,
7644                             unsigned Bytes, int Dist,
7645                             SelectionDAG &DAG) {
7646   if (LSBaseSDNode *LS = dyn_cast<LSBaseSDNode>(N)) {
7647     EVT VT = LS->getMemoryVT();
7648     SDValue Loc = LS->getBasePtr();
7649     return isConsecutiveLSLoc(Loc, VT, Base, Bytes, Dist, DAG);
7650   }
7651
7652   if (N->getOpcode() == ISD::INTRINSIC_W_CHAIN) {
7653     EVT VT;
7654     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7655     default: return false;
7656     case Intrinsic::ppc_altivec_lvx:
7657     case Intrinsic::ppc_altivec_lvxl:
7658     case Intrinsic::ppc_vsx_lxvw4x:
7659       VT = MVT::v4i32;
7660       break;
7661     case Intrinsic::ppc_vsx_lxvd2x:
7662       VT = MVT::v2f64;
7663       break;
7664     case Intrinsic::ppc_altivec_lvebx:
7665       VT = MVT::i8;
7666       break;
7667     case Intrinsic::ppc_altivec_lvehx:
7668       VT = MVT::i16;
7669       break;
7670     case Intrinsic::ppc_altivec_lvewx:
7671       VT = MVT::i32;
7672       break;
7673     }
7674
7675     return isConsecutiveLSLoc(N->getOperand(2), VT, Base, Bytes, Dist, DAG);
7676   }
7677
7678   if (N->getOpcode() == ISD::INTRINSIC_VOID) {
7679     EVT VT;
7680     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7681     default: return false;
7682     case Intrinsic::ppc_altivec_stvx:
7683     case Intrinsic::ppc_altivec_stvxl:
7684     case Intrinsic::ppc_vsx_stxvw4x:
7685       VT = MVT::v4i32;
7686       break;
7687     case Intrinsic::ppc_vsx_stxvd2x:
7688       VT = MVT::v2f64;
7689       break;
7690     case Intrinsic::ppc_altivec_stvebx:
7691       VT = MVT::i8;
7692       break;
7693     case Intrinsic::ppc_altivec_stvehx:
7694       VT = MVT::i16;
7695       break;
7696     case Intrinsic::ppc_altivec_stvewx:
7697       VT = MVT::i32;
7698       break;
7699     }
7700
7701     return isConsecutiveLSLoc(N->getOperand(3), VT, Base, Bytes, Dist, DAG);
7702   }
7703
7704   return false;
7705 }
7706
7707 // Return true is there is a nearyby consecutive load to the one provided
7708 // (regardless of alignment). We search up and down the chain, looking though
7709 // token factors and other loads (but nothing else). As a result, a true result
7710 // indicates that it is safe to create a new consecutive load adjacent to the
7711 // load provided.
7712 static bool findConsecutiveLoad(LoadSDNode *LD, SelectionDAG &DAG) {
7713   SDValue Chain = LD->getChain();
7714   EVT VT = LD->getMemoryVT();
7715
7716   SmallSet<SDNode *, 16> LoadRoots;
7717   SmallVector<SDNode *, 8> Queue(1, Chain.getNode());
7718   SmallSet<SDNode *, 16> Visited;
7719
7720   // First, search up the chain, branching to follow all token-factor operands.
7721   // If we find a consecutive load, then we're done, otherwise, record all
7722   // nodes just above the top-level loads and token factors.
7723   while (!Queue.empty()) {
7724     SDNode *ChainNext = Queue.pop_back_val();
7725     if (!Visited.insert(ChainNext).second)
7726       continue;
7727
7728     if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(ChainNext)) {
7729       if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7730         return true;
7731
7732       if (!Visited.count(ChainLD->getChain().getNode()))
7733         Queue.push_back(ChainLD->getChain().getNode());
7734     } else if (ChainNext->getOpcode() == ISD::TokenFactor) {
7735       for (const SDUse &O : ChainNext->ops())
7736         if (!Visited.count(O.getNode()))
7737           Queue.push_back(O.getNode());
7738     } else
7739       LoadRoots.insert(ChainNext);
7740   }
7741
7742   // Second, search down the chain, starting from the top-level nodes recorded
7743   // in the first phase. These top-level nodes are the nodes just above all
7744   // loads and token factors. Starting with their uses, recursively look though
7745   // all loads (just the chain uses) and token factors to find a consecutive
7746   // load.
7747   Visited.clear();
7748   Queue.clear();
7749
7750   for (SmallSet<SDNode *, 16>::iterator I = LoadRoots.begin(),
7751        IE = LoadRoots.end(); I != IE; ++I) {
7752     Queue.push_back(*I);
7753        
7754     while (!Queue.empty()) {
7755       SDNode *LoadRoot = Queue.pop_back_val();
7756       if (!Visited.insert(LoadRoot).second)
7757         continue;
7758
7759       if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(LoadRoot))
7760         if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7761           return true;
7762
7763       for (SDNode::use_iterator UI = LoadRoot->use_begin(),
7764            UE = LoadRoot->use_end(); UI != UE; ++UI)
7765         if (((isa<MemSDNode>(*UI) &&
7766             cast<MemSDNode>(*UI)->getChain().getNode() == LoadRoot) ||
7767             UI->getOpcode() == ISD::TokenFactor) && !Visited.count(*UI))
7768           Queue.push_back(*UI);
7769     }
7770   }
7771
7772   return false;
7773 }
7774
7775 SDValue PPCTargetLowering::DAGCombineTruncBoolExt(SDNode *N,
7776                                                   DAGCombinerInfo &DCI) const {
7777   SelectionDAG &DAG = DCI.DAG;
7778   SDLoc dl(N);
7779
7780   assert(Subtarget.useCRBits() &&
7781          "Expecting to be tracking CR bits");
7782   // If we're tracking CR bits, we need to be careful that we don't have:
7783   //   trunc(binary-ops(zext(x), zext(y)))
7784   // or
7785   //   trunc(binary-ops(binary-ops(zext(x), zext(y)), ...)
7786   // such that we're unnecessarily moving things into GPRs when it would be
7787   // better to keep them in CR bits.
7788
7789   // Note that trunc here can be an actual i1 trunc, or can be the effective
7790   // truncation that comes from a setcc or select_cc.
7791   if (N->getOpcode() == ISD::TRUNCATE &&
7792       N->getValueType(0) != MVT::i1)
7793     return SDValue();
7794
7795   if (N->getOperand(0).getValueType() != MVT::i32 &&
7796       N->getOperand(0).getValueType() != MVT::i64)
7797     return SDValue();
7798
7799   if (N->getOpcode() == ISD::SETCC ||
7800       N->getOpcode() == ISD::SELECT_CC) {
7801     // If we're looking at a comparison, then we need to make sure that the
7802     // high bits (all except for the first) don't matter the result.
7803     ISD::CondCode CC =
7804       cast<CondCodeSDNode>(N->getOperand(
7805         N->getOpcode() == ISD::SETCC ? 2 : 4))->get();
7806     unsigned OpBits = N->getOperand(0).getValueSizeInBits();
7807
7808     if (ISD::isSignedIntSetCC(CC)) {
7809       if (DAG.ComputeNumSignBits(N->getOperand(0)) != OpBits ||
7810           DAG.ComputeNumSignBits(N->getOperand(1)) != OpBits)
7811         return SDValue();
7812     } else if (ISD::isUnsignedIntSetCC(CC)) {
7813       if (!DAG.MaskedValueIsZero(N->getOperand(0),
7814                                  APInt::getHighBitsSet(OpBits, OpBits-1)) ||
7815           !DAG.MaskedValueIsZero(N->getOperand(1),
7816                                  APInt::getHighBitsSet(OpBits, OpBits-1)))
7817         return SDValue();
7818     } else {
7819       // This is neither a signed nor an unsigned comparison, just make sure
7820       // that the high bits are equal.
7821       APInt Op1Zero, Op1One;
7822       APInt Op2Zero, Op2One;
7823       DAG.computeKnownBits(N->getOperand(0), Op1Zero, Op1One);
7824       DAG.computeKnownBits(N->getOperand(1), Op2Zero, Op2One);
7825
7826       // We don't really care about what is known about the first bit (if
7827       // anything), so clear it in all masks prior to comparing them.
7828       Op1Zero.clearBit(0); Op1One.clearBit(0);
7829       Op2Zero.clearBit(0); Op2One.clearBit(0);
7830
7831       if (Op1Zero != Op2Zero || Op1One != Op2One)
7832         return SDValue();
7833     }
7834   }
7835
7836   // We now know that the higher-order bits are irrelevant, we just need to
7837   // make sure that all of the intermediate operations are bit operations, and
7838   // all inputs are extensions.
7839   if (N->getOperand(0).getOpcode() != ISD::AND &&
7840       N->getOperand(0).getOpcode() != ISD::OR  &&
7841       N->getOperand(0).getOpcode() != ISD::XOR &&
7842       N->getOperand(0).getOpcode() != ISD::SELECT &&
7843       N->getOperand(0).getOpcode() != ISD::SELECT_CC &&
7844       N->getOperand(0).getOpcode() != ISD::TRUNCATE &&
7845       N->getOperand(0).getOpcode() != ISD::SIGN_EXTEND &&
7846       N->getOperand(0).getOpcode() != ISD::ZERO_EXTEND &&
7847       N->getOperand(0).getOpcode() != ISD::ANY_EXTEND)
7848     return SDValue();
7849
7850   if ((N->getOpcode() == ISD::SETCC || N->getOpcode() == ISD::SELECT_CC) &&
7851       N->getOperand(1).getOpcode() != ISD::AND &&
7852       N->getOperand(1).getOpcode() != ISD::OR  &&
7853       N->getOperand(1).getOpcode() != ISD::XOR &&
7854       N->getOperand(1).getOpcode() != ISD::SELECT &&
7855       N->getOperand(1).getOpcode() != ISD::SELECT_CC &&
7856       N->getOperand(1).getOpcode() != ISD::TRUNCATE &&
7857       N->getOperand(1).getOpcode() != ISD::SIGN_EXTEND &&
7858       N->getOperand(1).getOpcode() != ISD::ZERO_EXTEND &&
7859       N->getOperand(1).getOpcode() != ISD::ANY_EXTEND)
7860     return SDValue();
7861
7862   SmallVector<SDValue, 4> Inputs;
7863   SmallVector<SDValue, 8> BinOps, PromOps;
7864   SmallPtrSet<SDNode *, 16> Visited;
7865
7866   for (unsigned i = 0; i < 2; ++i) {
7867     if (((N->getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7868           N->getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7869           N->getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7870           N->getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7871         isa<ConstantSDNode>(N->getOperand(i)))
7872       Inputs.push_back(N->getOperand(i));
7873     else
7874       BinOps.push_back(N->getOperand(i));
7875
7876     if (N->getOpcode() == ISD::TRUNCATE)
7877       break;
7878   }
7879
7880   // Visit all inputs, collect all binary operations (and, or, xor and
7881   // select) that are all fed by extensions. 
7882   while (!BinOps.empty()) {
7883     SDValue BinOp = BinOps.back();
7884     BinOps.pop_back();
7885
7886     if (!Visited.insert(BinOp.getNode()).second)
7887       continue;
7888
7889     PromOps.push_back(BinOp);
7890
7891     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
7892       // The condition of the select is not promoted.
7893       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
7894         continue;
7895       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
7896         continue;
7897
7898       if (((BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7899             BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7900             BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7901            BinOp.getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7902           isa<ConstantSDNode>(BinOp.getOperand(i))) {
7903         Inputs.push_back(BinOp.getOperand(i)); 
7904       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
7905                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
7906                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
7907                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
7908                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC ||
7909                  BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
7910                  BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7911                  BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7912                  BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) {
7913         BinOps.push_back(BinOp.getOperand(i));
7914       } else {
7915         // We have an input that is not an extension or another binary
7916         // operation; we'll abort this transformation.
7917         return SDValue();
7918       }
7919     }
7920   }
7921
7922   // Make sure that this is a self-contained cluster of operations (which
7923   // is not quite the same thing as saying that everything has only one
7924   // use).
7925   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7926     if (isa<ConstantSDNode>(Inputs[i]))
7927       continue;
7928
7929     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
7930                               UE = Inputs[i].getNode()->use_end();
7931          UI != UE; ++UI) {
7932       SDNode *User = *UI;
7933       if (User != N && !Visited.count(User))
7934         return SDValue();
7935
7936       // Make sure that we're not going to promote the non-output-value
7937       // operand(s) or SELECT or SELECT_CC.
7938       // FIXME: Although we could sometimes handle this, and it does occur in
7939       // practice that one of the condition inputs to the select is also one of
7940       // the outputs, we currently can't deal with this.
7941       if (User->getOpcode() == ISD::SELECT) {
7942         if (User->getOperand(0) == Inputs[i])
7943           return SDValue();
7944       } else if (User->getOpcode() == ISD::SELECT_CC) {
7945         if (User->getOperand(0) == Inputs[i] ||
7946             User->getOperand(1) == Inputs[i])
7947           return SDValue();
7948       }
7949     }
7950   }
7951
7952   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
7953     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
7954                               UE = PromOps[i].getNode()->use_end();
7955          UI != UE; ++UI) {
7956       SDNode *User = *UI;
7957       if (User != N && !Visited.count(User))
7958         return SDValue();
7959
7960       // Make sure that we're not going to promote the non-output-value
7961       // operand(s) or SELECT or SELECT_CC.
7962       // FIXME: Although we could sometimes handle this, and it does occur in
7963       // practice that one of the condition inputs to the select is also one of
7964       // the outputs, we currently can't deal with this.
7965       if (User->getOpcode() == ISD::SELECT) {
7966         if (User->getOperand(0) == PromOps[i])
7967           return SDValue();
7968       } else if (User->getOpcode() == ISD::SELECT_CC) {
7969         if (User->getOperand(0) == PromOps[i] ||
7970             User->getOperand(1) == PromOps[i])
7971           return SDValue();
7972       }
7973     }
7974   }
7975
7976   // Replace all inputs with the extension operand.
7977   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7978     // Constants may have users outside the cluster of to-be-promoted nodes,
7979     // and so we need to replace those as we do the promotions.
7980     if (isa<ConstantSDNode>(Inputs[i]))
7981       continue;
7982     else
7983       DAG.ReplaceAllUsesOfValueWith(Inputs[i], Inputs[i].getOperand(0)); 
7984   }
7985
7986   // Replace all operations (these are all the same, but have a different
7987   // (i1) return type). DAG.getNode will validate that the types of
7988   // a binary operator match, so go through the list in reverse so that
7989   // we've likely promoted both operands first. Any intermediate truncations or
7990   // extensions disappear.
7991   while (!PromOps.empty()) {
7992     SDValue PromOp = PromOps.back();
7993     PromOps.pop_back();
7994
7995     if (PromOp.getOpcode() == ISD::TRUNCATE ||
7996         PromOp.getOpcode() == ISD::SIGN_EXTEND ||
7997         PromOp.getOpcode() == ISD::ZERO_EXTEND ||
7998         PromOp.getOpcode() == ISD::ANY_EXTEND) {
7999       if (!isa<ConstantSDNode>(PromOp.getOperand(0)) &&
8000           PromOp.getOperand(0).getValueType() != MVT::i1) {
8001         // The operand is not yet ready (see comment below).
8002         PromOps.insert(PromOps.begin(), PromOp);
8003         continue;
8004       }
8005
8006       SDValue RepValue = PromOp.getOperand(0);
8007       if (isa<ConstantSDNode>(RepValue))
8008         RepValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, RepValue);
8009
8010       DAG.ReplaceAllUsesOfValueWith(PromOp, RepValue);
8011       continue;
8012     }
8013
8014     unsigned C;
8015     switch (PromOp.getOpcode()) {
8016     default:             C = 0; break;
8017     case ISD::SELECT:    C = 1; break;
8018     case ISD::SELECT_CC: C = 2; break;
8019     }
8020
8021     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8022          PromOp.getOperand(C).getValueType() != MVT::i1) ||
8023         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8024          PromOp.getOperand(C+1).getValueType() != MVT::i1)) {
8025       // The to-be-promoted operands of this node have not yet been
8026       // promoted (this should be rare because we're going through the
8027       // list backward, but if one of the operands has several users in
8028       // this cluster of to-be-promoted nodes, it is possible).
8029       PromOps.insert(PromOps.begin(), PromOp);
8030       continue;
8031     }
8032
8033     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8034                                 PromOp.getNode()->op_end());
8035
8036     // If there are any constant inputs, make sure they're replaced now.
8037     for (unsigned i = 0; i < 2; ++i)
8038       if (isa<ConstantSDNode>(Ops[C+i]))
8039         Ops[C+i] = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, Ops[C+i]);
8040
8041     DAG.ReplaceAllUsesOfValueWith(PromOp,
8042       DAG.getNode(PromOp.getOpcode(), dl, MVT::i1, Ops));
8043   }
8044
8045   // Now we're left with the initial truncation itself.
8046   if (N->getOpcode() == ISD::TRUNCATE)
8047     return N->getOperand(0);
8048
8049   // Otherwise, this is a comparison. The operands to be compared have just
8050   // changed type (to i1), but everything else is the same.
8051   return SDValue(N, 0);
8052 }
8053
8054 SDValue PPCTargetLowering::DAGCombineExtBoolTrunc(SDNode *N,
8055                                                   DAGCombinerInfo &DCI) const {
8056   SelectionDAG &DAG = DCI.DAG;
8057   SDLoc dl(N);
8058
8059   // If we're tracking CR bits, we need to be careful that we don't have:
8060   //   zext(binary-ops(trunc(x), trunc(y)))
8061   // or
8062   //   zext(binary-ops(binary-ops(trunc(x), trunc(y)), ...)
8063   // such that we're unnecessarily moving things into CR bits that can more
8064   // efficiently stay in GPRs. Note that if we're not certain that the high
8065   // bits are set as required by the final extension, we still may need to do
8066   // some masking to get the proper behavior.
8067
8068   // This same functionality is important on PPC64 when dealing with
8069   // 32-to-64-bit extensions; these occur often when 32-bit values are used as
8070   // the return values of functions. Because it is so similar, it is handled
8071   // here as well.
8072
8073   if (N->getValueType(0) != MVT::i32 &&
8074       N->getValueType(0) != MVT::i64)
8075     return SDValue();
8076
8077   if (!((N->getOperand(0).getValueType() == MVT::i1 &&
8078         Subtarget.useCRBits()) ||
8079        (N->getOperand(0).getValueType() == MVT::i32 &&
8080         Subtarget.isPPC64())))
8081     return SDValue();
8082
8083   if (N->getOperand(0).getOpcode() != ISD::AND &&
8084       N->getOperand(0).getOpcode() != ISD::OR  &&
8085       N->getOperand(0).getOpcode() != ISD::XOR &&
8086       N->getOperand(0).getOpcode() != ISD::SELECT &&
8087       N->getOperand(0).getOpcode() != ISD::SELECT_CC)
8088     return SDValue();
8089
8090   SmallVector<SDValue, 4> Inputs;
8091   SmallVector<SDValue, 8> BinOps(1, N->getOperand(0)), PromOps;
8092   SmallPtrSet<SDNode *, 16> Visited;
8093
8094   // Visit all inputs, collect all binary operations (and, or, xor and
8095   // select) that are all fed by truncations. 
8096   while (!BinOps.empty()) {
8097     SDValue BinOp = BinOps.back();
8098     BinOps.pop_back();
8099
8100     if (!Visited.insert(BinOp.getNode()).second)
8101       continue;
8102
8103     PromOps.push_back(BinOp);
8104
8105     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
8106       // The condition of the select is not promoted.
8107       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
8108         continue;
8109       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
8110         continue;
8111
8112       if (BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
8113           isa<ConstantSDNode>(BinOp.getOperand(i))) {
8114         Inputs.push_back(BinOp.getOperand(i)); 
8115       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
8116                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
8117                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
8118                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
8119                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC) {
8120         BinOps.push_back(BinOp.getOperand(i));
8121       } else {
8122         // We have an input that is not a truncation or another binary
8123         // operation; we'll abort this transformation.
8124         return SDValue();
8125       }
8126     }
8127   }
8128
8129   // The operands of a select that must be truncated when the select is
8130   // promoted because the operand is actually part of the to-be-promoted set.
8131   DenseMap<SDNode *, EVT> SelectTruncOp[2];
8132
8133   // Make sure that this is a self-contained cluster of operations (which
8134   // is not quite the same thing as saying that everything has only one
8135   // use).
8136   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8137     if (isa<ConstantSDNode>(Inputs[i]))
8138       continue;
8139
8140     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
8141                               UE = Inputs[i].getNode()->use_end();
8142          UI != UE; ++UI) {
8143       SDNode *User = *UI;
8144       if (User != N && !Visited.count(User))
8145         return SDValue();
8146
8147       // If we're going to promote the non-output-value operand(s) or SELECT or
8148       // SELECT_CC, record them for truncation.
8149       if (User->getOpcode() == ISD::SELECT) {
8150         if (User->getOperand(0) == Inputs[i])
8151           SelectTruncOp[0].insert(std::make_pair(User,
8152                                     User->getOperand(0).getValueType()));
8153       } else if (User->getOpcode() == ISD::SELECT_CC) {
8154         if (User->getOperand(0) == Inputs[i])
8155           SelectTruncOp[0].insert(std::make_pair(User,
8156                                     User->getOperand(0).getValueType()));
8157         if (User->getOperand(1) == Inputs[i])
8158           SelectTruncOp[1].insert(std::make_pair(User,
8159                                     User->getOperand(1).getValueType()));
8160       }
8161     }
8162   }
8163
8164   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
8165     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
8166                               UE = PromOps[i].getNode()->use_end();
8167          UI != UE; ++UI) {
8168       SDNode *User = *UI;
8169       if (User != N && !Visited.count(User))
8170         return SDValue();
8171
8172       // If we're going to promote the non-output-value operand(s) or SELECT or
8173       // SELECT_CC, record them for truncation.
8174       if (User->getOpcode() == ISD::SELECT) {
8175         if (User->getOperand(0) == PromOps[i])
8176           SelectTruncOp[0].insert(std::make_pair(User,
8177                                     User->getOperand(0).getValueType()));
8178       } else if (User->getOpcode() == ISD::SELECT_CC) {
8179         if (User->getOperand(0) == PromOps[i])
8180           SelectTruncOp[0].insert(std::make_pair(User,
8181                                     User->getOperand(0).getValueType()));
8182         if (User->getOperand(1) == PromOps[i])
8183           SelectTruncOp[1].insert(std::make_pair(User,
8184                                     User->getOperand(1).getValueType()));
8185       }
8186     }
8187   }
8188
8189   unsigned PromBits = N->getOperand(0).getValueSizeInBits();
8190   bool ReallyNeedsExt = false;
8191   if (N->getOpcode() != ISD::ANY_EXTEND) {
8192     // If all of the inputs are not already sign/zero extended, then
8193     // we'll still need to do that at the end.
8194     for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8195       if (isa<ConstantSDNode>(Inputs[i]))
8196         continue;
8197
8198       unsigned OpBits =
8199         Inputs[i].getOperand(0).getValueSizeInBits();
8200       assert(PromBits < OpBits && "Truncation not to a smaller bit count?");
8201
8202       if ((N->getOpcode() == ISD::ZERO_EXTEND &&
8203            !DAG.MaskedValueIsZero(Inputs[i].getOperand(0),
8204                                   APInt::getHighBitsSet(OpBits,
8205                                                         OpBits-PromBits))) ||
8206           (N->getOpcode() == ISD::SIGN_EXTEND &&
8207            DAG.ComputeNumSignBits(Inputs[i].getOperand(0)) <
8208              (OpBits-(PromBits-1)))) {
8209         ReallyNeedsExt = true;
8210         break;
8211       }
8212     }
8213   }
8214
8215   // Replace all inputs, either with the truncation operand, or a
8216   // truncation or extension to the final output type.
8217   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8218     // Constant inputs need to be replaced with the to-be-promoted nodes that
8219     // use them because they might have users outside of the cluster of
8220     // promoted nodes.
8221     if (isa<ConstantSDNode>(Inputs[i]))
8222       continue;
8223
8224     SDValue InSrc = Inputs[i].getOperand(0);
8225     if (Inputs[i].getValueType() == N->getValueType(0))
8226       DAG.ReplaceAllUsesOfValueWith(Inputs[i], InSrc);
8227     else if (N->getOpcode() == ISD::SIGN_EXTEND)
8228       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8229         DAG.getSExtOrTrunc(InSrc, dl, N->getValueType(0)));
8230     else if (N->getOpcode() == ISD::ZERO_EXTEND)
8231       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8232         DAG.getZExtOrTrunc(InSrc, dl, N->getValueType(0)));
8233     else
8234       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8235         DAG.getAnyExtOrTrunc(InSrc, dl, N->getValueType(0)));
8236   }
8237
8238   // Replace all operations (these are all the same, but have a different
8239   // (promoted) return type). DAG.getNode will validate that the types of
8240   // a binary operator match, so go through the list in reverse so that
8241   // we've likely promoted both operands first.
8242   while (!PromOps.empty()) {
8243     SDValue PromOp = PromOps.back();
8244     PromOps.pop_back();
8245
8246     unsigned C;
8247     switch (PromOp.getOpcode()) {
8248     default:             C = 0; break;
8249     case ISD::SELECT:    C = 1; break;
8250     case ISD::SELECT_CC: C = 2; break;
8251     }
8252
8253     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8254          PromOp.getOperand(C).getValueType() != N->getValueType(0)) ||
8255         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8256          PromOp.getOperand(C+1).getValueType() != N->getValueType(0))) {
8257       // The to-be-promoted operands of this node have not yet been
8258       // promoted (this should be rare because we're going through the
8259       // list backward, but if one of the operands has several users in
8260       // this cluster of to-be-promoted nodes, it is possible).
8261       PromOps.insert(PromOps.begin(), PromOp);
8262       continue;
8263     }
8264
8265     // For SELECT and SELECT_CC nodes, we do a similar check for any
8266     // to-be-promoted comparison inputs.
8267     if (PromOp.getOpcode() == ISD::SELECT ||
8268         PromOp.getOpcode() == ISD::SELECT_CC) {
8269       if ((SelectTruncOp[0].count(PromOp.getNode()) &&
8270            PromOp.getOperand(0).getValueType() != N->getValueType(0)) ||
8271           (SelectTruncOp[1].count(PromOp.getNode()) &&
8272            PromOp.getOperand(1).getValueType() != N->getValueType(0))) {
8273         PromOps.insert(PromOps.begin(), PromOp);
8274         continue;
8275       }
8276     }
8277
8278     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8279                                 PromOp.getNode()->op_end());
8280
8281     // If this node has constant inputs, then they'll need to be promoted here.
8282     for (unsigned i = 0; i < 2; ++i) {
8283       if (!isa<ConstantSDNode>(Ops[C+i]))
8284         continue;
8285       if (Ops[C+i].getValueType() == N->getValueType(0))
8286         continue;
8287
8288       if (N->getOpcode() == ISD::SIGN_EXTEND)
8289         Ops[C+i] = DAG.getSExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8290       else if (N->getOpcode() == ISD::ZERO_EXTEND)
8291         Ops[C+i] = DAG.getZExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8292       else
8293         Ops[C+i] = DAG.getAnyExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8294     }
8295
8296     // If we've promoted the comparison inputs of a SELECT or SELECT_CC,
8297     // truncate them again to the original value type.
8298     if (PromOp.getOpcode() == ISD::SELECT ||
8299         PromOp.getOpcode() == ISD::SELECT_CC) {
8300       auto SI0 = SelectTruncOp[0].find(PromOp.getNode());
8301       if (SI0 != SelectTruncOp[0].end())
8302         Ops[0] = DAG.getNode(ISD::TRUNCATE, dl, SI0->second, Ops[0]);
8303       auto SI1 = SelectTruncOp[1].find(PromOp.getNode());
8304       if (SI1 != SelectTruncOp[1].end())
8305         Ops[1] = DAG.getNode(ISD::TRUNCATE, dl, SI1->second, Ops[1]);
8306     }
8307
8308     DAG.ReplaceAllUsesOfValueWith(PromOp,
8309       DAG.getNode(PromOp.getOpcode(), dl, N->getValueType(0), Ops));
8310   }
8311
8312   // Now we're left with the initial extension itself.
8313   if (!ReallyNeedsExt)
8314     return N->getOperand(0);
8315
8316   // To zero extend, just mask off everything except for the first bit (in the
8317   // i1 case).
8318   if (N->getOpcode() == ISD::ZERO_EXTEND)
8319     return DAG.getNode(ISD::AND, dl, N->getValueType(0), N->getOperand(0),
8320                        DAG.getConstant(APInt::getLowBitsSet(
8321                                          N->getValueSizeInBits(0), PromBits),
8322                                        N->getValueType(0)));
8323
8324   assert(N->getOpcode() == ISD::SIGN_EXTEND &&
8325          "Invalid extension type");
8326   EVT ShiftAmountTy = getShiftAmountTy(N->getValueType(0));
8327   SDValue ShiftCst =
8328     DAG.getConstant(N->getValueSizeInBits(0)-PromBits, ShiftAmountTy);
8329   return DAG.getNode(ISD::SRA, dl, N->getValueType(0), 
8330                      DAG.getNode(ISD::SHL, dl, N->getValueType(0),
8331                                  N->getOperand(0), ShiftCst), ShiftCst);
8332 }
8333
8334 // expandVSXLoadForLE - Convert VSX loads (which may be intrinsics for
8335 // builtins) into loads with swaps.
8336 SDValue PPCTargetLowering::expandVSXLoadForLE(SDNode *N,
8337                                               DAGCombinerInfo &DCI) const {
8338   SelectionDAG &DAG = DCI.DAG;
8339   SDLoc dl(N);
8340   SDValue Chain;
8341   SDValue Base;
8342   MachineMemOperand *MMO;
8343
8344   switch (N->getOpcode()) {
8345   default:
8346     llvm_unreachable("Unexpected opcode for little endian VSX load");
8347   case ISD::LOAD: {
8348     LoadSDNode *LD = cast<LoadSDNode>(N);
8349     Chain = LD->getChain();
8350     Base = LD->getBasePtr();
8351     MMO = LD->getMemOperand();
8352     // If the MMO suggests this isn't a load of a full vector, leave
8353     // things alone.  For a built-in, we have to make the change for
8354     // correctness, so if there is a size problem that will be a bug.
8355     if (MMO->getSize() < 16)
8356       return SDValue();
8357     break;
8358   }
8359   case ISD::INTRINSIC_W_CHAIN: {
8360     MemIntrinsicSDNode *Intrin = cast<MemIntrinsicSDNode>(N);
8361     Chain = Intrin->getChain();
8362     Base = Intrin->getBasePtr();
8363     MMO = Intrin->getMemOperand();
8364     break;
8365   }
8366   }
8367
8368   MVT VecTy = N->getValueType(0).getSimpleVT();
8369   SDValue LoadOps[] = { Chain, Base };
8370   SDValue Load = DAG.getMemIntrinsicNode(PPCISD::LXVD2X, dl,
8371                                          DAG.getVTList(VecTy, MVT::Other),
8372                                          LoadOps, VecTy, MMO);
8373   DCI.AddToWorklist(Load.getNode());
8374   Chain = Load.getValue(1);
8375   SDValue Swap = DAG.getNode(PPCISD::XXSWAPD, dl,
8376                              DAG.getVTList(VecTy, MVT::Other), Chain, Load);
8377   DCI.AddToWorklist(Swap.getNode());
8378   return Swap;
8379 }
8380
8381 // expandVSXStoreForLE - Convert VSX stores (which may be intrinsics for
8382 // builtins) into stores with swaps.
8383 SDValue PPCTargetLowering::expandVSXStoreForLE(SDNode *N,
8384                                                DAGCombinerInfo &DCI) const {
8385   SelectionDAG &DAG = DCI.DAG;
8386   SDLoc dl(N);
8387   SDValue Chain;
8388   SDValue Base;
8389   unsigned SrcOpnd;
8390   MachineMemOperand *MMO;
8391
8392   switch (N->getOpcode()) {
8393   default:
8394     llvm_unreachable("Unexpected opcode for little endian VSX store");
8395   case ISD::STORE: {
8396     StoreSDNode *ST = cast<StoreSDNode>(N);
8397     Chain = ST->getChain();
8398     Base = ST->getBasePtr();
8399     MMO = ST->getMemOperand();
8400     SrcOpnd = 1;
8401     // If the MMO suggests this isn't a store of a full vector, leave
8402     // things alone.  For a built-in, we have to make the change for
8403     // correctness, so if there is a size problem that will be a bug.
8404     if (MMO->getSize() < 16)
8405       return SDValue();
8406     break;
8407   }
8408   case ISD::INTRINSIC_VOID: {
8409     MemIntrinsicSDNode *Intrin = cast<MemIntrinsicSDNode>(N);
8410     Chain = Intrin->getChain();
8411     // Intrin->getBasePtr() oddly does not get what we want.
8412     Base = Intrin->getOperand(3);
8413     MMO = Intrin->getMemOperand();
8414     SrcOpnd = 2;
8415     break;
8416   }
8417   }
8418
8419   SDValue Src = N->getOperand(SrcOpnd);
8420   MVT VecTy = Src.getValueType().getSimpleVT();
8421   SDValue Swap = DAG.getNode(PPCISD::XXSWAPD, dl,
8422                              DAG.getVTList(VecTy, MVT::Other), Chain, Src);
8423   DCI.AddToWorklist(Swap.getNode());
8424   Chain = Swap.getValue(1);
8425   SDValue StoreOps[] = { Chain, Swap, Base };
8426   SDValue Store = DAG.getMemIntrinsicNode(PPCISD::STXVD2X, dl,
8427                                           DAG.getVTList(MVT::Other),
8428                                           StoreOps, VecTy, MMO);
8429   DCI.AddToWorklist(Store.getNode());
8430   return Store;
8431 }
8432
8433 SDValue PPCTargetLowering::PerformDAGCombine(SDNode *N,
8434                                              DAGCombinerInfo &DCI) const {
8435   const TargetMachine &TM = getTargetMachine();
8436   SelectionDAG &DAG = DCI.DAG;
8437   SDLoc dl(N);
8438   switch (N->getOpcode()) {
8439   default: break;
8440   case PPCISD::SHL:
8441     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8442       if (C->isNullValue())   // 0 << V -> 0.
8443         return N->getOperand(0);
8444     }
8445     break;
8446   case PPCISD::SRL:
8447     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8448       if (C->isNullValue())   // 0 >>u V -> 0.
8449         return N->getOperand(0);
8450     }
8451     break;
8452   case PPCISD::SRA:
8453     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8454       if (C->isNullValue() ||   //  0 >>s V -> 0.
8455           C->isAllOnesValue())    // -1 >>s V -> -1.
8456         return N->getOperand(0);
8457     }
8458     break;
8459   case ISD::SIGN_EXTEND:
8460   case ISD::ZERO_EXTEND:
8461   case ISD::ANY_EXTEND: 
8462     return DAGCombineExtBoolTrunc(N, DCI);
8463   case ISD::TRUNCATE:
8464   case ISD::SETCC:
8465   case ISD::SELECT_CC:
8466     return DAGCombineTruncBoolExt(N, DCI);
8467   case ISD::SINT_TO_FP:
8468     if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
8469       if (N->getOperand(0).getOpcode() == ISD::FP_TO_SINT) {
8470         // Turn (sint_to_fp (fp_to_sint X)) -> fctidz/fcfid without load/stores.
8471         // We allow the src/dst to be either f32/f64, but the intermediate
8472         // type must be i64.
8473         if (N->getOperand(0).getValueType() == MVT::i64 &&
8474             N->getOperand(0).getOperand(0).getValueType() != MVT::ppcf128) {
8475           SDValue Val = N->getOperand(0).getOperand(0);
8476           if (Val.getValueType() == MVT::f32) {
8477             Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8478             DCI.AddToWorklist(Val.getNode());
8479           }
8480
8481           Val = DAG.getNode(PPCISD::FCTIDZ, dl, MVT::f64, Val);
8482           DCI.AddToWorklist(Val.getNode());
8483           Val = DAG.getNode(PPCISD::FCFID, dl, MVT::f64, Val);
8484           DCI.AddToWorklist(Val.getNode());
8485           if (N->getValueType(0) == MVT::f32) {
8486             Val = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, Val,
8487                               DAG.getIntPtrConstant(0));
8488             DCI.AddToWorklist(Val.getNode());
8489           }
8490           return Val;
8491         } else if (N->getOperand(0).getValueType() == MVT::i32) {
8492           // If the intermediate type is i32, we can avoid the load/store here
8493           // too.
8494         }
8495       }
8496     }
8497     break;
8498   case ISD::STORE: {
8499     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
8500     if (TM.getSubtarget<PPCSubtarget>().hasSTFIWX() &&
8501         !cast<StoreSDNode>(N)->isTruncatingStore() &&
8502         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
8503         N->getOperand(1).getValueType() == MVT::i32 &&
8504         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
8505       SDValue Val = N->getOperand(1).getOperand(0);
8506       if (Val.getValueType() == MVT::f32) {
8507         Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8508         DCI.AddToWorklist(Val.getNode());
8509       }
8510       Val = DAG.getNode(PPCISD::FCTIWZ, dl, MVT::f64, Val);
8511       DCI.AddToWorklist(Val.getNode());
8512
8513       SDValue Ops[] = {
8514         N->getOperand(0), Val, N->getOperand(2),
8515         DAG.getValueType(N->getOperand(1).getValueType())
8516       };
8517
8518       Val = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
8519               DAG.getVTList(MVT::Other), Ops,
8520               cast<StoreSDNode>(N)->getMemoryVT(),
8521               cast<StoreSDNode>(N)->getMemOperand());
8522       DCI.AddToWorklist(Val.getNode());
8523       return Val;
8524     }
8525
8526     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
8527     if (cast<StoreSDNode>(N)->isUnindexed() &&
8528         N->getOperand(1).getOpcode() == ISD::BSWAP &&
8529         N->getOperand(1).getNode()->hasOneUse() &&
8530         (N->getOperand(1).getValueType() == MVT::i32 ||
8531          N->getOperand(1).getValueType() == MVT::i16 ||
8532          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8533           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8534           N->getOperand(1).getValueType() == MVT::i64))) {
8535       SDValue BSwapOp = N->getOperand(1).getOperand(0);
8536       // Do an any-extend to 32-bits if this is a half-word input.
8537       if (BSwapOp.getValueType() == MVT::i16)
8538         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, BSwapOp);
8539
8540       SDValue Ops[] = {
8541         N->getOperand(0), BSwapOp, N->getOperand(2),
8542         DAG.getValueType(N->getOperand(1).getValueType())
8543       };
8544       return
8545         DAG.getMemIntrinsicNode(PPCISD::STBRX, dl, DAG.getVTList(MVT::Other),
8546                                 Ops, cast<StoreSDNode>(N)->getMemoryVT(),
8547                                 cast<StoreSDNode>(N)->getMemOperand());
8548     }
8549
8550     // For little endian, VSX stores require generating xxswapd/lxvd2x.
8551     EVT VT = N->getOperand(1).getValueType();
8552     if (VT.isSimple()) {
8553       MVT StoreVT = VT.getSimpleVT();
8554       if (TM.getSubtarget<PPCSubtarget>().hasVSX() &&
8555           TM.getSubtarget<PPCSubtarget>().isLittleEndian() &&
8556           (StoreVT == MVT::v2f64 || StoreVT == MVT::v2i64 ||
8557            StoreVT == MVT::v4f32 || StoreVT == MVT::v4i32))
8558         return expandVSXStoreForLE(N, DCI);
8559     }
8560     break;
8561   }
8562   case ISD::LOAD: {
8563     LoadSDNode *LD = cast<LoadSDNode>(N);
8564     EVT VT = LD->getValueType(0);
8565
8566     // For little endian, VSX loads require generating lxvd2x/xxswapd.
8567     if (VT.isSimple()) {
8568       MVT LoadVT = VT.getSimpleVT();
8569       if (TM.getSubtarget<PPCSubtarget>().hasVSX() &&
8570           TM.getSubtarget<PPCSubtarget>().isLittleEndian() &&
8571           (LoadVT == MVT::v2f64 || LoadVT == MVT::v2i64 ||
8572            LoadVT == MVT::v4f32 || LoadVT == MVT::v4i32))
8573         return expandVSXLoadForLE(N, DCI);
8574     }
8575
8576     Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
8577     unsigned ABIAlignment = getDataLayout()->getABITypeAlignment(Ty);
8578     if (ISD::isNON_EXTLoad(N) && VT.isVector() &&
8579         TM.getSubtarget<PPCSubtarget>().hasAltivec() &&
8580         // P8 and later hardware should just use LOAD.
8581         !TM.getSubtarget<PPCSubtarget>().hasP8Vector() &&
8582         (VT == MVT::v16i8 || VT == MVT::v8i16 ||
8583          VT == MVT::v4i32 || VT == MVT::v4f32) &&
8584         LD->getAlignment() < ABIAlignment) {
8585       // This is a type-legal unaligned Altivec load.
8586       SDValue Chain = LD->getChain();
8587       SDValue Ptr = LD->getBasePtr();
8588       bool isLittleEndian = Subtarget.isLittleEndian();
8589
8590       // This implements the loading of unaligned vectors as described in
8591       // the venerable Apple Velocity Engine overview. Specifically:
8592       // https://developer.apple.com/hardwaredrivers/ve/alignment.html
8593       // https://developer.apple.com/hardwaredrivers/ve/code_optimization.html
8594       //
8595       // The general idea is to expand a sequence of one or more unaligned
8596       // loads into an alignment-based permutation-control instruction (lvsl
8597       // or lvsr), a series of regular vector loads (which always truncate
8598       // their input address to an aligned address), and a series of
8599       // permutations.  The results of these permutations are the requested
8600       // loaded values.  The trick is that the last "extra" load is not taken
8601       // from the address you might suspect (sizeof(vector) bytes after the
8602       // last requested load), but rather sizeof(vector) - 1 bytes after the
8603       // last requested vector. The point of this is to avoid a page fault if
8604       // the base address happened to be aligned. This works because if the
8605       // base address is aligned, then adding less than a full vector length
8606       // will cause the last vector in the sequence to be (re)loaded.
8607       // Otherwise, the next vector will be fetched as you might suspect was
8608       // necessary.
8609
8610       // We might be able to reuse the permutation generation from
8611       // a different base address offset from this one by an aligned amount.
8612       // The INTRINSIC_WO_CHAIN DAG combine will attempt to perform this
8613       // optimization later.
8614       Intrinsic::ID Intr = (isLittleEndian ?
8615                             Intrinsic::ppc_altivec_lvsr :
8616                             Intrinsic::ppc_altivec_lvsl);
8617       SDValue PermCntl = BuildIntrinsicOp(Intr, Ptr, DAG, dl, MVT::v16i8);
8618
8619       // Create the new MMO for the new base load. It is like the original MMO,
8620       // but represents an area in memory almost twice the vector size centered
8621       // on the original address. If the address is unaligned, we might start
8622       // reading up to (sizeof(vector)-1) bytes below the address of the
8623       // original unaligned load.
8624       MachineFunction &MF = DAG.getMachineFunction();
8625       MachineMemOperand *BaseMMO =
8626         MF.getMachineMemOperand(LD->getMemOperand(),
8627                                 -LD->getMemoryVT().getStoreSize()+1,
8628                                 2*LD->getMemoryVT().getStoreSize()-1);
8629
8630       // Create the new base load.
8631       SDValue LDXIntID = DAG.getTargetConstant(Intrinsic::ppc_altivec_lvx,
8632                                                getPointerTy());
8633       SDValue BaseLoadOps[] = { Chain, LDXIntID, Ptr };
8634       SDValue BaseLoad =
8635         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8636                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8637                                 BaseLoadOps, MVT::v4i32, BaseMMO);
8638
8639       // Note that the value of IncOffset (which is provided to the next
8640       // load's pointer info offset value, and thus used to calculate the
8641       // alignment), and the value of IncValue (which is actually used to
8642       // increment the pointer value) are different! This is because we
8643       // require the next load to appear to be aligned, even though it
8644       // is actually offset from the base pointer by a lesser amount.
8645       int IncOffset = VT.getSizeInBits() / 8;
8646       int IncValue = IncOffset;
8647
8648       // Walk (both up and down) the chain looking for another load at the real
8649       // (aligned) offset (the alignment of the other load does not matter in
8650       // this case). If found, then do not use the offset reduction trick, as
8651       // that will prevent the loads from being later combined (as they would
8652       // otherwise be duplicates).
8653       if (!findConsecutiveLoad(LD, DAG))
8654         --IncValue;
8655
8656       SDValue Increment = DAG.getConstant(IncValue, getPointerTy());
8657       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
8658
8659       MachineMemOperand *ExtraMMO =
8660         MF.getMachineMemOperand(LD->getMemOperand(),
8661                                 1, 2*LD->getMemoryVT().getStoreSize()-1);
8662       SDValue ExtraLoadOps[] = { Chain, LDXIntID, Ptr };
8663       SDValue ExtraLoad =
8664         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8665                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8666                                 ExtraLoadOps, MVT::v4i32, ExtraMMO);
8667
8668       SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
8669         BaseLoad.getValue(1), ExtraLoad.getValue(1));
8670
8671       // Because vperm has a big-endian bias, we must reverse the order
8672       // of the input vectors and complement the permute control vector
8673       // when generating little endian code.  We have already handled the
8674       // latter by using lvsr instead of lvsl, so just reverse BaseLoad
8675       // and ExtraLoad here.
8676       SDValue Perm;
8677       if (isLittleEndian)
8678         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8679                                 ExtraLoad, BaseLoad, PermCntl, DAG, dl);
8680       else
8681         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8682                                 BaseLoad, ExtraLoad, PermCntl, DAG, dl);
8683
8684       if (VT != MVT::v4i32)
8685         Perm = DAG.getNode(ISD::BITCAST, dl, VT, Perm);
8686
8687       // The output of the permutation is our loaded result, the TokenFactor is
8688       // our new chain.
8689       DCI.CombineTo(N, Perm, TF);
8690       return SDValue(N, 0);
8691     }
8692     }
8693     break;
8694   case ISD::INTRINSIC_WO_CHAIN: {
8695     bool isLittleEndian = Subtarget.isLittleEndian();
8696     Intrinsic::ID Intr = (isLittleEndian ?
8697                           Intrinsic::ppc_altivec_lvsr :
8698                           Intrinsic::ppc_altivec_lvsl);
8699     if (cast<ConstantSDNode>(N->getOperand(0))->getZExtValue() == Intr &&
8700         N->getOperand(1)->getOpcode() == ISD::ADD) {
8701       SDValue Add = N->getOperand(1);
8702
8703       if (DAG.MaskedValueIsZero(Add->getOperand(1),
8704             APInt::getAllOnesValue(4 /* 16 byte alignment */).zext(
8705               Add.getValueType().getScalarType().getSizeInBits()))) {
8706         SDNode *BasePtr = Add->getOperand(0).getNode();
8707         for (SDNode::use_iterator UI = BasePtr->use_begin(),
8708              UE = BasePtr->use_end(); UI != UE; ++UI) {
8709           if (UI->getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8710               cast<ConstantSDNode>(UI->getOperand(0))->getZExtValue() ==
8711                 Intr) {
8712             // We've found another LVSL/LVSR, and this address is an aligned
8713             // multiple of that one. The results will be the same, so use the
8714             // one we've just found instead.
8715
8716             return SDValue(*UI, 0);
8717           }
8718         }
8719       }
8720     }
8721     }
8722
8723     break;
8724   case ISD::INTRINSIC_W_CHAIN: {
8725     // For little endian, VSX loads require generating lxvd2x/xxswapd.
8726     if (TM.getSubtarget<PPCSubtarget>().hasVSX() &&
8727         TM.getSubtarget<PPCSubtarget>().isLittleEndian()) {
8728       switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
8729       default:
8730         break;
8731       case Intrinsic::ppc_vsx_lxvw4x:
8732       case Intrinsic::ppc_vsx_lxvd2x:
8733         return expandVSXLoadForLE(N, DCI);
8734       }
8735     }
8736     break;
8737   }
8738   case ISD::INTRINSIC_VOID: {
8739     // For little endian, VSX stores require generating xxswapd/stxvd2x.
8740     if (TM.getSubtarget<PPCSubtarget>().hasVSX() &&
8741         TM.getSubtarget<PPCSubtarget>().isLittleEndian()) {
8742       switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
8743       default:
8744         break;
8745       case Intrinsic::ppc_vsx_stxvw4x:
8746       case Intrinsic::ppc_vsx_stxvd2x:
8747         return expandVSXStoreForLE(N, DCI);
8748       }
8749     }
8750     break;
8751   }
8752   case ISD::BSWAP:
8753     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
8754     if (ISD::isNON_EXTLoad(N->getOperand(0).getNode()) &&
8755         N->getOperand(0).hasOneUse() &&
8756         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16 ||
8757          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8758           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8759           N->getValueType(0) == MVT::i64))) {
8760       SDValue Load = N->getOperand(0);
8761       LoadSDNode *LD = cast<LoadSDNode>(Load);
8762       // Create the byte-swapping load.
8763       SDValue Ops[] = {
8764         LD->getChain(),    // Chain
8765         LD->getBasePtr(),  // Ptr
8766         DAG.getValueType(N->getValueType(0)) // VT
8767       };
8768       SDValue BSLoad =
8769         DAG.getMemIntrinsicNode(PPCISD::LBRX, dl,
8770                                 DAG.getVTList(N->getValueType(0) == MVT::i64 ?
8771                                               MVT::i64 : MVT::i32, MVT::Other),
8772                                 Ops, LD->getMemoryVT(), LD->getMemOperand());
8773
8774       // If this is an i16 load, insert the truncate.
8775       SDValue ResVal = BSLoad;
8776       if (N->getValueType(0) == MVT::i16)
8777         ResVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, BSLoad);
8778
8779       // First, combine the bswap away.  This makes the value produced by the
8780       // load dead.
8781       DCI.CombineTo(N, ResVal);
8782
8783       // Next, combine the load away, we give it a bogus result value but a real
8784       // chain result.  The result value is dead because the bswap is dead.
8785       DCI.CombineTo(Load.getNode(), ResVal, BSLoad.getValue(1));
8786
8787       // Return N so it doesn't get rechecked!
8788       return SDValue(N, 0);
8789     }
8790
8791     break;
8792   case PPCISD::VCMP: {
8793     // If a VCMPo node already exists with exactly the same operands as this
8794     // node, use its result instead of this node (VCMPo computes both a CR6 and
8795     // a normal output).
8796     //
8797     if (!N->getOperand(0).hasOneUse() &&
8798         !N->getOperand(1).hasOneUse() &&
8799         !N->getOperand(2).hasOneUse()) {
8800
8801       // Scan all of the users of the LHS, looking for VCMPo's that match.
8802       SDNode *VCMPoNode = nullptr;
8803
8804       SDNode *LHSN = N->getOperand(0).getNode();
8805       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
8806            UI != E; ++UI)
8807         if (UI->getOpcode() == PPCISD::VCMPo &&
8808             UI->getOperand(1) == N->getOperand(1) &&
8809             UI->getOperand(2) == N->getOperand(2) &&
8810             UI->getOperand(0) == N->getOperand(0)) {
8811           VCMPoNode = *UI;
8812           break;
8813         }
8814
8815       // If there is no VCMPo node, or if the flag value has a single use, don't
8816       // transform this.
8817       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
8818         break;
8819
8820       // Look at the (necessarily single) use of the flag value.  If it has a
8821       // chain, this transformation is more complex.  Note that multiple things
8822       // could use the value result, which we should ignore.
8823       SDNode *FlagUser = nullptr;
8824       for (SDNode::use_iterator UI = VCMPoNode->use_begin();
8825            FlagUser == nullptr; ++UI) {
8826         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
8827         SDNode *User = *UI;
8828         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
8829           if (User->getOperand(i) == SDValue(VCMPoNode, 1)) {
8830             FlagUser = User;
8831             break;
8832           }
8833         }
8834       }
8835
8836       // If the user is a MFOCRF instruction, we know this is safe.
8837       // Otherwise we give up for right now.
8838       if (FlagUser->getOpcode() == PPCISD::MFOCRF)
8839         return SDValue(VCMPoNode, 0);
8840     }
8841     break;
8842   }
8843   case ISD::BRCOND: {
8844     SDValue Cond = N->getOperand(1);
8845     SDValue Target = N->getOperand(2);
8846  
8847     if (Cond.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8848         cast<ConstantSDNode>(Cond.getOperand(1))->getZExtValue() ==
8849           Intrinsic::ppc_is_decremented_ctr_nonzero) {
8850
8851       // We now need to make the intrinsic dead (it cannot be instruction
8852       // selected).
8853       DAG.ReplaceAllUsesOfValueWith(Cond.getValue(1), Cond.getOperand(0));
8854       assert(Cond.getNode()->hasOneUse() &&
8855              "Counter decrement has more than one use");
8856
8857       return DAG.getNode(PPCISD::BDNZ, dl, MVT::Other,
8858                          N->getOperand(0), Target);
8859     }
8860   }
8861   break;
8862   case ISD::BR_CC: {
8863     // If this is a branch on an altivec predicate comparison, lower this so
8864     // that we don't have to do a MFOCRF: instead, branch directly on CR6.  This
8865     // lowering is done pre-legalize, because the legalizer lowers the predicate
8866     // compare down to code that is difficult to reassemble.
8867     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
8868     SDValue LHS = N->getOperand(2), RHS = N->getOperand(3);
8869
8870     // Sometimes the promoted value of the intrinsic is ANDed by some non-zero
8871     // value. If so, pass-through the AND to get to the intrinsic.
8872     if (LHS.getOpcode() == ISD::AND &&
8873         LHS.getOperand(0).getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8874         cast<ConstantSDNode>(LHS.getOperand(0).getOperand(1))->getZExtValue() ==
8875           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8876         isa<ConstantSDNode>(LHS.getOperand(1)) &&
8877         !cast<ConstantSDNode>(LHS.getOperand(1))->getConstantIntValue()->
8878           isZero())
8879       LHS = LHS.getOperand(0);
8880
8881     if (LHS.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8882         cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue() ==
8883           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8884         isa<ConstantSDNode>(RHS)) {
8885       assert((CC == ISD::SETEQ || CC == ISD::SETNE) &&
8886              "Counter decrement comparison is not EQ or NE");
8887
8888       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8889       bool isBDNZ = (CC == ISD::SETEQ && Val) ||
8890                     (CC == ISD::SETNE && !Val);
8891
8892       // We now need to make the intrinsic dead (it cannot be instruction
8893       // selected).
8894       DAG.ReplaceAllUsesOfValueWith(LHS.getValue(1), LHS.getOperand(0));
8895       assert(LHS.getNode()->hasOneUse() &&
8896              "Counter decrement has more than one use");
8897
8898       return DAG.getNode(isBDNZ ? PPCISD::BDNZ : PPCISD::BDZ, dl, MVT::Other,
8899                          N->getOperand(0), N->getOperand(4));
8900     }
8901
8902     int CompareOpc;
8903     bool isDot;
8904
8905     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8906         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
8907         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
8908       assert(isDot && "Can't compare against a vector result!");
8909
8910       // If this is a comparison against something other than 0/1, then we know
8911       // that the condition is never/always true.
8912       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8913       if (Val != 0 && Val != 1) {
8914         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
8915           return N->getOperand(0);
8916         // Always !=, turn it into an unconditional branch.
8917         return DAG.getNode(ISD::BR, dl, MVT::Other,
8918                            N->getOperand(0), N->getOperand(4));
8919       }
8920
8921       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
8922
8923       // Create the PPCISD altivec 'dot' comparison node.
8924       SDValue Ops[] = {
8925         LHS.getOperand(2),  // LHS of compare
8926         LHS.getOperand(3),  // RHS of compare
8927         DAG.getConstant(CompareOpc, MVT::i32)
8928       };
8929       EVT VTs[] = { LHS.getOperand(2).getValueType(), MVT::Glue };
8930       SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
8931
8932       // Unpack the result based on how the target uses it.
8933       PPC::Predicate CompOpc;
8934       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue()) {
8935       default:  // Can't happen, don't crash on invalid number though.
8936       case 0:   // Branch on the value of the EQ bit of CR6.
8937         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
8938         break;
8939       case 1:   // Branch on the inverted value of the EQ bit of CR6.
8940         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
8941         break;
8942       case 2:   // Branch on the value of the LT bit of CR6.
8943         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
8944         break;
8945       case 3:   // Branch on the inverted value of the LT bit of CR6.
8946         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
8947         break;
8948       }
8949
8950       return DAG.getNode(PPCISD::COND_BRANCH, dl, MVT::Other, N->getOperand(0),
8951                          DAG.getConstant(CompOpc, MVT::i32),
8952                          DAG.getRegister(PPC::CR6, MVT::i32),
8953                          N->getOperand(4), CompNode.getValue(1));
8954     }
8955     break;
8956   }
8957   }
8958
8959   return SDValue();
8960 }
8961
8962 SDValue
8963 PPCTargetLowering::BuildSDIVPow2(SDNode *N, const APInt &Divisor,
8964                                   SelectionDAG &DAG,
8965                                   std::vector<SDNode *> *Created) const {
8966   // fold (sdiv X, pow2)
8967   EVT VT = N->getValueType(0);
8968   if (VT == MVT::i64 && !Subtarget.isPPC64())
8969     return SDValue();
8970   if ((VT != MVT::i32 && VT != MVT::i64) ||
8971       !(Divisor.isPowerOf2() || (-Divisor).isPowerOf2()))
8972     return SDValue();
8973
8974   SDLoc DL(N);
8975   SDValue N0 = N->getOperand(0);
8976
8977   bool IsNegPow2 = (-Divisor).isPowerOf2();
8978   unsigned Lg2 = (IsNegPow2 ? -Divisor : Divisor).countTrailingZeros();
8979   SDValue ShiftAmt = DAG.getConstant(Lg2, VT);
8980
8981   SDValue Op = DAG.getNode(PPCISD::SRA_ADDZE, DL, VT, N0, ShiftAmt);
8982   if (Created)
8983     Created->push_back(Op.getNode());
8984
8985   if (IsNegPow2) {
8986     Op = DAG.getNode(ISD::SUB, DL, VT, DAG.getConstant(0, VT), Op);
8987     if (Created)
8988       Created->push_back(Op.getNode());
8989   }
8990
8991   return Op;
8992 }
8993
8994 //===----------------------------------------------------------------------===//
8995 // Inline Assembly Support
8996 //===----------------------------------------------------------------------===//
8997
8998 void PPCTargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
8999                                                       APInt &KnownZero,
9000                                                       APInt &KnownOne,
9001                                                       const SelectionDAG &DAG,
9002                                                       unsigned Depth) const {
9003   KnownZero = KnownOne = APInt(KnownZero.getBitWidth(), 0);
9004   switch (Op.getOpcode()) {
9005   default: break;
9006   case PPCISD::LBRX: {
9007     // lhbrx is known to have the top bits cleared out.
9008     if (cast<VTSDNode>(Op.getOperand(2))->getVT() == MVT::i16)
9009       KnownZero = 0xFFFF0000;
9010     break;
9011   }
9012   case ISD::INTRINSIC_WO_CHAIN: {
9013     switch (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue()) {
9014     default: break;
9015     case Intrinsic::ppc_altivec_vcmpbfp_p:
9016     case Intrinsic::ppc_altivec_vcmpeqfp_p:
9017     case Intrinsic::ppc_altivec_vcmpequb_p:
9018     case Intrinsic::ppc_altivec_vcmpequh_p:
9019     case Intrinsic::ppc_altivec_vcmpequw_p:
9020     case Intrinsic::ppc_altivec_vcmpgefp_p:
9021     case Intrinsic::ppc_altivec_vcmpgtfp_p:
9022     case Intrinsic::ppc_altivec_vcmpgtsb_p:
9023     case Intrinsic::ppc_altivec_vcmpgtsh_p:
9024     case Intrinsic::ppc_altivec_vcmpgtsw_p:
9025     case Intrinsic::ppc_altivec_vcmpgtub_p:
9026     case Intrinsic::ppc_altivec_vcmpgtuh_p:
9027     case Intrinsic::ppc_altivec_vcmpgtuw_p:
9028       KnownZero = ~1U;  // All bits but the low one are known to be zero.
9029       break;
9030     }
9031   }
9032   }
9033 }
9034
9035
9036 /// getConstraintType - Given a constraint, return the type of
9037 /// constraint it is for this target.
9038 PPCTargetLowering::ConstraintType
9039 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
9040   if (Constraint.size() == 1) {
9041     switch (Constraint[0]) {
9042     default: break;
9043     case 'b':
9044     case 'r':
9045     case 'f':
9046     case 'v':
9047     case 'y':
9048       return C_RegisterClass;
9049     case 'Z':
9050       // FIXME: While Z does indicate a memory constraint, it specifically
9051       // indicates an r+r address (used in conjunction with the 'y' modifier
9052       // in the replacement string). Currently, we're forcing the base
9053       // register to be r0 in the asm printer (which is interpreted as zero)
9054       // and forming the complete address in the second register. This is
9055       // suboptimal.
9056       return C_Memory;
9057     }
9058   } else if (Constraint == "wc") { // individual CR bits.
9059     return C_RegisterClass;
9060   } else if (Constraint == "wa" || Constraint == "wd" ||
9061              Constraint == "wf" || Constraint == "ws") {
9062     return C_RegisterClass; // VSX registers.
9063   }
9064   return TargetLowering::getConstraintType(Constraint);
9065 }
9066
9067 /// Examine constraint type and operand type and determine a weight value.
9068 /// This object must already have been set up with the operand type
9069 /// and the current alternative constraint selected.
9070 TargetLowering::ConstraintWeight
9071 PPCTargetLowering::getSingleConstraintMatchWeight(
9072     AsmOperandInfo &info, const char *constraint) const {
9073   ConstraintWeight weight = CW_Invalid;
9074   Value *CallOperandVal = info.CallOperandVal;
9075     // If we don't have a value, we can't do a match,
9076     // but allow it at the lowest weight.
9077   if (!CallOperandVal)
9078     return CW_Default;
9079   Type *type = CallOperandVal->getType();
9080
9081   // Look at the constraint type.
9082   if (StringRef(constraint) == "wc" && type->isIntegerTy(1))
9083     return CW_Register; // an individual CR bit.
9084   else if ((StringRef(constraint) == "wa" ||
9085             StringRef(constraint) == "wd" ||
9086             StringRef(constraint) == "wf") &&
9087            type->isVectorTy())
9088     return CW_Register;
9089   else if (StringRef(constraint) == "ws" && type->isDoubleTy())
9090     return CW_Register;
9091
9092   switch (*constraint) {
9093   default:
9094     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
9095     break;
9096   case 'b':
9097     if (type->isIntegerTy())
9098       weight = CW_Register;
9099     break;
9100   case 'f':
9101     if (type->isFloatTy())
9102       weight = CW_Register;
9103     break;
9104   case 'd':
9105     if (type->isDoubleTy())
9106       weight = CW_Register;
9107     break;
9108   case 'v':
9109     if (type->isVectorTy())
9110       weight = CW_Register;
9111     break;
9112   case 'y':
9113     weight = CW_Register;
9114     break;
9115   case 'Z':
9116     weight = CW_Memory;
9117     break;
9118   }
9119   return weight;
9120 }
9121
9122 std::pair<unsigned, const TargetRegisterClass*>
9123 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
9124                                                 MVT VT) const {
9125   if (Constraint.size() == 1) {
9126     // GCC RS6000 Constraint Letters
9127     switch (Constraint[0]) {
9128     case 'b':   // R1-R31
9129       if (VT == MVT::i64 && Subtarget.isPPC64())
9130         return std::make_pair(0U, &PPC::G8RC_NOX0RegClass);
9131       return std::make_pair(0U, &PPC::GPRC_NOR0RegClass);
9132     case 'r':   // R0-R31
9133       if (VT == MVT::i64 && Subtarget.isPPC64())
9134         return std::make_pair(0U, &PPC::G8RCRegClass);
9135       return std::make_pair(0U, &PPC::GPRCRegClass);
9136     case 'f':
9137       if (VT == MVT::f32 || VT == MVT::i32)
9138         return std::make_pair(0U, &PPC::F4RCRegClass);
9139       if (VT == MVT::f64 || VT == MVT::i64)
9140         return std::make_pair(0U, &PPC::F8RCRegClass);
9141       break;
9142     case 'v':
9143       return std::make_pair(0U, &PPC::VRRCRegClass);
9144     case 'y':   // crrc
9145       return std::make_pair(0U, &PPC::CRRCRegClass);
9146     }
9147   } else if (Constraint == "wc") { // an individual CR bit.
9148     return std::make_pair(0U, &PPC::CRBITRCRegClass);
9149   } else if (Constraint == "wa" || Constraint == "wd" ||
9150              Constraint == "wf") {
9151     return std::make_pair(0U, &PPC::VSRCRegClass);
9152   } else if (Constraint == "ws") {
9153     return std::make_pair(0U, &PPC::VSFRCRegClass);
9154   }
9155
9156   std::pair<unsigned, const TargetRegisterClass*> R =
9157     TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
9158
9159   // r[0-9]+ are used, on PPC64, to refer to the corresponding 64-bit registers
9160   // (which we call X[0-9]+). If a 64-bit value has been requested, and a
9161   // 32-bit GPR has been selected, then 'upgrade' it to the 64-bit parent
9162   // register.
9163   // FIXME: If TargetLowering::getRegForInlineAsmConstraint could somehow use
9164   // the AsmName field from *RegisterInfo.td, then this would not be necessary.
9165   if (R.first && VT == MVT::i64 && Subtarget.isPPC64() &&
9166       PPC::GPRCRegClass.contains(R.first)) {
9167     const TargetRegisterInfo *TRI =
9168         getTargetMachine().getSubtargetImpl()->getRegisterInfo();
9169     return std::make_pair(TRI->getMatchingSuperReg(R.first,
9170                             PPC::sub_32, &PPC::G8RCRegClass),
9171                           &PPC::G8RCRegClass);
9172   }
9173
9174   // GCC accepts 'cc' as an alias for 'cr0', and we need to do the same.
9175   if (!R.second && StringRef("{cc}").equals_lower(Constraint)) {
9176     R.first = PPC::CR0;
9177     R.second = &PPC::CRRCRegClass;
9178   }
9179
9180   return R;
9181 }
9182
9183
9184 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
9185 /// vector.  If it is invalid, don't add anything to Ops.
9186 void PPCTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
9187                                                      std::string &Constraint,
9188                                                      std::vector<SDValue>&Ops,
9189                                                      SelectionDAG &DAG) const {
9190   SDValue Result;
9191
9192   // Only support length 1 constraints.
9193   if (Constraint.length() > 1) return;
9194
9195   char Letter = Constraint[0];
9196   switch (Letter) {
9197   default: break;
9198   case 'I':
9199   case 'J':
9200   case 'K':
9201   case 'L':
9202   case 'M':
9203   case 'N':
9204   case 'O':
9205   case 'P': {
9206     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
9207     if (!CST) return; // Must be an immediate to match.
9208     int64_t Value = CST->getSExtValue();
9209     EVT TCVT = MVT::i64; // All constants taken to be 64 bits so that negative
9210                          // numbers are printed as such.
9211     switch (Letter) {
9212     default: llvm_unreachable("Unknown constraint letter!");
9213     case 'I':  // "I" is a signed 16-bit constant.
9214       if (isInt<16>(Value))
9215         Result = DAG.getTargetConstant(Value, TCVT);
9216       break;
9217     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
9218       if (isShiftedUInt<16, 16>(Value))
9219         Result = DAG.getTargetConstant(Value, TCVT);
9220       break;
9221     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
9222       if (isShiftedInt<16, 16>(Value))
9223         Result = DAG.getTargetConstant(Value, TCVT);
9224       break;
9225     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
9226       if (isUInt<16>(Value))
9227         Result = DAG.getTargetConstant(Value, TCVT);
9228       break;
9229     case 'M':  // "M" is a constant that is greater than 31.
9230       if (Value > 31)
9231         Result = DAG.getTargetConstant(Value, TCVT);
9232       break;
9233     case 'N':  // "N" is a positive constant that is an exact power of two.
9234       if (Value > 0 && isPowerOf2_64(Value))
9235         Result = DAG.getTargetConstant(Value, TCVT);
9236       break;
9237     case 'O':  // "O" is the constant zero.
9238       if (Value == 0)
9239         Result = DAG.getTargetConstant(Value, TCVT);
9240       break;
9241     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
9242       if (isInt<16>(-Value))
9243         Result = DAG.getTargetConstant(Value, TCVT);
9244       break;
9245     }
9246     break;
9247   }
9248   }
9249
9250   if (Result.getNode()) {
9251     Ops.push_back(Result);
9252     return;
9253   }
9254
9255   // Handle standard constraint letters.
9256   TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
9257 }
9258
9259 // isLegalAddressingMode - Return true if the addressing mode represented
9260 // by AM is legal for this target, for a load/store of the specified type.
9261 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM,
9262                                               Type *Ty) const {
9263   // FIXME: PPC does not allow r+i addressing modes for vectors!
9264
9265   // PPC allows a sign-extended 16-bit immediate field.
9266   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
9267     return false;
9268
9269   // No global is ever allowed as a base.
9270   if (AM.BaseGV)
9271     return false;
9272
9273   // PPC only support r+r,
9274   switch (AM.Scale) {
9275   case 0:  // "r+i" or just "i", depending on HasBaseReg.
9276     break;
9277   case 1:
9278     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
9279       return false;
9280     // Otherwise we have r+r or r+i.
9281     break;
9282   case 2:
9283     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
9284       return false;
9285     // Allow 2*r as r+r.
9286     break;
9287   default:
9288     // No other scales are supported.
9289     return false;
9290   }
9291
9292   return true;
9293 }
9294
9295 SDValue PPCTargetLowering::LowerRETURNADDR(SDValue Op,
9296                                            SelectionDAG &DAG) const {
9297   MachineFunction &MF = DAG.getMachineFunction();
9298   MachineFrameInfo *MFI = MF.getFrameInfo();
9299   MFI->setReturnAddressIsTaken(true);
9300
9301   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
9302     return SDValue();
9303
9304   SDLoc dl(Op);
9305   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9306
9307   // Make sure the function does not optimize away the store of the RA to
9308   // the stack.
9309   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
9310   FuncInfo->setLRStoreRequired();
9311   bool isPPC64 = Subtarget.isPPC64();
9312   bool isDarwinABI = Subtarget.isDarwinABI();
9313
9314   if (Depth > 0) {
9315     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9316     SDValue Offset =
9317
9318       DAG.getConstant(PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI),
9319                       isPPC64? MVT::i64 : MVT::i32);
9320     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9321                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9322                                    FrameAddr, Offset),
9323                        MachinePointerInfo(), false, false, false, 0);
9324   }
9325
9326   // Just load the return address off the stack.
9327   SDValue RetAddrFI = getReturnAddrFrameIndex(DAG);
9328   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9329                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9330 }
9331
9332 SDValue PPCTargetLowering::LowerFRAMEADDR(SDValue Op,
9333                                           SelectionDAG &DAG) const {
9334   SDLoc dl(Op);
9335   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9336
9337   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
9338   bool isPPC64 = PtrVT == MVT::i64;
9339
9340   MachineFunction &MF = DAG.getMachineFunction();
9341   MachineFrameInfo *MFI = MF.getFrameInfo();
9342   MFI->setFrameAddressIsTaken(true);
9343
9344   // Naked functions never have a frame pointer, and so we use r1. For all
9345   // other functions, this decision must be delayed until during PEI.
9346   unsigned FrameReg;
9347   if (MF.getFunction()->getAttributes().hasAttribute(
9348         AttributeSet::FunctionIndex, Attribute::Naked))
9349     FrameReg = isPPC64 ? PPC::X1 : PPC::R1;
9350   else
9351     FrameReg = isPPC64 ? PPC::FP8 : PPC::FP;
9352
9353   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg,
9354                                          PtrVT);
9355   while (Depth--)
9356     FrameAddr = DAG.getLoad(Op.getValueType(), dl, DAG.getEntryNode(),
9357                             FrameAddr, MachinePointerInfo(), false, false,
9358                             false, 0);
9359   return FrameAddr;
9360 }
9361
9362 // FIXME? Maybe this could be a TableGen attribute on some registers and
9363 // this table could be generated automatically from RegInfo.
9364 unsigned PPCTargetLowering::getRegisterByName(const char* RegName,
9365                                               EVT VT) const {
9366   bool isPPC64 = Subtarget.isPPC64();
9367   bool isDarwinABI = Subtarget.isDarwinABI();
9368
9369   if ((isPPC64 && VT != MVT::i64 && VT != MVT::i32) ||
9370       (!isPPC64 && VT != MVT::i32))
9371     report_fatal_error("Invalid register global variable type");
9372
9373   bool is64Bit = isPPC64 && VT == MVT::i64;
9374   unsigned Reg = StringSwitch<unsigned>(RegName)
9375                    .Case("r1", is64Bit ? PPC::X1 : PPC::R1)
9376                    .Case("r2", isDarwinABI ? 0 : (is64Bit ? PPC::X2 : PPC::R2))
9377                    .Case("r13", (!isPPC64 && isDarwinABI) ? 0 :
9378                                   (is64Bit ? PPC::X13 : PPC::R13))
9379                    .Default(0);
9380
9381   if (Reg)
9382     return Reg;
9383   report_fatal_error("Invalid register name global variable");
9384 }
9385
9386 bool
9387 PPCTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
9388   // The PowerPC target isn't yet aware of offsets.
9389   return false;
9390 }
9391
9392 bool PPCTargetLowering::getTgtMemIntrinsic(IntrinsicInfo &Info,
9393                                            const CallInst &I,
9394                                            unsigned Intrinsic) const {
9395
9396   switch (Intrinsic) {
9397   case Intrinsic::ppc_altivec_lvx:
9398   case Intrinsic::ppc_altivec_lvxl:
9399   case Intrinsic::ppc_altivec_lvebx:
9400   case Intrinsic::ppc_altivec_lvehx:
9401   case Intrinsic::ppc_altivec_lvewx:
9402   case Intrinsic::ppc_vsx_lxvd2x:
9403   case Intrinsic::ppc_vsx_lxvw4x: {
9404     EVT VT;
9405     switch (Intrinsic) {
9406     case Intrinsic::ppc_altivec_lvebx:
9407       VT = MVT::i8;
9408       break;
9409     case Intrinsic::ppc_altivec_lvehx:
9410       VT = MVT::i16;
9411       break;
9412     case Intrinsic::ppc_altivec_lvewx:
9413       VT = MVT::i32;
9414       break;
9415     case Intrinsic::ppc_vsx_lxvd2x:
9416       VT = MVT::v2f64;
9417       break;
9418     default:
9419       VT = MVT::v4i32;
9420       break;
9421     }
9422
9423     Info.opc = ISD::INTRINSIC_W_CHAIN;
9424     Info.memVT = VT;
9425     Info.ptrVal = I.getArgOperand(0);
9426     Info.offset = -VT.getStoreSize()+1;
9427     Info.size = 2*VT.getStoreSize()-1;
9428     Info.align = 1;
9429     Info.vol = false;
9430     Info.readMem = true;
9431     Info.writeMem = false;
9432     return true;
9433   }
9434   case Intrinsic::ppc_altivec_stvx:
9435   case Intrinsic::ppc_altivec_stvxl:
9436   case Intrinsic::ppc_altivec_stvebx:
9437   case Intrinsic::ppc_altivec_stvehx:
9438   case Intrinsic::ppc_altivec_stvewx:
9439   case Intrinsic::ppc_vsx_stxvd2x:
9440   case Intrinsic::ppc_vsx_stxvw4x: {
9441     EVT VT;
9442     switch (Intrinsic) {
9443     case Intrinsic::ppc_altivec_stvebx:
9444       VT = MVT::i8;
9445       break;
9446     case Intrinsic::ppc_altivec_stvehx:
9447       VT = MVT::i16;
9448       break;
9449     case Intrinsic::ppc_altivec_stvewx:
9450       VT = MVT::i32;
9451       break;
9452     case Intrinsic::ppc_vsx_stxvd2x:
9453       VT = MVT::v2f64;
9454       break;
9455     default:
9456       VT = MVT::v4i32;
9457       break;
9458     }
9459
9460     Info.opc = ISD::INTRINSIC_VOID;
9461     Info.memVT = VT;
9462     Info.ptrVal = I.getArgOperand(1);
9463     Info.offset = -VT.getStoreSize()+1;
9464     Info.size = 2*VT.getStoreSize()-1;
9465     Info.align = 1;
9466     Info.vol = false;
9467     Info.readMem = false;
9468     Info.writeMem = true;
9469     return true;
9470   }
9471   default:
9472     break;
9473   }
9474
9475   return false;
9476 }
9477
9478 /// getOptimalMemOpType - Returns the target specific optimal type for load
9479 /// and store operations as a result of memset, memcpy, and memmove
9480 /// lowering. If DstAlign is zero that means it's safe to destination
9481 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
9482 /// means there isn't a need to check it against alignment requirement,
9483 /// probably because the source does not need to be loaded. If 'IsMemset' is
9484 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
9485 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
9486 /// source is constant so it does not need to be loaded.
9487 /// It returns EVT::Other if the type should be determined using generic
9488 /// target-independent logic.
9489 EVT PPCTargetLowering::getOptimalMemOpType(uint64_t Size,
9490                                            unsigned DstAlign, unsigned SrcAlign,
9491                                            bool IsMemset, bool ZeroMemset,
9492                                            bool MemcpyStrSrc,
9493                                            MachineFunction &MF) const {
9494   if (Subtarget.isPPC64()) {
9495     return MVT::i64;
9496   } else {
9497     return MVT::i32;
9498   }
9499 }
9500
9501 /// \brief Returns true if it is beneficial to convert a load of a constant
9502 /// to just the constant itself.
9503 bool PPCTargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
9504                                                           Type *Ty) const {
9505   assert(Ty->isIntegerTy());
9506
9507   unsigned BitSize = Ty->getPrimitiveSizeInBits();
9508   if (BitSize == 0 || BitSize > 64)
9509     return false;
9510   return true;
9511 }
9512
9513 bool PPCTargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
9514   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
9515     return false;
9516   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
9517   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
9518   return NumBits1 == 64 && NumBits2 == 32;
9519 }
9520
9521 bool PPCTargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
9522   if (!VT1.isInteger() || !VT2.isInteger())
9523     return false;
9524   unsigned NumBits1 = VT1.getSizeInBits();
9525   unsigned NumBits2 = VT2.getSizeInBits();
9526   return NumBits1 == 64 && NumBits2 == 32;
9527 }
9528
9529 bool PPCTargetLowering::isLegalICmpImmediate(int64_t Imm) const {
9530   return isInt<16>(Imm) || isUInt<16>(Imm);
9531 }
9532
9533 bool PPCTargetLowering::isLegalAddImmediate(int64_t Imm) const {
9534   return isInt<16>(Imm) || isUInt<16>(Imm);
9535 }
9536
9537 bool PPCTargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
9538                                                        unsigned,
9539                                                        unsigned,
9540                                                        bool *Fast) const {
9541   if (DisablePPCUnaligned)
9542     return false;
9543
9544   // PowerPC supports unaligned memory access for simple non-vector types.
9545   // Although accessing unaligned addresses is not as efficient as accessing
9546   // aligned addresses, it is generally more efficient than manual expansion,
9547   // and generally only traps for software emulation when crossing page
9548   // boundaries.
9549
9550   if (!VT.isSimple())
9551     return false;
9552
9553   if (VT.getSimpleVT().isVector()) {
9554     if (Subtarget.hasVSX()) {
9555       if (VT != MVT::v2f64 && VT != MVT::v2i64 &&
9556           VT != MVT::v4f32 && VT != MVT::v4i32)
9557         return false;
9558     } else {
9559       return false;
9560     }
9561   }
9562
9563   if (VT == MVT::ppcf128)
9564     return false;
9565
9566   if (Fast)
9567     *Fast = true;
9568
9569   return true;
9570 }
9571
9572 bool PPCTargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
9573   VT = VT.getScalarType();
9574
9575   if (!VT.isSimple())
9576     return false;
9577
9578   switch (VT.getSimpleVT().SimpleTy) {
9579   case MVT::f32:
9580   case MVT::f64:
9581     return true;
9582   default:
9583     break;
9584   }
9585
9586   return false;
9587 }
9588
9589 bool
9590 PPCTargetLowering::shouldExpandBuildVectorWithShuffles(
9591                      EVT VT , unsigned DefinedValues) const {
9592   if (VT == MVT::v2i64)
9593     return false;
9594
9595   return TargetLowering::shouldExpandBuildVectorWithShuffles(VT, DefinedValues);
9596 }
9597
9598 Sched::Preference PPCTargetLowering::getSchedulingPreference(SDNode *N) const {
9599   if (DisableILPPref || Subtarget.enableMachineScheduler())
9600     return TargetLowering::getSchedulingPreference(N);
9601
9602   return Sched::ILP;
9603 }
9604
9605 // Create a fast isel object.
9606 FastISel *
9607 PPCTargetLowering::createFastISel(FunctionLoweringInfo &FuncInfo,
9608                                   const TargetLibraryInfo *LibInfo) const {
9609   return PPC::createFastISel(FuncInfo, LibInfo);
9610 }