[PowerPC] Fix readcyclecounter to be custom expanded for all 32-bit targets
[oota-llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "PPCISelLowering.h"
15 #include "MCTargetDesc/PPCPredicates.h"
16 #include "PPCMachineFunctionInfo.h"
17 #include "PPCPerfectShuffle.h"
18 #include "PPCTargetMachine.h"
19 #include "PPCTargetObjectFile.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/ADT/StringSwitch.h"
22 #include "llvm/ADT/Triple.h"
23 #include "llvm/CodeGen/CallingConvLower.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineFunction.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/CodeGen/TargetLoweringObjectFileImpl.h"
30 #include "llvm/IR/CallingConv.h"
31 #include "llvm/IR/Constants.h"
32 #include "llvm/IR/DerivedTypes.h"
33 #include "llvm/IR/Function.h"
34 #include "llvm/IR/Intrinsics.h"
35 #include "llvm/Support/CommandLine.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetOptions.h"
40 using namespace llvm;
41
42 // FIXME: Remove this once soft-float is supported.
43 static cl::opt<bool> DisablePPCFloatInVariadic("disable-ppc-float-in-variadic",
44 cl::desc("disable saving float registers for va_start on PPC"), cl::Hidden);
45
46 static cl::opt<bool> DisablePPCPreinc("disable-ppc-preinc",
47 cl::desc("disable preincrement load/store generation on PPC"), cl::Hidden);
48
49 static cl::opt<bool> DisableILPPref("disable-ppc-ilp-pref",
50 cl::desc("disable setting the node scheduling preference to ILP on PPC"), cl::Hidden);
51
52 static cl::opt<bool> DisablePPCUnaligned("disable-ppc-unaligned",
53 cl::desc("disable unaligned load/store generation on PPC"), cl::Hidden);
54
55 // FIXME: Remove this once the bug has been fixed!
56 extern cl::opt<bool> ANDIGlueBug;
57
58 PPCTargetLowering::PPCTargetLowering(const PPCTargetMachine &TM)
59     : TargetLowering(TM),
60       Subtarget(*TM.getSubtargetImpl()) {
61   setPow2SDivIsCheap();
62
63   // Use _setjmp/_longjmp instead of setjmp/longjmp.
64   setUseUnderscoreSetJmp(true);
65   setUseUnderscoreLongJmp(true);
66
67   // On PPC32/64, arguments smaller than 4/8 bytes are extended, so all
68   // arguments are at least 4/8 bytes aligned.
69   bool isPPC64 = Subtarget.isPPC64();
70   setMinStackArgumentAlignment(isPPC64 ? 8:4);
71
72   // Set up the register classes.
73   addRegisterClass(MVT::i32, &PPC::GPRCRegClass);
74   addRegisterClass(MVT::f32, &PPC::F4RCRegClass);
75   addRegisterClass(MVT::f64, &PPC::F8RCRegClass);
76
77   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
78   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
79   setLoadExtAction(ISD::SEXTLOAD, MVT::i8, Expand);
80
81   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
82
83   // PowerPC has pre-inc load and store's.
84   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
85   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
86   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
87   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
88   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
89   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
90   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
91   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
92   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
93   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
94
95   if (Subtarget.useCRBits()) {
96     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
97
98     if (isPPC64 || Subtarget.hasFPCVT()) {
99       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Promote);
100       AddPromotedToType (ISD::SINT_TO_FP, MVT::i1,
101                          isPPC64 ? MVT::i64 : MVT::i32);
102       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Promote);
103       AddPromotedToType (ISD::UINT_TO_FP, MVT::i1, 
104                          isPPC64 ? MVT::i64 : MVT::i32);
105     } else {
106       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Custom);
107       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Custom);
108     }
109
110     // PowerPC does not support direct load / store of condition registers
111     setOperationAction(ISD::LOAD, MVT::i1, Custom);
112     setOperationAction(ISD::STORE, MVT::i1, Custom);
113
114     // FIXME: Remove this once the ANDI glue bug is fixed:
115     if (ANDIGlueBug)
116       setOperationAction(ISD::TRUNCATE, MVT::i1, Custom);
117
118     setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
119     setLoadExtAction(ISD::ZEXTLOAD, MVT::i1, Promote);
120     setTruncStoreAction(MVT::i64, MVT::i1, Expand);
121     setTruncStoreAction(MVT::i32, MVT::i1, Expand);
122     setTruncStoreAction(MVT::i16, MVT::i1, Expand);
123     setTruncStoreAction(MVT::i8, MVT::i1, Expand);
124
125     addRegisterClass(MVT::i1, &PPC::CRBITRCRegClass);
126   }
127
128   // This is used in the ppcf128->int sequence.  Note it has different semantics
129   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
130   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
131
132   // We do not currently implement these libm ops for PowerPC.
133   setOperationAction(ISD::FFLOOR, MVT::ppcf128, Expand);
134   setOperationAction(ISD::FCEIL,  MVT::ppcf128, Expand);
135   setOperationAction(ISD::FTRUNC, MVT::ppcf128, Expand);
136   setOperationAction(ISD::FRINT,  MVT::ppcf128, Expand);
137   setOperationAction(ISD::FNEARBYINT, MVT::ppcf128, Expand);
138   setOperationAction(ISD::FREM, MVT::ppcf128, Expand);
139
140   // PowerPC has no SREM/UREM instructions
141   setOperationAction(ISD::SREM, MVT::i32, Expand);
142   setOperationAction(ISD::UREM, MVT::i32, Expand);
143   setOperationAction(ISD::SREM, MVT::i64, Expand);
144   setOperationAction(ISD::UREM, MVT::i64, Expand);
145
146   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
147   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
148   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
149   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
150   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
151   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
152   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
153   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
154   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
155
156   // We don't support sin/cos/sqrt/fmod/pow
157   setOperationAction(ISD::FSIN , MVT::f64, Expand);
158   setOperationAction(ISD::FCOS , MVT::f64, Expand);
159   setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
160   setOperationAction(ISD::FREM , MVT::f64, Expand);
161   setOperationAction(ISD::FPOW , MVT::f64, Expand);
162   setOperationAction(ISD::FMA  , MVT::f64, Legal);
163   setOperationAction(ISD::FSIN , MVT::f32, Expand);
164   setOperationAction(ISD::FCOS , MVT::f32, Expand);
165   setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
166   setOperationAction(ISD::FREM , MVT::f32, Expand);
167   setOperationAction(ISD::FPOW , MVT::f32, Expand);
168   setOperationAction(ISD::FMA  , MVT::f32, Legal);
169
170   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
171
172   // If we're enabling GP optimizations, use hardware square root
173   if (!Subtarget.hasFSQRT() &&
174       !(TM.Options.UnsafeFPMath &&
175         Subtarget.hasFRSQRTE() && Subtarget.hasFRE()))
176     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
177
178   if (!Subtarget.hasFSQRT() &&
179       !(TM.Options.UnsafeFPMath &&
180         Subtarget.hasFRSQRTES() && Subtarget.hasFRES()))
181     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
182
183   if (Subtarget.hasFCPSGN()) {
184     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Legal);
185     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Legal);
186   } else {
187     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
188     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
189   }
190
191   if (Subtarget.hasFPRND()) {
192     setOperationAction(ISD::FFLOOR, MVT::f64, Legal);
193     setOperationAction(ISD::FCEIL,  MVT::f64, Legal);
194     setOperationAction(ISD::FTRUNC, MVT::f64, Legal);
195     setOperationAction(ISD::FROUND, MVT::f64, Legal);
196
197     setOperationAction(ISD::FFLOOR, MVT::f32, Legal);
198     setOperationAction(ISD::FCEIL,  MVT::f32, Legal);
199     setOperationAction(ISD::FTRUNC, MVT::f32, Legal);
200     setOperationAction(ISD::FROUND, MVT::f32, Legal);
201   }
202
203   // PowerPC does not have BSWAP, CTPOP or CTTZ
204   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
205   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
206   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32, Expand);
207   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32, Expand);
208   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
209   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
210   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
211   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
212
213   if (Subtarget.hasPOPCNTD()) {
214     setOperationAction(ISD::CTPOP, MVT::i32  , Legal);
215     setOperationAction(ISD::CTPOP, MVT::i64  , Legal);
216   } else {
217     setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
218     setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
219   }
220
221   // PowerPC does not have ROTR
222   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
223   setOperationAction(ISD::ROTR, MVT::i64   , Expand);
224
225   if (!Subtarget.useCRBits()) {
226     // PowerPC does not have Select
227     setOperationAction(ISD::SELECT, MVT::i32, Expand);
228     setOperationAction(ISD::SELECT, MVT::i64, Expand);
229     setOperationAction(ISD::SELECT, MVT::f32, Expand);
230     setOperationAction(ISD::SELECT, MVT::f64, Expand);
231   }
232
233   // PowerPC wants to turn select_cc of FP into fsel when possible.
234   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
235   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
236
237   // PowerPC wants to optimize integer setcc a bit
238   if (!Subtarget.useCRBits())
239     setOperationAction(ISD::SETCC, MVT::i32, Custom);
240
241   // PowerPC does not have BRCOND which requires SetCC
242   if (!Subtarget.useCRBits())
243     setOperationAction(ISD::BRCOND, MVT::Other, Expand);
244
245   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
246
247   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
248   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
249
250   // PowerPC does not have [U|S]INT_TO_FP
251   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
252   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
253
254   setOperationAction(ISD::BITCAST, MVT::f32, Expand);
255   setOperationAction(ISD::BITCAST, MVT::i32, Expand);
256   setOperationAction(ISD::BITCAST, MVT::i64, Expand);
257   setOperationAction(ISD::BITCAST, MVT::f64, Expand);
258
259   // We cannot sextinreg(i1).  Expand to shifts.
260   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
261
262   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
263   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
264   // support continuation, user-level threading, and etc.. As a result, no
265   // other SjLj exception interfaces are implemented and please don't build
266   // your own exception handling based on them.
267   // LLVM/Clang supports zero-cost DWARF exception handling.
268   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
269   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
270
271   // We want to legalize GlobalAddress and ConstantPool nodes into the
272   // appropriate instructions to materialize the address.
273   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
274   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
275   setOperationAction(ISD::BlockAddress,  MVT::i32, Custom);
276   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
277   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
278   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
279   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
280   setOperationAction(ISD::BlockAddress,  MVT::i64, Custom);
281   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
282   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
283
284   // TRAP is legal.
285   setOperationAction(ISD::TRAP, MVT::Other, Legal);
286
287   // TRAMPOLINE is custom lowered.
288   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
289   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
290
291   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
292   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
293
294   if (Subtarget.isSVR4ABI()) {
295     if (isPPC64) {
296       // VAARG always uses double-word chunks, so promote anything smaller.
297       setOperationAction(ISD::VAARG, MVT::i1, Promote);
298       AddPromotedToType (ISD::VAARG, MVT::i1, MVT::i64);
299       setOperationAction(ISD::VAARG, MVT::i8, Promote);
300       AddPromotedToType (ISD::VAARG, MVT::i8, MVT::i64);
301       setOperationAction(ISD::VAARG, MVT::i16, Promote);
302       AddPromotedToType (ISD::VAARG, MVT::i16, MVT::i64);
303       setOperationAction(ISD::VAARG, MVT::i32, Promote);
304       AddPromotedToType (ISD::VAARG, MVT::i32, MVT::i64);
305       setOperationAction(ISD::VAARG, MVT::Other, Expand);
306     } else {
307       // VAARG is custom lowered with the 32-bit SVR4 ABI.
308       setOperationAction(ISD::VAARG, MVT::Other, Custom);
309       setOperationAction(ISD::VAARG, MVT::i64, Custom);
310     }
311   } else
312     setOperationAction(ISD::VAARG, MVT::Other, Expand);
313
314   if (Subtarget.isSVR4ABI() && !isPPC64)
315     // VACOPY is custom lowered with the 32-bit SVR4 ABI.
316     setOperationAction(ISD::VACOPY            , MVT::Other, Custom);
317   else
318     setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
319
320   // Use the default implementation.
321   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
322   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand);
323   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
324   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
325   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
326
327   // We want to custom lower some of our intrinsics.
328   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
329
330   // To handle counter-based loop conditions.
331   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i1, Custom);
332
333   // Comparisons that require checking two conditions.
334   setCondCodeAction(ISD::SETULT, MVT::f32, Expand);
335   setCondCodeAction(ISD::SETULT, MVT::f64, Expand);
336   setCondCodeAction(ISD::SETUGT, MVT::f32, Expand);
337   setCondCodeAction(ISD::SETUGT, MVT::f64, Expand);
338   setCondCodeAction(ISD::SETUEQ, MVT::f32, Expand);
339   setCondCodeAction(ISD::SETUEQ, MVT::f64, Expand);
340   setCondCodeAction(ISD::SETOGE, MVT::f32, Expand);
341   setCondCodeAction(ISD::SETOGE, MVT::f64, Expand);
342   setCondCodeAction(ISD::SETOLE, MVT::f32, Expand);
343   setCondCodeAction(ISD::SETOLE, MVT::f64, Expand);
344   setCondCodeAction(ISD::SETONE, MVT::f32, Expand);
345   setCondCodeAction(ISD::SETONE, MVT::f64, Expand);
346
347   if (Subtarget.has64BitSupport()) {
348     // They also have instructions for converting between i64 and fp.
349     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
350     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
351     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
352     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
353     // This is just the low 32 bits of a (signed) fp->i64 conversion.
354     // We cannot do this with Promote because i64 is not a legal type.
355     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
356
357     if (Subtarget.hasLFIWAX() || Subtarget.isPPC64())
358       setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
359   } else {
360     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
361     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
362   }
363
364   // With the instructions enabled under FPCVT, we can do everything.
365   if (Subtarget.hasFPCVT()) {
366     if (Subtarget.has64BitSupport()) {
367       setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
368       setOperationAction(ISD::FP_TO_UINT, MVT::i64, Custom);
369       setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
370       setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
371     }
372
373     setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
374     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
375     setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
376     setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
377   }
378
379   if (Subtarget.use64BitRegs()) {
380     // 64-bit PowerPC implementations can support i64 types directly
381     addRegisterClass(MVT::i64, &PPC::G8RCRegClass);
382     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
383     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
384     // 64-bit PowerPC wants to expand i128 shifts itself.
385     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
386     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
387     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
388   } else {
389     // 32-bit PowerPC wants to expand i64 shifts itself.
390     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
391     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
392     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
393   }
394
395   if (Subtarget.hasAltivec()) {
396     // First set operation action for all vector types to expand. Then we
397     // will selectively turn on ones that can be effectively codegen'd.
398     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
399          i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
400       MVT::SimpleValueType VT = (MVT::SimpleValueType)i;
401
402       // add/sub are legal for all supported vector VT's.
403       setOperationAction(ISD::ADD , VT, Legal);
404       setOperationAction(ISD::SUB , VT, Legal);
405
406       // We promote all shuffles to v16i8.
407       setOperationAction(ISD::VECTOR_SHUFFLE, VT, Promote);
408       AddPromotedToType (ISD::VECTOR_SHUFFLE, VT, MVT::v16i8);
409
410       // We promote all non-typed operations to v4i32.
411       setOperationAction(ISD::AND   , VT, Promote);
412       AddPromotedToType (ISD::AND   , VT, MVT::v4i32);
413       setOperationAction(ISD::OR    , VT, Promote);
414       AddPromotedToType (ISD::OR    , VT, MVT::v4i32);
415       setOperationAction(ISD::XOR   , VT, Promote);
416       AddPromotedToType (ISD::XOR   , VT, MVT::v4i32);
417       setOperationAction(ISD::LOAD  , VT, Promote);
418       AddPromotedToType (ISD::LOAD  , VT, MVT::v4i32);
419       setOperationAction(ISD::SELECT, VT, Promote);
420       AddPromotedToType (ISD::SELECT, VT, MVT::v4i32);
421       setOperationAction(ISD::STORE, VT, Promote);
422       AddPromotedToType (ISD::STORE, VT, MVT::v4i32);
423
424       // No other operations are legal.
425       setOperationAction(ISD::MUL , VT, Expand);
426       setOperationAction(ISD::SDIV, VT, Expand);
427       setOperationAction(ISD::SREM, VT, Expand);
428       setOperationAction(ISD::UDIV, VT, Expand);
429       setOperationAction(ISD::UREM, VT, Expand);
430       setOperationAction(ISD::FDIV, VT, Expand);
431       setOperationAction(ISD::FREM, VT, Expand);
432       setOperationAction(ISD::FNEG, VT, Expand);
433       setOperationAction(ISD::FSQRT, VT, Expand);
434       setOperationAction(ISD::FLOG, VT, Expand);
435       setOperationAction(ISD::FLOG10, VT, Expand);
436       setOperationAction(ISD::FLOG2, VT, Expand);
437       setOperationAction(ISD::FEXP, VT, Expand);
438       setOperationAction(ISD::FEXP2, VT, Expand);
439       setOperationAction(ISD::FSIN, VT, Expand);
440       setOperationAction(ISD::FCOS, VT, Expand);
441       setOperationAction(ISD::FABS, VT, Expand);
442       setOperationAction(ISD::FPOWI, VT, Expand);
443       setOperationAction(ISD::FFLOOR, VT, Expand);
444       setOperationAction(ISD::FCEIL,  VT, Expand);
445       setOperationAction(ISD::FTRUNC, VT, Expand);
446       setOperationAction(ISD::FRINT,  VT, Expand);
447       setOperationAction(ISD::FNEARBYINT, VT, Expand);
448       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Expand);
449       setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
450       setOperationAction(ISD::BUILD_VECTOR, VT, Expand);
451       setOperationAction(ISD::MULHU, VT, Expand);
452       setOperationAction(ISD::MULHS, VT, Expand);
453       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
454       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
455       setOperationAction(ISD::UDIVREM, VT, Expand);
456       setOperationAction(ISD::SDIVREM, VT, Expand);
457       setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Expand);
458       setOperationAction(ISD::FPOW, VT, Expand);
459       setOperationAction(ISD::BSWAP, VT, Expand);
460       setOperationAction(ISD::CTPOP, VT, Expand);
461       setOperationAction(ISD::CTLZ, VT, Expand);
462       setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
463       setOperationAction(ISD::CTTZ, VT, Expand);
464       setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
465       setOperationAction(ISD::VSELECT, VT, Expand);
466       setOperationAction(ISD::SIGN_EXTEND_INREG, VT, Expand);
467
468       for (unsigned j = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
469            j <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++j) {
470         MVT::SimpleValueType InnerVT = (MVT::SimpleValueType)j;
471         setTruncStoreAction(VT, InnerVT, Expand);
472       }
473       setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
474       setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
475       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
476     }
477
478     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
479     // with merges, splats, etc.
480     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
481
482     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
483     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
484     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
485     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
486     setOperationAction(ISD::SELECT, MVT::v4i32,
487                        Subtarget.useCRBits() ? Legal : Expand);
488     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
489     setOperationAction(ISD::FP_TO_SINT, MVT::v4i32, Legal);
490     setOperationAction(ISD::FP_TO_UINT, MVT::v4i32, Legal);
491     setOperationAction(ISD::SINT_TO_FP, MVT::v4i32, Legal);
492     setOperationAction(ISD::UINT_TO_FP, MVT::v4i32, Legal);
493     setOperationAction(ISD::FFLOOR, MVT::v4f32, Legal);
494     setOperationAction(ISD::FCEIL, MVT::v4f32, Legal);
495     setOperationAction(ISD::FTRUNC, MVT::v4f32, Legal);
496     setOperationAction(ISD::FNEARBYINT, MVT::v4f32, Legal);
497
498     addRegisterClass(MVT::v4f32, &PPC::VRRCRegClass);
499     addRegisterClass(MVT::v4i32, &PPC::VRRCRegClass);
500     addRegisterClass(MVT::v8i16, &PPC::VRRCRegClass);
501     addRegisterClass(MVT::v16i8, &PPC::VRRCRegClass);
502
503     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
504     setOperationAction(ISD::FMA, MVT::v4f32, Legal);
505
506     if (TM.Options.UnsafeFPMath || Subtarget.hasVSX()) {
507       setOperationAction(ISD::FDIV, MVT::v4f32, Legal);
508       setOperationAction(ISD::FSQRT, MVT::v4f32, Legal);
509     }
510
511     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
512     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
513     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
514
515     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
516     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
517
518     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
519     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
520     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
521     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
522
523     // Altivec does not contain unordered floating-point compare instructions
524     setCondCodeAction(ISD::SETUO, MVT::v4f32, Expand);
525     setCondCodeAction(ISD::SETUEQ, MVT::v4f32, Expand);
526     setCondCodeAction(ISD::SETO,   MVT::v4f32, Expand);
527     setCondCodeAction(ISD::SETONE, MVT::v4f32, Expand);
528
529     if (Subtarget.hasVSX()) {
530       setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v2f64, Legal);
531       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Legal);
532
533       setOperationAction(ISD::FFLOOR, MVT::v2f64, Legal);
534       setOperationAction(ISD::FCEIL, MVT::v2f64, Legal);
535       setOperationAction(ISD::FTRUNC, MVT::v2f64, Legal);
536       setOperationAction(ISD::FNEARBYINT, MVT::v2f64, Legal);
537       setOperationAction(ISD::FROUND, MVT::v2f64, Legal);
538
539       setOperationAction(ISD::FROUND, MVT::v4f32, Legal);
540
541       setOperationAction(ISD::MUL, MVT::v2f64, Legal);
542       setOperationAction(ISD::FMA, MVT::v2f64, Legal);
543
544       setOperationAction(ISD::FDIV, MVT::v2f64, Legal);
545       setOperationAction(ISD::FSQRT, MVT::v2f64, Legal);
546
547       setOperationAction(ISD::VSELECT, MVT::v16i8, Legal);
548       setOperationAction(ISD::VSELECT, MVT::v8i16, Legal);
549       setOperationAction(ISD::VSELECT, MVT::v4i32, Legal);
550       setOperationAction(ISD::VSELECT, MVT::v4f32, Legal);
551       setOperationAction(ISD::VSELECT, MVT::v2f64, Legal);
552
553       // Share the Altivec comparison restrictions.
554       setCondCodeAction(ISD::SETUO, MVT::v2f64, Expand);
555       setCondCodeAction(ISD::SETUEQ, MVT::v2f64, Expand);
556       setCondCodeAction(ISD::SETO,   MVT::v2f64, Expand);
557       setCondCodeAction(ISD::SETONE, MVT::v2f64, Expand);
558
559       setOperationAction(ISD::LOAD, MVT::v2f64, Legal);
560       setOperationAction(ISD::STORE, MVT::v2f64, Legal);
561
562       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2f64, Legal);
563
564       addRegisterClass(MVT::f64, &PPC::VSFRCRegClass);
565
566       addRegisterClass(MVT::v4f32, &PPC::VSRCRegClass);
567       addRegisterClass(MVT::v2f64, &PPC::VSRCRegClass);
568
569       // VSX v2i64 only supports non-arithmetic operations.
570       setOperationAction(ISD::ADD, MVT::v2i64, Expand);
571       setOperationAction(ISD::SUB, MVT::v2i64, Expand);
572
573       setOperationAction(ISD::SHL, MVT::v2i64, Expand);
574       setOperationAction(ISD::SRA, MVT::v2i64, Expand);
575       setOperationAction(ISD::SRL, MVT::v2i64, Expand);
576
577       setOperationAction(ISD::SETCC, MVT::v2i64, Custom);
578
579       setOperationAction(ISD::LOAD, MVT::v2i64, Promote);
580       AddPromotedToType (ISD::LOAD, MVT::v2i64, MVT::v2f64);
581       setOperationAction(ISD::STORE, MVT::v2i64, Promote);
582       AddPromotedToType (ISD::STORE, MVT::v2i64, MVT::v2f64);
583
584       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2i64, Legal);
585
586       setOperationAction(ISD::SINT_TO_FP, MVT::v2i64, Legal);
587       setOperationAction(ISD::UINT_TO_FP, MVT::v2i64, Legal);
588       setOperationAction(ISD::FP_TO_SINT, MVT::v2i64, Legal);
589       setOperationAction(ISD::FP_TO_UINT, MVT::v2i64, Legal);
590
591       // Vector operation legalization checks the result type of
592       // SIGN_EXTEND_INREG, overall legalization checks the inner type.
593       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i64, Legal);
594       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i32, Legal);
595       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i16, Custom);
596       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i8, Custom);
597
598       addRegisterClass(MVT::v2i64, &PPC::VSRCRegClass);
599     }
600   }
601
602   if (Subtarget.has64BitSupport())
603     setOperationAction(ISD::PREFETCH, MVT::Other, Legal);
604
605   setOperationAction(ISD::READCYCLECOUNTER, MVT::i64, isPPC64 ? Legal : Custom);
606
607   if (!isPPC64) {
608     setOperationAction(ISD::ATOMIC_LOAD,  MVT::i64, Expand);
609     setOperationAction(ISD::ATOMIC_STORE, MVT::i64, Expand);
610   }
611
612   setBooleanContents(ZeroOrOneBooleanContent);
613   // Altivec instructions set fields to all zeros or all ones.
614   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
615
616   if (!isPPC64) {
617     // These libcalls are not available in 32-bit.
618     setLibcallName(RTLIB::SHL_I128, nullptr);
619     setLibcallName(RTLIB::SRL_I128, nullptr);
620     setLibcallName(RTLIB::SRA_I128, nullptr);
621   }
622
623   if (isPPC64) {
624     setStackPointerRegisterToSaveRestore(PPC::X1);
625     setExceptionPointerRegister(PPC::X3);
626     setExceptionSelectorRegister(PPC::X4);
627   } else {
628     setStackPointerRegisterToSaveRestore(PPC::R1);
629     setExceptionPointerRegister(PPC::R3);
630     setExceptionSelectorRegister(PPC::R4);
631   }
632
633   // We have target-specific dag combine patterns for the following nodes:
634   setTargetDAGCombine(ISD::SINT_TO_FP);
635   setTargetDAGCombine(ISD::LOAD);
636   setTargetDAGCombine(ISD::STORE);
637   setTargetDAGCombine(ISD::BR_CC);
638   if (Subtarget.useCRBits())
639     setTargetDAGCombine(ISD::BRCOND);
640   setTargetDAGCombine(ISD::BSWAP);
641   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
642
643   setTargetDAGCombine(ISD::SIGN_EXTEND);
644   setTargetDAGCombine(ISD::ZERO_EXTEND);
645   setTargetDAGCombine(ISD::ANY_EXTEND);
646
647   if (Subtarget.useCRBits()) {
648     setTargetDAGCombine(ISD::TRUNCATE);
649     setTargetDAGCombine(ISD::SETCC);
650     setTargetDAGCombine(ISD::SELECT_CC);
651   }
652
653   // Use reciprocal estimates.
654   if (TM.Options.UnsafeFPMath) {
655     setTargetDAGCombine(ISD::FDIV);
656     setTargetDAGCombine(ISD::FSQRT);
657   }
658
659   // Darwin long double math library functions have $LDBL128 appended.
660   if (Subtarget.isDarwin()) {
661     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
662     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
663     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
664     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
665     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
666     setLibcallName(RTLIB::LOG_PPCF128, "logl$LDBL128");
667     setLibcallName(RTLIB::LOG2_PPCF128, "log2l$LDBL128");
668     setLibcallName(RTLIB::LOG10_PPCF128, "log10l$LDBL128");
669     setLibcallName(RTLIB::EXP_PPCF128, "expl$LDBL128");
670     setLibcallName(RTLIB::EXP2_PPCF128, "exp2l$LDBL128");
671   }
672
673   // With 32 condition bits, we don't need to sink (and duplicate) compares
674   // aggressively in CodeGenPrep.
675   if (Subtarget.useCRBits())
676     setHasMultipleConditionRegisters();
677
678   setMinFunctionAlignment(2);
679   if (Subtarget.isDarwin())
680     setPrefFunctionAlignment(4);
681
682   setInsertFencesForAtomic(true);
683
684   if (Subtarget.enableMachineScheduler())
685     setSchedulingPreference(Sched::Source);
686   else
687     setSchedulingPreference(Sched::Hybrid);
688
689   computeRegisterProperties();
690
691   // The Freescale cores does better with aggressive inlining of memcpy and
692   // friends. Gcc uses same threshold of 128 bytes (= 32 word stores).
693   if (Subtarget.getDarwinDirective() == PPC::DIR_E500mc ||
694       Subtarget.getDarwinDirective() == PPC::DIR_E5500) {
695     MaxStoresPerMemset = 32;
696     MaxStoresPerMemsetOptSize = 16;
697     MaxStoresPerMemcpy = 32;
698     MaxStoresPerMemcpyOptSize = 8;
699     MaxStoresPerMemmove = 32;
700     MaxStoresPerMemmoveOptSize = 8;
701
702     setPrefFunctionAlignment(4);
703   }
704 }
705
706 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
707 /// the desired ByVal argument alignment.
708 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign,
709                              unsigned MaxMaxAlign) {
710   if (MaxAlign == MaxMaxAlign)
711     return;
712   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
713     if (MaxMaxAlign >= 32 && VTy->getBitWidth() >= 256)
714       MaxAlign = 32;
715     else if (VTy->getBitWidth() >= 128 && MaxAlign < 16)
716       MaxAlign = 16;
717   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
718     unsigned EltAlign = 0;
719     getMaxByValAlign(ATy->getElementType(), EltAlign, MaxMaxAlign);
720     if (EltAlign > MaxAlign)
721       MaxAlign = EltAlign;
722   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
723     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
724       unsigned EltAlign = 0;
725       getMaxByValAlign(STy->getElementType(i), EltAlign, MaxMaxAlign);
726       if (EltAlign > MaxAlign)
727         MaxAlign = EltAlign;
728       if (MaxAlign == MaxMaxAlign)
729         break;
730     }
731   }
732 }
733
734 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
735 /// function arguments in the caller parameter area.
736 unsigned PPCTargetLowering::getByValTypeAlignment(Type *Ty) const {
737   // Darwin passes everything on 4 byte boundary.
738   if (Subtarget.isDarwin())
739     return 4;
740
741   // 16byte and wider vectors are passed on 16byte boundary.
742   // The rest is 8 on PPC64 and 4 on PPC32 boundary.
743   unsigned Align = Subtarget.isPPC64() ? 8 : 4;
744   if (Subtarget.hasAltivec() || Subtarget.hasQPX())
745     getMaxByValAlign(Ty, Align, Subtarget.hasQPX() ? 32 : 16);
746   return Align;
747 }
748
749 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
750   switch (Opcode) {
751   default: return nullptr;
752   case PPCISD::FSEL:            return "PPCISD::FSEL";
753   case PPCISD::FCFID:           return "PPCISD::FCFID";
754   case PPCISD::FCTIDZ:          return "PPCISD::FCTIDZ";
755   case PPCISD::FCTIWZ:          return "PPCISD::FCTIWZ";
756   case PPCISD::FRE:             return "PPCISD::FRE";
757   case PPCISD::FRSQRTE:         return "PPCISD::FRSQRTE";
758   case PPCISD::STFIWX:          return "PPCISD::STFIWX";
759   case PPCISD::VMADDFP:         return "PPCISD::VMADDFP";
760   case PPCISD::VNMSUBFP:        return "PPCISD::VNMSUBFP";
761   case PPCISD::VPERM:           return "PPCISD::VPERM";
762   case PPCISD::Hi:              return "PPCISD::Hi";
763   case PPCISD::Lo:              return "PPCISD::Lo";
764   case PPCISD::TOC_ENTRY:       return "PPCISD::TOC_ENTRY";
765   case PPCISD::LOAD:            return "PPCISD::LOAD";
766   case PPCISD::LOAD_TOC:        return "PPCISD::LOAD_TOC";
767   case PPCISD::DYNALLOC:        return "PPCISD::DYNALLOC";
768   case PPCISD::GlobalBaseReg:   return "PPCISD::GlobalBaseReg";
769   case PPCISD::SRL:             return "PPCISD::SRL";
770   case PPCISD::SRA:             return "PPCISD::SRA";
771   case PPCISD::SHL:             return "PPCISD::SHL";
772   case PPCISD::CALL:            return "PPCISD::CALL";
773   case PPCISD::CALL_NOP:        return "PPCISD::CALL_NOP";
774   case PPCISD::CALL_TLS:        return "PPCISD::CALL_TLS";
775   case PPCISD::CALL_NOP_TLS:    return "PPCISD::CALL_NOP_TLS";
776   case PPCISD::MTCTR:           return "PPCISD::MTCTR";
777   case PPCISD::BCTRL:           return "PPCISD::BCTRL";
778   case PPCISD::RET_FLAG:        return "PPCISD::RET_FLAG";
779   case PPCISD::READ_TIME_BASE:  return "PPCISD::READ_TIME_BASE";
780   case PPCISD::EH_SJLJ_SETJMP:  return "PPCISD::EH_SJLJ_SETJMP";
781   case PPCISD::EH_SJLJ_LONGJMP: return "PPCISD::EH_SJLJ_LONGJMP";
782   case PPCISD::MFOCRF:          return "PPCISD::MFOCRF";
783   case PPCISD::VCMP:            return "PPCISD::VCMP";
784   case PPCISD::VCMPo:           return "PPCISD::VCMPo";
785   case PPCISD::LBRX:            return "PPCISD::LBRX";
786   case PPCISD::STBRX:           return "PPCISD::STBRX";
787   case PPCISD::LARX:            return "PPCISD::LARX";
788   case PPCISD::STCX:            return "PPCISD::STCX";
789   case PPCISD::COND_BRANCH:     return "PPCISD::COND_BRANCH";
790   case PPCISD::BDNZ:            return "PPCISD::BDNZ";
791   case PPCISD::BDZ:             return "PPCISD::BDZ";
792   case PPCISD::MFFS:            return "PPCISD::MFFS";
793   case PPCISD::FADDRTZ:         return "PPCISD::FADDRTZ";
794   case PPCISD::TC_RETURN:       return "PPCISD::TC_RETURN";
795   case PPCISD::CR6SET:          return "PPCISD::CR6SET";
796   case PPCISD::CR6UNSET:        return "PPCISD::CR6UNSET";
797   case PPCISD::ADDIS_TOC_HA:    return "PPCISD::ADDIS_TOC_HA";
798   case PPCISD::LD_TOC_L:        return "PPCISD::LD_TOC_L";
799   case PPCISD::ADDI_TOC_L:      return "PPCISD::ADDI_TOC_L";
800   case PPCISD::PPC32_GOT:       return "PPCISD::PPC32_GOT";
801   case PPCISD::ADDIS_GOT_TPREL_HA: return "PPCISD::ADDIS_GOT_TPREL_HA";
802   case PPCISD::LD_GOT_TPREL_L:  return "PPCISD::LD_GOT_TPREL_L";
803   case PPCISD::ADD_TLS:         return "PPCISD::ADD_TLS";
804   case PPCISD::ADDIS_TLSGD_HA:  return "PPCISD::ADDIS_TLSGD_HA";
805   case PPCISD::ADDI_TLSGD_L:    return "PPCISD::ADDI_TLSGD_L";
806   case PPCISD::ADDIS_TLSLD_HA:  return "PPCISD::ADDIS_TLSLD_HA";
807   case PPCISD::ADDI_TLSLD_L:    return "PPCISD::ADDI_TLSLD_L";
808   case PPCISD::ADDIS_DTPREL_HA: return "PPCISD::ADDIS_DTPREL_HA";
809   case PPCISD::ADDI_DTPREL_L:   return "PPCISD::ADDI_DTPREL_L";
810   case PPCISD::VADD_SPLAT:      return "PPCISD::VADD_SPLAT";
811   case PPCISD::SC:              return "PPCISD::SC";
812   }
813 }
814
815 EVT PPCTargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
816   if (!VT.isVector())
817     return Subtarget.useCRBits() ? MVT::i1 : MVT::i32;
818   return VT.changeVectorElementTypeToInteger();
819 }
820
821 bool PPCTargetLowering::enableAggressiveFMAFusion(EVT VT) const {
822   assert(VT.isFloatingPoint() && "Non-floating-point FMA?");
823   return true;
824 }
825
826 //===----------------------------------------------------------------------===//
827 // Node matching predicates, for use by the tblgen matching code.
828 //===----------------------------------------------------------------------===//
829
830 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
831 static bool isFloatingPointZero(SDValue Op) {
832   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
833     return CFP->getValueAPF().isZero();
834   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
835     // Maybe this has already been legalized into the constant pool?
836     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
837       if (const ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
838         return CFP->getValueAPF().isZero();
839   }
840   return false;
841 }
842
843 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
844 /// true if Op is undef or if it matches the specified value.
845 static bool isConstantOrUndef(int Op, int Val) {
846   return Op < 0 || Op == Val;
847 }
848
849 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
850 /// VPKUHUM instruction.
851 /// The ShuffleKind distinguishes between big-endian operations with
852 /// two different inputs (0), either-endian operations with two identical
853 /// inputs (1), and little-endian operantion with two different inputs (2).
854 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
855 bool PPC::isVPKUHUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
856                                SelectionDAG &DAG) {
857   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
858   if (ShuffleKind == 0) {
859     if (IsLE)
860       return false;
861     for (unsigned i = 0; i != 16; ++i)
862       if (!isConstantOrUndef(N->getMaskElt(i), i*2+1))
863         return false;
864   } else if (ShuffleKind == 2) {
865     if (!IsLE)
866       return false;
867     for (unsigned i = 0; i != 16; ++i)
868       if (!isConstantOrUndef(N->getMaskElt(i), i*2))
869         return false;
870   } else if (ShuffleKind == 1) {
871     unsigned j = IsLE ? 0 : 1;
872     for (unsigned i = 0; i != 8; ++i)
873       if (!isConstantOrUndef(N->getMaskElt(i),    i*2+j) ||
874           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j))
875         return false;
876   }
877   return true;
878 }
879
880 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
881 /// VPKUWUM instruction.
882 /// The ShuffleKind distinguishes between big-endian operations with
883 /// two different inputs (0), either-endian operations with two identical
884 /// inputs (1), and little-endian operantion with two different inputs (2).
885 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
886 bool PPC::isVPKUWUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
887                                SelectionDAG &DAG) {
888   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
889   if (ShuffleKind == 0) {
890     if (IsLE)
891       return false;
892     for (unsigned i = 0; i != 16; i += 2)
893       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+2) ||
894           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+3))
895         return false;
896   } else if (ShuffleKind == 2) {
897     if (!IsLE)
898       return false;
899     for (unsigned i = 0; i != 16; i += 2)
900       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2) ||
901           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+1))
902         return false;
903   } else if (ShuffleKind == 1) {
904     unsigned j = IsLE ? 0 : 2;
905     for (unsigned i = 0; i != 8; i += 2)
906       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+j)   ||
907           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+j+1) ||
908           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j)   ||
909           !isConstantOrUndef(N->getMaskElt(i+9),  i*2+j+1))
910         return false;
911   }
912   return true;
913 }
914
915 /// isVMerge - Common function, used to match vmrg* shuffles.
916 ///
917 static bool isVMerge(ShuffleVectorSDNode *N, unsigned UnitSize,
918                      unsigned LHSStart, unsigned RHSStart) {
919   if (N->getValueType(0) != MVT::v16i8)
920     return false;
921   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
922          "Unsupported merge size!");
923
924   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
925     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
926       if (!isConstantOrUndef(N->getMaskElt(i*UnitSize*2+j),
927                              LHSStart+j+i*UnitSize) ||
928           !isConstantOrUndef(N->getMaskElt(i*UnitSize*2+UnitSize+j),
929                              RHSStart+j+i*UnitSize))
930         return false;
931     }
932   return true;
933 }
934
935 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
936 /// a VMRGL* instruction with the specified unit size (1,2 or 4 bytes).
937 /// The ShuffleKind distinguishes between big-endian merges with two 
938 /// different inputs (0), either-endian merges with two identical inputs (1),
939 /// and little-endian merges with two different inputs (2).  For the latter,
940 /// the input operands are swapped (see PPCInstrAltivec.td).
941 bool PPC::isVMRGLShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
942                              unsigned ShuffleKind, SelectionDAG &DAG) {
943   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
944     if (ShuffleKind == 1) // unary
945       return isVMerge(N, UnitSize, 0, 0);
946     else if (ShuffleKind == 2) // swapped
947       return isVMerge(N, UnitSize, 0, 16);
948     else
949       return false;
950   } else {
951     if (ShuffleKind == 1) // unary
952       return isVMerge(N, UnitSize, 8, 8);
953     else if (ShuffleKind == 0) // normal
954       return isVMerge(N, UnitSize, 8, 24);
955     else
956       return false;
957   }
958 }
959
960 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
961 /// a VMRGH* instruction with the specified unit size (1,2 or 4 bytes).
962 /// The ShuffleKind distinguishes between big-endian merges with two 
963 /// different inputs (0), either-endian merges with two identical inputs (1),
964 /// and little-endian merges with two different inputs (2).  For the latter,
965 /// the input operands are swapped (see PPCInstrAltivec.td).
966 bool PPC::isVMRGHShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
967                              unsigned ShuffleKind, SelectionDAG &DAG) {
968   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
969     if (ShuffleKind == 1) // unary
970       return isVMerge(N, UnitSize, 8, 8);
971     else if (ShuffleKind == 2) // swapped
972       return isVMerge(N, UnitSize, 8, 24);
973     else
974       return false;
975   } else {
976     if (ShuffleKind == 1) // unary
977       return isVMerge(N, UnitSize, 0, 0);
978     else if (ShuffleKind == 0) // normal
979       return isVMerge(N, UnitSize, 0, 16);
980     else
981       return false;
982   }
983 }
984
985
986 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
987 /// amount, otherwise return -1.
988 /// The ShuffleKind distinguishes between big-endian operations with two 
989 /// different inputs (0), either-endian operations with two identical inputs
990 /// (1), and little-endian operations with two different inputs (2).  For the
991 /// latter, the input operands are swapped (see PPCInstrAltivec.td).
992 int PPC::isVSLDOIShuffleMask(SDNode *N, unsigned ShuffleKind,
993                              SelectionDAG &DAG) {
994   if (N->getValueType(0) != MVT::v16i8)
995     return -1;
996
997   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
998
999   // Find the first non-undef value in the shuffle mask.
1000   unsigned i;
1001   for (i = 0; i != 16 && SVOp->getMaskElt(i) < 0; ++i)
1002     /*search*/;
1003
1004   if (i == 16) return -1;  // all undef.
1005
1006   // Otherwise, check to see if the rest of the elements are consecutively
1007   // numbered from this value.
1008   unsigned ShiftAmt = SVOp->getMaskElt(i);
1009   if (ShiftAmt < i) return -1;
1010
1011   ShiftAmt -= i;
1012   bool isLE = DAG.getTarget().getSubtargetImpl()->getDataLayout()->
1013     isLittleEndian();
1014
1015   if ((ShuffleKind == 0 && !isLE) || (ShuffleKind == 2 && isLE)) {
1016     // Check the rest of the elements to see if they are consecutive.
1017     for (++i; i != 16; ++i)
1018       if (!isConstantOrUndef(SVOp->getMaskElt(i), ShiftAmt+i))
1019         return -1;
1020   } else if (ShuffleKind == 1) {
1021     // Check the rest of the elements to see if they are consecutive.
1022     for (++i; i != 16; ++i)
1023       if (!isConstantOrUndef(SVOp->getMaskElt(i), (ShiftAmt+i) & 15))
1024         return -1;
1025   } else
1026     return -1;
1027
1028   if (ShuffleKind == 2 && isLE)
1029     ShiftAmt = 16 - ShiftAmt;
1030
1031   return ShiftAmt;
1032 }
1033
1034 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
1035 /// specifies a splat of a single element that is suitable for input to
1036 /// VSPLTB/VSPLTH/VSPLTW.
1037 bool PPC::isSplatShuffleMask(ShuffleVectorSDNode *N, unsigned EltSize) {
1038   assert(N->getValueType(0) == MVT::v16i8 &&
1039          (EltSize == 1 || EltSize == 2 || EltSize == 4));
1040
1041   // This is a splat operation if each element of the permute is the same, and
1042   // if the value doesn't reference the second vector.
1043   unsigned ElementBase = N->getMaskElt(0);
1044
1045   // FIXME: Handle UNDEF elements too!
1046   if (ElementBase >= 16)
1047     return false;
1048
1049   // Check that the indices are consecutive, in the case of a multi-byte element
1050   // splatted with a v16i8 mask.
1051   for (unsigned i = 1; i != EltSize; ++i)
1052     if (N->getMaskElt(i) < 0 || N->getMaskElt(i) != (int)(i+ElementBase))
1053       return false;
1054
1055   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
1056     if (N->getMaskElt(i) < 0) continue;
1057     for (unsigned j = 0; j != EltSize; ++j)
1058       if (N->getMaskElt(i+j) != N->getMaskElt(j))
1059         return false;
1060   }
1061   return true;
1062 }
1063
1064 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
1065 /// are -0.0.
1066 bool PPC::isAllNegativeZeroVector(SDNode *N) {
1067   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
1068
1069   APInt APVal, APUndef;
1070   unsigned BitSize;
1071   bool HasAnyUndefs;
1072
1073   if (BV->isConstantSplat(APVal, APUndef, BitSize, HasAnyUndefs, 32, true))
1074     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
1075       return CFP->getValueAPF().isNegZero();
1076
1077   return false;
1078 }
1079
1080 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
1081 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
1082 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize,
1083                                 SelectionDAG &DAG) {
1084   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1085   assert(isSplatShuffleMask(SVOp, EltSize));
1086   if (DAG.getSubtarget().getDataLayout()->isLittleEndian())
1087     return (16 / EltSize) - 1 - (SVOp->getMaskElt(0) / EltSize);
1088   else
1089     return SVOp->getMaskElt(0) / EltSize;
1090 }
1091
1092 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
1093 /// by using a vspltis[bhw] instruction of the specified element size, return
1094 /// the constant being splatted.  The ByteSize field indicates the number of
1095 /// bytes of each element [124] -> [bhw].
1096 SDValue PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
1097   SDValue OpVal(nullptr, 0);
1098
1099   // If ByteSize of the splat is bigger than the element size of the
1100   // build_vector, then we have a case where we are checking for a splat where
1101   // multiple elements of the buildvector are folded together into a single
1102   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
1103   unsigned EltSize = 16/N->getNumOperands();
1104   if (EltSize < ByteSize) {
1105     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
1106     SDValue UniquedVals[4];
1107     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
1108
1109     // See if all of the elements in the buildvector agree across.
1110     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1111       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1112       // If the element isn't a constant, bail fully out.
1113       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDValue();
1114
1115
1116       if (!UniquedVals[i&(Multiple-1)].getNode())
1117         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
1118       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
1119         return SDValue();  // no match.
1120     }
1121
1122     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
1123     // either constant or undef values that are identical for each chunk.  See
1124     // if these chunks can form into a larger vspltis*.
1125
1126     // Check to see if all of the leading entries are either 0 or -1.  If
1127     // neither, then this won't fit into the immediate field.
1128     bool LeadingZero = true;
1129     bool LeadingOnes = true;
1130     for (unsigned i = 0; i != Multiple-1; ++i) {
1131       if (!UniquedVals[i].getNode()) continue;  // Must have been undefs.
1132
1133       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
1134       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
1135     }
1136     // Finally, check the least significant entry.
1137     if (LeadingZero) {
1138       if (!UniquedVals[Multiple-1].getNode())
1139         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
1140       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getZExtValue();
1141       if (Val < 16)
1142         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
1143     }
1144     if (LeadingOnes) {
1145       if (!UniquedVals[Multiple-1].getNode())
1146         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
1147       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSExtValue();
1148       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
1149         return DAG.getTargetConstant(Val, MVT::i32);
1150     }
1151
1152     return SDValue();
1153   }
1154
1155   // Check to see if this buildvec has a single non-undef value in its elements.
1156   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1157     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1158     if (!OpVal.getNode())
1159       OpVal = N->getOperand(i);
1160     else if (OpVal != N->getOperand(i))
1161       return SDValue();
1162   }
1163
1164   if (!OpVal.getNode()) return SDValue();  // All UNDEF: use implicit def.
1165
1166   unsigned ValSizeInBytes = EltSize;
1167   uint64_t Value = 0;
1168   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
1169     Value = CN->getZExtValue();
1170   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
1171     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
1172     Value = FloatToBits(CN->getValueAPF().convertToFloat());
1173   }
1174
1175   // If the splat value is larger than the element value, then we can never do
1176   // this splat.  The only case that we could fit the replicated bits into our
1177   // immediate field for would be zero, and we prefer to use vxor for it.
1178   if (ValSizeInBytes < ByteSize) return SDValue();
1179
1180   // If the element value is larger than the splat value, cut it in half and
1181   // check to see if the two halves are equal.  Continue doing this until we
1182   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
1183   while (ValSizeInBytes > ByteSize) {
1184     ValSizeInBytes >>= 1;
1185
1186     // If the top half equals the bottom half, we're still ok.
1187     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
1188          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
1189       return SDValue();
1190   }
1191
1192   // Properly sign extend the value.
1193   int MaskVal = SignExtend32(Value, ByteSize * 8);
1194
1195   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
1196   if (MaskVal == 0) return SDValue();
1197
1198   // Finally, if this value fits in a 5 bit sext field, return it
1199   if (SignExtend32<5>(MaskVal) == MaskVal)
1200     return DAG.getTargetConstant(MaskVal, MVT::i32);
1201   return SDValue();
1202 }
1203
1204 //===----------------------------------------------------------------------===//
1205 //  Addressing Mode Selection
1206 //===----------------------------------------------------------------------===//
1207
1208 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
1209 /// or 64-bit immediate, and if the value can be accurately represented as a
1210 /// sign extension from a 16-bit value.  If so, this returns true and the
1211 /// immediate.
1212 static bool isIntS16Immediate(SDNode *N, short &Imm) {
1213   if (!isa<ConstantSDNode>(N))
1214     return false;
1215
1216   Imm = (short)cast<ConstantSDNode>(N)->getZExtValue();
1217   if (N->getValueType(0) == MVT::i32)
1218     return Imm == (int32_t)cast<ConstantSDNode>(N)->getZExtValue();
1219   else
1220     return Imm == (int64_t)cast<ConstantSDNode>(N)->getZExtValue();
1221 }
1222 static bool isIntS16Immediate(SDValue Op, short &Imm) {
1223   return isIntS16Immediate(Op.getNode(), Imm);
1224 }
1225
1226
1227 /// SelectAddressRegReg - Given the specified addressed, check to see if it
1228 /// can be represented as an indexed [r+r] operation.  Returns false if it
1229 /// can be more efficiently represented with [r+imm].
1230 bool PPCTargetLowering::SelectAddressRegReg(SDValue N, SDValue &Base,
1231                                             SDValue &Index,
1232                                             SelectionDAG &DAG) const {
1233   short imm = 0;
1234   if (N.getOpcode() == ISD::ADD) {
1235     if (isIntS16Immediate(N.getOperand(1), imm))
1236       return false;    // r+i
1237     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
1238       return false;    // r+i
1239
1240     Base = N.getOperand(0);
1241     Index = N.getOperand(1);
1242     return true;
1243   } else if (N.getOpcode() == ISD::OR) {
1244     if (isIntS16Immediate(N.getOperand(1), imm))
1245       return false;    // r+i can fold it if we can.
1246
1247     // If this is an or of disjoint bitfields, we can codegen this as an add
1248     // (for better address arithmetic) if the LHS and RHS of the OR are provably
1249     // disjoint.
1250     APInt LHSKnownZero, LHSKnownOne;
1251     APInt RHSKnownZero, RHSKnownOne;
1252     DAG.computeKnownBits(N.getOperand(0),
1253                          LHSKnownZero, LHSKnownOne);
1254
1255     if (LHSKnownZero.getBoolValue()) {
1256       DAG.computeKnownBits(N.getOperand(1),
1257                            RHSKnownZero, RHSKnownOne);
1258       // If all of the bits are known zero on the LHS or RHS, the add won't
1259       // carry.
1260       if (~(LHSKnownZero | RHSKnownZero) == 0) {
1261         Base = N.getOperand(0);
1262         Index = N.getOperand(1);
1263         return true;
1264       }
1265     }
1266   }
1267
1268   return false;
1269 }
1270
1271 // If we happen to be doing an i64 load or store into a stack slot that has
1272 // less than a 4-byte alignment, then the frame-index elimination may need to
1273 // use an indexed load or store instruction (because the offset may not be a
1274 // multiple of 4). The extra register needed to hold the offset comes from the
1275 // register scavenger, and it is possible that the scavenger will need to use
1276 // an emergency spill slot. As a result, we need to make sure that a spill slot
1277 // is allocated when doing an i64 load/store into a less-than-4-byte-aligned
1278 // stack slot.
1279 static void fixupFuncForFI(SelectionDAG &DAG, int FrameIdx, EVT VT) {
1280   // FIXME: This does not handle the LWA case.
1281   if (VT != MVT::i64)
1282     return;
1283
1284   // NOTE: We'll exclude negative FIs here, which come from argument
1285   // lowering, because there are no known test cases triggering this problem
1286   // using packed structures (or similar). We can remove this exclusion if
1287   // we find such a test case. The reason why this is so test-case driven is
1288   // because this entire 'fixup' is only to prevent crashes (from the
1289   // register scavenger) on not-really-valid inputs. For example, if we have:
1290   //   %a = alloca i1
1291   //   %b = bitcast i1* %a to i64*
1292   //   store i64* a, i64 b
1293   // then the store should really be marked as 'align 1', but is not. If it
1294   // were marked as 'align 1' then the indexed form would have been
1295   // instruction-selected initially, and the problem this 'fixup' is preventing
1296   // won't happen regardless.
1297   if (FrameIdx < 0)
1298     return;
1299
1300   MachineFunction &MF = DAG.getMachineFunction();
1301   MachineFrameInfo *MFI = MF.getFrameInfo();
1302
1303   unsigned Align = MFI->getObjectAlignment(FrameIdx);
1304   if (Align >= 4)
1305     return;
1306
1307   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
1308   FuncInfo->setHasNonRISpills();
1309 }
1310
1311 /// Returns true if the address N can be represented by a base register plus
1312 /// a signed 16-bit displacement [r+imm], and if it is not better
1313 /// represented as reg+reg.  If Aligned is true, only accept displacements
1314 /// suitable for STD and friends, i.e. multiples of 4.
1315 bool PPCTargetLowering::SelectAddressRegImm(SDValue N, SDValue &Disp,
1316                                             SDValue &Base,
1317                                             SelectionDAG &DAG,
1318                                             bool Aligned) const {
1319   // FIXME dl should come from parent load or store, not from address
1320   SDLoc dl(N);
1321   // If this can be more profitably realized as r+r, fail.
1322   if (SelectAddressRegReg(N, Disp, Base, DAG))
1323     return false;
1324
1325   if (N.getOpcode() == ISD::ADD) {
1326     short imm = 0;
1327     if (isIntS16Immediate(N.getOperand(1), imm) &&
1328         (!Aligned || (imm & 3) == 0)) {
1329       Disp = DAG.getTargetConstant(imm, N.getValueType());
1330       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1331         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1332         fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1333       } else {
1334         Base = N.getOperand(0);
1335       }
1336       return true; // [r+i]
1337     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
1338       // Match LOAD (ADD (X, Lo(G))).
1339       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
1340              && "Cannot handle constant offsets yet!");
1341       Disp = N.getOperand(1).getOperand(0);  // The global address.
1342       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
1343              Disp.getOpcode() == ISD::TargetGlobalTLSAddress ||
1344              Disp.getOpcode() == ISD::TargetConstantPool ||
1345              Disp.getOpcode() == ISD::TargetJumpTable);
1346       Base = N.getOperand(0);
1347       return true;  // [&g+r]
1348     }
1349   } else if (N.getOpcode() == ISD::OR) {
1350     short imm = 0;
1351     if (isIntS16Immediate(N.getOperand(1), imm) &&
1352         (!Aligned || (imm & 3) == 0)) {
1353       // If this is an or of disjoint bitfields, we can codegen this as an add
1354       // (for better address arithmetic) if the LHS and RHS of the OR are
1355       // provably disjoint.
1356       APInt LHSKnownZero, LHSKnownOne;
1357       DAG.computeKnownBits(N.getOperand(0), LHSKnownZero, LHSKnownOne);
1358
1359       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
1360         // If all of the bits are known zero on the LHS or RHS, the add won't
1361         // carry.
1362         if (FrameIndexSDNode *FI =
1363               dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1364           Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1365           fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1366         } else {
1367           Base = N.getOperand(0);
1368         }
1369         Disp = DAG.getTargetConstant(imm, N.getValueType());
1370         return true;
1371       }
1372     }
1373   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
1374     // Loading from a constant address.
1375
1376     // If this address fits entirely in a 16-bit sext immediate field, codegen
1377     // this as "d, 0"
1378     short Imm;
1379     if (isIntS16Immediate(CN, Imm) && (!Aligned || (Imm & 3) == 0)) {
1380       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
1381       Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1382                              CN->getValueType(0));
1383       return true;
1384     }
1385
1386     // Handle 32-bit sext immediates with LIS + addr mode.
1387     if ((CN->getValueType(0) == MVT::i32 ||
1388          (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) &&
1389         (!Aligned || (CN->getZExtValue() & 3) == 0)) {
1390       int Addr = (int)CN->getZExtValue();
1391
1392       // Otherwise, break this down into an LIS + disp.
1393       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
1394
1395       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
1396       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
1397       Base = SDValue(DAG.getMachineNode(Opc, dl, CN->getValueType(0), Base), 0);
1398       return true;
1399     }
1400   }
1401
1402   Disp = DAG.getTargetConstant(0, getPointerTy());
1403   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N)) {
1404     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1405     fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1406   } else
1407     Base = N;
1408   return true;      // [r+0]
1409 }
1410
1411 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
1412 /// represented as an indexed [r+r] operation.
1413 bool PPCTargetLowering::SelectAddressRegRegOnly(SDValue N, SDValue &Base,
1414                                                 SDValue &Index,
1415                                                 SelectionDAG &DAG) const {
1416   // Check to see if we can easily represent this as an [r+r] address.  This
1417   // will fail if it thinks that the address is more profitably represented as
1418   // reg+imm, e.g. where imm = 0.
1419   if (SelectAddressRegReg(N, Base, Index, DAG))
1420     return true;
1421
1422   // If the operand is an addition, always emit this as [r+r], since this is
1423   // better (for code size, and execution, as the memop does the add for free)
1424   // than emitting an explicit add.
1425   if (N.getOpcode() == ISD::ADD) {
1426     Base = N.getOperand(0);
1427     Index = N.getOperand(1);
1428     return true;
1429   }
1430
1431   // Otherwise, do it the hard way, using R0 as the base register.
1432   Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1433                          N.getValueType());
1434   Index = N;
1435   return true;
1436 }
1437
1438 /// getPreIndexedAddressParts - returns true by value, base pointer and
1439 /// offset pointer and addressing mode by reference if the node's address
1440 /// can be legally represented as pre-indexed load / store address.
1441 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
1442                                                   SDValue &Offset,
1443                                                   ISD::MemIndexedMode &AM,
1444                                                   SelectionDAG &DAG) const {
1445   if (DisablePPCPreinc) return false;
1446
1447   bool isLoad = true;
1448   SDValue Ptr;
1449   EVT VT;
1450   unsigned Alignment;
1451   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1452     Ptr = LD->getBasePtr();
1453     VT = LD->getMemoryVT();
1454     Alignment = LD->getAlignment();
1455   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
1456     Ptr = ST->getBasePtr();
1457     VT  = ST->getMemoryVT();
1458     Alignment = ST->getAlignment();
1459     isLoad = false;
1460   } else
1461     return false;
1462
1463   // PowerPC doesn't have preinc load/store instructions for vectors.
1464   if (VT.isVector())
1465     return false;
1466
1467   if (SelectAddressRegReg(Ptr, Base, Offset, DAG)) {
1468
1469     // Common code will reject creating a pre-inc form if the base pointer
1470     // is a frame index, or if N is a store and the base pointer is either
1471     // the same as or a predecessor of the value being stored.  Check for
1472     // those situations here, and try with swapped Base/Offset instead.
1473     bool Swap = false;
1474
1475     if (isa<FrameIndexSDNode>(Base) || isa<RegisterSDNode>(Base))
1476       Swap = true;
1477     else if (!isLoad) {
1478       SDValue Val = cast<StoreSDNode>(N)->getValue();
1479       if (Val == Base || Base.getNode()->isPredecessorOf(Val.getNode()))
1480         Swap = true;
1481     }
1482
1483     if (Swap)
1484       std::swap(Base, Offset);
1485
1486     AM = ISD::PRE_INC;
1487     return true;
1488   }
1489
1490   // LDU/STU can only handle immediates that are a multiple of 4.
1491   if (VT != MVT::i64) {
1492     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, false))
1493       return false;
1494   } else {
1495     // LDU/STU need an address with at least 4-byte alignment.
1496     if (Alignment < 4)
1497       return false;
1498
1499     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, true))
1500       return false;
1501   }
1502
1503   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1504     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1505     // sext i32 to i64 when addr mode is r+i.
1506     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1507         LD->getExtensionType() == ISD::SEXTLOAD &&
1508         isa<ConstantSDNode>(Offset))
1509       return false;
1510   }
1511
1512   AM = ISD::PRE_INC;
1513   return true;
1514 }
1515
1516 //===----------------------------------------------------------------------===//
1517 //  LowerOperation implementation
1518 //===----------------------------------------------------------------------===//
1519
1520 /// GetLabelAccessInfo - Return true if we should reference labels using a
1521 /// PICBase, set the HiOpFlags and LoOpFlags to the target MO flags.
1522 static bool GetLabelAccessInfo(const TargetMachine &TM, unsigned &HiOpFlags,
1523                                unsigned &LoOpFlags,
1524                                const GlobalValue *GV = nullptr) {
1525   HiOpFlags = PPCII::MO_HA;
1526   LoOpFlags = PPCII::MO_LO;
1527
1528   // Don't use the pic base if not in PIC relocation model.
1529   bool isPIC = TM.getRelocationModel() == Reloc::PIC_;
1530
1531   if (isPIC) {
1532     HiOpFlags |= PPCII::MO_PIC_FLAG;
1533     LoOpFlags |= PPCII::MO_PIC_FLAG;
1534   }
1535
1536   // If this is a reference to a global value that requires a non-lazy-ptr, make
1537   // sure that instruction lowering adds it.
1538   if (GV && TM.getSubtarget<PPCSubtarget>().hasLazyResolverStub(GV, TM)) {
1539     HiOpFlags |= PPCII::MO_NLP_FLAG;
1540     LoOpFlags |= PPCII::MO_NLP_FLAG;
1541
1542     if (GV->hasHiddenVisibility()) {
1543       HiOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1544       LoOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1545     }
1546   }
1547
1548   return isPIC;
1549 }
1550
1551 static SDValue LowerLabelRef(SDValue HiPart, SDValue LoPart, bool isPIC,
1552                              SelectionDAG &DAG) {
1553   EVT PtrVT = HiPart.getValueType();
1554   SDValue Zero = DAG.getConstant(0, PtrVT);
1555   SDLoc DL(HiPart);
1556
1557   SDValue Hi = DAG.getNode(PPCISD::Hi, DL, PtrVT, HiPart, Zero);
1558   SDValue Lo = DAG.getNode(PPCISD::Lo, DL, PtrVT, LoPart, Zero);
1559
1560   // With PIC, the first instruction is actually "GR+hi(&G)".
1561   if (isPIC)
1562     Hi = DAG.getNode(ISD::ADD, DL, PtrVT,
1563                      DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT), Hi);
1564
1565   // Generate non-pic code that has direct accesses to the constant pool.
1566   // The address of the global is just (hi(&g)+lo(&g)).
1567   return DAG.getNode(ISD::ADD, DL, PtrVT, Hi, Lo);
1568 }
1569
1570 SDValue PPCTargetLowering::LowerConstantPool(SDValue Op,
1571                                              SelectionDAG &DAG) const {
1572   EVT PtrVT = Op.getValueType();
1573   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1574   const Constant *C = CP->getConstVal();
1575
1576   // 64-bit SVR4 ABI code is always position-independent.
1577   // The actual address of the GlobalValue is stored in the TOC.
1578   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1579     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0);
1580     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(CP), MVT::i64, GA,
1581                        DAG.getRegister(PPC::X2, MVT::i64));
1582   }
1583
1584   unsigned MOHiFlag, MOLoFlag;
1585   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1586
1587   if (isPIC && Subtarget.isSVR4ABI()) {
1588     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(),
1589                                            PPCII::MO_PIC_FLAG);
1590     SDLoc DL(CP);
1591     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1592                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1593   }
1594
1595   SDValue CPIHi =
1596     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOHiFlag);
1597   SDValue CPILo =
1598     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOLoFlag);
1599   return LowerLabelRef(CPIHi, CPILo, isPIC, DAG);
1600 }
1601
1602 SDValue PPCTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
1603   EVT PtrVT = Op.getValueType();
1604   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1605
1606   // 64-bit SVR4 ABI code is always position-independent.
1607   // The actual address of the GlobalValue is stored in the TOC.
1608   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1609     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1610     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), MVT::i64, GA,
1611                        DAG.getRegister(PPC::X2, MVT::i64));
1612   }
1613
1614   unsigned MOHiFlag, MOLoFlag;
1615   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1616
1617   if (isPIC && Subtarget.isSVR4ABI()) {
1618     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
1619                                         PPCII::MO_PIC_FLAG);
1620     SDLoc DL(GA);
1621     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), PtrVT, GA,
1622                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1623   }
1624
1625   SDValue JTIHi = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOHiFlag);
1626   SDValue JTILo = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOLoFlag);
1627   return LowerLabelRef(JTIHi, JTILo, isPIC, DAG);
1628 }
1629
1630 SDValue PPCTargetLowering::LowerBlockAddress(SDValue Op,
1631                                              SelectionDAG &DAG) const {
1632   EVT PtrVT = Op.getValueType();
1633   BlockAddressSDNode *BASDN = cast<BlockAddressSDNode>(Op);
1634   const BlockAddress *BA = BASDN->getBlockAddress();
1635
1636   // 64-bit SVR4 ABI code is always position-independent.
1637   // The actual BlockAddress is stored in the TOC.
1638   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1639     SDValue GA = DAG.getTargetBlockAddress(BA, PtrVT, BASDN->getOffset());
1640     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(BASDN), MVT::i64, GA,
1641                        DAG.getRegister(PPC::X2, MVT::i64));
1642   }
1643
1644   unsigned MOHiFlag, MOLoFlag;
1645   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1646   SDValue TgtBAHi = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOHiFlag);
1647   SDValue TgtBALo = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOLoFlag);
1648   return LowerLabelRef(TgtBAHi, TgtBALo, isPIC, DAG);
1649 }
1650
1651 // Generate a call to __tls_get_addr for the given GOT entry Op.
1652 std::pair<SDValue,SDValue>
1653 PPCTargetLowering::lowerTLSCall(SDValue Op, SDLoc dl,
1654                                 SelectionDAG &DAG) const {
1655
1656   Type *IntPtrTy = getDataLayout()->getIntPtrType(*DAG.getContext());
1657   TargetLowering::ArgListTy Args;
1658   TargetLowering::ArgListEntry Entry;
1659   Entry.Node = Op;
1660   Entry.Ty = IntPtrTy;
1661   Args.push_back(Entry);
1662
1663   TargetLowering::CallLoweringInfo CLI(DAG);
1664   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
1665     .setCallee(CallingConv::C, IntPtrTy,
1666                DAG.getTargetExternalSymbol("__tls_get_addr", getPointerTy()),
1667                std::move(Args), 0);
1668
1669   return LowerCallTo(CLI);
1670 }
1671
1672 SDValue PPCTargetLowering::LowerGlobalTLSAddress(SDValue Op,
1673                                               SelectionDAG &DAG) const {
1674
1675   // FIXME: TLS addresses currently use medium model code sequences,
1676   // which is the most useful form.  Eventually support for small and
1677   // large models could be added if users need it, at the cost of
1678   // additional complexity.
1679   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
1680   SDLoc dl(GA);
1681   const GlobalValue *GV = GA->getGlobal();
1682   EVT PtrVT = getPointerTy();
1683   bool is64bit = Subtarget.isPPC64();
1684   const Module *M = DAG.getMachineFunction().getFunction()->getParent();
1685   PICLevel::Level picLevel = M->getPICLevel();
1686
1687   TLSModel::Model Model = getTargetMachine().getTLSModel(GV);
1688
1689   if (Model == TLSModel::LocalExec) {
1690     SDValue TGAHi = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1691                                                PPCII::MO_TPREL_HA);
1692     SDValue TGALo = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1693                                                PPCII::MO_TPREL_LO);
1694     SDValue TLSReg = DAG.getRegister(is64bit ? PPC::X13 : PPC::R2,
1695                                      is64bit ? MVT::i64 : MVT::i32);
1696     SDValue Hi = DAG.getNode(PPCISD::Hi, dl, PtrVT, TGAHi, TLSReg);
1697     return DAG.getNode(PPCISD::Lo, dl, PtrVT, TGALo, Hi);
1698   }
1699
1700   if (Model == TLSModel::InitialExec) {
1701     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1702     SDValue TGATLS = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1703                                                 PPCII::MO_TLS);
1704     SDValue GOTPtr;
1705     if (is64bit) {
1706       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1707       GOTPtr = DAG.getNode(PPCISD::ADDIS_GOT_TPREL_HA, dl,
1708                            PtrVT, GOTReg, TGA);
1709     } else
1710       GOTPtr = DAG.getNode(PPCISD::PPC32_GOT, dl, PtrVT);
1711     SDValue TPOffset = DAG.getNode(PPCISD::LD_GOT_TPREL_L, dl,
1712                                    PtrVT, TGA, GOTPtr);
1713     return DAG.getNode(PPCISD::ADD_TLS, dl, PtrVT, TPOffset, TGATLS);
1714   }
1715
1716   if (Model == TLSModel::GeneralDynamic) {
1717     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1718                                              PPCII::MO_TLSGD);
1719     SDValue GOTPtr;
1720     if (is64bit) {
1721       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1722       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSGD_HA, dl, PtrVT,
1723                                    GOTReg, TGA);
1724     } else {
1725       if (picLevel == PICLevel::Small)
1726         GOTPtr = DAG.getNode(PPCISD::GlobalBaseReg, dl, PtrVT);
1727       else
1728         GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1729     }
1730     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSGD_L, dl, PtrVT,
1731                                    GOTPtr, TGA);
1732     std::pair<SDValue, SDValue> CallResult = lowerTLSCall(GOTEntry, dl, DAG);
1733     return CallResult.first;
1734   }
1735
1736   if (Model == TLSModel::LocalDynamic) {
1737     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1738                                              PPCII::MO_TLSLD);
1739     SDValue GOTPtr;
1740     if (is64bit) {
1741       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1742       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSLD_HA, dl, PtrVT,
1743                            GOTReg, TGA);
1744     } else {
1745       if (picLevel == PICLevel::Small)
1746         GOTPtr = DAG.getNode(PPCISD::GlobalBaseReg, dl, PtrVT);
1747       else
1748         GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1749     }
1750     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSLD_L, dl, PtrVT,
1751                                    GOTPtr, TGA);
1752     std::pair<SDValue, SDValue> CallResult = lowerTLSCall(GOTEntry, dl, DAG);
1753     SDValue TLSAddr = CallResult.first;
1754     SDValue Chain = CallResult.second;
1755     SDValue DtvOffsetHi = DAG.getNode(PPCISD::ADDIS_DTPREL_HA, dl, PtrVT,
1756                                       Chain, TLSAddr, TGA);
1757     return DAG.getNode(PPCISD::ADDI_DTPREL_L, dl, PtrVT, DtvOffsetHi, TGA);
1758   }
1759
1760   llvm_unreachable("Unknown TLS model!");
1761 }
1762
1763 SDValue PPCTargetLowering::LowerGlobalAddress(SDValue Op,
1764                                               SelectionDAG &DAG) const {
1765   EVT PtrVT = Op.getValueType();
1766   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1767   SDLoc DL(GSDN);
1768   const GlobalValue *GV = GSDN->getGlobal();
1769
1770   // 64-bit SVR4 ABI code is always position-independent.
1771   // The actual address of the GlobalValue is stored in the TOC.
1772   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1773     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset());
1774     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i64, GA,
1775                        DAG.getRegister(PPC::X2, MVT::i64));
1776   }
1777
1778   unsigned MOHiFlag, MOLoFlag;
1779   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag, GV);
1780
1781   if (isPIC && Subtarget.isSVR4ABI()) {
1782     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT,
1783                                             GSDN->getOffset(),
1784                                             PPCII::MO_PIC_FLAG);
1785     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1786                        DAG.getNode(PPCISD::GlobalBaseReg, DL, MVT::i32));
1787   }
1788
1789   SDValue GAHi =
1790     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOHiFlag);
1791   SDValue GALo =
1792     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOLoFlag);
1793
1794   SDValue Ptr = LowerLabelRef(GAHi, GALo, isPIC, DAG);
1795
1796   // If the global reference is actually to a non-lazy-pointer, we have to do an
1797   // extra load to get the address of the global.
1798   if (MOHiFlag & PPCII::MO_NLP_FLAG)
1799     Ptr = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), Ptr, MachinePointerInfo(),
1800                       false, false, false, 0);
1801   return Ptr;
1802 }
1803
1804 SDValue PPCTargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
1805   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1806   SDLoc dl(Op);
1807
1808   if (Op.getValueType() == MVT::v2i64) {
1809     // When the operands themselves are v2i64 values, we need to do something
1810     // special because VSX has no underlying comparison operations for these.
1811     if (Op.getOperand(0).getValueType() == MVT::v2i64) {
1812       // Equality can be handled by casting to the legal type for Altivec
1813       // comparisons, everything else needs to be expanded.
1814       if (CC == ISD::SETEQ || CC == ISD::SETNE) {
1815         return DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
1816                  DAG.getSetCC(dl, MVT::v4i32,
1817                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0)),
1818                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(1)),
1819                    CC));
1820       }
1821
1822       return SDValue();
1823     }
1824
1825     // We handle most of these in the usual way.
1826     return Op;
1827   }
1828
1829   // If we're comparing for equality to zero, expose the fact that this is
1830   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1831   // fold the new nodes.
1832   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1833     if (C->isNullValue() && CC == ISD::SETEQ) {
1834       EVT VT = Op.getOperand(0).getValueType();
1835       SDValue Zext = Op.getOperand(0);
1836       if (VT.bitsLT(MVT::i32)) {
1837         VT = MVT::i32;
1838         Zext = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Op.getOperand(0));
1839       }
1840       unsigned Log2b = Log2_32(VT.getSizeInBits());
1841       SDValue Clz = DAG.getNode(ISD::CTLZ, dl, VT, Zext);
1842       SDValue Scc = DAG.getNode(ISD::SRL, dl, VT, Clz,
1843                                 DAG.getConstant(Log2b, MVT::i32));
1844       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Scc);
1845     }
1846     // Leave comparisons against 0 and -1 alone for now, since they're usually
1847     // optimized.  FIXME: revisit this when we can custom lower all setcc
1848     // optimizations.
1849     if (C->isAllOnesValue() || C->isNullValue())
1850       return SDValue();
1851   }
1852
1853   // If we have an integer seteq/setne, turn it into a compare against zero
1854   // by xor'ing the rhs with the lhs, which is faster than setting a
1855   // condition register, reading it back out, and masking the correct bit.  The
1856   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1857   // the result to other bit-twiddling opportunities.
1858   EVT LHSVT = Op.getOperand(0).getValueType();
1859   if (LHSVT.isInteger() && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1860     EVT VT = Op.getValueType();
1861     SDValue Sub = DAG.getNode(ISD::XOR, dl, LHSVT, Op.getOperand(0),
1862                                 Op.getOperand(1));
1863     return DAG.getSetCC(dl, VT, Sub, DAG.getConstant(0, LHSVT), CC);
1864   }
1865   return SDValue();
1866 }
1867
1868 SDValue PPCTargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG,
1869                                       const PPCSubtarget &Subtarget) const {
1870   SDNode *Node = Op.getNode();
1871   EVT VT = Node->getValueType(0);
1872   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1873   SDValue InChain = Node->getOperand(0);
1874   SDValue VAListPtr = Node->getOperand(1);
1875   const Value *SV = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
1876   SDLoc dl(Node);
1877
1878   assert(!Subtarget.isPPC64() && "LowerVAARG is PPC32 only");
1879
1880   // gpr_index
1881   SDValue GprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1882                                     VAListPtr, MachinePointerInfo(SV), MVT::i8,
1883                                     false, false, false, 0);
1884   InChain = GprIndex.getValue(1);
1885
1886   if (VT == MVT::i64) {
1887     // Check if GprIndex is even
1888     SDValue GprAnd = DAG.getNode(ISD::AND, dl, MVT::i32, GprIndex,
1889                                  DAG.getConstant(1, MVT::i32));
1890     SDValue CC64 = DAG.getSetCC(dl, MVT::i32, GprAnd,
1891                                 DAG.getConstant(0, MVT::i32), ISD::SETNE);
1892     SDValue GprIndexPlusOne = DAG.getNode(ISD::ADD, dl, MVT::i32, GprIndex,
1893                                           DAG.getConstant(1, MVT::i32));
1894     // Align GprIndex to be even if it isn't
1895     GprIndex = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC64, GprIndexPlusOne,
1896                            GprIndex);
1897   }
1898
1899   // fpr index is 1 byte after gpr
1900   SDValue FprPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1901                                DAG.getConstant(1, MVT::i32));
1902
1903   // fpr
1904   SDValue FprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1905                                     FprPtr, MachinePointerInfo(SV), MVT::i8,
1906                                     false, false, false, 0);
1907   InChain = FprIndex.getValue(1);
1908
1909   SDValue RegSaveAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1910                                        DAG.getConstant(8, MVT::i32));
1911
1912   SDValue OverflowAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1913                                         DAG.getConstant(4, MVT::i32));
1914
1915   // areas
1916   SDValue OverflowArea = DAG.getLoad(MVT::i32, dl, InChain, OverflowAreaPtr,
1917                                      MachinePointerInfo(), false, false,
1918                                      false, 0);
1919   InChain = OverflowArea.getValue(1);
1920
1921   SDValue RegSaveArea = DAG.getLoad(MVT::i32, dl, InChain, RegSaveAreaPtr,
1922                                     MachinePointerInfo(), false, false,
1923                                     false, 0);
1924   InChain = RegSaveArea.getValue(1);
1925
1926   // select overflow_area if index > 8
1927   SDValue CC = DAG.getSetCC(dl, MVT::i32, VT.isInteger() ? GprIndex : FprIndex,
1928                             DAG.getConstant(8, MVT::i32), ISD::SETLT);
1929
1930   // adjustment constant gpr_index * 4/8
1931   SDValue RegConstant = DAG.getNode(ISD::MUL, dl, MVT::i32,
1932                                     VT.isInteger() ? GprIndex : FprIndex,
1933                                     DAG.getConstant(VT.isInteger() ? 4 : 8,
1934                                                     MVT::i32));
1935
1936   // OurReg = RegSaveArea + RegConstant
1937   SDValue OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, RegSaveArea,
1938                                RegConstant);
1939
1940   // Floating types are 32 bytes into RegSaveArea
1941   if (VT.isFloatingPoint())
1942     OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, OurReg,
1943                          DAG.getConstant(32, MVT::i32));
1944
1945   // increase {f,g}pr_index by 1 (or 2 if VT is i64)
1946   SDValue IndexPlus1 = DAG.getNode(ISD::ADD, dl, MVT::i32,
1947                                    VT.isInteger() ? GprIndex : FprIndex,
1948                                    DAG.getConstant(VT == MVT::i64 ? 2 : 1,
1949                                                    MVT::i32));
1950
1951   InChain = DAG.getTruncStore(InChain, dl, IndexPlus1,
1952                               VT.isInteger() ? VAListPtr : FprPtr,
1953                               MachinePointerInfo(SV),
1954                               MVT::i8, false, false, 0);
1955
1956   // determine if we should load from reg_save_area or overflow_area
1957   SDValue Result = DAG.getNode(ISD::SELECT, dl, PtrVT, CC, OurReg, OverflowArea);
1958
1959   // increase overflow_area by 4/8 if gpr/fpr > 8
1960   SDValue OverflowAreaPlusN = DAG.getNode(ISD::ADD, dl, PtrVT, OverflowArea,
1961                                           DAG.getConstant(VT.isInteger() ? 4 : 8,
1962                                           MVT::i32));
1963
1964   OverflowArea = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC, OverflowArea,
1965                              OverflowAreaPlusN);
1966
1967   InChain = DAG.getTruncStore(InChain, dl, OverflowArea,
1968                               OverflowAreaPtr,
1969                               MachinePointerInfo(),
1970                               MVT::i32, false, false, 0);
1971
1972   return DAG.getLoad(VT, dl, InChain, Result, MachinePointerInfo(),
1973                      false, false, false, 0);
1974 }
1975
1976 SDValue PPCTargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG,
1977                                        const PPCSubtarget &Subtarget) const {
1978   assert(!Subtarget.isPPC64() && "LowerVACOPY is PPC32 only");
1979
1980   // We have to copy the entire va_list struct:
1981   // 2*sizeof(char) + 2 Byte alignment + 2*sizeof(char*) = 12 Byte
1982   return DAG.getMemcpy(Op.getOperand(0), Op,
1983                        Op.getOperand(1), Op.getOperand(2),
1984                        DAG.getConstant(12, MVT::i32), 8, false, true,
1985                        MachinePointerInfo(), MachinePointerInfo());
1986 }
1987
1988 SDValue PPCTargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
1989                                                   SelectionDAG &DAG) const {
1990   return Op.getOperand(0);
1991 }
1992
1993 SDValue PPCTargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
1994                                                 SelectionDAG &DAG) const {
1995   SDValue Chain = Op.getOperand(0);
1996   SDValue Trmp = Op.getOperand(1); // trampoline
1997   SDValue FPtr = Op.getOperand(2); // nested function
1998   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
1999   SDLoc dl(Op);
2000
2001   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2002   bool isPPC64 = (PtrVT == MVT::i64);
2003   Type *IntPtrTy =
2004     DAG.getTargetLoweringInfo().getDataLayout()->getIntPtrType(
2005                                                              *DAG.getContext());
2006
2007   TargetLowering::ArgListTy Args;
2008   TargetLowering::ArgListEntry Entry;
2009
2010   Entry.Ty = IntPtrTy;
2011   Entry.Node = Trmp; Args.push_back(Entry);
2012
2013   // TrampSize == (isPPC64 ? 48 : 40);
2014   Entry.Node = DAG.getConstant(isPPC64 ? 48 : 40,
2015                                isPPC64 ? MVT::i64 : MVT::i32);
2016   Args.push_back(Entry);
2017
2018   Entry.Node = FPtr; Args.push_back(Entry);
2019   Entry.Node = Nest; Args.push_back(Entry);
2020
2021   // Lower to a call to __trampoline_setup(Trmp, TrampSize, FPtr, ctx_reg)
2022   TargetLowering::CallLoweringInfo CLI(DAG);
2023   CLI.setDebugLoc(dl).setChain(Chain)
2024     .setCallee(CallingConv::C, Type::getVoidTy(*DAG.getContext()),
2025                DAG.getExternalSymbol("__trampoline_setup", PtrVT),
2026                std::move(Args), 0);
2027
2028   std::pair<SDValue, SDValue> CallResult = LowerCallTo(CLI);
2029   return CallResult.second;
2030 }
2031
2032 SDValue PPCTargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG,
2033                                         const PPCSubtarget &Subtarget) const {
2034   MachineFunction &MF = DAG.getMachineFunction();
2035   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2036
2037   SDLoc dl(Op);
2038
2039   if (Subtarget.isDarwinABI() || Subtarget.isPPC64()) {
2040     // vastart just stores the address of the VarArgsFrameIndex slot into the
2041     // memory location argument.
2042     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2043     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2044     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2045     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1),
2046                         MachinePointerInfo(SV),
2047                         false, false, 0);
2048   }
2049
2050   // For the 32-bit SVR4 ABI we follow the layout of the va_list struct.
2051   // We suppose the given va_list is already allocated.
2052   //
2053   // typedef struct {
2054   //  char gpr;     /* index into the array of 8 GPRs
2055   //                 * stored in the register save area
2056   //                 * gpr=0 corresponds to r3,
2057   //                 * gpr=1 to r4, etc.
2058   //                 */
2059   //  char fpr;     /* index into the array of 8 FPRs
2060   //                 * stored in the register save area
2061   //                 * fpr=0 corresponds to f1,
2062   //                 * fpr=1 to f2, etc.
2063   //                 */
2064   //  char *overflow_arg_area;
2065   //                /* location on stack that holds
2066   //                 * the next overflow argument
2067   //                 */
2068   //  char *reg_save_area;
2069   //               /* where r3:r10 and f1:f8 (if saved)
2070   //                * are stored
2071   //                */
2072   // } va_list[1];
2073
2074
2075   SDValue ArgGPR = DAG.getConstant(FuncInfo->getVarArgsNumGPR(), MVT::i32);
2076   SDValue ArgFPR = DAG.getConstant(FuncInfo->getVarArgsNumFPR(), MVT::i32);
2077
2078
2079   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2080
2081   SDValue StackOffsetFI = DAG.getFrameIndex(FuncInfo->getVarArgsStackOffset(),
2082                                             PtrVT);
2083   SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
2084                                  PtrVT);
2085
2086   uint64_t FrameOffset = PtrVT.getSizeInBits()/8;
2087   SDValue ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
2088
2089   uint64_t StackOffset = PtrVT.getSizeInBits()/8 - 1;
2090   SDValue ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
2091
2092   uint64_t FPROffset = 1;
2093   SDValue ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
2094
2095   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2096
2097   // Store first byte : number of int regs
2098   SDValue firstStore = DAG.getTruncStore(Op.getOperand(0), dl, ArgGPR,
2099                                          Op.getOperand(1),
2100                                          MachinePointerInfo(SV),
2101                                          MVT::i8, false, false, 0);
2102   uint64_t nextOffset = FPROffset;
2103   SDValue nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, Op.getOperand(1),
2104                                   ConstFPROffset);
2105
2106   // Store second byte : number of float regs
2107   SDValue secondStore =
2108     DAG.getTruncStore(firstStore, dl, ArgFPR, nextPtr,
2109                       MachinePointerInfo(SV, nextOffset), MVT::i8,
2110                       false, false, 0);
2111   nextOffset += StackOffset;
2112   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstStackOffset);
2113
2114   // Store second word : arguments given on stack
2115   SDValue thirdStore =
2116     DAG.getStore(secondStore, dl, StackOffsetFI, nextPtr,
2117                  MachinePointerInfo(SV, nextOffset),
2118                  false, false, 0);
2119   nextOffset += FrameOffset;
2120   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstFrameOffset);
2121
2122   // Store third word : arguments given in registers
2123   return DAG.getStore(thirdStore, dl, FR, nextPtr,
2124                       MachinePointerInfo(SV, nextOffset),
2125                       false, false, 0);
2126
2127 }
2128
2129 #include "PPCGenCallingConv.inc"
2130
2131 // Function whose sole purpose is to kill compiler warnings 
2132 // stemming from unused functions included from PPCGenCallingConv.inc.
2133 CCAssignFn *PPCTargetLowering::useFastISelCCs(unsigned Flag) const {
2134   return Flag ? CC_PPC64_ELF_FIS : RetCC_PPC64_ELF_FIS;
2135 }
2136
2137 bool llvm::CC_PPC32_SVR4_Custom_Dummy(unsigned &ValNo, MVT &ValVT, MVT &LocVT,
2138                                       CCValAssign::LocInfo &LocInfo,
2139                                       ISD::ArgFlagsTy &ArgFlags,
2140                                       CCState &State) {
2141   return true;
2142 }
2143
2144 bool llvm::CC_PPC32_SVR4_Custom_AlignArgRegs(unsigned &ValNo, MVT &ValVT,
2145                                              MVT &LocVT,
2146                                              CCValAssign::LocInfo &LocInfo,
2147                                              ISD::ArgFlagsTy &ArgFlags,
2148                                              CCState &State) {
2149   static const MCPhysReg ArgRegs[] = {
2150     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2151     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2152   };
2153   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2154
2155   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2156
2157   // Skip one register if the first unallocated register has an even register
2158   // number and there are still argument registers available which have not been
2159   // allocated yet. RegNum is actually an index into ArgRegs, which means we
2160   // need to skip a register if RegNum is odd.
2161   if (RegNum != NumArgRegs && RegNum % 2 == 1) {
2162     State.AllocateReg(ArgRegs[RegNum]);
2163   }
2164
2165   // Always return false here, as this function only makes sure that the first
2166   // unallocated register has an odd register number and does not actually
2167   // allocate a register for the current argument.
2168   return false;
2169 }
2170
2171 bool llvm::CC_PPC32_SVR4_Custom_AlignFPArgRegs(unsigned &ValNo, MVT &ValVT,
2172                                                MVT &LocVT,
2173                                                CCValAssign::LocInfo &LocInfo,
2174                                                ISD::ArgFlagsTy &ArgFlags,
2175                                                CCState &State) {
2176   static const MCPhysReg ArgRegs[] = {
2177     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2178     PPC::F8
2179   };
2180
2181   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2182
2183   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2184
2185   // If there is only one Floating-point register left we need to put both f64
2186   // values of a split ppc_fp128 value on the stack.
2187   if (RegNum != NumArgRegs && ArgRegs[RegNum] == PPC::F8) {
2188     State.AllocateReg(ArgRegs[RegNum]);
2189   }
2190
2191   // Always return false here, as this function only makes sure that the two f64
2192   // values a ppc_fp128 value is split into are both passed in registers or both
2193   // passed on the stack and does not actually allocate a register for the
2194   // current argument.
2195   return false;
2196 }
2197
2198 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
2199 /// on Darwin.
2200 static const MCPhysReg *GetFPR() {
2201   static const MCPhysReg FPR[] = {
2202     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2203     PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
2204   };
2205
2206   return FPR;
2207 }
2208
2209 /// CalculateStackSlotSize - Calculates the size reserved for this argument on
2210 /// the stack.
2211 static unsigned CalculateStackSlotSize(EVT ArgVT, ISD::ArgFlagsTy Flags,
2212                                        unsigned PtrByteSize) {
2213   unsigned ArgSize = ArgVT.getStoreSize();
2214   if (Flags.isByVal())
2215     ArgSize = Flags.getByValSize();
2216
2217   // Round up to multiples of the pointer size, except for array members,
2218   // which are always packed.
2219   if (!Flags.isInConsecutiveRegs())
2220     ArgSize = ((ArgSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2221
2222   return ArgSize;
2223 }
2224
2225 /// CalculateStackSlotAlignment - Calculates the alignment of this argument
2226 /// on the stack.
2227 static unsigned CalculateStackSlotAlignment(EVT ArgVT, EVT OrigVT,
2228                                             ISD::ArgFlagsTy Flags,
2229                                             unsigned PtrByteSize) {
2230   unsigned Align = PtrByteSize;
2231
2232   // Altivec parameters are padded to a 16 byte boundary.
2233   if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2234       ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2235       ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2236     Align = 16;
2237
2238   // ByVal parameters are aligned as requested.
2239   if (Flags.isByVal()) {
2240     unsigned BVAlign = Flags.getByValAlign();
2241     if (BVAlign > PtrByteSize) {
2242       if (BVAlign % PtrByteSize != 0)
2243           llvm_unreachable(
2244             "ByVal alignment is not a multiple of the pointer size");
2245
2246       Align = BVAlign;
2247     }
2248   }
2249
2250   // Array members are always packed to their original alignment.
2251   if (Flags.isInConsecutiveRegs()) {
2252     // If the array member was split into multiple registers, the first
2253     // needs to be aligned to the size of the full type.  (Except for
2254     // ppcf128, which is only aligned as its f64 components.)
2255     if (Flags.isSplit() && OrigVT != MVT::ppcf128)
2256       Align = OrigVT.getStoreSize();
2257     else
2258       Align = ArgVT.getStoreSize();
2259   }
2260
2261   return Align;
2262 }
2263
2264 /// CalculateStackSlotUsed - Return whether this argument will use its
2265 /// stack slot (instead of being passed in registers).  ArgOffset,
2266 /// AvailableFPRs, and AvailableVRs must hold the current argument
2267 /// position, and will be updated to account for this argument.
2268 static bool CalculateStackSlotUsed(EVT ArgVT, EVT OrigVT,
2269                                    ISD::ArgFlagsTy Flags,
2270                                    unsigned PtrByteSize,
2271                                    unsigned LinkageSize,
2272                                    unsigned ParamAreaSize,
2273                                    unsigned &ArgOffset,
2274                                    unsigned &AvailableFPRs,
2275                                    unsigned &AvailableVRs) {
2276   bool UseMemory = false;
2277
2278   // Respect alignment of argument on the stack.
2279   unsigned Align =
2280     CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
2281   ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2282   // If there's no space left in the argument save area, we must
2283   // use memory (this check also catches zero-sized arguments).
2284   if (ArgOffset >= LinkageSize + ParamAreaSize)
2285     UseMemory = true;
2286
2287   // Allocate argument on the stack.
2288   ArgOffset += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
2289   if (Flags.isInConsecutiveRegsLast())
2290     ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2291   // If we overran the argument save area, we must use memory
2292   // (this check catches arguments passed partially in memory)
2293   if (ArgOffset > LinkageSize + ParamAreaSize)
2294     UseMemory = true;
2295
2296   // However, if the argument is actually passed in an FPR or a VR,
2297   // we don't use memory after all.
2298   if (!Flags.isByVal()) {
2299     if (ArgVT == MVT::f32 || ArgVT == MVT::f64)
2300       if (AvailableFPRs > 0) {
2301         --AvailableFPRs;
2302         return false;
2303       }
2304     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2305         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2306         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2307       if (AvailableVRs > 0) {
2308         --AvailableVRs;
2309         return false;
2310       }
2311   }
2312
2313   return UseMemory;
2314 }
2315
2316 /// EnsureStackAlignment - Round stack frame size up from NumBytes to
2317 /// ensure minimum alignment required for target.
2318 static unsigned EnsureStackAlignment(const TargetMachine &Target,
2319                                      unsigned NumBytes) {
2320   unsigned TargetAlign =
2321       Target.getSubtargetImpl()->getFrameLowering()->getStackAlignment();
2322   unsigned AlignMask = TargetAlign - 1;
2323   NumBytes = (NumBytes + AlignMask) & ~AlignMask;
2324   return NumBytes;
2325 }
2326
2327 SDValue
2328 PPCTargetLowering::LowerFormalArguments(SDValue Chain,
2329                                         CallingConv::ID CallConv, bool isVarArg,
2330                                         const SmallVectorImpl<ISD::InputArg>
2331                                           &Ins,
2332                                         SDLoc dl, SelectionDAG &DAG,
2333                                         SmallVectorImpl<SDValue> &InVals)
2334                                           const {
2335   if (Subtarget.isSVR4ABI()) {
2336     if (Subtarget.isPPC64())
2337       return LowerFormalArguments_64SVR4(Chain, CallConv, isVarArg, Ins,
2338                                          dl, DAG, InVals);
2339     else
2340       return LowerFormalArguments_32SVR4(Chain, CallConv, isVarArg, Ins,
2341                                          dl, DAG, InVals);
2342   } else {
2343     return LowerFormalArguments_Darwin(Chain, CallConv, isVarArg, Ins,
2344                                        dl, DAG, InVals);
2345   }
2346 }
2347
2348 SDValue
2349 PPCTargetLowering::LowerFormalArguments_32SVR4(
2350                                       SDValue Chain,
2351                                       CallingConv::ID CallConv, bool isVarArg,
2352                                       const SmallVectorImpl<ISD::InputArg>
2353                                         &Ins,
2354                                       SDLoc dl, SelectionDAG &DAG,
2355                                       SmallVectorImpl<SDValue> &InVals) const {
2356
2357   // 32-bit SVR4 ABI Stack Frame Layout:
2358   //              +-----------------------------------+
2359   //        +-->  |            Back chain             |
2360   //        |     +-----------------------------------+
2361   //        |     | Floating-point register save area |
2362   //        |     +-----------------------------------+
2363   //        |     |    General register save area     |
2364   //        |     +-----------------------------------+
2365   //        |     |          CR save word             |
2366   //        |     +-----------------------------------+
2367   //        |     |         VRSAVE save word          |
2368   //        |     +-----------------------------------+
2369   //        |     |         Alignment padding         |
2370   //        |     +-----------------------------------+
2371   //        |     |     Vector register save area     |
2372   //        |     +-----------------------------------+
2373   //        |     |       Local variable space        |
2374   //        |     +-----------------------------------+
2375   //        |     |        Parameter list area        |
2376   //        |     +-----------------------------------+
2377   //        |     |           LR save word            |
2378   //        |     +-----------------------------------+
2379   // SP-->  +---  |            Back chain             |
2380   //              +-----------------------------------+
2381   //
2382   // Specifications:
2383   //   System V Application Binary Interface PowerPC Processor Supplement
2384   //   AltiVec Technology Programming Interface Manual
2385
2386   MachineFunction &MF = DAG.getMachineFunction();
2387   MachineFrameInfo *MFI = MF.getFrameInfo();
2388   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2389
2390   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2391   // Potential tail calls could cause overwriting of argument stack slots.
2392   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2393                        (CallConv == CallingConv::Fast));
2394   unsigned PtrByteSize = 4;
2395
2396   // Assign locations to all of the incoming arguments.
2397   SmallVector<CCValAssign, 16> ArgLocs;
2398   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
2399                  *DAG.getContext());
2400
2401   // Reserve space for the linkage area on the stack.
2402   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(false, false, false);
2403   CCInfo.AllocateStack(LinkageSize, PtrByteSize);
2404
2405   CCInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4);
2406
2407   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2408     CCValAssign &VA = ArgLocs[i];
2409
2410     // Arguments stored in registers.
2411     if (VA.isRegLoc()) {
2412       const TargetRegisterClass *RC;
2413       EVT ValVT = VA.getValVT();
2414
2415       switch (ValVT.getSimpleVT().SimpleTy) {
2416         default:
2417           llvm_unreachable("ValVT not supported by formal arguments Lowering");
2418         case MVT::i1:
2419         case MVT::i32:
2420           RC = &PPC::GPRCRegClass;
2421           break;
2422         case MVT::f32:
2423           RC = &PPC::F4RCRegClass;
2424           break;
2425         case MVT::f64:
2426           if (Subtarget.hasVSX())
2427             RC = &PPC::VSFRCRegClass;
2428           else
2429             RC = &PPC::F8RCRegClass;
2430           break;
2431         case MVT::v16i8:
2432         case MVT::v8i16:
2433         case MVT::v4i32:
2434         case MVT::v4f32:
2435           RC = &PPC::VRRCRegClass;
2436           break;
2437         case MVT::v2f64:
2438         case MVT::v2i64:
2439           RC = &PPC::VSHRCRegClass;
2440           break;
2441       }
2442
2443       // Transform the arguments stored in physical registers into virtual ones.
2444       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2445       SDValue ArgValue = DAG.getCopyFromReg(Chain, dl, Reg,
2446                                             ValVT == MVT::i1 ? MVT::i32 : ValVT);
2447
2448       if (ValVT == MVT::i1)
2449         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgValue);
2450
2451       InVals.push_back(ArgValue);
2452     } else {
2453       // Argument stored in memory.
2454       assert(VA.isMemLoc());
2455
2456       unsigned ArgSize = VA.getLocVT().getStoreSize();
2457       int FI = MFI->CreateFixedObject(ArgSize, VA.getLocMemOffset(),
2458                                       isImmutable);
2459
2460       // Create load nodes to retrieve arguments from the stack.
2461       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2462       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN,
2463                                    MachinePointerInfo(),
2464                                    false, false, false, 0));
2465     }
2466   }
2467
2468   // Assign locations to all of the incoming aggregate by value arguments.
2469   // Aggregates passed by value are stored in the local variable space of the
2470   // caller's stack frame, right above the parameter list area.
2471   SmallVector<CCValAssign, 16> ByValArgLocs;
2472   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
2473                       ByValArgLocs, *DAG.getContext());
2474
2475   // Reserve stack space for the allocations in CCInfo.
2476   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
2477
2478   CCByValInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4_ByVal);
2479
2480   // Area that is at least reserved in the caller of this function.
2481   unsigned MinReservedArea = CCByValInfo.getNextStackOffset();
2482   MinReservedArea = std::max(MinReservedArea, LinkageSize);
2483
2484   // Set the size that is at least reserved in caller of this function.  Tail
2485   // call optimized function's reserved stack space needs to be aligned so that
2486   // taking the difference between two stack areas will result in an aligned
2487   // stack.
2488   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2489   FuncInfo->setMinReservedArea(MinReservedArea);
2490
2491   SmallVector<SDValue, 8> MemOps;
2492
2493   // If the function takes variable number of arguments, make a frame index for
2494   // the start of the first vararg value... for expansion of llvm.va_start.
2495   if (isVarArg) {
2496     static const MCPhysReg GPArgRegs[] = {
2497       PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2498       PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2499     };
2500     const unsigned NumGPArgRegs = array_lengthof(GPArgRegs);
2501
2502     static const MCPhysReg FPArgRegs[] = {
2503       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2504       PPC::F8
2505     };
2506     unsigned NumFPArgRegs = array_lengthof(FPArgRegs);
2507     if (DisablePPCFloatInVariadic)
2508       NumFPArgRegs = 0;
2509
2510     FuncInfo->setVarArgsNumGPR(CCInfo.getFirstUnallocated(GPArgRegs,
2511                                                           NumGPArgRegs));
2512     FuncInfo->setVarArgsNumFPR(CCInfo.getFirstUnallocated(FPArgRegs,
2513                                                           NumFPArgRegs));
2514
2515     // Make room for NumGPArgRegs and NumFPArgRegs.
2516     int Depth = NumGPArgRegs * PtrVT.getSizeInBits()/8 +
2517                 NumFPArgRegs * MVT(MVT::f64).getSizeInBits()/8;
2518
2519     FuncInfo->setVarArgsStackOffset(
2520       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
2521                              CCInfo.getNextStackOffset(), true));
2522
2523     FuncInfo->setVarArgsFrameIndex(MFI->CreateStackObject(Depth, 8, false));
2524     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2525
2526     // The fixed integer arguments of a variadic function are stored to the
2527     // VarArgsFrameIndex on the stack so that they may be loaded by deferencing
2528     // the result of va_next.
2529     for (unsigned GPRIndex = 0; GPRIndex != NumGPArgRegs; ++GPRIndex) {
2530       // Get an existing live-in vreg, or add a new one.
2531       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(GPArgRegs[GPRIndex]);
2532       if (!VReg)
2533         VReg = MF.addLiveIn(GPArgRegs[GPRIndex], &PPC::GPRCRegClass);
2534
2535       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2536       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2537                                    MachinePointerInfo(), false, false, 0);
2538       MemOps.push_back(Store);
2539       // Increment the address by four for the next argument to store
2540       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
2541       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2542     }
2543
2544     // FIXME 32-bit SVR4: We only need to save FP argument registers if CR bit 6
2545     // is set.
2546     // The double arguments are stored to the VarArgsFrameIndex
2547     // on the stack.
2548     for (unsigned FPRIndex = 0; FPRIndex != NumFPArgRegs; ++FPRIndex) {
2549       // Get an existing live-in vreg, or add a new one.
2550       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(FPArgRegs[FPRIndex]);
2551       if (!VReg)
2552         VReg = MF.addLiveIn(FPArgRegs[FPRIndex], &PPC::F8RCRegClass);
2553
2554       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::f64);
2555       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2556                                    MachinePointerInfo(), false, false, 0);
2557       MemOps.push_back(Store);
2558       // Increment the address by eight for the next argument to store
2559       SDValue PtrOff = DAG.getConstant(MVT(MVT::f64).getSizeInBits()/8,
2560                                          PtrVT);
2561       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2562     }
2563   }
2564
2565   if (!MemOps.empty())
2566     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2567
2568   return Chain;
2569 }
2570
2571 // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2572 // value to MVT::i64 and then truncate to the correct register size.
2573 SDValue
2574 PPCTargetLowering::extendArgForPPC64(ISD::ArgFlagsTy Flags, EVT ObjectVT,
2575                                      SelectionDAG &DAG, SDValue ArgVal,
2576                                      SDLoc dl) const {
2577   if (Flags.isSExt())
2578     ArgVal = DAG.getNode(ISD::AssertSext, dl, MVT::i64, ArgVal,
2579                          DAG.getValueType(ObjectVT));
2580   else if (Flags.isZExt())
2581     ArgVal = DAG.getNode(ISD::AssertZext, dl, MVT::i64, ArgVal,
2582                          DAG.getValueType(ObjectVT));
2583
2584   return DAG.getNode(ISD::TRUNCATE, dl, ObjectVT, ArgVal);
2585 }
2586
2587 SDValue
2588 PPCTargetLowering::LowerFormalArguments_64SVR4(
2589                                       SDValue Chain,
2590                                       CallingConv::ID CallConv, bool isVarArg,
2591                                       const SmallVectorImpl<ISD::InputArg>
2592                                         &Ins,
2593                                       SDLoc dl, SelectionDAG &DAG,
2594                                       SmallVectorImpl<SDValue> &InVals) const {
2595   // TODO: add description of PPC stack frame format, or at least some docs.
2596   //
2597   bool isELFv2ABI = Subtarget.isELFv2ABI();
2598   bool isLittleEndian = Subtarget.isLittleEndian();
2599   MachineFunction &MF = DAG.getMachineFunction();
2600   MachineFrameInfo *MFI = MF.getFrameInfo();
2601   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2602
2603   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2604   // Potential tail calls could cause overwriting of argument stack slots.
2605   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2606                        (CallConv == CallingConv::Fast));
2607   unsigned PtrByteSize = 8;
2608
2609   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
2610                                                           isELFv2ABI);
2611
2612   static const MCPhysReg GPR[] = {
2613     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2614     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2615   };
2616
2617   static const MCPhysReg *FPR = GetFPR();
2618
2619   static const MCPhysReg VR[] = {
2620     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2621     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2622   };
2623   static const MCPhysReg VSRH[] = {
2624     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
2625     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
2626   };
2627
2628   const unsigned Num_GPR_Regs = array_lengthof(GPR);
2629   const unsigned Num_FPR_Regs = 13;
2630   const unsigned Num_VR_Regs  = array_lengthof(VR);
2631
2632   // Do a first pass over the arguments to determine whether the ABI
2633   // guarantees that our caller has allocated the parameter save area
2634   // on its stack frame.  In the ELFv1 ABI, this is always the case;
2635   // in the ELFv2 ABI, it is true if this is a vararg function or if
2636   // any parameter is located in a stack slot.
2637
2638   bool HasParameterArea = !isELFv2ABI || isVarArg;
2639   unsigned ParamAreaSize = Num_GPR_Regs * PtrByteSize;
2640   unsigned NumBytes = LinkageSize;
2641   unsigned AvailableFPRs = Num_FPR_Regs;
2642   unsigned AvailableVRs = Num_VR_Regs;
2643   for (unsigned i = 0, e = Ins.size(); i != e; ++i)
2644     if (CalculateStackSlotUsed(Ins[i].VT, Ins[i].ArgVT, Ins[i].Flags,
2645                                PtrByteSize, LinkageSize, ParamAreaSize,
2646                                NumBytes, AvailableFPRs, AvailableVRs))
2647       HasParameterArea = true;
2648
2649   // Add DAG nodes to load the arguments or copy them out of registers.  On
2650   // entry to a function on PPC, the arguments start after the linkage area,
2651   // although the first ones are often in registers.
2652
2653   unsigned ArgOffset = LinkageSize;
2654   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
2655   SmallVector<SDValue, 8> MemOps;
2656   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
2657   unsigned CurArgIdx = 0;
2658   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
2659     SDValue ArgVal;
2660     bool needsLoad = false;
2661     EVT ObjectVT = Ins[ArgNo].VT;
2662     EVT OrigVT = Ins[ArgNo].ArgVT;
2663     unsigned ObjSize = ObjectVT.getStoreSize();
2664     unsigned ArgSize = ObjSize;
2665     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2666     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
2667     CurArgIdx = Ins[ArgNo].OrigArgIndex;
2668
2669     /* Respect alignment of argument on the stack.  */
2670     unsigned Align =
2671       CalculateStackSlotAlignment(ObjectVT, OrigVT, Flags, PtrByteSize);
2672     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2673     unsigned CurArgOffset = ArgOffset;
2674
2675     /* Compute GPR index associated with argument offset.  */
2676     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2677     GPR_idx = std::min(GPR_idx, Num_GPR_Regs);
2678
2679     // FIXME the codegen can be much improved in some cases.
2680     // We do not have to keep everything in memory.
2681     if (Flags.isByVal()) {
2682       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
2683       ObjSize = Flags.getByValSize();
2684       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2685       // Empty aggregate parameters do not take up registers.  Examples:
2686       //   struct { } a;
2687       //   union  { } b;
2688       //   int c[0];
2689       // etc.  However, we have to provide a place-holder in InVals, so
2690       // pretend we have an 8-byte item at the current address for that
2691       // purpose.
2692       if (!ObjSize) {
2693         int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
2694         SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2695         InVals.push_back(FIN);
2696         continue;
2697       }
2698
2699       // Create a stack object covering all stack doublewords occupied
2700       // by the argument.  If the argument is (fully or partially) on
2701       // the stack, or if the argument is fully in registers but the
2702       // caller has allocated the parameter save anyway, we can refer
2703       // directly to the caller's stack frame.  Otherwise, create a
2704       // local copy in our own frame.
2705       int FI;
2706       if (HasParameterArea ||
2707           ArgSize + ArgOffset > LinkageSize + Num_GPR_Regs * PtrByteSize)
2708         FI = MFI->CreateFixedObject(ArgSize, ArgOffset, false, true);
2709       else
2710         FI = MFI->CreateStackObject(ArgSize, Align, false);
2711       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2712
2713       // Handle aggregates smaller than 8 bytes.
2714       if (ObjSize < PtrByteSize) {
2715         // The value of the object is its address, which differs from the
2716         // address of the enclosing doubleword on big-endian systems.
2717         SDValue Arg = FIN;
2718         if (!isLittleEndian) {
2719           SDValue ArgOff = DAG.getConstant(PtrByteSize - ObjSize, PtrVT);
2720           Arg = DAG.getNode(ISD::ADD, dl, ArgOff.getValueType(), Arg, ArgOff);
2721         }
2722         InVals.push_back(Arg);
2723
2724         if (GPR_idx != Num_GPR_Regs) {
2725           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2726           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2727           SDValue Store;
2728
2729           if (ObjSize==1 || ObjSize==2 || ObjSize==4) {
2730             EVT ObjType = (ObjSize == 1 ? MVT::i8 :
2731                            (ObjSize == 2 ? MVT::i16 : MVT::i32));
2732             Store = DAG.getTruncStore(Val.getValue(1), dl, Val, Arg,
2733                                       MachinePointerInfo(FuncArg),
2734                                       ObjType, false, false, 0);
2735           } else {
2736             // For sizes that don't fit a truncating store (3, 5, 6, 7),
2737             // store the whole register as-is to the parameter save area
2738             // slot.
2739             Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2740                                  MachinePointerInfo(FuncArg),
2741                                  false, false, 0);
2742           }
2743
2744           MemOps.push_back(Store);
2745         }
2746         // Whether we copied from a register or not, advance the offset
2747         // into the parameter save area by a full doubleword.
2748         ArgOffset += PtrByteSize;
2749         continue;
2750       }
2751
2752       // The value of the object is its address, which is the address of
2753       // its first stack doubleword.
2754       InVals.push_back(FIN);
2755
2756       // Store whatever pieces of the object are in registers to memory.
2757       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
2758         if (GPR_idx == Num_GPR_Regs)
2759           break;
2760
2761         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2762         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2763         SDValue Addr = FIN;
2764         if (j) {
2765           SDValue Off = DAG.getConstant(j, PtrVT);
2766           Addr = DAG.getNode(ISD::ADD, dl, Off.getValueType(), Addr, Off);
2767         }
2768         SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, Addr,
2769                                      MachinePointerInfo(FuncArg, j),
2770                                      false, false, 0);
2771         MemOps.push_back(Store);
2772         ++GPR_idx;
2773       }
2774       ArgOffset += ArgSize;
2775       continue;
2776     }
2777
2778     switch (ObjectVT.getSimpleVT().SimpleTy) {
2779     default: llvm_unreachable("Unhandled argument type!");
2780     case MVT::i1:
2781     case MVT::i32:
2782     case MVT::i64:
2783       // These can be scalar arguments or elements of an integer array type
2784       // passed directly.  Clang may use those instead of "byval" aggregate
2785       // types to avoid forcing arguments to memory unnecessarily.
2786       if (GPR_idx != Num_GPR_Regs) {
2787         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2788         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2789
2790         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
2791           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2792           // value to MVT::i64 and then truncate to the correct register size.
2793           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
2794       } else {
2795         needsLoad = true;
2796         ArgSize = PtrByteSize;
2797       }
2798       ArgOffset += 8;
2799       break;
2800
2801     case MVT::f32:
2802     case MVT::f64:
2803       // These can be scalar arguments or elements of a float array type
2804       // passed directly.  The latter are used to implement ELFv2 homogenous
2805       // float aggregates.
2806       if (FPR_idx != Num_FPR_Regs) {
2807         unsigned VReg;
2808
2809         if (ObjectVT == MVT::f32)
2810           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
2811         else
2812           VReg = MF.addLiveIn(FPR[FPR_idx], Subtarget.hasVSX() ?
2813                                             &PPC::VSFRCRegClass :
2814                                             &PPC::F8RCRegClass);
2815
2816         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2817         ++FPR_idx;
2818       } else if (GPR_idx != Num_GPR_Regs) {
2819         // This can only ever happen in the presence of f32 array types,
2820         // since otherwise we never run out of FPRs before running out
2821         // of GPRs.
2822         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2823         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2824
2825         if (ObjectVT == MVT::f32) {
2826           if ((ArgOffset % PtrByteSize) == (isLittleEndian ? 4 : 0))
2827             ArgVal = DAG.getNode(ISD::SRL, dl, MVT::i64, ArgVal,
2828                                  DAG.getConstant(32, MVT::i32));
2829           ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, ArgVal);
2830         }
2831
2832         ArgVal = DAG.getNode(ISD::BITCAST, dl, ObjectVT, ArgVal);
2833       } else {
2834         needsLoad = true;
2835       }
2836
2837       // When passing an array of floats, the array occupies consecutive
2838       // space in the argument area; only round up to the next doubleword
2839       // at the end of the array.  Otherwise, each float takes 8 bytes.
2840       ArgSize = Flags.isInConsecutiveRegs() ? ObjSize : PtrByteSize;
2841       ArgOffset += ArgSize;
2842       if (Flags.isInConsecutiveRegsLast())
2843         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2844       break;
2845     case MVT::v4f32:
2846     case MVT::v4i32:
2847     case MVT::v8i16:
2848     case MVT::v16i8:
2849     case MVT::v2f64:
2850     case MVT::v2i64:
2851       // These can be scalar arguments or elements of a vector array type
2852       // passed directly.  The latter are used to implement ELFv2 homogenous
2853       // vector aggregates.
2854       if (VR_idx != Num_VR_Regs) {
2855         unsigned VReg = (ObjectVT == MVT::v2f64 || ObjectVT == MVT::v2i64) ?
2856                         MF.addLiveIn(VSRH[VR_idx], &PPC::VSHRCRegClass) :
2857                         MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
2858         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2859         ++VR_idx;
2860       } else {
2861         needsLoad = true;
2862       }
2863       ArgOffset += 16;
2864       break;
2865     }
2866
2867     // We need to load the argument to a virtual register if we determined
2868     // above that we ran out of physical registers of the appropriate type.
2869     if (needsLoad) {
2870       if (ObjSize < ArgSize && !isLittleEndian)
2871         CurArgOffset += ArgSize - ObjSize;
2872       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, isImmutable);
2873       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2874       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
2875                            false, false, false, 0);
2876     }
2877
2878     InVals.push_back(ArgVal);
2879   }
2880
2881   // Area that is at least reserved in the caller of this function.
2882   unsigned MinReservedArea;
2883   if (HasParameterArea)
2884     MinReservedArea = std::max(ArgOffset, LinkageSize + 8 * PtrByteSize);
2885   else
2886     MinReservedArea = LinkageSize;
2887
2888   // Set the size that is at least reserved in caller of this function.  Tail
2889   // call optimized functions' reserved stack space needs to be aligned so that
2890   // taking the difference between two stack areas will result in an aligned
2891   // stack.
2892   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2893   FuncInfo->setMinReservedArea(MinReservedArea);
2894
2895   // If the function takes variable number of arguments, make a frame index for
2896   // the start of the first vararg value... for expansion of llvm.va_start.
2897   if (isVarArg) {
2898     int Depth = ArgOffset;
2899
2900     FuncInfo->setVarArgsFrameIndex(
2901       MFI->CreateFixedObject(PtrByteSize, Depth, true));
2902     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2903
2904     // If this function is vararg, store any remaining integer argument regs
2905     // to their spots on the stack so that they may be loaded by deferencing the
2906     // result of va_next.
2907     for (GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2908          GPR_idx < Num_GPR_Regs; ++GPR_idx) {
2909       unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2910       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2911       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2912                                    MachinePointerInfo(), false, false, 0);
2913       MemOps.push_back(Store);
2914       // Increment the address by four for the next argument to store
2915       SDValue PtrOff = DAG.getConstant(PtrByteSize, PtrVT);
2916       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2917     }
2918   }
2919
2920   if (!MemOps.empty())
2921     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2922
2923   return Chain;
2924 }
2925
2926 SDValue
2927 PPCTargetLowering::LowerFormalArguments_Darwin(
2928                                       SDValue Chain,
2929                                       CallingConv::ID CallConv, bool isVarArg,
2930                                       const SmallVectorImpl<ISD::InputArg>
2931                                         &Ins,
2932                                       SDLoc dl, SelectionDAG &DAG,
2933                                       SmallVectorImpl<SDValue> &InVals) const {
2934   // TODO: add description of PPC stack frame format, or at least some docs.
2935   //
2936   MachineFunction &MF = DAG.getMachineFunction();
2937   MachineFrameInfo *MFI = MF.getFrameInfo();
2938   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2939
2940   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2941   bool isPPC64 = PtrVT == MVT::i64;
2942   // Potential tail calls could cause overwriting of argument stack slots.
2943   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2944                        (CallConv == CallingConv::Fast));
2945   unsigned PtrByteSize = isPPC64 ? 8 : 4;
2946
2947   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
2948                                                           false);
2949   unsigned ArgOffset = LinkageSize;
2950   // Area that is at least reserved in caller of this function.
2951   unsigned MinReservedArea = ArgOffset;
2952
2953   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
2954     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2955     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2956   };
2957   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
2958     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2959     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2960   };
2961
2962   static const MCPhysReg *FPR = GetFPR();
2963
2964   static const MCPhysReg VR[] = {
2965     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2966     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2967   };
2968
2969   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
2970   const unsigned Num_FPR_Regs = 13;
2971   const unsigned Num_VR_Regs  = array_lengthof( VR);
2972
2973   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
2974
2975   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
2976
2977   // In 32-bit non-varargs functions, the stack space for vectors is after the
2978   // stack space for non-vectors.  We do not use this space unless we have
2979   // too many vectors to fit in registers, something that only occurs in
2980   // constructed examples:), but we have to walk the arglist to figure
2981   // that out...for the pathological case, compute VecArgOffset as the
2982   // start of the vector parameter area.  Computing VecArgOffset is the
2983   // entire point of the following loop.
2984   unsigned VecArgOffset = ArgOffset;
2985   if (!isVarArg && !isPPC64) {
2986     for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e;
2987          ++ArgNo) {
2988       EVT ObjectVT = Ins[ArgNo].VT;
2989       ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2990
2991       if (Flags.isByVal()) {
2992         // ObjSize is the true size, ArgSize rounded up to multiple of regs.
2993         unsigned ObjSize = Flags.getByValSize();
2994         unsigned ArgSize =
2995                 ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2996         VecArgOffset += ArgSize;
2997         continue;
2998       }
2999
3000       switch(ObjectVT.getSimpleVT().SimpleTy) {
3001       default: llvm_unreachable("Unhandled argument type!");
3002       case MVT::i1:
3003       case MVT::i32:
3004       case MVT::f32:
3005         VecArgOffset += 4;
3006         break;
3007       case MVT::i64:  // PPC64
3008       case MVT::f64:
3009         // FIXME: We are guaranteed to be !isPPC64 at this point.
3010         // Does MVT::i64 apply?
3011         VecArgOffset += 8;
3012         break;
3013       case MVT::v4f32:
3014       case MVT::v4i32:
3015       case MVT::v8i16:
3016       case MVT::v16i8:
3017         // Nothing to do, we're only looking at Nonvector args here.
3018         break;
3019       }
3020     }
3021   }
3022   // We've found where the vector parameter area in memory is.  Skip the
3023   // first 12 parameters; these don't use that memory.
3024   VecArgOffset = ((VecArgOffset+15)/16)*16;
3025   VecArgOffset += 12*16;
3026
3027   // Add DAG nodes to load the arguments or copy them out of registers.  On
3028   // entry to a function on PPC, the arguments start after the linkage area,
3029   // although the first ones are often in registers.
3030
3031   SmallVector<SDValue, 8> MemOps;
3032   unsigned nAltivecParamsAtEnd = 0;
3033   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
3034   unsigned CurArgIdx = 0;
3035   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
3036     SDValue ArgVal;
3037     bool needsLoad = false;
3038     EVT ObjectVT = Ins[ArgNo].VT;
3039     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
3040     unsigned ArgSize = ObjSize;
3041     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
3042     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
3043     CurArgIdx = Ins[ArgNo].OrigArgIndex;
3044
3045     unsigned CurArgOffset = ArgOffset;
3046
3047     // Varargs or 64 bit Altivec parameters are padded to a 16 byte boundary.
3048     if (ObjectVT==MVT::v4f32 || ObjectVT==MVT::v4i32 ||
3049         ObjectVT==MVT::v8i16 || ObjectVT==MVT::v16i8) {
3050       if (isVarArg || isPPC64) {
3051         MinReservedArea = ((MinReservedArea+15)/16)*16;
3052         MinReservedArea += CalculateStackSlotSize(ObjectVT,
3053                                                   Flags,
3054                                                   PtrByteSize);
3055       } else  nAltivecParamsAtEnd++;
3056     } else
3057       // Calculate min reserved area.
3058       MinReservedArea += CalculateStackSlotSize(Ins[ArgNo].VT,
3059                                                 Flags,
3060                                                 PtrByteSize);
3061
3062     // FIXME the codegen can be much improved in some cases.
3063     // We do not have to keep everything in memory.
3064     if (Flags.isByVal()) {
3065       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
3066       ObjSize = Flags.getByValSize();
3067       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
3068       // Objects of size 1 and 2 are right justified, everything else is
3069       // left justified.  This means the memory address is adjusted forwards.
3070       if (ObjSize==1 || ObjSize==2) {
3071         CurArgOffset = CurArgOffset + (4 - ObjSize);
3072       }
3073       // The value of the object is its address.
3074       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, false, true);
3075       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3076       InVals.push_back(FIN);
3077       if (ObjSize==1 || ObjSize==2) {
3078         if (GPR_idx != Num_GPR_Regs) {
3079           unsigned VReg;
3080           if (isPPC64)
3081             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3082           else
3083             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3084           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3085           EVT ObjType = ObjSize == 1 ? MVT::i8 : MVT::i16;
3086           SDValue Store = DAG.getTruncStore(Val.getValue(1), dl, Val, FIN,
3087                                             MachinePointerInfo(FuncArg),
3088                                             ObjType, false, false, 0);
3089           MemOps.push_back(Store);
3090           ++GPR_idx;
3091         }
3092
3093         ArgOffset += PtrByteSize;
3094
3095         continue;
3096       }
3097       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
3098         // Store whatever pieces of the object are in registers
3099         // to memory.  ArgOffset will be the address of the beginning
3100         // of the object.
3101         if (GPR_idx != Num_GPR_Regs) {
3102           unsigned VReg;
3103           if (isPPC64)
3104             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3105           else
3106             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3107           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
3108           SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3109           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3110           SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3111                                        MachinePointerInfo(FuncArg, j),
3112                                        false, false, 0);
3113           MemOps.push_back(Store);
3114           ++GPR_idx;
3115           ArgOffset += PtrByteSize;
3116         } else {
3117           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
3118           break;
3119         }
3120       }
3121       continue;
3122     }
3123
3124     switch (ObjectVT.getSimpleVT().SimpleTy) {
3125     default: llvm_unreachable("Unhandled argument type!");
3126     case MVT::i1:
3127     case MVT::i32:
3128       if (!isPPC64) {
3129         if (GPR_idx != Num_GPR_Regs) {
3130           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3131           ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i32);
3132
3133           if (ObjectVT == MVT::i1)
3134             ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgVal);
3135
3136           ++GPR_idx;
3137         } else {
3138           needsLoad = true;
3139           ArgSize = PtrByteSize;
3140         }
3141         // All int arguments reserve stack space in the Darwin ABI.
3142         ArgOffset += PtrByteSize;
3143         break;
3144       }
3145       // FALLTHROUGH
3146     case MVT::i64:  // PPC64
3147       if (GPR_idx != Num_GPR_Regs) {
3148         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3149         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
3150
3151         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
3152           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
3153           // value to MVT::i64 and then truncate to the correct register size.
3154           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
3155
3156         ++GPR_idx;
3157       } else {
3158         needsLoad = true;
3159         ArgSize = PtrByteSize;
3160       }
3161       // All int arguments reserve stack space in the Darwin ABI.
3162       ArgOffset += 8;
3163       break;
3164
3165     case MVT::f32:
3166     case MVT::f64:
3167       // Every 4 bytes of argument space consumes one of the GPRs available for
3168       // argument passing.
3169       if (GPR_idx != Num_GPR_Regs) {
3170         ++GPR_idx;
3171         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
3172           ++GPR_idx;
3173       }
3174       if (FPR_idx != Num_FPR_Regs) {
3175         unsigned VReg;
3176
3177         if (ObjectVT == MVT::f32)
3178           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
3179         else
3180           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F8RCRegClass);
3181
3182         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3183         ++FPR_idx;
3184       } else {
3185         needsLoad = true;
3186       }
3187
3188       // All FP arguments reserve stack space in the Darwin ABI.
3189       ArgOffset += isPPC64 ? 8 : ObjSize;
3190       break;
3191     case MVT::v4f32:
3192     case MVT::v4i32:
3193     case MVT::v8i16:
3194     case MVT::v16i8:
3195       // Note that vector arguments in registers don't reserve stack space,
3196       // except in varargs functions.
3197       if (VR_idx != Num_VR_Regs) {
3198         unsigned VReg = MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
3199         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3200         if (isVarArg) {
3201           while ((ArgOffset % 16) != 0) {
3202             ArgOffset += PtrByteSize;
3203             if (GPR_idx != Num_GPR_Regs)
3204               GPR_idx++;
3205           }
3206           ArgOffset += 16;
3207           GPR_idx = std::min(GPR_idx+4, Num_GPR_Regs); // FIXME correct for ppc64?
3208         }
3209         ++VR_idx;
3210       } else {
3211         if (!isVarArg && !isPPC64) {
3212           // Vectors go after all the nonvectors.
3213           CurArgOffset = VecArgOffset;
3214           VecArgOffset += 16;
3215         } else {
3216           // Vectors are aligned.
3217           ArgOffset = ((ArgOffset+15)/16)*16;
3218           CurArgOffset = ArgOffset;
3219           ArgOffset += 16;
3220         }
3221         needsLoad = true;
3222       }
3223       break;
3224     }
3225
3226     // We need to load the argument to a virtual register if we determined above
3227     // that we ran out of physical registers of the appropriate type.
3228     if (needsLoad) {
3229       int FI = MFI->CreateFixedObject(ObjSize,
3230                                       CurArgOffset + (ArgSize - ObjSize),
3231                                       isImmutable);
3232       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3233       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
3234                            false, false, false, 0);
3235     }
3236
3237     InVals.push_back(ArgVal);
3238   }
3239
3240   // Allow for Altivec parameters at the end, if needed.
3241   if (nAltivecParamsAtEnd) {
3242     MinReservedArea = ((MinReservedArea+15)/16)*16;
3243     MinReservedArea += 16*nAltivecParamsAtEnd;
3244   }
3245
3246   // Area that is at least reserved in the caller of this function.
3247   MinReservedArea = std::max(MinReservedArea, LinkageSize + 8 * PtrByteSize);
3248
3249   // Set the size that is at least reserved in caller of this function.  Tail
3250   // call optimized functions' reserved stack space needs to be aligned so that
3251   // taking the difference between two stack areas will result in an aligned
3252   // stack.
3253   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
3254   FuncInfo->setMinReservedArea(MinReservedArea);
3255
3256   // If the function takes variable number of arguments, make a frame index for
3257   // the start of the first vararg value... for expansion of llvm.va_start.
3258   if (isVarArg) {
3259     int Depth = ArgOffset;
3260
3261     FuncInfo->setVarArgsFrameIndex(
3262       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
3263                              Depth, true));
3264     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
3265
3266     // If this function is vararg, store any remaining integer argument regs
3267     // to their spots on the stack so that they may be loaded by deferencing the
3268     // result of va_next.
3269     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
3270       unsigned VReg;
3271
3272       if (isPPC64)
3273         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3274       else
3275         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3276
3277       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3278       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3279                                    MachinePointerInfo(), false, false, 0);
3280       MemOps.push_back(Store);
3281       // Increment the address by four for the next argument to store
3282       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
3283       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
3284     }
3285   }
3286
3287   if (!MemOps.empty())
3288     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
3289
3290   return Chain;
3291 }
3292
3293 /// CalculateTailCallSPDiff - Get the amount the stack pointer has to be
3294 /// adjusted to accommodate the arguments for the tailcall.
3295 static int CalculateTailCallSPDiff(SelectionDAG& DAG, bool isTailCall,
3296                                    unsigned ParamSize) {
3297
3298   if (!isTailCall) return 0;
3299
3300   PPCFunctionInfo *FI = DAG.getMachineFunction().getInfo<PPCFunctionInfo>();
3301   unsigned CallerMinReservedArea = FI->getMinReservedArea();
3302   int SPDiff = (int)CallerMinReservedArea - (int)ParamSize;
3303   // Remember only if the new adjustement is bigger.
3304   if (SPDiff < FI->getTailCallSPDelta())
3305     FI->setTailCallSPDelta(SPDiff);
3306
3307   return SPDiff;
3308 }
3309
3310 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3311 /// for tail call optimization. Targets which want to do tail call
3312 /// optimization should implement this function.
3313 bool
3314 PPCTargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3315                                                      CallingConv::ID CalleeCC,
3316                                                      bool isVarArg,
3317                                       const SmallVectorImpl<ISD::InputArg> &Ins,
3318                                                      SelectionDAG& DAG) const {
3319   if (!getTargetMachine().Options.GuaranteedTailCallOpt)
3320     return false;
3321
3322   // Variable argument functions are not supported.
3323   if (isVarArg)
3324     return false;
3325
3326   MachineFunction &MF = DAG.getMachineFunction();
3327   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
3328   if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
3329     // Functions containing by val parameters are not supported.
3330     for (unsigned i = 0; i != Ins.size(); i++) {
3331        ISD::ArgFlagsTy Flags = Ins[i].Flags;
3332        if (Flags.isByVal()) return false;
3333     }
3334
3335     // Non-PIC/GOT tail calls are supported.
3336     if (getTargetMachine().getRelocationModel() != Reloc::PIC_)
3337       return true;
3338
3339     // At the moment we can only do local tail calls (in same module, hidden
3340     // or protected) if we are generating PIC.
3341     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3342       return G->getGlobal()->hasHiddenVisibility()
3343           || G->getGlobal()->hasProtectedVisibility();
3344   }
3345
3346   return false;
3347 }
3348
3349 /// isCallCompatibleAddress - Return the immediate to use if the specified
3350 /// 32-bit value is representable in the immediate field of a BxA instruction.
3351 static SDNode *isBLACompatibleAddress(SDValue Op, SelectionDAG &DAG) {
3352   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
3353   if (!C) return nullptr;
3354
3355   int Addr = C->getZExtValue();
3356   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
3357       SignExtend32<26>(Addr) != Addr)
3358     return nullptr;  // Top 6 bits have to be sext of immediate.
3359
3360   return DAG.getConstant((int)C->getZExtValue() >> 2,
3361                          DAG.getTargetLoweringInfo().getPointerTy()).getNode();
3362 }
3363
3364 namespace {
3365
3366 struct TailCallArgumentInfo {
3367   SDValue Arg;
3368   SDValue FrameIdxOp;
3369   int       FrameIdx;
3370
3371   TailCallArgumentInfo() : FrameIdx(0) {}
3372 };
3373
3374 }
3375
3376 /// StoreTailCallArgumentsToStackSlot - Stores arguments to their stack slot.
3377 static void
3378 StoreTailCallArgumentsToStackSlot(SelectionDAG &DAG,
3379                                            SDValue Chain,
3380                    const SmallVectorImpl<TailCallArgumentInfo> &TailCallArgs,
3381                    SmallVectorImpl<SDValue> &MemOpChains,
3382                    SDLoc dl) {
3383   for (unsigned i = 0, e = TailCallArgs.size(); i != e; ++i) {
3384     SDValue Arg = TailCallArgs[i].Arg;
3385     SDValue FIN = TailCallArgs[i].FrameIdxOp;
3386     int FI = TailCallArgs[i].FrameIdx;
3387     // Store relative to framepointer.
3388     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, FIN,
3389                                        MachinePointerInfo::getFixedStack(FI),
3390                                        false, false, 0));
3391   }
3392 }
3393
3394 /// EmitTailCallStoreFPAndRetAddr - Move the frame pointer and return address to
3395 /// the appropriate stack slot for the tail call optimized function call.
3396 static SDValue EmitTailCallStoreFPAndRetAddr(SelectionDAG &DAG,
3397                                                MachineFunction &MF,
3398                                                SDValue Chain,
3399                                                SDValue OldRetAddr,
3400                                                SDValue OldFP,
3401                                                int SPDiff,
3402                                                bool isPPC64,
3403                                                bool isDarwinABI,
3404                                                SDLoc dl) {
3405   if (SPDiff) {
3406     // Calculate the new stack slot for the return address.
3407     int SlotSize = isPPC64 ? 8 : 4;
3408     int NewRetAddrLoc = SPDiff + PPCFrameLowering::getReturnSaveOffset(isPPC64,
3409                                                                    isDarwinABI);
3410     int NewRetAddr = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3411                                                           NewRetAddrLoc, true);
3412     EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3413     SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewRetAddr, VT);
3414     Chain = DAG.getStore(Chain, dl, OldRetAddr, NewRetAddrFrIdx,
3415                          MachinePointerInfo::getFixedStack(NewRetAddr),
3416                          false, false, 0);
3417
3418     // When using the 32/64-bit SVR4 ABI there is no need to move the FP stack
3419     // slot as the FP is never overwritten.
3420     if (isDarwinABI) {
3421       int NewFPLoc =
3422         SPDiff + PPCFrameLowering::getFramePointerSaveOffset(isPPC64, isDarwinABI);
3423       int NewFPIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize, NewFPLoc,
3424                                                           true);
3425       SDValue NewFramePtrIdx = DAG.getFrameIndex(NewFPIdx, VT);
3426       Chain = DAG.getStore(Chain, dl, OldFP, NewFramePtrIdx,
3427                            MachinePointerInfo::getFixedStack(NewFPIdx),
3428                            false, false, 0);
3429     }
3430   }
3431   return Chain;
3432 }
3433
3434 /// CalculateTailCallArgDest - Remember Argument for later processing. Calculate
3435 /// the position of the argument.
3436 static void
3437 CalculateTailCallArgDest(SelectionDAG &DAG, MachineFunction &MF, bool isPPC64,
3438                          SDValue Arg, int SPDiff, unsigned ArgOffset,
3439                      SmallVectorImpl<TailCallArgumentInfo>& TailCallArguments) {
3440   int Offset = ArgOffset + SPDiff;
3441   uint32_t OpSize = (Arg.getValueType().getSizeInBits()+7)/8;
3442   int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3443   EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3444   SDValue FIN = DAG.getFrameIndex(FI, VT);
3445   TailCallArgumentInfo Info;
3446   Info.Arg = Arg;
3447   Info.FrameIdxOp = FIN;
3448   Info.FrameIdx = FI;
3449   TailCallArguments.push_back(Info);
3450 }
3451
3452 /// EmitTCFPAndRetAddrLoad - Emit load from frame pointer and return address
3453 /// stack slot. Returns the chain as result and the loaded frame pointers in
3454 /// LROpOut/FPOpout. Used when tail calling.
3455 SDValue PPCTargetLowering::EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
3456                                                         int SPDiff,
3457                                                         SDValue Chain,
3458                                                         SDValue &LROpOut,
3459                                                         SDValue &FPOpOut,
3460                                                         bool isDarwinABI,
3461                                                         SDLoc dl) const {
3462   if (SPDiff) {
3463     // Load the LR and FP stack slot for later adjusting.
3464     EVT VT = Subtarget.isPPC64() ? MVT::i64 : MVT::i32;
3465     LROpOut = getReturnAddrFrameIndex(DAG);
3466     LROpOut = DAG.getLoad(VT, dl, Chain, LROpOut, MachinePointerInfo(),
3467                           false, false, false, 0);
3468     Chain = SDValue(LROpOut.getNode(), 1);
3469
3470     // When using the 32/64-bit SVR4 ABI there is no need to load the FP stack
3471     // slot as the FP is never overwritten.
3472     if (isDarwinABI) {
3473       FPOpOut = getFramePointerFrameIndex(DAG);
3474       FPOpOut = DAG.getLoad(VT, dl, Chain, FPOpOut, MachinePointerInfo(),
3475                             false, false, false, 0);
3476       Chain = SDValue(FPOpOut.getNode(), 1);
3477     }
3478   }
3479   return Chain;
3480 }
3481
3482 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
3483 /// by "Src" to address "Dst" of size "Size".  Alignment information is
3484 /// specified by the specific parameter attribute. The copy will be passed as
3485 /// a byval function parameter.
3486 /// Sometimes what we are copying is the end of a larger object, the part that
3487 /// does not fit in registers.
3488 static SDValue
3489 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
3490                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
3491                           SDLoc dl) {
3492   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
3493   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
3494                        false, false, MachinePointerInfo(),
3495                        MachinePointerInfo());
3496 }
3497
3498 /// LowerMemOpCallTo - Store the argument to the stack or remember it in case of
3499 /// tail calls.
3500 static void
3501 LowerMemOpCallTo(SelectionDAG &DAG, MachineFunction &MF, SDValue Chain,
3502                  SDValue Arg, SDValue PtrOff, int SPDiff,
3503                  unsigned ArgOffset, bool isPPC64, bool isTailCall,
3504                  bool isVector, SmallVectorImpl<SDValue> &MemOpChains,
3505                  SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments,
3506                  SDLoc dl) {
3507   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3508   if (!isTailCall) {
3509     if (isVector) {
3510       SDValue StackPtr;
3511       if (isPPC64)
3512         StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
3513       else
3514         StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
3515       PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
3516                            DAG.getConstant(ArgOffset, PtrVT));
3517     }
3518     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
3519                                        MachinePointerInfo(), false, false, 0));
3520   // Calculate and remember argument location.
3521   } else CalculateTailCallArgDest(DAG, MF, isPPC64, Arg, SPDiff, ArgOffset,
3522                                   TailCallArguments);
3523 }
3524
3525 static
3526 void PrepareTailCall(SelectionDAG &DAG, SDValue &InFlag, SDValue &Chain,
3527                      SDLoc dl, bool isPPC64, int SPDiff, unsigned NumBytes,
3528                      SDValue LROp, SDValue FPOp, bool isDarwinABI,
3529                      SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments) {
3530   MachineFunction &MF = DAG.getMachineFunction();
3531
3532   // Emit a sequence of copyto/copyfrom virtual registers for arguments that
3533   // might overwrite each other in case of tail call optimization.
3534   SmallVector<SDValue, 8> MemOpChains2;
3535   // Do not flag preceding copytoreg stuff together with the following stuff.
3536   InFlag = SDValue();
3537   StoreTailCallArgumentsToStackSlot(DAG, Chain, TailCallArguments,
3538                                     MemOpChains2, dl);
3539   if (!MemOpChains2.empty())
3540     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3541
3542   // Store the return address to the appropriate stack slot.
3543   Chain = EmitTailCallStoreFPAndRetAddr(DAG, MF, Chain, LROp, FPOp, SPDiff,
3544                                         isPPC64, isDarwinABI, dl);
3545
3546   // Emit callseq_end just before tailcall node.
3547   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3548                              DAG.getIntPtrConstant(0, true), InFlag, dl);
3549   InFlag = Chain.getValue(1);
3550 }
3551
3552 static
3553 unsigned PrepareCall(SelectionDAG &DAG, SDValue &Callee, SDValue &InFlag,
3554                      SDValue &Chain, SDLoc dl, int SPDiff, bool isTailCall,
3555                      SmallVectorImpl<std::pair<unsigned, SDValue> > &RegsToPass,
3556                      SmallVectorImpl<SDValue> &Ops, std::vector<EVT> &NodeTys,
3557                      const PPCSubtarget &Subtarget) {
3558
3559   bool isPPC64 = Subtarget.isPPC64();
3560   bool isSVR4ABI = Subtarget.isSVR4ABI();
3561   bool isELFv2ABI = Subtarget.isELFv2ABI();
3562
3563   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3564   NodeTys.push_back(MVT::Other);   // Returns a chain
3565   NodeTys.push_back(MVT::Glue);    // Returns a flag for retval copy to use.
3566
3567   unsigned CallOpc = PPCISD::CALL;
3568
3569   bool needIndirectCall = true;
3570   if (!isSVR4ABI || !isPPC64)
3571     if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG)) {
3572       // If this is an absolute destination address, use the munged value.
3573       Callee = SDValue(Dest, 0);
3574       needIndirectCall = false;
3575     }
3576
3577   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3578     unsigned OpFlags = 0;
3579     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3580          (Subtarget.getTargetTriple().isMacOSX() &&
3581           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5)) &&
3582          (G->getGlobal()->isDeclaration() ||
3583           G->getGlobal()->isWeakForLinker())) ||
3584         (Subtarget.isTargetELF() && !isPPC64 &&
3585          !G->getGlobal()->hasLocalLinkage() &&
3586          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3587       // PC-relative references to external symbols should go through $stub,
3588       // unless we're building with the leopard linker or later, which
3589       // automatically synthesizes these stubs.
3590       OpFlags = PPCII::MO_PLT_OR_STUB;
3591     }
3592
3593     // If the callee is a GlobalAddress/ExternalSymbol node (quite common,
3594     // every direct call is) turn it into a TargetGlobalAddress /
3595     // TargetExternalSymbol node so that legalize doesn't hack it.
3596     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), dl,
3597                                         Callee.getValueType(), 0, OpFlags);
3598     needIndirectCall = false;
3599   }
3600
3601   if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3602     unsigned char OpFlags = 0;
3603
3604     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3605          (Subtarget.getTargetTriple().isMacOSX() &&
3606           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5))) ||
3607         (Subtarget.isTargetELF() && !isPPC64 &&
3608          DAG.getTarget().getRelocationModel() == Reloc::PIC_)   ) {
3609       // PC-relative references to external symbols should go through $stub,
3610       // unless we're building with the leopard linker or later, which
3611       // automatically synthesizes these stubs.
3612       OpFlags = PPCII::MO_PLT_OR_STUB;
3613     }
3614
3615     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType(),
3616                                          OpFlags);
3617     needIndirectCall = false;
3618   }
3619
3620   if (needIndirectCall) {
3621     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
3622     // to do the call, we can't use PPCISD::CALL.
3623     SDValue MTCTROps[] = {Chain, Callee, InFlag};
3624
3625     if (isSVR4ABI && isPPC64 && !isELFv2ABI) {
3626       // Function pointers in the 64-bit SVR4 ABI do not point to the function
3627       // entry point, but to the function descriptor (the function entry point
3628       // address is part of the function descriptor though).
3629       // The function descriptor is a three doubleword structure with the
3630       // following fields: function entry point, TOC base address and
3631       // environment pointer.
3632       // Thus for a call through a function pointer, the following actions need
3633       // to be performed:
3634       //   1. Save the TOC of the caller in the TOC save area of its stack
3635       //      frame (this is done in LowerCall_Darwin() or LowerCall_64SVR4()).
3636       //   2. Load the address of the function entry point from the function
3637       //      descriptor.
3638       //   3. Load the TOC of the callee from the function descriptor into r2.
3639       //   4. Load the environment pointer from the function descriptor into
3640       //      r11.
3641       //   5. Branch to the function entry point address.
3642       //   6. On return of the callee, the TOC of the caller needs to be
3643       //      restored (this is done in FinishCall()).
3644       //
3645       // All those operations are flagged together to ensure that no other
3646       // operations can be scheduled in between. E.g. without flagging the
3647       // operations together, a TOC access in the caller could be scheduled
3648       // between the load of the callee TOC and the branch to the callee, which
3649       // results in the TOC access going through the TOC of the callee instead
3650       // of going through the TOC of the caller, which leads to incorrect code.
3651
3652       // Load the address of the function entry point from the function
3653       // descriptor.
3654       SDVTList VTs = DAG.getVTList(MVT::i64, MVT::Other, MVT::Glue);
3655       SDValue LoadFuncPtr = DAG.getNode(PPCISD::LOAD, dl, VTs,
3656                               makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3657       Chain = LoadFuncPtr.getValue(1);
3658       InFlag = LoadFuncPtr.getValue(2);
3659
3660       // Load environment pointer into r11.
3661       // Offset of the environment pointer within the function descriptor.
3662       SDValue PtrOff = DAG.getIntPtrConstant(16);
3663
3664       SDValue AddPtr = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, PtrOff);
3665       SDValue LoadEnvPtr = DAG.getNode(PPCISD::LOAD, dl, VTs, Chain, AddPtr,
3666                                        InFlag);
3667       Chain = LoadEnvPtr.getValue(1);
3668       InFlag = LoadEnvPtr.getValue(2);
3669
3670       SDValue EnvVal = DAG.getCopyToReg(Chain, dl, PPC::X11, LoadEnvPtr,
3671                                         InFlag);
3672       Chain = EnvVal.getValue(0);
3673       InFlag = EnvVal.getValue(1);
3674
3675       // Load TOC of the callee into r2. We are using a target-specific load
3676       // with r2 hard coded, because the result of a target-independent load
3677       // would never go directly into r2, since r2 is a reserved register (which
3678       // prevents the register allocator from allocating it), resulting in an
3679       // additional register being allocated and an unnecessary move instruction
3680       // being generated.
3681       VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3682       SDValue TOCOff = DAG.getIntPtrConstant(8);
3683       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, TOCOff);
3684       SDValue LoadTOCPtr = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain,
3685                                        AddTOC, InFlag);
3686       Chain = LoadTOCPtr.getValue(0);
3687       InFlag = LoadTOCPtr.getValue(1);
3688
3689       MTCTROps[0] = Chain;
3690       MTCTROps[1] = LoadFuncPtr;
3691       MTCTROps[2] = InFlag;
3692     }
3693
3694     Chain = DAG.getNode(PPCISD::MTCTR, dl, NodeTys,
3695                         makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3696     InFlag = Chain.getValue(1);
3697
3698     NodeTys.clear();
3699     NodeTys.push_back(MVT::Other);
3700     NodeTys.push_back(MVT::Glue);
3701     Ops.push_back(Chain);
3702     CallOpc = PPCISD::BCTRL;
3703     Callee.setNode(nullptr);
3704     // Add use of X11 (holding environment pointer)
3705     if (isSVR4ABI && isPPC64 && !isELFv2ABI)
3706       Ops.push_back(DAG.getRegister(PPC::X11, PtrVT));
3707     // Add CTR register as callee so a bctr can be emitted later.
3708     if (isTailCall)
3709       Ops.push_back(DAG.getRegister(isPPC64 ? PPC::CTR8 : PPC::CTR, PtrVT));
3710   }
3711
3712   // If this is a direct call, pass the chain and the callee.
3713   if (Callee.getNode()) {
3714     Ops.push_back(Chain);
3715     Ops.push_back(Callee);
3716
3717     // If this is a call to __tls_get_addr, find the symbol whose address
3718     // is to be taken and add it to the list.  This will be used to 
3719     // generate __tls_get_addr(<sym>@tlsgd) or __tls_get_addr(<sym>@tlsld).
3720     // We find the symbol by walking the chain to the CopyFromReg, walking
3721     // back from the CopyFromReg to the ADDI_TLSGD_L or ADDI_TLSLD_L, and
3722     // pulling the symbol from that node.
3723     if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee))
3724       if (!strcmp(S->getSymbol(), "__tls_get_addr")) {
3725         assert(!needIndirectCall && "Indirect call to __tls_get_addr???");
3726         SDNode *AddI = Chain.getNode()->getOperand(2).getNode();
3727         SDValue TGTAddr = AddI->getOperand(1);
3728         assert(TGTAddr.getNode()->getOpcode() == ISD::TargetGlobalTLSAddress &&
3729                "Didn't find target global TLS address where we expected one");
3730         Ops.push_back(TGTAddr);
3731         CallOpc = PPCISD::CALL_TLS;
3732       }
3733   }
3734   // If this is a tail call add stack pointer delta.
3735   if (isTailCall)
3736     Ops.push_back(DAG.getConstant(SPDiff, MVT::i32));
3737
3738   // Add argument registers to the end of the list so that they are known live
3739   // into the call.
3740   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3741     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3742                                   RegsToPass[i].second.getValueType()));
3743
3744   // Direct calls in the ELFv2 ABI need the TOC register live into the call.
3745   if (Callee.getNode() && isELFv2ABI)
3746     Ops.push_back(DAG.getRegister(PPC::X2, PtrVT));
3747
3748   return CallOpc;
3749 }
3750
3751 static
3752 bool isLocalCall(const SDValue &Callee)
3753 {
3754   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3755     return !G->getGlobal()->isDeclaration() &&
3756            !G->getGlobal()->isWeakForLinker();
3757   return false;
3758 }
3759
3760 SDValue
3761 PPCTargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
3762                                    CallingConv::ID CallConv, bool isVarArg,
3763                                    const SmallVectorImpl<ISD::InputArg> &Ins,
3764                                    SDLoc dl, SelectionDAG &DAG,
3765                                    SmallVectorImpl<SDValue> &InVals) const {
3766
3767   SmallVector<CCValAssign, 16> RVLocs;
3768   CCState CCRetInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
3769                     *DAG.getContext());
3770   CCRetInfo.AnalyzeCallResult(Ins, RetCC_PPC);
3771
3772   // Copy all of the result registers out of their specified physreg.
3773   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3774     CCValAssign &VA = RVLocs[i];
3775     assert(VA.isRegLoc() && "Can only return in registers!");
3776
3777     SDValue Val = DAG.getCopyFromReg(Chain, dl,
3778                                      VA.getLocReg(), VA.getLocVT(), InFlag);
3779     Chain = Val.getValue(1);
3780     InFlag = Val.getValue(2);
3781
3782     switch (VA.getLocInfo()) {
3783     default: llvm_unreachable("Unknown loc info!");
3784     case CCValAssign::Full: break;
3785     case CCValAssign::AExt:
3786       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3787       break;
3788     case CCValAssign::ZExt:
3789       Val = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), Val,
3790                         DAG.getValueType(VA.getValVT()));
3791       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3792       break;
3793     case CCValAssign::SExt:
3794       Val = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), Val,
3795                         DAG.getValueType(VA.getValVT()));
3796       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3797       break;
3798     }
3799
3800     InVals.push_back(Val);
3801   }
3802
3803   return Chain;
3804 }
3805
3806 SDValue
3807 PPCTargetLowering::FinishCall(CallingConv::ID CallConv, SDLoc dl,
3808                               bool isTailCall, bool isVarArg,
3809                               SelectionDAG &DAG,
3810                               SmallVector<std::pair<unsigned, SDValue>, 8>
3811                                 &RegsToPass,
3812                               SDValue InFlag, SDValue Chain,
3813                               SDValue &Callee,
3814                               int SPDiff, unsigned NumBytes,
3815                               const SmallVectorImpl<ISD::InputArg> &Ins,
3816                               SmallVectorImpl<SDValue> &InVals) const {
3817
3818   bool isELFv2ABI = Subtarget.isELFv2ABI();
3819   std::vector<EVT> NodeTys;
3820   SmallVector<SDValue, 8> Ops;
3821   unsigned CallOpc = PrepareCall(DAG, Callee, InFlag, Chain, dl, SPDiff,
3822                                  isTailCall, RegsToPass, Ops, NodeTys,
3823                                  Subtarget);
3824
3825   // Add implicit use of CR bit 6 for 32-bit SVR4 vararg calls
3826   if (isVarArg && Subtarget.isSVR4ABI() && !Subtarget.isPPC64())
3827     Ops.push_back(DAG.getRegister(PPC::CR1EQ, MVT::i32));
3828
3829   // When performing tail call optimization the callee pops its arguments off
3830   // the stack. Account for this here so these bytes can be pushed back on in
3831   // PPCFrameLowering::eliminateCallFramePseudoInstr.
3832   int BytesCalleePops =
3833     (CallConv == CallingConv::Fast &&
3834      getTargetMachine().Options.GuaranteedTailCallOpt) ? NumBytes : 0;
3835
3836   // Add a register mask operand representing the call-preserved registers.
3837   const TargetRegisterInfo *TRI =
3838       getTargetMachine().getSubtargetImpl()->getRegisterInfo();
3839   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3840   assert(Mask && "Missing call preserved mask for calling convention");
3841   Ops.push_back(DAG.getRegisterMask(Mask));
3842
3843   if (InFlag.getNode())
3844     Ops.push_back(InFlag);
3845
3846   // Emit tail call.
3847   if (isTailCall) {
3848     assert(((Callee.getOpcode() == ISD::Register &&
3849              cast<RegisterSDNode>(Callee)->getReg() == PPC::CTR) ||
3850             Callee.getOpcode() == ISD::TargetExternalSymbol ||
3851             Callee.getOpcode() == ISD::TargetGlobalAddress ||
3852             isa<ConstantSDNode>(Callee)) &&
3853     "Expecting an global address, external symbol, absolute value or register");
3854
3855     return DAG.getNode(PPCISD::TC_RETURN, dl, MVT::Other, Ops);
3856   }
3857
3858   // Add a NOP immediately after the branch instruction when using the 64-bit
3859   // SVR4 ABI. At link time, if caller and callee are in a different module and
3860   // thus have a different TOC, the call will be replaced with a call to a stub
3861   // function which saves the current TOC, loads the TOC of the callee and
3862   // branches to the callee. The NOP will be replaced with a load instruction
3863   // which restores the TOC of the caller from the TOC save slot of the current
3864   // stack frame. If caller and callee belong to the same module (and have the
3865   // same TOC), the NOP will remain unchanged.
3866
3867   bool needsTOCRestore = false;
3868   if (!isTailCall && Subtarget.isSVR4ABI()&& Subtarget.isPPC64()) {
3869     if (CallOpc == PPCISD::BCTRL) {
3870       // This is a call through a function pointer.
3871       // Restore the caller TOC from the save area into R2.
3872       // See PrepareCall() for more information about calls through function
3873       // pointers in the 64-bit SVR4 ABI.
3874       // We are using a target-specific load with r2 hard coded, because the
3875       // result of a target-independent load would never go directly into r2,
3876       // since r2 is a reserved register (which prevents the register allocator
3877       // from allocating it), resulting in an additional register being
3878       // allocated and an unnecessary move instruction being generated.
3879       needsTOCRestore = true;
3880     } else if ((CallOpc == PPCISD::CALL) &&
3881                (!isLocalCall(Callee) ||
3882                 DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3883       // Otherwise insert NOP for non-local calls.
3884       CallOpc = PPCISD::CALL_NOP;
3885     } else if (CallOpc == PPCISD::CALL_TLS)
3886       // For 64-bit SVR4, TLS calls are always non-local.
3887       CallOpc = PPCISD::CALL_NOP_TLS;
3888   }
3889
3890   Chain = DAG.getNode(CallOpc, dl, NodeTys, Ops);
3891   InFlag = Chain.getValue(1);
3892
3893   if (needsTOCRestore) {
3894     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3895     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3896     SDValue StackPtr = DAG.getRegister(PPC::X1, PtrVT);
3897     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
3898     SDValue TOCOff = DAG.getIntPtrConstant(TOCSaveOffset);
3899     SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, StackPtr, TOCOff);
3900     Chain = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain, AddTOC, InFlag);
3901     InFlag = Chain.getValue(1);
3902   }
3903
3904   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3905                              DAG.getIntPtrConstant(BytesCalleePops, true),
3906                              InFlag, dl);
3907   if (!Ins.empty())
3908     InFlag = Chain.getValue(1);
3909
3910   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3911                          Ins, dl, DAG, InVals);
3912 }
3913
3914 SDValue
3915 PPCTargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
3916                              SmallVectorImpl<SDValue> &InVals) const {
3917   SelectionDAG &DAG                     = CLI.DAG;
3918   SDLoc &dl                             = CLI.DL;
3919   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
3920   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
3921   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
3922   SDValue Chain                         = CLI.Chain;
3923   SDValue Callee                        = CLI.Callee;
3924   bool &isTailCall                      = CLI.IsTailCall;
3925   CallingConv::ID CallConv              = CLI.CallConv;
3926   bool isVarArg                         = CLI.IsVarArg;
3927
3928   if (isTailCall)
3929     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv, isVarArg,
3930                                                    Ins, DAG);
3931
3932   if (!isTailCall && CLI.CS && CLI.CS->isMustTailCall())
3933     report_fatal_error("failed to perform tail call elimination on a call "
3934                        "site marked musttail");
3935
3936   if (Subtarget.isSVR4ABI()) {
3937     if (Subtarget.isPPC64())
3938       return LowerCall_64SVR4(Chain, Callee, CallConv, isVarArg,
3939                               isTailCall, Outs, OutVals, Ins,
3940                               dl, DAG, InVals);
3941     else
3942       return LowerCall_32SVR4(Chain, Callee, CallConv, isVarArg,
3943                               isTailCall, Outs, OutVals, Ins,
3944                               dl, DAG, InVals);
3945   }
3946
3947   return LowerCall_Darwin(Chain, Callee, CallConv, isVarArg,
3948                           isTailCall, Outs, OutVals, Ins,
3949                           dl, DAG, InVals);
3950 }
3951
3952 SDValue
3953 PPCTargetLowering::LowerCall_32SVR4(SDValue Chain, SDValue Callee,
3954                                     CallingConv::ID CallConv, bool isVarArg,
3955                                     bool isTailCall,
3956                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3957                                     const SmallVectorImpl<SDValue> &OutVals,
3958                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3959                                     SDLoc dl, SelectionDAG &DAG,
3960                                     SmallVectorImpl<SDValue> &InVals) const {
3961   // See PPCTargetLowering::LowerFormalArguments_32SVR4() for a description
3962   // of the 32-bit SVR4 ABI stack frame layout.
3963
3964   assert((CallConv == CallingConv::C ||
3965           CallConv == CallingConv::Fast) && "Unknown calling convention!");
3966
3967   unsigned PtrByteSize = 4;
3968
3969   MachineFunction &MF = DAG.getMachineFunction();
3970
3971   // Mark this function as potentially containing a function that contains a
3972   // tail call. As a consequence the frame pointer will be used for dynamicalloc
3973   // and restoring the callers stack pointer in this functions epilog. This is
3974   // done because by tail calling the called function might overwrite the value
3975   // in this function's (MF) stack pointer stack slot 0(SP).
3976   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
3977       CallConv == CallingConv::Fast)
3978     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
3979
3980   // Count how many bytes are to be pushed on the stack, including the linkage
3981   // area, parameter list area and the part of the local variable space which
3982   // contains copies of aggregates which are passed by value.
3983
3984   // Assign locations to all of the outgoing arguments.
3985   SmallVector<CCValAssign, 16> ArgLocs;
3986   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
3987                  *DAG.getContext());
3988
3989   // Reserve space for the linkage area on the stack.
3990   CCInfo.AllocateStack(PPCFrameLowering::getLinkageSize(false, false, false),
3991                        PtrByteSize);
3992
3993   if (isVarArg) {
3994     // Handle fixed and variable vector arguments differently.
3995     // Fixed vector arguments go into registers as long as registers are
3996     // available. Variable vector arguments always go into memory.
3997     unsigned NumArgs = Outs.size();
3998
3999     for (unsigned i = 0; i != NumArgs; ++i) {
4000       MVT ArgVT = Outs[i].VT;
4001       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
4002       bool Result;
4003
4004       if (Outs[i].IsFixed) {
4005         Result = CC_PPC32_SVR4(i, ArgVT, ArgVT, CCValAssign::Full, ArgFlags,
4006                                CCInfo);
4007       } else {
4008         Result = CC_PPC32_SVR4_VarArg(i, ArgVT, ArgVT, CCValAssign::Full,
4009                                       ArgFlags, CCInfo);
4010       }
4011
4012       if (Result) {
4013 #ifndef NDEBUG
4014         errs() << "Call operand #" << i << " has unhandled type "
4015              << EVT(ArgVT).getEVTString() << "\n";
4016 #endif
4017         llvm_unreachable(nullptr);
4018       }
4019     }
4020   } else {
4021     // All arguments are treated the same.
4022     CCInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4);
4023   }
4024
4025   // Assign locations to all of the outgoing aggregate by value arguments.
4026   SmallVector<CCValAssign, 16> ByValArgLocs;
4027   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
4028                       ByValArgLocs, *DAG.getContext());
4029
4030   // Reserve stack space for the allocations in CCInfo.
4031   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
4032
4033   CCByValInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4_ByVal);
4034
4035   // Size of the linkage area, parameter list area and the part of the local
4036   // space variable where copies of aggregates which are passed by value are
4037   // stored.
4038   unsigned NumBytes = CCByValInfo.getNextStackOffset();
4039
4040   // Calculate by how many bytes the stack has to be adjusted in case of tail
4041   // call optimization.
4042   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4043
4044   // Adjust the stack pointer for the new arguments...
4045   // These operations are automatically eliminated by the prolog/epilog pass
4046   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4047                                dl);
4048   SDValue CallSeqStart = Chain;
4049
4050   // Load the return address and frame pointer so it can be moved somewhere else
4051   // later.
4052   SDValue LROp, FPOp;
4053   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, false,
4054                                        dl);
4055
4056   // Set up a copy of the stack pointer for use loading and storing any
4057   // arguments that may not fit in the registers available for argument
4058   // passing.
4059   SDValue StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4060
4061   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4062   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4063   SmallVector<SDValue, 8> MemOpChains;
4064
4065   bool seenFloatArg = false;
4066   // Walk the register/memloc assignments, inserting copies/loads.
4067   for (unsigned i = 0, j = 0, e = ArgLocs.size();
4068        i != e;
4069        ++i) {
4070     CCValAssign &VA = ArgLocs[i];
4071     SDValue Arg = OutVals[i];
4072     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4073
4074     if (Flags.isByVal()) {
4075       // Argument is an aggregate which is passed by value, thus we need to
4076       // create a copy of it in the local variable space of the current stack
4077       // frame (which is the stack frame of the caller) and pass the address of
4078       // this copy to the callee.
4079       assert((j < ByValArgLocs.size()) && "Index out of bounds!");
4080       CCValAssign &ByValVA = ByValArgLocs[j++];
4081       assert((VA.getValNo() == ByValVA.getValNo()) && "ValNo mismatch!");
4082
4083       // Memory reserved in the local variable space of the callers stack frame.
4084       unsigned LocMemOffset = ByValVA.getLocMemOffset();
4085
4086       SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4087       PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4088
4089       // Create a copy of the argument in the local area of the current
4090       // stack frame.
4091       SDValue MemcpyCall =
4092         CreateCopyOfByValArgument(Arg, PtrOff,
4093                                   CallSeqStart.getNode()->getOperand(0),
4094                                   Flags, DAG, dl);
4095
4096       // This must go outside the CALLSEQ_START..END.
4097       SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4098                            CallSeqStart.getNode()->getOperand(1),
4099                            SDLoc(MemcpyCall));
4100       DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4101                              NewCallSeqStart.getNode());
4102       Chain = CallSeqStart = NewCallSeqStart;
4103
4104       // Pass the address of the aggregate copy on the stack either in a
4105       // physical register or in the parameter list area of the current stack
4106       // frame to the callee.
4107       Arg = PtrOff;
4108     }
4109
4110     if (VA.isRegLoc()) {
4111       if (Arg.getValueType() == MVT::i1)
4112         Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Arg);
4113
4114       seenFloatArg |= VA.getLocVT().isFloatingPoint();
4115       // Put argument in a physical register.
4116       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
4117     } else {
4118       // Put argument in the parameter list area of the current stack frame.
4119       assert(VA.isMemLoc());
4120       unsigned LocMemOffset = VA.getLocMemOffset();
4121
4122       if (!isTailCall) {
4123         SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4124         PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4125
4126         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
4127                                            MachinePointerInfo(),
4128                                            false, false, 0));
4129       } else {
4130         // Calculate and remember argument location.
4131         CalculateTailCallArgDest(DAG, MF, false, Arg, SPDiff, LocMemOffset,
4132                                  TailCallArguments);
4133       }
4134     }
4135   }
4136
4137   if (!MemOpChains.empty())
4138     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4139
4140   // Build a sequence of copy-to-reg nodes chained together with token chain
4141   // and flag operands which copy the outgoing args into the appropriate regs.
4142   SDValue InFlag;
4143   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4144     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4145                              RegsToPass[i].second, InFlag);
4146     InFlag = Chain.getValue(1);
4147   }
4148
4149   // Set CR bit 6 to true if this is a vararg call with floating args passed in
4150   // registers.
4151   if (isVarArg) {
4152     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
4153     SDValue Ops[] = { Chain, InFlag };
4154
4155     Chain = DAG.getNode(seenFloatArg ? PPCISD::CR6SET : PPCISD::CR6UNSET,
4156                         dl, VTs, makeArrayRef(Ops, InFlag.getNode() ? 2 : 1));
4157
4158     InFlag = Chain.getValue(1);
4159   }
4160
4161   if (isTailCall)
4162     PrepareTailCall(DAG, InFlag, Chain, dl, false, SPDiff, NumBytes, LROp, FPOp,
4163                     false, TailCallArguments);
4164
4165   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4166                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4167                     Ins, InVals);
4168 }
4169
4170 // Copy an argument into memory, being careful to do this outside the
4171 // call sequence for the call to which the argument belongs.
4172 SDValue
4173 PPCTargetLowering::createMemcpyOutsideCallSeq(SDValue Arg, SDValue PtrOff,
4174                                               SDValue CallSeqStart,
4175                                               ISD::ArgFlagsTy Flags,
4176                                               SelectionDAG &DAG,
4177                                               SDLoc dl) const {
4178   SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, PtrOff,
4179                         CallSeqStart.getNode()->getOperand(0),
4180                         Flags, DAG, dl);
4181   // The MEMCPY must go outside the CALLSEQ_START..END.
4182   SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4183                              CallSeqStart.getNode()->getOperand(1),
4184                              SDLoc(MemcpyCall));
4185   DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4186                          NewCallSeqStart.getNode());
4187   return NewCallSeqStart;
4188 }
4189
4190 SDValue
4191 PPCTargetLowering::LowerCall_64SVR4(SDValue Chain, SDValue Callee,
4192                                     CallingConv::ID CallConv, bool isVarArg,
4193                                     bool isTailCall,
4194                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4195                                     const SmallVectorImpl<SDValue> &OutVals,
4196                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4197                                     SDLoc dl, SelectionDAG &DAG,
4198                                     SmallVectorImpl<SDValue> &InVals) const {
4199
4200   bool isELFv2ABI = Subtarget.isELFv2ABI();
4201   bool isLittleEndian = Subtarget.isLittleEndian();
4202   unsigned NumOps = Outs.size();
4203
4204   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4205   unsigned PtrByteSize = 8;
4206
4207   MachineFunction &MF = DAG.getMachineFunction();
4208
4209   // Mark this function as potentially containing a function that contains a
4210   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4211   // and restoring the callers stack pointer in this functions epilog. This is
4212   // done because by tail calling the called function might overwrite the value
4213   // in this function's (MF) stack pointer stack slot 0(SP).
4214   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4215       CallConv == CallingConv::Fast)
4216     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4217
4218   // Count how many bytes are to be pushed on the stack, including the linkage
4219   // area, and parameter passing area.  On ELFv1, the linkage area is 48 bytes
4220   // reserved space for [SP][CR][LR][2 x unused][TOC]; on ELFv2, the linkage
4221   // area is 32 bytes reserved space for [SP][CR][LR][TOC].
4222   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
4223                                                           isELFv2ABI);
4224   unsigned NumBytes = LinkageSize;
4225
4226   // Add up all the space actually used.
4227   for (unsigned i = 0; i != NumOps; ++i) {
4228     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4229     EVT ArgVT = Outs[i].VT;
4230     EVT OrigVT = Outs[i].ArgVT;
4231
4232     /* Respect alignment of argument on the stack.  */
4233     unsigned Align =
4234       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4235     NumBytes = ((NumBytes + Align - 1) / Align) * Align;
4236
4237     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4238     if (Flags.isInConsecutiveRegsLast())
4239       NumBytes = ((NumBytes + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4240   }
4241
4242   unsigned NumBytesActuallyUsed = NumBytes;
4243
4244   // The prolog code of the callee may store up to 8 GPR argument registers to
4245   // the stack, allowing va_start to index over them in memory if its varargs.
4246   // Because we cannot tell if this is needed on the caller side, we have to
4247   // conservatively assume that it is needed.  As such, make sure we have at
4248   // least enough stack space for the caller to store the 8 GPRs.
4249   // FIXME: On ELFv2, it may be unnecessary to allocate the parameter area.
4250   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4251
4252   // Tail call needs the stack to be aligned.
4253   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4254       CallConv == CallingConv::Fast)
4255     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4256
4257   // Calculate by how many bytes the stack has to be adjusted in case of tail
4258   // call optimization.
4259   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4260
4261   // To protect arguments on the stack from being clobbered in a tail call,
4262   // force all the loads to happen before doing any other lowering.
4263   if (isTailCall)
4264     Chain = DAG.getStackArgumentTokenFactor(Chain);
4265
4266   // Adjust the stack pointer for the new arguments...
4267   // These operations are automatically eliminated by the prolog/epilog pass
4268   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4269                                dl);
4270   SDValue CallSeqStart = Chain;
4271
4272   // Load the return address and frame pointer so it can be move somewhere else
4273   // later.
4274   SDValue LROp, FPOp;
4275   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4276                                        dl);
4277
4278   // Set up a copy of the stack pointer for use loading and storing any
4279   // arguments that may not fit in the registers available for argument
4280   // passing.
4281   SDValue StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4282
4283   // Figure out which arguments are going to go in registers, and which in
4284   // memory.  Also, if this is a vararg function, floating point operations
4285   // must be stored to our stack, and loaded into integer regs as well, if
4286   // any integer regs are available for argument passing.
4287   unsigned ArgOffset = LinkageSize;
4288   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
4289
4290   static const MCPhysReg GPR[] = {
4291     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4292     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4293   };
4294   static const MCPhysReg *FPR = GetFPR();
4295
4296   static const MCPhysReg VR[] = {
4297     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4298     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4299   };
4300   static const MCPhysReg VSRH[] = {
4301     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
4302     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
4303   };
4304
4305   const unsigned NumGPRs = array_lengthof(GPR);
4306   const unsigned NumFPRs = 13;
4307   const unsigned NumVRs  = array_lengthof(VR);
4308
4309   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4310   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4311
4312   SmallVector<SDValue, 8> MemOpChains;
4313   for (unsigned i = 0; i != NumOps; ++i) {
4314     SDValue Arg = OutVals[i];
4315     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4316     EVT ArgVT = Outs[i].VT;
4317     EVT OrigVT = Outs[i].ArgVT;
4318
4319     /* Respect alignment of argument on the stack.  */
4320     unsigned Align =
4321       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4322     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
4323
4324     /* Compute GPR index associated with argument offset.  */
4325     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
4326     GPR_idx = std::min(GPR_idx, NumGPRs);
4327
4328     // PtrOff will be used to store the current argument to the stack if a
4329     // register cannot be found for it.
4330     SDValue PtrOff;
4331
4332     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4333
4334     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4335
4336     // Promote integers to 64-bit values.
4337     if (Arg.getValueType() == MVT::i32 || Arg.getValueType() == MVT::i1) {
4338       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4339       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4340       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4341     }
4342
4343     // FIXME memcpy is used way more than necessary.  Correctness first.
4344     // Note: "by value" is code for passing a structure by value, not
4345     // basic types.
4346     if (Flags.isByVal()) {
4347       // Note: Size includes alignment padding, so
4348       //   struct x { short a; char b; }
4349       // will have Size = 4.  With #pragma pack(1), it will have Size = 3.
4350       // These are the proper values we need for right-justifying the
4351       // aggregate in a parameter register.
4352       unsigned Size = Flags.getByValSize();
4353
4354       // An empty aggregate parameter takes up no storage and no
4355       // registers.
4356       if (Size == 0)
4357         continue;
4358
4359       // All aggregates smaller than 8 bytes must be passed right-justified.
4360       if (Size==1 || Size==2 || Size==4) {
4361         EVT VT = (Size==1) ? MVT::i8 : ((Size==2) ? MVT::i16 : MVT::i32);
4362         if (GPR_idx != NumGPRs) {
4363           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4364                                         MachinePointerInfo(), VT,
4365                                         false, false, false, 0);
4366           MemOpChains.push_back(Load.getValue(1));
4367           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4368
4369           ArgOffset += PtrByteSize;
4370           continue;
4371         }
4372       }
4373
4374       if (GPR_idx == NumGPRs && Size < 8) {
4375         SDValue AddPtr = PtrOff;
4376         if (!isLittleEndian) {
4377           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4378                                           PtrOff.getValueType());
4379           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4380         }
4381         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4382                                                           CallSeqStart,
4383                                                           Flags, DAG, dl);
4384         ArgOffset += PtrByteSize;
4385         continue;
4386       }
4387       // Copy entire object into memory.  There are cases where gcc-generated
4388       // code assumes it is there, even if it could be put entirely into
4389       // registers.  (This is not what the doc says.)
4390
4391       // FIXME: The above statement is likely due to a misunderstanding of the
4392       // documents.  All arguments must be copied into the parameter area BY
4393       // THE CALLEE in the event that the callee takes the address of any
4394       // formal argument.  That has not yet been implemented.  However, it is
4395       // reasonable to use the stack area as a staging area for the register
4396       // load.
4397
4398       // Skip this for small aggregates, as we will use the same slot for a
4399       // right-justified copy, below.
4400       if (Size >= 8)
4401         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4402                                                           CallSeqStart,
4403                                                           Flags, DAG, dl);
4404
4405       // When a register is available, pass a small aggregate right-justified.
4406       if (Size < 8 && GPR_idx != NumGPRs) {
4407         // The easiest way to get this right-justified in a register
4408         // is to copy the structure into the rightmost portion of a
4409         // local variable slot, then load the whole slot into the
4410         // register.
4411         // FIXME: The memcpy seems to produce pretty awful code for
4412         // small aggregates, particularly for packed ones.
4413         // FIXME: It would be preferable to use the slot in the
4414         // parameter save area instead of a new local variable.
4415         SDValue AddPtr = PtrOff;
4416         if (!isLittleEndian) {
4417           SDValue Const = DAG.getConstant(8 - Size, PtrOff.getValueType());
4418           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4419         }
4420         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4421                                                           CallSeqStart,
4422                                                           Flags, DAG, dl);
4423
4424         // Load the slot into the register.
4425         SDValue Load = DAG.getLoad(PtrVT, dl, Chain, PtrOff,
4426                                    MachinePointerInfo(),
4427                                    false, false, false, 0);
4428         MemOpChains.push_back(Load.getValue(1));
4429         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4430
4431         // Done with this argument.
4432         ArgOffset += PtrByteSize;
4433         continue;
4434       }
4435
4436       // For aggregates larger than PtrByteSize, copy the pieces of the
4437       // object that fit into registers from the parameter save area.
4438       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4439         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4440         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4441         if (GPR_idx != NumGPRs) {
4442           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4443                                      MachinePointerInfo(),
4444                                      false, false, false, 0);
4445           MemOpChains.push_back(Load.getValue(1));
4446           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4447           ArgOffset += PtrByteSize;
4448         } else {
4449           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4450           break;
4451         }
4452       }
4453       continue;
4454     }
4455
4456     switch (Arg.getSimpleValueType().SimpleTy) {
4457     default: llvm_unreachable("Unexpected ValueType for argument!");
4458     case MVT::i1:
4459     case MVT::i32:
4460     case MVT::i64:
4461       // These can be scalar arguments or elements of an integer array type
4462       // passed directly.  Clang may use those instead of "byval" aggregate
4463       // types to avoid forcing arguments to memory unnecessarily.
4464       if (GPR_idx != NumGPRs) {
4465         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Arg));
4466       } else {
4467         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4468                          true, isTailCall, false, MemOpChains,
4469                          TailCallArguments, dl);
4470       }
4471       ArgOffset += PtrByteSize;
4472       break;
4473     case MVT::f32:
4474     case MVT::f64: {
4475       // These can be scalar arguments or elements of a float array type
4476       // passed directly.  The latter are used to implement ELFv2 homogenous
4477       // float aggregates.
4478
4479       // Named arguments go into FPRs first, and once they overflow, the
4480       // remaining arguments go into GPRs and then the parameter save area.
4481       // Unnamed arguments for vararg functions always go to GPRs and
4482       // then the parameter save area.  For now, put all arguments to vararg
4483       // routines always in both locations (FPR *and* GPR or stack slot).
4484       bool NeedGPROrStack = isVarArg || FPR_idx == NumFPRs;
4485
4486       // First load the argument into the next available FPR.
4487       if (FPR_idx != NumFPRs)
4488         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4489
4490       // Next, load the argument into GPR or stack slot if needed.
4491       if (!NeedGPROrStack)
4492         ;
4493       else if (GPR_idx != NumGPRs) {
4494         // In the non-vararg case, this can only ever happen in the
4495         // presence of f32 array types, since otherwise we never run
4496         // out of FPRs before running out of GPRs.
4497         SDValue ArgVal;
4498
4499         // Double values are always passed in a single GPR.
4500         if (Arg.getValueType() != MVT::f32) {
4501           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
4502
4503         // Non-array float values are extended and passed in a GPR.
4504         } else if (!Flags.isInConsecutiveRegs()) {
4505           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4506           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4507
4508         // If we have an array of floats, we collect every odd element
4509         // together with its predecessor into one GPR.
4510         } else if (ArgOffset % PtrByteSize != 0) {
4511           SDValue Lo, Hi;
4512           Lo = DAG.getNode(ISD::BITCAST, dl, MVT::i32, OutVals[i - 1]);
4513           Hi = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4514           if (!isLittleEndian)
4515             std::swap(Lo, Hi);
4516           ArgVal = DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Lo, Hi);
4517
4518         // The final element, if even, goes into the first half of a GPR.
4519         } else if (Flags.isInConsecutiveRegsLast()) {
4520           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4521           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4522           if (!isLittleEndian)
4523             ArgVal = DAG.getNode(ISD::SHL, dl, MVT::i64, ArgVal,
4524                                  DAG.getConstant(32, MVT::i32));
4525
4526         // Non-final even elements are skipped; they will be handled
4527         // together the with subsequent argument on the next go-around.
4528         } else
4529           ArgVal = SDValue();
4530
4531         if (ArgVal.getNode())
4532           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], ArgVal));
4533       } else {
4534         // Single-precision floating-point values are mapped to the
4535         // second (rightmost) word of the stack doubleword.
4536         if (Arg.getValueType() == MVT::f32 &&
4537             !isLittleEndian && !Flags.isInConsecutiveRegs()) {
4538           SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4539           PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4540         }
4541
4542         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4543                          true, isTailCall, false, MemOpChains,
4544                          TailCallArguments, dl);
4545       }
4546       // When passing an array of floats, the array occupies consecutive
4547       // space in the argument area; only round up to the next doubleword
4548       // at the end of the array.  Otherwise, each float takes 8 bytes.
4549       ArgOffset += (Arg.getValueType() == MVT::f32 &&
4550                     Flags.isInConsecutiveRegs()) ? 4 : 8;
4551       if (Flags.isInConsecutiveRegsLast())
4552         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4553       break;
4554     }
4555     case MVT::v4f32:
4556     case MVT::v4i32:
4557     case MVT::v8i16:
4558     case MVT::v16i8:
4559     case MVT::v2f64:
4560     case MVT::v2i64:
4561       // These can be scalar arguments or elements of a vector array type
4562       // passed directly.  The latter are used to implement ELFv2 homogenous
4563       // vector aggregates.
4564
4565       // For a varargs call, named arguments go into VRs or on the stack as
4566       // usual; unnamed arguments always go to the stack or the corresponding
4567       // GPRs when within range.  For now, we always put the value in both
4568       // locations (or even all three).
4569       if (isVarArg) {
4570         // We could elide this store in the case where the object fits
4571         // entirely in R registers.  Maybe later.
4572         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4573                                      MachinePointerInfo(), false, false, 0);
4574         MemOpChains.push_back(Store);
4575         if (VR_idx != NumVRs) {
4576           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4577                                      MachinePointerInfo(),
4578                                      false, false, false, 0);
4579           MemOpChains.push_back(Load.getValue(1));
4580
4581           unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4582                            Arg.getSimpleValueType() == MVT::v2i64) ?
4583                           VSRH[VR_idx] : VR[VR_idx];
4584           ++VR_idx;
4585
4586           RegsToPass.push_back(std::make_pair(VReg, Load));
4587         }
4588         ArgOffset += 16;
4589         for (unsigned i=0; i<16; i+=PtrByteSize) {
4590           if (GPR_idx == NumGPRs)
4591             break;
4592           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4593                                   DAG.getConstant(i, PtrVT));
4594           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4595                                      false, false, false, 0);
4596           MemOpChains.push_back(Load.getValue(1));
4597           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4598         }
4599         break;
4600       }
4601
4602       // Non-varargs Altivec params go into VRs or on the stack.
4603       if (VR_idx != NumVRs) {
4604         unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4605                          Arg.getSimpleValueType() == MVT::v2i64) ?
4606                         VSRH[VR_idx] : VR[VR_idx];
4607         ++VR_idx;
4608
4609         RegsToPass.push_back(std::make_pair(VReg, Arg));
4610       } else {
4611         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4612                          true, isTailCall, true, MemOpChains,
4613                          TailCallArguments, dl);
4614       }
4615       ArgOffset += 16;
4616       break;
4617     }
4618   }
4619
4620   assert(NumBytesActuallyUsed == ArgOffset);
4621   (void)NumBytesActuallyUsed;
4622
4623   if (!MemOpChains.empty())
4624     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4625
4626   // Check if this is an indirect call (MTCTR/BCTRL).
4627   // See PrepareCall() for more information about calls through function
4628   // pointers in the 64-bit SVR4 ABI.
4629   if (!isTailCall &&
4630       !dyn_cast<GlobalAddressSDNode>(Callee) &&
4631       !dyn_cast<ExternalSymbolSDNode>(Callee)) {
4632     // Load r2 into a virtual register and store it to the TOC save area.
4633     SDValue Val = DAG.getCopyFromReg(Chain, dl, PPC::X2, MVT::i64);
4634     // TOC save area offset.
4635     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
4636     SDValue PtrOff = DAG.getIntPtrConstant(TOCSaveOffset);
4637     SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4638     Chain = DAG.getStore(Val.getValue(1), dl, Val, AddPtr, MachinePointerInfo(),
4639                          false, false, 0);
4640     // In the ELFv2 ABI, R12 must contain the address of an indirect callee.
4641     // This does not mean the MTCTR instruction must use R12; it's easier
4642     // to model this as an extra parameter, so do that.
4643     if (isELFv2ABI)
4644       RegsToPass.push_back(std::make_pair((unsigned)PPC::X12, Callee));
4645   }
4646
4647   // Build a sequence of copy-to-reg nodes chained together with token chain
4648   // and flag operands which copy the outgoing args into the appropriate regs.
4649   SDValue InFlag;
4650   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4651     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4652                              RegsToPass[i].second, InFlag);
4653     InFlag = Chain.getValue(1);
4654   }
4655
4656   if (isTailCall)
4657     PrepareTailCall(DAG, InFlag, Chain, dl, true, SPDiff, NumBytes, LROp,
4658                     FPOp, true, TailCallArguments);
4659
4660   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4661                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4662                     Ins, InVals);
4663 }
4664
4665 SDValue
4666 PPCTargetLowering::LowerCall_Darwin(SDValue Chain, SDValue Callee,
4667                                     CallingConv::ID CallConv, bool isVarArg,
4668                                     bool isTailCall,
4669                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4670                                     const SmallVectorImpl<SDValue> &OutVals,
4671                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4672                                     SDLoc dl, SelectionDAG &DAG,
4673                                     SmallVectorImpl<SDValue> &InVals) const {
4674
4675   unsigned NumOps = Outs.size();
4676
4677   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4678   bool isPPC64 = PtrVT == MVT::i64;
4679   unsigned PtrByteSize = isPPC64 ? 8 : 4;
4680
4681   MachineFunction &MF = DAG.getMachineFunction();
4682
4683   // Mark this function as potentially containing a function that contains a
4684   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4685   // and restoring the callers stack pointer in this functions epilog. This is
4686   // done because by tail calling the called function might overwrite the value
4687   // in this function's (MF) stack pointer stack slot 0(SP).
4688   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4689       CallConv == CallingConv::Fast)
4690     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4691
4692   // Count how many bytes are to be pushed on the stack, including the linkage
4693   // area, and parameter passing area.  We start with 24/48 bytes, which is
4694   // prereserved space for [SP][CR][LR][3 x unused].
4695   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
4696                                                           false);
4697   unsigned NumBytes = LinkageSize;
4698
4699   // Add up all the space actually used.
4700   // In 32-bit non-varargs calls, Altivec parameters all go at the end; usually
4701   // they all go in registers, but we must reserve stack space for them for
4702   // possible use by the caller.  In varargs or 64-bit calls, parameters are
4703   // assigned stack space in order, with padding so Altivec parameters are
4704   // 16-byte aligned.
4705   unsigned nAltivecParamsAtEnd = 0;
4706   for (unsigned i = 0; i != NumOps; ++i) {
4707     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4708     EVT ArgVT = Outs[i].VT;
4709     // Varargs Altivec parameters are padded to a 16 byte boundary.
4710     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
4711         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
4712         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64) {
4713       if (!isVarArg && !isPPC64) {
4714         // Non-varargs Altivec parameters go after all the non-Altivec
4715         // parameters; handle those later so we know how much padding we need.
4716         nAltivecParamsAtEnd++;
4717         continue;
4718       }
4719       // Varargs and 64-bit Altivec parameters are padded to 16 byte boundary.
4720       NumBytes = ((NumBytes+15)/16)*16;
4721     }
4722     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4723   }
4724
4725   // Allow for Altivec parameters at the end, if needed.
4726   if (nAltivecParamsAtEnd) {
4727     NumBytes = ((NumBytes+15)/16)*16;
4728     NumBytes += 16*nAltivecParamsAtEnd;
4729   }
4730
4731   // The prolog code of the callee may store up to 8 GPR argument registers to
4732   // the stack, allowing va_start to index over them in memory if its varargs.
4733   // Because we cannot tell if this is needed on the caller side, we have to
4734   // conservatively assume that it is needed.  As such, make sure we have at
4735   // least enough stack space for the caller to store the 8 GPRs.
4736   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4737
4738   // Tail call needs the stack to be aligned.
4739   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4740       CallConv == CallingConv::Fast)
4741     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4742
4743   // Calculate by how many bytes the stack has to be adjusted in case of tail
4744   // call optimization.
4745   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4746
4747   // To protect arguments on the stack from being clobbered in a tail call,
4748   // force all the loads to happen before doing any other lowering.
4749   if (isTailCall)
4750     Chain = DAG.getStackArgumentTokenFactor(Chain);
4751
4752   // Adjust the stack pointer for the new arguments...
4753   // These operations are automatically eliminated by the prolog/epilog pass
4754   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4755                                dl);
4756   SDValue CallSeqStart = Chain;
4757
4758   // Load the return address and frame pointer so it can be move somewhere else
4759   // later.
4760   SDValue LROp, FPOp;
4761   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4762                                        dl);
4763
4764   // Set up a copy of the stack pointer for use loading and storing any
4765   // arguments that may not fit in the registers available for argument
4766   // passing.
4767   SDValue StackPtr;
4768   if (isPPC64)
4769     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4770   else
4771     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4772
4773   // Figure out which arguments are going to go in registers, and which in
4774   // memory.  Also, if this is a vararg function, floating point operations
4775   // must be stored to our stack, and loaded into integer regs as well, if
4776   // any integer regs are available for argument passing.
4777   unsigned ArgOffset = LinkageSize;
4778   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
4779
4780   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
4781     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
4782     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
4783   };
4784   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
4785     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4786     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4787   };
4788   static const MCPhysReg *FPR = GetFPR();
4789
4790   static const MCPhysReg VR[] = {
4791     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4792     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4793   };
4794   const unsigned NumGPRs = array_lengthof(GPR_32);
4795   const unsigned NumFPRs = 13;
4796   const unsigned NumVRs  = array_lengthof(VR);
4797
4798   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
4799
4800   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4801   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4802
4803   SmallVector<SDValue, 8> MemOpChains;
4804   for (unsigned i = 0; i != NumOps; ++i) {
4805     SDValue Arg = OutVals[i];
4806     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4807
4808     // PtrOff will be used to store the current argument to the stack if a
4809     // register cannot be found for it.
4810     SDValue PtrOff;
4811
4812     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4813
4814     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4815
4816     // On PPC64, promote integers to 64-bit values.
4817     if (isPPC64 && Arg.getValueType() == MVT::i32) {
4818       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4819       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4820       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4821     }
4822
4823     // FIXME memcpy is used way more than necessary.  Correctness first.
4824     // Note: "by value" is code for passing a structure by value, not
4825     // basic types.
4826     if (Flags.isByVal()) {
4827       unsigned Size = Flags.getByValSize();
4828       // Very small objects are passed right-justified.  Everything else is
4829       // passed left-justified.
4830       if (Size==1 || Size==2) {
4831         EVT VT = (Size==1) ? MVT::i8 : MVT::i16;
4832         if (GPR_idx != NumGPRs) {
4833           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4834                                         MachinePointerInfo(), VT,
4835                                         false, false, false, 0);
4836           MemOpChains.push_back(Load.getValue(1));
4837           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4838
4839           ArgOffset += PtrByteSize;
4840         } else {
4841           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4842                                           PtrOff.getValueType());
4843           SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4844           Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4845                                                             CallSeqStart,
4846                                                             Flags, DAG, dl);
4847           ArgOffset += PtrByteSize;
4848         }
4849         continue;
4850       }
4851       // Copy entire object into memory.  There are cases where gcc-generated
4852       // code assumes it is there, even if it could be put entirely into
4853       // registers.  (This is not what the doc says.)
4854       Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4855                                                         CallSeqStart,
4856                                                         Flags, DAG, dl);
4857
4858       // For small aggregates (Darwin only) and aggregates >= PtrByteSize,
4859       // copy the pieces of the object that fit into registers from the
4860       // parameter save area.
4861       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4862         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4863         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4864         if (GPR_idx != NumGPRs) {
4865           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4866                                      MachinePointerInfo(),
4867                                      false, false, false, 0);
4868           MemOpChains.push_back(Load.getValue(1));
4869           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4870           ArgOffset += PtrByteSize;
4871         } else {
4872           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4873           break;
4874         }
4875       }
4876       continue;
4877     }
4878
4879     switch (Arg.getSimpleValueType().SimpleTy) {
4880     default: llvm_unreachable("Unexpected ValueType for argument!");
4881     case MVT::i1:
4882     case MVT::i32:
4883     case MVT::i64:
4884       if (GPR_idx != NumGPRs) {
4885         if (Arg.getValueType() == MVT::i1)
4886           Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, PtrVT, Arg);
4887
4888         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
4889       } else {
4890         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4891                          isPPC64, isTailCall, false, MemOpChains,
4892                          TailCallArguments, dl);
4893       }
4894       ArgOffset += PtrByteSize;
4895       break;
4896     case MVT::f32:
4897     case MVT::f64:
4898       if (FPR_idx != NumFPRs) {
4899         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4900
4901         if (isVarArg) {
4902           SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4903                                        MachinePointerInfo(), false, false, 0);
4904           MemOpChains.push_back(Store);
4905
4906           // Float varargs are always shadowed in available integer registers
4907           if (GPR_idx != NumGPRs) {
4908             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4909                                        MachinePointerInfo(), false, false,
4910                                        false, 0);
4911             MemOpChains.push_back(Load.getValue(1));
4912             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4913           }
4914           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
4915             SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4916             PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4917             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4918                                        MachinePointerInfo(),
4919                                        false, false, false, 0);
4920             MemOpChains.push_back(Load.getValue(1));
4921             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4922           }
4923         } else {
4924           // If we have any FPRs remaining, we may also have GPRs remaining.
4925           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
4926           // GPRs.
4927           if (GPR_idx != NumGPRs)
4928             ++GPR_idx;
4929           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
4930               !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
4931             ++GPR_idx;
4932         }
4933       } else
4934         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4935                          isPPC64, isTailCall, false, MemOpChains,
4936                          TailCallArguments, dl);
4937       if (isPPC64)
4938         ArgOffset += 8;
4939       else
4940         ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
4941       break;
4942     case MVT::v4f32:
4943     case MVT::v4i32:
4944     case MVT::v8i16:
4945     case MVT::v16i8:
4946       if (isVarArg) {
4947         // These go aligned on the stack, or in the corresponding R registers
4948         // when within range.  The Darwin PPC ABI doc claims they also go in
4949         // V registers; in fact gcc does this only for arguments that are
4950         // prototyped, not for those that match the ...  We do it for all
4951         // arguments, seems to work.
4952         while (ArgOffset % 16 !=0) {
4953           ArgOffset += PtrByteSize;
4954           if (GPR_idx != NumGPRs)
4955             GPR_idx++;
4956         }
4957         // We could elide this store in the case where the object fits
4958         // entirely in R registers.  Maybe later.
4959         PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
4960                             DAG.getConstant(ArgOffset, PtrVT));
4961         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4962                                      MachinePointerInfo(), false, false, 0);
4963         MemOpChains.push_back(Store);
4964         if (VR_idx != NumVRs) {
4965           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4966                                      MachinePointerInfo(),
4967                                      false, false, false, 0);
4968           MemOpChains.push_back(Load.getValue(1));
4969           RegsToPass.push_back(std::make_pair(VR[VR_idx++], Load));
4970         }
4971         ArgOffset += 16;
4972         for (unsigned i=0; i<16; i+=PtrByteSize) {
4973           if (GPR_idx == NumGPRs)
4974             break;
4975           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4976                                   DAG.getConstant(i, PtrVT));
4977           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4978                                      false, false, false, 0);
4979           MemOpChains.push_back(Load.getValue(1));
4980           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4981         }
4982         break;
4983       }
4984
4985       // Non-varargs Altivec params generally go in registers, but have
4986       // stack space allocated at the end.
4987       if (VR_idx != NumVRs) {
4988         // Doesn't have GPR space allocated.
4989         RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
4990       } else if (nAltivecParamsAtEnd==0) {
4991         // We are emitting Altivec params in order.
4992         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4993                          isPPC64, isTailCall, true, MemOpChains,
4994                          TailCallArguments, dl);
4995         ArgOffset += 16;
4996       }
4997       break;
4998     }
4999   }
5000   // If all Altivec parameters fit in registers, as they usually do,
5001   // they get stack space following the non-Altivec parameters.  We
5002   // don't track this here because nobody below needs it.
5003   // If there are more Altivec parameters than fit in registers emit
5004   // the stores here.
5005   if (!isVarArg && nAltivecParamsAtEnd > NumVRs) {
5006     unsigned j = 0;
5007     // Offset is aligned; skip 1st 12 params which go in V registers.
5008     ArgOffset = ((ArgOffset+15)/16)*16;
5009     ArgOffset += 12*16;
5010     for (unsigned i = 0; i != NumOps; ++i) {
5011       SDValue Arg = OutVals[i];
5012       EVT ArgType = Outs[i].VT;
5013       if (ArgType==MVT::v4f32 || ArgType==MVT::v4i32 ||
5014           ArgType==MVT::v8i16 || ArgType==MVT::v16i8) {
5015         if (++j > NumVRs) {
5016           SDValue PtrOff;
5017           // We are emitting Altivec params in order.
5018           LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
5019                            isPPC64, isTailCall, true, MemOpChains,
5020                            TailCallArguments, dl);
5021           ArgOffset += 16;
5022         }
5023       }
5024     }
5025   }
5026
5027   if (!MemOpChains.empty())
5028     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
5029
5030   // On Darwin, R12 must contain the address of an indirect callee.  This does
5031   // not mean the MTCTR instruction must use R12; it's easier to model this as
5032   // an extra parameter, so do that.
5033   if (!isTailCall &&
5034       !dyn_cast<GlobalAddressSDNode>(Callee) &&
5035       !dyn_cast<ExternalSymbolSDNode>(Callee) &&
5036       !isBLACompatibleAddress(Callee, DAG))
5037     RegsToPass.push_back(std::make_pair((unsigned)(isPPC64 ? PPC::X12 :
5038                                                    PPC::R12), Callee));
5039
5040   // Build a sequence of copy-to-reg nodes chained together with token chain
5041   // and flag operands which copy the outgoing args into the appropriate regs.
5042   SDValue InFlag;
5043   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
5044     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
5045                              RegsToPass[i].second, InFlag);
5046     InFlag = Chain.getValue(1);
5047   }
5048
5049   if (isTailCall)
5050     PrepareTailCall(DAG, InFlag, Chain, dl, isPPC64, SPDiff, NumBytes, LROp,
5051                     FPOp, true, TailCallArguments);
5052
5053   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
5054                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
5055                     Ins, InVals);
5056 }
5057
5058 bool
5059 PPCTargetLowering::CanLowerReturn(CallingConv::ID CallConv,
5060                                   MachineFunction &MF, bool isVarArg,
5061                                   const SmallVectorImpl<ISD::OutputArg> &Outs,
5062                                   LLVMContext &Context) const {
5063   SmallVector<CCValAssign, 16> RVLocs;
5064   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
5065   return CCInfo.CheckReturn(Outs, RetCC_PPC);
5066 }
5067
5068 SDValue
5069 PPCTargetLowering::LowerReturn(SDValue Chain,
5070                                CallingConv::ID CallConv, bool isVarArg,
5071                                const SmallVectorImpl<ISD::OutputArg> &Outs,
5072                                const SmallVectorImpl<SDValue> &OutVals,
5073                                SDLoc dl, SelectionDAG &DAG) const {
5074
5075   SmallVector<CCValAssign, 16> RVLocs;
5076   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
5077                  *DAG.getContext());
5078   CCInfo.AnalyzeReturn(Outs, RetCC_PPC);
5079
5080   SDValue Flag;
5081   SmallVector<SDValue, 4> RetOps(1, Chain);
5082
5083   // Copy the result values into the output registers.
5084   for (unsigned i = 0; i != RVLocs.size(); ++i) {
5085     CCValAssign &VA = RVLocs[i];
5086     assert(VA.isRegLoc() && "Can only return in registers!");
5087
5088     SDValue Arg = OutVals[i];
5089
5090     switch (VA.getLocInfo()) {
5091     default: llvm_unreachable("Unknown loc info!");
5092     case CCValAssign::Full: break;
5093     case CCValAssign::AExt:
5094       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
5095       break;
5096     case CCValAssign::ZExt:
5097       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
5098       break;
5099     case CCValAssign::SExt:
5100       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
5101       break;
5102     }
5103
5104     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Arg, Flag);
5105     Flag = Chain.getValue(1);
5106     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
5107   }
5108
5109   RetOps[0] = Chain;  // Update chain.
5110
5111   // Add the flag if we have it.
5112   if (Flag.getNode())
5113     RetOps.push_back(Flag);
5114
5115   return DAG.getNode(PPCISD::RET_FLAG, dl, MVT::Other, RetOps);
5116 }
5117
5118 SDValue PPCTargetLowering::LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
5119                                    const PPCSubtarget &Subtarget) const {
5120   // When we pop the dynamic allocation we need to restore the SP link.
5121   SDLoc dl(Op);
5122
5123   // Get the corect type for pointers.
5124   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5125
5126   // Construct the stack pointer operand.
5127   bool isPPC64 = Subtarget.isPPC64();
5128   unsigned SP = isPPC64 ? PPC::X1 : PPC::R1;
5129   SDValue StackPtr = DAG.getRegister(SP, PtrVT);
5130
5131   // Get the operands for the STACKRESTORE.
5132   SDValue Chain = Op.getOperand(0);
5133   SDValue SaveSP = Op.getOperand(1);
5134
5135   // Load the old link SP.
5136   SDValue LoadLinkSP = DAG.getLoad(PtrVT, dl, Chain, StackPtr,
5137                                    MachinePointerInfo(),
5138                                    false, false, false, 0);
5139
5140   // Restore the stack pointer.
5141   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), dl, SP, SaveSP);
5142
5143   // Store the old link SP.
5144   return DAG.getStore(Chain, dl, LoadLinkSP, StackPtr, MachinePointerInfo(),
5145                       false, false, 0);
5146 }
5147
5148
5149
5150 SDValue
5151 PPCTargetLowering::getReturnAddrFrameIndex(SelectionDAG & DAG) const {
5152   MachineFunction &MF = DAG.getMachineFunction();
5153   bool isPPC64 = Subtarget.isPPC64();
5154   bool isDarwinABI = Subtarget.isDarwinABI();
5155   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5156
5157   // Get current frame pointer save index.  The users of this index will be
5158   // primarily DYNALLOC instructions.
5159   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5160   int RASI = FI->getReturnAddrSaveIndex();
5161
5162   // If the frame pointer save index hasn't been defined yet.
5163   if (!RASI) {
5164     // Find out what the fix offset of the frame pointer save area.
5165     int LROffset = PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI);
5166     // Allocate the frame index for frame pointer save area.
5167     RASI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, LROffset, true);
5168     // Save the result.
5169     FI->setReturnAddrSaveIndex(RASI);
5170   }
5171   return DAG.getFrameIndex(RASI, PtrVT);
5172 }
5173
5174 SDValue
5175 PPCTargetLowering::getFramePointerFrameIndex(SelectionDAG & DAG) const {
5176   MachineFunction &MF = DAG.getMachineFunction();
5177   bool isPPC64 = Subtarget.isPPC64();
5178   bool isDarwinABI = Subtarget.isDarwinABI();
5179   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5180
5181   // Get current frame pointer save index.  The users of this index will be
5182   // primarily DYNALLOC instructions.
5183   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5184   int FPSI = FI->getFramePointerSaveIndex();
5185
5186   // If the frame pointer save index hasn't been defined yet.
5187   if (!FPSI) {
5188     // Find out what the fix offset of the frame pointer save area.
5189     int FPOffset = PPCFrameLowering::getFramePointerSaveOffset(isPPC64,
5190                                                            isDarwinABI);
5191
5192     // Allocate the frame index for frame pointer save area.
5193     FPSI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, FPOffset, true);
5194     // Save the result.
5195     FI->setFramePointerSaveIndex(FPSI);
5196   }
5197   return DAG.getFrameIndex(FPSI, PtrVT);
5198 }
5199
5200 SDValue PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5201                                          SelectionDAG &DAG,
5202                                          const PPCSubtarget &Subtarget) const {
5203   // Get the inputs.
5204   SDValue Chain = Op.getOperand(0);
5205   SDValue Size  = Op.getOperand(1);
5206   SDLoc dl(Op);
5207
5208   // Get the corect type for pointers.
5209   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5210   // Negate the size.
5211   SDValue NegSize = DAG.getNode(ISD::SUB, dl, PtrVT,
5212                                   DAG.getConstant(0, PtrVT), Size);
5213   // Construct a node for the frame pointer save index.
5214   SDValue FPSIdx = getFramePointerFrameIndex(DAG);
5215   // Build a DYNALLOC node.
5216   SDValue Ops[3] = { Chain, NegSize, FPSIdx };
5217   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
5218   return DAG.getNode(PPCISD::DYNALLOC, dl, VTs, Ops);
5219 }
5220
5221 SDValue PPCTargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
5222                                                SelectionDAG &DAG) const {
5223   SDLoc DL(Op);
5224   return DAG.getNode(PPCISD::EH_SJLJ_SETJMP, DL,
5225                      DAG.getVTList(MVT::i32, MVT::Other),
5226                      Op.getOperand(0), Op.getOperand(1));
5227 }
5228
5229 SDValue PPCTargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
5230                                                 SelectionDAG &DAG) const {
5231   SDLoc DL(Op);
5232   return DAG.getNode(PPCISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
5233                      Op.getOperand(0), Op.getOperand(1));
5234 }
5235
5236 SDValue PPCTargetLowering::LowerLOAD(SDValue Op, SelectionDAG &DAG) const {
5237   assert(Op.getValueType() == MVT::i1 &&
5238          "Custom lowering only for i1 loads");
5239
5240   // First, load 8 bits into 32 bits, then truncate to 1 bit.
5241
5242   SDLoc dl(Op);
5243   LoadSDNode *LD = cast<LoadSDNode>(Op);
5244
5245   SDValue Chain = LD->getChain();
5246   SDValue BasePtr = LD->getBasePtr();
5247   MachineMemOperand *MMO = LD->getMemOperand();
5248
5249   SDValue NewLD = DAG.getExtLoad(ISD::EXTLOAD, dl, getPointerTy(), Chain,
5250                                  BasePtr, MVT::i8, MMO);
5251   SDValue Result = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, NewLD);
5252
5253   SDValue Ops[] = { Result, SDValue(NewLD.getNode(), 1) };
5254   return DAG.getMergeValues(Ops, dl);
5255 }
5256
5257 SDValue PPCTargetLowering::LowerSTORE(SDValue Op, SelectionDAG &DAG) const {
5258   assert(Op.getOperand(1).getValueType() == MVT::i1 &&
5259          "Custom lowering only for i1 stores");
5260
5261   // First, zero extend to 32 bits, then use a truncating store to 8 bits.
5262
5263   SDLoc dl(Op);
5264   StoreSDNode *ST = cast<StoreSDNode>(Op);
5265
5266   SDValue Chain = ST->getChain();
5267   SDValue BasePtr = ST->getBasePtr();
5268   SDValue Value = ST->getValue();
5269   MachineMemOperand *MMO = ST->getMemOperand();
5270
5271   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, getPointerTy(), Value);
5272   return DAG.getTruncStore(Chain, dl, Value, BasePtr, MVT::i8, MMO);
5273 }
5274
5275 // FIXME: Remove this once the ANDI glue bug is fixed:
5276 SDValue PPCTargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
5277   assert(Op.getValueType() == MVT::i1 &&
5278          "Custom lowering only for i1 results");
5279
5280   SDLoc DL(Op);
5281   return DAG.getNode(PPCISD::ANDIo_1_GT_BIT, DL, MVT::i1,
5282                      Op.getOperand(0));
5283 }
5284
5285 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
5286 /// possible.
5287 SDValue PPCTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const {
5288   // Not FP? Not a fsel.
5289   if (!Op.getOperand(0).getValueType().isFloatingPoint() ||
5290       !Op.getOperand(2).getValueType().isFloatingPoint())
5291     return Op;
5292
5293   // We might be able to do better than this under some circumstances, but in
5294   // general, fsel-based lowering of select is a finite-math-only optimization.
5295   // For more information, see section F.3 of the 2.06 ISA specification.
5296   if (!DAG.getTarget().Options.NoInfsFPMath ||
5297       !DAG.getTarget().Options.NoNaNsFPMath)
5298     return Op;
5299
5300   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
5301
5302   EVT ResVT = Op.getValueType();
5303   EVT CmpVT = Op.getOperand(0).getValueType();
5304   SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
5305   SDValue TV  = Op.getOperand(2), FV  = Op.getOperand(3);
5306   SDLoc dl(Op);
5307
5308   // If the RHS of the comparison is a 0.0, we don't need to do the
5309   // subtraction at all.
5310   SDValue Sel1;
5311   if (isFloatingPointZero(RHS))
5312     switch (CC) {
5313     default: break;       // SETUO etc aren't handled by fsel.
5314     case ISD::SETNE:
5315       std::swap(TV, FV);
5316     case ISD::SETEQ:
5317       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5318         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5319       Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5320       if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5321         Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5322       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5323                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), Sel1, FV);
5324     case ISD::SETULT:
5325     case ISD::SETLT:
5326       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5327     case ISD::SETOGE:
5328     case ISD::SETGE:
5329       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5330         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5331       return DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5332     case ISD::SETUGT:
5333     case ISD::SETGT:
5334       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5335     case ISD::SETOLE:
5336     case ISD::SETLE:
5337       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5338         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5339       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5340                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), TV, FV);
5341     }
5342
5343   SDValue Cmp;
5344   switch (CC) {
5345   default: break;       // SETUO etc aren't handled by fsel.
5346   case ISD::SETNE:
5347     std::swap(TV, FV);
5348   case ISD::SETEQ:
5349     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5350     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5351       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5352     Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5353     if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5354       Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5355     return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5356                        DAG.getNode(ISD::FNEG, dl, MVT::f64, Cmp), Sel1, FV);
5357   case ISD::SETULT:
5358   case ISD::SETLT:
5359     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5360     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5361       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5362     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5363   case ISD::SETOGE:
5364   case ISD::SETGE:
5365     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5366     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5367       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5368     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5369   case ISD::SETUGT:
5370   case ISD::SETGT:
5371     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5372     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5373       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5374     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5375   case ISD::SETOLE:
5376   case ISD::SETLE:
5377     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5378     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5379       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5380     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5381   }
5382   return Op;
5383 }
5384
5385 // FIXME: Split this code up when LegalizeDAGTypes lands.
5386 SDValue PPCTargetLowering::LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG,
5387                                            SDLoc dl) const {
5388   assert(Op.getOperand(0).getValueType().isFloatingPoint());
5389   SDValue Src = Op.getOperand(0);
5390   if (Src.getValueType() == MVT::f32)
5391     Src = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Src);
5392
5393   SDValue Tmp;
5394   switch (Op.getSimpleValueType().SimpleTy) {
5395   default: llvm_unreachable("Unhandled FP_TO_INT type in custom expander!");
5396   case MVT::i32:
5397     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIWZ :
5398                         (Subtarget.hasFPCVT() ? PPCISD::FCTIWUZ :
5399                                                    PPCISD::FCTIDZ),
5400                       dl, MVT::f64, Src);
5401     break;
5402   case MVT::i64:
5403     assert((Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT()) &&
5404            "i64 FP_TO_UINT is supported only with FPCVT");
5405     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIDZ :
5406                                                         PPCISD::FCTIDUZ,
5407                       dl, MVT::f64, Src);
5408     break;
5409   }
5410
5411   // Convert the FP value to an int value through memory.
5412   bool i32Stack = Op.getValueType() == MVT::i32 && Subtarget.hasSTFIWX() &&
5413     (Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT());
5414   SDValue FIPtr = DAG.CreateStackTemporary(i32Stack ? MVT::i32 : MVT::f64);
5415   int FI = cast<FrameIndexSDNode>(FIPtr)->getIndex();
5416   MachinePointerInfo MPI = MachinePointerInfo::getFixedStack(FI);
5417
5418   // Emit a store to the stack slot.
5419   SDValue Chain;
5420   if (i32Stack) {
5421     MachineFunction &MF = DAG.getMachineFunction();
5422     MachineMemOperand *MMO =
5423       MF.getMachineMemOperand(MPI, MachineMemOperand::MOStore, 4, 4);
5424     SDValue Ops[] = { DAG.getEntryNode(), Tmp, FIPtr };
5425     Chain = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
5426               DAG.getVTList(MVT::Other), Ops, MVT::i32, MMO);
5427   } else
5428     Chain = DAG.getStore(DAG.getEntryNode(), dl, Tmp, FIPtr,
5429                          MPI, false, false, 0);
5430
5431   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
5432   // add in a bias.
5433   if (Op.getValueType() == MVT::i32 && !i32Stack) {
5434     FIPtr = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr,
5435                         DAG.getConstant(4, FIPtr.getValueType()));
5436     MPI = MachinePointerInfo();
5437   }
5438
5439   return DAG.getLoad(Op.getValueType(), dl, Chain, FIPtr, MPI,
5440                      false, false, false, 0);
5441 }
5442
5443 SDValue PPCTargetLowering::LowerINT_TO_FP(SDValue Op,
5444                                            SelectionDAG &DAG) const {
5445   SDLoc dl(Op);
5446   // Don't handle ppc_fp128 here; let it be lowered to a libcall.
5447   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
5448     return SDValue();
5449
5450   if (Op.getOperand(0).getValueType() == MVT::i1)
5451     return DAG.getNode(ISD::SELECT, dl, Op.getValueType(), Op.getOperand(0),
5452                        DAG.getConstantFP(1.0, Op.getValueType()),
5453                        DAG.getConstantFP(0.0, Op.getValueType()));
5454
5455   assert((Op.getOpcode() == ISD::SINT_TO_FP || Subtarget.hasFPCVT()) &&
5456          "UINT_TO_FP is supported only with FPCVT");
5457
5458   // If we have FCFIDS, then use it when converting to single-precision.
5459   // Otherwise, convert to double-precision and then round.
5460   unsigned FCFOp = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5461                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5462                     PPCISD::FCFIDUS : PPCISD::FCFIDS) :
5463                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5464                     PPCISD::FCFIDU : PPCISD::FCFID);
5465   MVT      FCFTy = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5466                    MVT::f32 : MVT::f64;
5467
5468   if (Op.getOperand(0).getValueType() == MVT::i64) {
5469     SDValue SINT = Op.getOperand(0);
5470     // When converting to single-precision, we actually need to convert
5471     // to double-precision first and then round to single-precision.
5472     // To avoid double-rounding effects during that operation, we have
5473     // to prepare the input operand.  Bits that might be truncated when
5474     // converting to double-precision are replaced by a bit that won't
5475     // be lost at this stage, but is below the single-precision rounding
5476     // position.
5477     //
5478     // However, if -enable-unsafe-fp-math is in effect, accept double
5479     // rounding to avoid the extra overhead.
5480     if (Op.getValueType() == MVT::f32 &&
5481         !Subtarget.hasFPCVT() &&
5482         !DAG.getTarget().Options.UnsafeFPMath) {
5483
5484       // Twiddle input to make sure the low 11 bits are zero.  (If this
5485       // is the case, we are guaranteed the value will fit into the 53 bit
5486       // mantissa of an IEEE double-precision value without rounding.)
5487       // If any of those low 11 bits were not zero originally, make sure
5488       // bit 12 (value 2048) is set instead, so that the final rounding
5489       // to single-precision gets the correct result.
5490       SDValue Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5491                                   SINT, DAG.getConstant(2047, MVT::i64));
5492       Round = DAG.getNode(ISD::ADD, dl, MVT::i64,
5493                           Round, DAG.getConstant(2047, MVT::i64));
5494       Round = DAG.getNode(ISD::OR, dl, MVT::i64, Round, SINT);
5495       Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5496                           Round, DAG.getConstant(-2048, MVT::i64));
5497
5498       // However, we cannot use that value unconditionally: if the magnitude
5499       // of the input value is small, the bit-twiddling we did above might
5500       // end up visibly changing the output.  Fortunately, in that case, we
5501       // don't need to twiddle bits since the original input will convert
5502       // exactly to double-precision floating-point already.  Therefore,
5503       // construct a conditional to use the original value if the top 11
5504       // bits are all sign-bit copies, and use the rounded value computed
5505       // above otherwise.
5506       SDValue Cond = DAG.getNode(ISD::SRA, dl, MVT::i64,
5507                                  SINT, DAG.getConstant(53, MVT::i32));
5508       Cond = DAG.getNode(ISD::ADD, dl, MVT::i64,
5509                          Cond, DAG.getConstant(1, MVT::i64));
5510       Cond = DAG.getSetCC(dl, MVT::i32,
5511                           Cond, DAG.getConstant(1, MVT::i64), ISD::SETUGT);
5512
5513       SINT = DAG.getNode(ISD::SELECT, dl, MVT::i64, Cond, Round, SINT);
5514     }
5515
5516     SDValue Bits = DAG.getNode(ISD::BITCAST, dl, MVT::f64, SINT);
5517     SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Bits);
5518
5519     if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5520       FP = DAG.getNode(ISD::FP_ROUND, dl,
5521                        MVT::f32, FP, DAG.getIntPtrConstant(0));
5522     return FP;
5523   }
5524
5525   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
5526          "Unhandled INT_TO_FP type in custom expander!");
5527   // Since we only generate this in 64-bit mode, we can take advantage of
5528   // 64-bit registers.  In particular, sign extend the input value into the
5529   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
5530   // then lfd it and fcfid it.
5531   MachineFunction &MF = DAG.getMachineFunction();
5532   MachineFrameInfo *FrameInfo = MF.getFrameInfo();
5533   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5534
5535   SDValue Ld;
5536   if (Subtarget.hasLFIWAX() || Subtarget.hasFPCVT()) {
5537     int FrameIdx = FrameInfo->CreateStackObject(4, 4, false);
5538     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5539
5540     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0), FIdx,
5541                                  MachinePointerInfo::getFixedStack(FrameIdx),
5542                                  false, false, 0);
5543
5544     assert(cast<StoreSDNode>(Store)->getMemoryVT() == MVT::i32 &&
5545            "Expected an i32 store");
5546     MachineMemOperand *MMO =
5547       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(FrameIdx),
5548                               MachineMemOperand::MOLoad, 4, 4);
5549     SDValue Ops[] = { Store, FIdx };
5550     Ld = DAG.getMemIntrinsicNode(Op.getOpcode() == ISD::UINT_TO_FP ?
5551                                    PPCISD::LFIWZX : PPCISD::LFIWAX,
5552                                  dl, DAG.getVTList(MVT::f64, MVT::Other),
5553                                  Ops, MVT::i32, MMO);
5554   } else {
5555     assert(Subtarget.isPPC64() &&
5556            "i32->FP without LFIWAX supported only on PPC64");
5557
5558     int FrameIdx = FrameInfo->CreateStackObject(8, 8, false);
5559     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5560
5561     SDValue Ext64 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i64,
5562                                 Op.getOperand(0));
5563
5564     // STD the extended value into the stack slot.
5565     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Ext64, FIdx,
5566                                  MachinePointerInfo::getFixedStack(FrameIdx),
5567                                  false, false, 0);
5568
5569     // Load the value as a double.
5570     Ld = DAG.getLoad(MVT::f64, dl, Store, FIdx,
5571                      MachinePointerInfo::getFixedStack(FrameIdx),
5572                      false, false, false, 0);
5573   }
5574
5575   // FCFID it and return it.
5576   SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Ld);
5577   if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5578     FP = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, FP, DAG.getIntPtrConstant(0));
5579   return FP;
5580 }
5581
5582 SDValue PPCTargetLowering::LowerFLT_ROUNDS_(SDValue Op,
5583                                             SelectionDAG &DAG) const {
5584   SDLoc dl(Op);
5585   /*
5586    The rounding mode is in bits 30:31 of FPSR, and has the following
5587    settings:
5588      00 Round to nearest
5589      01 Round to 0
5590      10 Round to +inf
5591      11 Round to -inf
5592
5593   FLT_ROUNDS, on the other hand, expects the following:
5594     -1 Undefined
5595      0 Round to 0
5596      1 Round to nearest
5597      2 Round to +inf
5598      3 Round to -inf
5599
5600   To perform the conversion, we do:
5601     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
5602   */
5603
5604   MachineFunction &MF = DAG.getMachineFunction();
5605   EVT VT = Op.getValueType();
5606   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5607
5608   // Save FP Control Word to register
5609   EVT NodeTys[] = {
5610     MVT::f64,    // return register
5611     MVT::Glue    // unused in this context
5612   };
5613   SDValue Chain = DAG.getNode(PPCISD::MFFS, dl, NodeTys, None);
5614
5615   // Save FP register to stack slot
5616   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
5617   SDValue StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
5618   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Chain,
5619                                StackSlot, MachinePointerInfo(), false, false,0);
5620
5621   // Load FP Control Word from low 32 bits of stack slot.
5622   SDValue Four = DAG.getConstant(4, PtrVT);
5623   SDValue Addr = DAG.getNode(ISD::ADD, dl, PtrVT, StackSlot, Four);
5624   SDValue CWD = DAG.getLoad(MVT::i32, dl, Store, Addr, MachinePointerInfo(),
5625                             false, false, false, 0);
5626
5627   // Transform as necessary
5628   SDValue CWD1 =
5629     DAG.getNode(ISD::AND, dl, MVT::i32,
5630                 CWD, DAG.getConstant(3, MVT::i32));
5631   SDValue CWD2 =
5632     DAG.getNode(ISD::SRL, dl, MVT::i32,
5633                 DAG.getNode(ISD::AND, dl, MVT::i32,
5634                             DAG.getNode(ISD::XOR, dl, MVT::i32,
5635                                         CWD, DAG.getConstant(3, MVT::i32)),
5636                             DAG.getConstant(3, MVT::i32)),
5637                 DAG.getConstant(1, MVT::i32));
5638
5639   SDValue RetVal =
5640     DAG.getNode(ISD::XOR, dl, MVT::i32, CWD1, CWD2);
5641
5642   return DAG.getNode((VT.getSizeInBits() < 16 ?
5643                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
5644 }
5645
5646 SDValue PPCTargetLowering::LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5647   EVT VT = Op.getValueType();
5648   unsigned BitWidth = VT.getSizeInBits();
5649   SDLoc dl(Op);
5650   assert(Op.getNumOperands() == 3 &&
5651          VT == Op.getOperand(1).getValueType() &&
5652          "Unexpected SHL!");
5653
5654   // Expand into a bunch of logical ops.  Note that these ops
5655   // depend on the PPC behavior for oversized shift amounts.
5656   SDValue Lo = Op.getOperand(0);
5657   SDValue Hi = Op.getOperand(1);
5658   SDValue Amt = Op.getOperand(2);
5659   EVT AmtVT = Amt.getValueType();
5660
5661   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5662                              DAG.getConstant(BitWidth, AmtVT), Amt);
5663   SDValue Tmp2 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Amt);
5664   SDValue Tmp3 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Tmp1);
5665   SDValue Tmp4 = DAG.getNode(ISD::OR , dl, VT, Tmp2, Tmp3);
5666   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5667                              DAG.getConstant(-BitWidth, AmtVT));
5668   SDValue Tmp6 = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Tmp5);
5669   SDValue OutHi = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5670   SDValue OutLo = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Amt);
5671   SDValue OutOps[] = { OutLo, OutHi };
5672   return DAG.getMergeValues(OutOps, dl);
5673 }
5674
5675 SDValue PPCTargetLowering::LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5676   EVT VT = Op.getValueType();
5677   SDLoc dl(Op);
5678   unsigned BitWidth = VT.getSizeInBits();
5679   assert(Op.getNumOperands() == 3 &&
5680          VT == Op.getOperand(1).getValueType() &&
5681          "Unexpected SRL!");
5682
5683   // Expand into a bunch of logical ops.  Note that these ops
5684   // depend on the PPC behavior for oversized shift amounts.
5685   SDValue Lo = Op.getOperand(0);
5686   SDValue Hi = Op.getOperand(1);
5687   SDValue Amt = Op.getOperand(2);
5688   EVT AmtVT = Amt.getValueType();
5689
5690   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5691                              DAG.getConstant(BitWidth, AmtVT), Amt);
5692   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5693   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5694   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5695   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5696                              DAG.getConstant(-BitWidth, AmtVT));
5697   SDValue Tmp6 = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Tmp5);
5698   SDValue OutLo = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5699   SDValue OutHi = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Amt);
5700   SDValue OutOps[] = { OutLo, OutHi };
5701   return DAG.getMergeValues(OutOps, dl);
5702 }
5703
5704 SDValue PPCTargetLowering::LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) const {
5705   SDLoc dl(Op);
5706   EVT VT = Op.getValueType();
5707   unsigned BitWidth = VT.getSizeInBits();
5708   assert(Op.getNumOperands() == 3 &&
5709          VT == Op.getOperand(1).getValueType() &&
5710          "Unexpected SRA!");
5711
5712   // Expand into a bunch of logical ops, followed by a select_cc.
5713   SDValue Lo = Op.getOperand(0);
5714   SDValue Hi = Op.getOperand(1);
5715   SDValue Amt = Op.getOperand(2);
5716   EVT AmtVT = Amt.getValueType();
5717
5718   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5719                              DAG.getConstant(BitWidth, AmtVT), Amt);
5720   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5721   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5722   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5723   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5724                              DAG.getConstant(-BitWidth, AmtVT));
5725   SDValue Tmp6 = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Tmp5);
5726   SDValue OutHi = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Amt);
5727   SDValue OutLo = DAG.getSelectCC(dl, Tmp5, DAG.getConstant(0, AmtVT),
5728                                   Tmp4, Tmp6, ISD::SETLE);
5729   SDValue OutOps[] = { OutLo, OutHi };
5730   return DAG.getMergeValues(OutOps, dl);
5731 }
5732
5733 //===----------------------------------------------------------------------===//
5734 // Vector related lowering.
5735 //
5736
5737 /// BuildSplatI - Build a canonical splati of Val with an element size of
5738 /// SplatSize.  Cast the result to VT.
5739 static SDValue BuildSplatI(int Val, unsigned SplatSize, EVT VT,
5740                              SelectionDAG &DAG, SDLoc dl) {
5741   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
5742
5743   static const EVT VTys[] = { // canonical VT to use for each size.
5744     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
5745   };
5746
5747   EVT ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
5748
5749   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
5750   if (Val == -1)
5751     SplatSize = 1;
5752
5753   EVT CanonicalVT = VTys[SplatSize-1];
5754
5755   // Build a canonical splat for this value.
5756   SDValue Elt = DAG.getConstant(Val, MVT::i32);
5757   SmallVector<SDValue, 8> Ops;
5758   Ops.assign(CanonicalVT.getVectorNumElements(), Elt);
5759   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, dl, CanonicalVT, Ops);
5760   return DAG.getNode(ISD::BITCAST, dl, ReqVT, Res);
5761 }
5762
5763 /// BuildIntrinsicOp - Return a unary operator intrinsic node with the
5764 /// specified intrinsic ID.
5765 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op,
5766                                 SelectionDAG &DAG, SDLoc dl,
5767                                 EVT DestVT = MVT::Other) {
5768   if (DestVT == MVT::Other) DestVT = Op.getValueType();
5769   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5770                      DAG.getConstant(IID, MVT::i32), Op);
5771 }
5772
5773 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
5774 /// specified intrinsic ID.
5775 static SDValue BuildIntrinsicOp(unsigned IID, SDValue LHS, SDValue RHS,
5776                                 SelectionDAG &DAG, SDLoc dl,
5777                                 EVT DestVT = MVT::Other) {
5778   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
5779   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5780                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
5781 }
5782
5783 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
5784 /// specified intrinsic ID.
5785 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op0, SDValue Op1,
5786                                 SDValue Op2, SelectionDAG &DAG,
5787                                 SDLoc dl, EVT DestVT = MVT::Other) {
5788   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
5789   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5790                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
5791 }
5792
5793
5794 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
5795 /// amount.  The result has the specified value type.
5796 static SDValue BuildVSLDOI(SDValue LHS, SDValue RHS, unsigned Amt,
5797                              EVT VT, SelectionDAG &DAG, SDLoc dl) {
5798   // Force LHS/RHS to be the right type.
5799   LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, LHS);
5800   RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, RHS);
5801
5802   int Ops[16];
5803   for (unsigned i = 0; i != 16; ++i)
5804     Ops[i] = i + Amt;
5805   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, LHS, RHS, Ops);
5806   return DAG.getNode(ISD::BITCAST, dl, VT, T);
5807 }
5808
5809 // If this is a case we can't handle, return null and let the default
5810 // expansion code take care of it.  If we CAN select this case, and if it
5811 // selects to a single instruction, return Op.  Otherwise, if we can codegen
5812 // this case more efficiently than a constant pool load, lower it to the
5813 // sequence of ops that should be used.
5814 SDValue PPCTargetLowering::LowerBUILD_VECTOR(SDValue Op,
5815                                              SelectionDAG &DAG) const {
5816   SDLoc dl(Op);
5817   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
5818   assert(BVN && "Expected a BuildVectorSDNode in LowerBUILD_VECTOR");
5819
5820   // Check if this is a splat of a constant value.
5821   APInt APSplatBits, APSplatUndef;
5822   unsigned SplatBitSize;
5823   bool HasAnyUndefs;
5824   if (! BVN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
5825                              HasAnyUndefs, 0, true) || SplatBitSize > 32)
5826     return SDValue();
5827
5828   unsigned SplatBits = APSplatBits.getZExtValue();
5829   unsigned SplatUndef = APSplatUndef.getZExtValue();
5830   unsigned SplatSize = SplatBitSize / 8;
5831
5832   // First, handle single instruction cases.
5833
5834   // All zeros?
5835   if (SplatBits == 0) {
5836     // Canonicalize all zero vectors to be v4i32.
5837     if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
5838       SDValue Z = DAG.getConstant(0, MVT::i32);
5839       Z = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Z, Z, Z, Z);
5840       Op = DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Z);
5841     }
5842     return Op;
5843   }
5844
5845   // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
5846   int32_t SextVal= (int32_t(SplatBits << (32-SplatBitSize)) >>
5847                     (32-SplatBitSize));
5848   if (SextVal >= -16 && SextVal <= 15)
5849     return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG, dl);
5850
5851
5852   // Two instruction sequences.
5853
5854   // If this value is in the range [-32,30] and is even, use:
5855   //     VSPLTI[bhw](val/2) + VSPLTI[bhw](val/2)
5856   // If this value is in the range [17,31] and is odd, use:
5857   //     VSPLTI[bhw](val-16) - VSPLTI[bhw](-16)
5858   // If this value is in the range [-31,-17] and is odd, use:
5859   //     VSPLTI[bhw](val+16) + VSPLTI[bhw](-16)
5860   // Note the last two are three-instruction sequences.
5861   if (SextVal >= -32 && SextVal <= 31) {
5862     // To avoid having these optimizations undone by constant folding,
5863     // we convert to a pseudo that will be expanded later into one of
5864     // the above forms.
5865     SDValue Elt = DAG.getConstant(SextVal, MVT::i32);
5866     EVT VT = (SplatSize == 1 ? MVT::v16i8 :
5867               (SplatSize == 2 ? MVT::v8i16 : MVT::v4i32));
5868     SDValue EltSize = DAG.getConstant(SplatSize, MVT::i32);
5869     SDValue RetVal = DAG.getNode(PPCISD::VADD_SPLAT, dl, VT, Elt, EltSize);
5870     if (VT == Op.getValueType())
5871       return RetVal;
5872     else
5873       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), RetVal);
5874   }
5875
5876   // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is
5877   // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
5878   // for fneg/fabs.
5879   if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
5880     // Make -1 and vspltisw -1:
5881     SDValue OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG, dl);
5882
5883     // Make the VSLW intrinsic, computing 0x8000_0000.
5884     SDValue Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV,
5885                                    OnesV, DAG, dl);
5886
5887     // xor by OnesV to invert it.
5888     Res = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Res, OnesV);
5889     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5890   }
5891
5892   // The remaining cases assume either big endian element order or
5893   // a splat-size that equates to the element size of the vector
5894   // to be built.  An example that doesn't work for little endian is
5895   // {0, -1, 0, -1, 0, -1, 0, -1} which has a splat size of 32 bits
5896   // and a vector element size of 16 bits.  The code below will
5897   // produce the vector in big endian element order, which for little
5898   // endian is {-1, 0, -1, 0, -1, 0, -1, 0}.
5899
5900   // For now, just avoid these optimizations in that case.
5901   // FIXME: Develop correct optimizations for LE with mismatched
5902   // splat and element sizes.
5903
5904   if (Subtarget.isLittleEndian() &&
5905       SplatSize != Op.getValueType().getVectorElementType().getSizeInBits())
5906     return SDValue();
5907
5908   // Check to see if this is a wide variety of vsplti*, binop self cases.
5909   static const signed char SplatCsts[] = {
5910     -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
5911     -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
5912   };
5913
5914   for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
5915     // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
5916     // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
5917     int i = SplatCsts[idx];
5918
5919     // Figure out what shift amount will be used by altivec if shifted by i in
5920     // this splat size.
5921     unsigned TypeShiftAmt = i & (SplatBitSize-1);
5922
5923     // vsplti + shl self.
5924     if (SextVal == (int)((unsigned)i << TypeShiftAmt)) {
5925       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5926       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5927         Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
5928         Intrinsic::ppc_altivec_vslw
5929       };
5930       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5931       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5932     }
5933
5934     // vsplti + srl self.
5935     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5936       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5937       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5938         Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
5939         Intrinsic::ppc_altivec_vsrw
5940       };
5941       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5942       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5943     }
5944
5945     // vsplti + sra self.
5946     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5947       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5948       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5949         Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
5950         Intrinsic::ppc_altivec_vsraw
5951       };
5952       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5953       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5954     }
5955
5956     // vsplti + rol self.
5957     if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
5958                          ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
5959       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5960       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5961         Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
5962         Intrinsic::ppc_altivec_vrlw
5963       };
5964       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5965       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5966     }
5967
5968     // t = vsplti c, result = vsldoi t, t, 1
5969     if (SextVal == (int)(((unsigned)i << 8) | (i < 0 ? 0xFF : 0))) {
5970       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5971       return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG, dl);
5972     }
5973     // t = vsplti c, result = vsldoi t, t, 2
5974     if (SextVal == (int)(((unsigned)i << 16) | (i < 0 ? 0xFFFF : 0))) {
5975       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5976       return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG, dl);
5977     }
5978     // t = vsplti c, result = vsldoi t, t, 3
5979     if (SextVal == (int)(((unsigned)i << 24) | (i < 0 ? 0xFFFFFF : 0))) {
5980       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5981       return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG, dl);
5982     }
5983   }
5984
5985   return SDValue();
5986 }
5987
5988 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
5989 /// the specified operations to build the shuffle.
5990 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
5991                                       SDValue RHS, SelectionDAG &DAG,
5992                                       SDLoc dl) {
5993   unsigned OpNum = (PFEntry >> 26) & 0x0F;
5994   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
5995   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
5996
5997   enum {
5998     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
5999     OP_VMRGHW,
6000     OP_VMRGLW,
6001     OP_VSPLTISW0,
6002     OP_VSPLTISW1,
6003     OP_VSPLTISW2,
6004     OP_VSPLTISW3,
6005     OP_VSLDOI4,
6006     OP_VSLDOI8,
6007     OP_VSLDOI12
6008   };
6009
6010   if (OpNum == OP_COPY) {
6011     if (LHSID == (1*9+2)*9+3) return LHS;
6012     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
6013     return RHS;
6014   }
6015
6016   SDValue OpLHS, OpRHS;
6017   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
6018   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
6019
6020   int ShufIdxs[16];
6021   switch (OpNum) {
6022   default: llvm_unreachable("Unknown i32 permute!");
6023   case OP_VMRGHW:
6024     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
6025     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
6026     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
6027     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
6028     break;
6029   case OP_VMRGLW:
6030     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
6031     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
6032     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
6033     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
6034     break;
6035   case OP_VSPLTISW0:
6036     for (unsigned i = 0; i != 16; ++i)
6037       ShufIdxs[i] = (i&3)+0;
6038     break;
6039   case OP_VSPLTISW1:
6040     for (unsigned i = 0; i != 16; ++i)
6041       ShufIdxs[i] = (i&3)+4;
6042     break;
6043   case OP_VSPLTISW2:
6044     for (unsigned i = 0; i != 16; ++i)
6045       ShufIdxs[i] = (i&3)+8;
6046     break;
6047   case OP_VSPLTISW3:
6048     for (unsigned i = 0; i != 16; ++i)
6049       ShufIdxs[i] = (i&3)+12;
6050     break;
6051   case OP_VSLDOI4:
6052     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG, dl);
6053   case OP_VSLDOI8:
6054     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG, dl);
6055   case OP_VSLDOI12:
6056     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG, dl);
6057   }
6058   EVT VT = OpLHS.getValueType();
6059   OpLHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLHS);
6060   OpRHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpRHS);
6061   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, OpLHS, OpRHS, ShufIdxs);
6062   return DAG.getNode(ISD::BITCAST, dl, VT, T);
6063 }
6064
6065 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
6066 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
6067 /// return the code it can be lowered into.  Worst case, it can always be
6068 /// lowered into a vperm.
6069 SDValue PPCTargetLowering::LowerVECTOR_SHUFFLE(SDValue Op,
6070                                                SelectionDAG &DAG) const {
6071   SDLoc dl(Op);
6072   SDValue V1 = Op.getOperand(0);
6073   SDValue V2 = Op.getOperand(1);
6074   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6075   EVT VT = Op.getValueType();
6076   bool isLittleEndian = Subtarget.isLittleEndian();
6077
6078   // Cases that are handled by instructions that take permute immediates
6079   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
6080   // selected by the instruction selector.
6081   if (V2.getOpcode() == ISD::UNDEF) {
6082     if (PPC::isSplatShuffleMask(SVOp, 1) ||
6083         PPC::isSplatShuffleMask(SVOp, 2) ||
6084         PPC::isSplatShuffleMask(SVOp, 4) ||
6085         PPC::isVPKUWUMShuffleMask(SVOp, 1, DAG) ||
6086         PPC::isVPKUHUMShuffleMask(SVOp, 1, DAG) ||
6087         PPC::isVSLDOIShuffleMask(SVOp, 1, DAG) != -1 ||
6088         PPC::isVMRGLShuffleMask(SVOp, 1, 1, DAG) ||
6089         PPC::isVMRGLShuffleMask(SVOp, 2, 1, DAG) ||
6090         PPC::isVMRGLShuffleMask(SVOp, 4, 1, DAG) ||
6091         PPC::isVMRGHShuffleMask(SVOp, 1, 1, DAG) ||
6092         PPC::isVMRGHShuffleMask(SVOp, 2, 1, DAG) ||
6093         PPC::isVMRGHShuffleMask(SVOp, 4, 1, DAG)) {
6094       return Op;
6095     }
6096   }
6097
6098   // Altivec has a variety of "shuffle immediates" that take two vector inputs
6099   // and produce a fixed permutation.  If any of these match, do not lower to
6100   // VPERM.
6101   unsigned int ShuffleKind = isLittleEndian ? 2 : 0;
6102   if (PPC::isVPKUWUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6103       PPC::isVPKUHUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6104       PPC::isVSLDOIShuffleMask(SVOp, ShuffleKind, DAG) != -1 ||
6105       PPC::isVMRGLShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6106       PPC::isVMRGLShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6107       PPC::isVMRGLShuffleMask(SVOp, 4, ShuffleKind, DAG) ||
6108       PPC::isVMRGHShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6109       PPC::isVMRGHShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6110       PPC::isVMRGHShuffleMask(SVOp, 4, ShuffleKind, DAG))
6111     return Op;
6112
6113   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
6114   // perfect shuffle table to emit an optimal matching sequence.
6115   ArrayRef<int> PermMask = SVOp->getMask();
6116
6117   unsigned PFIndexes[4];
6118   bool isFourElementShuffle = true;
6119   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
6120     unsigned EltNo = 8;   // Start out undef.
6121     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
6122       if (PermMask[i*4+j] < 0)
6123         continue;   // Undef, ignore it.
6124
6125       unsigned ByteSource = PermMask[i*4+j];
6126       if ((ByteSource & 3) != j) {
6127         isFourElementShuffle = false;
6128         break;
6129       }
6130
6131       if (EltNo == 8) {
6132         EltNo = ByteSource/4;
6133       } else if (EltNo != ByteSource/4) {
6134         isFourElementShuffle = false;
6135         break;
6136       }
6137     }
6138     PFIndexes[i] = EltNo;
6139   }
6140
6141   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the
6142   // perfect shuffle vector to determine if it is cost effective to do this as
6143   // discrete instructions, or whether we should use a vperm.
6144   // For now, we skip this for little endian until such time as we have a
6145   // little-endian perfect shuffle table.
6146   if (isFourElementShuffle && !isLittleEndian) {
6147     // Compute the index in the perfect shuffle table.
6148     unsigned PFTableIndex =
6149       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
6150
6151     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
6152     unsigned Cost  = (PFEntry >> 30);
6153
6154     // Determining when to avoid vperm is tricky.  Many things affect the cost
6155     // of vperm, particularly how many times the perm mask needs to be computed.
6156     // For example, if the perm mask can be hoisted out of a loop or is already
6157     // used (perhaps because there are multiple permutes with the same shuffle
6158     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
6159     // the loop requires an extra register.
6160     //
6161     // As a compromise, we only emit discrete instructions if the shuffle can be
6162     // generated in 3 or fewer operations.  When we have loop information
6163     // available, if this block is within a loop, we should avoid using vperm
6164     // for 3-operation perms and use a constant pool load instead.
6165     if (Cost < 3)
6166       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
6167   }
6168
6169   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
6170   // vector that will get spilled to the constant pool.
6171   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
6172
6173   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
6174   // that it is in input element units, not in bytes.  Convert now.
6175
6176   // For little endian, the order of the input vectors is reversed, and
6177   // the permutation mask is complemented with respect to 31.  This is
6178   // necessary to produce proper semantics with the big-endian-biased vperm
6179   // instruction.
6180   EVT EltVT = V1.getValueType().getVectorElementType();
6181   unsigned BytesPerElement = EltVT.getSizeInBits()/8;
6182
6183   SmallVector<SDValue, 16> ResultMask;
6184   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
6185     unsigned SrcElt = PermMask[i] < 0 ? 0 : PermMask[i];
6186
6187     for (unsigned j = 0; j != BytesPerElement; ++j)
6188       if (isLittleEndian)
6189         ResultMask.push_back(DAG.getConstant(31 - (SrcElt*BytesPerElement+j),
6190                                              MVT::i32));
6191       else
6192         ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
6193                                              MVT::i32));
6194   }
6195
6196   SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i8,
6197                                   ResultMask);
6198   if (isLittleEndian)
6199     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6200                        V2, V1, VPermMask);
6201   else
6202     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6203                        V1, V2, VPermMask);
6204 }
6205
6206 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
6207 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
6208 /// information about the intrinsic.
6209 static bool getAltivecCompareInfo(SDValue Intrin, int &CompareOpc,
6210                                   bool &isDot) {
6211   unsigned IntrinsicID =
6212     cast<ConstantSDNode>(Intrin.getOperand(0))->getZExtValue();
6213   CompareOpc = -1;
6214   isDot = false;
6215   switch (IntrinsicID) {
6216   default: return false;
6217     // Comparison predicates.
6218   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
6219   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
6220   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
6221   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
6222   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
6223   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
6224   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
6225   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
6226   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
6227   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
6228   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
6229   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
6230   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
6231
6232     // Normal Comparisons.
6233   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
6234   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
6235   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
6236   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
6237   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
6238   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
6239   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
6240   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
6241   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
6242   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
6243   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
6244   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
6245   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
6246   }
6247   return true;
6248 }
6249
6250 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
6251 /// lower, do it, otherwise return null.
6252 SDValue PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op,
6253                                                    SelectionDAG &DAG) const {
6254   // If this is a lowered altivec predicate compare, CompareOpc is set to the
6255   // opcode number of the comparison.
6256   SDLoc dl(Op);
6257   int CompareOpc;
6258   bool isDot;
6259   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
6260     return SDValue();    // Don't custom lower most intrinsics.
6261
6262   // If this is a non-dot comparison, make the VCMP node and we are done.
6263   if (!isDot) {
6264     SDValue Tmp = DAG.getNode(PPCISD::VCMP, dl, Op.getOperand(2).getValueType(),
6265                               Op.getOperand(1), Op.getOperand(2),
6266                               DAG.getConstant(CompareOpc, MVT::i32));
6267     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Tmp);
6268   }
6269
6270   // Create the PPCISD altivec 'dot' comparison node.
6271   SDValue Ops[] = {
6272     Op.getOperand(2),  // LHS
6273     Op.getOperand(3),  // RHS
6274     DAG.getConstant(CompareOpc, MVT::i32)
6275   };
6276   EVT VTs[] = { Op.getOperand(2).getValueType(), MVT::Glue };
6277   SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
6278
6279   // Now that we have the comparison, emit a copy from the CR to a GPR.
6280   // This is flagged to the above dot comparison.
6281   SDValue Flags = DAG.getNode(PPCISD::MFOCRF, dl, MVT::i32,
6282                                 DAG.getRegister(PPC::CR6, MVT::i32),
6283                                 CompNode.getValue(1));
6284
6285   // Unpack the result based on how the target uses it.
6286   unsigned BitNo;   // Bit # of CR6.
6287   bool InvertBit;   // Invert result?
6288   switch (cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue()) {
6289   default:  // Can't happen, don't crash on invalid number though.
6290   case 0:   // Return the value of the EQ bit of CR6.
6291     BitNo = 0; InvertBit = false;
6292     break;
6293   case 1:   // Return the inverted value of the EQ bit of CR6.
6294     BitNo = 0; InvertBit = true;
6295     break;
6296   case 2:   // Return the value of the LT bit of CR6.
6297     BitNo = 2; InvertBit = false;
6298     break;
6299   case 3:   // Return the inverted value of the LT bit of CR6.
6300     BitNo = 2; InvertBit = true;
6301     break;
6302   }
6303
6304   // Shift the bit into the low position.
6305   Flags = DAG.getNode(ISD::SRL, dl, MVT::i32, Flags,
6306                       DAG.getConstant(8-(3-BitNo), MVT::i32));
6307   // Isolate the bit.
6308   Flags = DAG.getNode(ISD::AND, dl, MVT::i32, Flags,
6309                       DAG.getConstant(1, MVT::i32));
6310
6311   // If we are supposed to, toggle the bit.
6312   if (InvertBit)
6313     Flags = DAG.getNode(ISD::XOR, dl, MVT::i32, Flags,
6314                         DAG.getConstant(1, MVT::i32));
6315   return Flags;
6316 }
6317
6318 SDValue PPCTargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
6319                                                   SelectionDAG &DAG) const {
6320   SDLoc dl(Op);
6321   // For v2i64 (VSX), we can pattern patch the v2i32 case (using fp <-> int
6322   // instructions), but for smaller types, we need to first extend up to v2i32
6323   // before doing going farther.
6324   if (Op.getValueType() == MVT::v2i64) {
6325     EVT ExtVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
6326     if (ExtVT != MVT::v2i32) {
6327       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0));
6328       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32, Op,
6329                        DAG.getValueType(EVT::getVectorVT(*DAG.getContext(),
6330                                         ExtVT.getVectorElementType(), 4)));
6331       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Op);
6332       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v2i64, Op,
6333                        DAG.getValueType(MVT::v2i32));
6334     }
6335
6336     return Op;
6337   }
6338
6339   return SDValue();
6340 }
6341
6342 SDValue PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op,
6343                                                    SelectionDAG &DAG) const {
6344   SDLoc dl(Op);
6345   // Create a stack slot that is 16-byte aligned.
6346   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
6347   int FrameIdx = FrameInfo->CreateStackObject(16, 16, false);
6348   EVT PtrVT = getPointerTy();
6349   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
6350
6351   // Store the input value into Value#0 of the stack slot.
6352   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl,
6353                                Op.getOperand(0), FIdx, MachinePointerInfo(),
6354                                false, false, 0);
6355   // Load it out.
6356   return DAG.getLoad(Op.getValueType(), dl, Store, FIdx, MachinePointerInfo(),
6357                      false, false, false, 0);
6358 }
6359
6360 SDValue PPCTargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
6361   SDLoc dl(Op);
6362   if (Op.getValueType() == MVT::v4i32) {
6363     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6364
6365     SDValue Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG, dl);
6366     SDValue Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG, dl);//+16 as shift amt.
6367
6368     SDValue RHSSwap =   // = vrlw RHS, 16
6369       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG, dl);
6370
6371     // Shrinkify inputs to v8i16.
6372     LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, LHS);
6373     RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHS);
6374     RHSSwap = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHSSwap);
6375
6376     // Low parts multiplied together, generating 32-bit results (we ignore the
6377     // top parts).
6378     SDValue LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
6379                                         LHS, RHS, DAG, dl, MVT::v4i32);
6380
6381     SDValue HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
6382                                       LHS, RHSSwap, Zero, DAG, dl, MVT::v4i32);
6383     // Shift the high parts up 16 bits.
6384     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd,
6385                               Neg16, DAG, dl);
6386     return DAG.getNode(ISD::ADD, dl, MVT::v4i32, LoProd, HiProd);
6387   } else if (Op.getValueType() == MVT::v8i16) {
6388     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6389
6390     SDValue Zero = BuildSplatI(0, 1, MVT::v8i16, DAG, dl);
6391
6392     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
6393                             LHS, RHS, Zero, DAG, dl);
6394   } else if (Op.getValueType() == MVT::v16i8) {
6395     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6396     bool isLittleEndian = Subtarget.isLittleEndian();
6397
6398     // Multiply the even 8-bit parts, producing 16-bit sums.
6399     SDValue EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
6400                                            LHS, RHS, DAG, dl, MVT::v8i16);
6401     EvenParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, EvenParts);
6402
6403     // Multiply the odd 8-bit parts, producing 16-bit sums.
6404     SDValue OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
6405                                           LHS, RHS, DAG, dl, MVT::v8i16);
6406     OddParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OddParts);
6407
6408     // Merge the results together.  Because vmuleub and vmuloub are
6409     // instructions with a big-endian bias, we must reverse the
6410     // element numbering and reverse the meaning of "odd" and "even"
6411     // when generating little endian code.
6412     int Ops[16];
6413     for (unsigned i = 0; i != 8; ++i) {
6414       if (isLittleEndian) {
6415         Ops[i*2  ] = 2*i;
6416         Ops[i*2+1] = 2*i+16;
6417       } else {
6418         Ops[i*2  ] = 2*i+1;
6419         Ops[i*2+1] = 2*i+1+16;
6420       }
6421     }
6422     if (isLittleEndian)
6423       return DAG.getVectorShuffle(MVT::v16i8, dl, OddParts, EvenParts, Ops);
6424     else
6425       return DAG.getVectorShuffle(MVT::v16i8, dl, EvenParts, OddParts, Ops);
6426   } else {
6427     llvm_unreachable("Unknown mul to lower!");
6428   }
6429 }
6430
6431 /// LowerOperation - Provide custom lowering hooks for some operations.
6432 ///
6433 SDValue PPCTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6434   switch (Op.getOpcode()) {
6435   default: llvm_unreachable("Wasn't expecting to be able to lower this!");
6436   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6437   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
6438   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6439   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6440   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6441   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6442   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
6443   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
6444   case ISD::VASTART:
6445     return LowerVASTART(Op, DAG, Subtarget);
6446
6447   case ISD::VAARG:
6448     return LowerVAARG(Op, DAG, Subtarget);
6449
6450   case ISD::VACOPY:
6451     return LowerVACOPY(Op, DAG, Subtarget);
6452
6453   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, Subtarget);
6454   case ISD::DYNAMIC_STACKALLOC:
6455     return LowerDYNAMIC_STACKALLOC(Op, DAG, Subtarget);
6456
6457   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
6458   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
6459
6460   case ISD::LOAD:               return LowerLOAD(Op, DAG);
6461   case ISD::STORE:              return LowerSTORE(Op, DAG);
6462   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
6463   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
6464   case ISD::FP_TO_UINT:
6465   case ISD::FP_TO_SINT:         return LowerFP_TO_INT(Op, DAG,
6466                                                        SDLoc(Op));
6467   case ISD::UINT_TO_FP:
6468   case ISD::SINT_TO_FP:         return LowerINT_TO_FP(Op, DAG);
6469   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6470
6471   // Lower 64-bit shifts.
6472   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
6473   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
6474   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
6475
6476   // Vector-related lowering.
6477   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6478   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6479   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6480   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6481   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op, DAG);
6482   case ISD::MUL:                return LowerMUL(Op, DAG);
6483
6484   // For counter-based loop handling.
6485   case ISD::INTRINSIC_W_CHAIN:  return SDValue();
6486
6487   // Frame & Return address.
6488   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6489   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6490   }
6491 }
6492
6493 void PPCTargetLowering::ReplaceNodeResults(SDNode *N,
6494                                            SmallVectorImpl<SDValue>&Results,
6495                                            SelectionDAG &DAG) const {
6496   const TargetMachine &TM = getTargetMachine();
6497   SDLoc dl(N);
6498   switch (N->getOpcode()) {
6499   default:
6500     llvm_unreachable("Do not know how to custom type legalize this operation!");
6501   case ISD::READCYCLECOUNTER: {
6502     SDVTList VTs = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
6503     SDValue RTB = DAG.getNode(PPCISD::READ_TIME_BASE, dl, VTs, N->getOperand(0));
6504
6505     Results.push_back(RTB);
6506     Results.push_back(RTB.getValue(1));
6507     Results.push_back(RTB.getValue(2));
6508     break;
6509   }
6510   case ISD::INTRINSIC_W_CHAIN: {
6511     if (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue() !=
6512         Intrinsic::ppc_is_decremented_ctr_nonzero)
6513       break;
6514
6515     assert(N->getValueType(0) == MVT::i1 &&
6516            "Unexpected result type for CTR decrement intrinsic");
6517     EVT SVT = getSetCCResultType(*DAG.getContext(), N->getValueType(0));
6518     SDVTList VTs = DAG.getVTList(SVT, MVT::Other);
6519     SDValue NewInt = DAG.getNode(N->getOpcode(), dl, VTs, N->getOperand(0),
6520                                  N->getOperand(1)); 
6521
6522     Results.push_back(NewInt);
6523     Results.push_back(NewInt.getValue(1));
6524     break;
6525   }
6526   case ISD::VAARG: {
6527     if (!TM.getSubtarget<PPCSubtarget>().isSVR4ABI()
6528         || TM.getSubtarget<PPCSubtarget>().isPPC64())
6529       return;
6530
6531     EVT VT = N->getValueType(0);
6532
6533     if (VT == MVT::i64) {
6534       SDValue NewNode = LowerVAARG(SDValue(N, 1), DAG, Subtarget);
6535
6536       Results.push_back(NewNode);
6537       Results.push_back(NewNode.getValue(1));
6538     }
6539     return;
6540   }
6541   case ISD::FP_ROUND_INREG: {
6542     assert(N->getValueType(0) == MVT::ppcf128);
6543     assert(N->getOperand(0).getValueType() == MVT::ppcf128);
6544     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6545                              MVT::f64, N->getOperand(0),
6546                              DAG.getIntPtrConstant(0));
6547     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6548                              MVT::f64, N->getOperand(0),
6549                              DAG.getIntPtrConstant(1));
6550
6551     // Add the two halves of the long double in round-to-zero mode.
6552     SDValue FPreg = DAG.getNode(PPCISD::FADDRTZ, dl, MVT::f64, Lo, Hi);
6553
6554     // We know the low half is about to be thrown away, so just use something
6555     // convenient.
6556     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::ppcf128,
6557                                 FPreg, FPreg));
6558     return;
6559   }
6560   case ISD::FP_TO_SINT:
6561     // LowerFP_TO_INT() can only handle f32 and f64.
6562     if (N->getOperand(0).getValueType() == MVT::ppcf128)
6563       return;
6564     Results.push_back(LowerFP_TO_INT(SDValue(N, 0), DAG, dl));
6565     return;
6566   }
6567 }
6568
6569
6570 //===----------------------------------------------------------------------===//
6571 //  Other Lowering Code
6572 //===----------------------------------------------------------------------===//
6573
6574 static Instruction* callIntrinsic(IRBuilder<> &Builder, Intrinsic::ID Id) {
6575   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
6576   Function *Func = Intrinsic::getDeclaration(M, Id);
6577   return Builder.CreateCall(Func);
6578 }
6579
6580 // The mappings for emitLeading/TrailingFence is taken from
6581 // http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html
6582 Instruction* PPCTargetLowering::emitLeadingFence(IRBuilder<> &Builder,
6583                                          AtomicOrdering Ord, bool IsStore,
6584                                          bool IsLoad) const {
6585   if (Ord == SequentiallyConsistent)
6586     return callIntrinsic(Builder, Intrinsic::ppc_sync);
6587   else if (isAtLeastRelease(Ord))
6588     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6589   else
6590     return nullptr;
6591 }
6592
6593 Instruction* PPCTargetLowering::emitTrailingFence(IRBuilder<> &Builder,
6594                                           AtomicOrdering Ord, bool IsStore,
6595                                           bool IsLoad) const {
6596   if (IsLoad && isAtLeastAcquire(Ord))
6597     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6598   // FIXME: this is too conservative, a dependent branch + isync is enough.
6599   // See http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html and
6600   // http://www.rdrop.com/users/paulmck/scalability/paper/N2745r.2011.03.04a.html
6601   // and http://www.cl.cam.ac.uk/~pes20/cppppc/ for justification.
6602   else
6603     return nullptr;
6604 }
6605
6606 MachineBasicBlock *
6607 PPCTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
6608                                     bool is64bit, unsigned BinOpcode) const {
6609   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6610   const TargetInstrInfo *TII =
6611       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6612
6613   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6614   MachineFunction *F = BB->getParent();
6615   MachineFunction::iterator It = BB;
6616   ++It;
6617
6618   unsigned dest = MI->getOperand(0).getReg();
6619   unsigned ptrA = MI->getOperand(1).getReg();
6620   unsigned ptrB = MI->getOperand(2).getReg();
6621   unsigned incr = MI->getOperand(3).getReg();
6622   DebugLoc dl = MI->getDebugLoc();
6623
6624   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6625   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6626   F->insert(It, loopMBB);
6627   F->insert(It, exitMBB);
6628   exitMBB->splice(exitMBB->begin(), BB,
6629                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6630   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6631
6632   MachineRegisterInfo &RegInfo = F->getRegInfo();
6633   unsigned TmpReg = (!BinOpcode) ? incr :
6634     RegInfo.createVirtualRegister( is64bit ? &PPC::G8RCRegClass
6635                                            : &PPC::GPRCRegClass);
6636
6637   //  thisMBB:
6638   //   ...
6639   //   fallthrough --> loopMBB
6640   BB->addSuccessor(loopMBB);
6641
6642   //  loopMBB:
6643   //   l[wd]arx dest, ptr
6644   //   add r0, dest, incr
6645   //   st[wd]cx. r0, ptr
6646   //   bne- loopMBB
6647   //   fallthrough --> exitMBB
6648   BB = loopMBB;
6649   BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
6650     .addReg(ptrA).addReg(ptrB);
6651   if (BinOpcode)
6652     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg).addReg(incr).addReg(dest);
6653   BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
6654     .addReg(TmpReg).addReg(ptrA).addReg(ptrB);
6655   BuildMI(BB, dl, TII->get(PPC::BCC))
6656     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6657   BB->addSuccessor(loopMBB);
6658   BB->addSuccessor(exitMBB);
6659
6660   //  exitMBB:
6661   //   ...
6662   BB = exitMBB;
6663   return BB;
6664 }
6665
6666 MachineBasicBlock *
6667 PPCTargetLowering::EmitPartwordAtomicBinary(MachineInstr *MI,
6668                                             MachineBasicBlock *BB,
6669                                             bool is8bit,    // operation
6670                                             unsigned BinOpcode) const {
6671   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6672   const TargetInstrInfo *TII =
6673       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6674   // In 64 bit mode we have to use 64 bits for addresses, even though the
6675   // lwarx/stwcx are 32 bits.  With the 32-bit atomics we can use address
6676   // registers without caring whether they're 32 or 64, but here we're
6677   // doing actual arithmetic on the addresses.
6678   bool is64bit = Subtarget.isPPC64();
6679   unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
6680
6681   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6682   MachineFunction *F = BB->getParent();
6683   MachineFunction::iterator It = BB;
6684   ++It;
6685
6686   unsigned dest = MI->getOperand(0).getReg();
6687   unsigned ptrA = MI->getOperand(1).getReg();
6688   unsigned ptrB = MI->getOperand(2).getReg();
6689   unsigned incr = MI->getOperand(3).getReg();
6690   DebugLoc dl = MI->getDebugLoc();
6691
6692   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6693   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6694   F->insert(It, loopMBB);
6695   F->insert(It, exitMBB);
6696   exitMBB->splice(exitMBB->begin(), BB,
6697                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6698   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6699
6700   MachineRegisterInfo &RegInfo = F->getRegInfo();
6701   const TargetRegisterClass *RC = is64bit ? &PPC::G8RCRegClass
6702                                           : &PPC::GPRCRegClass;
6703   unsigned PtrReg = RegInfo.createVirtualRegister(RC);
6704   unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
6705   unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
6706   unsigned Incr2Reg = RegInfo.createVirtualRegister(RC);
6707   unsigned MaskReg = RegInfo.createVirtualRegister(RC);
6708   unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
6709   unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
6710   unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
6711   unsigned Tmp3Reg = RegInfo.createVirtualRegister(RC);
6712   unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
6713   unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
6714   unsigned Ptr1Reg;
6715   unsigned TmpReg = (!BinOpcode) ? Incr2Reg : RegInfo.createVirtualRegister(RC);
6716
6717   //  thisMBB:
6718   //   ...
6719   //   fallthrough --> loopMBB
6720   BB->addSuccessor(loopMBB);
6721
6722   // The 4-byte load must be aligned, while a char or short may be
6723   // anywhere in the word.  Hence all this nasty bookkeeping code.
6724   //   add ptr1, ptrA, ptrB [copy if ptrA==0]
6725   //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
6726   //   xori shift, shift1, 24 [16]
6727   //   rlwinm ptr, ptr1, 0, 0, 29
6728   //   slw incr2, incr, shift
6729   //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
6730   //   slw mask, mask2, shift
6731   //  loopMBB:
6732   //   lwarx tmpDest, ptr
6733   //   add tmp, tmpDest, incr2
6734   //   andc tmp2, tmpDest, mask
6735   //   and tmp3, tmp, mask
6736   //   or tmp4, tmp3, tmp2
6737   //   stwcx. tmp4, ptr
6738   //   bne- loopMBB
6739   //   fallthrough --> exitMBB
6740   //   srw dest, tmpDest, shift
6741   if (ptrA != ZeroReg) {
6742     Ptr1Reg = RegInfo.createVirtualRegister(RC);
6743     BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
6744       .addReg(ptrA).addReg(ptrB);
6745   } else {
6746     Ptr1Reg = ptrB;
6747   }
6748   BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
6749       .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
6750   BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
6751       .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
6752   if (is64bit)
6753     BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
6754       .addReg(Ptr1Reg).addImm(0).addImm(61);
6755   else
6756     BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
6757       .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
6758   BuildMI(BB, dl, TII->get(PPC::SLW), Incr2Reg)
6759       .addReg(incr).addReg(ShiftReg);
6760   if (is8bit)
6761     BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
6762   else {
6763     BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
6764     BuildMI(BB, dl, TII->get(PPC::ORI),Mask2Reg).addReg(Mask3Reg).addImm(65535);
6765   }
6766   BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
6767       .addReg(Mask2Reg).addReg(ShiftReg);
6768
6769   BB = loopMBB;
6770   BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
6771     .addReg(ZeroReg).addReg(PtrReg);
6772   if (BinOpcode)
6773     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg)
6774       .addReg(Incr2Reg).addReg(TmpDestReg);
6775   BuildMI(BB, dl, TII->get(is64bit ? PPC::ANDC8 : PPC::ANDC), Tmp2Reg)
6776     .addReg(TmpDestReg).addReg(MaskReg);
6777   BuildMI(BB, dl, TII->get(is64bit ? PPC::AND8 : PPC::AND), Tmp3Reg)
6778     .addReg(TmpReg).addReg(MaskReg);
6779   BuildMI(BB, dl, TII->get(is64bit ? PPC::OR8 : PPC::OR), Tmp4Reg)
6780     .addReg(Tmp3Reg).addReg(Tmp2Reg);
6781   BuildMI(BB, dl, TII->get(PPC::STWCX))
6782     .addReg(Tmp4Reg).addReg(ZeroReg).addReg(PtrReg);
6783   BuildMI(BB, dl, TII->get(PPC::BCC))
6784     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6785   BB->addSuccessor(loopMBB);
6786   BB->addSuccessor(exitMBB);
6787
6788   //  exitMBB:
6789   //   ...
6790   BB = exitMBB;
6791   BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW), dest).addReg(TmpDestReg)
6792     .addReg(ShiftReg);
6793   return BB;
6794 }
6795
6796 llvm::MachineBasicBlock*
6797 PPCTargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
6798                                     MachineBasicBlock *MBB) const {
6799   DebugLoc DL = MI->getDebugLoc();
6800   const TargetInstrInfo *TII =
6801       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6802
6803   MachineFunction *MF = MBB->getParent();
6804   MachineRegisterInfo &MRI = MF->getRegInfo();
6805
6806   const BasicBlock *BB = MBB->getBasicBlock();
6807   MachineFunction::iterator I = MBB;
6808   ++I;
6809
6810   // Memory Reference
6811   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6812   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6813
6814   unsigned DstReg = MI->getOperand(0).getReg();
6815   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
6816   assert(RC->hasType(MVT::i32) && "Invalid destination!");
6817   unsigned mainDstReg = MRI.createVirtualRegister(RC);
6818   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
6819
6820   MVT PVT = getPointerTy();
6821   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6822          "Invalid Pointer Size!");
6823   // For v = setjmp(buf), we generate
6824   //
6825   // thisMBB:
6826   //  SjLjSetup mainMBB
6827   //  bl mainMBB
6828   //  v_restore = 1
6829   //  b sinkMBB
6830   //
6831   // mainMBB:
6832   //  buf[LabelOffset] = LR
6833   //  v_main = 0
6834   //
6835   // sinkMBB:
6836   //  v = phi(main, restore)
6837   //
6838
6839   MachineBasicBlock *thisMBB = MBB;
6840   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
6841   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
6842   MF->insert(I, mainMBB);
6843   MF->insert(I, sinkMBB);
6844
6845   MachineInstrBuilder MIB;
6846
6847   // Transfer the remainder of BB and its successor edges to sinkMBB.
6848   sinkMBB->splice(sinkMBB->begin(), MBB,
6849                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
6850   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
6851
6852   // Note that the structure of the jmp_buf used here is not compatible
6853   // with that used by libc, and is not designed to be. Specifically, it
6854   // stores only those 'reserved' registers that LLVM does not otherwise
6855   // understand how to spill. Also, by convention, by the time this
6856   // intrinsic is called, Clang has already stored the frame address in the
6857   // first slot of the buffer and stack address in the third. Following the
6858   // X86 target code, we'll store the jump address in the second slot. We also
6859   // need to save the TOC pointer (R2) to handle jumps between shared
6860   // libraries, and that will be stored in the fourth slot. The thread
6861   // identifier (R13) is not affected.
6862
6863   // thisMBB:
6864   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6865   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6866   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6867
6868   // Prepare IP either in reg.
6869   const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
6870   unsigned LabelReg = MRI.createVirtualRegister(PtrRC);
6871   unsigned BufReg = MI->getOperand(1).getReg();
6872
6873   if (Subtarget.isPPC64() && Subtarget.isSVR4ABI()) {
6874     MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::STD))
6875             .addReg(PPC::X2)
6876             .addImm(TOCOffset)
6877             .addReg(BufReg);
6878     MIB.setMemRefs(MMOBegin, MMOEnd);
6879   }
6880
6881   // Naked functions never have a base pointer, and so we use r1. For all
6882   // other functions, this decision must be delayed until during PEI.
6883   unsigned BaseReg;
6884   if (MF->getFunction()->getAttributes().hasAttribute(
6885           AttributeSet::FunctionIndex, Attribute::Naked))
6886     BaseReg = Subtarget.isPPC64() ? PPC::X1 : PPC::R1;
6887   else
6888     BaseReg = Subtarget.isPPC64() ? PPC::BP8 : PPC::BP;
6889
6890   MIB = BuildMI(*thisMBB, MI, DL,
6891                 TII->get(Subtarget.isPPC64() ? PPC::STD : PPC::STW))
6892           .addReg(BaseReg)
6893           .addImm(BPOffset)
6894           .addReg(BufReg);
6895   MIB.setMemRefs(MMOBegin, MMOEnd);
6896
6897   // Setup
6898   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::BCLalways)).addMBB(mainMBB);
6899   const PPCRegisterInfo *TRI =
6900       getTargetMachine().getSubtarget<PPCSubtarget>().getRegisterInfo();
6901   MIB.addRegMask(TRI->getNoPreservedMask());
6902
6903   BuildMI(*thisMBB, MI, DL, TII->get(PPC::LI), restoreDstReg).addImm(1);
6904
6905   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::EH_SjLj_Setup))
6906           .addMBB(mainMBB);
6907   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::B)).addMBB(sinkMBB);
6908
6909   thisMBB->addSuccessor(mainMBB, /* weight */ 0);
6910   thisMBB->addSuccessor(sinkMBB, /* weight */ 1);
6911
6912   // mainMBB:
6913   //  mainDstReg = 0
6914   MIB = BuildMI(mainMBB, DL,
6915     TII->get(Subtarget.isPPC64() ? PPC::MFLR8 : PPC::MFLR), LabelReg);
6916
6917   // Store IP
6918   if (Subtarget.isPPC64()) {
6919     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STD))
6920             .addReg(LabelReg)
6921             .addImm(LabelOffset)
6922             .addReg(BufReg);
6923   } else {
6924     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STW))
6925             .addReg(LabelReg)
6926             .addImm(LabelOffset)
6927             .addReg(BufReg);
6928   }
6929
6930   MIB.setMemRefs(MMOBegin, MMOEnd);
6931
6932   BuildMI(mainMBB, DL, TII->get(PPC::LI), mainDstReg).addImm(0);
6933   mainMBB->addSuccessor(sinkMBB);
6934
6935   // sinkMBB:
6936   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
6937           TII->get(PPC::PHI), DstReg)
6938     .addReg(mainDstReg).addMBB(mainMBB)
6939     .addReg(restoreDstReg).addMBB(thisMBB);
6940
6941   MI->eraseFromParent();
6942   return sinkMBB;
6943 }
6944
6945 MachineBasicBlock *
6946 PPCTargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
6947                                      MachineBasicBlock *MBB) const {
6948   DebugLoc DL = MI->getDebugLoc();
6949   const TargetInstrInfo *TII =
6950       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6951
6952   MachineFunction *MF = MBB->getParent();
6953   MachineRegisterInfo &MRI = MF->getRegInfo();
6954
6955   // Memory Reference
6956   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6957   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6958
6959   MVT PVT = getPointerTy();
6960   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6961          "Invalid Pointer Size!");
6962
6963   const TargetRegisterClass *RC =
6964     (PVT == MVT::i64) ? &PPC::G8RCRegClass : &PPC::GPRCRegClass;
6965   unsigned Tmp = MRI.createVirtualRegister(RC);
6966   // Since FP is only updated here but NOT referenced, it's treated as GPR.
6967   unsigned FP  = (PVT == MVT::i64) ? PPC::X31 : PPC::R31;
6968   unsigned SP  = (PVT == MVT::i64) ? PPC::X1 : PPC::R1;
6969   unsigned BP  = (PVT == MVT::i64) ? PPC::X30 :
6970                   (Subtarget.isSVR4ABI() &&
6971                    MF->getTarget().getRelocationModel() == Reloc::PIC_ ?
6972                      PPC::R29 : PPC::R30);
6973
6974   MachineInstrBuilder MIB;
6975
6976   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6977   const int64_t SPOffset    = 2 * PVT.getStoreSize();
6978   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6979   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6980
6981   unsigned BufReg = MI->getOperand(0).getReg();
6982
6983   // Reload FP (the jumped-to function may not have had a
6984   // frame pointer, and if so, then its r31 will be restored
6985   // as necessary).
6986   if (PVT == MVT::i64) {
6987     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), FP)
6988             .addImm(0)
6989             .addReg(BufReg);
6990   } else {
6991     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), FP)
6992             .addImm(0)
6993             .addReg(BufReg);
6994   }
6995   MIB.setMemRefs(MMOBegin, MMOEnd);
6996
6997   // Reload IP
6998   if (PVT == MVT::i64) {
6999     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), Tmp)
7000             .addImm(LabelOffset)
7001             .addReg(BufReg);
7002   } else {
7003     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), Tmp)
7004             .addImm(LabelOffset)
7005             .addReg(BufReg);
7006   }
7007   MIB.setMemRefs(MMOBegin, MMOEnd);
7008
7009   // Reload SP
7010   if (PVT == MVT::i64) {
7011     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), SP)
7012             .addImm(SPOffset)
7013             .addReg(BufReg);
7014   } else {
7015     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), SP)
7016             .addImm(SPOffset)
7017             .addReg(BufReg);
7018   }
7019   MIB.setMemRefs(MMOBegin, MMOEnd);
7020
7021   // Reload BP
7022   if (PVT == MVT::i64) {
7023     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), BP)
7024             .addImm(BPOffset)
7025             .addReg(BufReg);
7026   } else {
7027     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), BP)
7028             .addImm(BPOffset)
7029             .addReg(BufReg);
7030   }
7031   MIB.setMemRefs(MMOBegin, MMOEnd);
7032
7033   // Reload TOC
7034   if (PVT == MVT::i64 && Subtarget.isSVR4ABI()) {
7035     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), PPC::X2)
7036             .addImm(TOCOffset)
7037             .addReg(BufReg);
7038
7039     MIB.setMemRefs(MMOBegin, MMOEnd);
7040   }
7041
7042   // Jump
7043   BuildMI(*MBB, MI, DL,
7044           TII->get(PVT == MVT::i64 ? PPC::MTCTR8 : PPC::MTCTR)).addReg(Tmp);
7045   BuildMI(*MBB, MI, DL, TII->get(PVT == MVT::i64 ? PPC::BCTR8 : PPC::BCTR));
7046
7047   MI->eraseFromParent();
7048   return MBB;
7049 }
7050
7051 MachineBasicBlock *
7052 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7053                                                MachineBasicBlock *BB) const {
7054   if (MI->getOpcode() == PPC::EH_SjLj_SetJmp32 ||
7055       MI->getOpcode() == PPC::EH_SjLj_SetJmp64) {
7056     return emitEHSjLjSetJmp(MI, BB);
7057   } else if (MI->getOpcode() == PPC::EH_SjLj_LongJmp32 ||
7058              MI->getOpcode() == PPC::EH_SjLj_LongJmp64) {
7059     return emitEHSjLjLongJmp(MI, BB);
7060   }
7061
7062   const TargetInstrInfo *TII =
7063       getTargetMachine().getSubtargetImpl()->getInstrInfo();
7064
7065   // To "insert" these instructions we actually have to insert their
7066   // control-flow patterns.
7067   const BasicBlock *LLVM_BB = BB->getBasicBlock();
7068   MachineFunction::iterator It = BB;
7069   ++It;
7070
7071   MachineFunction *F = BB->getParent();
7072
7073   if (Subtarget.hasISEL() && (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7074                                  MI->getOpcode() == PPC::SELECT_CC_I8 ||
7075                                  MI->getOpcode() == PPC::SELECT_I4 ||
7076                                  MI->getOpcode() == PPC::SELECT_I8)) {
7077     SmallVector<MachineOperand, 2> Cond;
7078     if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7079         MI->getOpcode() == PPC::SELECT_CC_I8)
7080       Cond.push_back(MI->getOperand(4));
7081     else
7082       Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET));
7083     Cond.push_back(MI->getOperand(1));
7084
7085     DebugLoc dl = MI->getDebugLoc();
7086     const TargetInstrInfo *TII =
7087         getTargetMachine().getSubtargetImpl()->getInstrInfo();
7088     TII->insertSelect(*BB, MI, dl, MI->getOperand(0).getReg(),
7089                       Cond, MI->getOperand(2).getReg(),
7090                       MI->getOperand(3).getReg());
7091   } else if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7092              MI->getOpcode() == PPC::SELECT_CC_I8 ||
7093              MI->getOpcode() == PPC::SELECT_CC_F4 ||
7094              MI->getOpcode() == PPC::SELECT_CC_F8 ||
7095              MI->getOpcode() == PPC::SELECT_CC_VRRC ||
7096              MI->getOpcode() == PPC::SELECT_CC_VSFRC ||
7097              MI->getOpcode() == PPC::SELECT_CC_VSRC ||
7098              MI->getOpcode() == PPC::SELECT_I4 ||
7099              MI->getOpcode() == PPC::SELECT_I8 ||
7100              MI->getOpcode() == PPC::SELECT_F4 ||
7101              MI->getOpcode() == PPC::SELECT_F8 ||
7102              MI->getOpcode() == PPC::SELECT_VRRC ||
7103              MI->getOpcode() == PPC::SELECT_VSFRC ||
7104              MI->getOpcode() == PPC::SELECT_VSRC) {
7105     // The incoming instruction knows the destination vreg to set, the
7106     // condition code register to branch on, the true/false values to
7107     // select between, and a branch opcode to use.
7108
7109     //  thisMBB:
7110     //  ...
7111     //   TrueVal = ...
7112     //   cmpTY ccX, r1, r2
7113     //   bCC copy1MBB
7114     //   fallthrough --> copy0MBB
7115     MachineBasicBlock *thisMBB = BB;
7116     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7117     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7118     DebugLoc dl = MI->getDebugLoc();
7119     F->insert(It, copy0MBB);
7120     F->insert(It, sinkMBB);
7121
7122     // Transfer the remainder of BB and its successor edges to sinkMBB.
7123     sinkMBB->splice(sinkMBB->begin(), BB,
7124                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7125     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7126
7127     // Next, add the true and fallthrough blocks as its successors.
7128     BB->addSuccessor(copy0MBB);
7129     BB->addSuccessor(sinkMBB);
7130
7131     if (MI->getOpcode() == PPC::SELECT_I4 ||
7132         MI->getOpcode() == PPC::SELECT_I8 ||
7133         MI->getOpcode() == PPC::SELECT_F4 ||
7134         MI->getOpcode() == PPC::SELECT_F8 ||
7135         MI->getOpcode() == PPC::SELECT_VRRC ||
7136         MI->getOpcode() == PPC::SELECT_VSFRC ||
7137         MI->getOpcode() == PPC::SELECT_VSRC) {
7138       BuildMI(BB, dl, TII->get(PPC::BC))
7139         .addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7140     } else {
7141       unsigned SelectPred = MI->getOperand(4).getImm();
7142       BuildMI(BB, dl, TII->get(PPC::BCC))
7143         .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7144     }
7145
7146     //  copy0MBB:
7147     //   %FalseValue = ...
7148     //   # fallthrough to sinkMBB
7149     BB = copy0MBB;
7150
7151     // Update machine-CFG edges
7152     BB->addSuccessor(sinkMBB);
7153
7154     //  sinkMBB:
7155     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7156     //  ...
7157     BB = sinkMBB;
7158     BuildMI(*BB, BB->begin(), dl,
7159             TII->get(PPC::PHI), MI->getOperand(0).getReg())
7160       .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
7161       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7162   } else if (MI->getOpcode() == PPC::ReadTB) {
7163     // To read the 64-bit time-base register on a 32-bit target, we read the
7164     // two halves. Should the counter have wrapped while it was being read, we
7165     // need to try again.
7166     // ...
7167     // readLoop:
7168     // mfspr Rx,TBU # load from TBU
7169     // mfspr Ry,TB  # load from TB
7170     // mfspr Rz,TBU # load from TBU
7171     // cmpw crX,Rx,Rz # check if â€˜old’=’new’
7172     // bne readLoop   # branch if they're not equal
7173     // ...
7174
7175     MachineBasicBlock *readMBB = F->CreateMachineBasicBlock(LLVM_BB);
7176     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7177     DebugLoc dl = MI->getDebugLoc();
7178     F->insert(It, readMBB);
7179     F->insert(It, sinkMBB);
7180
7181     // Transfer the remainder of BB and its successor edges to sinkMBB.
7182     sinkMBB->splice(sinkMBB->begin(), BB,
7183                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7184     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7185
7186     BB->addSuccessor(readMBB);
7187     BB = readMBB;
7188
7189     MachineRegisterInfo &RegInfo = F->getRegInfo();
7190     unsigned ReadAgainReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
7191     unsigned LoReg = MI->getOperand(0).getReg();
7192     unsigned HiReg = MI->getOperand(1).getReg();
7193
7194     BuildMI(BB, dl, TII->get(PPC::MFSPR), HiReg).addImm(269);
7195     BuildMI(BB, dl, TII->get(PPC::MFSPR), LoReg).addImm(268);
7196     BuildMI(BB, dl, TII->get(PPC::MFSPR), ReadAgainReg).addImm(269);
7197
7198     unsigned CmpReg = RegInfo.createVirtualRegister(&PPC::CRRCRegClass);
7199
7200     BuildMI(BB, dl, TII->get(PPC::CMPW), CmpReg)
7201       .addReg(HiReg).addReg(ReadAgainReg);
7202     BuildMI(BB, dl, TII->get(PPC::BCC))
7203       .addImm(PPC::PRED_NE).addReg(CmpReg).addMBB(readMBB);
7204
7205     BB->addSuccessor(readMBB);
7206     BB->addSuccessor(sinkMBB);
7207   }
7208   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I8)
7209     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ADD4);
7210   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I16)
7211     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ADD4);
7212   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I32)
7213     BB = EmitAtomicBinary(MI, BB, false, PPC::ADD4);
7214   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I64)
7215     BB = EmitAtomicBinary(MI, BB, true, PPC::ADD8);
7216
7217   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I8)
7218     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
7219   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I16)
7220     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
7221   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I32)
7222     BB = EmitAtomicBinary(MI, BB, false, PPC::AND);
7223   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I64)
7224     BB = EmitAtomicBinary(MI, BB, true, PPC::AND8);
7225
7226   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I8)
7227     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::OR);
7228   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I16)
7229     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::OR);
7230   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I32)
7231     BB = EmitAtomicBinary(MI, BB, false, PPC::OR);
7232   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I64)
7233     BB = EmitAtomicBinary(MI, BB, true, PPC::OR8);
7234
7235   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I8)
7236     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::XOR);
7237   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I16)
7238     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::XOR);
7239   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I32)
7240     BB = EmitAtomicBinary(MI, BB, false, PPC::XOR);
7241   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I64)
7242     BB = EmitAtomicBinary(MI, BB, true, PPC::XOR8);
7243
7244   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I8)
7245     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::NAND);
7246   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I16)
7247     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::NAND);
7248   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I32)
7249     BB = EmitAtomicBinary(MI, BB, false, PPC::NAND);
7250   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I64)
7251     BB = EmitAtomicBinary(MI, BB, true, PPC::NAND8);
7252
7253   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I8)
7254     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::SUBF);
7255   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I16)
7256     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::SUBF);
7257   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I32)
7258     BB = EmitAtomicBinary(MI, BB, false, PPC::SUBF);
7259   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I64)
7260     BB = EmitAtomicBinary(MI, BB, true, PPC::SUBF8);
7261
7262   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I8)
7263     BB = EmitPartwordAtomicBinary(MI, BB, true, 0);
7264   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I16)
7265     BB = EmitPartwordAtomicBinary(MI, BB, false, 0);
7266   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I32)
7267     BB = EmitAtomicBinary(MI, BB, false, 0);
7268   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I64)
7269     BB = EmitAtomicBinary(MI, BB, true, 0);
7270
7271   else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I32 ||
7272            MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64) {
7273     bool is64bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64;
7274
7275     unsigned dest   = MI->getOperand(0).getReg();
7276     unsigned ptrA   = MI->getOperand(1).getReg();
7277     unsigned ptrB   = MI->getOperand(2).getReg();
7278     unsigned oldval = MI->getOperand(3).getReg();
7279     unsigned newval = MI->getOperand(4).getReg();
7280     DebugLoc dl     = MI->getDebugLoc();
7281
7282     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7283     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7284     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7285     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7286     F->insert(It, loop1MBB);
7287     F->insert(It, loop2MBB);
7288     F->insert(It, midMBB);
7289     F->insert(It, exitMBB);
7290     exitMBB->splice(exitMBB->begin(), BB,
7291                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7292     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7293
7294     //  thisMBB:
7295     //   ...
7296     //   fallthrough --> loopMBB
7297     BB->addSuccessor(loop1MBB);
7298
7299     // loop1MBB:
7300     //   l[wd]arx dest, ptr
7301     //   cmp[wd] dest, oldval
7302     //   bne- midMBB
7303     // loop2MBB:
7304     //   st[wd]cx. newval, ptr
7305     //   bne- loopMBB
7306     //   b exitBB
7307     // midMBB:
7308     //   st[wd]cx. dest, ptr
7309     // exitBB:
7310     BB = loop1MBB;
7311     BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
7312       .addReg(ptrA).addReg(ptrB);
7313     BuildMI(BB, dl, TII->get(is64bit ? PPC::CMPD : PPC::CMPW), PPC::CR0)
7314       .addReg(oldval).addReg(dest);
7315     BuildMI(BB, dl, TII->get(PPC::BCC))
7316       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7317     BB->addSuccessor(loop2MBB);
7318     BB->addSuccessor(midMBB);
7319
7320     BB = loop2MBB;
7321     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7322       .addReg(newval).addReg(ptrA).addReg(ptrB);
7323     BuildMI(BB, dl, TII->get(PPC::BCC))
7324       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7325     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7326     BB->addSuccessor(loop1MBB);
7327     BB->addSuccessor(exitMBB);
7328
7329     BB = midMBB;
7330     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7331       .addReg(dest).addReg(ptrA).addReg(ptrB);
7332     BB->addSuccessor(exitMBB);
7333
7334     //  exitMBB:
7335     //   ...
7336     BB = exitMBB;
7337   } else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8 ||
7338              MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I16) {
7339     // We must use 64-bit registers for addresses when targeting 64-bit,
7340     // since we're actually doing arithmetic on them.  Other registers
7341     // can be 32-bit.
7342     bool is64bit = Subtarget.isPPC64();
7343     bool is8bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8;
7344
7345     unsigned dest   = MI->getOperand(0).getReg();
7346     unsigned ptrA   = MI->getOperand(1).getReg();
7347     unsigned ptrB   = MI->getOperand(2).getReg();
7348     unsigned oldval = MI->getOperand(3).getReg();
7349     unsigned newval = MI->getOperand(4).getReg();
7350     DebugLoc dl     = MI->getDebugLoc();
7351
7352     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7353     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7354     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7355     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7356     F->insert(It, loop1MBB);
7357     F->insert(It, loop2MBB);
7358     F->insert(It, midMBB);
7359     F->insert(It, exitMBB);
7360     exitMBB->splice(exitMBB->begin(), BB,
7361                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7362     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7363
7364     MachineRegisterInfo &RegInfo = F->getRegInfo();
7365     const TargetRegisterClass *RC = is64bit ? &PPC::G8RCRegClass
7366                                             : &PPC::GPRCRegClass;
7367     unsigned PtrReg = RegInfo.createVirtualRegister(RC);
7368     unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
7369     unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
7370     unsigned NewVal2Reg = RegInfo.createVirtualRegister(RC);
7371     unsigned NewVal3Reg = RegInfo.createVirtualRegister(RC);
7372     unsigned OldVal2Reg = RegInfo.createVirtualRegister(RC);
7373     unsigned OldVal3Reg = RegInfo.createVirtualRegister(RC);
7374     unsigned MaskReg = RegInfo.createVirtualRegister(RC);
7375     unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
7376     unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
7377     unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
7378     unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
7379     unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
7380     unsigned Ptr1Reg;
7381     unsigned TmpReg = RegInfo.createVirtualRegister(RC);
7382     unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
7383     //  thisMBB:
7384     //   ...
7385     //   fallthrough --> loopMBB
7386     BB->addSuccessor(loop1MBB);
7387
7388     // The 4-byte load must be aligned, while a char or short may be
7389     // anywhere in the word.  Hence all this nasty bookkeeping code.
7390     //   add ptr1, ptrA, ptrB [copy if ptrA==0]
7391     //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
7392     //   xori shift, shift1, 24 [16]
7393     //   rlwinm ptr, ptr1, 0, 0, 29
7394     //   slw newval2, newval, shift
7395     //   slw oldval2, oldval,shift
7396     //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
7397     //   slw mask, mask2, shift
7398     //   and newval3, newval2, mask
7399     //   and oldval3, oldval2, mask
7400     // loop1MBB:
7401     //   lwarx tmpDest, ptr
7402     //   and tmp, tmpDest, mask
7403     //   cmpw tmp, oldval3
7404     //   bne- midMBB
7405     // loop2MBB:
7406     //   andc tmp2, tmpDest, mask
7407     //   or tmp4, tmp2, newval3
7408     //   stwcx. tmp4, ptr
7409     //   bne- loop1MBB
7410     //   b exitBB
7411     // midMBB:
7412     //   stwcx. tmpDest, ptr
7413     // exitBB:
7414     //   srw dest, tmpDest, shift
7415     if (ptrA != ZeroReg) {
7416       Ptr1Reg = RegInfo.createVirtualRegister(RC);
7417       BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
7418         .addReg(ptrA).addReg(ptrB);
7419     } else {
7420       Ptr1Reg = ptrB;
7421     }
7422     BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
7423         .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
7424     BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
7425         .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
7426     if (is64bit)
7427       BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
7428         .addReg(Ptr1Reg).addImm(0).addImm(61);
7429     else
7430       BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
7431         .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
7432     BuildMI(BB, dl, TII->get(PPC::SLW), NewVal2Reg)
7433         .addReg(newval).addReg(ShiftReg);
7434     BuildMI(BB, dl, TII->get(PPC::SLW), OldVal2Reg)
7435         .addReg(oldval).addReg(ShiftReg);
7436     if (is8bit)
7437       BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
7438     else {
7439       BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
7440       BuildMI(BB, dl, TII->get(PPC::ORI), Mask2Reg)
7441         .addReg(Mask3Reg).addImm(65535);
7442     }
7443     BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
7444         .addReg(Mask2Reg).addReg(ShiftReg);
7445     BuildMI(BB, dl, TII->get(PPC::AND), NewVal3Reg)
7446         .addReg(NewVal2Reg).addReg(MaskReg);
7447     BuildMI(BB, dl, TII->get(PPC::AND), OldVal3Reg)
7448         .addReg(OldVal2Reg).addReg(MaskReg);
7449
7450     BB = loop1MBB;
7451     BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
7452         .addReg(ZeroReg).addReg(PtrReg);
7453     BuildMI(BB, dl, TII->get(PPC::AND),TmpReg)
7454         .addReg(TmpDestReg).addReg(MaskReg);
7455     BuildMI(BB, dl, TII->get(PPC::CMPW), PPC::CR0)
7456         .addReg(TmpReg).addReg(OldVal3Reg);
7457     BuildMI(BB, dl, TII->get(PPC::BCC))
7458         .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7459     BB->addSuccessor(loop2MBB);
7460     BB->addSuccessor(midMBB);
7461
7462     BB = loop2MBB;
7463     BuildMI(BB, dl, TII->get(PPC::ANDC),Tmp2Reg)
7464         .addReg(TmpDestReg).addReg(MaskReg);
7465     BuildMI(BB, dl, TII->get(PPC::OR),Tmp4Reg)
7466         .addReg(Tmp2Reg).addReg(NewVal3Reg);
7467     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(Tmp4Reg)
7468         .addReg(ZeroReg).addReg(PtrReg);
7469     BuildMI(BB, dl, TII->get(PPC::BCC))
7470       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7471     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7472     BB->addSuccessor(loop1MBB);
7473     BB->addSuccessor(exitMBB);
7474
7475     BB = midMBB;
7476     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(TmpDestReg)
7477       .addReg(ZeroReg).addReg(PtrReg);
7478     BB->addSuccessor(exitMBB);
7479
7480     //  exitMBB:
7481     //   ...
7482     BB = exitMBB;
7483     BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW),dest).addReg(TmpReg)
7484       .addReg(ShiftReg);
7485   } else if (MI->getOpcode() == PPC::FADDrtz) {
7486     // This pseudo performs an FADD with rounding mode temporarily forced
7487     // to round-to-zero.  We emit this via custom inserter since the FPSCR
7488     // is not modeled at the SelectionDAG level.
7489     unsigned Dest = MI->getOperand(0).getReg();
7490     unsigned Src1 = MI->getOperand(1).getReg();
7491     unsigned Src2 = MI->getOperand(2).getReg();
7492     DebugLoc dl   = MI->getDebugLoc();
7493
7494     MachineRegisterInfo &RegInfo = F->getRegInfo();
7495     unsigned MFFSReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
7496
7497     // Save FPSCR value.
7498     BuildMI(*BB, MI, dl, TII->get(PPC::MFFS), MFFSReg);
7499
7500     // Set rounding mode to round-to-zero.
7501     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB1)).addImm(31);
7502     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB0)).addImm(30);
7503
7504     // Perform addition.
7505     BuildMI(*BB, MI, dl, TII->get(PPC::FADD), Dest).addReg(Src1).addReg(Src2);
7506
7507     // Restore FPSCR value.
7508     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSF)).addImm(1).addReg(MFFSReg);
7509   } else if (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7510              MI->getOpcode() == PPC::ANDIo_1_GT_BIT ||
7511              MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7512              MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) {
7513     unsigned Opcode = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7514                        MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) ?
7515                       PPC::ANDIo8 : PPC::ANDIo;
7516     bool isEQ = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7517                  MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8);
7518
7519     MachineRegisterInfo &RegInfo = F->getRegInfo();
7520     unsigned Dest = RegInfo.createVirtualRegister(Opcode == PPC::ANDIo ?
7521                                                   &PPC::GPRCRegClass :
7522                                                   &PPC::G8RCRegClass);
7523
7524     DebugLoc dl   = MI->getDebugLoc();
7525     BuildMI(*BB, MI, dl, TII->get(Opcode), Dest)
7526       .addReg(MI->getOperand(1).getReg()).addImm(1);
7527     BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY),
7528             MI->getOperand(0).getReg())
7529       .addReg(isEQ ? PPC::CR0EQ : PPC::CR0GT);
7530   } else {
7531     llvm_unreachable("Unexpected instr type to insert");
7532   }
7533
7534   MI->eraseFromParent();   // The pseudo instruction is gone now.
7535   return BB;
7536 }
7537
7538 //===----------------------------------------------------------------------===//
7539 // Target Optimization Hooks
7540 //===----------------------------------------------------------------------===//
7541
7542 SDValue PPCTargetLowering::getRsqrtEstimate(SDValue Operand,
7543                                             DAGCombinerInfo &DCI,
7544                                             unsigned &RefinementSteps,
7545                                             bool &UseOneConstNR) const {
7546   EVT VT = Operand.getValueType();
7547   if ((VT == MVT::f32 && Subtarget.hasFRSQRTES()) ||
7548       (VT == MVT::f64 && Subtarget.hasFRSQRTE())  ||
7549       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7550       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7551     // Convergence is quadratic, so we essentially double the number of digits
7552     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7553     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7554     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7555     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7556     if (VT.getScalarType() == MVT::f64)
7557       ++RefinementSteps;
7558     UseOneConstNR = true;
7559     return DCI.DAG.getNode(PPCISD::FRSQRTE, SDLoc(Operand), VT, Operand);
7560   }
7561   return SDValue();
7562 }
7563
7564 SDValue PPCTargetLowering::getRecipEstimate(SDValue Operand,
7565                                             DAGCombinerInfo &DCI,
7566                                             unsigned &RefinementSteps) const {
7567   EVT VT = Operand.getValueType();
7568   if ((VT == MVT::f32 && Subtarget.hasFRES()) ||
7569       (VT == MVT::f64 && Subtarget.hasFRE())  ||
7570       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7571       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7572     // Convergence is quadratic, so we essentially double the number of digits
7573     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7574     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7575     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7576     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7577     if (VT.getScalarType() == MVT::f64)
7578       ++RefinementSteps;
7579     return DCI.DAG.getNode(PPCISD::FRE, SDLoc(Operand), VT, Operand);
7580   }
7581   return SDValue();
7582 }
7583
7584 bool PPCTargetLowering::combineRepeatedFPDivisors(unsigned NumUsers) const {
7585   // Note: This functionality is used only when unsafe-fp-math is enabled, and
7586   // on cores with reciprocal estimates (which are used when unsafe-fp-math is
7587   // enabled for division), this functionality is redundant with the default
7588   // combiner logic (once the division -> reciprocal/multiply transformation
7589   // has taken place). As a result, this matters more for older cores than for
7590   // newer ones.
7591
7592   // Combine multiple FDIVs with the same divisor into multiple FMULs by the
7593   // reciprocal if there are two or more FDIVs (for embedded cores with only
7594   // one FP pipeline) for three or more FDIVs (for generic OOO cores).
7595   switch (Subtarget.getDarwinDirective()) {
7596   default:
7597     return NumUsers > 2;
7598   case PPC::DIR_440:
7599   case PPC::DIR_A2:
7600   case PPC::DIR_E500mc:
7601   case PPC::DIR_E5500:
7602     return NumUsers > 1;
7603   }
7604 }
7605
7606 static bool isConsecutiveLSLoc(SDValue Loc, EVT VT, LSBaseSDNode *Base,
7607                             unsigned Bytes, int Dist,
7608                             SelectionDAG &DAG) {
7609   if (VT.getSizeInBits() / 8 != Bytes)
7610     return false;
7611
7612   SDValue BaseLoc = Base->getBasePtr();
7613   if (Loc.getOpcode() == ISD::FrameIndex) {
7614     if (BaseLoc.getOpcode() != ISD::FrameIndex)
7615       return false;
7616     const MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7617     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
7618     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
7619     int FS  = MFI->getObjectSize(FI);
7620     int BFS = MFI->getObjectSize(BFI);
7621     if (FS != BFS || FS != (int)Bytes) return false;
7622     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
7623   }
7624
7625   // Handle X+C
7626   if (DAG.isBaseWithConstantOffset(Loc) && Loc.getOperand(0) == BaseLoc &&
7627       cast<ConstantSDNode>(Loc.getOperand(1))->getSExtValue() == Dist*Bytes)
7628     return true;
7629
7630   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7631   const GlobalValue *GV1 = nullptr;
7632   const GlobalValue *GV2 = nullptr;
7633   int64_t Offset1 = 0;
7634   int64_t Offset2 = 0;
7635   bool isGA1 = TLI.isGAPlusOffset(Loc.getNode(), GV1, Offset1);
7636   bool isGA2 = TLI.isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
7637   if (isGA1 && isGA2 && GV1 == GV2)
7638     return Offset1 == (Offset2 + Dist*Bytes);
7639   return false;
7640 }
7641
7642 // Like SelectionDAG::isConsecutiveLoad, but also works for stores, and does
7643 // not enforce equality of the chain operands.
7644 static bool isConsecutiveLS(SDNode *N, LSBaseSDNode *Base,
7645                             unsigned Bytes, int Dist,
7646                             SelectionDAG &DAG) {
7647   if (LSBaseSDNode *LS = dyn_cast<LSBaseSDNode>(N)) {
7648     EVT VT = LS->getMemoryVT();
7649     SDValue Loc = LS->getBasePtr();
7650     return isConsecutiveLSLoc(Loc, VT, Base, Bytes, Dist, DAG);
7651   }
7652
7653   if (N->getOpcode() == ISD::INTRINSIC_W_CHAIN) {
7654     EVT VT;
7655     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7656     default: return false;
7657     case Intrinsic::ppc_altivec_lvx:
7658     case Intrinsic::ppc_altivec_lvxl:
7659     case Intrinsic::ppc_vsx_lxvw4x:
7660       VT = MVT::v4i32;
7661       break;
7662     case Intrinsic::ppc_vsx_lxvd2x:
7663       VT = MVT::v2f64;
7664       break;
7665     case Intrinsic::ppc_altivec_lvebx:
7666       VT = MVT::i8;
7667       break;
7668     case Intrinsic::ppc_altivec_lvehx:
7669       VT = MVT::i16;
7670       break;
7671     case Intrinsic::ppc_altivec_lvewx:
7672       VT = MVT::i32;
7673       break;
7674     }
7675
7676     return isConsecutiveLSLoc(N->getOperand(2), VT, Base, Bytes, Dist, DAG);
7677   }
7678
7679   if (N->getOpcode() == ISD::INTRINSIC_VOID) {
7680     EVT VT;
7681     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7682     default: return false;
7683     case Intrinsic::ppc_altivec_stvx:
7684     case Intrinsic::ppc_altivec_stvxl:
7685     case Intrinsic::ppc_vsx_stxvw4x:
7686       VT = MVT::v4i32;
7687       break;
7688     case Intrinsic::ppc_vsx_stxvd2x:
7689       VT = MVT::v2f64;
7690       break;
7691     case Intrinsic::ppc_altivec_stvebx:
7692       VT = MVT::i8;
7693       break;
7694     case Intrinsic::ppc_altivec_stvehx:
7695       VT = MVT::i16;
7696       break;
7697     case Intrinsic::ppc_altivec_stvewx:
7698       VT = MVT::i32;
7699       break;
7700     }
7701
7702     return isConsecutiveLSLoc(N->getOperand(3), VT, Base, Bytes, Dist, DAG);
7703   }
7704
7705   return false;
7706 }
7707
7708 // Return true is there is a nearyby consecutive load to the one provided
7709 // (regardless of alignment). We search up and down the chain, looking though
7710 // token factors and other loads (but nothing else). As a result, a true result
7711 // indicates that it is safe to create a new consecutive load adjacent to the
7712 // load provided.
7713 static bool findConsecutiveLoad(LoadSDNode *LD, SelectionDAG &DAG) {
7714   SDValue Chain = LD->getChain();
7715   EVT VT = LD->getMemoryVT();
7716
7717   SmallSet<SDNode *, 16> LoadRoots;
7718   SmallVector<SDNode *, 8> Queue(1, Chain.getNode());
7719   SmallSet<SDNode *, 16> Visited;
7720
7721   // First, search up the chain, branching to follow all token-factor operands.
7722   // If we find a consecutive load, then we're done, otherwise, record all
7723   // nodes just above the top-level loads and token factors.
7724   while (!Queue.empty()) {
7725     SDNode *ChainNext = Queue.pop_back_val();
7726     if (!Visited.insert(ChainNext).second)
7727       continue;
7728
7729     if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(ChainNext)) {
7730       if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7731         return true;
7732
7733       if (!Visited.count(ChainLD->getChain().getNode()))
7734         Queue.push_back(ChainLD->getChain().getNode());
7735     } else if (ChainNext->getOpcode() == ISD::TokenFactor) {
7736       for (const SDUse &O : ChainNext->ops())
7737         if (!Visited.count(O.getNode()))
7738           Queue.push_back(O.getNode());
7739     } else
7740       LoadRoots.insert(ChainNext);
7741   }
7742
7743   // Second, search down the chain, starting from the top-level nodes recorded
7744   // in the first phase. These top-level nodes are the nodes just above all
7745   // loads and token factors. Starting with their uses, recursively look though
7746   // all loads (just the chain uses) and token factors to find a consecutive
7747   // load.
7748   Visited.clear();
7749   Queue.clear();
7750
7751   for (SmallSet<SDNode *, 16>::iterator I = LoadRoots.begin(),
7752        IE = LoadRoots.end(); I != IE; ++I) {
7753     Queue.push_back(*I);
7754        
7755     while (!Queue.empty()) {
7756       SDNode *LoadRoot = Queue.pop_back_val();
7757       if (!Visited.insert(LoadRoot).second)
7758         continue;
7759
7760       if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(LoadRoot))
7761         if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7762           return true;
7763
7764       for (SDNode::use_iterator UI = LoadRoot->use_begin(),
7765            UE = LoadRoot->use_end(); UI != UE; ++UI)
7766         if (((isa<MemSDNode>(*UI) &&
7767             cast<MemSDNode>(*UI)->getChain().getNode() == LoadRoot) ||
7768             UI->getOpcode() == ISD::TokenFactor) && !Visited.count(*UI))
7769           Queue.push_back(*UI);
7770     }
7771   }
7772
7773   return false;
7774 }
7775
7776 SDValue PPCTargetLowering::DAGCombineTruncBoolExt(SDNode *N,
7777                                                   DAGCombinerInfo &DCI) const {
7778   SelectionDAG &DAG = DCI.DAG;
7779   SDLoc dl(N);
7780
7781   assert(Subtarget.useCRBits() &&
7782          "Expecting to be tracking CR bits");
7783   // If we're tracking CR bits, we need to be careful that we don't have:
7784   //   trunc(binary-ops(zext(x), zext(y)))
7785   // or
7786   //   trunc(binary-ops(binary-ops(zext(x), zext(y)), ...)
7787   // such that we're unnecessarily moving things into GPRs when it would be
7788   // better to keep them in CR bits.
7789
7790   // Note that trunc here can be an actual i1 trunc, or can be the effective
7791   // truncation that comes from a setcc or select_cc.
7792   if (N->getOpcode() == ISD::TRUNCATE &&
7793       N->getValueType(0) != MVT::i1)
7794     return SDValue();
7795
7796   if (N->getOperand(0).getValueType() != MVT::i32 &&
7797       N->getOperand(0).getValueType() != MVT::i64)
7798     return SDValue();
7799
7800   if (N->getOpcode() == ISD::SETCC ||
7801       N->getOpcode() == ISD::SELECT_CC) {
7802     // If we're looking at a comparison, then we need to make sure that the
7803     // high bits (all except for the first) don't matter the result.
7804     ISD::CondCode CC =
7805       cast<CondCodeSDNode>(N->getOperand(
7806         N->getOpcode() == ISD::SETCC ? 2 : 4))->get();
7807     unsigned OpBits = N->getOperand(0).getValueSizeInBits();
7808
7809     if (ISD::isSignedIntSetCC(CC)) {
7810       if (DAG.ComputeNumSignBits(N->getOperand(0)) != OpBits ||
7811           DAG.ComputeNumSignBits(N->getOperand(1)) != OpBits)
7812         return SDValue();
7813     } else if (ISD::isUnsignedIntSetCC(CC)) {
7814       if (!DAG.MaskedValueIsZero(N->getOperand(0),
7815                                  APInt::getHighBitsSet(OpBits, OpBits-1)) ||
7816           !DAG.MaskedValueIsZero(N->getOperand(1),
7817                                  APInt::getHighBitsSet(OpBits, OpBits-1)))
7818         return SDValue();
7819     } else {
7820       // This is neither a signed nor an unsigned comparison, just make sure
7821       // that the high bits are equal.
7822       APInt Op1Zero, Op1One;
7823       APInt Op2Zero, Op2One;
7824       DAG.computeKnownBits(N->getOperand(0), Op1Zero, Op1One);
7825       DAG.computeKnownBits(N->getOperand(1), Op2Zero, Op2One);
7826
7827       // We don't really care about what is known about the first bit (if
7828       // anything), so clear it in all masks prior to comparing them.
7829       Op1Zero.clearBit(0); Op1One.clearBit(0);
7830       Op2Zero.clearBit(0); Op2One.clearBit(0);
7831
7832       if (Op1Zero != Op2Zero || Op1One != Op2One)
7833         return SDValue();
7834     }
7835   }
7836
7837   // We now know that the higher-order bits are irrelevant, we just need to
7838   // make sure that all of the intermediate operations are bit operations, and
7839   // all inputs are extensions.
7840   if (N->getOperand(0).getOpcode() != ISD::AND &&
7841       N->getOperand(0).getOpcode() != ISD::OR  &&
7842       N->getOperand(0).getOpcode() != ISD::XOR &&
7843       N->getOperand(0).getOpcode() != ISD::SELECT &&
7844       N->getOperand(0).getOpcode() != ISD::SELECT_CC &&
7845       N->getOperand(0).getOpcode() != ISD::TRUNCATE &&
7846       N->getOperand(0).getOpcode() != ISD::SIGN_EXTEND &&
7847       N->getOperand(0).getOpcode() != ISD::ZERO_EXTEND &&
7848       N->getOperand(0).getOpcode() != ISD::ANY_EXTEND)
7849     return SDValue();
7850
7851   if ((N->getOpcode() == ISD::SETCC || N->getOpcode() == ISD::SELECT_CC) &&
7852       N->getOperand(1).getOpcode() != ISD::AND &&
7853       N->getOperand(1).getOpcode() != ISD::OR  &&
7854       N->getOperand(1).getOpcode() != ISD::XOR &&
7855       N->getOperand(1).getOpcode() != ISD::SELECT &&
7856       N->getOperand(1).getOpcode() != ISD::SELECT_CC &&
7857       N->getOperand(1).getOpcode() != ISD::TRUNCATE &&
7858       N->getOperand(1).getOpcode() != ISD::SIGN_EXTEND &&
7859       N->getOperand(1).getOpcode() != ISD::ZERO_EXTEND &&
7860       N->getOperand(1).getOpcode() != ISD::ANY_EXTEND)
7861     return SDValue();
7862
7863   SmallVector<SDValue, 4> Inputs;
7864   SmallVector<SDValue, 8> BinOps, PromOps;
7865   SmallPtrSet<SDNode *, 16> Visited;
7866
7867   for (unsigned i = 0; i < 2; ++i) {
7868     if (((N->getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7869           N->getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7870           N->getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7871           N->getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7872         isa<ConstantSDNode>(N->getOperand(i)))
7873       Inputs.push_back(N->getOperand(i));
7874     else
7875       BinOps.push_back(N->getOperand(i));
7876
7877     if (N->getOpcode() == ISD::TRUNCATE)
7878       break;
7879   }
7880
7881   // Visit all inputs, collect all binary operations (and, or, xor and
7882   // select) that are all fed by extensions. 
7883   while (!BinOps.empty()) {
7884     SDValue BinOp = BinOps.back();
7885     BinOps.pop_back();
7886
7887     if (!Visited.insert(BinOp.getNode()).second)
7888       continue;
7889
7890     PromOps.push_back(BinOp);
7891
7892     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
7893       // The condition of the select is not promoted.
7894       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
7895         continue;
7896       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
7897         continue;
7898
7899       if (((BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7900             BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7901             BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7902            BinOp.getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7903           isa<ConstantSDNode>(BinOp.getOperand(i))) {
7904         Inputs.push_back(BinOp.getOperand(i)); 
7905       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
7906                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
7907                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
7908                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
7909                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC ||
7910                  BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
7911                  BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7912                  BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7913                  BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) {
7914         BinOps.push_back(BinOp.getOperand(i));
7915       } else {
7916         // We have an input that is not an extension or another binary
7917         // operation; we'll abort this transformation.
7918         return SDValue();
7919       }
7920     }
7921   }
7922
7923   // Make sure that this is a self-contained cluster of operations (which
7924   // is not quite the same thing as saying that everything has only one
7925   // use).
7926   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7927     if (isa<ConstantSDNode>(Inputs[i]))
7928       continue;
7929
7930     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
7931                               UE = Inputs[i].getNode()->use_end();
7932          UI != UE; ++UI) {
7933       SDNode *User = *UI;
7934       if (User != N && !Visited.count(User))
7935         return SDValue();
7936
7937       // Make sure that we're not going to promote the non-output-value
7938       // operand(s) or SELECT or SELECT_CC.
7939       // FIXME: Although we could sometimes handle this, and it does occur in
7940       // practice that one of the condition inputs to the select is also one of
7941       // the outputs, we currently can't deal with this.
7942       if (User->getOpcode() == ISD::SELECT) {
7943         if (User->getOperand(0) == Inputs[i])
7944           return SDValue();
7945       } else if (User->getOpcode() == ISD::SELECT_CC) {
7946         if (User->getOperand(0) == Inputs[i] ||
7947             User->getOperand(1) == Inputs[i])
7948           return SDValue();
7949       }
7950     }
7951   }
7952
7953   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
7954     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
7955                               UE = PromOps[i].getNode()->use_end();
7956          UI != UE; ++UI) {
7957       SDNode *User = *UI;
7958       if (User != N && !Visited.count(User))
7959         return SDValue();
7960
7961       // Make sure that we're not going to promote the non-output-value
7962       // operand(s) or SELECT or SELECT_CC.
7963       // FIXME: Although we could sometimes handle this, and it does occur in
7964       // practice that one of the condition inputs to the select is also one of
7965       // the outputs, we currently can't deal with this.
7966       if (User->getOpcode() == ISD::SELECT) {
7967         if (User->getOperand(0) == PromOps[i])
7968           return SDValue();
7969       } else if (User->getOpcode() == ISD::SELECT_CC) {
7970         if (User->getOperand(0) == PromOps[i] ||
7971             User->getOperand(1) == PromOps[i])
7972           return SDValue();
7973       }
7974     }
7975   }
7976
7977   // Replace all inputs with the extension operand.
7978   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7979     // Constants may have users outside the cluster of to-be-promoted nodes,
7980     // and so we need to replace those as we do the promotions.
7981     if (isa<ConstantSDNode>(Inputs[i]))
7982       continue;
7983     else
7984       DAG.ReplaceAllUsesOfValueWith(Inputs[i], Inputs[i].getOperand(0)); 
7985   }
7986
7987   // Replace all operations (these are all the same, but have a different
7988   // (i1) return type). DAG.getNode will validate that the types of
7989   // a binary operator match, so go through the list in reverse so that
7990   // we've likely promoted both operands first. Any intermediate truncations or
7991   // extensions disappear.
7992   while (!PromOps.empty()) {
7993     SDValue PromOp = PromOps.back();
7994     PromOps.pop_back();
7995
7996     if (PromOp.getOpcode() == ISD::TRUNCATE ||
7997         PromOp.getOpcode() == ISD::SIGN_EXTEND ||
7998         PromOp.getOpcode() == ISD::ZERO_EXTEND ||
7999         PromOp.getOpcode() == ISD::ANY_EXTEND) {
8000       if (!isa<ConstantSDNode>(PromOp.getOperand(0)) &&
8001           PromOp.getOperand(0).getValueType() != MVT::i1) {
8002         // The operand is not yet ready (see comment below).
8003         PromOps.insert(PromOps.begin(), PromOp);
8004         continue;
8005       }
8006
8007       SDValue RepValue = PromOp.getOperand(0);
8008       if (isa<ConstantSDNode>(RepValue))
8009         RepValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, RepValue);
8010
8011       DAG.ReplaceAllUsesOfValueWith(PromOp, RepValue);
8012       continue;
8013     }
8014
8015     unsigned C;
8016     switch (PromOp.getOpcode()) {
8017     default:             C = 0; break;
8018     case ISD::SELECT:    C = 1; break;
8019     case ISD::SELECT_CC: C = 2; break;
8020     }
8021
8022     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8023          PromOp.getOperand(C).getValueType() != MVT::i1) ||
8024         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8025          PromOp.getOperand(C+1).getValueType() != MVT::i1)) {
8026       // The to-be-promoted operands of this node have not yet been
8027       // promoted (this should be rare because we're going through the
8028       // list backward, but if one of the operands has several users in
8029       // this cluster of to-be-promoted nodes, it is possible).
8030       PromOps.insert(PromOps.begin(), PromOp);
8031       continue;
8032     }
8033
8034     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8035                                 PromOp.getNode()->op_end());
8036
8037     // If there are any constant inputs, make sure they're replaced now.
8038     for (unsigned i = 0; i < 2; ++i)
8039       if (isa<ConstantSDNode>(Ops[C+i]))
8040         Ops[C+i] = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, Ops[C+i]);
8041
8042     DAG.ReplaceAllUsesOfValueWith(PromOp,
8043       DAG.getNode(PromOp.getOpcode(), dl, MVT::i1, Ops));
8044   }
8045
8046   // Now we're left with the initial truncation itself.
8047   if (N->getOpcode() == ISD::TRUNCATE)
8048     return N->getOperand(0);
8049
8050   // Otherwise, this is a comparison. The operands to be compared have just
8051   // changed type (to i1), but everything else is the same.
8052   return SDValue(N, 0);
8053 }
8054
8055 SDValue PPCTargetLowering::DAGCombineExtBoolTrunc(SDNode *N,
8056                                                   DAGCombinerInfo &DCI) const {
8057   SelectionDAG &DAG = DCI.DAG;
8058   SDLoc dl(N);
8059
8060   // If we're tracking CR bits, we need to be careful that we don't have:
8061   //   zext(binary-ops(trunc(x), trunc(y)))
8062   // or
8063   //   zext(binary-ops(binary-ops(trunc(x), trunc(y)), ...)
8064   // such that we're unnecessarily moving things into CR bits that can more
8065   // efficiently stay in GPRs. Note that if we're not certain that the high
8066   // bits are set as required by the final extension, we still may need to do
8067   // some masking to get the proper behavior.
8068
8069   // This same functionality is important on PPC64 when dealing with
8070   // 32-to-64-bit extensions; these occur often when 32-bit values are used as
8071   // the return values of functions. Because it is so similar, it is handled
8072   // here as well.
8073
8074   if (N->getValueType(0) != MVT::i32 &&
8075       N->getValueType(0) != MVT::i64)
8076     return SDValue();
8077
8078   if (!((N->getOperand(0).getValueType() == MVT::i1 &&
8079         Subtarget.useCRBits()) ||
8080        (N->getOperand(0).getValueType() == MVT::i32 &&
8081         Subtarget.isPPC64())))
8082     return SDValue();
8083
8084   if (N->getOperand(0).getOpcode() != ISD::AND &&
8085       N->getOperand(0).getOpcode() != ISD::OR  &&
8086       N->getOperand(0).getOpcode() != ISD::XOR &&
8087       N->getOperand(0).getOpcode() != ISD::SELECT &&
8088       N->getOperand(0).getOpcode() != ISD::SELECT_CC)
8089     return SDValue();
8090
8091   SmallVector<SDValue, 4> Inputs;
8092   SmallVector<SDValue, 8> BinOps(1, N->getOperand(0)), PromOps;
8093   SmallPtrSet<SDNode *, 16> Visited;
8094
8095   // Visit all inputs, collect all binary operations (and, or, xor and
8096   // select) that are all fed by truncations. 
8097   while (!BinOps.empty()) {
8098     SDValue BinOp = BinOps.back();
8099     BinOps.pop_back();
8100
8101     if (!Visited.insert(BinOp.getNode()).second)
8102       continue;
8103
8104     PromOps.push_back(BinOp);
8105
8106     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
8107       // The condition of the select is not promoted.
8108       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
8109         continue;
8110       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
8111         continue;
8112
8113       if (BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
8114           isa<ConstantSDNode>(BinOp.getOperand(i))) {
8115         Inputs.push_back(BinOp.getOperand(i)); 
8116       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
8117                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
8118                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
8119                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
8120                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC) {
8121         BinOps.push_back(BinOp.getOperand(i));
8122       } else {
8123         // We have an input that is not a truncation or another binary
8124         // operation; we'll abort this transformation.
8125         return SDValue();
8126       }
8127     }
8128   }
8129
8130   // Make sure that this is a self-contained cluster of operations (which
8131   // is not quite the same thing as saying that everything has only one
8132   // use).
8133   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8134     if (isa<ConstantSDNode>(Inputs[i]))
8135       continue;
8136
8137     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
8138                               UE = Inputs[i].getNode()->use_end();
8139          UI != UE; ++UI) {
8140       SDNode *User = *UI;
8141       if (User != N && !Visited.count(User))
8142         return SDValue();
8143
8144       // Make sure that we're not going to promote the non-output-value
8145       // operand(s) or SELECT or SELECT_CC.
8146       // FIXME: Although we could sometimes handle this, and it does occur in
8147       // practice that one of the condition inputs to the select is also one of
8148       // the outputs, we currently can't deal with this.
8149       if (User->getOpcode() == ISD::SELECT) {
8150         if (User->getOperand(0) == Inputs[i])
8151           return SDValue();
8152       } else if (User->getOpcode() == ISD::SELECT_CC) {
8153         if (User->getOperand(0) == Inputs[i] ||
8154             User->getOperand(1) == Inputs[i])
8155           return SDValue();
8156       }
8157     }
8158   }
8159
8160   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
8161     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
8162                               UE = PromOps[i].getNode()->use_end();
8163          UI != UE; ++UI) {
8164       SDNode *User = *UI;
8165       if (User != N && !Visited.count(User))
8166         return SDValue();
8167
8168       // Make sure that we're not going to promote the non-output-value
8169       // operand(s) or SELECT or SELECT_CC.
8170       // FIXME: Although we could sometimes handle this, and it does occur in
8171       // practice that one of the condition inputs to the select is also one of
8172       // the outputs, we currently can't deal with this.
8173       if (User->getOpcode() == ISD::SELECT) {
8174         if (User->getOperand(0) == PromOps[i])
8175           return SDValue();
8176       } else if (User->getOpcode() == ISD::SELECT_CC) {
8177         if (User->getOperand(0) == PromOps[i] ||
8178             User->getOperand(1) == PromOps[i])
8179           return SDValue();
8180       }
8181     }
8182   }
8183
8184   unsigned PromBits = N->getOperand(0).getValueSizeInBits();
8185   bool ReallyNeedsExt = false;
8186   if (N->getOpcode() != ISD::ANY_EXTEND) {
8187     // If all of the inputs are not already sign/zero extended, then
8188     // we'll still need to do that at the end.
8189     for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8190       if (isa<ConstantSDNode>(Inputs[i]))
8191         continue;
8192
8193       unsigned OpBits =
8194         Inputs[i].getOperand(0).getValueSizeInBits();
8195       assert(PromBits < OpBits && "Truncation not to a smaller bit count?");
8196
8197       if ((N->getOpcode() == ISD::ZERO_EXTEND &&
8198            !DAG.MaskedValueIsZero(Inputs[i].getOperand(0),
8199                                   APInt::getHighBitsSet(OpBits,
8200                                                         OpBits-PromBits))) ||
8201           (N->getOpcode() == ISD::SIGN_EXTEND &&
8202            DAG.ComputeNumSignBits(Inputs[i].getOperand(0)) <
8203              (OpBits-(PromBits-1)))) {
8204         ReallyNeedsExt = true;
8205         break;
8206       }
8207     }
8208   }
8209
8210   // Replace all inputs, either with the truncation operand, or a
8211   // truncation or extension to the final output type.
8212   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8213     // Constant inputs need to be replaced with the to-be-promoted nodes that
8214     // use them because they might have users outside of the cluster of
8215     // promoted nodes.
8216     if (isa<ConstantSDNode>(Inputs[i]))
8217       continue;
8218
8219     SDValue InSrc = Inputs[i].getOperand(0);
8220     if (Inputs[i].getValueType() == N->getValueType(0))
8221       DAG.ReplaceAllUsesOfValueWith(Inputs[i], InSrc);
8222     else if (N->getOpcode() == ISD::SIGN_EXTEND)
8223       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8224         DAG.getSExtOrTrunc(InSrc, dl, N->getValueType(0)));
8225     else if (N->getOpcode() == ISD::ZERO_EXTEND)
8226       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8227         DAG.getZExtOrTrunc(InSrc, dl, N->getValueType(0)));
8228     else
8229       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8230         DAG.getAnyExtOrTrunc(InSrc, dl, N->getValueType(0)));
8231   }
8232
8233   // Replace all operations (these are all the same, but have a different
8234   // (promoted) return type). DAG.getNode will validate that the types of
8235   // a binary operator match, so go through the list in reverse so that
8236   // we've likely promoted both operands first.
8237   while (!PromOps.empty()) {
8238     SDValue PromOp = PromOps.back();
8239     PromOps.pop_back();
8240
8241     unsigned C;
8242     switch (PromOp.getOpcode()) {
8243     default:             C = 0; break;
8244     case ISD::SELECT:    C = 1; break;
8245     case ISD::SELECT_CC: C = 2; break;
8246     }
8247
8248     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8249          PromOp.getOperand(C).getValueType() != N->getValueType(0)) ||
8250         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8251          PromOp.getOperand(C+1).getValueType() != N->getValueType(0))) {
8252       // The to-be-promoted operands of this node have not yet been
8253       // promoted (this should be rare because we're going through the
8254       // list backward, but if one of the operands has several users in
8255       // this cluster of to-be-promoted nodes, it is possible).
8256       PromOps.insert(PromOps.begin(), PromOp);
8257       continue;
8258     }
8259
8260     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8261                                 PromOp.getNode()->op_end());
8262
8263     // If this node has constant inputs, then they'll need to be promoted here.
8264     for (unsigned i = 0; i < 2; ++i) {
8265       if (!isa<ConstantSDNode>(Ops[C+i]))
8266         continue;
8267       if (Ops[C+i].getValueType() == N->getValueType(0))
8268         continue;
8269
8270       if (N->getOpcode() == ISD::SIGN_EXTEND)
8271         Ops[C+i] = DAG.getSExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8272       else if (N->getOpcode() == ISD::ZERO_EXTEND)
8273         Ops[C+i] = DAG.getZExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8274       else
8275         Ops[C+i] = DAG.getAnyExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8276     }
8277
8278     DAG.ReplaceAllUsesOfValueWith(PromOp,
8279       DAG.getNode(PromOp.getOpcode(), dl, N->getValueType(0), Ops));
8280   }
8281
8282   // Now we're left with the initial extension itself.
8283   if (!ReallyNeedsExt)
8284     return N->getOperand(0);
8285
8286   // To zero extend, just mask off everything except for the first bit (in the
8287   // i1 case).
8288   if (N->getOpcode() == ISD::ZERO_EXTEND)
8289     return DAG.getNode(ISD::AND, dl, N->getValueType(0), N->getOperand(0),
8290                        DAG.getConstant(APInt::getLowBitsSet(
8291                                          N->getValueSizeInBits(0), PromBits),
8292                                        N->getValueType(0)));
8293
8294   assert(N->getOpcode() == ISD::SIGN_EXTEND &&
8295          "Invalid extension type");
8296   EVT ShiftAmountTy = getShiftAmountTy(N->getValueType(0));
8297   SDValue ShiftCst =
8298     DAG.getConstant(N->getValueSizeInBits(0)-PromBits, ShiftAmountTy);
8299   return DAG.getNode(ISD::SRA, dl, N->getValueType(0), 
8300                      DAG.getNode(ISD::SHL, dl, N->getValueType(0),
8301                                  N->getOperand(0), ShiftCst), ShiftCst);
8302 }
8303
8304 SDValue PPCTargetLowering::PerformDAGCombine(SDNode *N,
8305                                              DAGCombinerInfo &DCI) const {
8306   const TargetMachine &TM = getTargetMachine();
8307   SelectionDAG &DAG = DCI.DAG;
8308   SDLoc dl(N);
8309   switch (N->getOpcode()) {
8310   default: break;
8311   case PPCISD::SHL:
8312     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8313       if (C->isNullValue())   // 0 << V -> 0.
8314         return N->getOperand(0);
8315     }
8316     break;
8317   case PPCISD::SRL:
8318     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8319       if (C->isNullValue())   // 0 >>u V -> 0.
8320         return N->getOperand(0);
8321     }
8322     break;
8323   case PPCISD::SRA:
8324     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8325       if (C->isNullValue() ||   //  0 >>s V -> 0.
8326           C->isAllOnesValue())    // -1 >>s V -> -1.
8327         return N->getOperand(0);
8328     }
8329     break;
8330   case ISD::SIGN_EXTEND:
8331   case ISD::ZERO_EXTEND:
8332   case ISD::ANY_EXTEND: 
8333     return DAGCombineExtBoolTrunc(N, DCI);
8334   case ISD::TRUNCATE:
8335   case ISD::SETCC:
8336   case ISD::SELECT_CC:
8337     return DAGCombineTruncBoolExt(N, DCI);
8338   case ISD::SINT_TO_FP:
8339     if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
8340       if (N->getOperand(0).getOpcode() == ISD::FP_TO_SINT) {
8341         // Turn (sint_to_fp (fp_to_sint X)) -> fctidz/fcfid without load/stores.
8342         // We allow the src/dst to be either f32/f64, but the intermediate
8343         // type must be i64.
8344         if (N->getOperand(0).getValueType() == MVT::i64 &&
8345             N->getOperand(0).getOperand(0).getValueType() != MVT::ppcf128) {
8346           SDValue Val = N->getOperand(0).getOperand(0);
8347           if (Val.getValueType() == MVT::f32) {
8348             Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8349             DCI.AddToWorklist(Val.getNode());
8350           }
8351
8352           Val = DAG.getNode(PPCISD::FCTIDZ, dl, MVT::f64, Val);
8353           DCI.AddToWorklist(Val.getNode());
8354           Val = DAG.getNode(PPCISD::FCFID, dl, MVT::f64, Val);
8355           DCI.AddToWorklist(Val.getNode());
8356           if (N->getValueType(0) == MVT::f32) {
8357             Val = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, Val,
8358                               DAG.getIntPtrConstant(0));
8359             DCI.AddToWorklist(Val.getNode());
8360           }
8361           return Val;
8362         } else if (N->getOperand(0).getValueType() == MVT::i32) {
8363           // If the intermediate type is i32, we can avoid the load/store here
8364           // too.
8365         }
8366       }
8367     }
8368     break;
8369   case ISD::STORE:
8370     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
8371     if (TM.getSubtarget<PPCSubtarget>().hasSTFIWX() &&
8372         !cast<StoreSDNode>(N)->isTruncatingStore() &&
8373         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
8374         N->getOperand(1).getValueType() == MVT::i32 &&
8375         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
8376       SDValue Val = N->getOperand(1).getOperand(0);
8377       if (Val.getValueType() == MVT::f32) {
8378         Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8379         DCI.AddToWorklist(Val.getNode());
8380       }
8381       Val = DAG.getNode(PPCISD::FCTIWZ, dl, MVT::f64, Val);
8382       DCI.AddToWorklist(Val.getNode());
8383
8384       SDValue Ops[] = {
8385         N->getOperand(0), Val, N->getOperand(2),
8386         DAG.getValueType(N->getOperand(1).getValueType())
8387       };
8388
8389       Val = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
8390               DAG.getVTList(MVT::Other), Ops,
8391               cast<StoreSDNode>(N)->getMemoryVT(),
8392               cast<StoreSDNode>(N)->getMemOperand());
8393       DCI.AddToWorklist(Val.getNode());
8394       return Val;
8395     }
8396
8397     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
8398     if (cast<StoreSDNode>(N)->isUnindexed() &&
8399         N->getOperand(1).getOpcode() == ISD::BSWAP &&
8400         N->getOperand(1).getNode()->hasOneUse() &&
8401         (N->getOperand(1).getValueType() == MVT::i32 ||
8402          N->getOperand(1).getValueType() == MVT::i16 ||
8403          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8404           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8405           N->getOperand(1).getValueType() == MVT::i64))) {
8406       SDValue BSwapOp = N->getOperand(1).getOperand(0);
8407       // Do an any-extend to 32-bits if this is a half-word input.
8408       if (BSwapOp.getValueType() == MVT::i16)
8409         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, BSwapOp);
8410
8411       SDValue Ops[] = {
8412         N->getOperand(0), BSwapOp, N->getOperand(2),
8413         DAG.getValueType(N->getOperand(1).getValueType())
8414       };
8415       return
8416         DAG.getMemIntrinsicNode(PPCISD::STBRX, dl, DAG.getVTList(MVT::Other),
8417                                 Ops, cast<StoreSDNode>(N)->getMemoryVT(),
8418                                 cast<StoreSDNode>(N)->getMemOperand());
8419     }
8420     break;
8421   case ISD::LOAD: {
8422     LoadSDNode *LD = cast<LoadSDNode>(N);
8423     EVT VT = LD->getValueType(0);
8424     Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
8425     unsigned ABIAlignment = getDataLayout()->getABITypeAlignment(Ty);
8426     if (ISD::isNON_EXTLoad(N) && VT.isVector() &&
8427         TM.getSubtarget<PPCSubtarget>().hasAltivec() &&
8428         // P8 and later hardware should just use LOAD.
8429         !TM.getSubtarget<PPCSubtarget>().hasP8Vector() &&
8430         (VT == MVT::v16i8 || VT == MVT::v8i16 ||
8431          VT == MVT::v4i32 || VT == MVT::v4f32) &&
8432         LD->getAlignment() < ABIAlignment) {
8433       // This is a type-legal unaligned Altivec load.
8434       SDValue Chain = LD->getChain();
8435       SDValue Ptr = LD->getBasePtr();
8436       bool isLittleEndian = Subtarget.isLittleEndian();
8437
8438       // This implements the loading of unaligned vectors as described in
8439       // the venerable Apple Velocity Engine overview. Specifically:
8440       // https://developer.apple.com/hardwaredrivers/ve/alignment.html
8441       // https://developer.apple.com/hardwaredrivers/ve/code_optimization.html
8442       //
8443       // The general idea is to expand a sequence of one or more unaligned
8444       // loads into an alignment-based permutation-control instruction (lvsl
8445       // or lvsr), a series of regular vector loads (which always truncate
8446       // their input address to an aligned address), and a series of
8447       // permutations.  The results of these permutations are the requested
8448       // loaded values.  The trick is that the last "extra" load is not taken
8449       // from the address you might suspect (sizeof(vector) bytes after the
8450       // last requested load), but rather sizeof(vector) - 1 bytes after the
8451       // last requested vector. The point of this is to avoid a page fault if
8452       // the base address happened to be aligned. This works because if the
8453       // base address is aligned, then adding less than a full vector length
8454       // will cause the last vector in the sequence to be (re)loaded.
8455       // Otherwise, the next vector will be fetched as you might suspect was
8456       // necessary.
8457
8458       // We might be able to reuse the permutation generation from
8459       // a different base address offset from this one by an aligned amount.
8460       // The INTRINSIC_WO_CHAIN DAG combine will attempt to perform this
8461       // optimization later.
8462       Intrinsic::ID Intr = (isLittleEndian ?
8463                             Intrinsic::ppc_altivec_lvsr :
8464                             Intrinsic::ppc_altivec_lvsl);
8465       SDValue PermCntl = BuildIntrinsicOp(Intr, Ptr, DAG, dl, MVT::v16i8);
8466
8467       // Create the new MMO for the new base load. It is like the original MMO,
8468       // but represents an area in memory almost twice the vector size centered
8469       // on the original address. If the address is unaligned, we might start
8470       // reading up to (sizeof(vector)-1) bytes below the address of the
8471       // original unaligned load.
8472       MachineFunction &MF = DAG.getMachineFunction();
8473       MachineMemOperand *BaseMMO =
8474         MF.getMachineMemOperand(LD->getMemOperand(),
8475                                 -LD->getMemoryVT().getStoreSize()+1,
8476                                 2*LD->getMemoryVT().getStoreSize()-1);
8477
8478       // Create the new base load.
8479       SDValue LDXIntID = DAG.getTargetConstant(Intrinsic::ppc_altivec_lvx,
8480                                                getPointerTy());
8481       SDValue BaseLoadOps[] = { Chain, LDXIntID, Ptr };
8482       SDValue BaseLoad =
8483         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8484                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8485                                 BaseLoadOps, MVT::v4i32, BaseMMO);
8486
8487       // Note that the value of IncOffset (which is provided to the next
8488       // load's pointer info offset value, and thus used to calculate the
8489       // alignment), and the value of IncValue (which is actually used to
8490       // increment the pointer value) are different! This is because we
8491       // require the next load to appear to be aligned, even though it
8492       // is actually offset from the base pointer by a lesser amount.
8493       int IncOffset = VT.getSizeInBits() / 8;
8494       int IncValue = IncOffset;
8495
8496       // Walk (both up and down) the chain looking for another load at the real
8497       // (aligned) offset (the alignment of the other load does not matter in
8498       // this case). If found, then do not use the offset reduction trick, as
8499       // that will prevent the loads from being later combined (as they would
8500       // otherwise be duplicates).
8501       if (!findConsecutiveLoad(LD, DAG))
8502         --IncValue;
8503
8504       SDValue Increment = DAG.getConstant(IncValue, getPointerTy());
8505       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
8506
8507       MachineMemOperand *ExtraMMO =
8508         MF.getMachineMemOperand(LD->getMemOperand(),
8509                                 1, 2*LD->getMemoryVT().getStoreSize()-1);
8510       SDValue ExtraLoadOps[] = { Chain, LDXIntID, Ptr };
8511       SDValue ExtraLoad =
8512         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8513                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8514                                 ExtraLoadOps, MVT::v4i32, ExtraMMO);
8515
8516       SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
8517         BaseLoad.getValue(1), ExtraLoad.getValue(1));
8518
8519       // Because vperm has a big-endian bias, we must reverse the order
8520       // of the input vectors and complement the permute control vector
8521       // when generating little endian code.  We have already handled the
8522       // latter by using lvsr instead of lvsl, so just reverse BaseLoad
8523       // and ExtraLoad here.
8524       SDValue Perm;
8525       if (isLittleEndian)
8526         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8527                                 ExtraLoad, BaseLoad, PermCntl, DAG, dl);
8528       else
8529         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8530                                 BaseLoad, ExtraLoad, PermCntl, DAG, dl);
8531
8532       if (VT != MVT::v4i32)
8533         Perm = DAG.getNode(ISD::BITCAST, dl, VT, Perm);
8534
8535       // The output of the permutation is our loaded result, the TokenFactor is
8536       // our new chain.
8537       DCI.CombineTo(N, Perm, TF);
8538       return SDValue(N, 0);
8539     }
8540     }
8541     break;
8542   case ISD::INTRINSIC_WO_CHAIN: {
8543     bool isLittleEndian = Subtarget.isLittleEndian();
8544     Intrinsic::ID Intr = (isLittleEndian ?
8545                           Intrinsic::ppc_altivec_lvsr :
8546                           Intrinsic::ppc_altivec_lvsl);
8547     if (cast<ConstantSDNode>(N->getOperand(0))->getZExtValue() == Intr &&
8548         N->getOperand(1)->getOpcode() == ISD::ADD) {
8549       SDValue Add = N->getOperand(1);
8550
8551       if (DAG.MaskedValueIsZero(Add->getOperand(1),
8552             APInt::getAllOnesValue(4 /* 16 byte alignment */).zext(
8553               Add.getValueType().getScalarType().getSizeInBits()))) {
8554         SDNode *BasePtr = Add->getOperand(0).getNode();
8555         for (SDNode::use_iterator UI = BasePtr->use_begin(),
8556              UE = BasePtr->use_end(); UI != UE; ++UI) {
8557           if (UI->getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8558               cast<ConstantSDNode>(UI->getOperand(0))->getZExtValue() ==
8559                 Intr) {
8560             // We've found another LVSL/LVSR, and this address is an aligned
8561             // multiple of that one. The results will be the same, so use the
8562             // one we've just found instead.
8563
8564             return SDValue(*UI, 0);
8565           }
8566         }
8567       }
8568     }
8569     }
8570
8571     break;
8572   case ISD::BSWAP:
8573     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
8574     if (ISD::isNON_EXTLoad(N->getOperand(0).getNode()) &&
8575         N->getOperand(0).hasOneUse() &&
8576         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16 ||
8577          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8578           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8579           N->getValueType(0) == MVT::i64))) {
8580       SDValue Load = N->getOperand(0);
8581       LoadSDNode *LD = cast<LoadSDNode>(Load);
8582       // Create the byte-swapping load.
8583       SDValue Ops[] = {
8584         LD->getChain(),    // Chain
8585         LD->getBasePtr(),  // Ptr
8586         DAG.getValueType(N->getValueType(0)) // VT
8587       };
8588       SDValue BSLoad =
8589         DAG.getMemIntrinsicNode(PPCISD::LBRX, dl,
8590                                 DAG.getVTList(N->getValueType(0) == MVT::i64 ?
8591                                               MVT::i64 : MVT::i32, MVT::Other),
8592                                 Ops, LD->getMemoryVT(), LD->getMemOperand());
8593
8594       // If this is an i16 load, insert the truncate.
8595       SDValue ResVal = BSLoad;
8596       if (N->getValueType(0) == MVT::i16)
8597         ResVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, BSLoad);
8598
8599       // First, combine the bswap away.  This makes the value produced by the
8600       // load dead.
8601       DCI.CombineTo(N, ResVal);
8602
8603       // Next, combine the load away, we give it a bogus result value but a real
8604       // chain result.  The result value is dead because the bswap is dead.
8605       DCI.CombineTo(Load.getNode(), ResVal, BSLoad.getValue(1));
8606
8607       // Return N so it doesn't get rechecked!
8608       return SDValue(N, 0);
8609     }
8610
8611     break;
8612   case PPCISD::VCMP: {
8613     // If a VCMPo node already exists with exactly the same operands as this
8614     // node, use its result instead of this node (VCMPo computes both a CR6 and
8615     // a normal output).
8616     //
8617     if (!N->getOperand(0).hasOneUse() &&
8618         !N->getOperand(1).hasOneUse() &&
8619         !N->getOperand(2).hasOneUse()) {
8620
8621       // Scan all of the users of the LHS, looking for VCMPo's that match.
8622       SDNode *VCMPoNode = nullptr;
8623
8624       SDNode *LHSN = N->getOperand(0).getNode();
8625       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
8626            UI != E; ++UI)
8627         if (UI->getOpcode() == PPCISD::VCMPo &&
8628             UI->getOperand(1) == N->getOperand(1) &&
8629             UI->getOperand(2) == N->getOperand(2) &&
8630             UI->getOperand(0) == N->getOperand(0)) {
8631           VCMPoNode = *UI;
8632           break;
8633         }
8634
8635       // If there is no VCMPo node, or if the flag value has a single use, don't
8636       // transform this.
8637       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
8638         break;
8639
8640       // Look at the (necessarily single) use of the flag value.  If it has a
8641       // chain, this transformation is more complex.  Note that multiple things
8642       // could use the value result, which we should ignore.
8643       SDNode *FlagUser = nullptr;
8644       for (SDNode::use_iterator UI = VCMPoNode->use_begin();
8645            FlagUser == nullptr; ++UI) {
8646         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
8647         SDNode *User = *UI;
8648         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
8649           if (User->getOperand(i) == SDValue(VCMPoNode, 1)) {
8650             FlagUser = User;
8651             break;
8652           }
8653         }
8654       }
8655
8656       // If the user is a MFOCRF instruction, we know this is safe.
8657       // Otherwise we give up for right now.
8658       if (FlagUser->getOpcode() == PPCISD::MFOCRF)
8659         return SDValue(VCMPoNode, 0);
8660     }
8661     break;
8662   }
8663   case ISD::BRCOND: {
8664     SDValue Cond = N->getOperand(1);
8665     SDValue Target = N->getOperand(2);
8666  
8667     if (Cond.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8668         cast<ConstantSDNode>(Cond.getOperand(1))->getZExtValue() ==
8669           Intrinsic::ppc_is_decremented_ctr_nonzero) {
8670
8671       // We now need to make the intrinsic dead (it cannot be instruction
8672       // selected).
8673       DAG.ReplaceAllUsesOfValueWith(Cond.getValue(1), Cond.getOperand(0));
8674       assert(Cond.getNode()->hasOneUse() &&
8675              "Counter decrement has more than one use");
8676
8677       return DAG.getNode(PPCISD::BDNZ, dl, MVT::Other,
8678                          N->getOperand(0), Target);
8679     }
8680   }
8681   break;
8682   case ISD::BR_CC: {
8683     // If this is a branch on an altivec predicate comparison, lower this so
8684     // that we don't have to do a MFOCRF: instead, branch directly on CR6.  This
8685     // lowering is done pre-legalize, because the legalizer lowers the predicate
8686     // compare down to code that is difficult to reassemble.
8687     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
8688     SDValue LHS = N->getOperand(2), RHS = N->getOperand(3);
8689
8690     // Sometimes the promoted value of the intrinsic is ANDed by some non-zero
8691     // value. If so, pass-through the AND to get to the intrinsic.
8692     if (LHS.getOpcode() == ISD::AND &&
8693         LHS.getOperand(0).getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8694         cast<ConstantSDNode>(LHS.getOperand(0).getOperand(1))->getZExtValue() ==
8695           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8696         isa<ConstantSDNode>(LHS.getOperand(1)) &&
8697         !cast<ConstantSDNode>(LHS.getOperand(1))->getConstantIntValue()->
8698           isZero())
8699       LHS = LHS.getOperand(0);
8700
8701     if (LHS.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8702         cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue() ==
8703           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8704         isa<ConstantSDNode>(RHS)) {
8705       assert((CC == ISD::SETEQ || CC == ISD::SETNE) &&
8706              "Counter decrement comparison is not EQ or NE");
8707
8708       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8709       bool isBDNZ = (CC == ISD::SETEQ && Val) ||
8710                     (CC == ISD::SETNE && !Val);
8711
8712       // We now need to make the intrinsic dead (it cannot be instruction
8713       // selected).
8714       DAG.ReplaceAllUsesOfValueWith(LHS.getValue(1), LHS.getOperand(0));
8715       assert(LHS.getNode()->hasOneUse() &&
8716              "Counter decrement has more than one use");
8717
8718       return DAG.getNode(isBDNZ ? PPCISD::BDNZ : PPCISD::BDZ, dl, MVT::Other,
8719                          N->getOperand(0), N->getOperand(4));
8720     }
8721
8722     int CompareOpc;
8723     bool isDot;
8724
8725     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8726         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
8727         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
8728       assert(isDot && "Can't compare against a vector result!");
8729
8730       // If this is a comparison against something other than 0/1, then we know
8731       // that the condition is never/always true.
8732       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8733       if (Val != 0 && Val != 1) {
8734         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
8735           return N->getOperand(0);
8736         // Always !=, turn it into an unconditional branch.
8737         return DAG.getNode(ISD::BR, dl, MVT::Other,
8738                            N->getOperand(0), N->getOperand(4));
8739       }
8740
8741       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
8742
8743       // Create the PPCISD altivec 'dot' comparison node.
8744       SDValue Ops[] = {
8745         LHS.getOperand(2),  // LHS of compare
8746         LHS.getOperand(3),  // RHS of compare
8747         DAG.getConstant(CompareOpc, MVT::i32)
8748       };
8749       EVT VTs[] = { LHS.getOperand(2).getValueType(), MVT::Glue };
8750       SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
8751
8752       // Unpack the result based on how the target uses it.
8753       PPC::Predicate CompOpc;
8754       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue()) {
8755       default:  // Can't happen, don't crash on invalid number though.
8756       case 0:   // Branch on the value of the EQ bit of CR6.
8757         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
8758         break;
8759       case 1:   // Branch on the inverted value of the EQ bit of CR6.
8760         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
8761         break;
8762       case 2:   // Branch on the value of the LT bit of CR6.
8763         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
8764         break;
8765       case 3:   // Branch on the inverted value of the LT bit of CR6.
8766         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
8767         break;
8768       }
8769
8770       return DAG.getNode(PPCISD::COND_BRANCH, dl, MVT::Other, N->getOperand(0),
8771                          DAG.getConstant(CompOpc, MVT::i32),
8772                          DAG.getRegister(PPC::CR6, MVT::i32),
8773                          N->getOperand(4), CompNode.getValue(1));
8774     }
8775     break;
8776   }
8777   }
8778
8779   return SDValue();
8780 }
8781
8782 //===----------------------------------------------------------------------===//
8783 // Inline Assembly Support
8784 //===----------------------------------------------------------------------===//
8785
8786 void PPCTargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
8787                                                       APInt &KnownZero,
8788                                                       APInt &KnownOne,
8789                                                       const SelectionDAG &DAG,
8790                                                       unsigned Depth) const {
8791   KnownZero = KnownOne = APInt(KnownZero.getBitWidth(), 0);
8792   switch (Op.getOpcode()) {
8793   default: break;
8794   case PPCISD::LBRX: {
8795     // lhbrx is known to have the top bits cleared out.
8796     if (cast<VTSDNode>(Op.getOperand(2))->getVT() == MVT::i16)
8797       KnownZero = 0xFFFF0000;
8798     break;
8799   }
8800   case ISD::INTRINSIC_WO_CHAIN: {
8801     switch (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue()) {
8802     default: break;
8803     case Intrinsic::ppc_altivec_vcmpbfp_p:
8804     case Intrinsic::ppc_altivec_vcmpeqfp_p:
8805     case Intrinsic::ppc_altivec_vcmpequb_p:
8806     case Intrinsic::ppc_altivec_vcmpequh_p:
8807     case Intrinsic::ppc_altivec_vcmpequw_p:
8808     case Intrinsic::ppc_altivec_vcmpgefp_p:
8809     case Intrinsic::ppc_altivec_vcmpgtfp_p:
8810     case Intrinsic::ppc_altivec_vcmpgtsb_p:
8811     case Intrinsic::ppc_altivec_vcmpgtsh_p:
8812     case Intrinsic::ppc_altivec_vcmpgtsw_p:
8813     case Intrinsic::ppc_altivec_vcmpgtub_p:
8814     case Intrinsic::ppc_altivec_vcmpgtuh_p:
8815     case Intrinsic::ppc_altivec_vcmpgtuw_p:
8816       KnownZero = ~1U;  // All bits but the low one are known to be zero.
8817       break;
8818     }
8819   }
8820   }
8821 }
8822
8823
8824 /// getConstraintType - Given a constraint, return the type of
8825 /// constraint it is for this target.
8826 PPCTargetLowering::ConstraintType
8827 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
8828   if (Constraint.size() == 1) {
8829     switch (Constraint[0]) {
8830     default: break;
8831     case 'b':
8832     case 'r':
8833     case 'f':
8834     case 'v':
8835     case 'y':
8836       return C_RegisterClass;
8837     case 'Z':
8838       // FIXME: While Z does indicate a memory constraint, it specifically
8839       // indicates an r+r address (used in conjunction with the 'y' modifier
8840       // in the replacement string). Currently, we're forcing the base
8841       // register to be r0 in the asm printer (which is interpreted as zero)
8842       // and forming the complete address in the second register. This is
8843       // suboptimal.
8844       return C_Memory;
8845     }
8846   } else if (Constraint == "wc") { // individual CR bits.
8847     return C_RegisterClass;
8848   } else if (Constraint == "wa" || Constraint == "wd" ||
8849              Constraint == "wf" || Constraint == "ws") {
8850     return C_RegisterClass; // VSX registers.
8851   }
8852   return TargetLowering::getConstraintType(Constraint);
8853 }
8854
8855 /// Examine constraint type and operand type and determine a weight value.
8856 /// This object must already have been set up with the operand type
8857 /// and the current alternative constraint selected.
8858 TargetLowering::ConstraintWeight
8859 PPCTargetLowering::getSingleConstraintMatchWeight(
8860     AsmOperandInfo &info, const char *constraint) const {
8861   ConstraintWeight weight = CW_Invalid;
8862   Value *CallOperandVal = info.CallOperandVal;
8863     // If we don't have a value, we can't do a match,
8864     // but allow it at the lowest weight.
8865   if (!CallOperandVal)
8866     return CW_Default;
8867   Type *type = CallOperandVal->getType();
8868
8869   // Look at the constraint type.
8870   if (StringRef(constraint) == "wc" && type->isIntegerTy(1))
8871     return CW_Register; // an individual CR bit.
8872   else if ((StringRef(constraint) == "wa" ||
8873             StringRef(constraint) == "wd" ||
8874             StringRef(constraint) == "wf") &&
8875            type->isVectorTy())
8876     return CW_Register;
8877   else if (StringRef(constraint) == "ws" && type->isDoubleTy())
8878     return CW_Register;
8879
8880   switch (*constraint) {
8881   default:
8882     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
8883     break;
8884   case 'b':
8885     if (type->isIntegerTy())
8886       weight = CW_Register;
8887     break;
8888   case 'f':
8889     if (type->isFloatTy())
8890       weight = CW_Register;
8891     break;
8892   case 'd':
8893     if (type->isDoubleTy())
8894       weight = CW_Register;
8895     break;
8896   case 'v':
8897     if (type->isVectorTy())
8898       weight = CW_Register;
8899     break;
8900   case 'y':
8901     weight = CW_Register;
8902     break;
8903   case 'Z':
8904     weight = CW_Memory;
8905     break;
8906   }
8907   return weight;
8908 }
8909
8910 std::pair<unsigned, const TargetRegisterClass*>
8911 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
8912                                                 MVT VT) const {
8913   if (Constraint.size() == 1) {
8914     // GCC RS6000 Constraint Letters
8915     switch (Constraint[0]) {
8916     case 'b':   // R1-R31
8917       if (VT == MVT::i64 && Subtarget.isPPC64())
8918         return std::make_pair(0U, &PPC::G8RC_NOX0RegClass);
8919       return std::make_pair(0U, &PPC::GPRC_NOR0RegClass);
8920     case 'r':   // R0-R31
8921       if (VT == MVT::i64 && Subtarget.isPPC64())
8922         return std::make_pair(0U, &PPC::G8RCRegClass);
8923       return std::make_pair(0U, &PPC::GPRCRegClass);
8924     case 'f':
8925       if (VT == MVT::f32 || VT == MVT::i32)
8926         return std::make_pair(0U, &PPC::F4RCRegClass);
8927       if (VT == MVT::f64 || VT == MVT::i64)
8928         return std::make_pair(0U, &PPC::F8RCRegClass);
8929       break;
8930     case 'v':
8931       return std::make_pair(0U, &PPC::VRRCRegClass);
8932     case 'y':   // crrc
8933       return std::make_pair(0U, &PPC::CRRCRegClass);
8934     }
8935   } else if (Constraint == "wc") { // an individual CR bit.
8936     return std::make_pair(0U, &PPC::CRBITRCRegClass);
8937   } else if (Constraint == "wa" || Constraint == "wd" ||
8938              Constraint == "wf") {
8939     return std::make_pair(0U, &PPC::VSRCRegClass);
8940   } else if (Constraint == "ws") {
8941     return std::make_pair(0U, &PPC::VSFRCRegClass);
8942   }
8943
8944   std::pair<unsigned, const TargetRegisterClass*> R =
8945     TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
8946
8947   // r[0-9]+ are used, on PPC64, to refer to the corresponding 64-bit registers
8948   // (which we call X[0-9]+). If a 64-bit value has been requested, and a
8949   // 32-bit GPR has been selected, then 'upgrade' it to the 64-bit parent
8950   // register.
8951   // FIXME: If TargetLowering::getRegForInlineAsmConstraint could somehow use
8952   // the AsmName field from *RegisterInfo.td, then this would not be necessary.
8953   if (R.first && VT == MVT::i64 && Subtarget.isPPC64() &&
8954       PPC::GPRCRegClass.contains(R.first)) {
8955     const TargetRegisterInfo *TRI =
8956         getTargetMachine().getSubtargetImpl()->getRegisterInfo();
8957     return std::make_pair(TRI->getMatchingSuperReg(R.first,
8958                             PPC::sub_32, &PPC::G8RCRegClass),
8959                           &PPC::G8RCRegClass);
8960   }
8961
8962   return R;
8963 }
8964
8965
8966 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
8967 /// vector.  If it is invalid, don't add anything to Ops.
8968 void PPCTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
8969                                                      std::string &Constraint,
8970                                                      std::vector<SDValue>&Ops,
8971                                                      SelectionDAG &DAG) const {
8972   SDValue Result;
8973
8974   // Only support length 1 constraints.
8975   if (Constraint.length() > 1) return;
8976
8977   char Letter = Constraint[0];
8978   switch (Letter) {
8979   default: break;
8980   case 'I':
8981   case 'J':
8982   case 'K':
8983   case 'L':
8984   case 'M':
8985   case 'N':
8986   case 'O':
8987   case 'P': {
8988     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
8989     if (!CST) return; // Must be an immediate to match.
8990     unsigned Value = CST->getZExtValue();
8991     switch (Letter) {
8992     default: llvm_unreachable("Unknown constraint letter!");
8993     case 'I':  // "I" is a signed 16-bit constant.
8994       if ((short)Value == (int)Value)
8995         Result = DAG.getTargetConstant(Value, Op.getValueType());
8996       break;
8997     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
8998     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
8999       if ((short)Value == 0)
9000         Result = DAG.getTargetConstant(Value, Op.getValueType());
9001       break;
9002     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
9003       if ((Value >> 16) == 0)
9004         Result = DAG.getTargetConstant(Value, Op.getValueType());
9005       break;
9006     case 'M':  // "M" is a constant that is greater than 31.
9007       if (Value > 31)
9008         Result = DAG.getTargetConstant(Value, Op.getValueType());
9009       break;
9010     case 'N':  // "N" is a positive constant that is an exact power of two.
9011       if ((int)Value > 0 && isPowerOf2_32(Value))
9012         Result = DAG.getTargetConstant(Value, Op.getValueType());
9013       break;
9014     case 'O':  // "O" is the constant zero.
9015       if (Value == 0)
9016         Result = DAG.getTargetConstant(Value, Op.getValueType());
9017       break;
9018     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
9019       if ((short)-Value == (int)-Value)
9020         Result = DAG.getTargetConstant(Value, Op.getValueType());
9021       break;
9022     }
9023     break;
9024   }
9025   }
9026
9027   if (Result.getNode()) {
9028     Ops.push_back(Result);
9029     return;
9030   }
9031
9032   // Handle standard constraint letters.
9033   TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
9034 }
9035
9036 // isLegalAddressingMode - Return true if the addressing mode represented
9037 // by AM is legal for this target, for a load/store of the specified type.
9038 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM,
9039                                               Type *Ty) const {
9040   // FIXME: PPC does not allow r+i addressing modes for vectors!
9041
9042   // PPC allows a sign-extended 16-bit immediate field.
9043   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
9044     return false;
9045
9046   // No global is ever allowed as a base.
9047   if (AM.BaseGV)
9048     return false;
9049
9050   // PPC only support r+r,
9051   switch (AM.Scale) {
9052   case 0:  // "r+i" or just "i", depending on HasBaseReg.
9053     break;
9054   case 1:
9055     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
9056       return false;
9057     // Otherwise we have r+r or r+i.
9058     break;
9059   case 2:
9060     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
9061       return false;
9062     // Allow 2*r as r+r.
9063     break;
9064   default:
9065     // No other scales are supported.
9066     return false;
9067   }
9068
9069   return true;
9070 }
9071
9072 SDValue PPCTargetLowering::LowerRETURNADDR(SDValue Op,
9073                                            SelectionDAG &DAG) const {
9074   MachineFunction &MF = DAG.getMachineFunction();
9075   MachineFrameInfo *MFI = MF.getFrameInfo();
9076   MFI->setReturnAddressIsTaken(true);
9077
9078   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
9079     return SDValue();
9080
9081   SDLoc dl(Op);
9082   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9083
9084   // Make sure the function does not optimize away the store of the RA to
9085   // the stack.
9086   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
9087   FuncInfo->setLRStoreRequired();
9088   bool isPPC64 = Subtarget.isPPC64();
9089   bool isDarwinABI = Subtarget.isDarwinABI();
9090
9091   if (Depth > 0) {
9092     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9093     SDValue Offset =
9094
9095       DAG.getConstant(PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI),
9096                       isPPC64? MVT::i64 : MVT::i32);
9097     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9098                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9099                                    FrameAddr, Offset),
9100                        MachinePointerInfo(), false, false, false, 0);
9101   }
9102
9103   // Just load the return address off the stack.
9104   SDValue RetAddrFI = getReturnAddrFrameIndex(DAG);
9105   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9106                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9107 }
9108
9109 SDValue PPCTargetLowering::LowerFRAMEADDR(SDValue Op,
9110                                           SelectionDAG &DAG) const {
9111   SDLoc dl(Op);
9112   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9113
9114   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
9115   bool isPPC64 = PtrVT == MVT::i64;
9116
9117   MachineFunction &MF = DAG.getMachineFunction();
9118   MachineFrameInfo *MFI = MF.getFrameInfo();
9119   MFI->setFrameAddressIsTaken(true);
9120
9121   // Naked functions never have a frame pointer, and so we use r1. For all
9122   // other functions, this decision must be delayed until during PEI.
9123   unsigned FrameReg;
9124   if (MF.getFunction()->getAttributes().hasAttribute(
9125         AttributeSet::FunctionIndex, Attribute::Naked))
9126     FrameReg = isPPC64 ? PPC::X1 : PPC::R1;
9127   else
9128     FrameReg = isPPC64 ? PPC::FP8 : PPC::FP;
9129
9130   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg,
9131                                          PtrVT);
9132   while (Depth--)
9133     FrameAddr = DAG.getLoad(Op.getValueType(), dl, DAG.getEntryNode(),
9134                             FrameAddr, MachinePointerInfo(), false, false,
9135                             false, 0);
9136   return FrameAddr;
9137 }
9138
9139 // FIXME? Maybe this could be a TableGen attribute on some registers and
9140 // this table could be generated automatically from RegInfo.
9141 unsigned PPCTargetLowering::getRegisterByName(const char* RegName,
9142                                               EVT VT) const {
9143   bool isPPC64 = Subtarget.isPPC64();
9144   bool isDarwinABI = Subtarget.isDarwinABI();
9145
9146   if ((isPPC64 && VT != MVT::i64 && VT != MVT::i32) ||
9147       (!isPPC64 && VT != MVT::i32))
9148     report_fatal_error("Invalid register global variable type");
9149
9150   bool is64Bit = isPPC64 && VT == MVT::i64;
9151   unsigned Reg = StringSwitch<unsigned>(RegName)
9152                    .Case("r1", is64Bit ? PPC::X1 : PPC::R1)
9153                    .Case("r2", isDarwinABI ? 0 : (is64Bit ? PPC::X2 : PPC::R2))
9154                    .Case("r13", (!isPPC64 && isDarwinABI) ? 0 :
9155                                   (is64Bit ? PPC::X13 : PPC::R13))
9156                    .Default(0);
9157
9158   if (Reg)
9159     return Reg;
9160   report_fatal_error("Invalid register name global variable");
9161 }
9162
9163 bool
9164 PPCTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
9165   // The PowerPC target isn't yet aware of offsets.
9166   return false;
9167 }
9168
9169 bool PPCTargetLowering::getTgtMemIntrinsic(IntrinsicInfo &Info,
9170                                            const CallInst &I,
9171                                            unsigned Intrinsic) const {
9172
9173   switch (Intrinsic) {
9174   case Intrinsic::ppc_altivec_lvx:
9175   case Intrinsic::ppc_altivec_lvxl:
9176   case Intrinsic::ppc_altivec_lvebx:
9177   case Intrinsic::ppc_altivec_lvehx:
9178   case Intrinsic::ppc_altivec_lvewx:
9179   case Intrinsic::ppc_vsx_lxvd2x:
9180   case Intrinsic::ppc_vsx_lxvw4x: {
9181     EVT VT;
9182     switch (Intrinsic) {
9183     case Intrinsic::ppc_altivec_lvebx:
9184       VT = MVT::i8;
9185       break;
9186     case Intrinsic::ppc_altivec_lvehx:
9187       VT = MVT::i16;
9188       break;
9189     case Intrinsic::ppc_altivec_lvewx:
9190       VT = MVT::i32;
9191       break;
9192     case Intrinsic::ppc_vsx_lxvd2x:
9193       VT = MVT::v2f64;
9194       break;
9195     default:
9196       VT = MVT::v4i32;
9197       break;
9198     }
9199
9200     Info.opc = ISD::INTRINSIC_W_CHAIN;
9201     Info.memVT = VT;
9202     Info.ptrVal = I.getArgOperand(0);
9203     Info.offset = -VT.getStoreSize()+1;
9204     Info.size = 2*VT.getStoreSize()-1;
9205     Info.align = 1;
9206     Info.vol = false;
9207     Info.readMem = true;
9208     Info.writeMem = false;
9209     return true;
9210   }
9211   case Intrinsic::ppc_altivec_stvx:
9212   case Intrinsic::ppc_altivec_stvxl:
9213   case Intrinsic::ppc_altivec_stvebx:
9214   case Intrinsic::ppc_altivec_stvehx:
9215   case Intrinsic::ppc_altivec_stvewx:
9216   case Intrinsic::ppc_vsx_stxvd2x:
9217   case Intrinsic::ppc_vsx_stxvw4x: {
9218     EVT VT;
9219     switch (Intrinsic) {
9220     case Intrinsic::ppc_altivec_stvebx:
9221       VT = MVT::i8;
9222       break;
9223     case Intrinsic::ppc_altivec_stvehx:
9224       VT = MVT::i16;
9225       break;
9226     case Intrinsic::ppc_altivec_stvewx:
9227       VT = MVT::i32;
9228       break;
9229     case Intrinsic::ppc_vsx_stxvd2x:
9230       VT = MVT::v2f64;
9231       break;
9232     default:
9233       VT = MVT::v4i32;
9234       break;
9235     }
9236
9237     Info.opc = ISD::INTRINSIC_VOID;
9238     Info.memVT = VT;
9239     Info.ptrVal = I.getArgOperand(1);
9240     Info.offset = -VT.getStoreSize()+1;
9241     Info.size = 2*VT.getStoreSize()-1;
9242     Info.align = 1;
9243     Info.vol = false;
9244     Info.readMem = false;
9245     Info.writeMem = true;
9246     return true;
9247   }
9248   default:
9249     break;
9250   }
9251
9252   return false;
9253 }
9254
9255 /// getOptimalMemOpType - Returns the target specific optimal type for load
9256 /// and store operations as a result of memset, memcpy, and memmove
9257 /// lowering. If DstAlign is zero that means it's safe to destination
9258 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
9259 /// means there isn't a need to check it against alignment requirement,
9260 /// probably because the source does not need to be loaded. If 'IsMemset' is
9261 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
9262 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
9263 /// source is constant so it does not need to be loaded.
9264 /// It returns EVT::Other if the type should be determined using generic
9265 /// target-independent logic.
9266 EVT PPCTargetLowering::getOptimalMemOpType(uint64_t Size,
9267                                            unsigned DstAlign, unsigned SrcAlign,
9268                                            bool IsMemset, bool ZeroMemset,
9269                                            bool MemcpyStrSrc,
9270                                            MachineFunction &MF) const {
9271   if (Subtarget.isPPC64()) {
9272     return MVT::i64;
9273   } else {
9274     return MVT::i32;
9275   }
9276 }
9277
9278 /// \brief Returns true if it is beneficial to convert a load of a constant
9279 /// to just the constant itself.
9280 bool PPCTargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
9281                                                           Type *Ty) const {
9282   assert(Ty->isIntegerTy());
9283
9284   unsigned BitSize = Ty->getPrimitiveSizeInBits();
9285   if (BitSize == 0 || BitSize > 64)
9286     return false;
9287   return true;
9288 }
9289
9290 bool PPCTargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
9291   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
9292     return false;
9293   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
9294   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
9295   return NumBits1 == 64 && NumBits2 == 32;
9296 }
9297
9298 bool PPCTargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
9299   if (!VT1.isInteger() || !VT2.isInteger())
9300     return false;
9301   unsigned NumBits1 = VT1.getSizeInBits();
9302   unsigned NumBits2 = VT2.getSizeInBits();
9303   return NumBits1 == 64 && NumBits2 == 32;
9304 }
9305
9306 bool PPCTargetLowering::isLegalICmpImmediate(int64_t Imm) const {
9307   return isInt<16>(Imm) || isUInt<16>(Imm);
9308 }
9309
9310 bool PPCTargetLowering::isLegalAddImmediate(int64_t Imm) const {
9311   return isInt<16>(Imm) || isUInt<16>(Imm);
9312 }
9313
9314 bool PPCTargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
9315                                                        unsigned,
9316                                                        unsigned,
9317                                                        bool *Fast) const {
9318   if (DisablePPCUnaligned)
9319     return false;
9320
9321   // PowerPC supports unaligned memory access for simple non-vector types.
9322   // Although accessing unaligned addresses is not as efficient as accessing
9323   // aligned addresses, it is generally more efficient than manual expansion,
9324   // and generally only traps for software emulation when crossing page
9325   // boundaries.
9326
9327   if (!VT.isSimple())
9328     return false;
9329
9330   if (VT.getSimpleVT().isVector()) {
9331     if (Subtarget.hasVSX()) {
9332       if (VT != MVT::v2f64 && VT != MVT::v2i64 &&
9333           VT != MVT::v4f32 && VT != MVT::v4i32)
9334         return false;
9335     } else {
9336       return false;
9337     }
9338   }
9339
9340   if (VT == MVT::ppcf128)
9341     return false;
9342
9343   if (Fast)
9344     *Fast = true;
9345
9346   return true;
9347 }
9348
9349 bool PPCTargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
9350   VT = VT.getScalarType();
9351
9352   if (!VT.isSimple())
9353     return false;
9354
9355   switch (VT.getSimpleVT().SimpleTy) {
9356   case MVT::f32:
9357   case MVT::f64:
9358     return true;
9359   default:
9360     break;
9361   }
9362
9363   return false;
9364 }
9365
9366 bool
9367 PPCTargetLowering::shouldExpandBuildVectorWithShuffles(
9368                      EVT VT , unsigned DefinedValues) const {
9369   if (VT == MVT::v2i64)
9370     return false;
9371
9372   return TargetLowering::shouldExpandBuildVectorWithShuffles(VT, DefinedValues);
9373 }
9374
9375 Sched::Preference PPCTargetLowering::getSchedulingPreference(SDNode *N) const {
9376   if (DisableILPPref || Subtarget.enableMachineScheduler())
9377     return TargetLowering::getSchedulingPreference(N);
9378
9379   return Sched::ILP;
9380 }
9381
9382 // Create a fast isel object.
9383 FastISel *
9384 PPCTargetLowering::createFastISel(FunctionLoweringInfo &FuncInfo,
9385                                   const TargetLibraryInfo *LibInfo) const {
9386   return PPC::createFastISel(FuncInfo, LibInfo);
9387 }