[mips] Enhance command line option "-mno-ldc1-sdc1" to expand base+index double
[oota-llvm.git] / lib / Target / Mips / MipsSEInstrInfo.h
1 //===-- MipsSEInstrInfo.h - Mips32/64 Instruction Information ---*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the Mips32/64 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef MIPSSEINSTRUCTIONINFO_H
15 #define MIPSSEINSTRUCTIONINFO_H
16
17 #include "MipsInstrInfo.h"
18 #include "MipsSERegisterInfo.h"
19
20 namespace llvm {
21
22 class MipsSEInstrInfo : public MipsInstrInfo {
23   const MipsSERegisterInfo RI;
24   bool IsN64;
25
26 public:
27   explicit MipsSEInstrInfo(MipsTargetMachine &TM);
28
29   virtual const MipsRegisterInfo &getRegisterInfo() const;
30
31   /// isLoadFromStackSlot - If the specified machine instruction is a direct
32   /// load from a stack slot, return the virtual or physical register number of
33   /// the destination along with the FrameIndex of the loaded stack slot.  If
34   /// not, return 0.  This predicate must return 0 if the instruction has
35   /// any side effects other than loading from the stack slot.
36   virtual unsigned isLoadFromStackSlot(const MachineInstr *MI,
37                                        int &FrameIndex) const;
38
39   /// isStoreToStackSlot - If the specified machine instruction is a direct
40   /// store to a stack slot, return the virtual or physical register number of
41   /// the source reg along with the FrameIndex of the loaded stack slot.  If
42   /// not, return 0.  This predicate must return 0 if the instruction has
43   /// any side effects other than storing to the stack slot.
44   virtual unsigned isStoreToStackSlot(const MachineInstr *MI,
45                                       int &FrameIndex) const;
46
47   virtual void copyPhysReg(MachineBasicBlock &MBB,
48                            MachineBasicBlock::iterator MI, DebugLoc DL,
49                            unsigned DestReg, unsigned SrcReg,
50                            bool KillSrc) const;
51
52   virtual void storeRegToStack(MachineBasicBlock &MBB,
53                                MachineBasicBlock::iterator MI,
54                                unsigned SrcReg, bool isKill, int FrameIndex,
55                                const TargetRegisterClass *RC,
56                                const TargetRegisterInfo *TRI,
57                                int64_t Offset) const;
58
59   virtual void loadRegFromStack(MachineBasicBlock &MBB,
60                                 MachineBasicBlock::iterator MI,
61                                 unsigned DestReg, int FrameIndex,
62                                 const TargetRegisterClass *RC,
63                                 const TargetRegisterInfo *TRI,
64                                 int64_t Offset) const;
65
66   virtual bool expandPostRAPseudo(MachineBasicBlock::iterator MI) const;
67
68   virtual unsigned getOppositeBranchOpc(unsigned Opc) const;
69
70   /// Adjust SP by Amount bytes.
71   void adjustStackPtr(unsigned SP, int64_t Amount, MachineBasicBlock &MBB,
72                       MachineBasicBlock::iterator I) const;
73
74   /// Emit a series of instructions to load an immediate. If NewImm is a
75   /// non-NULL parameter, the last instruction is not emitted, but instead
76   /// its immediate operand is returned in NewImm.
77   unsigned loadImmediate(int64_t Imm, MachineBasicBlock &MBB,
78                          MachineBasicBlock::iterator II, DebugLoc DL,
79                          unsigned *NewImm) const;
80
81 private:
82   virtual unsigned getAnalyzableBrOpc(unsigned Opc) const;
83
84   void expandRetRA(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
85                    unsigned Opc) const;
86
87   std::pair<bool, bool> compareOpndSize(unsigned Opc,
88                                         const MachineFunction &MF) const;
89
90   /// Expand pseudo Int-to-FP conversion instructions.
91   ///
92   /// For example, the following pseudo instruction
93   ///  PseudoCVT_D32_W D2, A5
94   /// gets expanded into these two instructions:
95   ///  MTC1 F4, A5
96   ///  CVT_D32_W D2, F4
97   ///
98   /// We do this expansion post-RA to avoid inserting a floating point copy
99   /// instruction between MTC1 and CVT_D32_W.
100   void expandCvtFPInt(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
101                       unsigned CvtOpc, unsigned MovOpc, bool IsI64) const;
102
103   void expandExtractElementF64(MachineBasicBlock &MBB,
104                                MachineBasicBlock::iterator I, bool FP64) const;
105   void expandBuildPairF64(MachineBasicBlock &MBB,
106                           MachineBasicBlock::iterator I, bool FP64) const;
107   void expandEhReturn(MachineBasicBlock &MBB,
108                       MachineBasicBlock::iterator I) const;
109 };
110
111 }
112
113 #endif