[mips] BSEL's and BINS[RL] operands are reversed compared to the vselect node used...
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
15 def SDT_VSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
16                                       SDTCisInt<1>,
17                                       SDTCisSameAs<1, 2>,
18                                       SDTCisVT<3, OtherVT>]>;
19 def SDT_VFSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
20                                        SDTCisFP<1>,
21                                        SDTCisSameAs<1, 2>,
22                                        SDTCisVT<3, OtherVT>]>;
23 def SDT_VSHF : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisVec<0>,
24                                     SDTCisInt<1>, SDTCisVec<1>,
25                                     SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>]>;
26 def SDT_SHF : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
27                                    SDTCisVT<1, i32>, SDTCisSameAs<0, 2>]>;
28 def SDT_ILV : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
29                                    SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>]>;
30
31 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
32 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
33 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
34 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
35 def MipsVSMax : SDNode<"MipsISD::VSMAX", SDTIntBinOp,
36                        [SDNPCommutative, SDNPAssociative]>;
37 def MipsVSMin : SDNode<"MipsISD::VSMIN", SDTIntBinOp,
38                        [SDNPCommutative, SDNPAssociative]>;
39 def MipsVUMax : SDNode<"MipsISD::VUMAX", SDTIntBinOp,
40                        [SDNPCommutative, SDNPAssociative]>;
41 def MipsVUMin : SDNode<"MipsISD::VUMIN", SDTIntBinOp,
42                        [SDNPCommutative, SDNPAssociative]>;
43 def MipsVNOR : SDNode<"MipsISD::VNOR", SDTIntBinOp,
44                       [SDNPCommutative, SDNPAssociative]>;
45 def MipsVSHF : SDNode<"MipsISD::VSHF", SDT_VSHF>;
46 def MipsSHF : SDNode<"MipsISD::SHF", SDT_SHF>;
47 def MipsILVEV : SDNode<"MipsISD::ILVEV", SDT_ILV>;
48 def MipsILVOD : SDNode<"MipsISD::ILVOD", SDT_ILV>;
49 def MipsILVL  : SDNode<"MipsISD::ILVL",  SDT_ILV>;
50 def MipsILVR  : SDNode<"MipsISD::ILVR",  SDT_ILV>;
51 def MipsPCKEV : SDNode<"MipsISD::PCKEV", SDT_ILV>;
52 def MipsPCKOD : SDNode<"MipsISD::PCKOD", SDT_ILV>;
53
54 def vsetcc : SDNode<"ISD::SETCC", SDT_VSetCC>;
55 def vfsetcc : SDNode<"ISD::SETCC", SDT_VFSetCC>;
56
57 def MipsVExtractSExt : SDNode<"MipsISD::VEXTRACT_SEXT_ELT",
58     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
59 def MipsVExtractZExt : SDNode<"MipsISD::VEXTRACT_ZEXT_ELT",
60     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
61
62 // Operands
63
64 def uimm2 : Operand<i32> {
65   let PrintMethod = "printUnsignedImm";
66 }
67
68 // The immediate of an LSA instruction needs special handling
69 // as the encoded value should be subtracted by one.
70 def uimm2LSAAsmOperand : AsmOperandClass {
71   let Name = "LSAImm";
72   let ParserMethod = "parseLSAImm";
73   let RenderMethod = "addImmOperands";
74 }
75
76 def LSAImm : Operand<i32> {
77   let PrintMethod = "printUnsignedImm";
78   let EncoderMethod = "getLSAImmEncoding";
79   let DecoderMethod = "DecodeLSAImm";
80   let ParserMatchClass = uimm2LSAAsmOperand;
81 }
82
83 def uimm3 : Operand<i32> {
84   let PrintMethod = "printUnsignedImm8";
85 }
86
87 def uimm4 : Operand<i32> {
88   let PrintMethod = "printUnsignedImm8";
89 }
90
91 def uimm8 : Operand<i32> {
92   let PrintMethod = "printUnsignedImm8";
93 }
94
95 def simm5 : Operand<i32>;
96
97 def vsplat_uimm1 : Operand<vAny> {
98   let PrintMethod = "printUnsignedImm8";
99 }
100
101 def vsplat_uimm2 : Operand<vAny> {
102   let PrintMethod = "printUnsignedImm8";
103 }
104
105 def vsplat_uimm3 : Operand<vAny> {
106   let PrintMethod = "printUnsignedImm8";
107 }
108
109 def vsplat_uimm4 : Operand<vAny> {
110   let PrintMethod = "printUnsignedImm8";
111 }
112
113 def vsplat_uimm5 : Operand<vAny> {
114   let PrintMethod = "printUnsignedImm8";
115 }
116
117 def vsplat_uimm6 : Operand<vAny> {
118   let PrintMethod = "printUnsignedImm8";
119 }
120
121 def vsplat_uimm8 : Operand<vAny> {
122   let PrintMethod = "printUnsignedImm8";
123 }
124
125 def vsplat_simm5 : Operand<vAny>;
126
127 def vsplat_simm10 : Operand<vAny>;
128
129 def immZExt2Lsa : ImmLeaf<i32, [{return isUInt<2>(Imm - 1);}]>;
130
131 // Pattern fragments
132 def vextract_sext_i8  : PatFrag<(ops node:$vec, node:$idx),
133                                 (MipsVExtractSExt node:$vec, node:$idx, i8)>;
134 def vextract_sext_i16 : PatFrag<(ops node:$vec, node:$idx),
135                                 (MipsVExtractSExt node:$vec, node:$idx, i16)>;
136 def vextract_sext_i32 : PatFrag<(ops node:$vec, node:$idx),
137                                 (MipsVExtractSExt node:$vec, node:$idx, i32)>;
138 def vextract_sext_i64 : PatFrag<(ops node:$vec, node:$idx),
139                                 (MipsVExtractSExt node:$vec, node:$idx, i64)>;
140
141 def vextract_zext_i8  : PatFrag<(ops node:$vec, node:$idx),
142                                 (MipsVExtractZExt node:$vec, node:$idx, i8)>;
143 def vextract_zext_i16 : PatFrag<(ops node:$vec, node:$idx),
144                                 (MipsVExtractZExt node:$vec, node:$idx, i16)>;
145 def vextract_zext_i32 : PatFrag<(ops node:$vec, node:$idx),
146                                 (MipsVExtractZExt node:$vec, node:$idx, i32)>;
147 def vextract_zext_i64 : PatFrag<(ops node:$vec, node:$idx),
148                                 (MipsVExtractZExt node:$vec, node:$idx, i64)>;
149
150 def vinsert_v16i8 : PatFrag<(ops node:$vec, node:$val, node:$idx),
151     (v16i8 (vector_insert node:$vec, node:$val, node:$idx))>;
152 def vinsert_v8i16 : PatFrag<(ops node:$vec, node:$val, node:$idx),
153     (v8i16 (vector_insert node:$vec, node:$val, node:$idx))>;
154 def vinsert_v4i32 : PatFrag<(ops node:$vec, node:$val, node:$idx),
155     (v4i32 (vector_insert node:$vec, node:$val, node:$idx))>;
156 def vinsert_v2i64 : PatFrag<(ops node:$vec, node:$val, node:$idx),
157     (v2i64 (vector_insert node:$vec, node:$val, node:$idx))>;
158
159 class vfsetcc_type<ValueType ResTy, ValueType OpTy, CondCode CC> :
160   PatFrag<(ops node:$lhs, node:$rhs),
161           (ResTy (vfsetcc (OpTy node:$lhs), (OpTy node:$rhs), CC))>;
162
163 // ISD::SETFALSE cannot occur
164 def vfsetoeq_v4f32 : vfsetcc_type<v4i32, v4f32, SETOEQ>;
165 def vfsetoeq_v2f64 : vfsetcc_type<v2i64, v2f64, SETOEQ>;
166 def vfsetoge_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGE>;
167 def vfsetoge_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGE>;
168 def vfsetogt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGT>;
169 def vfsetogt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGT>;
170 def vfsetole_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLE>;
171 def vfsetole_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLE>;
172 def vfsetolt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLT>;
173 def vfsetolt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLT>;
174 def vfsetone_v4f32 : vfsetcc_type<v4i32, v4f32, SETONE>;
175 def vfsetone_v2f64 : vfsetcc_type<v2i64, v2f64, SETONE>;
176 def vfsetord_v4f32 : vfsetcc_type<v4i32, v4f32, SETO>;
177 def vfsetord_v2f64 : vfsetcc_type<v2i64, v2f64, SETO>;
178 def vfsetun_v4f32  : vfsetcc_type<v4i32, v4f32, SETUO>;
179 def vfsetun_v2f64  : vfsetcc_type<v2i64, v2f64, SETUO>;
180 def vfsetueq_v4f32 : vfsetcc_type<v4i32, v4f32, SETUEQ>;
181 def vfsetueq_v2f64 : vfsetcc_type<v2i64, v2f64, SETUEQ>;
182 def vfsetuge_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGE>;
183 def vfsetuge_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGE>;
184 def vfsetugt_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGT>;
185 def vfsetugt_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGT>;
186 def vfsetule_v4f32 : vfsetcc_type<v4i32, v4f32, SETULE>;
187 def vfsetule_v2f64 : vfsetcc_type<v2i64, v2f64, SETULE>;
188 def vfsetult_v4f32 : vfsetcc_type<v4i32, v4f32, SETULT>;
189 def vfsetult_v2f64 : vfsetcc_type<v2i64, v2f64, SETULT>;
190 def vfsetune_v4f32 : vfsetcc_type<v4i32, v4f32, SETUNE>;
191 def vfsetune_v2f64 : vfsetcc_type<v2i64, v2f64, SETUNE>;
192 // ISD::SETTRUE cannot occur
193 // ISD::SETFALSE2 cannot occur
194 // ISD::SETTRUE2 cannot occur
195
196 class vsetcc_type<ValueType ResTy, CondCode CC> :
197   PatFrag<(ops node:$lhs, node:$rhs),
198           (ResTy (vsetcc node:$lhs, node:$rhs, CC))>;
199
200 def vseteq_v16i8  : vsetcc_type<v16i8, SETEQ>;
201 def vseteq_v8i16  : vsetcc_type<v8i16, SETEQ>;
202 def vseteq_v4i32  : vsetcc_type<v4i32, SETEQ>;
203 def vseteq_v2i64  : vsetcc_type<v2i64, SETEQ>;
204 def vsetle_v16i8  : vsetcc_type<v16i8, SETLE>;
205 def vsetle_v8i16  : vsetcc_type<v8i16, SETLE>;
206 def vsetle_v4i32  : vsetcc_type<v4i32, SETLE>;
207 def vsetle_v2i64  : vsetcc_type<v2i64, SETLE>;
208 def vsetlt_v16i8  : vsetcc_type<v16i8, SETLT>;
209 def vsetlt_v8i16  : vsetcc_type<v8i16, SETLT>;
210 def vsetlt_v4i32  : vsetcc_type<v4i32, SETLT>;
211 def vsetlt_v2i64  : vsetcc_type<v2i64, SETLT>;
212 def vsetule_v16i8 : vsetcc_type<v16i8, SETULE>;
213 def vsetule_v8i16 : vsetcc_type<v8i16, SETULE>;
214 def vsetule_v4i32 : vsetcc_type<v4i32, SETULE>;
215 def vsetule_v2i64 : vsetcc_type<v2i64, SETULE>;
216 def vsetult_v16i8 : vsetcc_type<v16i8, SETULT>;
217 def vsetult_v8i16 : vsetcc_type<v8i16, SETULT>;
218 def vsetult_v4i32 : vsetcc_type<v4i32, SETULT>;
219 def vsetult_v2i64 : vsetcc_type<v2i64, SETULT>;
220
221 def vsplati8  : PatFrag<(ops node:$e0),
222                         (v16i8 (build_vector node:$e0, node:$e0,
223                                              node:$e0, node:$e0,
224                                              node:$e0, node:$e0,
225                                              node:$e0, node:$e0,
226                                              node:$e0, node:$e0,
227                                              node:$e0, node:$e0,
228                                              node:$e0, node:$e0,
229                                              node:$e0, node:$e0))>;
230 def vsplati16 : PatFrag<(ops node:$e0),
231                         (v8i16 (build_vector node:$e0, node:$e0,
232                                              node:$e0, node:$e0,
233                                              node:$e0, node:$e0,
234                                              node:$e0, node:$e0))>;
235 def vsplati32 : PatFrag<(ops node:$e0),
236                         (v4i32 (build_vector node:$e0, node:$e0,
237                                              node:$e0, node:$e0))>;
238 def vsplati64 : PatFrag<(ops node:$e0),
239                         (v2i64 (build_vector node:$e0, node:$e0))>;
240 def vsplatf32 : PatFrag<(ops node:$e0),
241                         (v4f32 (build_vector node:$e0, node:$e0,
242                                              node:$e0, node:$e0))>;
243 def vsplatf64 : PatFrag<(ops node:$e0),
244                         (v2f64 (build_vector node:$e0, node:$e0))>;
245
246 def vsplati8_elt  : PatFrag<(ops node:$v, node:$i),
247                             (MipsVSHF (vsplati8 node:$i), node:$v, node:$v)>;
248 def vsplati16_elt : PatFrag<(ops node:$v, node:$i),
249                             (MipsVSHF (vsplati16 node:$i), node:$v, node:$v)>;
250 def vsplati32_elt : PatFrag<(ops node:$v, node:$i),
251                             (MipsVSHF (vsplati32 node:$i), node:$v, node:$v)>;
252 def vsplati64_elt : PatFrag<(ops node:$v, node:$i),
253                             (MipsVSHF (vsplati64 node:$i), node:$v, node:$v)>;
254
255 class SplatPatLeaf<Operand opclass, dag frag, code pred = [{}],
256                    SDNodeXForm xform = NOOP_SDNodeXForm>
257   : PatLeaf<frag, pred, xform> {
258   Operand OpClass = opclass;
259 }
260
261 class SplatComplexPattern<Operand opclass, ValueType ty, int numops, string fn,
262                           list<SDNode> roots = [],
263                           list<SDNodeProperty> props = []> :
264   ComplexPattern<ty, numops, fn, roots, props> {
265   Operand OpClass = opclass;
266 }
267
268 def vsplati8_uimm3 : SplatComplexPattern<vsplat_uimm3, v16i8, 1,
269                                          "selectVSplatUimm3",
270                                          [build_vector, bitconvert]>;
271
272 def vsplati8_uimm4 : SplatComplexPattern<vsplat_uimm4, v16i8, 1,
273                                          "selectVSplatUimm4",
274                                          [build_vector, bitconvert]>;
275
276 def vsplati8_uimm5 : SplatComplexPattern<vsplat_uimm5, v16i8, 1,
277                                          "selectVSplatUimm5",
278                                          [build_vector, bitconvert]>;
279
280 def vsplati8_uimm8 : SplatComplexPattern<vsplat_uimm8, v16i8, 1,
281                                          "selectVSplatUimm8",
282                                          [build_vector, bitconvert]>;
283
284 def vsplati8_simm5 : SplatComplexPattern<vsplat_simm5, v16i8, 1,
285                                          "selectVSplatSimm5",
286                                          [build_vector, bitconvert]>;
287
288 def vsplati16_uimm3 : SplatComplexPattern<vsplat_uimm3, v8i16, 1,
289                                           "selectVSplatUimm3",
290                                           [build_vector, bitconvert]>;
291
292 def vsplati16_uimm4 : SplatComplexPattern<vsplat_uimm4, v8i16, 1,
293                                           "selectVSplatUimm4",
294                                           [build_vector, bitconvert]>;
295
296 def vsplati16_uimm5 : SplatComplexPattern<vsplat_uimm5, v8i16, 1,
297                                           "selectVSplatUimm5",
298                                           [build_vector, bitconvert]>;
299
300 def vsplati16_simm5 : SplatComplexPattern<vsplat_simm5, v8i16, 1,
301                                           "selectVSplatSimm5",
302                                           [build_vector, bitconvert]>;
303
304 def vsplati32_uimm2 : SplatComplexPattern<vsplat_uimm2, v4i32, 1,
305                                           "selectVSplatUimm2",
306                                           [build_vector, bitconvert]>;
307
308 def vsplati32_uimm5 : SplatComplexPattern<vsplat_uimm5, v4i32, 1,
309                                           "selectVSplatUimm5",
310                                           [build_vector, bitconvert]>;
311
312 def vsplati32_simm5 : SplatComplexPattern<vsplat_simm5, v4i32, 1,
313                                           "selectVSplatSimm5",
314                                           [build_vector, bitconvert]>;
315
316 def vsplati64_uimm1 : SplatComplexPattern<vsplat_uimm1, v2i64, 1,
317                                           "selectVSplatUimm1",
318                                           [build_vector, bitconvert]>;
319
320 def vsplati64_uimm5 : SplatComplexPattern<vsplat_uimm5, v2i64, 1,
321                                           "selectVSplatUimm5",
322                                           [build_vector, bitconvert]>;
323
324 def vsplati64_uimm6 : SplatComplexPattern<vsplat_uimm6, v2i64, 1,
325                                           "selectVSplatUimm6",
326                                           [build_vector, bitconvert]>;
327
328 def vsplati64_simm5 : SplatComplexPattern<vsplat_simm5, v2i64, 1,
329                                           "selectVSplatSimm5",
330                                           [build_vector, bitconvert]>;
331
332 // Any build_vector that is a constant splat with a value that is an exact
333 // power of 2
334 def vsplat_uimm_pow2 : ComplexPattern<vAny, 1, "selectVSplatUimmPow2",
335                                       [build_vector, bitconvert]>;
336
337 // Any build_vector that is a constant splat with a value that is the bitwise
338 // inverse of an exact power of 2
339 def vsplat_uimm_inv_pow2 : ComplexPattern<vAny, 1, "selectVSplatUimmInvPow2",
340                                           [build_vector, bitconvert]>;
341
342 // Any build_vector that is a constant splat with only a consecutive sequence
343 // of left-most bits set.
344 def vsplat_maskl_bits : SplatComplexPattern<vsplat_uimm8, vAny, 1,
345                                             "selectVSplatMaskL",
346                                             [build_vector, bitconvert]>;
347
348 // Any build_vector that is a constant splat with only a consecutive sequence
349 // of right-most bits set.
350 def vsplat_maskr_bits : SplatComplexPattern<vsplat_uimm8, vAny, 1,
351                                             "selectVSplatMaskR",
352                                             [build_vector, bitconvert]>;
353
354 // Any build_vector that is a constant splat with a value that equals 1
355 // FIXME: These should be a ComplexPattern but we can't use them because the
356 //        ISel generator requires the uses to have a name, but providing a name
357 //        causes other errors ("used in pattern but not operand list")
358 def vsplat_imm_eq_1 : PatLeaf<(build_vector), [{
359   APInt Imm;
360   EVT EltTy = N->getValueType(0).getVectorElementType();
361
362   return selectVSplat (N, Imm) &&
363          Imm.getBitWidth() == EltTy.getSizeInBits() && Imm == 1;
364 }]>;
365
366 def vsplati64_imm_eq_1 : PatLeaf<(bitconvert (v4i32 (build_vector))), [{
367   APInt Imm;
368   SDNode *BV = N->getOperand(0).getNode();
369   EVT EltTy = N->getValueType(0).getVectorElementType();
370
371   return selectVSplat (BV, Imm) &&
372          Imm.getBitWidth() == EltTy.getSizeInBits() && Imm == 1;
373 }]>;
374
375 def vbclr_b : PatFrag<(ops node:$ws, node:$wt),
376                       (and node:$ws, (xor (shl vsplat_imm_eq_1, node:$wt),
377                                           immAllOnesV))>;
378 def vbclr_h : PatFrag<(ops node:$ws, node:$wt),
379                       (and node:$ws, (xor (shl vsplat_imm_eq_1, node:$wt),
380                                           immAllOnesV))>;
381 def vbclr_w : PatFrag<(ops node:$ws, node:$wt),
382                       (and node:$ws, (xor (shl vsplat_imm_eq_1, node:$wt),
383                                           immAllOnesV))>;
384 def vbclr_d : PatFrag<(ops node:$ws, node:$wt),
385                       (and node:$ws, (xor (shl (v2i64 vsplati64_imm_eq_1),
386                                                node:$wt),
387                                           (bitconvert (v4i32 immAllOnesV))))>;
388
389 def vbneg_b : PatFrag<(ops node:$ws, node:$wt),
390                       (xor node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
391 def vbneg_h : PatFrag<(ops node:$ws, node:$wt),
392                       (xor node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
393 def vbneg_w : PatFrag<(ops node:$ws, node:$wt),
394                       (xor node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
395 def vbneg_d : PatFrag<(ops node:$ws, node:$wt),
396                       (xor node:$ws, (shl (v2i64 vsplati64_imm_eq_1),
397                                           node:$wt))>;
398
399 def vbset_b : PatFrag<(ops node:$ws, node:$wt),
400                       (or node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
401 def vbset_h : PatFrag<(ops node:$ws, node:$wt),
402                       (or node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
403 def vbset_w : PatFrag<(ops node:$ws, node:$wt),
404                       (or node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
405 def vbset_d : PatFrag<(ops node:$ws, node:$wt),
406                       (or node:$ws, (shl (v2i64 vsplati64_imm_eq_1),
407                                          node:$wt))>;
408
409 def fms : PatFrag<(ops node:$wd, node:$ws, node:$wt),
410                   (fsub node:$wd, (fmul node:$ws, node:$wt))>;
411
412 def muladd : PatFrag<(ops node:$wd, node:$ws, node:$wt),
413                      (add node:$wd, (mul node:$ws, node:$wt))>;
414
415 def mulsub : PatFrag<(ops node:$wd, node:$ws, node:$wt),
416                      (sub node:$wd, (mul node:$ws, node:$wt))>;
417
418 def mul_fexp2 : PatFrag<(ops node:$ws, node:$wt),
419                         (fmul node:$ws, (fexp2 node:$wt))>;
420
421 // Immediates
422 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
423 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
424
425 // Instruction encoding.
426 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
427 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
428 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
429 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
430
431 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
432 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
433 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
434 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
435
436 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
437 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
438 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
439 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
440
441 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
442 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
443 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
444 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
445
446 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
447 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
448 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
449 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
450
451 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
452 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
453 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
454 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
455
456 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
457
458 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
459
460 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
461 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
462 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
463 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
464
465 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
466 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
467 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
468 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
469
470 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
471 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
472 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
473 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
474
475 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
476 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
477 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
478 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
479
480 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
481 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
482 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
483 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
484
485 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
486 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
487 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
488 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
489
490 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
491 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
492 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
493 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
494
495 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
496 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
497 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
498 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
499
500 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
501 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
502 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
503 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
504
505 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
506 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
507 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
508 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
509
510 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
511 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
512 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
513 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
514
515 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
516 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
517 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
518 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
519
520 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
521
522 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
523
524 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
525
526 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
527
528 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
529 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
530 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
531 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
532
533 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
534 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
535 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
536 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
537
538 class BNZ_B_ENC : MSA_CBRANCH_FMT<0b111, 0b00>;
539 class BNZ_H_ENC : MSA_CBRANCH_FMT<0b111, 0b01>;
540 class BNZ_W_ENC : MSA_CBRANCH_FMT<0b111, 0b10>;
541 class BNZ_D_ENC : MSA_CBRANCH_FMT<0b111, 0b11>;
542
543 class BNZ_V_ENC : MSA_CBRANCH_V_FMT<0b01111>;
544
545 class BSEL_V_ENC : MSA_VEC_FMT<0b00110, 0b011110>;
546
547 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
548
549 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
550 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
551 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
552 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
553
554 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
555 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
556 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
557 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
558
559 class BZ_B_ENC : MSA_CBRANCH_FMT<0b110, 0b00>;
560 class BZ_H_ENC : MSA_CBRANCH_FMT<0b110, 0b01>;
561 class BZ_W_ENC : MSA_CBRANCH_FMT<0b110, 0b10>;
562 class BZ_D_ENC : MSA_CBRANCH_FMT<0b110, 0b11>;
563
564 class BZ_V_ENC : MSA_CBRANCH_V_FMT<0b01011>;
565
566 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
567 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
568 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
569 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
570
571 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
572 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
573 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
574 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
575
576 class CFCMSA_ENC : MSA_ELM_CFCMSA_FMT<0b0001111110, 0b011001>;
577
578 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
579 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
580 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
581 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
582
583 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
584 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
585 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
586 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
587
588 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
589 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
590 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
591 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
592
593 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
594 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
595 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
596 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
597
598 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
599 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
600 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
601 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
602
603 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
604 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
605 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
606 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
607
608 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
609 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
610 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
611 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
612
613 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
614 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
615 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
616 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
617
618 class COPY_S_B_ENC : MSA_ELM_COPY_B_FMT<0b0010, 0b011001>;
619 class COPY_S_H_ENC : MSA_ELM_COPY_H_FMT<0b0010, 0b011001>;
620 class COPY_S_W_ENC : MSA_ELM_COPY_W_FMT<0b0010, 0b011001>;
621 class COPY_S_D_ENC : MSA_ELM_COPY_D_FMT<0b0010, 0b011001>;
622
623 class COPY_U_B_ENC : MSA_ELM_COPY_B_FMT<0b0011, 0b011001>;
624 class COPY_U_H_ENC : MSA_ELM_COPY_H_FMT<0b0011, 0b011001>;
625 class COPY_U_W_ENC : MSA_ELM_COPY_W_FMT<0b0011, 0b011001>;
626 class COPY_U_D_ENC : MSA_ELM_COPY_D_FMT<0b0011, 0b011001>;
627
628 class CTCMSA_ENC : MSA_ELM_CTCMSA_FMT<0b0000111110, 0b011001>;
629
630 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
631 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
632 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
633 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
634
635 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
636 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
637 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
638 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
639
640 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
641 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
642 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
643
644 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
645 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
646 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
647
648 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
649 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
650 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
651
652 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
653 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
654 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
655
656 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
657 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
658 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
659
660 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
661 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
662 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
663
664 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
665 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
666
667 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
668 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
669
670 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
671 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
672
673 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
674 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
675
676 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
677 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
678
679 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
680 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
681
682 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
683 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
684
685 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
686 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
687
688 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
689 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
690
691 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
692 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
693
694 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
695 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
696
697 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
698 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
699
700 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
701 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
702
703 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
704 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
705
706 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
707 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
708
709 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
710 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
711
712 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
713 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
714
715 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
716 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
717
718 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
719 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
720
721 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
722 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
723
724 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
725 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
726
727 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
728 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
729
730 class FILL_B_ENC : MSA_2R_FILL_FMT<0b11000000, 0b00, 0b011110>;
731 class FILL_H_ENC : MSA_2R_FILL_FMT<0b11000000, 0b01, 0b011110>;
732 class FILL_W_ENC : MSA_2R_FILL_FMT<0b11000000, 0b10, 0b011110>;
733 class FILL_D_ENC : MSA_2R_FILL_D_FMT<0b11000000, 0b11, 0b011110>;
734
735 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
736 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
737
738 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
739 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
740
741 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
742 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
743
744 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
745 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
746
747 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
748 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
749
750 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
751 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
752
753 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
754 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
755
756 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
757 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
758
759 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
760 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
761
762 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
763 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
764
765 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
766 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
767
768 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
769 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
770
771 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
772 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
773
774 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
775 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
776
777 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
778 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
779
780 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
781 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
782
783 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
784 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
785
786 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
787 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
788
789 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
790 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
791
792 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
793 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
794
795 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
796 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
797
798 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
799 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
800
801 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
802 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
803
804 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
805 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
806
807 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
808 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
809
810 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
811 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
812
813 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
814 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
815
816 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110010001, 0b0, 0b011110>;
817 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110010001, 0b1, 0b011110>;
818
819 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110010010, 0b0, 0b011110>;
820 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110010010, 0b1, 0b011110>;
821
822 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
823 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
824 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
825
826 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
827 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
828 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
829
830 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
831 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
832 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
833
834 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
835 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
836 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
837
838 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
839 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
840 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
841 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
842
843 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
844 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
845 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
846 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
847
848 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
849 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
850 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
851 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
852
853 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
854 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
855 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
856 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
857
858 class INSERT_B_ENC : MSA_ELM_INSERT_B_FMT<0b0100, 0b011001>;
859 class INSERT_H_ENC : MSA_ELM_INSERT_H_FMT<0b0100, 0b011001>;
860 class INSERT_W_ENC : MSA_ELM_INSERT_W_FMT<0b0100, 0b011001>;
861 class INSERT_D_ENC : MSA_ELM_INSERT_D_FMT<0b0100, 0b011001>;
862
863 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
864 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
865 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
866 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
867
868 class LD_B_ENC   : MSA_MI10_FMT<0b00, 0b1000>;
869 class LD_H_ENC   : MSA_MI10_FMT<0b01, 0b1000>;
870 class LD_W_ENC   : MSA_MI10_FMT<0b10, 0b1000>;
871 class LD_D_ENC   : MSA_MI10_FMT<0b11, 0b1000>;
872
873 class LDI_B_ENC  : MSA_I10_FMT<0b110, 0b00, 0b000111>;
874 class LDI_H_ENC  : MSA_I10_FMT<0b110, 0b01, 0b000111>;
875 class LDI_W_ENC  : MSA_I10_FMT<0b110, 0b10, 0b000111>;
876 class LDI_D_ENC  : MSA_I10_FMT<0b110, 0b11, 0b000111>;
877
878 class LSA_ENC : SPECIAL_LSA_FMT<0b000101>;
879 class DLSA_ENC : SPECIAL_DLSA_FMT<0b010101>;
880
881 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
882 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
883
884 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
885 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
886
887 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
888 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
889 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
890 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
891
892 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
893 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
894 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
895 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
896
897 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
898 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
899 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
900 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
901
902 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
903 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
904 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
905 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
906
907 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
908 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
909 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
910 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
911
912 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
913 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
914 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
915 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
916
917 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
918 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
919 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
920 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
921
922 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
923 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
924 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
925 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
926
927 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
928 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
929 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
930 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
931
932 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
933 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
934 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
935 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
936
937 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
938 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
939 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
940 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
941
942 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
943 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
944 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
945 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
946
947 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
948 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
949 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
950 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
951
952 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
953
954 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
955 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
956
957 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
958 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
959
960 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
961 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
962 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
963 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
964
965 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011100>;
966 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011100>;
967
968 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
969 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
970
971 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
972 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
973 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
974 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
975
976 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
977 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
978 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
979 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
980
981 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
982 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
983 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
984 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
985
986 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
987
988 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
989
990 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
991
992 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
993
994 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
995 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
996 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
997 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
998
999 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
1000 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
1001 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
1002 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
1003
1004 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
1005 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
1006 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
1007 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
1008
1009 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
1010 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
1011 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
1012 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
1013
1014 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
1015 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
1016 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
1017 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
1018
1019 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
1020 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
1021 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
1022
1023 class SLD_B_ENC : MSA_3R_INDEX_FMT<0b000, 0b00, 0b010100>;
1024 class SLD_H_ENC : MSA_3R_INDEX_FMT<0b000, 0b01, 0b010100>;
1025 class SLD_W_ENC : MSA_3R_INDEX_FMT<0b000, 0b10, 0b010100>;
1026 class SLD_D_ENC : MSA_3R_INDEX_FMT<0b000, 0b11, 0b010100>;
1027
1028 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
1029 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
1030 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
1031 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
1032
1033 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
1034 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
1035 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
1036 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
1037
1038 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
1039 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
1040 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
1041 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
1042
1043 class SPLAT_B_ENC : MSA_3R_INDEX_FMT<0b001, 0b00, 0b010100>;
1044 class SPLAT_H_ENC : MSA_3R_INDEX_FMT<0b001, 0b01, 0b010100>;
1045 class SPLAT_W_ENC : MSA_3R_INDEX_FMT<0b001, 0b10, 0b010100>;
1046 class SPLAT_D_ENC : MSA_3R_INDEX_FMT<0b001, 0b11, 0b010100>;
1047
1048 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
1049 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
1050 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
1051 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
1052
1053 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
1054 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
1055 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
1056 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
1057
1058 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
1059 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
1060 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
1061 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
1062
1063 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
1064 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
1065 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
1066 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
1067
1068 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
1069 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
1070 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
1071 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
1072
1073 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
1074 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
1075 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
1076 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
1077
1078 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
1079 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
1080 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
1081 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
1082
1083 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
1084 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
1085 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
1086 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
1087
1088 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
1089 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
1090 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
1091 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
1092
1093 class ST_B_ENC   : MSA_MI10_FMT<0b00, 0b1001>;
1094 class ST_H_ENC   : MSA_MI10_FMT<0b01, 0b1001>;
1095 class ST_W_ENC   : MSA_MI10_FMT<0b10, 0b1001>;
1096 class ST_D_ENC   : MSA_MI10_FMT<0b11, 0b1001>;
1097
1098 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
1099 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
1100 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
1101 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
1102
1103 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
1104 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
1105 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
1106 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
1107
1108 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
1109 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
1110 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
1111 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
1112
1113 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
1114 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
1115 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
1116 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
1117
1118 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
1119 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
1120 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
1121 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
1122
1123 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
1124 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
1125 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
1126 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
1127
1128 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
1129 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
1130 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
1131 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
1132
1133 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
1134
1135 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
1136
1137 // Instruction desc.
1138 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1139                           ComplexPattern Imm, RegisterOperand ROWD,
1140                           RegisterOperand ROWS = ROWD,
1141                           InstrItinClass itin = NoItinerary> {
1142   dag OutOperandList = (outs ROWD:$wd);
1143   dag InOperandList = (ins ROWS:$ws, vsplat_uimm3:$m);
1144   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1145   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1146   InstrItinClass Itinerary = itin;
1147 }
1148
1149 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1150                           ComplexPattern Imm, RegisterOperand ROWD,
1151                           RegisterOperand ROWS = ROWD,
1152                           InstrItinClass itin = NoItinerary> {
1153   dag OutOperandList = (outs ROWD:$wd);
1154   dag InOperandList = (ins ROWS:$ws, vsplat_uimm4:$m);
1155   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1156   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1157   InstrItinClass Itinerary = itin;
1158 }
1159
1160 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1161                           ComplexPattern Imm, RegisterOperand ROWD,
1162                           RegisterOperand ROWS = ROWD,
1163                           InstrItinClass itin = NoItinerary> {
1164   dag OutOperandList = (outs ROWD:$wd);
1165   dag InOperandList = (ins ROWS:$ws, vsplat_uimm5:$m);
1166   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1167   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1168   InstrItinClass Itinerary = itin;
1169 }
1170
1171 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1172                           ComplexPattern Imm, RegisterOperand ROWD,
1173                           RegisterOperand ROWS = ROWD,
1174                           InstrItinClass itin = NoItinerary> {
1175   dag OutOperandList = (outs ROWD:$wd);
1176   dag InOperandList = (ins ROWS:$ws, vsplat_uimm6:$m);
1177   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1178   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1179   InstrItinClass Itinerary = itin;
1180 }
1181
1182 // This class is deprecated and will be removed soon.
1183 class MSA_BIT_B_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1184                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1185                             InstrItinClass itin = NoItinerary> {
1186   dag OutOperandList = (outs ROWD:$wd);
1187   dag InOperandList = (ins ROWS:$ws, uimm3:$m);
1188   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1189   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt3:$m))];
1190   InstrItinClass Itinerary = itin;
1191 }
1192
1193 // This class is deprecated and will be removed soon.
1194 class MSA_BIT_H_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1195                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1196                             InstrItinClass itin = NoItinerary> {
1197   dag OutOperandList = (outs ROWD:$wd);
1198   dag InOperandList = (ins ROWS:$ws, uimm4:$m);
1199   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1200   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt4:$m))];
1201   InstrItinClass Itinerary = itin;
1202 }
1203
1204 // This class is deprecated and will be removed soon.
1205 class MSA_BIT_W_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1206                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1207                             InstrItinClass itin = NoItinerary> {
1208   dag OutOperandList = (outs ROWD:$wd);
1209   dag InOperandList = (ins ROWS:$ws, uimm5:$m);
1210   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1211   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt5:$m))];
1212   InstrItinClass Itinerary = itin;
1213 }
1214
1215 // This class is deprecated and will be removed soon.
1216 class MSA_BIT_D_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1217                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1218                             InstrItinClass itin = NoItinerary> {
1219   dag OutOperandList = (outs ROWD:$wd);
1220   dag InOperandList = (ins ROWS:$ws, uimm6:$m);
1221   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1222   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt6:$m))];
1223   InstrItinClass Itinerary = itin;
1224 }
1225
1226 class MSA_BIT_BINSXI_DESC_BASE<string instr_asm, ValueType Ty,
1227                                ComplexPattern Mask, RegisterOperand ROWD,
1228                                RegisterOperand ROWS = ROWD,
1229                                InstrItinClass itin = NoItinerary> {
1230   dag OutOperandList = (outs ROWD:$wd);
1231   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, vsplat_uimm8:$m);
1232   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1233   // Note that binsxi and vselect treat the condition operand the opposite
1234   // way to each other.
1235   //   (vselect cond, if_set, if_clear)
1236   //   (BSEL_V cond, if_clear, if_set)
1237   list<dag> Pattern = [(set ROWD:$wd, (vselect (Ty Mask:$m), (Ty ROWD:$ws),
1238                                                ROWS:$wd_in))];
1239   InstrItinClass Itinerary = itin;
1240   string Constraints = "$wd = $wd_in";
1241 }
1242
1243 class MSA_BIT_BINSLI_DESC_BASE<string instr_asm, ValueType Ty,
1244                                RegisterOperand ROWD,
1245                                RegisterOperand ROWS = ROWD,
1246                                InstrItinClass itin = NoItinerary> :
1247   MSA_BIT_BINSXI_DESC_BASE<instr_asm, Ty, vsplat_maskl_bits, ROWD, ROWS, itin>;
1248
1249 class MSA_BIT_BINSRI_DESC_BASE<string instr_asm, ValueType Ty,
1250                                RegisterOperand ROWD,
1251                                RegisterOperand ROWS = ROWD,
1252                                InstrItinClass itin = NoItinerary> :
1253   MSA_BIT_BINSXI_DESC_BASE<instr_asm, Ty, vsplat_maskr_bits, ROWD, ROWS, itin>;
1254
1255 class MSA_BIT_SPLAT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1256                               SplatComplexPattern SplatImm,
1257                               RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1258                               InstrItinClass itin = NoItinerary> {
1259   dag OutOperandList = (outs ROWD:$wd);
1260   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$m);
1261   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1262   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$m))];
1263   InstrItinClass Itinerary = itin;
1264 }
1265
1266 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1267                          ValueType VecTy, RegisterOperand ROD,
1268                          RegisterOperand ROWS,
1269                          InstrItinClass itin = NoItinerary> {
1270   dag OutOperandList = (outs ROD:$rd);
1271   dag InOperandList = (ins ROWS:$ws, uimm4:$n);
1272   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
1273   list<dag> Pattern = [(set ROD:$rd, (OpNode (VecTy ROWS:$ws), immZExt4:$n))];
1274   InstrItinClass Itinerary = itin;
1275 }
1276
1277 class MSA_ELM_SLD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1278                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1279                             InstrItinClass itin = NoItinerary> {
1280   dag OutOperandList = (outs ROWD:$wd);
1281   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, uimm4:$n);
1282   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$n]");
1283   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1284                                               immZExt4:$n))];
1285   string Constraints = "$wd = $wd_in";
1286   InstrItinClass Itinerary = itin;
1287 }
1288
1289 class MSA_COPY_PSEUDO_BASE<SDPatternOperator OpNode, ValueType VecTy,
1290                            RegisterClass RCD, RegisterClass RCWS> :
1291       MSAPseudo<(outs RCD:$wd), (ins RCWS:$ws, uimm4:$n),
1292                 [(set RCD:$wd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))]> {
1293   bit usesCustomInserter = 1;
1294 }
1295
1296 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1297                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1298                        RegisterOperand ROWS = ROWD,
1299                        InstrItinClass itin = NoItinerary> {
1300   dag OutOperandList = (outs ROWD:$wd);
1301   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$imm);
1302   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $imm");
1303   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$imm))];
1304   InstrItinClass Itinerary = itin;
1305 }
1306
1307 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1308                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1309                        RegisterOperand ROWS = ROWD,
1310                        InstrItinClass itin = NoItinerary> {
1311   dag OutOperandList = (outs ROWD:$wd);
1312   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$u8);
1313   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1314   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$u8))];
1315   InstrItinClass Itinerary = itin;
1316 }
1317
1318 class MSA_I8_SHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1319                            RegisterOperand ROWS = ROWD,
1320                            InstrItinClass itin = NoItinerary> {
1321   dag OutOperandList = (outs ROWD:$wd);
1322   dag InOperandList = (ins ROWS:$ws, uimm8:$u8);
1323   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1324   list<dag> Pattern = [(set ROWD:$wd, (MipsSHF immZExt8:$u8, ROWS:$ws))];
1325   InstrItinClass Itinerary = itin;
1326 }
1327
1328 class MSA_I10_LDI_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1329                             InstrItinClass itin = NoItinerary> {
1330   dag OutOperandList = (outs ROWD:$wd);
1331   dag InOperandList = (ins vsplat_simm10:$s10);
1332   string AsmString = !strconcat(instr_asm, "\t$wd, $s10");
1333   // LDI is matched using custom matching code in MipsSEISelDAGToDAG.cpp
1334   list<dag> Pattern = [];
1335   bit hasSideEffects = 0;
1336   InstrItinClass Itinerary = itin;
1337 }
1338
1339 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1340                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1341                        InstrItinClass itin = NoItinerary> {
1342   dag OutOperandList = (outs ROWD:$wd);
1343   dag InOperandList = (ins ROWS:$ws);
1344   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1345   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1346   InstrItinClass Itinerary = itin;
1347 }
1348
1349 class MSA_2R_FILL_DESC_BASE<string instr_asm, ValueType VT,
1350                             SDPatternOperator OpNode, RegisterOperand ROWD,
1351                             RegisterOperand ROS = ROWD,
1352                             InstrItinClass itin = NoItinerary> {
1353   dag OutOperandList = (outs ROWD:$wd);
1354   dag InOperandList = (ins ROS:$rs);
1355   string AsmString = !strconcat(instr_asm, "\t$wd, $rs");
1356   list<dag> Pattern = [(set ROWD:$wd, (VT (OpNode ROS:$rs)))];
1357   InstrItinClass Itinerary = itin;
1358 }
1359
1360 class MSA_2R_FILL_PSEUDO_BASE<ValueType VT, SDPatternOperator OpNode,
1361                               RegisterClass RCWD, RegisterClass RCWS = RCWD> :
1362       MSAPseudo<(outs RCWD:$wd), (ins RCWS:$fs),
1363                 [(set RCWD:$wd, (OpNode RCWS:$fs))]> {
1364   let usesCustomInserter = 1;
1365 }
1366
1367 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1368                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1369                         InstrItinClass itin = NoItinerary> {
1370   dag OutOperandList = (outs ROWD:$wd);
1371   dag InOperandList = (ins ROWS:$ws);
1372   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1373   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1374   InstrItinClass Itinerary = itin;
1375 }
1376
1377 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1378                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1379                        RegisterOperand ROWT = ROWD,
1380                        InstrItinClass itin = NoItinerary> {
1381   dag OutOperandList = (outs ROWD:$wd);
1382   dag InOperandList = (ins ROWS:$ws, ROWT:$wt);
1383   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1384   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))];
1385   InstrItinClass Itinerary = itin;
1386 }
1387
1388 class MSA_3R_BINSX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1389                              RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1390                              RegisterOperand ROWT = ROWD,
1391                              InstrItinClass itin = NoItinerary> {
1392   dag OutOperandList = (outs ROWD:$wd);
1393   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1394   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1395   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1396                                               ROWT:$wt))];
1397   string Constraints = "$wd = $wd_in";
1398   InstrItinClass Itinerary = itin;
1399 }
1400
1401 class MSA_3R_SPLAT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1402                              RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1403                              InstrItinClass itin = NoItinerary> {
1404   dag OutOperandList = (outs ROWD:$wd);
1405   dag InOperandList = (ins ROWS:$ws, GPR32:$rt);
1406   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$rt]");
1407   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, GPR32:$rt))];
1408   InstrItinClass Itinerary = itin;
1409 }
1410
1411 class MSA_3R_VSHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1412                             RegisterOperand ROWS = ROWD,
1413                             RegisterOperand ROWT = ROWD,
1414                             InstrItinClass itin = NoItinerary> {
1415   dag OutOperandList = (outs ROWD:$wd);
1416   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1417   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1418   list<dag> Pattern = [(set ROWD:$wd, (MipsVSHF ROWD:$wd_in, ROWS:$ws,
1419                                                 ROWT:$wt))];
1420   string Constraints = "$wd = $wd_in";
1421   InstrItinClass Itinerary = itin;
1422 }
1423
1424 class MSA_3R_SLD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1425                            RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1426                            InstrItinClass itin = NoItinerary> {
1427   dag OutOperandList = (outs ROWD:$wd);
1428   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, GPR32:$rt);
1429   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$rt]");
1430   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1431                                               GPR32:$rt))];
1432   InstrItinClass Itinerary = itin;
1433   string Constraints = "$wd = $wd_in";
1434 }
1435
1436 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1437                           RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1438                           RegisterOperand ROWT = ROWD,
1439                           InstrItinClass itin = NoItinerary> {
1440   dag OutOperandList = (outs ROWD:$wd);
1441   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1442   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1443   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1444                                               ROWT:$wt))];
1445   InstrItinClass Itinerary = itin;
1446   string Constraints = "$wd = $wd_in";
1447 }
1448
1449 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1450                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1451                         RegisterOperand ROWT = ROWD,
1452                         InstrItinClass itin = NoItinerary> :
1453   MSA_3R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1454
1455 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1456                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1457                             RegisterOperand ROWT = ROWD,
1458                             InstrItinClass itin = NoItinerary> :
1459   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1460
1461 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterOperand ROWD> {
1462   dag OutOperandList = (outs);
1463   dag InOperandList = (ins ROWD:$wt, brtarget:$offset);
1464   string AsmString = !strconcat(instr_asm, "\t$wt, $offset");
1465   list<dag> Pattern = [];
1466   InstrItinClass Itinerary = IIBranch;
1467   bit isBranch = 1;
1468   bit isTerminator = 1;
1469   bit hasDelaySlot = 1;
1470   list<Register> Defs = [AT];
1471 }
1472
1473 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1474                            RegisterOperand ROWD, RegisterOperand ROS,
1475                            InstrItinClass itin = NoItinerary> {
1476   dag OutOperandList = (outs ROWD:$wd);
1477   dag InOperandList = (ins ROWD:$wd_in, ROS:$rs, uimm6:$n);
1478   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
1479   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in,
1480                                               ROS:$rs,
1481                                               immZExt6:$n))];
1482   InstrItinClass Itinerary = itin;
1483   string Constraints = "$wd = $wd_in";
1484 }
1485
1486 class MSA_INSERT_PSEUDO_BASE<SDPatternOperator OpNode, ValueType Ty,
1487                              RegisterOperand ROWD, RegisterOperand ROFS> :
1488       MSAPseudo<(outs ROWD:$wd), (ins ROWD:$wd_in, uimm6:$n, ROFS:$fs),
1489                 [(set ROWD:$wd, (OpNode (Ty ROWD:$wd_in), ROFS:$fs,
1490                                         immZExt6:$n))]> {
1491   bit usesCustomInserter = 1;
1492   string Constraints = "$wd = $wd_in";
1493 }
1494
1495 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1496                           RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1497                           InstrItinClass itin = NoItinerary> {
1498   dag OutOperandList = (outs ROWD:$wd);
1499   dag InOperandList = (ins ROWD:$wd_in, uimm6:$n, ROWS:$ws);
1500   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
1501   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in,
1502                                               immZExt6:$n,
1503                                               ROWS:$ws))];
1504   InstrItinClass Itinerary = itin;
1505   string Constraints = "$wd = $wd_in";
1506 }
1507
1508 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1509                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1510                         RegisterOperand ROWT = ROWD,
1511                         InstrItinClass itin = NoItinerary> {
1512   dag OutOperandList = (outs ROWD:$wd);
1513   dag InOperandList = (ins ROWS:$ws, ROWT:$wt);
1514   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1515   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))];
1516   InstrItinClass Itinerary = itin;
1517 }
1518
1519 class MSA_ELM_SPLAT_DESC_BASE<string instr_asm, SplatComplexPattern SplatImm,
1520                               RegisterOperand ROWD,
1521                               RegisterOperand ROWS = ROWD,
1522                               InstrItinClass itin = NoItinerary> {
1523   dag OutOperandList = (outs ROWD:$wd);
1524   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$n);
1525   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$n]");
1526   list<dag> Pattern = [(set ROWD:$wd, (MipsVSHF SplatImm:$n, ROWS:$ws,
1527                                                 ROWS:$ws))];
1528   InstrItinClass Itinerary = itin;
1529 }
1530
1531 class MSA_VEC_PSEUDO_BASE<SDPatternOperator OpNode, RegisterOperand ROWD,
1532                           RegisterOperand ROWS = ROWD,
1533                           RegisterOperand ROWT = ROWD> :
1534       MSAPseudo<(outs ROWD:$wd), (ins ROWS:$ws, ROWT:$wt),
1535                 [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))]>;
1536
1537 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128BOpnd>,
1538                      IsCommutable;
1539 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128HOpnd>,
1540                      IsCommutable;
1541 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128WOpnd>,
1542                      IsCommutable;
1543 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128DOpnd>,
1544                      IsCommutable;
1545
1546 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b,
1547                                        MSA128BOpnd>, IsCommutable;
1548 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h,
1549                                        MSA128HOpnd>, IsCommutable;
1550 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w,
1551                                        MSA128WOpnd>, IsCommutable;
1552 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d,
1553                                        MSA128DOpnd>, IsCommutable;
1554
1555 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b,
1556                                        MSA128BOpnd>, IsCommutable;
1557 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h,
1558                                        MSA128HOpnd>, IsCommutable;
1559 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w,
1560                                        MSA128WOpnd>, IsCommutable;
1561 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d,
1562                                        MSA128DOpnd>, IsCommutable;
1563
1564 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b,
1565                                        MSA128BOpnd>, IsCommutable;
1566 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h,
1567                                        MSA128HOpnd>, IsCommutable;
1568 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w,
1569                                        MSA128WOpnd>, IsCommutable;
1570 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d,
1571                                        MSA128DOpnd>, IsCommutable;
1572
1573 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", add, MSA128BOpnd>, IsCommutable;
1574 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", add, MSA128HOpnd>, IsCommutable;
1575 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", add, MSA128WOpnd>, IsCommutable;
1576 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", add, MSA128DOpnd>, IsCommutable;
1577
1578 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", add, vsplati8_uimm5,
1579                                       MSA128BOpnd>;
1580 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", add, vsplati16_uimm5,
1581                                       MSA128HOpnd>;
1582 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", add, vsplati32_uimm5,
1583                                       MSA128WOpnd>;
1584 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", add, vsplati64_uimm5,
1585                                       MSA128DOpnd>;
1586
1587 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", and, MSA128BOpnd>;
1588 class AND_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128HOpnd>;
1589 class AND_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128WOpnd>;
1590 class AND_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128DOpnd>;
1591
1592 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", and, vsplati8_uimm8,
1593                                      MSA128BOpnd>;
1594
1595 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b,
1596                                        MSA128BOpnd>;
1597 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h,
1598                                        MSA128HOpnd>;
1599 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w,
1600                                        MSA128WOpnd>;
1601 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d,
1602                                        MSA128DOpnd>;
1603
1604 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b,
1605                                        MSA128BOpnd>;
1606 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h,
1607                                        MSA128HOpnd>;
1608 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w,
1609                                        MSA128WOpnd>;
1610 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d,
1611                                        MSA128DOpnd>;
1612
1613 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128BOpnd>,
1614                      IsCommutable;
1615 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128HOpnd>,
1616                      IsCommutable;
1617 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128WOpnd>,
1618                      IsCommutable;
1619 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128DOpnd>,
1620                      IsCommutable;
1621
1622 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128BOpnd>,
1623                      IsCommutable;
1624 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128HOpnd>,
1625                      IsCommutable;
1626 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128WOpnd>,
1627                      IsCommutable;
1628 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128DOpnd>,
1629                      IsCommutable;
1630
1631 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b,
1632                                        MSA128BOpnd>, IsCommutable;
1633 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h,
1634                                        MSA128HOpnd>, IsCommutable;
1635 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w,
1636                                        MSA128WOpnd>, IsCommutable;
1637 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d,
1638                                        MSA128DOpnd>, IsCommutable;
1639
1640 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b,
1641                                        MSA128BOpnd>, IsCommutable;
1642 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h,
1643                                        MSA128HOpnd>, IsCommutable;
1644 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w,
1645                                        MSA128WOpnd>, IsCommutable;
1646 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d,
1647                                        MSA128DOpnd>, IsCommutable;
1648
1649 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", vbclr_b, MSA128BOpnd>;
1650 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", vbclr_h, MSA128HOpnd>;
1651 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", vbclr_w, MSA128WOpnd>;
1652 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", vbclr_d, MSA128DOpnd>;
1653
1654 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", and, vsplat_uimm_inv_pow2,
1655                                          MSA128BOpnd>;
1656 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", and, vsplat_uimm_inv_pow2,
1657                                          MSA128HOpnd>;
1658 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", and, vsplat_uimm_inv_pow2,
1659                                          MSA128WOpnd>;
1660 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", and, vsplat_uimm_inv_pow2,
1661                                          MSA128DOpnd>;
1662
1663 class BINSL_B_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.b", int_mips_binsl_b,
1664                                             MSA128BOpnd>;
1665 class BINSL_H_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.h", int_mips_binsl_h,
1666                                             MSA128HOpnd>;
1667 class BINSL_W_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.w", int_mips_binsl_w,
1668                                             MSA128WOpnd>;
1669 class BINSL_D_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.d", int_mips_binsl_d,
1670                                             MSA128DOpnd>;
1671
1672 class BINSLI_B_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.b", v16i8, MSA128BOpnd>;
1673 class BINSLI_H_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.h", v8i16, MSA128HOpnd>;
1674 class BINSLI_W_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.w", v4i32, MSA128WOpnd>;
1675 class BINSLI_D_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.d", v2i64, MSA128DOpnd>;
1676
1677 class BINSR_B_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.b", int_mips_binsr_b,
1678                                             MSA128BOpnd>;
1679 class BINSR_H_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.h", int_mips_binsr_h,
1680                                             MSA128HOpnd>;
1681 class BINSR_W_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.w", int_mips_binsr_w,
1682                                             MSA128WOpnd>;
1683 class BINSR_D_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.d", int_mips_binsr_d,
1684                                             MSA128DOpnd>;
1685
1686 class BINSRI_B_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.b", v16i8, MSA128BOpnd>;
1687 class BINSRI_H_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.h", v8i16, MSA128HOpnd>;
1688 class BINSRI_W_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.w", v4i32, MSA128WOpnd>;
1689 class BINSRI_D_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.d", v2i64, MSA128DOpnd>;
1690
1691 class BMNZ_V_DESC {
1692   dag OutOperandList = (outs MSA128BOpnd:$wd);
1693   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1694                        MSA128BOpnd:$wt);
1695   string AsmString = "bmnz.v\t$wd, $ws, $wt";
1696   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wt,
1697                                                       MSA128BOpnd:$ws,
1698                                                       MSA128BOpnd:$wd_in))];
1699   InstrItinClass Itinerary = NoItinerary;
1700   string Constraints = "$wd = $wd_in";
1701 }
1702
1703 class BMNZI_B_DESC {
1704   dag OutOperandList = (outs MSA128BOpnd:$wd);
1705   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1706                            vsplat_uimm8:$u8);
1707   string AsmString = "bmnzi.b\t$wd, $ws, $u8";
1708   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect vsplati8_uimm8:$u8,
1709                                                       MSA128BOpnd:$ws,
1710                                                       MSA128BOpnd:$wd_in))];
1711   InstrItinClass Itinerary = NoItinerary;
1712   string Constraints = "$wd = $wd_in";
1713 }
1714
1715 class BMZ_V_DESC {
1716   dag OutOperandList = (outs MSA128BOpnd:$wd);
1717   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1718                        MSA128BOpnd:$wt);
1719   string AsmString = "bmz.v\t$wd, $ws, $wt";
1720   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wt,
1721                                                       MSA128BOpnd:$wd_in,
1722                                                       MSA128BOpnd:$ws))];
1723   InstrItinClass Itinerary = NoItinerary;
1724   string Constraints = "$wd = $wd_in";
1725 }
1726
1727 class BMZI_B_DESC {
1728   dag OutOperandList = (outs MSA128BOpnd:$wd);
1729   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1730                            vsplat_uimm8:$u8);
1731   string AsmString = "bmzi.b\t$wd, $ws, $u8";
1732   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect vsplati8_uimm8:$u8,
1733                                                       MSA128BOpnd:$wd_in,
1734                                                       MSA128BOpnd:$ws))];
1735   InstrItinClass Itinerary = NoItinerary;
1736   string Constraints = "$wd = $wd_in";
1737 }
1738
1739 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", vbneg_b, MSA128BOpnd>;
1740 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", vbneg_h, MSA128HOpnd>;
1741 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", vbneg_w, MSA128WOpnd>;
1742 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", vbneg_d, MSA128DOpnd>;
1743
1744 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", xor, vsplat_uimm_pow2,
1745                                          MSA128BOpnd>;
1746 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", xor, vsplat_uimm_pow2,
1747                                          MSA128HOpnd>;
1748 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", xor, vsplat_uimm_pow2,
1749                                          MSA128WOpnd>;
1750 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", xor, vsplat_uimm_pow2,
1751                                          MSA128DOpnd>;
1752
1753 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128BOpnd>;
1754 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128HOpnd>;
1755 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128WOpnd>;
1756 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128DOpnd>;
1757
1758 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128BOpnd>;
1759
1760 class BSEL_V_DESC {
1761   dag OutOperandList = (outs MSA128BOpnd:$wd);
1762   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1763                        MSA128BOpnd:$wt);
1764   string AsmString = "bsel.v\t$wd, $ws, $wt";
1765   // Note that vselect and BSEL_V treat the condition operand the opposite way
1766   // from each other.
1767   //   (vselect cond, if_set, if_clear)
1768   //   (BSEL_V cond, if_clear, if_set)
1769   list<dag> Pattern = [(set MSA128BOpnd:$wd,
1770                         (vselect MSA128BOpnd:$wd_in, MSA128BOpnd:$wt,
1771                                                      MSA128BOpnd:$ws))];
1772   InstrItinClass Itinerary = NoItinerary;
1773   string Constraints = "$wd = $wd_in";
1774 }
1775
1776 class BSELI_B_DESC {
1777   dag OutOperandList = (outs MSA128BOpnd:$wd);
1778   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1779                            vsplat_uimm8:$u8);
1780   string AsmString = "bseli.b\t$wd, $ws, $u8";
1781   // Note that vselect and BSEL_V treat the condition operand the opposite way
1782   // from each other.
1783   //   (vselect cond, if_set, if_clear)
1784   //   (BSEL_V cond, if_clear, if_set)
1785   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wd_in,
1786                                                       vsplati8_uimm8:$u8,
1787                                                       MSA128BOpnd:$ws))];
1788   InstrItinClass Itinerary = NoItinerary;
1789   string Constraints = "$wd = $wd_in";
1790 }
1791
1792 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", vbset_b, MSA128BOpnd>;
1793 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", vbset_h, MSA128HOpnd>;
1794 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", vbset_w, MSA128WOpnd>;
1795 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", vbset_d, MSA128DOpnd>;
1796
1797 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", or, vsplat_uimm_pow2,
1798                                          MSA128BOpnd>;
1799 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", or, vsplat_uimm_pow2,
1800                                          MSA128HOpnd>;
1801 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", or, vsplat_uimm_pow2,
1802                                          MSA128WOpnd>;
1803 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", or, vsplat_uimm_pow2,
1804                                          MSA128DOpnd>;
1805
1806 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128BOpnd>;
1807 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128HOpnd>;
1808 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128WOpnd>;
1809 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128DOpnd>;
1810
1811 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128BOpnd>;
1812
1813 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", vseteq_v16i8, MSA128BOpnd>,
1814                    IsCommutable;
1815 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", vseteq_v8i16, MSA128HOpnd>,
1816                    IsCommutable;
1817 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", vseteq_v4i32, MSA128WOpnd>,
1818                    IsCommutable;
1819 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", vseteq_v2i64, MSA128DOpnd>,
1820                    IsCommutable;
1821
1822 class CEQI_B_DESC : MSA_I5_DESC_BASE<"ceqi.b", vseteq_v16i8, vsplati8_simm5,
1823                                      MSA128BOpnd>;
1824 class CEQI_H_DESC : MSA_I5_DESC_BASE<"ceqi.h", vseteq_v8i16, vsplati16_simm5,
1825                                      MSA128HOpnd>;
1826 class CEQI_W_DESC : MSA_I5_DESC_BASE<"ceqi.w", vseteq_v4i32, vsplati32_simm5,
1827                                      MSA128WOpnd>;
1828 class CEQI_D_DESC : MSA_I5_DESC_BASE<"ceqi.d", vseteq_v2i64, vsplati64_simm5,
1829                                      MSA128DOpnd>;
1830
1831 class CFCMSA_DESC {
1832   dag OutOperandList = (outs GPR32Opnd:$rd);
1833   dag InOperandList = (ins MSA128CROpnd:$cs);
1834   string AsmString = "cfcmsa\t$rd, $cs";
1835   InstrItinClass Itinerary = NoItinerary;
1836   bit hasSideEffects = 1;
1837 }
1838
1839 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", vsetle_v16i8, MSA128BOpnd>;
1840 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", vsetle_v8i16, MSA128HOpnd>;
1841 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", vsetle_v4i32, MSA128WOpnd>;
1842 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", vsetle_v2i64, MSA128DOpnd>;
1843
1844 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", vsetule_v16i8, MSA128BOpnd>;
1845 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", vsetule_v8i16, MSA128HOpnd>;
1846 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", vsetule_v4i32, MSA128WOpnd>;
1847 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", vsetule_v2i64, MSA128DOpnd>;
1848
1849 class CLEI_S_B_DESC : MSA_I5_DESC_BASE<"clei_s.b", vsetle_v16i8,
1850                                        vsplati8_simm5,  MSA128BOpnd>;
1851 class CLEI_S_H_DESC : MSA_I5_DESC_BASE<"clei_s.h", vsetle_v8i16,
1852                                        vsplati16_simm5, MSA128HOpnd>;
1853 class CLEI_S_W_DESC : MSA_I5_DESC_BASE<"clei_s.w", vsetle_v4i32,
1854                                        vsplati32_simm5, MSA128WOpnd>;
1855 class CLEI_S_D_DESC : MSA_I5_DESC_BASE<"clei_s.d", vsetle_v2i64,
1856                                        vsplati64_simm5, MSA128DOpnd>;
1857
1858 class CLEI_U_B_DESC : MSA_I5_DESC_BASE<"clei_u.b", vsetule_v16i8,
1859                                        vsplati8_uimm5,  MSA128BOpnd>;
1860 class CLEI_U_H_DESC : MSA_I5_DESC_BASE<"clei_u.h", vsetule_v8i16,
1861                                        vsplati16_uimm5, MSA128HOpnd>;
1862 class CLEI_U_W_DESC : MSA_I5_DESC_BASE<"clei_u.w", vsetule_v4i32,
1863                                        vsplati32_uimm5, MSA128WOpnd>;
1864 class CLEI_U_D_DESC : MSA_I5_DESC_BASE<"clei_u.d", vsetule_v2i64,
1865                                        vsplati64_uimm5, MSA128DOpnd>;
1866
1867 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", vsetlt_v16i8, MSA128BOpnd>;
1868 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", vsetlt_v8i16, MSA128HOpnd>;
1869 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", vsetlt_v4i32, MSA128WOpnd>;
1870 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", vsetlt_v2i64, MSA128DOpnd>;
1871
1872 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", vsetult_v16i8, MSA128BOpnd>;
1873 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", vsetult_v8i16, MSA128HOpnd>;
1874 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", vsetult_v4i32, MSA128WOpnd>;
1875 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", vsetult_v2i64, MSA128DOpnd>;
1876
1877 class CLTI_S_B_DESC : MSA_I5_DESC_BASE<"clti_s.b", vsetlt_v16i8,
1878                                        vsplati8_simm5, MSA128BOpnd>;
1879 class CLTI_S_H_DESC : MSA_I5_DESC_BASE<"clti_s.h", vsetlt_v8i16,
1880                                        vsplati16_simm5, MSA128HOpnd>;
1881 class CLTI_S_W_DESC : MSA_I5_DESC_BASE<"clti_s.w", vsetlt_v4i32,
1882                                        vsplati32_simm5, MSA128WOpnd>;
1883 class CLTI_S_D_DESC : MSA_I5_DESC_BASE<"clti_s.d", vsetlt_v2i64,
1884                                        vsplati64_simm5, MSA128DOpnd>;
1885
1886 class CLTI_U_B_DESC : MSA_I5_DESC_BASE<"clti_u.b", vsetult_v16i8,
1887                                        vsplati8_uimm5, MSA128BOpnd>;
1888 class CLTI_U_H_DESC : MSA_I5_DESC_BASE<"clti_u.h", vsetult_v8i16,
1889                                        vsplati16_uimm5, MSA128HOpnd>;
1890 class CLTI_U_W_DESC : MSA_I5_DESC_BASE<"clti_u.w", vsetult_v4i32,
1891                                        vsplati32_uimm5, MSA128WOpnd>;
1892 class CLTI_U_D_DESC : MSA_I5_DESC_BASE<"clti_u.d", vsetult_v2i64,
1893                                        vsplati64_uimm5, MSA128DOpnd>;
1894
1895 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", vextract_sext_i8,  v16i8,
1896                                          GPR32Opnd, MSA128BOpnd>;
1897 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", vextract_sext_i16, v8i16,
1898                                          GPR32Opnd, MSA128HOpnd>;
1899 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", vextract_sext_i32, v4i32,
1900                                          GPR32Opnd, MSA128WOpnd>;
1901 class COPY_S_D_DESC : MSA_COPY_DESC_BASE<"copy_s.d", vextract_sext_i64, v2i64,
1902                                          GPR64Opnd, MSA128DOpnd>;
1903
1904 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", vextract_zext_i8,  v16i8,
1905                                          GPR32Opnd, MSA128BOpnd>;
1906 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", vextract_zext_i16, v8i16,
1907                                          GPR32Opnd, MSA128HOpnd>;
1908 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", vextract_zext_i32, v4i32,
1909                                          GPR32Opnd, MSA128WOpnd>;
1910 class COPY_U_D_DESC : MSA_COPY_DESC_BASE<"copy_u.d", vextract_zext_i64, v2i64,
1911                                          GPR64Opnd, MSA128DOpnd>;
1912
1913 class COPY_FW_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v4f32, FGR32,
1914                                                  MSA128W>;
1915 class COPY_FD_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v2f64, FGR64,
1916                                                  MSA128D>;
1917
1918 class CTCMSA_DESC {
1919   dag OutOperandList = (outs);
1920   dag InOperandList = (ins MSA128CROpnd:$cd, GPR32Opnd:$rs);
1921   string AsmString = "ctcmsa\t$cd, $rs";
1922   InstrItinClass Itinerary = NoItinerary;
1923   bit hasSideEffects = 1;
1924 }
1925
1926 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", sdiv, MSA128BOpnd>;
1927 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", sdiv, MSA128HOpnd>;
1928 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", sdiv, MSA128WOpnd>;
1929 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", sdiv, MSA128DOpnd>;
1930
1931 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", udiv, MSA128BOpnd>;
1932 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", udiv, MSA128HOpnd>;
1933 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", udiv, MSA128WOpnd>;
1934 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", udiv, MSA128DOpnd>;
1935
1936 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h,
1937                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1938                       IsCommutable;
1939 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w,
1940                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1941                       IsCommutable;
1942 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d,
1943                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1944                       IsCommutable;
1945
1946 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h,
1947                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1948                       IsCommutable;
1949 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w,
1950                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1951                       IsCommutable;
1952 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d,
1953                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1954                       IsCommutable;
1955
1956 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1957                                            MSA128HOpnd, MSA128BOpnd,
1958                                            MSA128BOpnd>, IsCommutable;
1959 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1960                                            MSA128WOpnd, MSA128HOpnd,
1961                                            MSA128HOpnd>, IsCommutable;
1962 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1963                                            MSA128DOpnd, MSA128WOpnd,
1964                                            MSA128WOpnd>, IsCommutable;
1965
1966 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1967                                            MSA128HOpnd, MSA128BOpnd,
1968                                            MSA128BOpnd>, IsCommutable;
1969 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1970                                            MSA128WOpnd, MSA128HOpnd,
1971                                            MSA128HOpnd>, IsCommutable;
1972 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1973                                            MSA128DOpnd, MSA128WOpnd,
1974                                            MSA128WOpnd>, IsCommutable;
1975
1976 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1977                                            MSA128HOpnd, MSA128BOpnd,
1978                                            MSA128BOpnd>;
1979 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1980                                            MSA128WOpnd, MSA128HOpnd,
1981                                            MSA128HOpnd>;
1982 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1983                                            MSA128DOpnd, MSA128WOpnd,
1984                                            MSA128WOpnd>;
1985
1986 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1987                                            MSA128HOpnd, MSA128BOpnd,
1988                                            MSA128BOpnd>;
1989 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1990                                            MSA128WOpnd, MSA128HOpnd,
1991                                            MSA128HOpnd>;
1992 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1993                                            MSA128DOpnd, MSA128WOpnd,
1994                                            MSA128WOpnd>;
1995
1996 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", fadd, MSA128WOpnd>,
1997                     IsCommutable;
1998 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", fadd, MSA128DOpnd>,
1999                     IsCommutable;
2000
2001 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128WOpnd>,
2002                     IsCommutable;
2003 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128DOpnd>,
2004                     IsCommutable;
2005
2006 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", vfsetoeq_v4f32, MSA128WOpnd>,
2007                     IsCommutable;
2008 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", vfsetoeq_v2f64, MSA128DOpnd>,
2009                     IsCommutable;
2010
2011 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
2012                                         MSA128WOpnd>;
2013 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
2014                                         MSA128DOpnd>;
2015
2016 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", vfsetole_v4f32, MSA128WOpnd>;
2017 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", vfsetole_v2f64, MSA128DOpnd>;
2018
2019 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", vfsetolt_v4f32, MSA128WOpnd>;
2020 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", vfsetolt_v2f64, MSA128DOpnd>;
2021
2022 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", vfsetone_v4f32, MSA128WOpnd>,
2023                     IsCommutable;
2024 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", vfsetone_v2f64, MSA128DOpnd>,
2025                     IsCommutable;
2026
2027 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", vfsetord_v4f32, MSA128WOpnd>,
2028                     IsCommutable;
2029 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", vfsetord_v2f64, MSA128DOpnd>,
2030                     IsCommutable;
2031
2032 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", vfsetueq_v4f32, MSA128WOpnd>,
2033                      IsCommutable;
2034 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", vfsetueq_v2f64, MSA128DOpnd>,
2035                      IsCommutable;
2036
2037 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", vfsetule_v4f32, MSA128WOpnd>,
2038                      IsCommutable;
2039 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", vfsetule_v2f64, MSA128DOpnd>,
2040                      IsCommutable;
2041
2042 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", vfsetult_v4f32, MSA128WOpnd>,
2043                      IsCommutable;
2044 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", vfsetult_v2f64, MSA128DOpnd>,
2045                      IsCommutable;
2046
2047 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", vfsetun_v4f32, MSA128WOpnd>,
2048                     IsCommutable;
2049 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", vfsetun_v2f64, MSA128DOpnd>,
2050                     IsCommutable;
2051
2052 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", vfsetune_v4f32, MSA128WOpnd>,
2053                      IsCommutable;
2054 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", vfsetune_v2f64, MSA128DOpnd>,
2055                      IsCommutable;
2056
2057 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", fdiv, MSA128WOpnd>;
2058 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", fdiv, MSA128DOpnd>;
2059
2060 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
2061                                        MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
2062 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
2063                                        MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
2064
2065 // The fexp2.df instruction multiplies the first operand by 2 to the power of
2066 // the second operand. We therefore need a pseudo-insn in order to invent the
2067 // 1.0 when we only need to match ISD::FEXP2.
2068 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", mul_fexp2, MSA128WOpnd>;
2069 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", mul_fexp2, MSA128DOpnd>;
2070 let usesCustomInserter = 1 in {
2071   class FEXP2_W_1_PSEUDO_DESC :
2072       MSAPseudo<(outs MSA128W:$wd), (ins MSA128W:$ws),
2073                 [(set MSA128W:$wd, (fexp2 MSA128W:$ws))]>;
2074   class FEXP2_D_1_PSEUDO_DESC :
2075       MSAPseudo<(outs MSA128D:$wd), (ins MSA128D:$ws),
2076                 [(set MSA128D:$wd, (fexp2 MSA128D:$ws))]>;
2077 }
2078
2079 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
2080                                         MSA128WOpnd, MSA128HOpnd>;
2081 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
2082                                         MSA128DOpnd, MSA128WOpnd>;
2083
2084 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
2085                                         MSA128WOpnd, MSA128HOpnd>;
2086 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
2087                                         MSA128DOpnd, MSA128WOpnd>;
2088
2089 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", sint_to_fp, MSA128WOpnd>;
2090 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", sint_to_fp, MSA128DOpnd>;
2091
2092 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", uint_to_fp, MSA128WOpnd>;
2093 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", uint_to_fp, MSA128DOpnd>;
2094
2095 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
2096                                       MSA128WOpnd, MSA128HOpnd>;
2097 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
2098                                       MSA128DOpnd, MSA128WOpnd>;
2099
2100 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
2101                                       MSA128WOpnd, MSA128HOpnd>;
2102 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
2103                                       MSA128DOpnd, MSA128WOpnd>;
2104
2105 class FILL_B_DESC : MSA_2R_FILL_DESC_BASE<"fill.b", v16i8, vsplati8,
2106                                           MSA128BOpnd, GPR32Opnd>;
2107 class FILL_H_DESC : MSA_2R_FILL_DESC_BASE<"fill.h", v8i16, vsplati16,
2108                                           MSA128HOpnd, GPR32Opnd>;
2109 class FILL_W_DESC : MSA_2R_FILL_DESC_BASE<"fill.w", v4i32, vsplati32,
2110                                           MSA128WOpnd, GPR32Opnd>;
2111 class FILL_D_DESC : MSA_2R_FILL_DESC_BASE<"fill.d", v2i64, vsplati64,
2112                                           MSA128DOpnd, GPR64Opnd>;
2113
2114 class FILL_FW_PSEUDO_DESC : MSA_2R_FILL_PSEUDO_BASE<v4f32, vsplatf32, MSA128W,
2115                                                     FGR32>;
2116 class FILL_FD_PSEUDO_DESC : MSA_2R_FILL_PSEUDO_BASE<v2f64, vsplatf64, MSA128D,
2117                                                     FGR64>;
2118
2119 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", flog2, MSA128WOpnd>;
2120 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", flog2, MSA128DOpnd>;
2121
2122 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", fma, MSA128WOpnd>;
2123 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", fma, MSA128DOpnd>;
2124
2125 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128WOpnd>;
2126 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128DOpnd>;
2127
2128 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
2129                                         MSA128WOpnd>;
2130 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
2131                                         MSA128DOpnd>;
2132
2133 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128WOpnd>;
2134 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128DOpnd>;
2135
2136 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
2137                                         MSA128WOpnd>;
2138 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
2139                                         MSA128DOpnd>;
2140
2141 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", fms, MSA128WOpnd>;
2142 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", fms, MSA128DOpnd>;
2143
2144 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", fmul, MSA128WOpnd>;
2145 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", fmul, MSA128DOpnd>;
2146
2147 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", frint, MSA128WOpnd>;
2148 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", frint, MSA128DOpnd>;
2149
2150 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128WOpnd>;
2151 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128DOpnd>;
2152
2153 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
2154                                         MSA128WOpnd>;
2155 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
2156                                         MSA128DOpnd>;
2157
2158 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128WOpnd>;
2159 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128DOpnd>;
2160
2161 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128WOpnd>;
2162 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128DOpnd>;
2163
2164 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128WOpnd>;
2165 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128DOpnd>;
2166
2167 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128WOpnd>;
2168 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128DOpnd>;
2169
2170 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128WOpnd>;
2171 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128DOpnd>;
2172
2173 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128WOpnd>;
2174 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128DOpnd>;
2175
2176 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", fsqrt, MSA128WOpnd>;
2177 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", fsqrt, MSA128DOpnd>;
2178
2179 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", fsub, MSA128WOpnd>;
2180 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", fsub, MSA128DOpnd>;
2181
2182 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w,
2183                                        MSA128WOpnd>;
2184 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d,
2185                                        MSA128DOpnd>;
2186
2187 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w,
2188                                        MSA128WOpnd>;
2189 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d,
2190                                        MSA128DOpnd>;
2191
2192 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w,
2193                                        MSA128WOpnd>;
2194 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d,
2195                                        MSA128DOpnd>;
2196
2197 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w,
2198                                       MSA128WOpnd>;
2199 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d,
2200                                       MSA128DOpnd>;
2201
2202 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w,
2203                                        MSA128WOpnd>;
2204 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d,
2205                                        MSA128DOpnd>;
2206
2207 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
2208                                          MSA128WOpnd>;
2209 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
2210                                          MSA128DOpnd>;
2211
2212 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
2213                                          MSA128WOpnd>;
2214 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
2215                                          MSA128DOpnd>;
2216
2217 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
2218                                      MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
2219 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
2220                                      MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
2221
2222 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", fp_to_sint,
2223                                           MSA128WOpnd>;
2224 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", fp_to_sint,
2225                                           MSA128DOpnd>;
2226
2227 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", fp_to_uint,
2228                                           MSA128WOpnd>;
2229 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", fp_to_uint,
2230                                           MSA128DOpnd>;
2231
2232 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h,
2233                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2234 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w,
2235                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2236 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d,
2237                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2238
2239 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h,
2240                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2241 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w,
2242                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2243 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d,
2244                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2245
2246 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h,
2247                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2248 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w,
2249                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2250 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d,
2251                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2252
2253 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h,
2254                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2255 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w,
2256                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2257 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d,
2258                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2259
2260 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", MipsILVEV, MSA128BOpnd>;
2261 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", MipsILVEV, MSA128HOpnd>;
2262 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", MipsILVEV, MSA128WOpnd>;
2263 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", MipsILVEV, MSA128DOpnd>;
2264
2265 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", MipsILVL, MSA128BOpnd>;
2266 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", MipsILVL, MSA128HOpnd>;
2267 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", MipsILVL, MSA128WOpnd>;
2268 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", MipsILVL, MSA128DOpnd>;
2269
2270 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", MipsILVOD, MSA128BOpnd>;
2271 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", MipsILVOD, MSA128HOpnd>;
2272 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", MipsILVOD, MSA128WOpnd>;
2273 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", MipsILVOD, MSA128DOpnd>;
2274
2275 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", MipsILVR, MSA128BOpnd>;
2276 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", MipsILVR, MSA128HOpnd>;
2277 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", MipsILVR, MSA128WOpnd>;
2278 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", MipsILVR, MSA128DOpnd>;
2279
2280 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", vinsert_v16i8,
2281                                            MSA128BOpnd, GPR32Opnd>;
2282 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", vinsert_v8i16,
2283                                            MSA128HOpnd, GPR32Opnd>;
2284 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", vinsert_v4i32,
2285                                            MSA128WOpnd, GPR32Opnd>;
2286 class INSERT_D_DESC : MSA_INSERT_DESC_BASE<"insert.d", vinsert_v2i64,
2287                                            MSA128DOpnd, GPR64Opnd>;
2288
2289 class INSERT_FW_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v4f32,
2290                                                      MSA128WOpnd, FGR32Opnd>;
2291 class INSERT_FD_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v2f64,
2292                                                      MSA128DOpnd, FGR64Opnd>;
2293
2294 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b,
2295                                          MSA128BOpnd>;
2296 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h,
2297                                          MSA128HOpnd>;
2298 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w,
2299                                          MSA128WOpnd>;
2300 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d,
2301                                          MSA128DOpnd>;
2302
2303 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2304                    ValueType TyNode, RegisterOperand ROWD,
2305                    Operand MemOpnd = mem_msa, ComplexPattern Addr = addrimm10,
2306                    InstrItinClass itin = NoItinerary> {
2307   dag OutOperandList = (outs ROWD:$wd);
2308   dag InOperandList = (ins MemOpnd:$addr);
2309   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2310   list<dag> Pattern = [(set ROWD:$wd, (TyNode (OpNode Addr:$addr)))];
2311   InstrItinClass Itinerary = itin;
2312   string DecoderMethod = "DecodeMSA128Mem";
2313 }
2314
2315 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128BOpnd>;
2316 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128HOpnd>;
2317 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128WOpnd>;
2318 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128DOpnd>;
2319
2320 class LDI_B_DESC : MSA_I10_LDI_DESC_BASE<"ldi.b", MSA128BOpnd>;
2321 class LDI_H_DESC : MSA_I10_LDI_DESC_BASE<"ldi.h", MSA128HOpnd>;
2322 class LDI_W_DESC : MSA_I10_LDI_DESC_BASE<"ldi.w", MSA128WOpnd>;
2323 class LDI_D_DESC : MSA_I10_LDI_DESC_BASE<"ldi.d", MSA128DOpnd>;
2324
2325 class LSA_DESC_BASE<string instr_asm, RegisterOperand RORD,
2326                     RegisterOperand RORS = RORD, RegisterOperand RORT = RORD,
2327                     InstrItinClass itin = NoItinerary > {
2328   dag OutOperandList = (outs RORD:$rd);
2329   dag InOperandList = (ins RORS:$rs, RORT:$rt, LSAImm:$sa);
2330   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt, $sa");
2331   list<dag> Pattern = [(set RORD:$rd, (add RORT:$rt,
2332                                                 (shl RORS:$rs,
2333                                                      immZExt2Lsa:$sa)))];
2334   InstrItinClass Itinerary = itin;
2335 }
2336
2337 class LSA_DESC : LSA_DESC_BASE<"lsa", GPR32Opnd>;
2338 class DLSA_DESC : LSA_DESC_BASE<"dlsa", GPR64Opnd>;
2339
2340 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
2341                                             MSA128HOpnd>;
2342 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
2343                                             MSA128WOpnd>;
2344
2345 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
2346                                              MSA128HOpnd>;
2347 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
2348                                              MSA128WOpnd>;
2349
2350 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", muladd, MSA128BOpnd>;
2351 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", muladd, MSA128HOpnd>;
2352 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", muladd, MSA128WOpnd>;
2353 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", muladd, MSA128DOpnd>;
2354
2355 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128BOpnd>;
2356 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128HOpnd>;
2357 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128WOpnd>;
2358 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128DOpnd>;
2359
2360 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", MipsVSMax, MSA128BOpnd>;
2361 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", MipsVSMax, MSA128HOpnd>;
2362 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", MipsVSMax, MSA128WOpnd>;
2363 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", MipsVSMax, MSA128DOpnd>;
2364
2365 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", MipsVUMax, MSA128BOpnd>;
2366 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", MipsVUMax, MSA128HOpnd>;
2367 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", MipsVUMax, MSA128WOpnd>;
2368 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", MipsVUMax, MSA128DOpnd>;
2369
2370 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", MipsVSMax, vsplati8_simm5,
2371                                        MSA128BOpnd>;
2372 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", MipsVSMax, vsplati16_simm5,
2373                                        MSA128HOpnd>;
2374 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", MipsVSMax, vsplati32_simm5,
2375                                        MSA128WOpnd>;
2376 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", MipsVSMax, vsplati64_simm5,
2377                                        MSA128DOpnd>;
2378
2379 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", MipsVUMax, vsplati8_uimm5,
2380                                        MSA128BOpnd>;
2381 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", MipsVUMax, vsplati16_uimm5,
2382                                        MSA128HOpnd>;
2383 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", MipsVUMax, vsplati32_uimm5,
2384                                        MSA128WOpnd>;
2385 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", MipsVUMax, vsplati64_uimm5,
2386                                        MSA128DOpnd>;
2387
2388 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128BOpnd>;
2389 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128HOpnd>;
2390 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128WOpnd>;
2391 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128DOpnd>;
2392
2393 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", MipsVSMin, MSA128BOpnd>;
2394 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", MipsVSMin, MSA128HOpnd>;
2395 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", MipsVSMin, MSA128WOpnd>;
2396 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", MipsVSMin, MSA128DOpnd>;
2397
2398 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", MipsVUMin, MSA128BOpnd>;
2399 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", MipsVUMin, MSA128HOpnd>;
2400 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", MipsVUMin, MSA128WOpnd>;
2401 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", MipsVUMin, MSA128DOpnd>;
2402
2403 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", MipsVSMin, vsplati8_simm5,
2404                                        MSA128BOpnd>;
2405 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", MipsVSMin, vsplati16_simm5,
2406                                        MSA128HOpnd>;
2407 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", MipsVSMin, vsplati32_simm5,
2408                                        MSA128WOpnd>;
2409 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", MipsVSMin, vsplati64_simm5,
2410                                        MSA128DOpnd>;
2411
2412 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", MipsVUMin, vsplati8_uimm5,
2413                                        MSA128BOpnd>;
2414 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", MipsVUMin, vsplati16_uimm5,
2415                                        MSA128HOpnd>;
2416 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", MipsVUMin, vsplati32_uimm5,
2417                                        MSA128WOpnd>;
2418 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", MipsVUMin, vsplati64_uimm5,
2419                                        MSA128DOpnd>;
2420
2421 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", srem, MSA128BOpnd>;
2422 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", srem, MSA128HOpnd>;
2423 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", srem, MSA128WOpnd>;
2424 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", srem, MSA128DOpnd>;
2425
2426 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", urem, MSA128BOpnd>;
2427 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", urem, MSA128HOpnd>;
2428 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", urem, MSA128WOpnd>;
2429 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", urem, MSA128DOpnd>;
2430
2431 class MOVE_V_DESC {
2432   dag OutOperandList = (outs MSA128BOpnd:$wd);
2433   dag InOperandList = (ins MSA128BOpnd:$ws);
2434   string AsmString = "move.v\t$wd, $ws";
2435   list<dag> Pattern = [];
2436   InstrItinClass Itinerary = NoItinerary;
2437 }
2438
2439 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
2440                                             MSA128HOpnd>;
2441 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
2442                                             MSA128WOpnd>;
2443
2444 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
2445                                              MSA128HOpnd>;
2446 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
2447                                              MSA128WOpnd>;
2448
2449 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", mulsub, MSA128BOpnd>;
2450 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", mulsub, MSA128HOpnd>;
2451 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", mulsub, MSA128WOpnd>;
2452 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", mulsub, MSA128DOpnd>;
2453
2454 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h,
2455                                        MSA128HOpnd>;
2456 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w,
2457                                        MSA128WOpnd>;
2458
2459 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
2460                                         MSA128HOpnd>;
2461 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
2462                                         MSA128WOpnd>;
2463
2464 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", mul, MSA128BOpnd>;
2465 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", mul, MSA128HOpnd>;
2466 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", mul, MSA128WOpnd>;
2467 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", mul, MSA128DOpnd>;
2468
2469 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128BOpnd>;
2470 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128HOpnd>;
2471 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128WOpnd>;
2472 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128DOpnd>;
2473
2474 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", ctlz, MSA128BOpnd>;
2475 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", ctlz, MSA128HOpnd>;
2476 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", ctlz, MSA128WOpnd>;
2477 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", ctlz, MSA128DOpnd>;
2478
2479 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", MipsVNOR, MSA128BOpnd>;
2480 class NOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128HOpnd>;
2481 class NOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128WOpnd>;
2482 class NOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128DOpnd>;
2483
2484 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", MipsVNOR, vsplati8_uimm8,
2485                                      MSA128BOpnd>;
2486
2487 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", or, MSA128BOpnd>;
2488 class OR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128HOpnd>;
2489 class OR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128WOpnd>;
2490 class OR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128DOpnd>;
2491
2492 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", or, vsplati8_uimm8, MSA128BOpnd>;
2493
2494 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", MipsPCKEV, MSA128BOpnd>;
2495 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", MipsPCKEV, MSA128HOpnd>;
2496 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", MipsPCKEV, MSA128WOpnd>;
2497 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", MipsPCKEV, MSA128DOpnd>;
2498
2499 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", MipsPCKOD, MSA128BOpnd>;
2500 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", MipsPCKOD, MSA128HOpnd>;
2501 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", MipsPCKOD, MSA128WOpnd>;
2502 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", MipsPCKOD, MSA128DOpnd>;
2503
2504 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", ctpop, MSA128BOpnd>;
2505 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", ctpop, MSA128HOpnd>;
2506 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", ctpop, MSA128WOpnd>;
2507 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", ctpop, MSA128DOpnd>;
2508
2509 class SAT_S_B_DESC : MSA_BIT_B_X_DESC_BASE<"sat_s.b", int_mips_sat_s_b,
2510                                            MSA128BOpnd>;
2511 class SAT_S_H_DESC : MSA_BIT_H_X_DESC_BASE<"sat_s.h", int_mips_sat_s_h,
2512                                            MSA128HOpnd>;
2513 class SAT_S_W_DESC : MSA_BIT_W_X_DESC_BASE<"sat_s.w", int_mips_sat_s_w,
2514                                            MSA128WOpnd>;
2515 class SAT_S_D_DESC : MSA_BIT_D_X_DESC_BASE<"sat_s.d", int_mips_sat_s_d,
2516                                            MSA128DOpnd>;
2517
2518 class SAT_U_B_DESC : MSA_BIT_B_X_DESC_BASE<"sat_u.b", int_mips_sat_u_b,
2519                                            MSA128BOpnd>;
2520 class SAT_U_H_DESC : MSA_BIT_H_X_DESC_BASE<"sat_u.h", int_mips_sat_u_h,
2521                                            MSA128HOpnd>;
2522 class SAT_U_W_DESC : MSA_BIT_W_X_DESC_BASE<"sat_u.w", int_mips_sat_u_w,
2523                                            MSA128WOpnd>;
2524 class SAT_U_D_DESC : MSA_BIT_D_X_DESC_BASE<"sat_u.d", int_mips_sat_u_d,
2525                                            MSA128DOpnd>;
2526
2527 class SHF_B_DESC : MSA_I8_SHF_DESC_BASE<"shf.b", MSA128BOpnd>;
2528 class SHF_H_DESC : MSA_I8_SHF_DESC_BASE<"shf.h", MSA128HOpnd>;
2529 class SHF_W_DESC : MSA_I8_SHF_DESC_BASE<"shf.w", MSA128WOpnd>;
2530
2531 class SLD_B_DESC : MSA_3R_SLD_DESC_BASE<"sld.b", int_mips_sld_b, MSA128BOpnd>;
2532 class SLD_H_DESC : MSA_3R_SLD_DESC_BASE<"sld.h", int_mips_sld_h, MSA128HOpnd>;
2533 class SLD_W_DESC : MSA_3R_SLD_DESC_BASE<"sld.w", int_mips_sld_w, MSA128WOpnd>;
2534 class SLD_D_DESC : MSA_3R_SLD_DESC_BASE<"sld.d", int_mips_sld_d, MSA128DOpnd>;
2535
2536 class SLDI_B_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.b", int_mips_sldi_b,
2537                                           MSA128BOpnd>;
2538 class SLDI_H_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.h", int_mips_sldi_h,
2539                                           MSA128HOpnd>;
2540 class SLDI_W_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.w", int_mips_sldi_w,
2541                                           MSA128WOpnd>;
2542 class SLDI_D_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.d", int_mips_sldi_d,
2543                                           MSA128DOpnd>;
2544
2545 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", shl, MSA128BOpnd>;
2546 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", shl, MSA128HOpnd>;
2547 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", shl, MSA128WOpnd>;
2548 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", shl, MSA128DOpnd>;
2549
2550 class SLLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.b", shl, vsplati8_uimm3,
2551                                             MSA128BOpnd>;
2552 class SLLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.h", shl, vsplati16_uimm4,
2553                                             MSA128HOpnd>;
2554 class SLLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.w", shl, vsplati32_uimm5,
2555                                             MSA128WOpnd>;
2556 class SLLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.d", shl, vsplati64_uimm6,
2557                                             MSA128DOpnd>;
2558
2559 class SPLAT_B_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.b", vsplati8_elt,
2560                                             MSA128BOpnd>;
2561 class SPLAT_H_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.h", vsplati16_elt,
2562                                             MSA128HOpnd>;
2563 class SPLAT_W_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.w", vsplati32_elt,
2564                                             MSA128WOpnd>;
2565 class SPLAT_D_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.d", vsplati64_elt,
2566                                             MSA128DOpnd>;
2567
2568 class SPLATI_B_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.b", vsplati8_uimm4,
2569                                               MSA128BOpnd>;
2570 class SPLATI_H_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.h", vsplati16_uimm3,
2571                                               MSA128HOpnd>;
2572 class SPLATI_W_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.w", vsplati32_uimm2,
2573                                               MSA128WOpnd>;
2574 class SPLATI_D_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.d", vsplati64_uimm1,
2575                                               MSA128DOpnd>;
2576
2577 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", sra, MSA128BOpnd>;
2578 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", sra, MSA128HOpnd>;
2579 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", sra, MSA128WOpnd>;
2580 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", sra, MSA128DOpnd>;
2581
2582 class SRAI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.b", sra, vsplati8_uimm3,
2583                                             MSA128BOpnd>;
2584 class SRAI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.h", sra, vsplati16_uimm4,
2585                                             MSA128HOpnd>;
2586 class SRAI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.w", sra, vsplati32_uimm5,
2587                                             MSA128WOpnd>;
2588 class SRAI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.d", sra, vsplati64_uimm6,
2589                                             MSA128DOpnd>;
2590
2591 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128BOpnd>;
2592 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128HOpnd>;
2593 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128WOpnd>;
2594 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128DOpnd>;
2595
2596 class SRARI_B_DESC : MSA_BIT_B_X_DESC_BASE<"srari.b", int_mips_srari_b,
2597                                            MSA128BOpnd>;
2598 class SRARI_H_DESC : MSA_BIT_H_X_DESC_BASE<"srari.h", int_mips_srari_h,
2599                                            MSA128HOpnd>;
2600 class SRARI_W_DESC : MSA_BIT_W_X_DESC_BASE<"srari.w", int_mips_srari_w,
2601                                            MSA128WOpnd>;
2602 class SRARI_D_DESC : MSA_BIT_D_X_DESC_BASE<"srari.d", int_mips_srari_d,
2603                                            MSA128DOpnd>;
2604
2605 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", srl, MSA128BOpnd>;
2606 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", srl, MSA128HOpnd>;
2607 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", srl, MSA128WOpnd>;
2608 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", srl, MSA128DOpnd>;
2609
2610 class SRLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.b", srl, vsplati8_uimm3,
2611                                             MSA128BOpnd>;
2612 class SRLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.h", srl, vsplati16_uimm4,
2613                                             MSA128HOpnd>;
2614 class SRLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.w", srl, vsplati32_uimm5,
2615                                             MSA128WOpnd>;
2616 class SRLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.d", srl, vsplati64_uimm6,
2617                                             MSA128DOpnd>;
2618
2619 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128BOpnd>;
2620 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128HOpnd>;
2621 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128WOpnd>;
2622 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128DOpnd>;
2623
2624 class SRLRI_B_DESC : MSA_BIT_B_X_DESC_BASE<"srlri.b", int_mips_srlri_b,
2625                                            MSA128BOpnd>;
2626 class SRLRI_H_DESC : MSA_BIT_H_X_DESC_BASE<"srlri.h", int_mips_srlri_h,
2627                                            MSA128HOpnd>;
2628 class SRLRI_W_DESC : MSA_BIT_W_X_DESC_BASE<"srlri.w", int_mips_srlri_w,
2629                                            MSA128WOpnd>;
2630 class SRLRI_D_DESC : MSA_BIT_D_X_DESC_BASE<"srlri.d", int_mips_srlri_d,
2631                                            MSA128DOpnd>;
2632
2633 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2634                    ValueType TyNode, RegisterOperand ROWD,
2635                    Operand MemOpnd = mem_msa, ComplexPattern Addr = addrimm10,
2636                    InstrItinClass itin = NoItinerary> {
2637   dag OutOperandList = (outs);
2638   dag InOperandList = (ins ROWD:$wd, MemOpnd:$addr);
2639   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2640   list<dag> Pattern = [(OpNode (TyNode ROWD:$wd), Addr:$addr)];
2641   InstrItinClass Itinerary = itin;
2642   string DecoderMethod = "DecodeMSA128Mem";
2643 }
2644
2645 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128BOpnd>;
2646 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128HOpnd>;
2647 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128WOpnd>;
2648 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128DOpnd>;
2649
2650 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b,
2651                                        MSA128BOpnd>;
2652 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h,
2653                                        MSA128HOpnd>;
2654 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w,
2655                                        MSA128WOpnd>;
2656 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d,
2657                                        MSA128DOpnd>;
2658
2659 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b,
2660                                        MSA128BOpnd>;
2661 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h,
2662                                        MSA128HOpnd>;
2663 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w,
2664                                        MSA128WOpnd>;
2665 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d,
2666                                        MSA128DOpnd>;
2667
2668 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
2669                                          MSA128BOpnd>;
2670 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
2671                                          MSA128HOpnd>;
2672 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
2673                                          MSA128WOpnd>;
2674 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
2675                                          MSA128DOpnd>;
2676
2677 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
2678                                          MSA128BOpnd>;
2679 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
2680                                          MSA128HOpnd>;
2681 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
2682                                          MSA128WOpnd>;
2683 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
2684                                          MSA128DOpnd>;
2685
2686 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", sub, MSA128BOpnd>;
2687 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", sub, MSA128HOpnd>;
2688 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", sub, MSA128WOpnd>;
2689 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", sub, MSA128DOpnd>;
2690
2691 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", sub, vsplati8_uimm5,
2692                                       MSA128BOpnd>;
2693 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", sub, vsplati16_uimm5,
2694                                       MSA128HOpnd>;
2695 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", sub, vsplati32_uimm5,
2696                                       MSA128WOpnd>;
2697 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", sub, vsplati64_uimm5,
2698                                       MSA128DOpnd>;
2699
2700 class VSHF_B_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.b", MSA128BOpnd>;
2701 class VSHF_H_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.h", MSA128HOpnd>;
2702 class VSHF_W_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.w", MSA128WOpnd>;
2703 class VSHF_D_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.d", MSA128DOpnd>;
2704
2705 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", xor, MSA128BOpnd>;
2706 class XOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128HOpnd>;
2707 class XOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128WOpnd>;
2708 class XOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128DOpnd>;
2709
2710 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", xor, vsplati8_uimm8,
2711                                      MSA128BOpnd>;
2712
2713 // Instruction defs.
2714 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
2715 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
2716 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
2717 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
2718
2719 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
2720 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
2721 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
2722 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
2723
2724 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
2725 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
2726 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
2727 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
2728
2729 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
2730 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
2731 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
2732 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
2733
2734 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
2735 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
2736 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
2737 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
2738
2739 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
2740 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
2741 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
2742 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
2743
2744 def AND_V : AND_V_ENC, AND_V_DESC;
2745 def AND_V_H_PSEUDO : AND_V_H_PSEUDO_DESC,
2746                      PseudoInstExpansion<(AND_V MSA128BOpnd:$wd,
2747                                                 MSA128BOpnd:$ws,
2748                                                 MSA128BOpnd:$wt)>;
2749 def AND_V_W_PSEUDO : AND_V_W_PSEUDO_DESC,
2750                      PseudoInstExpansion<(AND_V MSA128BOpnd:$wd,
2751                                                 MSA128BOpnd:$ws,
2752                                                 MSA128BOpnd:$wt)>;
2753 def AND_V_D_PSEUDO : AND_V_D_PSEUDO_DESC,
2754                      PseudoInstExpansion<(AND_V MSA128BOpnd:$wd,
2755                                                 MSA128BOpnd:$ws,
2756                                                 MSA128BOpnd:$wt)>;
2757
2758 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
2759
2760 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
2761 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
2762 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
2763 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
2764
2765 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
2766 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
2767 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
2768 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
2769
2770 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
2771 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
2772 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
2773 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
2774
2775 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
2776 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
2777 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
2778 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
2779
2780 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
2781 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
2782 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
2783 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
2784
2785 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
2786 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
2787 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
2788 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
2789
2790 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
2791 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
2792 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
2793 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
2794
2795 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
2796 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
2797 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
2798 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
2799
2800 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
2801 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
2802 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
2803 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
2804
2805 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
2806 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
2807 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2808 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2809
2810 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2811 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2812 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2813 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2814
2815 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2816 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2817 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2818 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2819
2820 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2821
2822 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2823
2824 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2825
2826 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2827
2828 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2829 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2830 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2831 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2832
2833 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2834 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2835 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2836 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2837
2838 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2839 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2840 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2841 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2842
2843 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2844
2845 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2846
2847 class MSA_BSEL_PSEUDO_BASE<RegisterOperand RO, ValueType Ty> :
2848   MSAPseudo<(outs RO:$wd), (ins RO:$wd_in, RO:$ws, RO:$wt),
2849             [(set RO:$wd, (Ty (vselect RO:$wd_in, RO:$wt, RO:$ws)))]>,
2850   // Note that vselect and BSEL_V treat the condition operand the opposite way
2851   // from each other.
2852   //   (vselect cond, if_set, if_clear)
2853   //   (BSEL_V cond, if_clear, if_set)
2854   PseudoInstExpansion<(BSEL_V MSA128BOpnd:$wd, MSA128BOpnd:$wd_in,
2855                               MSA128BOpnd:$ws, MSA128BOpnd:$wt)> {
2856   let Constraints = "$wd_in = $wd";
2857 }
2858
2859 def BSEL_H_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128HOpnd, v8i16>;
2860 def BSEL_W_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128WOpnd, v4i32>;
2861 def BSEL_D_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128DOpnd, v2i64>;
2862 def BSEL_FW_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128WOpnd, v4f32>;
2863 def BSEL_FD_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128DOpnd, v2f64>;
2864
2865 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2866
2867 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2868 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2869 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2870 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2871
2872 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2873 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2874 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2875 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2876
2877 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2878 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2879 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2880 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2881
2882 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2883
2884 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2885 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2886 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2887 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2888
2889 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2890 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2891 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2892 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2893
2894 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2895
2896 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2897 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2898 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2899 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2900
2901 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2902 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2903 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2904 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2905
2906 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2907 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2908 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2909 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2910
2911 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2912 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2913 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2914 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2915
2916 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2917 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2918 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2919 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2920
2921 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2922 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2923 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2924 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2925
2926 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2927 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2928 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2929 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2930
2931 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2932 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2933 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2934 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2935
2936 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2937 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2938 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2939 def COPY_S_D : COPY_S_D_ENC, COPY_S_D_DESC;
2940
2941 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2942 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2943 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2944 def COPY_U_D : COPY_U_D_ENC, COPY_U_D_DESC;
2945
2946 def COPY_FW_PSEUDO : COPY_FW_PSEUDO_DESC;
2947 def COPY_FD_PSEUDO : COPY_FD_PSEUDO_DESC;
2948
2949 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2950
2951 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2952 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2953 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2954 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2955
2956 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2957 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2958 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2959 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2960
2961 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2962 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2963 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2964
2965 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2966 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2967 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2968
2969 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2970 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2971 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2972
2973 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2974 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2975 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2976
2977 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2978 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2979 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2980
2981 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2982 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2983 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2984
2985 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2986 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2987
2988 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2989 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2990
2991 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2992 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2993
2994 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2995 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2996
2997 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2998 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2999
3000 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
3001 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
3002
3003 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
3004 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
3005
3006 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
3007 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
3008
3009 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
3010 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
3011
3012 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
3013 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
3014
3015 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
3016 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
3017
3018 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
3019 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
3020
3021 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
3022 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
3023
3024 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
3025 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
3026
3027 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
3028 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
3029
3030 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
3031 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
3032 def FEXP2_W_1_PSEUDO : FEXP2_W_1_PSEUDO_DESC;
3033 def FEXP2_D_1_PSEUDO : FEXP2_D_1_PSEUDO_DESC;
3034
3035 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
3036 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
3037
3038 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
3039 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
3040
3041 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
3042 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
3043
3044 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
3045 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
3046
3047 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
3048 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
3049
3050 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
3051 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
3052
3053 def FILL_B : FILL_B_ENC, FILL_B_DESC;
3054 def FILL_H : FILL_H_ENC, FILL_H_DESC;
3055 def FILL_W : FILL_W_ENC, FILL_W_DESC;
3056 def FILL_D : FILL_D_ENC, FILL_D_DESC;
3057 def FILL_FW_PSEUDO : FILL_FW_PSEUDO_DESC;
3058 def FILL_FD_PSEUDO : FILL_FD_PSEUDO_DESC;
3059
3060 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
3061 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
3062
3063 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
3064 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
3065
3066 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
3067 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
3068
3069 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
3070 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
3071
3072 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
3073 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
3074
3075 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
3076 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
3077
3078 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
3079 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
3080
3081 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
3082 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
3083
3084 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
3085 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
3086
3087 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
3088 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
3089
3090 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
3091 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
3092
3093 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
3094 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
3095
3096 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
3097 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
3098
3099 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
3100 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
3101
3102 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
3103 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
3104
3105 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
3106 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
3107
3108 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
3109 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
3110
3111 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
3112 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
3113
3114 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
3115 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
3116
3117 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
3118 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
3119
3120 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
3121 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
3122
3123 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
3124 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
3125
3126 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
3127 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
3128
3129 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
3130 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
3131
3132 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
3133 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
3134
3135 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
3136 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
3137
3138 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
3139 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
3140
3141 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
3142 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
3143
3144 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
3145 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
3146
3147 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
3148 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
3149 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
3150
3151 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
3152 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
3153 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
3154
3155 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
3156 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
3157 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
3158
3159 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
3160 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
3161 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
3162
3163 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
3164 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
3165 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
3166 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
3167
3168 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
3169 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
3170 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
3171 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
3172
3173 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
3174 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
3175 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
3176 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
3177
3178 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
3179 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
3180 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
3181 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
3182
3183 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
3184 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
3185 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
3186 def INSERT_D : INSERT_D_ENC, INSERT_D_DESC;
3187
3188 // INSERT_FW_PSEUDO defined after INSVE_W
3189 // INSERT_FD_PSEUDO defined after INSVE_D
3190
3191 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
3192 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
3193 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
3194 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
3195
3196 def INSERT_FW_PSEUDO : INSERT_FW_PSEUDO_DESC;
3197 def INSERT_FD_PSEUDO : INSERT_FD_PSEUDO_DESC;
3198
3199 def LD_B: LD_B_ENC, LD_B_DESC;
3200 def LD_H: LD_H_ENC, LD_H_DESC;
3201 def LD_W: LD_W_ENC, LD_W_DESC;
3202 def LD_D: LD_D_ENC, LD_D_DESC;
3203
3204 def LDI_B : LDI_B_ENC, LDI_B_DESC;
3205 def LDI_H : LDI_H_ENC, LDI_H_DESC;
3206 def LDI_W : LDI_W_ENC, LDI_W_DESC;
3207 def LDI_D : LDI_D_ENC, LDI_D_DESC;
3208
3209 def LSA : LSA_ENC, LSA_DESC;
3210 def DLSA : DLSA_ENC, DLSA_DESC;
3211
3212 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
3213 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
3214
3215 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
3216 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
3217
3218 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
3219 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
3220 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
3221 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
3222
3223 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
3224 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
3225 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
3226 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
3227
3228 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
3229 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
3230 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
3231 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
3232
3233 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
3234 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
3235 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
3236 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
3237
3238 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
3239 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
3240 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
3241 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
3242
3243 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
3244 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
3245 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
3246 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
3247
3248 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
3249 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
3250 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
3251 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
3252
3253 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
3254 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
3255 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
3256 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
3257
3258 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
3259 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
3260 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
3261 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
3262
3263 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
3264 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
3265 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
3266 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
3267
3268 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
3269 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
3270 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
3271 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
3272
3273 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
3274 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
3275 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
3276 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
3277
3278 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
3279 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
3280 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
3281 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
3282
3283 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
3284
3285 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
3286 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
3287
3288 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
3289 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
3290
3291 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
3292 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
3293 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
3294 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
3295
3296 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
3297 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
3298
3299 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
3300 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
3301
3302 def MULV_B : MULV_B_ENC, MULV_B_DESC;
3303 def MULV_H : MULV_H_ENC, MULV_H_DESC;
3304 def MULV_W : MULV_W_ENC, MULV_W_DESC;
3305 def MULV_D : MULV_D_ENC, MULV_D_DESC;
3306
3307 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
3308 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
3309 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
3310 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
3311
3312 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
3313 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
3314 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
3315 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
3316
3317 def NOR_V : NOR_V_ENC, NOR_V_DESC;
3318 def NOR_V_H_PSEUDO : NOR_V_H_PSEUDO_DESC,
3319                      PseudoInstExpansion<(NOR_V MSA128BOpnd:$wd,
3320                                                 MSA128BOpnd:$ws,
3321                                                 MSA128BOpnd:$wt)>;
3322 def NOR_V_W_PSEUDO : NOR_V_W_PSEUDO_DESC,
3323                      PseudoInstExpansion<(NOR_V MSA128BOpnd:$wd,
3324                                                 MSA128BOpnd:$ws,
3325                                                 MSA128BOpnd:$wt)>;
3326 def NOR_V_D_PSEUDO : NOR_V_D_PSEUDO_DESC,
3327                      PseudoInstExpansion<(NOR_V MSA128BOpnd:$wd,
3328                                                 MSA128BOpnd:$ws,
3329                                                 MSA128BOpnd:$wt)>;
3330
3331 def NORI_B : NORI_B_ENC, NORI_B_DESC;
3332
3333 def OR_V : OR_V_ENC, OR_V_DESC;
3334 def OR_V_H_PSEUDO : OR_V_H_PSEUDO_DESC,
3335                     PseudoInstExpansion<(OR_V MSA128BOpnd:$wd,
3336                                               MSA128BOpnd:$ws,
3337                                               MSA128BOpnd:$wt)>;
3338 def OR_V_W_PSEUDO : OR_V_W_PSEUDO_DESC,
3339                     PseudoInstExpansion<(OR_V MSA128BOpnd:$wd,
3340                                               MSA128BOpnd:$ws,
3341                                               MSA128BOpnd:$wt)>;
3342 def OR_V_D_PSEUDO : OR_V_D_PSEUDO_DESC,
3343                     PseudoInstExpansion<(OR_V MSA128BOpnd:$wd,
3344                                               MSA128BOpnd:$ws,
3345                                               MSA128BOpnd:$wt)>;
3346
3347 def ORI_B : ORI_B_ENC, ORI_B_DESC;
3348
3349 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
3350 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
3351 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
3352 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
3353
3354 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
3355 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
3356 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
3357 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
3358
3359 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
3360 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
3361 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
3362 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
3363
3364 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
3365 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
3366 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
3367 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
3368
3369 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
3370 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
3371 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
3372 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
3373
3374 def SHF_B : SHF_B_ENC, SHF_B_DESC;
3375 def SHF_H : SHF_H_ENC, SHF_H_DESC;
3376 def SHF_W : SHF_W_ENC, SHF_W_DESC;
3377
3378 def SLD_B : SLD_B_ENC, SLD_B_DESC;
3379 def SLD_H : SLD_H_ENC, SLD_H_DESC;
3380 def SLD_W : SLD_W_ENC, SLD_W_DESC;
3381 def SLD_D : SLD_D_ENC, SLD_D_DESC;
3382
3383 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
3384 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
3385 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
3386 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
3387
3388 def SLL_B : SLL_B_ENC, SLL_B_DESC;
3389 def SLL_H : SLL_H_ENC, SLL_H_DESC;
3390 def SLL_W : SLL_W_ENC, SLL_W_DESC;
3391 def SLL_D : SLL_D_ENC, SLL_D_DESC;
3392
3393 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
3394 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
3395 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
3396 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
3397
3398 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
3399 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
3400 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
3401 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
3402
3403 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
3404 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
3405 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
3406 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
3407
3408 def SRA_B : SRA_B_ENC, SRA_B_DESC;
3409 def SRA_H : SRA_H_ENC, SRA_H_DESC;
3410 def SRA_W : SRA_W_ENC, SRA_W_DESC;
3411 def SRA_D : SRA_D_ENC, SRA_D_DESC;
3412
3413 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
3414 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
3415 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
3416 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
3417
3418 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
3419 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
3420 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
3421 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
3422
3423 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
3424 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
3425 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
3426 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
3427
3428 def SRL_B : SRL_B_ENC, SRL_B_DESC;
3429 def SRL_H : SRL_H_ENC, SRL_H_DESC;
3430 def SRL_W : SRL_W_ENC, SRL_W_DESC;
3431 def SRL_D : SRL_D_ENC, SRL_D_DESC;
3432
3433 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
3434 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
3435 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
3436 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
3437
3438 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
3439 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
3440 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
3441 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
3442
3443 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
3444 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
3445 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
3446 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
3447
3448 def ST_B: ST_B_ENC, ST_B_DESC;
3449 def ST_H: ST_H_ENC, ST_H_DESC;
3450 def ST_W: ST_W_ENC, ST_W_DESC;
3451 def ST_D: ST_D_ENC, ST_D_DESC;
3452
3453 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
3454 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
3455 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
3456 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
3457
3458 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
3459 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
3460 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
3461 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
3462
3463 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
3464 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
3465 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
3466 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
3467
3468 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
3469 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
3470 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
3471 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
3472
3473 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
3474 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
3475 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
3476 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
3477
3478 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
3479 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
3480 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
3481 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
3482
3483 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
3484 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
3485 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
3486 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
3487
3488 def XOR_V : XOR_V_ENC, XOR_V_DESC;
3489 def XOR_V_H_PSEUDO : XOR_V_H_PSEUDO_DESC,
3490                      PseudoInstExpansion<(XOR_V MSA128BOpnd:$wd,
3491                                                 MSA128BOpnd:$ws,
3492                                                 MSA128BOpnd:$wt)>;
3493 def XOR_V_W_PSEUDO : XOR_V_W_PSEUDO_DESC,
3494                      PseudoInstExpansion<(XOR_V MSA128BOpnd:$wd,
3495                                                 MSA128BOpnd:$ws,
3496                                                 MSA128BOpnd:$wt)>;
3497 def XOR_V_D_PSEUDO : XOR_V_D_PSEUDO_DESC,
3498                      PseudoInstExpansion<(XOR_V MSA128BOpnd:$wd,
3499                                                 MSA128BOpnd:$ws,
3500                                                 MSA128BOpnd:$wt)>;
3501
3502 def XORI_B : XORI_B_ENC, XORI_B_DESC;
3503
3504 // Patterns.
3505 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
3506   Pat<pattern, result>, Requires<pred>;
3507
3508 def : MSAPat<(extractelt (v4i32 MSA128W:$ws), immZExt4:$idx),
3509              (COPY_S_W MSA128W:$ws, immZExt4:$idx)>;
3510
3511 def : MSAPat<(v8f16 (load addrimm10:$addr)), (LD_H addrimm10:$addr)>;
3512 def : MSAPat<(v4f32 (load addrimm10:$addr)), (LD_W addrimm10:$addr)>;
3513 def : MSAPat<(v2f64 (load addrimm10:$addr)), (LD_D addrimm10:$addr)>;
3514
3515 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrimm10:$addr),
3516                    (ST_H MSA128H:$ws, addrimm10:$addr)>;
3517 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrimm10:$addr),
3518                    (ST_W MSA128W:$ws, addrimm10:$addr)>;
3519 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrimm10:$addr),
3520                    (ST_D MSA128D:$ws, addrimm10:$addr)>;
3521
3522 class MSA_FABS_PSEUDO_DESC_BASE<RegisterOperand ROWD,
3523                                 RegisterOperand ROWS = ROWD,
3524                                 InstrItinClass itin = NoItinerary> :
3525   MSAPseudo<(outs ROWD:$wd),
3526             (ins ROWS:$ws),
3527             [(set ROWD:$wd, (fabs ROWS:$ws))]> {
3528   InstrItinClass Itinerary = itin;
3529 }
3530 def FABS_W : MSA_FABS_PSEUDO_DESC_BASE<MSA128WOpnd>,
3531              PseudoInstExpansion<(FMAX_A_W MSA128WOpnd:$wd, MSA128WOpnd:$ws,
3532                                            MSA128WOpnd:$ws)>;
3533 def FABS_D : MSA_FABS_PSEUDO_DESC_BASE<MSA128DOpnd>,
3534              PseudoInstExpansion<(FMAX_A_D MSA128DOpnd:$wd, MSA128DOpnd:$ws,
3535                                            MSA128DOpnd:$ws)>;
3536
3537 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
3538                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
3539    MSAPat<(DstVT (bitconvert SrcVT:$src)),
3540           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
3541
3542 // These are endian-independent because the element size doesnt change
3543 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
3544 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
3545 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
3546 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
3547 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
3548 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
3549
3550 // Little endian bitcasts are always no-ops
3551 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
3552 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
3553 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
3554 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
3555 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
3556 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
3557
3558 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
3559 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
3560 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
3561 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
3562 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
3563
3564 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
3565 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
3566 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
3567 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
3568 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
3569
3570 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
3571 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
3572 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
3573 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
3574 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
3575
3576 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
3577 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
3578 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
3579 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
3580 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
3581
3582 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
3583 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
3584 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
3585 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
3586 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
3587
3588 // Big endian bitcasts expand to shuffle instructions.
3589 // This is because bitcast is defined to be a store/load sequence and the
3590 // vector store/load instructions are mixed-endian with respect to the vector
3591 // as a whole (little endian with respect to element order, but big endian
3592 // elements).
3593
3594 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
3595                                       RegisterClass DstRC, MSAInst Insn,
3596                                       RegisterClass ViaRC> :
3597   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3598          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
3599                            DstRC),
3600          [HasMSA, IsBE]>;
3601
3602 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
3603                                     RegisterClass DstRC, MSAInst Insn,
3604                                     RegisterClass ViaRC> :
3605   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3606          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
3607                            DstRC),
3608          [HasMSA, IsBE]>;
3609
3610 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
3611                                   RegisterClass DstRC> :
3612   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3613
3614 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
3615                                   RegisterClass DstRC> :
3616   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3617
3618 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
3619                                   RegisterClass DstRC> :
3620   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3621          (COPY_TO_REGCLASS
3622            (SHF_W
3623              (COPY_TO_REGCLASS
3624                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
3625                MSA128W), 177),
3626            DstRC),
3627          [HasMSA, IsBE]>;
3628
3629 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
3630                                   RegisterClass DstRC> :
3631   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3632
3633 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
3634                                   RegisterClass DstRC> :
3635   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3636
3637 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
3638                                   RegisterClass DstRC> :
3639   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
3640
3641 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
3642 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
3643 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
3644 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
3645 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
3646 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
3647
3648 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
3649 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
3650 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
3651 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
3652 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
3653
3654 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
3655 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
3656 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
3657 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
3658 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
3659
3660 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
3661 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
3662 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
3663 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
3664 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
3665
3666 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
3667 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
3668 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
3669 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
3670 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
3671
3672 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
3673 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
3674 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
3675 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
3676 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
3677
3678 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
3679 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
3680 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
3681 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
3682 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
3683
3684 // Pseudos used to implement BNZ.df, and BZ.df
3685
3686 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
3687                                    RegisterClass RCWS,
3688                                    InstrItinClass itin = NoItinerary> :
3689   MipsPseudo<(outs GPR32:$dst),
3690              (ins RCWS:$ws),
3691              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
3692   bit usesCustomInserter = 1;
3693 }
3694
3695 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
3696                                                 MSA128B, NoItinerary>;
3697 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
3698                                                 MSA128H, NoItinerary>;
3699 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
3700                                                 MSA128W, NoItinerary>;
3701 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
3702                                                 MSA128D, NoItinerary>;
3703 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
3704                                                 MSA128B, NoItinerary>;
3705
3706 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
3707                                                MSA128B, NoItinerary>;
3708 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
3709                                                MSA128H, NoItinerary>;
3710 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
3711                                                MSA128W, NoItinerary>;
3712 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
3713                                                MSA128D, NoItinerary>;
3714 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
3715                                                MSA128B, NoItinerary>;