[mips][msa] Direct Object Emission of INSERT.{B,H,W} instruction.
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
15 def SDT_VSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
16                                       SDTCisInt<1>,
17                                       SDTCisSameAs<1, 2>,
18                                       SDTCisVT<3, OtherVT>]>;
19 def SDT_VFSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
20                                        SDTCisFP<1>,
21                                        SDTCisSameAs<1, 2>,
22                                        SDTCisVT<3, OtherVT>]>;
23 def SDT_VSHF : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisVec<0>,
24                                     SDTCisInt<1>, SDTCisVec<1>,
25                                     SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>]>;
26 def SDT_SHF : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
27                                    SDTCisVT<1, i32>, SDTCisSameAs<0, 2>]>;
28 def SDT_ILV : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
29                                    SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>]>;
30
31 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
32 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
33 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
34 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
35 def MipsVSMax : SDNode<"MipsISD::VSMAX", SDTIntBinOp,
36                        [SDNPCommutative, SDNPAssociative]>;
37 def MipsVSMin : SDNode<"MipsISD::VSMIN", SDTIntBinOp,
38                        [SDNPCommutative, SDNPAssociative]>;
39 def MipsVUMax : SDNode<"MipsISD::VUMAX", SDTIntBinOp,
40                        [SDNPCommutative, SDNPAssociative]>;
41 def MipsVUMin : SDNode<"MipsISD::VUMIN", SDTIntBinOp,
42                        [SDNPCommutative, SDNPAssociative]>;
43 def MipsVNOR : SDNode<"MipsISD::VNOR", SDTIntBinOp,
44                       [SDNPCommutative, SDNPAssociative]>;
45 def MipsVSHF : SDNode<"MipsISD::VSHF", SDT_VSHF>;
46 def MipsSHF : SDNode<"MipsISD::SHF", SDT_SHF>;
47 def MipsILVEV : SDNode<"MipsISD::ILVEV", SDT_ILV>;
48 def MipsILVOD : SDNode<"MipsISD::ILVOD", SDT_ILV>;
49 def MipsILVL  : SDNode<"MipsISD::ILVL",  SDT_ILV>;
50 def MipsILVR  : SDNode<"MipsISD::ILVR",  SDT_ILV>;
51 def MipsPCKEV : SDNode<"MipsISD::PCKEV", SDT_ILV>;
52 def MipsPCKOD : SDNode<"MipsISD::PCKOD", SDT_ILV>;
53
54 def vsetcc : SDNode<"ISD::SETCC", SDT_VSetCC>;
55 def vfsetcc : SDNode<"ISD::SETCC", SDT_VFSetCC>;
56
57 def MipsVExtractSExt : SDNode<"MipsISD::VEXTRACT_SEXT_ELT",
58     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
59 def MipsVExtractZExt : SDNode<"MipsISD::VEXTRACT_ZEXT_ELT",
60     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
61
62 // Operands
63
64 def uimm3 : Operand<i32> {
65   let PrintMethod = "printUnsignedImm";
66 }
67
68 def uimm4 : Operand<i32> {
69   let PrintMethod = "printUnsignedImm";
70 }
71
72 def uimm8 : Operand<i32> {
73   let PrintMethod = "printUnsignedImm";
74 }
75
76 def simm5 : Operand<i32>;
77
78 def simm10 : Operand<i32>;
79
80 def vsplat_uimm1 : Operand<vAny> {
81   let PrintMethod = "printUnsignedImm8";
82 }
83
84 def vsplat_uimm2 : Operand<vAny> {
85   let PrintMethod = "printUnsignedImm8";
86 }
87
88 def vsplat_uimm3 : Operand<vAny> {
89   let PrintMethod = "printUnsignedImm";
90 }
91
92 def vsplat_uimm4 : Operand<vAny> {
93   let PrintMethod = "printUnsignedImm";
94 }
95
96 def vsplat_uimm5 : Operand<vAny> {
97   let PrintMethod = "printUnsignedImm";
98 }
99
100 def vsplat_uimm6 : Operand<vAny> {
101   let PrintMethod = "printUnsignedImm";
102 }
103
104 def vsplat_uimm8 : Operand<vAny> {
105   let PrintMethod = "printUnsignedImm";
106 }
107
108 def vsplat_simm5 : Operand<vAny>;
109
110 def vsplat_simm10 : Operand<vAny>;
111
112 // Pattern fragments
113 def vextract_sext_i8  : PatFrag<(ops node:$vec, node:$idx),
114                                 (MipsVExtractSExt node:$vec, node:$idx, i8)>;
115 def vextract_sext_i16 : PatFrag<(ops node:$vec, node:$idx),
116                                 (MipsVExtractSExt node:$vec, node:$idx, i16)>;
117 def vextract_sext_i32 : PatFrag<(ops node:$vec, node:$idx),
118                                 (MipsVExtractSExt node:$vec, node:$idx, i32)>;
119
120 def vextract_zext_i8  : PatFrag<(ops node:$vec, node:$idx),
121                                 (MipsVExtractZExt node:$vec, node:$idx, i8)>;
122 def vextract_zext_i16 : PatFrag<(ops node:$vec, node:$idx),
123                                 (MipsVExtractZExt node:$vec, node:$idx, i16)>;
124 def vextract_zext_i32 : PatFrag<(ops node:$vec, node:$idx),
125                                 (MipsVExtractZExt node:$vec, node:$idx, i32)>;
126
127 def vinsert_v16i8 : PatFrag<(ops node:$vec, node:$val, node:$idx),
128     (v16i8 (vector_insert node:$vec, node:$val, node:$idx))>;
129 def vinsert_v8i16 : PatFrag<(ops node:$vec, node:$val, node:$idx),
130     (v8i16 (vector_insert node:$vec, node:$val, node:$idx))>;
131 def vinsert_v4i32 : PatFrag<(ops node:$vec, node:$val, node:$idx),
132     (v4i32 (vector_insert node:$vec, node:$val, node:$idx))>;
133
134 class vfsetcc_type<ValueType ResTy, ValueType OpTy, CondCode CC> :
135   PatFrag<(ops node:$lhs, node:$rhs),
136           (ResTy (vfsetcc (OpTy node:$lhs), (OpTy node:$rhs), CC))>;
137
138 // ISD::SETFALSE cannot occur
139 def vfsetoeq_v4f32 : vfsetcc_type<v4i32, v4f32, SETOEQ>;
140 def vfsetoeq_v2f64 : vfsetcc_type<v2i64, v2f64, SETOEQ>;
141 def vfsetoge_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGE>;
142 def vfsetoge_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGE>;
143 def vfsetogt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGT>;
144 def vfsetogt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGT>;
145 def vfsetole_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLE>;
146 def vfsetole_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLE>;
147 def vfsetolt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLT>;
148 def vfsetolt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLT>;
149 def vfsetone_v4f32 : vfsetcc_type<v4i32, v4f32, SETONE>;
150 def vfsetone_v2f64 : vfsetcc_type<v2i64, v2f64, SETONE>;
151 def vfsetord_v4f32 : vfsetcc_type<v4i32, v4f32, SETO>;
152 def vfsetord_v2f64 : vfsetcc_type<v2i64, v2f64, SETO>;
153 def vfsetun_v4f32  : vfsetcc_type<v4i32, v4f32, SETUO>;
154 def vfsetun_v2f64  : vfsetcc_type<v2i64, v2f64, SETUO>;
155 def vfsetueq_v4f32 : vfsetcc_type<v4i32, v4f32, SETUEQ>;
156 def vfsetueq_v2f64 : vfsetcc_type<v2i64, v2f64, SETUEQ>;
157 def vfsetuge_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGE>;
158 def vfsetuge_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGE>;
159 def vfsetugt_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGT>;
160 def vfsetugt_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGT>;
161 def vfsetule_v4f32 : vfsetcc_type<v4i32, v4f32, SETULE>;
162 def vfsetule_v2f64 : vfsetcc_type<v2i64, v2f64, SETULE>;
163 def vfsetult_v4f32 : vfsetcc_type<v4i32, v4f32, SETULT>;
164 def vfsetult_v2f64 : vfsetcc_type<v2i64, v2f64, SETULT>;
165 def vfsetune_v4f32 : vfsetcc_type<v4i32, v4f32, SETUNE>;
166 def vfsetune_v2f64 : vfsetcc_type<v2i64, v2f64, SETUNE>;
167 // ISD::SETTRUE cannot occur
168 // ISD::SETFALSE2 cannot occur
169 // ISD::SETTRUE2 cannot occur
170
171 class vsetcc_type<ValueType ResTy, CondCode CC> :
172   PatFrag<(ops node:$lhs, node:$rhs),
173           (ResTy (vsetcc node:$lhs, node:$rhs, CC))>;
174
175 def vseteq_v16i8  : vsetcc_type<v16i8, SETEQ>;
176 def vseteq_v8i16  : vsetcc_type<v8i16, SETEQ>;
177 def vseteq_v4i32  : vsetcc_type<v4i32, SETEQ>;
178 def vseteq_v2i64  : vsetcc_type<v2i64, SETEQ>;
179 def vsetle_v16i8  : vsetcc_type<v16i8, SETLE>;
180 def vsetle_v8i16  : vsetcc_type<v8i16, SETLE>;
181 def vsetle_v4i32  : vsetcc_type<v4i32, SETLE>;
182 def vsetle_v2i64  : vsetcc_type<v2i64, SETLE>;
183 def vsetlt_v16i8  : vsetcc_type<v16i8, SETLT>;
184 def vsetlt_v8i16  : vsetcc_type<v8i16, SETLT>;
185 def vsetlt_v4i32  : vsetcc_type<v4i32, SETLT>;
186 def vsetlt_v2i64  : vsetcc_type<v2i64, SETLT>;
187 def vsetule_v16i8 : vsetcc_type<v16i8, SETULE>;
188 def vsetule_v8i16 : vsetcc_type<v8i16, SETULE>;
189 def vsetule_v4i32 : vsetcc_type<v4i32, SETULE>;
190 def vsetule_v2i64 : vsetcc_type<v2i64, SETULE>;
191 def vsetult_v16i8 : vsetcc_type<v16i8, SETULT>;
192 def vsetult_v8i16 : vsetcc_type<v8i16, SETULT>;
193 def vsetult_v4i32 : vsetcc_type<v4i32, SETULT>;
194 def vsetult_v2i64 : vsetcc_type<v2i64, SETULT>;
195
196 def vsplati8  : PatFrag<(ops node:$e0),
197                         (v16i8 (build_vector node:$e0, node:$e0,
198                                              node:$e0, node:$e0,
199                                              node:$e0, node:$e0,
200                                              node:$e0, node:$e0,
201                                              node:$e0, node:$e0,
202                                              node:$e0, node:$e0,
203                                              node:$e0, node:$e0,
204                                              node:$e0, node:$e0))>;
205 def vsplati16 : PatFrag<(ops node:$e0),
206                         (v8i16 (build_vector node:$e0, node:$e0,
207                                              node:$e0, node:$e0,
208                                              node:$e0, node:$e0,
209                                              node:$e0, node:$e0))>;
210 def vsplati32 : PatFrag<(ops node:$e0),
211                         (v4i32 (build_vector node:$e0, node:$e0,
212                                              node:$e0, node:$e0))>;
213 def vsplati64 : PatFrag<(ops node:$e0),
214                         (v2i64 (build_vector:$v0 node:$e0, node:$e0))>;
215
216 class SplatPatLeaf<Operand opclass, dag frag, code pred = [{}],
217                    SDNodeXForm xform = NOOP_SDNodeXForm>
218   : PatLeaf<frag, pred, xform> {
219   Operand OpClass = opclass;
220 }
221
222 class SplatComplexPattern<Operand opclass, ValueType ty, int numops, string fn,
223                           list<SDNode> roots = [],
224                           list<SDNodeProperty> props = []> :
225   ComplexPattern<ty, numops, fn, roots, props> {
226   Operand OpClass = opclass;
227 }
228
229 def vsplati8_uimm3 : SplatComplexPattern<vsplat_uimm3, v16i8, 1,
230                                          "selectVSplatUimm3",
231                                          [build_vector, bitconvert]>;
232
233 def vsplati8_uimm4 : SplatComplexPattern<vsplat_uimm4, v16i8, 1,
234                                          "selectVSplatUimm4",
235                                          [build_vector, bitconvert]>;
236
237 def vsplati8_uimm5 : SplatComplexPattern<vsplat_uimm5, v16i8, 1,
238                                          "selectVSplatUimm5",
239                                          [build_vector, bitconvert]>;
240
241 def vsplati8_uimm8 : SplatComplexPattern<vsplat_uimm8, v16i8, 1,
242                                          "selectVSplatUimm8",
243                                          [build_vector, bitconvert]>;
244
245 def vsplati8_simm5 : SplatComplexPattern<vsplat_simm5, v16i8, 1,
246                                          "selectVSplatSimm5",
247                                          [build_vector, bitconvert]>;
248
249 def vsplati16_uimm3 : SplatComplexPattern<vsplat_uimm3, v8i16, 1,
250                                           "selectVSplatUimm3",
251                                           [build_vector, bitconvert]>;
252
253 def vsplati16_uimm4 : SplatComplexPattern<vsplat_uimm4, v8i16, 1,
254                                           "selectVSplatUimm4",
255                                           [build_vector, bitconvert]>;
256
257 def vsplati16_uimm5 : SplatComplexPattern<vsplat_uimm5, v8i16, 1,
258                                           "selectVSplatUimm5",
259                                           [build_vector, bitconvert]>;
260
261 def vsplati16_simm5 : SplatComplexPattern<vsplat_simm5, v8i16, 1,
262                                           "selectVSplatSimm5",
263                                           [build_vector, bitconvert]>;
264
265 def vsplati32_uimm2 : SplatComplexPattern<vsplat_uimm2, v4i32, 1,
266                                           "selectVSplatUimm2",
267                                           [build_vector, bitconvert]>;
268
269 def vsplati32_uimm5 : SplatComplexPattern<vsplat_uimm5, v4i32, 1,
270                                           "selectVSplatUimm5",
271                                           [build_vector, bitconvert]>;
272
273 def vsplati32_simm5 : SplatComplexPattern<vsplat_simm5, v4i32, 1,
274                                           "selectVSplatSimm5",
275                                           [build_vector, bitconvert]>;
276
277 def vsplati64_uimm1 : SplatComplexPattern<vsplat_uimm1, v2i64, 1,
278                                           "selectVSplatUimm1",
279                                           [build_vector, bitconvert]>;
280
281 def vsplati64_uimm5 : SplatComplexPattern<vsplat_uimm5, v2i64, 1,
282                                           "selectVSplatUimm5",
283                                           [build_vector, bitconvert]>;
284
285 def vsplati64_uimm6 : SplatComplexPattern<vsplat_uimm6, v2i64, 1,
286                                           "selectVSplatUimm6",
287                                           [build_vector, bitconvert]>;
288
289 def vsplati64_simm5 : SplatComplexPattern<vsplat_simm5, v2i64, 1,
290                                           "selectVSplatSimm5",
291                                           [build_vector, bitconvert]>;
292
293 // Any build_vector that is a constant splat with a value that is an exact
294 // power of 2
295 def vsplat_uimm_pow2 : ComplexPattern<vAny, 1, "selectVSplatUimmPow2",
296                                       [build_vector, bitconvert]>;
297
298 def fms : PatFrag<(ops node:$wd, node:$ws, node:$wt),
299                   (fsub node:$wd, (fmul node:$ws, node:$wt))>;
300
301 def muladd : PatFrag<(ops node:$wd, node:$ws, node:$wt),
302                      (add node:$wd, (mul node:$ws, node:$wt))>;
303
304 def mulsub : PatFrag<(ops node:$wd, node:$ws, node:$wt),
305                      (sub node:$wd, (mul node:$ws, node:$wt))>;
306
307 // Immediates
308 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
309 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
310
311 // Instruction encoding.
312 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
313 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
314 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
315 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
316
317 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
318 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
319 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
320 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
321
322 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
323 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
324 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
325 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
326
327 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
328 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
329 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
330 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
331
332 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
333 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
334 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
335 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
336
337 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
338 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
339 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
340 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
341
342 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
343
344 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
345
346 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
347 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
348 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
349 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
350
351 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
352 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
353 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
354 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
355
356 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
357 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
358 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
359 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
360
361 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
362 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
363 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
364 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
365
366 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
367 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
368 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
369 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
370
371 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
372 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
373 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
374 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
375
376 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
377 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
378 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
379 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
380
381 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
382 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
383 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
384 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
385
386 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
387 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
388 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
389 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
390
391 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
392 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
393 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
394 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
395
396 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
397 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
398 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
399 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
400
401 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
402 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
403 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
404 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
405
406 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
407
408 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
409
410 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
411
412 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
413
414 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
415 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
416 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
417 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
418
419 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
420 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
421 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
422 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
423
424 class BNZ_B_ENC : MSA_I10_FMT<0b000, 0b00, 0b001100>;
425 class BNZ_H_ENC : MSA_I10_FMT<0b000, 0b01, 0b001100>;
426 class BNZ_W_ENC : MSA_I10_FMT<0b000, 0b10, 0b001100>;
427 class BNZ_D_ENC : MSA_I10_FMT<0b000, 0b11, 0b001100>;
428
429 class BNZ_V_ENC : MSA_VEC_FMT<0b01000, 0b011110>;
430
431 class BSEL_V_ENC : MSA_VECS10_FMT<0b00110, 0b011110>;
432
433 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
434
435 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
436 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
437 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
438 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
439
440 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
441 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
442 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
443 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
444
445 class BZ_B_ENC : MSA_I10_FMT<0b001, 0b00, 0b001100>;
446 class BZ_H_ENC : MSA_I10_FMT<0b001, 0b01, 0b001100>;
447 class BZ_W_ENC : MSA_I10_FMT<0b001, 0b10, 0b001100>;
448 class BZ_D_ENC : MSA_I10_FMT<0b001, 0b11, 0b001100>;
449
450 class BZ_V_ENC : MSA_VECS10_FMT<0b01001, 0b011110>;
451
452 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
453 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
454 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
455 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
456
457 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
458 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
459 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
460 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
461
462 class CFCMSA_ENC : MSA_ELM_FMT<0b0001111110, 0b011001>;
463
464 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
465 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
466 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
467 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
468
469 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
470 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
471 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
472 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
473
474 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
475 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
476 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
477 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
478
479 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
480 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
481 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
482 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
483
484 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
485 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
486 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
487 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
488
489 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
490 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
491 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
492 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
493
494 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
495 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
496 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
497 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
498
499 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
500 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
501 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
502 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
503
504 class COPY_S_B_ENC : MSA_ELM_B_FMT<0b0010, 0b011001>;
505 class COPY_S_H_ENC : MSA_ELM_H_FMT<0b0010, 0b011001>;
506 class COPY_S_W_ENC : MSA_ELM_W_FMT<0b0010, 0b011001>;
507
508 class COPY_U_B_ENC : MSA_ELM_B_FMT<0b0011, 0b011001>;
509 class COPY_U_H_ENC : MSA_ELM_H_FMT<0b0011, 0b011001>;
510 class COPY_U_W_ENC : MSA_ELM_W_FMT<0b0011, 0b011001>;
511
512 class CTCMSA_ENC : MSA_ELM_FMT<0b0000111110, 0b011001>;
513
514 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
515 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
516 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
517 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
518
519 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
520 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
521 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
522 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
523
524 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
525 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
526 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
527
528 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
529 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
530 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
531
532 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
533 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
534 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
535
536 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
537 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
538 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
539
540 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
541 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
542 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
543
544 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
545 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
546 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
547
548 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
549 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
550
551 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
552 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
553
554 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
555 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
556
557 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
558 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
559
560 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
561 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
562
563 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
564 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
565
566 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
567 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
568
569 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
570 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
571
572 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
573 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
574
575 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
576 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
577
578 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
579 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
580
581 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
582 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
583
584 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
585 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
586
587 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
588 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
589
590 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
591 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
592
593 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
594 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
595
596 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
597 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
598
599 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
600 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
601
602 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
603 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
604
605 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
606 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
607
608 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
609 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
610
611 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
612 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
613
614 class FILL_B_ENC : MSA_2R_FILL_FMT<0b11000000, 0b00, 0b011110>;
615 class FILL_H_ENC : MSA_2R_FILL_FMT<0b11000000, 0b01, 0b011110>;
616 class FILL_W_ENC : MSA_2R_FILL_FMT<0b11000000, 0b10, 0b011110>;
617
618 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
619 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
620
621 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
622 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
623
624 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
625 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
626
627 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
628 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
629
630 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
631 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
632
633 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
634 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
635
636 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
637 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
638
639 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
640 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
641
642 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
643 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
644
645 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
646 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
647
648 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
649 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
650
651 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
652 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
653
654 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
655 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
656
657 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
658 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
659
660 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
661 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
662
663 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
664 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
665
666 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
667 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
668
669 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
670 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
671
672 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
673 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
674
675 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
676 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
677
678 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
679 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
680
681 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
682 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
683
684 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
685 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
686
687 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
688 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
689
690 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110010001, 0b0, 0b011110>;
691 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110010001, 0b1, 0b011110>;
692
693 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110010010, 0b0, 0b011110>;
694 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110010010, 0b1, 0b011110>;
695
696 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
697 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
698
699 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
700 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
701
702 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
703 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
704
705 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
706 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
707 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
708
709 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
710 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
711 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
712
713 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
714 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
715 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
716
717 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
718 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
719 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
720
721 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
722 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
723 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
724 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
725
726 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
727 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
728 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
729 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
730
731 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
732 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
733 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
734 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
735
736 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
737 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
738 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
739 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
740
741 class INSERT_B_ENC : MSA_ELM_INSERT_B_FMT<0b0100, 0b011001>;
742 class INSERT_H_ENC : MSA_ELM_INSERT_H_FMT<0b0100, 0b011001>;
743 class INSERT_W_ENC : MSA_ELM_INSERT_W_FMT<0b0100, 0b011001>;
744
745 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
746 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
747 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
748 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
749
750 class LD_B_ENC   : MSA_I5_FMT<0b110, 0b00, 0b000111>;
751 class LD_H_ENC   : MSA_I5_FMT<0b110, 0b01, 0b000111>;
752 class LD_W_ENC   : MSA_I5_FMT<0b110, 0b10, 0b000111>;
753 class LD_D_ENC   : MSA_I5_FMT<0b110, 0b11, 0b000111>;
754
755 class LDI_B_ENC  : MSA_I10_FMT<0b010, 0b00, 0b001100>;
756 class LDI_H_ENC  : MSA_I10_FMT<0b010, 0b01, 0b001100>;
757 class LDI_W_ENC  : MSA_I10_FMT<0b010, 0b10, 0b001100>;
758 class LDI_D_ENC  : MSA_I10_FMT<0b010, 0b11, 0b001100>;
759
760 class LDX_B_ENC  : MSA_3R_FMT<0b110, 0b00, 0b001111>;
761 class LDX_H_ENC  : MSA_3R_FMT<0b110, 0b01, 0b001111>;
762 class LDX_W_ENC  : MSA_3R_FMT<0b110, 0b10, 0b001111>;
763 class LDX_D_ENC  : MSA_3R_FMT<0b110, 0b11, 0b001111>;
764
765 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
766 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
767
768 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
769 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
770
771 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
772 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
773 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
774 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
775
776 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
777 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
778 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
779 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
780
781 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
782 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
783 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
784 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
785
786 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
787 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
788 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
789 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
790
791 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
792 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
793 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
794 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
795
796 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
797 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
798 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
799 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
800
801 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
802 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
803 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
804 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
805
806 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
807 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
808 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
809 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
810
811 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
812 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
813 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
814 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
815
816 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
817 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
818 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
819 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
820
821 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
822 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
823 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
824 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
825
826 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
827 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
828 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
829 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
830
831 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
832 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
833 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
834 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
835
836 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
837
838 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
839 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
840
841 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
842 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
843
844 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
845 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
846 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
847 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
848
849 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011100>;
850 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011100>;
851
852 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
853 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
854
855 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
856 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
857 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
858 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
859
860 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
861 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
862 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
863 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
864
865 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
866 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
867 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
868 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
869
870 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
871
872 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
873
874 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
875
876 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
877
878 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
879 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
880 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
881 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
882
883 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
884 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
885 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
886 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
887
888 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
889 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
890 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
891 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
892
893 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
894 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
895 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
896 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
897
898 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
899 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
900 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
901 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
902
903 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
904 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
905 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
906
907 class SLD_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010100>;
908 class SLD_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010100>;
909 class SLD_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010100>;
910 class SLD_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010100>;
911
912 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
913 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
914 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
915 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
916
917 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
918 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
919 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
920 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
921
922 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
923 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
924 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
925 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
926
927 class SPLAT_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010100>;
928 class SPLAT_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010100>;
929 class SPLAT_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010100>;
930 class SPLAT_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010100>;
931
932 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
933 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
934 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
935 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
936
937 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
938 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
939 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
940 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
941
942 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
943 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
944 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
945 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
946
947 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
948 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
949 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
950 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
951
952 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
953 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
954 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
955 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
956
957 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
958 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
959 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
960 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
961
962 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
963 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
964 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
965 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
966
967 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
968 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
969 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
970 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
971
972 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
973 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
974 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
975 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
976
977 class ST_B_ENC   : MSA_I5_FMT<0b111, 0b00, 0b000111>;
978 class ST_H_ENC   : MSA_I5_FMT<0b111, 0b01, 0b000111>;
979 class ST_W_ENC   : MSA_I5_FMT<0b111, 0b10, 0b000111>;
980 class ST_D_ENC   : MSA_I5_FMT<0b111, 0b11, 0b000111>;
981
982 class STX_B_ENC  : MSA_3R_FMT<0b111, 0b00, 0b001111>;
983 class STX_H_ENC  : MSA_3R_FMT<0b111, 0b01, 0b001111>;
984 class STX_W_ENC  : MSA_3R_FMT<0b111, 0b10, 0b001111>;
985 class STX_D_ENC  : MSA_3R_FMT<0b111, 0b11, 0b001111>;
986
987 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
988 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
989 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
990 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
991
992 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
993 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
994 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
995 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
996
997 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
998 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
999 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
1000 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
1001
1002 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
1003 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
1004 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
1005 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
1006
1007 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
1008 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
1009 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
1010 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
1011
1012 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
1013 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
1014 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
1015 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
1016
1017 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
1018 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
1019 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
1020 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
1021
1022 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
1023
1024 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
1025
1026 // Instruction desc.
1027 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1028                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1029                           InstrItinClass itin = NoItinerary> {
1030   dag OutOperandList = (outs RCWD:$wd);
1031   dag InOperandList = (ins RCWS:$ws, uimm3:$u3);
1032   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u3");
1033   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt3:$u3))];
1034   InstrItinClass Itinerary = itin;
1035 }
1036
1037 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1038                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1039                           InstrItinClass itin = NoItinerary> {
1040   dag OutOperandList = (outs RCWD:$wd);
1041   dag InOperandList = (ins RCWS:$ws, uimm4:$u4);
1042   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u4");
1043   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt4:$u4))];
1044   InstrItinClass Itinerary = itin;
1045 }
1046
1047 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1048                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1049                           InstrItinClass itin = NoItinerary> {
1050   dag OutOperandList = (outs RCWD:$wd);
1051   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
1052   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
1053   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
1054   InstrItinClass Itinerary = itin;
1055 }
1056
1057 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1058                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1059                           InstrItinClass itin = NoItinerary> {
1060   dag OutOperandList = (outs RCWD:$wd);
1061   dag InOperandList = (ins RCWS:$ws, uimm6:$u6);
1062   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u6");
1063   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt6:$u6))];
1064   InstrItinClass Itinerary = itin;
1065 }
1066
1067 class MSA_BIT_SPLAT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1068                               SplatComplexPattern SplatImm, RegisterClass RCWD,
1069                               RegisterClass RCWS = RCWD,
1070                               InstrItinClass itin = NoItinerary> {
1071   dag OutOperandList = (outs RCWD:$wd);
1072   dag InOperandList = (ins RCWS:$ws, SplatImm.OpClass:$u);
1073   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u");
1074   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, SplatImm:$u))];
1075   InstrItinClass Itinerary = itin;
1076 }
1077
1078 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1079                          ValueType VecTy, RegisterClass RCD, RegisterClass RCWS,
1080                          InstrItinClass itin = NoItinerary> {
1081   dag OutOperandList = (outs RCD:$rd);
1082   dag InOperandList = (ins RCWS:$ws, uimm4:$n);
1083   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
1084   list<dag> Pattern = [(set RCD:$rd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))];
1085   InstrItinClass Itinerary = itin;
1086 }
1087
1088 class MSA_COPY_PSEUDO_BASE<SDPatternOperator OpNode, ValueType VecTy,
1089                            RegisterClass RCD, RegisterClass RCWS> :
1090       MipsPseudo<(outs RCD:$wd), (ins RCWS:$ws, uimm4:$n),
1091                  [(set RCD:$wd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))]> {
1092   bit usesCustomInserter = 1;
1093 }
1094
1095 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1096                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1097                        RegisterOperand ROWS = ROWD,
1098                        InstrItinClass itin = NoItinerary> {
1099   dag OutOperandList = (outs ROWD:$wd);
1100   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$imm);
1101   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $imm");
1102   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$imm))];
1103   InstrItinClass Itinerary = itin;
1104 }
1105
1106 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1107                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1108                        RegisterOperand ROWS = ROWD,
1109                        InstrItinClass itin = NoItinerary> {
1110   dag OutOperandList = (outs ROWD:$wd);
1111   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$u8);
1112   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1113   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$u8))];
1114   InstrItinClass Itinerary = itin;
1115 }
1116
1117 // This class is deprecated and will be removed in the next few patches
1118 class MSA_I8_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1119                          RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1120                          InstrItinClass itin = NoItinerary> {
1121   dag OutOperandList = (outs ROWD:$wd);
1122   dag InOperandList = (ins ROWS:$ws, uimm8:$u8);
1123   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1124   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt8:$u8))];
1125   InstrItinClass Itinerary = itin;
1126 }
1127
1128 class MSA_I8_SHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1129                            RegisterOperand ROWS = ROWD,
1130                            InstrItinClass itin = NoItinerary> {
1131   dag OutOperandList = (outs ROWD:$wd);
1132   dag InOperandList = (ins ROWS:$ws, uimm8:$u8);
1133   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1134   list<dag> Pattern = [(set ROWD:$wd, (MipsSHF immZExt8:$u8, ROWS:$ws))];
1135   InstrItinClass Itinerary = itin;
1136 }
1137
1138 class MSA_I10_LDI_DESC_BASE<string instr_asm, RegisterClass RCWD,
1139                             InstrItinClass itin = NoItinerary> {
1140   dag OutOperandList = (outs RCWD:$wd);
1141   dag InOperandList = (ins vsplat_simm10:$i10);
1142   string AsmString = !strconcat(instr_asm, "\t$wd, $i10");
1143   // LDI is matched using custom matching code in MipsSEISelDAGToDAG.cpp
1144   list<dag> Pattern = [];
1145   bit hasSideEffects = 0;
1146   InstrItinClass Itinerary = itin;
1147 }
1148
1149 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1150                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1151                        InstrItinClass itin = NoItinerary> {
1152   dag OutOperandList = (outs ROWD:$wd);
1153   dag InOperandList = (ins ROWS:$ws);
1154   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1155   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1156   InstrItinClass Itinerary = itin;
1157 }
1158
1159 class MSA_2R_FILL_DESC_BASE<string instr_asm, ValueType VT,
1160                             SDPatternOperator OpNode, RegisterOperand ROWD,
1161                             RegisterOperand ROWS = ROWD,
1162                             InstrItinClass itin = NoItinerary> {
1163   dag OutOperandList = (outs ROWD:$wd);
1164   dag InOperandList = (ins ROWS:$rs);
1165   string AsmString = !strconcat(instr_asm, "\t$wd, $rs");
1166   list<dag> Pattern = [(set ROWD:$wd, (VT (OpNode ROWS:$rs)))];
1167   InstrItinClass Itinerary = itin;
1168 }
1169
1170 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1171                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1172                         InstrItinClass itin = NoItinerary> {
1173   dag OutOperandList = (outs ROWD:$wd);
1174   dag InOperandList = (ins ROWS:$ws);
1175   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1176   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1177   InstrItinClass Itinerary = itin;
1178 }
1179
1180 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1181                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1182                        RegisterOperand ROWT = ROWD,
1183                        InstrItinClass itin = NoItinerary> {
1184   dag OutOperandList = (outs ROWD:$wd);
1185   dag InOperandList = (ins ROWS:$ws, ROWT:$wt);
1186   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1187   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))];
1188   InstrItinClass Itinerary = itin;
1189 }
1190
1191 class MSA_3R_VSHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1192                             RegisterOperand ROWS = ROWD,
1193                             RegisterOperand ROWT = ROWD,
1194                             InstrItinClass itin = NoItinerary> {
1195   dag OutOperandList = (outs ROWD:$wd);
1196   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1197   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1198   list<dag> Pattern = [(set ROWD:$wd, (MipsVSHF ROWD:$wd_in, ROWS:$ws,
1199                                                 ROWT:$wt))];
1200   string Constraints = "$wd = $wd_in";
1201   InstrItinClass Itinerary = itin;
1202 }
1203
1204 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1205                           RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1206                           RegisterOperand ROWT = ROWD,
1207                           InstrItinClass itin = NoItinerary> {
1208   dag OutOperandList = (outs ROWD:$wd);
1209   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1210   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1211   list<dag> Pattern = [(set ROWD:$wd,
1212                        (OpNode ROWD:$wd_in, ROWS:$ws, ROWT:$wt))];
1213   InstrItinClass Itinerary = itin;
1214   string Constraints = "$wd = $wd_in";
1215 }
1216
1217 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1218                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1219                         RegisterOperand ROWT = ROWD,
1220                         InstrItinClass itin = NoItinerary> :
1221   MSA_3R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1222
1223 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1224                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1225                             RegisterOperand ROWT = ROWD,
1226                             InstrItinClass itin = NoItinerary> :
1227   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1228
1229 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterClass RCWD> {
1230   dag OutOperandList = (outs);
1231   dag InOperandList = (ins RCWD:$wd, brtarget:$offset);
1232   string AsmString = !strconcat(instr_asm, "\t$wd, $offset");
1233   list<dag> Pattern = [];
1234   InstrItinClass Itinerary = IIBranch;
1235   bit isBranch = 1;
1236   bit isTerminator = 1;
1237   bit hasDelaySlot = 1;
1238   list<Register> Defs = [AT];
1239 }
1240
1241 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1242                            RegisterOperand ROWD, RegisterOperand ROS,
1243                            InstrItinClass itin = NoItinerary> {
1244   dag OutOperandList = (outs ROWD:$wd);
1245   dag InOperandList = (ins ROWD:$wd_in, ROS:$rs, uimm6:$n);
1246   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
1247   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in,
1248                                               ROS:$rs,
1249                                               immZExt6:$n))];
1250   InstrItinClass Itinerary = itin;
1251   string Constraints = "$wd = $wd_in";
1252 }
1253
1254 class MSA_INSERT_PSEUDO_BASE<SDPatternOperator OpNode, ValueType Ty,
1255                              RegisterClass RCWD, RegisterClass RCFS> :
1256       MipsPseudo<(outs RCWD:$wd), (ins RCWD:$wd_in, uimm6:$n, RCFS:$fs),
1257                  [(set RCWD:$wd, (OpNode (Ty RCWD:$wd_in), RCFS:$fs,
1258                                         immZExt6:$n))]> {
1259   bit usesCustomInserter = 1;
1260   string Constraints = "$wd = $wd_in";
1261 }
1262
1263 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1264                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1265                           InstrItinClass itin = NoItinerary> {
1266   dag OutOperandList = (outs RCWD:$wd);
1267   dag InOperandList = (ins RCWD:$wd_in, uimm6:$n, RCWS:$ws);
1268   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
1269   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWD:$wd_in,
1270                                               immZExt6:$n,
1271                                               RCWS:$ws))];
1272   InstrItinClass Itinerary = itin;
1273   string Constraints = "$wd = $wd_in";
1274 }
1275
1276 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1277                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
1278                         RegisterClass RCWT = RCWD,
1279                         InstrItinClass itin = NoItinerary> {
1280   dag OutOperandList = (outs RCWD:$wd);
1281   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
1282   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1283   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
1284   InstrItinClass Itinerary = itin;
1285 }
1286
1287 class MSA_ELM_SPLAT_DESC_BASE<string instr_asm, SplatComplexPattern SplatImm,
1288                               RegisterClass RCWD,
1289                               RegisterClass RCWS = RCWD,
1290                               InstrItinClass itin = NoItinerary> {
1291   dag OutOperandList = (outs RCWD:$wd);
1292   dag InOperandList = (ins RCWS:$ws, SplatImm.OpClass:$u3);
1293   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$u3]");
1294   list<dag> Pattern = [(set RCWD:$wd, (MipsVSHF SplatImm:$u3, RCWS:$ws,
1295                                                 RCWS:$ws))];
1296   InstrItinClass Itinerary = itin;
1297 }
1298
1299 class MSA_VEC_PSEUDO_BASE<SDPatternOperator OpNode, RegisterClass RCWD,
1300                           RegisterClass RCWS = RCWD,
1301                           RegisterClass RCWT = RCWD> :
1302       MipsPseudo<(outs RCWD:$wd), (ins RCWS:$ws, RCWT:$wt),
1303                  [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))]>;
1304
1305 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128BOpnd>,
1306                      IsCommutable;
1307 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128HOpnd>,
1308                      IsCommutable;
1309 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128WOpnd>,
1310                      IsCommutable;
1311 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128DOpnd>,
1312                      IsCommutable;
1313
1314 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b,
1315                                        MSA128BOpnd>, IsCommutable;
1316 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h,
1317                                        MSA128HOpnd>, IsCommutable;
1318 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w,
1319                                        MSA128WOpnd>, IsCommutable;
1320 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d,
1321                                        MSA128DOpnd>, IsCommutable;
1322
1323 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b,
1324                                        MSA128BOpnd>, IsCommutable;
1325 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h,
1326                                        MSA128HOpnd>, IsCommutable;
1327 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w,
1328                                        MSA128WOpnd>, IsCommutable;
1329 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d,
1330                                        MSA128DOpnd>, IsCommutable;
1331
1332 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b,
1333                                        MSA128BOpnd>, IsCommutable;
1334 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h,
1335                                        MSA128HOpnd>, IsCommutable;
1336 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w,
1337                                        MSA128WOpnd>, IsCommutable;
1338 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d,
1339                                        MSA128DOpnd>, IsCommutable;
1340
1341 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", add, MSA128BOpnd>, IsCommutable;
1342 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", add, MSA128HOpnd>, IsCommutable;
1343 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", add, MSA128WOpnd>, IsCommutable;
1344 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", add, MSA128DOpnd>, IsCommutable;
1345
1346 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", add, vsplati8_uimm5,
1347                                       MSA128BOpnd>;
1348 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", add, vsplati16_uimm5,
1349                                       MSA128HOpnd>;
1350 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", add, vsplati32_uimm5,
1351                                       MSA128WOpnd>;
1352 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", add, vsplati64_uimm5,
1353                                       MSA128DOpnd>;
1354
1355 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", and, MSA128B>;
1356 class AND_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128H>;
1357 class AND_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128W>;
1358 class AND_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128D>;
1359
1360 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", and, vsplati8_uimm8,
1361                                      MSA128BOpnd>;
1362
1363 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b,
1364                                        MSA128BOpnd>;
1365 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h,
1366                                        MSA128HOpnd>;
1367 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w,
1368                                        MSA128WOpnd>;
1369 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d,
1370                                        MSA128DOpnd>;
1371
1372 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b,
1373                                        MSA128BOpnd>;
1374 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h,
1375                                        MSA128HOpnd>;
1376 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w,
1377                                        MSA128WOpnd>;
1378 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d,
1379                                        MSA128DOpnd>;
1380
1381 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128BOpnd>,
1382                      IsCommutable;
1383 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128HOpnd>,
1384                      IsCommutable;
1385 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128WOpnd>,
1386                      IsCommutable;
1387 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128DOpnd>,
1388                      IsCommutable;
1389
1390 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128BOpnd>,
1391                      IsCommutable;
1392 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128HOpnd>,
1393                      IsCommutable;
1394 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128WOpnd>,
1395                      IsCommutable;
1396 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128DOpnd>,
1397                      IsCommutable;
1398
1399 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b,
1400                                        MSA128BOpnd>, IsCommutable;
1401 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h,
1402                                        MSA128HOpnd>, IsCommutable;
1403 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w,
1404                                        MSA128WOpnd>, IsCommutable;
1405 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d,
1406                                        MSA128DOpnd>, IsCommutable;
1407
1408 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b,
1409                                        MSA128BOpnd>, IsCommutable;
1410 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h,
1411                                        MSA128HOpnd>, IsCommutable;
1412 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w,
1413                                        MSA128WOpnd>, IsCommutable;
1414 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d,
1415                                        MSA128DOpnd>, IsCommutable;
1416
1417 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", int_mips_bclr_b, MSA128BOpnd>;
1418 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", int_mips_bclr_h, MSA128HOpnd>;
1419 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", int_mips_bclr_w, MSA128WOpnd>;
1420 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", int_mips_bclr_d, MSA128DOpnd>;
1421
1422 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", int_mips_bclri_b, MSA128B>;
1423 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", int_mips_bclri_h, MSA128H>;
1424 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", int_mips_bclri_w, MSA128W>;
1425 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", int_mips_bclri_d, MSA128D>;
1426
1427 class BINSL_B_DESC : MSA_3R_DESC_BASE<"binsl.b", int_mips_binsl_b, MSA128BOpnd>;
1428 class BINSL_H_DESC : MSA_3R_DESC_BASE<"binsl.h", int_mips_binsl_h, MSA128HOpnd>;
1429 class BINSL_W_DESC : MSA_3R_DESC_BASE<"binsl.w", int_mips_binsl_w, MSA128WOpnd>;
1430 class BINSL_D_DESC : MSA_3R_DESC_BASE<"binsl.d", int_mips_binsl_d, MSA128DOpnd>;
1431
1432 class BINSLI_B_DESC : MSA_BIT_B_DESC_BASE<"binsli.b", int_mips_binsli_b,
1433                                           MSA128B>;
1434 class BINSLI_H_DESC : MSA_BIT_H_DESC_BASE<"binsli.h", int_mips_binsli_h,
1435                                           MSA128H>;
1436 class BINSLI_W_DESC : MSA_BIT_W_DESC_BASE<"binsli.w", int_mips_binsli_w,
1437                                           MSA128W>;
1438 class BINSLI_D_DESC : MSA_BIT_D_DESC_BASE<"binsli.d", int_mips_binsli_d,
1439                                           MSA128D>;
1440
1441 class BINSR_B_DESC : MSA_3R_DESC_BASE<"binsr.b", int_mips_binsr_b, MSA128BOpnd>;
1442 class BINSR_H_DESC : MSA_3R_DESC_BASE<"binsr.h", int_mips_binsr_h, MSA128HOpnd>;
1443 class BINSR_W_DESC : MSA_3R_DESC_BASE<"binsr.w", int_mips_binsr_w, MSA128WOpnd>;
1444 class BINSR_D_DESC : MSA_3R_DESC_BASE<"binsr.d", int_mips_binsr_d, MSA128DOpnd>;
1445
1446 class BINSRI_B_DESC : MSA_BIT_B_DESC_BASE<"binsri.b", int_mips_binsri_b,
1447                                           MSA128B>;
1448 class BINSRI_H_DESC : MSA_BIT_H_DESC_BASE<"binsri.h", int_mips_binsri_h,
1449                                           MSA128H>;
1450 class BINSRI_W_DESC : MSA_BIT_W_DESC_BASE<"binsri.w", int_mips_binsri_w,
1451                                           MSA128W>;
1452 class BINSRI_D_DESC : MSA_BIT_D_DESC_BASE<"binsri.d", int_mips_binsri_d,
1453                                           MSA128D>;
1454
1455 class BMNZ_V_DESC : MSA_VEC_DESC_BASE<"bmnz.v", int_mips_bmnz_v, MSA128B>;
1456
1457 class BMNZI_B_DESC : MSA_I8_X_DESC_BASE<"bmnzi.b", int_mips_bmnzi_b,
1458                                         MSA128BOpnd>;
1459
1460 class BMZ_V_DESC : MSA_VEC_DESC_BASE<"bmz.v", int_mips_bmz_v, MSA128B>;
1461
1462 class BMZI_B_DESC : MSA_I8_X_DESC_BASE<"bmzi.b", int_mips_bmzi_b, MSA128BOpnd>;
1463
1464 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", int_mips_bneg_b, MSA128BOpnd>;
1465 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", int_mips_bneg_h, MSA128HOpnd>;
1466 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", int_mips_bneg_w, MSA128WOpnd>;
1467 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", int_mips_bneg_d, MSA128DOpnd>;
1468
1469 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", int_mips_bnegi_b, MSA128B>;
1470 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", int_mips_bnegi_h, MSA128H>;
1471 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", int_mips_bnegi_w, MSA128W>;
1472 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", int_mips_bnegi_d, MSA128D>;
1473
1474 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128B>;
1475 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128H>;
1476 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128W>;
1477 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128D>;
1478
1479 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128B>;
1480
1481 class BSEL_V_DESC {
1482   dag OutOperandList = (outs MSA128B:$wd);
1483   dag InOperandList = (ins MSA128B:$wd_in, MSA128B:$ws, MSA128B:$wt);
1484   string AsmString = "bsel.v\t$wd, $ws, $wt";
1485   list<dag> Pattern = [(set MSA128B:$wd, (vselect MSA128B:$wd_in, MSA128B:$ws,
1486                                                   MSA128B:$wt))];
1487   InstrItinClass Itinerary = NoItinerary;
1488   string Constraints = "$wd = $wd_in";
1489 }
1490
1491 class BSELI_B_DESC {
1492   dag OutOperandList = (outs MSA128BOpnd:$wd);
1493   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1494                            vsplat_uimm8:$u8);
1495   string AsmString = "bseli.b\t$wd, $ws, $u8";
1496   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wd_in,
1497                                                       MSA128BOpnd:$ws,
1498                                                       vsplati8_uimm8:$u8))];
1499   InstrItinClass Itinerary = NoItinerary;
1500   string Constraints = "$wd = $wd_in";
1501 }
1502
1503 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", int_mips_bset_b, MSA128BOpnd>;
1504 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", int_mips_bset_h, MSA128HOpnd>;
1505 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", int_mips_bset_w, MSA128WOpnd>;
1506 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", int_mips_bset_d, MSA128DOpnd>;
1507
1508 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", int_mips_bseti_b, MSA128B>;
1509 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", int_mips_bseti_h, MSA128H>;
1510 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", int_mips_bseti_w, MSA128W>;
1511 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", int_mips_bseti_d, MSA128D>;
1512
1513 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128B>;
1514 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128H>;
1515 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128W>;
1516 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128D>;
1517
1518 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128B>;
1519
1520 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", vseteq_v16i8, MSA128BOpnd>,
1521                    IsCommutable;
1522 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", vseteq_v8i16, MSA128HOpnd>,
1523                    IsCommutable;
1524 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", vseteq_v4i32, MSA128WOpnd>,
1525                    IsCommutable;
1526 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", vseteq_v2i64, MSA128DOpnd>,
1527                    IsCommutable;
1528
1529 class CEQI_B_DESC : MSA_I5_DESC_BASE<"ceqi.b", vseteq_v16i8, vsplati8_simm5,
1530                                      MSA128BOpnd>;
1531 class CEQI_H_DESC : MSA_I5_DESC_BASE<"ceqi.h", vseteq_v8i16, vsplati16_simm5,
1532                                      MSA128HOpnd>;
1533 class CEQI_W_DESC : MSA_I5_DESC_BASE<"ceqi.w", vseteq_v4i32, vsplati32_simm5,
1534                                      MSA128WOpnd>;
1535 class CEQI_D_DESC : MSA_I5_DESC_BASE<"ceqi.d", vseteq_v2i64, vsplati64_simm5,
1536                                      MSA128DOpnd>;
1537
1538 class CFCMSA_DESC {
1539   dag OutOperandList = (outs GPR32:$rd);
1540   dag InOperandList = (ins MSACtrl:$cs);
1541   string AsmString = "cfcmsa\t$rd, $cs";
1542   InstrItinClass Itinerary = NoItinerary;
1543   bit hasSideEffects = 1;
1544 }
1545
1546 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", vsetle_v16i8, MSA128BOpnd>;
1547 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", vsetle_v8i16, MSA128HOpnd>;
1548 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", vsetle_v4i32, MSA128WOpnd>;
1549 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", vsetle_v2i64, MSA128DOpnd>;
1550
1551 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", vsetule_v16i8, MSA128BOpnd>;
1552 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", vsetule_v8i16, MSA128HOpnd>;
1553 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", vsetule_v4i32, MSA128WOpnd>;
1554 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", vsetule_v2i64, MSA128DOpnd>;
1555
1556 class CLEI_S_B_DESC : MSA_I5_DESC_BASE<"clei_s.b", vsetle_v16i8,
1557                                        vsplati8_simm5,  MSA128BOpnd>;
1558 class CLEI_S_H_DESC : MSA_I5_DESC_BASE<"clei_s.h", vsetle_v8i16,
1559                                        vsplati16_simm5, MSA128HOpnd>;
1560 class CLEI_S_W_DESC : MSA_I5_DESC_BASE<"clei_s.w", vsetle_v4i32,
1561                                        vsplati32_simm5, MSA128WOpnd>;
1562 class CLEI_S_D_DESC : MSA_I5_DESC_BASE<"clei_s.d", vsetle_v2i64,
1563                                        vsplati64_simm5, MSA128DOpnd>;
1564
1565 class CLEI_U_B_DESC : MSA_I5_DESC_BASE<"clei_u.b", vsetule_v16i8,
1566                                        vsplati8_uimm5,  MSA128BOpnd>;
1567 class CLEI_U_H_DESC : MSA_I5_DESC_BASE<"clei_u.h", vsetule_v8i16,
1568                                        vsplati16_uimm5, MSA128HOpnd>;
1569 class CLEI_U_W_DESC : MSA_I5_DESC_BASE<"clei_u.w", vsetule_v4i32,
1570                                        vsplati32_uimm5, MSA128WOpnd>;
1571 class CLEI_U_D_DESC : MSA_I5_DESC_BASE<"clei_u.d", vsetule_v2i64,
1572                                        vsplati64_uimm5, MSA128DOpnd>;
1573
1574 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", vsetlt_v16i8, MSA128BOpnd>;
1575 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", vsetlt_v8i16, MSA128HOpnd>;
1576 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", vsetlt_v4i32, MSA128WOpnd>;
1577 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", vsetlt_v2i64, MSA128DOpnd>;
1578
1579 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", vsetult_v16i8, MSA128BOpnd>;
1580 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", vsetult_v8i16, MSA128HOpnd>;
1581 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", vsetult_v4i32, MSA128WOpnd>;
1582 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", vsetult_v2i64, MSA128DOpnd>;
1583
1584 class CLTI_S_B_DESC : MSA_I5_DESC_BASE<"clti_s.b", vsetlt_v16i8,
1585                                        vsplati8_simm5, MSA128BOpnd>;
1586 class CLTI_S_H_DESC : MSA_I5_DESC_BASE<"clti_s.h", vsetlt_v8i16,
1587                                        vsplati16_simm5, MSA128HOpnd>;
1588 class CLTI_S_W_DESC : MSA_I5_DESC_BASE<"clti_s.w", vsetlt_v4i32,
1589                                        vsplati32_simm5, MSA128WOpnd>;
1590 class CLTI_S_D_DESC : MSA_I5_DESC_BASE<"clti_s.d", vsetlt_v2i64,
1591                                        vsplati64_simm5, MSA128DOpnd>;
1592
1593 class CLTI_U_B_DESC : MSA_I5_DESC_BASE<"clti_u.b", vsetult_v16i8,
1594                                        vsplati8_uimm5, MSA128BOpnd>;
1595 class CLTI_U_H_DESC : MSA_I5_DESC_BASE<"clti_u.h", vsetult_v8i16,
1596                                        vsplati16_uimm5, MSA128HOpnd>;
1597 class CLTI_U_W_DESC : MSA_I5_DESC_BASE<"clti_u.w", vsetult_v4i32,
1598                                        vsplati32_uimm5, MSA128WOpnd>;
1599 class CLTI_U_D_DESC : MSA_I5_DESC_BASE<"clti_u.d", vsetult_v2i64,
1600                                        vsplati64_uimm5, MSA128DOpnd>;
1601
1602 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", vextract_sext_i8,  v16i8,
1603                                          GPR32, MSA128B>;
1604 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", vextract_sext_i16, v8i16,
1605                                          GPR32, MSA128H>;
1606 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", vextract_sext_i32, v4i32,
1607                                          GPR32, MSA128W>;
1608
1609 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", vextract_zext_i8,  v16i8,
1610                                          GPR32, MSA128B>;
1611 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", vextract_zext_i16, v8i16,
1612                                          GPR32, MSA128H>;
1613 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", vextract_zext_i32, v4i32,
1614                                          GPR32, MSA128W>;
1615
1616 class COPY_FW_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v4f32, FGR32,
1617                                                  MSA128W>;
1618 class COPY_FD_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v2f64, FGR64,
1619                                                  MSA128D>;
1620
1621 class CTCMSA_DESC {
1622   dag OutOperandList = (outs);
1623   dag InOperandList = (ins MSACtrl:$cd, GPR32:$rs);
1624   string AsmString = "ctcmsa\t$cd, $rs";
1625   InstrItinClass Itinerary = NoItinerary;
1626   bit hasSideEffects = 1;
1627 }
1628
1629 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", sdiv, MSA128BOpnd>;
1630 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", sdiv, MSA128HOpnd>;
1631 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", sdiv, MSA128WOpnd>;
1632 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", sdiv, MSA128DOpnd>;
1633
1634 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", udiv, MSA128BOpnd>;
1635 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", udiv, MSA128HOpnd>;
1636 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", udiv, MSA128WOpnd>;
1637 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", udiv, MSA128DOpnd>;
1638
1639 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h,
1640                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1641                       IsCommutable;
1642 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w,
1643                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1644                       IsCommutable;
1645 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d,
1646                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1647                       IsCommutable;
1648
1649 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h,
1650                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1651                       IsCommutable;
1652 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w,
1653                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1654                       IsCommutable;
1655 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d,
1656                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1657                       IsCommutable;
1658
1659 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1660                                            MSA128HOpnd, MSA128BOpnd,
1661                                            MSA128BOpnd>, IsCommutable;
1662 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1663                                            MSA128WOpnd, MSA128HOpnd,
1664                                            MSA128HOpnd>, IsCommutable;
1665 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1666                                            MSA128DOpnd, MSA128WOpnd,
1667                                            MSA128WOpnd>, IsCommutable;
1668
1669 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1670                                            MSA128HOpnd, MSA128BOpnd,
1671                                            MSA128BOpnd>, IsCommutable;
1672 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1673                                            MSA128WOpnd, MSA128HOpnd,
1674                                            MSA128HOpnd>, IsCommutable;
1675 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1676                                            MSA128DOpnd, MSA128WOpnd,
1677                                            MSA128WOpnd>, IsCommutable;
1678
1679 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1680                                            MSA128HOpnd, MSA128BOpnd,
1681                                            MSA128BOpnd>;
1682 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1683                                            MSA128WOpnd, MSA128HOpnd,
1684                                            MSA128HOpnd>;
1685 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1686                                            MSA128DOpnd, MSA128WOpnd,
1687                                            MSA128WOpnd>;
1688
1689 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1690                                            MSA128HOpnd, MSA128BOpnd,
1691                                            MSA128BOpnd>;
1692 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1693                                            MSA128WOpnd, MSA128HOpnd,
1694                                            MSA128HOpnd>;
1695 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1696                                            MSA128DOpnd, MSA128WOpnd,
1697                                            MSA128WOpnd>;
1698
1699 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", fadd, MSA128WOpnd>,
1700                     IsCommutable;
1701 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", fadd, MSA128DOpnd>,
1702                     IsCommutable;
1703
1704 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128WOpnd>,
1705                     IsCommutable;
1706 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128DOpnd>,
1707                     IsCommutable;
1708
1709 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", vfsetoeq_v4f32, MSA128WOpnd>,
1710                     IsCommutable;
1711 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", vfsetoeq_v2f64, MSA128DOpnd>,
1712                     IsCommutable;
1713
1714 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
1715                                         MSA128WOpnd>;
1716 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
1717                                         MSA128DOpnd>;
1718
1719 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", vfsetole_v4f32, MSA128WOpnd>;
1720 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", vfsetole_v2f64, MSA128DOpnd>;
1721
1722 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", vfsetolt_v4f32, MSA128WOpnd>;
1723 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", vfsetolt_v2f64, MSA128DOpnd>;
1724
1725 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", vfsetone_v4f32, MSA128WOpnd>,
1726                     IsCommutable;
1727 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", vfsetone_v2f64, MSA128DOpnd>,
1728                     IsCommutable;
1729
1730 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", vfsetord_v4f32, MSA128WOpnd>,
1731                     IsCommutable;
1732 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", vfsetord_v2f64, MSA128DOpnd>,
1733                     IsCommutable;
1734
1735 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", vfsetueq_v4f32, MSA128WOpnd>,
1736                      IsCommutable;
1737 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", vfsetueq_v2f64, MSA128DOpnd>,
1738                      IsCommutable;
1739
1740 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", vfsetule_v4f32, MSA128WOpnd>,
1741                      IsCommutable;
1742 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", vfsetule_v2f64, MSA128DOpnd>,
1743                      IsCommutable;
1744
1745 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", vfsetult_v4f32, MSA128WOpnd>,
1746                      IsCommutable;
1747 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", vfsetult_v2f64, MSA128DOpnd>,
1748                      IsCommutable;
1749
1750 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", vfsetun_v4f32, MSA128WOpnd>,
1751                     IsCommutable;
1752 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", vfsetun_v2f64, MSA128DOpnd>,
1753                     IsCommutable;
1754
1755 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", vfsetune_v4f32, MSA128WOpnd>,
1756                      IsCommutable;
1757 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", vfsetune_v2f64, MSA128DOpnd>,
1758                      IsCommutable;
1759
1760 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", fdiv, MSA128WOpnd>;
1761 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", fdiv, MSA128DOpnd>;
1762
1763 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
1764                                        MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
1765 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
1766                                        MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
1767
1768 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", int_mips_fexp2_w,
1769                                        MSA128WOpnd>;
1770 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", int_mips_fexp2_d,
1771                                        MSA128DOpnd>;
1772
1773 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
1774                                         MSA128WOpnd, MSA128HOpnd>;
1775 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
1776                                         MSA128DOpnd, MSA128WOpnd>;
1777
1778 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
1779                                         MSA128WOpnd, MSA128HOpnd>;
1780 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
1781                                         MSA128DOpnd, MSA128WOpnd>;
1782
1783 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", sint_to_fp, MSA128WOpnd>;
1784 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", sint_to_fp, MSA128DOpnd>;
1785
1786 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", uint_to_fp, MSA128WOpnd>;
1787 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", uint_to_fp, MSA128DOpnd>;
1788
1789 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
1790                                       MSA128WOpnd, MSA128HOpnd>;
1791 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
1792                                       MSA128DOpnd, MSA128WOpnd>;
1793
1794 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
1795                                       MSA128WOpnd, MSA128HOpnd>;
1796 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
1797                                       MSA128DOpnd, MSA128WOpnd>;
1798
1799 class FILL_B_DESC : MSA_2R_FILL_DESC_BASE<"fill.b", v16i8, vsplati8,
1800                                           MSA128BOpnd, GPR32Opnd>;
1801 class FILL_H_DESC : MSA_2R_FILL_DESC_BASE<"fill.h", v8i16, vsplati16,
1802                                           MSA128HOpnd, GPR32Opnd>;
1803 class FILL_W_DESC : MSA_2R_FILL_DESC_BASE<"fill.w", v4i32, vsplati32,
1804                                           MSA128WOpnd, GPR32Opnd>;
1805
1806 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", flog2, MSA128WOpnd>;
1807 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", flog2, MSA128DOpnd>;
1808
1809 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", fma, MSA128WOpnd>;
1810 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", fma, MSA128DOpnd>;
1811
1812 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128WOpnd>;
1813 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128DOpnd>;
1814
1815 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
1816                                         MSA128WOpnd>;
1817 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
1818                                         MSA128DOpnd>;
1819
1820 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128WOpnd>;
1821 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128DOpnd>;
1822
1823 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
1824                                         MSA128WOpnd>;
1825 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
1826                                         MSA128DOpnd>;
1827
1828 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", fms, MSA128WOpnd>;
1829 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", fms, MSA128DOpnd>;
1830
1831 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", fmul, MSA128WOpnd>;
1832 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", fmul, MSA128DOpnd>;
1833
1834 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", frint, MSA128WOpnd>;
1835 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", frint, MSA128DOpnd>;
1836
1837 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128WOpnd>;
1838 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128DOpnd>;
1839
1840 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
1841                                         MSA128WOpnd>;
1842 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
1843                                         MSA128DOpnd>;
1844
1845 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128WOpnd>;
1846 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128DOpnd>;
1847
1848 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128WOpnd>;
1849 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128DOpnd>;
1850
1851 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128WOpnd>;
1852 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128DOpnd>;
1853
1854 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128WOpnd>;
1855 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128DOpnd>;
1856
1857 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128WOpnd>;
1858 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128DOpnd>;
1859
1860 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128WOpnd>;
1861 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128DOpnd>;
1862
1863 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", fsqrt, MSA128WOpnd>;
1864 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", fsqrt, MSA128DOpnd>;
1865
1866 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", fsub, MSA128WOpnd>;
1867 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", fsub, MSA128DOpnd>;
1868
1869 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w,
1870                                        MSA128WOpnd>;
1871 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d,
1872                                        MSA128DOpnd>;
1873
1874 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w,
1875                                        MSA128WOpnd>;
1876 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d,
1877                                        MSA128DOpnd>;
1878
1879 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w,
1880                                        MSA128WOpnd>;
1881 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d,
1882                                        MSA128DOpnd>;
1883
1884 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w,
1885                                       MSA128WOpnd>;
1886 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d,
1887                                       MSA128DOpnd>;
1888
1889 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w,
1890                                        MSA128WOpnd>;
1891 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d,
1892                                        MSA128DOpnd>;
1893
1894 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", fp_to_sint,
1895                                           MSA128WOpnd>;
1896 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", fp_to_sint,
1897                                           MSA128DOpnd>;
1898
1899 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", fp_to_uint,
1900                                           MSA128WOpnd>;
1901 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", fp_to_uint,
1902                                           MSA128DOpnd>;
1903
1904 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
1905                                          MSA128WOpnd>;
1906 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
1907                                          MSA128DOpnd>;
1908
1909 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
1910                                          MSA128WOpnd>;
1911 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
1912                                          MSA128DOpnd>;
1913
1914 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
1915                                      MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
1916 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
1917                                      MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
1918
1919 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h,
1920                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1921 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w,
1922                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1923 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d,
1924                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1925
1926 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h,
1927                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1928 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w,
1929                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1930 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d,
1931                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1932
1933 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h,
1934                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1935 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w,
1936                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1937 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d,
1938                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1939
1940 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h,
1941                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1942 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w,
1943                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1944 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d,
1945                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1946
1947 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", MipsILVEV, MSA128BOpnd>;
1948 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", MipsILVEV, MSA128HOpnd>;
1949 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", MipsILVEV, MSA128WOpnd>;
1950 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", MipsILVEV, MSA128DOpnd>;
1951
1952 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", MipsILVL, MSA128BOpnd>;
1953 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", MipsILVL, MSA128HOpnd>;
1954 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", MipsILVL, MSA128WOpnd>;
1955 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", MipsILVL, MSA128DOpnd>;
1956
1957 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", MipsILVOD, MSA128BOpnd>;
1958 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", MipsILVOD, MSA128HOpnd>;
1959 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", MipsILVOD, MSA128WOpnd>;
1960 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", MipsILVOD, MSA128DOpnd>;
1961
1962 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", MipsILVR, MSA128BOpnd>;
1963 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", MipsILVR, MSA128HOpnd>;
1964 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", MipsILVR, MSA128WOpnd>;
1965 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", MipsILVR, MSA128DOpnd>;
1966
1967 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", vinsert_v16i8,
1968                                            MSA128BOpnd, GPR32Opnd>;
1969 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", vinsert_v8i16,
1970                                            MSA128HOpnd, GPR32Opnd>;
1971 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", vinsert_v4i32,
1972                                            MSA128WOpnd, GPR32Opnd>;
1973
1974 class INSERT_FW_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v4f32,
1975                                                      MSA128W, FGR32>;
1976 class INSERT_FD_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v2f64,
1977                                                      MSA128D, FGR64>;
1978
1979 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b, MSA128B>;
1980 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h, MSA128H>;
1981 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w, MSA128W>;
1982 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d, MSA128D>;
1983
1984 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1985                    ValueType TyNode, RegisterClass RCWD, Operand MemOpnd = mem,
1986                    ComplexPattern Addr = addrRegImm,
1987                    InstrItinClass itin = NoItinerary> {
1988   dag OutOperandList = (outs RCWD:$wd);
1989   dag InOperandList = (ins MemOpnd:$addr);
1990   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1991   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1992   InstrItinClass Itinerary = itin;
1993 }
1994
1995 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128B>;
1996 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128H>;
1997 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128W>;
1998 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128D>;
1999
2000 class LDI_B_DESC : MSA_I10_LDI_DESC_BASE<"ldi.b", MSA128B>;
2001 class LDI_H_DESC : MSA_I10_LDI_DESC_BASE<"ldi.h", MSA128H>;
2002 class LDI_W_DESC : MSA_I10_LDI_DESC_BASE<"ldi.w", MSA128W>;
2003 class LDI_D_DESC : MSA_I10_LDI_DESC_BASE<"ldi.d", MSA128D>;
2004
2005 class LDX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2006                     ValueType TyNode, RegisterClass RCWD,
2007                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
2008                     InstrItinClass itin = NoItinerary> {
2009   dag OutOperandList = (outs RCWD:$wd);
2010   dag InOperandList = (ins MemOpnd:$addr);
2011   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2012   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
2013   InstrItinClass Itinerary = itin;
2014 }
2015
2016 class LDX_B_DESC : LDX_DESC_BASE<"ldx.b", load, v16i8, MSA128B>;
2017 class LDX_H_DESC : LDX_DESC_BASE<"ldx.h", load, v8i16, MSA128H>;
2018 class LDX_W_DESC : LDX_DESC_BASE<"ldx.w", load, v4i32, MSA128W>;
2019 class LDX_D_DESC : LDX_DESC_BASE<"ldx.d", load, v2i64, MSA128D>;
2020
2021 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
2022                                             MSA128HOpnd>;
2023 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
2024                                             MSA128WOpnd>;
2025
2026 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
2027                                              MSA128HOpnd>;
2028 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
2029                                              MSA128WOpnd>;
2030
2031 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", muladd, MSA128BOpnd>;
2032 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", muladd, MSA128HOpnd>;
2033 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", muladd, MSA128WOpnd>;
2034 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", muladd, MSA128DOpnd>;
2035
2036 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128BOpnd>;
2037 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128HOpnd>;
2038 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128WOpnd>;
2039 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128DOpnd>;
2040
2041 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", MipsVSMax, MSA128BOpnd>;
2042 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", MipsVSMax, MSA128HOpnd>;
2043 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", MipsVSMax, MSA128WOpnd>;
2044 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", MipsVSMax, MSA128DOpnd>;
2045
2046 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", MipsVUMax, MSA128BOpnd>;
2047 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", MipsVUMax, MSA128HOpnd>;
2048 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", MipsVUMax, MSA128WOpnd>;
2049 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", MipsVUMax, MSA128DOpnd>;
2050
2051 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", MipsVSMax, vsplati8_simm5,
2052                                        MSA128BOpnd>;
2053 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", MipsVSMax, vsplati16_simm5,
2054                                        MSA128HOpnd>;
2055 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", MipsVSMax, vsplati32_simm5,
2056                                        MSA128WOpnd>;
2057 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", MipsVSMax, vsplati64_simm5,
2058                                        MSA128DOpnd>;
2059
2060 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", MipsVUMax, vsplati8_uimm5,
2061                                        MSA128BOpnd>;
2062 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", MipsVUMax, vsplati16_uimm5,
2063                                        MSA128HOpnd>;
2064 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", MipsVUMax, vsplati32_uimm5,
2065                                        MSA128WOpnd>;
2066 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", MipsVUMax, vsplati64_uimm5,
2067                                        MSA128DOpnd>;
2068
2069 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128BOpnd>;
2070 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128HOpnd>;
2071 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128WOpnd>;
2072 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128DOpnd>;
2073
2074 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", MipsVSMin, MSA128BOpnd>;
2075 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", MipsVSMin, MSA128HOpnd>;
2076 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", MipsVSMin, MSA128WOpnd>;
2077 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", MipsVSMin, MSA128DOpnd>;
2078
2079 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", MipsVUMin, MSA128BOpnd>;
2080 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", MipsVUMin, MSA128HOpnd>;
2081 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", MipsVUMin, MSA128WOpnd>;
2082 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", MipsVUMin, MSA128DOpnd>;
2083
2084 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", MipsVSMin, vsplati8_simm5,
2085                                        MSA128BOpnd>;
2086 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", MipsVSMin, vsplati16_simm5,
2087                                        MSA128HOpnd>;
2088 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", MipsVSMin, vsplati32_simm5,
2089                                        MSA128WOpnd>;
2090 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", MipsVSMin, vsplati64_simm5,
2091                                        MSA128DOpnd>;
2092
2093 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", MipsVUMin, vsplati8_uimm5,
2094                                        MSA128BOpnd>;
2095 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", MipsVUMin, vsplati16_uimm5,
2096                                        MSA128HOpnd>;
2097 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", MipsVUMin, vsplati32_uimm5,
2098                                        MSA128WOpnd>;
2099 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", MipsVUMin, vsplati64_uimm5,
2100                                        MSA128DOpnd>;
2101
2102 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", srem, MSA128BOpnd>;
2103 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", srem, MSA128HOpnd>;
2104 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", srem, MSA128WOpnd>;
2105 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", srem, MSA128DOpnd>;
2106
2107 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", urem, MSA128BOpnd>;
2108 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", urem, MSA128HOpnd>;
2109 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", urem, MSA128WOpnd>;
2110 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", urem, MSA128DOpnd>;
2111
2112 class MOVE_V_DESC {
2113   dag OutOperandList = (outs MSA128B:$wd);
2114   dag InOperandList = (ins MSA128B:$ws);
2115   string AsmString = "move.v\t$wd, $ws";
2116   list<dag> Pattern = [];
2117   InstrItinClass Itinerary = NoItinerary;
2118 }
2119
2120 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
2121                                             MSA128HOpnd>;
2122 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
2123                                             MSA128WOpnd>;
2124
2125 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
2126                                              MSA128HOpnd>;
2127 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
2128                                              MSA128WOpnd>;
2129
2130 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", mulsub, MSA128BOpnd>;
2131 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", mulsub, MSA128HOpnd>;
2132 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", mulsub, MSA128WOpnd>;
2133 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", mulsub, MSA128DOpnd>;
2134
2135 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h,
2136                                        MSA128HOpnd>;
2137 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w,
2138                                        MSA128WOpnd>;
2139
2140 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
2141                                         MSA128HOpnd>;
2142 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
2143                                         MSA128WOpnd>;
2144
2145 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", mul, MSA128BOpnd>;
2146 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", mul, MSA128HOpnd>;
2147 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", mul, MSA128WOpnd>;
2148 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", mul, MSA128DOpnd>;
2149
2150 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128BOpnd>;
2151 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128HOpnd>;
2152 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128WOpnd>;
2153 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128DOpnd>;
2154
2155 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", ctlz, MSA128BOpnd>;
2156 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", ctlz, MSA128HOpnd>;
2157 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", ctlz, MSA128WOpnd>;
2158 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", ctlz, MSA128DOpnd>;
2159
2160 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", MipsVNOR, MSA128B>;
2161 class NOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128H>;
2162 class NOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128W>;
2163 class NOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128D>;
2164
2165 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", MipsVNOR, vsplati8_uimm8,
2166                                      MSA128BOpnd>;
2167
2168 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", or, MSA128B>;
2169 class OR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128H>;
2170 class OR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128W>;
2171 class OR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128D>;
2172
2173 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", or, vsplati8_uimm8, MSA128BOpnd>;
2174
2175 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", MipsPCKEV, MSA128BOpnd>;
2176 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", MipsPCKEV, MSA128HOpnd>;
2177 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", MipsPCKEV, MSA128WOpnd>;
2178 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", MipsPCKEV, MSA128DOpnd>;
2179
2180 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", MipsPCKOD, MSA128BOpnd>;
2181 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", MipsPCKOD, MSA128HOpnd>;
2182 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", MipsPCKOD, MSA128WOpnd>;
2183 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", MipsPCKOD, MSA128DOpnd>;
2184
2185 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", ctpop, MSA128BOpnd>;
2186 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", ctpop, MSA128HOpnd>;
2187 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", ctpop, MSA128WOpnd>;
2188 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", ctpop, MSA128DOpnd>;
2189
2190 class SAT_S_B_DESC : MSA_BIT_B_DESC_BASE<"sat_s.b", int_mips_sat_s_b, MSA128B>;
2191 class SAT_S_H_DESC : MSA_BIT_H_DESC_BASE<"sat_s.h", int_mips_sat_s_h, MSA128H>;
2192 class SAT_S_W_DESC : MSA_BIT_W_DESC_BASE<"sat_s.w", int_mips_sat_s_w, MSA128W>;
2193 class SAT_S_D_DESC : MSA_BIT_D_DESC_BASE<"sat_s.d", int_mips_sat_s_d, MSA128D>;
2194
2195 class SAT_U_B_DESC : MSA_BIT_B_DESC_BASE<"sat_u.b", int_mips_sat_u_b, MSA128B>;
2196 class SAT_U_H_DESC : MSA_BIT_H_DESC_BASE<"sat_u.h", int_mips_sat_u_h, MSA128H>;
2197 class SAT_U_W_DESC : MSA_BIT_W_DESC_BASE<"sat_u.w", int_mips_sat_u_w, MSA128W>;
2198 class SAT_U_D_DESC : MSA_BIT_D_DESC_BASE<"sat_u.d", int_mips_sat_u_d, MSA128D>;
2199
2200 class SHF_B_DESC : MSA_I8_SHF_DESC_BASE<"shf.b", MSA128BOpnd>;
2201 class SHF_H_DESC : MSA_I8_SHF_DESC_BASE<"shf.h", MSA128HOpnd>;
2202 class SHF_W_DESC : MSA_I8_SHF_DESC_BASE<"shf.w", MSA128WOpnd>;
2203
2204 class SLD_B_DESC : MSA_3R_DESC_BASE<"sld.b", int_mips_sld_b, MSA128BOpnd>;
2205 class SLD_H_DESC : MSA_3R_DESC_BASE<"sld.h", int_mips_sld_h, MSA128HOpnd>;
2206 class SLD_W_DESC : MSA_3R_DESC_BASE<"sld.w", int_mips_sld_w, MSA128WOpnd>;
2207 class SLD_D_DESC : MSA_3R_DESC_BASE<"sld.d", int_mips_sld_d, MSA128DOpnd>;
2208
2209 class SLDI_B_DESC : MSA_BIT_B_DESC_BASE<"sldi.b", int_mips_sldi_b, MSA128B>;
2210 class SLDI_H_DESC : MSA_BIT_H_DESC_BASE<"sldi.h", int_mips_sldi_h, MSA128H>;
2211 class SLDI_W_DESC : MSA_BIT_W_DESC_BASE<"sldi.w", int_mips_sldi_w, MSA128W>;
2212 class SLDI_D_DESC : MSA_BIT_D_DESC_BASE<"sldi.d", int_mips_sldi_d, MSA128D>;
2213
2214 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", shl, MSA128BOpnd>;
2215 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", shl, MSA128HOpnd>;
2216 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", shl, MSA128WOpnd>;
2217 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", shl, MSA128DOpnd>;
2218
2219 class SLLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.b", shl, vsplati8_uimm3,
2220                                             MSA128B>;
2221 class SLLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.h", shl, vsplati16_uimm4,
2222                                             MSA128H>;
2223 class SLLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.w", shl, vsplati32_uimm5,
2224                                             MSA128W>;
2225 class SLLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.d", shl, vsplati64_uimm6,
2226                                             MSA128D>;
2227
2228 class SPLAT_B_DESC : MSA_3R_DESC_BASE<"splat.b", int_mips_splat_b, MSA128BOpnd,
2229                                       MSA128BOpnd, GPR32Opnd>;
2230 class SPLAT_H_DESC : MSA_3R_DESC_BASE<"splat.h", int_mips_splat_h, MSA128HOpnd,
2231                                       MSA128HOpnd, GPR32Opnd>;
2232 class SPLAT_W_DESC : MSA_3R_DESC_BASE<"splat.w", int_mips_splat_w, MSA128WOpnd,
2233                                       MSA128WOpnd, GPR32Opnd>;
2234 class SPLAT_D_DESC : MSA_3R_DESC_BASE<"splat.d", int_mips_splat_d, MSA128DOpnd,
2235                                       MSA128DOpnd, GPR32Opnd>;
2236
2237 class SPLATI_B_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.b", vsplati8_uimm4,
2238                                               MSA128B>;
2239 class SPLATI_H_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.h", vsplati16_uimm3,
2240                                               MSA128H>;
2241 class SPLATI_W_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.w", vsplati32_uimm2,
2242                                               MSA128W>;
2243 class SPLATI_D_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.d", vsplati64_uimm1,
2244                                               MSA128D>;
2245
2246 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", sra, MSA128BOpnd>;
2247 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", sra, MSA128HOpnd>;
2248 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", sra, MSA128WOpnd>;
2249 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", sra, MSA128DOpnd>;
2250
2251 class SRAI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.b", sra, vsplati8_uimm3,
2252                                             MSA128B>;
2253 class SRAI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.h", sra, vsplati16_uimm4,
2254                                             MSA128H>;
2255 class SRAI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.w", sra, vsplati32_uimm5,
2256                                             MSA128W>;
2257 class SRAI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.d", sra, vsplati64_uimm6,
2258                                             MSA128D>;
2259
2260 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128BOpnd>;
2261 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128HOpnd>;
2262 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128WOpnd>;
2263 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128DOpnd>;
2264
2265 class SRARI_B_DESC : MSA_BIT_B_DESC_BASE<"srari.b", int_mips_srari_b, MSA128B>;
2266 class SRARI_H_DESC : MSA_BIT_H_DESC_BASE<"srari.h", int_mips_srari_h, MSA128H>;
2267 class SRARI_W_DESC : MSA_BIT_W_DESC_BASE<"srari.w", int_mips_srari_w, MSA128W>;
2268 class SRARI_D_DESC : MSA_BIT_D_DESC_BASE<"srari.d", int_mips_srari_d, MSA128D>;
2269
2270 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", srl, MSA128BOpnd>;
2271 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", srl, MSA128HOpnd>;
2272 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", srl, MSA128WOpnd>;
2273 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", srl, MSA128DOpnd>;
2274
2275 class SRLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.b", srl, vsplati8_uimm3,
2276                                             MSA128B>;
2277 class SRLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.h", srl, vsplati16_uimm4,
2278                                             MSA128H>;
2279 class SRLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.w", srl, vsplati32_uimm5,
2280                                             MSA128W>;
2281 class SRLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.d", srl, vsplati64_uimm6,
2282                                             MSA128D>;
2283
2284 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128BOpnd>;
2285 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128HOpnd>;
2286 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128WOpnd>;
2287 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128DOpnd>;
2288
2289 class SRLRI_B_DESC : MSA_BIT_B_DESC_BASE<"srlri.b", int_mips_srlri_b, MSA128B>;
2290 class SRLRI_H_DESC : MSA_BIT_H_DESC_BASE<"srlri.h", int_mips_srlri_h, MSA128H>;
2291 class SRLRI_W_DESC : MSA_BIT_W_DESC_BASE<"srlri.w", int_mips_srlri_w, MSA128W>;
2292 class SRLRI_D_DESC : MSA_BIT_D_DESC_BASE<"srlri.d", int_mips_srlri_d, MSA128D>;
2293
2294 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2295                    ValueType TyNode, RegisterClass RCWD, Operand MemOpnd = mem,
2296                    ComplexPattern Addr = addrRegImm,
2297                    InstrItinClass itin = NoItinerary> {
2298   dag OutOperandList = (outs);
2299   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
2300   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2301   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
2302   InstrItinClass Itinerary = itin;
2303 }
2304
2305 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128B>;
2306 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128H>;
2307 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128W>;
2308 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128D>;
2309
2310 class STX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2311                     ValueType TyNode, RegisterClass RCWD,
2312                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
2313                     InstrItinClass itin = NoItinerary> {
2314   dag OutOperandList = (outs);
2315   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
2316   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2317   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
2318   InstrItinClass Itinerary = itin;
2319 }
2320
2321 class STX_B_DESC : STX_DESC_BASE<"stx.b", store, v16i8, MSA128B>;
2322 class STX_H_DESC : STX_DESC_BASE<"stx.h", store, v8i16, MSA128H>;
2323 class STX_W_DESC : STX_DESC_BASE<"stx.w", store, v4i32, MSA128W>;
2324 class STX_D_DESC : STX_DESC_BASE<"stx.d", store, v2i64, MSA128D>;
2325
2326 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b,
2327                                        MSA128BOpnd>;
2328 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h,
2329                                        MSA128HOpnd>;
2330 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w,
2331                                        MSA128WOpnd>;
2332 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d,
2333                                        MSA128DOpnd>;
2334
2335 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b,
2336                                        MSA128BOpnd>;
2337 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h,
2338                                        MSA128HOpnd>;
2339 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w,
2340                                        MSA128WOpnd>;
2341 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d,
2342                                        MSA128DOpnd>;
2343
2344 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
2345                                          MSA128BOpnd>;
2346 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
2347                                          MSA128HOpnd>;
2348 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
2349                                          MSA128WOpnd>;
2350 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
2351                                          MSA128DOpnd>;
2352
2353 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
2354                                          MSA128BOpnd>;
2355 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
2356                                          MSA128HOpnd>;
2357 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
2358                                          MSA128WOpnd>;
2359 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
2360                                          MSA128DOpnd>;
2361
2362 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", sub, MSA128BOpnd>;
2363 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", sub, MSA128HOpnd>;
2364 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", sub, MSA128WOpnd>;
2365 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", sub, MSA128DOpnd>;
2366
2367 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", sub, vsplati8_uimm5,
2368                                       MSA128BOpnd>;
2369 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", sub, vsplati16_uimm5,
2370                                       MSA128HOpnd>;
2371 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", sub, vsplati32_uimm5,
2372                                       MSA128WOpnd>;
2373 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", sub, vsplati64_uimm5,
2374                                       MSA128DOpnd>;
2375
2376 class VSHF_B_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.b", MSA128BOpnd>;
2377 class VSHF_H_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.h", MSA128HOpnd>;
2378 class VSHF_W_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.w", MSA128WOpnd>;
2379 class VSHF_D_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.d", MSA128DOpnd>;
2380
2381 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", xor, MSA128B>;
2382 class XOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128H>;
2383 class XOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128W>;
2384 class XOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128D>;
2385
2386 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", xor, vsplati8_uimm8,
2387                                      MSA128BOpnd>;
2388
2389 // Instruction defs.
2390 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
2391 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
2392 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
2393 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
2394
2395 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
2396 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
2397 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
2398 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
2399
2400 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
2401 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
2402 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
2403 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
2404
2405 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
2406 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
2407 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
2408 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
2409
2410 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
2411 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
2412 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
2413 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
2414
2415 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
2416 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
2417 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
2418 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
2419
2420 def AND_V : AND_V_ENC, AND_V_DESC;
2421 def AND_V_H_PSEUDO : AND_V_H_PSEUDO_DESC,
2422                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2423                                                 MSA128B:$ws, MSA128B:$wt)>;
2424 def AND_V_W_PSEUDO : AND_V_W_PSEUDO_DESC,
2425                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2426                                                 MSA128B:$ws, MSA128B:$wt)>;
2427 def AND_V_D_PSEUDO : AND_V_D_PSEUDO_DESC,
2428                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2429                                                 MSA128B:$ws, MSA128B:$wt)>;
2430
2431 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
2432
2433 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
2434 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
2435 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
2436 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
2437
2438 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
2439 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
2440 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
2441 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
2442
2443 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
2444 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
2445 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
2446 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
2447
2448 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
2449 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
2450 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
2451 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
2452
2453 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
2454 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
2455 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
2456 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
2457
2458 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
2459 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
2460 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
2461 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
2462
2463 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
2464 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
2465 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
2466 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
2467
2468 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
2469 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
2470 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
2471 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
2472
2473 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
2474 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
2475 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
2476 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
2477
2478 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
2479 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
2480 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2481 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2482
2483 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2484 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2485 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2486 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2487
2488 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2489 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2490 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2491 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2492
2493 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2494
2495 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2496
2497 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2498
2499 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2500
2501 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2502 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2503 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2504 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2505
2506 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2507 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2508 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2509 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2510
2511 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2512 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2513 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2514 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2515
2516 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2517
2518 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2519
2520 class MSA_BSEL_PSEUDO_BASE<RegisterClass RC, ValueType Ty> :
2521   MipsPseudo<(outs RC:$wd), (ins RC:$wd_in, RC:$ws, RC:$wt),
2522              [(set RC:$wd, (Ty (vselect RC:$wd_in, RC:$ws, RC:$wt)))]>,
2523   PseudoInstExpansion<(BSEL_V MSA128B:$wd, MSA128B:$wd_in, MSA128B:$ws,
2524                               MSA128B:$wt)> {
2525   let Constraints = "$wd_in = $wd";
2526 }
2527
2528 def BSEL_H_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128H, v8i16>;
2529 def BSEL_W_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128W, v4i32>;
2530 def BSEL_D_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128D, v2i64>;
2531 def BSEL_FW_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128W, v4f32>;
2532 def BSEL_FD_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128D, v2f64>;
2533
2534 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2535
2536 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2537 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2538 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2539 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2540
2541 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2542 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2543 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2544 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2545
2546 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2547 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2548 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2549 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2550
2551 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2552
2553 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2554 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2555 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2556 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2557
2558 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2559 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2560 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2561 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2562
2563 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2564
2565 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2566 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2567 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2568 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2569
2570 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2571 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2572 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2573 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2574
2575 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2576 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2577 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2578 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2579
2580 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2581 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2582 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2583 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2584
2585 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2586 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2587 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2588 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2589
2590 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2591 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2592 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2593 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2594
2595 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2596 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2597 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2598 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2599
2600 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2601 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2602 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2603 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2604
2605 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2606 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2607 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2608
2609 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2610 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2611 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2612
2613 def COPY_FW_PSEUDO : COPY_FW_PSEUDO_DESC;
2614 def COPY_FD_PSEUDO : COPY_FD_PSEUDO_DESC;
2615
2616 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2617
2618 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2619 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2620 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2621 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2622
2623 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2624 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2625 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2626 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2627
2628 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2629 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2630 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2631
2632 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2633 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2634 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2635
2636 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2637 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2638 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2639
2640 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2641 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2642 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2643
2644 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2645 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2646 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2647
2648 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2649 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2650 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2651
2652 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2653 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2654
2655 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2656 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2657
2658 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2659 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2660
2661 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2662 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2663
2664 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2665 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2666
2667 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
2668 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
2669
2670 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
2671 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
2672
2673 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
2674 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
2675
2676 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
2677 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
2678
2679 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
2680 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
2681
2682 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
2683 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
2684
2685 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
2686 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
2687
2688 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
2689 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
2690
2691 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
2692 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
2693
2694 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
2695 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
2696
2697 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
2698 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
2699
2700 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
2701 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
2702
2703 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
2704 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
2705
2706 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
2707 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
2708
2709 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
2710 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
2711
2712 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
2713 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
2714
2715 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
2716 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
2717
2718 def FILL_B : FILL_B_ENC, FILL_B_DESC;
2719 def FILL_H : FILL_H_ENC, FILL_H_DESC;
2720 def FILL_W : FILL_W_ENC, FILL_W_DESC;
2721
2722 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
2723 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
2724
2725 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
2726 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
2727
2728 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
2729 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
2730
2731 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
2732 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
2733
2734 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
2735 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
2736
2737 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
2738 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
2739
2740 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
2741 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
2742
2743 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
2744 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
2745
2746 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
2747 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
2748
2749 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
2750 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
2751
2752 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
2753 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
2754
2755 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
2756 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
2757
2758 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
2759 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
2760
2761 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
2762 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
2763
2764 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
2765 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
2766
2767 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
2768 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
2769
2770 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
2771 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
2772
2773 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
2774 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
2775
2776 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
2777 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
2778
2779 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
2780 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
2781
2782 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
2783 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
2784
2785 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
2786 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
2787
2788 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
2789 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
2790
2791 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
2792 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
2793
2794 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
2795 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
2796
2797 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
2798 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
2799
2800 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
2801 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
2802
2803 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
2804 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
2805
2806 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
2807 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
2808
2809 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
2810 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
2811 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
2812
2813 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
2814 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
2815 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
2816
2817 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
2818 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
2819 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
2820
2821 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
2822 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
2823 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
2824
2825 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
2826 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
2827 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
2828 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
2829
2830 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
2831 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
2832 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
2833 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
2834
2835 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
2836 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
2837 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
2838 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
2839
2840 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
2841 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
2842 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
2843 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
2844
2845 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
2846 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
2847 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
2848
2849 // INSERT_FW_PSEUDO defined after INSVE_W
2850 // INSERT_FD_PSEUDO defined after INSVE_D
2851
2852 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
2853 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
2854 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
2855 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
2856
2857 def INSERT_FW_PSEUDO : INSERT_FW_PSEUDO_DESC;
2858 def INSERT_FD_PSEUDO : INSERT_FD_PSEUDO_DESC;
2859
2860 def LD_B: LD_B_ENC, LD_B_DESC;
2861 def LD_H: LD_H_ENC, LD_H_DESC;
2862 def LD_W: LD_W_ENC, LD_W_DESC;
2863 def LD_D: LD_D_ENC, LD_D_DESC;
2864
2865 def LDI_B : LDI_B_ENC, LDI_B_DESC;
2866 def LDI_H : LDI_H_ENC, LDI_H_DESC;
2867 def LDI_W : LDI_W_ENC, LDI_W_DESC;
2868 def LDI_D : LDI_D_ENC, LDI_D_DESC;
2869
2870 def LDX_B: LDX_B_ENC, LDX_B_DESC;
2871 def LDX_H: LDX_H_ENC, LDX_H_DESC;
2872 def LDX_W: LDX_W_ENC, LDX_W_DESC;
2873 def LDX_D: LDX_D_ENC, LDX_D_DESC;
2874
2875 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
2876 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
2877
2878 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
2879 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
2880
2881 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
2882 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
2883 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
2884 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
2885
2886 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
2887 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
2888 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
2889 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
2890
2891 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
2892 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
2893 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
2894 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
2895
2896 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
2897 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
2898 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
2899 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
2900
2901 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
2902 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
2903 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
2904 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
2905
2906 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
2907 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
2908 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
2909 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
2910
2911 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
2912 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
2913 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
2914 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
2915
2916 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
2917 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
2918 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
2919 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
2920
2921 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
2922 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
2923 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
2924 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
2925
2926 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
2927 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
2928 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
2929 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
2930
2931 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
2932 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
2933 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
2934 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
2935
2936 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
2937 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
2938 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
2939 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
2940
2941 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
2942 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
2943 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
2944 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
2945
2946 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
2947
2948 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
2949 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
2950
2951 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
2952 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
2953
2954 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
2955 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
2956 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
2957 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
2958
2959 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
2960 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
2961
2962 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
2963 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
2964
2965 def MULV_B : MULV_B_ENC, MULV_B_DESC;
2966 def MULV_H : MULV_H_ENC, MULV_H_DESC;
2967 def MULV_W : MULV_W_ENC, MULV_W_DESC;
2968 def MULV_D : MULV_D_ENC, MULV_D_DESC;
2969
2970 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
2971 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
2972 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
2973 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
2974
2975 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
2976 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
2977 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
2978 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
2979
2980 def NOR_V : NOR_V_ENC, NOR_V_DESC;
2981 def NOR_V_H_PSEUDO : NOR_V_H_PSEUDO_DESC,
2982                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2983                                                 MSA128B:$ws, MSA128B:$wt)>;
2984 def NOR_V_W_PSEUDO : NOR_V_W_PSEUDO_DESC,
2985                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2986                                                 MSA128B:$ws, MSA128B:$wt)>;
2987 def NOR_V_D_PSEUDO : NOR_V_D_PSEUDO_DESC,
2988                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2989                                                 MSA128B:$ws, MSA128B:$wt)>;
2990
2991 def NORI_B : NORI_B_ENC, NORI_B_DESC;
2992
2993 def OR_V : OR_V_ENC, OR_V_DESC;
2994 def OR_V_H_PSEUDO : OR_V_H_PSEUDO_DESC,
2995                     PseudoInstExpansion<(OR_V MSA128B:$wd,
2996                                               MSA128B:$ws, MSA128B:$wt)>;
2997 def OR_V_W_PSEUDO : OR_V_W_PSEUDO_DESC,
2998                     PseudoInstExpansion<(OR_V MSA128B:$wd,
2999                                               MSA128B:$ws, MSA128B:$wt)>;
3000 def OR_V_D_PSEUDO : OR_V_D_PSEUDO_DESC,
3001                     PseudoInstExpansion<(OR_V MSA128B:$wd,
3002                                               MSA128B:$ws, MSA128B:$wt)>;
3003
3004 def ORI_B : ORI_B_ENC, ORI_B_DESC;
3005
3006 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
3007 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
3008 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
3009 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
3010
3011 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
3012 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
3013 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
3014 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
3015
3016 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
3017 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
3018 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
3019 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
3020
3021 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
3022 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
3023 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
3024 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
3025
3026 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
3027 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
3028 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
3029 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
3030
3031 def SHF_B : SHF_B_ENC, SHF_B_DESC;
3032 def SHF_H : SHF_H_ENC, SHF_H_DESC;
3033 def SHF_W : SHF_W_ENC, SHF_W_DESC;
3034
3035 def SLD_B : SLD_B_ENC, SLD_B_DESC;
3036 def SLD_H : SLD_H_ENC, SLD_H_DESC;
3037 def SLD_W : SLD_W_ENC, SLD_W_DESC;
3038 def SLD_D : SLD_D_ENC, SLD_D_DESC;
3039
3040 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
3041 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
3042 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
3043 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
3044
3045 def SLL_B : SLL_B_ENC, SLL_B_DESC;
3046 def SLL_H : SLL_H_ENC, SLL_H_DESC;
3047 def SLL_W : SLL_W_ENC, SLL_W_DESC;
3048 def SLL_D : SLL_D_ENC, SLL_D_DESC;
3049
3050 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
3051 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
3052 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
3053 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
3054
3055 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
3056 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
3057 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
3058 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
3059
3060 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
3061 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
3062 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
3063 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
3064
3065 def SRA_B : SRA_B_ENC, SRA_B_DESC;
3066 def SRA_H : SRA_H_ENC, SRA_H_DESC;
3067 def SRA_W : SRA_W_ENC, SRA_W_DESC;
3068 def SRA_D : SRA_D_ENC, SRA_D_DESC;
3069
3070 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
3071 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
3072 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
3073 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
3074
3075 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
3076 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
3077 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
3078 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
3079
3080 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
3081 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
3082 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
3083 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
3084
3085 def SRL_B : SRL_B_ENC, SRL_B_DESC;
3086 def SRL_H : SRL_H_ENC, SRL_H_DESC;
3087 def SRL_W : SRL_W_ENC, SRL_W_DESC;
3088 def SRL_D : SRL_D_ENC, SRL_D_DESC;
3089
3090 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
3091 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
3092 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
3093 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
3094
3095 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
3096 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
3097 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
3098 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
3099
3100 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
3101 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
3102 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
3103 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
3104
3105 def ST_B: ST_B_ENC, ST_B_DESC;
3106 def ST_H: ST_H_ENC, ST_H_DESC;
3107 def ST_W: ST_W_ENC, ST_W_DESC;
3108 def ST_D: ST_D_ENC, ST_D_DESC;
3109
3110 def STX_B: STX_B_ENC, STX_B_DESC;
3111 def STX_H: STX_H_ENC, STX_H_DESC;
3112 def STX_W: STX_W_ENC, STX_W_DESC;
3113 def STX_D: STX_D_ENC, STX_D_DESC;
3114
3115 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
3116 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
3117 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
3118 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
3119
3120 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
3121 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
3122 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
3123 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
3124
3125 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
3126 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
3127 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
3128 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
3129
3130 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
3131 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
3132 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
3133 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
3134
3135 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
3136 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
3137 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
3138 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
3139
3140 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
3141 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
3142 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
3143 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
3144
3145 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
3146 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
3147 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
3148 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
3149
3150 def XOR_V : XOR_V_ENC, XOR_V_DESC;
3151 def XOR_V_H_PSEUDO : XOR_V_H_PSEUDO_DESC,
3152                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
3153                                                 MSA128B:$ws, MSA128B:$wt)>;
3154 def XOR_V_W_PSEUDO : XOR_V_W_PSEUDO_DESC,
3155                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
3156                                                 MSA128B:$ws, MSA128B:$wt)>;
3157 def XOR_V_D_PSEUDO : XOR_V_D_PSEUDO_DESC,
3158                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
3159                                                 MSA128B:$ws, MSA128B:$wt)>;
3160
3161 def XORI_B : XORI_B_ENC, XORI_B_DESC;
3162
3163 // Patterns.
3164 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
3165   Pat<pattern, result>, Requires<pred>;
3166
3167 def : MSAPat<(extractelt (v4i32 MSA128W:$ws), immZExt4:$idx),
3168              (COPY_S_W MSA128W:$ws, immZExt4:$idx)>;
3169
3170 def : MSAPat<(v16i8 (load addr:$addr)), (LD_B addr:$addr)>;
3171 def : MSAPat<(v8i16 (load addr:$addr)), (LD_H addr:$addr)>;
3172 def : MSAPat<(v4i32 (load addr:$addr)), (LD_W addr:$addr)>;
3173 def : MSAPat<(v2i64 (load addr:$addr)), (LD_D addr:$addr)>;
3174 def : MSAPat<(v8f16 (load addr:$addr)), (LD_H addr:$addr)>;
3175 def : MSAPat<(v4f32 (load addr:$addr)), (LD_W addr:$addr)>;
3176 def : MSAPat<(v2f64 (load addr:$addr)), (LD_D addr:$addr)>;
3177
3178 def : MSAPat<(v8f16 (load addrRegImm:$addr)), (LD_H addrRegImm:$addr)>;
3179 def : MSAPat<(v4f32 (load addrRegImm:$addr)), (LD_W addrRegImm:$addr)>;
3180 def : MSAPat<(v2f64 (load addrRegImm:$addr)), (LD_D addrRegImm:$addr)>;
3181
3182 def : MSAPat<(store (v16i8 MSA128B:$ws), addr:$addr),
3183              (ST_B MSA128B:$ws, addr:$addr)>;
3184 def : MSAPat<(store (v8i16 MSA128H:$ws), addr:$addr),
3185              (ST_H MSA128H:$ws, addr:$addr)>;
3186 def : MSAPat<(store (v4i32 MSA128W:$ws), addr:$addr),
3187              (ST_W MSA128W:$ws, addr:$addr)>;
3188 def : MSAPat<(store (v2i64 MSA128D:$ws), addr:$addr),
3189              (ST_D MSA128D:$ws, addr:$addr)>;
3190 def : MSAPat<(store (v8f16 MSA128H:$ws), addr:$addr),
3191              (ST_H MSA128H:$ws, addr:$addr)>;
3192 def : MSAPat<(store (v4f32 MSA128W:$ws), addr:$addr),
3193              (ST_W MSA128W:$ws, addr:$addr)>;
3194 def : MSAPat<(store (v2f64 MSA128D:$ws), addr:$addr),
3195              (ST_D MSA128D:$ws, addr:$addr)>;
3196
3197 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrRegImm:$addr),
3198                    (ST_H MSA128H:$ws, addrRegImm:$addr)>;
3199 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrRegImm:$addr),
3200                    (ST_W MSA128W:$ws, addrRegImm:$addr)>;
3201 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrRegImm:$addr),
3202                    (ST_D MSA128D:$ws, addrRegImm:$addr)>;
3203
3204 class MSA_FABS_PSEUDO_DESC_BASE<RegisterOperand ROWD,
3205                                 RegisterOperand ROWS = ROWD,
3206                                 InstrItinClass itin = NoItinerary> :
3207   MipsPseudo<(outs ROWD:$wd),
3208              (ins ROWS:$ws),
3209              [(set ROWD:$wd, (fabs ROWS:$ws))]> {
3210   InstrItinClass Itinerary = itin;
3211 }
3212 def FABS_W : MSA_FABS_PSEUDO_DESC_BASE<MSA128WOpnd>,
3213              PseudoInstExpansion<(FMAX_A_W MSA128WOpnd:$wd, MSA128WOpnd:$ws,
3214                                            MSA128WOpnd:$ws)>;
3215 def FABS_D : MSA_FABS_PSEUDO_DESC_BASE<MSA128DOpnd>,
3216              PseudoInstExpansion<(FMAX_A_D MSA128DOpnd:$wd, MSA128DOpnd:$ws,
3217                                            MSA128DOpnd:$ws)>;
3218
3219 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
3220                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
3221    MSAPat<(DstVT (bitconvert SrcVT:$src)),
3222           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
3223
3224 // These are endian-independant because the element size doesnt change
3225 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
3226 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
3227 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
3228 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
3229 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
3230 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
3231
3232 // Little endian bitcasts are always no-ops
3233 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
3234 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
3235 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
3236 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
3237 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
3238 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
3239
3240 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
3241 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
3242 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
3243 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
3244 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
3245
3246 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
3247 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
3248 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
3249 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
3250 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
3251
3252 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
3253 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
3254 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
3255 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
3256 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
3257
3258 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
3259 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
3260 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
3261 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
3262 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
3263
3264 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
3265 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
3266 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
3267 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
3268 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
3269
3270 // Big endian bitcasts expand to shuffle instructions.
3271 // This is because bitcast is defined to be a store/load sequence and the
3272 // vector store/load instructions are mixed-endian with respect to the vector
3273 // as a whole (little endian with respect to element order, but big endian
3274 // elements).
3275
3276 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
3277                                       RegisterClass DstRC, MSAInst Insn,
3278                                       RegisterClass ViaRC> :
3279   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3280          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
3281                            DstRC),
3282          [HasMSA, IsBE]>;
3283
3284 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
3285                                     RegisterClass DstRC, MSAInst Insn,
3286                                     RegisterClass ViaRC> :
3287   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3288          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
3289                            DstRC),
3290          [HasMSA, IsBE]>;
3291
3292 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
3293                                   RegisterClass DstRC> :
3294   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3295
3296 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
3297                                   RegisterClass DstRC> :
3298   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3299
3300 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
3301                                   RegisterClass DstRC> :
3302   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3303          (COPY_TO_REGCLASS
3304            (SHF_W
3305              (COPY_TO_REGCLASS
3306                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
3307                MSA128W), 177),
3308            DstRC),
3309          [HasMSA, IsBE]>;
3310
3311 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
3312                                   RegisterClass DstRC> :
3313   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3314
3315 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
3316                                   RegisterClass DstRC> :
3317   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3318
3319 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
3320                                   RegisterClass DstRC> :
3321   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
3322
3323 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
3324 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
3325 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
3326 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
3327 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
3328 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
3329
3330 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
3331 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
3332 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
3333 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
3334 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
3335
3336 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
3337 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
3338 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
3339 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
3340 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
3341
3342 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
3343 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
3344 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
3345 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
3346 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
3347
3348 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
3349 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
3350 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
3351 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
3352 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
3353
3354 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
3355 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
3356 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
3357 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
3358 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
3359
3360 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
3361 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
3362 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
3363 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
3364 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
3365
3366 // Pseudos used to implement BNZ.df, and BZ.df
3367
3368 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
3369                                    RegisterClass RCWS,
3370                                    InstrItinClass itin = NoItinerary> :
3371   MipsPseudo<(outs GPR32:$dst),
3372              (ins RCWS:$ws),
3373              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
3374   bit usesCustomInserter = 1;
3375 }
3376
3377 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
3378                                                 MSA128B, NoItinerary>;
3379 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
3380                                                 MSA128H, NoItinerary>;
3381 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
3382                                                 MSA128W, NoItinerary>;
3383 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
3384                                                 MSA128D, NoItinerary>;
3385 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
3386                                                 MSA128B, NoItinerary>;
3387
3388 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
3389                                                MSA128B, NoItinerary>;
3390 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
3391                                                MSA128H, NoItinerary>;
3392 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
3393                                                MSA128W, NoItinerary>;
3394 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
3395                                                MSA128D, NoItinerary>;
3396 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
3397                                                MSA128B, NoItinerary>;