[mips] Use uimm5 and uimm6 instead of shamt and imm, if the immediate has to fit
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
15
16 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
17 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
18 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
19 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
20
21 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
22 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
23
24 def uimm3 : Operand<i32> {
25   let PrintMethod = "printUnsignedImm";
26 }
27
28 def uimm4 : Operand<i32> {
29   let PrintMethod = "printUnsignedImm";
30 }
31
32 def uimm8 : Operand<i32> {
33   let PrintMethod = "printUnsignedImm";
34 }
35
36 def simm5 : Operand<i32>;
37
38 def simm10 : Operand<i32>;
39
40 // Instruction encoding.
41 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
42 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
43 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
44 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
45
46 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
47 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
48 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
49 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
50
51 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
52 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
53 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
54 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
55
56 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
57 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
58 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
59 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
60
61 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
62 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
63 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
64 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
65
66 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
67 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
68 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
69 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
70
71 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
72
73 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
74
75 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
76 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
77 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
78 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
79
80 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
81 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
82 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
83 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
84
85 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
86 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
87 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
88 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
89
90 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
91 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
92 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
93 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
94
95 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
96 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
97 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
98 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
99
100 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
101 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
102 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
103 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
104
105 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
106 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
107 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
108 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
109
110 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
111 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
112 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
113 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
114
115 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
116 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
117 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
118 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
119
120 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
121 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
122 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
123 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
124
125 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
126 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
127 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
128 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
129
130 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
131 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
132 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
133 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
134
135 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
136
137 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
138
139 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
140
141 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
142
143 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
144 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
145 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
146 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
147
148 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
149 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
150 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
151 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
152
153 class BNZ_B_ENC : MSA_I10_FMT<0b000, 0b00, 0b001100>;
154 class BNZ_H_ENC : MSA_I10_FMT<0b000, 0b01, 0b001100>;
155 class BNZ_W_ENC : MSA_I10_FMT<0b000, 0b10, 0b001100>;
156 class BNZ_D_ENC : MSA_I10_FMT<0b000, 0b11, 0b001100>;
157
158 class BNZ_V_ENC : MSA_VEC_FMT<0b01000, 0b011110>;
159
160 class BSEL_V_ENC : MSA_VECS10_FMT<0b00110, 0b011110>;
161
162 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
163
164 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
165 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
166 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
167 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
168
169 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
170 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
171 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
172 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
173
174 class BZ_B_ENC : MSA_I10_FMT<0b001, 0b00, 0b001100>;
175 class BZ_H_ENC : MSA_I10_FMT<0b001, 0b01, 0b001100>;
176 class BZ_W_ENC : MSA_I10_FMT<0b001, 0b10, 0b001100>;
177 class BZ_D_ENC : MSA_I10_FMT<0b001, 0b11, 0b001100>;
178
179 class BZ_V_ENC : MSA_VECS10_FMT<0b01001, 0b011110>;
180
181 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
182 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
183 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
184 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
185
186 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
187 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
188 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
189 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
190
191 class CFCMSA_ENC : MSA_ELM_FMT<0b0001111110, 0b011001>;
192
193 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
194 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
195 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
196 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
197
198 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
199 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
200 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
201 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
202
203 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
204 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
205 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
206 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
207
208 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
209 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
210 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
211 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
212
213 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
214 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
215 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
216 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
217
218 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
219 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
220 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
221 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
222
223 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
224 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
225 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
226 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
227
228 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
229 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
230 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
231 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
232
233 class COPY_S_B_ENC : MSA_ELM_B_FMT<0b0010, 0b011001>;
234 class COPY_S_H_ENC : MSA_ELM_H_FMT<0b0010, 0b011001>;
235 class COPY_S_W_ENC : MSA_ELM_W_FMT<0b0010, 0b011001>;
236
237 class COPY_U_B_ENC : MSA_ELM_B_FMT<0b0011, 0b011001>;
238 class COPY_U_H_ENC : MSA_ELM_H_FMT<0b0011, 0b011001>;
239 class COPY_U_W_ENC : MSA_ELM_W_FMT<0b0011, 0b011001>;
240
241 class CTCMSA_ENC : MSA_ELM_FMT<0b0000111110, 0b011001>;
242
243 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
244 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
245 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
246 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
247
248 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
249 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
250 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
251 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
252
253 class DOTP_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010011>;
254 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
255 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
256 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
257
258 class DOTP_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010011>;
259 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
260 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
261 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
262
263 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
264 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
265 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
266
267 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
268 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
269 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
270
271 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
272 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
273 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
274
275 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
276 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
277 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
278
279 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
280 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
281
282 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
283 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
284
285 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
286 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
287
288 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
289 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
290
291 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
292 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
293
294 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
295 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
296
297 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
298 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
299
300 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
301 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
302
303 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
304 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
305
306 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
307 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
308
309 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
310 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
311
312 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
313 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
314
315 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
316 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
317
318 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
319 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
320
321 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
322 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
323
324 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
325 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
326
327 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
328 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
329
330 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
331 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
332
333 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
334 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
335
336 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
337 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
338
339 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
340 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
341
342 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
343 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
344
345 class FILL_B_ENC : MSA_2R_FMT<0b11000000, 0b00, 0b011110>;
346 class FILL_H_ENC : MSA_2R_FMT<0b11000000, 0b01, 0b011110>;
347 class FILL_W_ENC : MSA_2R_FMT<0b11000000, 0b10, 0b011110>;
348
349 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
350 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
351
352 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
353 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
354
355 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
356 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
357
358 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
359 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
360
361 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
362 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
363
364 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
365 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
366
367 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
368 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
369
370 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
371 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
372
373 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
374 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
375
376 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
377 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
378
379 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
380 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
381
382 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
383 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
384
385 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
386 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
387
388 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
389 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
390
391 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
392 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
393
394 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
395 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
396
397 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
398 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
399
400 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
401 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
402
403 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
404 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
405
406 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
407 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
408
409 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
410 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
411
412 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
413 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
414
415 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
416 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
417
418 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
419 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
420
421 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110100000, 0b0, 0b011110>;
422 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110100000, 0b1, 0b011110>;
423
424 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110100001, 0b0, 0b011110>;
425 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110100001, 0b1, 0b011110>;
426
427 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
428 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
429
430 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
431 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
432
433 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
434 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
435
436 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
437 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
438 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
439
440 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
441 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
442 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
443
444 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
445 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
446 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
447
448 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
449 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
450 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
451
452 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
453 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
454 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
455 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
456
457 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
458 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
459 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
460 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
461
462 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
463 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
464 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
465 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
466
467 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
468 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
469 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
470 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
471
472 class INSERT_B_ENC : MSA_ELM_B_FMT<0b0100, 0b011001>;
473 class INSERT_H_ENC : MSA_ELM_H_FMT<0b0100, 0b011001>;
474 class INSERT_W_ENC : MSA_ELM_W_FMT<0b0100, 0b011001>;
475
476 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
477 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
478 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
479 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
480
481 class LD_B_ENC   : MSA_I5_FMT<0b110, 0b00, 0b000111>;
482 class LD_H_ENC   : MSA_I5_FMT<0b110, 0b01, 0b000111>;
483 class LD_W_ENC   : MSA_I5_FMT<0b110, 0b10, 0b000111>;
484 class LD_D_ENC   : MSA_I5_FMT<0b110, 0b11, 0b000111>;
485
486 class LDI_B_ENC  : MSA_I10_FMT<0b010, 0b00, 0b001100>;
487 class LDI_H_ENC  : MSA_I10_FMT<0b010, 0b01, 0b001100>;
488 class LDI_W_ENC  : MSA_I10_FMT<0b010, 0b10, 0b001100>;
489 class LDI_D_ENC  : MSA_I10_FMT<0b010, 0b11, 0b001100>;
490
491 class LDX_B_ENC  : MSA_3R_FMT<0b110, 0b00, 0b001111>;
492 class LDX_H_ENC  : MSA_3R_FMT<0b110, 0b01, 0b001111>;
493 class LDX_W_ENC  : MSA_3R_FMT<0b110, 0b10, 0b001111>;
494 class LDX_D_ENC  : MSA_3R_FMT<0b110, 0b11, 0b001111>;
495
496 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
497 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
498
499 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
500 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
501
502 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
503 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
504 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
505 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
506
507 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
508 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
509 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
510 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
511
512 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
513 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
514 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
515 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
516
517 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
518 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
519 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
520 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
521
522 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
523 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
524 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
525 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
526
527 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
528 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
529 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
530 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
531
532 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
533 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
534 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
535 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
536
537 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
538 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
539 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
540 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
541
542 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
543 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
544 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
545 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
546
547 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
548 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
549 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
550 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
551
552 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
553 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
554 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
555 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
556
557 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
558 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
559 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
560 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
561
562 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
563 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
564 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
565 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
566
567 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
568
569 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
570 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
571
572 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
573 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
574
575 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
576 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
577 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
578 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
579
580 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011100>;
581 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011100>;
582
583 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
584 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
585
586 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
587 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
588 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
589 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
590
591 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
592 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
593 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
594 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
595
596 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
597 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
598 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
599 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
600
601 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
602
603 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
604
605 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
606
607 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
608
609 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
610 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
611 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
612 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
613
614 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
615 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
616 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
617 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
618
619 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
620 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
621 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
622 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
623
624 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
625 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
626 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
627 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
628
629 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
630 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
631 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
632 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
633
634 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
635 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
636 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
637
638 class SLD_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010100>;
639 class SLD_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010100>;
640 class SLD_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010100>;
641 class SLD_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010100>;
642
643 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
644 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
645 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
646 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
647
648 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
649 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
650 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
651 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
652
653 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
654 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
655 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
656 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
657
658 class SPLAT_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010100>;
659 class SPLAT_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010100>;
660 class SPLAT_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010100>;
661 class SPLAT_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010100>;
662
663 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
664 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
665 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
666 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
667
668 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
669 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
670 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
671 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
672
673 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
674 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
675 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
676 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
677
678 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
679 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
680 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
681 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
682
683 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
684 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
685 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
686 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
687
688 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
689 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
690 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
691 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
692
693 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
694 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
695 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
696 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
697
698 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
699 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
700 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
701 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
702
703 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
704 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
705 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
706 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
707
708 class ST_B_ENC   : MSA_I5_FMT<0b111, 0b00, 0b000111>;
709 class ST_H_ENC   : MSA_I5_FMT<0b111, 0b01, 0b000111>;
710 class ST_W_ENC   : MSA_I5_FMT<0b111, 0b10, 0b000111>;
711 class ST_D_ENC   : MSA_I5_FMT<0b111, 0b11, 0b000111>;
712
713 class STX_B_ENC  : MSA_3R_FMT<0b111, 0b00, 0b001111>;
714 class STX_H_ENC  : MSA_3R_FMT<0b111, 0b01, 0b001111>;
715 class STX_W_ENC  : MSA_3R_FMT<0b111, 0b10, 0b001111>;
716 class STX_D_ENC  : MSA_3R_FMT<0b111, 0b11, 0b001111>;
717
718 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
719 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
720 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
721 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
722
723 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
724 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
725 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
726 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
727
728 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
729 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
730 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
731 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
732
733 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
734 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
735 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
736 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
737
738 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
739 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
740 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
741 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
742
743 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
744 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
745 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
746 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
747
748 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
749 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
750 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
751 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
752
753 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
754
755 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
756
757 // Instruction desc.
758 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
759                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
760                           InstrItinClass itin = NoItinerary> {
761   dag OutOperandList = (outs RCWD:$wd);
762   dag InOperandList = (ins RCWS:$ws, uimm3:$u3);
763   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u3");
764   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt3:$u3))];
765   InstrItinClass Itinerary = itin;
766 }
767
768 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
769                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
770                           InstrItinClass itin = NoItinerary> {
771   dag OutOperandList = (outs RCWD:$wd);
772   dag InOperandList = (ins RCWS:$ws, uimm4:$u4);
773   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u4");
774   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt4:$u4))];
775   InstrItinClass Itinerary = itin;
776 }
777
778 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
779                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
780                           InstrItinClass itin = NoItinerary> {
781   dag OutOperandList = (outs RCWD:$wd);
782   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
783   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
784   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
785   InstrItinClass Itinerary = itin;
786 }
787
788 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
789                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
790                           InstrItinClass itin = NoItinerary> {
791   dag OutOperandList = (outs RCWD:$wd);
792   dag InOperandList = (ins RCWS:$ws, uimm6:$u6);
793   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u6");
794   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt6:$u6))];
795   InstrItinClass Itinerary = itin;
796 }
797
798 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
799                          RegisterClass RCD, RegisterClass RCWS,
800                          InstrItinClass itin = NoItinerary> {
801   dag OutOperandList = (outs RCD:$rd);
802   dag InOperandList = (ins RCWS:$ws, uimm6:$n);
803   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
804   list<dag> Pattern = [(set RCD:$rd, (OpNode RCWS:$ws, immZExt6:$n))];
805   InstrItinClass Itinerary = itin;
806 }
807
808 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
809                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
810                        InstrItinClass itin = NoItinerary> {
811   dag OutOperandList = (outs RCWD:$wd);
812   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
813   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
814   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
815   InstrItinClass Itinerary = itin;
816 }
817
818 class MSA_SI5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
819                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
820                        InstrItinClass itin = NoItinerary> {
821   dag OutOperandList = (outs RCWD:$wd);
822   dag InOperandList = (ins RCWS:$ws, simm5:$s5);
823   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $s5");
824   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immSExt5:$s5))];
825   InstrItinClass Itinerary = itin;
826 }
827
828 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
829                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
830                        InstrItinClass itin = NoItinerary> {
831   dag OutOperandList = (outs RCWD:$wd);
832   dag InOperandList = (ins RCWS:$ws, uimm8:$u8);
833   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
834   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt8:$u8))];
835   InstrItinClass Itinerary = itin;
836 }
837
838 class MSA_I10_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
839                         RegisterClass RCWD,
840                         InstrItinClass itin = NoItinerary> {
841   dag OutOperandList = (outs RCWD:$wd);
842   dag InOperandList = (ins simm10:$i10);
843   string AsmString = !strconcat(instr_asm, "\t$wd, $i10");
844   list<dag> Pattern = [(set RCWD:$wd, (OpNode immSExt10:$i10))];
845   InstrItinClass Itinerary = itin;
846 }
847
848 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
849                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
850                        InstrItinClass itin = NoItinerary> {
851   dag OutOperandList = (outs RCWD:$wd);
852   dag InOperandList = (ins RCWS:$ws);
853   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
854   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws))];
855   InstrItinClass Itinerary = itin;
856 }
857
858 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
859                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
860                         InstrItinClass itin = NoItinerary> :
861   MSA_2R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, itin>;
862
863
864 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
865                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
866                        RegisterClass RCWT = RCWD,
867                        InstrItinClass itin = NoItinerary> {
868   dag OutOperandList = (outs RCWD:$wd);
869   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
870   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
871   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
872   InstrItinClass Itinerary = itin;
873 }
874
875 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
876                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
877                           RegisterClass RCWT = RCWD,
878                           InstrItinClass itin = NoItinerary> {
879   dag OutOperandList = (outs RCWD:$wd);
880   dag InOperandList = (ins RCWD:$wd_in, RCWS:$ws, RCWT:$wt);
881   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
882   list<dag> Pattern = [(set RCWD:$wd,
883                        (OpNode RCWD:$wd_in, RCWS:$ws, RCWT:$wt))];
884   InstrItinClass Itinerary = itin;
885   string Constraints = "$wd = $wd_in";
886 }
887
888 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
889                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
890                         RegisterClass RCWT = RCWD,
891                         InstrItinClass itin = NoItinerary> :
892   MSA_3R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, RCWT, itin>;
893
894 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
895                             RegisterClass RCWD, RegisterClass RCWS = RCWD,
896                             RegisterClass RCWT = RCWD,
897                             InstrItinClass itin = NoItinerary> :
898   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, RCWT, itin>;
899
900 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterClass RCWD> {
901   dag OutOperandList = (outs);
902   dag InOperandList = (ins RCWD:$wd, brtarget:$offset);
903   string AsmString = !strconcat(instr_asm, "\t$wd, $offset");
904   list<dag> Pattern = [];
905   InstrItinClass Itinerary = IIBranch;
906   bit isBranch = 1;
907   bit isTerminator = 1;
908   bit hasDelaySlot = 1;
909   list<Register> Defs = [AT];
910 }
911
912 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
913                            RegisterClass RCD, RegisterClass RCWS,
914                            InstrItinClass itin = NoItinerary> {
915   dag OutOperandList = (outs RCD:$wd);
916   dag InOperandList = (ins RCD:$wd_in, uimm6:$n, RCWS:$rs);
917   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
918   list<dag> Pattern = [(set RCD:$wd, (OpNode RCD:$wd_in,
919                                              immZExt6:$n,
920                                              RCWS:$rs))];
921   InstrItinClass Itinerary = itin;
922   string Constraints = "$wd = $wd_in";
923 }
924
925 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
926                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
927                           InstrItinClass itin = NoItinerary> {
928   dag OutOperandList = (outs RCWD:$wd);
929   dag InOperandList = (ins RCWD:$wd_in, uimm6:$n, RCWS:$ws);
930   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
931   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWD:$wd_in,
932                                               immZExt6:$n,
933                                               RCWS:$ws))];
934   InstrItinClass Itinerary = itin;
935   string Constraints = "$wd = $wd_in";
936 }
937
938 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
939                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
940                         RegisterClass RCWT = RCWD,
941                         InstrItinClass itin = NoItinerary> {
942   dag OutOperandList = (outs RCWD:$wd);
943   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
944   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
945   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
946   InstrItinClass Itinerary = itin;
947 }
948
949 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128B>,
950                      IsCommutable;
951 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128H>,
952                      IsCommutable;
953 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128W>,
954                      IsCommutable;
955 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128D>,
956                      IsCommutable;
957
958 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b, MSA128B>,
959                       IsCommutable;
960 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h, MSA128H>,
961                       IsCommutable;
962 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w, MSA128W>,
963                       IsCommutable;
964 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d, MSA128D>,
965                       IsCommutable;
966
967 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b, MSA128B>,
968                       IsCommutable;
969 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h, MSA128H>,
970                       IsCommutable;
971 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w, MSA128W>,
972                       IsCommutable;
973 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d, MSA128D>,
974                       IsCommutable;
975
976 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b, MSA128B>,
977                       IsCommutable;
978 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h, MSA128H>,
979                       IsCommutable;
980 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w, MSA128W>,
981                       IsCommutable;
982 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d, MSA128D>,
983                       IsCommutable;
984
985 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", int_mips_addv_b, MSA128B>,
986                     IsCommutable;
987 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", int_mips_addv_h, MSA128H>,
988                     IsCommutable;
989 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", int_mips_addv_w, MSA128W>,
990                     IsCommutable;
991 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", int_mips_addv_d, MSA128D>,
992                     IsCommutable;
993
994 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", int_mips_addvi_b, MSA128B>;
995 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", int_mips_addvi_h, MSA128H>;
996 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", int_mips_addvi_w, MSA128W>;
997 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", int_mips_addvi_d, MSA128D>;
998
999 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", int_mips_and_v, MSA128B>;
1000
1001 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", int_mips_andi_b, MSA128B>;
1002
1003 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b, MSA128B>;
1004 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h, MSA128H>;
1005 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w, MSA128W>;
1006 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d, MSA128D>;
1007
1008 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b, MSA128B>;
1009 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h, MSA128H>;
1010 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w, MSA128W>;
1011 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d, MSA128D>;
1012
1013 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128B>,
1014                      IsCommutable;
1015 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128H>,
1016                      IsCommutable;
1017 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128W>,
1018                      IsCommutable;
1019 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128D>,
1020                      IsCommutable;
1021
1022 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128B>,
1023                      IsCommutable;
1024 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128H>,
1025                      IsCommutable;
1026 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128W>,
1027                      IsCommutable;
1028 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128D>,
1029                      IsCommutable;
1030
1031 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b, MSA128B>,
1032                       IsCommutable;
1033 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h, MSA128H>,
1034                       IsCommutable;
1035 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w, MSA128W>,
1036                       IsCommutable;
1037 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d, MSA128D>,
1038                       IsCommutable;
1039
1040 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b, MSA128B>,
1041                       IsCommutable;
1042 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h, MSA128H>,
1043                       IsCommutable;
1044 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w, MSA128W>,
1045                       IsCommutable;
1046 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d, MSA128D>,
1047                       IsCommutable;
1048
1049 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", int_mips_bclr_b, MSA128B>;
1050 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", int_mips_bclr_h, MSA128H>;
1051 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", int_mips_bclr_w, MSA128W>;
1052 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", int_mips_bclr_d, MSA128D>;
1053
1054 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", int_mips_bclri_b, MSA128B>;
1055 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", int_mips_bclri_h, MSA128H>;
1056 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", int_mips_bclri_w, MSA128W>;
1057 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", int_mips_bclri_d, MSA128D>;
1058
1059 class BINSL_B_DESC : MSA_3R_DESC_BASE<"binsl.b", int_mips_binsl_b, MSA128B>;
1060 class BINSL_H_DESC : MSA_3R_DESC_BASE<"binsl.h", int_mips_binsl_h, MSA128H>;
1061 class BINSL_W_DESC : MSA_3R_DESC_BASE<"binsl.w", int_mips_binsl_w, MSA128W>;
1062 class BINSL_D_DESC : MSA_3R_DESC_BASE<"binsl.d", int_mips_binsl_d, MSA128D>;
1063
1064 class BINSLI_B_DESC : MSA_BIT_B_DESC_BASE<"binsli.b", int_mips_binsli_b,
1065                                           MSA128B>;
1066 class BINSLI_H_DESC : MSA_BIT_H_DESC_BASE<"binsli.h", int_mips_binsli_h,
1067                                           MSA128H>;
1068 class BINSLI_W_DESC : MSA_BIT_W_DESC_BASE<"binsli.w", int_mips_binsli_w,
1069                                           MSA128W>;
1070 class BINSLI_D_DESC : MSA_BIT_D_DESC_BASE<"binsli.d", int_mips_binsli_d,
1071                                           MSA128D>;
1072
1073 class BINSR_B_DESC : MSA_3R_DESC_BASE<"binsr.b", int_mips_binsr_b, MSA128B>;
1074 class BINSR_H_DESC : MSA_3R_DESC_BASE<"binsr.h", int_mips_binsr_h, MSA128H>;
1075 class BINSR_W_DESC : MSA_3R_DESC_BASE<"binsr.w", int_mips_binsr_w, MSA128W>;
1076 class BINSR_D_DESC : MSA_3R_DESC_BASE<"binsr.d", int_mips_binsr_d, MSA128D>;
1077
1078 class BINSRI_B_DESC : MSA_BIT_B_DESC_BASE<"binsri.b", int_mips_binsri_b,
1079                                           MSA128B>;
1080 class BINSRI_H_DESC : MSA_BIT_H_DESC_BASE<"binsri.h", int_mips_binsri_h,
1081                                           MSA128H>;
1082 class BINSRI_W_DESC : MSA_BIT_W_DESC_BASE<"binsri.w", int_mips_binsri_w,
1083                                           MSA128W>;
1084 class BINSRI_D_DESC : MSA_BIT_D_DESC_BASE<"binsri.d", int_mips_binsri_d,
1085                                           MSA128D>;
1086
1087 class BMNZ_V_DESC : MSA_VEC_DESC_BASE<"bmnz.v", int_mips_bmnz_v, MSA128B>;
1088
1089 class BMNZI_B_DESC : MSA_I8_DESC_BASE<"bmnzi.b", int_mips_bmnzi_b, MSA128B>;
1090
1091 class BMZ_V_DESC : MSA_VEC_DESC_BASE<"bmz.v", int_mips_bmz_v, MSA128B>;
1092
1093 class BMZI_B_DESC : MSA_I8_DESC_BASE<"bmzi.b", int_mips_bmzi_b, MSA128B>;
1094
1095 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", int_mips_bneg_b, MSA128B>;
1096 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", int_mips_bneg_h, MSA128H>;
1097 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", int_mips_bneg_w, MSA128W>;
1098 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", int_mips_bneg_d, MSA128D>;
1099
1100 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", int_mips_bnegi_b, MSA128B>;
1101 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", int_mips_bnegi_h, MSA128H>;
1102 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", int_mips_bnegi_w, MSA128W>;
1103 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", int_mips_bnegi_d, MSA128D>;
1104
1105 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128B>;
1106 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128H>;
1107 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128W>;
1108 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128D>;
1109
1110 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128B>;
1111
1112 class BSEL_V_DESC : MSA_VEC_DESC_BASE<"bsel.v", int_mips_bsel_v, MSA128B>;
1113
1114 class BSELI_B_DESC : MSA_I8_DESC_BASE<"bseli.b", int_mips_bseli_b, MSA128B>;
1115
1116 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", int_mips_bset_b, MSA128B>;
1117 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", int_mips_bset_h, MSA128H>;
1118 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", int_mips_bset_w, MSA128W>;
1119 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", int_mips_bset_d, MSA128D>;
1120
1121 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", int_mips_bseti_b, MSA128B>;
1122 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", int_mips_bseti_h, MSA128H>;
1123 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", int_mips_bseti_w, MSA128W>;
1124 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", int_mips_bseti_d, MSA128D>;
1125
1126 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128B>;
1127 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128H>;
1128 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128W>;
1129 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128D>;
1130
1131 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128B>;
1132
1133 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", int_mips_ceq_b, MSA128B>,
1134                    IsCommutable;
1135 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", int_mips_ceq_h, MSA128H>,
1136                    IsCommutable;
1137 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", int_mips_ceq_w, MSA128W>,
1138                    IsCommutable;
1139 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", int_mips_ceq_d, MSA128D>,
1140                    IsCommutable;
1141
1142 class CEQI_B_DESC : MSA_SI5_DESC_BASE<"ceqi.b", int_mips_ceqi_b, MSA128B>;
1143 class CEQI_H_DESC : MSA_SI5_DESC_BASE<"ceqi.h", int_mips_ceqi_h, MSA128H>;
1144 class CEQI_W_DESC : MSA_SI5_DESC_BASE<"ceqi.w", int_mips_ceqi_w, MSA128W>;
1145 class CEQI_D_DESC : MSA_SI5_DESC_BASE<"ceqi.d", int_mips_ceqi_d, MSA128D>;
1146
1147 class CFCMSA_DESC {
1148   dag OutOperandList = (outs GPR32:$rd);
1149   dag InOperandList = (ins MSACtrl:$cs);
1150   string AsmString = "cfcmsa\t$rd, $cs";
1151   InstrItinClass Itinerary = NoItinerary;
1152   bit hasSideEffects = 1;
1153 }
1154
1155 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", int_mips_cle_s_b, MSA128B>;
1156 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", int_mips_cle_s_h, MSA128H>;
1157 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", int_mips_cle_s_w, MSA128W>;
1158 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", int_mips_cle_s_d, MSA128D>;
1159
1160 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", int_mips_cle_u_b, MSA128B>;
1161 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", int_mips_cle_u_h, MSA128H>;
1162 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", int_mips_cle_u_w, MSA128W>;
1163 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", int_mips_cle_u_d, MSA128D>;
1164
1165 class CLEI_S_B_DESC : MSA_SI5_DESC_BASE<"clei_s.b", int_mips_clei_s_b,
1166                                         MSA128B>;
1167 class CLEI_S_H_DESC : MSA_SI5_DESC_BASE<"clei_s.h", int_mips_clei_s_h,
1168                                         MSA128H>;
1169 class CLEI_S_W_DESC : MSA_SI5_DESC_BASE<"clei_s.w", int_mips_clei_s_w,
1170                                         MSA128W>;
1171 class CLEI_S_D_DESC : MSA_SI5_DESC_BASE<"clei_s.d", int_mips_clei_s_d,
1172                                         MSA128D>;
1173
1174 class CLEI_U_B_DESC : MSA_SI5_DESC_BASE<"clei_u.b", int_mips_clei_u_b,
1175                                         MSA128B>;
1176 class CLEI_U_H_DESC : MSA_SI5_DESC_BASE<"clei_u.h", int_mips_clei_u_h,
1177                                         MSA128H>;
1178 class CLEI_U_W_DESC : MSA_SI5_DESC_BASE<"clei_u.w", int_mips_clei_u_w,
1179                                         MSA128W>;
1180 class CLEI_U_D_DESC : MSA_SI5_DESC_BASE<"clei_u.d", int_mips_clei_u_d,
1181                                         MSA128D>;
1182
1183 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", int_mips_clt_s_b, MSA128B>;
1184 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", int_mips_clt_s_h, MSA128H>;
1185 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", int_mips_clt_s_w, MSA128W>;
1186 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", int_mips_clt_s_d, MSA128D>;
1187
1188 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", int_mips_clt_u_b, MSA128B>;
1189 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", int_mips_clt_u_h, MSA128H>;
1190 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", int_mips_clt_u_w, MSA128W>;
1191 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", int_mips_clt_u_d, MSA128D>;
1192
1193 class CLTI_S_B_DESC : MSA_SI5_DESC_BASE<"clti_s.b", int_mips_clti_s_b,
1194                                         MSA128B>;
1195 class CLTI_S_H_DESC : MSA_SI5_DESC_BASE<"clti_s.h", int_mips_clti_s_h,
1196                                         MSA128H>;
1197 class CLTI_S_W_DESC : MSA_SI5_DESC_BASE<"clti_s.w", int_mips_clti_s_w,
1198                                         MSA128W>;
1199 class CLTI_S_D_DESC : MSA_SI5_DESC_BASE<"clti_s.d", int_mips_clti_s_d,
1200                                         MSA128D>;
1201
1202 class CLTI_U_B_DESC : MSA_SI5_DESC_BASE<"clti_u.b", int_mips_clti_u_b,
1203                                         MSA128B>;
1204 class CLTI_U_H_DESC : MSA_SI5_DESC_BASE<"clti_u.h", int_mips_clti_u_h,
1205                                         MSA128H>;
1206 class CLTI_U_W_DESC : MSA_SI5_DESC_BASE<"clti_u.w", int_mips_clti_u_w,
1207                                         MSA128W>;
1208 class CLTI_U_D_DESC : MSA_SI5_DESC_BASE<"clti_u.d", int_mips_clti_u_d,
1209                                         MSA128D>;
1210
1211 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", int_mips_copy_s_b,
1212                                          GPR32, MSA128B>;
1213 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", int_mips_copy_s_h,
1214                                          GPR32, MSA128H>;
1215 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", int_mips_copy_s_w,
1216                                          GPR32, MSA128W>;
1217
1218 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", int_mips_copy_u_b,
1219                                          GPR32, MSA128B>;
1220 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", int_mips_copy_u_h,
1221                                          GPR32, MSA128H>;
1222 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", int_mips_copy_u_w,
1223                                          GPR32, MSA128W>;
1224
1225 class CTCMSA_DESC {
1226   dag OutOperandList = (outs);
1227   dag InOperandList = (ins MSACtrl:$cd, GPR32:$rs);
1228   string AsmString = "ctcmsa\t$cd, $rs";
1229   InstrItinClass Itinerary = NoItinerary;
1230   bit hasSideEffects = 1;
1231 }
1232
1233 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", int_mips_div_s_b, MSA128B>;
1234 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", int_mips_div_s_h, MSA128H>;
1235 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", int_mips_div_s_w, MSA128W>;
1236 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", int_mips_div_s_d, MSA128D>;
1237
1238 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", int_mips_div_u_b, MSA128B>;
1239 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", int_mips_div_u_h, MSA128H>;
1240 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", int_mips_div_u_w, MSA128W>;
1241 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", int_mips_div_u_d, MSA128D>;
1242
1243 class DOTP_S_B_DESC : MSA_3R_DESC_BASE<"dotp_s.b", int_mips_dotp_s_b, MSA128B>,
1244                                        IsCommutable;
1245 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h, MSA128H>,
1246                       IsCommutable;
1247 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w, MSA128W>,
1248                       IsCommutable;
1249 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d, MSA128D>,
1250                       IsCommutable;
1251
1252 class DOTP_U_B_DESC : MSA_3R_DESC_BASE<"dotp_u.b", int_mips_dotp_u_b, MSA128B>,
1253                                        IsCommutable;
1254 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h, MSA128H>,
1255                       IsCommutable;
1256 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w, MSA128W>,
1257                       IsCommutable;
1258 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d, MSA128D>,
1259                       IsCommutable;
1260
1261 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1262                                            MSA128H, MSA128B, MSA128B>,
1263                        IsCommutable;
1264 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1265                                            MSA128W, MSA128H, MSA128H>,
1266                        IsCommutable;
1267 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1268                                            MSA128D, MSA128W, MSA128W>,
1269                        IsCommutable;
1270
1271 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1272                                            MSA128H, MSA128B, MSA128B>,
1273                        IsCommutable;
1274 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1275                                            MSA128W, MSA128H, MSA128H>,
1276                        IsCommutable;
1277 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1278                                            MSA128D, MSA128W, MSA128W>,
1279                        IsCommutable;
1280
1281 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1282                                            MSA128H, MSA128B, MSA128B>;
1283 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1284                                            MSA128W, MSA128H, MSA128H>;
1285 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1286                                            MSA128D, MSA128W, MSA128W>;
1287
1288 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1289                                            MSA128H, MSA128B, MSA128B>;
1290 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1291                                            MSA128W, MSA128H, MSA128H>;
1292 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1293                                            MSA128D, MSA128W, MSA128W>;
1294
1295 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", int_mips_fadd_w, MSA128W>,
1296                     IsCommutable;
1297 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", int_mips_fadd_d, MSA128D>,
1298                     IsCommutable;
1299
1300 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128W>,
1301                     IsCommutable;
1302 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128D>,
1303                     IsCommutable;
1304
1305 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", int_mips_fceq_w, MSA128W>,
1306                     IsCommutable;
1307 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", int_mips_fceq_d, MSA128D>,
1308                     IsCommutable;
1309
1310 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
1311                                         MSA128W>;
1312 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
1313                                         MSA128D>;
1314
1315 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", int_mips_fcle_w, MSA128W>;
1316 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", int_mips_fcle_d, MSA128D>;
1317
1318 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", int_mips_fclt_w, MSA128W>;
1319 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", int_mips_fclt_d, MSA128D>;
1320
1321 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", int_mips_fcne_w, MSA128W>,
1322                     IsCommutable;
1323 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", int_mips_fcne_d, MSA128D>,
1324                     IsCommutable;
1325
1326 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", int_mips_fcor_w, MSA128W>,
1327                     IsCommutable;
1328 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", int_mips_fcor_d, MSA128D>,
1329                     IsCommutable;
1330
1331 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", int_mips_fcueq_w, MSA128W>,
1332                      IsCommutable;
1333 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", int_mips_fcueq_d, MSA128D>,
1334                      IsCommutable;
1335
1336 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", int_mips_fcule_w, MSA128W>,
1337                      IsCommutable;
1338 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", int_mips_fcule_d, MSA128D>,
1339                      IsCommutable;
1340
1341 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", int_mips_fcult_w, MSA128W>,
1342                      IsCommutable;
1343 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", int_mips_fcult_d, MSA128D>,
1344                      IsCommutable;
1345
1346 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", int_mips_fcun_w, MSA128W>,
1347                     IsCommutable;
1348 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", int_mips_fcun_d, MSA128D>,
1349                     IsCommutable;
1350
1351 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", int_mips_fcune_w, MSA128W>,
1352                      IsCommutable;
1353 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", int_mips_fcune_d, MSA128D>,
1354                      IsCommutable;
1355
1356 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", int_mips_fdiv_w, MSA128W>;
1357 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", int_mips_fdiv_d, MSA128D>;
1358
1359 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
1360                                        MSA128H, MSA128W, MSA128W>;
1361 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
1362                                        MSA128W, MSA128D, MSA128D>;
1363
1364 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", int_mips_fexp2_w, MSA128W>;
1365 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", int_mips_fexp2_d, MSA128D>;
1366
1367 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
1368                                         MSA128W, MSA128H>;
1369 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
1370                                         MSA128D, MSA128W>;
1371
1372 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
1373                                         MSA128W, MSA128H>;
1374 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
1375                                         MSA128D, MSA128W>;
1376
1377 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", int_mips_ffint_s_w,
1378                                          MSA128W>;
1379 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", int_mips_ffint_s_d,
1380                                          MSA128D>;
1381
1382 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", int_mips_ffint_u_w,
1383                                          MSA128W>;
1384 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", int_mips_ffint_u_d,
1385                                          MSA128D>;
1386
1387 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
1388                                       MSA128W, MSA128H>;
1389 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
1390                                       MSA128D, MSA128W>;
1391
1392 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
1393                                       MSA128W, MSA128H>;
1394 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
1395                                       MSA128D, MSA128W>;
1396
1397 class FILL_B_DESC : MSA_2R_DESC_BASE<"fill.b", int_mips_fill_b,
1398                                      MSA128B, GPR32>;
1399 class FILL_H_DESC : MSA_2R_DESC_BASE<"fill.h", int_mips_fill_h,
1400                                      MSA128H, GPR32>;
1401 class FILL_W_DESC : MSA_2R_DESC_BASE<"fill.w", int_mips_fill_w,
1402                                      MSA128W, GPR32>;
1403
1404 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", int_mips_flog2_w, MSA128W>;
1405 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", int_mips_flog2_d, MSA128D>;
1406
1407 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", int_mips_fmadd_w,
1408                                            MSA128W>;
1409 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", int_mips_fmadd_d,
1410                                            MSA128D>;
1411
1412 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128W>;
1413 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128D>;
1414
1415 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
1416                                         MSA128W>;
1417 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
1418                                         MSA128D>;
1419
1420 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128W>;
1421 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128D>;
1422
1423 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
1424                                         MSA128W>;
1425 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
1426                                         MSA128D>;
1427
1428 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", int_mips_fmsub_w,
1429                                            MSA128W>;
1430 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", int_mips_fmsub_d,
1431                                            MSA128D>;
1432
1433 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", int_mips_fmul_w, MSA128W>;
1434 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", int_mips_fmul_d, MSA128D>;
1435
1436 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", int_mips_frint_w, MSA128W>;
1437 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", int_mips_frint_d, MSA128D>;
1438
1439 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128W>;
1440 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128D>;
1441
1442 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
1443                                         MSA128W>;
1444 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
1445                                         MSA128D>;
1446
1447 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128W>;
1448 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128D>;
1449
1450 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128W>;
1451 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128D>;
1452
1453 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128W>;
1454 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128D>;
1455
1456 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128W>;
1457 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128D>;
1458
1459 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128W>;
1460 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128D>;
1461
1462 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128W>;
1463 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128D>;
1464
1465 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", int_mips_fsqrt_w, MSA128W>;
1466 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", int_mips_fsqrt_d, MSA128D>;
1467
1468 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", int_mips_fsub_w, MSA128W>;
1469 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", int_mips_fsub_d, MSA128D>;
1470
1471 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w, MSA128W>;
1472 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d, MSA128D>;
1473
1474 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w, MSA128W>;
1475 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d, MSA128D>;
1476
1477 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w, MSA128W>;
1478 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d, MSA128D>;
1479
1480 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w, MSA128W>;
1481 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d, MSA128D>;
1482
1483 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w, MSA128W>;
1484 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d, MSA128D>;
1485
1486 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", int_mips_ftrunc_s_w,
1487                                           MSA128W>;
1488 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", int_mips_ftrunc_s_d,
1489                                           MSA128D>;
1490
1491 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", int_mips_ftrunc_u_w,
1492                                           MSA128W>;
1493 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", int_mips_ftrunc_u_d,
1494                                           MSA128D>;
1495
1496 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
1497                                          MSA128W>;
1498 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
1499                                          MSA128D>;
1500
1501 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
1502                                          MSA128W>;
1503 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
1504                                          MSA128D>;
1505
1506 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
1507                                      MSA128H, MSA128W, MSA128W>;
1508 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
1509                                      MSA128W, MSA128D, MSA128D>;
1510
1511 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h, MSA128H,
1512                                        MSA128B, MSA128B>;
1513 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w, MSA128W,
1514                                        MSA128H, MSA128H>;
1515 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d, MSA128D,
1516                                        MSA128W, MSA128W>;
1517
1518 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h, MSA128H,
1519                                        MSA128B, MSA128B>;
1520 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w, MSA128W,
1521                                        MSA128H, MSA128H>;
1522 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d, MSA128D,
1523                                        MSA128W, MSA128W>;
1524
1525 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h, MSA128H,
1526                                        MSA128B, MSA128B>;
1527 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w, MSA128W,
1528                                        MSA128H, MSA128H>;
1529 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d, MSA128D,
1530                                        MSA128W, MSA128W>;
1531
1532 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h, MSA128H,
1533                                        MSA128B, MSA128B>;
1534 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w, MSA128W,
1535                                        MSA128H, MSA128H>;
1536 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d, MSA128D,
1537                                        MSA128W, MSA128W>;
1538
1539 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", int_mips_ilvev_b, MSA128B>;
1540 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", int_mips_ilvev_h, MSA128H>;
1541 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", int_mips_ilvev_w, MSA128W>;
1542 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", int_mips_ilvev_d, MSA128D>;
1543
1544 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", int_mips_ilvl_b, MSA128B>;
1545 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", int_mips_ilvl_h, MSA128H>;
1546 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", int_mips_ilvl_w, MSA128W>;
1547 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", int_mips_ilvl_d, MSA128D>;
1548
1549 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", int_mips_ilvod_b, MSA128B>;
1550 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", int_mips_ilvod_h, MSA128H>;
1551 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", int_mips_ilvod_w, MSA128W>;
1552 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", int_mips_ilvod_d, MSA128D>;
1553
1554 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", int_mips_ilvr_b, MSA128B>;
1555 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", int_mips_ilvr_h, MSA128H>;
1556 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", int_mips_ilvr_w, MSA128W>;
1557 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", int_mips_ilvr_d, MSA128D>;
1558
1559 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", int_mips_insert_b,
1560                                            MSA128B, GPR32>;
1561 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", int_mips_insert_h,
1562                                            MSA128H, GPR32>;
1563 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", int_mips_insert_w,
1564                                            MSA128W, GPR32>;
1565
1566 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b, MSA128B>;
1567 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h, MSA128H>;
1568 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w, MSA128W>;
1569 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d, MSA128D>;
1570
1571 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1572                    ValueType TyNode, RegisterClass RCWD,
1573                    Operand MemOpnd = mem, ComplexPattern Addr = addrRegImm,
1574                    InstrItinClass itin = NoItinerary> {
1575   dag OutOperandList = (outs RCWD:$wd);
1576   dag InOperandList = (ins MemOpnd:$addr);
1577   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1578   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1579   InstrItinClass Itinerary = itin;
1580 }
1581
1582 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128B>;
1583 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128H>;
1584 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128W>;
1585 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128D>;
1586
1587 class LDI_B_DESC : MSA_I10_DESC_BASE<"ldi.b", int_mips_ldi_b, MSA128B>;
1588 class LDI_H_DESC : MSA_I10_DESC_BASE<"ldi.h", int_mips_ldi_h, MSA128H>;
1589 class LDI_W_DESC : MSA_I10_DESC_BASE<"ldi.w", int_mips_ldi_w, MSA128W>;
1590 class LDI_D_DESC : MSA_I10_DESC_BASE<"ldi.d", int_mips_ldi_d, MSA128D>;
1591
1592 class LDX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1593                     ValueType TyNode, RegisterClass RCWD,
1594                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
1595                     InstrItinClass itin = NoItinerary> {
1596   dag OutOperandList = (outs RCWD:$wd);
1597   dag InOperandList = (ins MemOpnd:$addr);
1598   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1599   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1600   InstrItinClass Itinerary = itin;
1601 }
1602
1603 class LDX_B_DESC : LDX_DESC_BASE<"ldx.b", load, v16i8, MSA128B>;
1604 class LDX_H_DESC : LDX_DESC_BASE<"ldx.h", load, v8i16, MSA128H>;
1605 class LDX_W_DESC : LDX_DESC_BASE<"ldx.w", load, v4i32, MSA128W>;
1606 class LDX_D_DESC : LDX_DESC_BASE<"ldx.d", load, v2i64, MSA128D>;
1607
1608 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
1609                                             MSA128H>;
1610 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
1611                                             MSA128W>;
1612
1613 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
1614                                              MSA128H>;
1615 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
1616                                              MSA128W>;
1617
1618 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", int_mips_maddv_b, MSA128B>;
1619 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", int_mips_maddv_h, MSA128H>;
1620 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", int_mips_maddv_w, MSA128W>;
1621 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", int_mips_maddv_d, MSA128D>;
1622
1623 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128B>;
1624 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128H>;
1625 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128W>;
1626 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128D>;
1627
1628 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", int_mips_max_s_b, MSA128B>;
1629 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", int_mips_max_s_h, MSA128H>;
1630 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", int_mips_max_s_w, MSA128W>;
1631 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", int_mips_max_s_d, MSA128D>;
1632
1633 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", int_mips_max_u_b, MSA128B>;
1634 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", int_mips_max_u_h, MSA128H>;
1635 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", int_mips_max_u_w, MSA128W>;
1636 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", int_mips_max_u_d, MSA128D>;
1637
1638 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", int_mips_maxi_s_b, MSA128B>;
1639 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", int_mips_maxi_s_h, MSA128H>;
1640 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", int_mips_maxi_s_w, MSA128W>;
1641 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", int_mips_maxi_s_d, MSA128D>;
1642
1643 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", int_mips_maxi_u_b, MSA128B>;
1644 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", int_mips_maxi_u_h, MSA128H>;
1645 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", int_mips_maxi_u_w, MSA128W>;
1646 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", int_mips_maxi_u_d, MSA128D>;
1647
1648 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128B>;
1649 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128H>;
1650 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128W>;
1651 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128D>;
1652
1653 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", int_mips_min_s_b, MSA128B>;
1654 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", int_mips_min_s_h, MSA128H>;
1655 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", int_mips_min_s_w, MSA128W>;
1656 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", int_mips_min_s_d, MSA128D>;
1657
1658 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", int_mips_min_u_b, MSA128B>;
1659 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", int_mips_min_u_h, MSA128H>;
1660 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", int_mips_min_u_w, MSA128W>;
1661 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", int_mips_min_u_d, MSA128D>;
1662
1663 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", int_mips_mini_s_b, MSA128B>;
1664 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", int_mips_mini_s_h, MSA128H>;
1665 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", int_mips_mini_s_w, MSA128W>;
1666 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", int_mips_mini_s_d, MSA128D>;
1667
1668 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", int_mips_mini_u_b, MSA128B>;
1669 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", int_mips_mini_u_h, MSA128H>;
1670 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", int_mips_mini_u_w, MSA128W>;
1671 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", int_mips_mini_u_d, MSA128D>;
1672
1673 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", int_mips_mod_s_b, MSA128B>;
1674 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", int_mips_mod_s_h, MSA128H>;
1675 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", int_mips_mod_s_w, MSA128W>;
1676 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", int_mips_mod_s_d, MSA128D>;
1677
1678 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", int_mips_mod_u_b, MSA128B>;
1679 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", int_mips_mod_u_h, MSA128H>;
1680 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", int_mips_mod_u_w, MSA128W>;
1681 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", int_mips_mod_u_d, MSA128D>;
1682
1683 class MOVE_V_DESC {
1684   dag OutOperandList = (outs MSA128B:$wd);
1685   dag InOperandList = (ins MSA128B:$ws);
1686   string AsmString = "move.v\t$wd, $ws";
1687   list<dag> Pattern = [];
1688   InstrItinClass Itinerary = NoItinerary;
1689 }
1690
1691 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
1692                                             MSA128H>;
1693 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
1694                                             MSA128W>;
1695
1696 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
1697                                              MSA128H>;
1698 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
1699                                              MSA128W>;
1700
1701 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", int_mips_msubv_b, MSA128B>;
1702 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", int_mips_msubv_h, MSA128H>;
1703 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", int_mips_msubv_w, MSA128W>;
1704 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", int_mips_msubv_d, MSA128D>;
1705
1706 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h, MSA128H>;
1707 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w, MSA128W>;
1708
1709 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
1710                                         MSA128H>;
1711 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
1712                                         MSA128W>;
1713
1714 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", int_mips_mulv_b, MSA128B>;
1715 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", int_mips_mulv_h, MSA128H>;
1716 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", int_mips_mulv_w, MSA128W>;
1717 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", int_mips_mulv_d, MSA128D>;
1718
1719 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128B>;
1720 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128H>;
1721 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128W>;
1722 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128D>;
1723
1724 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", int_mips_nlzc_b, MSA128B>;
1725 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", int_mips_nlzc_h, MSA128H>;
1726 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", int_mips_nlzc_w, MSA128W>;
1727 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", int_mips_nlzc_d, MSA128D>;
1728
1729 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", int_mips_nor_v, MSA128B>;
1730
1731 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", int_mips_nori_b, MSA128B>;
1732
1733 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", int_mips_or_v, MSA128B>;
1734
1735 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", int_mips_ori_b, MSA128B>;
1736
1737 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", int_mips_pckev_b, MSA128B>;
1738 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", int_mips_pckev_h, MSA128H>;
1739 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", int_mips_pckev_w, MSA128W>;
1740 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", int_mips_pckev_d, MSA128D>;
1741
1742 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", int_mips_pckod_b, MSA128B>;
1743 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", int_mips_pckod_h, MSA128H>;
1744 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", int_mips_pckod_w, MSA128W>;
1745 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", int_mips_pckod_d, MSA128D>;
1746
1747 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", int_mips_pcnt_b, MSA128B>;
1748 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", int_mips_pcnt_h, MSA128H>;
1749 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", int_mips_pcnt_w, MSA128W>;
1750 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", int_mips_pcnt_d, MSA128D>;
1751
1752 class SAT_S_B_DESC : MSA_BIT_B_DESC_BASE<"sat_s.b", int_mips_sat_s_b, MSA128B>;
1753 class SAT_S_H_DESC : MSA_BIT_H_DESC_BASE<"sat_s.h", int_mips_sat_s_h, MSA128H>;
1754 class SAT_S_W_DESC : MSA_BIT_W_DESC_BASE<"sat_s.w", int_mips_sat_s_w, MSA128W>;
1755 class SAT_S_D_DESC : MSA_BIT_D_DESC_BASE<"sat_s.d", int_mips_sat_s_d, MSA128D>;
1756
1757 class SAT_U_B_DESC : MSA_BIT_B_DESC_BASE<"sat_u.b", int_mips_sat_u_b, MSA128B>;
1758 class SAT_U_H_DESC : MSA_BIT_H_DESC_BASE<"sat_u.h", int_mips_sat_u_h, MSA128H>;
1759 class SAT_U_W_DESC : MSA_BIT_W_DESC_BASE<"sat_u.w", int_mips_sat_u_w, MSA128W>;
1760 class SAT_U_D_DESC : MSA_BIT_D_DESC_BASE<"sat_u.d", int_mips_sat_u_d, MSA128D>;
1761
1762 class SHF_B_DESC : MSA_I8_DESC_BASE<"shf.b", int_mips_shf_b, MSA128B>;
1763 class SHF_H_DESC : MSA_I8_DESC_BASE<"shf.h", int_mips_shf_h, MSA128H>;
1764 class SHF_W_DESC : MSA_I8_DESC_BASE<"shf.w", int_mips_shf_w, MSA128W>;
1765
1766 class SLD_B_DESC : MSA_3R_DESC_BASE<"sld.b", int_mips_sld_b, MSA128B>;
1767 class SLD_H_DESC : MSA_3R_DESC_BASE<"sld.h", int_mips_sld_h, MSA128H>;
1768 class SLD_W_DESC : MSA_3R_DESC_BASE<"sld.w", int_mips_sld_w, MSA128W>;
1769 class SLD_D_DESC : MSA_3R_DESC_BASE<"sld.d", int_mips_sld_d, MSA128D>;
1770
1771 class SLDI_B_DESC : MSA_BIT_B_DESC_BASE<"sldi.b", int_mips_sldi_b, MSA128B>;
1772 class SLDI_H_DESC : MSA_BIT_H_DESC_BASE<"sldi.h", int_mips_sldi_h, MSA128H>;
1773 class SLDI_W_DESC : MSA_BIT_W_DESC_BASE<"sldi.w", int_mips_sldi_w, MSA128W>;
1774 class SLDI_D_DESC : MSA_BIT_D_DESC_BASE<"sldi.d", int_mips_sldi_d, MSA128D>;
1775
1776 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", int_mips_sll_b, MSA128B>;
1777 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", int_mips_sll_h, MSA128H>;
1778 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", int_mips_sll_w, MSA128W>;
1779 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", int_mips_sll_d, MSA128D>;
1780
1781 class SLLI_B_DESC : MSA_BIT_B_DESC_BASE<"slli.b", int_mips_slli_b, MSA128B>;
1782 class SLLI_H_DESC : MSA_BIT_H_DESC_BASE<"slli.h", int_mips_slli_h, MSA128H>;
1783 class SLLI_W_DESC : MSA_BIT_W_DESC_BASE<"slli.w", int_mips_slli_w, MSA128W>;
1784 class SLLI_D_DESC : MSA_BIT_D_DESC_BASE<"slli.d", int_mips_slli_d, MSA128D>;
1785
1786 class SPLAT_B_DESC : MSA_3R_DESC_BASE<"splat.b", int_mips_splat_b, MSA128B,
1787                                       MSA128B, GPR32>;
1788 class SPLAT_H_DESC : MSA_3R_DESC_BASE<"splat.h", int_mips_splat_h, MSA128H,
1789                                       MSA128H, GPR32>;
1790 class SPLAT_W_DESC : MSA_3R_DESC_BASE<"splat.w", int_mips_splat_w, MSA128W,
1791                                       MSA128W, GPR32>;
1792 class SPLAT_D_DESC : MSA_3R_DESC_BASE<"splat.d", int_mips_splat_d, MSA128D,
1793                                       MSA128D, GPR32>;
1794
1795 class SPLATI_B_DESC : MSA_BIT_B_DESC_BASE<"splati.b", int_mips_splati_b,
1796                                           MSA128B>;
1797 class SPLATI_H_DESC : MSA_BIT_H_DESC_BASE<"splati.h", int_mips_splati_h,
1798                                           MSA128H>;
1799 class SPLATI_W_DESC : MSA_BIT_W_DESC_BASE<"splati.w", int_mips_splati_w,
1800                                           MSA128W>;
1801 class SPLATI_D_DESC : MSA_BIT_D_DESC_BASE<"splati.d", int_mips_splati_d,
1802                                           MSA128D>;
1803
1804 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", int_mips_sra_b, MSA128B>;
1805 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", int_mips_sra_h, MSA128H>;
1806 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", int_mips_sra_w, MSA128W>;
1807 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", int_mips_sra_d, MSA128D>;
1808
1809 class SRAI_B_DESC : MSA_BIT_B_DESC_BASE<"srai.b", int_mips_srai_b, MSA128B>;
1810 class SRAI_H_DESC : MSA_BIT_H_DESC_BASE<"srai.h", int_mips_srai_h, MSA128H>;
1811 class SRAI_W_DESC : MSA_BIT_W_DESC_BASE<"srai.w", int_mips_srai_w, MSA128W>;
1812 class SRAI_D_DESC : MSA_BIT_D_DESC_BASE<"srai.d", int_mips_srai_d, MSA128D>;
1813
1814 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128B>;
1815 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128H>;
1816 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128W>;
1817 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128D>;
1818
1819 class SRARI_B_DESC : MSA_BIT_B_DESC_BASE<"srari.b", int_mips_srari_b, MSA128B>;
1820 class SRARI_H_DESC : MSA_BIT_H_DESC_BASE<"srari.h", int_mips_srari_h, MSA128H>;
1821 class SRARI_W_DESC : MSA_BIT_W_DESC_BASE<"srari.w", int_mips_srari_w, MSA128W>;
1822 class SRARI_D_DESC : MSA_BIT_D_DESC_BASE<"srari.d", int_mips_srari_d, MSA128D>;
1823
1824 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", int_mips_srl_b, MSA128B>;
1825 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", int_mips_srl_h, MSA128H>;
1826 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", int_mips_srl_w, MSA128W>;
1827 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", int_mips_srl_d, MSA128D>;
1828
1829 class SRLI_B_DESC : MSA_BIT_B_DESC_BASE<"srli.b", int_mips_srli_b, MSA128B>;
1830 class SRLI_H_DESC : MSA_BIT_H_DESC_BASE<"srli.h", int_mips_srli_h, MSA128H>;
1831 class SRLI_W_DESC : MSA_BIT_W_DESC_BASE<"srli.w", int_mips_srli_w, MSA128W>;
1832 class SRLI_D_DESC : MSA_BIT_D_DESC_BASE<"srli.d", int_mips_srli_d, MSA128D>;
1833
1834 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128B>;
1835 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128H>;
1836 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128W>;
1837 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128D>;
1838
1839 class SRLRI_B_DESC : MSA_BIT_B_DESC_BASE<"srlri.b", int_mips_srlri_b, MSA128B>;
1840 class SRLRI_H_DESC : MSA_BIT_H_DESC_BASE<"srlri.h", int_mips_srlri_h, MSA128H>;
1841 class SRLRI_W_DESC : MSA_BIT_W_DESC_BASE<"srlri.w", int_mips_srlri_w, MSA128W>;
1842 class SRLRI_D_DESC : MSA_BIT_D_DESC_BASE<"srlri.d", int_mips_srlri_d, MSA128D>;
1843
1844 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1845                    ValueType TyNode, RegisterClass RCWD,
1846                    Operand MemOpnd = mem, ComplexPattern Addr = addrRegImm,
1847                    InstrItinClass itin = NoItinerary> {
1848   dag OutOperandList = (outs);
1849   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
1850   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1851   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
1852   InstrItinClass Itinerary = itin;
1853 }
1854
1855 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128B>;
1856 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128H>;
1857 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128W>;
1858 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128D>;
1859
1860 class STX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1861                     ValueType TyNode, RegisterClass RCWD,
1862                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
1863                     InstrItinClass itin = NoItinerary> {
1864   dag OutOperandList = (outs);
1865   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
1866   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1867   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
1868   InstrItinClass Itinerary = itin;
1869 }
1870
1871 class STX_B_DESC : STX_DESC_BASE<"stx.b", store, v16i8, MSA128B>;
1872 class STX_H_DESC : STX_DESC_BASE<"stx.h", store, v8i16, MSA128H>;
1873 class STX_W_DESC : STX_DESC_BASE<"stx.w", store, v4i32, MSA128W>;
1874 class STX_D_DESC : STX_DESC_BASE<"stx.d", store, v2i64, MSA128D>;
1875
1876 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b, MSA128B>;
1877 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h, MSA128H>;
1878 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w, MSA128W>;
1879 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d, MSA128D>;
1880
1881 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b, MSA128B>;
1882 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h, MSA128H>;
1883 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w, MSA128W>;
1884 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d, MSA128D>;
1885
1886 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
1887                                          MSA128B>;
1888 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
1889                                          MSA128H>;
1890 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
1891                                          MSA128W>;
1892 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
1893                                          MSA128D>;
1894
1895 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
1896                                          MSA128B>;
1897 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
1898                                          MSA128H>;
1899 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
1900                                          MSA128W>;
1901 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
1902                                          MSA128D>;
1903
1904 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", int_mips_subv_b, MSA128B>;
1905 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", int_mips_subv_h, MSA128H>;
1906 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", int_mips_subv_w, MSA128W>;
1907 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", int_mips_subv_d, MSA128D>;
1908
1909 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", int_mips_subvi_b, MSA128B>;
1910 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", int_mips_subvi_h, MSA128H>;
1911 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", int_mips_subvi_w, MSA128W>;
1912 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", int_mips_subvi_d, MSA128D>;
1913
1914 class VSHF_B_DESC : MSA_3R_DESC_BASE<"vshf.b", int_mips_vshf_b, MSA128B>;
1915 class VSHF_H_DESC : MSA_3R_DESC_BASE<"vshf.h", int_mips_vshf_h, MSA128H>;
1916 class VSHF_W_DESC : MSA_3R_DESC_BASE<"vshf.w", int_mips_vshf_w, MSA128W>;
1917 class VSHF_D_DESC : MSA_3R_DESC_BASE<"vshf.d", int_mips_vshf_d, MSA128D>;
1918
1919 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", int_mips_xor_v, MSA128B>;
1920
1921 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", int_mips_xori_b, MSA128B>;
1922
1923 // Instruction defs.
1924 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
1925 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
1926 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
1927 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
1928
1929 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
1930 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
1931 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
1932 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
1933
1934 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
1935 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
1936 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
1937 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
1938
1939 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
1940 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
1941 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
1942 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
1943
1944 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
1945 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
1946 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
1947 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
1948
1949 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
1950 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
1951 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
1952 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
1953
1954 def AND_V : AND_V_ENC, AND_V_DESC;
1955
1956 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
1957
1958 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
1959 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
1960 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
1961 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
1962
1963 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
1964 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
1965 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
1966 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
1967
1968 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
1969 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
1970 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
1971 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
1972
1973 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
1974 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
1975 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
1976 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
1977
1978 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
1979 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
1980 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
1981 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
1982
1983 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
1984 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
1985 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
1986 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
1987
1988 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
1989 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
1990 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
1991 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
1992
1993 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
1994 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
1995 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
1996 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
1997
1998 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
1999 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
2000 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
2001 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
2002
2003 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
2004 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
2005 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2006 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2007
2008 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2009 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2010 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2011 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2012
2013 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2014 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2015 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2016 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2017
2018 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2019
2020 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2021
2022 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2023
2024 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2025
2026 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2027 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2028 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2029 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2030
2031 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2032 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2033 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2034 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2035
2036 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2037 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2038 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2039 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2040
2041 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2042
2043 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2044
2045 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2046
2047 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2048 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2049 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2050 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2051
2052 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2053 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2054 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2055 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2056
2057 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2058 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2059 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2060 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2061
2062 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2063
2064 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2065 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2066 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2067 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2068
2069 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2070 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2071 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2072 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2073
2074 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2075
2076 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2077 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2078 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2079 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2080
2081 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2082 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2083 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2084 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2085
2086 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2087 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2088 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2089 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2090
2091 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2092 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2093 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2094 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2095
2096 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2097 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2098 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2099 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2100
2101 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2102 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2103 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2104 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2105
2106 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2107 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2108 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2109 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2110
2111 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2112 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2113 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2114 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2115
2116 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2117 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2118 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2119
2120 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2121 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2122 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2123
2124 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2125
2126 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2127 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2128 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2129 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2130
2131 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2132 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2133 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2134 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2135
2136 def DOTP_S_B : DOTP_S_B_ENC, DOTP_S_B_DESC;
2137 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2138 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2139 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2140
2141 def DOTP_U_B : DOTP_U_B_ENC, DOTP_U_B_DESC;
2142 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2143 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2144 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2145
2146 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2147 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2148 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2149
2150 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2151 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2152 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2153
2154 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2155 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2156 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2157
2158 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2159 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2160 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2161
2162 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2163 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2164
2165 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2166 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2167
2168 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2169 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2170
2171 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2172 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2173
2174 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2175 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2176
2177 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
2178 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
2179
2180 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
2181 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
2182
2183 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
2184 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
2185
2186 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
2187 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
2188
2189 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
2190 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
2191
2192 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
2193 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
2194
2195 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
2196 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
2197
2198 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
2199 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
2200
2201 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
2202 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
2203
2204 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
2205 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
2206
2207 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
2208 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
2209
2210 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
2211 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
2212
2213 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
2214 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
2215
2216 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
2217 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
2218
2219 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
2220 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
2221
2222 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
2223 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
2224
2225 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
2226 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
2227
2228 def FILL_B : FILL_B_ENC, FILL_B_DESC;
2229 def FILL_H : FILL_H_ENC, FILL_H_DESC;
2230 def FILL_W : FILL_W_ENC, FILL_W_DESC;
2231
2232 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
2233 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
2234
2235 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
2236 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
2237
2238 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
2239 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
2240
2241 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
2242 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
2243
2244 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
2245 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
2246
2247 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
2248 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
2249
2250 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
2251 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
2252
2253 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
2254 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
2255
2256 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
2257 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
2258
2259 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
2260 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
2261
2262 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
2263 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
2264
2265 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
2266 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
2267
2268 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
2269 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
2270
2271 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
2272 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
2273
2274 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
2275 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
2276
2277 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
2278 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
2279
2280 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
2281 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
2282
2283 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
2284 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
2285
2286 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
2287 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
2288
2289 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
2290 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
2291
2292 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
2293 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
2294
2295 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
2296 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
2297
2298 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
2299 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
2300
2301 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
2302 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
2303
2304 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
2305 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
2306
2307 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
2308 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
2309
2310 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
2311 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
2312
2313 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
2314 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
2315
2316 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
2317 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
2318
2319 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
2320 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
2321 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
2322
2323 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
2324 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
2325 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
2326
2327 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
2328 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
2329 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
2330
2331 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
2332 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
2333 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
2334
2335 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
2336 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
2337 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
2338 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
2339
2340 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
2341 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
2342 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
2343 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
2344
2345 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
2346 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
2347 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
2348 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
2349
2350 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
2351 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
2352 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
2353 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
2354
2355 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
2356 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
2357 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
2358
2359 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
2360 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
2361 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
2362 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
2363
2364 def LD_B: LD_B_ENC, LD_B_DESC;
2365 def LD_H: LD_H_ENC, LD_H_DESC;
2366 def LD_W: LD_W_ENC, LD_W_DESC;
2367 def LD_D: LD_D_ENC, LD_D_DESC;
2368
2369 def LDI_B : LDI_B_ENC, LDI_B_DESC;
2370 def LDI_H : LDI_H_ENC, LDI_H_DESC;
2371 def LDI_W : LDI_W_ENC, LDI_W_DESC;
2372
2373 def LDX_B: LDX_B_ENC, LDX_B_DESC;
2374 def LDX_H: LDX_H_ENC, LDX_H_DESC;
2375 def LDX_W: LDX_W_ENC, LDX_W_DESC;
2376 def LDX_D: LDX_D_ENC, LDX_D_DESC;
2377
2378 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
2379 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
2380
2381 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
2382 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
2383
2384 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
2385 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
2386 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
2387 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
2388
2389 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
2390 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
2391 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
2392 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
2393
2394 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
2395 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
2396 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
2397 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
2398
2399 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
2400 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
2401 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
2402 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
2403
2404 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
2405 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
2406 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
2407 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
2408
2409 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
2410 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
2411 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
2412 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
2413
2414 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
2415 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
2416 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
2417 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
2418
2419 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
2420 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
2421 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
2422 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
2423
2424 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
2425 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
2426 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
2427 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
2428
2429 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
2430 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
2431 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
2432 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
2433
2434 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
2435 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
2436 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
2437 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
2438
2439 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
2440 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
2441 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
2442 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
2443
2444 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
2445 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
2446 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
2447 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
2448
2449 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
2450
2451 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
2452 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
2453
2454 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
2455 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
2456
2457 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
2458 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
2459 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
2460 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
2461
2462 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
2463 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
2464
2465 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
2466 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
2467
2468 def MULV_B : MULV_B_ENC, MULV_B_DESC;
2469 def MULV_H : MULV_H_ENC, MULV_H_DESC;
2470 def MULV_W : MULV_W_ENC, MULV_W_DESC;
2471 def MULV_D : MULV_D_ENC, MULV_D_DESC;
2472
2473 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
2474 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
2475 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
2476 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
2477
2478 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
2479 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
2480 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
2481 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
2482
2483 def NOR_V : NOR_V_ENC, NOR_V_DESC;
2484
2485 def NORI_B : NORI_B_ENC, NORI_B_DESC;
2486
2487 def OR_V : OR_V_ENC, OR_V_DESC;
2488
2489 def ORI_B : ORI_B_ENC, ORI_B_DESC;
2490
2491 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
2492 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
2493 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
2494 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
2495
2496 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
2497 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
2498 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
2499 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
2500
2501 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
2502 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
2503 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
2504 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
2505
2506 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
2507 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
2508 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
2509 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
2510
2511 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
2512 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
2513 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
2514 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
2515
2516 def SHF_B : SHF_B_ENC, SHF_B_DESC;
2517 def SHF_H : SHF_H_ENC, SHF_H_DESC;
2518 def SHF_W : SHF_W_ENC, SHF_W_DESC;
2519
2520 def SLD_B : SLD_B_ENC, SLD_B_DESC;
2521 def SLD_H : SLD_H_ENC, SLD_H_DESC;
2522 def SLD_W : SLD_W_ENC, SLD_W_DESC;
2523 def SLD_D : SLD_D_ENC, SLD_D_DESC;
2524
2525 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
2526 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
2527 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
2528 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
2529
2530 def SLL_B : SLL_B_ENC, SLL_B_DESC;
2531 def SLL_H : SLL_H_ENC, SLL_H_DESC;
2532 def SLL_W : SLL_W_ENC, SLL_W_DESC;
2533 def SLL_D : SLL_D_ENC, SLL_D_DESC;
2534
2535 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
2536 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
2537 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
2538 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
2539
2540 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
2541 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
2542 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
2543 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
2544
2545 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
2546 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
2547 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
2548 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
2549
2550 def SRA_B : SRA_B_ENC, SRA_B_DESC;
2551 def SRA_H : SRA_H_ENC, SRA_H_DESC;
2552 def SRA_W : SRA_W_ENC, SRA_W_DESC;
2553 def SRA_D : SRA_D_ENC, SRA_D_DESC;
2554
2555 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
2556 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
2557 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
2558 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
2559
2560 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
2561 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
2562 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
2563 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
2564
2565 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
2566 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
2567 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
2568 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
2569
2570 def SRL_B : SRL_B_ENC, SRL_B_DESC;
2571 def SRL_H : SRL_H_ENC, SRL_H_DESC;
2572 def SRL_W : SRL_W_ENC, SRL_W_DESC;
2573 def SRL_D : SRL_D_ENC, SRL_D_DESC;
2574
2575 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
2576 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
2577 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
2578 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
2579
2580 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
2581 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
2582 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
2583 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
2584
2585 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
2586 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
2587 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
2588 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
2589
2590 def ST_B: ST_B_ENC, ST_B_DESC;
2591 def ST_H: ST_H_ENC, ST_H_DESC;
2592 def ST_W: ST_W_ENC, ST_W_DESC;
2593 def ST_D: ST_D_ENC, ST_D_DESC;
2594
2595 def STX_B: STX_B_ENC, STX_B_DESC;
2596 def STX_H: STX_H_ENC, STX_H_DESC;
2597 def STX_W: STX_W_ENC, STX_W_DESC;
2598 def STX_D: STX_D_ENC, STX_D_DESC;
2599
2600 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
2601 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
2602 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
2603 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
2604
2605 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
2606 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
2607 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
2608 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
2609
2610 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
2611 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
2612 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
2613 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
2614
2615 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
2616 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
2617 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
2618 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
2619
2620 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
2621 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
2622 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
2623 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
2624
2625 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
2626 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
2627 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
2628 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
2629
2630 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
2631 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
2632 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
2633 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
2634
2635 def XOR_V : XOR_V_ENC, XOR_V_DESC;
2636
2637 def XORI_B : XORI_B_ENC, XORI_B_DESC;
2638
2639 // Patterns.
2640 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
2641   Pat<pattern, result>, Requires<pred>;
2642
2643 def : MSAPat<(v16i8 (load addr:$addr)), (LD_B addr:$addr)>;
2644 def : MSAPat<(v8i16 (load addr:$addr)), (LD_H addr:$addr)>;
2645 def : MSAPat<(v4i32 (load addr:$addr)), (LD_W addr:$addr)>;
2646 def : MSAPat<(v2i64 (load addr:$addr)), (LD_D addr:$addr)>;
2647 def : MSAPat<(v8f16 (load addr:$addr)), (LD_H addr:$addr)>;
2648 def : MSAPat<(v4f32 (load addr:$addr)), (LD_W addr:$addr)>;
2649 def : MSAPat<(v2f64 (load addr:$addr)), (LD_D addr:$addr)>;
2650
2651 def : MSAPat<(v8f16 (load addrRegImm:$addr)), (LD_H addrRegImm:$addr)>;
2652 def : MSAPat<(v4f32 (load addrRegImm:$addr)), (LD_W addrRegImm:$addr)>;
2653 def : MSAPat<(v2f64 (load addrRegImm:$addr)), (LD_D addrRegImm:$addr)>;
2654
2655 def : MSAPat<(store (v16i8 MSA128B:$ws), addr:$addr),
2656              (ST_B MSA128B:$ws, addr:$addr)>;
2657 def : MSAPat<(store (v8i16 MSA128H:$ws), addr:$addr),
2658              (ST_H MSA128H:$ws, addr:$addr)>;
2659 def : MSAPat<(store (v4i32 MSA128W:$ws), addr:$addr),
2660              (ST_W MSA128W:$ws, addr:$addr)>;
2661 def : MSAPat<(store (v2i64 MSA128D:$ws), addr:$addr),
2662              (ST_D MSA128D:$ws, addr:$addr)>;
2663 def : MSAPat<(store (v8f16 MSA128H:$ws), addr:$addr),
2664              (ST_H MSA128H:$ws, addr:$addr)>;
2665 def : MSAPat<(store (v4f32 MSA128W:$ws), addr:$addr),
2666              (ST_W MSA128W:$ws, addr:$addr)>;
2667 def : MSAPat<(store (v2f64 MSA128D:$ws), addr:$addr),
2668              (ST_D MSA128D:$ws, addr:$addr)>;
2669
2670 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrRegImm:$addr),
2671                    (ST_H MSA128H:$ws, addrRegImm:$addr)>;
2672 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrRegImm:$addr),
2673                    (ST_W MSA128W:$ws, addrRegImm:$addr)>;
2674 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrRegImm:$addr),
2675                    (ST_D MSA128D:$ws, addrRegImm:$addr)>;
2676
2677 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
2678                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
2679    MSAPat<(DstVT (bitconvert SrcVT:$src)),
2680           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
2681
2682 // These are endian-independant because the element size doesnt change
2683 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
2684 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
2685 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
2686 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
2687 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
2688 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
2689
2690 // Little endian bitcasts are always no-ops
2691 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
2692 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
2693 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
2694 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
2695 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
2696 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
2697
2698 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
2699 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
2700 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
2701 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
2702 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
2703
2704 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
2705 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
2706 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
2707 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
2708 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
2709
2710 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
2711 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
2712 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
2713 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
2714 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
2715
2716 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
2717 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
2718 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
2719 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
2720 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
2721
2722 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
2723 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
2724 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
2725 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
2726 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
2727
2728 // Big endian bitcasts expand to shuffle instructions.
2729 // This is because bitcast is defined to be a store/load sequence and the
2730 // vector store/load instructions are mixed-endian with respect to the vector
2731 // as a whole (little endian with respect to element order, but big endian
2732 // elements).
2733
2734 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
2735                                       RegisterClass DstRC, MSAInst Insn,
2736                                       RegisterClass ViaRC> :
2737   MSAPat<(DstVT (bitconvert SrcVT:$src)),
2738          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
2739                            DstRC),
2740          [HasMSA, IsBE]>;
2741
2742 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
2743                                     RegisterClass DstRC, MSAInst Insn,
2744                                     RegisterClass ViaRC> :
2745   MSAPat<(DstVT (bitconvert SrcVT:$src)),
2746          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
2747                            DstRC),
2748          [HasMSA, IsBE]>;
2749
2750 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
2751                                   RegisterClass DstRC> :
2752   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
2753
2754 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
2755                                   RegisterClass DstRC> :
2756   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
2757
2758 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
2759                                   RegisterClass DstRC> :
2760   MSAPat<(DstVT (bitconvert SrcVT:$src)),
2761          (COPY_TO_REGCLASS
2762            (SHF_W
2763              (COPY_TO_REGCLASS
2764                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
2765                MSA128W), 177),
2766            DstRC),
2767          [HasMSA, IsBE]>;
2768
2769 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
2770                                   RegisterClass DstRC> :
2771   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
2772
2773 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
2774                                   RegisterClass DstRC> :
2775   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
2776
2777 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
2778                                   RegisterClass DstRC> :
2779   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
2780
2781 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
2782 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
2783 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
2784 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
2785 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
2786 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
2787
2788 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
2789 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
2790 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
2791 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
2792 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
2793
2794 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
2795 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
2796 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
2797 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
2798 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
2799
2800 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
2801 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
2802 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
2803 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
2804 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
2805
2806 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
2807 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
2808 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
2809 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
2810 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
2811
2812 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
2813 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
2814 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
2815 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
2816 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
2817
2818 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
2819 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
2820 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
2821 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
2822 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
2823
2824 // Pseudos used to implement BNZ.df, and BZ.df
2825
2826 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
2827                                    RegisterClass RCWS,
2828                                    InstrItinClass itin = NoItinerary> :
2829   MipsPseudo<(outs GPR32:$dst),
2830              (ins RCWS:$ws),
2831              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
2832   bit usesCustomInserter = 1;
2833 }
2834
2835 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
2836                                                 MSA128B, NoItinerary>;
2837 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
2838                                                 MSA128H, NoItinerary>;
2839 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
2840                                                 MSA128W, NoItinerary>;
2841 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
2842                                                 MSA128D, NoItinerary>;
2843 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
2844                                                 MSA128B, NoItinerary>;
2845
2846 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
2847                                                MSA128B, NoItinerary>;
2848 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
2849                                                MSA128H, NoItinerary>;
2850 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
2851                                                MSA128W, NoItinerary>;
2852 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
2853                                                MSA128D, NoItinerary>;
2854 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
2855                                                MSA128B, NoItinerary>;