[mips][msa] Added support for matching andi, ori, nori, and xori from normal IR ...
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsSplat : SDTypeProfile<1, 1, [SDTCisVec<0>, SDTCisInt<1>]>;
15 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
16 def SDT_VSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
17                                       SDTCisInt<1>,
18                                       SDTCisSameAs<1, 2>,
19                                       SDTCisVT<3, OtherVT>]>;
20 def SDT_VFSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
21                                        SDTCisFP<1>,
22                                        SDTCisSameAs<1, 2>,
23                                        SDTCisVT<3, OtherVT>]>;
24
25 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
26 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
27 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
28 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
29 def MipsVSMax : SDNode<"MipsISD::VSMAX", SDTIntBinOp,
30                        [SDNPCommutative, SDNPAssociative]>;
31 def MipsVSMin : SDNode<"MipsISD::VSMIN", SDTIntBinOp,
32                        [SDNPCommutative, SDNPAssociative]>;
33 def MipsVUMax : SDNode<"MipsISD::VUMAX", SDTIntBinOp,
34                        [SDNPCommutative, SDNPAssociative]>;
35 def MipsVUMin : SDNode<"MipsISD::VUMIN", SDTIntBinOp,
36                        [SDNPCommutative, SDNPAssociative]>;
37 def MipsVSplat  : SDNode<"MipsISD::VSPLAT", SDT_MipsSplat>;
38 def MipsVSplatD : SDNode<"MipsISD::VSPLATD", SDT_MipsSplat>;
39 def MipsVNOR : SDNode<"MipsISD::VNOR", SDTIntBinOp,
40                       [SDNPCommutative, SDNPAssociative]>;
41
42 def vsetcc : SDNode<"ISD::SETCC", SDT_VSetCC>;
43 def vfsetcc : SDNode<"ISD::SETCC", SDT_VFSetCC>;
44
45 def MipsVExtractSExt : SDNode<"MipsISD::VEXTRACT_SEXT_ELT",
46     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
47 def MipsVExtractZExt : SDNode<"MipsISD::VEXTRACT_ZEXT_ELT",
48     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
49
50 // Pattern fragments
51 def vextract_sext_i8  : PatFrag<(ops node:$vec, node:$idx),
52                                 (MipsVExtractSExt node:$vec, node:$idx, i8)>;
53 def vextract_sext_i16 : PatFrag<(ops node:$vec, node:$idx),
54                                 (MipsVExtractSExt node:$vec, node:$idx, i16)>;
55 def vextract_sext_i32 : PatFrag<(ops node:$vec, node:$idx),
56                                 (MipsVExtractSExt node:$vec, node:$idx, i32)>;
57
58 def vextract_zext_i8  : PatFrag<(ops node:$vec, node:$idx),
59                                 (MipsVExtractZExt node:$vec, node:$idx, i8)>;
60 def vextract_zext_i16 : PatFrag<(ops node:$vec, node:$idx),
61                                 (MipsVExtractZExt node:$vec, node:$idx, i16)>;
62 def vextract_zext_i32 : PatFrag<(ops node:$vec, node:$idx),
63                                 (MipsVExtractZExt node:$vec, node:$idx, i32)>;
64
65 def vinsert_v16i8 : PatFrag<(ops node:$vec, node:$val, node:$idx),
66     (v16i8 (vector_insert node:$vec, node:$val, node:$idx))>;
67 def vinsert_v8i16 : PatFrag<(ops node:$vec, node:$val, node:$idx),
68     (v8i16 (vector_insert node:$vec, node:$val, node:$idx))>;
69 def vinsert_v4i32 : PatFrag<(ops node:$vec, node:$val, node:$idx),
70     (v4i32 (vector_insert node:$vec, node:$val, node:$idx))>;
71
72 class vfsetcc_type<ValueType ResTy, ValueType OpTy, CondCode CC> :
73   PatFrag<(ops node:$lhs, node:$rhs),
74           (ResTy (vfsetcc (OpTy node:$lhs), (OpTy node:$rhs), CC))>;
75
76 // ISD::SETFALSE cannot occur
77 def vfsetoeq_v4f32 : vfsetcc_type<v4i32, v4f32, SETOEQ>;
78 def vfsetoeq_v2f64 : vfsetcc_type<v2i64, v2f64, SETOEQ>;
79 def vfsetoge_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGE>;
80 def vfsetoge_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGE>;
81 def vfsetogt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGT>;
82 def vfsetogt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGT>;
83 def vfsetole_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLE>;
84 def vfsetole_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLE>;
85 def vfsetolt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLT>;
86 def vfsetolt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLT>;
87 def vfsetone_v4f32 : vfsetcc_type<v4i32, v4f32, SETONE>;
88 def vfsetone_v2f64 : vfsetcc_type<v2i64, v2f64, SETONE>;
89 def vfsetord_v4f32 : vfsetcc_type<v4i32, v4f32, SETO>;
90 def vfsetord_v2f64 : vfsetcc_type<v2i64, v2f64, SETO>;
91 def vfsetun_v4f32  : vfsetcc_type<v4i32, v4f32, SETUO>;
92 def vfsetun_v2f64  : vfsetcc_type<v2i64, v2f64, SETUO>;
93 def vfsetueq_v4f32 : vfsetcc_type<v4i32, v4f32, SETUEQ>;
94 def vfsetueq_v2f64 : vfsetcc_type<v2i64, v2f64, SETUEQ>;
95 def vfsetuge_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGE>;
96 def vfsetuge_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGE>;
97 def vfsetugt_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGT>;
98 def vfsetugt_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGT>;
99 def vfsetule_v4f32 : vfsetcc_type<v4i32, v4f32, SETULE>;
100 def vfsetule_v2f64 : vfsetcc_type<v2i64, v2f64, SETULE>;
101 def vfsetult_v4f32 : vfsetcc_type<v4i32, v4f32, SETULT>;
102 def vfsetult_v2f64 : vfsetcc_type<v2i64, v2f64, SETULT>;
103 def vfsetune_v4f32 : vfsetcc_type<v4i32, v4f32, SETUNE>;
104 def vfsetune_v2f64 : vfsetcc_type<v2i64, v2f64, SETUNE>;
105 // ISD::SETTRUE cannot occur
106 // ISD::SETFALSE2 cannot occur
107 // ISD::SETTRUE2 cannot occur
108
109 class vsetcc_type<ValueType ResTy, CondCode CC> :
110   PatFrag<(ops node:$lhs, node:$rhs),
111           (ResTy (vsetcc node:$lhs, node:$rhs, CC))>;
112
113 def vseteq_v16i8  : vsetcc_type<v16i8, SETEQ>;
114 def vseteq_v8i16  : vsetcc_type<v8i16, SETEQ>;
115 def vseteq_v4i32  : vsetcc_type<v4i32, SETEQ>;
116 def vseteq_v2i64  : vsetcc_type<v2i64, SETEQ>;
117 def vsetle_v16i8  : vsetcc_type<v16i8, SETLE>;
118 def vsetle_v8i16  : vsetcc_type<v8i16, SETLE>;
119 def vsetle_v4i32  : vsetcc_type<v4i32, SETLE>;
120 def vsetle_v2i64  : vsetcc_type<v2i64, SETLE>;
121 def vsetlt_v16i8  : vsetcc_type<v16i8, SETLT>;
122 def vsetlt_v8i16  : vsetcc_type<v8i16, SETLT>;
123 def vsetlt_v4i32  : vsetcc_type<v4i32, SETLT>;
124 def vsetlt_v2i64  : vsetcc_type<v2i64, SETLT>;
125 def vsetule_v16i8 : vsetcc_type<v16i8, SETULE>;
126 def vsetule_v8i16 : vsetcc_type<v8i16, SETULE>;
127 def vsetule_v4i32 : vsetcc_type<v4i32, SETULE>;
128 def vsetule_v2i64 : vsetcc_type<v2i64, SETULE>;
129 def vsetult_v16i8 : vsetcc_type<v16i8, SETULT>;
130 def vsetult_v8i16 : vsetcc_type<v8i16, SETULT>;
131 def vsetult_v4i32 : vsetcc_type<v4i32, SETULT>;
132 def vsetult_v2i64 : vsetcc_type<v2i64, SETULT>;
133
134 def vsplati8  : PatFrag<(ops node:$in), (v16i8 (MipsVSplat (i32 node:$in)))>;
135 def vsplati16 : PatFrag<(ops node:$in), (v8i16 (MipsVSplat (i32 node:$in)))>;
136 def vsplati32 : PatFrag<(ops node:$in), (v4i32 (MipsVSplat (i32 node:$in)))>;
137 def vsplati64 : PatFrag<(ops node:$in), (v2i64 (MipsVSplatD (i32 node:$in)))>;
138
139 // Immediates
140 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
141 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
142
143 def uimm3 : Operand<i32> {
144   let PrintMethod = "printUnsignedImm";
145 }
146
147 def uimm4 : Operand<i32> {
148   let PrintMethod = "printUnsignedImm";
149 }
150
151 def uimm8 : Operand<i32> {
152   let PrintMethod = "printUnsignedImm";
153 }
154
155 def simm5 : Operand<i32>;
156
157 def simm10 : Operand<i32>;
158
159 // Instruction encoding.
160 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
161 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
162 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
163 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
164
165 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
166 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
167 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
168 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
169
170 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
171 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
172 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
173 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
174
175 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
176 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
177 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
178 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
179
180 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
181 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
182 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
183 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
184
185 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
186 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
187 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
188 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
189
190 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
191
192 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
193
194 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
195 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
196 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
197 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
198
199 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
200 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
201 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
202 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
203
204 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
205 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
206 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
207 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
208
209 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
210 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
211 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
212 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
213
214 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
215 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
216 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
217 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
218
219 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
220 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
221 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
222 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
223
224 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
225 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
226 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
227 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
228
229 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
230 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
231 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
232 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
233
234 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
235 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
236 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
237 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
238
239 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
240 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
241 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
242 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
243
244 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
245 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
246 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
247 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
248
249 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
250 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
251 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
252 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
253
254 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
255
256 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
257
258 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
259
260 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
261
262 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
263 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
264 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
265 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
266
267 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
268 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
269 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
270 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
271
272 class BNZ_B_ENC : MSA_I10_FMT<0b000, 0b00, 0b001100>;
273 class BNZ_H_ENC : MSA_I10_FMT<0b000, 0b01, 0b001100>;
274 class BNZ_W_ENC : MSA_I10_FMT<0b000, 0b10, 0b001100>;
275 class BNZ_D_ENC : MSA_I10_FMT<0b000, 0b11, 0b001100>;
276
277 class BNZ_V_ENC : MSA_VEC_FMT<0b01000, 0b011110>;
278
279 class BSEL_V_ENC : MSA_VECS10_FMT<0b00110, 0b011110>;
280
281 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
282
283 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
284 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
285 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
286 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
287
288 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
289 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
290 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
291 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
292
293 class BZ_B_ENC : MSA_I10_FMT<0b001, 0b00, 0b001100>;
294 class BZ_H_ENC : MSA_I10_FMT<0b001, 0b01, 0b001100>;
295 class BZ_W_ENC : MSA_I10_FMT<0b001, 0b10, 0b001100>;
296 class BZ_D_ENC : MSA_I10_FMT<0b001, 0b11, 0b001100>;
297
298 class BZ_V_ENC : MSA_VECS10_FMT<0b01001, 0b011110>;
299
300 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
301 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
302 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
303 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
304
305 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
306 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
307 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
308 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
309
310 class CFCMSA_ENC : MSA_ELM_FMT<0b0001111110, 0b011001>;
311
312 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
313 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
314 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
315 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
316
317 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
318 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
319 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
320 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
321
322 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
323 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
324 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
325 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
326
327 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
328 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
329 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
330 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
331
332 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
333 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
334 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
335 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
336
337 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
338 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
339 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
340 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
341
342 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
343 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
344 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
345 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
346
347 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
348 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
349 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
350 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
351
352 class COPY_S_B_ENC : MSA_ELM_B_FMT<0b0010, 0b011001>;
353 class COPY_S_H_ENC : MSA_ELM_H_FMT<0b0010, 0b011001>;
354 class COPY_S_W_ENC : MSA_ELM_W_FMT<0b0010, 0b011001>;
355
356 class COPY_U_B_ENC : MSA_ELM_B_FMT<0b0011, 0b011001>;
357 class COPY_U_H_ENC : MSA_ELM_H_FMT<0b0011, 0b011001>;
358 class COPY_U_W_ENC : MSA_ELM_W_FMT<0b0011, 0b011001>;
359
360 class CTCMSA_ENC : MSA_ELM_FMT<0b0000111110, 0b011001>;
361
362 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
363 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
364 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
365 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
366
367 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
368 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
369 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
370 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
371
372 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
373 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
374 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
375
376 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
377 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
378 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
379
380 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
381 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
382 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
383
384 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
385 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
386 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
387
388 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
389 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
390 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
391
392 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
393 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
394 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
395
396 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
397 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
398
399 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
400 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
401
402 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
403 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
404
405 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
406 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
407
408 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
409 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
410
411 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
412 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
413
414 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
415 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
416
417 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
418 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
419
420 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
421 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
422
423 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
424 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
425
426 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
427 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
428
429 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
430 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
431
432 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
433 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
434
435 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
436 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
437
438 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
439 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
440
441 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
442 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
443
444 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
445 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
446
447 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
448 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
449
450 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
451 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
452
453 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
454 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
455
456 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
457 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
458
459 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
460 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
461
462 class FILL_B_ENC : MSA_2R_FMT<0b11000000, 0b00, 0b011110>;
463 class FILL_H_ENC : MSA_2R_FMT<0b11000000, 0b01, 0b011110>;
464 class FILL_W_ENC : MSA_2R_FMT<0b11000000, 0b10, 0b011110>;
465
466 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
467 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
468
469 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
470 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
471
472 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
473 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
474
475 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
476 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
477
478 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
479 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
480
481 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
482 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
483
484 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
485 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
486
487 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
488 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
489
490 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
491 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
492
493 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
494 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
495
496 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
497 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
498
499 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
500 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
501
502 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
503 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
504
505 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
506 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
507
508 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
509 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
510
511 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
512 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
513
514 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
515 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
516
517 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
518 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
519
520 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
521 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
522
523 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
524 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
525
526 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
527 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
528
529 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
530 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
531
532 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
533 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
534
535 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
536 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
537
538 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110100000, 0b0, 0b011110>;
539 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110100000, 0b1, 0b011110>;
540
541 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110100001, 0b0, 0b011110>;
542 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110100001, 0b1, 0b011110>;
543
544 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
545 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
546
547 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
548 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
549
550 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
551 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
552
553 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
554 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
555 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
556
557 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
558 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
559 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
560
561 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
562 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
563 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
564
565 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
566 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
567 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
568
569 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
570 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
571 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
572 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
573
574 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
575 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
576 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
577 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
578
579 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
580 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
581 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
582 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
583
584 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
585 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
586 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
587 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
588
589 class INSERT_B_ENC : MSA_ELM_B_FMT<0b0100, 0b011001>;
590 class INSERT_H_ENC : MSA_ELM_H_FMT<0b0100, 0b011001>;
591 class INSERT_W_ENC : MSA_ELM_W_FMT<0b0100, 0b011001>;
592
593 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
594 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
595 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
596 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
597
598 class LD_B_ENC   : MSA_I5_FMT<0b110, 0b00, 0b000111>;
599 class LD_H_ENC   : MSA_I5_FMT<0b110, 0b01, 0b000111>;
600 class LD_W_ENC   : MSA_I5_FMT<0b110, 0b10, 0b000111>;
601 class LD_D_ENC   : MSA_I5_FMT<0b110, 0b11, 0b000111>;
602
603 class LDI_B_ENC  : MSA_I10_FMT<0b010, 0b00, 0b001100>;
604 class LDI_H_ENC  : MSA_I10_FMT<0b010, 0b01, 0b001100>;
605 class LDI_W_ENC  : MSA_I10_FMT<0b010, 0b10, 0b001100>;
606 class LDI_D_ENC  : MSA_I10_FMT<0b010, 0b11, 0b001100>;
607
608 class LDX_B_ENC  : MSA_3R_FMT<0b110, 0b00, 0b001111>;
609 class LDX_H_ENC  : MSA_3R_FMT<0b110, 0b01, 0b001111>;
610 class LDX_W_ENC  : MSA_3R_FMT<0b110, 0b10, 0b001111>;
611 class LDX_D_ENC  : MSA_3R_FMT<0b110, 0b11, 0b001111>;
612
613 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
614 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
615
616 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
617 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
618
619 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
620 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
621 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
622 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
623
624 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
625 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
626 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
627 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
628
629 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
630 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
631 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
632 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
633
634 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
635 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
636 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
637 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
638
639 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
640 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
641 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
642 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
643
644 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
645 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
646 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
647 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
648
649 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
650 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
651 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
652 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
653
654 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
655 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
656 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
657 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
658
659 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
660 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
661 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
662 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
663
664 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
665 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
666 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
667 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
668
669 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
670 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
671 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
672 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
673
674 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
675 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
676 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
677 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
678
679 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
680 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
681 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
682 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
683
684 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
685
686 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
687 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
688
689 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
690 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
691
692 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
693 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
694 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
695 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
696
697 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011100>;
698 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011100>;
699
700 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
701 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
702
703 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
704 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
705 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
706 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
707
708 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
709 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
710 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
711 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
712
713 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
714 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
715 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
716 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
717
718 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
719
720 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
721
722 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
723
724 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
725
726 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
727 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
728 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
729 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
730
731 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
732 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
733 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
734 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
735
736 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
737 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
738 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
739 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
740
741 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
742 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
743 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
744 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
745
746 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
747 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
748 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
749 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
750
751 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
752 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
753 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
754
755 class SLD_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010100>;
756 class SLD_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010100>;
757 class SLD_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010100>;
758 class SLD_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010100>;
759
760 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
761 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
762 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
763 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
764
765 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
766 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
767 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
768 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
769
770 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
771 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
772 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
773 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
774
775 class SPLAT_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010100>;
776 class SPLAT_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010100>;
777 class SPLAT_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010100>;
778 class SPLAT_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010100>;
779
780 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
781 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
782 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
783 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
784
785 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
786 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
787 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
788 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
789
790 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
791 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
792 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
793 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
794
795 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
796 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
797 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
798 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
799
800 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
801 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
802 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
803 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
804
805 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
806 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
807 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
808 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
809
810 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
811 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
812 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
813 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
814
815 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
816 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
817 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
818 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
819
820 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
821 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
822 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
823 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
824
825 class ST_B_ENC   : MSA_I5_FMT<0b111, 0b00, 0b000111>;
826 class ST_H_ENC   : MSA_I5_FMT<0b111, 0b01, 0b000111>;
827 class ST_W_ENC   : MSA_I5_FMT<0b111, 0b10, 0b000111>;
828 class ST_D_ENC   : MSA_I5_FMT<0b111, 0b11, 0b000111>;
829
830 class STX_B_ENC  : MSA_3R_FMT<0b111, 0b00, 0b001111>;
831 class STX_H_ENC  : MSA_3R_FMT<0b111, 0b01, 0b001111>;
832 class STX_W_ENC  : MSA_3R_FMT<0b111, 0b10, 0b001111>;
833 class STX_D_ENC  : MSA_3R_FMT<0b111, 0b11, 0b001111>;
834
835 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
836 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
837 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
838 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
839
840 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
841 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
842 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
843 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
844
845 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
846 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
847 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
848 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
849
850 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
851 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
852 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
853 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
854
855 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
856 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
857 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
858 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
859
860 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
861 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
862 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
863 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
864
865 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
866 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
867 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
868 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
869
870 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
871
872 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
873
874 // Instruction desc.
875 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
876                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
877                           InstrItinClass itin = NoItinerary> {
878   dag OutOperandList = (outs RCWD:$wd);
879   dag InOperandList = (ins RCWS:$ws, uimm3:$u3);
880   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u3");
881   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt3:$u3))];
882   InstrItinClass Itinerary = itin;
883 }
884
885 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
886                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
887                           InstrItinClass itin = NoItinerary> {
888   dag OutOperandList = (outs RCWD:$wd);
889   dag InOperandList = (ins RCWS:$ws, uimm4:$u4);
890   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u4");
891   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt4:$u4))];
892   InstrItinClass Itinerary = itin;
893 }
894
895 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
896                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
897                           InstrItinClass itin = NoItinerary> {
898   dag OutOperandList = (outs RCWD:$wd);
899   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
900   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
901   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
902   InstrItinClass Itinerary = itin;
903 }
904
905 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
906                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
907                           InstrItinClass itin = NoItinerary> {
908   dag OutOperandList = (outs RCWD:$wd);
909   dag InOperandList = (ins RCWS:$ws, uimm6:$u6);
910   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u6");
911   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt6:$u6))];
912   InstrItinClass Itinerary = itin;
913 }
914
915 class MSA_BIT_SPLATB_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
916                                RegisterClass RCWD, RegisterClass RCWS = RCWD,
917                                InstrItinClass itin = NoItinerary> {
918   dag OutOperandList = (outs RCWD:$wd);
919   dag InOperandList = (ins RCWS:$ws, uimm3:$u3);
920   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u3");
921   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
922                                               (vsplati8 immZExt3:$u3)))];
923   InstrItinClass Itinerary = itin;
924 }
925
926 class MSA_BIT_SPLATH_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
927                                RegisterClass RCWD, RegisterClass RCWS = RCWD,
928                                InstrItinClass itin = NoItinerary> {
929   dag OutOperandList = (outs RCWD:$wd);
930   dag InOperandList = (ins RCWS:$ws, uimm4:$u4);
931   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u4");
932   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
933                                               (vsplati16 immZExt4:$u4)))];
934   InstrItinClass Itinerary = itin;
935 }
936
937 class MSA_BIT_SPLATW_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
938                                RegisterClass RCWD, RegisterClass RCWS = RCWD,
939                                InstrItinClass itin = NoItinerary> {
940   dag OutOperandList = (outs RCWD:$wd);
941   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
942   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
943   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
944                                               (vsplati32 immZExt5:$u5)))];
945   InstrItinClass Itinerary = itin;
946 }
947
948 class MSA_BIT_SPLATD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
949                                RegisterClass RCWD, RegisterClass RCWS = RCWD,
950                                InstrItinClass itin = NoItinerary> {
951   dag OutOperandList = (outs RCWD:$wd);
952   dag InOperandList = (ins RCWS:$ws, uimm6:$u6);
953   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u6");
954   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
955                                               (vsplati64 immZExt6:$u6)))];
956   InstrItinClass Itinerary = itin;
957 }
958
959 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
960                          ValueType VecTy, RegisterClass RCD, RegisterClass RCWS,
961                          InstrItinClass itin = NoItinerary> {
962   dag OutOperandList = (outs RCD:$rd);
963   dag InOperandList = (ins RCWS:$ws, uimm4:$n);
964   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
965   list<dag> Pattern = [(set RCD:$rd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))];
966   InstrItinClass Itinerary = itin;
967 }
968
969 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
970                        SDPatternOperator SplatNode, RegisterClass RCWD,
971                        RegisterClass RCWS = RCWD,
972                        InstrItinClass itin = NoItinerary> {
973   dag OutOperandList = (outs RCWD:$wd);
974   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
975   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
976   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
977                                               (SplatNode immZExt5:$u5)))];
978   InstrItinClass Itinerary = itin;
979 }
980
981 class MSA_SI5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
982                        SDPatternOperator SplatNode, RegisterClass RCWD,
983                        RegisterClass RCWS = RCWD,
984                        InstrItinClass itin = NoItinerary> {
985   dag OutOperandList = (outs RCWD:$wd);
986   dag InOperandList = (ins RCWS:$ws, simm5:$s5);
987   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $s5");
988   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
989                                               (SplatNode immSExt5:$s5)))];
990   InstrItinClass Itinerary = itin;
991 }
992
993 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
994                        SDPatternOperator SplatNode, RegisterClass RCWD,
995                        RegisterClass RCWS = RCWD,
996                        InstrItinClass itin = NoItinerary> {
997   dag OutOperandList = (outs RCWD:$wd);
998   dag InOperandList = (ins RCWS:$ws, uimm8:$u8);
999   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1000   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws,
1001                                               (SplatNode immZExt8:$u8)))];
1002   InstrItinClass Itinerary = itin;
1003 }
1004
1005 // This class is deprecated and will be removed in the next few patches
1006 class MSA_I8_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1007                          RegisterClass RCWD, RegisterClass RCWS = RCWD,
1008                          InstrItinClass itin = NoItinerary> {
1009   dag OutOperandList = (outs RCWD:$wd);
1010   dag InOperandList = (ins RCWS:$ws, uimm8:$u8);
1011   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1012   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt8:$u8))];
1013   InstrItinClass Itinerary = itin;
1014 }
1015
1016 class MSA_I10_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1017                         RegisterClass RCWD,
1018                         InstrItinClass itin = NoItinerary> {
1019   dag OutOperandList = (outs RCWD:$wd);
1020   dag InOperandList = (ins simm10:$i10);
1021   string AsmString = !strconcat(instr_asm, "\t$wd, $i10");
1022   list<dag> Pattern = [(set RCWD:$wd, (OpNode immSExt10:$i10))];
1023   InstrItinClass Itinerary = itin;
1024 }
1025
1026 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1027                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
1028                        InstrItinClass itin = NoItinerary> {
1029   dag OutOperandList = (outs RCWD:$wd);
1030   dag InOperandList = (ins RCWS:$ws);
1031   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1032   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws))];
1033   InstrItinClass Itinerary = itin;
1034 }
1035
1036 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1037                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
1038                         InstrItinClass itin = NoItinerary> :
1039   MSA_2R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, itin>;
1040
1041
1042 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1043                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
1044                        RegisterClass RCWT = RCWD,
1045                        InstrItinClass itin = NoItinerary> {
1046   dag OutOperandList = (outs RCWD:$wd);
1047   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
1048   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1049   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
1050   InstrItinClass Itinerary = itin;
1051 }
1052
1053 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1054                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1055                           RegisterClass RCWT = RCWD,
1056                           InstrItinClass itin = NoItinerary> {
1057   dag OutOperandList = (outs RCWD:$wd);
1058   dag InOperandList = (ins RCWD:$wd_in, RCWS:$ws, RCWT:$wt);
1059   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1060   list<dag> Pattern = [(set RCWD:$wd,
1061                        (OpNode RCWD:$wd_in, RCWS:$ws, RCWT:$wt))];
1062   InstrItinClass Itinerary = itin;
1063   string Constraints = "$wd = $wd_in";
1064 }
1065
1066 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1067                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
1068                         RegisterClass RCWT = RCWD,
1069                         InstrItinClass itin = NoItinerary> :
1070   MSA_3R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, RCWT, itin>;
1071
1072 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1073                             RegisterClass RCWD, RegisterClass RCWS = RCWD,
1074                             RegisterClass RCWT = RCWD,
1075                             InstrItinClass itin = NoItinerary> :
1076   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, RCWT, itin>;
1077
1078 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterClass RCWD> {
1079   dag OutOperandList = (outs);
1080   dag InOperandList = (ins RCWD:$wd, brtarget:$offset);
1081   string AsmString = !strconcat(instr_asm, "\t$wd, $offset");
1082   list<dag> Pattern = [];
1083   InstrItinClass Itinerary = IIBranch;
1084   bit isBranch = 1;
1085   bit isTerminator = 1;
1086   bit hasDelaySlot = 1;
1087   list<Register> Defs = [AT];
1088 }
1089
1090 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1091                            RegisterClass RCD, RegisterClass RCWS,
1092                            InstrItinClass itin = NoItinerary> {
1093   dag OutOperandList = (outs RCD:$wd);
1094   dag InOperandList = (ins RCD:$wd_in, RCWS:$rs, uimm6:$n);
1095   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
1096   list<dag> Pattern = [(set RCD:$wd, (OpNode RCD:$wd_in,
1097                                              RCWS:$rs,
1098                                              immZExt6:$n))];
1099   InstrItinClass Itinerary = itin;
1100   string Constraints = "$wd = $wd_in";
1101 }
1102
1103 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1104                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1105                           InstrItinClass itin = NoItinerary> {
1106   dag OutOperandList = (outs RCWD:$wd);
1107   dag InOperandList = (ins RCWD:$wd_in, uimm6:$n, RCWS:$ws);
1108   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
1109   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWD:$wd_in,
1110                                               immZExt6:$n,
1111                                               RCWS:$ws))];
1112   InstrItinClass Itinerary = itin;
1113   string Constraints = "$wd = $wd_in";
1114 }
1115
1116 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1117                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
1118                         RegisterClass RCWT = RCWD,
1119                         InstrItinClass itin = NoItinerary> {
1120   dag OutOperandList = (outs RCWD:$wd);
1121   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
1122   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1123   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
1124   InstrItinClass Itinerary = itin;
1125 }
1126
1127 class MSA_VEC_PSEUDO_BASE<SDPatternOperator OpNode, RegisterClass RCWD,
1128                           RegisterClass RCWS = RCWD,
1129                           RegisterClass RCWT = RCWD> :
1130       MipsPseudo<(outs RCWD:$wd), (ins RCWS:$ws, RCWT:$wt),
1131                  [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))]>;
1132
1133 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128B>,
1134                      IsCommutable;
1135 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128H>,
1136                      IsCommutable;
1137 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128W>,
1138                      IsCommutable;
1139 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128D>,
1140                      IsCommutable;
1141
1142 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b, MSA128B>,
1143                       IsCommutable;
1144 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h, MSA128H>,
1145                       IsCommutable;
1146 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w, MSA128W>,
1147                       IsCommutable;
1148 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d, MSA128D>,
1149                       IsCommutable;
1150
1151 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b, MSA128B>,
1152                       IsCommutable;
1153 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h, MSA128H>,
1154                       IsCommutable;
1155 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w, MSA128W>,
1156                       IsCommutable;
1157 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d, MSA128D>,
1158                       IsCommutable;
1159
1160 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b, MSA128B>,
1161                       IsCommutable;
1162 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h, MSA128H>,
1163                       IsCommutable;
1164 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w, MSA128W>,
1165                       IsCommutable;
1166 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d, MSA128D>,
1167                       IsCommutable;
1168
1169 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", add, MSA128B>, IsCommutable;
1170 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", add, MSA128H>, IsCommutable;
1171 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", add, MSA128W>, IsCommutable;
1172 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", add, MSA128D>, IsCommutable;
1173
1174 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", add, vsplati8,  MSA128B>;
1175 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", add, vsplati16, MSA128H>;
1176 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", add, vsplati32, MSA128W>;
1177 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", add, vsplati64, MSA128D>;
1178
1179 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", and, MSA128B>;
1180 class AND_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128H>;
1181 class AND_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128W>;
1182 class AND_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128D>;
1183
1184 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", and, vsplati8, MSA128B>;
1185
1186 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b, MSA128B>;
1187 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h, MSA128H>;
1188 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w, MSA128W>;
1189 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d, MSA128D>;
1190
1191 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b, MSA128B>;
1192 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h, MSA128H>;
1193 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w, MSA128W>;
1194 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d, MSA128D>;
1195
1196 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128B>,
1197                      IsCommutable;
1198 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128H>,
1199                      IsCommutable;
1200 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128W>,
1201                      IsCommutable;
1202 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128D>,
1203                      IsCommutable;
1204
1205 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128B>,
1206                      IsCommutable;
1207 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128H>,
1208                      IsCommutable;
1209 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128W>,
1210                      IsCommutable;
1211 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128D>,
1212                      IsCommutable;
1213
1214 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b, MSA128B>,
1215                       IsCommutable;
1216 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h, MSA128H>,
1217                       IsCommutable;
1218 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w, MSA128W>,
1219                       IsCommutable;
1220 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d, MSA128D>,
1221                       IsCommutable;
1222
1223 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b, MSA128B>,
1224                       IsCommutable;
1225 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h, MSA128H>,
1226                       IsCommutable;
1227 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w, MSA128W>,
1228                       IsCommutable;
1229 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d, MSA128D>,
1230                       IsCommutable;
1231
1232 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", int_mips_bclr_b, MSA128B>;
1233 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", int_mips_bclr_h, MSA128H>;
1234 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", int_mips_bclr_w, MSA128W>;
1235 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", int_mips_bclr_d, MSA128D>;
1236
1237 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", int_mips_bclri_b, MSA128B>;
1238 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", int_mips_bclri_h, MSA128H>;
1239 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", int_mips_bclri_w, MSA128W>;
1240 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", int_mips_bclri_d, MSA128D>;
1241
1242 class BINSL_B_DESC : MSA_3R_DESC_BASE<"binsl.b", int_mips_binsl_b, MSA128B>;
1243 class BINSL_H_DESC : MSA_3R_DESC_BASE<"binsl.h", int_mips_binsl_h, MSA128H>;
1244 class BINSL_W_DESC : MSA_3R_DESC_BASE<"binsl.w", int_mips_binsl_w, MSA128W>;
1245 class BINSL_D_DESC : MSA_3R_DESC_BASE<"binsl.d", int_mips_binsl_d, MSA128D>;
1246
1247 class BINSLI_B_DESC : MSA_BIT_B_DESC_BASE<"binsli.b", int_mips_binsli_b,
1248                                           MSA128B>;
1249 class BINSLI_H_DESC : MSA_BIT_H_DESC_BASE<"binsli.h", int_mips_binsli_h,
1250                                           MSA128H>;
1251 class BINSLI_W_DESC : MSA_BIT_W_DESC_BASE<"binsli.w", int_mips_binsli_w,
1252                                           MSA128W>;
1253 class BINSLI_D_DESC : MSA_BIT_D_DESC_BASE<"binsli.d", int_mips_binsli_d,
1254                                           MSA128D>;
1255
1256 class BINSR_B_DESC : MSA_3R_DESC_BASE<"binsr.b", int_mips_binsr_b, MSA128B>;
1257 class BINSR_H_DESC : MSA_3R_DESC_BASE<"binsr.h", int_mips_binsr_h, MSA128H>;
1258 class BINSR_W_DESC : MSA_3R_DESC_BASE<"binsr.w", int_mips_binsr_w, MSA128W>;
1259 class BINSR_D_DESC : MSA_3R_DESC_BASE<"binsr.d", int_mips_binsr_d, MSA128D>;
1260
1261 class BINSRI_B_DESC : MSA_BIT_B_DESC_BASE<"binsri.b", int_mips_binsri_b,
1262                                           MSA128B>;
1263 class BINSRI_H_DESC : MSA_BIT_H_DESC_BASE<"binsri.h", int_mips_binsri_h,
1264                                           MSA128H>;
1265 class BINSRI_W_DESC : MSA_BIT_W_DESC_BASE<"binsri.w", int_mips_binsri_w,
1266                                           MSA128W>;
1267 class BINSRI_D_DESC : MSA_BIT_D_DESC_BASE<"binsri.d", int_mips_binsri_d,
1268                                           MSA128D>;
1269
1270 class BMNZ_V_DESC : MSA_VEC_DESC_BASE<"bmnz.v", int_mips_bmnz_v, MSA128B>;
1271
1272 class BMNZI_B_DESC : MSA_I8_X_DESC_BASE<"bmnzi.b", int_mips_bmnzi_b, MSA128B>;
1273
1274 class BMZ_V_DESC : MSA_VEC_DESC_BASE<"bmz.v", int_mips_bmz_v, MSA128B>;
1275
1276 class BMZI_B_DESC : MSA_I8_X_DESC_BASE<"bmzi.b", int_mips_bmzi_b, MSA128B>;
1277
1278 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", int_mips_bneg_b, MSA128B>;
1279 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", int_mips_bneg_h, MSA128H>;
1280 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", int_mips_bneg_w, MSA128W>;
1281 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", int_mips_bneg_d, MSA128D>;
1282
1283 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", int_mips_bnegi_b, MSA128B>;
1284 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", int_mips_bnegi_h, MSA128H>;
1285 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", int_mips_bnegi_w, MSA128W>;
1286 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", int_mips_bnegi_d, MSA128D>;
1287
1288 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128B>;
1289 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128H>;
1290 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128W>;
1291 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128D>;
1292
1293 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128B>;
1294
1295 class BSEL_V_DESC {
1296   dag OutOperandList = (outs MSA128B:$wd);
1297   dag InOperandList = (ins MSA128B:$wd_in, MSA128B:$ws, MSA128B:$wt);
1298   string AsmString = "bsel.v\t$wd, $ws, $wt";
1299   list<dag> Pattern = [(set MSA128B:$wd, (vselect MSA128B:$wd_in, MSA128B:$ws,
1300                                                   MSA128B:$wt))];
1301   InstrItinClass Itinerary = NoItinerary;
1302   string Constraints = "$wd = $wd_in";
1303 }
1304
1305 class BSELI_B_DESC {
1306   dag OutOperandList = (outs MSA128B:$wd);
1307   dag InOperandList = (ins MSA128B:$wd_in, MSA128B:$ws, uimm8:$u8);
1308   string AsmString = "bseli.b\t$wd, $ws, $u8";
1309   list<dag> Pattern = [(set MSA128B:$wd, (vselect MSA128B:$wd_in,
1310                                                   MSA128B:$ws,
1311                                                   (vsplati8 immZExt8:$u8)))];
1312   InstrItinClass Itinerary = NoItinerary;
1313   string Constraints = "$wd = $wd_in";
1314 }
1315
1316 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", int_mips_bset_b, MSA128B>;
1317 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", int_mips_bset_h, MSA128H>;
1318 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", int_mips_bset_w, MSA128W>;
1319 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", int_mips_bset_d, MSA128D>;
1320
1321 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", int_mips_bseti_b, MSA128B>;
1322 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", int_mips_bseti_h, MSA128H>;
1323 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", int_mips_bseti_w, MSA128W>;
1324 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", int_mips_bseti_d, MSA128D>;
1325
1326 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128B>;
1327 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128H>;
1328 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128W>;
1329 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128D>;
1330
1331 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128B>;
1332
1333 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", vseteq_v16i8, MSA128B>,
1334                    IsCommutable;
1335 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", vseteq_v8i16, MSA128H>,
1336                    IsCommutable;
1337 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", vseteq_v4i32, MSA128W>,
1338                    IsCommutable;
1339 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", vseteq_v2i64, MSA128D>,
1340                    IsCommutable;
1341
1342 class CEQI_B_DESC : MSA_SI5_DESC_BASE<"ceqi.b", vseteq_v16i8, vsplati8,
1343                                       MSA128B>;
1344 class CEQI_H_DESC : MSA_SI5_DESC_BASE<"ceqi.h", vseteq_v8i16, vsplati16,
1345                                       MSA128H>;
1346 class CEQI_W_DESC : MSA_SI5_DESC_BASE<"ceqi.w", vseteq_v4i32, vsplati32,
1347                                       MSA128W>;
1348 class CEQI_D_DESC : MSA_SI5_DESC_BASE<"ceqi.d", vseteq_v2i64, vsplati64,
1349                                       MSA128D>;
1350
1351 class CFCMSA_DESC {
1352   dag OutOperandList = (outs GPR32:$rd);
1353   dag InOperandList = (ins MSACtrl:$cs);
1354   string AsmString = "cfcmsa\t$rd, $cs";
1355   InstrItinClass Itinerary = NoItinerary;
1356   bit hasSideEffects = 1;
1357 }
1358
1359 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", vsetle_v16i8, MSA128B>;
1360 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", vsetle_v8i16, MSA128H>;
1361 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", vsetle_v4i32, MSA128W>;
1362 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", vsetle_v2i64, MSA128D>;
1363
1364 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", vsetule_v16i8, MSA128B>;
1365 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", vsetule_v8i16, MSA128H>;
1366 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", vsetule_v4i32, MSA128W>;
1367 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", vsetule_v2i64, MSA128D>;
1368
1369 class CLEI_S_B_DESC : MSA_SI5_DESC_BASE<"clei_s.b", vsetle_v16i8, vsplati8,
1370                                         MSA128B>;
1371 class CLEI_S_H_DESC : MSA_SI5_DESC_BASE<"clei_s.h", vsetle_v8i16, vsplati16,
1372                                         MSA128H>;
1373 class CLEI_S_W_DESC : MSA_SI5_DESC_BASE<"clei_s.w", vsetle_v4i32, vsplati32,
1374                                         MSA128W>;
1375 class CLEI_S_D_DESC : MSA_SI5_DESC_BASE<"clei_s.d", vsetle_v2i64, vsplati64,
1376                                         MSA128D>;
1377
1378 class CLEI_U_B_DESC : MSA_I5_DESC_BASE<"clei_u.b", vsetule_v16i8, vsplati8,
1379                                        MSA128B>;
1380 class CLEI_U_H_DESC : MSA_I5_DESC_BASE<"clei_u.h", vsetule_v8i16, vsplati16,
1381                                        MSA128H>;
1382 class CLEI_U_W_DESC : MSA_I5_DESC_BASE<"clei_u.w", vsetule_v4i32, vsplati32,
1383                                        MSA128W>;
1384 class CLEI_U_D_DESC : MSA_I5_DESC_BASE<"clei_u.d", vsetule_v2i64, vsplati64,
1385                                        MSA128D>;
1386
1387 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", vsetlt_v16i8, MSA128B>;
1388 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", vsetlt_v8i16, MSA128H>;
1389 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", vsetlt_v4i32, MSA128W>;
1390 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", vsetlt_v2i64, MSA128D>;
1391
1392 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", vsetult_v16i8, MSA128B>;
1393 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", vsetult_v8i16, MSA128H>;
1394 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", vsetult_v4i32, MSA128W>;
1395 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", vsetult_v2i64, MSA128D>;
1396
1397 class CLTI_S_B_DESC : MSA_SI5_DESC_BASE<"clti_s.b", vsetlt_v16i8, vsplati8,
1398                                         MSA128B>;
1399 class CLTI_S_H_DESC : MSA_SI5_DESC_BASE<"clti_s.h", vsetlt_v8i16, vsplati16,
1400                                         MSA128H>;
1401 class CLTI_S_W_DESC : MSA_SI5_DESC_BASE<"clti_s.w", vsetlt_v4i32, vsplati32,
1402                                         MSA128W>;
1403 class CLTI_S_D_DESC : MSA_SI5_DESC_BASE<"clti_s.d", vsetlt_v2i64, vsplati64,
1404                                         MSA128D>;
1405
1406 class CLTI_U_B_DESC : MSA_I5_DESC_BASE<"clti_u.b", vsetult_v16i8, vsplati8,
1407                                        MSA128B>;
1408 class CLTI_U_H_DESC : MSA_I5_DESC_BASE<"clti_u.h", vsetult_v8i16, vsplati16,
1409                                        MSA128H>;
1410 class CLTI_U_W_DESC : MSA_I5_DESC_BASE<"clti_u.w", vsetult_v4i32, vsplati32,
1411                                        MSA128W>;
1412 class CLTI_U_D_DESC : MSA_I5_DESC_BASE<"clti_u.d", vsetult_v2i64, vsplati64,
1413                                        MSA128D>;
1414
1415 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", vextract_sext_i8,  v16i8,
1416                                          GPR32, MSA128B>;
1417 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", vextract_sext_i16, v8i16,
1418                                          GPR32, MSA128H>;
1419 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", vextract_sext_i32, v4i32,
1420                                          GPR32, MSA128W>;
1421
1422 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", vextract_zext_i8,  v16i8,
1423                                          GPR32, MSA128B>;
1424 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", vextract_zext_i16, v8i16,
1425                                          GPR32, MSA128H>;
1426 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", vextract_zext_i32, v4i32,
1427                                          GPR32, MSA128W>;
1428
1429 class CTCMSA_DESC {
1430   dag OutOperandList = (outs);
1431   dag InOperandList = (ins MSACtrl:$cd, GPR32:$rs);
1432   string AsmString = "ctcmsa\t$cd, $rs";
1433   InstrItinClass Itinerary = NoItinerary;
1434   bit hasSideEffects = 1;
1435 }
1436
1437 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", sdiv, MSA128B>;
1438 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", sdiv, MSA128H>;
1439 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", sdiv, MSA128W>;
1440 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", sdiv, MSA128D>;
1441
1442 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", udiv, MSA128B>;
1443 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", udiv, MSA128H>;
1444 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", udiv, MSA128W>;
1445 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", udiv, MSA128D>;
1446
1447 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h, MSA128H,
1448                                        MSA128B, MSA128B>, IsCommutable;
1449 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w, MSA128W,
1450                                        MSA128H, MSA128H>, IsCommutable;
1451 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d, MSA128D,
1452                                        MSA128W, MSA128W>, IsCommutable;
1453
1454 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h, MSA128H,
1455                                        MSA128B, MSA128B>, IsCommutable;
1456 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w, MSA128W,
1457                                        MSA128H, MSA128H>, IsCommutable;
1458 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d, MSA128D,
1459                                        MSA128W, MSA128W>, IsCommutable;
1460
1461 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1462                                            MSA128H, MSA128B, MSA128B>,
1463                        IsCommutable;
1464 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1465                                            MSA128W, MSA128H, MSA128H>,
1466                        IsCommutable;
1467 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1468                                            MSA128D, MSA128W, MSA128W>,
1469                        IsCommutable;
1470
1471 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1472                                            MSA128H, MSA128B, MSA128B>,
1473                        IsCommutable;
1474 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1475                                            MSA128W, MSA128H, MSA128H>,
1476                        IsCommutable;
1477 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1478                                            MSA128D, MSA128W, MSA128W>,
1479                        IsCommutable;
1480
1481 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1482                                            MSA128H, MSA128B, MSA128B>;
1483 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1484                                            MSA128W, MSA128H, MSA128H>;
1485 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1486                                            MSA128D, MSA128W, MSA128W>;
1487
1488 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1489                                            MSA128H, MSA128B, MSA128B>;
1490 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1491                                            MSA128W, MSA128H, MSA128H>;
1492 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1493                                            MSA128D, MSA128W, MSA128W>;
1494
1495 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", fadd, MSA128W>, IsCommutable;
1496 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", fadd, MSA128D>, IsCommutable;
1497
1498 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128W>,
1499                     IsCommutable;
1500 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128D>,
1501                     IsCommutable;
1502
1503 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", vfsetoeq_v4f32, MSA128W>,
1504                     IsCommutable;
1505 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", vfsetoeq_v2f64, MSA128D>,
1506                     IsCommutable;
1507
1508 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
1509                                         MSA128W>;
1510 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
1511                                         MSA128D>;
1512
1513 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", vfsetole_v4f32, MSA128W>;
1514 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", vfsetole_v2f64, MSA128D>;
1515
1516 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", vfsetolt_v4f32, MSA128W>;
1517 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", vfsetolt_v2f64, MSA128D>;
1518
1519 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", vfsetone_v4f32, MSA128W>,
1520                     IsCommutable;
1521 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", vfsetone_v2f64, MSA128D>,
1522                     IsCommutable;
1523
1524 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", vfsetord_v4f32, MSA128W>,
1525                     IsCommutable;
1526 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", vfsetord_v2f64, MSA128D>,
1527                     IsCommutable;
1528
1529 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", vfsetueq_v4f32, MSA128W>,
1530                      IsCommutable;
1531 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", vfsetueq_v2f64, MSA128D>,
1532                      IsCommutable;
1533
1534 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", vfsetule_v4f32, MSA128W>,
1535                      IsCommutable;
1536 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", vfsetule_v2f64, MSA128D>,
1537                      IsCommutable;
1538
1539 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", vfsetult_v4f32, MSA128W>,
1540                      IsCommutable;
1541 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", vfsetult_v2f64, MSA128D>,
1542                      IsCommutable;
1543
1544 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", vfsetun_v4f32, MSA128W>,
1545                     IsCommutable;
1546 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", vfsetun_v2f64, MSA128D>,
1547                     IsCommutable;
1548
1549 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", vfsetune_v4f32, MSA128W>,
1550                      IsCommutable;
1551 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", vfsetune_v2f64, MSA128D>,
1552                      IsCommutable;
1553
1554 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", fdiv, MSA128W>;
1555 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", fdiv, MSA128D>;
1556
1557 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
1558                                        MSA128H, MSA128W, MSA128W>;
1559 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
1560                                        MSA128W, MSA128D, MSA128D>;
1561
1562 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", int_mips_fexp2_w, MSA128W>;
1563 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", int_mips_fexp2_d, MSA128D>;
1564
1565 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
1566                                         MSA128W, MSA128H>;
1567 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
1568                                         MSA128D, MSA128W>;
1569
1570 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
1571                                         MSA128W, MSA128H>;
1572 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
1573                                         MSA128D, MSA128W>;
1574
1575 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", int_mips_ffint_s_w,
1576                                          MSA128W>;
1577 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", int_mips_ffint_s_d,
1578                                          MSA128D>;
1579
1580 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", int_mips_ffint_u_w,
1581                                          MSA128W>;
1582 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", int_mips_ffint_u_d,
1583                                          MSA128D>;
1584
1585 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
1586                                       MSA128W, MSA128H>;
1587 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
1588                                       MSA128D, MSA128W>;
1589
1590 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
1591                                       MSA128W, MSA128H>;
1592 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
1593                                       MSA128D, MSA128W>;
1594
1595 class FILL_B_DESC : MSA_2R_DESC_BASE<"fill.b", vsplati8,  MSA128B, GPR32>;
1596 class FILL_H_DESC : MSA_2R_DESC_BASE<"fill.h", vsplati16, MSA128H, GPR32>;
1597 class FILL_W_DESC : MSA_2R_DESC_BASE<"fill.w", vsplati32, MSA128W, GPR32>;
1598
1599 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", flog2, MSA128W>;
1600 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", flog2, MSA128D>;
1601
1602 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", int_mips_fmadd_w,
1603                                            MSA128W>;
1604 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", int_mips_fmadd_d,
1605                                            MSA128D>;
1606
1607 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128W>;
1608 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128D>;
1609
1610 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
1611                                         MSA128W>;
1612 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
1613                                         MSA128D>;
1614
1615 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128W>;
1616 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128D>;
1617
1618 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
1619                                         MSA128W>;
1620 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
1621                                         MSA128D>;
1622
1623 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", int_mips_fmsub_w,
1624                                            MSA128W>;
1625 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", int_mips_fmsub_d,
1626                                            MSA128D>;
1627
1628 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", fmul, MSA128W>;
1629 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", fmul, MSA128D>;
1630
1631 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", frint, MSA128W>;
1632 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", frint, MSA128D>;
1633
1634 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128W>;
1635 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128D>;
1636
1637 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
1638                                         MSA128W>;
1639 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
1640                                         MSA128D>;
1641
1642 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128W>;
1643 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128D>;
1644
1645 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128W>;
1646 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128D>;
1647
1648 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128W>;
1649 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128D>;
1650
1651 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128W>;
1652 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128D>;
1653
1654 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128W>;
1655 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128D>;
1656
1657 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128W>;
1658 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128D>;
1659
1660 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", fsqrt, MSA128W>;
1661 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", fsqrt, MSA128D>;
1662
1663 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", fsub, MSA128W>;
1664 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", fsub, MSA128D>;
1665
1666 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w, MSA128W>;
1667 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d, MSA128D>;
1668
1669 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w, MSA128W>;
1670 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d, MSA128D>;
1671
1672 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w, MSA128W>;
1673 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d, MSA128D>;
1674
1675 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w, MSA128W>;
1676 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d, MSA128D>;
1677
1678 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w, MSA128W>;
1679 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d, MSA128D>;
1680
1681 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", int_mips_ftrunc_s_w,
1682                                           MSA128W>;
1683 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", int_mips_ftrunc_s_d,
1684                                           MSA128D>;
1685
1686 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", int_mips_ftrunc_u_w,
1687                                           MSA128W>;
1688 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", int_mips_ftrunc_u_d,
1689                                           MSA128D>;
1690
1691 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
1692                                          MSA128W>;
1693 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
1694                                          MSA128D>;
1695
1696 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
1697                                          MSA128W>;
1698 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
1699                                          MSA128D>;
1700
1701 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
1702                                      MSA128H, MSA128W, MSA128W>;
1703 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
1704                                      MSA128W, MSA128D, MSA128D>;
1705
1706 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h, MSA128H,
1707                                        MSA128B, MSA128B>;
1708 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w, MSA128W,
1709                                        MSA128H, MSA128H>;
1710 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d, MSA128D,
1711                                        MSA128W, MSA128W>;
1712
1713 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h, MSA128H,
1714                                        MSA128B, MSA128B>;
1715 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w, MSA128W,
1716                                        MSA128H, MSA128H>;
1717 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d, MSA128D,
1718                                        MSA128W, MSA128W>;
1719
1720 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h, MSA128H,
1721                                        MSA128B, MSA128B>;
1722 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w, MSA128W,
1723                                        MSA128H, MSA128H>;
1724 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d, MSA128D,
1725                                        MSA128W, MSA128W>;
1726
1727 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h, MSA128H,
1728                                        MSA128B, MSA128B>;
1729 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w, MSA128W,
1730                                        MSA128H, MSA128H>;
1731 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d, MSA128D,
1732                                        MSA128W, MSA128W>;
1733
1734 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", int_mips_ilvev_b, MSA128B>;
1735 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", int_mips_ilvev_h, MSA128H>;
1736 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", int_mips_ilvev_w, MSA128W>;
1737 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", int_mips_ilvev_d, MSA128D>;
1738
1739 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", int_mips_ilvl_b, MSA128B>;
1740 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", int_mips_ilvl_h, MSA128H>;
1741 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", int_mips_ilvl_w, MSA128W>;
1742 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", int_mips_ilvl_d, MSA128D>;
1743
1744 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", int_mips_ilvod_b, MSA128B>;
1745 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", int_mips_ilvod_h, MSA128H>;
1746 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", int_mips_ilvod_w, MSA128W>;
1747 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", int_mips_ilvod_d, MSA128D>;
1748
1749 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", int_mips_ilvr_b, MSA128B>;
1750 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", int_mips_ilvr_h, MSA128H>;
1751 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", int_mips_ilvr_w, MSA128W>;
1752 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", int_mips_ilvr_d, MSA128D>;
1753
1754 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", vinsert_v16i8, MSA128B,
1755                                            GPR32>;
1756 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", vinsert_v8i16, MSA128H,
1757                                            GPR32>;
1758 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", vinsert_v4i32, MSA128W,
1759                                            GPR32>;
1760
1761 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b, MSA128B>;
1762 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h, MSA128H>;
1763 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w, MSA128W>;
1764 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d, MSA128D>;
1765
1766 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1767                    ValueType TyNode, RegisterClass RCWD,
1768                    Operand MemOpnd = mem, ComplexPattern Addr = addrRegImm,
1769                    InstrItinClass itin = NoItinerary> {
1770   dag OutOperandList = (outs RCWD:$wd);
1771   dag InOperandList = (ins MemOpnd:$addr);
1772   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1773   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1774   InstrItinClass Itinerary = itin;
1775 }
1776
1777 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128B>;
1778 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128H>;
1779 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128W>;
1780 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128D>;
1781
1782 class LDI_B_DESC : MSA_I10_DESC_BASE<"ldi.b", vsplati8,  MSA128B>;
1783 class LDI_H_DESC : MSA_I10_DESC_BASE<"ldi.h", vsplati16, MSA128H>;
1784 class LDI_W_DESC : MSA_I10_DESC_BASE<"ldi.w", vsplati32, MSA128W>;
1785 class LDI_D_DESC : MSA_I10_DESC_BASE<"ldi.d", vsplati64, MSA128D>;
1786
1787 class LDX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1788                     ValueType TyNode, RegisterClass RCWD,
1789                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
1790                     InstrItinClass itin = NoItinerary> {
1791   dag OutOperandList = (outs RCWD:$wd);
1792   dag InOperandList = (ins MemOpnd:$addr);
1793   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1794   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1795   InstrItinClass Itinerary = itin;
1796 }
1797
1798 class LDX_B_DESC : LDX_DESC_BASE<"ldx.b", load, v16i8, MSA128B>;
1799 class LDX_H_DESC : LDX_DESC_BASE<"ldx.h", load, v8i16, MSA128H>;
1800 class LDX_W_DESC : LDX_DESC_BASE<"ldx.w", load, v4i32, MSA128W>;
1801 class LDX_D_DESC : LDX_DESC_BASE<"ldx.d", load, v2i64, MSA128D>;
1802
1803 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
1804                                             MSA128H>;
1805 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
1806                                             MSA128W>;
1807
1808 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
1809                                              MSA128H>;
1810 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
1811                                              MSA128W>;
1812
1813 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", int_mips_maddv_b, MSA128B>;
1814 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", int_mips_maddv_h, MSA128H>;
1815 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", int_mips_maddv_w, MSA128W>;
1816 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", int_mips_maddv_d, MSA128D>;
1817
1818 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128B>;
1819 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128H>;
1820 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128W>;
1821 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128D>;
1822
1823 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", MipsVSMax, MSA128B>;
1824 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", MipsVSMax, MSA128H>;
1825 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", MipsVSMax, MSA128W>;
1826 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", MipsVSMax, MSA128D>;
1827
1828 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", MipsVUMax, MSA128B>;
1829 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", MipsVUMax, MSA128H>;
1830 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", MipsVUMax, MSA128W>;
1831 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", MipsVUMax, MSA128D>;
1832
1833 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", MipsVSMax, vsplati8,
1834                                        MSA128B>;
1835 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", MipsVSMax, vsplati16,
1836                                        MSA128H>;
1837 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", MipsVSMax, vsplati32,
1838                                        MSA128W>;
1839 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", MipsVSMax, vsplati64,
1840                                        MSA128D>;
1841
1842 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", MipsVUMax, vsplati8,
1843                                        MSA128B>;
1844 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", MipsVUMax, vsplati16,
1845                                        MSA128H>;
1846 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", MipsVUMax, vsplati32,
1847                                        MSA128W>;
1848 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", MipsVUMax, vsplati64,
1849                                        MSA128D>;
1850
1851 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128B>;
1852 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128H>;
1853 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128W>;
1854 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128D>;
1855
1856 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", MipsVSMin, MSA128B>;
1857 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", MipsVSMin, MSA128H>;
1858 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", MipsVSMin, MSA128W>;
1859 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", MipsVSMin, MSA128D>;
1860
1861 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", MipsVUMin, MSA128B>;
1862 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", MipsVUMin, MSA128H>;
1863 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", MipsVUMin, MSA128W>;
1864 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", MipsVUMin, MSA128D>;
1865
1866 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", MipsVSMin, vsplati8,
1867                                        MSA128B>;
1868 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", MipsVSMin, vsplati16,
1869                                        MSA128H>;
1870 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", MipsVSMin, vsplati32,
1871                                        MSA128W>;
1872 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", MipsVSMin, vsplati64,
1873                                        MSA128D>;
1874
1875 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", MipsVUMin, vsplati8,
1876                                        MSA128B>;
1877 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", MipsVUMin, vsplati16,
1878                                        MSA128H>;
1879 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", MipsVUMin, vsplati32,
1880                                        MSA128W>;
1881 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", MipsVUMin, vsplati64,
1882                                        MSA128D>;
1883
1884 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", int_mips_mod_s_b, MSA128B>;
1885 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", int_mips_mod_s_h, MSA128H>;
1886 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", int_mips_mod_s_w, MSA128W>;
1887 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", int_mips_mod_s_d, MSA128D>;
1888
1889 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", int_mips_mod_u_b, MSA128B>;
1890 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", int_mips_mod_u_h, MSA128H>;
1891 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", int_mips_mod_u_w, MSA128W>;
1892 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", int_mips_mod_u_d, MSA128D>;
1893
1894 class MOVE_V_DESC {
1895   dag OutOperandList = (outs MSA128B:$wd);
1896   dag InOperandList = (ins MSA128B:$ws);
1897   string AsmString = "move.v\t$wd, $ws";
1898   list<dag> Pattern = [];
1899   InstrItinClass Itinerary = NoItinerary;
1900 }
1901
1902 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
1903                                             MSA128H>;
1904 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
1905                                             MSA128W>;
1906
1907 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
1908                                              MSA128H>;
1909 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
1910                                              MSA128W>;
1911
1912 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", int_mips_msubv_b, MSA128B>;
1913 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", int_mips_msubv_h, MSA128H>;
1914 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", int_mips_msubv_w, MSA128W>;
1915 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", int_mips_msubv_d, MSA128D>;
1916
1917 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h, MSA128H>;
1918 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w, MSA128W>;
1919
1920 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
1921                                         MSA128H>;
1922 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
1923                                         MSA128W>;
1924
1925 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", mul, MSA128B>;
1926 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", mul, MSA128H>;
1927 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", mul, MSA128W>;
1928 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", mul, MSA128D>;
1929
1930 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128B>;
1931 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128H>;
1932 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128W>;
1933 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128D>;
1934
1935 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", ctlz, MSA128B>;
1936 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", ctlz, MSA128H>;
1937 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", ctlz, MSA128W>;
1938 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", ctlz, MSA128D>;
1939
1940 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", MipsVNOR, MSA128B>;
1941 class NOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128H>;
1942 class NOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128W>;
1943 class NOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128D>;
1944
1945 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", MipsVNOR, vsplati8, MSA128B>;
1946
1947 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", or, MSA128B>;
1948 class OR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128H>;
1949 class OR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128W>;
1950 class OR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128D>;
1951
1952 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", or, vsplati8, MSA128B>;
1953
1954 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", int_mips_pckev_b, MSA128B>;
1955 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", int_mips_pckev_h, MSA128H>;
1956 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", int_mips_pckev_w, MSA128W>;
1957 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", int_mips_pckev_d, MSA128D>;
1958
1959 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", int_mips_pckod_b, MSA128B>;
1960 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", int_mips_pckod_h, MSA128H>;
1961 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", int_mips_pckod_w, MSA128W>;
1962 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", int_mips_pckod_d, MSA128D>;
1963
1964 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", ctpop, MSA128B>;
1965 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", ctpop, MSA128H>;
1966 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", ctpop, MSA128W>;
1967 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", ctpop, MSA128D>;
1968
1969 class SAT_S_B_DESC : MSA_BIT_B_DESC_BASE<"sat_s.b", int_mips_sat_s_b, MSA128B>;
1970 class SAT_S_H_DESC : MSA_BIT_H_DESC_BASE<"sat_s.h", int_mips_sat_s_h, MSA128H>;
1971 class SAT_S_W_DESC : MSA_BIT_W_DESC_BASE<"sat_s.w", int_mips_sat_s_w, MSA128W>;
1972 class SAT_S_D_DESC : MSA_BIT_D_DESC_BASE<"sat_s.d", int_mips_sat_s_d, MSA128D>;
1973
1974 class SAT_U_B_DESC : MSA_BIT_B_DESC_BASE<"sat_u.b", int_mips_sat_u_b, MSA128B>;
1975 class SAT_U_H_DESC : MSA_BIT_H_DESC_BASE<"sat_u.h", int_mips_sat_u_h, MSA128H>;
1976 class SAT_U_W_DESC : MSA_BIT_W_DESC_BASE<"sat_u.w", int_mips_sat_u_w, MSA128W>;
1977 class SAT_U_D_DESC : MSA_BIT_D_DESC_BASE<"sat_u.d", int_mips_sat_u_d, MSA128D>;
1978
1979 class SHF_B_DESC : MSA_I8_X_DESC_BASE<"shf.b", int_mips_shf_b, MSA128B>;
1980 class SHF_H_DESC : MSA_I8_X_DESC_BASE<"shf.h", int_mips_shf_h, MSA128H>;
1981 class SHF_W_DESC : MSA_I8_X_DESC_BASE<"shf.w", int_mips_shf_w, MSA128W>;
1982
1983 class SLD_B_DESC : MSA_3R_DESC_BASE<"sld.b", int_mips_sld_b, MSA128B>;
1984 class SLD_H_DESC : MSA_3R_DESC_BASE<"sld.h", int_mips_sld_h, MSA128H>;
1985 class SLD_W_DESC : MSA_3R_DESC_BASE<"sld.w", int_mips_sld_w, MSA128W>;
1986 class SLD_D_DESC : MSA_3R_DESC_BASE<"sld.d", int_mips_sld_d, MSA128D>;
1987
1988 class SLDI_B_DESC : MSA_BIT_B_DESC_BASE<"sldi.b", int_mips_sldi_b, MSA128B>;
1989 class SLDI_H_DESC : MSA_BIT_H_DESC_BASE<"sldi.h", int_mips_sldi_h, MSA128H>;
1990 class SLDI_W_DESC : MSA_BIT_W_DESC_BASE<"sldi.w", int_mips_sldi_w, MSA128W>;
1991 class SLDI_D_DESC : MSA_BIT_D_DESC_BASE<"sldi.d", int_mips_sldi_d, MSA128D>;
1992
1993 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", shl, MSA128B>;
1994 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", shl, MSA128H>;
1995 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", shl, MSA128W>;
1996 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", shl, MSA128D>;
1997
1998 class SLLI_B_DESC : MSA_BIT_SPLATB_DESC_BASE<"slli.b", shl, MSA128B>;
1999 class SLLI_H_DESC : MSA_BIT_SPLATH_DESC_BASE<"slli.h", shl, MSA128H>;
2000 class SLLI_W_DESC : MSA_BIT_SPLATW_DESC_BASE<"slli.w", shl, MSA128W>;
2001 class SLLI_D_DESC : MSA_BIT_SPLATD_DESC_BASE<"slli.d", shl, MSA128D>;
2002
2003 class SPLAT_B_DESC : MSA_3R_DESC_BASE<"splat.b", int_mips_splat_b, MSA128B,
2004                                       MSA128B, GPR32>;
2005 class SPLAT_H_DESC : MSA_3R_DESC_BASE<"splat.h", int_mips_splat_h, MSA128H,
2006                                       MSA128H, GPR32>;
2007 class SPLAT_W_DESC : MSA_3R_DESC_BASE<"splat.w", int_mips_splat_w, MSA128W,
2008                                       MSA128W, GPR32>;
2009 class SPLAT_D_DESC : MSA_3R_DESC_BASE<"splat.d", int_mips_splat_d, MSA128D,
2010                                       MSA128D, GPR32>;
2011
2012 class SPLATI_B_DESC : MSA_BIT_B_DESC_BASE<"splati.b", int_mips_splati_b,
2013                                           MSA128B>;
2014 class SPLATI_H_DESC : MSA_BIT_H_DESC_BASE<"splati.h", int_mips_splati_h,
2015                                           MSA128H>;
2016 class SPLATI_W_DESC : MSA_BIT_W_DESC_BASE<"splati.w", int_mips_splati_w,
2017                                           MSA128W>;
2018 class SPLATI_D_DESC : MSA_BIT_D_DESC_BASE<"splati.d", int_mips_splati_d,
2019                                           MSA128D>;
2020
2021 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", sra, MSA128B>;
2022 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", sra, MSA128H>;
2023 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", sra, MSA128W>;
2024 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", sra, MSA128D>;
2025
2026 class SRAI_B_DESC : MSA_BIT_SPLATB_DESC_BASE<"srai.b", sra, MSA128B>;
2027 class SRAI_H_DESC : MSA_BIT_SPLATH_DESC_BASE<"srai.h", sra, MSA128H>;
2028 class SRAI_W_DESC : MSA_BIT_SPLATW_DESC_BASE<"srai.w", sra, MSA128W>;
2029 class SRAI_D_DESC : MSA_BIT_SPLATD_DESC_BASE<"srai.d", sra, MSA128D>;
2030
2031 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128B>;
2032 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128H>;
2033 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128W>;
2034 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128D>;
2035
2036 class SRARI_B_DESC : MSA_BIT_B_DESC_BASE<"srari.b", int_mips_srari_b, MSA128B>;
2037 class SRARI_H_DESC : MSA_BIT_H_DESC_BASE<"srari.h", int_mips_srari_h, MSA128H>;
2038 class SRARI_W_DESC : MSA_BIT_W_DESC_BASE<"srari.w", int_mips_srari_w, MSA128W>;
2039 class SRARI_D_DESC : MSA_BIT_D_DESC_BASE<"srari.d", int_mips_srari_d, MSA128D>;
2040
2041 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", srl, MSA128B>;
2042 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", srl, MSA128H>;
2043 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", srl, MSA128W>;
2044 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", srl, MSA128D>;
2045
2046 class SRLI_B_DESC : MSA_BIT_SPLATB_DESC_BASE<"srli.b", srl, MSA128B>;
2047 class SRLI_H_DESC : MSA_BIT_SPLATH_DESC_BASE<"srli.h", srl, MSA128H>;
2048 class SRLI_W_DESC : MSA_BIT_SPLATW_DESC_BASE<"srli.w", srl, MSA128W>;
2049 class SRLI_D_DESC : MSA_BIT_SPLATD_DESC_BASE<"srli.d", srl, MSA128D>;
2050
2051 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128B>;
2052 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128H>;
2053 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128W>;
2054 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128D>;
2055
2056 class SRLRI_B_DESC : MSA_BIT_B_DESC_BASE<"srlri.b", int_mips_srlri_b, MSA128B>;
2057 class SRLRI_H_DESC : MSA_BIT_H_DESC_BASE<"srlri.h", int_mips_srlri_h, MSA128H>;
2058 class SRLRI_W_DESC : MSA_BIT_W_DESC_BASE<"srlri.w", int_mips_srlri_w, MSA128W>;
2059 class SRLRI_D_DESC : MSA_BIT_D_DESC_BASE<"srlri.d", int_mips_srlri_d, MSA128D>;
2060
2061 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2062                    ValueType TyNode, RegisterClass RCWD,
2063                    Operand MemOpnd = mem, ComplexPattern Addr = addrRegImm,
2064                    InstrItinClass itin = NoItinerary> {
2065   dag OutOperandList = (outs);
2066   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
2067   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2068   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
2069   InstrItinClass Itinerary = itin;
2070 }
2071
2072 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128B>;
2073 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128H>;
2074 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128W>;
2075 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128D>;
2076
2077 class STX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2078                     ValueType TyNode, RegisterClass RCWD,
2079                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
2080                     InstrItinClass itin = NoItinerary> {
2081   dag OutOperandList = (outs);
2082   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
2083   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2084   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
2085   InstrItinClass Itinerary = itin;
2086 }
2087
2088 class STX_B_DESC : STX_DESC_BASE<"stx.b", store, v16i8, MSA128B>;
2089 class STX_H_DESC : STX_DESC_BASE<"stx.h", store, v8i16, MSA128H>;
2090 class STX_W_DESC : STX_DESC_BASE<"stx.w", store, v4i32, MSA128W>;
2091 class STX_D_DESC : STX_DESC_BASE<"stx.d", store, v2i64, MSA128D>;
2092
2093 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b, MSA128B>;
2094 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h, MSA128H>;
2095 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w, MSA128W>;
2096 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d, MSA128D>;
2097
2098 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b, MSA128B>;
2099 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h, MSA128H>;
2100 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w, MSA128W>;
2101 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d, MSA128D>;
2102
2103 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
2104                                          MSA128B>;
2105 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
2106                                          MSA128H>;
2107 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
2108                                          MSA128W>;
2109 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
2110                                          MSA128D>;
2111
2112 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
2113                                          MSA128B>;
2114 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
2115                                          MSA128H>;
2116 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
2117                                          MSA128W>;
2118 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
2119                                          MSA128D>;
2120
2121 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", sub, MSA128B>;
2122 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", sub, MSA128H>;
2123 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", sub, MSA128W>;
2124 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", sub, MSA128D>;
2125
2126 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", sub, vsplati8,  MSA128B>;
2127 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", sub, vsplati16, MSA128H>;
2128 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", sub, vsplati32, MSA128W>;
2129 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", sub, vsplati64, MSA128D>;
2130
2131 class VSHF_B_DESC : MSA_3R_DESC_BASE<"vshf.b", int_mips_vshf_b, MSA128B>;
2132 class VSHF_H_DESC : MSA_3R_DESC_BASE<"vshf.h", int_mips_vshf_h, MSA128H>;
2133 class VSHF_W_DESC : MSA_3R_DESC_BASE<"vshf.w", int_mips_vshf_w, MSA128W>;
2134 class VSHF_D_DESC : MSA_3R_DESC_BASE<"vshf.d", int_mips_vshf_d, MSA128D>;
2135
2136 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", xor, MSA128B>;
2137 class XOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128H>;
2138 class XOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128W>;
2139 class XOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128D>;
2140
2141 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", xor, vsplati8, MSA128B>;
2142
2143 // Instruction defs.
2144 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
2145 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
2146 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
2147 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
2148
2149 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
2150 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
2151 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
2152 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
2153
2154 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
2155 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
2156 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
2157 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
2158
2159 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
2160 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
2161 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
2162 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
2163
2164 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
2165 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
2166 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
2167 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
2168
2169 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
2170 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
2171 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
2172 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
2173
2174 def AND_V : AND_V_ENC, AND_V_DESC;
2175 def AND_V_H_PSEUDO : AND_V_H_PSEUDO_DESC,
2176                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2177                                                 MSA128B:$ws, MSA128B:$wt)>;
2178 def AND_V_W_PSEUDO : AND_V_W_PSEUDO_DESC,
2179                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2180                                                 MSA128B:$ws, MSA128B:$wt)>;
2181 def AND_V_D_PSEUDO : AND_V_D_PSEUDO_DESC,
2182                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2183                                                 MSA128B:$ws, MSA128B:$wt)>;
2184
2185 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
2186
2187 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
2188 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
2189 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
2190 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
2191
2192 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
2193 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
2194 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
2195 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
2196
2197 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
2198 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
2199 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
2200 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
2201
2202 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
2203 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
2204 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
2205 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
2206
2207 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
2208 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
2209 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
2210 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
2211
2212 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
2213 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
2214 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
2215 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
2216
2217 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
2218 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
2219 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
2220 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
2221
2222 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
2223 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
2224 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
2225 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
2226
2227 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
2228 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
2229 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
2230 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
2231
2232 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
2233 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
2234 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2235 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2236
2237 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2238 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2239 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2240 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2241
2242 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2243 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2244 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2245 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2246
2247 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2248
2249 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2250
2251 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2252
2253 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2254
2255 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2256 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2257 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2258 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2259
2260 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2261 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2262 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2263 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2264
2265 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2266 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2267 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2268 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2269
2270 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2271
2272 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2273
2274 class MSA_BSEL_PSEUDO_BASE<RegisterClass RC, ValueType Ty> :
2275   MipsPseudo<(outs RC:$wd), (ins RC:$wd_in, RC:$ws, RC:$wt),
2276              [(set RC:$wd, (Ty (vselect RC:$wd_in, RC:$ws, RC:$wt)))]>,
2277   PseudoInstExpansion<(BSEL_V MSA128B:$wd, MSA128B:$wd_in, MSA128B:$ws,
2278                               MSA128B:$wt)> {
2279   let Constraints = "$wd_in = $wd";
2280 }
2281
2282 def BSEL_H_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128H, v8i16>;
2283 def BSEL_W_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128W, v4i32>;
2284 def BSEL_D_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128D, v2i64>;
2285 def BSEL_FW_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128W, v4f32>;
2286 def BSEL_FD_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128D, v2f64>;
2287
2288 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2289
2290 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2291 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2292 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2293 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2294
2295 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2296 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2297 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2298 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2299
2300 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2301 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2302 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2303 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2304
2305 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2306
2307 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2308 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2309 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2310 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2311
2312 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2313 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2314 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2315 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2316
2317 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2318
2319 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2320 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2321 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2322 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2323
2324 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2325 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2326 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2327 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2328
2329 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2330 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2331 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2332 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2333
2334 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2335 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2336 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2337 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2338
2339 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2340 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2341 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2342 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2343
2344 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2345 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2346 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2347 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2348
2349 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2350 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2351 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2352 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2353
2354 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2355 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2356 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2357 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2358
2359 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2360 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2361 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2362
2363 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2364 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2365 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2366
2367 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2368
2369 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2370 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2371 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2372 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2373
2374 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2375 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2376 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2377 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2378
2379 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2380 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2381 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2382
2383 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2384 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2385 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2386
2387 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2388 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2389 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2390
2391 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2392 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2393 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2394
2395 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2396 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2397 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2398
2399 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2400 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2401 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2402
2403 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2404 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2405
2406 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2407 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2408
2409 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2410 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2411
2412 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2413 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2414
2415 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2416 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2417
2418 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
2419 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
2420
2421 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
2422 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
2423
2424 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
2425 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
2426
2427 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
2428 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
2429
2430 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
2431 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
2432
2433 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
2434 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
2435
2436 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
2437 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
2438
2439 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
2440 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
2441
2442 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
2443 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
2444
2445 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
2446 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
2447
2448 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
2449 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
2450
2451 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
2452 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
2453
2454 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
2455 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
2456
2457 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
2458 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
2459
2460 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
2461 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
2462
2463 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
2464 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
2465
2466 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
2467 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
2468
2469 def FILL_B : FILL_B_ENC, FILL_B_DESC;
2470 def FILL_H : FILL_H_ENC, FILL_H_DESC;
2471 def FILL_W : FILL_W_ENC, FILL_W_DESC;
2472
2473 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
2474 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
2475
2476 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
2477 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
2478
2479 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
2480 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
2481
2482 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
2483 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
2484
2485 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
2486 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
2487
2488 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
2489 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
2490
2491 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
2492 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
2493
2494 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
2495 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
2496
2497 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
2498 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
2499
2500 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
2501 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
2502
2503 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
2504 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
2505
2506 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
2507 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
2508
2509 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
2510 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
2511
2512 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
2513 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
2514
2515 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
2516 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
2517
2518 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
2519 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
2520
2521 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
2522 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
2523
2524 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
2525 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
2526
2527 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
2528 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
2529
2530 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
2531 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
2532
2533 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
2534 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
2535
2536 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
2537 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
2538
2539 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
2540 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
2541
2542 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
2543 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
2544
2545 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
2546 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
2547
2548 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
2549 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
2550
2551 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
2552 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
2553
2554 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
2555 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
2556
2557 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
2558 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
2559
2560 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
2561 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
2562 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
2563
2564 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
2565 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
2566 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
2567
2568 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
2569 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
2570 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
2571
2572 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
2573 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
2574 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
2575
2576 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
2577 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
2578 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
2579 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
2580
2581 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
2582 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
2583 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
2584 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
2585
2586 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
2587 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
2588 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
2589 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
2590
2591 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
2592 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
2593 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
2594 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
2595
2596 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
2597 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
2598 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
2599
2600 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
2601 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
2602 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
2603 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
2604
2605 def LD_B: LD_B_ENC, LD_B_DESC;
2606 def LD_H: LD_H_ENC, LD_H_DESC;
2607 def LD_W: LD_W_ENC, LD_W_DESC;
2608 def LD_D: LD_D_ENC, LD_D_DESC;
2609
2610 def LDI_B : LDI_B_ENC, LDI_B_DESC;
2611 def LDI_H : LDI_H_ENC, LDI_H_DESC;
2612 def LDI_W : LDI_W_ENC, LDI_W_DESC;
2613 def LDI_D : LDI_D_ENC, LDI_D_DESC;
2614
2615 def LDX_B: LDX_B_ENC, LDX_B_DESC;
2616 def LDX_H: LDX_H_ENC, LDX_H_DESC;
2617 def LDX_W: LDX_W_ENC, LDX_W_DESC;
2618 def LDX_D: LDX_D_ENC, LDX_D_DESC;
2619
2620 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
2621 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
2622
2623 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
2624 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
2625
2626 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
2627 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
2628 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
2629 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
2630
2631 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
2632 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
2633 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
2634 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
2635
2636 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
2637 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
2638 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
2639 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
2640
2641 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
2642 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
2643 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
2644 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
2645
2646 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
2647 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
2648 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
2649 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
2650
2651 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
2652 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
2653 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
2654 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
2655
2656 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
2657 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
2658 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
2659 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
2660
2661 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
2662 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
2663 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
2664 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
2665
2666 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
2667 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
2668 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
2669 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
2670
2671 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
2672 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
2673 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
2674 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
2675
2676 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
2677 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
2678 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
2679 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
2680
2681 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
2682 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
2683 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
2684 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
2685
2686 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
2687 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
2688 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
2689 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
2690
2691 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
2692
2693 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
2694 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
2695
2696 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
2697 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
2698
2699 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
2700 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
2701 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
2702 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
2703
2704 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
2705 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
2706
2707 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
2708 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
2709
2710 def MULV_B : MULV_B_ENC, MULV_B_DESC;
2711 def MULV_H : MULV_H_ENC, MULV_H_DESC;
2712 def MULV_W : MULV_W_ENC, MULV_W_DESC;
2713 def MULV_D : MULV_D_ENC, MULV_D_DESC;
2714
2715 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
2716 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
2717 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
2718 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
2719
2720 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
2721 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
2722 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
2723 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
2724
2725 def NOR_V : NOR_V_ENC, NOR_V_DESC;
2726 def NOR_V_H_PSEUDO : NOR_V_H_PSEUDO_DESC,
2727                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2728                                                 MSA128B:$ws, MSA128B:$wt)>;
2729 def NOR_V_W_PSEUDO : NOR_V_W_PSEUDO_DESC,
2730                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2731                                                 MSA128B:$ws, MSA128B:$wt)>;
2732 def NOR_V_D_PSEUDO : NOR_V_D_PSEUDO_DESC,
2733                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2734                                                 MSA128B:$ws, MSA128B:$wt)>;
2735
2736 def NORI_B : NORI_B_ENC, NORI_B_DESC;
2737
2738 def OR_V : OR_V_ENC, OR_V_DESC;
2739 def OR_V_H_PSEUDO : OR_V_H_PSEUDO_DESC,
2740                     PseudoInstExpansion<(OR_V MSA128B:$wd,
2741                                               MSA128B:$ws, MSA128B:$wt)>;
2742 def OR_V_W_PSEUDO : OR_V_W_PSEUDO_DESC,
2743                     PseudoInstExpansion<(OR_V MSA128B:$wd,
2744                                               MSA128B:$ws, MSA128B:$wt)>;
2745 def OR_V_D_PSEUDO : OR_V_D_PSEUDO_DESC,
2746                     PseudoInstExpansion<(OR_V MSA128B:$wd,
2747                                               MSA128B:$ws, MSA128B:$wt)>;
2748
2749 def ORI_B : ORI_B_ENC, ORI_B_DESC;
2750
2751 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
2752 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
2753 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
2754 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
2755
2756 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
2757 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
2758 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
2759 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
2760
2761 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
2762 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
2763 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
2764 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
2765
2766 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
2767 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
2768 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
2769 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
2770
2771 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
2772 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
2773 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
2774 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
2775
2776 def SHF_B : SHF_B_ENC, SHF_B_DESC;
2777 def SHF_H : SHF_H_ENC, SHF_H_DESC;
2778 def SHF_W : SHF_W_ENC, SHF_W_DESC;
2779
2780 def SLD_B : SLD_B_ENC, SLD_B_DESC;
2781 def SLD_H : SLD_H_ENC, SLD_H_DESC;
2782 def SLD_W : SLD_W_ENC, SLD_W_DESC;
2783 def SLD_D : SLD_D_ENC, SLD_D_DESC;
2784
2785 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
2786 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
2787 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
2788 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
2789
2790 def SLL_B : SLL_B_ENC, SLL_B_DESC;
2791 def SLL_H : SLL_H_ENC, SLL_H_DESC;
2792 def SLL_W : SLL_W_ENC, SLL_W_DESC;
2793 def SLL_D : SLL_D_ENC, SLL_D_DESC;
2794
2795 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
2796 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
2797 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
2798 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
2799
2800 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
2801 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
2802 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
2803 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
2804
2805 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
2806 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
2807 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
2808 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
2809
2810 def SRA_B : SRA_B_ENC, SRA_B_DESC;
2811 def SRA_H : SRA_H_ENC, SRA_H_DESC;
2812 def SRA_W : SRA_W_ENC, SRA_W_DESC;
2813 def SRA_D : SRA_D_ENC, SRA_D_DESC;
2814
2815 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
2816 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
2817 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
2818 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
2819
2820 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
2821 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
2822 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
2823 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
2824
2825 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
2826 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
2827 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
2828 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
2829
2830 def SRL_B : SRL_B_ENC, SRL_B_DESC;
2831 def SRL_H : SRL_H_ENC, SRL_H_DESC;
2832 def SRL_W : SRL_W_ENC, SRL_W_DESC;
2833 def SRL_D : SRL_D_ENC, SRL_D_DESC;
2834
2835 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
2836 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
2837 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
2838 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
2839
2840 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
2841 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
2842 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
2843 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
2844
2845 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
2846 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
2847 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
2848 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
2849
2850 def ST_B: ST_B_ENC, ST_B_DESC;
2851 def ST_H: ST_H_ENC, ST_H_DESC;
2852 def ST_W: ST_W_ENC, ST_W_DESC;
2853 def ST_D: ST_D_ENC, ST_D_DESC;
2854
2855 def STX_B: STX_B_ENC, STX_B_DESC;
2856 def STX_H: STX_H_ENC, STX_H_DESC;
2857 def STX_W: STX_W_ENC, STX_W_DESC;
2858 def STX_D: STX_D_ENC, STX_D_DESC;
2859
2860 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
2861 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
2862 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
2863 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
2864
2865 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
2866 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
2867 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
2868 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
2869
2870 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
2871 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
2872 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
2873 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
2874
2875 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
2876 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
2877 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
2878 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
2879
2880 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
2881 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
2882 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
2883 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
2884
2885 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
2886 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
2887 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
2888 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
2889
2890 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
2891 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
2892 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
2893 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
2894
2895 def XOR_V : XOR_V_ENC, XOR_V_DESC;
2896 def XOR_V_H_PSEUDO : XOR_V_H_PSEUDO_DESC,
2897                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
2898                                                 MSA128B:$ws, MSA128B:$wt)>;
2899 def XOR_V_W_PSEUDO : XOR_V_W_PSEUDO_DESC,
2900                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
2901                                                 MSA128B:$ws, MSA128B:$wt)>;
2902 def XOR_V_D_PSEUDO : XOR_V_D_PSEUDO_DESC,
2903                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
2904                                                 MSA128B:$ws, MSA128B:$wt)>;
2905
2906 def XORI_B : XORI_B_ENC, XORI_B_DESC;
2907
2908 // Patterns.
2909 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
2910   Pat<pattern, result>, Requires<pred>;
2911
2912 def : MSAPat<(extractelt (v4i32 MSA128W:$ws), immZExt4:$idx),
2913              (COPY_S_W MSA128W:$ws, immZExt4:$idx)>;
2914
2915 def : MSAPat<(v16i8 (load addr:$addr)), (LD_B addr:$addr)>;
2916 def : MSAPat<(v8i16 (load addr:$addr)), (LD_H addr:$addr)>;
2917 def : MSAPat<(v4i32 (load addr:$addr)), (LD_W addr:$addr)>;
2918 def : MSAPat<(v2i64 (load addr:$addr)), (LD_D addr:$addr)>;
2919 def : MSAPat<(v8f16 (load addr:$addr)), (LD_H addr:$addr)>;
2920 def : MSAPat<(v4f32 (load addr:$addr)), (LD_W addr:$addr)>;
2921 def : MSAPat<(v2f64 (load addr:$addr)), (LD_D addr:$addr)>;
2922
2923 def : MSAPat<(v8f16 (load addrRegImm:$addr)), (LD_H addrRegImm:$addr)>;
2924 def : MSAPat<(v4f32 (load addrRegImm:$addr)), (LD_W addrRegImm:$addr)>;
2925 def : MSAPat<(v2f64 (load addrRegImm:$addr)), (LD_D addrRegImm:$addr)>;
2926
2927 def : MSAPat<(store (v16i8 MSA128B:$ws), addr:$addr),
2928              (ST_B MSA128B:$ws, addr:$addr)>;
2929 def : MSAPat<(store (v8i16 MSA128H:$ws), addr:$addr),
2930              (ST_H MSA128H:$ws, addr:$addr)>;
2931 def : MSAPat<(store (v4i32 MSA128W:$ws), addr:$addr),
2932              (ST_W MSA128W:$ws, addr:$addr)>;
2933 def : MSAPat<(store (v2i64 MSA128D:$ws), addr:$addr),
2934              (ST_D MSA128D:$ws, addr:$addr)>;
2935 def : MSAPat<(store (v8f16 MSA128H:$ws), addr:$addr),
2936              (ST_H MSA128H:$ws, addr:$addr)>;
2937 def : MSAPat<(store (v4f32 MSA128W:$ws), addr:$addr),
2938              (ST_W MSA128W:$ws, addr:$addr)>;
2939 def : MSAPat<(store (v2f64 MSA128D:$ws), addr:$addr),
2940              (ST_D MSA128D:$ws, addr:$addr)>;
2941
2942 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrRegImm:$addr),
2943                    (ST_H MSA128H:$ws, addrRegImm:$addr)>;
2944 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrRegImm:$addr),
2945                    (ST_W MSA128W:$ws, addrRegImm:$addr)>;
2946 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrRegImm:$addr),
2947                    (ST_D MSA128D:$ws, addrRegImm:$addr)>;
2948
2949 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
2950                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
2951    MSAPat<(DstVT (bitconvert SrcVT:$src)),
2952           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
2953
2954 // These are endian-independant because the element size doesnt change
2955 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
2956 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
2957 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
2958 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
2959 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
2960 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
2961
2962 // Little endian bitcasts are always no-ops
2963 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
2964 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
2965 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
2966 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
2967 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
2968 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
2969
2970 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
2971 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
2972 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
2973 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
2974 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
2975
2976 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
2977 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
2978 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
2979 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
2980 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
2981
2982 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
2983 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
2984 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
2985 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
2986 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
2987
2988 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
2989 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
2990 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
2991 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
2992 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
2993
2994 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
2995 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
2996 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
2997 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
2998 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
2999
3000 // Big endian bitcasts expand to shuffle instructions.
3001 // This is because bitcast is defined to be a store/load sequence and the
3002 // vector store/load instructions are mixed-endian with respect to the vector
3003 // as a whole (little endian with respect to element order, but big endian
3004 // elements).
3005
3006 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
3007                                       RegisterClass DstRC, MSAInst Insn,
3008                                       RegisterClass ViaRC> :
3009   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3010          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
3011                            DstRC),
3012          [HasMSA, IsBE]>;
3013
3014 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
3015                                     RegisterClass DstRC, MSAInst Insn,
3016                                     RegisterClass ViaRC> :
3017   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3018          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
3019                            DstRC),
3020          [HasMSA, IsBE]>;
3021
3022 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
3023                                   RegisterClass DstRC> :
3024   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3025
3026 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
3027                                   RegisterClass DstRC> :
3028   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3029
3030 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
3031                                   RegisterClass DstRC> :
3032   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3033          (COPY_TO_REGCLASS
3034            (SHF_W
3035              (COPY_TO_REGCLASS
3036                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
3037                MSA128W), 177),
3038            DstRC),
3039          [HasMSA, IsBE]>;
3040
3041 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
3042                                   RegisterClass DstRC> :
3043   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3044
3045 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
3046                                   RegisterClass DstRC> :
3047   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3048
3049 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
3050                                   RegisterClass DstRC> :
3051   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
3052
3053 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
3054 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
3055 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
3056 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
3057 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
3058 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
3059
3060 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
3061 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
3062 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
3063 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
3064 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
3065
3066 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
3067 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
3068 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
3069 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
3070 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
3071
3072 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
3073 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
3074 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
3075 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
3076 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
3077
3078 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
3079 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
3080 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
3081 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
3082 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
3083
3084 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
3085 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
3086 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
3087 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
3088 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
3089
3090 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
3091 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
3092 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
3093 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
3094 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
3095
3096 // Pseudos used to implement BNZ.df, and BZ.df
3097
3098 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
3099                                    RegisterClass RCWS,
3100                                    InstrItinClass itin = NoItinerary> :
3101   MipsPseudo<(outs GPR32:$dst),
3102              (ins RCWS:$ws),
3103              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
3104   bit usesCustomInserter = 1;
3105 }
3106
3107 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
3108                                                 MSA128B, NoItinerary>;
3109 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
3110                                                 MSA128H, NoItinerary>;
3111 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
3112                                                 MSA128W, NoItinerary>;
3113 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
3114                                                 MSA128D, NoItinerary>;
3115 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
3116                                                 MSA128B, NoItinerary>;
3117
3118 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
3119                                                MSA128B, NoItinerary>;
3120 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
3121                                                MSA128H, NoItinerary>;
3122 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
3123                                                MSA128W, NoItinerary>;
3124 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
3125                                                MSA128D, NoItinerary>;
3126 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
3127                                                MSA128B, NoItinerary>;