Some Mips minor fixes
[oota-llvm.git] / lib / Target / Mips / MipsISelLowering.cpp
1 //===-- MipsISelLowering.cpp - Mips DAG Lowering Implementation -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that Mips uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "mips-lower"
16
17 #include "MipsISelLowering.h"
18 #include "MipsMachineFunction.h"
19 #include "MipsTargetMachine.h"
20 #include "llvm/DerivedTypes.h"
21 #include "llvm/Function.h"
22 #include "llvm/Intrinsics.h"
23 #include "llvm/CallingConv.h"
24 #include "llvm/CodeGen/CallingConvLower.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineInstrBuilder.h"
28 #include "llvm/CodeGen/MachineRegisterInfo.h"
29 #include "llvm/CodeGen/SelectionDAGISel.h"
30 #include "llvm/CodeGen/ValueTypes.h"
31 #include "llvm/Support/Debug.h"
32 #include <queue>
33 #include <set>
34
35 using namespace llvm;
36
37 const char *MipsTargetLowering::
38 getTargetNodeName(unsigned Opcode) const 
39 {
40   switch (Opcode) 
41   {
42     case MipsISD::JmpLink : return "MipsISD::JmpLink";
43     case MipsISD::Hi      : return "MipsISD::Hi";
44     case MipsISD::Lo      : return "MipsISD::Lo";
45     case MipsISD::Ret     : return "MipsISD::Ret";
46     default               : return NULL;
47   }
48 }
49
50 MipsTargetLowering::
51 MipsTargetLowering(MipsTargetMachine &TM): TargetLowering(TM) 
52 {
53   // Mips does not have i1 type, so use i32 for
54   // setcc operations results (slt, sgt, ...). 
55   setSetCCResultContents(ZeroOrOneSetCCResult);
56
57   // JumpTable targets must use GOT when using PIC_
58   setUsesGlobalOffsetTable(true);
59
60   // Set up the register classes
61   addRegisterClass(MVT::i32, Mips::CPURegsRegisterClass);
62
63   // Custom
64   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
65   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
66   setOperationAction(ISD::RET, MVT::Other, Custom);
67   setOperationAction(ISD::JumpTable, MVT::i32, Custom);
68
69   // Load extented operations for i1 types must be promoted 
70   setLoadXAction(ISD::EXTLOAD,  MVT::i1,  Promote);
71   setLoadXAction(ISD::ZEXTLOAD, MVT::i1,  Promote);
72   setLoadXAction(ISD::SEXTLOAD, MVT::i1,  Promote);
73
74   // Mips does not have these NodeTypes below.
75   setOperationAction(ISD::BR_JT,     MVT::Other, Expand);
76   setOperationAction(ISD::BR_CC,     MVT::Other, Expand);
77   setOperationAction(ISD::SELECT_CC, MVT::Other, Expand);
78   setOperationAction(ISD::SELECT_CC, MVT::i32,   Expand);
79   setOperationAction(ISD::SELECT,    MVT::i32,   Expand);
80   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
81
82   // Mips not supported intrinsics.
83   setOperationAction(ISD::MEMBARRIER, MVT::Other, Expand);
84
85   setOperationAction(ISD::CTPOP, MVT::i32, Expand);
86   setOperationAction(ISD::CTTZ , MVT::i32, Expand);
87   setOperationAction(ISD::CTLZ , MVT::i32, Expand);
88   setOperationAction(ISD::ROTL , MVT::i32, Expand);
89   setOperationAction(ISD::ROTR , MVT::i32, Expand);
90   setOperationAction(ISD::BSWAP, MVT::i32, Expand);
91
92   setOperationAction(ISD::SHL_PARTS, MVT::i32, Expand);
93   setOperationAction(ISD::SRA_PARTS, MVT::i32, Expand);
94   setOperationAction(ISD::SRL_PARTS, MVT::i32, Expand);
95
96   // We don't have line number support yet.
97   setOperationAction(ISD::LOCATION, MVT::Other, Expand);
98   setOperationAction(ISD::DEBUG_LOC, MVT::Other, Expand);
99   setOperationAction(ISD::LABEL, MVT::Other, Expand);
100
101   // Use the default for now
102   setOperationAction(ISD::STACKSAVE, MVT::Other, Expand);
103   setOperationAction(ISD::STACKRESTORE, MVT::Other, Expand);
104
105   setStackPointerRegisterToSaveRestore(Mips::SP);
106   computeRegisterProperties();
107 }
108
109
110 MVT::ValueType
111 MipsTargetLowering::getSetCCResultType(const SDOperand &) const {
112   return MVT::i32;
113 }
114
115
116 SDOperand MipsTargetLowering::
117 LowerOperation(SDOperand Op, SelectionDAG &DAG) 
118 {
119   switch (Op.getOpcode()) 
120   {
121     case ISD::CALL:             return LowerCALL(Op, DAG);
122     case ISD::FORMAL_ARGUMENTS: return LowerFORMAL_ARGUMENTS(Op, DAG);
123     case ISD::RET:              return LowerRET(Op, DAG);
124     case ISD::GlobalAddress:    return LowerGlobalAddress(Op, DAG);
125     case ISD::GlobalTLSAddress: return LowerGlobalTLSAddress(Op, DAG);
126     case ISD::JumpTable:        return LowerJumpTable(Op, DAG);
127   }
128   return SDOperand();
129 }
130
131 //===----------------------------------------------------------------------===//
132 //  Lower helper functions
133 //===----------------------------------------------------------------------===//
134
135 // AddLiveIn - This helper function adds the specified physical register to the
136 // MachineFunction as a live in value.  It also creates a corresponding
137 // virtual register for it.
138 static unsigned
139 AddLiveIn(MachineFunction &MF, unsigned PReg, TargetRegisterClass *RC) 
140 {
141   assert(RC->contains(PReg) && "Not the correct regclass!");
142   unsigned VReg = MF.getRegInfo().createVirtualRegister(RC);
143   MF.getRegInfo().addLiveIn(PReg, VReg);
144   return VReg;
145 }
146
147 //===----------------------------------------------------------------------===//
148 //  Misc Lower Operation implementation
149 //===----------------------------------------------------------------------===//
150 SDOperand MipsTargetLowering::
151 LowerGlobalAddress(SDOperand Op, SelectionDAG &DAG) 
152 {
153   SDOperand ResNode;
154   GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
155   SDOperand GA = DAG.getTargetGlobalAddress(GV, MVT::i32);
156   bool isPIC = (getTargetMachine().getRelocationModel() == Reloc::PIC_);
157
158   SDOperand HiPart; 
159   if (!isPIC) {
160     const MVT::ValueType *VTs = DAG.getNodeValueTypes(MVT::i32);
161     SDOperand Ops[] = { GA };
162     HiPart = DAG.getNode(MipsISD::Hi, VTs, 1, Ops, 1);
163   } else // Emit Load from Global Pointer
164     HiPart = DAG.getLoad(MVT::i32, DAG.getEntryNode(), GA, NULL, 0);
165
166   // On functions and global targets not internal linked only
167   // a load from got/GP is necessary for PIC to work.
168   if ((isPIC) && ((!GV->hasInternalLinkage()) || (isa<Function>(GV))))
169     return HiPart;
170
171   SDOperand Lo = DAG.getNode(MipsISD::Lo, MVT::i32, GA);
172   ResNode = DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
173
174   return ResNode;
175 }
176
177 SDOperand MipsTargetLowering::
178 LowerGlobalTLSAddress(SDOperand Op, SelectionDAG &DAG)
179 {
180   assert(0 && "TLS not implemented for MIPS.");
181   return SDOperand(); // Not reached
182 }
183
184 SDOperand MipsTargetLowering::
185 LowerJumpTable(SDOperand Op, SelectionDAG &DAG) 
186 {
187   SDOperand ResNode;
188   SDOperand HiPart; 
189
190   MVT::ValueType PtrVT = Op.getValueType();
191   JumpTableSDNode *JT  = cast<JumpTableSDNode>(Op);
192   SDOperand JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
193
194   if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
195     const MVT::ValueType *VTs = DAG.getNodeValueTypes(MVT::i32);
196     SDOperand Ops[] = { JTI };
197     HiPart = DAG.getNode(MipsISD::Hi, VTs, 1, Ops, 1);
198   } else // Emit Load from Global Pointer
199     HiPart = DAG.getLoad(MVT::i32, DAG.getEntryNode(), JTI, NULL, 0);
200
201   SDOperand Lo = DAG.getNode(MipsISD::Lo, MVT::i32, JTI);
202   ResNode = DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
203
204   return ResNode;
205 }
206
207 //===----------------------------------------------------------------------===//
208 //                      Calling Convention Implementation
209 //
210 //  The lower operations present on calling convention works on this order:
211 //      LowerCALL (virt regs --> phys regs, virt regs --> stack) 
212 //      LowerFORMAL_ARGUMENTS (phys --> virt regs, stack --> virt regs)
213 //      LowerRET (virt regs --> phys regs)
214 //      LowerCALL (phys regs --> virt regs)
215 //
216 //===----------------------------------------------------------------------===//
217
218 #include "MipsGenCallingConv.inc"
219
220 //===----------------------------------------------------------------------===//
221 //                  CALL Calling Convention Implementation
222 //===----------------------------------------------------------------------===//
223
224 /// Mips custom CALL implementation
225 SDOperand MipsTargetLowering::
226 LowerCALL(SDOperand Op, SelectionDAG &DAG)
227 {
228   unsigned CallingConv = cast<ConstantSDNode>(Op.getOperand(1))->getValue();
229
230   // By now, only CallingConv::C implemented
231   switch (CallingConv) {
232     default:
233       assert(0 && "Unsupported calling convention");
234     case CallingConv::Fast:
235     case CallingConv::C:
236       return LowerCCCCallTo(Op, DAG, CallingConv);
237   }
238 }
239
240 /// LowerCCCCallTo - functions arguments are copied from virtual
241 /// regs to (physical regs)/(stack frame), CALLSEQ_START and
242 /// CALLSEQ_END are emitted.
243 /// TODO: isVarArg, isTailCall, sret.
244 SDOperand MipsTargetLowering::
245 LowerCCCCallTo(SDOperand Op, SelectionDAG &DAG, unsigned CC) 
246 {
247   MachineFunction &MF = DAG.getMachineFunction();
248
249   SDOperand Chain  = Op.getOperand(0);
250   SDOperand Callee = Op.getOperand(4);
251   bool isVarArg    = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
252
253   MachineFrameInfo *MFI = MF.getFrameInfo();
254
255   // Analyze operands of the call, assigning locations to each operand.
256   SmallVector<CCValAssign, 16> ArgLocs;
257   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
258
259   // To meet ABI, Mips must always allocate 16 bytes on
260   // the stack (even if less than 4 are used as arguments)
261   int VTsize = MVT::getSizeInBits(MVT::i32)/8;
262   MFI->CreateFixedObject(VTsize, (VTsize*3));
263
264   CCInfo.AnalyzeCallOperands(Op.Val, CC_Mips);
265   
266   // Get a count of how many bytes are to be pushed on the stack.
267   unsigned NumBytes = CCInfo.getNextStackOffset();
268   Chain = DAG.getCALLSEQ_START(Chain,DAG.getConstant(NumBytes, 
269                                  getPointerTy()));
270
271   SmallVector<std::pair<unsigned, SDOperand>, 8> RegsToPass;
272   SmallVector<SDOperand, 8> MemOpChains;
273
274   int LastStackLoc = 0;
275
276   // Walk the register/memloc assignments, inserting copies/loads.
277   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
278     CCValAssign &VA = ArgLocs[i];
279
280     // Arguments start after the 5 first operands of ISD::CALL
281     SDOperand Arg = Op.getOperand(5+2*VA.getValNo());
282     
283     // Promote the value if needed.
284     switch (VA.getLocInfo()) {
285     default: assert(0 && "Unknown loc info!");
286     case CCValAssign::Full: break;
287     case CCValAssign::SExt:
288       Arg = DAG.getNode(ISD::SIGN_EXTEND, VA.getLocVT(), Arg);
289       break;
290     case CCValAssign::ZExt:
291       Arg = DAG.getNode(ISD::ZERO_EXTEND, VA.getLocVT(), Arg);
292       break;
293     case CCValAssign::AExt:
294       Arg = DAG.getNode(ISD::ANY_EXTEND, VA.getLocVT(), Arg);
295       break;
296     }
297     
298     // Arguments that can be passed on register must be kept at 
299     // RegsToPass vector
300     if (VA.isRegLoc()) {
301       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
302       continue;
303     }
304     
305     assert(VA.isMemLoc());
306     
307     // Create the frame index object for this incoming parameter
308     // This guarantees that when allocating Local Area the firsts
309     // 16 bytes which are alwayes reserved won't be overwritten.
310     LastStackLoc = (16 + VA.getLocMemOffset());
311     int FI = MFI->CreateFixedObject(MVT::getSizeInBits(VA.getValVT())/8,
312                                     LastStackLoc);
313
314     SDOperand PtrOff = DAG.getFrameIndex(FI,getPointerTy());
315
316     // emit ISD::STORE whichs stores the 
317     // parameter value to a stack Location
318     MemOpChains.push_back(DAG.getStore(Chain, Arg, PtrOff, NULL, 0));
319   }
320
321   // Transform all store nodes into one single node because
322   // all store nodes are independent of each other.
323   if (!MemOpChains.empty())     
324     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other, 
325                         &MemOpChains[0], MemOpChains.size());
326
327   // Build a sequence of copy-to-reg nodes chained together with token 
328   // chain and flag operands which copy the outgoing args into registers.
329   // The InFlag in necessary since all emited instructions must be
330   // stuck together.
331   SDOperand InFlag;
332   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
333     Chain = DAG.getCopyToReg(Chain, RegsToPass[i].first, 
334                              RegsToPass[i].second, InFlag);
335     InFlag = Chain.getValue(1);
336   }
337
338   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
339   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol 
340   // node so that legalize doesn't hack it. 
341   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) 
342     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), getPointerTy());
343   else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee))
344     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy());
345
346
347   // MipsJmpLink = #chain, #target_address, #opt_in_flags...
348   //             = Chain, Callee, Reg#1, Reg#2, ...  
349   //
350   // Returns a chain & a flag for retval copy to use.
351   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
352   SmallVector<SDOperand, 8> Ops;
353   Ops.push_back(Chain);
354   Ops.push_back(Callee);
355
356   // Add argument registers to the end of the list so that they are 
357   // known live into the call.
358   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
359     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
360                                   RegsToPass[i].second.getValueType()));
361
362   if (InFlag.Val)
363     Ops.push_back(InFlag);
364
365   Chain  = DAG.getNode(MipsISD::JmpLink, NodeTys, &Ops[0], Ops.size());
366   InFlag = Chain.getValue(1);
367
368   // Create the CALLSEQ_END node.
369   Chain = DAG.getCALLSEQ_END(Chain,
370                              DAG.getConstant(NumBytes, getPointerTy()),
371                              DAG.getConstant(0, getPointerTy()),
372                              InFlag);
373   InFlag = Chain.getValue(1);
374
375   // Create a stack location to hold GP when PIC is used. This stack 
376   // location is used on function prologue to save GP and also after all 
377   // emited CALL's to restore GP. 
378   if (getTargetMachine().getRelocationModel() == Reloc::PIC_) {
379       // Function can have an arbitrary number of calls, so 
380       // hold the LastStackLoc with the biggest offset.
381       int FI;
382       MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
383       if (LastStackLoc >= MipsFI->getGPStackOffset()) {
384         LastStackLoc = (!LastStackLoc) ? (16) : (LastStackLoc+4);
385         // Create the frame index only once. SPOffset here can be anything 
386         // (this will be fixed on processFunctionBeforeFrameFinalized)
387         if (MipsFI->getGPStackOffset() == -1) {
388           FI = MFI->CreateFixedObject(4, 0);
389           MipsFI->setGPFI(FI);
390         }
391         MipsFI->setGPStackOffset(LastStackLoc);
392       }
393
394       // Reload GP value.
395       FI = MipsFI->getGPFI();
396       SDOperand FIN = DAG.getFrameIndex(FI,getPointerTy());
397       SDOperand GPLoad = DAG.getLoad(MVT::i32, Chain, FIN, NULL, 0);
398       Chain = GPLoad.getValue(1);
399       Chain = DAG.getCopyToReg(Chain, DAG.getRegister(Mips::GP, MVT::i32), 
400                                GPLoad, SDOperand(0,0));
401       InFlag = Chain.getValue(1);
402   }      
403
404   // Handle result values, copying them out of physregs into vregs that we
405   // return.
406   return SDOperand(LowerCallResult(Chain, InFlag, Op.Val, CC, DAG), Op.ResNo);
407 }
408
409 /// LowerCallResult - Lower the result values of an ISD::CALL into the
410 /// appropriate copies out of appropriate physical registers.  This assumes that
411 /// Chain/InFlag are the input chain/flag to use, and that TheCall is the call
412 /// being lowered. Returns a SDNode with the same number of values as the 
413 /// ISD::CALL.
414 SDNode *MipsTargetLowering::
415 LowerCallResult(SDOperand Chain, SDOperand InFlag, SDNode *TheCall, 
416         unsigned CallingConv, SelectionDAG &DAG) {
417   
418   bool isVarArg = cast<ConstantSDNode>(TheCall->getOperand(2))->getValue() != 0;
419
420   // Assign locations to each value returned by this call.
421   SmallVector<CCValAssign, 16> RVLocs;
422   CCState CCInfo(CallingConv, isVarArg, getTargetMachine(), RVLocs);
423
424   CCInfo.AnalyzeCallResult(TheCall, RetCC_Mips);
425   SmallVector<SDOperand, 8> ResultVals;
426
427   // Copy all of the result registers out of their specified physreg.
428   for (unsigned i = 0; i != RVLocs.size(); ++i) {
429     Chain = DAG.getCopyFromReg(Chain, RVLocs[i].getLocReg(),
430                                  RVLocs[i].getValVT(), InFlag).getValue(1);
431     InFlag = Chain.getValue(2);
432     ResultVals.push_back(Chain.getValue(0));
433   }
434   
435   ResultVals.push_back(Chain);
436
437   // Merge everything together with a MERGE_VALUES node.
438   return DAG.getNode(ISD::MERGE_VALUES, TheCall->getVTList(),
439                      &ResultVals[0], ResultVals.size()).Val;                       
440 }
441
442 //===----------------------------------------------------------------------===//
443 //             FORMAL_ARGUMENTS Calling Convention Implementation
444 //===----------------------------------------------------------------------===//
445
446 /// Mips custom FORMAL_ARGUMENTS implementation
447 SDOperand MipsTargetLowering::
448 LowerFORMAL_ARGUMENTS(SDOperand Op, SelectionDAG &DAG) 
449 {
450   unsigned CC = cast<ConstantSDNode>(Op.getOperand(1))->getValue();
451   switch(CC) 
452   {
453     default:
454       assert(0 && "Unsupported calling convention");
455     case CallingConv::C:
456       return LowerCCCArguments(Op, DAG);
457   }
458 }
459
460 /// LowerCCCArguments - transform physical registers into
461 /// virtual registers and generate load operations for
462 /// arguments places on the stack.
463 /// TODO: isVarArg, sret
464 SDOperand MipsTargetLowering::
465 LowerCCCArguments(SDOperand Op, SelectionDAG &DAG) 
466 {
467   SDOperand Root        = Op.getOperand(0);
468   MachineFunction &MF   = DAG.getMachineFunction();
469   MachineFrameInfo *MFI = MF.getFrameInfo();
470   MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
471
472   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
473   unsigned CC   = DAG.getMachineFunction().getFunction()->getCallingConv();
474
475   unsigned StackReg = MF.getTarget().getRegisterInfo()->getFrameRegister(MF);
476
477   // GP holds the GOT address on PIC calls.
478   if (getTargetMachine().getRelocationModel() == Reloc::PIC_)
479     AddLiveIn(MF, Mips::GP, Mips::CPURegsRegisterClass);
480
481   // Assign locations to all of the incoming arguments.
482   SmallVector<CCValAssign, 16> ArgLocs;
483   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
484
485   CCInfo.AnalyzeFormalArguments(Op.Val, CC_Mips);
486   SmallVector<SDOperand, 8> ArgValues;
487   SDOperand StackPtr;
488
489   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
490
491     CCValAssign &VA = ArgLocs[i];
492
493     // Arguments stored on registers
494     if (VA.isRegLoc()) {
495       MVT::ValueType RegVT = VA.getLocVT();
496       TargetRegisterClass *RC;
497             
498       if (RegVT == MVT::i32)
499         RC = Mips::CPURegsRegisterClass;
500       else
501         assert(0 && "support only Mips::CPURegsRegisterClass");
502
503       // Transform the arguments stored on 
504       // physical registers into virtual ones
505       unsigned Reg = AddLiveIn(DAG.getMachineFunction(), VA.getLocReg(), RC);
506       SDOperand ArgValue = DAG.getCopyFromReg(Root, Reg, RegVT);
507       
508       // If this is an 8 or 16-bit value, it is really passed promoted 
509       // to 32 bits.  Insert an assert[sz]ext to capture this, then 
510       // truncate to the right size.
511       if (VA.getLocInfo() == CCValAssign::SExt)
512         ArgValue = DAG.getNode(ISD::AssertSext, RegVT, ArgValue,
513                                DAG.getValueType(VA.getValVT()));
514       else if (VA.getLocInfo() == CCValAssign::ZExt)
515         ArgValue = DAG.getNode(ISD::AssertZext, RegVT, ArgValue,
516                                DAG.getValueType(VA.getValVT()));
517       
518       if (VA.getLocInfo() != CCValAssign::Full)
519         ArgValue = DAG.getNode(ISD::TRUNCATE, VA.getValVT(), ArgValue);
520
521       ArgValues.push_back(ArgValue);
522
523       // To meet ABI, when VARARGS are passed on registers, the registers
524       // must have their values written to the caller stack frame. 
525       if (isVarArg) {
526
527         if (StackPtr.Val == 0)
528           StackPtr = DAG.getRegister(StackReg, getPointerTy());
529      
530         // The stack pointer offset is relative to the caller stack frame. 
531         // Since the real stack size is unknown here, a negative SPOffset 
532         // is used so there's a way to adjust these offsets when the stack
533         // size get known (on EliminateFrameIndex). A dummy SPOffset is 
534         // used instead of a direct negative address (which is recorded to
535         // be used on emitPrologue) to avoid mis-calc of the first stack 
536         // offset on PEI::calculateFrameObjectOffsets.
537         // Arguments are always 32-bit.
538         int FI = MFI->CreateFixedObject(4, 0);
539         MipsFI->recordStoreVarArgsFI(FI, -(4+(i*4)));
540         SDOperand PtrOff = DAG.getFrameIndex(FI, getPointerTy());
541       
542         // emit ISD::STORE whichs stores the 
543         // parameter value to a stack Location
544         ArgValues.push_back(DAG.getStore(Root, ArgValue, PtrOff, NULL, 0));
545       }
546
547     } else {
548       // sanity check
549       assert(VA.isMemLoc());
550       
551       // The stack pointer offset is relative to the caller stack frame. 
552       // Since the real stack size is unknown here, a negative SPOffset 
553       // is used so there's a way to adjust these offsets when the stack
554       // size get known (on EliminateFrameIndex). A dummy SPOffset is 
555       // used instead of a direct negative address (which is recorded to
556       // be used on emitPrologue) to avoid mis-calc of the first stack 
557       // offset on PEI::calculateFrameObjectOffsets.
558       // Arguments are always 32-bit.
559       int FI = MFI->CreateFixedObject(4, 0);
560       MipsFI->recordLoadArgsFI(FI, -(4+(16+VA.getLocMemOffset())));
561
562       // Create load nodes to retrieve arguments from the stack
563       SDOperand FIN = DAG.getFrameIndex(FI, getPointerTy());
564       ArgValues.push_back(DAG.getLoad(VA.getValVT(), Root, FIN, NULL, 0));
565     }
566   }
567   ArgValues.push_back(Root);
568
569   // Return the new list of results.
570   return DAG.getNode(ISD::MERGE_VALUES, Op.Val->getVTList(),
571                      &ArgValues[0], ArgValues.size()).getValue(Op.ResNo);
572 }
573
574 //===----------------------------------------------------------------------===//
575 //               Return Value Calling Convention Implementation
576 //===----------------------------------------------------------------------===//
577
578 SDOperand MipsTargetLowering::
579 LowerRET(SDOperand Op, SelectionDAG &DAG)
580 {
581   // CCValAssign - represent the assignment of
582   // the return value to a location
583   SmallVector<CCValAssign, 16> RVLocs;
584   unsigned CC   = DAG.getMachineFunction().getFunction()->getCallingConv();
585   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
586
587   // CCState - Info about the registers and stack slot.
588   CCState CCInfo(CC, isVarArg, getTargetMachine(), RVLocs);
589
590   // Analize return values of ISD::RET
591   CCInfo.AnalyzeReturn(Op.Val, RetCC_Mips);
592
593   // If this is the first return lowered for this function, add 
594   // the regs to the liveout set for the function.
595   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
596     for (unsigned i = 0; i != RVLocs.size(); ++i)
597       if (RVLocs[i].isRegLoc())
598         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
599   }
600
601   // The chain is always operand #0
602   SDOperand Chain = Op.getOperand(0);
603   SDOperand Flag;
604
605   // Copy the result values into the output registers.
606   for (unsigned i = 0; i != RVLocs.size(); ++i) {
607     CCValAssign &VA = RVLocs[i];
608     assert(VA.isRegLoc() && "Can only return in registers!");
609
610     // ISD::RET => ret chain, (regnum1,val1), ...
611     // So i*2+1 index only the regnums
612     Chain = DAG.getCopyToReg(Chain, VA.getLocReg(), Op.getOperand(i*2+1), Flag);
613
614     // guarantee that all emitted copies are
615     // stuck together, avoiding something bad
616     Flag = Chain.getValue(1);
617   }
618
619   // Return on Mips is always a "jr $ra"
620   if (Flag.Val)
621     return DAG.getNode(MipsISD::Ret, MVT::Other, 
622                        Chain, DAG.getRegister(Mips::RA, MVT::i32), Flag);
623   else // Return Void
624     return DAG.getNode(MipsISD::Ret, MVT::Other, 
625                        Chain, DAG.getRegister(Mips::RA, MVT::i32));
626 }
627
628 //===----------------------------------------------------------------------===//
629 //                           Mips Inline Assembly Support
630 //===----------------------------------------------------------------------===//
631
632 /// getConstraintType - Given a constraint letter, return the type of
633 /// constraint it is for this target.
634 MipsTargetLowering::ConstraintType MipsTargetLowering::
635 getConstraintType(const std::string &Constraint) const 
636 {
637   if (Constraint.size() == 1) {
638     // Mips specific constrainy 
639     // GCC config/mips/constraints.md
640     //
641     // 'd' : An address register. Equivalent to r 
642     //       unless generating MIPS16 code. 
643     // 'y' : Equivalent to r; retained for 
644     //       backwards compatibility. 
645     //
646     switch (Constraint[0]) {
647       default : break;
648       case 'd':     
649       case 'y': 
650         return C_RegisterClass;
651         break;
652     }
653   }
654   return TargetLowering::getConstraintType(Constraint);
655 }
656
657 std::pair<unsigned, const TargetRegisterClass*> MipsTargetLowering::
658 getRegForInlineAsmConstraint(const std::string &Constraint,
659                              MVT::ValueType VT) const 
660 {
661   if (Constraint.size() == 1) {
662     switch (Constraint[0]) {
663     case 'r':
664       return std::make_pair(0U, Mips::CPURegsRegisterClass);
665       break;
666     }
667   }
668   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
669 }
670
671 std::vector<unsigned> MipsTargetLowering::
672 getRegClassForInlineAsmConstraint(const std::string &Constraint,
673                                   MVT::ValueType VT) const 
674 {
675   if (Constraint.size() != 1)
676     return std::vector<unsigned>();
677
678   switch (Constraint[0]) {         
679     default : break;
680     case 'r':
681     // GCC Mips Constraint Letters
682     case 'd':     
683     case 'y': 
684       return make_vector<unsigned>(Mips::V0, Mips::V1, Mips::A0, 
685                                    Mips::A1, Mips::A2, Mips::A3, 
686                                    Mips::T0, Mips::T1, Mips::T2, 
687                                    Mips::T3, Mips::T4, Mips::T5, 
688                                    Mips::T6, Mips::T7, Mips::S0, 
689                                    Mips::S1, Mips::S2, Mips::S3, 
690                                    Mips::S4, Mips::S5, Mips::S6, 
691                                    Mips::S7, Mips::T8, Mips::T9, 0);
692       break;
693   }
694   return std::vector<unsigned>();
695 }