disallow direct access to SDValue::ResNo, provide a getter instead
[oota-llvm.git] / lib / Target / Mips / MipsISelLowering.cpp
1 //===-- MipsISelLowering.cpp - Mips DAG Lowering Implementation -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that Mips uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "mips-lower"
16
17 #include "MipsISelLowering.h"
18 #include "MipsMachineFunction.h"
19 #include "MipsTargetMachine.h"
20 #include "MipsSubtarget.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/Intrinsics.h"
25 #include "llvm/CallingConv.h"
26 #include "llvm/CodeGen/CallingConvLower.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineFunction.h"
29 #include "llvm/CodeGen/MachineInstrBuilder.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/CodeGen/SelectionDAGISel.h"
32 #include "llvm/CodeGen/ValueTypes.h"
33 #include "llvm/Support/Debug.h"
34 #include <queue>
35 #include <set>
36
37 using namespace llvm;
38
39 const char *MipsTargetLowering::
40 getTargetNodeName(unsigned Opcode) const 
41 {
42   switch (Opcode) 
43   {
44     case MipsISD::JmpLink    : return "MipsISD::JmpLink";
45     case MipsISD::Hi         : return "MipsISD::Hi";
46     case MipsISD::Lo         : return "MipsISD::Lo";
47     case MipsISD::GPRel      : return "MipsISD::GPRel";
48     case MipsISD::Ret        : return "MipsISD::Ret";
49     case MipsISD::CMov       : return "MipsISD::CMov";
50     case MipsISD::SelectCC   : return "MipsISD::SelectCC";
51     case MipsISD::FPSelectCC : return "MipsISD::FPSelectCC";
52     case MipsISD::FPBrcond   : return "MipsISD::FPBrcond";
53     case MipsISD::FPCmp      : return "MipsISD::FPCmp";
54     default                  : return NULL;
55   }
56 }
57
58 MipsTargetLowering::
59 MipsTargetLowering(MipsTargetMachine &TM): TargetLowering(TM) 
60 {
61   Subtarget = &TM.getSubtarget<MipsSubtarget>();
62
63   // Mips does not have i1 type, so use i32 for
64   // setcc operations results (slt, sgt, ...). 
65   setSetCCResultContents(ZeroOrOneSetCCResult);
66
67   // JumpTable targets must use GOT when using PIC_
68   setUsesGlobalOffsetTable(true);
69
70   // Set up the register classes
71   addRegisterClass(MVT::i32, Mips::CPURegsRegisterClass);
72
73   // When dealing with single precision only, use libcalls
74   if (!Subtarget->isSingleFloat()) {
75     addRegisterClass(MVT::f32, Mips::AFGR32RegisterClass);
76     if (!Subtarget->isFP64bit())
77       addRegisterClass(MVT::f64, Mips::AFGR64RegisterClass);
78   } else 
79     addRegisterClass(MVT::f32, Mips::FGR32RegisterClass);
80
81   // Legal fp constants
82   addLegalFPImmediate(APFloat(+0.0f));
83
84   // Load extented operations for i1 types must be promoted 
85   setLoadXAction(ISD::EXTLOAD,  MVT::i1,  Promote);
86   setLoadXAction(ISD::ZEXTLOAD, MVT::i1,  Promote);
87   setLoadXAction(ISD::SEXTLOAD, MVT::i1,  Promote);
88
89   // Used by legalize types to correctly generate the setcc result. 
90   // Without this, every float setcc comes with a AND/OR with the result, 
91   // we don't want this, since the fpcmp result goes to a flag register, 
92   // which is used implicitly by brcond and select operations.
93   AddPromotedToType(ISD::SETCC, MVT::i1, MVT::i32);
94
95   // Mips Custom Operations
96   setOperationAction(ISD::GlobalAddress,      MVT::i32,   Custom);
97   setOperationAction(ISD::GlobalTLSAddress,   MVT::i32,   Custom);
98   setOperationAction(ISD::RET,                MVT::Other, Custom);
99   setOperationAction(ISD::JumpTable,          MVT::i32,   Custom);
100   setOperationAction(ISD::ConstantPool,       MVT::i32,   Custom);
101   setOperationAction(ISD::SELECT,             MVT::f32,   Custom);
102   setOperationAction(ISD::SELECT,             MVT::i32,   Custom);
103   setOperationAction(ISD::SETCC,              MVT::f32,   Custom);
104   setOperationAction(ISD::BRCOND,             MVT::Other, Custom);
105   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32,   Custom);
106
107   // We custom lower AND/OR to handle the case where the DAG contain 'ands/ors' 
108   // with operands comming from setcc fp comparions. This is necessary since 
109   // the result from these setcc are in a flag registers (FCR31).
110   setOperationAction(ISD::AND,              MVT::i32,   Custom);
111   setOperationAction(ISD::OR,               MVT::i32,   Custom);
112
113   // Operations not directly supported by Mips.
114   setOperationAction(ISD::BR_JT,             MVT::Other, Expand);
115   setOperationAction(ISD::BR_CC,             MVT::Other, Expand);
116   setOperationAction(ISD::SELECT_CC,         MVT::Other, Expand);
117   setOperationAction(ISD::UINT_TO_FP,        MVT::i32,   Expand);
118   setOperationAction(ISD::FP_TO_UINT,        MVT::i32,   Expand);
119   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1,    Expand);
120   setOperationAction(ISD::CTPOP,             MVT::i32,   Expand);
121   setOperationAction(ISD::CTTZ,              MVT::i32,   Expand);
122   setOperationAction(ISD::ROTL,              MVT::i32,   Expand);
123   setOperationAction(ISD::SHL_PARTS,         MVT::i32,   Expand);
124   setOperationAction(ISD::SRA_PARTS,         MVT::i32,   Expand);
125   setOperationAction(ISD::SRL_PARTS,         MVT::i32,   Expand);
126   setOperationAction(ISD::FCOPYSIGN,         MVT::f32,   Expand);
127
128   // We don't have line number support yet.
129   setOperationAction(ISD::DBG_STOPPOINT,     MVT::Other, Expand);
130   setOperationAction(ISD::DEBUG_LOC,         MVT::Other, Expand);
131   setOperationAction(ISD::DBG_LABEL,         MVT::Other, Expand);
132   setOperationAction(ISD::EH_LABEL,          MVT::Other, Expand);
133
134   // Use the default for now
135   setOperationAction(ISD::STACKSAVE,         MVT::Other, Expand);
136   setOperationAction(ISD::STACKRESTORE,      MVT::Other, Expand);
137   setOperationAction(ISD::MEMBARRIER,        MVT::Other, Expand);
138
139   if (Subtarget->isSingleFloat())
140     setOperationAction(ISD::SELECT_CC, MVT::f64, Expand);
141
142   if (!Subtarget->hasSEInReg()) {
143     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8,  Expand);
144     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16, Expand);
145   }
146
147   if (!Subtarget->hasBitCount())
148     setOperationAction(ISD::CTLZ, MVT::i32, Expand);
149
150   if (!Subtarget->hasSwap())
151     setOperationAction(ISD::BSWAP, MVT::i32, Expand);
152
153   setStackPointerRegisterToSaveRestore(Mips::SP);
154   computeRegisterProperties();
155 }
156
157
158 MVT MipsTargetLowering::getSetCCResultType(const SDValue &) const {
159   return MVT::i32;
160 }
161
162
163 SDValue MipsTargetLowering::
164 LowerOperation(SDValue Op, SelectionDAG &DAG) 
165 {
166   switch (Op.getOpcode()) 
167   {
168     case ISD::AND:                return LowerANDOR(Op, DAG);
169     case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
170     case ISD::CALL:               return LowerCALL(Op, DAG);
171     case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
172     case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
173     case ISD::FORMAL_ARGUMENTS:   return LowerFORMAL_ARGUMENTS(Op, DAG);
174     case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
175     case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
176     case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
177     case ISD::OR:                 return LowerANDOR(Op, DAG);
178     case ISD::RET:                return LowerRET(Op, DAG);
179     case ISD::SELECT:             return LowerSELECT(Op, DAG);
180     case ISD::SETCC:              return LowerSETCC(Op, DAG);
181   }
182   return SDValue();
183 }
184
185 //===----------------------------------------------------------------------===//
186 //  Lower helper functions
187 //===----------------------------------------------------------------------===//
188
189 // AddLiveIn - This helper function adds the specified physical register to the
190 // MachineFunction as a live in value.  It also creates a corresponding
191 // virtual register for it.
192 static unsigned
193 AddLiveIn(MachineFunction &MF, unsigned PReg, TargetRegisterClass *RC) 
194 {
195   assert(RC->contains(PReg) && "Not the correct regclass!");
196   unsigned VReg = MF.getRegInfo().createVirtualRegister(RC);
197   MF.getRegInfo().addLiveIn(PReg, VReg);
198   return VReg;
199 }
200
201 // A address must be loaded from a small section if its size is less than the 
202 // small section size threshold. Data in this section must be addressed using 
203 // gp_rel operator.
204 bool MipsTargetLowering::IsInSmallSection(unsigned Size) {
205   return (Size > 0 && (Size <= Subtarget->getSSectionThreshold()));
206 }
207
208 // Discover if this global address can be placed into small data/bss section. 
209 bool MipsTargetLowering::IsGlobalInSmallSection(GlobalValue *GV)
210 {
211   const TargetData *TD = getTargetData();
212   const GlobalVariable *GVA = dyn_cast<GlobalVariable>(GV);
213
214   if (!GVA)
215     return false;
216   
217   const Type *Ty = GV->getType()->getElementType();
218   unsigned Size = TD->getABITypeSize(Ty);
219
220   // if this is a internal constant string, there is a special
221   // section for it, but not in small data/bss.
222   if (GVA->hasInitializer() && GV->hasInternalLinkage()) {
223     Constant *C = GVA->getInitializer();
224     const ConstantArray *CVA = dyn_cast<ConstantArray>(C);
225     if (CVA && CVA->isCString()) 
226       return false;
227   }
228
229   return IsInSmallSection(Size);
230 }
231
232 // Get fp branch code (not opcode) from condition code.
233 static Mips::FPBranchCode GetFPBranchCodeFromCond(Mips::CondCode CC) {
234   if (CC >= Mips::FCOND_F && CC <= Mips::FCOND_NGT)
235     return Mips::BRANCH_T;
236
237   if (CC >= Mips::FCOND_T && CC <= Mips::FCOND_GT)
238     return Mips::BRANCH_F;
239
240   return Mips::BRANCH_INVALID;
241 }
242   
243 static unsigned FPBranchCodeToOpc(Mips::FPBranchCode BC) {
244   switch(BC) {
245     default:
246       assert(0 && "Unknown branch code");
247     case Mips::BRANCH_T  : return Mips::BC1T;
248     case Mips::BRANCH_F  : return Mips::BC1F;
249     case Mips::BRANCH_TL : return Mips::BC1TL;
250     case Mips::BRANCH_FL : return Mips::BC1FL;
251   }
252 }
253
254 static Mips::CondCode FPCondCCodeToFCC(ISD::CondCode CC) {
255   switch (CC) {
256   default: assert(0 && "Unknown fp condition code!");
257   case ISD::SETEQ:  
258   case ISD::SETOEQ: return Mips::FCOND_EQ;
259   case ISD::SETUNE: return Mips::FCOND_OGL;
260   case ISD::SETLT:  
261   case ISD::SETOLT: return Mips::FCOND_OLT;
262   case ISD::SETGT:  
263   case ISD::SETOGT: return Mips::FCOND_OGT;
264   case ISD::SETLE:  
265   case ISD::SETOLE: return Mips::FCOND_OLE; 
266   case ISD::SETGE:
267   case ISD::SETOGE: return Mips::FCOND_OGE;
268   case ISD::SETULT: return Mips::FCOND_ULT;
269   case ISD::SETULE: return Mips::FCOND_ULE; 
270   case ISD::SETUGT: return Mips::FCOND_UGT;
271   case ISD::SETUGE: return Mips::FCOND_UGE;
272   case ISD::SETUO:  return Mips::FCOND_UN; 
273   case ISD::SETO:   return Mips::FCOND_OR;
274   case ISD::SETNE:  
275   case ISD::SETONE: return Mips::FCOND_NEQ;
276   case ISD::SETUEQ: return Mips::FCOND_UEQ;
277   }
278 }
279
280 MachineBasicBlock *
281 MipsTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
282                                                 MachineBasicBlock *BB) 
283 {
284   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
285   bool isFPCmp = false;
286
287   switch (MI->getOpcode()) {
288   default: assert(false && "Unexpected instr type to insert");
289   case Mips::Select_FCC:
290   case Mips::Select_FCC_SO32:
291   case Mips::Select_FCC_AS32:
292   case Mips::Select_FCC_D32:
293     isFPCmp = true; // FALL THROUGH
294   case Mips::Select_CC:
295   case Mips::Select_CC_SO32:
296   case Mips::Select_CC_AS32:
297   case Mips::Select_CC_D32: {
298     // To "insert" a SELECT_CC instruction, we actually have to insert the
299     // diamond control-flow pattern.  The incoming instruction knows the
300     // destination vreg to set, the condition code register to branch on, the
301     // true/false values to select between, and a branch opcode to use.
302     const BasicBlock *LLVM_BB = BB->getBasicBlock();
303     MachineFunction::iterator It = BB;
304     ++It;
305
306     //  thisMBB:
307     //  ...
308     //   TrueVal = ...
309     //   setcc r1, r2, r3
310     //   bNE   r1, r0, copy1MBB
311     //   fallthrough --> copy0MBB
312     MachineBasicBlock *thisMBB  = BB;
313     MachineFunction *F = BB->getParent();
314     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
315     MachineBasicBlock *sinkMBB  = F->CreateMachineBasicBlock(LLVM_BB);
316
317     // Emit the right instruction according to the type of the operands compared
318     if (isFPCmp) {
319       // Find the condiction code present in the setcc operation.
320       Mips::CondCode CC = (Mips::CondCode)MI->getOperand(4).getImm();
321       // Get the branch opcode from the branch code.
322       unsigned Opc = FPBranchCodeToOpc(GetFPBranchCodeFromCond(CC));
323       BuildMI(BB, TII->get(Opc)).addMBB(sinkMBB);
324     } else
325       BuildMI(BB, TII->get(Mips::BNE)).addReg(MI->getOperand(1).getReg())
326         .addReg(Mips::ZERO).addMBB(sinkMBB);
327
328     F->insert(It, copy0MBB);
329     F->insert(It, sinkMBB);
330     // Update machine-CFG edges by first adding all successors of the current
331     // block to the new block which will contain the Phi node for the select.
332     for(MachineBasicBlock::succ_iterator i = BB->succ_begin(),
333         e = BB->succ_end(); i != e; ++i)
334       sinkMBB->addSuccessor(*i);
335     // Next, remove all successors of the current block, and add the true
336     // and fallthrough blocks as its successors.
337     while(!BB->succ_empty())
338       BB->removeSuccessor(BB->succ_begin());
339     BB->addSuccessor(copy0MBB);
340     BB->addSuccessor(sinkMBB);
341
342     //  copy0MBB:
343     //   %FalseValue = ...
344     //   # fallthrough to sinkMBB
345     BB = copy0MBB;
346
347     // Update machine-CFG edges
348     BB->addSuccessor(sinkMBB);
349
350     //  sinkMBB:
351     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
352     //  ...
353     BB = sinkMBB;
354     BuildMI(BB, TII->get(Mips::PHI), MI->getOperand(0).getReg())
355       .addReg(MI->getOperand(2).getReg()).addMBB(copy0MBB)
356       .addReg(MI->getOperand(3).getReg()).addMBB(thisMBB);
357
358     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
359     return BB;
360   }
361   }
362 }
363
364 //===----------------------------------------------------------------------===//
365 //  Misc Lower Operation implementation
366 //===----------------------------------------------------------------------===//
367
368 SDValue MipsTargetLowering::
369 LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG)
370 {
371   SDValue Chain = Op.getOperand(0);
372   SDValue Size = Op.getOperand(1);
373
374   // Get a reference from Mips stack pointer
375   SDValue StackPointer = DAG.getCopyFromReg(Chain, Mips::SP, MVT::i32);
376
377   // Subtract the dynamic size from the actual stack size to
378   // obtain the new stack size.
379   SDValue Sub = DAG.getNode(ISD::SUB, MVT::i32, StackPointer, Size);
380
381   // The Sub result contains the new stack start address, so it 
382   // must be placed in the stack pointer register.
383   Chain = DAG.getCopyToReg(StackPointer.getValue(1), Mips::SP, Sub);
384   
385   // This node always has two return values: a new stack pointer 
386   // value and a chain
387   SDValue Ops[2] = { Sub, Chain };
388   return DAG.getMergeValues(Ops, 2);
389 }
390
391 SDValue MipsTargetLowering::
392 LowerANDOR(SDValue Op, SelectionDAG &DAG)
393 {
394   SDValue LHS   = Op.getOperand(0);
395   SDValue RHS   = Op.getOperand(1);
396   
397   if (LHS.getOpcode() != MipsISD::FPCmp || RHS.getOpcode() != MipsISD::FPCmp)
398     return Op;
399
400   SDValue True  = DAG.getConstant(1, MVT::i32);
401   SDValue False = DAG.getConstant(0, MVT::i32);
402
403   SDValue LSEL = DAG.getNode(MipsISD::FPSelectCC, True.getValueType(), 
404                              LHS, True, False, LHS.getOperand(2));
405   SDValue RSEL = DAG.getNode(MipsISD::FPSelectCC, True.getValueType(), 
406                              RHS, True, False, RHS.getOperand(2));
407
408   return DAG.getNode(Op.getOpcode(), MVT::i32, LSEL, RSEL);
409 }
410
411 SDValue MipsTargetLowering::
412 LowerBRCOND(SDValue Op, SelectionDAG &DAG)
413 {
414   // The first operand is the chain, the second is the condition, the third is 
415   // the block to branch to if the condition is true.
416   SDValue Chain = Op.getOperand(0);
417   SDValue Dest = Op.getOperand(2);
418
419   if (Op.getOperand(1).getOpcode() != MipsISD::FPCmp)
420     return Op;
421   
422   SDValue CondRes = Op.getOperand(1);
423   SDValue CCNode  = CondRes.getOperand(2);
424   Mips::CondCode CC = (Mips::CondCode)cast<ConstantSDNode>(CCNode)->getValue();
425   SDValue BrCode = DAG.getConstant(GetFPBranchCodeFromCond(CC), MVT::i32); 
426
427   return DAG.getNode(MipsISD::FPBrcond, Op.getValueType(), Chain, BrCode, 
428              Dest, CondRes);
429 }
430
431 SDValue MipsTargetLowering::
432 LowerSETCC(SDValue Op, SelectionDAG &DAG)
433 {
434   // The operands to this are the left and right operands to compare (ops #0, 
435   // and #1) and the condition code to compare them with (op #2) as a 
436   // CondCodeSDNode.
437   SDValue LHS = Op.getOperand(0); 
438   SDValue RHS = Op.getOperand(1); 
439
440   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
441   
442   return DAG.getNode(MipsISD::FPCmp, Op.getValueType(), LHS, RHS, 
443                  DAG.getConstant(FPCondCCodeToFCC(CC), MVT::i32));
444 }
445
446 SDValue MipsTargetLowering::
447 LowerSELECT(SDValue Op, SelectionDAG &DAG) 
448 {
449   SDValue Cond  = Op.getOperand(0); 
450   SDValue True  = Op.getOperand(1);
451   SDValue False = Op.getOperand(2);
452
453   // if the incomming condition comes from a integer compare, the select 
454   // operation must be SelectCC or a conditional move if the subtarget 
455   // supports it.
456   if (Cond.getOpcode() != MipsISD::FPCmp) {
457     if (Subtarget->hasCondMov() && !True.getValueType().isFloatingPoint())
458       return Op;
459     return DAG.getNode(MipsISD::SelectCC, True.getValueType(), 
460                        Cond, True, False);
461   }
462
463   // if the incomming condition comes from fpcmp, the select
464   // operation must use FPSelectCC.
465   SDValue CCNode = Cond.getOperand(2);
466   return DAG.getNode(MipsISD::FPSelectCC, True.getValueType(), 
467                      Cond, True, False, CCNode);
468 }
469
470 SDValue MipsTargetLowering::
471 LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) 
472 {
473   GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
474   SDValue GA = DAG.getTargetGlobalAddress(GV, MVT::i32);
475
476   if (!Subtarget->hasABICall()) {
477     const MVT *VTs = DAG.getNodeValueTypes(MVT::i32);
478     SDValue Ops[] = { GA };
479     // %gp_rel relocation
480     if (!isa<Function>(GV) && IsGlobalInSmallSection(GV)) { 
481       SDValue GPRelNode = DAG.getNode(MipsISD::GPRel, VTs, 1, Ops, 1);
482       SDValue GOT = DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i32);
483       return DAG.getNode(ISD::ADD, MVT::i32, GOT, GPRelNode); 
484     }
485     // %hi/%lo relocation
486     SDValue HiPart = DAG.getNode(MipsISD::Hi, VTs, 1, Ops, 1);
487     SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, GA);
488     return DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
489
490   } else { // Abicall relocations, TODO: make this cleaner.
491     SDValue ResNode = DAG.getLoad(MVT::i32, DAG.getEntryNode(), GA, NULL, 0);
492     // On functions and global targets not internal linked only
493     // a load from got/GP is necessary for PIC to work.
494     if (!GV->hasInternalLinkage() || isa<Function>(GV))
495       return ResNode;
496     SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, GA);
497     return DAG.getNode(ISD::ADD, MVT::i32, ResNode, Lo);
498   }
499
500   assert(0 && "Dont know how to handle GlobalAddress");
501   return SDValue(0,0);
502 }
503
504 SDValue MipsTargetLowering::
505 LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG)
506 {
507   assert(0 && "TLS not implemented for MIPS.");
508   return SDValue(); // Not reached
509 }
510
511 SDValue MipsTargetLowering::
512 LowerJumpTable(SDValue Op, SelectionDAG &DAG) 
513 {
514   SDValue ResNode;
515   SDValue HiPart; 
516
517   MVT PtrVT = Op.getValueType();
518   JumpTableSDNode *JT  = cast<JumpTableSDNode>(Op);
519   SDValue JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
520
521   if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
522     const MVT *VTs = DAG.getNodeValueTypes(MVT::i32);
523     SDValue Ops[] = { JTI };
524     HiPart = DAG.getNode(MipsISD::Hi, VTs, 1, Ops, 1);
525   } else // Emit Load from Global Pointer
526     HiPart = DAG.getLoad(MVT::i32, DAG.getEntryNode(), JTI, NULL, 0);
527
528   SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, JTI);
529   ResNode = DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
530
531   return ResNode;
532 }
533
534 SDValue MipsTargetLowering::
535 LowerConstantPool(SDValue Op, SelectionDAG &DAG) 
536 {
537   SDValue ResNode;
538   ConstantPoolSDNode *N = cast<ConstantPoolSDNode>(Op);
539   Constant *C = N->getConstVal();
540   SDValue CP = DAG.getTargetConstantPool(C, MVT::i32, N->getAlignment());
541
542   // gp_rel relocation
543   // FIXME: we should reference the constant pool using small data sections, 
544   // but the asm printer currently doens't support this feature without
545   // hacking it. This feature should come soon so we can uncomment the 
546   // stuff below.
547   //if (!Subtarget->hasABICall() &&  
548   //    IsInSmallSection(getTargetData()->getABITypeSize(C->getType()))) {
549   //  SDValue GPRelNode = DAG.getNode(MipsISD::GPRel, MVT::i32, CP);
550   //  SDValue GOT = DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i32);
551   //  ResNode = DAG.getNode(ISD::ADD, MVT::i32, GOT, GPRelNode); 
552   //} else { // %hi/%lo relocation
553     SDValue HiPart = DAG.getNode(MipsISD::Hi, MVT::i32, CP);
554     SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, CP);
555     ResNode = DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
556   //}
557
558   return ResNode;
559 }
560
561 //===----------------------------------------------------------------------===//
562 //                      Calling Convention Implementation
563 //
564 //  The lower operations present on calling convention works on this order:
565 //      LowerCALL (virt regs --> phys regs, virt regs --> stack) 
566 //      LowerFORMAL_ARGUMENTS (phys --> virt regs, stack --> virt regs)
567 //      LowerRET (virt regs --> phys regs)
568 //      LowerCALL (phys regs --> virt regs)
569 //
570 //===----------------------------------------------------------------------===//
571
572 #include "MipsGenCallingConv.inc"
573
574 //===----------------------------------------------------------------------===//
575 //                  CALL Calling Convention Implementation
576 //===----------------------------------------------------------------------===//
577
578 /// LowerCCCCallTo - functions arguments are copied from virtual
579 /// regs to (physical regs)/(stack frame), CALLSEQ_START and
580 /// CALLSEQ_END are emitted.
581 /// TODO: isVarArg, isTailCall.
582 SDValue MipsTargetLowering::
583 LowerCALL(SDValue Op, SelectionDAG &DAG)
584 {
585   MachineFunction &MF = DAG.getMachineFunction();
586
587   SDValue Chain = Op.getOperand(0);
588   SDValue Callee = Op.getOperand(4);
589   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
590   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
591
592   MachineFrameInfo *MFI = MF.getFrameInfo();
593
594   // Analyze operands of the call, assigning locations to each operand.
595   SmallVector<CCValAssign, 16> ArgLocs;
596   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
597
598   // To meet O32 ABI, Mips must always allocate 16 bytes on
599   // the stack (even if less than 4 are used as arguments)
600   if (Subtarget->isABI_O32()) {
601     int VTsize = MVT(MVT::i32).getSizeInBits()/8;
602     MFI->CreateFixedObject(VTsize, (VTsize*3));
603   }
604
605   CCInfo.AnalyzeCallOperands(Op.Val, CC_Mips);
606   
607   // Get a count of how many bytes are to be pushed on the stack.
608   unsigned NumBytes = CCInfo.getNextStackOffset();
609   Chain = DAG.getCALLSEQ_START(Chain,DAG.getConstant(NumBytes, 
610                                  getPointerTy()));
611
612   // With EABI is it possible to have 16 args on registers.
613   SmallVector<std::pair<unsigned, SDValue>, 16> RegsToPass;
614   SmallVector<SDValue, 8> MemOpChains;
615
616   // First/LastArgStackLoc contains the first/last 
617   // "at stack" argument location.
618   int LastArgStackLoc = 0;
619   unsigned FirstStackArgLoc = (Subtarget->isABI_EABI() ? 0 : 16);
620
621   // Walk the register/memloc assignments, inserting copies/loads.
622   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
623     CCValAssign &VA = ArgLocs[i];
624
625     // Arguments start after the 5 first operands of ISD::CALL
626     SDValue Arg = Op.getOperand(5+2*VA.getValNo());
627     
628     // Promote the value if needed.
629     switch (VA.getLocInfo()) {
630     default: assert(0 && "Unknown loc info!");
631     case CCValAssign::Full: break;
632     case CCValAssign::SExt:
633       Arg = DAG.getNode(ISD::SIGN_EXTEND, VA.getLocVT(), Arg);
634       break;
635     case CCValAssign::ZExt:
636       Arg = DAG.getNode(ISD::ZERO_EXTEND, VA.getLocVT(), Arg);
637       break;
638     case CCValAssign::AExt:
639       Arg = DAG.getNode(ISD::ANY_EXTEND, VA.getLocVT(), Arg);
640       break;
641     }
642     
643     // Arguments that can be passed on register must be kept at 
644     // RegsToPass vector
645     if (VA.isRegLoc()) {
646       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
647       continue;
648     }
649     
650     // Register cant get to this point...
651     assert(VA.isMemLoc());
652     
653     // Create the frame index object for this incoming parameter
654     // This guarantees that when allocating Local Area the firsts
655     // 16 bytes which are alwayes reserved won't be overwritten
656     // if O32 ABI is used. For EABI the first address is zero.
657     LastArgStackLoc = (FirstStackArgLoc + VA.getLocMemOffset());
658     int FI = MFI->CreateFixedObject(VA.getValVT().getSizeInBits()/8,
659                                     LastArgStackLoc);
660
661     SDValue PtrOff = DAG.getFrameIndex(FI,getPointerTy());
662
663     // emit ISD::STORE whichs stores the 
664     // parameter value to a stack Location
665     MemOpChains.push_back(DAG.getStore(Chain, Arg, PtrOff, NULL, 0));
666   }
667
668   // Transform all store nodes into one single node because all store
669   // nodes are independent of each other.
670   if (!MemOpChains.empty())     
671     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other, 
672                         &MemOpChains[0], MemOpChains.size());
673
674   // Build a sequence of copy-to-reg nodes chained together with token 
675   // chain and flag operands which copy the outgoing args into registers.
676   // The InFlag in necessary since all emited instructions must be
677   // stuck together.
678   SDValue InFlag;
679   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
680     Chain = DAG.getCopyToReg(Chain, RegsToPass[i].first, 
681                              RegsToPass[i].second, InFlag);
682     InFlag = Chain.getValue(1);
683   }
684
685   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
686   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol 
687   // node so that legalize doesn't hack it. 
688   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) 
689     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), getPointerTy());
690   else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee))
691     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy());
692
693
694   // MipsJmpLink = #chain, #target_address, #opt_in_flags...
695   //             = Chain, Callee, Reg#1, Reg#2, ...  
696   //
697   // Returns a chain & a flag for retval copy to use.
698   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
699   SmallVector<SDValue, 8> Ops;
700   Ops.push_back(Chain);
701   Ops.push_back(Callee);
702
703   // Add argument registers to the end of the list so that they are 
704   // known live into the call.
705   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
706     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
707                                   RegsToPass[i].second.getValueType()));
708
709   if (InFlag.Val)
710     Ops.push_back(InFlag);
711
712   Chain  = DAG.getNode(MipsISD::JmpLink, NodeTys, &Ops[0], Ops.size());
713   InFlag = Chain.getValue(1);
714
715   // Create the CALLSEQ_END node.
716   Chain = DAG.getCALLSEQ_END(Chain,
717                              DAG.getConstant(NumBytes, getPointerTy()),
718                              DAG.getConstant(0, getPointerTy()),
719                              InFlag);
720   InFlag = Chain.getValue(1);
721
722   // Create a stack location to hold GP when PIC is used. This stack 
723   // location is used on function prologue to save GP and also after all 
724   // emited CALL's to restore GP. 
725   if (getTargetMachine().getRelocationModel() == Reloc::PIC_) {
726       // Function can have an arbitrary number of calls, so 
727       // hold the LastArgStackLoc with the biggest offset.
728       int FI;
729       MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
730       if (LastArgStackLoc >= MipsFI->getGPStackOffset()) {
731         LastArgStackLoc = (!LastArgStackLoc) ? (16) : (LastArgStackLoc+4);
732         // Create the frame index only once. SPOffset here can be anything 
733         // (this will be fixed on processFunctionBeforeFrameFinalized)
734         if (MipsFI->getGPStackOffset() == -1) {
735           FI = MFI->CreateFixedObject(4, 0);
736           MipsFI->setGPFI(FI);
737         }
738         MipsFI->setGPStackOffset(LastArgStackLoc);
739       }
740
741       // Reload GP value.
742       FI = MipsFI->getGPFI();
743       SDValue FIN = DAG.getFrameIndex(FI,getPointerTy());
744       SDValue GPLoad = DAG.getLoad(MVT::i32, Chain, FIN, NULL, 0);
745       Chain = GPLoad.getValue(1);
746       Chain = DAG.getCopyToReg(Chain, DAG.getRegister(Mips::GP, MVT::i32), 
747                                GPLoad, SDValue(0,0));
748       InFlag = Chain.getValue(1);
749   }      
750
751   // Handle result values, copying them out of physregs into vregs that we
752   // return.
753   return SDValue(LowerCallResult(Chain, InFlag, Op.Val, CC, DAG), Op.getResNo());
754 }
755
756 /// LowerCallResult - Lower the result values of an ISD::CALL into the
757 /// appropriate copies out of appropriate physical registers.  This assumes that
758 /// Chain/InFlag are the input chain/flag to use, and that TheCall is the call
759 /// being lowered. Returns a SDNode with the same number of values as the 
760 /// ISD::CALL.
761 SDNode *MipsTargetLowering::
762 LowerCallResult(SDValue Chain, SDValue InFlag, SDNode *TheCall, 
763         unsigned CallingConv, SelectionDAG &DAG) {
764   
765   bool isVarArg = cast<ConstantSDNode>(TheCall->getOperand(2))->getValue() != 0;
766
767   // Assign locations to each value returned by this call.
768   SmallVector<CCValAssign, 16> RVLocs;
769   CCState CCInfo(CallingConv, isVarArg, getTargetMachine(), RVLocs);
770
771   CCInfo.AnalyzeCallResult(TheCall, RetCC_Mips);
772   SmallVector<SDValue, 8> ResultVals;
773
774   // Copy all of the result registers out of their specified physreg.
775   for (unsigned i = 0; i != RVLocs.size(); ++i) {
776     Chain = DAG.getCopyFromReg(Chain, RVLocs[i].getLocReg(),
777                                  RVLocs[i].getValVT(), InFlag).getValue(1);
778     InFlag = Chain.getValue(2);
779     ResultVals.push_back(Chain.getValue(0));
780   }
781   
782   ResultVals.push_back(Chain);
783
784   // Merge everything together with a MERGE_VALUES node.
785   return DAG.getMergeValues(TheCall->getVTList(), &ResultVals[0],
786                             ResultVals.size()).Val;
787 }
788
789 //===----------------------------------------------------------------------===//
790 //             FORMAL_ARGUMENTS Calling Convention Implementation
791 //===----------------------------------------------------------------------===//
792
793 /// LowerFORMAL_ARGUMENTS - transform physical registers into
794 /// virtual registers and generate load operations for
795 /// arguments places on the stack.
796 /// TODO: isVarArg
797 SDValue MipsTargetLowering::
798 LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG) 
799 {
800   SDValue Root = Op.getOperand(0);
801   MachineFunction &MF = DAG.getMachineFunction();
802   MachineFrameInfo *MFI = MF.getFrameInfo();
803   MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
804
805   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
806   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
807
808   unsigned StackReg = MF.getTarget().getRegisterInfo()->getFrameRegister(MF);
809
810   // GP must be live into PIC and non-PIC call target.
811   AddLiveIn(MF, Mips::GP, Mips::CPURegsRegisterClass);
812
813   // Assign locations to all of the incoming arguments.
814   SmallVector<CCValAssign, 16> ArgLocs;
815   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
816
817   CCInfo.AnalyzeFormalArguments(Op.Val, CC_Mips);
818   SmallVector<SDValue, 16> ArgValues;
819   SDValue StackPtr;
820
821   unsigned FirstStackArgLoc = (Subtarget->isABI_EABI() ? 0 : 16);
822
823   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
824
825     CCValAssign &VA = ArgLocs[i];
826
827     // Arguments stored on registers
828     if (VA.isRegLoc()) {
829       MVT RegVT = VA.getLocVT();
830       TargetRegisterClass *RC = 0;
831             
832       if (RegVT == MVT::i32)
833         RC = Mips::CPURegsRegisterClass; 
834       else if (RegVT == MVT::f32) {
835         if (Subtarget->isSingleFloat())
836           RC = Mips::FGR32RegisterClass;
837         else
838           RC = Mips::AFGR32RegisterClass;
839       } else if (RegVT == MVT::f64) {
840         if (!Subtarget->isSingleFloat()) 
841           RC = Mips::AFGR64RegisterClass;
842       } else  
843         assert(0 && "RegVT not supported by FORMAL_ARGUMENTS Lowering");
844
845       // Transform the arguments stored on 
846       // physical registers into virtual ones
847       unsigned Reg = AddLiveIn(DAG.getMachineFunction(), VA.getLocReg(), RC);
848       SDValue ArgValue = DAG.getCopyFromReg(Root, Reg, RegVT);
849       
850       // If this is an 8 or 16-bit value, it is really passed promoted 
851       // to 32 bits.  Insert an assert[sz]ext to capture this, then 
852       // truncate to the right size.
853       if (VA.getLocInfo() == CCValAssign::SExt)
854         ArgValue = DAG.getNode(ISD::AssertSext, RegVT, ArgValue,
855                                DAG.getValueType(VA.getValVT()));
856       else if (VA.getLocInfo() == CCValAssign::ZExt)
857         ArgValue = DAG.getNode(ISD::AssertZext, RegVT, ArgValue,
858                                DAG.getValueType(VA.getValVT()));
859       
860       if (VA.getLocInfo() != CCValAssign::Full)
861         ArgValue = DAG.getNode(ISD::TRUNCATE, VA.getValVT(), ArgValue);
862
863       ArgValues.push_back(ArgValue);
864
865       // To meet ABI, when VARARGS are passed on registers, the registers
866       // must have their values written to the caller stack frame. 
867       if ((isVarArg) && (Subtarget->isABI_O32())) {
868         if (StackPtr.Val == 0)
869           StackPtr = DAG.getRegister(StackReg, getPointerTy());
870      
871         // The stack pointer offset is relative to the caller stack frame. 
872         // Since the real stack size is unknown here, a negative SPOffset 
873         // is used so there's a way to adjust these offsets when the stack
874         // size get known (on EliminateFrameIndex). A dummy SPOffset is 
875         // used instead of a direct negative address (which is recorded to
876         // be used on emitPrologue) to avoid mis-calc of the first stack 
877         // offset on PEI::calculateFrameObjectOffsets.
878         // Arguments are always 32-bit.
879         int FI = MFI->CreateFixedObject(4, 0);
880         MipsFI->recordStoreVarArgsFI(FI, -(4+(i*4)));
881         SDValue PtrOff = DAG.getFrameIndex(FI, getPointerTy());
882       
883         // emit ISD::STORE whichs stores the 
884         // parameter value to a stack Location
885         ArgValues.push_back(DAG.getStore(Root, ArgValue, PtrOff, NULL, 0));
886       }
887
888     } else { // VA.isRegLoc()
889
890       // sanity check
891       assert(VA.isMemLoc());
892       
893       // The stack pointer offset is relative to the caller stack frame. 
894       // Since the real stack size is unknown here, a negative SPOffset 
895       // is used so there's a way to adjust these offsets when the stack
896       // size get known (on EliminateFrameIndex). A dummy SPOffset is 
897       // used instead of a direct negative address (which is recorded to
898       // be used on emitPrologue) to avoid mis-calc of the first stack 
899       // offset on PEI::calculateFrameObjectOffsets.
900       // Arguments are always 32-bit.
901       unsigned ArgSize = VA.getLocVT().getSizeInBits()/8;
902       int FI = MFI->CreateFixedObject(ArgSize, 0);
903       MipsFI->recordLoadArgsFI(FI, -(ArgSize+
904         (FirstStackArgLoc + VA.getLocMemOffset())));
905
906       // Create load nodes to retrieve arguments from the stack
907       SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
908       ArgValues.push_back(DAG.getLoad(VA.getValVT(), Root, FIN, NULL, 0));
909     }
910   }
911
912   // The mips ABIs for returning structs by value requires that we copy
913   // the sret argument into $v0 for the return. Save the argument into
914   // a virtual register so that we can access it from the return points.
915   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
916     unsigned Reg = MipsFI->getSRetReturnReg();
917     if (!Reg) {
918       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i32));
919       MipsFI->setSRetReturnReg(Reg);
920     }
921     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), Reg, ArgValues[0]);
922     Root = DAG.getNode(ISD::TokenFactor, MVT::Other, Copy, Root);
923   }
924
925   ArgValues.push_back(Root);
926
927   // Return the new list of results.
928   return DAG.getMergeValues(Op.Val->getVTList(), &ArgValues[0],
929                             ArgValues.size()).getValue(Op.getResNo());
930 }
931
932 //===----------------------------------------------------------------------===//
933 //               Return Value Calling Convention Implementation
934 //===----------------------------------------------------------------------===//
935
936 SDValue MipsTargetLowering::
937 LowerRET(SDValue Op, SelectionDAG &DAG)
938 {
939   // CCValAssign - represent the assignment of
940   // the return value to a location
941   SmallVector<CCValAssign, 16> RVLocs;
942   unsigned CC   = DAG.getMachineFunction().getFunction()->getCallingConv();
943   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
944
945   // CCState - Info about the registers and stack slot.
946   CCState CCInfo(CC, isVarArg, getTargetMachine(), RVLocs);
947
948   // Analize return values of ISD::RET
949   CCInfo.AnalyzeReturn(Op.Val, RetCC_Mips);
950
951   // If this is the first return lowered for this function, add 
952   // the regs to the liveout set for the function.
953   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
954     for (unsigned i = 0; i != RVLocs.size(); ++i)
955       if (RVLocs[i].isRegLoc())
956         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
957   }
958
959   // The chain is always operand #0
960   SDValue Chain = Op.getOperand(0);
961   SDValue Flag;
962
963   // Copy the result values into the output registers.
964   for (unsigned i = 0; i != RVLocs.size(); ++i) {
965     CCValAssign &VA = RVLocs[i];
966     assert(VA.isRegLoc() && "Can only return in registers!");
967
968     // ISD::RET => ret chain, (regnum1,val1), ...
969     // So i*2+1 index only the regnums
970     Chain = DAG.getCopyToReg(Chain, VA.getLocReg(), Op.getOperand(i*2+1), Flag);
971
972     // guarantee that all emitted copies are
973     // stuck together, avoiding something bad
974     Flag = Chain.getValue(1);
975   }
976
977   // The mips ABIs for returning structs by value requires that we copy
978   // the sret argument into $v0 for the return. We saved the argument into
979   // a virtual register in the entry block, so now we copy the value out
980   // and into $v0.
981   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
982     MachineFunction &MF      = DAG.getMachineFunction();
983     MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
984     unsigned Reg = MipsFI->getSRetReturnReg();
985
986     if (!Reg) 
987       assert(0 && "sret virtual register not created in the entry block");
988     SDValue Val = DAG.getCopyFromReg(Chain, Reg, getPointerTy());
989
990     Chain = DAG.getCopyToReg(Chain, Mips::V0, Val, Flag);
991     Flag = Chain.getValue(1);
992   }
993
994   // Return on Mips is always a "jr $ra"
995   if (Flag.Val)
996     return DAG.getNode(MipsISD::Ret, MVT::Other, 
997                        Chain, DAG.getRegister(Mips::RA, MVT::i32), Flag);
998   else // Return Void
999     return DAG.getNode(MipsISD::Ret, MVT::Other, 
1000                        Chain, DAG.getRegister(Mips::RA, MVT::i32));
1001 }
1002
1003 //===----------------------------------------------------------------------===//
1004 //                           Mips Inline Assembly Support
1005 //===----------------------------------------------------------------------===//
1006
1007 /// getConstraintType - Given a constraint letter, return the type of
1008 /// constraint it is for this target.
1009 MipsTargetLowering::ConstraintType MipsTargetLowering::
1010 getConstraintType(const std::string &Constraint) const 
1011 {
1012   // Mips specific constrainy 
1013   // GCC config/mips/constraints.md
1014   //
1015   // 'd' : An address register. Equivalent to r 
1016   //       unless generating MIPS16 code. 
1017   // 'y' : Equivalent to r; retained for 
1018   //       backwards compatibility. 
1019   // 'f' : Floating Point registers.      
1020   if (Constraint.size() == 1) {
1021     switch (Constraint[0]) {
1022       default : break;
1023       case 'd':     
1024       case 'y': 
1025       case 'f':
1026         return C_RegisterClass;
1027         break;
1028     }
1029   }
1030   return TargetLowering::getConstraintType(Constraint);
1031 }
1032
1033 /// getRegClassForInlineAsmConstraint - Given a constraint letter (e.g. "r"),
1034 /// return a list of registers that can be used to satisfy the constraint.
1035 /// This should only be used for C_RegisterClass constraints.
1036 std::pair<unsigned, const TargetRegisterClass*> MipsTargetLowering::
1037 getRegForInlineAsmConstraint(const std::string &Constraint, MVT VT) const
1038 {
1039   if (Constraint.size() == 1) {
1040     switch (Constraint[0]) {
1041     case 'r':
1042       return std::make_pair(0U, Mips::CPURegsRegisterClass);
1043     case 'f':
1044       if (VT == MVT::f32) {
1045         if (Subtarget->isSingleFloat())
1046           return std::make_pair(0U, Mips::FGR32RegisterClass);
1047         else
1048           return std::make_pair(0U, Mips::AFGR32RegisterClass);
1049       }
1050       if (VT == MVT::f64)    
1051         if ((!Subtarget->isSingleFloat()) && (!Subtarget->isFP64bit()))
1052           return std::make_pair(0U, Mips::AFGR64RegisterClass);
1053     }
1054   }
1055   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
1056 }
1057
1058 /// Given a register class constraint, like 'r', if this corresponds directly
1059 /// to an LLVM register class, return a register of 0 and the register class
1060 /// pointer.
1061 std::vector<unsigned> MipsTargetLowering::
1062 getRegClassForInlineAsmConstraint(const std::string &Constraint,
1063                                   MVT VT) const
1064 {
1065   if (Constraint.size() != 1)
1066     return std::vector<unsigned>();
1067
1068   switch (Constraint[0]) {         
1069     default : break;
1070     case 'r':
1071     // GCC Mips Constraint Letters
1072     case 'd':     
1073     case 'y': 
1074       return make_vector<unsigned>(Mips::T0, Mips::T1, Mips::T2, Mips::T3, 
1075              Mips::T4, Mips::T5, Mips::T6, Mips::T7, Mips::S0, Mips::S1, 
1076              Mips::S2, Mips::S3, Mips::S4, Mips::S5, Mips::S6, Mips::S7, 
1077              Mips::T8, 0);
1078
1079     case 'f':
1080       if (VT == MVT::f32) {
1081         if (Subtarget->isSingleFloat())
1082           return make_vector<unsigned>(Mips::F2, Mips::F3, Mips::F4, Mips::F5,
1083                  Mips::F6, Mips::F7, Mips::F8, Mips::F9, Mips::F10, Mips::F11,
1084                  Mips::F20, Mips::F21, Mips::F22, Mips::F23, Mips::F24,
1085                  Mips::F25, Mips::F26, Mips::F27, Mips::F28, Mips::F29,
1086                  Mips::F30, Mips::F31, 0);
1087         else
1088           return make_vector<unsigned>(Mips::F2, Mips::F4, Mips::F6, Mips::F8, 
1089                  Mips::F10, Mips::F20, Mips::F22, Mips::F24, Mips::F26, 
1090                  Mips::F28, Mips::F30, 0);
1091       }
1092
1093       if (VT == MVT::f64)    
1094         if ((!Subtarget->isSingleFloat()) && (!Subtarget->isFP64bit()))
1095           return make_vector<unsigned>(Mips::D1, Mips::D2, Mips::D3, Mips::D4, 
1096                  Mips::D5, Mips::D10, Mips::D11, Mips::D12, Mips::D13, 
1097                  Mips::D14, Mips::D15, 0);
1098   }
1099   return std::vector<unsigned>();
1100 }