- Change "ExternalSymbolSDNode" to "SymbolSDNode".
[oota-llvm.git] / lib / Target / Mips / MipsISelLowering.cpp
1 //===-- MipsISelLowering.cpp - Mips DAG Lowering Implementation -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that Mips uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "mips-lower"
16
17 #include "MipsISelLowering.h"
18 #include "MipsMachineFunction.h"
19 #include "MipsTargetMachine.h"
20 #include "MipsSubtarget.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/Intrinsics.h"
25 #include "llvm/CallingConv.h"
26 #include "llvm/CodeGen/CallingConvLower.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineFunction.h"
29 #include "llvm/CodeGen/MachineInstrBuilder.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/CodeGen/SelectionDAGISel.h"
32 #include "llvm/CodeGen/ValueTypes.h"
33 #include "llvm/Support/Debug.h"
34 #include <queue>
35 #include <set>
36
37 using namespace llvm;
38
39 const char *MipsTargetLowering::
40 getTargetNodeName(unsigned Opcode) const 
41 {
42   switch (Opcode) 
43   {
44     case MipsISD::JmpLink    : return "MipsISD::JmpLink";
45     case MipsISD::Hi         : return "MipsISD::Hi";
46     case MipsISD::Lo         : return "MipsISD::Lo";
47     case MipsISD::GPRel      : return "MipsISD::GPRel";
48     case MipsISD::Ret        : return "MipsISD::Ret";
49     case MipsISD::CMov       : return "MipsISD::CMov";
50     case MipsISD::SelectCC   : return "MipsISD::SelectCC";
51     case MipsISD::FPSelectCC : return "MipsISD::FPSelectCC";
52     case MipsISD::FPBrcond   : return "MipsISD::FPBrcond";
53     case MipsISD::FPCmp      : return "MipsISD::FPCmp";
54     default                  : return NULL;
55   }
56 }
57
58 MipsTargetLowering::
59 MipsTargetLowering(MipsTargetMachine &TM): TargetLowering(TM) 
60 {
61   Subtarget = &TM.getSubtarget<MipsSubtarget>();
62
63   // Mips does not have i1 type, so use i32 for
64   // setcc operations results (slt, sgt, ...). 
65   setSetCCResultContents(ZeroOrOneSetCCResult);
66
67   // JumpTable targets must use GOT when using PIC_
68   setUsesGlobalOffsetTable(true);
69
70   // Set up the register classes
71   addRegisterClass(MVT::i32, Mips::CPURegsRegisterClass);
72
73   // When dealing with single precision only, use libcalls
74   if (!Subtarget->isSingleFloat()) {
75     addRegisterClass(MVT::f32, Mips::AFGR32RegisterClass);
76     if (!Subtarget->isFP64bit())
77       addRegisterClass(MVT::f64, Mips::AFGR64RegisterClass);
78   } else 
79     addRegisterClass(MVT::f32, Mips::FGR32RegisterClass);
80
81   // Legal fp constants
82   addLegalFPImmediate(APFloat(+0.0f));
83
84   // Load extented operations for i1 types must be promoted 
85   setLoadXAction(ISD::EXTLOAD,  MVT::i1,  Promote);
86   setLoadXAction(ISD::ZEXTLOAD, MVT::i1,  Promote);
87   setLoadXAction(ISD::SEXTLOAD, MVT::i1,  Promote);
88
89   // Used by legalize types to correctly generate the setcc result. 
90   // Without this, every float setcc comes with a AND/OR with the result, 
91   // we don't want this, since the fpcmp result goes to a flag register, 
92   // which is used implicitly by brcond and select operations.
93   AddPromotedToType(ISD::SETCC, MVT::i1, MVT::i32);
94
95   // Mips Custom Operations
96   setOperationAction(ISD::GlobalAddress,      MVT::i32,   Custom);
97   setOperationAction(ISD::GlobalTLSAddress,   MVT::i32,   Custom);
98   setOperationAction(ISD::RET,                MVT::Other, Custom);
99   setOperationAction(ISD::JumpTable,          MVT::i32,   Custom);
100   setOperationAction(ISD::ConstantPool,       MVT::i32,   Custom);
101   setOperationAction(ISD::SELECT,             MVT::f32,   Custom);
102   setOperationAction(ISD::SELECT,             MVT::i32,   Custom);
103   setOperationAction(ISD::SETCC,              MVT::f32,   Custom);
104   setOperationAction(ISD::BRCOND,             MVT::Other, Custom);
105   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32,   Custom);
106
107   // We custom lower AND/OR to handle the case where the DAG contain 'ands/ors' 
108   // with operands comming from setcc fp comparions. This is necessary since 
109   // the result from these setcc are in a flag registers (FCR31).
110   setOperationAction(ISD::AND,              MVT::i32,   Custom);
111   setOperationAction(ISD::OR,               MVT::i32,   Custom);
112
113   // Operations not directly supported by Mips.
114   setOperationAction(ISD::BR_JT,             MVT::Other, Expand);
115   setOperationAction(ISD::BR_CC,             MVT::Other, Expand);
116   setOperationAction(ISD::SELECT_CC,         MVT::Other, Expand);
117   setOperationAction(ISD::UINT_TO_FP,        MVT::i32,   Expand);
118   setOperationAction(ISD::FP_TO_UINT,        MVT::i32,   Expand);
119   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1,    Expand);
120   setOperationAction(ISD::CTPOP,             MVT::i32,   Expand);
121   setOperationAction(ISD::CTTZ,              MVT::i32,   Expand);
122   setOperationAction(ISD::ROTL,              MVT::i32,   Expand);
123   setOperationAction(ISD::SHL_PARTS,         MVT::i32,   Expand);
124   setOperationAction(ISD::SRA_PARTS,         MVT::i32,   Expand);
125   setOperationAction(ISD::SRL_PARTS,         MVT::i32,   Expand);
126   setOperationAction(ISD::FCOPYSIGN,         MVT::f32,   Expand);
127
128   // We don't have line number support yet.
129   setOperationAction(ISD::DBG_STOPPOINT,     MVT::Other, Expand);
130   setOperationAction(ISD::DEBUG_LOC,         MVT::Other, Expand);
131   setOperationAction(ISD::DBG_LABEL,         MVT::Other, Expand);
132   setOperationAction(ISD::EH_LABEL,          MVT::Other, Expand);
133
134   // Use the default for now
135   setOperationAction(ISD::STACKSAVE,         MVT::Other, Expand);
136   setOperationAction(ISD::STACKRESTORE,      MVT::Other, Expand);
137   setOperationAction(ISD::MEMBARRIER,        MVT::Other, Expand);
138
139   if (Subtarget->isSingleFloat())
140     setOperationAction(ISD::SELECT_CC, MVT::f64, Expand);
141
142   if (!Subtarget->hasSEInReg()) {
143     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8,  Expand);
144     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16, Expand);
145   }
146
147   if (!Subtarget->hasBitCount())
148     setOperationAction(ISD::CTLZ, MVT::i32, Expand);
149
150   if (!Subtarget->hasSwap())
151     setOperationAction(ISD::BSWAP, MVT::i32, Expand);
152
153   setStackPointerRegisterToSaveRestore(Mips::SP);
154   computeRegisterProperties();
155 }
156
157
158 MVT MipsTargetLowering::getSetCCResultType(const SDValue &) const {
159   return MVT::i32;
160 }
161
162
163 SDValue MipsTargetLowering::
164 LowerOperation(SDValue Op, SelectionDAG &DAG) 
165 {
166   switch (Op.getOpcode()) 
167   {
168     case ISD::AND:                return LowerANDOR(Op, DAG);
169     case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
170     case ISD::CALL:               return LowerCALL(Op, DAG);
171     case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
172     case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
173     case ISD::FORMAL_ARGUMENTS:   return LowerFORMAL_ARGUMENTS(Op, DAG);
174     case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
175     case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
176     case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
177     case ISD::OR:                 return LowerANDOR(Op, DAG);
178     case ISD::RET:                return LowerRET(Op, DAG);
179     case ISD::SELECT:             return LowerSELECT(Op, DAG);
180     case ISD::SETCC:              return LowerSETCC(Op, DAG);
181   }
182   return SDValue();
183 }
184
185 //===----------------------------------------------------------------------===//
186 //  Lower helper functions
187 //===----------------------------------------------------------------------===//
188
189 // AddLiveIn - This helper function adds the specified physical register to the
190 // MachineFunction as a live in value.  It also creates a corresponding
191 // virtual register for it.
192 static unsigned
193 AddLiveIn(MachineFunction &MF, unsigned PReg, TargetRegisterClass *RC) 
194 {
195   assert(RC->contains(PReg) && "Not the correct regclass!");
196   unsigned VReg = MF.getRegInfo().createVirtualRegister(RC);
197   MF.getRegInfo().addLiveIn(PReg, VReg);
198   return VReg;
199 }
200
201 // A address must be loaded from a small section if its size is less than the 
202 // small section size threshold. Data in this section must be addressed using 
203 // gp_rel operator.
204 bool MipsTargetLowering::IsInSmallSection(unsigned Size) {
205   return (Size > 0 && (Size <= Subtarget->getSSectionThreshold()));
206 }
207
208 // Discover if this global address can be placed into small data/bss section. 
209 bool MipsTargetLowering::IsGlobalInSmallSection(GlobalValue *GV)
210 {
211   const TargetData *TD = getTargetData();
212   const GlobalVariable *GVA = dyn_cast<GlobalVariable>(GV);
213
214   if (!GVA)
215     return false;
216   
217   const Type *Ty = GV->getType()->getElementType();
218   unsigned Size = TD->getABITypeSize(Ty);
219
220   // if this is a internal constant string, there is a special
221   // section for it, but not in small data/bss.
222   if (GVA->hasInitializer() && GV->hasInternalLinkage()) {
223     Constant *C = GVA->getInitializer();
224     const ConstantArray *CVA = dyn_cast<ConstantArray>(C);
225     if (CVA && CVA->isCString()) 
226       return false;
227   }
228
229   return IsInSmallSection(Size);
230 }
231
232 // Get fp branch code (not opcode) from condition code.
233 static Mips::FPBranchCode GetFPBranchCodeFromCond(Mips::CondCode CC) {
234   if (CC >= Mips::FCOND_F && CC <= Mips::FCOND_NGT)
235     return Mips::BRANCH_T;
236
237   if (CC >= Mips::FCOND_T && CC <= Mips::FCOND_GT)
238     return Mips::BRANCH_F;
239
240   return Mips::BRANCH_INVALID;
241 }
242   
243 static unsigned FPBranchCodeToOpc(Mips::FPBranchCode BC) {
244   switch(BC) {
245     default:
246       assert(0 && "Unknown branch code");
247     case Mips::BRANCH_T  : return Mips::BC1T;
248     case Mips::BRANCH_F  : return Mips::BC1F;
249     case Mips::BRANCH_TL : return Mips::BC1TL;
250     case Mips::BRANCH_FL : return Mips::BC1FL;
251   }
252 }
253
254 static Mips::CondCode FPCondCCodeToFCC(ISD::CondCode CC) {
255   switch (CC) {
256   default: assert(0 && "Unknown fp condition code!");
257   case ISD::SETEQ:  
258   case ISD::SETOEQ: return Mips::FCOND_EQ;
259   case ISD::SETUNE: return Mips::FCOND_OGL;
260   case ISD::SETLT:  
261   case ISD::SETOLT: return Mips::FCOND_OLT;
262   case ISD::SETGT:  
263   case ISD::SETOGT: return Mips::FCOND_OGT;
264   case ISD::SETLE:  
265   case ISD::SETOLE: return Mips::FCOND_OLE; 
266   case ISD::SETGE:
267   case ISD::SETOGE: return Mips::FCOND_OGE;
268   case ISD::SETULT: return Mips::FCOND_ULT;
269   case ISD::SETULE: return Mips::FCOND_ULE; 
270   case ISD::SETUGT: return Mips::FCOND_UGT;
271   case ISD::SETUGE: return Mips::FCOND_UGE;
272   case ISD::SETUO:  return Mips::FCOND_UN; 
273   case ISD::SETO:   return Mips::FCOND_OR;
274   case ISD::SETNE:  
275   case ISD::SETONE: return Mips::FCOND_NEQ;
276   case ISD::SETUEQ: return Mips::FCOND_UEQ;
277   }
278 }
279
280 MachineBasicBlock *
281 MipsTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
282                                                 MachineBasicBlock *BB) 
283 {
284   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
285   bool isFPCmp = false;
286
287   switch (MI->getOpcode()) {
288   default: assert(false && "Unexpected instr type to insert");
289   case Mips::Select_FCC:
290   case Mips::Select_FCC_SO32:
291   case Mips::Select_FCC_AS32:
292   case Mips::Select_FCC_D32:
293     isFPCmp = true; // FALL THROUGH
294   case Mips::Select_CC:
295   case Mips::Select_CC_SO32:
296   case Mips::Select_CC_AS32:
297   case Mips::Select_CC_D32: {
298     // To "insert" a SELECT_CC instruction, we actually have to insert the
299     // diamond control-flow pattern.  The incoming instruction knows the
300     // destination vreg to set, the condition code register to branch on, the
301     // true/false values to select between, and a branch opcode to use.
302     const BasicBlock *LLVM_BB = BB->getBasicBlock();
303     MachineFunction::iterator It = BB;
304     ++It;
305
306     //  thisMBB:
307     //  ...
308     //   TrueVal = ...
309     //   setcc r1, r2, r3
310     //   bNE   r1, r0, copy1MBB
311     //   fallthrough --> copy0MBB
312     MachineBasicBlock *thisMBB  = BB;
313     MachineFunction *F = BB->getParent();
314     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
315     MachineBasicBlock *sinkMBB  = F->CreateMachineBasicBlock(LLVM_BB);
316
317     // Emit the right instruction according to the type of the operands compared
318     if (isFPCmp) {
319       // Find the condiction code present in the setcc operation.
320       Mips::CondCode CC = (Mips::CondCode)MI->getOperand(4).getImm();
321       // Get the branch opcode from the branch code.
322       unsigned Opc = FPBranchCodeToOpc(GetFPBranchCodeFromCond(CC));
323       BuildMI(BB, TII->get(Opc)).addMBB(sinkMBB);
324     } else
325       BuildMI(BB, TII->get(Mips::BNE)).addReg(MI->getOperand(1).getReg())
326         .addReg(Mips::ZERO).addMBB(sinkMBB);
327
328     F->insert(It, copy0MBB);
329     F->insert(It, sinkMBB);
330     // Update machine-CFG edges by first adding all successors of the current
331     // block to the new block which will contain the Phi node for the select.
332     for(MachineBasicBlock::succ_iterator i = BB->succ_begin(),
333         e = BB->succ_end(); i != e; ++i)
334       sinkMBB->addSuccessor(*i);
335     // Next, remove all successors of the current block, and add the true
336     // and fallthrough blocks as its successors.
337     while(!BB->succ_empty())
338       BB->removeSuccessor(BB->succ_begin());
339     BB->addSuccessor(copy0MBB);
340     BB->addSuccessor(sinkMBB);
341
342     //  copy0MBB:
343     //   %FalseValue = ...
344     //   # fallthrough to sinkMBB
345     BB = copy0MBB;
346
347     // Update machine-CFG edges
348     BB->addSuccessor(sinkMBB);
349
350     //  sinkMBB:
351     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
352     //  ...
353     BB = sinkMBB;
354     BuildMI(BB, TII->get(Mips::PHI), MI->getOperand(0).getReg())
355       .addReg(MI->getOperand(2).getReg()).addMBB(copy0MBB)
356       .addReg(MI->getOperand(3).getReg()).addMBB(thisMBB);
357
358     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
359     return BB;
360   }
361   }
362 }
363
364 //===----------------------------------------------------------------------===//
365 //  Misc Lower Operation implementation
366 //===----------------------------------------------------------------------===//
367
368 SDValue MipsTargetLowering::
369 LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG)
370 {
371   SDValue Chain = Op.getOperand(0);
372   SDValue Size = Op.getOperand(1);
373
374   // Get a reference from Mips stack pointer
375   SDValue StackPointer = DAG.getCopyFromReg(Chain, Mips::SP, MVT::i32);
376
377   // Subtract the dynamic size from the actual stack size to
378   // obtain the new stack size.
379   SDValue Sub = DAG.getNode(ISD::SUB, MVT::i32, StackPointer, Size);
380
381   // The Sub result contains the new stack start address, so it 
382   // must be placed in the stack pointer register.
383   Chain = DAG.getCopyToReg(StackPointer.getValue(1), Mips::SP, Sub);
384   
385   // This node always has two return values: a new stack pointer 
386   // value and a chain
387   SDValue Ops[2] = { Sub, Chain };
388   return DAG.getMergeValues(Ops, 2);
389 }
390
391 SDValue MipsTargetLowering::
392 LowerANDOR(SDValue Op, SelectionDAG &DAG)
393 {
394   SDValue LHS   = Op.getOperand(0);
395   SDValue RHS   = Op.getOperand(1);
396   
397   if (LHS.getOpcode() != MipsISD::FPCmp || RHS.getOpcode() != MipsISD::FPCmp)
398     return Op;
399
400   SDValue True  = DAG.getConstant(1, MVT::i32);
401   SDValue False = DAG.getConstant(0, MVT::i32);
402
403   SDValue LSEL = DAG.getNode(MipsISD::FPSelectCC, True.getValueType(), 
404                              LHS, True, False, LHS.getOperand(2));
405   SDValue RSEL = DAG.getNode(MipsISD::FPSelectCC, True.getValueType(), 
406                              RHS, True, False, RHS.getOperand(2));
407
408   return DAG.getNode(Op.getOpcode(), MVT::i32, LSEL, RSEL);
409 }
410
411 SDValue MipsTargetLowering::
412 LowerBRCOND(SDValue Op, SelectionDAG &DAG)
413 {
414   // The first operand is the chain, the second is the condition, the third is 
415   // the block to branch to if the condition is true.
416   SDValue Chain = Op.getOperand(0);
417   SDValue Dest = Op.getOperand(2);
418
419   if (Op.getOperand(1).getOpcode() != MipsISD::FPCmp)
420     return Op;
421   
422   SDValue CondRes = Op.getOperand(1);
423   SDValue CCNode  = CondRes.getOperand(2);
424   Mips::CondCode CC =
425     (Mips::CondCode)cast<ConstantSDNode>(CCNode)->getZExtValue();
426   SDValue BrCode = DAG.getConstant(GetFPBranchCodeFromCond(CC), MVT::i32); 
427
428   return DAG.getNode(MipsISD::FPBrcond, Op.getValueType(), Chain, BrCode, 
429              Dest, CondRes);
430 }
431
432 SDValue MipsTargetLowering::
433 LowerSETCC(SDValue Op, SelectionDAG &DAG)
434 {
435   // The operands to this are the left and right operands to compare (ops #0, 
436   // and #1) and the condition code to compare them with (op #2) as a 
437   // CondCodeSDNode.
438   SDValue LHS = Op.getOperand(0); 
439   SDValue RHS = Op.getOperand(1); 
440
441   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
442   
443   return DAG.getNode(MipsISD::FPCmp, Op.getValueType(), LHS, RHS, 
444                  DAG.getConstant(FPCondCCodeToFCC(CC), MVT::i32));
445 }
446
447 SDValue MipsTargetLowering::
448 LowerSELECT(SDValue Op, SelectionDAG &DAG) 
449 {
450   SDValue Cond  = Op.getOperand(0); 
451   SDValue True  = Op.getOperand(1);
452   SDValue False = Op.getOperand(2);
453
454   // if the incomming condition comes from a integer compare, the select 
455   // operation must be SelectCC or a conditional move if the subtarget 
456   // supports it.
457   if (Cond.getOpcode() != MipsISD::FPCmp) {
458     if (Subtarget->hasCondMov() && !True.getValueType().isFloatingPoint())
459       return Op;
460     return DAG.getNode(MipsISD::SelectCC, True.getValueType(), 
461                        Cond, True, False);
462   }
463
464   // if the incomming condition comes from fpcmp, the select
465   // operation must use FPSelectCC.
466   SDValue CCNode = Cond.getOperand(2);
467   return DAG.getNode(MipsISD::FPSelectCC, True.getValueType(), 
468                      Cond, True, False, CCNode);
469 }
470
471 SDValue MipsTargetLowering::
472 LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) 
473 {
474   GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
475   SDValue GA = DAG.getTargetGlobalAddress(GV, MVT::i32);
476
477   if (!Subtarget->hasABICall()) {
478     const MVT *VTs = DAG.getNodeValueTypes(MVT::i32);
479     SDValue Ops[] = { GA };
480     // %gp_rel relocation
481     if (!isa<Function>(GV) && IsGlobalInSmallSection(GV)) { 
482       SDValue GPRelNode = DAG.getNode(MipsISD::GPRel, VTs, 1, Ops, 1);
483       SDValue GOT = DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i32);
484       return DAG.getNode(ISD::ADD, MVT::i32, GOT, GPRelNode); 
485     }
486     // %hi/%lo relocation
487     SDValue HiPart = DAG.getNode(MipsISD::Hi, VTs, 1, Ops, 1);
488     SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, GA);
489     return DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
490
491   } else { // Abicall relocations, TODO: make this cleaner.
492     SDValue ResNode = DAG.getLoad(MVT::i32, DAG.getEntryNode(), GA, NULL, 0);
493     // On functions and global targets not internal linked only
494     // a load from got/GP is necessary for PIC to work.
495     if (!GV->hasInternalLinkage() || isa<Function>(GV))
496       return ResNode;
497     SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, GA);
498     return DAG.getNode(ISD::ADD, MVT::i32, ResNode, Lo);
499   }
500
501   assert(0 && "Dont know how to handle GlobalAddress");
502   return SDValue(0,0);
503 }
504
505 SDValue MipsTargetLowering::
506 LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG)
507 {
508   assert(0 && "TLS not implemented for MIPS.");
509   return SDValue(); // Not reached
510 }
511
512 SDValue MipsTargetLowering::
513 LowerJumpTable(SDValue Op, SelectionDAG &DAG) 
514 {
515   SDValue ResNode;
516   SDValue HiPart; 
517
518   MVT PtrVT = Op.getValueType();
519   JumpTableSDNode *JT  = cast<JumpTableSDNode>(Op);
520   SDValue JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
521
522   if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
523     const MVT *VTs = DAG.getNodeValueTypes(MVT::i32);
524     SDValue Ops[] = { JTI };
525     HiPart = DAG.getNode(MipsISD::Hi, VTs, 1, Ops, 1);
526   } else // Emit Load from Global Pointer
527     HiPart = DAG.getLoad(MVT::i32, DAG.getEntryNode(), JTI, NULL, 0);
528
529   SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, JTI);
530   ResNode = DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
531
532   return ResNode;
533 }
534
535 SDValue MipsTargetLowering::
536 LowerConstantPool(SDValue Op, SelectionDAG &DAG) 
537 {
538   SDValue ResNode;
539   ConstantPoolSDNode *N = cast<ConstantPoolSDNode>(Op);
540   Constant *C = N->getConstVal();
541   SDValue CP = DAG.getTargetConstantPool(C, MVT::i32, N->getAlignment());
542
543   // gp_rel relocation
544   // FIXME: we should reference the constant pool using small data sections, 
545   // but the asm printer currently doens't support this feature without
546   // hacking it. This feature should come soon so we can uncomment the 
547   // stuff below.
548   //if (!Subtarget->hasABICall() &&  
549   //    IsInSmallSection(getTargetData()->getABITypeSize(C->getType()))) {
550   //  SDValue GPRelNode = DAG.getNode(MipsISD::GPRel, MVT::i32, CP);
551   //  SDValue GOT = DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i32);
552   //  ResNode = DAG.getNode(ISD::ADD, MVT::i32, GOT, GPRelNode); 
553   //} else { // %hi/%lo relocation
554     SDValue HiPart = DAG.getNode(MipsISD::Hi, MVT::i32, CP);
555     SDValue Lo = DAG.getNode(MipsISD::Lo, MVT::i32, CP);
556     ResNode = DAG.getNode(ISD::ADD, MVT::i32, HiPart, Lo);
557   //}
558
559   return ResNode;
560 }
561
562 //===----------------------------------------------------------------------===//
563 //                      Calling Convention Implementation
564 //
565 //  The lower operations present on calling convention works on this order:
566 //      LowerCALL (virt regs --> phys regs, virt regs --> stack) 
567 //      LowerFORMAL_ARGUMENTS (phys --> virt regs, stack --> virt regs)
568 //      LowerRET (virt regs --> phys regs)
569 //      LowerCALL (phys regs --> virt regs)
570 //
571 //===----------------------------------------------------------------------===//
572
573 #include "MipsGenCallingConv.inc"
574
575 //===----------------------------------------------------------------------===//
576 //                  CALL Calling Convention Implementation
577 //===----------------------------------------------------------------------===//
578
579 /// LowerCCCCallTo - functions arguments are copied from virtual
580 /// regs to (physical regs)/(stack frame), CALLSEQ_START and
581 /// CALLSEQ_END are emitted.
582 /// TODO: isVarArg, isTailCall.
583 SDValue MipsTargetLowering::
584 LowerCALL(SDValue Op, SelectionDAG &DAG)
585 {
586   MachineFunction &MF = DAG.getMachineFunction();
587
588   CallSDNode *TheCall = cast<CallSDNode>(Op.getNode());
589   SDValue Chain = TheCall->getChain();
590   SDValue Callee = TheCall->getCallee();
591   bool isVarArg = TheCall->isVarArg();
592   unsigned CC = TheCall->getCallingConv();
593
594   MachineFrameInfo *MFI = MF.getFrameInfo();
595
596   // Analyze operands of the call, assigning locations to each operand.
597   SmallVector<CCValAssign, 16> ArgLocs;
598   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
599
600   // To meet O32 ABI, Mips must always allocate 16 bytes on
601   // the stack (even if less than 4 are used as arguments)
602   if (Subtarget->isABI_O32()) {
603     int VTsize = MVT(MVT::i32).getSizeInBits()/8;
604     MFI->CreateFixedObject(VTsize, (VTsize*3));
605   }
606
607   CCInfo.AnalyzeCallOperands(TheCall, CC_Mips);
608   
609   // Get a count of how many bytes are to be pushed on the stack.
610   unsigned NumBytes = CCInfo.getNextStackOffset();
611   Chain = DAG.getCALLSEQ_START(Chain,DAG.getConstant(NumBytes, 
612                                  getPointerTy()));
613
614   // With EABI is it possible to have 16 args on registers.
615   SmallVector<std::pair<unsigned, SDValue>, 16> RegsToPass;
616   SmallVector<SDValue, 8> MemOpChains;
617
618   // First/LastArgStackLoc contains the first/last 
619   // "at stack" argument location.
620   int LastArgStackLoc = 0;
621   unsigned FirstStackArgLoc = (Subtarget->isABI_EABI() ? 0 : 16);
622
623   // Walk the register/memloc assignments, inserting copies/loads.
624   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
625     CCValAssign &VA = ArgLocs[i];
626
627     // Arguments start after the 5 first operands of ISD::CALL
628     SDValue Arg = TheCall->getArg(i);
629     
630     // Promote the value if needed.
631     switch (VA.getLocInfo()) {
632     default: assert(0 && "Unknown loc info!");
633     case CCValAssign::Full: break;
634     case CCValAssign::SExt:
635       Arg = DAG.getNode(ISD::SIGN_EXTEND, VA.getLocVT(), Arg);
636       break;
637     case CCValAssign::ZExt:
638       Arg = DAG.getNode(ISD::ZERO_EXTEND, VA.getLocVT(), Arg);
639       break;
640     case CCValAssign::AExt:
641       Arg = DAG.getNode(ISD::ANY_EXTEND, VA.getLocVT(), Arg);
642       break;
643     }
644     
645     // Arguments that can be passed on register must be kept at 
646     // RegsToPass vector
647     if (VA.isRegLoc()) {
648       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
649       continue;
650     }
651     
652     // Register cant get to this point...
653     assert(VA.isMemLoc());
654     
655     // Create the frame index object for this incoming parameter
656     // This guarantees that when allocating Local Area the firsts
657     // 16 bytes which are alwayes reserved won't be overwritten
658     // if O32 ABI is used. For EABI the first address is zero.
659     LastArgStackLoc = (FirstStackArgLoc + VA.getLocMemOffset());
660     int FI = MFI->CreateFixedObject(VA.getValVT().getSizeInBits()/8,
661                                     LastArgStackLoc);
662
663     SDValue PtrOff = DAG.getFrameIndex(FI,getPointerTy());
664
665     // emit ISD::STORE whichs stores the 
666     // parameter value to a stack Location
667     MemOpChains.push_back(DAG.getStore(Chain, Arg, PtrOff, NULL, 0));
668   }
669
670   // Transform all store nodes into one single node because all store
671   // nodes are independent of each other.
672   if (!MemOpChains.empty())     
673     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other, 
674                         &MemOpChains[0], MemOpChains.size());
675
676   // Build a sequence of copy-to-reg nodes chained together with token 
677   // chain and flag operands which copy the outgoing args into registers.
678   // The InFlag in necessary since all emited instructions must be
679   // stuck together.
680   SDValue InFlag;
681   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
682     Chain = DAG.getCopyToReg(Chain, RegsToPass[i].first, 
683                              RegsToPass[i].second, InFlag);
684     InFlag = Chain.getValue(1);
685   }
686
687   // If the callee is a GlobalAddress/Symbol node (quite common, every direct
688   // call is) turn it into a TargetGlobalAddress/TargetSymbol node so that
689   // legalize doesn't hack it.
690   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) 
691     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), getPointerTy());
692   else if (SymbolSDNode *S = dyn_cast<SymbolSDNode>(Callee))
693     Callee = DAG.getTargetSymbol(S->getSymbol(), getPointerTy(),
694                                  S->getLinkage());
695
696   // MipsJmpLink = #chain, #target_address, #opt_in_flags...
697   //             = Chain, Callee, Reg#1, Reg#2, ...  
698   //
699   // Returns a chain & a flag for retval copy to use.
700   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
701   SmallVector<SDValue, 8> Ops;
702   Ops.push_back(Chain);
703   Ops.push_back(Callee);
704
705   // Add argument registers to the end of the list so that they are 
706   // known live into the call.
707   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
708     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
709                                   RegsToPass[i].second.getValueType()));
710
711   if (InFlag.getNode())
712     Ops.push_back(InFlag);
713
714   Chain  = DAG.getNode(MipsISD::JmpLink, NodeTys, &Ops[0], Ops.size());
715   InFlag = Chain.getValue(1);
716
717   // Create the CALLSEQ_END node.
718   Chain = DAG.getCALLSEQ_END(Chain,
719                              DAG.getConstant(NumBytes, getPointerTy()),
720                              DAG.getConstant(0, getPointerTy()),
721                              InFlag);
722   InFlag = Chain.getValue(1);
723
724   // Create a stack location to hold GP when PIC is used. This stack 
725   // location is used on function prologue to save GP and also after all 
726   // emited CALL's to restore GP. 
727   if (getTargetMachine().getRelocationModel() == Reloc::PIC_) {
728       // Function can have an arbitrary number of calls, so 
729       // hold the LastArgStackLoc with the biggest offset.
730       int FI;
731       MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
732       if (LastArgStackLoc >= MipsFI->getGPStackOffset()) {
733         LastArgStackLoc = (!LastArgStackLoc) ? (16) : (LastArgStackLoc+4);
734         // Create the frame index only once. SPOffset here can be anything 
735         // (this will be fixed on processFunctionBeforeFrameFinalized)
736         if (MipsFI->getGPStackOffset() == -1) {
737           FI = MFI->CreateFixedObject(4, 0);
738           MipsFI->setGPFI(FI);
739         }
740         MipsFI->setGPStackOffset(LastArgStackLoc);
741       }
742
743       // Reload GP value.
744       FI = MipsFI->getGPFI();
745       SDValue FIN = DAG.getFrameIndex(FI,getPointerTy());
746       SDValue GPLoad = DAG.getLoad(MVT::i32, Chain, FIN, NULL, 0);
747       Chain = GPLoad.getValue(1);
748       Chain = DAG.getCopyToReg(Chain, DAG.getRegister(Mips::GP, MVT::i32), 
749                                GPLoad, SDValue(0,0));
750       InFlag = Chain.getValue(1);
751   }      
752
753   // Handle result values, copying them out of physregs into vregs that we
754   // return.
755   return SDValue(LowerCallResult(Chain, InFlag, TheCall, CC, DAG), Op.getResNo());
756 }
757
758 /// LowerCallResult - Lower the result values of an ISD::CALL into the
759 /// appropriate copies out of appropriate physical registers.  This assumes that
760 /// Chain/InFlag are the input chain/flag to use, and that TheCall is the call
761 /// being lowered. Returns a SDNode with the same number of values as the 
762 /// ISD::CALL.
763 SDNode *MipsTargetLowering::
764 LowerCallResult(SDValue Chain, SDValue InFlag, CallSDNode *TheCall, 
765         unsigned CallingConv, SelectionDAG &DAG) {
766   
767   bool isVarArg = TheCall->isVarArg();
768
769   // Assign locations to each value returned by this call.
770   SmallVector<CCValAssign, 16> RVLocs;
771   CCState CCInfo(CallingConv, isVarArg, getTargetMachine(), RVLocs);
772
773   CCInfo.AnalyzeCallResult(TheCall, RetCC_Mips);
774   SmallVector<SDValue, 8> ResultVals;
775
776   // Copy all of the result registers out of their specified physreg.
777   for (unsigned i = 0; i != RVLocs.size(); ++i) {
778     Chain = DAG.getCopyFromReg(Chain, RVLocs[i].getLocReg(),
779                                  RVLocs[i].getValVT(), InFlag).getValue(1);
780     InFlag = Chain.getValue(2);
781     ResultVals.push_back(Chain.getValue(0));
782   }
783   
784   ResultVals.push_back(Chain);
785
786   // Merge everything together with a MERGE_VALUES node.
787   return DAG.getMergeValues(TheCall->getVTList(), &ResultVals[0],
788                             ResultVals.size()).getNode();
789 }
790
791 //===----------------------------------------------------------------------===//
792 //             FORMAL_ARGUMENTS Calling Convention Implementation
793 //===----------------------------------------------------------------------===//
794
795 /// LowerFORMAL_ARGUMENTS - transform physical registers into
796 /// virtual registers and generate load operations for
797 /// arguments places on the stack.
798 /// TODO: isVarArg
799 SDValue MipsTargetLowering::
800 LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG) 
801 {
802   SDValue Root = Op.getOperand(0);
803   MachineFunction &MF = DAG.getMachineFunction();
804   MachineFrameInfo *MFI = MF.getFrameInfo();
805   MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
806
807   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue() != 0;
808   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
809
810   unsigned StackReg = MF.getTarget().getRegisterInfo()->getFrameRegister(MF);
811
812   // GP must be live into PIC and non-PIC call target.
813   AddLiveIn(MF, Mips::GP, Mips::CPURegsRegisterClass);
814
815   // Assign locations to all of the incoming arguments.
816   SmallVector<CCValAssign, 16> ArgLocs;
817   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
818
819   CCInfo.AnalyzeFormalArguments(Op.getNode(), CC_Mips);
820   SmallVector<SDValue, 16> ArgValues;
821   SDValue StackPtr;
822
823   unsigned FirstStackArgLoc = (Subtarget->isABI_EABI() ? 0 : 16);
824
825   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
826
827     CCValAssign &VA = ArgLocs[i];
828
829     // Arguments stored on registers
830     if (VA.isRegLoc()) {
831       MVT RegVT = VA.getLocVT();
832       TargetRegisterClass *RC = 0;
833             
834       if (RegVT == MVT::i32)
835         RC = Mips::CPURegsRegisterClass; 
836       else if (RegVT == MVT::f32) {
837         if (Subtarget->isSingleFloat())
838           RC = Mips::FGR32RegisterClass;
839         else
840           RC = Mips::AFGR32RegisterClass;
841       } else if (RegVT == MVT::f64) {
842         if (!Subtarget->isSingleFloat()) 
843           RC = Mips::AFGR64RegisterClass;
844       } else  
845         assert(0 && "RegVT not supported by FORMAL_ARGUMENTS Lowering");
846
847       // Transform the arguments stored on 
848       // physical registers into virtual ones
849       unsigned Reg = AddLiveIn(DAG.getMachineFunction(), VA.getLocReg(), RC);
850       SDValue ArgValue = DAG.getCopyFromReg(Root, Reg, RegVT);
851       
852       // If this is an 8 or 16-bit value, it is really passed promoted 
853       // to 32 bits.  Insert an assert[sz]ext to capture this, then 
854       // truncate to the right size.
855       if (VA.getLocInfo() == CCValAssign::SExt)
856         ArgValue = DAG.getNode(ISD::AssertSext, RegVT, ArgValue,
857                                DAG.getValueType(VA.getValVT()));
858       else if (VA.getLocInfo() == CCValAssign::ZExt)
859         ArgValue = DAG.getNode(ISD::AssertZext, RegVT, ArgValue,
860                                DAG.getValueType(VA.getValVT()));
861       
862       if (VA.getLocInfo() != CCValAssign::Full)
863         ArgValue = DAG.getNode(ISD::TRUNCATE, VA.getValVT(), ArgValue);
864
865       ArgValues.push_back(ArgValue);
866
867       // To meet ABI, when VARARGS are passed on registers, the registers
868       // must have their values written to the caller stack frame. 
869       if ((isVarArg) && (Subtarget->isABI_O32())) {
870         if (StackPtr.getNode() == 0)
871           StackPtr = DAG.getRegister(StackReg, getPointerTy());
872      
873         // The stack pointer offset is relative to the caller stack frame. 
874         // Since the real stack size is unknown here, a negative SPOffset 
875         // is used so there's a way to adjust these offsets when the stack
876         // size get known (on EliminateFrameIndex). A dummy SPOffset is 
877         // used instead of a direct negative address (which is recorded to
878         // be used on emitPrologue) to avoid mis-calc of the first stack 
879         // offset on PEI::calculateFrameObjectOffsets.
880         // Arguments are always 32-bit.
881         int FI = MFI->CreateFixedObject(4, 0);
882         MipsFI->recordStoreVarArgsFI(FI, -(4+(i*4)));
883         SDValue PtrOff = DAG.getFrameIndex(FI, getPointerTy());
884       
885         // emit ISD::STORE whichs stores the 
886         // parameter value to a stack Location
887         ArgValues.push_back(DAG.getStore(Root, ArgValue, PtrOff, NULL, 0));
888       }
889
890     } else { // VA.isRegLoc()
891
892       // sanity check
893       assert(VA.isMemLoc());
894       
895       // The stack pointer offset is relative to the caller stack frame. 
896       // Since the real stack size is unknown here, a negative SPOffset 
897       // is used so there's a way to adjust these offsets when the stack
898       // size get known (on EliminateFrameIndex). A dummy SPOffset is 
899       // used instead of a direct negative address (which is recorded to
900       // be used on emitPrologue) to avoid mis-calc of the first stack 
901       // offset on PEI::calculateFrameObjectOffsets.
902       // Arguments are always 32-bit.
903       unsigned ArgSize = VA.getLocVT().getSizeInBits()/8;
904       int FI = MFI->CreateFixedObject(ArgSize, 0);
905       MipsFI->recordLoadArgsFI(FI, -(ArgSize+
906         (FirstStackArgLoc + VA.getLocMemOffset())));
907
908       // Create load nodes to retrieve arguments from the stack
909       SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
910       ArgValues.push_back(DAG.getLoad(VA.getValVT(), Root, FIN, NULL, 0));
911     }
912   }
913
914   // The mips ABIs for returning structs by value requires that we copy
915   // the sret argument into $v0 for the return. Save the argument into
916   // a virtual register so that we can access it from the return points.
917   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
918     unsigned Reg = MipsFI->getSRetReturnReg();
919     if (!Reg) {
920       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i32));
921       MipsFI->setSRetReturnReg(Reg);
922     }
923     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), Reg, ArgValues[0]);
924     Root = DAG.getNode(ISD::TokenFactor, MVT::Other, Copy, Root);
925   }
926
927   ArgValues.push_back(Root);
928
929   // Return the new list of results.
930   return DAG.getMergeValues(Op.getNode()->getVTList(), &ArgValues[0],
931                             ArgValues.size()).getValue(Op.getResNo());
932 }
933
934 //===----------------------------------------------------------------------===//
935 //               Return Value Calling Convention Implementation
936 //===----------------------------------------------------------------------===//
937
938 SDValue MipsTargetLowering::
939 LowerRET(SDValue Op, SelectionDAG &DAG)
940 {
941   // CCValAssign - represent the assignment of
942   // the return value to a location
943   SmallVector<CCValAssign, 16> RVLocs;
944   unsigned CC   = DAG.getMachineFunction().getFunction()->getCallingConv();
945   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
946
947   // CCState - Info about the registers and stack slot.
948   CCState CCInfo(CC, isVarArg, getTargetMachine(), RVLocs);
949
950   // Analize return values of ISD::RET
951   CCInfo.AnalyzeReturn(Op.getNode(), RetCC_Mips);
952
953   // If this is the first return lowered for this function, add 
954   // the regs to the liveout set for the function.
955   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
956     for (unsigned i = 0; i != RVLocs.size(); ++i)
957       if (RVLocs[i].isRegLoc())
958         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
959   }
960
961   // The chain is always operand #0
962   SDValue Chain = Op.getOperand(0);
963   SDValue Flag;
964
965   // Copy the result values into the output registers.
966   for (unsigned i = 0; i != RVLocs.size(); ++i) {
967     CCValAssign &VA = RVLocs[i];
968     assert(VA.isRegLoc() && "Can only return in registers!");
969
970     // ISD::RET => ret chain, (regnum1,val1), ...
971     // So i*2+1 index only the regnums
972     Chain = DAG.getCopyToReg(Chain, VA.getLocReg(), Op.getOperand(i*2+1), Flag);
973
974     // guarantee that all emitted copies are
975     // stuck together, avoiding something bad
976     Flag = Chain.getValue(1);
977   }
978
979   // The mips ABIs for returning structs by value requires that we copy
980   // the sret argument into $v0 for the return. We saved the argument into
981   // a virtual register in the entry block, so now we copy the value out
982   // and into $v0.
983   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
984     MachineFunction &MF      = DAG.getMachineFunction();
985     MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
986     unsigned Reg = MipsFI->getSRetReturnReg();
987
988     if (!Reg) 
989       assert(0 && "sret virtual register not created in the entry block");
990     SDValue Val = DAG.getCopyFromReg(Chain, Reg, getPointerTy());
991
992     Chain = DAG.getCopyToReg(Chain, Mips::V0, Val, Flag);
993     Flag = Chain.getValue(1);
994   }
995
996   // Return on Mips is always a "jr $ra"
997   if (Flag.getNode())
998     return DAG.getNode(MipsISD::Ret, MVT::Other, 
999                        Chain, DAG.getRegister(Mips::RA, MVT::i32), Flag);
1000   else // Return Void
1001     return DAG.getNode(MipsISD::Ret, MVT::Other, 
1002                        Chain, DAG.getRegister(Mips::RA, MVT::i32));
1003 }
1004
1005 //===----------------------------------------------------------------------===//
1006 //                           Mips Inline Assembly Support
1007 //===----------------------------------------------------------------------===//
1008
1009 /// getConstraintType - Given a constraint letter, return the type of
1010 /// constraint it is for this target.
1011 MipsTargetLowering::ConstraintType MipsTargetLowering::
1012 getConstraintType(const std::string &Constraint) const 
1013 {
1014   // Mips specific constrainy 
1015   // GCC config/mips/constraints.md
1016   //
1017   // 'd' : An address register. Equivalent to r 
1018   //       unless generating MIPS16 code. 
1019   // 'y' : Equivalent to r; retained for 
1020   //       backwards compatibility. 
1021   // 'f' : Floating Point registers.      
1022   if (Constraint.size() == 1) {
1023     switch (Constraint[0]) {
1024       default : break;
1025       case 'd':     
1026       case 'y': 
1027       case 'f':
1028         return C_RegisterClass;
1029         break;
1030     }
1031   }
1032   return TargetLowering::getConstraintType(Constraint);
1033 }
1034
1035 /// getRegClassForInlineAsmConstraint - Given a constraint letter (e.g. "r"),
1036 /// return a list of registers that can be used to satisfy the constraint.
1037 /// This should only be used for C_RegisterClass constraints.
1038 std::pair<unsigned, const TargetRegisterClass*> MipsTargetLowering::
1039 getRegForInlineAsmConstraint(const std::string &Constraint, MVT VT) const
1040 {
1041   if (Constraint.size() == 1) {
1042     switch (Constraint[0]) {
1043     case 'r':
1044       return std::make_pair(0U, Mips::CPURegsRegisterClass);
1045     case 'f':
1046       if (VT == MVT::f32) {
1047         if (Subtarget->isSingleFloat())
1048           return std::make_pair(0U, Mips::FGR32RegisterClass);
1049         else
1050           return std::make_pair(0U, Mips::AFGR32RegisterClass);
1051       }
1052       if (VT == MVT::f64)    
1053         if ((!Subtarget->isSingleFloat()) && (!Subtarget->isFP64bit()))
1054           return std::make_pair(0U, Mips::AFGR64RegisterClass);
1055     }
1056   }
1057   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
1058 }
1059
1060 /// Given a register class constraint, like 'r', if this corresponds directly
1061 /// to an LLVM register class, return a register of 0 and the register class
1062 /// pointer.
1063 std::vector<unsigned> MipsTargetLowering::
1064 getRegClassForInlineAsmConstraint(const std::string &Constraint,
1065                                   MVT VT) const
1066 {
1067   if (Constraint.size() != 1)
1068     return std::vector<unsigned>();
1069
1070   switch (Constraint[0]) {         
1071     default : break;
1072     case 'r':
1073     // GCC Mips Constraint Letters
1074     case 'd':     
1075     case 'y': 
1076       return make_vector<unsigned>(Mips::T0, Mips::T1, Mips::T2, Mips::T3, 
1077              Mips::T4, Mips::T5, Mips::T6, Mips::T7, Mips::S0, Mips::S1, 
1078              Mips::S2, Mips::S3, Mips::S4, Mips::S5, Mips::S6, Mips::S7, 
1079              Mips::T8, 0);
1080
1081     case 'f':
1082       if (VT == MVT::f32) {
1083         if (Subtarget->isSingleFloat())
1084           return make_vector<unsigned>(Mips::F2, Mips::F3, Mips::F4, Mips::F5,
1085                  Mips::F6, Mips::F7, Mips::F8, Mips::F9, Mips::F10, Mips::F11,
1086                  Mips::F20, Mips::F21, Mips::F22, Mips::F23, Mips::F24,
1087                  Mips::F25, Mips::F26, Mips::F27, Mips::F28, Mips::F29,
1088                  Mips::F30, Mips::F31, 0);
1089         else
1090           return make_vector<unsigned>(Mips::F2, Mips::F4, Mips::F6, Mips::F8, 
1091                  Mips::F10, Mips::F20, Mips::F22, Mips::F24, Mips::F26, 
1092                  Mips::F28, Mips::F30, 0);
1093       }
1094
1095       if (VT == MVT::f64)    
1096         if ((!Subtarget->isSingleFloat()) && (!Subtarget->isFP64bit()))
1097           return make_vector<unsigned>(Mips::D1, Mips::D2, Mips::D3, Mips::D4, 
1098                  Mips::D5, Mips::D10, Mips::D11, Mips::D12, Mips::D13, 
1099                  Mips::D14, Mips::D15, 0);
1100   }
1101   return std::vector<unsigned>();
1102 }