[mips][mips64r6] Add SELEQZ and SELNEZ instructions
[oota-llvm.git] / lib / Target / Mips / Mips32r6InstrInfo.td
1 //=- Mips32r6InstrInfo.td - Mips32r6 Instruction Information -*- tablegen -*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips32r6 instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 include "Mips32r6InstrFormats.td"
15
16 // Notes about removals/changes from MIPS32r6:
17 // Unclear: ssnop
18 // Reencoded: cache, pref
19 // Reencoded: clo, clz
20 // Reencoded: jr -> jalr
21 // Reencoded: jr.hb -> jalr.hb
22 // Reencoded: ldc2
23 // Reencoded: ll, sc
24 // Reencoded: lwc2
25 // Reencoded: sdbbp
26 // Reencoded: sdc2
27 // Reencoded: swc2
28 // Removed: /.ps$/, cvt.ps.s, cvt.ps.pw
29 // Removed: addi
30 // Removed: bc1any2, bc1any4
31 // Removed: bc2[ft]
32 // Removed: bc2f, bc2t
33 // Removed: bgezal
34 // Removed: bltzal
35 // Removed: c.cond.fmt, bc1[ft]
36 // Removed: div, divu
37 // Removed: jalx
38 // Removed: ldxc1
39 // Removed: luxc1
40 // Removed: lwl, lwr, lwle, lwre, swl, swr, swle, swre
41 // Removed: lwxc1
42 // Removed: madd.[ds], nmadd.[ds], nmsub.[ds], sub.[ds]
43 // Removed: mfhi, mflo, mthi, mtlo, madd, maddu, msub, msubu, mul
44 // Removed: movf, movt
45 // Removed: movf.fmt, movt.fmt, movn.fmt, movz.fmt
46 // Removed: movn, movz
47 // Removed: mult, multu
48 // Removed: prefx
49 // Removed: sdxc1
50 // Removed: suxc1
51 // Removed: swxc1
52 // Removed: teqi, tgei, tgeiu, tlti, tltiu, tnei
53 // Rencoded: [ls][wd]c2
54
55 def brtarget21 : Operand<OtherVT> {
56   let EncoderMethod = "getBranchTarget21OpValue";
57   let OperandType = "OPERAND_PCREL";
58   let DecoderMethod = "DecodeBranchTarget21";
59   let ParserMatchClass = MipsJumpTargetAsmOperand;
60 }
61
62 def brtarget26 : Operand<OtherVT> {
63   let EncoderMethod = "getBranchTarget26OpValue";
64   let OperandType = "OPERAND_PCREL";
65   let DecoderMethod = "DecodeBranchTarget26";
66   let ParserMatchClass = MipsJumpTargetAsmOperand;
67 }
68
69 def jmpoffset16 : Operand<OtherVT> {
70   let EncoderMethod = "getJumpOffset16OpValue";
71   let ParserMatchClass = MipsJumpTargetAsmOperand;
72 }
73
74 def calloffset16 : Operand<iPTR> {
75   let EncoderMethod = "getJumpOffset16OpValue";
76   let ParserMatchClass = MipsJumpTargetAsmOperand;
77 }
78
79 //===----------------------------------------------------------------------===//
80 //
81 // Instruction Encodings
82 //
83 //===----------------------------------------------------------------------===//
84
85 class ADDIUPC_ENC : PCREL19_FM<OPCODE2_ADDIUPC>;
86 class ALIGN_ENC  : SPECIAL3_ALIGN_FM<OPCODE6_ALIGN>;
87 class ALUIPC_ENC : PCREL16_FM<OPCODE5_ALUIPC>;
88 class AUI_ENC    : AUI_FM;
89 class AUIPC_ENC  : PCREL16_FM<OPCODE5_AUIPC>;
90
91 class BALC_ENC  : BRANCH_OFF26_FM<0b111010>;
92 class BC_ENC    : BRANCH_OFF26_FM<0b110010>;
93 class BEQC_ENC  : CMP_BRANCH_OFF16_FM<0b001000>;
94 class BEQZALC_ENC : CMP_BRANCH_RT_OFF16_FM<0b001000>;
95 class BNEC_ENC  : CMP_BRANCH_OFF16_FM<0b011000>;
96 class BNEZALC_ENC : CMP_BRANCH_RT_OFF16_FM<0b011000>;
97
98 class BLTZC_ENC : CMP_BRANCH_OFF16_FM<0b010111>;
99 class BGEZC_ENC : CMP_BRANCH_OFF16_FM<0b010110>;
100 class BGTZALC_ENC : CMP_BRANCH_RT_OFF16_FM<0b000111>;
101
102 class BLEZC_ENC : CMP_BRANCH_RT_OFF16_FM<0b010110>;
103 class BLTZALC_ENC : CMP_BRANCH_OFF16_FM<0b000111>;
104 class BGTZC_ENC : CMP_BRANCH_RT_OFF16_FM<0b010111>;
105
106 class BEQZC_ENC : CMP_BRANCH_OFF21_FM<0b110110>;
107 class BGEZALC_ENC : CMP_BRANCH_OFF16_FM<0b000110>;
108 class BNEZC_ENC : CMP_BRANCH_OFF21_FM<0b111110>;
109
110 class JIALC_ENC : JMP_IDX_COMPACT_FM<0b111110>;
111 class JIC_ENC   : JMP_IDX_COMPACT_FM<0b110110>;
112
113 class BITSWAP_ENC : SPECIAL3_2R_FM<OPCODE6_BITSWAP>;
114 class BLEZALC_ENC : CMP_BRANCH_RT_OFF16_FM<0b000110>;
115 class DIV_ENC    : SPECIAL_3R_FM<0b00010, 0b011010>;
116 class DIVU_ENC   : SPECIAL_3R_FM<0b00010, 0b011011>;
117 class MOD_ENC    : SPECIAL_3R_FM<0b00011, 0b011010>;
118 class MODU_ENC   : SPECIAL_3R_FM<0b00011, 0b011011>;
119 class MUH_ENC    : SPECIAL_3R_FM<0b00011, 0b011000>;
120 class MUHU_ENC   : SPECIAL_3R_FM<0b00011, 0b011001>;
121 class MUL_R6_ENC : SPECIAL_3R_FM<0b00010, 0b011000>;
122 class MULU_ENC   : SPECIAL_3R_FM<0b00010, 0b011001>;
123
124 class MADDF_S_ENC  : COP1_3R_FM<0b011000, FIELD_FMT_S>;
125 class MADDF_D_ENC  : COP1_3R_FM<0b011000, FIELD_FMT_D>;
126 class MSUBF_S_ENC  : COP1_3R_FM<0b011001, FIELD_FMT_S>;
127 class MSUBF_D_ENC  : COP1_3R_FM<0b011001, FIELD_FMT_D>;
128
129 class SEL_D_ENC  : COP1_3R_FM<0b010000, FIELD_FMT_D>;
130 class SEL_S_ENC  : COP1_3R_FM<0b010000, FIELD_FMT_S>;
131
132 class SELEQZ_ENC : SPECIAL_3R_FM<0b00000, 0b110101>;
133 class SELNEZ_ENC : SPECIAL_3R_FM<0b00000, 0b110111>;
134
135 class LWPC_ENC   : PCREL19_FM<OPCODE2_LWPC>;
136 class LWUPC_ENC  : PCREL19_FM<OPCODE2_LWUPC>;
137
138 class MAX_S_ENC : COP1_3R_FM<0b011101, FIELD_FMT_S>;
139 class MAX_D_ENC : COP1_3R_FM<0b011101, FIELD_FMT_D>;
140 class MIN_S_ENC : COP1_3R_FM<0b011100, FIELD_FMT_S>;
141 class MIN_D_ENC : COP1_3R_FM<0b011100, FIELD_FMT_D>;
142
143 class MAXA_S_ENC : COP1_3R_FM<0b011111, FIELD_FMT_S>;
144 class MAXA_D_ENC : COP1_3R_FM<0b011111, FIELD_FMT_D>;
145 class MINA_S_ENC : COP1_3R_FM<0b011110, FIELD_FMT_S>;
146 class MINA_D_ENC : COP1_3R_FM<0b011110, FIELD_FMT_D>;
147
148 class SELEQZ_S_ENC : COP1_3R_FM<0b010100, FIELD_FMT_S>;
149 class SELEQZ_D_ENC : COP1_3R_FM<0b010100, FIELD_FMT_D>;
150 class SELNEZ_S_ENC : COP1_3R_FM<0b010111, FIELD_FMT_S>;
151 class SELNEZ_D_ENC : COP1_3R_FM<0b010111, FIELD_FMT_D>;
152
153 class RINT_S_ENC : COP1_2R_FM<0b011010, FIELD_FMT_S>;
154 class RINT_D_ENC : COP1_2R_FM<0b011010, FIELD_FMT_D>;
155 class CLASS_S_ENC : COP1_2R_FM<0b011011, FIELD_FMT_S>;
156 class CLASS_D_ENC : COP1_2R_FM<0b011011, FIELD_FMT_D>;
157
158 class CMP_CONDN_DESC_BASE<string CondStr, string Typestr, RegisterOperand FGROpnd> {
159   dag OutOperandList = (outs FGROpnd:$fd);
160   dag InOperandList = (ins FGROpnd:$fs, FGROpnd:$ft);
161   string AsmString = !strconcat("cmp.", CondStr, ".", Typestr, "\t$fd, $fs, $ft");
162   list<dag> Pattern = [];
163 }
164
165 //===----------------------------------------------------------------------===//
166 //
167 // Instruction Multiclasses
168 //
169 //===----------------------------------------------------------------------===//
170
171 multiclass CMP_CC_M <FIELD_CMP_FORMAT Format, string Typestr,
172                      RegisterOperand FGROpnd>{
173   def CMP_F_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_F>,
174                     CMP_CONDN_DESC_BASE<"f", Typestr, FGROpnd>,
175                     ISA_MIPS32R6;
176   def CMP_UN_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_UN>,
177                      CMP_CONDN_DESC_BASE<"un", Typestr, FGROpnd>,
178                      ISA_MIPS32R6;
179   def CMP_EQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_EQ>,
180                      CMP_CONDN_DESC_BASE<"eq", Typestr, FGROpnd>,
181                      ISA_MIPS32R6;
182   def CMP_UEQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_UEQ>,
183                       CMP_CONDN_DESC_BASE<"ueq", Typestr, FGROpnd>,
184                       ISA_MIPS32R6;
185   def CMP_OLT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_OLT>,
186                       CMP_CONDN_DESC_BASE<"olt", Typestr, FGROpnd>,
187                       ISA_MIPS32R6;
188   def CMP_ULT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_ULT>,
189                       CMP_CONDN_DESC_BASE<"ult", Typestr, FGROpnd>,
190                       ISA_MIPS32R6;
191   def CMP_OLE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_OLE>,
192                       CMP_CONDN_DESC_BASE<"ole", Typestr, FGROpnd>,
193                       ISA_MIPS32R6;
194   def CMP_ULE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_ULE>,
195                       CMP_CONDN_DESC_BASE<"ule", Typestr, FGROpnd>,
196                       ISA_MIPS32R6;
197   def CMP_SF_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SF>,
198                      CMP_CONDN_DESC_BASE<"sf", Typestr, FGROpnd>,
199                      ISA_MIPS32R6;
200   def CMP_NGLE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_NGLE>,
201                        CMP_CONDN_DESC_BASE<"ngle", Typestr, FGROpnd>,
202                        ISA_MIPS32R6;
203   def CMP_SEQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SEQ>,
204                       CMP_CONDN_DESC_BASE<"seq", Typestr, FGROpnd>,
205                       ISA_MIPS32R6;
206   def CMP_NGL_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_NGL>,
207                       CMP_CONDN_DESC_BASE<"ngl", Typestr, FGROpnd>,
208                       ISA_MIPS32R6;
209   def CMP_LT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_LT>,
210                      CMP_CONDN_DESC_BASE<"lt", Typestr, FGROpnd>,
211                      ISA_MIPS32R6;
212   def CMP_NGE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_NGE>,
213                       CMP_CONDN_DESC_BASE<"nge", Typestr, FGROpnd>,
214                       ISA_MIPS32R6;
215   def CMP_LE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_LE>,
216                      CMP_CONDN_DESC_BASE<"le", Typestr, FGROpnd>,
217                      ISA_MIPS32R6;
218   def CMP_NGT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_NGT>,
219                       CMP_CONDN_DESC_BASE<"ngt", Typestr, FGROpnd>,
220                       ISA_MIPS32R6;
221 }
222
223 //===----------------------------------------------------------------------===//
224 //
225 // Instruction Descriptions
226 //
227 //===----------------------------------------------------------------------===//
228
229 class PCREL19_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
230   dag OutOperandList = (outs GPROpnd:$rs);
231   dag InOperandList = (ins simm19_lsl2:$imm);
232   string AsmString = !strconcat(instr_asm, "\t$rs, $imm");
233   list<dag> Pattern = [];
234 }
235
236 class ADDIUPC_DESC : PCREL19_DESC_BASE<"addiupc", GPR32Opnd>;
237 class LWPC_DESC: PCREL19_DESC_BASE<"lwpc", GPR32Opnd>;
238 class LWUPC_DESC: PCREL19_DESC_BASE<"lwupc", GPR32Opnd>;
239
240 class ALIGN_DESC_BASE<string instr_asm, RegisterOperand GPROpnd,
241                       Operand ImmOpnd> {
242   dag OutOperandList = (outs GPROpnd:$rd);
243   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt, ImmOpnd:$bp);
244   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt, $bp");
245   list<dag> Pattern = [];
246 }
247
248 class ALIGN_DESC : ALIGN_DESC_BASE<"align", GPR32Opnd, uimm2>;
249
250 class ALUIPC_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
251   dag OutOperandList = (outs GPROpnd:$rs);
252   dag InOperandList = (ins simm16:$imm);
253   string AsmString = !strconcat(instr_asm, "\t$rs, $imm");
254   list<dag> Pattern = [];
255 }
256
257 class ALUIPC_DESC : ALUIPC_DESC_BASE<"aluipc", GPR32Opnd>;
258 class AUIPC_DESC : ALUIPC_DESC_BASE<"auipc", GPR32Opnd>;
259
260 class AUI_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
261   dag OutOperandList = (outs GPROpnd:$rs);
262   dag InOperandList = (ins GPROpnd:$rt, simm16:$imm);
263   string AsmString = !strconcat(instr_asm, "\t$rs, $rt, $imm");
264   list<dag> Pattern = [];
265 }
266
267 class AUI_DESC : AUI_DESC_BASE<"aui", GPR32Opnd>;
268
269 class BRANCH_DESC_BASE {
270   bit isBranch = 1;
271   bit isTerminator = 1;
272   bit hasDelaySlot = 0;
273 }
274
275 class BC_DESC_BASE<string instr_asm, DAGOperand opnd> : BRANCH_DESC_BASE {
276   dag InOperandList = (ins opnd:$offset);
277   dag OutOperandList = (outs);
278   string AsmString = !strconcat(instr_asm, "\t$offset");
279   bit isBarrier = 1;
280 }
281
282 class CMP_BC_DESC_BASE<string instr_asm, DAGOperand opnd,
283                        RegisterOperand GPROpnd> : BRANCH_DESC_BASE {
284   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt, opnd:$offset);
285   dag OutOperandList = (outs);
286   string AsmString = !strconcat(instr_asm, "\t$rs, $rt, $offset");
287   list<Register> Defs = [AT];
288 }
289
290 class CMP_CBR_EQNE_Z_DESC_BASE<string instr_asm, DAGOperand opnd,
291                                RegisterOperand GPROpnd> : BRANCH_DESC_BASE {
292   dag InOperandList = (ins GPROpnd:$rs, opnd:$offset);
293   dag OutOperandList = (outs);
294   string AsmString = !strconcat(instr_asm, "\t$rs, $offset");
295   list<Register> Defs = [AT];
296 }
297
298 class CMP_CBR_RT_Z_DESC_BASE<string instr_asm, DAGOperand opnd,
299                              RegisterOperand GPROpnd> : BRANCH_DESC_BASE {
300   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt, opnd:$offset);
301   dag OutOperandList = (outs);
302   string AsmString = !strconcat(instr_asm, "\t$rt, $offset");
303   list<Register> Defs = [AT];
304 }
305
306 class BALC_DESC : BC_DESC_BASE<"balc", brtarget26> {
307   bit isCall = 1;
308   list<Register> Defs = [RA];
309 }
310
311 class BC_DESC : BC_DESC_BASE<"bc", brtarget26>;
312 class BEQC_DESC : CMP_BC_DESC_BASE<"beqc", brtarget, GPR32Opnd>;
313 class BNEC_DESC : CMP_BC_DESC_BASE<"bnec", brtarget, GPR32Opnd>;
314
315 class BLTZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bltzc", brtarget, GPR32Opnd> {
316   string Constraints = "$rs = $rt";
317 }
318
319 class BGEZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgezc", brtarget, GPR32Opnd> {
320   string Constraints = "$rs = $rt";
321 }
322
323 class BLEZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"blezc", brtarget, GPR32Opnd>;
324 class BGTZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgtzc", brtarget, GPR32Opnd>;
325
326 class BEQZC_DESC : CMP_CBR_EQNE_Z_DESC_BASE<"beqzc", brtarget21, GPR32Opnd>;
327 class BNEZC_DESC : CMP_CBR_EQNE_Z_DESC_BASE<"bnezc", brtarget21, GPR32Opnd>;
328
329 class JMP_IDX_COMPACT_DESC_BASE<string opstr, DAGOperand opnd,
330                                 RegisterOperand GPROpnd> {
331   dag InOperandList = (ins GPROpnd:$rt, opnd:$offset);
332   string AsmString = !strconcat(opstr, "\t$rt, $offset");
333   list<dag> Pattern = [];
334   bit isTerminator = 1;
335   bit hasDelaySlot = 0;
336   string DecoderMethod = "DecodeSimm16";
337 }
338
339 class JIALC_DESC : JMP_IDX_COMPACT_DESC_BASE<"jialc", calloffset16,
340                                              GPR32Opnd> {
341   bit isCall = 1;
342   list<Register> Defs = [RA];
343 }
344
345 class JIC_DESC : JMP_IDX_COMPACT_DESC_BASE<"jic", jmpoffset16, GPR32Opnd> {
346   bit isBarrier = 1;
347   list<Register> Defs = [AT];
348 }
349
350 class BITSWAP_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
351   dag OutOperandList = (outs GPROpnd:$rd);
352   dag InOperandList = (ins GPROpnd:$rt);
353   string AsmString = !strconcat(instr_asm, "\t$rd, $rt");
354   list<dag> Pattern = [];
355 }
356
357 class BITSWAP_DESC : BITSWAP_DESC_BASE<"bitswap", GPR32Opnd>;
358
359 class DIVMOD_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
360   dag OutOperandList = (outs GPROpnd:$rd);
361   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt);
362   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt");
363   list<dag> Pattern = [];
364 }
365
366 class DIV_DESC  : DIVMOD_DESC_BASE<"div", GPR32Opnd>;
367 class DIVU_DESC : DIVMOD_DESC_BASE<"divu", GPR32Opnd>;
368 class MOD_DESC  : DIVMOD_DESC_BASE<"mod", GPR32Opnd>;
369 class MODU_DESC : DIVMOD_DESC_BASE<"modu", GPR32Opnd>;
370
371 class BEQZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"beqzalc", brtarget, GPR32Opnd> {
372   list<Register> Defs = [RA];
373 }
374
375 class BGEZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgezalc", brtarget, GPR32Opnd> {
376   string Constraints = "$rs = $rt";
377   list<Register> Defs = [RA];
378 }
379
380 class BGTZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgtzalc", brtarget, GPR32Opnd> {
381   list<Register> Defs = [RA];
382 }
383
384 class BLEZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"blezalc", brtarget, GPR32Opnd> {
385   list<Register> Defs = [RA];
386 }
387
388 class BLTZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bltzalc", brtarget, GPR32Opnd> {
389   string Constraints = "$rs = $rt";
390   list<Register> Defs = [RA];
391 }
392
393 class BNEZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bnezalc", brtarget, GPR32Opnd> {
394   list<Register> Defs = [RA];
395 }
396 class MUL_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
397   dag OutOperandList = (outs GPROpnd:$rd);
398   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt);
399   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt");
400   list<dag> Pattern = [];
401 }
402
403 class MUH_DESC    : MUL_R6_DESC_BASE<"muh", GPR32Opnd>;
404 class MUHU_DESC   : MUL_R6_DESC_BASE<"muhu", GPR32Opnd>;
405 class MUL_R6_DESC : MUL_R6_DESC_BASE<"mul", GPR32Opnd>;
406 class MULU_DESC   : MUL_R6_DESC_BASE<"mulu", GPR32Opnd>;
407
408 class COP1_4R_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
409   dag OutOperandList = (outs FGROpnd:$fd);
410   dag InOperandList = (ins FGROpnd:$fd_in, FGROpnd:$fs, FGROpnd:$ft);
411   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
412   list<dag> Pattern = [];
413   string Constraints = "$fd_in = $fd";
414 }
415
416 class SEL_D_DESC : COP1_4R_DESC_BASE<"sel.d", FGR64Opnd>;
417 class SEL_S_DESC : COP1_4R_DESC_BASE<"sel.s", FGR32Opnd>;
418
419 class SELEQNE_Z_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
420   dag OutOperandList = (outs GPROpnd:$rd);
421   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt);
422   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt");
423   list<dag> Pattern = [];
424 }
425
426 class SELEQZ_DESC : SELEQNE_Z_DESC_BASE<"seleqz", GPR32Opnd>;
427 class SELNEZ_DESC : SELEQNE_Z_DESC_BASE<"selnez", GPR32Opnd>;
428
429 class MADDF_S_DESC  : COP1_4R_DESC_BASE<"maddf.s", FGR32Opnd>;
430 class MADDF_D_DESC  : COP1_4R_DESC_BASE<"maddf.d", FGR64Opnd>;
431 class MSUBF_S_DESC  : COP1_4R_DESC_BASE<"msubf.s", FGR32Opnd>;
432 class MSUBF_D_DESC  : COP1_4R_DESC_BASE<"msubf.d", FGR64Opnd>;
433
434 class MAX_MIN_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
435   dag OutOperandList = (outs FGROpnd:$fd);
436   dag InOperandList = (ins FGROpnd:$fs, FGROpnd:$ft);
437   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
438   list<dag> Pattern = [];
439 }
440
441 class MAX_S_DESC : MAX_MIN_DESC_BASE<"max.s", FGR32Opnd>;
442 class MAX_D_DESC : MAX_MIN_DESC_BASE<"max.d", FGR64Opnd>;
443 class MIN_S_DESC : MAX_MIN_DESC_BASE<"min.s", FGR32Opnd>;
444 class MIN_D_DESC : MAX_MIN_DESC_BASE<"min.d", FGR64Opnd>;
445
446 class MAXA_S_DESC : MAX_MIN_DESC_BASE<"maxa.s", FGR32Opnd>;
447 class MAXA_D_DESC : MAX_MIN_DESC_BASE<"maxa.d", FGR64Opnd>;
448 class MINA_S_DESC : MAX_MIN_DESC_BASE<"mina.s", FGR32Opnd>;
449 class MINA_D_DESC : MAX_MIN_DESC_BASE<"mina.d", FGR64Opnd>;
450
451 class SELEQNEZ_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
452   dag OutOperandList = (outs FGROpnd:$fd);
453   dag InOperandList = (ins FGROpnd:$fs, FGROpnd:$ft);
454   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
455   list<dag> Pattern = [];
456 }
457
458 class SELEQZ_S_DESC : SELEQNEZ_DESC_BASE<"seleqz.s", FGR32Opnd>;
459 class SELEQZ_D_DESC : SELEQNEZ_DESC_BASE<"seleqz.d", FGR64Opnd>;
460 class SELNEZ_S_DESC : SELEQNEZ_DESC_BASE<"selnez.s", FGR32Opnd>;
461 class SELNEZ_D_DESC : SELEQNEZ_DESC_BASE<"selnez.d", FGR64Opnd>;
462
463 class CLASS_RINT_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
464   dag OutOperandList = (outs FGROpnd:$fd);
465   dag InOperandList = (ins FGROpnd:$fs);
466   string AsmString = !strconcat(instr_asm, "\t$fd, $fs");
467   list<dag> Pattern = [];
468 }
469
470 class RINT_S_DESC : CLASS_RINT_DESC_BASE<"rint.s", FGR32Opnd>;
471 class RINT_D_DESC : CLASS_RINT_DESC_BASE<"rint.d", FGR64Opnd>;
472 class CLASS_S_DESC : CLASS_RINT_DESC_BASE<"class.s", FGR32Opnd>;
473 class CLASS_D_DESC : CLASS_RINT_DESC_BASE<"class.d", FGR64Opnd>;
474
475 //===----------------------------------------------------------------------===//
476 //
477 // Instruction Definitions
478 //
479 //===----------------------------------------------------------------------===//
480
481 def ADDIUPC : ADDIUPC_ENC, ADDIUPC_DESC, ISA_MIPS32R6;
482 def ALIGN : ALIGN_ENC, ALIGN_DESC, ISA_MIPS32R6;
483 def ALUIPC : ALUIPC_ENC, ALUIPC_DESC, ISA_MIPS32R6;
484 def AUI : AUI_ENC, AUI_DESC, ISA_MIPS32R6;
485 def AUIPC : AUIPC_ENC, AUIPC_DESC, ISA_MIPS32R6;
486 def BALC : BALC_ENC, BALC_DESC, ISA_MIPS32R6;
487 def BC1EQZ;
488 def BC1NEZ;
489 def BC2EQZ;
490 def BC2NEZ;
491 def BC : BC_ENC, BC_DESC, ISA_MIPS32R6;
492 def BEQC : BEQC_ENC, BEQC_DESC, ISA_MIPS32R6;
493 def BEQZALC : BEQZALC_ENC, BEQZALC_DESC, ISA_MIPS32R6;
494 def BEQZC : BEQZC_ENC, BEQZC_DESC, ISA_MIPS32R6;
495 def BGEC;  // Also aliased to blec with operands swapped
496 def BGEUC; // Also aliased to bleuc with operands swapped
497 def BGEZALC : BGEZALC_ENC, BGEZALC_DESC, ISA_MIPS32R6;
498 def BGEZC : BGEZC_ENC, BGEZC_DESC, ISA_MIPS32R6;
499 def BGTZALC : BGTZALC_ENC, BGTZALC_DESC, ISA_MIPS32R6;
500 def BGTZC : BGTZC_ENC, BGTZC_DESC, ISA_MIPS32R6;
501 def BITSWAP : BITSWAP_ENC, BITSWAP_DESC, ISA_MIPS32R6;
502 def BLEZALC : BLEZALC_ENC, BLEZALC_DESC, ISA_MIPS32R6;
503 def BLEZC : BLEZC_ENC, BLEZC_DESC, ISA_MIPS32R6;
504 def BLTC; // Also aliased to bgtc with operands swapped
505 def BLTUC; // Also aliased to bgtuc with operands swapped
506 def BLTZALC : BLTZALC_ENC, BLTZALC_DESC, ISA_MIPS32R6;
507 def BLTZC : BLTZC_ENC, BLTZC_DESC, ISA_MIPS32R6;
508 def BNEC : BNEC_ENC, BNEC_DESC, ISA_MIPS32R6;
509 def BNEZALC : BNEZALC_ENC, BNEZALC_DESC, ISA_MIPS32R6;
510 def BNEZC : BNEZC_ENC, BNEZC_DESC, ISA_MIPS32R6;
511 def BNVC;
512 def BOVC;
513 def CLASS_D : CLASS_D_ENC, CLASS_D_DESC, ISA_MIPS32R6;
514 def CLASS_S : CLASS_S_ENC, CLASS_S_DESC, ISA_MIPS32R6;
515 defm S : CMP_CC_M<FIELD_CMP_FORMAT_S, "s", FGR32Opnd>;
516 defm D : CMP_CC_M<FIELD_CMP_FORMAT_D, "d", FGR64Opnd>;
517 def DIV : DIV_ENC, DIV_DESC, ISA_MIPS32R6;
518 def DIVU : DIVU_ENC, DIVU_DESC, ISA_MIPS32R6;
519 def JIALC : JIALC_ENC, JIALC_DESC, ISA_MIPS32R6;
520 def JIC : JIC_ENC, JIC_DESC, ISA_MIPS32R6;
521 // def LSA; // See MSA
522 def LWPC : LWPC_ENC, LWPC_DESC, ISA_MIPS32R6;
523 def LWUPC : LWUPC_ENC, LWUPC_DESC, ISA_MIPS32R6;
524 def MADDF_S : MADDF_S_ENC, MADDF_S_DESC, ISA_MIPS32R6;
525 def MADDF_D : MADDF_D_ENC, MADDF_D_DESC, ISA_MIPS32R6;
526 def MAXA_D : MAXA_D_ENC, MAXA_D_DESC, ISA_MIPS32R6;
527 def MAXA_S : MAXA_S_ENC, MAXA_S_DESC, ISA_MIPS32R6;
528 def MAX_D : MAX_D_ENC, MAX_D_DESC, ISA_MIPS32R6;
529 def MAX_S : MAX_S_ENC, MAX_S_DESC, ISA_MIPS32R6;
530 def MINA_D : MINA_D_ENC, MINA_D_DESC, ISA_MIPS32R6;
531 def MINA_S : MINA_S_ENC, MINA_S_DESC, ISA_MIPS32R6;
532 def MIN_D : MIN_D_ENC, MIN_D_DESC, ISA_MIPS32R6;
533 def MIN_S : MIN_S_ENC, MIN_S_DESC, ISA_MIPS32R6;
534 def MOD : MOD_ENC, MOD_DESC, ISA_MIPS32R6;
535 def MODU : MODU_ENC, MODU_DESC, ISA_MIPS32R6;
536 def MSUBF_S : MSUBF_S_ENC, MSUBF_S_DESC, ISA_MIPS32R6;
537 def MSUBF_D : MSUBF_D_ENC, MSUBF_D_DESC, ISA_MIPS32R6;
538 def MUH    : MUH_ENC, MUH_DESC, ISA_MIPS32R6;
539 def MUHU   : MUHU_ENC, MUHU_DESC, ISA_MIPS32R6;
540 def MUL_R6 : MUL_R6_ENC, MUL_R6_DESC, ISA_MIPS32R6;
541 def MULU   : MULU_ENC, MULU_DESC, ISA_MIPS32R6;
542 def NAL; // BAL with rd=0
543 def RINT_D : RINT_D_ENC, RINT_D_DESC, ISA_MIPS32R6;
544 def RINT_S : RINT_S_ENC, RINT_S_DESC, ISA_MIPS32R6;
545 def SELEQZ : SELEQZ_ENC, SELEQZ_DESC, ISA_MIPS32R6;
546 def SELEQZ_D : SELEQZ_D_ENC, SELEQZ_D_DESC, ISA_MIPS32R6;
547 def SELEQZ_S : SELEQZ_S_ENC, SELEQZ_S_DESC, ISA_MIPS32R6;
548 def SELNEZ : SELNEZ_ENC, SELNEZ_DESC, ISA_MIPS32R6;
549 def SELNEZ_D : SELNEZ_D_ENC, SELNEZ_D_DESC, ISA_MIPS32R6;
550 def SELNEZ_S : SELNEZ_S_ENC, SELNEZ_S_DESC, ISA_MIPS32R6;
551 def SEL_D : SEL_D_ENC, SEL_D_DESC, ISA_MIPS32R6;
552 def SEL_S : SEL_S_ENC, SEL_S_DESC, ISA_MIPS32R6;