[mips][microMIPSr6] Implement LSA instruction
[oota-llvm.git] / lib / Target / Mips / Mips32r6InstrInfo.td
1 //=- Mips32r6InstrInfo.td - Mips32r6 Instruction Information -*- tablegen -*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips32r6 instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 include "Mips32r6InstrFormats.td"
15
16 // Notes about removals/changes from MIPS32r6:
17 // Reencoded: jr -> jalr
18 // Reencoded: jr.hb -> jalr.hb
19
20 def brtarget21 : Operand<OtherVT> {
21   let EncoderMethod = "getBranchTarget21OpValue";
22   let OperandType = "OPERAND_PCREL";
23   let DecoderMethod = "DecodeBranchTarget21";
24   let ParserMatchClass = MipsJumpTargetAsmOperand;
25 }
26
27 def brtarget26 : Operand<OtherVT> {
28   let EncoderMethod = "getBranchTarget26OpValue";
29   let OperandType = "OPERAND_PCREL";
30   let DecoderMethod = "DecodeBranchTarget26";
31   let ParserMatchClass = MipsJumpTargetAsmOperand;
32 }
33
34 def jmpoffset16 : Operand<OtherVT> {
35   let EncoderMethod = "getJumpOffset16OpValue";
36   let ParserMatchClass = MipsJumpTargetAsmOperand;
37 }
38
39 def calloffset16 : Operand<iPTR> {
40   let EncoderMethod = "getJumpOffset16OpValue";
41   let ParserMatchClass = MipsJumpTargetAsmOperand;
42 }
43
44 //===----------------------------------------------------------------------===//
45 //
46 // Instruction Encodings
47 //
48 //===----------------------------------------------------------------------===//
49
50 class ADDIUPC_ENC : PCREL19_FM<OPCODE2_ADDIUPC>;
51 class ALIGN_ENC  : SPECIAL3_ALIGN_FM<OPCODE6_ALIGN>;
52 class ALUIPC_ENC : PCREL16_FM<OPCODE5_ALUIPC>;
53 class AUI_ENC    : AUI_FM;
54 class AUIPC_ENC  : PCREL16_FM<OPCODE5_AUIPC>;
55
56 class BAL_ENC   : BAL_FM;
57 class BALC_ENC  : BRANCH_OFF26_FM<0b111010>;
58 class BC_ENC    : BRANCH_OFF26_FM<0b110010>;
59 class BEQC_ENC  : CMP_BRANCH_2R_OFF16_FM<OPGROUP_ADDI>,
60                   DecodeDisambiguates<"AddiGroupBranch">;
61 class BEQZALC_ENC : CMP_BRANCH_1R_RT_OFF16_FM<OPGROUP_ADDI>,
62                     DecodeDisambiguatedBy<"DaddiGroupBranch">;
63 class BNEC_ENC  : CMP_BRANCH_2R_OFF16_FM<OPGROUP_DADDI>,
64                   DecodeDisambiguates<"DaddiGroupBranch">;
65 class BNEZALC_ENC : CMP_BRANCH_1R_RT_OFF16_FM<OPGROUP_DADDI>,
66                     DecodeDisambiguatedBy<"DaddiGroupBranch">;
67
68 class BLTZC_ENC : CMP_BRANCH_1R_BOTH_OFF16_FM<OPGROUP_BGTZL>,
69                   DecodeDisambiguates<"BgtzlGroupBranch">;
70 class BGEC_ENC  : CMP_BRANCH_2R_OFF16_FM<OPGROUP_BLEZL>,
71                   DecodeDisambiguatedBy<"BlezlGroupBranch">;
72 class BGEUC_ENC : CMP_BRANCH_2R_OFF16_FM<OPGROUP_BLEZ>,
73                   DecodeDisambiguatedBy<"BlezGroupBranch">;
74 class BGEZC_ENC : CMP_BRANCH_1R_BOTH_OFF16_FM<OPGROUP_BLEZL>,
75                   DecodeDisambiguates<"BlezlGroupBranch">;
76 class BGTZALC_ENC : CMP_BRANCH_1R_RT_OFF16_FM<OPGROUP_BGTZ>,
77                     DecodeDisambiguatedBy<"BgtzGroupBranch">;
78
79 class BLTC_ENC : CMP_BRANCH_2R_OFF16_FM<OPGROUP_BGTZL>,
80                  DecodeDisambiguatedBy<"BgtzlGroupBranch">;
81 class BLTUC_ENC : CMP_BRANCH_2R_OFF16_FM<OPGROUP_BGTZ>,
82                   DecodeDisambiguatedBy<"BgtzGroupBranch">;
83
84 class BLEZC_ENC : CMP_BRANCH_1R_RT_OFF16_FM<OPGROUP_BLEZL>,
85                   DecodeDisambiguatedBy<"BlezlGroupBranch">;
86 class BLTZALC_ENC : CMP_BRANCH_1R_BOTH_OFF16_FM<OPGROUP_BGTZ>,
87                     DecodeDisambiguates<"BgtzGroupBranch">;
88 class BGTZC_ENC : CMP_BRANCH_1R_RT_OFF16_FM<OPGROUP_BGTZL>,
89                   DecodeDisambiguatedBy<"BgtzlGroupBranch">;
90
91 class BEQZC_ENC : CMP_BRANCH_OFF21_FM<0b110110>;
92 class BGEZALC_ENC : CMP_BRANCH_1R_BOTH_OFF16_FM<OPGROUP_BLEZ>,
93                     DecodeDisambiguates<"BlezGroupBranch">;
94 class BNEZC_ENC : CMP_BRANCH_OFF21_FM<0b111110>;
95
96 class BC1EQZ_ENC : COP1_BCCZ_FM<OPCODE5_BC1EQZ>;
97 class BC1NEZ_ENC : COP1_BCCZ_FM<OPCODE5_BC1NEZ>;
98 class BC2EQZ_ENC : COP2_BCCZ_FM<OPCODE5_BC2EQZ>;
99 class BC2NEZ_ENC : COP2_BCCZ_FM<OPCODE5_BC2NEZ>;
100
101 class JIALC_ENC : JMP_IDX_COMPACT_FM<0b111110>;
102 class JIC_ENC   : JMP_IDX_COMPACT_FM<0b110110>;
103 class JR_HB_R6_ENC : JR_HB_R6_FM<OPCODE6_JALR>;
104 class BITSWAP_ENC : SPECIAL3_2R_FM<OPCODE6_BITSWAP>;
105 class BLEZALC_ENC : CMP_BRANCH_1R_RT_OFF16_FM<OPGROUP_BLEZ>,
106                     DecodeDisambiguatedBy<"BlezGroupBranch">;
107 class BNVC_ENC   : CMP_BRANCH_2R_OFF16_FM<OPGROUP_DADDI>,
108                    DecodeDisambiguatedBy<"DaddiGroupBranch">;
109 class BOVC_ENC   : CMP_BRANCH_2R_OFF16_FM<OPGROUP_ADDI>,
110                    DecodeDisambiguatedBy<"AddiGroupBranch">;
111 class DIV_ENC    : SPECIAL_3R_FM<0b00010, 0b011010>;
112 class DIVU_ENC   : SPECIAL_3R_FM<0b00010, 0b011011>;
113 class MOD_ENC    : SPECIAL_3R_FM<0b00011, 0b011010>;
114 class MODU_ENC   : SPECIAL_3R_FM<0b00011, 0b011011>;
115 class MUH_ENC    : SPECIAL_3R_FM<0b00011, 0b011000>;
116 class MUHU_ENC   : SPECIAL_3R_FM<0b00011, 0b011001>;
117 class MUL_R6_ENC : SPECIAL_3R_FM<0b00010, 0b011000>;
118 class MULU_ENC   : SPECIAL_3R_FM<0b00010, 0b011001>;
119
120 class MADDF_S_ENC  : COP1_3R_FM<0b011000, FIELD_FMT_S>;
121 class MADDF_D_ENC  : COP1_3R_FM<0b011000, FIELD_FMT_D>;
122 class MSUBF_S_ENC  : COP1_3R_FM<0b011001, FIELD_FMT_S>;
123 class MSUBF_D_ENC  : COP1_3R_FM<0b011001, FIELD_FMT_D>;
124
125 class SEL_D_ENC  : COP1_3R_FM<0b010000, FIELD_FMT_D>;
126 class SEL_S_ENC  : COP1_3R_FM<0b010000, FIELD_FMT_S>;
127
128 class SELEQZ_ENC : SPECIAL_3R_FM<0b00000, 0b110101>;
129 class SELNEZ_ENC : SPECIAL_3R_FM<0b00000, 0b110111>;
130
131 class LWPC_ENC   : PCREL19_FM<OPCODE2_LWPC>;
132 class LWUPC_ENC  : PCREL19_FM<OPCODE2_LWUPC>;
133
134 class MAX_S_ENC : COP1_3R_FM<0b011101, FIELD_FMT_S>;
135 class MAX_D_ENC : COP1_3R_FM<0b011101, FIELD_FMT_D>;
136 class MIN_S_ENC : COP1_3R_FM<0b011100, FIELD_FMT_S>;
137 class MIN_D_ENC : COP1_3R_FM<0b011100, FIELD_FMT_D>;
138
139 class MAXA_S_ENC : COP1_3R_FM<0b011111, FIELD_FMT_S>;
140 class MAXA_D_ENC : COP1_3R_FM<0b011111, FIELD_FMT_D>;
141 class MINA_S_ENC : COP1_3R_FM<0b011110, FIELD_FMT_S>;
142 class MINA_D_ENC : COP1_3R_FM<0b011110, FIELD_FMT_D>;
143
144 class SELEQZ_S_ENC : COP1_3R_FM<0b010100, FIELD_FMT_S>;
145 class SELEQZ_D_ENC : COP1_3R_FM<0b010100, FIELD_FMT_D>;
146 class SELNEZ_S_ENC : COP1_3R_FM<0b010111, FIELD_FMT_S>;
147 class SELNEZ_D_ENC : COP1_3R_FM<0b010111, FIELD_FMT_D>;
148
149 class RINT_S_ENC : COP1_2R_FM<0b011010, FIELD_FMT_S>;
150 class RINT_D_ENC : COP1_2R_FM<0b011010, FIELD_FMT_D>;
151 class CLASS_S_ENC : COP1_2R_FM<0b011011, FIELD_FMT_S>;
152 class CLASS_D_ENC : COP1_2R_FM<0b011011, FIELD_FMT_D>;
153
154 class CACHE_ENC : SPECIAL3_MEM_FM<OPCODE6_CACHE>;
155 class PREF_ENC : SPECIAL3_MEM_FM<OPCODE6_PREF>;
156
157 class LDC2_R6_ENC : COP2LDST_FM<OPCODE5_LDC2>;
158 class LWC2_R6_ENC : COP2LDST_FM<OPCODE5_LWC2>;
159 class SDC2_R6_ENC : COP2LDST_FM<OPCODE5_SDC2>;
160 class SWC2_R6_ENC : COP2LDST_FM<OPCODE5_SWC2>;
161
162 class LSA_R6_ENC : SPECIAL_LSA_FM<OPCODE6_LSA>;
163
164 class LL_R6_ENC : SPECIAL3_LL_SC_FM<OPCODE6_LL>;
165 class SC_R6_ENC : SPECIAL3_LL_SC_FM<OPCODE6_SC>;
166
167 class CLO_R6_ENC : SPECIAL_2R_FM<OPCODE6_CLO>;
168 class CLZ_R6_ENC : SPECIAL_2R_FM<OPCODE6_CLZ>;
169
170 class SDBBP_R6_ENC : SPECIAL_SDBBP_FM;
171
172 //===----------------------------------------------------------------------===//
173 //
174 // Instruction Multiclasses
175 //
176 //===----------------------------------------------------------------------===//
177
178 class CMP_CONDN_DESC_BASE<string CondStr, string Typestr,
179                           RegisterOperand FGROpnd,
180                           SDPatternOperator Op = null_frag> {
181   dag OutOperandList = (outs FGRCCOpnd:$fd);
182   dag InOperandList = (ins FGROpnd:$fs, FGROpnd:$ft);
183   string AsmString = !strconcat("cmp.", CondStr, ".", Typestr, "\t$fd, $fs, $ft");
184   list<dag> Pattern = [(set FGRCCOpnd:$fd, (Op FGROpnd:$fs, FGROpnd:$ft))];
185 }
186
187 multiclass CMP_CC_M <FIELD_CMP_FORMAT Format, string Typestr,
188                      RegisterOperand FGROpnd>{
189   def CMP_F_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_AF>,
190                     CMP_CONDN_DESC_BASE<"af", Typestr, FGROpnd>,
191                     ISA_MIPS32R6, HARDFLOAT;
192   def CMP_UN_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_UN>,
193                      CMP_CONDN_DESC_BASE<"un", Typestr, FGROpnd, setuo>,
194                      ISA_MIPS32R6, HARDFLOAT;
195   def CMP_EQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_EQ>,
196                      CMP_CONDN_DESC_BASE<"eq", Typestr, FGROpnd, setoeq>,
197                      ISA_MIPS32R6, HARDFLOAT;
198   def CMP_UEQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_UEQ>,
199                       CMP_CONDN_DESC_BASE<"ueq", Typestr, FGROpnd, setueq>,
200                       ISA_MIPS32R6, HARDFLOAT;
201   def CMP_LT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_LT>,
202                      CMP_CONDN_DESC_BASE<"lt", Typestr, FGROpnd, setolt>,
203                      ISA_MIPS32R6, HARDFLOAT;
204   def CMP_ULT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_ULT>,
205                       CMP_CONDN_DESC_BASE<"ult", Typestr, FGROpnd, setult>,
206                       ISA_MIPS32R6, HARDFLOAT;
207   def CMP_LE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_LE>,
208                      CMP_CONDN_DESC_BASE<"le", Typestr, FGROpnd, setole>,
209                      ISA_MIPS32R6, HARDFLOAT;
210   def CMP_ULE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_ULE>,
211                       CMP_CONDN_DESC_BASE<"ule", Typestr, FGROpnd, setule>,
212                       ISA_MIPS32R6, HARDFLOAT;
213   def CMP_SAF_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SAF>,
214                       CMP_CONDN_DESC_BASE<"saf", Typestr, FGROpnd>,
215                       ISA_MIPS32R6, HARDFLOAT;
216   def CMP_SUN_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SUN>,
217                       CMP_CONDN_DESC_BASE<"sun", Typestr, FGROpnd>,
218                       ISA_MIPS32R6, HARDFLOAT;
219   def CMP_SEQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SEQ>,
220                       CMP_CONDN_DESC_BASE<"seq", Typestr, FGROpnd>,
221                       ISA_MIPS32R6, HARDFLOAT;
222   def CMP_SUEQ_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SUEQ>,
223                        CMP_CONDN_DESC_BASE<"sueq", Typestr, FGROpnd>,
224                        ISA_MIPS32R6, HARDFLOAT;
225   def CMP_SLT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SLT>,
226                       CMP_CONDN_DESC_BASE<"slt", Typestr, FGROpnd>,
227                       ISA_MIPS32R6, HARDFLOAT;
228   def CMP_SULT_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SULT>,
229                        CMP_CONDN_DESC_BASE<"sult", Typestr, FGROpnd>,
230                        ISA_MIPS32R6, HARDFLOAT;
231   def CMP_SLE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SLE>,
232                       CMP_CONDN_DESC_BASE<"sle", Typestr, FGROpnd>,
233                       ISA_MIPS32R6, HARDFLOAT;
234   def CMP_SULE_#NAME : COP1_CMP_CONDN_FM<Format, FIELD_CMP_COND_SULE>,
235                        CMP_CONDN_DESC_BASE<"sule", Typestr, FGROpnd>,
236                        ISA_MIPS32R6, HARDFLOAT;
237 }
238
239 //===----------------------------------------------------------------------===//
240 //
241 // Instruction Descriptions
242 //
243 //===----------------------------------------------------------------------===//
244
245 class PCREL_DESC_BASE<string instr_asm, RegisterOperand GPROpnd,
246                       Operand ImmOpnd> : MipsR6Arch<instr_asm> {
247   dag OutOperandList = (outs GPROpnd:$rs);
248   dag InOperandList = (ins ImmOpnd:$imm);
249   string AsmString = !strconcat(instr_asm, "\t$rs, $imm");
250   list<dag> Pattern = [];
251 }
252
253 class ADDIUPC_DESC : PCREL_DESC_BASE<"addiupc", GPR32Opnd, simm19_lsl2>;
254 class LWPC_DESC: PCREL_DESC_BASE<"lwpc", GPR32Opnd, simm19_lsl2>;
255 class LWUPC_DESC: PCREL_DESC_BASE<"lwupc", GPR32Opnd, simm19_lsl2>;
256
257 class ALIGN_DESC_BASE<string instr_asm, RegisterOperand GPROpnd,
258                       Operand ImmOpnd>  : MipsR6Arch<instr_asm> {
259   dag OutOperandList = (outs GPROpnd:$rd);
260   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt, ImmOpnd:$bp);
261   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt, $bp");
262   list<dag> Pattern = [];
263 }
264
265 class ALIGN_DESC : ALIGN_DESC_BASE<"align", GPR32Opnd, uimm2>;
266
267 class ALUIPC_DESC_BASE<string instr_asm, RegisterOperand GPROpnd>
268     : MipsR6Arch<instr_asm> {
269   dag OutOperandList = (outs GPROpnd:$rs);
270   dag InOperandList = (ins simm16:$imm);
271   string AsmString = !strconcat(instr_asm, "\t$rs, $imm");
272   list<dag> Pattern = [];
273 }
274
275 class ALUIPC_DESC : ALUIPC_DESC_BASE<"aluipc", GPR32Opnd>;
276 class AUIPC_DESC : ALUIPC_DESC_BASE<"auipc", GPR32Opnd>;
277
278 class AUI_DESC_BASE<string instr_asm, RegisterOperand GPROpnd>
279     : MipsR6Arch<instr_asm> {
280   dag OutOperandList = (outs GPROpnd:$rs);
281   dag InOperandList = (ins GPROpnd:$rt, simm16:$imm);
282   string AsmString = !strconcat(instr_asm, "\t$rs, $rt, $imm");
283   list<dag> Pattern = [];
284 }
285
286 class AUI_DESC : AUI_DESC_BASE<"aui", GPR32Opnd>;
287
288 class BRANCH_DESC_BASE {
289   bit isBranch = 1;
290   bit isTerminator = 1;
291   bit hasDelaySlot = 0;
292 }
293
294 class BC_DESC_BASE<string instr_asm, DAGOperand opnd> : BRANCH_DESC_BASE,
295     MipsR6Arch<instr_asm> {
296   dag InOperandList = (ins opnd:$offset);
297   dag OutOperandList = (outs);
298   string AsmString = !strconcat(instr_asm, "\t$offset");
299   bit isBarrier = 1;
300 }
301
302 class CMP_BC_DESC_BASE<string instr_asm, DAGOperand opnd,
303                        RegisterOperand GPROpnd> : BRANCH_DESC_BASE {
304   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt, opnd:$offset);
305   dag OutOperandList = (outs);
306   string AsmString = !strconcat(instr_asm, "\t$rs, $rt, $offset");
307   list<Register> Defs = [AT];
308 }
309
310 class CMP_CBR_EQNE_Z_DESC_BASE<string instr_asm, DAGOperand opnd,
311                                RegisterOperand GPROpnd> : BRANCH_DESC_BASE {
312   dag InOperandList = (ins GPROpnd:$rs, opnd:$offset);
313   dag OutOperandList = (outs);
314   string AsmString = !strconcat(instr_asm, "\t$rs, $offset");
315   list<Register> Defs = [AT];
316 }
317
318 class CMP_CBR_RT_Z_DESC_BASE<string instr_asm, DAGOperand opnd,
319                              RegisterOperand GPROpnd> : BRANCH_DESC_BASE {
320   dag InOperandList = (ins GPROpnd:$rt, opnd:$offset);
321   dag OutOperandList = (outs);
322   string AsmString = !strconcat(instr_asm, "\t$rt, $offset");
323   list<Register> Defs = [AT];
324 }
325
326 class BAL_DESC : BC_DESC_BASE<"bal", brtarget> {
327   bit isCall = 1;
328   bit hasDelaySlot = 1;
329   list<Register> Defs = [RA];
330 }
331
332 class BALC_DESC : BC_DESC_BASE<"balc", brtarget26> {
333   bit isCall = 1;
334   list<Register> Defs = [RA];
335 }
336
337 class BC_DESC : BC_DESC_BASE<"bc", brtarget26>;
338 class BGEC_DESC : CMP_BC_DESC_BASE<"bgec", brtarget, GPR32Opnd>;
339 class BGEUC_DESC : CMP_BC_DESC_BASE<"bgeuc", brtarget, GPR32Opnd>;
340 class BEQC_DESC : CMP_BC_DESC_BASE<"beqc", brtarget, GPR32Opnd>;
341 class BNEC_DESC : CMP_BC_DESC_BASE<"bnec", brtarget, GPR32Opnd>;
342
343 class BLTC_DESC : CMP_BC_DESC_BASE<"bltc", brtarget, GPR32Opnd>;
344 class BLTUC_DESC : CMP_BC_DESC_BASE<"bltuc", brtarget, GPR32Opnd>;
345
346 class BLTZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bltzc", brtarget, GPR32Opnd>;
347 class BGEZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgezc", brtarget, GPR32Opnd>;
348
349 class BLEZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"blezc", brtarget, GPR32Opnd>;
350 class BGTZC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgtzc", brtarget, GPR32Opnd>;
351
352 class BEQZC_DESC : CMP_CBR_EQNE_Z_DESC_BASE<"beqzc", brtarget21, GPR32Opnd>;
353 class BNEZC_DESC : CMP_CBR_EQNE_Z_DESC_BASE<"bnezc", brtarget21, GPR32Opnd>;
354
355 class COP1_BCCZ_DESC_BASE<string instr_asm> : BRANCH_DESC_BASE {
356   dag InOperandList = (ins FGR64Opnd:$ft, brtarget:$offset);
357   dag OutOperandList = (outs);
358   string AsmString = instr_asm;
359   bit hasDelaySlot = 1;
360 }
361
362 class BC1EQZ_DESC : COP1_BCCZ_DESC_BASE<"bc1eqz $ft, $offset">;
363 class BC1NEZ_DESC : COP1_BCCZ_DESC_BASE<"bc1nez $ft, $offset">;
364
365 class COP2_BCCZ_DESC_BASE<string instr_asm> : BRANCH_DESC_BASE {
366   dag InOperandList = (ins COP2Opnd:$ct, brtarget:$offset);
367   dag OutOperandList = (outs);
368   string AsmString = instr_asm;
369   bit hasDelaySlot = 1;
370 }
371
372 class BC2EQZ_DESC : COP2_BCCZ_DESC_BASE<"bc2eqz $ct, $offset">;
373 class BC2NEZ_DESC : COP2_BCCZ_DESC_BASE<"bc2nez $ct, $offset">;
374
375 class BOVC_DESC   : CMP_BC_DESC_BASE<"bovc", brtarget, GPR32Opnd>;
376 class BNVC_DESC   : CMP_BC_DESC_BASE<"bnvc", brtarget, GPR32Opnd>;
377
378 class JMP_IDX_COMPACT_DESC_BASE<string opstr, DAGOperand opnd,
379                                 RegisterOperand GPROpnd>
380     : MipsR6Arch<opstr> {
381   dag InOperandList = (ins GPROpnd:$rt, opnd:$offset);
382   string AsmString = !strconcat(opstr, "\t$rt, $offset");
383   list<dag> Pattern = [];
384   bit isTerminator = 1;
385   bit hasDelaySlot = 0;
386 }
387
388 class JIALC_DESC : JMP_IDX_COMPACT_DESC_BASE<"jialc", calloffset16,
389                                              GPR32Opnd> {
390   bit isCall = 1;
391   list<Register> Defs = [RA];
392 }
393
394 class JIC_DESC : JMP_IDX_COMPACT_DESC_BASE<"jic", jmpoffset16, GPR32Opnd> {
395   bit isBarrier = 1;
396   list<Register> Defs = [AT];
397 }
398
399 class JR_HB_R6_DESC : JR_HB_DESC_BASE<"jr.hb", GPR32Opnd> {
400   bit isBranch = 1;
401   bit isIndirectBranch = 1;
402   bit hasDelaySlot = 1;
403   bit isTerminator=1;
404   bit isBarrier=1;
405 }
406
407 class BITSWAP_DESC_BASE<string instr_asm, RegisterOperand GPROpnd>
408     : MipsR6Arch<instr_asm> {
409   dag OutOperandList = (outs GPROpnd:$rd);
410   dag InOperandList = (ins GPROpnd:$rt);
411   string AsmString = !strconcat(instr_asm, "\t$rd, $rt");
412   list<dag> Pattern = [];
413 }
414
415 class BITSWAP_DESC : BITSWAP_DESC_BASE<"bitswap", GPR32Opnd>;
416
417 class DIVMOD_DESC_BASE<string instr_asm, RegisterOperand GPROpnd,
418                        SDPatternOperator Op=null_frag> {
419   dag OutOperandList = (outs GPROpnd:$rd);
420   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt);
421   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt");
422   list<dag> Pattern = [(set GPROpnd:$rd, (Op GPROpnd:$rs, GPROpnd:$rt))];
423
424   // This instruction doesn't trap division by zero itself. We must insert
425   // teq instructions as well.
426   bit usesCustomInserter = 1;
427 }
428
429 class DIV_DESC  : DIVMOD_DESC_BASE<"div", GPR32Opnd, sdiv>;
430 class DIVU_DESC : DIVMOD_DESC_BASE<"divu", GPR32Opnd, udiv>;
431 class MOD_DESC  : DIVMOD_DESC_BASE<"mod", GPR32Opnd, srem>;
432 class MODU_DESC : DIVMOD_DESC_BASE<"modu", GPR32Opnd, urem>;
433
434 class BEQZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"beqzalc", brtarget, GPR32Opnd> {
435   list<Register> Defs = [RA];
436 }
437
438 class BGEZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgezalc", brtarget, GPR32Opnd> {
439   list<Register> Defs = [RA];
440 }
441
442 class BGTZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bgtzalc", brtarget, GPR32Opnd> {
443   list<Register> Defs = [RA];
444 }
445
446 class BLEZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"blezalc", brtarget, GPR32Opnd> {
447   list<Register> Defs = [RA];
448 }
449
450 class BLTZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bltzalc", brtarget, GPR32Opnd> {
451   list<Register> Defs = [RA];
452 }
453
454 class BNEZALC_DESC : CMP_CBR_RT_Z_DESC_BASE<"bnezalc", brtarget, GPR32Opnd> {
455   list<Register> Defs = [RA];
456 }
457
458 class MUL_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd,
459                        SDPatternOperator Op=null_frag> : MipsR6Arch<instr_asm> {
460   dag OutOperandList = (outs GPROpnd:$rd);
461   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt);
462   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt");
463   list<dag> Pattern = [(set GPROpnd:$rd, (Op GPROpnd:$rs, GPROpnd:$rt))];
464 }
465
466 class MUH_DESC    : MUL_R6_DESC_BASE<"muh", GPR32Opnd, mulhs>;
467 class MUHU_DESC   : MUL_R6_DESC_BASE<"muhu", GPR32Opnd, mulhu>;
468 class MUL_R6_DESC : MUL_R6_DESC_BASE<"mul", GPR32Opnd, mul>;
469 class MULU_DESC   : MUL_R6_DESC_BASE<"mulu", GPR32Opnd>;
470
471 class COP1_SEL_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
472   dag OutOperandList = (outs FGROpnd:$fd);
473   dag InOperandList = (ins FGRCCOpnd:$fd_in, FGROpnd:$fs, FGROpnd:$ft);
474   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
475   list<dag> Pattern = [(set FGROpnd:$fd, (select FGRCCOpnd:$fd_in,
476                                                  FGROpnd:$ft,
477                                                  FGROpnd:$fs))];
478   string Constraints = "$fd_in = $fd";
479 }
480
481 class SEL_D_DESC : COP1_SEL_DESC_BASE<"sel.d", FGR64Opnd> {
482   // We must insert a SUBREG_TO_REG around $fd_in
483   bit usesCustomInserter = 1;
484 }
485 class SEL_S_DESC : COP1_SEL_DESC_BASE<"sel.s", FGR32Opnd>;
486
487 class SELEQNE_Z_DESC_BASE<string instr_asm, RegisterOperand GPROpnd>
488     : MipsR6Arch<instr_asm> {
489   dag OutOperandList = (outs GPROpnd:$rd);
490   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt);
491   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt");
492   list<dag> Pattern = [];
493 }
494
495 class SELEQZ_DESC : SELEQNE_Z_DESC_BASE<"seleqz", GPR32Opnd>;
496 class SELNEZ_DESC : SELEQNE_Z_DESC_BASE<"selnez", GPR32Opnd>;
497
498 class COP1_4R_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
499   dag OutOperandList = (outs FGROpnd:$fd);
500   dag InOperandList = (ins FGROpnd:$fd_in, FGROpnd:$fs, FGROpnd:$ft);
501   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
502   list<dag> Pattern = [];
503   string Constraints = "$fd_in = $fd";
504 }
505
506 class MADDF_S_DESC  : COP1_4R_DESC_BASE<"maddf.s", FGR32Opnd>;
507 class MADDF_D_DESC  : COP1_4R_DESC_BASE<"maddf.d", FGR64Opnd>;
508 class MSUBF_S_DESC  : COP1_4R_DESC_BASE<"msubf.s", FGR32Opnd>;
509 class MSUBF_D_DESC  : COP1_4R_DESC_BASE<"msubf.d", FGR64Opnd>;
510
511 class MAX_MIN_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
512   dag OutOperandList = (outs FGROpnd:$fd);
513   dag InOperandList = (ins FGROpnd:$fs, FGROpnd:$ft);
514   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
515   list<dag> Pattern = [];
516 }
517
518 class MAX_S_DESC : MAX_MIN_DESC_BASE<"max.s", FGR32Opnd>;
519 class MAX_D_DESC : MAX_MIN_DESC_BASE<"max.d", FGR64Opnd>;
520 class MIN_S_DESC : MAX_MIN_DESC_BASE<"min.s", FGR32Opnd>;
521 class MIN_D_DESC : MAX_MIN_DESC_BASE<"min.d", FGR64Opnd>;
522
523 class MAXA_S_DESC : MAX_MIN_DESC_BASE<"maxa.s", FGR32Opnd>;
524 class MAXA_D_DESC : MAX_MIN_DESC_BASE<"maxa.d", FGR64Opnd>;
525 class MINA_S_DESC : MAX_MIN_DESC_BASE<"mina.s", FGR32Opnd>;
526 class MINA_D_DESC : MAX_MIN_DESC_BASE<"mina.d", FGR64Opnd>;
527
528 class SELEQNEZ_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
529   dag OutOperandList = (outs FGROpnd:$fd);
530   dag InOperandList = (ins FGROpnd:$fs, FGROpnd:$ft);
531   string AsmString = !strconcat(instr_asm, "\t$fd, $fs, $ft");
532   list<dag> Pattern = [];
533 }
534
535 class SELEQZ_S_DESC : SELEQNEZ_DESC_BASE<"seleqz.s", FGR32Opnd>;
536 class SELEQZ_D_DESC : SELEQNEZ_DESC_BASE<"seleqz.d", FGR64Opnd>;
537 class SELNEZ_S_DESC : SELEQNEZ_DESC_BASE<"selnez.s", FGR32Opnd>;
538 class SELNEZ_D_DESC : SELEQNEZ_DESC_BASE<"selnez.d", FGR64Opnd>;
539
540 class CLASS_RINT_DESC_BASE<string instr_asm, RegisterOperand FGROpnd> {
541   dag OutOperandList = (outs FGROpnd:$fd);
542   dag InOperandList = (ins FGROpnd:$fs);
543   string AsmString = !strconcat(instr_asm, "\t$fd, $fs");
544   list<dag> Pattern = [];
545 }
546
547 class RINT_S_DESC : CLASS_RINT_DESC_BASE<"rint.s", FGR32Opnd>;
548 class RINT_D_DESC : CLASS_RINT_DESC_BASE<"rint.d", FGR64Opnd>;
549 class CLASS_S_DESC : CLASS_RINT_DESC_BASE<"class.s", FGR32Opnd>;
550 class CLASS_D_DESC : CLASS_RINT_DESC_BASE<"class.d", FGR64Opnd>;
551
552 class CACHE_HINT_DESC<string instr_asm, Operand MemOpnd,
553                       RegisterOperand GPROpnd> : MipsR6Arch<instr_asm> {
554   dag OutOperandList = (outs);
555   dag InOperandList = (ins MemOpnd:$addr, uimm5:$hint);
556   string AsmString = !strconcat(instr_asm, "\t$hint, $addr");
557   list<dag> Pattern = [];
558   string DecoderMethod = "DecodeCacheOpR6";
559 }
560
561 class CACHE_DESC : CACHE_HINT_DESC<"cache", mem_simm9, GPR32Opnd>;
562 class PREF_DESC : CACHE_HINT_DESC<"pref", mem_simm9, GPR32Opnd>;
563
564 class COP2LD_DESC_BASE<string instr_asm, RegisterOperand COPOpnd> {
565   dag OutOperandList = (outs COPOpnd:$rt);
566   dag InOperandList = (ins mem_simm11:$addr);
567   string AsmString = !strconcat(instr_asm, "\t$rt, $addr");
568   list<dag> Pattern = [];
569   bit mayLoad = 1;
570   string DecoderMethod = "DecodeFMemCop2R6";
571 }
572
573 class LDC2_R6_DESC : COP2LD_DESC_BASE<"ldc2", COP2Opnd>;
574 class LWC2_R6_DESC : COP2LD_DESC_BASE<"lwc2", COP2Opnd>;
575
576 class COP2ST_DESC_BASE<string instr_asm, RegisterOperand COPOpnd> {
577   dag OutOperandList = (outs);
578   dag InOperandList = (ins COPOpnd:$rt, mem_simm11:$addr);
579   string AsmString = !strconcat(instr_asm, "\t$rt, $addr");
580   list<dag> Pattern = [];
581   bit mayStore = 1;
582   string DecoderMethod = "DecodeFMemCop2R6";
583 }
584
585 class SDC2_R6_DESC : COP2ST_DESC_BASE<"sdc2", COP2Opnd>;
586 class SWC2_R6_DESC : COP2ST_DESC_BASE<"swc2", COP2Opnd>;
587
588 class LSA_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd,
589                        Operand ImmOpnd> : MipsR6Arch<instr_asm> {
590   dag OutOperandList = (outs GPROpnd:$rd);
591   dag InOperandList = (ins GPROpnd:$rs, GPROpnd:$rt, ImmOpnd:$imm2);
592   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt, $imm2");
593   list<dag> Pattern = [];
594 }
595
596 class LSA_R6_DESC : LSA_R6_DESC_BASE<"lsa", GPR32Opnd, uimm2>;
597
598 class LL_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
599   dag OutOperandList = (outs GPROpnd:$rt);
600   dag InOperandList = (ins mem_simm9:$addr);
601   string AsmString = !strconcat(instr_asm, "\t$rt, $addr");
602   list<dag> Pattern = [];
603   bit mayLoad = 1;
604 }
605
606 class LL_R6_DESC : LL_R6_DESC_BASE<"ll", GPR32Opnd>;
607
608 class SC_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> {
609   dag OutOperandList = (outs GPROpnd:$dst);
610   dag InOperandList = (ins GPROpnd:$rt, mem_simm9:$addr);
611   string AsmString = !strconcat(instr_asm, "\t$rt, $addr");
612   list<dag> Pattern = [];
613   bit mayStore = 1;
614   string Constraints = "$rt = $dst";
615 }
616
617 class SC_R6_DESC : SC_R6_DESC_BASE<"sc", GPR32Opnd>;
618
619 class CLO_CLZ_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd>
620     : MipsR6Arch<instr_asm> {
621   dag OutOperandList = (outs GPROpnd:$rd);
622   dag InOperandList = (ins GPROpnd:$rs);
623   string AsmString = !strconcat(instr_asm, "\t$rd, $rs");
624 }
625
626 class CLO_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> :
627     CLO_CLZ_R6_DESC_BASE<instr_asm, GPROpnd> {
628   list<dag> Pattern = [(set GPROpnd:$rd, (ctlz (not GPROpnd:$rs)))];
629 }
630
631 class CLZ_R6_DESC_BASE<string instr_asm, RegisterOperand GPROpnd> :
632     CLO_CLZ_R6_DESC_BASE<instr_asm, GPROpnd> {
633   list<dag> Pattern = [(set GPROpnd:$rd, (ctlz GPROpnd:$rs))];
634 }
635
636 class CLO_R6_DESC : CLO_R6_DESC_BASE<"clo", GPR32Opnd>;
637 class CLZ_R6_DESC : CLZ_R6_DESC_BASE<"clz", GPR32Opnd>;
638
639 class SDBBP_R6_DESC {
640   dag OutOperandList = (outs);
641   dag InOperandList = (ins uimm20:$code_);
642   string AsmString = "sdbbp\t$code_";
643   list<dag> Pattern = [];
644 }
645
646 //===----------------------------------------------------------------------===//
647 //
648 // Instruction Definitions
649 //
650 //===----------------------------------------------------------------------===//
651
652 def ADDIUPC : R6MMR6Rel, ADDIUPC_ENC, ADDIUPC_DESC, ISA_MIPS32R6;
653 def ALIGN : R6MMR6Rel, ALIGN_ENC, ALIGN_DESC, ISA_MIPS32R6;
654 def ALUIPC : R6MMR6Rel, ALUIPC_ENC, ALUIPC_DESC, ISA_MIPS32R6;
655 def AUI : R6MMR6Rel, AUI_ENC, AUI_DESC, ISA_MIPS32R6;
656 def AUIPC : R6MMR6Rel, AUIPC_ENC, AUIPC_DESC, ISA_MIPS32R6;
657 def BAL : BAL_ENC, BAL_DESC, ISA_MIPS32R6;
658 def BALC : R6MMR6Rel, BALC_ENC, BALC_DESC, ISA_MIPS32R6;
659 def BC1EQZ : BC1EQZ_ENC, BC1EQZ_DESC, ISA_MIPS32R6, HARDFLOAT;
660 def BC1NEZ : BC1NEZ_ENC, BC1NEZ_DESC, ISA_MIPS32R6, HARDFLOAT;
661 def BC2EQZ : BC2EQZ_ENC, BC2EQZ_DESC, ISA_MIPS32R6;
662 def BC2NEZ : BC2NEZ_ENC, BC2NEZ_DESC, ISA_MIPS32R6;
663 def BC : R6MMR6Rel, BC_ENC, BC_DESC, ISA_MIPS32R6;
664 def BEQC : BEQC_ENC, BEQC_DESC, ISA_MIPS32R6;
665 def BEQZALC : BEQZALC_ENC, BEQZALC_DESC, ISA_MIPS32R6;
666 def BEQZC : BEQZC_ENC, BEQZC_DESC, ISA_MIPS32R6;
667 def BGEC : BGEC_ENC, BGEC_DESC, ISA_MIPS32R6;
668 def BGEUC : BGEUC_ENC, BGEUC_DESC, ISA_MIPS32R6;
669 def BGEZALC : BGEZALC_ENC, BGEZALC_DESC, ISA_MIPS32R6;
670 def BGEZC : BGEZC_ENC, BGEZC_DESC, ISA_MIPS32R6;
671 def BGTZALC : BGTZALC_ENC, BGTZALC_DESC, ISA_MIPS32R6;
672 def BGTZC : BGTZC_ENC, BGTZC_DESC, ISA_MIPS32R6;
673 def BITSWAP : R6MMR6Rel, BITSWAP_ENC, BITSWAP_DESC, ISA_MIPS32R6;
674 def BLEZALC : BLEZALC_ENC, BLEZALC_DESC, ISA_MIPS32R6;
675 def BLEZC : BLEZC_ENC, BLEZC_DESC, ISA_MIPS32R6;
676 def BLTC : BLTC_ENC, BLTC_DESC, ISA_MIPS32R6;
677 def BLTUC : BLTUC_ENC, BLTUC_DESC, ISA_MIPS32R6;
678 def BLTZALC : BLTZALC_ENC, BLTZALC_DESC, ISA_MIPS32R6;
679 def BLTZC : BLTZC_ENC, BLTZC_DESC, ISA_MIPS32R6;
680 def BNEC : BNEC_ENC, BNEC_DESC, ISA_MIPS32R6;
681 def BNEZALC : BNEZALC_ENC, BNEZALC_DESC, ISA_MIPS32R6;
682 def BNEZC : BNEZC_ENC, BNEZC_DESC, ISA_MIPS32R6;
683 def BNVC : BNVC_ENC, BNVC_DESC, ISA_MIPS32R6;
684 def BOVC : BOVC_ENC, BOVC_DESC, ISA_MIPS32R6;
685 def CACHE_R6 : R6MMR6Rel, CACHE_ENC, CACHE_DESC, ISA_MIPS32R6;
686 def CLASS_D : CLASS_D_ENC, CLASS_D_DESC, ISA_MIPS32R6, HARDFLOAT;
687 def CLASS_S : CLASS_S_ENC, CLASS_S_DESC, ISA_MIPS32R6, HARDFLOAT;
688 def CLO_R6 : R6MMR6Rel, CLO_R6_ENC, CLO_R6_DESC, ISA_MIPS32R6;
689 def CLZ_R6 : R6MMR6Rel, CLZ_R6_ENC, CLZ_R6_DESC, ISA_MIPS32R6;
690 defm S : CMP_CC_M<FIELD_CMP_FORMAT_S, "s", FGR32Opnd>;
691 defm D : CMP_CC_M<FIELD_CMP_FORMAT_D, "d", FGR64Opnd>;
692 def DIV : DIV_ENC, DIV_DESC, ISA_MIPS32R6;
693 def DIVU : DIVU_ENC, DIVU_DESC, ISA_MIPS32R6;
694 def JIALC : R6MMR6Rel, JIALC_ENC, JIALC_DESC, ISA_MIPS32R6;
695 def JIC : R6MMR6Rel, JIC_ENC, JIC_DESC, ISA_MIPS32R6;
696 def JR_HB_R6 : JR_HB_R6_ENC, JR_HB_R6_DESC, ISA_MIPS32R6;
697 def LDC2_R6 : LDC2_R6_ENC, LDC2_R6_DESC, ISA_MIPS32R6;
698 def LL_R6 : LL_R6_ENC, LL_R6_DESC, ISA_MIPS32R6;
699 def LSA_R6 : R6MMR6Rel, LSA_R6_ENC, LSA_R6_DESC, ISA_MIPS32R6;
700 def LWC2_R6 : LWC2_R6_ENC, LWC2_R6_DESC, ISA_MIPS32R6;
701 def LWPC : R6MMR6Rel, LWPC_ENC, LWPC_DESC, ISA_MIPS32R6;
702 def LWUPC : LWUPC_ENC, LWUPC_DESC, ISA_MIPS32R6;
703 def MADDF_S : MADDF_S_ENC, MADDF_S_DESC, ISA_MIPS32R6, HARDFLOAT;
704 def MADDF_D : MADDF_D_ENC, MADDF_D_DESC, ISA_MIPS32R6, HARDFLOAT;
705 def MAXA_D  : MAXA_D_ENC, MAXA_D_DESC, ISA_MIPS32R6, HARDFLOAT;
706 def MAXA_S  : MAXA_S_ENC, MAXA_S_DESC, ISA_MIPS32R6, HARDFLOAT;
707 def MAX_D   : MAX_D_ENC, MAX_D_DESC, ISA_MIPS32R6, HARDFLOAT;
708 def MAX_S   : MAX_S_ENC, MAX_S_DESC, ISA_MIPS32R6, HARDFLOAT;
709 def MINA_D  : MINA_D_ENC, MINA_D_DESC, ISA_MIPS32R6, HARDFLOAT;
710 def MINA_S  : MINA_S_ENC, MINA_S_DESC, ISA_MIPS32R6, HARDFLOAT;
711 def MIN_D   : MIN_D_ENC, MIN_D_DESC, ISA_MIPS32R6, HARDFLOAT;
712 def MIN_S   : MIN_S_ENC, MIN_S_DESC, ISA_MIPS32R6, HARDFLOAT;
713 def MOD : MOD_ENC, MOD_DESC, ISA_MIPS32R6;
714 def MODU : MODU_ENC, MODU_DESC, ISA_MIPS32R6;
715 def MSUBF_S : MSUBF_S_ENC, MSUBF_S_DESC, ISA_MIPS32R6, HARDFLOAT;
716 def MSUBF_D : MSUBF_D_ENC, MSUBF_D_DESC, ISA_MIPS32R6, HARDFLOAT;
717 def MUH    : R6MMR6Rel, MUH_ENC, MUH_DESC, ISA_MIPS32R6;
718 def MUHU   : R6MMR6Rel, MUHU_ENC, MUHU_DESC, ISA_MIPS32R6;
719 def MUL_R6 : R6MMR6Rel, MUL_R6_ENC, MUL_R6_DESC, ISA_MIPS32R6;
720 def MULU   : R6MMR6Rel, MULU_ENC, MULU_DESC, ISA_MIPS32R6;
721 def NAL; // BAL with rd=0
722 def PREF_R6 : R6MMR6Rel, PREF_ENC, PREF_DESC, ISA_MIPS32R6;
723 def RINT_D : RINT_D_ENC, RINT_D_DESC, ISA_MIPS32R6, HARDFLOAT;
724 def RINT_S : RINT_S_ENC, RINT_S_DESC, ISA_MIPS32R6, HARDFLOAT;
725 def SC_R6 : SC_R6_ENC, SC_R6_DESC, ISA_MIPS32R6;
726 def SDBBP_R6 : SDBBP_R6_ENC, SDBBP_R6_DESC, ISA_MIPS32R6;
727 def SDC2_R6 : SDC2_R6_ENC, SDC2_R6_DESC, ISA_MIPS32R6;
728 def SELEQZ : R6MMR6Rel, SELEQZ_ENC, SELEQZ_DESC, ISA_MIPS32R6, GPR_32;
729 def SELEQZ_D : SELEQZ_D_ENC, SELEQZ_D_DESC, ISA_MIPS32R6, HARDFLOAT;
730 def SELEQZ_S : SELEQZ_S_ENC, SELEQZ_S_DESC, ISA_MIPS32R6, HARDFLOAT;
731 def SELNEZ : R6MMR6Rel, SELNEZ_ENC, SELNEZ_DESC, ISA_MIPS32R6, GPR_32;
732 def SELNEZ_D : SELNEZ_D_ENC, SELNEZ_D_DESC, ISA_MIPS32R6, HARDFLOAT;
733 def SELNEZ_S : SELNEZ_S_ENC, SELNEZ_S_DESC, ISA_MIPS32R6, HARDFLOAT;
734 def SEL_D    : SEL_D_ENC, SEL_D_DESC, ISA_MIPS32R6, HARDFLOAT;
735 def SEL_S    : SEL_S_ENC, SEL_S_DESC, ISA_MIPS32R6, HARDFLOAT;
736 def SWC2_R6 : SWC2_R6_ENC, SWC2_R6_DESC, ISA_MIPS32R6;
737
738 //===----------------------------------------------------------------------===//
739 //
740 // Instruction Aliases
741 //
742 //===----------------------------------------------------------------------===//
743
744 def : MipsInstAlias<"sdbbp", (SDBBP_R6 0)>, ISA_MIPS32R6;
745 def : MipsInstAlias<"jr $rs", (JALR ZERO, GPR32Opnd:$rs), 1>, ISA_MIPS32R6;
746
747 //===----------------------------------------------------------------------===//
748 //
749 // Patterns and Pseudo Instructions
750 //
751 //===----------------------------------------------------------------------===//
752
753 // f32 comparisons supported via another comparison
754 def : MipsPat<(setone f32:$lhs, f32:$rhs),
755               (NOR (CMP_UEQ_S f32:$lhs, f32:$rhs), ZERO)>, ISA_MIPS32R6;
756 def : MipsPat<(seto f32:$lhs, f32:$rhs),
757               (NOR (CMP_UN_S f32:$lhs, f32:$rhs), ZERO)>, ISA_MIPS32R6;
758 def : MipsPat<(setune f32:$lhs, f32:$rhs),
759               (NOR (CMP_EQ_S f32:$lhs, f32:$rhs), ZERO)>, ISA_MIPS32R6;
760 def : MipsPat<(seteq f32:$lhs, f32:$rhs), (CMP_EQ_S f32:$lhs, f32:$rhs)>,
761       ISA_MIPS32R6;
762 def : MipsPat<(setgt f32:$lhs, f32:$rhs), (CMP_LE_S f32:$rhs, f32:$lhs)>,
763       ISA_MIPS32R6;
764 def : MipsPat<(setge f32:$lhs, f32:$rhs), (CMP_LT_S f32:$rhs, f32:$lhs)>,
765       ISA_MIPS32R6;
766 def : MipsPat<(setlt f32:$lhs, f32:$rhs), (CMP_LT_S f32:$lhs, f32:$rhs)>,
767       ISA_MIPS32R6;
768 def : MipsPat<(setle f32:$lhs, f32:$rhs), (CMP_LE_S f32:$lhs, f32:$rhs)>,
769       ISA_MIPS32R6;
770 def : MipsPat<(setne f32:$lhs, f32:$rhs),
771               (NOR (CMP_EQ_S f32:$lhs, f32:$rhs), ZERO)>, ISA_MIPS32R6;
772
773 // f64 comparisons supported via another comparison
774 def : MipsPat<(setone f64:$lhs, f64:$rhs),
775               (NOR (CMP_UEQ_D f64:$lhs, f64:$rhs), ZERO)>, ISA_MIPS32R6;
776 def : MipsPat<(seto f64:$lhs, f64:$rhs),
777               (NOR (CMP_UN_D f64:$lhs, f64:$rhs), ZERO)>, ISA_MIPS32R6;
778 def : MipsPat<(setune f64:$lhs, f64:$rhs),
779               (NOR (CMP_EQ_D f64:$lhs, f64:$rhs), ZERO)>, ISA_MIPS32R6;
780 def : MipsPat<(seteq f64:$lhs, f64:$rhs), (CMP_EQ_D f64:$lhs, f64:$rhs)>,
781       ISA_MIPS32R6;
782 def : MipsPat<(setgt f64:$lhs, f64:$rhs), (CMP_LE_D f64:$rhs, f64:$lhs)>,
783       ISA_MIPS32R6;
784 def : MipsPat<(setge f64:$lhs, f64:$rhs), (CMP_LT_D f64:$rhs, f64:$lhs)>,
785       ISA_MIPS32R6;
786 def : MipsPat<(setlt f64:$lhs, f64:$rhs), (CMP_LT_D f64:$lhs, f64:$rhs)>,
787       ISA_MIPS32R6;
788 def : MipsPat<(setle f64:$lhs, f64:$rhs), (CMP_LE_D f64:$lhs, f64:$rhs)>,
789       ISA_MIPS32R6;
790 def : MipsPat<(setne f64:$lhs, f64:$rhs),
791               (NOR (CMP_EQ_D f64:$lhs, f64:$rhs), ZERO)>, ISA_MIPS32R6;
792
793 // i32 selects
794 def : MipsPat<(select i32:$cond, i32:$t, i32:$f),
795               (OR (SELNEZ i32:$t, i32:$cond), (SELEQZ i32:$f, i32:$cond))>,
796               ISA_MIPS32R6;
797 def : MipsPat<(select (i32 (seteq i32:$cond, immz)), i32:$t, i32:$f),
798               (OR (SELEQZ i32:$t, i32:$cond), (SELNEZ i32:$f, i32:$cond))>,
799               ISA_MIPS32R6;
800 def : MipsPat<(select (i32 (setne i32:$cond, immz)), i32:$t, i32:$f),
801               (OR (SELNEZ i32:$t, i32:$cond), (SELEQZ i32:$f, i32:$cond))>,
802               ISA_MIPS32R6;
803 def : MipsPat<(select (i32 (seteq i32:$cond, immZExt16:$imm)), i32:$t, i32:$f),
804               (OR (SELEQZ i32:$t, (XORi i32:$cond, immZExt16:$imm)),
805                   (SELNEZ i32:$f, (XORi i32:$cond, immZExt16:$imm)))>,
806               ISA_MIPS32R6;
807 def : MipsPat<(select (i32 (setne i32:$cond, immZExt16:$imm)), i32:$t, i32:$f),
808               (OR (SELNEZ i32:$t, (XORi i32:$cond, immZExt16:$imm)),
809                   (SELEQZ i32:$f, (XORi i32:$cond, immZExt16:$imm)))>,
810               ISA_MIPS32R6;
811 def : MipsPat<(select (i32 (setgt i32:$cond, immSExt16Plus1:$imm)), i32:$t,
812                       i32:$f),
813               (OR (SELEQZ i32:$t, (SLTi i32:$cond, (Plus1 imm:$imm))),
814                   (SELNEZ i32:$f, (SLTi i32:$cond, (Plus1 imm:$imm))))>,
815               ISA_MIPS32R6;
816 def : MipsPat<(select (i32 (setugt i32:$cond, immSExt16Plus1:$imm)),
817                       i32:$t, i32:$f),
818               (OR (SELEQZ i32:$t, (SLTiu i32:$cond, (Plus1 imm:$imm))),
819                   (SELNEZ i32:$f, (SLTiu i32:$cond, (Plus1 imm:$imm))))>,
820               ISA_MIPS32R6;
821
822 def : MipsPat<(select i32:$cond, i32:$t, immz),
823               (SELNEZ i32:$t, i32:$cond)>, ISA_MIPS32R6;
824 def : MipsPat<(select (i32 (setne i32:$cond, immz)), i32:$t, immz),
825               (SELNEZ i32:$t, i32:$cond)>, ISA_MIPS32R6;
826 def : MipsPat<(select (i32 (seteq i32:$cond, immz)), i32:$t, immz),
827               (SELEQZ i32:$t, i32:$cond)>, ISA_MIPS32R6;
828 def : MipsPat<(select i32:$cond, immz, i32:$f),
829               (SELEQZ i32:$f, i32:$cond)>, ISA_MIPS32R6;
830 def : MipsPat<(select (i32 (setne i32:$cond, immz)), immz, i32:$f),
831               (SELEQZ i32:$f, i32:$cond)>, ISA_MIPS32R6;
832 def : MipsPat<(select (i32 (seteq i32:$cond, immz)), immz, i32:$f),
833               (SELNEZ i32:$f, i32:$cond)>, ISA_MIPS32R6;