[mips][microMIPS] Implement ANDI16 instruction
[oota-llvm.git] / lib / Target / Mips / MicroMipsInstrInfo.td
1 def addrimm12 : ComplexPattern<iPTR, 2, "selectIntAddrMM", [frameindex]>;
2
3 def simm4 : Operand<i32>;
4 def simm7 : Operand<i32>;
5
6 def simm12 : Operand<i32> {
7   let DecoderMethod = "DecodeSimm12";
8 }
9
10 def uimm5_lsl2 : Operand<OtherVT> {
11   let EncoderMethod = "getUImm5Lsl2Encoding";
12 }
13
14 def uimm6_lsl2 : Operand<i32> {
15   let EncoderMethod = "getUImm6Lsl2Encoding";
16 }
17
18 def simm9_addiusp : Operand<i32> {
19   let EncoderMethod = "getSImm9AddiuspValue";
20 }
21
22 def uimm3_shift : Operand<i32> {
23   let EncoderMethod = "getUImm3Mod8Encoding";
24 }
25
26 def simm3_lsa2 : Operand<i32> {
27   let EncoderMethod = "getSImm3Lsa2Value";
28 }
29
30 def uimm4_andi : Operand<i32> {
31   let EncoderMethod = "getUImm4AndValue";
32 }
33
34 def immZExt2Shift : ImmLeaf<i32, [{return Imm >= 1 && Imm <= 8;}]>;
35
36 def immLi16 : ImmLeaf<i32, [{return Imm >= -1 && Imm <= 126;}]>;
37
38 def mem_mm_12 : Operand<i32> {
39   let PrintMethod = "printMemOperand";
40   let MIOperandInfo = (ops GPR32, simm12);
41   let EncoderMethod = "getMemEncodingMMImm12";
42   let ParserMatchClass = MipsMemAsmOperand;
43   let OperandType = "OPERAND_MEMORY";
44 }
45
46 def jmptarget_mm : Operand<OtherVT> {
47   let EncoderMethod = "getJumpTargetOpValueMM";
48 }
49
50 def calltarget_mm : Operand<iPTR> {
51   let EncoderMethod = "getJumpTargetOpValueMM";
52 }
53
54 def brtarget_mm : Operand<OtherVT> {
55   let EncoderMethod = "getBranchTargetOpValueMM";
56   let OperandType   = "OPERAND_PCREL";
57   let DecoderMethod = "DecodeBranchTargetMM";
58 }
59
60 class CompactBranchMM<string opstr, DAGOperand opnd, PatFrag cond_op,
61                       RegisterOperand RO> :
62   InstSE<(outs), (ins RO:$rs, opnd:$offset),
63          !strconcat(opstr, "\t$rs, $offset"), [], IIBranch, FrmI> {
64   let isBranch = 1;
65   let isTerminator = 1;
66   let hasDelaySlot = 0;
67   let Defs = [AT];
68 }
69
70 let canFoldAsLoad = 1 in
71 class LoadLeftRightMM<string opstr, SDNode OpNode, RegisterOperand RO,
72                       Operand MemOpnd> :
73   InstSE<(outs RO:$rt), (ins MemOpnd:$addr, RO:$src),
74          !strconcat(opstr, "\t$rt, $addr"),
75          [(set RO:$rt, (OpNode addrimm12:$addr, RO:$src))],
76          NoItinerary, FrmI> {
77   let DecoderMethod = "DecodeMemMMImm12";
78   string Constraints = "$src = $rt";
79 }
80
81 class StoreLeftRightMM<string opstr, SDNode OpNode, RegisterOperand RO,
82                        Operand MemOpnd>:
83   InstSE<(outs), (ins RO:$rt, MemOpnd:$addr),
84          !strconcat(opstr, "\t$rt, $addr"),
85          [(OpNode RO:$rt, addrimm12:$addr)], NoItinerary, FrmI> {
86   let DecoderMethod = "DecodeMemMMImm12";
87 }
88
89 class LLBaseMM<string opstr, RegisterOperand RO> :
90   InstSE<(outs RO:$rt), (ins mem_mm_12:$addr),
91          !strconcat(opstr, "\t$rt, $addr"), [], NoItinerary, FrmI> {
92   let DecoderMethod = "DecodeMemMMImm12";
93   let mayLoad = 1;
94 }
95
96 class SCBaseMM<string opstr, RegisterOperand RO> :
97   InstSE<(outs RO:$dst), (ins RO:$rt, mem_mm_12:$addr),
98          !strconcat(opstr, "\t$rt, $addr"), [], NoItinerary, FrmI> {
99   let DecoderMethod = "DecodeMemMMImm12";
100   let mayStore = 1;
101   let Constraints = "$rt = $dst";
102 }
103
104 class LoadMM<string opstr, DAGOperand RO, SDPatternOperator OpNode = null_frag,
105              InstrItinClass Itin = NoItinerary> :
106   InstSE<(outs RO:$rt), (ins mem_mm_12:$addr),
107          !strconcat(opstr, "\t$rt, $addr"),
108          [(set RO:$rt, (OpNode addrimm12:$addr))], Itin, FrmI> {
109   let DecoderMethod = "DecodeMemMMImm12";
110   let canFoldAsLoad = 1;
111   let mayLoad = 1;
112 }
113
114 class ArithRMM16<string opstr, RegisterOperand RO, bit isComm = 0,
115                  InstrItinClass Itin = NoItinerary,
116                  SDPatternOperator OpNode = null_frag> :
117   MicroMipsInst16<(outs RO:$rd), (ins RO:$rs, RO:$rt),
118                   !strconcat(opstr, "\t$rd, $rs, $rt"),
119                   [(set RO:$rd, (OpNode RO:$rs, RO:$rt))], Itin, FrmR> {
120   let isCommutable = isComm;
121 }
122
123 class AndImmMM16<string opstr, RegisterOperand RO,
124                  InstrItinClass Itin = NoItinerary> :
125   MicroMipsInst16<(outs RO:$rd), (ins RO:$rs, uimm4_andi:$imm),
126                   !strconcat(opstr, "\t$rd, $rs, $imm"), [], Itin, FrmI>;
127
128 class LogicRMM16<string opstr, RegisterOperand RO,
129                  InstrItinClass Itin = NoItinerary,
130                  SDPatternOperator OpNode = null_frag> :
131   MicroMipsInst16<(outs RO:$dst), (ins RO:$rs, RO:$rt),
132          !strconcat(opstr, "\t$rt, $rs"),
133          [(set RO:$dst, (OpNode RO:$rs, RO:$rt))], Itin, FrmR> {
134   let isCommutable = 1;
135   let Constraints = "$rt = $dst";
136 }
137
138 class NotMM16<string opstr, RegisterOperand RO> :
139   MicroMipsInst16<(outs RO:$rt), (ins RO:$rs),
140          !strconcat(opstr, "\t$rt, $rs"),
141          [(set RO:$rt, (not RO:$rs))], NoItinerary, FrmR>;
142
143 class ShiftIMM16<string opstr, Operand ImmOpnd,
144                  RegisterOperand RO, SDPatternOperator OpNode = null_frag,
145                  SDPatternOperator PF = null_frag,
146                  InstrItinClass Itin = NoItinerary> :
147   MicroMipsInst16<(outs RO:$rd), (ins RO:$rt, ImmOpnd:$shamt),
148                   !strconcat(opstr, "\t$rd, $rt, $shamt"),
149                   [(set RO:$rd, (OpNode RO:$rt, PF:$shamt))], Itin, FrmR>;
150
151 class AddImmUR2<string opstr, RegisterOperand RO> :
152   MicroMipsInst16<(outs RO:$rd), (ins RO:$rs, simm3_lsa2:$imm),
153                   !strconcat(opstr, "\t$rd, $rs, $imm"),
154                   [], NoItinerary, FrmR> {
155   let isCommutable = 1;
156 }
157
158 class AddImmUS5<string opstr, RegisterOperand RO> :
159   MicroMipsInst16<(outs RO:$dst), (ins RO:$rd, simm4:$imm),
160                   !strconcat(opstr, "\t$rd, $imm"), [], NoItinerary, FrmR> {
161   let Constraints = "$rd = $dst";
162   let isCommutable = 1;
163 }
164
165 class AddImmUR1SP<string opstr, RegisterOperand RO> :
166   MicroMipsInst16<(outs RO:$rd), (ins uimm6_lsl2:$imm),
167                   !strconcat(opstr, "\t$rd, $imm"), [], NoItinerary, FrmR>;
168
169 class AddImmUSP<string opstr> :
170   MicroMipsInst16<(outs), (ins simm9_addiusp:$imm),
171                   !strconcat(opstr, "\t$imm"), [], NoItinerary, FrmI>;
172
173 class MoveFromHILOMM<string opstr, RegisterOperand RO, Register UseReg> :
174       MicroMipsInst16<(outs RO:$rd), (ins), !strconcat(opstr, "\t$rd"),
175   [], II_MFHI_MFLO, FrmR> {
176   let Uses = [UseReg];
177   let hasSideEffects = 0;
178 }
179
180 class MoveMM16<string opstr, RegisterOperand RO, bit isComm = 0,
181                InstrItinClass Itin = NoItinerary> :
182   MicroMipsInst16<(outs RO:$rd), (ins RO:$rs),
183                   !strconcat(opstr, "\t$rd, $rs"), [], Itin, FrmR> {
184   let isCommutable = isComm;
185   let isReMaterializable = 1;
186 }
187
188 class LoadImmMM16<string opstr, Operand Od, RegisterOperand RO,
189                   SDPatternOperator imm_type = null_frag> :
190   MicroMipsInst16<(outs RO:$rd), (ins Od:$imm),
191                   !strconcat(opstr, "\t$rd, $imm"), [], NoItinerary, FrmI> {
192   let isReMaterializable = 1;
193 }
194
195 // 16-bit Jump and Link (Call)
196 class JumpLinkRegMM16<string opstr, RegisterOperand RO> :
197   MicroMipsInst16<(outs), (ins RO:$rs), !strconcat(opstr, "\t$rs"),
198            [(MipsJmpLink RO:$rs)], IIBranch, FrmR> {
199   let isCall = 1;
200   let hasDelaySlot = 1;
201   let Defs = [RA];
202 }
203
204 // 16-bit Jump Reg
205 class JumpRegMM16<string opstr, RegisterOperand RO> :
206   MicroMipsInst16<(outs), (ins RO:$rs), !strconcat(opstr, "\t$rs"),
207            [], IIBranch, FrmR> {
208   let hasDelaySlot = 1;
209   let isBranch = 1;
210   let isIndirectBranch = 1;
211 }
212
213 // Base class for JRADDIUSP instruction.
214 class JumpRAddiuStackMM16 :
215   MicroMipsInst16<(outs), (ins uimm5_lsl2:$imm), "jraddiusp\t$imm",
216                   [], IIBranch, FrmR> {
217   let isTerminator = 1;
218   let isBarrier = 1;
219   let hasDelaySlot = 1;
220   let isBranch = 1;
221   let isIndirectBranch = 1;
222 }
223
224 // 16-bit Jump and Link (Call) - Short Delay Slot
225 class JumpLinkRegSMM16<string opstr, RegisterOperand RO> :
226   MicroMipsInst16<(outs), (ins RO:$rs), !strconcat(opstr, "\t$rs"),
227            [], IIBranch, FrmR> {
228   let isCall = 1;
229   let hasDelaySlot = 1;
230   let Defs = [RA];
231 }
232
233 // 16-bit Jump Register Compact - No delay slot
234 class JumpRegCMM16<string opstr, RegisterOperand RO> :
235   MicroMipsInst16<(outs), (ins RO:$rs), !strconcat(opstr, "\t$rs"),
236                   [], IIBranch, FrmR> {
237   let isTerminator = 1;
238   let isBarrier = 1;
239   let isBranch = 1;
240   let isIndirectBranch = 1;
241 }
242
243 // MicroMIPS Jump and Link (Call) - Short Delay Slot
244 let isCall = 1, hasDelaySlot = 1, Defs = [RA] in {
245   class JumpLinkMM<string opstr, DAGOperand opnd> :
246     InstSE<(outs), (ins opnd:$target), !strconcat(opstr, "\t$target"),
247            [], IIBranch, FrmJ, opstr> {
248     let DecoderMethod = "DecodeJumpTargetMM";
249   }
250
251   class JumpLinkRegMM<string opstr, RegisterOperand RO>:
252     InstSE<(outs RO:$rd), (ins RO:$rs), !strconcat(opstr, "\t$rd, $rs"),
253             [], IIBranch, FrmR>;
254
255   class BranchCompareToZeroLinkMM<string opstr, DAGOperand opnd,
256                                   RegisterOperand RO> :
257     InstSE<(outs), (ins RO:$rs, opnd:$offset),
258            !strconcat(opstr, "\t$rs, $offset"), [], IIBranch, FrmI, opstr>;
259 }
260
261 def ADDU16_MM : ArithRMM16<"addu16", GPRMM16Opnd, 1, II_ADDU, add>,
262                 ARITH_FM_MM16<0>;
263 def SUBU16_MM : ArithRMM16<"subu16", GPRMM16Opnd, 0, II_SUBU, sub>,
264                 ARITH_FM_MM16<1>;
265 def ANDI16_MM : AndImmMM16<"andi16", GPRMM16Opnd, II_AND>, ANDI_FM_MM16<0x0b>;
266 def AND16_MM : LogicRMM16<"and16", GPRMM16Opnd, II_AND, and>,
267                LOGIC_FM_MM16<0x2>;
268 def OR16_MM  : LogicRMM16<"or16", GPRMM16Opnd, II_OR, or>,
269                LOGIC_FM_MM16<0x3>;
270 def XOR16_MM : LogicRMM16<"xor16", GPRMM16Opnd, II_XOR, xor>,
271                LOGIC_FM_MM16<0x1>;
272 def NOT16_MM : NotMM16<"not16", GPRMM16Opnd>, LOGIC_FM_MM16<0x0>;
273 def SLL16_MM : ShiftIMM16<"sll16", uimm3_shift, GPRMM16Opnd, shl,
274                           immZExt2Shift, II_SLL>, SHIFT_FM_MM16<0>;
275 def SRL16_MM : ShiftIMM16<"srl16", uimm3_shift, GPRMM16Opnd, srl,
276                           immZExt2Shift, II_SRL>, SHIFT_FM_MM16<1>;
277 def ADDIUR1SP_MM : AddImmUR1SP<"addiur1sp", GPRMM16Opnd>, ADDIUR1SP_FM_MM16;
278 def ADDIUR2_MM : AddImmUR2<"addiur2", GPRMM16Opnd>, ADDIUR2_FM_MM16;
279 def ADDIUS5_MM : AddImmUS5<"addius5", GPR32Opnd>, ADDIUS5_FM_MM16;
280 def ADDIUSP_MM : AddImmUSP<"addiusp">, ADDIUSP_FM_MM16;
281 def MFHI16_MM : MoveFromHILOMM<"mfhi", GPR32Opnd, AC0>, MFHILO_FM_MM16<0x10>;
282 def MFLO16_MM : MoveFromHILOMM<"mflo", GPR32Opnd, AC0>, MFHILO_FM_MM16<0x12>;
283 def MOVE16_MM : MoveMM16<"move", GPR32Opnd>, MOVE_FM_MM16<0x03>;
284 def LI16_MM : LoadImmMM16<"li16", simm7, GPRMM16Opnd, immLi16>,
285               LI_FM_MM16, IsAsCheapAsAMove;
286 def JALR16_MM : JumpLinkRegMM16<"jalr", GPR32Opnd>, JALR_FM_MM16<0x0e>;
287 def JALRS16_MM : JumpLinkRegSMM16<"jalrs16", GPR32Opnd>, JALR_FM_MM16<0x0f>;
288 def JRC16_MM : JumpRegCMM16<"jrc", GPR32Opnd>, JALR_FM_MM16<0x0d>;
289 def JRADDIUSP : JumpRAddiuStackMM16, JRADDIUSP_FM_MM16<0x18>;
290 def JR16_MM : JumpRegMM16<"jr16", GPR32Opnd>, JALR_FM_MM16<0x0c>;
291
292 class WaitMM<string opstr> :
293   InstSE<(outs), (ins uimm10:$code_), !strconcat(opstr, "\t$code_"), [],
294          NoItinerary, FrmOther, opstr>;
295
296 let DecoderNamespace = "MicroMips", Predicates = [InMicroMips] in {
297   /// Compact Branch Instructions
298   def BEQZC_MM : CompactBranchMM<"beqzc", brtarget_mm, seteq, GPR32Opnd>,
299                  COMPACT_BRANCH_FM_MM<0x7>;
300   def BNEZC_MM : CompactBranchMM<"bnezc", brtarget_mm, setne, GPR32Opnd>,
301                  COMPACT_BRANCH_FM_MM<0x5>;
302
303   /// Arithmetic Instructions (ALU Immediate)
304   def ADDiu_MM : MMRel, ArithLogicI<"addiu", simm16, GPR32Opnd>,
305                  ADDI_FM_MM<0xc>;
306   def ADDi_MM  : MMRel, ArithLogicI<"addi", simm16, GPR32Opnd>,
307                  ADDI_FM_MM<0x4>;
308   def SLTi_MM  : MMRel, SetCC_I<"slti", setlt, simm16, immSExt16, GPR32Opnd>,
309                  SLTI_FM_MM<0x24>;
310   def SLTiu_MM : MMRel, SetCC_I<"sltiu", setult, simm16, immSExt16, GPR32Opnd>,
311                  SLTI_FM_MM<0x2c>;
312   def ANDi_MM  : MMRel, ArithLogicI<"andi", uimm16, GPR32Opnd>,
313                  ADDI_FM_MM<0x34>;
314   def ORi_MM   : MMRel, ArithLogicI<"ori", uimm16, GPR32Opnd>,
315                  ADDI_FM_MM<0x14>;
316   def XORi_MM  : MMRel, ArithLogicI<"xori", uimm16, GPR32Opnd>,
317                  ADDI_FM_MM<0x1c>;
318   def LUi_MM   : MMRel, LoadUpper<"lui", GPR32Opnd, uimm16>, LUI_FM_MM;
319
320   def LEA_ADDiu_MM : MMRel, EffectiveAddress<"addiu", GPR32Opnd>,
321                      LW_FM_MM<0xc>;
322
323   /// Arithmetic Instructions (3-Operand, R-Type)
324   def ADDu_MM  : MMRel, ArithLogicR<"addu", GPR32Opnd>, ADD_FM_MM<0, 0x150>;
325   def SUBu_MM  : MMRel, ArithLogicR<"subu", GPR32Opnd>, ADD_FM_MM<0, 0x1d0>;
326   def MUL_MM   : MMRel, ArithLogicR<"mul", GPR32Opnd>, ADD_FM_MM<0, 0x210>;
327   def ADD_MM   : MMRel, ArithLogicR<"add", GPR32Opnd>, ADD_FM_MM<0, 0x110>;
328   def SUB_MM   : MMRel, ArithLogicR<"sub", GPR32Opnd>, ADD_FM_MM<0, 0x190>;
329   def SLT_MM   : MMRel, SetCC_R<"slt", setlt, GPR32Opnd>, ADD_FM_MM<0, 0x350>;
330   def SLTu_MM  : MMRel, SetCC_R<"sltu", setult, GPR32Opnd>,
331                  ADD_FM_MM<0, 0x390>;
332   def AND_MM   : MMRel, ArithLogicR<"and", GPR32Opnd, 1, II_AND, and>,
333                  ADD_FM_MM<0, 0x250>;
334   def OR_MM    : MMRel, ArithLogicR<"or", GPR32Opnd, 1, II_OR, or>,
335                  ADD_FM_MM<0, 0x290>;
336   def XOR_MM   : MMRel, ArithLogicR<"xor", GPR32Opnd, 1, II_XOR, xor>,
337                  ADD_FM_MM<0, 0x310>;
338   def NOR_MM   : MMRel, LogicNOR<"nor", GPR32Opnd>, ADD_FM_MM<0, 0x2d0>;
339   def MULT_MM  : MMRel, Mult<"mult", II_MULT, GPR32Opnd, [HI0, LO0]>,
340                  MULT_FM_MM<0x22c>;
341   def MULTu_MM : MMRel, Mult<"multu", II_MULTU, GPR32Opnd, [HI0, LO0]>,
342                  MULT_FM_MM<0x26c>;
343   def SDIV_MM  : MMRel, Div<"div", II_DIV, GPR32Opnd, [HI0, LO0]>,
344                  MULT_FM_MM<0x2ac>;
345   def UDIV_MM  : MMRel, Div<"divu", II_DIVU, GPR32Opnd, [HI0, LO0]>,
346                  MULT_FM_MM<0x2ec>;
347
348   /// Shift Instructions
349   def SLL_MM   : MMRel, shift_rotate_imm<"sll", uimm5, GPR32Opnd, II_SLL>,
350                  SRA_FM_MM<0, 0>;
351   def SRL_MM   : MMRel, shift_rotate_imm<"srl", uimm5, GPR32Opnd, II_SRL>,
352                  SRA_FM_MM<0x40, 0>;
353   def SRA_MM   : MMRel, shift_rotate_imm<"sra", uimm5, GPR32Opnd, II_SRA>,
354                  SRA_FM_MM<0x80, 0>;
355   def SLLV_MM  : MMRel, shift_rotate_reg<"sllv", GPR32Opnd, II_SLLV>,
356                  SRLV_FM_MM<0x10, 0>;
357   def SRLV_MM  : MMRel, shift_rotate_reg<"srlv", GPR32Opnd, II_SRLV>,
358                  SRLV_FM_MM<0x50, 0>;
359   def SRAV_MM  : MMRel, shift_rotate_reg<"srav", GPR32Opnd, II_SRAV>,
360                  SRLV_FM_MM<0x90, 0>;
361   def ROTR_MM  : MMRel, shift_rotate_imm<"rotr", uimm5, GPR32Opnd, II_ROTR>,
362                  SRA_FM_MM<0xc0, 0>;
363   def ROTRV_MM : MMRel, shift_rotate_reg<"rotrv", GPR32Opnd, II_ROTRV>,
364                  SRLV_FM_MM<0xd0, 0>;
365
366   /// Load and Store Instructions - aligned
367   let DecoderMethod = "DecodeMemMMImm16" in {
368     def LB_MM  : Load<"lb", GPR32Opnd>, MMRel, LW_FM_MM<0x7>;
369     def LBu_MM : Load<"lbu", GPR32Opnd>, MMRel, LW_FM_MM<0x5>;
370     def LH_MM  : Load<"lh", GPR32Opnd>, MMRel, LW_FM_MM<0xf>;
371     def LHu_MM : Load<"lhu", GPR32Opnd>, MMRel, LW_FM_MM<0xd>;
372     def LW_MM  : Load<"lw", GPR32Opnd>, MMRel, LW_FM_MM<0x3f>;
373     def SB_MM  : Store<"sb", GPR32Opnd>, MMRel, LW_FM_MM<0x6>;
374     def SH_MM  : Store<"sh", GPR32Opnd>, MMRel, LW_FM_MM<0xe>;
375     def SW_MM  : Store<"sw", GPR32Opnd>, MMRel, LW_FM_MM<0x3e>;
376   }
377
378   def LWU_MM : LoadMM<"lwu", GPR32Opnd, zextloadi32, II_LWU>, LL_FM_MM<0xe>;
379
380   /// Load and Store Instructions - unaligned
381   def LWL_MM : LoadLeftRightMM<"lwl", MipsLWL, GPR32Opnd, mem_mm_12>,
382                LWL_FM_MM<0x0>;
383   def LWR_MM : LoadLeftRightMM<"lwr", MipsLWR, GPR32Opnd, mem_mm_12>,
384                LWL_FM_MM<0x1>;
385   def SWL_MM : StoreLeftRightMM<"swl", MipsSWL, GPR32Opnd, mem_mm_12>,
386                LWL_FM_MM<0x8>;
387   def SWR_MM : StoreLeftRightMM<"swr", MipsSWR, GPR32Opnd, mem_mm_12>,
388                LWL_FM_MM<0x9>;
389
390   /// Move Conditional
391   def MOVZ_I_MM : MMRel, CMov_I_I_FT<"movz", GPR32Opnd, GPR32Opnd,
392                   NoItinerary>, ADD_FM_MM<0, 0x58>;
393   def MOVN_I_MM : MMRel, CMov_I_I_FT<"movn", GPR32Opnd, GPR32Opnd,
394                   NoItinerary>, ADD_FM_MM<0, 0x18>;
395   def MOVT_I_MM : MMRel, CMov_F_I_FT<"movt", GPR32Opnd, II_MOVT>,
396                   CMov_F_I_FM_MM<0x25>;
397   def MOVF_I_MM : MMRel, CMov_F_I_FT<"movf", GPR32Opnd, II_MOVF>,
398                   CMov_F_I_FM_MM<0x5>;
399
400   /// Move to/from HI/LO
401   def MTHI_MM : MMRel, MoveToLOHI<"mthi", GPR32Opnd, [HI0]>,
402                 MTLO_FM_MM<0x0b5>;
403   def MTLO_MM : MMRel, MoveToLOHI<"mtlo", GPR32Opnd, [LO0]>,
404                 MTLO_FM_MM<0x0f5>;
405   def MFHI_MM : MMRel, MoveFromLOHI<"mfhi", GPR32Opnd, AC0>,
406                 MFLO_FM_MM<0x035>;
407   def MFLO_MM : MMRel, MoveFromLOHI<"mflo", GPR32Opnd, AC0>,
408                 MFLO_FM_MM<0x075>;
409
410   /// Multiply Add/Sub Instructions
411   def MADD_MM  : MMRel, MArithR<"madd", II_MADD, 1>, MULT_FM_MM<0x32c>;
412   def MADDU_MM : MMRel, MArithR<"maddu", II_MADDU, 1>, MULT_FM_MM<0x36c>;
413   def MSUB_MM  : MMRel, MArithR<"msub", II_MSUB>, MULT_FM_MM<0x3ac>;
414   def MSUBU_MM : MMRel, MArithR<"msubu", II_MSUBU>, MULT_FM_MM<0x3ec>;
415
416   /// Count Leading
417   def CLZ_MM : MMRel, CountLeading0<"clz", GPR32Opnd>, CLO_FM_MM<0x16c>,
418                ISA_MIPS32;
419   def CLO_MM : MMRel, CountLeading1<"clo", GPR32Opnd>, CLO_FM_MM<0x12c>,
420                ISA_MIPS32;
421
422   /// Sign Ext In Register Instructions.
423   def SEB_MM : MMRel, SignExtInReg<"seb", i8, GPR32Opnd, II_SEB>,
424                SEB_FM_MM<0x0ac>, ISA_MIPS32R2;
425   def SEH_MM : MMRel, SignExtInReg<"seh", i16, GPR32Opnd, II_SEH>,
426                SEB_FM_MM<0x0ec>, ISA_MIPS32R2;
427
428   /// Word Swap Bytes Within Halfwords
429   def WSBH_MM : MMRel, SubwordSwap<"wsbh", GPR32Opnd>, SEB_FM_MM<0x1ec>,
430                 ISA_MIPS32R2;
431
432   def EXT_MM : MMRel, ExtBase<"ext", GPR32Opnd, uimm5, MipsExt>,
433                EXT_FM_MM<0x2c>;
434   def INS_MM : MMRel, InsBase<"ins", GPR32Opnd, uimm5, MipsIns>,
435                EXT_FM_MM<0x0c>;
436
437   /// Jump Instructions
438   let DecoderMethod = "DecodeJumpTargetMM" in {
439     def J_MM        : MMRel, JumpFJ<jmptarget_mm, "j", br, bb, "j">,
440                       J_FM_MM<0x35>;
441     def JAL_MM      : MMRel, JumpLink<"jal", calltarget_mm>, J_FM_MM<0x3d>;
442   }
443   def JR_MM   : MMRel, IndirectBranch<"jr", GPR32Opnd>, JR_FM_MM<0x3c>;
444   def JALR_MM : JumpLinkReg<"jalr", GPR32Opnd>, JALR_FM_MM<0x03c>;
445
446   /// Jump Instructions - Short Delay Slot
447   def JALS_MM   : JumpLinkMM<"jals", calltarget_mm>, J_FM_MM<0x1d>;
448   def JALRS_MM  : JumpLinkRegMM<"jalrs", GPR32Opnd>, JALR_FM_MM<0x13c>;
449
450   /// Branch Instructions
451   def BEQ_MM  : MMRel, CBranch<"beq", brtarget_mm, seteq, GPR32Opnd>,
452                 BEQ_FM_MM<0x25>;
453   def BNE_MM  : MMRel, CBranch<"bne", brtarget_mm, setne, GPR32Opnd>,
454                 BEQ_FM_MM<0x2d>;
455   def BGEZ_MM : MMRel, CBranchZero<"bgez", brtarget_mm, setge, GPR32Opnd>,
456                 BGEZ_FM_MM<0x2>;
457   def BGTZ_MM : MMRel, CBranchZero<"bgtz", brtarget_mm, setgt, GPR32Opnd>,
458                 BGEZ_FM_MM<0x6>;
459   def BLEZ_MM : MMRel, CBranchZero<"blez", brtarget_mm, setle, GPR32Opnd>,
460                 BGEZ_FM_MM<0x4>;
461   def BLTZ_MM : MMRel, CBranchZero<"bltz", brtarget_mm, setlt, GPR32Opnd>,
462                 BGEZ_FM_MM<0x0>;
463   def BGEZAL_MM : MMRel, BGEZAL_FT<"bgezal", brtarget_mm, GPR32Opnd>,
464                   BGEZAL_FM_MM<0x03>;
465   def BLTZAL_MM : MMRel, BGEZAL_FT<"bltzal", brtarget_mm, GPR32Opnd>,
466                   BGEZAL_FM_MM<0x01>;
467
468   /// Branch Instructions - Short Delay Slot
469   def BGEZALS_MM : BranchCompareToZeroLinkMM<"bgezals", brtarget_mm,
470                                              GPR32Opnd>, BGEZAL_FM_MM<0x13>;
471   def BLTZALS_MM : BranchCompareToZeroLinkMM<"bltzals", brtarget_mm,
472                                              GPR32Opnd>, BGEZAL_FM_MM<0x11>;
473
474   /// Control Instructions
475   def SYNC_MM    : MMRel, SYNC_FT<"sync">, SYNC_FM_MM;
476   def BREAK_MM   : MMRel, BRK_FT<"break">, BRK_FM_MM;
477   def SYSCALL_MM : MMRel, SYS_FT<"syscall">, SYS_FM_MM;
478   def WAIT_MM    : WaitMM<"wait">, WAIT_FM_MM;
479   def ERET_MM    : MMRel, ER_FT<"eret">, ER_FM_MM<0x3cd>;
480   def DERET_MM   : MMRel, ER_FT<"deret">, ER_FM_MM<0x38d>;
481   def EI_MM      : MMRel, DEI_FT<"ei", GPR32Opnd>, EI_FM_MM<0x15d>,
482                    ISA_MIPS32R2;
483   def DI_MM      : MMRel, DEI_FT<"di", GPR32Opnd>, EI_FM_MM<0x11d>,
484                    ISA_MIPS32R2;
485
486   /// Trap Instructions
487   def TEQ_MM  : MMRel, TEQ_FT<"teq", GPR32Opnd>, TEQ_FM_MM<0x0>;
488   def TGE_MM  : MMRel, TEQ_FT<"tge", GPR32Opnd>, TEQ_FM_MM<0x08>;
489   def TGEU_MM : MMRel, TEQ_FT<"tgeu", GPR32Opnd>, TEQ_FM_MM<0x10>;
490   def TLT_MM  : MMRel, TEQ_FT<"tlt", GPR32Opnd>, TEQ_FM_MM<0x20>;
491   def TLTU_MM : MMRel, TEQ_FT<"tltu", GPR32Opnd>, TEQ_FM_MM<0x28>;
492   def TNE_MM  : MMRel, TEQ_FT<"tne", GPR32Opnd>, TEQ_FM_MM<0x30>;
493
494   def TEQI_MM  : MMRel, TEQI_FT<"teqi", GPR32Opnd>, TEQI_FM_MM<0x0e>;
495   def TGEI_MM  : MMRel, TEQI_FT<"tgei", GPR32Opnd>, TEQI_FM_MM<0x09>;
496   def TGEIU_MM : MMRel, TEQI_FT<"tgeiu", GPR32Opnd>, TEQI_FM_MM<0x0b>;
497   def TLTI_MM  : MMRel, TEQI_FT<"tlti", GPR32Opnd>, TEQI_FM_MM<0x08>;
498   def TLTIU_MM : MMRel, TEQI_FT<"tltiu", GPR32Opnd>, TEQI_FM_MM<0x0a>;
499   def TNEI_MM  : MMRel, TEQI_FT<"tnei", GPR32Opnd>, TEQI_FM_MM<0x0c>;
500
501   /// Load-linked, Store-conditional
502   def LL_MM : LLBaseMM<"ll", GPR32Opnd>, LL_FM_MM<0x3>;
503   def SC_MM : SCBaseMM<"sc", GPR32Opnd>, LL_FM_MM<0xb>;
504
505   def TLBP_MM : MMRel, TLB<"tlbp">, COP0_TLB_FM_MM<0x0d>;
506   def TLBR_MM : MMRel, TLB<"tlbr">, COP0_TLB_FM_MM<0x4d>;
507   def TLBWI_MM : MMRel, TLB<"tlbwi">, COP0_TLB_FM_MM<0x8d>;
508   def TLBWR_MM : MMRel, TLB<"tlbwr">, COP0_TLB_FM_MM<0xcd>;
509 }
510
511 //===----------------------------------------------------------------------===//
512 // MicroMips instruction aliases
513 //===----------------------------------------------------------------------===//
514
515 let Predicates = [InMicroMips] in {
516   def : MipsInstAlias<"wait", (WAIT_MM 0x0), 1>;
517 }