[mips] Add assembler support for .set arch=x directive.
[oota-llvm.git] / lib / Target / Mips / MCTargetDesc / MipsTargetStreamer.cpp
1 //===-- MipsTargetStreamer.cpp - Mips Target Streamer Methods -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file provides Mips specific target streamer methods.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "InstPrinter/MipsInstPrinter.h"
15 #include "MipsELFStreamer.h"
16 #include "MipsMCTargetDesc.h"
17 #include "MipsTargetObjectFile.h"
18 #include "MipsTargetStreamer.h"
19 #include "llvm/MC/MCContext.h"
20 #include "llvm/MC/MCELF.h"
21 #include "llvm/MC/MCSectionELF.h"
22 #include "llvm/MC/MCSubtargetInfo.h"
23 #include "llvm/MC/MCSymbol.h"
24 #include "llvm/Support/CommandLine.h"
25 #include "llvm/Support/ELF.h"
26 #include "llvm/Support/ErrorHandling.h"
27 #include "llvm/Support/FormattedStream.h"
28
29 using namespace llvm;
30
31 MipsTargetStreamer::MipsTargetStreamer(MCStreamer &S)
32     : MCTargetStreamer(S), ModuleDirectiveAllowed(true) {
33   GPRInfoSet = FPRInfoSet = FrameInfoSet = false;
34 }
35 void MipsTargetStreamer::emitDirectiveSetMicroMips() {}
36 void MipsTargetStreamer::emitDirectiveSetNoMicroMips() {}
37 void MipsTargetStreamer::emitDirectiveSetMips16() {}
38 void MipsTargetStreamer::emitDirectiveSetNoMips16() { forbidModuleDirective(); }
39 void MipsTargetStreamer::emitDirectiveSetReorder() { forbidModuleDirective(); }
40 void MipsTargetStreamer::emitDirectiveSetNoReorder() {}
41 void MipsTargetStreamer::emitDirectiveSetMacro() { forbidModuleDirective(); }
42 void MipsTargetStreamer::emitDirectiveSetNoMacro() { forbidModuleDirective(); }
43 void MipsTargetStreamer::emitDirectiveSetMsa() { forbidModuleDirective(); }
44 void MipsTargetStreamer::emitDirectiveSetNoMsa() { forbidModuleDirective(); }
45 void MipsTargetStreamer::emitDirectiveSetAt() { forbidModuleDirective(); }
46 void MipsTargetStreamer::emitDirectiveSetNoAt() { forbidModuleDirective(); }
47 void MipsTargetStreamer::emitDirectiveEnd(StringRef Name) {}
48 void MipsTargetStreamer::emitDirectiveEnt(const MCSymbol &Symbol) {}
49 void MipsTargetStreamer::emitDirectiveAbiCalls() {}
50 void MipsTargetStreamer::emitDirectiveNaN2008() {}
51 void MipsTargetStreamer::emitDirectiveNaNLegacy() {}
52 void MipsTargetStreamer::emitDirectiveOptionPic0() {}
53 void MipsTargetStreamer::emitDirectiveOptionPic2() {}
54 void MipsTargetStreamer::emitFrame(unsigned StackReg, unsigned StackSize,
55                                    unsigned ReturnReg) {}
56 void MipsTargetStreamer::emitMask(unsigned CPUBitmask, int CPUTopSavedRegOff) {}
57 void MipsTargetStreamer::emitFMask(unsigned FPUBitmask, int FPUTopSavedRegOff) {
58 }
59 void MipsTargetStreamer::emitDirectiveSetArch(StringRef Arch) {
60   forbidModuleDirective();
61 }
62 void MipsTargetStreamer::emitDirectiveSetMips1() { forbidModuleDirective(); }
63 void MipsTargetStreamer::emitDirectiveSetMips2() { forbidModuleDirective(); }
64 void MipsTargetStreamer::emitDirectiveSetMips3() { forbidModuleDirective(); }
65 void MipsTargetStreamer::emitDirectiveSetMips4() { forbidModuleDirective(); }
66 void MipsTargetStreamer::emitDirectiveSetMips5() { forbidModuleDirective(); }
67 void MipsTargetStreamer::emitDirectiveSetMips32() { forbidModuleDirective(); }
68 void MipsTargetStreamer::emitDirectiveSetMips32R2() { forbidModuleDirective(); }
69 void MipsTargetStreamer::emitDirectiveSetMips32R6() { forbidModuleDirective(); }
70 void MipsTargetStreamer::emitDirectiveSetMips64() { forbidModuleDirective(); }
71 void MipsTargetStreamer::emitDirectiveSetMips64R2() { forbidModuleDirective(); }
72 void MipsTargetStreamer::emitDirectiveSetMips64R6() { forbidModuleDirective(); }
73 void MipsTargetStreamer::emitDirectiveSetDsp() { forbidModuleDirective(); }
74 void MipsTargetStreamer::emitDirectiveCpload(unsigned RegNo) {}
75 void MipsTargetStreamer::emitDirectiveCpsetup(unsigned RegNo, int RegOrOffset,
76                                               const MCSymbol &Sym, bool IsReg) {
77 }
78 void MipsTargetStreamer::emitDirectiveModuleOddSPReg(bool Enabled,
79                                                      bool IsO32ABI) {
80   if (!Enabled && !IsO32ABI)
81     report_fatal_error("+nooddspreg is only valid for O32");
82 }
83
84 MipsTargetAsmStreamer::MipsTargetAsmStreamer(MCStreamer &S,
85                                              formatted_raw_ostream &OS)
86     : MipsTargetStreamer(S), OS(OS) {}
87
88 void MipsTargetAsmStreamer::emitDirectiveSetMicroMips() {
89   OS << "\t.set\tmicromips\n";
90   forbidModuleDirective();
91 }
92
93 void MipsTargetAsmStreamer::emitDirectiveSetNoMicroMips() {
94   OS << "\t.set\tnomicromips\n";
95   forbidModuleDirective();
96 }
97
98 void MipsTargetAsmStreamer::emitDirectiveSetMips16() {
99   OS << "\t.set\tmips16\n";
100   forbidModuleDirective();
101 }
102
103 void MipsTargetAsmStreamer::emitDirectiveSetNoMips16() {
104   OS << "\t.set\tnomips16\n";
105   MipsTargetStreamer::emitDirectiveSetNoMips16();
106 }
107
108 void MipsTargetAsmStreamer::emitDirectiveSetReorder() {
109   OS << "\t.set\treorder\n";
110   MipsTargetStreamer::emitDirectiveSetReorder();
111 }
112
113 void MipsTargetAsmStreamer::emitDirectiveSetNoReorder() {
114   OS << "\t.set\tnoreorder\n";
115   forbidModuleDirective();
116 }
117
118 void MipsTargetAsmStreamer::emitDirectiveSetMacro() {
119   OS << "\t.set\tmacro\n";
120   MipsTargetStreamer::emitDirectiveSetMacro();
121 }
122
123 void MipsTargetAsmStreamer::emitDirectiveSetNoMacro() {
124   OS << "\t.set\tnomacro\n";
125   MipsTargetStreamer::emitDirectiveSetNoMacro();
126 }
127
128 void MipsTargetAsmStreamer::emitDirectiveSetMsa() {
129   OS << "\t.set\tmsa\n";
130   MipsTargetStreamer::emitDirectiveSetMsa();
131 }
132
133 void MipsTargetAsmStreamer::emitDirectiveSetNoMsa() {
134   OS << "\t.set\tnomsa\n";
135   MipsTargetStreamer::emitDirectiveSetNoMsa();
136 }
137
138 void MipsTargetAsmStreamer::emitDirectiveSetAt() {
139   OS << "\t.set\tat\n";
140   MipsTargetStreamer::emitDirectiveSetAt();
141 }
142
143 void MipsTargetAsmStreamer::emitDirectiveSetNoAt() {
144   OS << "\t.set\tnoat\n";
145   MipsTargetStreamer::emitDirectiveSetNoAt();
146 }
147
148 void MipsTargetAsmStreamer::emitDirectiveEnd(StringRef Name) {
149   OS << "\t.end\t" << Name << '\n';
150 }
151
152 void MipsTargetAsmStreamer::emitDirectiveEnt(const MCSymbol &Symbol) {
153   OS << "\t.ent\t" << Symbol.getName() << '\n';
154 }
155
156 void MipsTargetAsmStreamer::emitDirectiveAbiCalls() { OS << "\t.abicalls\n"; }
157
158 void MipsTargetAsmStreamer::emitDirectiveNaN2008() { OS << "\t.nan\t2008\n"; }
159
160 void MipsTargetAsmStreamer::emitDirectiveNaNLegacy() {
161   OS << "\t.nan\tlegacy\n";
162 }
163
164 void MipsTargetAsmStreamer::emitDirectiveOptionPic0() {
165   OS << "\t.option\tpic0\n";
166 }
167
168 void MipsTargetAsmStreamer::emitDirectiveOptionPic2() {
169   OS << "\t.option\tpic2\n";
170 }
171
172 void MipsTargetAsmStreamer::emitFrame(unsigned StackReg, unsigned StackSize,
173                                       unsigned ReturnReg) {
174   OS << "\t.frame\t$"
175      << StringRef(MipsInstPrinter::getRegisterName(StackReg)).lower() << ","
176      << StackSize << ",$"
177      << StringRef(MipsInstPrinter::getRegisterName(ReturnReg)).lower() << '\n';
178 }
179
180 void MipsTargetAsmStreamer::emitDirectiveSetArch(StringRef Arch) {
181   OS << "\t.set arch=" << Arch << "\n";
182   MipsTargetStreamer::emitDirectiveSetArch(Arch);
183 }
184
185 void MipsTargetAsmStreamer::emitDirectiveSetMips1() {
186   OS << "\t.set\tmips1\n";
187   MipsTargetStreamer::emitDirectiveSetMips1();
188 }
189
190 void MipsTargetAsmStreamer::emitDirectiveSetMips2() {
191   OS << "\t.set\tmips2\n";
192   MipsTargetStreamer::emitDirectiveSetMips2();
193 }
194
195 void MipsTargetAsmStreamer::emitDirectiveSetMips3() {
196   OS << "\t.set\tmips3\n";
197   MipsTargetStreamer::emitDirectiveSetMips3();
198 }
199
200 void MipsTargetAsmStreamer::emitDirectiveSetMips4() {
201   OS << "\t.set\tmips4\n";
202   MipsTargetStreamer::emitDirectiveSetMips4();
203 }
204
205 void MipsTargetAsmStreamer::emitDirectiveSetMips5() {
206   OS << "\t.set\tmips5\n";
207   MipsTargetStreamer::emitDirectiveSetMips5();
208 }
209
210 void MipsTargetAsmStreamer::emitDirectiveSetMips32() {
211   OS << "\t.set\tmips32\n";
212   MipsTargetStreamer::emitDirectiveSetMips32();
213 }
214
215 void MipsTargetAsmStreamer::emitDirectiveSetMips32R2() {
216   OS << "\t.set\tmips32r2\n";
217   MipsTargetStreamer::emitDirectiveSetMips32R2();
218 }
219
220 void MipsTargetAsmStreamer::emitDirectiveSetMips32R6() {
221   OS << "\t.set\tmips32r6\n";
222   MipsTargetStreamer::emitDirectiveSetMips32R6();
223 }
224
225 void MipsTargetAsmStreamer::emitDirectiveSetMips64() {
226   OS << "\t.set\tmips64\n";
227   MipsTargetStreamer::emitDirectiveSetMips64();
228 }
229
230 void MipsTargetAsmStreamer::emitDirectiveSetMips64R2() {
231   OS << "\t.set\tmips64r2\n";
232   MipsTargetStreamer::emitDirectiveSetMips64R2();
233 }
234
235 void MipsTargetAsmStreamer::emitDirectiveSetMips64R6() {
236   OS << "\t.set\tmips64r6\n";
237   MipsTargetStreamer::emitDirectiveSetMips64R6();
238 }
239
240 void MipsTargetAsmStreamer::emitDirectiveSetDsp() {
241   OS << "\t.set\tdsp\n";
242   MipsTargetStreamer::emitDirectiveSetDsp();
243 }
244 // Print a 32 bit hex number with all numbers.
245 static void printHex32(unsigned Value, raw_ostream &OS) {
246   OS << "0x";
247   for (int i = 7; i >= 0; i--)
248     OS.write_hex((Value & (0xF << (i * 4))) >> (i * 4));
249 }
250
251 void MipsTargetAsmStreamer::emitMask(unsigned CPUBitmask,
252                                      int CPUTopSavedRegOff) {
253   OS << "\t.mask \t";
254   printHex32(CPUBitmask, OS);
255   OS << ',' << CPUTopSavedRegOff << '\n';
256 }
257
258 void MipsTargetAsmStreamer::emitFMask(unsigned FPUBitmask,
259                                       int FPUTopSavedRegOff) {
260   OS << "\t.fmask\t";
261   printHex32(FPUBitmask, OS);
262   OS << "," << FPUTopSavedRegOff << '\n';
263 }
264
265 void MipsTargetAsmStreamer::emitDirectiveCpload(unsigned RegNo) {
266   OS << "\t.cpload\t$"
267      << StringRef(MipsInstPrinter::getRegisterName(RegNo)).lower() << "\n";
268   forbidModuleDirective();
269 }
270
271 void MipsTargetAsmStreamer::emitDirectiveCpsetup(unsigned RegNo,
272                                                  int RegOrOffset,
273                                                  const MCSymbol &Sym,
274                                                  bool IsReg) {
275   OS << "\t.cpsetup\t$"
276      << StringRef(MipsInstPrinter::getRegisterName(RegNo)).lower() << ", ";
277
278   if (IsReg)
279     OS << "$"
280        << StringRef(MipsInstPrinter::getRegisterName(RegOrOffset)).lower();
281   else
282     OS << RegOrOffset;
283
284   OS << ", ";
285
286   OS << Sym.getName() << "\n";
287   forbidModuleDirective();
288 }
289
290 void MipsTargetAsmStreamer::emitDirectiveModuleFP(
291     MipsABIFlagsSection::FpABIKind Value, bool Is32BitABI) {
292   MipsTargetStreamer::emitDirectiveModuleFP(Value, Is32BitABI);
293
294   StringRef ModuleValue;
295   OS << "\t.module\tfp=";
296   OS << ABIFlagsSection.getFpABIString(Value) << "\n";
297 }
298
299 void MipsTargetAsmStreamer::emitDirectiveSetFp(
300     MipsABIFlagsSection::FpABIKind Value) {
301   StringRef ModuleValue;
302   OS << "\t.set\tfp=";
303   OS << ABIFlagsSection.getFpABIString(Value) << "\n";
304 }
305
306 void MipsTargetAsmStreamer::emitMipsAbiFlags() {
307   // No action required for text output.
308 }
309
310 void MipsTargetAsmStreamer::emitDirectiveModuleOddSPReg(bool Enabled,
311                                                         bool IsO32ABI) {
312   MipsTargetStreamer::emitDirectiveModuleOddSPReg(Enabled, IsO32ABI);
313
314   OS << "\t.module\t" << (Enabled ? "" : "no") << "oddspreg\n";
315 }
316
317 // This part is for ELF object output.
318 MipsTargetELFStreamer::MipsTargetELFStreamer(MCStreamer &S,
319                                              const MCSubtargetInfo &STI)
320     : MipsTargetStreamer(S), MicroMipsEnabled(false), STI(STI) {
321   MCAssembler &MCA = getStreamer().getAssembler();
322   uint64_t Features = STI.getFeatureBits();
323   Triple T(STI.getTargetTriple());
324   Pic = (MCA.getContext().getObjectFileInfo()->getRelocM() == Reloc::PIC_)
325             ? true
326             : false;
327
328   // Update e_header flags
329   unsigned EFlags = 0;
330
331   // Architecture
332   if (Features & Mips::FeatureMips64r6)
333     EFlags |= ELF::EF_MIPS_ARCH_64R6;
334   else if (Features & Mips::FeatureMips64r2)
335     EFlags |= ELF::EF_MIPS_ARCH_64R2;
336   else if (Features & Mips::FeatureMips64)
337     EFlags |= ELF::EF_MIPS_ARCH_64;
338   else if (Features & Mips::FeatureMips5)
339     EFlags |= ELF::EF_MIPS_ARCH_5;
340   else if (Features & Mips::FeatureMips4)
341     EFlags |= ELF::EF_MIPS_ARCH_4;
342   else if (Features & Mips::FeatureMips3)
343     EFlags |= ELF::EF_MIPS_ARCH_3;
344   else if (Features & Mips::FeatureMips32r6)
345     EFlags |= ELF::EF_MIPS_ARCH_32R6;
346   else if (Features & Mips::FeatureMips32r2)
347     EFlags |= ELF::EF_MIPS_ARCH_32R2;
348   else if (Features & Mips::FeatureMips32)
349     EFlags |= ELF::EF_MIPS_ARCH_32;
350   else if (Features & Mips::FeatureMips2)
351     EFlags |= ELF::EF_MIPS_ARCH_2;
352   else
353     EFlags |= ELF::EF_MIPS_ARCH_1;
354
355   // ABI
356   // N64 does not require any ABI bits.
357   if (Features & Mips::FeatureO32)
358     EFlags |= ELF::EF_MIPS_ABI_O32;
359   else if (Features & Mips::FeatureN32)
360     EFlags |= ELF::EF_MIPS_ABI2;
361
362   if (Features & Mips::FeatureGP64Bit) {
363     if (Features & Mips::FeatureO32)
364       EFlags |= ELF::EF_MIPS_32BITMODE; /* Compatibility Mode */
365   } else if (Features & Mips::FeatureMips64r2 || Features & Mips::FeatureMips64)
366     EFlags |= ELF::EF_MIPS_32BITMODE;
367
368   // Other options.
369   if (Features & Mips::FeatureNaN2008)
370     EFlags |= ELF::EF_MIPS_NAN2008;
371
372   // -mabicalls and -mplt are not implemented but we should act as if they were
373   // given.
374   EFlags |= ELF::EF_MIPS_CPIC;
375   if (Features & Mips::FeatureN64)
376     EFlags |= ELF::EF_MIPS_PIC;
377
378   MCA.setELFHeaderEFlags(EFlags);
379 }
380
381 void MipsTargetELFStreamer::emitLabel(MCSymbol *Symbol) {
382   if (!isMicroMipsEnabled())
383     return;
384   MCSymbolData &Data = getStreamer().getOrCreateSymbolData(Symbol);
385   uint8_t Type = MCELF::GetType(Data);
386   if (Type != ELF::STT_FUNC)
387     return;
388
389   // The "other" values are stored in the last 6 bits of the second byte
390   // The traditional defines for STO values assume the full byte and thus
391   // the shift to pack it.
392   MCELF::setOther(Data, ELF::STO_MIPS_MICROMIPS >> 2);
393 }
394
395 void MipsTargetELFStreamer::finish() {
396   MCAssembler &MCA = getStreamer().getAssembler();
397   const MCObjectFileInfo &OFI = *MCA.getContext().getObjectFileInfo();
398
399   // .bss, .text and .data are always at least 16-byte aligned.
400   MCSectionData &TextSectionData =
401       MCA.getOrCreateSectionData(*OFI.getTextSection());
402   MCSectionData &DataSectionData =
403       MCA.getOrCreateSectionData(*OFI.getDataSection());
404   MCSectionData &BSSSectionData =
405       MCA.getOrCreateSectionData(*OFI.getBSSSection());
406
407   TextSectionData.setAlignment(std::max(16u, TextSectionData.getAlignment()));
408   DataSectionData.setAlignment(std::max(16u, DataSectionData.getAlignment()));
409   BSSSectionData.setAlignment(std::max(16u, BSSSectionData.getAlignment()));
410
411   // Emit all the option records.
412   // At the moment we are only emitting .Mips.options (ODK_REGINFO) and
413   // .reginfo.
414   MipsELFStreamer &MEF = static_cast<MipsELFStreamer &>(Streamer);
415   MEF.EmitMipsOptionRecords();
416
417   emitMipsAbiFlags();
418 }
419
420 void MipsTargetELFStreamer::emitAssignment(MCSymbol *Symbol,
421                                            const MCExpr *Value) {
422   // If on rhs is micromips symbol then mark Symbol as microMips.
423   if (Value->getKind() != MCExpr::SymbolRef)
424     return;
425   const MCSymbol &RhsSym =
426       static_cast<const MCSymbolRefExpr *>(Value)->getSymbol();
427   MCSymbolData &Data = getStreamer().getOrCreateSymbolData(&RhsSym);
428   uint8_t Type = MCELF::GetType(Data);
429   if ((Type != ELF::STT_FUNC) ||
430       !(MCELF::getOther(Data) & (ELF::STO_MIPS_MICROMIPS >> 2)))
431     return;
432
433   MCSymbolData &SymbolData = getStreamer().getOrCreateSymbolData(Symbol);
434   // The "other" values are stored in the last 6 bits of the second byte.
435   // The traditional defines for STO values assume the full byte and thus
436   // the shift to pack it.
437   MCELF::setOther(SymbolData, ELF::STO_MIPS_MICROMIPS >> 2);
438 }
439
440 MCELFStreamer &MipsTargetELFStreamer::getStreamer() {
441   return static_cast<MCELFStreamer &>(Streamer);
442 }
443
444 void MipsTargetELFStreamer::emitDirectiveSetMicroMips() {
445   MicroMipsEnabled = true;
446
447   MCAssembler &MCA = getStreamer().getAssembler();
448   unsigned Flags = MCA.getELFHeaderEFlags();
449   Flags |= ELF::EF_MIPS_MICROMIPS;
450   MCA.setELFHeaderEFlags(Flags);
451   forbidModuleDirective();
452 }
453
454 void MipsTargetELFStreamer::emitDirectiveSetNoMicroMips() {
455   MicroMipsEnabled = false;
456   forbidModuleDirective();
457 }
458
459 void MipsTargetELFStreamer::emitDirectiveSetMips16() {
460   MCAssembler &MCA = getStreamer().getAssembler();
461   unsigned Flags = MCA.getELFHeaderEFlags();
462   Flags |= ELF::EF_MIPS_ARCH_ASE_M16;
463   MCA.setELFHeaderEFlags(Flags);
464   forbidModuleDirective();
465 }
466
467 void MipsTargetELFStreamer::emitDirectiveSetNoReorder() {
468   MCAssembler &MCA = getStreamer().getAssembler();
469   unsigned Flags = MCA.getELFHeaderEFlags();
470   Flags |= ELF::EF_MIPS_NOREORDER;
471   MCA.setELFHeaderEFlags(Flags);
472   forbidModuleDirective();
473 }
474
475 void MipsTargetELFStreamer::emitDirectiveEnd(StringRef Name) {
476   MCAssembler &MCA = getStreamer().getAssembler();
477   MCContext &Context = MCA.getContext();
478   MCStreamer &OS = getStreamer();
479
480   const MCSectionELF *Sec = Context.getELFSection(".pdr", ELF::SHT_PROGBITS,
481                                                   ELF::SHF_ALLOC | ELF::SHT_REL,
482                                                   SectionKind::getMetadata());
483
484   const MCSymbolRefExpr *ExprRef =
485       MCSymbolRefExpr::Create(Name, MCSymbolRefExpr::VK_None, Context);
486
487   MCSectionData &SecData = MCA.getOrCreateSectionData(*Sec);
488   SecData.setAlignment(4);
489
490   OS.PushSection();
491
492   OS.SwitchSection(Sec);
493
494   OS.EmitValueImpl(ExprRef, 4);
495
496   OS.EmitIntValue(GPRInfoSet ? GPRBitMask : 0, 4); // reg_mask
497   OS.EmitIntValue(GPRInfoSet ? GPROffset : 0, 4);  // reg_offset
498
499   OS.EmitIntValue(FPRInfoSet ? FPRBitMask : 0, 4); // fpreg_mask
500   OS.EmitIntValue(FPRInfoSet ? FPROffset : 0, 4);  // fpreg_offset
501
502   OS.EmitIntValue(FrameInfoSet ? FrameOffset : 0, 4); // frame_offset
503   OS.EmitIntValue(FrameInfoSet ? FrameReg : 0, 4);    // frame_reg
504   OS.EmitIntValue(FrameInfoSet ? ReturnReg : 0, 4);   // return_reg
505
506   // The .end directive marks the end of a procedure. Invalidate
507   // the information gathered up until this point.
508   GPRInfoSet = FPRInfoSet = FrameInfoSet = false;
509
510   OS.PopSection();
511 }
512
513 void MipsTargetELFStreamer::emitDirectiveEnt(const MCSymbol &Symbol) {
514   GPRInfoSet = FPRInfoSet = FrameInfoSet = false;
515 }
516
517 void MipsTargetELFStreamer::emitDirectiveAbiCalls() {
518   MCAssembler &MCA = getStreamer().getAssembler();
519   unsigned Flags = MCA.getELFHeaderEFlags();
520   Flags |= ELF::EF_MIPS_CPIC | ELF::EF_MIPS_PIC;
521   MCA.setELFHeaderEFlags(Flags);
522 }
523
524 void MipsTargetELFStreamer::emitDirectiveNaN2008() {
525   MCAssembler &MCA = getStreamer().getAssembler();
526   unsigned Flags = MCA.getELFHeaderEFlags();
527   Flags |= ELF::EF_MIPS_NAN2008;
528   MCA.setELFHeaderEFlags(Flags);
529 }
530
531 void MipsTargetELFStreamer::emitDirectiveNaNLegacy() {
532   MCAssembler &MCA = getStreamer().getAssembler();
533   unsigned Flags = MCA.getELFHeaderEFlags();
534   Flags &= ~ELF::EF_MIPS_NAN2008;
535   MCA.setELFHeaderEFlags(Flags);
536 }
537
538 void MipsTargetELFStreamer::emitDirectiveOptionPic0() {
539   MCAssembler &MCA = getStreamer().getAssembler();
540   unsigned Flags = MCA.getELFHeaderEFlags();
541   // This option overrides other PIC options like -KPIC.
542   Pic = false;
543   Flags &= ~ELF::EF_MIPS_PIC;
544   MCA.setELFHeaderEFlags(Flags);
545 }
546
547 void MipsTargetELFStreamer::emitDirectiveOptionPic2() {
548   MCAssembler &MCA = getStreamer().getAssembler();
549   unsigned Flags = MCA.getELFHeaderEFlags();
550   Pic = true;
551   // NOTE: We are following the GAS behaviour here which means the directive
552   // 'pic2' also sets the CPIC bit in the ELF header. This is different from
553   // what is stated in the SYSV ABI which consider the bits EF_MIPS_PIC and
554   // EF_MIPS_CPIC to be mutually exclusive.
555   Flags |= ELF::EF_MIPS_PIC | ELF::EF_MIPS_CPIC;
556   MCA.setELFHeaderEFlags(Flags);
557 }
558
559 void MipsTargetELFStreamer::emitFrame(unsigned StackReg, unsigned StackSize,
560                                       unsigned ReturnReg_) {
561   MCContext &Context = getStreamer().getAssembler().getContext();
562   const MCRegisterInfo *RegInfo = Context.getRegisterInfo();
563
564   FrameInfoSet = true;
565   FrameReg = RegInfo->getEncodingValue(StackReg);
566   FrameOffset = StackSize;
567   ReturnReg = RegInfo->getEncodingValue(ReturnReg_);
568 }
569
570 void MipsTargetELFStreamer::emitMask(unsigned CPUBitmask,
571                                      int CPUTopSavedRegOff) {
572   GPRInfoSet = true;
573   GPRBitMask = CPUBitmask;
574   GPROffset = CPUTopSavedRegOff;
575 }
576
577 void MipsTargetELFStreamer::emitFMask(unsigned FPUBitmask,
578                                       int FPUTopSavedRegOff) {
579   FPRInfoSet = true;
580   FPRBitMask = FPUBitmask;
581   FPROffset = FPUTopSavedRegOff;
582 }
583
584 void MipsTargetELFStreamer::emitDirectiveCpload(unsigned RegNo) {
585   // .cpload $reg
586   // This directive expands to:
587   // lui   $gp, %hi(_gp_disp)
588   // addui $gp, $gp, %lo(_gp_disp)
589   // addu  $gp, $gp, $reg
590   // when support for position independent code is enabled.
591   if (!Pic || (isN32() || isN64()))
592     return;
593
594   // There's a GNU extension controlled by -mno-shared that allows
595   // locally-binding symbols to be accessed using absolute addresses.
596   // This is currently not supported. When supported -mno-shared makes
597   // .cpload expand to:
598   //   lui     $gp, %hi(__gnu_local_gp)
599   //   addiu   $gp, $gp, %lo(__gnu_local_gp)
600
601   StringRef SymName("_gp_disp");
602   MCAssembler &MCA = getStreamer().getAssembler();
603   MCSymbol *GP_Disp = MCA.getContext().GetOrCreateSymbol(SymName);
604   MCA.getOrCreateSymbolData(*GP_Disp);
605
606   MCInst TmpInst;
607   TmpInst.setOpcode(Mips::LUi);
608   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
609   const MCSymbolRefExpr *HiSym = MCSymbolRefExpr::Create(
610       "_gp_disp", MCSymbolRefExpr::VK_Mips_ABS_HI, MCA.getContext());
611   TmpInst.addOperand(MCOperand::CreateExpr(HiSym));
612   getStreamer().EmitInstruction(TmpInst, STI);
613
614   TmpInst.clear();
615
616   TmpInst.setOpcode(Mips::ADDiu);
617   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
618   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
619   const MCSymbolRefExpr *LoSym = MCSymbolRefExpr::Create(
620       "_gp_disp", MCSymbolRefExpr::VK_Mips_ABS_LO, MCA.getContext());
621   TmpInst.addOperand(MCOperand::CreateExpr(LoSym));
622   getStreamer().EmitInstruction(TmpInst, STI);
623
624   TmpInst.clear();
625
626   TmpInst.setOpcode(Mips::ADDu);
627   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
628   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
629   TmpInst.addOperand(MCOperand::CreateReg(RegNo));
630   getStreamer().EmitInstruction(TmpInst, STI);
631
632   forbidModuleDirective();
633 }
634
635 void MipsTargetELFStreamer::emitDirectiveCpsetup(unsigned RegNo,
636                                                  int RegOrOffset,
637                                                  const MCSymbol &Sym,
638                                                  bool IsReg) {
639   // Only N32 and N64 emit anything for .cpsetup iff PIC is set.
640   if (!Pic || !(isN32() || isN64()))
641     return;
642
643   MCAssembler &MCA = getStreamer().getAssembler();
644   MCInst Inst;
645
646   // Either store the old $gp in a register or on the stack
647   if (IsReg) {
648     // move $save, $gpreg
649     Inst.setOpcode(Mips::DADDu);
650     Inst.addOperand(MCOperand::CreateReg(RegOrOffset));
651     Inst.addOperand(MCOperand::CreateReg(Mips::GP));
652     Inst.addOperand(MCOperand::CreateReg(Mips::ZERO));
653   } else {
654     // sd $gpreg, offset($sp)
655     Inst.setOpcode(Mips::SD);
656     Inst.addOperand(MCOperand::CreateReg(Mips::GP));
657     Inst.addOperand(MCOperand::CreateReg(Mips::SP));
658     Inst.addOperand(MCOperand::CreateImm(RegOrOffset));
659   }
660   getStreamer().EmitInstruction(Inst, STI);
661   Inst.clear();
662
663   const MCSymbolRefExpr *HiExpr = MCSymbolRefExpr::Create(
664       Sym.getName(), MCSymbolRefExpr::VK_Mips_GPOFF_HI, MCA.getContext());
665   const MCSymbolRefExpr *LoExpr = MCSymbolRefExpr::Create(
666       Sym.getName(), MCSymbolRefExpr::VK_Mips_GPOFF_LO, MCA.getContext());
667   // lui $gp, %hi(%neg(%gp_rel(funcSym)))
668   Inst.setOpcode(Mips::LUi);
669   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
670   Inst.addOperand(MCOperand::CreateExpr(HiExpr));
671   getStreamer().EmitInstruction(Inst, STI);
672   Inst.clear();
673
674   // addiu  $gp, $gp, %lo(%neg(%gp_rel(funcSym)))
675   Inst.setOpcode(Mips::ADDiu);
676   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
677   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
678   Inst.addOperand(MCOperand::CreateExpr(LoExpr));
679   getStreamer().EmitInstruction(Inst, STI);
680   Inst.clear();
681
682   // daddu  $gp, $gp, $funcreg
683   Inst.setOpcode(Mips::DADDu);
684   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
685   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
686   Inst.addOperand(MCOperand::CreateReg(RegNo));
687   getStreamer().EmitInstruction(Inst, STI);
688
689   forbidModuleDirective();
690 }
691
692 void MipsTargetELFStreamer::emitMipsAbiFlags() {
693   MCAssembler &MCA = getStreamer().getAssembler();
694   MCContext &Context = MCA.getContext();
695   MCStreamer &OS = getStreamer();
696   const MCSectionELF *Sec =
697       Context.getELFSection(".MIPS.abiflags", ELF::SHT_MIPS_ABIFLAGS,
698                             ELF::SHF_ALLOC, SectionKind::getMetadata(), 24, "");
699   MCSectionData &ABIShndxSD = MCA.getOrCreateSectionData(*Sec);
700   ABIShndxSD.setAlignment(8);
701   OS.SwitchSection(Sec);
702
703   OS << ABIFlagsSection;
704 }
705
706 void MipsTargetELFStreamer::emitDirectiveModuleOddSPReg(bool Enabled,
707                                                         bool IsO32ABI) {
708   MipsTargetStreamer::emitDirectiveModuleOddSPReg(Enabled, IsO32ABI);
709
710   ABIFlagsSection.OddSPReg = Enabled;
711 }