[Hexagon] Delay emission of CFI instructions
[oota-llvm.git] / lib / Target / Hexagon / HexagonTargetMachine.cpp
1 //===-- HexagonTargetMachine.cpp - Define TargetMachine for Hexagon -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Implements the info about Hexagon target spec.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "HexagonTargetMachine.h"
15 #include "Hexagon.h"
16 #include "HexagonISelLowering.h"
17 #include "HexagonMachineScheduler.h"
18 #include "HexagonTargetObjectFile.h"
19 #include "HexagonTargetTransformInfo.h"
20 #include "llvm/CodeGen/Passes.h"
21 #include "llvm/IR/LegacyPassManager.h"
22 #include "llvm/IR/Module.h"
23 #include "llvm/Support/CommandLine.h"
24 #include "llvm/Support/TargetRegistry.h"
25 #include "llvm/Transforms/Scalar.h"
26
27 using namespace llvm;
28
29 static cl:: opt<bool> DisableHardwareLoops("disable-hexagon-hwloops",
30   cl::Hidden, cl::desc("Disable Hardware Loops for Hexagon target"));
31
32 static cl::opt<bool> DisableHexagonCFGOpt("disable-hexagon-cfgopt",
33   cl::Hidden, cl::ZeroOrMore, cl::init(false),
34   cl::desc("Disable Hexagon CFG Optimization"));
35
36 static cl::opt<bool> DisableStoreWidening("disable-store-widen",
37   cl::Hidden, cl::init(false), cl::desc("Disable store widening"));
38
39 static cl::opt<bool> EnableExpandCondsets("hexagon-expand-condsets",
40   cl::init(true), cl::Hidden, cl::ZeroOrMore,
41   cl::desc("Early expansion of MUX"));
42
43 static cl::opt<bool> EnableEarlyIf("hexagon-eif", cl::init(true), cl::Hidden,
44   cl::ZeroOrMore, cl::desc("Enable early if-conversion"));
45
46 static cl::opt<bool> EnableGenInsert("hexagon-insert", cl::init(true),
47   cl::Hidden, cl::desc("Generate \"insert\" instructions"));
48
49 static cl::opt<bool> EnableCommGEP("hexagon-commgep", cl::init(true),
50   cl::Hidden, cl::ZeroOrMore, cl::desc("Enable commoning of GEP instructions"));
51
52 static cl::opt<bool> EnableGenExtract("hexagon-extract", cl::init(true),
53   cl::Hidden, cl::desc("Generate \"extract\" instructions"));
54
55 static cl::opt<bool> EnableGenMux("hexagon-mux", cl::init(true), cl::Hidden,
56   cl::desc("Enable converting conditional transfers into MUX instructions"));
57
58 static cl::opt<bool> EnableGenPred("hexagon-gen-pred", cl::init(true),
59   cl::Hidden, cl::desc("Enable conversion of arithmetic operations to "
60   "predicate instructions"));
61
62 static cl::opt<bool> DisableHSDR("disable-hsdr", cl::init(false), cl::Hidden,
63   cl::desc("Disable splitting double registers"));
64
65 /// HexagonTargetMachineModule - Note that this is used on hosts that
66 /// cannot link in a library unless there are references into the
67 /// library.  In particular, it seems that it is not possible to get
68 /// things to work on Win32 without this.  Though it is unused, do not
69 /// remove it.
70 extern "C" int HexagonTargetMachineModule;
71 int HexagonTargetMachineModule = 0;
72
73 extern "C" void LLVMInitializeHexagonTarget() {
74   // Register the target.
75   RegisterTargetMachine<HexagonTargetMachine> X(TheHexagonTarget);
76 }
77
78 static ScheduleDAGInstrs *createVLIWMachineSched(MachineSchedContext *C) {
79   return new VLIWMachineScheduler(C, make_unique<ConvergingVLIWScheduler>());
80 }
81
82 static MachineSchedRegistry
83 SchedCustomRegistry("hexagon", "Run Hexagon's custom scheduler",
84                     createVLIWMachineSched);
85
86 namespace llvm {
87   FunctionPass *createHexagonCallFrameInformation();
88   FunctionPass *createHexagonCFGOptimizer();
89   FunctionPass *createHexagonCommonGEP();
90   FunctionPass *createHexagonCopyToCombine();
91   FunctionPass *createHexagonEarlyIfConversion();
92   FunctionPass *createHexagonExpandCondsets();
93   FunctionPass *createHexagonExpandPredSpillCode();
94   FunctionPass *createHexagonFixupHwLoops();
95   FunctionPass *createHexagonGenExtract();
96   FunctionPass *createHexagonGenInsert();
97   FunctionPass *createHexagonGenMux();
98   FunctionPass *createHexagonGenPredicate();
99   FunctionPass *createHexagonHardwareLoops();
100   FunctionPass *createHexagonISelDag(HexagonTargetMachine &TM,
101                                      CodeGenOpt::Level OptLevel);
102   FunctionPass *createHexagonNewValueJump();
103   FunctionPass *createHexagonPacketizer();
104   FunctionPass *createHexagonPeephole();
105   FunctionPass *createHexagonSplitConst32AndConst64();
106   FunctionPass *createHexagonSplitDoubleRegs();
107   FunctionPass *createHexagonStoreWidening();
108 } // end namespace llvm;
109
110 /// HexagonTargetMachine ctor - Create an ILP32 architecture model.
111 ///
112
113 /// Hexagon_TODO: Do I need an aggregate alignment?
114 ///
115 HexagonTargetMachine::HexagonTargetMachine(const Target &T, const Triple &TT,
116                                            StringRef CPU, StringRef FS,
117                                            const TargetOptions &Options,
118                                            Reloc::Model RM, CodeModel::Model CM,
119                                            CodeGenOpt::Level OL)
120     : LLVMTargetMachine(T, "e-m:e-p:32:32-i1:32-i64:64-a:0-n32", TT, CPU, FS,
121                         Options, RM, CM, OL),
122       TLOF(make_unique<HexagonTargetObjectFile>()) {
123   initAsmInfo();
124 }
125
126 const HexagonSubtarget *
127 HexagonTargetMachine::getSubtargetImpl(const Function &F) const {
128   AttributeSet FnAttrs = F.getAttributes();
129   Attribute CPUAttr =
130       FnAttrs.getAttribute(AttributeSet::FunctionIndex, "target-cpu");
131   Attribute FSAttr =
132       FnAttrs.getAttribute(AttributeSet::FunctionIndex, "target-features");
133
134   std::string CPU = !CPUAttr.hasAttribute(Attribute::None)
135                         ? CPUAttr.getValueAsString().str()
136                         : TargetCPU;
137   std::string FS = !FSAttr.hasAttribute(Attribute::None)
138                        ? FSAttr.getValueAsString().str()
139                        : TargetFS;
140
141   auto &I = SubtargetMap[CPU + FS];
142   if (!I) {
143     // This needs to be done before we create a new subtarget since any
144     // creation will depend on the TM and the code generation flags on the
145     // function that reside in TargetOptions.
146     resetTargetOptions(F);
147     I = llvm::make_unique<HexagonSubtarget>(TargetTriple, CPU, FS, *this);
148   }
149   return I.get();
150 }
151
152 TargetIRAnalysis HexagonTargetMachine::getTargetIRAnalysis() {
153   return TargetIRAnalysis([this](const Function &F) {
154     return TargetTransformInfo(HexagonTTIImpl(this, F));
155   });
156 }
157
158
159 HexagonTargetMachine::~HexagonTargetMachine() {}
160
161 namespace {
162 /// Hexagon Code Generator Pass Configuration Options.
163 class HexagonPassConfig : public TargetPassConfig {
164 public:
165   HexagonPassConfig(HexagonTargetMachine *TM, PassManagerBase &PM)
166     : TargetPassConfig(TM, PM) {
167     bool NoOpt = (TM->getOptLevel() == CodeGenOpt::None);
168     if (!NoOpt) {
169       if (EnableExpandCondsets) {
170         Pass *Exp = createHexagonExpandCondsets();
171         insertPass(&RegisterCoalescerID, IdentifyingPassPtr(Exp));
172       }
173     }
174   }
175
176   HexagonTargetMachine &getHexagonTargetMachine() const {
177     return getTM<HexagonTargetMachine>();
178   }
179
180   ScheduleDAGInstrs *
181   createMachineScheduler(MachineSchedContext *C) const override {
182     return createVLIWMachineSched(C);
183   }
184
185   void addIRPasses() override;
186   bool addInstSelector() override;
187   void addPreRegAlloc() override;
188   void addPostRegAlloc() override;
189   void addPreSched2() override;
190   void addPreEmitPass() override;
191 };
192 } // namespace
193
194 TargetPassConfig *HexagonTargetMachine::createPassConfig(PassManagerBase &PM) {
195   return new HexagonPassConfig(this, PM);
196 }
197
198 void HexagonPassConfig::addIRPasses() {
199   TargetPassConfig::addIRPasses();
200   bool NoOpt = (getOptLevel() == CodeGenOpt::None);
201
202   addPass(createAtomicExpandPass(TM));
203   if (!NoOpt) {
204     if (EnableCommGEP)
205       addPass(createHexagonCommonGEP());
206     // Replace certain combinations of shifts and ands with extracts.
207     if (EnableGenExtract)
208       addPass(createHexagonGenExtract());
209   }
210 }
211
212 bool HexagonPassConfig::addInstSelector() {
213   HexagonTargetMachine &TM = getHexagonTargetMachine();
214   bool NoOpt = (getOptLevel() == CodeGenOpt::None);
215
216   addPass(createHexagonISelDag(TM, getOptLevel()));
217
218   if (!NoOpt) {
219     // Create logical operations on predicate registers.
220     if (EnableGenPred)
221       addPass(createHexagonGenPredicate(), false);
222     // Split double registers.
223     if (!DisableHSDR)
224       addPass(createHexagonSplitDoubleRegs());
225     addPass(createHexagonPeephole());
226     printAndVerify("After hexagon peephole pass");
227     if (EnableGenInsert)
228       addPass(createHexagonGenInsert(), false);
229     if (EnableEarlyIf)
230       addPass(createHexagonEarlyIfConversion(), false);
231   }
232
233   return false;
234 }
235
236 void HexagonPassConfig::addPreRegAlloc() {
237   if (getOptLevel() != CodeGenOpt::None) {
238     if (!DisableStoreWidening)
239       addPass(createHexagonStoreWidening(), false);
240     if (!DisableHardwareLoops)
241       addPass(createHexagonHardwareLoops(), false);
242   }
243 }
244
245 void HexagonPassConfig::addPostRegAlloc() {
246   if (getOptLevel() != CodeGenOpt::None)
247     if (!DisableHexagonCFGOpt)
248       addPass(createHexagonCFGOptimizer(), false);
249 }
250
251 void HexagonPassConfig::addPreSched2() {
252   addPass(createHexagonCopyToCombine(), false);
253   if (getOptLevel() != CodeGenOpt::None)
254     addPass(&IfConverterID, false);
255   addPass(createHexagonSplitConst32AndConst64());
256 }
257
258 void HexagonPassConfig::addPreEmitPass() {
259   bool NoOpt = (getOptLevel() == CodeGenOpt::None);
260
261   if (!NoOpt)
262     addPass(createHexagonNewValueJump(), false);
263
264   // Expand Spill code for predicate registers.
265   addPass(createHexagonExpandPredSpillCode(), false);
266
267   // Create Packets.
268   if (!NoOpt) {
269     if (!DisableHardwareLoops)
270       addPass(createHexagonFixupHwLoops(), false);
271     // Generate MUX from pairs of conditional transfers.
272     if (EnableGenMux)
273       addPass(createHexagonGenMux(), false);
274
275     addPass(createHexagonPacketizer(), false);
276   }
277
278   // Add CFI instructions if necessary.
279   addPass(createHexagonCallFrameInformation(), false);
280 }