Add hexagonv55 and hexagonv60 as recognized CPUs, make v60 the default
[oota-llvm.git] / lib / Target / Hexagon / HexagonSubtarget.cpp
1 //===-- HexagonSubtarget.cpp - Hexagon Subtarget Information --------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the Hexagon specific subclass of TargetSubtarget.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "HexagonSubtarget.h"
15 #include "Hexagon.h"
16 #include "HexagonRegisterInfo.h"
17 #include "llvm/Support/CommandLine.h"
18 #include "llvm/Support/ErrorHandling.h"
19 #include <map>
20
21 using namespace llvm;
22
23 #define DEBUG_TYPE "hexagon-subtarget"
24
25 #define GET_SUBTARGETINFO_CTOR
26 #define GET_SUBTARGETINFO_TARGET_DESC
27 #include "HexagonGenSubtargetInfo.inc"
28
29 static cl::opt<bool> EnableMemOps("enable-hexagon-memops",
30   cl::Hidden, cl::ZeroOrMore, cl::ValueDisallowed, cl::init(true),
31   cl::desc("Generate V4 MEMOP in code generation for Hexagon target"));
32
33 static cl::opt<bool> DisableMemOps("disable-hexagon-memops",
34   cl::Hidden, cl::ZeroOrMore, cl::ValueDisallowed, cl::init(false),
35   cl::desc("Do not generate V4 MEMOP in code generation for Hexagon target"));
36
37 static cl::opt<bool> EnableIEEERndNear("enable-hexagon-ieee-rnd-near",
38   cl::Hidden, cl::ZeroOrMore, cl::init(false),
39   cl::desc("Generate non-chopped conversion from fp to int."));
40
41 static cl::opt<bool> EnableBSBSched("enable-bsb-sched",
42   cl::Hidden, cl::ZeroOrMore, cl::init(true));
43
44 static cl::opt<bool> EnableHexagonHVXDouble("enable-hexagon-hvx-double",
45   cl::Hidden, cl::ZeroOrMore, cl::init(false),
46   cl::desc("Enable Hexagon Double Vector eXtensions"));
47
48 static cl::opt<bool> EnableHexagonHVX("enable-hexagon-hvx",
49   cl::Hidden, cl::ZeroOrMore, cl::init(false),
50   cl::desc("Enable Hexagon Vector eXtensions"));
51
52 static cl::opt<bool> DisableHexagonMISched("disable-hexagon-misched",
53   cl::Hidden, cl::ZeroOrMore, cl::init(false),
54   cl::desc("Disable Hexagon MI Scheduling"));
55
56 void HexagonSubtarget::initializeEnvironment() {
57   UseMemOps = false;
58   ModeIEEERndNear = false;
59   UseBSBScheduling = false;
60 }
61
62 HexagonSubtarget &
63 HexagonSubtarget::initializeSubtargetDependencies(StringRef CPU, StringRef FS) {
64   // Default architecture.
65   if (CPUString.empty())
66     CPUString = "hexagonv60";
67
68   static std::map<StringRef, HexagonArchEnum> CpuTable {
69     { "hexagonv4", V4 },
70     { "hexagonv5", V5 },
71     { "hexagonv55", V55 },
72     { "hexagonv60", V60 },
73   };
74
75   auto foundIt = CpuTable.find(CPUString);
76   if (foundIt != CpuTable.end())
77     HexagonArchVersion = foundIt->second;
78   else
79     llvm_unreachable("Unrecognized Hexagon processor version");
80
81   UseHVXOps = false;
82   UseHVXDblOps = false;
83   ParseSubtargetFeatures(CPUString, FS);
84
85   if (EnableHexagonHVX.getPosition())
86     UseHVXOps = EnableHexagonHVX;
87   if (EnableHexagonHVXDouble.getPosition())
88     UseHVXDblOps = EnableHexagonHVXDouble;
89
90   return *this;
91 }
92
93 HexagonSubtarget::HexagonSubtarget(const Triple &TT, StringRef CPU,
94                                    StringRef FS, const TargetMachine &TM)
95     : HexagonGenSubtargetInfo(TT, CPU, FS), CPUString(CPU),
96       InstrInfo(initializeSubtargetDependencies(CPU, FS)), TLInfo(TM, *this),
97       FrameLowering() {
98
99   initializeEnvironment();
100
101   // Initialize scheduling itinerary for the specified CPU.
102   InstrItins = getInstrItineraryForCPU(CPUString);
103
104   // UseMemOps on by default unless disabled explicitly
105   if (DisableMemOps)
106     UseMemOps = false;
107   else if (EnableMemOps)
108     UseMemOps = true;
109   else
110     UseMemOps = false;
111
112   if (EnableIEEERndNear)
113     ModeIEEERndNear = true;
114   else
115     ModeIEEERndNear = false;
116
117   UseBSBScheduling = hasV60TOps() && EnableBSBSched;
118 }
119
120 // Pin the vtable to this file.
121 void HexagonSubtarget::anchor() {}
122
123 bool HexagonSubtarget::enableMachineScheduler() const {
124   if (DisableHexagonMISched.getNumOccurrences())
125     return !DisableHexagonMISched;
126   return true;
127 }