Move copyRegToReg from MRegisterInfo to TargetInstrInfo. This is part of the
[oota-llvm.git] / lib / Target / Alpha / AlphaRegisterInfo.cpp
1 //===- AlphaRegisterInfo.cpp - Alpha Register Information -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the Alpha implementation of the MRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "reginfo"
15 #include "Alpha.h"
16 #include "AlphaRegisterInfo.h"
17 #include "llvm/Constants.h"
18 #include "llvm/Type.h"
19 #include "llvm/Function.h"
20 #include "llvm/CodeGen/ValueTypes.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineFunction.h"
23 #include "llvm/CodeGen/MachineFrameInfo.h"
24 #include "llvm/CodeGen/MachineLocation.h"
25 #include "llvm/Target/TargetFrameInfo.h"
26 #include "llvm/Target/TargetMachine.h"
27 #include "llvm/Target/TargetOptions.h"
28 #include "llvm/Target/TargetInstrInfo.h"
29 #include "llvm/Support/CommandLine.h"
30 #include "llvm/Support/Debug.h"
31 #include "llvm/ADT/BitVector.h"
32 #include "llvm/ADT/STLExtras.h"
33 #include <cstdlib>
34 using namespace llvm;
35
36 //These describe LDAx
37 static const int IMM_LOW  = -32768;
38 static const int IMM_HIGH = 32767;
39 static const int IMM_MULT = 65536;
40
41 static long getUpper16(long l)
42 {
43   long y = l / IMM_MULT;
44   if (l % IMM_MULT > IMM_HIGH)
45     ++y;
46   return y;
47 }
48
49 static long getLower16(long l)
50 {
51   long h = getUpper16(l);
52   return l - h * IMM_MULT;
53 }
54
55 AlphaRegisterInfo::AlphaRegisterInfo(const TargetInstrInfo &tii)
56   : AlphaGenRegisterInfo(Alpha::ADJUSTSTACKDOWN, Alpha::ADJUSTSTACKUP),
57     TII(tii)
58 {
59 }
60
61 void
62 AlphaRegisterInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
63                                        MachineBasicBlock::iterator MI,
64                                      unsigned SrcReg, bool isKill, int FrameIdx,
65                                      const TargetRegisterClass *RC) const {
66   //cerr << "Trying to store " << getPrettyName(SrcReg) << " to "
67   //     << FrameIdx << "\n";
68   //BuildMI(MBB, MI, Alpha::WTF, 0).addReg(SrcReg);
69   if (RC == Alpha::F4RCRegisterClass)
70     BuildMI(MBB, MI, TII.get(Alpha::STS))
71       .addReg(SrcReg, false, false, isKill)
72       .addFrameIndex(FrameIdx).addReg(Alpha::F31);
73   else if (RC == Alpha::F8RCRegisterClass)
74     BuildMI(MBB, MI, TII.get(Alpha::STT))
75       .addReg(SrcReg, false, false, isKill)
76       .addFrameIndex(FrameIdx).addReg(Alpha::F31);
77   else if (RC == Alpha::GPRCRegisterClass)
78     BuildMI(MBB, MI, TII.get(Alpha::STQ))
79       .addReg(SrcReg, false, false, isKill)
80       .addFrameIndex(FrameIdx).addReg(Alpha::F31);
81   else
82     abort();
83 }
84
85 void AlphaRegisterInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
86                                        bool isKill,
87                                        SmallVectorImpl<MachineOperand> &Addr,
88                                        const TargetRegisterClass *RC,
89                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
90   unsigned Opc = 0;
91   if (RC == Alpha::F4RCRegisterClass)
92     Opc = Alpha::STS;
93   else if (RC == Alpha::F8RCRegisterClass)
94     Opc = Alpha::STT;
95   else if (RC == Alpha::GPRCRegisterClass)
96     Opc = Alpha::STQ;
97   else
98     abort();
99   MachineInstrBuilder MIB = 
100     BuildMI(TII.get(Opc)).addReg(SrcReg, false, false, isKill);
101   for (unsigned i = 0, e = Addr.size(); i != e; ++i) {
102     MachineOperand &MO = Addr[i];
103     if (MO.isRegister())
104       MIB.addReg(MO.getReg(), MO.isDef(), MO.isImplicit());
105     else
106       MIB.addImm(MO.getImm());
107   }
108   NewMIs.push_back(MIB);
109 }
110
111 void
112 AlphaRegisterInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
113                                         MachineBasicBlock::iterator MI,
114                                         unsigned DestReg, int FrameIdx,
115                                         const TargetRegisterClass *RC) const {
116   //cerr << "Trying to load " << getPrettyName(DestReg) << " to "
117   //     << FrameIdx << "\n";
118   if (RC == Alpha::F4RCRegisterClass)
119     BuildMI(MBB, MI, TII.get(Alpha::LDS), DestReg)
120       .addFrameIndex(FrameIdx).addReg(Alpha::F31);
121   else if (RC == Alpha::F8RCRegisterClass)
122     BuildMI(MBB, MI, TII.get(Alpha::LDT), DestReg)
123       .addFrameIndex(FrameIdx).addReg(Alpha::F31);
124   else if (RC == Alpha::GPRCRegisterClass)
125     BuildMI(MBB, MI, TII.get(Alpha::LDQ), DestReg)
126       .addFrameIndex(FrameIdx).addReg(Alpha::F31);
127   else
128     abort();
129 }
130
131 void AlphaRegisterInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
132                                         SmallVectorImpl<MachineOperand> &Addr,
133                                         const TargetRegisterClass *RC,
134                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
135   unsigned Opc = 0;
136   if (RC == Alpha::F4RCRegisterClass)
137     Opc = Alpha::LDS;
138   else if (RC == Alpha::F8RCRegisterClass)
139     Opc = Alpha::LDT;
140   else if (RC == Alpha::GPRCRegisterClass)
141     Opc = Alpha::LDQ;
142   else
143     abort();
144   MachineInstrBuilder MIB = 
145     BuildMI(TII.get(Opc), DestReg);
146   for (unsigned i = 0, e = Addr.size(); i != e; ++i) {
147     MachineOperand &MO = Addr[i];
148     if (MO.isRegister())
149       MIB.addReg(MO.getReg(), MO.isDef(), MO.isImplicit());
150     else
151       MIB.addImm(MO.getImm());
152   }
153   NewMIs.push_back(MIB);
154 }
155
156 MachineInstr *AlphaRegisterInfo::foldMemoryOperand(MachineInstr *MI,
157                                                  SmallVectorImpl<unsigned> &Ops,
158                                                  int FrameIndex) const {
159    if (Ops.size() != 1) return NULL;
160
161    // Make sure this is a reg-reg copy.
162    unsigned Opc = MI->getOpcode();
163
164    MachineInstr *NewMI = NULL;
165    switch(Opc) {
166    default:
167      break;
168    case Alpha::BISr:
169    case Alpha::CPYSS:
170    case Alpha::CPYST:
171      if (MI->getOperand(1).getReg() == MI->getOperand(2).getReg()) {
172        if (Ops[0] == 0) {  // move -> store
173          unsigned InReg = MI->getOperand(1).getReg();
174          Opc = (Opc == Alpha::BISr) ? Alpha::STQ : 
175            ((Opc == Alpha::CPYSS) ? Alpha::STS : Alpha::STT);
176          NewMI = BuildMI(TII.get(Opc)).addReg(InReg).addFrameIndex(FrameIndex)
177            .addReg(Alpha::F31);
178        } else {           // load -> move
179          unsigned OutReg = MI->getOperand(0).getReg();
180          Opc = (Opc == Alpha::BISr) ? Alpha::LDQ : 
181            ((Opc == Alpha::CPYSS) ? Alpha::LDS : Alpha::LDT);
182          NewMI = BuildMI(TII.get(Opc), OutReg).addFrameIndex(FrameIndex)
183            .addReg(Alpha::F31);
184        }
185      }
186      break;
187    }
188   if (NewMI)
189     NewMI->copyKillDeadInfo(MI);
190   return 0;
191 }
192
193 void AlphaRegisterInfo::reMaterialize(MachineBasicBlock &MBB,
194                                       MachineBasicBlock::iterator I,
195                                       unsigned DestReg,
196                                       const MachineInstr *Orig) const {
197   MachineInstr *MI = Orig->clone();
198   MI->getOperand(0).setReg(DestReg);
199   MBB.insert(I, MI);
200 }
201
202 const unsigned* AlphaRegisterInfo::getCalleeSavedRegs(const MachineFunction *MF)
203                                                                          const {
204   static const unsigned CalleeSavedRegs[] = {
205     Alpha::R9, Alpha::R10,
206     Alpha::R11, Alpha::R12,
207     Alpha::R13, Alpha::R14,
208     Alpha::F2, Alpha::F3,
209     Alpha::F4, Alpha::F5,
210     Alpha::F6, Alpha::F7,
211     Alpha::F8, Alpha::F9,  0
212   };
213   return CalleeSavedRegs;
214 }
215
216 const TargetRegisterClass* const*
217 AlphaRegisterInfo::getCalleeSavedRegClasses(const MachineFunction *MF) const {
218   static const TargetRegisterClass * const CalleeSavedRegClasses[] = {
219     &Alpha::GPRCRegClass, &Alpha::GPRCRegClass,
220     &Alpha::GPRCRegClass, &Alpha::GPRCRegClass,
221     &Alpha::GPRCRegClass, &Alpha::GPRCRegClass,
222     &Alpha::F8RCRegClass, &Alpha::F8RCRegClass,
223     &Alpha::F8RCRegClass, &Alpha::F8RCRegClass,
224     &Alpha::F8RCRegClass, &Alpha::F8RCRegClass,
225     &Alpha::F8RCRegClass, &Alpha::F8RCRegClass,  0
226   };
227   return CalleeSavedRegClasses;
228 }
229
230 BitVector AlphaRegisterInfo::getReservedRegs(const MachineFunction &MF) const {
231   BitVector Reserved(getNumRegs());
232   Reserved.set(Alpha::R15);
233   Reserved.set(Alpha::R30);
234   Reserved.set(Alpha::R31);
235   return Reserved;
236 }
237
238 //===----------------------------------------------------------------------===//
239 // Stack Frame Processing methods
240 //===----------------------------------------------------------------------===//
241
242 // hasFP - Return true if the specified function should have a dedicated frame
243 // pointer register.  This is true if the function has variable sized allocas or
244 // if frame pointer elimination is disabled.
245 //
246 bool AlphaRegisterInfo::hasFP(const MachineFunction &MF) const {
247   MachineFrameInfo *MFI = MF.getFrameInfo();
248   return MFI->hasVarSizedObjects();
249 }
250
251 void AlphaRegisterInfo::
252 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
253                               MachineBasicBlock::iterator I) const {
254   if (hasFP(MF)) {
255     // If we have a frame pointer, turn the adjcallstackup instruction into a
256     // 'sub ESP, <amt>' and the adjcallstackdown instruction into 'add ESP,
257     // <amt>'
258     MachineInstr *Old = I;
259     uint64_t Amount = Old->getOperand(0).getImm();
260     if (Amount != 0) {
261       // We need to keep the stack aligned properly.  To do this, we round the
262       // amount of space needed for the outgoing arguments up to the next
263       // alignment boundary.
264       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
265       Amount = (Amount+Align-1)/Align*Align;
266
267       MachineInstr *New;
268       if (Old->getOpcode() == Alpha::ADJUSTSTACKDOWN) {
269         New=BuildMI(TII.get(Alpha::LDA), Alpha::R30)
270           .addImm(-Amount).addReg(Alpha::R30);
271       } else {
272          assert(Old->getOpcode() == Alpha::ADJUSTSTACKUP);
273          New=BuildMI(TII.get(Alpha::LDA), Alpha::R30)
274           .addImm(Amount).addReg(Alpha::R30);
275       }
276
277       // Replace the pseudo instruction with a new instruction...
278       MBB.insert(I, New);
279     }
280   }
281
282   MBB.erase(I);
283 }
284
285 //Alpha has a slightly funny stack:
286 //Args
287 //<- incoming SP
288 //fixed locals (and spills, callee saved, etc)
289 //<- FP
290 //variable locals
291 //<- SP
292
293 void AlphaRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
294                                             int SPAdj, RegScavenger *RS) const {
295   assert(SPAdj == 0 && "Unexpected");
296
297   unsigned i = 0;
298   MachineInstr &MI = *II;
299   MachineBasicBlock &MBB = *MI.getParent();
300   MachineFunction &MF = *MBB.getParent();
301   bool FP = hasFP(MF);
302
303   while (!MI.getOperand(i).isFrameIndex()) {
304     ++i;
305     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
306   }
307
308   int FrameIndex = MI.getOperand(i).getIndex();
309
310   // Add the base register of R30 (SP) or R15 (FP).
311   MI.getOperand(i + 1).ChangeToRegister(FP ? Alpha::R15 : Alpha::R30, false);
312
313   // Now add the frame object offset to the offset from the virtual frame index.
314   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
315
316   DOUT << "FI: " << FrameIndex << " Offset: " << Offset << "\n";
317
318   Offset += MF.getFrameInfo()->getStackSize();
319
320   DOUT << "Corrected Offset " << Offset
321        << " for stack size: " << MF.getFrameInfo()->getStackSize() << "\n";
322
323   if (Offset > IMM_HIGH || Offset < IMM_LOW) {
324     DOUT << "Unconditionally using R28 for evil purposes Offset: "
325          << Offset << "\n";
326     //so in this case, we need to use a temporary register, and move the
327     //original inst off the SP/FP
328     //fix up the old:
329     MI.getOperand(i + 1).ChangeToRegister(Alpha::R28, false);
330     MI.getOperand(i).ChangeToImmediate(getLower16(Offset));
331     //insert the new
332     MachineInstr* nMI=BuildMI(TII.get(Alpha::LDAH), Alpha::R28)
333       .addImm(getUpper16(Offset)).addReg(FP ? Alpha::R15 : Alpha::R30);
334     MBB.insert(II, nMI);
335   } else {
336     MI.getOperand(i).ChangeToImmediate(Offset);
337   }
338 }
339
340
341 void AlphaRegisterInfo::emitPrologue(MachineFunction &MF) const {
342   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
343   MachineBasicBlock::iterator MBBI = MBB.begin();
344   MachineFrameInfo *MFI = MF.getFrameInfo();
345   bool FP = hasFP(MF);
346
347   static int curgpdist = 0;
348
349   //handle GOP offset
350   BuildMI(MBB, MBBI, TII.get(Alpha::LDAHg), Alpha::R29)
351     .addGlobalAddress(const_cast<Function*>(MF.getFunction()))
352     .addReg(Alpha::R27).addImm(++curgpdist);
353   BuildMI(MBB, MBBI, TII.get(Alpha::LDAg), Alpha::R29)
354     .addGlobalAddress(const_cast<Function*>(MF.getFunction()))
355     .addReg(Alpha::R29).addImm(curgpdist);
356
357   //evil const_cast until MO stuff setup to handle const
358   BuildMI(MBB, MBBI, TII.get(Alpha::ALTENT))
359     .addGlobalAddress(const_cast<Function*>(MF.getFunction()));
360
361   // Get the number of bytes to allocate from the FrameInfo
362   long NumBytes = MFI->getStackSize();
363
364   if (FP)
365     NumBytes += 8; //reserve space for the old FP
366
367   // Do we need to allocate space on the stack?
368   if (NumBytes == 0) return;
369
370   unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
371   NumBytes = (NumBytes+Align-1)/Align*Align;
372
373   // Update frame info to pretend that this is part of the stack...
374   MFI->setStackSize(NumBytes);
375
376   // adjust stack pointer: r30 -= numbytes
377   NumBytes = -NumBytes;
378   if (NumBytes >= IMM_LOW) {
379     BuildMI(MBB, MBBI, TII.get(Alpha::LDA), Alpha::R30).addImm(NumBytes)
380       .addReg(Alpha::R30);
381   } else if (getUpper16(NumBytes) >= IMM_LOW) {
382     BuildMI(MBB, MBBI, TII.get(Alpha::LDAH), Alpha::R30).addImm(getUpper16(NumBytes))
383       .addReg(Alpha::R30);
384     BuildMI(MBB, MBBI, TII.get(Alpha::LDA), Alpha::R30).addImm(getLower16(NumBytes))
385       .addReg(Alpha::R30);
386   } else {
387     cerr << "Too big a stack frame at " << NumBytes << "\n";
388     abort();
389   }
390
391   //now if we need to, save the old FP and set the new
392   if (FP)
393   {
394     BuildMI(MBB, MBBI, TII.get(Alpha::STQ))
395       .addReg(Alpha::R15).addImm(0).addReg(Alpha::R30);
396     //this must be the last instr in the prolog
397     BuildMI(MBB, MBBI, TII.get(Alpha::BISr), Alpha::R15)
398       .addReg(Alpha::R30).addReg(Alpha::R30);
399   }
400
401 }
402
403 void AlphaRegisterInfo::emitEpilogue(MachineFunction &MF,
404                                      MachineBasicBlock &MBB) const {
405   const MachineFrameInfo *MFI = MF.getFrameInfo();
406   MachineBasicBlock::iterator MBBI = prior(MBB.end());
407   assert(MBBI->getOpcode() == Alpha::RETDAG ||
408          MBBI->getOpcode() == Alpha::RETDAGp
409          && "Can only insert epilog into returning blocks");
410
411   bool FP = hasFP(MF);
412
413   // Get the number of bytes allocated from the FrameInfo...
414   long NumBytes = MFI->getStackSize();
415
416   //now if we need to, restore the old FP
417   if (FP)
418   {
419     //copy the FP into the SP (discards allocas)
420     BuildMI(MBB, MBBI, TII.get(Alpha::BISr), Alpha::R30).addReg(Alpha::R15)
421       .addReg(Alpha::R15);
422     //restore the FP
423     BuildMI(MBB, MBBI, TII.get(Alpha::LDQ), Alpha::R15).addImm(0).addReg(Alpha::R15);
424   }
425
426    if (NumBytes != 0)
427      {
428        if (NumBytes <= IMM_HIGH) {
429          BuildMI(MBB, MBBI, TII.get(Alpha::LDA), Alpha::R30).addImm(NumBytes)
430            .addReg(Alpha::R30);
431        } else if (getUpper16(NumBytes) <= IMM_HIGH) {
432          BuildMI(MBB, MBBI, TII.get(Alpha::LDAH), Alpha::R30)
433            .addImm(getUpper16(NumBytes)).addReg(Alpha::R30);
434          BuildMI(MBB, MBBI, TII.get(Alpha::LDA), Alpha::R30)
435            .addImm(getLower16(NumBytes)).addReg(Alpha::R30);
436        } else {
437          cerr << "Too big a stack frame at " << NumBytes << "\n";
438          abort();
439        }
440      }
441 }
442
443 unsigned AlphaRegisterInfo::getRARegister() const {
444   assert(0 && "What is the return address register");
445   return 0;
446 }
447
448 unsigned AlphaRegisterInfo::getFrameRegister(MachineFunction &MF) const {
449   return hasFP(MF) ? Alpha::R15 : Alpha::R30;
450 }
451
452 unsigned AlphaRegisterInfo::getEHExceptionRegister() const {
453   assert(0 && "What is the exception register");
454   return 0;
455 }
456
457 unsigned AlphaRegisterInfo::getEHHandlerRegister() const {
458   assert(0 && "What is the exception handler register");
459   return 0;
460 }
461
462 int AlphaRegisterInfo::getDwarfRegNum(unsigned RegNum, bool isEH) const {
463   assert(0 && "What is the dwarf register number");
464   return -1;
465 }
466
467 #include "AlphaGenRegisterInfo.inc"
468
469 std::string AlphaRegisterInfo::getPrettyName(unsigned reg)
470 {
471   std::string s(RegisterDescriptors[reg].Name);
472   return s;
473 }