Revert the ConstantInt constructors back to their 2.5 forms where possible, thanks...
[oota-llvm.git] / lib / Target / ARM / Thumb1RegisterInfo.cpp
1 //===- Thumb1RegisterInfo.cpp - Thumb-1 Register Information -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the Thumb-1 implementation of the TargetRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "ARM.h"
15 #include "ARMAddressingModes.h"
16 #include "ARMBaseInstrInfo.h"
17 #include "ARMMachineFunctionInfo.h"
18 #include "ARMSubtarget.h"
19 #include "Thumb1InstrInfo.h"
20 #include "Thumb1RegisterInfo.h"
21 #include "llvm/Constants.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/Function.h"
24 #include "llvm/LLVMContext.h"
25 #include "llvm/CodeGen/MachineConstantPool.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineFunction.h"
28 #include "llvm/CodeGen/MachineInstrBuilder.h"
29 #include "llvm/CodeGen/MachineLocation.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/Target/TargetFrameInfo.h"
32 #include "llvm/Target/TargetMachine.h"
33 #include "llvm/ADT/BitVector.h"
34 #include "llvm/ADT/SmallVector.h"
35 #include "llvm/Support/CommandLine.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/raw_ostream.h"
38 using namespace llvm;
39
40 static cl::opt<bool>
41 ThumbRegScavenging("enable-thumb-reg-scavenging",
42                    cl::Hidden,
43                    cl::desc("Enable register scavenging on Thumb"));
44
45 Thumb1RegisterInfo::Thumb1RegisterInfo(const ARMBaseInstrInfo &tii,
46                                        const ARMSubtarget &sti)
47   : ARMBaseRegisterInfo(tii, sti) {
48 }
49
50 /// emitLoadConstPool - Emits a load from constpool to materialize the
51 /// specified immediate.
52 void Thumb1RegisterInfo::emitLoadConstPool(MachineBasicBlock &MBB,
53                                            MachineBasicBlock::iterator &MBBI,
54                                            DebugLoc dl,
55                                            unsigned DestReg, unsigned SubIdx,
56                                            int Val,
57                                            ARMCC::CondCodes Pred,
58                                            unsigned PredReg) const {
59   MachineFunction &MF = *MBB.getParent();
60   MachineConstantPool *ConstantPool = MF.getConstantPool();
61   Constant *C = ConstantInt::get(Type::Int32Ty, Val);
62   unsigned Idx = ConstantPool->getConstantPoolIndex(C, 4);
63
64   BuildMI(MBB, MBBI, dl, TII.get(ARM::tLDRcp))
65           .addReg(DestReg, getDefRegState(true), SubIdx)
66           .addConstantPoolIndex(Idx).addImm(Pred).addReg(PredReg);
67 }
68
69 const TargetRegisterClass*
70 Thumb1RegisterInfo::getPhysicalRegisterRegClass(unsigned Reg, MVT VT) const {
71   if (isARMLowRegister(Reg))
72     return ARM::tGPRRegisterClass;
73   switch (Reg) {
74    default:
75     break;
76    case ARM::R8:  case ARM::R9:  case ARM::R10:  case ARM::R11:
77    case ARM::R12: case ARM::SP:  case ARM::LR:   case ARM::PC:
78     return ARM::GPRRegisterClass;
79   }
80
81   return TargetRegisterInfo::getPhysicalRegisterRegClass(Reg, VT);
82 }
83
84 bool
85 Thumb1RegisterInfo::requiresRegisterScavenging(const MachineFunction &MF) const {
86   return ThumbRegScavenging;
87 }
88
89 bool Thumb1RegisterInfo::hasReservedCallFrame(MachineFunction &MF) const {
90   const MachineFrameInfo *FFI = MF.getFrameInfo();
91   unsigned CFSize = FFI->getMaxCallFrameSize();
92   // It's not always a good idea to include the call frame as part of the
93   // stack frame. ARM (especially Thumb) has small immediate offset to
94   // address the stack frame. So a large call frame can cause poor codegen
95   // and may even makes it impossible to scavenge a register.
96   if (CFSize >= ((1 << 8) - 1) * 4 / 2) // Half of imm8 * 4
97     return false;
98
99   return !MF.getFrameInfo()->hasVarSizedObjects();
100 }
101
102
103 /// emitThumbRegPlusImmInReg - Emits a series of instructions to materialize
104 /// a destreg = basereg + immediate in Thumb code. Materialize the immediate
105 /// in a register using mov / mvn sequences or load the immediate from a
106 /// constpool entry.
107 static
108 void emitThumbRegPlusImmInReg(MachineBasicBlock &MBB,
109                               MachineBasicBlock::iterator &MBBI,
110                               unsigned DestReg, unsigned BaseReg,
111                               int NumBytes, bool CanChangeCC,
112                               const TargetInstrInfo &TII,
113                               const Thumb1RegisterInfo& MRI,
114                               DebugLoc dl) {
115     bool isHigh = !isARMLowRegister(DestReg) ||
116                   (BaseReg != 0 && !isARMLowRegister(BaseReg));
117     bool isSub = false;
118     // Subtract doesn't have high register version. Load the negative value
119     // if either base or dest register is a high register. Also, if do not
120     // issue sub as part of the sequence if condition register is to be
121     // preserved.
122     if (NumBytes < 0 && !isHigh && CanChangeCC) {
123       isSub = true;
124       NumBytes = -NumBytes;
125     }
126     unsigned LdReg = DestReg;
127     if (DestReg == ARM::SP) {
128       assert(BaseReg == ARM::SP && "Unexpected!");
129       LdReg = ARM::R3;
130       BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVlor2hir), ARM::R12)
131         .addReg(ARM::R3, RegState::Kill);
132     }
133
134     if (NumBytes <= 255 && NumBytes >= 0)
135       AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVi8), LdReg))
136         .addImm(NumBytes);
137     else if (NumBytes < 0 && NumBytes >= -255) {
138       AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVi8), LdReg))
139         .addImm(NumBytes);
140       AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TII.get(ARM::tRSB), LdReg))
141         .addReg(LdReg, RegState::Kill);
142     } else
143       MRI.emitLoadConstPool(MBB, MBBI, dl, LdReg, 0, NumBytes);
144
145     // Emit add / sub.
146     int Opc = (isSub) ? ARM::tSUBrr : (isHigh ? ARM::tADDhirr : ARM::tADDrr);
147     MachineInstrBuilder MIB =
148       BuildMI(MBB, MBBI, dl, TII.get(Opc), DestReg);
149     if (Opc != ARM::tADDhirr)
150       MIB = AddDefaultT1CC(MIB);
151     if (DestReg == ARM::SP || isSub)
152       MIB.addReg(BaseReg).addReg(LdReg, RegState::Kill);
153     else
154       MIB.addReg(LdReg).addReg(BaseReg, RegState::Kill);
155     AddDefaultPred(MIB);
156
157     if (DestReg == ARM::SP)
158       BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVhir2lor), ARM::R3)
159         .addReg(ARM::R12, RegState::Kill);
160 }
161
162 /// calcNumMI - Returns the number of instructions required to materialize
163 /// the specific add / sub r, c instruction.
164 static unsigned calcNumMI(int Opc, int ExtraOpc, unsigned Bytes,
165                           unsigned NumBits, unsigned Scale) {
166   unsigned NumMIs = 0;
167   unsigned Chunk = ((1 << NumBits) - 1) * Scale;
168
169   if (Opc == ARM::tADDrSPi) {
170     unsigned ThisVal = (Bytes > Chunk) ? Chunk : Bytes;
171     Bytes -= ThisVal;
172     NumMIs++;
173     NumBits = 8;
174     Scale = 1;  // Followed by a number of tADDi8.
175     Chunk = ((1 << NumBits) - 1) * Scale;
176   }
177
178   NumMIs += Bytes / Chunk;
179   if ((Bytes % Chunk) != 0)
180     NumMIs++;
181   if (ExtraOpc)
182     NumMIs++;
183   return NumMIs;
184 }
185
186 /// emitThumbRegPlusImmediate - Emits a series of instructions to materialize
187 /// a destreg = basereg + immediate in Thumb code.
188 static
189 void emitThumbRegPlusImmediate(MachineBasicBlock &MBB,
190                                MachineBasicBlock::iterator &MBBI,
191                                unsigned DestReg, unsigned BaseReg,
192                                int NumBytes, const TargetInstrInfo &TII,
193                                const Thumb1RegisterInfo& MRI,
194                                DebugLoc dl) {
195   bool isSub = NumBytes < 0;
196   unsigned Bytes = (unsigned)NumBytes;
197   if (isSub) Bytes = -NumBytes;
198   bool isMul4 = (Bytes & 3) == 0;
199   bool isTwoAddr = false;
200   bool DstNotEqBase = false;
201   unsigned NumBits = 1;
202   unsigned Scale = 1;
203   int Opc = 0;
204   int ExtraOpc = 0;
205   bool NeedCC = false;
206   bool NeedPred = false;
207
208   if (DestReg == BaseReg && BaseReg == ARM::SP) {
209     assert(isMul4 && "Thumb sp inc / dec size must be multiple of 4!");
210     NumBits = 7;
211     Scale = 4;
212     Opc = isSub ? ARM::tSUBspi : ARM::tADDspi;
213     isTwoAddr = true;
214   } else if (!isSub && BaseReg == ARM::SP) {
215     // r1 = add sp, 403
216     // =>
217     // r1 = add sp, 100 * 4
218     // r1 = add r1, 3
219     if (!isMul4) {
220       Bytes &= ~3;
221       ExtraOpc = ARM::tADDi3;
222     }
223     NumBits = 8;
224     Scale = 4;
225     Opc = ARM::tADDrSPi;
226   } else {
227     // sp = sub sp, c
228     // r1 = sub sp, c
229     // r8 = sub sp, c
230     if (DestReg != BaseReg)
231       DstNotEqBase = true;
232     NumBits = 8;
233     if (DestReg == ARM::SP) {
234       Opc = isSub ? ARM::tSUBspi : ARM::tADDspi;
235       assert(isMul4 && "Thumb sp inc / dec size must be multiple of 4!");
236       NumBits = 7;
237       Scale = 4;
238     } else {
239       Opc = isSub ? ARM::tSUBi8 : ARM::tADDi8;
240       NumBits = 8;
241       NeedPred = NeedCC = true;
242     }
243     isTwoAddr = true;
244   }
245
246   unsigned NumMIs = calcNumMI(Opc, ExtraOpc, Bytes, NumBits, Scale);
247   unsigned Threshold = (DestReg == ARM::SP) ? 3 : 2;
248   if (NumMIs > Threshold) {
249     // This will expand into too many instructions. Load the immediate from a
250     // constpool entry.
251     emitThumbRegPlusImmInReg(MBB, MBBI, DestReg, BaseReg, NumBytes, true, TII,
252                              MRI, dl);
253     return;
254   }
255
256   if (DstNotEqBase) {
257     if (isARMLowRegister(DestReg) && isARMLowRegister(BaseReg)) {
258       // If both are low registers, emit DestReg = add BaseReg, max(Imm, 7)
259       unsigned Chunk = (1 << 3) - 1;
260       unsigned ThisVal = (Bytes > Chunk) ? Chunk : Bytes;
261       Bytes -= ThisVal;
262       const TargetInstrDesc &TID = TII.get(isSub ? ARM::tSUBi3 : ARM::tADDi3);
263       const MachineInstrBuilder MIB =
264         AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TID, DestReg));
265       AddDefaultPred(MIB.addReg(BaseReg, RegState::Kill).addImm(ThisVal));
266     } else {
267       BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVr), DestReg)
268         .addReg(BaseReg, RegState::Kill);
269     }
270     BaseReg = DestReg;
271   }
272
273   unsigned Chunk = ((1 << NumBits) - 1) * Scale;
274   while (Bytes) {
275     unsigned ThisVal = (Bytes > Chunk) ? Chunk : Bytes;
276     Bytes -= ThisVal;
277     ThisVal /= Scale;
278     // Build the new tADD / tSUB.
279     if (isTwoAddr) {
280       MachineInstrBuilder MIB = BuildMI(MBB, MBBI, dl, TII.get(Opc), DestReg);
281       if (NeedCC)
282         MIB = AddDefaultT1CC(MIB);
283       MIB .addReg(DestReg).addImm(ThisVal);
284       if (NeedPred)
285         MIB = AddDefaultPred(MIB);
286     }
287     else {
288       bool isKill = BaseReg != ARM::SP;
289       MachineInstrBuilder MIB = BuildMI(MBB, MBBI, dl, TII.get(Opc), DestReg);
290       if (NeedCC)
291         MIB = AddDefaultT1CC(MIB);
292       MIB.addReg(BaseReg, getKillRegState(isKill)).addImm(ThisVal);
293       if (NeedPred)
294         MIB = AddDefaultPred(MIB);
295       BaseReg = DestReg;
296
297       if (Opc == ARM::tADDrSPi) {
298         // r4 = add sp, imm
299         // r4 = add r4, imm
300         // ...
301         NumBits = 8;
302         Scale = 1;
303         Chunk = ((1 << NumBits) - 1) * Scale;
304         Opc = isSub ? ARM::tSUBi8 : ARM::tADDi8;
305         NeedPred = NeedCC = isTwoAddr = true;
306       }
307     }
308   }
309
310   if (ExtraOpc) {
311     const TargetInstrDesc &TID = TII.get(ExtraOpc);
312     AddDefaultPred(AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TID, DestReg))
313                    .addReg(DestReg, RegState::Kill)
314                    .addImm(((unsigned)NumBytes) & 3));
315   }
316 }
317
318 static void emitSPUpdate(MachineBasicBlock &MBB,
319                          MachineBasicBlock::iterator &MBBI,
320                          const TargetInstrInfo &TII, DebugLoc dl,
321                          const Thumb1RegisterInfo &MRI,
322                          int NumBytes) {
323   emitThumbRegPlusImmediate(MBB, MBBI, ARM::SP, ARM::SP, NumBytes, TII,
324                             MRI, dl);
325 }
326
327 void Thumb1RegisterInfo::
328 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
329                               MachineBasicBlock::iterator I) const {
330   if (!hasReservedCallFrame(MF)) {
331     // If we have alloca, convert as follows:
332     // ADJCALLSTACKDOWN -> sub, sp, sp, amount
333     // ADJCALLSTACKUP   -> add, sp, sp, amount
334     MachineInstr *Old = I;
335     DebugLoc dl = Old->getDebugLoc();
336     unsigned Amount = Old->getOperand(0).getImm();
337     if (Amount != 0) {
338       // We need to keep the stack aligned properly.  To do this, we round the
339       // amount of space needed for the outgoing arguments up to the next
340       // alignment boundary.
341       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
342       Amount = (Amount+Align-1)/Align*Align;
343
344       // Replace the pseudo instruction with a new instruction...
345       unsigned Opc = Old->getOpcode();
346       if (Opc == ARM::ADJCALLSTACKDOWN || Opc == ARM::tADJCALLSTACKDOWN) {
347         emitSPUpdate(MBB, I, TII, dl, *this, -Amount);
348       } else {
349         assert(Opc == ARM::ADJCALLSTACKUP || Opc == ARM::tADJCALLSTACKUP);
350         emitSPUpdate(MBB, I, TII, dl, *this, Amount);
351       }
352     }
353   }
354   MBB.erase(I);
355 }
356
357 /// emitThumbConstant - Emit a series of instructions to materialize a
358 /// constant.
359 static void emitThumbConstant(MachineBasicBlock &MBB,
360                               MachineBasicBlock::iterator &MBBI,
361                               unsigned DestReg, int Imm,
362                               const TargetInstrInfo &TII,
363                               const Thumb1RegisterInfo& MRI,
364                               DebugLoc dl) {
365   bool isSub = Imm < 0;
366   if (isSub) Imm = -Imm;
367
368   int Chunk = (1 << 8) - 1;
369   int ThisVal = (Imm > Chunk) ? Chunk : Imm;
370   Imm -= ThisVal;
371   AddDefaultPred(AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVi8),
372                                         DestReg))
373                  .addImm(ThisVal));
374   if (Imm > 0)
375     emitThumbRegPlusImmediate(MBB, MBBI, DestReg, DestReg, Imm, TII, MRI, dl);
376   if (isSub) {
377     const TargetInstrDesc &TID = TII.get(ARM::tRSB);
378     AddDefaultPred(AddDefaultT1CC(BuildMI(MBB, MBBI, dl, TID, DestReg))
379                    .addReg(DestReg, RegState::Kill));
380   }
381 }
382
383 static void removeOperands(MachineInstr &MI, unsigned i) {
384   unsigned Op = i;
385   for (unsigned e = MI.getNumOperands(); i != e; ++i)
386     MI.RemoveOperand(Op);
387 }
388
389 int Thumb1RegisterInfo::
390 rewriteFrameIndex(MachineInstr &MI, unsigned FrameRegIdx,
391                   unsigned FrameReg, int Offset) const 
392 {
393   // if/when eliminateFrameIndex() conforms with ARMBaseRegisterInfo
394   // version then can pull out Thumb1 specific parts here
395   return 0;
396 }
397
398 void Thumb1RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
399                                              int SPAdj, RegScavenger *RS) const{
400   unsigned i = 0;
401   MachineInstr &MI = *II;
402   MachineBasicBlock &MBB = *MI.getParent();
403   MachineFunction &MF = *MBB.getParent();
404   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
405   DebugLoc dl = MI.getDebugLoc();
406
407   while (!MI.getOperand(i).isFI()) {
408     ++i;
409     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
410   }
411
412   unsigned FrameReg = ARM::SP;
413   int FrameIndex = MI.getOperand(i).getIndex();
414   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
415                MF.getFrameInfo()->getStackSize() + SPAdj;
416
417   if (AFI->isGPRCalleeSavedArea1Frame(FrameIndex))
418     Offset -= AFI->getGPRCalleeSavedArea1Offset();
419   else if (AFI->isGPRCalleeSavedArea2Frame(FrameIndex))
420     Offset -= AFI->getGPRCalleeSavedArea2Offset();
421   else if (hasFP(MF)) {
422     assert(SPAdj == 0 && "Unexpected");
423     // There is alloca()'s in this function, must reference off the frame
424     // pointer instead.
425     FrameReg = getFrameRegister(MF);
426     Offset -= AFI->getFramePtrSpillOffset();
427   }
428
429   unsigned Opcode = MI.getOpcode();
430   const TargetInstrDesc &Desc = MI.getDesc();
431   unsigned AddrMode = (Desc.TSFlags & ARMII::AddrModeMask);
432
433   if (Opcode == ARM::tADDrSPi) {
434     Offset += MI.getOperand(i+1).getImm();
435
436     // Can't use tADDrSPi if it's based off the frame pointer.
437     unsigned NumBits = 0;
438     unsigned Scale = 1;
439     if (FrameReg != ARM::SP) {
440       Opcode = ARM::tADDi3;
441       MI.setDesc(TII.get(Opcode));
442       NumBits = 3;
443     } else {
444       NumBits = 8;
445       Scale = 4;
446       assert((Offset & 3) == 0 &&
447              "Thumb add/sub sp, #imm immediate must be multiple of 4!");
448     }
449
450     if (Offset == 0) {
451       // Turn it into a move.
452       MI.setDesc(TII.get(ARM::tMOVhir2lor));
453       MI.getOperand(i).ChangeToRegister(FrameReg, false);
454       MI.RemoveOperand(i+1);
455       return;
456     }
457
458     // Common case: small offset, fits into instruction.
459     unsigned Mask = (1 << NumBits) - 1;
460     if (((Offset / Scale) & ~Mask) == 0) {
461       // Replace the FrameIndex with sp / fp
462       if (Opcode == ARM::tADDi3) {
463         removeOperands(MI, i);
464         MachineInstrBuilder MIB(&MI);
465         AddDefaultPred(AddDefaultT1CC(MIB).addReg(FrameReg)
466                        .addImm(Offset / Scale));
467       } else {
468         MI.getOperand(i).ChangeToRegister(FrameReg, false);
469         MI.getOperand(i+1).ChangeToImmediate(Offset / Scale);
470       }
471       return;
472     }
473
474     unsigned DestReg = MI.getOperand(0).getReg();
475     unsigned Bytes = (Offset > 0) ? Offset : -Offset;
476     unsigned NumMIs = calcNumMI(Opcode, 0, Bytes, NumBits, Scale);
477     // MI would expand into a large number of instructions. Don't try to
478     // simplify the immediate.
479     if (NumMIs > 2) {
480       emitThumbRegPlusImmediate(MBB, II, DestReg, FrameReg, Offset, TII,
481                                 *this, dl);
482       MBB.erase(II);
483       return;
484     }
485
486     if (Offset > 0) {
487       // Translate r0 = add sp, imm to
488       // r0 = add sp, 255*4
489       // r0 = add r0, (imm - 255*4)
490       if (Opcode == ARM::tADDi3) {
491         removeOperands(MI, i);
492         MachineInstrBuilder MIB(&MI);
493         AddDefaultPred(AddDefaultT1CC(MIB).addReg(FrameReg).addImm(Mask));
494       } else {
495         MI.getOperand(i).ChangeToRegister(FrameReg, false);
496         MI.getOperand(i+1).ChangeToImmediate(Mask);
497       }
498       Offset = (Offset - Mask * Scale);
499       MachineBasicBlock::iterator NII = next(II);
500       emitThumbRegPlusImmediate(MBB, NII, DestReg, DestReg, Offset, TII,
501                                 *this, dl);
502     } else {
503       // Translate r0 = add sp, -imm to
504       // r0 = -imm (this is then translated into a series of instructons)
505       // r0 = add r0, sp
506       emitThumbConstant(MBB, II, DestReg, Offset, TII, *this, dl);
507       MI.setDesc(TII.get(ARM::tADDhirr));
508       MI.getOperand(i).ChangeToRegister(DestReg, false, false, true);
509       MI.getOperand(i+1).ChangeToRegister(FrameReg, false);
510     }
511     return;
512   } else {
513     unsigned ImmIdx = 0;
514     int InstrOffs = 0;
515     unsigned NumBits = 0;
516     unsigned Scale = 1;
517     switch (AddrMode) {
518     case ARMII::AddrModeT1_s: {
519       ImmIdx = i+1;
520       InstrOffs = MI.getOperand(ImmIdx).getImm();
521       NumBits = (FrameReg == ARM::SP) ? 8 : 5;
522       Scale = 4;
523       break;
524     }
525     default:
526       llvm_unreachable("Unsupported addressing mode!");
527       break;
528     }
529
530     Offset += InstrOffs * Scale;
531     assert((Offset & (Scale-1)) == 0 && "Can't encode this offset!");
532
533     // Common case: small offset, fits into instruction.
534     MachineOperand &ImmOp = MI.getOperand(ImmIdx);
535     int ImmedOffset = Offset / Scale;
536     unsigned Mask = (1 << NumBits) - 1;
537     if ((unsigned)Offset <= Mask * Scale) {
538       // Replace the FrameIndex with sp
539       MI.getOperand(i).ChangeToRegister(FrameReg, false);
540       ImmOp.ChangeToImmediate(ImmedOffset);
541       return;
542     }
543
544     bool isThumSpillRestore = Opcode == ARM::tRestore || Opcode == ARM::tSpill;
545     if (AddrMode == ARMII::AddrModeT1_s) {
546       // Thumb tLDRspi, tSTRspi. These will change to instructions that use
547       // a different base register.
548       NumBits = 5;
549       Mask = (1 << NumBits) - 1;
550     }
551     // If this is a thumb spill / restore, we will be using a constpool load to
552     // materialize the offset.
553     if (AddrMode == ARMII::AddrModeT1_s && isThumSpillRestore)
554       ImmOp.ChangeToImmediate(0);
555     else {
556       // Otherwise, it didn't fit. Pull in what we can to simplify the immed.
557       ImmedOffset = ImmedOffset & Mask;
558       ImmOp.ChangeToImmediate(ImmedOffset);
559       Offset &= ~(Mask*Scale);
560     }
561   }
562
563   // If we get here, the immediate doesn't fit into the instruction.  We folded
564   // as much as possible above, handle the rest, providing a register that is
565   // SP+LargeImm.
566   assert(Offset && "This code isn't needed if offset already handled!");
567
568   // Remove predicate first.
569   int PIdx = MI.findFirstPredOperandIdx();
570   if (PIdx != -1)
571     removeOperands(MI, PIdx);
572
573   if (Desc.mayLoad()) {
574     // Use the destination register to materialize sp + offset.
575     unsigned TmpReg = MI.getOperand(0).getReg();
576     bool UseRR = false;
577     if (Opcode == ARM::tRestore) {
578       if (FrameReg == ARM::SP)
579         emitThumbRegPlusImmInReg(MBB, II, TmpReg, FrameReg,
580                                  Offset, false, TII, *this, dl);
581       else {
582         emitLoadConstPool(MBB, II, dl, TmpReg, 0, Offset);
583         UseRR = true;
584       }
585     } else {
586       emitThumbRegPlusImmediate(MBB, II, TmpReg, FrameReg, Offset, TII,
587                                 *this, dl);
588     }
589
590     MI.setDesc(TII.get(ARM::tLDR));
591     MI.getOperand(i).ChangeToRegister(TmpReg, false, false, true);
592     if (UseRR)
593       // Use [reg, reg] addrmode.
594       MI.addOperand(MachineOperand::CreateReg(FrameReg, false));
595     else  // tLDR has an extra register operand.
596       MI.addOperand(MachineOperand::CreateReg(0, false));
597   } else if (Desc.mayStore()) {
598     // FIXME! This is horrific!!! We need register scavenging.
599     // Our temporary workaround has marked r3 unavailable. Of course, r3 is
600     // also a ABI register so it's possible that is is the register that is
601     // being storing here. If that's the case, we do the following:
602     // r12 = r2
603     // Use r2 to materialize sp + offset
604     // str r3, r2
605     // r2 = r12
606     unsigned ValReg = MI.getOperand(0).getReg();
607     unsigned TmpReg = ARM::R3;
608     bool UseRR = false;
609     if (ValReg == ARM::R3) {
610       BuildMI(MBB, II, dl, TII.get(ARM::tMOVlor2hir), ARM::R12)
611         .addReg(ARM::R2, RegState::Kill);
612       TmpReg = ARM::R2;
613     }
614     if (TmpReg == ARM::R3 && AFI->isR3LiveIn())
615       BuildMI(MBB, II, dl, TII.get(ARM::tMOVlor2hir), ARM::R12)
616         .addReg(ARM::R3, RegState::Kill);
617     if (Opcode == ARM::tSpill) {
618       if (FrameReg == ARM::SP)
619         emitThumbRegPlusImmInReg(MBB, II, TmpReg, FrameReg,
620                                  Offset, false, TII, *this, dl);
621       else {
622         emitLoadConstPool(MBB, II, dl, TmpReg, 0, Offset);
623         UseRR = true;
624       }
625     } else
626       emitThumbRegPlusImmediate(MBB, II, TmpReg, FrameReg, Offset, TII,
627                                 *this, dl);
628     MI.setDesc(TII.get(ARM::tSTR));
629     MI.getOperand(i).ChangeToRegister(TmpReg, false, false, true);
630     if (UseRR)  // Use [reg, reg] addrmode.
631       MI.addOperand(MachineOperand::CreateReg(FrameReg, false));
632     else // tSTR has an extra register operand.
633       MI.addOperand(MachineOperand::CreateReg(0, false));
634
635     MachineBasicBlock::iterator NII = next(II);
636     if (ValReg == ARM::R3)
637       BuildMI(MBB, NII, dl, TII.get(ARM::tMOVhir2lor), ARM::R2)
638         .addReg(ARM::R12, RegState::Kill);
639     if (TmpReg == ARM::R3 && AFI->isR3LiveIn())
640       BuildMI(MBB, NII, dl, TII.get(ARM::tMOVhir2lor), ARM::R3)
641         .addReg(ARM::R12, RegState::Kill);
642   } else
643     assert(false && "Unexpected opcode!");
644
645   // Add predicate back if it's needed.
646   if (MI.getDesc().isPredicable()) {
647     MachineInstrBuilder MIB(&MI);
648     AddDefaultPred(MIB);
649   }
650 }
651
652 void Thumb1RegisterInfo::emitPrologue(MachineFunction &MF) const {
653   MachineBasicBlock &MBB = MF.front();
654   MachineBasicBlock::iterator MBBI = MBB.begin();
655   MachineFrameInfo  *MFI = MF.getFrameInfo();
656   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
657   unsigned VARegSaveSize = AFI->getVarArgsRegSaveSize();
658   unsigned NumBytes = MFI->getStackSize();
659   const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
660   DebugLoc dl = (MBBI != MBB.end() ?
661                  MBBI->getDebugLoc() : DebugLoc::getUnknownLoc());
662
663   // Check if R3 is live in. It might have to be used as a scratch register.
664   for (MachineRegisterInfo::livein_iterator I =MF.getRegInfo().livein_begin(),
665          E = MF.getRegInfo().livein_end(); I != E; ++I) {
666     if (I->first == ARM::R3) {
667       AFI->setR3IsLiveIn(true);
668       break;
669     }
670   }
671
672   // Thumb add/sub sp, imm8 instructions implicitly multiply the offset by 4.
673   NumBytes = (NumBytes + 3) & ~3;
674   MFI->setStackSize(NumBytes);
675
676   // Determine the sizes of each callee-save spill areas and record which frame
677   // belongs to which callee-save spill areas.
678   unsigned GPRCS1Size = 0, GPRCS2Size = 0, DPRCSSize = 0;
679   int FramePtrSpillFI = 0;
680
681   if (VARegSaveSize)
682     emitSPUpdate(MBB, MBBI, TII, dl, *this, -VARegSaveSize);
683
684   if (!AFI->hasStackFrame()) {
685     if (NumBytes != 0)
686       emitSPUpdate(MBB, MBBI, TII, dl, *this, -NumBytes);
687     return;
688   }
689
690   for (unsigned i = 0, e = CSI.size(); i != e; ++i) {
691     unsigned Reg = CSI[i].getReg();
692     int FI = CSI[i].getFrameIdx();
693     switch (Reg) {
694     case ARM::R4:
695     case ARM::R5:
696     case ARM::R6:
697     case ARM::R7:
698     case ARM::LR:
699       if (Reg == FramePtr)
700         FramePtrSpillFI = FI;
701       AFI->addGPRCalleeSavedArea1Frame(FI);
702       GPRCS1Size += 4;
703       break;
704     case ARM::R8:
705     case ARM::R9:
706     case ARM::R10:
707     case ARM::R11:
708       if (Reg == FramePtr)
709         FramePtrSpillFI = FI;
710       if (STI.isTargetDarwin()) {
711         AFI->addGPRCalleeSavedArea2Frame(FI);
712         GPRCS2Size += 4;
713       } else {
714         AFI->addGPRCalleeSavedArea1Frame(FI);
715         GPRCS1Size += 4;
716       }
717       break;
718     default:
719       AFI->addDPRCalleeSavedAreaFrame(FI);
720       DPRCSSize += 8;
721     }
722   }
723
724   if (MBBI != MBB.end() && MBBI->getOpcode() == ARM::tPUSH) {
725     ++MBBI;
726     if (MBBI != MBB.end())
727       dl = MBBI->getDebugLoc();
728   }
729
730   // Darwin ABI requires FP to point to the stack slot that contains the
731   // previous FP.
732   if (STI.isTargetDarwin() || hasFP(MF)) {
733     MachineInstrBuilder MIB =
734       BuildMI(MBB, MBBI, dl, TII.get(ARM::tADDrSPi), FramePtr)
735       .addFrameIndex(FramePtrSpillFI).addImm(0);
736   }
737
738   // Determine starting offsets of spill areas.
739   unsigned DPRCSOffset  = NumBytes - (GPRCS1Size + GPRCS2Size + DPRCSSize);
740   unsigned GPRCS2Offset = DPRCSOffset + DPRCSSize;
741   unsigned GPRCS1Offset = GPRCS2Offset + GPRCS2Size;
742   AFI->setFramePtrSpillOffset(MFI->getObjectOffset(FramePtrSpillFI) + NumBytes);
743   AFI->setGPRCalleeSavedArea1Offset(GPRCS1Offset);
744   AFI->setGPRCalleeSavedArea2Offset(GPRCS2Offset);
745   AFI->setDPRCalleeSavedAreaOffset(DPRCSOffset);
746
747   NumBytes = DPRCSOffset;
748   if (NumBytes) {
749     // Insert it after all the callee-save spills.
750     emitSPUpdate(MBB, MBBI, TII, dl, *this, -NumBytes);
751   }
752
753   if (STI.isTargetELF() && hasFP(MF)) {
754     MFI->setOffsetAdjustment(MFI->getOffsetAdjustment() -
755                              AFI->getFramePtrSpillOffset());
756   }
757
758   AFI->setGPRCalleeSavedArea1Size(GPRCS1Size);
759   AFI->setGPRCalleeSavedArea2Size(GPRCS2Size);
760   AFI->setDPRCalleeSavedAreaSize(DPRCSSize);
761 }
762
763 static bool isCalleeSavedRegister(unsigned Reg, const unsigned *CSRegs) {
764   for (unsigned i = 0; CSRegs[i]; ++i)
765     if (Reg == CSRegs[i])
766       return true;
767   return false;
768 }
769
770 static bool isCSRestore(MachineInstr *MI, const unsigned *CSRegs) {
771   return (MI->getOpcode() == ARM::tRestore &&
772           MI->getOperand(1).isFI() &&
773           isCalleeSavedRegister(MI->getOperand(0).getReg(), CSRegs));
774 }
775
776 void Thumb1RegisterInfo::emitEpilogue(MachineFunction &MF,
777                                       MachineBasicBlock &MBB) const {
778   MachineBasicBlock::iterator MBBI = prior(MBB.end());
779   assert((MBBI->getOpcode() == ARM::tBX_RET ||
780           MBBI->getOpcode() == ARM::tPOP_RET) &&
781          "Can only insert epilog into returning blocks");
782   DebugLoc dl = MBBI->getDebugLoc();
783   MachineFrameInfo *MFI = MF.getFrameInfo();
784   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
785   unsigned VARegSaveSize = AFI->getVarArgsRegSaveSize();
786   int NumBytes = (int)MFI->getStackSize();
787
788   if (!AFI->hasStackFrame()) {
789     if (NumBytes != 0)
790       emitSPUpdate(MBB, MBBI, TII, dl, *this, NumBytes);
791   } else {
792     // Unwind MBBI to point to first LDR / FLDD.
793     const unsigned *CSRegs = getCalleeSavedRegs();
794     if (MBBI != MBB.begin()) {
795       do
796         --MBBI;
797       while (MBBI != MBB.begin() && isCSRestore(MBBI, CSRegs));
798       if (!isCSRestore(MBBI, CSRegs))
799         ++MBBI;
800     }
801
802     // Move SP to start of FP callee save spill area.
803     NumBytes -= (AFI->getGPRCalleeSavedArea1Size() +
804                  AFI->getGPRCalleeSavedArea2Size() +
805                  AFI->getDPRCalleeSavedAreaSize());
806
807     if (hasFP(MF)) {
808       NumBytes = AFI->getFramePtrSpillOffset() - NumBytes;
809       // Reset SP based on frame pointer only if the stack frame extends beyond
810       // frame pointer stack slot or target is ELF and the function has FP.
811       if (NumBytes)
812         emitThumbRegPlusImmediate(MBB, MBBI, ARM::SP, FramePtr, -NumBytes,
813                                   TII, *this, dl);
814       else
815         BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVlor2hir), ARM::SP)
816           .addReg(FramePtr);
817     } else {
818       if (MBBI->getOpcode() == ARM::tBX_RET &&
819           &MBB.front() != MBBI &&
820           prior(MBBI)->getOpcode() == ARM::tPOP) {
821         MachineBasicBlock::iterator PMBBI = prior(MBBI);
822         emitSPUpdate(MBB, PMBBI, TII, dl, *this, NumBytes);
823       } else
824         emitSPUpdate(MBB, MBBI, TII, dl, *this, NumBytes);
825     }
826   }
827
828   if (VARegSaveSize) {
829     // Epilogue for vararg functions: pop LR to R3 and branch off it.
830     // FIXME: Verify this is still ok when R3 is no longer being reserved.
831     BuildMI(MBB, MBBI, dl, TII.get(ARM::tPOP)).addReg(ARM::R3);
832
833     emitSPUpdate(MBB, MBBI, TII, dl, *this, VARegSaveSize);
834
835     BuildMI(MBB, MBBI, dl, TII.get(ARM::tBX_RET_vararg)).addReg(ARM::R3);
836     MBB.erase(MBBI);
837   }
838 }