ARM cost model: Increase cost of some vector selects we do terrible on
[oota-llvm.git] / lib / Target / ARM / ARMTargetTransformInfo.cpp
1 //===-- ARMTargetTransformInfo.cpp - ARM specific TTI pass ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 /// \file
10 /// This file implements a TargetTransformInfo analysis pass specific to the
11 /// ARM target machine. It uses the target's detailed information to provide
12 /// more precise answers to certain TTI queries, while letting the target
13 /// independent and default TTI implementations handle the rest.
14 ///
15 //===----------------------------------------------------------------------===//
16
17 #define DEBUG_TYPE "armtti"
18 #include "ARM.h"
19 #include "ARMTargetMachine.h"
20 #include "llvm/Analysis/TargetTransformInfo.h"
21 #include "llvm/Support/Debug.h"
22 #include "llvm/Target/TargetLowering.h"
23 #include "llvm/Target/CostTable.h"
24 using namespace llvm;
25
26 // Declare the pass initialization routine locally as target-specific passes
27 // don't havve a target-wide initialization entry point, and so we rely on the
28 // pass constructor initialization.
29 namespace llvm {
30 void initializeARMTTIPass(PassRegistry &);
31 }
32
33 namespace {
34
35 class ARMTTI : public ImmutablePass, public TargetTransformInfo {
36   const ARMBaseTargetMachine *TM;
37   const ARMSubtarget *ST;
38   const ARMTargetLowering *TLI;
39
40   /// Estimate the overhead of scalarizing an instruction. Insert and Extract
41   /// are set if the result needs to be inserted and/or extracted from vectors.
42   unsigned getScalarizationOverhead(Type *Ty, bool Insert, bool Extract) const;
43
44 public:
45   ARMTTI() : ImmutablePass(ID), TM(0), ST(0), TLI(0) {
46     llvm_unreachable("This pass cannot be directly constructed");
47   }
48
49   ARMTTI(const ARMBaseTargetMachine *TM)
50       : ImmutablePass(ID), TM(TM), ST(TM->getSubtargetImpl()),
51         TLI(TM->getTargetLowering()) {
52     initializeARMTTIPass(*PassRegistry::getPassRegistry());
53   }
54
55   virtual void initializePass() {
56     pushTTIStack(this);
57   }
58
59   virtual void finalizePass() {
60     popTTIStack();
61   }
62
63   virtual void getAnalysisUsage(AnalysisUsage &AU) const {
64     TargetTransformInfo::getAnalysisUsage(AU);
65   }
66
67   /// Pass identification.
68   static char ID;
69
70   /// Provide necessary pointer adjustments for the two base classes.
71   virtual void *getAdjustedAnalysisPointer(const void *ID) {
72     if (ID == &TargetTransformInfo::ID)
73       return (TargetTransformInfo*)this;
74     return this;
75   }
76
77   /// \name Scalar TTI Implementations
78   /// @{
79
80   virtual unsigned getIntImmCost(const APInt &Imm, Type *Ty) const;
81
82   /// @}
83
84
85   /// \name Vector TTI Implementations
86   /// @{
87
88   unsigned getNumberOfRegisters(bool Vector) const {
89     if (Vector) {
90       if (ST->hasNEON())
91         return 16;
92       return 0;
93     }
94
95     if (ST->isThumb1Only())
96       return 8;
97     return 16;
98   }
99
100   unsigned getRegisterBitWidth(bool Vector) const {
101     if (Vector) {
102       if (ST->hasNEON())
103         return 128;
104       return 0;
105     }
106
107     return 32;
108   }
109
110   unsigned getMaximumUnrollFactor() const {
111     // These are out of order CPUs:
112     if (ST->isCortexA15() || ST->isSwift())
113       return 2;
114     return 1;
115   }
116
117   unsigned getShuffleCost(ShuffleKind Kind, Type *Tp,
118                           int Index, Type *SubTp) const;
119
120   unsigned getCastInstrCost(unsigned Opcode, Type *Dst,
121                                       Type *Src) const;
122
123   unsigned getCmpSelInstrCost(unsigned Opcode, Type *ValTy, Type *CondTy) const;
124
125   unsigned getVectorInstrCost(unsigned Opcode, Type *Val, unsigned Index) const;
126
127   unsigned getAddressComputationCost(Type *Val) const;
128   /// @}
129 };
130
131 } // end anonymous namespace
132
133 INITIALIZE_AG_PASS(ARMTTI, TargetTransformInfo, "armtti",
134                    "ARM Target Transform Info", true, true, false)
135 char ARMTTI::ID = 0;
136
137 ImmutablePass *
138 llvm::createARMTargetTransformInfoPass(const ARMBaseTargetMachine *TM) {
139   return new ARMTTI(TM);
140 }
141
142
143 unsigned ARMTTI::getIntImmCost(const APInt &Imm, Type *Ty) const {
144   assert(Ty->isIntegerTy());
145
146   unsigned Bits = Ty->getPrimitiveSizeInBits();
147   if (Bits == 0 || Bits > 32)
148     return 4;
149
150   int32_t SImmVal = Imm.getSExtValue();
151   uint32_t ZImmVal = Imm.getZExtValue();
152   if (!ST->isThumb()) {
153     if ((SImmVal >= 0 && SImmVal < 65536) ||
154         (ARM_AM::getSOImmVal(ZImmVal) != -1) ||
155         (ARM_AM::getSOImmVal(~ZImmVal) != -1))
156       return 1;
157     return ST->hasV6T2Ops() ? 2 : 3;
158   } else if (ST->isThumb2()) {
159     if ((SImmVal >= 0 && SImmVal < 65536) ||
160         (ARM_AM::getT2SOImmVal(ZImmVal) != -1) ||
161         (ARM_AM::getT2SOImmVal(~ZImmVal) != -1))
162       return 1;
163     return ST->hasV6T2Ops() ? 2 : 3;
164   } else /*Thumb1*/ {
165     if (SImmVal >= 0 && SImmVal < 256)
166       return 1;
167     if ((~ZImmVal < 256) || ARM_AM::isThumbImmShiftedVal(ZImmVal))
168       return 2;
169     // Load from constantpool.
170     return 3;
171   }
172   return 2;
173 }
174
175 unsigned ARMTTI::getCastInstrCost(unsigned Opcode, Type *Dst,
176                                     Type *Src) const {
177   int ISD = TLI->InstructionOpcodeToISD(Opcode);
178   assert(ISD && "Invalid opcode");
179
180   EVT SrcTy = TLI->getValueType(Src);
181   EVT DstTy = TLI->getValueType(Dst);
182
183   if (!SrcTy.isSimple() || !DstTy.isSimple())
184     return TargetTransformInfo::getCastInstrCost(Opcode, Dst, Src);
185
186   // Some arithmetic, load and store operations have specific instructions
187   // to cast up/down their types automatically at no extra cost.
188   // TODO: Get these tables to know at least what the related operations are.
189   static const TypeConversionCostTblEntry<MVT> NEONVectorConversionTbl[] = {
190     { ISD::SIGN_EXTEND, MVT::v4i32, MVT::v4i16, 0 },
191     { ISD::ZERO_EXTEND, MVT::v4i32, MVT::v4i16, 0 },
192     { ISD::SIGN_EXTEND, MVT::v2i64, MVT::v2i32, 1 },
193     { ISD::ZERO_EXTEND, MVT::v2i64, MVT::v2i32, 1 },
194     { ISD::TRUNCATE,    MVT::v4i32, MVT::v4i64, 0 },
195     { ISD::TRUNCATE,    MVT::v4i16, MVT::v4i32, 1 },
196
197     // Operations that we legalize using load/stores to the stack.
198     { ISD::SIGN_EXTEND, MVT::v16i32, MVT::v16i8, 16*2 + 4*4 },
199     { ISD::ZERO_EXTEND, MVT::v16i32, MVT::v16i8, 16*2 + 4*3 },
200     { ISD::SIGN_EXTEND, MVT::v8i32, MVT::v8i8, 8*2 + 2*4 },
201     { ISD::ZERO_EXTEND, MVT::v8i32, MVT::v8i8, 8*2 + 2*3 },
202     { ISD::TRUNCATE,    MVT::v16i8, MVT::v16i32, 4*1 + 16*2 + 2*1 },
203     { ISD::TRUNCATE,    MVT::v8i8, MVT::v8i32, 2*1 + 8*2 + 1 },
204
205     // Vector float <-> i32 conversions.
206     { ISD::SINT_TO_FP,  MVT::v4f32, MVT::v4i32, 1 },
207     { ISD::UINT_TO_FP,  MVT::v4f32, MVT::v4i32, 1 },
208     { ISD::FP_TO_SINT,  MVT::v4i32, MVT::v4f32, 1 },
209     { ISD::FP_TO_UINT,  MVT::v4i32, MVT::v4f32, 1 },
210
211     // Vector double <-> i32 conversions.
212     { ISD::SINT_TO_FP,  MVT::v2f64, MVT::v2i32, 2 },
213     { ISD::UINT_TO_FP,  MVT::v2f64, MVT::v2i32, 2 },
214     { ISD::FP_TO_SINT,  MVT::v2i32, MVT::v2f64, 2 },
215     { ISD::FP_TO_UINT,  MVT::v2i32, MVT::v2f64, 2 }
216   };
217
218   if (SrcTy.isVector() && ST->hasNEON()) {
219     int Idx = ConvertCostTableLookup<MVT>(NEONVectorConversionTbl,
220                                 array_lengthof(NEONVectorConversionTbl),
221                                 ISD, DstTy.getSimpleVT(), SrcTy.getSimpleVT());
222     if (Idx != -1)
223       return NEONVectorConversionTbl[Idx].Cost;
224   }
225
226   // Scalar float to integer conversions.
227   static const TypeConversionCostTblEntry<MVT> NEONFloatConversionTbl[] = {
228     { ISD::FP_TO_SINT,  MVT::i1, MVT::f32, 2 },
229     { ISD::FP_TO_UINT,  MVT::i1, MVT::f32, 2 },
230     { ISD::FP_TO_SINT,  MVT::i1, MVT::f64, 2 },
231     { ISD::FP_TO_UINT,  MVT::i1, MVT::f64, 2 },
232     { ISD::FP_TO_SINT,  MVT::i8, MVT::f32, 2 },
233     { ISD::FP_TO_UINT,  MVT::i8, MVT::f32, 2 },
234     { ISD::FP_TO_SINT,  MVT::i8, MVT::f64, 2 },
235     { ISD::FP_TO_UINT,  MVT::i8, MVT::f64, 2 },
236     { ISD::FP_TO_SINT,  MVT::i16, MVT::f32, 2 },
237     { ISD::FP_TO_UINT,  MVT::i16, MVT::f32, 2 },
238     { ISD::FP_TO_SINT,  MVT::i16, MVT::f64, 2 },
239     { ISD::FP_TO_UINT,  MVT::i16, MVT::f64, 2 },
240     { ISD::FP_TO_SINT,  MVT::i32, MVT::f32, 2 },
241     { ISD::FP_TO_UINT,  MVT::i32, MVT::f32, 2 },
242     { ISD::FP_TO_SINT,  MVT::i32, MVT::f64, 2 },
243     { ISD::FP_TO_UINT,  MVT::i32, MVT::f64, 2 },
244     { ISD::FP_TO_SINT,  MVT::i64, MVT::f32, 10 },
245     { ISD::FP_TO_UINT,  MVT::i64, MVT::f32, 10 },
246     { ISD::FP_TO_SINT,  MVT::i64, MVT::f64, 10 },
247     { ISD::FP_TO_UINT,  MVT::i64, MVT::f64, 10 }
248   };
249   if (SrcTy.isFloatingPoint() && ST->hasNEON()) {
250     int Idx = ConvertCostTableLookup<MVT>(NEONFloatConversionTbl,
251                                         array_lengthof(NEONFloatConversionTbl),
252                                         ISD, DstTy.getSimpleVT(),
253                                         SrcTy.getSimpleVT());
254     if (Idx != -1)
255         return NEONFloatConversionTbl[Idx].Cost;
256   }
257
258
259   // Scalar integer to float conversions.
260   static const TypeConversionCostTblEntry<MVT> NEONIntegerConversionTbl[] = {
261     { ISD::SINT_TO_FP,  MVT::f32, MVT::i1, 2 },
262     { ISD::UINT_TO_FP,  MVT::f32, MVT::i1, 2 },
263     { ISD::SINT_TO_FP,  MVT::f64, MVT::i1, 2 },
264     { ISD::UINT_TO_FP,  MVT::f64, MVT::i1, 2 },
265     { ISD::SINT_TO_FP,  MVT::f32, MVT::i8, 2 },
266     { ISD::UINT_TO_FP,  MVT::f32, MVT::i8, 2 },
267     { ISD::SINT_TO_FP,  MVT::f64, MVT::i8, 2 },
268     { ISD::UINT_TO_FP,  MVT::f64, MVT::i8, 2 },
269     { ISD::SINT_TO_FP,  MVT::f32, MVT::i16, 2 },
270     { ISD::UINT_TO_FP,  MVT::f32, MVT::i16, 2 },
271     { ISD::SINT_TO_FP,  MVT::f64, MVT::i16, 2 },
272     { ISD::UINT_TO_FP,  MVT::f64, MVT::i16, 2 },
273     { ISD::SINT_TO_FP,  MVT::f32, MVT::i32, 2 },
274     { ISD::UINT_TO_FP,  MVT::f32, MVT::i32, 2 },
275     { ISD::SINT_TO_FP,  MVT::f64, MVT::i32, 2 },
276     { ISD::UINT_TO_FP,  MVT::f64, MVT::i32, 2 },
277     { ISD::SINT_TO_FP,  MVT::f32, MVT::i64, 10 },
278     { ISD::UINT_TO_FP,  MVT::f32, MVT::i64, 10 },
279     { ISD::SINT_TO_FP,  MVT::f64, MVT::i64, 10 },
280     { ISD::UINT_TO_FP,  MVT::f64, MVT::i64, 10 }
281   };
282
283   if (SrcTy.isInteger() && ST->hasNEON()) {
284     int Idx = ConvertCostTableLookup<MVT>(NEONIntegerConversionTbl,
285                                        array_lengthof(NEONIntegerConversionTbl),
286                                        ISD, DstTy.getSimpleVT(),
287                                        SrcTy.getSimpleVT());
288     if (Idx != -1)
289       return NEONIntegerConversionTbl[Idx].Cost;
290   }
291
292   // Scalar integer conversion costs.
293   static const TypeConversionCostTblEntry<MVT> ARMIntegerConversionTbl[] = {
294     // i16 -> i64 requires two dependent operations.
295     { ISD::SIGN_EXTEND, MVT::i64, MVT::i16, 2 },
296
297     // Truncates on i64 are assumed to be free.
298     { ISD::TRUNCATE,    MVT::i32, MVT::i64, 0 },
299     { ISD::TRUNCATE,    MVT::i16, MVT::i64, 0 },
300     { ISD::TRUNCATE,    MVT::i8,  MVT::i64, 0 },
301     { ISD::TRUNCATE,    MVT::i1,  MVT::i64, 0 }
302   };
303
304   if (SrcTy.isInteger()) {
305     int Idx =
306       ConvertCostTableLookup<MVT>(ARMIntegerConversionTbl,
307                                   array_lengthof(ARMIntegerConversionTbl),
308                                   ISD, DstTy.getSimpleVT(),
309                                   SrcTy.getSimpleVT());
310     if (Idx != -1)
311       return ARMIntegerConversionTbl[Idx].Cost;
312   }
313
314
315   return TargetTransformInfo::getCastInstrCost(Opcode, Dst, Src);
316 }
317
318 unsigned ARMTTI::getVectorInstrCost(unsigned Opcode, Type *ValTy,
319                                     unsigned Index) const {
320   // Penalize inserting into an D-subregister. We end up with a three times
321   // lower estimated throughput on swift.
322   if (ST->isSwift() &&
323       Opcode == Instruction::InsertElement &&
324       ValTy->isVectorTy() &&
325       ValTy->getScalarSizeInBits() <= 32)
326     return 3;
327
328   return TargetTransformInfo::getVectorInstrCost(Opcode, ValTy, Index);
329 }
330
331 unsigned ARMTTI::getCmpSelInstrCost(unsigned Opcode, Type *ValTy,
332                                     Type *CondTy) const {
333
334   int ISD = TLI->InstructionOpcodeToISD(Opcode);
335   // On NEON a a vector select gets lowered to vbsl.
336   if (ST->hasNEON() && ValTy->isVectorTy() && ISD == ISD::SELECT) {
337     // Lowering of some vector selects is currently far from perfect.
338     static const TypeConversionCostTblEntry<MVT> NEONVectorSelectTbl[] = {
339       { ISD::SELECT, MVT::v4i1, MVT::v4i8, 2*4 + 2*1 },
340       { ISD::SELECT, MVT::v8i1, MVT::v8i8, 2*8 + 1 },
341       { ISD::SELECT, MVT::v16i1, MVT::v16i8, 2*16 + 1 },
342       { ISD::SELECT, MVT::v4i1, MVT::v4i16, 2*4 + 1 },
343       { ISD::SELECT, MVT::v8i1, MVT::v8i16, 2*8 + 1 },
344       { ISD::SELECT, MVT::v16i1, MVT::v16i16, 2*16 + 1 + 3*1 + 4*1 },
345       { ISD::SELECT, MVT::v8i1, MVT::v8i32, 4*8 + 1*3 + 1*4 + 1*2 },
346       { ISD::SELECT, MVT::v16i1, MVT::v16i32, 4*16 + 1*6 + 1*8 + 1*4 },
347       { ISD::SELECT, MVT::v4i1, MVT::v4i64, 4*4 + 1*2 + 1 },
348       { ISD::SELECT, MVT::v8i1, MVT::v8i64, 50 },
349       { ISD::SELECT, MVT::v16i1, MVT::v16i64, 100 }
350     };
351
352     EVT SelCondTy = TLI->getValueType(CondTy);
353     EVT SelValTy = TLI->getValueType(ValTy);
354     int Idx = ConvertCostTableLookup<MVT>(NEONVectorSelectTbl,
355                                           array_lengthof(NEONVectorSelectTbl),
356                                           ISD, SelCondTy.getSimpleVT(),
357                                           SelValTy.getSimpleVT());
358     if (Idx != -1)
359       return NEONVectorSelectTbl[Idx].Cost;
360
361     std::pair<unsigned, MVT> LT = TLI->getTypeLegalizationCost(ValTy);
362     return LT.first;
363   }
364
365   return TargetTransformInfo::getCmpSelInstrCost(Opcode, ValTy, CondTy);
366 }
367
368 unsigned ARMTTI::getAddressComputationCost(Type *Ty) const {
369   // In many cases the address computation is not merged into the instruction
370   // addressing mode.
371   return 1;
372 }
373
374 unsigned ARMTTI::getShuffleCost(ShuffleKind Kind, Type *Tp, int Index,
375                                 Type *SubTp) const {
376   // We only handle costs of reverse shuffles for now.
377   if (Kind != SK_Reverse)
378     return TargetTransformInfo::getShuffleCost(Kind, Tp, Index, SubTp);
379
380   static const CostTblEntry<MVT> NEONShuffleTbl[] = {
381     // Reverse shuffle cost one instruction if we are shuffling within a double
382     // word (vrev) or two if we shuffle a quad word (vrev, vext).
383     { ISD::VECTOR_SHUFFLE, MVT::v2i32, 1 },
384     { ISD::VECTOR_SHUFFLE, MVT::v2f32, 1 },
385     { ISD::VECTOR_SHUFFLE, MVT::v2i64, 1 },
386     { ISD::VECTOR_SHUFFLE, MVT::v2f64, 1 },
387
388     { ISD::VECTOR_SHUFFLE, MVT::v4i32, 2 },
389     { ISD::VECTOR_SHUFFLE, MVT::v4f32, 2 },
390     { ISD::VECTOR_SHUFFLE, MVT::v8i16, 2 },
391     { ISD::VECTOR_SHUFFLE, MVT::v16i8, 2 }
392   };
393
394   std::pair<unsigned, MVT> LT = TLI->getTypeLegalizationCost(Tp);
395
396   int Idx = CostTableLookup<MVT>(NEONShuffleTbl, array_lengthof(NEONShuffleTbl),
397                                  ISD::VECTOR_SHUFFLE, LT.second);
398   if (Idx == -1)
399     return TargetTransformInfo::getShuffleCost(Kind, Tp, Index, SubTp);
400
401   return LT.first * NEONShuffleTbl[Idx].Cost;
402 }