First step of huge frame-related refactoring: move emit{Prologue,Epilogue} out of...
[oota-llvm.git] / lib / Target / ARM / ARMTargetMachine.h
1 //===-- ARMTargetMachine.h - Define TargetMachine for ARM -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the ARM specific subclass of TargetMachine.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef ARMTARGETMACHINE_H
15 #define ARMTARGETMACHINE_H
16
17 #include "ARMInstrInfo.h"
18 #include "ARMELFWriterInfo.h"
19 #include "ARMFrameInfo.h"
20 #include "ARMJITInfo.h"
21 #include "ARMSubtarget.h"
22 #include "ARMISelLowering.h"
23 #include "ARMSelectionDAGInfo.h"
24 #include "Thumb1InstrInfo.h"
25 #include "Thumb1FrameInfo.h"
26 #include "Thumb2InstrInfo.h"
27 #include "llvm/Target/TargetMachine.h"
28 #include "llvm/Target/TargetData.h"
29 #include "llvm/MC/MCStreamer.h"
30 #include "llvm/ADT/OwningPtr.h"
31
32 namespace llvm {
33
34 class ARMBaseTargetMachine : public LLVMTargetMachine {
35 protected:
36   ARMSubtarget        Subtarget;
37 private:
38   ARMJITInfo          JITInfo;
39   InstrItineraryData  InstrItins;
40   Reloc::Model        DefRelocModel;    // Reloc model before it's overridden.
41
42 public:
43   ARMBaseTargetMachine(const Target &T, const std::string &TT,
44                        const std::string &FS, bool isThumb);
45
46   virtual       ARMJITInfo       *getJITInfo()         { return &JITInfo; }
47   virtual const ARMSubtarget  *getSubtargetImpl() const { return &Subtarget; }
48   virtual const InstrItineraryData *getInstrItineraryData() const {
49     return &InstrItins;
50   }
51
52   // Pass Pipeline Configuration
53   virtual bool addPreISel(PassManagerBase &PM, CodeGenOpt::Level OptLevel);
54   virtual bool addInstSelector(PassManagerBase &PM, CodeGenOpt::Level OptLevel);
55   virtual bool addPreRegAlloc(PassManagerBase &PM, CodeGenOpt::Level OptLevel);
56   virtual bool addPreSched2(PassManagerBase &PM, CodeGenOpt::Level OptLevel);
57   virtual bool addPreEmitPass(PassManagerBase &PM, CodeGenOpt::Level OptLevel);
58   virtual bool addCodeEmitter(PassManagerBase &PM, CodeGenOpt::Level OptLevel,
59                               JITCodeEmitter &MCE);
60 };
61
62 /// ARMTargetMachine - ARM target machine.
63 ///
64 class ARMTargetMachine : public ARMBaseTargetMachine {
65   ARMInstrInfo        InstrInfo;
66   const TargetData    DataLayout;       // Calculates type size & alignment
67   ARMELFWriterInfo    ELFWriterInfo;
68   ARMTargetLowering   TLInfo;
69   ARMSelectionDAGInfo TSInfo;
70   ARMFrameInfo        FrameInfo;
71  public:
72   ARMTargetMachine(const Target &T, const std::string &TT,
73                    const std::string &FS);
74
75   virtual const ARMRegisterInfo  *getRegisterInfo() const {
76     return &InstrInfo.getRegisterInfo();
77   }
78
79   virtual const ARMTargetLowering *getTargetLowering() const {
80     return &TLInfo;
81   }
82
83   virtual const ARMSelectionDAGInfo* getSelectionDAGInfo() const {
84     return &TSInfo;
85   }
86   virtual const ARMFrameInfo     *getFrameInfo() const { return &FrameInfo; }
87
88   virtual const ARMInstrInfo     *getInstrInfo() const { return &InstrInfo; }
89   virtual const TargetData       *getTargetData() const { return &DataLayout; }
90   virtual const ARMELFWriterInfo *getELFWriterInfo() const {
91     return Subtarget.isTargetELF() ? &ELFWriterInfo : 0;
92   }
93 };
94
95 /// ThumbTargetMachine - Thumb target machine.
96 /// Due to the way architectures are handled, this represents both
97 ///   Thumb-1 and Thumb-2.
98 ///
99 class ThumbTargetMachine : public ARMBaseTargetMachine {
100   // Either Thumb1InstrInfo or Thumb2InstrInfo.
101   OwningPtr<ARMBaseInstrInfo> InstrInfo;
102   const TargetData    DataLayout;   // Calculates type size & alignment
103   ARMELFWriterInfo    ELFWriterInfo;
104   ARMTargetLowering   TLInfo;
105   ARMSelectionDAGInfo TSInfo;
106   // Either Thumb1FrameInfo or ARMFrameInfo.
107   OwningPtr<ARMFrameInfo> FrameInfo;
108 public:
109   ThumbTargetMachine(const Target &T, const std::string &TT,
110                      const std::string &FS);
111
112   /// returns either Thumb1RegisterInfo or Thumb2RegisterInfo
113   virtual const ARMBaseRegisterInfo *getRegisterInfo() const {
114     return &InstrInfo->getRegisterInfo();
115   }
116
117   virtual const ARMTargetLowering *getTargetLowering() const {
118     return &TLInfo;
119   }
120
121   virtual const ARMSelectionDAGInfo *getSelectionDAGInfo() const {
122     return &TSInfo;
123   }
124
125   /// returns either Thumb1InstrInfo or Thumb2InstrInfo
126   virtual const ARMBaseInstrInfo *getInstrInfo() const {
127     return InstrInfo.get();
128   }
129   /// returns either Thumb1FrameInfo or ARMFrameInfo
130   virtual const ARMFrameInfo     *getFrameInfo() const {
131     return FrameInfo.get();
132   }
133   virtual const TargetData       *getTargetData() const { return &DataLayout; }
134   virtual const ARMELFWriterInfo *getELFWriterInfo() const {
135     return Subtarget.isTargetELF() ? &ELFWriterInfo : 0;
136   }
137 };
138
139 } // end namespace llvm
140
141 #endif