VFP/NEON load/store multiple instructions are addrmode4, not 5.
[oota-llvm.git] / lib / Target / ARM / ARMInstrVFP.td
1 //===- ARMInstrVFP.td - VFP support for ARM -------------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the ARM VFP instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_FTOI :
15 SDTypeProfile<1, 1, [SDTCisVT<0, f32>, SDTCisFP<1>]>;
16 def SDT_ITOF :
17 SDTypeProfile<1, 1, [SDTCisFP<0>, SDTCisVT<1, f32>]>;
18 def SDT_CMPFP0 :
19 SDTypeProfile<0, 1, [SDTCisFP<0>]>;
20 def SDT_VMOVDRR :
21 SDTypeProfile<1, 2, [SDTCisVT<0, f64>, SDTCisVT<1, i32>,
22                      SDTCisSameAs<1, 2>]>;
23
24 def arm_ftoui  : SDNode<"ARMISD::FTOUI",  SDT_FTOI>;
25 def arm_ftosi  : SDNode<"ARMISD::FTOSI",  SDT_FTOI>;
26 def arm_sitof  : SDNode<"ARMISD::SITOF",  SDT_ITOF>;
27 def arm_uitof  : SDNode<"ARMISD::UITOF",  SDT_ITOF>;
28 def arm_fmstat : SDNode<"ARMISD::FMSTAT", SDTNone, [SDNPInFlag,SDNPOutFlag]>;
29 def arm_cmpfp  : SDNode<"ARMISD::CMPFP",  SDT_ARMCmp, [SDNPOutFlag]>;
30 def arm_cmpfp0 : SDNode<"ARMISD::CMPFPw0",SDT_CMPFP0, [SDNPOutFlag]>;
31 def arm_fmdrr  : SDNode<"ARMISD::VMOVDRR",  SDT_VMOVDRR>;
32
33 //===----------------------------------------------------------------------===//
34 // Operand Definitions.
35 //
36
37
38 def vfp_f32imm : Operand<f32>,
39                  PatLeaf<(f32 fpimm), [{
40       return ARM::getVFPf32Imm(N->getValueAPF()) != -1;
41     }]> {
42   let PrintMethod = "printVFPf32ImmOperand";
43 }
44
45 def vfp_f64imm : Operand<f64>,
46                  PatLeaf<(f64 fpimm), [{
47       return ARM::getVFPf64Imm(N->getValueAPF()) != -1;
48     }]> {
49   let PrintMethod = "printVFPf64ImmOperand";
50 }
51
52
53 //===----------------------------------------------------------------------===//
54 //  Load / store Instructions.
55 //
56
57 let canFoldAsLoad = 1, isReMaterializable = 1 in {
58 def VLDRD : ADI5<0b1101, 0b01, (outs DPR:$dst), (ins addrmode5:$addr),
59                  IIC_fpLoad64, "vldr", ".64\t$dst, $addr",
60                  [(set DPR:$dst, (f64 (load addrmode5:$addr)))]>;
61
62 def VLDRS : ASI5<0b1101, 0b01, (outs SPR:$dst), (ins addrmode5:$addr),
63                  IIC_fpLoad32, "vldr", ".32\t$dst, $addr",
64                  [(set SPR:$dst, (load addrmode5:$addr))]>;
65 } // canFoldAsLoad
66
67 def VSTRD  : ADI5<0b1101, 0b00, (outs), (ins DPR:$src, addrmode5:$addr),
68                  IIC_fpStore64, "vstr", ".64\t$src, $addr",
69                  [(store (f64 DPR:$src), addrmode5:$addr)]>;
70
71 def VSTRS  : ASI5<0b1101, 0b00, (outs), (ins SPR:$src, addrmode5:$addr),
72                  IIC_fpStore32, "vstr", ".32\t$src, $addr",
73                  [(store SPR:$src, addrmode5:$addr)]>;
74
75 //===----------------------------------------------------------------------===//
76 //  Load / store multiple Instructions.
77 //
78
79 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
80 def VLDMD : AXDI4<(outs), (ins addrmode4:$addr, pred:$p, reglist:$dsts,
81                            variable_ops), IndexModeNone, IIC_fpLoadm,
82                   "vldm${addr:submode}${p}\t$addr, $dsts", "", []> {
83   let Inst{20} = 1;
84 }
85
86 def VLDMS : AXSI4<(outs), (ins addrmode4:$addr, pred:$p, reglist:$dsts,
87                            variable_ops), IndexModeNone, IIC_fpLoadm,
88                   "vldm${addr:submode}${p}\t$addr, $dsts", "", []> {
89   let Inst{20} = 1;
90 }
91
92 def VLDMD_UPD : AXDI4<(outs GPR:$wb), (ins addrmode4:$addr, pred:$p,
93                                        reglist:$dsts, variable_ops),
94                       IndexModeUpd, IIC_fpLoadm,
95                       "vldm${addr:submode}${p}\t$addr!, $dsts",
96                       "$addr.addr = $wb", []> {
97   let Inst{20} = 1;
98 }
99
100 def VLDMS_UPD : AXSI4<(outs GPR:$wb), (ins addrmode4:$addr, pred:$p,
101                                        reglist:$dsts, variable_ops),
102                       IndexModeUpd, IIC_fpLoadm, 
103                       "vldm${addr:submode}${p}\t$addr!, $dsts",
104                       "$addr.addr = $wb", []> {
105   let Inst{20} = 1;
106 }
107 } // mayLoad, neverHasSideEffects, hasExtraDefRegAllocReq
108
109 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in {
110 def VSTMD : AXDI4<(outs), (ins addrmode4:$addr, pred:$p, reglist:$srcs,
111                            variable_ops), IndexModeNone, IIC_fpStorem,
112                   "vstm${addr:submode}${p}\t$addr, $srcs", "", []> {
113   let Inst{20} = 0;
114 }
115
116 def VSTMS : AXSI4<(outs), (ins addrmode4:$addr, pred:$p, reglist:$srcs,
117                            variable_ops), IndexModeNone, IIC_fpStorem,
118                   "vstm${addr:submode}${p}\t$addr, $srcs", "", []> {
119   let Inst{20} = 0;
120 }
121
122 def VSTMD_UPD : AXDI4<(outs GPR:$wb), (ins addrmode4:$addr, pred:$p,
123                                        reglist:$srcs, variable_ops),
124                       IndexModeUpd, IIC_fpStorem,
125                       "vstm${addr:submode}${p}\t$addr!, $srcs",
126                       "$addr.addr = $wb", []> {
127   let Inst{20} = 0;
128 }
129
130 def VSTMS_UPD : AXSI4<(outs GPR:$wb), (ins addrmode4:$addr, pred:$p,
131                                        reglist:$srcs, variable_ops),
132                       IndexModeUpd, IIC_fpStorem,
133                       "vstm${addr:submode}${p}\t$addr!, $srcs",
134                       "$addr.addr = $wb", []> {
135   let Inst{20} = 0;
136 }
137 } // mayStore, neverHasSideEffects, hasExtraSrcRegAllocReq
138
139 // FLDMX, FSTMX - mixing S/D registers for pre-armv6 cores
140
141 //===----------------------------------------------------------------------===//
142 // FP Binary Operations.
143 //
144
145 def VADDD  : ADbI<0b11100, 0b11, 0, 0, (outs DPR:$dst), (ins DPR:$a, DPR:$b),
146                  IIC_fpALU64, "vadd", ".f64\t$dst, $a, $b",
147                  [(set DPR:$dst, (fadd DPR:$a, (f64 DPR:$b)))]>;
148
149 def VADDS  : ASbIn<0b11100, 0b11, 0, 0, (outs SPR:$dst), (ins SPR:$a, SPR:$b),
150                   IIC_fpALU32, "vadd", ".f32\t$dst, $a, $b",
151                   [(set SPR:$dst, (fadd SPR:$a, SPR:$b))]>;
152
153 // These are encoded as unary instructions.
154 let Defs = [FPSCR] in {
155 def VCMPED : ADuI<0b11101, 0b11, 0b0100, 0b11, 0, (outs), (ins DPR:$a, DPR:$b),
156                  IIC_fpCMP64, "vcmpe", ".f64\t$a, $b",
157                  [(arm_cmpfp DPR:$a, (f64 DPR:$b))]>;
158
159 def VCMPD  : ADuI<0b11101, 0b11, 0b0100, 0b01, 0, (outs), (ins DPR:$a, DPR:$b),
160                  IIC_fpCMP64, "vcmp", ".f64\t$a, $b",
161                  [/* For disassembly only; pattern left blank */]>;
162
163 def VCMPES : ASuI<0b11101, 0b11, 0b0100, 0b11, 0, (outs), (ins SPR:$a, SPR:$b),
164                  IIC_fpCMP32, "vcmpe", ".f32\t$a, $b",
165                  [(arm_cmpfp SPR:$a, SPR:$b)]>;
166
167 def VCMPS  : ASuI<0b11101, 0b11, 0b0100, 0b01, 0, (outs), (ins SPR:$a, SPR:$b),
168                  IIC_fpCMP32, "vcmp", ".f32\t$a, $b",
169                  [/* For disassembly only; pattern left blank */]>;
170 }
171
172 def VDIVD  : ADbI<0b11101, 0b00, 0, 0, (outs DPR:$dst), (ins DPR:$a, DPR:$b),
173                  IIC_fpDIV64, "vdiv", ".f64\t$dst, $a, $b",
174                  [(set DPR:$dst, (fdiv DPR:$a, (f64 DPR:$b)))]>;
175
176 def VDIVS  : ASbI<0b11101, 0b00, 0, 0, (outs SPR:$dst), (ins SPR:$a, SPR:$b),
177                  IIC_fpDIV32, "vdiv", ".f32\t$dst, $a, $b",
178                  [(set SPR:$dst, (fdiv SPR:$a, SPR:$b))]>;
179
180 def VMULD  : ADbI<0b11100, 0b10, 0, 0, (outs DPR:$dst), (ins DPR:$a, DPR:$b),
181                  IIC_fpMUL64, "vmul", ".f64\t$dst, $a, $b",
182                  [(set DPR:$dst, (fmul DPR:$a, (f64 DPR:$b)))]>;
183
184 def VMULS  : ASbIn<0b11100, 0b10, 0, 0, (outs SPR:$dst), (ins SPR:$a, SPR:$b),
185                   IIC_fpMUL32, "vmul", ".f32\t$dst, $a, $b",
186                   [(set SPR:$dst, (fmul SPR:$a, SPR:$b))]>;
187
188 def VNMULD  : ADbI<0b11100, 0b10, 1, 0, (outs DPR:$dst), (ins DPR:$a, DPR:$b),
189                   IIC_fpMUL64, "vnmul", ".f64\t$dst, $a, $b",
190                   [(set DPR:$dst, (fneg (fmul DPR:$a, (f64 DPR:$b))))]>;
191
192 def VNMULS  : ASbI<0b11100, 0b10, 1, 0, (outs SPR:$dst), (ins SPR:$a, SPR:$b),
193                   IIC_fpMUL32, "vnmul", ".f32\t$dst, $a, $b",
194                   [(set SPR:$dst, (fneg (fmul SPR:$a, SPR:$b)))]>;
195
196 // Match reassociated forms only if not sign dependent rounding.
197 def : Pat<(fmul (fneg DPR:$a), (f64 DPR:$b)),
198           (VNMULD DPR:$a, DPR:$b)>, Requires<[NoHonorSignDependentRounding]>;
199 def : Pat<(fmul (fneg SPR:$a), SPR:$b),
200           (VNMULS SPR:$a, SPR:$b)>, Requires<[NoHonorSignDependentRounding]>;
201
202
203 def VSUBD  : ADbI<0b11100, 0b11, 1, 0, (outs DPR:$dst), (ins DPR:$a, DPR:$b),
204                  IIC_fpALU64, "vsub", ".f64\t$dst, $a, $b",
205                  [(set DPR:$dst, (fsub DPR:$a, (f64 DPR:$b)))]>;
206
207 def VSUBS  : ASbIn<0b11100, 0b11, 1, 0, (outs SPR:$dst), (ins SPR:$a, SPR:$b),
208                   IIC_fpALU32, "vsub", ".f32\t$dst, $a, $b",
209                   [(set SPR:$dst, (fsub SPR:$a, SPR:$b))]>;
210
211 //===----------------------------------------------------------------------===//
212 // FP Unary Operations.
213 //
214
215 def VABSD  : ADuI<0b11101, 0b11, 0b0000, 0b11, 0, (outs DPR:$dst), (ins DPR:$a),
216                  IIC_fpUNA64, "vabs", ".f64\t$dst, $a",
217                  [(set DPR:$dst, (fabs (f64 DPR:$a)))]>;
218
219 def VABSS  : ASuIn<0b11101, 0b11, 0b0000, 0b11, 0,(outs SPR:$dst), (ins SPR:$a),
220                   IIC_fpUNA32, "vabs", ".f32\t$dst, $a",
221                   [(set SPR:$dst, (fabs SPR:$a))]>;
222
223 let Defs = [FPSCR] in {
224 def VCMPEZD : ADuI<0b11101, 0b11, 0b0101, 0b11, 0, (outs), (ins DPR:$a),
225                   IIC_fpCMP64, "vcmpe", ".f64\t$a, #0",
226                   [(arm_cmpfp0 (f64 DPR:$a))]>;
227
228 def VCMPZD  : ADuI<0b11101, 0b11, 0b0101, 0b01, 0, (outs), (ins DPR:$a),
229                   IIC_fpCMP64, "vcmp", ".f64\t$a, #0",
230                   [/* For disassembly only; pattern left blank */]>;
231
232 def VCMPEZS : ASuI<0b11101, 0b11, 0b0101, 0b11, 0, (outs), (ins SPR:$a),
233                   IIC_fpCMP32, "vcmpe", ".f32\t$a, #0",
234                   [(arm_cmpfp0 SPR:$a)]>;
235
236 def VCMPZS  : ASuI<0b11101, 0b11, 0b0101, 0b01, 0, (outs), (ins SPR:$a),
237                   IIC_fpCMP32, "vcmp", ".f32\t$a, #0",
238                   [/* For disassembly only; pattern left blank */]>;
239 }
240
241 def VCVTDS : ASuI<0b11101, 0b11, 0b0111, 0b11, 0, (outs DPR:$dst), (ins SPR:$a),
242                  IIC_fpCVTDS, "vcvt", ".f64.f32\t$dst, $a",
243                  [(set DPR:$dst, (fextend SPR:$a))]>;
244
245 // Special case encoding: bits 11-8 is 0b1011.
246 def VCVTSD : VFPAI<(outs SPR:$dst), (ins DPR:$a), VFPUnaryFrm,
247                    IIC_fpCVTSD, "vcvt", ".f32.f64\t$dst, $a",
248                    [(set SPR:$dst, (fround DPR:$a))]> {
249   let Inst{27-23} = 0b11101;
250   let Inst{21-16} = 0b110111;
251   let Inst{11-8}  = 0b1011;
252   let Inst{7-6}   = 0b11;
253   let Inst{4}     = 0;
254 }
255
256 // Between half-precision and single-precision.  For disassembly only.
257
258 def VCVTBSH: ASuI<0b11101, 0b11, 0b0010, 0b01, 0, (outs SPR:$dst), (ins SPR:$a),
259                  /* FIXME */ IIC_fpCVTSH, "vcvtb", ".f32.f16\t$dst, $a",
260                  [/* For disassembly only; pattern left blank */]>;
261
262 def : ARMPat<(f32_to_f16 SPR:$a),
263              (i32 (COPY_TO_REGCLASS (VCVTBSH SPR:$a), GPR))>;
264
265 def VCVTBHS: ASuI<0b11101, 0b11, 0b0011, 0b01, 0, (outs SPR:$dst), (ins SPR:$a),
266                  /* FIXME */ IIC_fpCVTHS, "vcvtb", ".f16.f32\t$dst, $a",
267                  [/* For disassembly only; pattern left blank */]>;
268
269 def : ARMPat<(f16_to_f32 GPR:$a),
270              (VCVTBHS (COPY_TO_REGCLASS GPR:$a, SPR))>;
271
272 def VCVTTSH: ASuI<0b11101, 0b11, 0b0010, 0b11, 0, (outs SPR:$dst), (ins SPR:$a),
273                  /* FIXME */ IIC_fpCVTSH, "vcvtt", ".f32.f16\t$dst, $a",
274                  [/* For disassembly only; pattern left blank */]>;
275
276 def VCVTTHS: ASuI<0b11101, 0b11, 0b0011, 0b11, 0, (outs SPR:$dst), (ins SPR:$a),
277                  /* FIXME */ IIC_fpCVTHS, "vcvtt", ".f16.f32\t$dst, $a",
278                  [/* For disassembly only; pattern left blank */]>;
279
280 let neverHasSideEffects = 1 in {
281 def VMOVD: ADuI<0b11101, 0b11, 0b0000, 0b01, 0, (outs DPR:$dst), (ins DPR:$a),
282                  IIC_fpUNA64, "vmov", ".f64\t$dst, $a", []>;
283
284 def VMOVS: ASuI<0b11101, 0b11, 0b0000, 0b01, 0, (outs SPR:$dst), (ins SPR:$a),
285                  IIC_fpUNA32, "vmov", ".f32\t$dst, $a", []>;
286 } // neverHasSideEffects
287
288 def VNEGD  : ADuI<0b11101, 0b11, 0b0001, 0b01, 0, (outs DPR:$dst), (ins DPR:$a),
289                  IIC_fpUNA64, "vneg", ".f64\t$dst, $a",
290                  [(set DPR:$dst, (fneg (f64 DPR:$a)))]>;
291
292 def VNEGS  : ASuIn<0b11101, 0b11, 0b0001, 0b01, 0,(outs SPR:$dst), (ins SPR:$a),
293                   IIC_fpUNA32, "vneg", ".f32\t$dst, $a",
294                   [(set SPR:$dst, (fneg SPR:$a))]>;
295
296 def VSQRTD : ADuI<0b11101, 0b11, 0b0001, 0b11, 0, (outs DPR:$dst), (ins DPR:$a),
297                  IIC_fpSQRT64, "vsqrt", ".f64\t$dst, $a",
298                  [(set DPR:$dst, (fsqrt (f64 DPR:$a)))]>;
299
300 def VSQRTS : ASuI<0b11101, 0b11, 0b0001, 0b11, 0, (outs SPR:$dst), (ins SPR:$a),
301                  IIC_fpSQRT32, "vsqrt", ".f32\t$dst, $a",
302                  [(set SPR:$dst, (fsqrt SPR:$a))]>;
303
304 //===----------------------------------------------------------------------===//
305 // FP <-> GPR Copies.  Int <-> FP Conversions.
306 //
307
308 def VMOVRS : AVConv2I<0b11100001, 0b1010, (outs GPR:$dst), (ins SPR:$src),
309                  IIC_fpMOVSI, "vmov", "\t$dst, $src",
310                  [(set GPR:$dst, (bitconvert SPR:$src))]>;
311
312 def VMOVSR : AVConv4I<0b11100000, 0b1010, (outs SPR:$dst), (ins GPR:$src),
313                  IIC_fpMOVIS, "vmov", "\t$dst, $src",
314                  [(set SPR:$dst, (bitconvert GPR:$src))]>;
315
316 let neverHasSideEffects = 1 in {
317 def VMOVRRD  : AVConv3I<0b11000101, 0b1011,
318                       (outs GPR:$wb, GPR:$dst2), (ins DPR:$src),
319                  IIC_fpMOVDI, "vmov", "\t$wb, $dst2, $src",
320                  [/* FIXME: Can't write pattern for multiple result instr*/]> {
321   let Inst{7-6} = 0b00;
322 }
323
324 def VMOVRRS  : AVConv3I<0b11000101, 0b1010,
325                       (outs GPR:$wb, GPR:$dst2), (ins SPR:$src1, SPR:$src2),
326                  IIC_fpMOVDI, "vmov", "\t$wb, $dst2, $src1, $src2",
327                  [/* For disassembly only; pattern left blank */]> {
328   let Inst{7-6} = 0b00;
329 }
330 } // neverHasSideEffects
331
332 // FMDHR: GPR -> SPR
333 // FMDLR: GPR -> SPR
334
335 def VMOVDRR : AVConv5I<0b11000100, 0b1011,
336                      (outs DPR:$dst), (ins GPR:$src1, GPR:$src2),
337                 IIC_fpMOVID, "vmov", "\t$dst, $src1, $src2",
338                 [(set DPR:$dst, (arm_fmdrr GPR:$src1, GPR:$src2))]> {
339   let Inst{7-6} = 0b00;
340 }
341
342 let neverHasSideEffects = 1 in
343 def VMOVSRR : AVConv5I<0b11000100, 0b1010,
344                      (outs SPR:$dst1, SPR:$dst2), (ins GPR:$src1, GPR:$src2),
345                 IIC_fpMOVID, "vmov", "\t$dst1, $dst2, $src1, $src2",
346                 [/* For disassembly only; pattern left blank */]> {
347   let Inst{7-6} = 0b00;
348 }
349
350 // FMRDH: SPR -> GPR
351 // FMRDL: SPR -> GPR
352 // FMRRS: SPR -> GPR
353 // FMRX : SPR system reg -> GPR
354
355 // FMSRR: GPR -> SPR
356
357 // FMXR: GPR -> VFP Sstem reg
358
359
360 // Int to FP:
361
362 def VSITOD : AVConv1I<0b11101, 0b11, 0b1000, 0b1011,
363                  (outs DPR:$dst), (ins SPR:$a),
364                  IIC_fpCVTID, "vcvt", ".f64.s32\t$dst, $a",
365                  [(set DPR:$dst, (f64 (arm_sitof SPR:$a)))]> {
366   let Inst{7} = 1; // s32
367 }
368
369 def VSITOS : AVConv1In<0b11101, 0b11, 0b1000, 0b1010,
370                  (outs SPR:$dst),(ins SPR:$a),
371                  IIC_fpCVTIS, "vcvt", ".f32.s32\t$dst, $a",
372                  [(set SPR:$dst, (arm_sitof SPR:$a))]> {
373   let Inst{7} = 1; // s32
374 }
375
376 def VUITOD : AVConv1I<0b11101, 0b11, 0b1000, 0b1011,
377                  (outs DPR:$dst), (ins SPR:$a),
378                  IIC_fpCVTID, "vcvt", ".f64.u32\t$dst, $a",
379                  [(set DPR:$dst, (f64 (arm_uitof SPR:$a)))]> {
380   let Inst{7} = 0; // u32
381 }
382
383 def VUITOS : AVConv1In<0b11101, 0b11, 0b1000, 0b1010,
384                  (outs SPR:$dst), (ins SPR:$a),
385                  IIC_fpCVTIS, "vcvt", ".f32.u32\t$dst, $a",
386                  [(set SPR:$dst, (arm_uitof SPR:$a))]> {
387   let Inst{7} = 0; // u32
388 }
389
390 // FP to Int:
391 // Always set Z bit in the instruction, i.e. "round towards zero" variants.
392
393 def VTOSIZD : AVConv1I<0b11101, 0b11, 0b1101, 0b1011,
394                        (outs SPR:$dst), (ins DPR:$a),
395                  IIC_fpCVTDI, "vcvt", ".s32.f64\t$dst, $a",
396                  [(set SPR:$dst, (arm_ftosi (f64 DPR:$a)))]> {
397   let Inst{7} = 1; // Z bit
398 }
399
400 def VTOSIZS : AVConv1In<0b11101, 0b11, 0b1101, 0b1010,
401                         (outs SPR:$dst), (ins SPR:$a),
402                  IIC_fpCVTSI, "vcvt", ".s32.f32\t$dst, $a",
403                  [(set SPR:$dst, (arm_ftosi SPR:$a))]> {
404   let Inst{7} = 1; // Z bit
405 }
406
407 def VTOUIZD : AVConv1I<0b11101, 0b11, 0b1100, 0b1011,
408                        (outs SPR:$dst), (ins DPR:$a),
409                  IIC_fpCVTDI, "vcvt", ".u32.f64\t$dst, $a",
410                  [(set SPR:$dst, (arm_ftoui (f64 DPR:$a)))]> {
411   let Inst{7} = 1; // Z bit
412 }
413
414 def VTOUIZS : AVConv1In<0b11101, 0b11, 0b1100, 0b1010,
415                         (outs SPR:$dst), (ins SPR:$a),
416                  IIC_fpCVTSI, "vcvt", ".u32.f32\t$dst, $a",
417                  [(set SPR:$dst, (arm_ftoui SPR:$a))]> {
418   let Inst{7} = 1; // Z bit
419 }
420
421 // And the Z bit '0' variants, i.e. use the rounding mode specified by FPSCR.
422 // For disassembly only.
423 let Uses = [FPSCR] in {
424 def VTOSIRD : AVConv1I<0b11101, 0b11, 0b1101, 0b1011,
425                        (outs SPR:$dst), (ins DPR:$a),
426                  IIC_fpCVTDI, "vcvtr", ".s32.f64\t$dst, $a",
427                  [(set SPR:$dst, (int_arm_vcvtr (f64 DPR:$a)))]> {
428   let Inst{7} = 0; // Z bit
429 }
430
431 def VTOSIRS : AVConv1In<0b11101, 0b11, 0b1101, 0b1010,
432                         (outs SPR:$dst), (ins SPR:$a),
433                  IIC_fpCVTSI, "vcvtr", ".s32.f32\t$dst, $a",
434                  [(set SPR:$dst, (int_arm_vcvtr SPR:$a))]> {
435   let Inst{7} = 0; // Z bit
436 }
437
438 def VTOUIRD : AVConv1I<0b11101, 0b11, 0b1100, 0b1011,
439                        (outs SPR:$dst), (ins DPR:$a),
440                  IIC_fpCVTDI, "vcvtr", ".u32.f64\t$dst, $a",
441                  [(set SPR:$dst, (int_arm_vcvtru (f64 DPR:$a)))]> {
442   let Inst{7} = 0; // Z bit
443 }
444
445 def VTOUIRS : AVConv1In<0b11101, 0b11, 0b1100, 0b1010,
446                         (outs SPR:$dst), (ins SPR:$a),
447                  IIC_fpCVTSI, "vcvtr", ".u32.f32\t$dst, $a",
448                  [(set SPR:$dst, (int_arm_vcvtru SPR:$a))]> {
449   let Inst{7} = 0; // Z bit
450 }
451 }
452
453 // Convert between floating-point and fixed-point
454 // Data type for fixed-point naming convention:
455 //   S16 (U=0, sx=0) -> SH
456 //   U16 (U=1, sx=0) -> UH
457 //   S32 (U=0, sx=1) -> SL
458 //   U32 (U=1, sx=1) -> UL
459
460 let Constraints = "$a = $dst" in {
461
462 // FP to Fixed-Point:
463
464 let isCodeGenOnly = 1 in {
465 def VTOSHS : AVConv1XI<0b11101, 0b11, 0b1110, 0b1010, 0,
466                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
467                  IIC_fpCVTSI, "vcvt", ".s16.f32\t$dst, $a, $fbits",
468                  [/* For disassembly only; pattern left blank */]>;
469
470 def VTOUHS : AVConv1XI<0b11101, 0b11, 0b1111, 0b1010, 0,
471                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
472                  IIC_fpCVTSI, "vcvt", ".u16.f32\t$dst, $a, $fbits",
473                  [/* For disassembly only; pattern left blank */]>;
474
475 def VTOSLS : AVConv1XI<0b11101, 0b11, 0b1110, 0b1010, 1,
476                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
477                  IIC_fpCVTSI, "vcvt", ".s32.f32\t$dst, $a, $fbits",
478                  [/* For disassembly only; pattern left blank */]>;
479
480 def VTOULS : AVConv1XI<0b11101, 0b11, 0b1111, 0b1010, 1,
481                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
482                  IIC_fpCVTSI, "vcvt", ".u32.f32\t$dst, $a, $fbits",
483                  [/* For disassembly only; pattern left blank */]>;
484
485 def VTOSHD : AVConv1XI<0b11101, 0b11, 0b1110, 0b1011, 0,
486                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
487                  IIC_fpCVTDI, "vcvt", ".s16.f64\t$dst, $a, $fbits",
488                  [/* For disassembly only; pattern left blank */]>;
489
490 def VTOUHD : AVConv1XI<0b11101, 0b11, 0b1111, 0b1011, 0,
491                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
492                  IIC_fpCVTDI, "vcvt", ".u16.f64\t$dst, $a, $fbits",
493                  [/* For disassembly only; pattern left blank */]>;
494
495 def VTOSLD : AVConv1XI<0b11101, 0b11, 0b1110, 0b1011, 1,
496                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
497                  IIC_fpCVTDI, "vcvt", ".s32.f64\t$dst, $a, $fbits",
498                  [/* For disassembly only; pattern left blank */]>;
499
500 def VTOULD : AVConv1XI<0b11101, 0b11, 0b1111, 0b1011, 1,
501                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
502                  IIC_fpCVTDI, "vcvt", ".u32.f64\t$dst, $a, $fbits",
503                  [/* For disassembly only; pattern left blank */]>;
504 }
505
506 // Fixed-Point to FP:
507
508 let isCodeGenOnly = 1 in {
509 def VSHTOS : AVConv1XI<0b11101, 0b11, 0b1010, 0b1010, 0,
510                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
511                  IIC_fpCVTIS, "vcvt", ".f32.s16\t$dst, $a, $fbits",
512                  [/* For disassembly only; pattern left blank */]>;
513
514 def VUHTOS : AVConv1XI<0b11101, 0b11, 0b1011, 0b1010, 0,
515                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
516                  IIC_fpCVTIS, "vcvt", ".f32.u16\t$dst, $a, $fbits",
517                  [/* For disassembly only; pattern left blank */]>;
518
519 def VSLTOS : AVConv1XI<0b11101, 0b11, 0b1010, 0b1010, 1,
520                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
521                  IIC_fpCVTIS, "vcvt", ".f32.s32\t$dst, $a, $fbits",
522                  [/* For disassembly only; pattern left blank */]>;
523
524 def VULTOS : AVConv1XI<0b11101, 0b11, 0b1011, 0b1010, 1,
525                        (outs SPR:$dst), (ins SPR:$a, i32imm:$fbits),
526                  IIC_fpCVTIS, "vcvt", ".f32.u32\t$dst, $a, $fbits",
527                  [/* For disassembly only; pattern left blank */]>;
528
529 def VSHTOD : AVConv1XI<0b11101, 0b11, 0b1010, 0b1011, 0,
530                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
531                  IIC_fpCVTID, "vcvt", ".f64.s16\t$dst, $a, $fbits",
532                  [/* For disassembly only; pattern left blank */]>;
533
534 def VUHTOD : AVConv1XI<0b11101, 0b11, 0b1011, 0b1011, 0,
535                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
536                  IIC_fpCVTID, "vcvt", ".f64.u16\t$dst, $a, $fbits",
537                  [/* For disassembly only; pattern left blank */]>;
538
539 def VSLTOD : AVConv1XI<0b11101, 0b11, 0b1010, 0b1011, 1,
540                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
541                  IIC_fpCVTID, "vcvt", ".f64.s32\t$dst, $a, $fbits",
542                  [/* For disassembly only; pattern left blank */]>;
543
544 def VULTOD : AVConv1XI<0b11101, 0b11, 0b1011, 0b1011, 1,
545                        (outs DPR:$dst), (ins DPR:$a, i32imm:$fbits),
546                  IIC_fpCVTID, "vcvt", ".f64.u32\t$dst, $a, $fbits",
547                  [/* For disassembly only; pattern left blank */]>;
548 }
549
550 } // End of 'let Constraints = "$src = $dst" in'
551
552 //===----------------------------------------------------------------------===//
553 // FP FMA Operations.
554 //
555
556 def VMLAD : ADbI_vmlX<0b11100, 0b00, 0, 0,
557                 (outs DPR:$dst), (ins DPR:$dstin, DPR:$a, DPR:$b),
558                 IIC_fpMAC64, "vmla", ".f64\t$dst, $a, $b",
559                 [(set DPR:$dst, (fadd (fmul DPR:$a, DPR:$b),
560                                       (f64 DPR:$dstin)))]>,
561                 RegConstraint<"$dstin = $dst">;
562
563 def VMLAS : ASbIn<0b11100, 0b00, 0, 0,
564                  (outs SPR:$dst), (ins SPR:$dstin, SPR:$a, SPR:$b),
565                  IIC_fpMAC32, "vmla", ".f32\t$dst, $a, $b",
566                  [(set SPR:$dst, (fadd (fmul SPR:$a, SPR:$b), SPR:$dstin))]>,
567                  RegConstraint<"$dstin = $dst">;
568
569 def VNMLSD : ADbI_vmlX<0b11100, 0b01, 0, 0,
570                 (outs DPR:$dst), (ins DPR:$dstin, DPR:$a, DPR:$b),
571                 IIC_fpMAC64, "vnmls", ".f64\t$dst, $a, $b",
572                 [(set DPR:$dst, (fsub (fmul DPR:$a, DPR:$b),
573                                 (f64 DPR:$dstin)))]>,
574                 RegConstraint<"$dstin = $dst">;
575
576 def VNMLSS : ASbI<0b11100, 0b01, 0, 0,
577                 (outs SPR:$dst), (ins SPR:$dstin, SPR:$a, SPR:$b),
578                 IIC_fpMAC32, "vnmls", ".f32\t$dst, $a, $b",
579                 [(set SPR:$dst, (fsub (fmul SPR:$a, SPR:$b), SPR:$dstin))]>,
580                 RegConstraint<"$dstin = $dst">;
581
582 def VMLSD : ADbI_vmlX<0b11100, 0b00, 1, 0,
583                  (outs DPR:$dst), (ins DPR:$dstin, DPR:$a, DPR:$b),
584                  IIC_fpMAC64, "vmls", ".f64\t$dst, $a, $b",
585              [(set DPR:$dst, (fadd (fneg (fmul DPR:$a, DPR:$b)),
586                              (f64 DPR:$dstin)))]>,
587                 RegConstraint<"$dstin = $dst">;
588
589 def VMLSS : ASbIn<0b11100, 0b00, 1, 0,
590                   (outs SPR:$dst), (ins SPR:$dstin, SPR:$a, SPR:$b),
591                   IIC_fpMAC32, "vmls", ".f32\t$dst, $a, $b",
592              [(set SPR:$dst, (fadd (fneg (fmul SPR:$a, SPR:$b)), SPR:$dstin))]>,
593                 RegConstraint<"$dstin = $dst">;
594
595 def : Pat<(fsub DPR:$dstin, (fmul DPR:$a, (f64 DPR:$b))),
596           (VMLSD DPR:$dstin, DPR:$a, DPR:$b)>, Requires<[DontUseNEONForFP]>;
597 def : Pat<(fsub SPR:$dstin, (fmul SPR:$a, SPR:$b)),
598           (VMLSS SPR:$dstin, SPR:$a, SPR:$b)>, Requires<[DontUseNEONForFP]>;
599
600 def VNMLAD : ADbI_vmlX<0b11100, 0b01, 1, 0,
601                  (outs DPR:$dst), (ins DPR:$dstin, DPR:$a, DPR:$b),
602                  IIC_fpMAC64, "vnmla", ".f64\t$dst, $a, $b",
603              [(set DPR:$dst, (fsub (fneg (fmul DPR:$a, DPR:$b)),
604                              (f64 DPR:$dstin)))]>,
605                 RegConstraint<"$dstin = $dst">;
606
607 def VNMLAS : ASbI<0b11100, 0b01, 1, 0,
608                 (outs SPR:$dst), (ins SPR:$dstin, SPR:$a, SPR:$b),
609                 IIC_fpMAC32, "vnmla", ".f32\t$dst, $a, $b",
610              [(set SPR:$dst, (fsub (fneg (fmul SPR:$a, SPR:$b)), SPR:$dstin))]>,
611                 RegConstraint<"$dstin = $dst">;
612
613 //===----------------------------------------------------------------------===//
614 // FP Conditional moves.
615 //
616
617 let neverHasSideEffects = 1 in {
618 def VMOVDcc  : ADuI<0b11101, 0b11, 0b0000, 0b01, 0,
619                     (outs DPR:$dst), (ins DPR:$false, DPR:$true),
620                     IIC_fpUNA64, "vmov", ".f64\t$dst, $true",
621                 [/*(set DPR:$dst, (ARMcmov DPR:$false, DPR:$true, imm:$cc))*/]>,
622                     RegConstraint<"$false = $dst">;
623
624 def VMOVScc  : ASuI<0b11101, 0b11, 0b0000, 0b01, 0,
625                     (outs SPR:$dst), (ins SPR:$false, SPR:$true),
626                     IIC_fpUNA32, "vmov", ".f32\t$dst, $true",
627                 [/*(set SPR:$dst, (ARMcmov SPR:$false, SPR:$true, imm:$cc))*/]>,
628                     RegConstraint<"$false = $dst">;
629
630 def VNEGDcc  : ADuI<0b11101, 0b11, 0b0001, 0b01, 0,
631                     (outs DPR:$dst), (ins DPR:$false, DPR:$true),
632                     IIC_fpUNA64, "vneg", ".f64\t$dst, $true",
633                 [/*(set DPR:$dst, (ARMcneg DPR:$false, DPR:$true, imm:$cc))*/]>,
634                     RegConstraint<"$false = $dst">;
635
636 def VNEGScc  : ASuI<0b11101, 0b11, 0b0001, 0b01, 0,
637                     (outs SPR:$dst), (ins SPR:$false, SPR:$true),
638                     IIC_fpUNA32, "vneg", ".f32\t$dst, $true",
639                 [/*(set SPR:$dst, (ARMcneg SPR:$false, SPR:$true, imm:$cc))*/]>,
640                     RegConstraint<"$false = $dst">;
641 } // neverHasSideEffects
642
643 //===----------------------------------------------------------------------===//
644 // Misc.
645 //
646
647 // APSR is the application level alias of CPSR. This FPSCR N, Z, C, V flags
648 // to APSR.
649 let Defs = [CPSR], Uses = [FPSCR] in
650 def FMSTAT : VFPAI<(outs), (ins), VFPMiscFrm, IIC_fpSTAT, "vmrs",
651                    "\tapsr_nzcv, fpscr",
652              [(arm_fmstat)]> {
653   let Inst{27-20} = 0b11101111;
654   let Inst{19-16} = 0b0001;
655   let Inst{15-12} = 0b1111;
656   let Inst{11-8}  = 0b1010;
657   let Inst{7}     = 0;
658   let Inst{4}     = 1;
659 }
660
661 // FPSCR <-> GPR (for disassembly only)
662 let hasSideEffects = 1, Uses = [FPSCR] in
663 def VMRS : VFPAI<(outs GPR:$dst), (ins), VFPMiscFrm, IIC_fpSTAT,
664                  "vmrs", "\t$dst, fpscr",
665              [(set GPR:$dst, (int_arm_get_fpscr))]> {
666   let Inst{27-20} = 0b11101111;
667   let Inst{19-16} = 0b0001;
668   let Inst{11-8}  = 0b1010;
669   let Inst{7}     = 0;
670   let Inst{4}     = 1;
671 }
672
673 let Defs = [FPSCR] in 
674 def VMSR : VFPAI<(outs), (ins GPR:$src), VFPMiscFrm, IIC_fpSTAT, 
675                  "vmsr", "\tfpscr, $src",
676              [(int_arm_set_fpscr GPR:$src)]> {
677   let Inst{27-20} = 0b11101110;
678   let Inst{19-16} = 0b0001;
679   let Inst{11-8}  = 0b1010;
680   let Inst{7}     = 0;
681   let Inst{4}     = 1;
682 }
683
684 // Materialize FP immediates. VFP3 only.
685 let isReMaterializable = 1 in {
686 def FCONSTD : VFPAI<(outs DPR:$dst), (ins vfp_f64imm:$imm),
687                     VFPMiscFrm, IIC_fpUNA64,
688                     "vmov", ".f64\t$dst, $imm",
689                     [(set DPR:$dst, vfp_f64imm:$imm)]>, Requires<[HasVFP3]> {
690   let Inst{27-23} = 0b11101;
691   let Inst{21-20} = 0b11;
692   let Inst{11-9}  = 0b101;
693   let Inst{8}     = 1;
694   let Inst{7-4}   = 0b0000;
695 }
696
697 def FCONSTS : VFPAI<(outs SPR:$dst), (ins vfp_f32imm:$imm),
698                     VFPMiscFrm, IIC_fpUNA32,
699                     "vmov", ".f32\t$dst, $imm",
700                     [(set SPR:$dst, vfp_f32imm:$imm)]>, Requires<[HasVFP3]> {
701   let Inst{27-23} = 0b11101;
702   let Inst{21-20} = 0b11;
703   let Inst{11-9}  = 0b101;
704   let Inst{8}     = 0;
705   let Inst{7-4}   = 0b0000;
706 }
707 }