[ARM] Mark VMOVRRD with the ExtractSubreg property and implement the related
[oota-llvm.git] / lib / Target / ARM / ARMInstrVFP.td
1 //===-- ARMInstrVFP.td - VFP support for ARM ---------------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the ARM VFP instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_FTOI    : SDTypeProfile<1, 1, [SDTCisVT<0, f32>, SDTCisFP<1>]>;
15 def SDT_ITOF    : SDTypeProfile<1, 1, [SDTCisFP<0>, SDTCisVT<1, f32>]>;
16 def SDT_CMPFP0  : SDTypeProfile<0, 1, [SDTCisFP<0>]>;
17 def SDT_VMOVDRR : SDTypeProfile<1, 2, [SDTCisVT<0, f64>, SDTCisVT<1, i32>,
18                                        SDTCisSameAs<1, 2>]>;
19
20 def arm_ftoui  : SDNode<"ARMISD::FTOUI",   SDT_FTOI>;
21 def arm_ftosi  : SDNode<"ARMISD::FTOSI",   SDT_FTOI>;
22 def arm_sitof  : SDNode<"ARMISD::SITOF",   SDT_ITOF>;
23 def arm_uitof  : SDNode<"ARMISD::UITOF",   SDT_ITOF>;
24 def arm_fmstat : SDNode<"ARMISD::FMSTAT",  SDTNone, [SDNPInGlue, SDNPOutGlue]>;
25 def arm_cmpfp  : SDNode<"ARMISD::CMPFP",   SDT_ARMCmp, [SDNPOutGlue]>;
26 def arm_cmpfp0 : SDNode<"ARMISD::CMPFPw0", SDT_CMPFP0, [SDNPOutGlue]>;
27 def arm_fmdrr  : SDNode<"ARMISD::VMOVDRR", SDT_VMOVDRR>;
28
29
30 //===----------------------------------------------------------------------===//
31 // Operand Definitions.
32 //
33
34 // 8-bit floating-point immediate encodings.
35 def FPImmOperand : AsmOperandClass {
36   let Name = "FPImm";
37   let ParserMethod = "parseFPImm";
38 }
39
40 def vfp_f32imm : Operand<f32>,
41                  PatLeaf<(f32 fpimm), [{
42       return ARM_AM::getFP32Imm(N->getValueAPF()) != -1;
43     }], SDNodeXForm<fpimm, [{
44       APFloat InVal = N->getValueAPF();
45       uint32_t enc = ARM_AM::getFP32Imm(InVal);
46       return CurDAG->getTargetConstant(enc, MVT::i32);
47     }]>> {
48   let PrintMethod = "printFPImmOperand";
49   let ParserMatchClass = FPImmOperand;
50 }
51
52 def vfp_f64imm : Operand<f64>,
53                  PatLeaf<(f64 fpimm), [{
54       return ARM_AM::getFP64Imm(N->getValueAPF()) != -1;
55     }], SDNodeXForm<fpimm, [{
56       APFloat InVal = N->getValueAPF();
57       uint32_t enc = ARM_AM::getFP64Imm(InVal);
58       return CurDAG->getTargetConstant(enc, MVT::i32);
59     }]>> {
60   let PrintMethod = "printFPImmOperand";
61   let ParserMatchClass = FPImmOperand;
62 }
63
64 def alignedload32 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
65   return cast<LoadSDNode>(N)->getAlignment() >= 4;
66 }]>;
67
68 def alignedstore32 : PatFrag<(ops node:$val, node:$ptr),
69                              (store node:$val, node:$ptr), [{
70   return cast<StoreSDNode>(N)->getAlignment() >= 4;
71 }]>;
72
73 // The VCVT to/from fixed-point instructions encode the 'fbits' operand
74 // (the number of fixed bits) differently than it appears in the assembly
75 // source. It's encoded as "Size - fbits" where Size is the size of the
76 // fixed-point representation (32 or 16) and fbits is the value appearing
77 // in the assembly source, an integer in [0,16] or (0,32], depending on size.
78 def fbits32_asm_operand : AsmOperandClass { let Name = "FBits32"; }
79 def fbits32 : Operand<i32> {
80   let PrintMethod = "printFBits32";
81   let ParserMatchClass = fbits32_asm_operand;
82 }
83
84 def fbits16_asm_operand : AsmOperandClass { let Name = "FBits16"; }
85 def fbits16 : Operand<i32> {
86   let PrintMethod = "printFBits16";
87   let ParserMatchClass = fbits16_asm_operand;
88 }
89
90 //===----------------------------------------------------------------------===//
91 //  Load / store Instructions.
92 //
93
94 let canFoldAsLoad = 1, isReMaterializable = 1 in {
95
96 def VLDRD : ADI5<0b1101, 0b01, (outs DPR:$Dd), (ins addrmode5:$addr),
97                  IIC_fpLoad64, "vldr", "\t$Dd, $addr",
98                  [(set DPR:$Dd, (f64 (alignedload32 addrmode5:$addr)))]>;
99
100 def VLDRS : ASI5<0b1101, 0b01, (outs SPR:$Sd), (ins addrmode5:$addr),
101                  IIC_fpLoad32, "vldr", "\t$Sd, $addr",
102                  [(set SPR:$Sd, (load addrmode5:$addr))]> {
103   // Some single precision VFP instructions may be executed on both NEON and VFP
104   // pipelines.
105   let D = VFPNeonDomain;
106 }
107
108 } // End of 'let canFoldAsLoad = 1, isReMaterializable = 1 in'
109
110 def VSTRD : ADI5<0b1101, 0b00, (outs), (ins DPR:$Dd, addrmode5:$addr),
111                  IIC_fpStore64, "vstr", "\t$Dd, $addr",
112                  [(alignedstore32 (f64 DPR:$Dd), addrmode5:$addr)]>;
113
114 def VSTRS : ASI5<0b1101, 0b00, (outs), (ins SPR:$Sd, addrmode5:$addr),
115                  IIC_fpStore32, "vstr", "\t$Sd, $addr",
116                  [(store SPR:$Sd, addrmode5:$addr)]> {
117   // Some single precision VFP instructions may be executed on both NEON and VFP
118   // pipelines.
119   let D = VFPNeonDomain;
120 }
121
122 //===----------------------------------------------------------------------===//
123 //  Load / store multiple Instructions.
124 //
125
126 multiclass vfp_ldst_mult<string asm, bit L_bit,
127                          InstrItinClass itin, InstrItinClass itin_upd> {
128   // Double Precision
129   def DIA :
130     AXDI4<(outs), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
131           IndexModeNone, itin,
132           !strconcat(asm, "ia${p}\t$Rn, $regs"), "", []> {
133     let Inst{24-23} = 0b01;       // Increment After
134     let Inst{21}    = 0;          // No writeback
135     let Inst{20}    = L_bit;
136   }
137   def DIA_UPD :
138     AXDI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs,
139                                variable_ops),
140           IndexModeUpd, itin_upd,
141           !strconcat(asm, "ia${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
142     let Inst{24-23} = 0b01;       // Increment After
143     let Inst{21}    = 1;          // Writeback
144     let Inst{20}    = L_bit;
145   }
146   def DDB_UPD :
147     AXDI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs,
148                                variable_ops),
149           IndexModeUpd, itin_upd,
150           !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
151     let Inst{24-23} = 0b10;       // Decrement Before
152     let Inst{21}    = 1;          // Writeback
153     let Inst{20}    = L_bit;
154   }
155
156   // Single Precision
157   def SIA :
158     AXSI4<(outs), (ins GPR:$Rn, pred:$p, spr_reglist:$regs, variable_ops),
159           IndexModeNone, itin,
160           !strconcat(asm, "ia${p}\t$Rn, $regs"), "", []> {
161     let Inst{24-23} = 0b01;       // Increment After
162     let Inst{21}    = 0;          // No writeback
163     let Inst{20}    = L_bit;
164
165     // Some single precision VFP instructions may be executed on both NEON and
166     // VFP pipelines.
167     let D = VFPNeonDomain;
168   }
169   def SIA_UPD :
170     AXSI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, spr_reglist:$regs,
171                                variable_ops),
172           IndexModeUpd, itin_upd,
173           !strconcat(asm, "ia${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
174     let Inst{24-23} = 0b01;       // Increment After
175     let Inst{21}    = 1;          // Writeback
176     let Inst{20}    = L_bit;
177
178     // Some single precision VFP instructions may be executed on both NEON and
179     // VFP pipelines.
180     let D = VFPNeonDomain;
181   }
182   def SDB_UPD :
183     AXSI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, spr_reglist:$regs,
184                                variable_ops),
185           IndexModeUpd, itin_upd,
186           !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
187     let Inst{24-23} = 0b10;       // Decrement Before
188     let Inst{21}    = 1;          // Writeback
189     let Inst{20}    = L_bit;
190
191     // Some single precision VFP instructions may be executed on both NEON and
192     // VFP pipelines.
193     let D = VFPNeonDomain;
194   }
195 }
196
197 let neverHasSideEffects = 1 in {
198
199 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
200 defm VLDM : vfp_ldst_mult<"vldm", 1, IIC_fpLoad_m, IIC_fpLoad_mu>;
201
202 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
203 defm VSTM : vfp_ldst_mult<"vstm", 0, IIC_fpStore_m, IIC_fpStore_mu>;
204
205 } // neverHasSideEffects
206
207 def : MnemonicAlias<"vldm", "vldmia">;
208 def : MnemonicAlias<"vstm", "vstmia">;
209
210 // FLDM/FSTM - Load / Store multiple single / double precision registers for
211 // pre-ARMv6 cores.
212 // These instructions are deprecated!
213 def : VFP2MnemonicAlias<"fldmias", "vldmia">;
214 def : VFP2MnemonicAlias<"fldmdbs", "vldmdb">;
215 def : VFP2MnemonicAlias<"fldmeas", "vldmdb">;
216 def : VFP2MnemonicAlias<"fldmfds", "vldmia">;
217 def : VFP2MnemonicAlias<"fldmiad", "vldmia">;
218 def : VFP2MnemonicAlias<"fldmdbd", "vldmdb">;
219 def : VFP2MnemonicAlias<"fldmead", "vldmdb">;
220 def : VFP2MnemonicAlias<"fldmfdd", "vldmia">;
221
222 def : VFP2MnemonicAlias<"fstmias", "vstmia">;
223 def : VFP2MnemonicAlias<"fstmdbs", "vstmdb">;
224 def : VFP2MnemonicAlias<"fstmeas", "vstmia">;
225 def : VFP2MnemonicAlias<"fstmfds", "vstmdb">;
226 def : VFP2MnemonicAlias<"fstmiad", "vstmia">;
227 def : VFP2MnemonicAlias<"fstmdbd", "vstmdb">;
228 def : VFP2MnemonicAlias<"fstmead", "vstmia">;
229 def : VFP2MnemonicAlias<"fstmfdd", "vstmdb">;
230
231 def : InstAlias<"vpush${p} $r", (VSTMDDB_UPD SP, pred:$p, dpr_reglist:$r)>,
232                 Requires<[HasVFP2]>;
233 def : InstAlias<"vpush${p} $r", (VSTMSDB_UPD SP, pred:$p, spr_reglist:$r)>,
234                 Requires<[HasVFP2]>;
235 def : InstAlias<"vpop${p} $r",  (VLDMDIA_UPD SP, pred:$p, dpr_reglist:$r)>,
236                 Requires<[HasVFP2]>;
237 def : InstAlias<"vpop${p} $r",  (VLDMSIA_UPD SP, pred:$p, spr_reglist:$r)>,
238                 Requires<[HasVFP2]>;
239 defm : VFPDTAnyInstAlias<"vpush${p}", "$r",
240                          (VSTMSDB_UPD SP, pred:$p, spr_reglist:$r)>;
241 defm : VFPDTAnyInstAlias<"vpush${p}", "$r",
242                          (VSTMDDB_UPD SP, pred:$p, dpr_reglist:$r)>;
243 defm : VFPDTAnyInstAlias<"vpop${p}", "$r",
244                          (VLDMSIA_UPD SP, pred:$p, spr_reglist:$r)>;
245 defm : VFPDTAnyInstAlias<"vpop${p}", "$r",
246                          (VLDMDIA_UPD SP, pred:$p, dpr_reglist:$r)>;
247
248 // FLDMX, FSTMX - Load and store multiple unknown precision registers for
249 // pre-armv6 cores.
250 // These instruction are deprecated so we don't want them to get selected.
251 multiclass vfp_ldstx_mult<string asm, bit L_bit> {
252   // Unknown precision
253   def XIA :
254     AXXI4<(outs), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
255           IndexModeNone, !strconcat(asm, "iax${p}\t$Rn, $regs"), "", []> {
256     let Inst{24-23} = 0b01;       // Increment After
257     let Inst{21}    = 0;          // No writeback
258     let Inst{20}    = L_bit;
259   }
260   def XIA_UPD :
261     AXXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
262           IndexModeUpd, !strconcat(asm, "iax${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
263     let Inst{24-23} = 0b01;         // Increment After
264     let Inst{21}    = 1;            // Writeback
265     let Inst{20}    = L_bit;
266   }
267   def XDB_UPD :
268     AXXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
269           IndexModeUpd, !strconcat(asm, "dbx${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
270     let Inst{24-23} = 0b10;         // Decrement Before
271     let Inst{21}    = 1;            // Writeback
272     let Inst{20}    = L_bit;
273   }
274 }
275
276 defm FLDM : vfp_ldstx_mult<"fldm", 1>;
277 defm FSTM : vfp_ldstx_mult<"fstm", 0>;
278
279 def : VFP2MnemonicAlias<"fldmeax", "fldmdbx">;
280 def : VFP2MnemonicAlias<"fldmfdx", "fldmiax">;
281
282 def : VFP2MnemonicAlias<"fstmeax", "fstmiax">;
283 def : VFP2MnemonicAlias<"fstmfdx", "fstmdbx">;
284
285 //===----------------------------------------------------------------------===//
286 // FP Binary Operations.
287 //
288
289 let TwoOperandAliasConstraint = "$Dn = $Dd" in
290 def VADDD  : ADbI<0b11100, 0b11, 0, 0,
291                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
292                   IIC_fpALU64, "vadd", ".f64\t$Dd, $Dn, $Dm",
293                   [(set DPR:$Dd, (fadd DPR:$Dn, (f64 DPR:$Dm)))]>;
294
295 let TwoOperandAliasConstraint = "$Sn = $Sd" in
296 def VADDS  : ASbIn<0b11100, 0b11, 0, 0,
297                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
298                    IIC_fpALU32, "vadd", ".f32\t$Sd, $Sn, $Sm",
299                    [(set SPR:$Sd, (fadd SPR:$Sn, SPR:$Sm))]> {
300   // Some single precision VFP instructions may be executed on both NEON and
301   // VFP pipelines on A8.
302   let D = VFPNeonA8Domain;
303 }
304
305 let TwoOperandAliasConstraint = "$Dn = $Dd" in
306 def VSUBD  : ADbI<0b11100, 0b11, 1, 0,
307                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
308                   IIC_fpALU64, "vsub", ".f64\t$Dd, $Dn, $Dm",
309                   [(set DPR:$Dd, (fsub DPR:$Dn, (f64 DPR:$Dm)))]>;
310
311 let TwoOperandAliasConstraint = "$Sn = $Sd" in
312 def VSUBS  : ASbIn<0b11100, 0b11, 1, 0,
313                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
314                    IIC_fpALU32, "vsub", ".f32\t$Sd, $Sn, $Sm",
315                    [(set SPR:$Sd, (fsub SPR:$Sn, SPR:$Sm))]> {
316   // Some single precision VFP instructions may be executed on both NEON and
317   // VFP pipelines on A8.
318   let D = VFPNeonA8Domain;
319 }
320
321 let TwoOperandAliasConstraint = "$Dn = $Dd" in
322 def VDIVD  : ADbI<0b11101, 0b00, 0, 0,
323                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
324                   IIC_fpDIV64, "vdiv", ".f64\t$Dd, $Dn, $Dm",
325                   [(set DPR:$Dd, (fdiv DPR:$Dn, (f64 DPR:$Dm)))]>;
326
327 let TwoOperandAliasConstraint = "$Sn = $Sd" in
328 def VDIVS  : ASbI<0b11101, 0b00, 0, 0,
329                   (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
330                   IIC_fpDIV32, "vdiv", ".f32\t$Sd, $Sn, $Sm",
331                   [(set SPR:$Sd, (fdiv SPR:$Sn, SPR:$Sm))]>;
332
333 let TwoOperandAliasConstraint = "$Dn = $Dd" in
334 def VMULD  : ADbI<0b11100, 0b10, 0, 0,
335                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
336                   IIC_fpMUL64, "vmul", ".f64\t$Dd, $Dn, $Dm",
337                   [(set DPR:$Dd, (fmul DPR:$Dn, (f64 DPR:$Dm)))]>;
338
339 let TwoOperandAliasConstraint = "$Sn = $Sd" in
340 def VMULS  : ASbIn<0b11100, 0b10, 0, 0,
341                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
342                    IIC_fpMUL32, "vmul", ".f32\t$Sd, $Sn, $Sm",
343                    [(set SPR:$Sd, (fmul SPR:$Sn, SPR:$Sm))]> {
344   // Some single precision VFP instructions may be executed on both NEON and
345   // VFP pipelines on A8.
346   let D = VFPNeonA8Domain;
347 }
348
349 def VNMULD : ADbI<0b11100, 0b10, 1, 0,
350                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
351                   IIC_fpMUL64, "vnmul", ".f64\t$Dd, $Dn, $Dm",
352                   [(set DPR:$Dd, (fneg (fmul DPR:$Dn, (f64 DPR:$Dm))))]>;
353
354 def VNMULS : ASbI<0b11100, 0b10, 1, 0,
355                   (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
356                   IIC_fpMUL32, "vnmul", ".f32\t$Sd, $Sn, $Sm",
357                   [(set SPR:$Sd, (fneg (fmul SPR:$Sn, SPR:$Sm)))]> {
358   // Some single precision VFP instructions may be executed on both NEON and
359   // VFP pipelines on A8.
360   let D = VFPNeonA8Domain;
361 }
362
363 multiclass vsel_inst<string op, bits<2> opc, int CC> {
364   let DecoderNamespace = "VFPV8", PostEncoderMethod = "",
365       Uses = [CPSR], AddedComplexity = 4 in {
366     def S : ASbInp<0b11100, opc, 0,
367                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
368                    NoItinerary, !strconcat("vsel", op, ".f32\t$Sd, $Sn, $Sm"),
369                    [(set SPR:$Sd, (ARMcmov SPR:$Sm, SPR:$Sn, CC))]>,
370                    Requires<[HasFPARMv8]>;
371
372     def D : ADbInp<0b11100, opc, 0,
373                    (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
374                    NoItinerary, !strconcat("vsel", op, ".f64\t$Dd, $Dn, $Dm"),
375                    [(set DPR:$Dd, (ARMcmov (f64 DPR:$Dm), (f64 DPR:$Dn), CC))]>,
376                    Requires<[HasFPARMv8, HasDPVFP]>;
377   }
378 }
379
380 // The CC constants here match ARMCC::CondCodes.
381 defm VSELGT : vsel_inst<"gt", 0b11, 12>;
382 defm VSELGE : vsel_inst<"ge", 0b10, 10>;
383 defm VSELEQ : vsel_inst<"eq", 0b00, 0>;
384 defm VSELVS : vsel_inst<"vs", 0b01, 6>;
385
386 multiclass vmaxmin_inst<string op, bit opc, SDNode SD> {
387   let DecoderNamespace = "VFPV8", PostEncoderMethod = "" in {
388     def S : ASbInp<0b11101, 0b00, opc,
389                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
390                    NoItinerary, !strconcat(op, ".f32\t$Sd, $Sn, $Sm"),
391                    [(set SPR:$Sd, (SD SPR:$Sn, SPR:$Sm))]>,
392                    Requires<[HasFPARMv8]>;
393
394     def D : ADbInp<0b11101, 0b00, opc,
395                    (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
396                    NoItinerary, !strconcat(op, ".f64\t$Dd, $Dn, $Dm"),
397                    [(set DPR:$Dd, (f64 (SD (f64 DPR:$Dn), (f64 DPR:$Dm))))]>,
398                    Requires<[HasFPARMv8, HasDPVFP]>;
399   }
400 }
401
402 defm VMAXNM : vmaxmin_inst<"vmaxnm", 0, ARMvmaxnm>;
403 defm VMINNM : vmaxmin_inst<"vminnm", 1, ARMvminnm>;
404
405 // Match reassociated forms only if not sign dependent rounding.
406 def : Pat<(fmul (fneg DPR:$a), (f64 DPR:$b)),
407           (VNMULD DPR:$a, DPR:$b)>,
408           Requires<[NoHonorSignDependentRounding,HasDPVFP]>;
409 def : Pat<(fmul (fneg SPR:$a), SPR:$b),
410           (VNMULS SPR:$a, SPR:$b)>, Requires<[NoHonorSignDependentRounding]>;
411
412 // These are encoded as unary instructions.
413 let Defs = [FPSCR_NZCV] in {
414 def VCMPED : ADuI<0b11101, 0b11, 0b0100, 0b11, 0,
415                   (outs), (ins DPR:$Dd, DPR:$Dm),
416                   IIC_fpCMP64, "vcmpe", ".f64\t$Dd, $Dm",
417                   [(arm_cmpfp DPR:$Dd, (f64 DPR:$Dm))]>;
418
419 def VCMPES : ASuI<0b11101, 0b11, 0b0100, 0b11, 0,
420                   (outs), (ins SPR:$Sd, SPR:$Sm),
421                   IIC_fpCMP32, "vcmpe", ".f32\t$Sd, $Sm",
422                   [(arm_cmpfp SPR:$Sd, SPR:$Sm)]> {
423   // Some single precision VFP instructions may be executed on both NEON and
424   // VFP pipelines on A8.
425   let D = VFPNeonA8Domain;
426 }
427
428 // FIXME: Verify encoding after integrated assembler is working.
429 def VCMPD  : ADuI<0b11101, 0b11, 0b0100, 0b01, 0,
430                   (outs), (ins DPR:$Dd, DPR:$Dm),
431                   IIC_fpCMP64, "vcmp", ".f64\t$Dd, $Dm",
432                   [/* For disassembly only; pattern left blank */]>;
433
434 def VCMPS  : ASuI<0b11101, 0b11, 0b0100, 0b01, 0,
435                   (outs), (ins SPR:$Sd, SPR:$Sm),
436                   IIC_fpCMP32, "vcmp", ".f32\t$Sd, $Sm",
437                   [/* For disassembly only; pattern left blank */]> {
438   // Some single precision VFP instructions may be executed on both NEON and
439   // VFP pipelines on A8.
440   let D = VFPNeonA8Domain;
441 }
442 } // Defs = [FPSCR_NZCV]
443
444 //===----------------------------------------------------------------------===//
445 // FP Unary Operations.
446 //
447
448 def VABSD  : ADuI<0b11101, 0b11, 0b0000, 0b11, 0,
449                   (outs DPR:$Dd), (ins DPR:$Dm),
450                   IIC_fpUNA64, "vabs", ".f64\t$Dd, $Dm",
451                   [(set DPR:$Dd, (fabs (f64 DPR:$Dm)))]>;
452
453 def VABSS  : ASuIn<0b11101, 0b11, 0b0000, 0b11, 0,
454                    (outs SPR:$Sd), (ins SPR:$Sm),
455                    IIC_fpUNA32, "vabs", ".f32\t$Sd, $Sm",
456                    [(set SPR:$Sd, (fabs SPR:$Sm))]> {
457   // Some single precision VFP instructions may be executed on both NEON and
458   // VFP pipelines on A8.
459   let D = VFPNeonA8Domain;
460 }
461
462 let Defs = [FPSCR_NZCV] in {
463 def VCMPEZD : ADuI<0b11101, 0b11, 0b0101, 0b11, 0,
464                    (outs), (ins DPR:$Dd),
465                    IIC_fpCMP64, "vcmpe", ".f64\t$Dd, #0",
466                    [(arm_cmpfp0 (f64 DPR:$Dd))]> {
467   let Inst{3-0} = 0b0000;
468   let Inst{5}   = 0;
469 }
470
471 def VCMPEZS : ASuI<0b11101, 0b11, 0b0101, 0b11, 0,
472                    (outs), (ins SPR:$Sd),
473                    IIC_fpCMP32, "vcmpe", ".f32\t$Sd, #0",
474                    [(arm_cmpfp0 SPR:$Sd)]> {
475   let Inst{3-0} = 0b0000;
476   let Inst{5}   = 0;
477
478   // Some single precision VFP instructions may be executed on both NEON and
479   // VFP pipelines on A8.
480   let D = VFPNeonA8Domain;
481 }
482
483 // FIXME: Verify encoding after integrated assembler is working.
484 def VCMPZD  : ADuI<0b11101, 0b11, 0b0101, 0b01, 0,
485                    (outs), (ins DPR:$Dd),
486                    IIC_fpCMP64, "vcmp", ".f64\t$Dd, #0",
487                    [/* For disassembly only; pattern left blank */]> {
488   let Inst{3-0} = 0b0000;
489   let Inst{5}   = 0;
490 }
491
492 def VCMPZS  : ASuI<0b11101, 0b11, 0b0101, 0b01, 0,
493                    (outs), (ins SPR:$Sd),
494                    IIC_fpCMP32, "vcmp", ".f32\t$Sd, #0",
495                    [/* For disassembly only; pattern left blank */]> {
496   let Inst{3-0} = 0b0000;
497   let Inst{5}   = 0;
498
499   // Some single precision VFP instructions may be executed on both NEON and
500   // VFP pipelines on A8.
501   let D = VFPNeonA8Domain;
502 }
503 } // Defs = [FPSCR_NZCV]
504
505 def VCVTDS  : ASuI<0b11101, 0b11, 0b0111, 0b11, 0,
506                    (outs DPR:$Dd), (ins SPR:$Sm),
507                    IIC_fpCVTDS, "vcvt", ".f64.f32\t$Dd, $Sm",
508                    [(set DPR:$Dd, (fextend SPR:$Sm))]> {
509   // Instruction operands.
510   bits<5> Dd;
511   bits<5> Sm;
512
513   // Encode instruction operands.
514   let Inst{3-0}   = Sm{4-1};
515   let Inst{5}     = Sm{0};
516   let Inst{15-12} = Dd{3-0};
517   let Inst{22}    = Dd{4};
518 }
519
520 // Special case encoding: bits 11-8 is 0b1011.
521 def VCVTSD  : VFPAI<(outs SPR:$Sd), (ins DPR:$Dm), VFPUnaryFrm,
522                     IIC_fpCVTSD, "vcvt", ".f32.f64\t$Sd, $Dm",
523                     [(set SPR:$Sd, (fround DPR:$Dm))]> {
524   // Instruction operands.
525   bits<5> Sd;
526   bits<5> Dm;
527
528   // Encode instruction operands.
529   let Inst{3-0}   = Dm{3-0};
530   let Inst{5}     = Dm{4};
531   let Inst{15-12} = Sd{4-1};
532   let Inst{22}    = Sd{0};
533
534   let Inst{27-23} = 0b11101;
535   let Inst{21-16} = 0b110111;
536   let Inst{11-8}  = 0b1011;
537   let Inst{7-6}   = 0b11;
538   let Inst{4}     = 0;
539
540   let Predicates = [HasVFP2, HasDPVFP];
541 }
542
543 // Between half, single and double-precision.  For disassembly only.
544
545 // FIXME: Verify encoding after integrated assembler is working.
546 def VCVTBHS: ASuI<0b11101, 0b11, 0b0010, 0b01, 0, (outs SPR:$Sd), (ins SPR:$Sm),
547                  /* FIXME */ IIC_fpCVTSH, "vcvtb", ".f32.f16\t$Sd, $Sm",
548                  [/* For disassembly only; pattern left blank */]>;
549
550 def VCVTBSH: ASuI<0b11101, 0b11, 0b0011, 0b01, 0, (outs SPR:$Sd), (ins SPR:$Sm),
551                  /* FIXME */ IIC_fpCVTHS, "vcvtb", ".f16.f32\t$Sd, $Sm",
552                  [/* For disassembly only; pattern left blank */]>;
553
554 def VCVTTHS: ASuI<0b11101, 0b11, 0b0010, 0b11, 0, (outs SPR:$Sd), (ins SPR:$Sm),
555                  /* FIXME */ IIC_fpCVTSH, "vcvtt", ".f32.f16\t$Sd, $Sm",
556                  [/* For disassembly only; pattern left blank */]>;
557
558 def VCVTTSH: ASuI<0b11101, 0b11, 0b0011, 0b11, 0, (outs SPR:$Sd), (ins SPR:$Sm),
559                  /* FIXME */ IIC_fpCVTHS, "vcvtt", ".f16.f32\t$Sd, $Sm",
560                  [/* For disassembly only; pattern left blank */]>;
561
562 def VCVTBHD : ADuI<0b11101, 0b11, 0b0010, 0b01, 0,
563                    (outs DPR:$Dd), (ins SPR:$Sm),
564                    NoItinerary, "vcvtb", ".f64.f16\t$Dd, $Sm",
565                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
566   // Instruction operands.
567   bits<5> Sm;
568
569   // Encode instruction operands.
570   let Inst{3-0} = Sm{4-1};
571   let Inst{5}   = Sm{0};
572 }
573
574 def VCVTBDH : ADuI<0b11101, 0b11, 0b0011, 0b01, 0,
575                    (outs SPR:$Sd), (ins DPR:$Dm),
576                    NoItinerary, "vcvtb", ".f16.f64\t$Sd, $Dm",
577                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
578   // Instruction operands.
579   bits<5> Sd;
580   bits<5> Dm;
581
582   // Encode instruction operands.
583   let Inst{3-0}     = Dm{3-0};
584   let Inst{5}       = Dm{4};
585   let Inst{15-12}   = Sd{4-1};
586   let Inst{22}      = Sd{0};
587 }
588
589 def VCVTTHD : ADuI<0b11101, 0b11, 0b0010, 0b11, 0,
590                    (outs DPR:$Dd), (ins SPR:$Sm),
591                    NoItinerary, "vcvtt", ".f64.f16\t$Dd, $Sm",
592                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
593   // Instruction operands.
594   bits<5> Sm;
595
596   // Encode instruction operands.
597   let Inst{3-0} = Sm{4-1};
598   let Inst{5}   = Sm{0};
599 }
600
601 def VCVTTDH : ADuI<0b11101, 0b11, 0b0011, 0b11, 0,
602                    (outs SPR:$Sd), (ins DPR:$Dm),
603                    NoItinerary, "vcvtt", ".f16.f64\t$Sd, $Dm",
604                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
605   // Instruction operands.
606   bits<5> Sd;
607   bits<5> Dm;
608
609   // Encode instruction operands.
610   let Inst{15-12} = Sd{4-1};
611   let Inst{22}    = Sd{0};
612   let Inst{3-0}   = Dm{3-0};
613   let Inst{5}     = Dm{4};
614 }
615
616 def : Pat<(fp_to_f16 SPR:$a),
617           (i32 (COPY_TO_REGCLASS (VCVTBSH SPR:$a), GPR))>;
618
619 def : Pat<(fp_to_f16 (f64 DPR:$a)),
620           (i32 (COPY_TO_REGCLASS (VCVTBDH DPR:$a), GPR))>;
621
622 def : Pat<(f16_to_fp GPR:$a),
623           (VCVTBHS (COPY_TO_REGCLASS GPR:$a, SPR))>;
624
625 def : Pat<(f64 (f16_to_fp GPR:$a)),
626           (VCVTBHD (COPY_TO_REGCLASS GPR:$a, SPR))>;
627
628
629 multiclass vcvt_inst<string opc, bits<2> rm> {
630   let PostEncoderMethod = "", DecoderNamespace = "VFPV8" in {
631     def SS : ASuInp<0b11101, 0b11, 0b1100, 0b11, 0,
632                     (outs SPR:$Sd), (ins SPR:$Sm),
633                     NoItinerary, !strconcat("vcvt", opc, ".s32.f32\t$Sd, $Sm"),
634                     []>, Requires<[HasFPARMv8]> {
635       let Inst{17-16} = rm;
636     }
637
638     def US : ASuInp<0b11101, 0b11, 0b1100, 0b01, 0,
639                     (outs SPR:$Sd), (ins SPR:$Sm),
640                     NoItinerary, !strconcat("vcvt", opc, ".u32.f32\t$Sd, $Sm"),
641                     []>, Requires<[HasFPARMv8]> {
642       let Inst{17-16} = rm;
643     }
644
645     def SD : ASuInp<0b11101, 0b11, 0b1100, 0b11, 0,
646                     (outs SPR:$Sd), (ins DPR:$Dm),
647                     NoItinerary, !strconcat("vcvt", opc, ".s32.f64\t$Sd, $Dm"),
648                     []>, Requires<[HasFPARMv8, HasDPVFP]> {
649       bits<5> Dm;
650
651       let Inst{17-16} = rm;
652
653       // Encode instruction operands
654       let Inst{3-0} = Dm{3-0};
655       let Inst{5}   = Dm{4};
656       let Inst{8} = 1;
657     }
658
659     def UD : ASuInp<0b11101, 0b11, 0b1100, 0b01, 0,
660                     (outs SPR:$Sd), (ins DPR:$Dm),
661                     NoItinerary, !strconcat("vcvt", opc, ".u32.f64\t$Sd, $Dm"),
662                     []>, Requires<[HasFPARMv8, HasDPVFP]> {
663       bits<5> Dm;
664
665       let Inst{17-16} = rm;
666
667       // Encode instruction operands
668       let Inst{3-0}  = Dm{3-0};
669       let Inst{5}    = Dm{4};
670       let Inst{8} = 1;
671     }
672   }
673 }
674
675 defm VCVTA : vcvt_inst<"a", 0b00>;
676 defm VCVTN : vcvt_inst<"n", 0b01>;
677 defm VCVTP : vcvt_inst<"p", 0b10>;
678 defm VCVTM : vcvt_inst<"m", 0b11>;
679
680 def VNEGD  : ADuI<0b11101, 0b11, 0b0001, 0b01, 0,
681                   (outs DPR:$Dd), (ins DPR:$Dm),
682                   IIC_fpUNA64, "vneg", ".f64\t$Dd, $Dm",
683                   [(set DPR:$Dd, (fneg (f64 DPR:$Dm)))]>;
684
685 def VNEGS  : ASuIn<0b11101, 0b11, 0b0001, 0b01, 0,
686                    (outs SPR:$Sd), (ins SPR:$Sm),
687                    IIC_fpUNA32, "vneg", ".f32\t$Sd, $Sm",
688                    [(set SPR:$Sd, (fneg SPR:$Sm))]> {
689   // Some single precision VFP instructions may be executed on both NEON and
690   // VFP pipelines on A8.
691   let D = VFPNeonA8Domain;
692 }
693
694 multiclass vrint_inst_zrx<string opc, bit op, bit op2, SDPatternOperator node> {
695   def S : ASuI<0b11101, 0b11, 0b0110, 0b11, 0,
696                (outs SPR:$Sd), (ins SPR:$Sm),
697                NoItinerary, !strconcat("vrint", opc), ".f32\t$Sd, $Sm",
698                [(set (f32 SPR:$Sd), (node (f32 SPR:$Sm)))]>,
699                Requires<[HasFPARMv8]> {
700     let Inst{7} = op2;
701     let Inst{16} = op;
702   }
703   def D : ADuI<0b11101, 0b11, 0b0110, 0b11, 0,
704                 (outs DPR:$Dd), (ins DPR:$Dm),
705                 NoItinerary, !strconcat("vrint", opc), ".f64\t$Dd, $Dm",
706                 [(set (f64 DPR:$Dd), (node (f64 DPR:$Dm)))]>,
707                 Requires<[HasFPARMv8, HasDPVFP]> {
708     let Inst{7} = op2;
709     let Inst{16} = op;
710   }
711
712   def : InstAlias<!strconcat("vrint", opc, "$p.f32.f32\t$Sd, $Sm"),
713                   (!cast<Instruction>(NAME#"S") SPR:$Sd, SPR:$Sm, pred:$p)>,
714         Requires<[HasFPARMv8]>;
715   def : InstAlias<!strconcat("vrint", opc, "$p.f64.f64\t$Dd, $Dm"),
716                   (!cast<Instruction>(NAME#"D") DPR:$Dd, DPR:$Dm, pred:$p)>,
717         Requires<[HasFPARMv8,HasDPVFP]>;
718 }
719
720 defm VRINTZ : vrint_inst_zrx<"z", 0, 1, ftrunc>;
721 defm VRINTR : vrint_inst_zrx<"r", 0, 0, fnearbyint>;
722 defm VRINTX : vrint_inst_zrx<"x", 1, 0, frint>;
723
724 multiclass vrint_inst_anpm<string opc, bits<2> rm,
725                            SDPatternOperator node = null_frag> {
726   let PostEncoderMethod = "", DecoderNamespace = "VFPV8" in {
727     def S : ASuInp<0b11101, 0b11, 0b1000, 0b01, 0,
728                    (outs SPR:$Sd), (ins SPR:$Sm),
729                    NoItinerary, !strconcat("vrint", opc, ".f32\t$Sd, $Sm"),
730                    [(set (f32 SPR:$Sd), (node (f32 SPR:$Sm)))]>,
731                    Requires<[HasFPARMv8]> {
732       let Inst{17-16} = rm;
733     }
734     def D : ADuInp<0b11101, 0b11, 0b1000, 0b01, 0,
735                    (outs DPR:$Dd), (ins DPR:$Dm),
736                    NoItinerary, !strconcat("vrint", opc, ".f64\t$Dd, $Dm"),
737                    [(set (f64 DPR:$Dd), (node (f64 DPR:$Dm)))]>,
738                    Requires<[HasFPARMv8, HasDPVFP]> {
739       let Inst{17-16} = rm;
740     }
741   }
742
743   def : InstAlias<!strconcat("vrint", opc, ".f32.f32\t$Sd, $Sm"),
744                   (!cast<Instruction>(NAME#"S") SPR:$Sd, SPR:$Sm)>,
745         Requires<[HasFPARMv8]>;
746   def : InstAlias<!strconcat("vrint", opc, ".f64.f64\t$Dd, $Dm"),
747                   (!cast<Instruction>(NAME#"D") DPR:$Dd, DPR:$Dm)>,
748         Requires<[HasFPARMv8,HasDPVFP]>;
749 }
750
751 defm VRINTA : vrint_inst_anpm<"a", 0b00, frnd>;
752 defm VRINTN : vrint_inst_anpm<"n", 0b01>;
753 defm VRINTP : vrint_inst_anpm<"p", 0b10, fceil>;
754 defm VRINTM : vrint_inst_anpm<"m", 0b11, ffloor>;
755
756 def VSQRTD : ADuI<0b11101, 0b11, 0b0001, 0b11, 0,
757                   (outs DPR:$Dd), (ins DPR:$Dm),
758                   IIC_fpSQRT64, "vsqrt", ".f64\t$Dd, $Dm",
759                   [(set DPR:$Dd, (fsqrt (f64 DPR:$Dm)))]>;
760
761 def VSQRTS : ASuI<0b11101, 0b11, 0b0001, 0b11, 0,
762                   (outs SPR:$Sd), (ins SPR:$Sm),
763                   IIC_fpSQRT32, "vsqrt", ".f32\t$Sd, $Sm",
764                   [(set SPR:$Sd, (fsqrt SPR:$Sm))]>;
765
766 let neverHasSideEffects = 1 in {
767 def VMOVD  : ADuI<0b11101, 0b11, 0b0000, 0b01, 0,
768                   (outs DPR:$Dd), (ins DPR:$Dm),
769                   IIC_fpUNA64, "vmov", ".f64\t$Dd, $Dm", []>;
770
771 def VMOVS  : ASuI<0b11101, 0b11, 0b0000, 0b01, 0,
772                   (outs SPR:$Sd), (ins SPR:$Sm),
773                   IIC_fpUNA32, "vmov", ".f32\t$Sd, $Sm", []>;
774 } // neverHasSideEffects
775
776 //===----------------------------------------------------------------------===//
777 // FP <-> GPR Copies.  Int <-> FP Conversions.
778 //
779
780 def VMOVRS : AVConv2I<0b11100001, 0b1010,
781                       (outs GPR:$Rt), (ins SPR:$Sn),
782                       IIC_fpMOVSI, "vmov", "\t$Rt, $Sn",
783                       [(set GPR:$Rt, (bitconvert SPR:$Sn))]> {
784   // Instruction operands.
785   bits<4> Rt;
786   bits<5> Sn;
787
788   // Encode instruction operands.
789   let Inst{19-16} = Sn{4-1};
790   let Inst{7}     = Sn{0};
791   let Inst{15-12} = Rt;
792
793   let Inst{6-5}   = 0b00;
794   let Inst{3-0}   = 0b0000;
795
796   // Some single precision VFP instructions may be executed on both NEON and VFP
797   // pipelines.
798   let D = VFPNeonDomain;
799 }
800
801 // Bitcast i32 -> f32.  NEON prefers to use VMOVDRR.
802 def VMOVSR : AVConv4I<0b11100000, 0b1010,
803                       (outs SPR:$Sn), (ins GPR:$Rt),
804                       IIC_fpMOVIS, "vmov", "\t$Sn, $Rt",
805                       [(set SPR:$Sn, (bitconvert GPR:$Rt))]>,
806              Requires<[HasVFP2, UseVMOVSR]> {
807   // Instruction operands.
808   bits<5> Sn;
809   bits<4> Rt;
810
811   // Encode instruction operands.
812   let Inst{19-16} = Sn{4-1};
813   let Inst{7}     = Sn{0};
814   let Inst{15-12} = Rt;
815
816   let Inst{6-5}   = 0b00;
817   let Inst{3-0}   = 0b0000;
818
819   // Some single precision VFP instructions may be executed on both NEON and VFP
820   // pipelines.
821   let D = VFPNeonDomain;
822 }
823
824 let neverHasSideEffects = 1 in {
825 def VMOVRRD  : AVConv3I<0b11000101, 0b1011,
826                         (outs GPR:$Rt, GPR:$Rt2), (ins DPR:$Dm),
827                         IIC_fpMOVDI, "vmov", "\t$Rt, $Rt2, $Dm",
828                  [/* FIXME: Can't write pattern for multiple result instr*/]> {
829   // Instruction operands.
830   bits<5> Dm;
831   bits<4> Rt;
832   bits<4> Rt2;
833
834   // Encode instruction operands.
835   let Inst{3-0}   = Dm{3-0};
836   let Inst{5}     = Dm{4};
837   let Inst{15-12} = Rt;
838   let Inst{19-16} = Rt2;
839
840   let Inst{7-6} = 0b00;
841
842   // Some single precision VFP instructions may be executed on both NEON and VFP
843   // pipelines.
844   let D = VFPNeonDomain;
845
846   // This instruction is equivalent to
847   // $Rt = EXTRACT_SUBREG $Dm, ssub_0
848   // $Rt2 = EXTRACT_SUBREG $Dm, ssub_1
849   let isExtractSubreg = 1;
850 }
851
852 def VMOVRRS  : AVConv3I<0b11000101, 0b1010,
853                       (outs GPR:$Rt, GPR:$Rt2), (ins SPR:$src1, SPR:$src2),
854                  IIC_fpMOVDI, "vmov", "\t$Rt, $Rt2, $src1, $src2",
855                  [/* For disassembly only; pattern left blank */]> {
856   bits<5> src1;
857   bits<4> Rt;
858   bits<4> Rt2;
859
860   // Encode instruction operands.
861   let Inst{3-0}   = src1{4-1};
862   let Inst{5}     = src1{0};
863   let Inst{15-12} = Rt;
864   let Inst{19-16} = Rt2;
865
866   let Inst{7-6} = 0b00;
867
868   // Some single precision VFP instructions may be executed on both NEON and VFP
869   // pipelines.
870   let D = VFPNeonDomain;
871   let DecoderMethod = "DecodeVMOVRRS";
872 }
873 } // neverHasSideEffects
874
875 // FMDHR: GPR -> SPR
876 // FMDLR: GPR -> SPR
877
878 def VMOVDRR : AVConv5I<0b11000100, 0b1011,
879                       (outs DPR:$Dm), (ins GPR:$Rt, GPR:$Rt2),
880                       IIC_fpMOVID, "vmov", "\t$Dm, $Rt, $Rt2",
881                       [(set DPR:$Dm, (arm_fmdrr GPR:$Rt, GPR:$Rt2))]> {
882   // Instruction operands.
883   bits<5> Dm;
884   bits<4> Rt;
885   bits<4> Rt2;
886
887   // Encode instruction operands.
888   let Inst{3-0}   = Dm{3-0};
889   let Inst{5}     = Dm{4};
890   let Inst{15-12} = Rt;
891   let Inst{19-16} = Rt2;
892
893   let Inst{7-6}   = 0b00;
894
895   // Some single precision VFP instructions may be executed on both NEON and VFP
896   // pipelines.
897   let D = VFPNeonDomain;
898
899   // This instruction is equivalent to
900   // $Dm = REG_SEQUENCE $Rt, ssub_0, $Rt2, ssub_1
901   let isRegSequence = 1;
902 }
903
904 let neverHasSideEffects = 1 in
905 def VMOVSRR : AVConv5I<0b11000100, 0b1010,
906                      (outs SPR:$dst1, SPR:$dst2), (ins GPR:$src1, GPR:$src2),
907                 IIC_fpMOVID, "vmov", "\t$dst1, $dst2, $src1, $src2",
908                 [/* For disassembly only; pattern left blank */]> {
909   // Instruction operands.
910   bits<5> dst1;
911   bits<4> src1;
912   bits<4> src2;
913
914   // Encode instruction operands.
915   let Inst{3-0}   = dst1{4-1};
916   let Inst{5}     = dst1{0};
917   let Inst{15-12} = src1;
918   let Inst{19-16} = src2;
919
920   let Inst{7-6} = 0b00;
921
922   // Some single precision VFP instructions may be executed on both NEON and VFP
923   // pipelines.
924   let D = VFPNeonDomain;
925
926   let DecoderMethod = "DecodeVMOVSRR";
927 }
928
929 // FMRDH: SPR -> GPR
930 // FMRDL: SPR -> GPR
931 // FMRRS: SPR -> GPR
932 // FMRX:  SPR system reg -> GPR
933 // FMSRR: GPR -> SPR
934 // FMXR:  GPR -> VFP system reg
935
936
937 // Int -> FP:
938
939 class AVConv1IDs_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
940                         bits<4> opcod4, dag oops, dag iops,
941                         InstrItinClass itin, string opc, string asm,
942                         list<dag> pattern>
943   : AVConv1I<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
944              pattern> {
945   // Instruction operands.
946   bits<5> Dd;
947   bits<5> Sm;
948
949   // Encode instruction operands.
950   let Inst{3-0}   = Sm{4-1};
951   let Inst{5}     = Sm{0};
952   let Inst{15-12} = Dd{3-0};
953   let Inst{22}    = Dd{4};
954
955   let Predicates = [HasVFP2, HasDPVFP];
956 }
957
958 class AVConv1InSs_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
959                          bits<4> opcod4, dag oops, dag iops,InstrItinClass itin,
960                          string opc, string asm, list<dag> pattern>
961   : AVConv1In<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
962               pattern> {
963   // Instruction operands.
964   bits<5> Sd;
965   bits<5> Sm;
966
967   // Encode instruction operands.
968   let Inst{3-0}   = Sm{4-1};
969   let Inst{5}     = Sm{0};
970   let Inst{15-12} = Sd{4-1};
971   let Inst{22}    = Sd{0};
972 }
973
974 def VSITOD : AVConv1IDs_Encode<0b11101, 0b11, 0b1000, 0b1011,
975                                (outs DPR:$Dd), (ins SPR:$Sm),
976                                IIC_fpCVTID, "vcvt", ".f64.s32\t$Dd, $Sm",
977                                [(set DPR:$Dd, (f64 (arm_sitof SPR:$Sm)))]> {
978   let Inst{7} = 1; // s32
979 }
980
981 def VSITOS : AVConv1InSs_Encode<0b11101, 0b11, 0b1000, 0b1010,
982                                 (outs SPR:$Sd),(ins SPR:$Sm),
983                                 IIC_fpCVTIS, "vcvt", ".f32.s32\t$Sd, $Sm",
984                                 [(set SPR:$Sd, (arm_sitof SPR:$Sm))]> {
985   let Inst{7} = 1; // s32
986
987   // Some single precision VFP instructions may be executed on both NEON and
988   // VFP pipelines on A8.
989   let D = VFPNeonA8Domain;
990 }
991
992 def VUITOD : AVConv1IDs_Encode<0b11101, 0b11, 0b1000, 0b1011,
993                                (outs DPR:$Dd), (ins SPR:$Sm),
994                                IIC_fpCVTID, "vcvt", ".f64.u32\t$Dd, $Sm",
995                                [(set DPR:$Dd, (f64 (arm_uitof SPR:$Sm)))]> {
996   let Inst{7} = 0; // u32
997 }
998
999 def VUITOS : AVConv1InSs_Encode<0b11101, 0b11, 0b1000, 0b1010,
1000                                 (outs SPR:$Sd), (ins SPR:$Sm),
1001                                 IIC_fpCVTIS, "vcvt", ".f32.u32\t$Sd, $Sm",
1002                                 [(set SPR:$Sd, (arm_uitof SPR:$Sm))]> {
1003   let Inst{7} = 0; // u32
1004
1005   // Some single precision VFP instructions may be executed on both NEON and
1006   // VFP pipelines on A8.
1007   let D = VFPNeonA8Domain;
1008 }
1009
1010 // FP -> Int:
1011
1012 class AVConv1IsD_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
1013                         bits<4> opcod4, dag oops, dag iops,
1014                         InstrItinClass itin, string opc, string asm,
1015                         list<dag> pattern>
1016   : AVConv1I<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
1017              pattern> {
1018   // Instruction operands.
1019   bits<5> Sd;
1020   bits<5> Dm;
1021
1022   // Encode instruction operands.
1023   let Inst{3-0}   = Dm{3-0};
1024   let Inst{5}     = Dm{4};
1025   let Inst{15-12} = Sd{4-1};
1026   let Inst{22}    = Sd{0};
1027
1028   let Predicates = [HasVFP2, HasDPVFP];
1029 }
1030
1031 class AVConv1InsS_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
1032                          bits<4> opcod4, dag oops, dag iops,
1033                          InstrItinClass itin, string opc, string asm,
1034                          list<dag> pattern>
1035   : AVConv1In<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
1036               pattern> {
1037   // Instruction operands.
1038   bits<5> Sd;
1039   bits<5> Sm;
1040
1041   // Encode instruction operands.
1042   let Inst{3-0}   = Sm{4-1};
1043   let Inst{5}     = Sm{0};
1044   let Inst{15-12} = Sd{4-1};
1045   let Inst{22}    = Sd{0};
1046 }
1047
1048 // Always set Z bit in the instruction, i.e. "round towards zero" variants.
1049 def VTOSIZD : AVConv1IsD_Encode<0b11101, 0b11, 0b1101, 0b1011,
1050                                 (outs SPR:$Sd), (ins DPR:$Dm),
1051                                 IIC_fpCVTDI, "vcvt", ".s32.f64\t$Sd, $Dm",
1052                                 [(set SPR:$Sd, (arm_ftosi (f64 DPR:$Dm)))]> {
1053   let Inst{7} = 1; // Z bit
1054 }
1055
1056 def VTOSIZS : AVConv1InsS_Encode<0b11101, 0b11, 0b1101, 0b1010,
1057                                  (outs SPR:$Sd), (ins SPR:$Sm),
1058                                  IIC_fpCVTSI, "vcvt", ".s32.f32\t$Sd, $Sm",
1059                                  [(set SPR:$Sd, (arm_ftosi SPR:$Sm))]> {
1060   let Inst{7} = 1; // Z bit
1061
1062   // Some single precision VFP instructions may be executed on both NEON and
1063   // VFP pipelines on A8.
1064   let D = VFPNeonA8Domain;
1065 }
1066
1067 def VTOUIZD : AVConv1IsD_Encode<0b11101, 0b11, 0b1100, 0b1011,
1068                                (outs SPR:$Sd), (ins DPR:$Dm),
1069                                IIC_fpCVTDI, "vcvt", ".u32.f64\t$Sd, $Dm",
1070                                [(set SPR:$Sd, (arm_ftoui (f64 DPR:$Dm)))]> {
1071   let Inst{7} = 1; // Z bit
1072 }
1073
1074 def VTOUIZS : AVConv1InsS_Encode<0b11101, 0b11, 0b1100, 0b1010,
1075                                  (outs SPR:$Sd), (ins SPR:$Sm),
1076                                  IIC_fpCVTSI, "vcvt", ".u32.f32\t$Sd, $Sm",
1077                                  [(set SPR:$Sd, (arm_ftoui SPR:$Sm))]> {
1078   let Inst{7} = 1; // Z bit
1079
1080   // Some single precision VFP instructions may be executed on both NEON and
1081   // VFP pipelines on A8.
1082   let D = VFPNeonA8Domain;
1083 }
1084
1085 // And the Z bit '0' variants, i.e. use the rounding mode specified by FPSCR.
1086 let Uses = [FPSCR] in {
1087 // FIXME: Verify encoding after integrated assembler is working.
1088 def VTOSIRD : AVConv1IsD_Encode<0b11101, 0b11, 0b1101, 0b1011,
1089                                 (outs SPR:$Sd), (ins DPR:$Dm),
1090                                 IIC_fpCVTDI, "vcvtr", ".s32.f64\t$Sd, $Dm",
1091                                 [(set SPR:$Sd, (int_arm_vcvtr (f64 DPR:$Dm)))]>{
1092   let Inst{7} = 0; // Z bit
1093 }
1094
1095 def VTOSIRS : AVConv1InsS_Encode<0b11101, 0b11, 0b1101, 0b1010,
1096                                  (outs SPR:$Sd), (ins SPR:$Sm),
1097                                  IIC_fpCVTSI, "vcvtr", ".s32.f32\t$Sd, $Sm",
1098                                  [(set SPR:$Sd, (int_arm_vcvtr SPR:$Sm))]> {
1099   let Inst{7} = 0; // Z bit
1100 }
1101
1102 def VTOUIRD : AVConv1IsD_Encode<0b11101, 0b11, 0b1100, 0b1011,
1103                                 (outs SPR:$Sd), (ins DPR:$Dm),
1104                                 IIC_fpCVTDI, "vcvtr", ".u32.f64\t$Sd, $Dm",
1105                                 [(set SPR:$Sd, (int_arm_vcvtru(f64 DPR:$Dm)))]>{
1106   let Inst{7} = 0; // Z bit
1107 }
1108
1109 def VTOUIRS : AVConv1InsS_Encode<0b11101, 0b11, 0b1100, 0b1010,
1110                                  (outs SPR:$Sd), (ins SPR:$Sm),
1111                                  IIC_fpCVTSI, "vcvtr", ".u32.f32\t$Sd, $Sm",
1112                                  [(set SPR:$Sd, (int_arm_vcvtru SPR:$Sm))]> {
1113   let Inst{7} = 0; // Z bit
1114 }
1115 }
1116
1117 // Convert between floating-point and fixed-point
1118 // Data type for fixed-point naming convention:
1119 //   S16 (U=0, sx=0) -> SH
1120 //   U16 (U=1, sx=0) -> UH
1121 //   S32 (U=0, sx=1) -> SL
1122 //   U32 (U=1, sx=1) -> UL
1123
1124 let Constraints = "$a = $dst" in {
1125
1126 // FP to Fixed-Point:
1127
1128 // Single Precision register
1129 class AVConv1XInsS_Encode<bits<5> op1, bits<2> op2, bits<4> op3, bits<4> op4,
1130                           bit op5, dag oops, dag iops, InstrItinClass itin,
1131                           string opc, string asm, list<dag> pattern>
1132   : AVConv1XI<op1, op2, op3, op4, op5, oops, iops, itin, opc, asm, pattern>,
1133   Sched<[WriteCvtFP]> {
1134   bits<5> dst;
1135   // if dp_operation then UInt(D:Vd) else UInt(Vd:D);
1136   let Inst{22} = dst{0};
1137   let Inst{15-12} = dst{4-1};
1138 }
1139
1140 // Double Precision register
1141 class AVConv1XInsD_Encode<bits<5> op1, bits<2> op2, bits<4> op3, bits<4> op4,
1142                           bit op5, dag oops, dag iops, InstrItinClass itin,
1143                           string opc, string asm, list<dag> pattern>
1144   : AVConv1XI<op1, op2, op3, op4, op5, oops, iops, itin, opc, asm, pattern>,
1145     Sched<[WriteCvtFP]> {
1146   bits<5> dst;
1147   // if dp_operation then UInt(D:Vd) else UInt(Vd:D);
1148   let Inst{22} = dst{4};
1149   let Inst{15-12} = dst{3-0};
1150
1151   let Predicates = [HasVFP2, HasDPVFP];
1152 }
1153
1154 def VTOSHS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1110, 0b1010, 0,
1155                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1156                  IIC_fpCVTSI, "vcvt", ".s16.f32\t$dst, $a, $fbits", []> {
1157   // Some single precision VFP instructions may be executed on both NEON and
1158   // VFP pipelines on A8.
1159   let D = VFPNeonA8Domain;
1160 }
1161
1162 def VTOUHS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1111, 0b1010, 0,
1163                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1164                  IIC_fpCVTSI, "vcvt", ".u16.f32\t$dst, $a, $fbits", []> {
1165   // Some single precision VFP instructions may be executed on both NEON and
1166   // VFP pipelines on A8.
1167   let D = VFPNeonA8Domain;
1168 }
1169
1170 def VTOSLS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1110, 0b1010, 1,
1171                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1172                  IIC_fpCVTSI, "vcvt", ".s32.f32\t$dst, $a, $fbits", []> {
1173   // Some single precision VFP instructions may be executed on both NEON and
1174   // VFP pipelines on A8.
1175   let D = VFPNeonA8Domain;
1176 }
1177
1178 def VTOULS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1111, 0b1010, 1,
1179                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1180                  IIC_fpCVTSI, "vcvt", ".u32.f32\t$dst, $a, $fbits", []> {
1181   // Some single precision VFP instructions may be executed on both NEON and
1182   // VFP pipelines on A8.
1183   let D = VFPNeonA8Domain;
1184 }
1185
1186 def VTOSHD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1110, 0b1011, 0,
1187                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1188                  IIC_fpCVTDI, "vcvt", ".s16.f64\t$dst, $a, $fbits", []>;
1189
1190 def VTOUHD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1111, 0b1011, 0,
1191                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1192                  IIC_fpCVTDI, "vcvt", ".u16.f64\t$dst, $a, $fbits", []>;
1193
1194 def VTOSLD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1110, 0b1011, 1,
1195                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1196                  IIC_fpCVTDI, "vcvt", ".s32.f64\t$dst, $a, $fbits", []>;
1197
1198 def VTOULD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1111, 0b1011, 1,
1199                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1200                  IIC_fpCVTDI, "vcvt", ".u32.f64\t$dst, $a, $fbits", []>;
1201
1202 // Fixed-Point to FP:
1203
1204 def VSHTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1010, 0b1010, 0,
1205                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1206                  IIC_fpCVTIS, "vcvt", ".f32.s16\t$dst, $a, $fbits", []> {
1207   // Some single precision VFP instructions may be executed on both NEON and
1208   // VFP pipelines on A8.
1209   let D = VFPNeonA8Domain;
1210 }
1211
1212 def VUHTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1011, 0b1010, 0,
1213                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1214                  IIC_fpCVTIS, "vcvt", ".f32.u16\t$dst, $a, $fbits", []> {
1215   // Some single precision VFP instructions may be executed on both NEON and
1216   // VFP pipelines on A8.
1217   let D = VFPNeonA8Domain;
1218 }
1219
1220 def VSLTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1010, 0b1010, 1,
1221                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1222                  IIC_fpCVTIS, "vcvt", ".f32.s32\t$dst, $a, $fbits", []> {
1223   // Some single precision VFP instructions may be executed on both NEON and
1224   // VFP pipelines on A8.
1225   let D = VFPNeonA8Domain;
1226 }
1227
1228 def VULTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1011, 0b1010, 1,
1229                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1230                  IIC_fpCVTIS, "vcvt", ".f32.u32\t$dst, $a, $fbits", []> {
1231   // Some single precision VFP instructions may be executed on both NEON and
1232   // VFP pipelines on A8.
1233   let D = VFPNeonA8Domain;
1234 }
1235
1236 def VSHTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1010, 0b1011, 0,
1237                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1238                  IIC_fpCVTID, "vcvt", ".f64.s16\t$dst, $a, $fbits", []>;
1239
1240 def VUHTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1011, 0b1011, 0,
1241                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1242                  IIC_fpCVTID, "vcvt", ".f64.u16\t$dst, $a, $fbits", []>;
1243
1244 def VSLTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1010, 0b1011, 1,
1245                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1246                  IIC_fpCVTID, "vcvt", ".f64.s32\t$dst, $a, $fbits", []>;
1247
1248 def VULTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1011, 0b1011, 1,
1249                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1250                  IIC_fpCVTID, "vcvt", ".f64.u32\t$dst, $a, $fbits", []>;
1251
1252 } // End of 'let Constraints = "$a = $dst" in'
1253
1254 //===----------------------------------------------------------------------===//
1255 // FP Multiply-Accumulate Operations.
1256 //
1257
1258 def VMLAD : ADbI<0b11100, 0b00, 0, 0,
1259                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1260                  IIC_fpMAC64, "vmla", ".f64\t$Dd, $Dn, $Dm",
1261                  [(set DPR:$Dd, (fadd_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1262                                           (f64 DPR:$Ddin)))]>,
1263               RegConstraint<"$Ddin = $Dd">,
1264               Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1265
1266 def VMLAS : ASbIn<0b11100, 0b00, 0, 0,
1267                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1268                   IIC_fpMAC32, "vmla", ".f32\t$Sd, $Sn, $Sm",
1269                   [(set SPR:$Sd, (fadd_mlx (fmul_su SPR:$Sn, SPR:$Sm),
1270                                            SPR:$Sdin))]>,
1271               RegConstraint<"$Sdin = $Sd">,
1272               Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1273   // Some single precision VFP instructions may be executed on both NEON and
1274   // VFP pipelines on A8.
1275   let D = VFPNeonA8Domain;
1276 }
1277
1278 def : Pat<(fadd_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1279           (VMLAD DPR:$dstin, DPR:$a, DPR:$b)>,
1280           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1281 def : Pat<(fadd_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1282           (VMLAS SPR:$dstin, SPR:$a, SPR:$b)>,
1283           Requires<[HasVFP2,DontUseNEONForFP, UseFPVMLx,DontUseFusedMAC]>;
1284
1285 def VMLSD : ADbI<0b11100, 0b00, 1, 0,
1286                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1287                  IIC_fpMAC64, "vmls", ".f64\t$Dd, $Dn, $Dm",
1288                  [(set DPR:$Dd, (fadd_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1289                                           (f64 DPR:$Ddin)))]>,
1290               RegConstraint<"$Ddin = $Dd">,
1291               Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1292
1293 def VMLSS : ASbIn<0b11100, 0b00, 1, 0,
1294                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1295                   IIC_fpMAC32, "vmls", ".f32\t$Sd, $Sn, $Sm",
1296                   [(set SPR:$Sd, (fadd_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1297                                            SPR:$Sdin))]>,
1298               RegConstraint<"$Sdin = $Sd">,
1299               Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1300   // Some single precision VFP instructions may be executed on both NEON and
1301   // VFP pipelines on A8.
1302   let D = VFPNeonA8Domain;
1303 }
1304
1305 def : Pat<(fsub_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1306           (VMLSD DPR:$dstin, DPR:$a, DPR:$b)>,
1307           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1308 def : Pat<(fsub_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1309           (VMLSS SPR:$dstin, SPR:$a, SPR:$b)>,
1310           Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]>;
1311
1312 def VNMLAD : ADbI<0b11100, 0b01, 1, 0,
1313                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1314                   IIC_fpMAC64, "vnmla", ".f64\t$Dd, $Dn, $Dm",
1315                   [(set DPR:$Dd,(fsub_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1316                                           (f64 DPR:$Ddin)))]>,
1317                 RegConstraint<"$Ddin = $Dd">,
1318                 Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1319
1320 def VNMLAS : ASbI<0b11100, 0b01, 1, 0,
1321                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1322                   IIC_fpMAC32, "vnmla", ".f32\t$Sd, $Sn, $Sm",
1323                   [(set SPR:$Sd, (fsub_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1324                                            SPR:$Sdin))]>,
1325                 RegConstraint<"$Sdin = $Sd">,
1326                 Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1327   // Some single precision VFP instructions may be executed on both NEON and
1328   // VFP pipelines on A8.
1329   let D = VFPNeonA8Domain;
1330 }
1331
1332 def : Pat<(fsub_mlx (fneg (fmul_su DPR:$a, (f64 DPR:$b))), DPR:$dstin),
1333           (VNMLAD DPR:$dstin, DPR:$a, DPR:$b)>,
1334           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1335 def : Pat<(fsub_mlx (fneg (fmul_su SPR:$a, SPR:$b)), SPR:$dstin),
1336           (VNMLAS SPR:$dstin, SPR:$a, SPR:$b)>,
1337           Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]>;
1338
1339 def VNMLSD : ADbI<0b11100, 0b01, 0, 0,
1340                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1341                   IIC_fpMAC64, "vnmls", ".f64\t$Dd, $Dn, $Dm",
1342                   [(set DPR:$Dd, (fsub_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1343                                            (f64 DPR:$Ddin)))]>,
1344                RegConstraint<"$Ddin = $Dd">,
1345                Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1346
1347 def VNMLSS : ASbI<0b11100, 0b01, 0, 0,
1348                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1349                   IIC_fpMAC32, "vnmls", ".f32\t$Sd, $Sn, $Sm",
1350              [(set SPR:$Sd, (fsub_mlx (fmul_su SPR:$Sn, SPR:$Sm), SPR:$Sdin))]>,
1351                          RegConstraint<"$Sdin = $Sd">,
1352                 Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1353   // Some single precision VFP instructions may be executed on both NEON and
1354   // VFP pipelines on A8.
1355   let D = VFPNeonA8Domain;
1356 }
1357
1358 def : Pat<(fsub_mlx (fmul_su DPR:$a, (f64 DPR:$b)), DPR:$dstin),
1359           (VNMLSD DPR:$dstin, DPR:$a, DPR:$b)>,
1360           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1361 def : Pat<(fsub_mlx (fmul_su SPR:$a, SPR:$b), SPR:$dstin),
1362           (VNMLSS SPR:$dstin, SPR:$a, SPR:$b)>,
1363           Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]>;
1364
1365 //===----------------------------------------------------------------------===//
1366 // Fused FP Multiply-Accumulate Operations.
1367 //
1368 def VFMAD : ADbI<0b11101, 0b10, 0, 0,
1369                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1370                  IIC_fpFMAC64, "vfma", ".f64\t$Dd, $Dn, $Dm",
1371                  [(set DPR:$Dd, (fadd_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1372                                           (f64 DPR:$Ddin)))]>,
1373               RegConstraint<"$Ddin = $Dd">,
1374               Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1375
1376 def VFMAS : ASbIn<0b11101, 0b10, 0, 0,
1377                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1378                   IIC_fpFMAC32, "vfma", ".f32\t$Sd, $Sn, $Sm",
1379                   [(set SPR:$Sd, (fadd_mlx (fmul_su SPR:$Sn, SPR:$Sm),
1380                                            SPR:$Sdin))]>,
1381               RegConstraint<"$Sdin = $Sd">,
1382               Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1383   // Some single precision VFP instructions may be executed on both NEON and
1384   // VFP pipelines.
1385 }
1386
1387 def : Pat<(fadd_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1388           (VFMAD DPR:$dstin, DPR:$a, DPR:$b)>,
1389           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1390 def : Pat<(fadd_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1391           (VFMAS SPR:$dstin, SPR:$a, SPR:$b)>,
1392           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1393
1394 // Match @llvm.fma.* intrinsics
1395 // (fma x, y, z) -> (vfms z, x, y)
1396 def : Pat<(f64 (fma DPR:$Dn, DPR:$Dm, DPR:$Ddin)),
1397           (VFMAD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1398       Requires<[HasVFP4,HasDPVFP]>;
1399 def : Pat<(f32 (fma SPR:$Sn, SPR:$Sm, SPR:$Sdin)),
1400           (VFMAS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1401       Requires<[HasVFP4]>;
1402
1403 def VFMSD : ADbI<0b11101, 0b10, 1, 0,
1404                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1405                  IIC_fpFMAC64, "vfms", ".f64\t$Dd, $Dn, $Dm",
1406                  [(set DPR:$Dd, (fadd_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1407                                           (f64 DPR:$Ddin)))]>,
1408               RegConstraint<"$Ddin = $Dd">,
1409               Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1410
1411 def VFMSS : ASbIn<0b11101, 0b10, 1, 0,
1412                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1413                   IIC_fpFMAC32, "vfms", ".f32\t$Sd, $Sn, $Sm",
1414                   [(set SPR:$Sd, (fadd_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1415                                            SPR:$Sdin))]>,
1416               RegConstraint<"$Sdin = $Sd">,
1417               Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1418   // Some single precision VFP instructions may be executed on both NEON and
1419   // VFP pipelines.
1420 }
1421
1422 def : Pat<(fsub_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1423           (VFMSD DPR:$dstin, DPR:$a, DPR:$b)>,
1424           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1425 def : Pat<(fsub_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1426           (VFMSS SPR:$dstin, SPR:$a, SPR:$b)>,
1427           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1428
1429 // Match @llvm.fma.* intrinsics
1430 // (fma (fneg x), y, z) -> (vfms z, x, y)
1431 def : Pat<(f64 (fma (fneg DPR:$Dn), DPR:$Dm, DPR:$Ddin)),
1432           (VFMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1433       Requires<[HasVFP4,HasDPVFP]>;
1434 def : Pat<(f32 (fma (fneg SPR:$Sn), SPR:$Sm, SPR:$Sdin)),
1435           (VFMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1436       Requires<[HasVFP4]>;
1437 // (fma x, (fneg y), z) -> (vfms z, x, y)
1438 def : Pat<(f64 (fma DPR:$Dn, (fneg DPR:$Dm), DPR:$Ddin)),
1439           (VFMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1440       Requires<[HasVFP4,HasDPVFP]>;
1441 def : Pat<(f32 (fma SPR:$Sn, (fneg SPR:$Sm), SPR:$Sdin)),
1442           (VFMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1443       Requires<[HasVFP4]>;
1444
1445 def VFNMAD : ADbI<0b11101, 0b01, 1, 0,
1446                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1447                   IIC_fpFMAC64, "vfnma", ".f64\t$Dd, $Dn, $Dm",
1448                   [(set DPR:$Dd,(fsub_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1449                                           (f64 DPR:$Ddin)))]>,
1450                 RegConstraint<"$Ddin = $Dd">,
1451                 Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1452
1453 def VFNMAS : ASbI<0b11101, 0b01, 1, 0,
1454                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1455                   IIC_fpFMAC32, "vfnma", ".f32\t$Sd, $Sn, $Sm",
1456                   [(set SPR:$Sd, (fsub_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1457                                            SPR:$Sdin))]>,
1458                 RegConstraint<"$Sdin = $Sd">,
1459                 Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1460   // Some single precision VFP instructions may be executed on both NEON and
1461   // VFP pipelines.
1462 }
1463
1464 def : Pat<(fsub_mlx (fneg (fmul_su DPR:$a, (f64 DPR:$b))), DPR:$dstin),
1465           (VFNMAD DPR:$dstin, DPR:$a, DPR:$b)>,
1466           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1467 def : Pat<(fsub_mlx (fneg (fmul_su SPR:$a, SPR:$b)), SPR:$dstin),
1468           (VFNMAS SPR:$dstin, SPR:$a, SPR:$b)>,
1469           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1470
1471 // Match @llvm.fma.* intrinsics
1472 // (fneg (fma x, y, z)) -> (vfnma z, x, y)
1473 def : Pat<(fneg (fma (f64 DPR:$Dn), (f64 DPR:$Dm), (f64 DPR:$Ddin))),
1474           (VFNMAD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1475       Requires<[HasVFP4,HasDPVFP]>;
1476 def : Pat<(fneg (fma (f32 SPR:$Sn), (f32 SPR:$Sm), (f32 SPR:$Sdin))),
1477           (VFNMAS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1478       Requires<[HasVFP4]>;
1479 // (fma (fneg x), y, (fneg z)) -> (vfnma z, x, y)
1480 def : Pat<(f64 (fma (fneg DPR:$Dn), DPR:$Dm, (fneg DPR:$Ddin))),
1481           (VFNMAD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1482       Requires<[HasVFP4,HasDPVFP]>;
1483 def : Pat<(f32 (fma (fneg SPR:$Sn), SPR:$Sm, (fneg SPR:$Sdin))),
1484           (VFNMAS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1485       Requires<[HasVFP4]>;
1486
1487 def VFNMSD : ADbI<0b11101, 0b01, 0, 0,
1488                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1489                   IIC_fpFMAC64, "vfnms", ".f64\t$Dd, $Dn, $Dm",
1490                   [(set DPR:$Dd, (fsub_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1491                                            (f64 DPR:$Ddin)))]>,
1492                RegConstraint<"$Ddin = $Dd">,
1493                Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1494
1495 def VFNMSS : ASbI<0b11101, 0b01, 0, 0,
1496                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1497                   IIC_fpFMAC32, "vfnms", ".f32\t$Sd, $Sn, $Sm",
1498              [(set SPR:$Sd, (fsub_mlx (fmul_su SPR:$Sn, SPR:$Sm), SPR:$Sdin))]>,
1499                          RegConstraint<"$Sdin = $Sd">,
1500                   Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1501   // Some single precision VFP instructions may be executed on both NEON and
1502   // VFP pipelines.
1503 }
1504
1505 def : Pat<(fsub_mlx (fmul_su DPR:$a, (f64 DPR:$b)), DPR:$dstin),
1506           (VFNMSD DPR:$dstin, DPR:$a, DPR:$b)>,
1507           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1508 def : Pat<(fsub_mlx (fmul_su SPR:$a, SPR:$b), SPR:$dstin),
1509           (VFNMSS SPR:$dstin, SPR:$a, SPR:$b)>,
1510           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1511
1512 // Match @llvm.fma.* intrinsics
1513
1514 // (fma x, y, (fneg z)) -> (vfnms z, x, y))
1515 def : Pat<(f64 (fma DPR:$Dn, DPR:$Dm, (fneg DPR:$Ddin))),
1516           (VFNMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1517       Requires<[HasVFP4,HasDPVFP]>;
1518 def : Pat<(f32 (fma SPR:$Sn, SPR:$Sm, (fneg SPR:$Sdin))),
1519           (VFNMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1520       Requires<[HasVFP4]>;
1521 // (fneg (fma (fneg x), y, z)) -> (vfnms z, x, y)
1522 def : Pat<(fneg (f64 (fma (fneg DPR:$Dn), DPR:$Dm, DPR:$Ddin))),
1523           (VFNMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1524       Requires<[HasVFP4,HasDPVFP]>;
1525 def : Pat<(fneg (f32 (fma (fneg SPR:$Sn), SPR:$Sm, SPR:$Sdin))),
1526           (VFNMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1527       Requires<[HasVFP4]>;
1528 // (fneg (fma x, (fneg y), z) -> (vfnms z, x, y)
1529 def : Pat<(fneg (f64 (fma DPR:$Dn, (fneg DPR:$Dm), DPR:$Ddin))),
1530           (VFNMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1531       Requires<[HasVFP4,HasDPVFP]>;
1532 def : Pat<(fneg (f32 (fma SPR:$Sn, (fneg SPR:$Sm), SPR:$Sdin))),
1533           (VFNMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1534       Requires<[HasVFP4]>;
1535
1536 //===----------------------------------------------------------------------===//
1537 // FP Conditional moves.
1538 //
1539
1540 let neverHasSideEffects = 1 in {
1541 def VMOVDcc  : PseudoInst<(outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm, cmovpred:$p),
1542                     IIC_fpUNA64,
1543                     [(set (f64 DPR:$Dd),
1544                           (ARMcmov DPR:$Dn, DPR:$Dm, cmovpred:$p))]>,
1545                RegConstraint<"$Dn = $Dd">, Requires<[HasVFP2,HasDPVFP]>;
1546
1547 def VMOVScc  : PseudoInst<(outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm, cmovpred:$p),
1548                     IIC_fpUNA32,
1549                     [(set (f32 SPR:$Sd),
1550                           (ARMcmov SPR:$Sn, SPR:$Sm, cmovpred:$p))]>,
1551                RegConstraint<"$Sn = $Sd">, Requires<[HasVFP2]>;
1552 } // neverHasSideEffects
1553
1554 //===----------------------------------------------------------------------===//
1555 // Move from VFP System Register to ARM core register.
1556 //
1557
1558 class MovFromVFP<bits<4> opc19_16, dag oops, dag iops, string opc, string asm,
1559                  list<dag> pattern>:
1560   VFPAI<oops, iops, VFPMiscFrm, IIC_fpSTAT, opc, asm, pattern> {
1561
1562   // Instruction operand.
1563   bits<4> Rt;
1564
1565   let Inst{27-20} = 0b11101111;
1566   let Inst{19-16} = opc19_16;
1567   let Inst{15-12} = Rt;
1568   let Inst{11-8}  = 0b1010;
1569   let Inst{7}     = 0;
1570   let Inst{6-5}   = 0b00;
1571   let Inst{4}     = 1;
1572   let Inst{3-0}   = 0b0000;
1573 }
1574
1575 // APSR is the application level alias of CPSR. This FPSCR N, Z, C, V flags
1576 // to APSR.
1577 let Defs = [CPSR], Uses = [FPSCR_NZCV], Rt = 0b1111 /* apsr_nzcv */ in
1578 def FMSTAT : MovFromVFP<0b0001 /* fpscr */, (outs), (ins),
1579                         "vmrs", "\tAPSR_nzcv, fpscr", [(arm_fmstat)]>;
1580
1581 // Application level FPSCR -> GPR
1582 let hasSideEffects = 1, Uses = [FPSCR] in
1583 def VMRS : MovFromVFP<0b0001 /* fpscr */, (outs GPR:$Rt), (ins),
1584                       "vmrs", "\t$Rt, fpscr",
1585                       [(set GPR:$Rt, (int_arm_get_fpscr))]>;
1586
1587 // System level FPEXC, FPSID -> GPR
1588 let Uses = [FPSCR] in {
1589   def VMRS_FPEXC : MovFromVFP<0b1000 /* fpexc */, (outs GPR:$Rt), (ins),
1590                               "vmrs", "\t$Rt, fpexc", []>;
1591   def VMRS_FPSID : MovFromVFP<0b0000 /* fpsid */, (outs GPR:$Rt), (ins),
1592                               "vmrs", "\t$Rt, fpsid", []>;
1593   def VMRS_MVFR0 : MovFromVFP<0b0111 /* mvfr0 */, (outs GPR:$Rt), (ins),
1594                               "vmrs", "\t$Rt, mvfr0", []>;
1595   def VMRS_MVFR1 : MovFromVFP<0b0110 /* mvfr1 */, (outs GPR:$Rt), (ins),
1596                               "vmrs", "\t$Rt, mvfr1", []>;
1597   def VMRS_MVFR2 : MovFromVFP<0b0101 /* mvfr2 */, (outs GPR:$Rt), (ins),
1598                               "vmrs", "\t$Rt, mvfr2", []>, Requires<[HasFPARMv8]>;
1599   def VMRS_FPINST : MovFromVFP<0b1001 /* fpinst */, (outs GPR:$Rt), (ins),
1600                               "vmrs", "\t$Rt, fpinst", []>;
1601   def VMRS_FPINST2 : MovFromVFP<0b1010 /* fpinst2 */, (outs GPR:$Rt), (ins),
1602                                 "vmrs", "\t$Rt, fpinst2", []>;
1603 }
1604
1605 //===----------------------------------------------------------------------===//
1606 // Move from ARM core register to VFP System Register.
1607 //
1608
1609 class MovToVFP<bits<4> opc19_16, dag oops, dag iops, string opc, string asm,
1610                list<dag> pattern>:
1611   VFPAI<oops, iops, VFPMiscFrm, IIC_fpSTAT, opc, asm, pattern> {
1612
1613   // Instruction operand.
1614   bits<4> src;
1615
1616   // Encode instruction operand.
1617   let Inst{15-12} = src;
1618
1619   let Inst{27-20} = 0b11101110;
1620   let Inst{19-16} = opc19_16;
1621   let Inst{11-8}  = 0b1010;
1622   let Inst{7}     = 0;
1623   let Inst{4}     = 1;
1624 }
1625
1626 let Defs = [FPSCR] in {
1627   // Application level GPR -> FPSCR
1628   def VMSR : MovToVFP<0b0001 /* fpscr */, (outs), (ins GPR:$src),
1629                       "vmsr", "\tfpscr, $src", [(int_arm_set_fpscr GPR:$src)]>;
1630   // System level GPR -> FPEXC
1631   def VMSR_FPEXC : MovToVFP<0b1000 /* fpexc */, (outs), (ins GPR:$src),
1632                       "vmsr", "\tfpexc, $src", []>;
1633   // System level GPR -> FPSID
1634   def VMSR_FPSID : MovToVFP<0b0000 /* fpsid */, (outs), (ins GPR:$src),
1635                       "vmsr", "\tfpsid, $src", []>;
1636
1637   def VMSR_FPINST : MovToVFP<0b1001 /* fpinst */, (outs), (ins GPR:$src),
1638                               "vmsr", "\tfpinst, $src", []>;
1639   def VMSR_FPINST2 : MovToVFP<0b1010 /* fpinst2 */, (outs), (ins GPR:$src),
1640                                 "vmsr", "\tfpinst2, $src", []>;
1641 }
1642
1643 //===----------------------------------------------------------------------===//
1644 // Misc.
1645 //
1646
1647 // Materialize FP immediates. VFP3 only.
1648 let isReMaterializable = 1 in {
1649 def FCONSTD : VFPAI<(outs DPR:$Dd), (ins vfp_f64imm:$imm),
1650                     VFPMiscFrm, IIC_fpUNA64,
1651                     "vmov", ".f64\t$Dd, $imm",
1652                     [(set DPR:$Dd, vfp_f64imm:$imm)]>,
1653               Requires<[HasVFP3,HasDPVFP]> {
1654   bits<5> Dd;
1655   bits<8> imm;
1656
1657   let Inst{27-23} = 0b11101;
1658   let Inst{22}    = Dd{4};
1659   let Inst{21-20} = 0b11;
1660   let Inst{19-16} = imm{7-4};
1661   let Inst{15-12} = Dd{3-0};
1662   let Inst{11-9}  = 0b101;
1663   let Inst{8}     = 1;          // Double precision.
1664   let Inst{7-4}   = 0b0000;
1665   let Inst{3-0}   = imm{3-0};
1666 }
1667
1668 def FCONSTS : VFPAI<(outs SPR:$Sd), (ins vfp_f32imm:$imm),
1669                      VFPMiscFrm, IIC_fpUNA32,
1670                      "vmov", ".f32\t$Sd, $imm",
1671                      [(set SPR:$Sd, vfp_f32imm:$imm)]>, Requires<[HasVFP3]> {
1672   bits<5> Sd;
1673   bits<8> imm;
1674
1675   let Inst{27-23} = 0b11101;
1676   let Inst{22}    = Sd{0};
1677   let Inst{21-20} = 0b11;
1678   let Inst{19-16} = imm{7-4};
1679   let Inst{15-12} = Sd{4-1};
1680   let Inst{11-9}  = 0b101;
1681   let Inst{8}     = 0;          // Single precision.
1682   let Inst{7-4}   = 0b0000;
1683   let Inst{3-0}   = imm{3-0};
1684 }
1685 }
1686
1687 //===----------------------------------------------------------------------===//
1688 // Assembler aliases.
1689 //
1690 // A few mnemonic aliases for pre-unifixed syntax. We don't guarantee to
1691 // support them all, but supporting at least some of the basics is
1692 // good to be friendly.
1693 def : VFP2MnemonicAlias<"flds", "vldr">;
1694 def : VFP2MnemonicAlias<"fldd", "vldr">;
1695 def : VFP2MnemonicAlias<"fmrs", "vmov">;
1696 def : VFP2MnemonicAlias<"fmsr", "vmov">;
1697 def : VFP2MnemonicAlias<"fsqrts", "vsqrt">;
1698 def : VFP2MnemonicAlias<"fsqrtd", "vsqrt">;
1699 def : VFP2MnemonicAlias<"fadds", "vadd.f32">;
1700 def : VFP2MnemonicAlias<"faddd", "vadd.f64">;
1701 def : VFP2MnemonicAlias<"fmrdd", "vmov">;
1702 def : VFP2MnemonicAlias<"fmrds", "vmov">;
1703 def : VFP2MnemonicAlias<"fmrrd", "vmov">;
1704 def : VFP2MnemonicAlias<"fmdrr", "vmov">;
1705 def : VFP2MnemonicAlias<"fmuls", "vmul.f32">;
1706 def : VFP2MnemonicAlias<"fmuld", "vmul.f64">;
1707 def : VFP2MnemonicAlias<"fnegs", "vneg.f32">;
1708 def : VFP2MnemonicAlias<"fnegd", "vneg.f64">;
1709 def : VFP2MnemonicAlias<"ftosizd", "vcvt.s32.f64">;
1710 def : VFP2MnemonicAlias<"ftosid", "vcvtr.s32.f64">;
1711 def : VFP2MnemonicAlias<"ftosizs", "vcvt.s32.f32">;
1712 def : VFP2MnemonicAlias<"ftosis", "vcvtr.s32.f32">;
1713 def : VFP2MnemonicAlias<"ftouizd", "vcvt.u32.f64">;
1714 def : VFP2MnemonicAlias<"ftouid", "vcvtr.u32.f64">;
1715 def : VFP2MnemonicAlias<"ftouizs", "vcvt.u32.f32">;
1716 def : VFP2MnemonicAlias<"ftouis", "vcvtr.u32.f32">;
1717 def : VFP2MnemonicAlias<"fsitod", "vcvt.f64.s32">;
1718 def : VFP2MnemonicAlias<"fsitos", "vcvt.f32.s32">;
1719 def : VFP2MnemonicAlias<"fuitod", "vcvt.f64.u32">;
1720 def : VFP2MnemonicAlias<"fuitos", "vcvt.f32.u32">;
1721 def : VFP2MnemonicAlias<"fsts", "vstr">;
1722 def : VFP2MnemonicAlias<"fstd", "vstr">;
1723 def : VFP2MnemonicAlias<"fmacd", "vmla.f64">;
1724 def : VFP2MnemonicAlias<"fmacs", "vmla.f32">;
1725 def : VFP2MnemonicAlias<"fcpys", "vmov.f32">;
1726 def : VFP2MnemonicAlias<"fcpyd", "vmov.f64">;
1727 def : VFP2MnemonicAlias<"fcmps", "vcmp.f32">;
1728 def : VFP2MnemonicAlias<"fcmpd", "vcmp.f64">;
1729 def : VFP2MnemonicAlias<"fdivs", "vdiv.f32">;
1730 def : VFP2MnemonicAlias<"fdivd", "vdiv.f64">;
1731 def : VFP2MnemonicAlias<"fmrx", "vmrs">;
1732 def : VFP2MnemonicAlias<"fmxr", "vmsr">;
1733
1734 // Be friendly and accept the old form of zero-compare
1735 def : VFP2DPInstAlias<"fcmpzd${p} $val", (VCMPZD DPR:$val, pred:$p)>;
1736 def : VFP2InstAlias<"fcmpzs${p} $val", (VCMPZS SPR:$val, pred:$p)>;
1737
1738
1739 def : VFP2InstAlias<"fmstat${p}", (FMSTAT pred:$p)>;
1740 def : VFP2InstAlias<"fadds${p} $Sd, $Sn, $Sm",
1741                     (VADDS SPR:$Sd, SPR:$Sn, SPR:$Sm, pred:$p)>;
1742 def : VFP2DPInstAlias<"faddd${p} $Dd, $Dn, $Dm",
1743                       (VADDD DPR:$Dd, DPR:$Dn, DPR:$Dm, pred:$p)>;
1744 def : VFP2InstAlias<"fsubs${p} $Sd, $Sn, $Sm",
1745                     (VSUBS SPR:$Sd, SPR:$Sn, SPR:$Sm, pred:$p)>;
1746 def : VFP2DPInstAlias<"fsubd${p} $Dd, $Dn, $Dm",
1747                       (VSUBD DPR:$Dd, DPR:$Dn, DPR:$Dm, pred:$p)>;
1748
1749 // No need for the size suffix on VSQRT. It's implied by the register classes.
1750 def : VFP2InstAlias<"vsqrt${p} $Sd, $Sm", (VSQRTS SPR:$Sd, SPR:$Sm, pred:$p)>;
1751 def : VFP2DPInstAlias<"vsqrt${p} $Dd, $Dm", (VSQRTD DPR:$Dd, DPR:$Dm, pred:$p)>;
1752
1753 // VLDR/VSTR accept an optional type suffix.
1754 def : VFP2InstAlias<"vldr${p}.32 $Sd, $addr",
1755                     (VLDRS SPR:$Sd, addrmode5:$addr, pred:$p)>;
1756 def : VFP2InstAlias<"vstr${p}.32 $Sd, $addr",
1757                     (VSTRS SPR:$Sd, addrmode5:$addr, pred:$p)>;
1758 def : VFP2InstAlias<"vldr${p}.64 $Dd, $addr",
1759                     (VLDRD DPR:$Dd, addrmode5:$addr, pred:$p)>;
1760 def : VFP2InstAlias<"vstr${p}.64 $Dd, $addr",
1761                     (VSTRD DPR:$Dd, addrmode5:$addr, pred:$p)>;
1762
1763 // VMOV can accept optional 32-bit or less data type suffix suffix.
1764 def : VFP2InstAlias<"vmov${p}.8 $Rt, $Sn",
1765                     (VMOVRS GPR:$Rt, SPR:$Sn, pred:$p)>;
1766 def : VFP2InstAlias<"vmov${p}.16 $Rt, $Sn",
1767                     (VMOVRS GPR:$Rt, SPR:$Sn, pred:$p)>;
1768 def : VFP2InstAlias<"vmov${p}.32 $Rt, $Sn",
1769                     (VMOVRS GPR:$Rt, SPR:$Sn, pred:$p)>;
1770 def : VFP2InstAlias<"vmov${p}.8 $Sn, $Rt",
1771                     (VMOVSR SPR:$Sn, GPR:$Rt, pred:$p)>;
1772 def : VFP2InstAlias<"vmov${p}.16 $Sn, $Rt",
1773                     (VMOVSR SPR:$Sn, GPR:$Rt, pred:$p)>;
1774 def : VFP2InstAlias<"vmov${p}.32 $Sn, $Rt",
1775                     (VMOVSR SPR:$Sn, GPR:$Rt, pred:$p)>;
1776
1777 def : VFP2InstAlias<"vmov${p}.f64 $Rt, $Rt2, $Dn",
1778                     (VMOVRRD GPR:$Rt, GPR:$Rt2, DPR:$Dn, pred:$p)>;
1779 def : VFP2InstAlias<"vmov${p}.f64 $Dn, $Rt, $Rt2",
1780                     (VMOVDRR DPR:$Dn, GPR:$Rt, GPR:$Rt2, pred:$p)>;
1781
1782 // VMOVS doesn't need the .f32 to disambiguate from the NEON encoding the way
1783 // VMOVD does.
1784 def : VFP2InstAlias<"vmov${p} $Sd, $Sm",
1785                     (VMOVS SPR:$Sd, SPR:$Sm, pred:$p)>;
1786
1787 // FCONSTD/FCONSTS alias for vmov.f64/vmov.f32
1788 // These aliases provide added functionality over vmov.f instructions by
1789 // allowing users to write assembly containing encoded floating point constants
1790 // (e.g. #0x70 vs #1.0).  Without these alises there is no way for the
1791 // assembler to accept encoded fp constants (but the equivalent fp-literal is
1792 // accepted directly by vmovf).
1793 def : VFP3InstAlias<"fconstd${p} $Dd, $val",
1794                     (FCONSTD DPR:$Dd, vfp_f64imm:$val, pred:$p)>;
1795 def : VFP3InstAlias<"fconsts${p} $Sd, $val",
1796                     (FCONSTS SPR:$Sd, vfp_f32imm:$val, pred:$p)>;