Thumb2 remove redundant ".w" suffix from t2MVNCCi pattern.
[oota-llvm.git] / lib / Target / ARM / ARMInstrThumb2.td
1 //===- ARMInstrThumb2.td - Thumb2 support for ARM -------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the Thumb2 instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 // IT block predicate field
15 def it_pred_asmoperand : AsmOperandClass {
16   let Name = "ITCondCode";
17   let ParserMethod = "parseITCondCode";
18 }
19 def it_pred : Operand<i32> {
20   let PrintMethod = "printMandatoryPredicateOperand";
21   let ParserMatchClass = it_pred_asmoperand;
22 }
23
24 // IT block condition mask
25 def it_mask_asmoperand : AsmOperandClass { let Name = "ITMask"; }
26 def it_mask : Operand<i32> {
27   let PrintMethod = "printThumbITMask";
28   let ParserMatchClass = it_mask_asmoperand;
29 }
30
31 // t2_shift_imm: An integer that encodes a shift amount and the type of shift
32 // (asr or lsl). The 6-bit immediate encodes as:
33 //    {5}     0 ==> lsl
34 //            1     asr
35 //    {4-0}   imm5 shift amount.
36 //            asr #32 not allowed
37 def t2_shift_imm : Operand<i32> {
38   let PrintMethod = "printShiftImmOperand";
39   let ParserMatchClass = ShifterImmAsmOperand;
40   let DecoderMethod = "DecodeT2ShifterImmOperand";
41 }
42
43 // Shifted operands. No register controlled shifts for Thumb2.
44 // Note: We do not support rrx shifted operands yet.
45 def t2_so_reg : Operand<i32>,    // reg imm
46                 ComplexPattern<i32, 2, "SelectT2ShifterOperandReg",
47                                [shl,srl,sra,rotr]> {
48   let EncoderMethod = "getT2SORegOpValue";
49   let PrintMethod = "printT2SOOperand";
50   let DecoderMethod = "DecodeSORegImmOperand";
51   let ParserMatchClass = ShiftedImmAsmOperand;
52   let MIOperandInfo = (ops rGPR, i32imm);
53 }
54
55 // t2_so_imm_not_XFORM - Return the complement of a t2_so_imm value
56 def t2_so_imm_not_XFORM : SDNodeXForm<imm, [{
57   return CurDAG->getTargetConstant(~((uint32_t)N->getZExtValue()), MVT::i32);
58 }]>;
59
60 // t2_so_imm_neg_XFORM - Return the negation of a t2_so_imm value
61 def t2_so_imm_neg_XFORM : SDNodeXForm<imm, [{
62   return CurDAG->getTargetConstant(-((int)N->getZExtValue()), MVT::i32);
63 }]>;
64
65 // t2_so_imm - Match a 32-bit immediate operand, which is an
66 // 8-bit immediate rotated by an arbitrary number of bits, or an 8-bit
67 // immediate splatted into multiple bytes of the word.
68 def t2_so_imm_asmoperand : AsmOperandClass { let Name = "T2SOImm"; }
69 def t2_so_imm : Operand<i32>, ImmLeaf<i32, [{
70     return ARM_AM::getT2SOImmVal(Imm) != -1;
71   }]> {
72   let ParserMatchClass = t2_so_imm_asmoperand;
73   let EncoderMethod = "getT2SOImmOpValue";
74   let DecoderMethod = "DecodeT2SOImm";
75 }
76
77 // t2_so_imm_not - Match an immediate that is a complement
78 // of a t2_so_imm.
79 def t2_so_imm_not : Operand<i32>,
80                     PatLeaf<(imm), [{
81   return ARM_AM::getT2SOImmVal(~((uint32_t)N->getZExtValue())) != -1;
82 }], t2_so_imm_not_XFORM>;
83
84 // t2_so_imm_neg - Match an immediate that is a negation of a t2_so_imm.
85 def t2_so_imm_neg : Operand<i32>,
86                     PatLeaf<(imm), [{
87   return ARM_AM::getT2SOImmVal(-((uint32_t)N->getZExtValue())) != -1;
88 }], t2_so_imm_neg_XFORM>;
89
90 /// imm0_4095 predicate - True if the 32-bit immediate is in the range [0.4095].
91 def imm0_4095 : Operand<i32>,
92                 ImmLeaf<i32, [{
93   return Imm >= 0 && Imm < 4096;
94 }]>;
95
96 def imm0_4095_neg : PatLeaf<(i32 imm), [{
97  return (uint32_t)(-N->getZExtValue()) < 4096;
98 }], imm_neg_XFORM>;
99
100 def imm0_255_neg : PatLeaf<(i32 imm), [{
101   return (uint32_t)(-N->getZExtValue()) < 255;
102 }], imm_neg_XFORM>;
103
104 def imm0_255_not : PatLeaf<(i32 imm), [{
105   return (uint32_t)(~N->getZExtValue()) < 255;
106 }], imm_comp_XFORM>;
107
108 def lo5AllOne : PatLeaf<(i32 imm), [{
109   // Returns true if all low 5-bits are 1.
110   return (((uint32_t)N->getZExtValue()) & 0x1FUL) == 0x1FUL;
111 }]>;
112
113 // Define Thumb2 specific addressing modes.
114
115 // t2addrmode_imm12  := reg + imm12
116 def t2addrmode_imm12_asmoperand : AsmOperandClass {let Name="MemUImm12Offset";}
117 def t2addrmode_imm12 : Operand<i32>,
118                        ComplexPattern<i32, 2, "SelectT2AddrModeImm12", []> {
119   let PrintMethod = "printAddrModeImm12Operand";
120   let EncoderMethod = "getAddrModeImm12OpValue";
121   let DecoderMethod = "DecodeT2AddrModeImm12";
122   let ParserMatchClass = t2addrmode_imm12_asmoperand;
123   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
124 }
125
126 // t2ldrlabel  := imm12
127 def t2ldrlabel : Operand<i32> {
128   let EncoderMethod = "getAddrModeImm12OpValue";
129   let PrintMethod = "printT2LdrLabelOperand";
130 }
131
132
133 // ADR instruction labels.
134 def t2adrlabel : Operand<i32> {
135   let EncoderMethod = "getT2AdrLabelOpValue";
136 }
137
138
139 // t2addrmode_posimm8  := reg + imm8
140 def MemPosImm8OffsetAsmOperand : AsmOperandClass {let Name="MemPosImm8Offset";}
141 def t2addrmode_posimm8 : Operand<i32> {
142   let PrintMethod = "printT2AddrModeImm8Operand";
143   let EncoderMethod = "getT2AddrModeImm8OpValue";
144   let DecoderMethod = "DecodeT2AddrModeImm8";
145   let ParserMatchClass = MemPosImm8OffsetAsmOperand;
146   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
147 }
148
149 // t2addrmode_negimm8  := reg - imm8
150 def MemNegImm8OffsetAsmOperand : AsmOperandClass {let Name="MemNegImm8Offset";}
151 def t2addrmode_negimm8 : Operand<i32>,
152                       ComplexPattern<i32, 2, "SelectT2AddrModeImm8", []> {
153   let PrintMethod = "printT2AddrModeImm8Operand";
154   let EncoderMethod = "getT2AddrModeImm8OpValue";
155   let DecoderMethod = "DecodeT2AddrModeImm8";
156   let ParserMatchClass = MemNegImm8OffsetAsmOperand;
157   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
158 }
159
160 // t2addrmode_imm8  := reg +/- imm8
161 def MemImm8OffsetAsmOperand : AsmOperandClass { let Name = "MemImm8Offset"; }
162 def t2addrmode_imm8 : Operand<i32>,
163                       ComplexPattern<i32, 2, "SelectT2AddrModeImm8", []> {
164   let PrintMethod = "printT2AddrModeImm8Operand";
165   let EncoderMethod = "getT2AddrModeImm8OpValue";
166   let DecoderMethod = "DecodeT2AddrModeImm8";
167   let ParserMatchClass = MemImm8OffsetAsmOperand;
168   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
169 }
170
171 def t2am_imm8_offset : Operand<i32>,
172                        ComplexPattern<i32, 1, "SelectT2AddrModeImm8Offset",
173                                       [], [SDNPWantRoot]> {
174   let PrintMethod = "printT2AddrModeImm8OffsetOperand";
175   let EncoderMethod = "getT2AddrModeImm8OffsetOpValue";
176   let DecoderMethod = "DecodeT2Imm8";
177 }
178
179 // t2addrmode_imm8s4  := reg +/- (imm8 << 2)
180 def MemImm8s4OffsetAsmOperand : AsmOperandClass {let Name = "MemImm8s4Offset";}
181 def t2addrmode_imm8s4 : Operand<i32> {
182   let PrintMethod = "printT2AddrModeImm8s4Operand";
183   let EncoderMethod = "getT2AddrModeImm8s4OpValue";
184   let DecoderMethod = "DecodeT2AddrModeImm8s4";
185   let ParserMatchClass = MemImm8s4OffsetAsmOperand;
186   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
187 }
188
189 def t2am_imm8s4_offset_asmoperand : AsmOperandClass { let Name = "Imm8s4"; }
190 def t2am_imm8s4_offset : Operand<i32> {
191   let PrintMethod = "printT2AddrModeImm8s4OffsetOperand";
192   let EncoderMethod = "getT2Imm8s4OpValue";
193   let DecoderMethod = "DecodeT2Imm8S4";
194 }
195
196 // t2addrmode_imm0_1020s4  := reg + (imm8 << 2)
197 def MemImm0_1020s4OffsetAsmOperand : AsmOperandClass {
198   let Name = "MemImm0_1020s4Offset";
199 }
200 def t2addrmode_imm0_1020s4 : Operand<i32> {
201   let PrintMethod = "printT2AddrModeImm0_1020s4Operand";
202   let EncoderMethod = "getT2AddrModeImm0_1020s4OpValue";
203   let DecoderMethod = "DecodeT2AddrModeImm0_1020s4";
204   let ParserMatchClass = MemImm0_1020s4OffsetAsmOperand;
205   let MIOperandInfo = (ops GPRnopc:$base, i32imm:$offsimm);
206 }
207
208 // t2addrmode_so_reg  := reg + (reg << imm2)
209 def t2addrmode_so_reg_asmoperand : AsmOperandClass {let Name="T2MemRegOffset";}
210 def t2addrmode_so_reg : Operand<i32>,
211                         ComplexPattern<i32, 3, "SelectT2AddrModeSoReg", []> {
212   let PrintMethod = "printT2AddrModeSoRegOperand";
213   let EncoderMethod = "getT2AddrModeSORegOpValue";
214   let DecoderMethod = "DecodeT2AddrModeSOReg";
215   let ParserMatchClass = t2addrmode_so_reg_asmoperand;
216   let MIOperandInfo = (ops GPR:$base, rGPR:$offsreg, i32imm:$offsimm);
217 }
218
219 // Addresses for the TBB/TBH instructions.
220 def addrmode_tbb_asmoperand : AsmOperandClass { let Name = "MemTBB"; }
221 def addrmode_tbb : Operand<i32> {
222   let PrintMethod = "printAddrModeTBB";
223   let ParserMatchClass = addrmode_tbb_asmoperand;
224   let MIOperandInfo = (ops GPR:$Rn, rGPR:$Rm);
225 }
226 def addrmode_tbh_asmoperand : AsmOperandClass { let Name = "MemTBH"; }
227 def addrmode_tbh : Operand<i32> {
228   let PrintMethod = "printAddrModeTBH";
229   let ParserMatchClass = addrmode_tbh_asmoperand;
230   let MIOperandInfo = (ops GPR:$Rn, rGPR:$Rm);
231 }
232
233 //===----------------------------------------------------------------------===//
234 // Multiclass helpers...
235 //
236
237
238 class T2OneRegImm<dag oops, dag iops, InstrItinClass itin,
239            string opc, string asm, list<dag> pattern>
240   : T2I<oops, iops, itin, opc, asm, pattern> {
241   bits<4> Rd;
242   bits<12> imm;
243
244   let Inst{11-8}  = Rd;
245   let Inst{26}    = imm{11};
246   let Inst{14-12} = imm{10-8};
247   let Inst{7-0}   = imm{7-0};
248 }
249
250
251 class T2sOneRegImm<dag oops, dag iops, InstrItinClass itin,
252            string opc, string asm, list<dag> pattern>
253   : T2sI<oops, iops, itin, opc, asm, pattern> {
254   bits<4> Rd;
255   bits<4> Rn;
256   bits<12> imm;
257
258   let Inst{11-8}  = Rd;
259   let Inst{26}    = imm{11};
260   let Inst{14-12} = imm{10-8};
261   let Inst{7-0}   = imm{7-0};
262 }
263
264 class T2OneRegCmpImm<dag oops, dag iops, InstrItinClass itin,
265            string opc, string asm, list<dag> pattern>
266   : T2I<oops, iops, itin, opc, asm, pattern> {
267   bits<4> Rn;
268   bits<12> imm;
269
270   let Inst{19-16}  = Rn;
271   let Inst{26}    = imm{11};
272   let Inst{14-12} = imm{10-8};
273   let Inst{7-0}   = imm{7-0};
274 }
275
276
277 class T2OneRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
278            string opc, string asm, list<dag> pattern>
279   : T2I<oops, iops, itin, opc, asm, pattern> {
280   bits<4> Rd;
281   bits<12> ShiftedRm;
282
283   let Inst{11-8}  = Rd;
284   let Inst{3-0}   = ShiftedRm{3-0};
285   let Inst{5-4}   = ShiftedRm{6-5};
286   let Inst{14-12} = ShiftedRm{11-9};
287   let Inst{7-6}   = ShiftedRm{8-7};
288 }
289
290 class T2sOneRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
291            string opc, string asm, list<dag> pattern>
292   : T2sI<oops, iops, itin, opc, asm, pattern> {
293   bits<4> Rd;
294   bits<12> ShiftedRm;
295
296   let Inst{11-8}  = Rd;
297   let Inst{3-0}   = ShiftedRm{3-0};
298   let Inst{5-4}   = ShiftedRm{6-5};
299   let Inst{14-12} = ShiftedRm{11-9};
300   let Inst{7-6}   = ShiftedRm{8-7};
301 }
302
303 class T2OneRegCmpShiftedReg<dag oops, dag iops, InstrItinClass itin,
304            string opc, string asm, list<dag> pattern>
305   : T2I<oops, iops, itin, opc, asm, pattern> {
306   bits<4> Rn;
307   bits<12> ShiftedRm;
308
309   let Inst{19-16} = Rn;
310   let Inst{3-0}   = ShiftedRm{3-0};
311   let Inst{5-4}   = ShiftedRm{6-5};
312   let Inst{14-12} = ShiftedRm{11-9};
313   let Inst{7-6}   = ShiftedRm{8-7};
314 }
315
316 class T2TwoReg<dag oops, dag iops, InstrItinClass itin,
317            string opc, string asm, list<dag> pattern>
318   : T2I<oops, iops, itin, opc, asm, pattern> {
319   bits<4> Rd;
320   bits<4> Rm;
321
322   let Inst{11-8}  = Rd;
323   let Inst{3-0}   = Rm;
324 }
325
326 class T2sTwoReg<dag oops, dag iops, InstrItinClass itin,
327            string opc, string asm, list<dag> pattern>
328   : T2sI<oops, iops, itin, opc, asm, pattern> {
329   bits<4> Rd;
330   bits<4> Rm;
331
332   let Inst{11-8}  = Rd;
333   let Inst{3-0}   = Rm;
334 }
335
336 class T2TwoRegCmp<dag oops, dag iops, InstrItinClass itin,
337            string opc, string asm, list<dag> pattern>
338   : T2I<oops, iops, itin, opc, asm, pattern> {
339   bits<4> Rn;
340   bits<4> Rm;
341
342   let Inst{19-16} = Rn;
343   let Inst{3-0}   = Rm;
344 }
345
346
347 class T2TwoRegImm<dag oops, dag iops, InstrItinClass itin,
348            string opc, string asm, list<dag> pattern>
349   : T2I<oops, iops, itin, opc, asm, pattern> {
350   bits<4> Rd;
351   bits<4> Rn;
352   bits<12> imm;
353
354   let Inst{11-8}  = Rd;
355   let Inst{19-16} = Rn;
356   let Inst{26}    = imm{11};
357   let Inst{14-12} = imm{10-8};
358   let Inst{7-0}   = imm{7-0};
359 }
360
361 class T2sTwoRegImm<dag oops, dag iops, InstrItinClass itin,
362            string opc, string asm, list<dag> pattern>
363   : T2sI<oops, iops, itin, opc, asm, pattern> {
364   bits<4> Rd;
365   bits<4> Rn;
366   bits<12> imm;
367
368   let Inst{11-8}  = Rd;
369   let Inst{19-16} = Rn;
370   let Inst{26}    = imm{11};
371   let Inst{14-12} = imm{10-8};
372   let Inst{7-0}   = imm{7-0};
373 }
374
375 class T2TwoRegShiftImm<dag oops, dag iops, InstrItinClass itin,
376            string opc, string asm, list<dag> pattern>
377   : T2I<oops, iops, itin, opc, asm, pattern> {
378   bits<4> Rd;
379   bits<4> Rm;
380   bits<5> imm;
381
382   let Inst{11-8}  = Rd;
383   let Inst{3-0}   = Rm;
384   let Inst{14-12} = imm{4-2};
385   let Inst{7-6}   = imm{1-0};
386 }
387
388 class T2sTwoRegShiftImm<dag oops, dag iops, InstrItinClass itin,
389            string opc, string asm, list<dag> pattern>
390   : T2sI<oops, iops, itin, opc, asm, pattern> {
391   bits<4> Rd;
392   bits<4> Rm;
393   bits<5> imm;
394
395   let Inst{11-8}  = Rd;
396   let Inst{3-0}   = Rm;
397   let Inst{14-12} = imm{4-2};
398   let Inst{7-6}   = imm{1-0};
399 }
400
401 class T2ThreeReg<dag oops, dag iops, InstrItinClass itin,
402            string opc, string asm, list<dag> pattern>
403   : T2I<oops, iops, itin, opc, asm, pattern> {
404   bits<4> Rd;
405   bits<4> Rn;
406   bits<4> Rm;
407
408   let Inst{11-8}  = Rd;
409   let Inst{19-16} = Rn;
410   let Inst{3-0}   = Rm;
411 }
412
413 class T2sThreeReg<dag oops, dag iops, InstrItinClass itin,
414            string opc, string asm, list<dag> pattern>
415   : T2sI<oops, iops, itin, opc, asm, pattern> {
416   bits<4> Rd;
417   bits<4> Rn;
418   bits<4> Rm;
419
420   let Inst{11-8}  = Rd;
421   let Inst{19-16} = Rn;
422   let Inst{3-0}   = Rm;
423 }
424
425 class T2TwoRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
426            string opc, string asm, list<dag> pattern>
427   : T2I<oops, iops, itin, opc, asm, pattern> {
428   bits<4> Rd;
429   bits<4> Rn;
430   bits<12> ShiftedRm;
431
432   let Inst{11-8}  = Rd;
433   let Inst{19-16} = Rn;
434   let Inst{3-0}   = ShiftedRm{3-0};
435   let Inst{5-4}   = ShiftedRm{6-5};
436   let Inst{14-12} = ShiftedRm{11-9};
437   let Inst{7-6}   = ShiftedRm{8-7};
438 }
439
440 class T2sTwoRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
441            string opc, string asm, list<dag> pattern>
442   : T2sI<oops, iops, itin, opc, asm, pattern> {
443   bits<4> Rd;
444   bits<4> Rn;
445   bits<12> ShiftedRm;
446
447   let Inst{11-8}  = Rd;
448   let Inst{19-16} = Rn;
449   let Inst{3-0}   = ShiftedRm{3-0};
450   let Inst{5-4}   = ShiftedRm{6-5};
451   let Inst{14-12} = ShiftedRm{11-9};
452   let Inst{7-6}   = ShiftedRm{8-7};
453 }
454
455 class T2FourReg<dag oops, dag iops, InstrItinClass itin,
456            string opc, string asm, list<dag> pattern>
457   : T2I<oops, iops, itin, opc, asm, pattern> {
458   bits<4> Rd;
459   bits<4> Rn;
460   bits<4> Rm;
461   bits<4> Ra;
462
463   let Inst{19-16} = Rn;
464   let Inst{15-12} = Ra;
465   let Inst{11-8}  = Rd;
466   let Inst{3-0}   = Rm;
467 }
468
469 class T2MulLong<bits<3> opc22_20, bits<4> opc7_4,
470                 dag oops, dag iops, InstrItinClass itin,
471                 string opc, string asm, list<dag> pattern>
472   : T2I<oops, iops, itin, opc, asm, pattern> {
473   bits<4> RdLo;
474   bits<4> RdHi;
475   bits<4> Rn;
476   bits<4> Rm;
477
478   let Inst{31-23} = 0b111110111;
479   let Inst{22-20} = opc22_20;
480   let Inst{19-16} = Rn;
481   let Inst{15-12} = RdLo;
482   let Inst{11-8}  = RdHi;
483   let Inst{7-4}   = opc7_4;
484   let Inst{3-0}   = Rm;
485 }
486
487
488 /// T2I_bin_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns for a
489 /// binary operation that produces a value. These are predicable and can be
490 /// changed to modify CPSR.
491 multiclass T2I_bin_irs<bits<4> opcod, string opc,
492                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
493                        PatFrag opnode, string baseOpc, bit Commutable = 0,
494                        string wide = ""> {
495    // shifted imm
496    def ri : T2sTwoRegImm<
497                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), iii,
498                  opc, "\t$Rd, $Rn, $imm",
499                  [(set rGPR:$Rd, (opnode rGPR:$Rn, t2_so_imm:$imm))]> {
500      let Inst{31-27} = 0b11110;
501      let Inst{25} = 0;
502      let Inst{24-21} = opcod;
503      let Inst{15} = 0;
504    }
505    // register
506    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), iir,
507                  opc, !strconcat(wide, "\t$Rd, $Rn, $Rm"),
508                  [(set rGPR:$Rd, (opnode rGPR:$Rn, rGPR:$Rm))]> {
509      let isCommutable = Commutable;
510      let Inst{31-27} = 0b11101;
511      let Inst{26-25} = 0b01;
512      let Inst{24-21} = opcod;
513      let Inst{14-12} = 0b000; // imm3
514      let Inst{7-6} = 0b00; // imm2
515      let Inst{5-4} = 0b00; // type
516    }
517    // shifted register
518    def rs : T2sTwoRegShiftedReg<
519                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm), iis,
520                  opc, !strconcat(wide, "\t$Rd, $Rn, $ShiftedRm"),
521                  [(set rGPR:$Rd, (opnode rGPR:$Rn, t2_so_reg:$ShiftedRm))]> {
522      let Inst{31-27} = 0b11101;
523      let Inst{26-25} = 0b01;
524      let Inst{24-21} = opcod;
525    }
526   // Assembly aliases for optional destination operand when it's the same
527   // as the source operand.
528   def : t2InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
529      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
530                                                     t2_so_imm:$imm, pred:$p,
531                                                     cc_out:$s)>;
532   def : t2InstAlias<!strconcat(opc, "${s}${p}", wide, " $Rdn, $Rm"),
533      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
534                                                     rGPR:$Rm, pred:$p,
535                                                     cc_out:$s)>;
536   def : t2InstAlias<!strconcat(opc, "${s}${p}", wide, " $Rdn, $shift"),
537      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rdn, rGPR:$Rdn,
538                                                     t2_so_reg:$shift, pred:$p,
539                                                     cc_out:$s)>;
540 }
541
542 /// T2I_bin_w_irs - Same as T2I_bin_irs except these operations need
543 //  the ".w" suffix to indicate that they are wide.
544 multiclass T2I_bin_w_irs<bits<4> opcod, string opc,
545                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
546                          PatFrag opnode, string baseOpc, bit Commutable = 0> :
547     T2I_bin_irs<opcod, opc, iii, iir, iis, opnode, baseOpc, Commutable, ".w"> {
548   // Assembler aliases w/o the ".w" suffix.
549   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $Rm"),
550      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rd, rGPR:$Rn,
551                                                     rGPR:$Rm, pred:$p,
552                                                     cc_out:$s)>;
553   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $shift"),
554      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rd, rGPR:$Rn,
555                                                     t2_so_reg:$shift, pred:$p,
556                                                     cc_out:$s)>;
557
558   // and with the optional destination operand, too.
559   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $Rm"),
560      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
561                                                     rGPR:$Rm, pred:$p,
562                                                     cc_out:$s)>;
563   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $shift"),
564      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rdn, rGPR:$Rdn,
565                                                     t2_so_reg:$shift, pred:$p,
566                                                     cc_out:$s)>;
567 }
568
569 /// T2I_rbin_is - Same as T2I_bin_irs except the order of operands are
570 /// reversed.  The 'rr' form is only defined for the disassembler; for codegen
571 /// it is equivalent to the T2I_bin_irs counterpart.
572 multiclass T2I_rbin_irs<bits<4> opcod, string opc, PatFrag opnode> {
573    // shifted imm
574    def ri : T2sTwoRegImm<
575                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), IIC_iALUi,
576                  opc, ".w\t$Rd, $Rn, $imm",
577                  [(set rGPR:$Rd, (opnode t2_so_imm:$imm, rGPR:$Rn))]> {
578      let Inst{31-27} = 0b11110;
579      let Inst{25} = 0;
580      let Inst{24-21} = opcod;
581      let Inst{15} = 0;
582    }
583    // register
584    def rr : T2sThreeReg<
585                  (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUr,
586                  opc, "\t$Rd, $Rn, $Rm",
587                  [/* For disassembly only; pattern left blank */]> {
588      let Inst{31-27} = 0b11101;
589      let Inst{26-25} = 0b01;
590      let Inst{24-21} = opcod;
591      let Inst{14-12} = 0b000; // imm3
592      let Inst{7-6} = 0b00; // imm2
593      let Inst{5-4} = 0b00; // type
594    }
595    // shifted register
596    def rs : T2sTwoRegShiftedReg<
597                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
598                  IIC_iALUsir, opc, "\t$Rd, $Rn, $ShiftedRm",
599                  [(set rGPR:$Rd, (opnode t2_so_reg:$ShiftedRm, rGPR:$Rn))]> {
600      let Inst{31-27} = 0b11101;
601      let Inst{26-25} = 0b01;
602      let Inst{24-21} = opcod;
603    }
604 }
605
606 /// T2I_bin_s_irs - Similar to T2I_bin_irs except it sets the 's' bit so the
607 /// instruction modifies the CPSR register.
608 ///
609 /// These opcodes will be converted to the real non-S opcodes by
610 /// AdjustInstrPostInstrSelection after giving then an optional CPSR operand.
611 let hasPostISelHook = 1, Defs = [CPSR] in {
612 multiclass T2I_bin_s_irs<InstrItinClass iii, InstrItinClass iir,
613                          InstrItinClass iis, PatFrag opnode,
614                          bit Commutable = 0> {
615    // shifted imm
616    def ri : t2PseudoInst<(outs rGPR:$Rd),
617                          (ins GPRnopc:$Rn, t2_so_imm:$imm, pred:$p),
618                          4, iii,
619                          [(set rGPR:$Rd, CPSR, (opnode GPRnopc:$Rn,
620                                                 t2_so_imm:$imm))]>;
621    // register
622    def rr : t2PseudoInst<(outs rGPR:$Rd), (ins GPRnopc:$Rn, rGPR:$Rm, pred:$p),
623                          4, iir,
624                          [(set rGPR:$Rd, CPSR, (opnode GPRnopc:$Rn,
625                                                 rGPR:$Rm))]> {
626      let isCommutable = Commutable;
627    }
628    // shifted register
629    def rs : t2PseudoInst<(outs rGPR:$Rd),
630                          (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm, pred:$p),
631                          4, iis,
632                          [(set rGPR:$Rd, CPSR, (opnode GPRnopc:$Rn,
633                                                 t2_so_reg:$ShiftedRm))]>;
634 }
635 }
636
637 /// T2I_rbin_s_is -  Same as T2I_bin_s_irs, except selection DAG
638 /// operands are reversed.
639 let hasPostISelHook = 1, Defs = [CPSR] in {
640 multiclass T2I_rbin_s_is<PatFrag opnode> {
641    // shifted imm
642    def ri : t2PseudoInst<(outs rGPR:$Rd),
643                          (ins GPRnopc:$Rn, t2_so_imm:$imm, pred:$p),
644                          4, IIC_iALUi,
645                          [(set rGPR:$Rd, CPSR, (opnode t2_so_imm:$imm,
646                                                 GPRnopc:$Rn))]>;
647    // shifted register
648    def rs : t2PseudoInst<(outs rGPR:$Rd),
649                          (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm, pred:$p),
650                          4, IIC_iALUsi,
651                          [(set rGPR:$Rd, CPSR, (opnode t2_so_reg:$ShiftedRm,
652                                                 GPRnopc:$Rn))]>;
653 }
654 }
655
656 /// T2I_bin_ii12rs - Defines a set of (op reg, {so_imm|imm0_4095|r|so_reg})
657 /// patterns for a binary operation that produces a value.
658 multiclass T2I_bin_ii12rs<bits<3> op23_21, string opc, PatFrag opnode,
659                           bit Commutable = 0> {
660    // shifted imm
661    // The register-immediate version is re-materializable. This is useful
662    // in particular for taking the address of a local.
663    let isReMaterializable = 1 in {
664    def ri : T2sTwoRegImm<
665                (outs GPRnopc:$Rd), (ins GPRnopc:$Rn, t2_so_imm:$imm), IIC_iALUi,
666                opc, ".w\t$Rd, $Rn, $imm",
667                [(set GPRnopc:$Rd, (opnode GPRnopc:$Rn, t2_so_imm:$imm))]> {
668      let Inst{31-27} = 0b11110;
669      let Inst{25} = 0;
670      let Inst{24} = 1;
671      let Inst{23-21} = op23_21;
672      let Inst{15} = 0;
673    }
674    }
675    // 12-bit imm
676    def ri12 : T2I<
677                   (outs GPRnopc:$Rd), (ins GPR:$Rn, imm0_4095:$imm), IIC_iALUi,
678                   !strconcat(opc, "w"), "\t$Rd, $Rn, $imm",
679                   [(set GPRnopc:$Rd, (opnode GPR:$Rn, imm0_4095:$imm))]> {
680      bits<4> Rd;
681      bits<4> Rn;
682      bits<12> imm;
683      let Inst{31-27} = 0b11110;
684      let Inst{26} = imm{11};
685      let Inst{25-24} = 0b10;
686      let Inst{23-21} = op23_21;
687      let Inst{20} = 0; // The S bit.
688      let Inst{19-16} = Rn;
689      let Inst{15} = 0;
690      let Inst{14-12} = imm{10-8};
691      let Inst{11-8} = Rd;
692      let Inst{7-0} = imm{7-0};
693    }
694    // register
695    def rr : T2sThreeReg<(outs GPRnopc:$Rd), (ins GPRnopc:$Rn, rGPR:$Rm),
696                  IIC_iALUr, opc, ".w\t$Rd, $Rn, $Rm",
697                  [(set GPRnopc:$Rd, (opnode GPRnopc:$Rn, rGPR:$Rm))]> {
698      let isCommutable = Commutable;
699      let Inst{31-27} = 0b11101;
700      let Inst{26-25} = 0b01;
701      let Inst{24} = 1;
702      let Inst{23-21} = op23_21;
703      let Inst{14-12} = 0b000; // imm3
704      let Inst{7-6} = 0b00; // imm2
705      let Inst{5-4} = 0b00; // type
706    }
707    // shifted register
708    def rs : T2sTwoRegShiftedReg<
709                  (outs GPRnopc:$Rd), (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm),
710                  IIC_iALUsi, opc, ".w\t$Rd, $Rn, $ShiftedRm",
711               [(set GPRnopc:$Rd, (opnode GPRnopc:$Rn, t2_so_reg:$ShiftedRm))]> {
712      let Inst{31-27} = 0b11101;
713      let Inst{26-25} = 0b01;
714      let Inst{24} = 1;
715      let Inst{23-21} = op23_21;
716    }
717 }
718
719 /// T2I_adde_sube_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns
720 /// for a binary operation that produces a value and use the carry
721 /// bit. It's not predicable.
722 let Defs = [CPSR], Uses = [CPSR] in {
723 multiclass T2I_adde_sube_irs<bits<4> opcod, string opc, PatFrag opnode,
724                              bit Commutable = 0> {
725    // shifted imm
726    def ri : T2sTwoRegImm<(outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm),
727                  IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
728                [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, t2_so_imm:$imm, CPSR))]>,
729                  Requires<[IsThumb2]> {
730      let Inst{31-27} = 0b11110;
731      let Inst{25} = 0;
732      let Inst{24-21} = opcod;
733      let Inst{15} = 0;
734    }
735    // register
736    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUr,
737                  opc, ".w\t$Rd, $Rn, $Rm",
738                  [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, rGPR:$Rm, CPSR))]>,
739                  Requires<[IsThumb2]> {
740      let isCommutable = Commutable;
741      let Inst{31-27} = 0b11101;
742      let Inst{26-25} = 0b01;
743      let Inst{24-21} = opcod;
744      let Inst{14-12} = 0b000; // imm3
745      let Inst{7-6} = 0b00; // imm2
746      let Inst{5-4} = 0b00; // type
747    }
748    // shifted register
749    def rs : T2sTwoRegShiftedReg<
750                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
751                  IIC_iALUsi, opc, ".w\t$Rd, $Rn, $ShiftedRm",
752          [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, t2_so_reg:$ShiftedRm, CPSR))]>,
753                  Requires<[IsThumb2]> {
754      let Inst{31-27} = 0b11101;
755      let Inst{26-25} = 0b01;
756      let Inst{24-21} = opcod;
757    }
758 }
759 }
760
761 /// T2I_sh_ir - Defines a set of (op reg, {so_imm|r}) patterns for a shift /
762 //  rotate operation that produces a value.
763 multiclass T2I_sh_ir<bits<2> opcod, string opc, Operand ty, PatFrag opnode,
764                      string baseOpc> {
765    // 5-bit imm
766    def ri : T2sTwoRegShiftImm<
767                  (outs rGPR:$Rd), (ins rGPR:$Rm, ty:$imm), IIC_iMOVsi,
768                  opc, ".w\t$Rd, $Rm, $imm",
769                  [(set rGPR:$Rd, (opnode rGPR:$Rm, (i32 ty:$imm)))]> {
770      let Inst{31-27} = 0b11101;
771      let Inst{26-21} = 0b010010;
772      let Inst{19-16} = 0b1111; // Rn
773      let Inst{5-4} = opcod;
774    }
775    // register
776    def rr : T2sThreeReg<
777                  (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMOVsr,
778                  opc, ".w\t$Rd, $Rn, $Rm",
779                  [(set rGPR:$Rd, (opnode rGPR:$Rn, rGPR:$Rm))]> {
780      let Inst{31-27} = 0b11111;
781      let Inst{26-23} = 0b0100;
782      let Inst{22-21} = opcod;
783      let Inst{15-12} = 0b1111;
784      let Inst{7-4} = 0b0000;
785    }
786
787   // Optional destination register
788   def : t2InstAlias<!strconcat(opc, "${s}${p}", ".w $Rdn, $imm"),
789      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
790                                                     ty:$imm, pred:$p,
791                                                     cc_out:$s)>;
792   def : t2InstAlias<!strconcat(opc, "${s}${p}", ".w $Rdn, $Rm"),
793      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
794                                                     rGPR:$Rm, pred:$p,
795                                                     cc_out:$s)>;
796
797   // Assembler aliases w/o the ".w" suffix.
798   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $imm"),
799      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rd, rGPR:$Rn,
800                                                     ty:$imm, pred:$p,
801                                                    cc_out:$s)>;
802   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $Rm"),
803      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rd, rGPR:$Rn,
804                                                     rGPR:$Rm, pred:$p,
805                                                     cc_out:$s)>;
806
807   // and with the optional destination operand, too.
808   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $imm"),
809      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
810                                                     ty:$imm, pred:$p,
811                                                     cc_out:$s)>;
812   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $Rm"),
813      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
814                                                     rGPR:$Rm, pred:$p,
815                                                     cc_out:$s)>;
816 }
817
818 /// T2I_cmp_irs - Defines a set of (op r, {so_imm|r|so_reg}) cmp / test
819 /// patterns. Similar to T2I_bin_irs except the instruction does not produce
820 /// a explicit result, only implicitly set CPSR.
821 multiclass T2I_cmp_irs<bits<4> opcod, string opc,
822                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
823                        PatFrag opnode, string baseOpc> {
824 let isCompare = 1, Defs = [CPSR] in {
825    // shifted imm
826    def ri : T2OneRegCmpImm<
827                 (outs), (ins GPRnopc:$Rn, t2_so_imm:$imm), iii,
828                 opc, ".w\t$Rn, $imm",
829                 [(opnode GPRnopc:$Rn, t2_so_imm:$imm)]> {
830      let Inst{31-27} = 0b11110;
831      let Inst{25} = 0;
832      let Inst{24-21} = opcod;
833      let Inst{20} = 1; // The S bit.
834      let Inst{15} = 0;
835      let Inst{11-8} = 0b1111; // Rd
836    }
837    // register
838    def rr : T2TwoRegCmp<
839                 (outs), (ins GPRnopc:$Rn, rGPR:$Rm), iir,
840                 opc, ".w\t$Rn, $Rm",
841                 [(opnode GPRnopc:$Rn, rGPR:$Rm)]> {
842      let Inst{31-27} = 0b11101;
843      let Inst{26-25} = 0b01;
844      let Inst{24-21} = opcod;
845      let Inst{20} = 1; // The S bit.
846      let Inst{14-12} = 0b000; // imm3
847      let Inst{11-8} = 0b1111; // Rd
848      let Inst{7-6} = 0b00; // imm2
849      let Inst{5-4} = 0b00; // type
850    }
851    // shifted register
852    def rs : T2OneRegCmpShiftedReg<
853                 (outs), (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm), iis,
854                 opc, ".w\t$Rn, $ShiftedRm",
855                 [(opnode GPRnopc:$Rn, t2_so_reg:$ShiftedRm)]> {
856      let Inst{31-27} = 0b11101;
857      let Inst{26-25} = 0b01;
858      let Inst{24-21} = opcod;
859      let Inst{20} = 1; // The S bit.
860      let Inst{11-8} = 0b1111; // Rd
861    }
862 }
863
864   // Assembler aliases w/o the ".w" suffix.
865   // No alias here for 'rr' version as not all instantiations of this
866   // multiclass want one (CMP in particular, does not).
867   def : t2InstAlias<!strconcat(opc, "${p}", " $Rn, $imm"),
868      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPRnopc:$Rn,
869                                                     t2_so_imm:$imm, pred:$p)>;
870   def : t2InstAlias<!strconcat(opc, "${p}", " $Rn, $shift"),
871      (!cast<Instruction>(!strconcat(baseOpc, "rs")) GPRnopc:$Rn,
872                                                     t2_so_reg:$shift,
873                                                     pred:$p)>;
874 }
875
876 /// T2I_ld - Defines a set of (op r, {imm12|imm8|so_reg}) load patterns.
877 multiclass T2I_ld<bit signed, bits<2> opcod, string opc,
878                   InstrItinClass iii, InstrItinClass iis, RegisterClass target,
879                   PatFrag opnode> {
880   def i12 : T2Ii12<(outs target:$Rt), (ins t2addrmode_imm12:$addr), iii,
881                    opc, ".w\t$Rt, $addr",
882                    [(set target:$Rt, (opnode t2addrmode_imm12:$addr))]> {
883     bits<4> Rt;
884     bits<17> addr;
885     let Inst{31-25} = 0b1111100;
886     let Inst{24} = signed;
887     let Inst{23} = 1;
888     let Inst{22-21} = opcod;
889     let Inst{20} = 1; // load
890     let Inst{19-16} = addr{16-13}; // Rn
891     let Inst{15-12} = Rt;
892     let Inst{11-0}  = addr{11-0};  // imm
893   }
894   def i8  : T2Ii8 <(outs target:$Rt), (ins t2addrmode_negimm8:$addr), iii,
895                    opc, "\t$Rt, $addr",
896                    [(set target:$Rt, (opnode t2addrmode_negimm8:$addr))]> {
897     bits<4> Rt;
898     bits<13> addr;
899     let Inst{31-27} = 0b11111;
900     let Inst{26-25} = 0b00;
901     let Inst{24} = signed;
902     let Inst{23} = 0;
903     let Inst{22-21} = opcod;
904     let Inst{20} = 1; // load
905     let Inst{19-16} = addr{12-9}; // Rn
906     let Inst{15-12} = Rt;
907     let Inst{11} = 1;
908     // Offset: index==TRUE, wback==FALSE
909     let Inst{10} = 1; // The P bit.
910     let Inst{9}     = addr{8};    // U
911     let Inst{8} = 0; // The W bit.
912     let Inst{7-0}   = addr{7-0};  // imm
913   }
914   def s   : T2Iso <(outs target:$Rt), (ins t2addrmode_so_reg:$addr), iis,
915                    opc, ".w\t$Rt, $addr",
916                    [(set target:$Rt, (opnode t2addrmode_so_reg:$addr))]> {
917     let Inst{31-27} = 0b11111;
918     let Inst{26-25} = 0b00;
919     let Inst{24} = signed;
920     let Inst{23} = 0;
921     let Inst{22-21} = opcod;
922     let Inst{20} = 1; // load
923     let Inst{11-6} = 0b000000;
924
925     bits<4> Rt;
926     let Inst{15-12} = Rt;
927
928     bits<10> addr;
929     let Inst{19-16} = addr{9-6}; // Rn
930     let Inst{3-0}   = addr{5-2}; // Rm
931     let Inst{5-4}   = addr{1-0}; // imm
932
933     let DecoderMethod = "DecodeT2LoadShift";
934   }
935
936   // FIXME: Is the pci variant actually needed?
937   def pci : T2Ipc <(outs target:$Rt), (ins t2ldrlabel:$addr), iii,
938                    opc, ".w\t$Rt, $addr",
939                    [(set target:$Rt, (opnode (ARMWrapper tconstpool:$addr)))]> {
940     let isReMaterializable = 1;
941     let Inst{31-27} = 0b11111;
942     let Inst{26-25} = 0b00;
943     let Inst{24} = signed;
944     let Inst{23} = ?; // add = (U == '1')
945     let Inst{22-21} = opcod;
946     let Inst{20} = 1; // load
947     let Inst{19-16} = 0b1111; // Rn
948     bits<4> Rt;
949     bits<12> addr;
950     let Inst{15-12} = Rt{3-0};
951     let Inst{11-0}  = addr{11-0};
952   }
953 }
954
955 /// T2I_st - Defines a set of (op r, {imm12|imm8|so_reg}) store patterns.
956 multiclass T2I_st<bits<2> opcod, string opc,
957                   InstrItinClass iii, InstrItinClass iis, RegisterClass target,
958                   PatFrag opnode> {
959   def i12 : T2Ii12<(outs), (ins target:$Rt, t2addrmode_imm12:$addr), iii,
960                    opc, ".w\t$Rt, $addr",
961                    [(opnode target:$Rt, t2addrmode_imm12:$addr)]> {
962     let Inst{31-27} = 0b11111;
963     let Inst{26-23} = 0b0001;
964     let Inst{22-21} = opcod;
965     let Inst{20} = 0; // !load
966
967     bits<4> Rt;
968     let Inst{15-12} = Rt;
969
970     bits<17> addr;
971     let addr{12}    = 1;           // add = TRUE
972     let Inst{19-16} = addr{16-13}; // Rn
973     let Inst{23}    = addr{12};    // U
974     let Inst{11-0}  = addr{11-0};  // imm
975   }
976   def i8  : T2Ii8 <(outs), (ins target:$Rt, t2addrmode_negimm8:$addr), iii,
977                    opc, "\t$Rt, $addr",
978                    [(opnode target:$Rt, t2addrmode_negimm8:$addr)]> {
979     let Inst{31-27} = 0b11111;
980     let Inst{26-23} = 0b0000;
981     let Inst{22-21} = opcod;
982     let Inst{20} = 0; // !load
983     let Inst{11} = 1;
984     // Offset: index==TRUE, wback==FALSE
985     let Inst{10} = 1; // The P bit.
986     let Inst{8} = 0; // The W bit.
987
988     bits<4> Rt;
989     let Inst{15-12} = Rt;
990
991     bits<13> addr;
992     let Inst{19-16} = addr{12-9}; // Rn
993     let Inst{9}     = addr{8};    // U
994     let Inst{7-0}   = addr{7-0};  // imm
995   }
996   def s   : T2Iso <(outs), (ins target:$Rt, t2addrmode_so_reg:$addr), iis,
997                    opc, ".w\t$Rt, $addr",
998                    [(opnode target:$Rt, t2addrmode_so_reg:$addr)]> {
999     let Inst{31-27} = 0b11111;
1000     let Inst{26-23} = 0b0000;
1001     let Inst{22-21} = opcod;
1002     let Inst{20} = 0; // !load
1003     let Inst{11-6} = 0b000000;
1004
1005     bits<4> Rt;
1006     let Inst{15-12} = Rt;
1007
1008     bits<10> addr;
1009     let Inst{19-16}   = addr{9-6}; // Rn
1010     let Inst{3-0} = addr{5-2}; // Rm
1011     let Inst{5-4}   = addr{1-0}; // imm
1012   }
1013 }
1014
1015 /// T2I_ext_rrot - A unary operation with two forms: one whose operand is a
1016 /// register and one whose operand is a register rotated by 8/16/24.
1017 class T2I_ext_rrot<bits<3> opcod, string opc, PatFrag opnode>
1018   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot), IIC_iEXTr,
1019              opc, ".w\t$Rd, $Rm$rot",
1020              [(set rGPR:$Rd, (opnode (rotr rGPR:$Rm, rot_imm:$rot)))]>,
1021              Requires<[IsThumb2]> {
1022    let Inst{31-27} = 0b11111;
1023    let Inst{26-23} = 0b0100;
1024    let Inst{22-20} = opcod;
1025    let Inst{19-16} = 0b1111; // Rn
1026    let Inst{15-12} = 0b1111;
1027    let Inst{7} = 1;
1028
1029    bits<2> rot;
1030    let Inst{5-4} = rot{1-0}; // rotate
1031 }
1032
1033 // UXTB16 - Requres T2ExtractPack, does not need the .w qualifier.
1034 class T2I_ext_rrot_uxtb16<bits<3> opcod, string opc, PatFrag opnode>
1035   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot),
1036              IIC_iEXTr, opc, "\t$Rd, $Rm$rot",
1037             [(set rGPR:$Rd, (opnode (rotr rGPR:$Rm, rot_imm:$rot)))]>,
1038           Requires<[HasT2ExtractPack, IsThumb2]> {
1039   bits<2> rot;
1040   let Inst{31-27} = 0b11111;
1041   let Inst{26-23} = 0b0100;
1042   let Inst{22-20} = opcod;
1043   let Inst{19-16} = 0b1111; // Rn
1044   let Inst{15-12} = 0b1111;
1045   let Inst{7} = 1;
1046   let Inst{5-4} = rot;
1047 }
1048
1049 // SXTB16 - Requres T2ExtractPack, does not need the .w qualifier, no pattern
1050 // supported yet.
1051 class T2I_ext_rrot_sxtb16<bits<3> opcod, string opc>
1052   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot), IIC_iEXTr,
1053              opc, "\t$Rd, $Rm$rot", []>,
1054           Requires<[IsThumb2, HasT2ExtractPack]> {
1055   bits<2> rot;
1056   let Inst{31-27} = 0b11111;
1057   let Inst{26-23} = 0b0100;
1058   let Inst{22-20} = opcod;
1059   let Inst{19-16} = 0b1111; // Rn
1060   let Inst{15-12} = 0b1111;
1061   let Inst{7} = 1;
1062   let Inst{5-4} = rot;
1063 }
1064
1065 /// T2I_exta_rrot - A binary operation with two forms: one whose operand is a
1066 /// register and one whose operand is a register rotated by 8/16/24.
1067 class T2I_exta_rrot<bits<3> opcod, string opc, PatFrag opnode>
1068   : T2ThreeReg<(outs rGPR:$Rd),
1069                (ins rGPR:$Rn, rGPR:$Rm, rot_imm:$rot),
1070                IIC_iEXTAsr, opc, "\t$Rd, $Rn, $Rm$rot",
1071              [(set rGPR:$Rd, (opnode rGPR:$Rn, (rotr rGPR:$Rm,rot_imm:$rot)))]>,
1072            Requires<[HasT2ExtractPack, IsThumb2]> {
1073   bits<2> rot;
1074   let Inst{31-27} = 0b11111;
1075   let Inst{26-23} = 0b0100;
1076   let Inst{22-20} = opcod;
1077   let Inst{15-12} = 0b1111;
1078   let Inst{7} = 1;
1079   let Inst{5-4} = rot;
1080 }
1081
1082 class T2I_exta_rrot_np<bits<3> opcod, string opc>
1083   : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm,rot_imm:$rot),
1084                IIC_iEXTAsr, opc, "\t$Rd, $Rn, $Rm$rot", []> {
1085   bits<2> rot;
1086   let Inst{31-27} = 0b11111;
1087   let Inst{26-23} = 0b0100;
1088   let Inst{22-20} = opcod;
1089   let Inst{15-12} = 0b1111;
1090   let Inst{7} = 1;
1091   let Inst{5-4} = rot;
1092 }
1093
1094 //===----------------------------------------------------------------------===//
1095 // Instructions
1096 //===----------------------------------------------------------------------===//
1097
1098 //===----------------------------------------------------------------------===//
1099 //  Miscellaneous Instructions.
1100 //
1101
1102 class T2PCOneRegImm<dag oops, dag iops, InstrItinClass itin,
1103            string asm, list<dag> pattern>
1104   : T2XI<oops, iops, itin, asm, pattern> {
1105   bits<4> Rd;
1106   bits<12> label;
1107
1108   let Inst{11-8}  = Rd;
1109   let Inst{26}    = label{11};
1110   let Inst{14-12} = label{10-8};
1111   let Inst{7-0}   = label{7-0};
1112 }
1113
1114 // LEApcrel - Load a pc-relative address into a register without offending the
1115 // assembler.
1116 def t2ADR : T2PCOneRegImm<(outs rGPR:$Rd),
1117               (ins t2adrlabel:$addr, pred:$p),
1118               IIC_iALUi, "adr{$p}.w\t$Rd, $addr", []> {
1119   let Inst{31-27} = 0b11110;
1120   let Inst{25-24} = 0b10;
1121   // Inst{23:21} = '11' (add = FALSE) or '00' (add = TRUE)
1122   let Inst{22} = 0;
1123   let Inst{20} = 0;
1124   let Inst{19-16} = 0b1111; // Rn
1125   let Inst{15} = 0;
1126
1127   bits<4> Rd;
1128   bits<13> addr;
1129   let Inst{11-8} = Rd;
1130   let Inst{23}    = addr{12};
1131   let Inst{21}    = addr{12};
1132   let Inst{26}    = addr{11};
1133   let Inst{14-12} = addr{10-8};
1134   let Inst{7-0}   = addr{7-0};
1135
1136   let DecoderMethod = "DecodeT2Adr";
1137 }
1138
1139 let neverHasSideEffects = 1, isReMaterializable = 1 in
1140 def t2LEApcrel   : t2PseudoInst<(outs rGPR:$Rd), (ins i32imm:$label, pred:$p),
1141                                 4, IIC_iALUi, []>;
1142 def t2LEApcrelJT : t2PseudoInst<(outs rGPR:$Rd),
1143                                 (ins i32imm:$label, nohash_imm:$id, pred:$p),
1144                                 4, IIC_iALUi,
1145                                 []>;
1146
1147
1148 //===----------------------------------------------------------------------===//
1149 //  Load / store Instructions.
1150 //
1151
1152 // Load
1153 let canFoldAsLoad = 1, isReMaterializable = 1  in
1154 defm t2LDR   : T2I_ld<0, 0b10, "ldr", IIC_iLoad_i, IIC_iLoad_si, GPR,
1155                       UnOpFrag<(load node:$Src)>>;
1156
1157 // Loads with zero extension
1158 defm t2LDRH  : T2I_ld<0, 0b01, "ldrh", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1159                       rGPR, UnOpFrag<(zextloadi16 node:$Src)>>;
1160 defm t2LDRB  : T2I_ld<0, 0b00, "ldrb", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1161                       rGPR, UnOpFrag<(zextloadi8  node:$Src)>>;
1162
1163 // Loads with sign extension
1164 defm t2LDRSH : T2I_ld<1, 0b01, "ldrsh", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1165                       rGPR, UnOpFrag<(sextloadi16 node:$Src)>>;
1166 defm t2LDRSB : T2I_ld<1, 0b00, "ldrsb", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1167                       rGPR, UnOpFrag<(sextloadi8  node:$Src)>>;
1168
1169 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
1170 // Load doubleword
1171 def t2LDRDi8  : T2Ii8s4<1, 0, 1, (outs rGPR:$Rt, rGPR:$Rt2),
1172                         (ins t2addrmode_imm8s4:$addr),
1173                         IIC_iLoad_d_i, "ldrd", "\t$Rt, $Rt2, $addr", "", []>;
1174 } // mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1
1175
1176 // zextload i1 -> zextload i8
1177 def : T2Pat<(zextloadi1 t2addrmode_imm12:$addr),
1178             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1179 def : T2Pat<(zextloadi1 t2addrmode_negimm8:$addr),
1180             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1181 def : T2Pat<(zextloadi1 t2addrmode_so_reg:$addr),
1182             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1183 def : T2Pat<(zextloadi1 (ARMWrapper tconstpool:$addr)),
1184             (t2LDRBpci  tconstpool:$addr)>;
1185
1186 // extload -> zextload
1187 // FIXME: Reduce the number of patterns by legalizing extload to zextload
1188 // earlier?
1189 def : T2Pat<(extloadi1  t2addrmode_imm12:$addr),
1190             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1191 def : T2Pat<(extloadi1  t2addrmode_negimm8:$addr),
1192             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1193 def : T2Pat<(extloadi1  t2addrmode_so_reg:$addr),
1194             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1195 def : T2Pat<(extloadi1  (ARMWrapper tconstpool:$addr)),
1196             (t2LDRBpci  tconstpool:$addr)>;
1197
1198 def : T2Pat<(extloadi8  t2addrmode_imm12:$addr),
1199             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1200 def : T2Pat<(extloadi8  t2addrmode_negimm8:$addr),
1201             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1202 def : T2Pat<(extloadi8  t2addrmode_so_reg:$addr),
1203             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1204 def : T2Pat<(extloadi8  (ARMWrapper tconstpool:$addr)),
1205             (t2LDRBpci  tconstpool:$addr)>;
1206
1207 def : T2Pat<(extloadi16 t2addrmode_imm12:$addr),
1208             (t2LDRHi12  t2addrmode_imm12:$addr)>;
1209 def : T2Pat<(extloadi16 t2addrmode_negimm8:$addr),
1210             (t2LDRHi8   t2addrmode_negimm8:$addr)>;
1211 def : T2Pat<(extloadi16 t2addrmode_so_reg:$addr),
1212             (t2LDRHs    t2addrmode_so_reg:$addr)>;
1213 def : T2Pat<(extloadi16 (ARMWrapper tconstpool:$addr)),
1214             (t2LDRHpci  tconstpool:$addr)>;
1215
1216 // FIXME: The destination register of the loads and stores can't be PC, but
1217 //        can be SP. We need another regclass (similar to rGPR) to represent
1218 //        that. Not a pressing issue since these are selected manually,
1219 //        not via pattern.
1220
1221 // Indexed loads
1222
1223 let mayLoad = 1, neverHasSideEffects = 1 in {
1224 def t2LDR_PRE  : T2Ipreldst<0, 0b10, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1225                             (ins t2addrmode_imm8:$addr),
1226                             AddrModeT2_i8, IndexModePre, IIC_iLoad_iu,
1227                             "ldr", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1228                             []> {
1229   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1230 }
1231
1232 def t2LDR_POST : T2Ipostldst<0, 0b10, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1233                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1234                           AddrModeT2_i8, IndexModePost, IIC_iLoad_iu,
1235                           "ldr", "\t$Rt, $Rn$offset", "$Rn = $Rn_wb", []>;
1236
1237 def t2LDRB_PRE : T2Ipreldst<0, 0b00, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1238                             (ins t2addrmode_imm8:$addr),
1239                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1240                             "ldrb", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1241                             []> {
1242   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1243 }
1244 def t2LDRB_POST : T2Ipostldst<0, 0b00, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1245                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1246                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1247                           "ldrb", "\t$Rt, $Rn$offset", "$Rn = $Rn_wb", []>;
1248
1249 def t2LDRH_PRE : T2Ipreldst<0, 0b01, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1250                             (ins t2addrmode_imm8:$addr),
1251                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1252                             "ldrh", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1253                             []> {
1254   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1255 }
1256 def t2LDRH_POST : T2Ipostldst<0, 0b01, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1257                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1258                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1259                           "ldrh", "\t$Rt, $Rn$offset", "$Rn = $Rn_wb", []>;
1260
1261 def t2LDRSB_PRE : T2Ipreldst<1, 0b00, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1262                             (ins t2addrmode_imm8:$addr),
1263                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1264                             "ldrsb", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1265                             []> {
1266   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1267 }
1268 def t2LDRSB_POST : T2Ipostldst<1, 0b00, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1269                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1270                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1271                           "ldrsb", "\t$Rt, $Rn$offset", "$Rn = $Rn_wb", []>;
1272
1273 def t2LDRSH_PRE : T2Ipreldst<1, 0b01, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1274                             (ins t2addrmode_imm8:$addr),
1275                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1276                             "ldrsh", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1277                             []> {
1278   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1279 }
1280 def t2LDRSH_POST : T2Ipostldst<1, 0b01, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1281                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1282                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1283                           "ldrsh", "\t$Rt, $Rn$offset", "$Rn = $Rn_wb", []>;
1284 } // mayLoad = 1, neverHasSideEffects = 1
1285
1286 // LDRT, LDRBT, LDRHT, LDRSBT, LDRSHT all have offset mode (PUW=0b110).
1287 // Ref: A8.6.57 LDR (immediate, Thumb) Encoding T4
1288 class T2IldT<bit signed, bits<2> type, string opc, InstrItinClass ii>
1289   : T2Ii8<(outs rGPR:$Rt), (ins t2addrmode_posimm8:$addr), ii, opc,
1290           "\t$Rt, $addr", []> {
1291   bits<4> Rt;
1292   bits<13> addr;
1293   let Inst{31-27} = 0b11111;
1294   let Inst{26-25} = 0b00;
1295   let Inst{24} = signed;
1296   let Inst{23} = 0;
1297   let Inst{22-21} = type;
1298   let Inst{20} = 1; // load
1299   let Inst{19-16} = addr{12-9};
1300   let Inst{15-12} = Rt;
1301   let Inst{11} = 1;
1302   let Inst{10-8} = 0b110; // PUW.
1303   let Inst{7-0} = addr{7-0};
1304 }
1305
1306 def t2LDRT   : T2IldT<0, 0b10, "ldrt", IIC_iLoad_i>;
1307 def t2LDRBT  : T2IldT<0, 0b00, "ldrbt", IIC_iLoad_bh_i>;
1308 def t2LDRHT  : T2IldT<0, 0b01, "ldrht", IIC_iLoad_bh_i>;
1309 def t2LDRSBT : T2IldT<1, 0b00, "ldrsbt", IIC_iLoad_bh_i>;
1310 def t2LDRSHT : T2IldT<1, 0b01, "ldrsht", IIC_iLoad_bh_i>;
1311
1312 // Store
1313 defm t2STR :T2I_st<0b10,"str", IIC_iStore_i, IIC_iStore_si, GPR,
1314                    BinOpFrag<(store node:$LHS, node:$RHS)>>;
1315 defm t2STRB:T2I_st<0b00,"strb", IIC_iStore_bh_i, IIC_iStore_bh_si,
1316                    rGPR, BinOpFrag<(truncstorei8 node:$LHS, node:$RHS)>>;
1317 defm t2STRH:T2I_st<0b01,"strh", IIC_iStore_bh_i, IIC_iStore_bh_si,
1318                    rGPR, BinOpFrag<(truncstorei16 node:$LHS, node:$RHS)>>;
1319
1320 // Store doubleword
1321 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in
1322 def t2STRDi8 : T2Ii8s4<1, 0, 0, (outs),
1323                        (ins GPR:$Rt, GPR:$Rt2, t2addrmode_imm8s4:$addr),
1324                IIC_iStore_d_r, "strd", "\t$Rt, $Rt2, $addr", "", []>;
1325
1326 // Indexed stores
1327
1328 let mayStore = 1, neverHasSideEffects = 1 in {
1329 def t2STR_PRE  : T2Ipreldst<0, 0b10, 0, 1, (outs GPRnopc:$Rn_wb),
1330                             (ins rGPR:$Rt, t2addrmode_imm8:$addr),
1331                             AddrModeT2_i8, IndexModePre, IIC_iStore_iu,
1332                             "str", "\t$Rt, $addr!",
1333                             "$addr.base = $Rn_wb,@earlyclobber $Rn_wb", []> {
1334   let AsmMatchConverter = "cvtStWriteBackRegT2AddrModeImm8";
1335 }
1336 def t2STRH_PRE  : T2Ipreldst<0, 0b01, 0, 1, (outs GPRnopc:$Rn_wb),
1337                             (ins rGPR:$Rt, t2addrmode_imm8:$addr),
1338                             AddrModeT2_i8, IndexModePre, IIC_iStore_iu,
1339                         "strh", "\t$Rt, $addr!",
1340                         "$addr.base = $Rn_wb,@earlyclobber $Rn_wb", []> {
1341   let AsmMatchConverter = "cvtStWriteBackRegT2AddrModeImm8";
1342 }
1343
1344 def t2STRB_PRE  : T2Ipreldst<0, 0b00, 0, 1, (outs GPRnopc:$Rn_wb),
1345                             (ins rGPR:$Rt, t2addrmode_imm8:$addr),
1346                             AddrModeT2_i8, IndexModePre, IIC_iStore_bh_iu,
1347                         "strb", "\t$Rt, $addr!",
1348                         "$addr.base = $Rn_wb,@earlyclobber $Rn_wb", []> {
1349   let AsmMatchConverter = "cvtStWriteBackRegT2AddrModeImm8";
1350 }
1351 } // mayStore = 1, neverHasSideEffects = 1
1352
1353 def t2STR_POST : T2Ipostldst<0, 0b10, 0, 0, (outs GPRnopc:$Rn_wb),
1354                             (ins rGPR:$Rt, addr_offset_none:$Rn,
1355                                  t2am_imm8_offset:$offset),
1356                             AddrModeT2_i8, IndexModePost, IIC_iStore_iu,
1357                           "str", "\t$Rt, $Rn$offset",
1358                           "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1359              [(set GPRnopc:$Rn_wb,
1360                   (post_store rGPR:$Rt, addr_offset_none:$Rn,
1361                               t2am_imm8_offset:$offset))]>;
1362
1363 def t2STRH_POST : T2Ipostldst<0, 0b01, 0, 0, (outs GPRnopc:$Rn_wb),
1364                             (ins rGPR:$Rt, addr_offset_none:$Rn,
1365                                  t2am_imm8_offset:$offset),
1366                             AddrModeT2_i8, IndexModePost, IIC_iStore_bh_iu,
1367                          "strh", "\t$Rt, $Rn$offset",
1368                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1369        [(set GPRnopc:$Rn_wb,
1370              (post_truncsti16 rGPR:$Rt, addr_offset_none:$Rn,
1371                               t2am_imm8_offset:$offset))]>;
1372
1373 def t2STRB_POST : T2Ipostldst<0, 0b00, 0, 0, (outs GPRnopc:$Rn_wb),
1374                             (ins rGPR:$Rt, addr_offset_none:$Rn,
1375                                  t2am_imm8_offset:$offset),
1376                             AddrModeT2_i8, IndexModePost, IIC_iStore_bh_iu,
1377                          "strb", "\t$Rt, $Rn$offset",
1378                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1379         [(set GPRnopc:$Rn_wb,
1380               (post_truncsti8 rGPR:$Rt, addr_offset_none:$Rn,
1381                               t2am_imm8_offset:$offset))]>;
1382
1383 // Pseudo-instructions for pattern matching the pre-indexed stores. We can't
1384 // put the patterns on the instruction definitions directly as ISel wants
1385 // the address base and offset to be separate operands, not a single
1386 // complex operand like we represent the instructions themselves. The
1387 // pseudos map between the two.
1388 let usesCustomInserter = 1,
1389     Constraints = "$Rn = $Rn_wb,@earlyclobber $Rn_wb" in {
1390 def t2STR_preidx: t2PseudoInst<(outs GPRnopc:$Rn_wb),
1391                (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$offset, pred:$p),
1392                4, IIC_iStore_ru,
1393       [(set GPRnopc:$Rn_wb,
1394             (pre_store rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$offset))]>;
1395 def t2STRB_preidx: t2PseudoInst<(outs GPRnopc:$Rn_wb),
1396                (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$offset, pred:$p),
1397                4, IIC_iStore_ru,
1398       [(set GPRnopc:$Rn_wb,
1399             (pre_truncsti8 rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$offset))]>;
1400 def t2STRH_preidx: t2PseudoInst<(outs GPRnopc:$Rn_wb),
1401                (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$offset, pred:$p),
1402                4, IIC_iStore_ru,
1403       [(set GPRnopc:$Rn_wb,
1404             (pre_truncsti16 rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$offset))]>;
1405 }
1406
1407 // STRT, STRBT, STRHT all have offset mode (PUW=0b110) and are for disassembly
1408 // only.
1409 // Ref: A8.6.193 STR (immediate, Thumb) Encoding T4
1410 class T2IstT<bits<2> type, string opc, InstrItinClass ii>
1411   : T2Ii8<(outs rGPR:$Rt), (ins t2addrmode_imm8:$addr), ii, opc,
1412           "\t$Rt, $addr", []> {
1413   let Inst{31-27} = 0b11111;
1414   let Inst{26-25} = 0b00;
1415   let Inst{24} = 0; // not signed
1416   let Inst{23} = 0;
1417   let Inst{22-21} = type;
1418   let Inst{20} = 0; // store
1419   let Inst{11} = 1;
1420   let Inst{10-8} = 0b110; // PUW
1421
1422   bits<4> Rt;
1423   bits<13> addr;
1424   let Inst{15-12} = Rt;
1425   let Inst{19-16} = addr{12-9};
1426   let Inst{7-0}   = addr{7-0};
1427 }
1428
1429 def t2STRT   : T2IstT<0b10, "strt", IIC_iStore_i>;
1430 def t2STRBT  : T2IstT<0b00, "strbt", IIC_iStore_bh_i>;
1431 def t2STRHT  : T2IstT<0b01, "strht", IIC_iStore_bh_i>;
1432
1433 // ldrd / strd pre / post variants
1434 // For disassembly only.
1435
1436 def t2LDRD_PRE  : T2Ii8s4<1, 1, 1, (outs rGPR:$Rt, rGPR:$Rt2, GPR:$wb),
1437                  (ins t2addrmode_imm8s4:$addr), IIC_iLoad_d_ru,
1438                  "ldrd", "\t$Rt, $Rt2, $addr!", "$addr.base = $wb", []> {
1439   let AsmMatchConverter = "cvtT2LdrdPre";
1440   let DecoderMethod = "DecodeT2LDRDPreInstruction";
1441 }
1442
1443 def t2LDRD_POST : T2Ii8s4post<0, 1, 1, (outs rGPR:$Rt, rGPR:$Rt2, GPR:$wb),
1444                  (ins addr_offset_none:$addr, t2am_imm8s4_offset:$imm),
1445                  IIC_iLoad_d_ru, "ldrd", "\t$Rt, $Rt2, $addr$imm",
1446                  "$addr.base = $wb", []>;
1447
1448 def t2STRD_PRE  : T2Ii8s4<1, 1, 0, (outs GPR:$wb),
1449                  (ins rGPR:$Rt, rGPR:$Rt2, t2addrmode_imm8s4:$addr),
1450                  IIC_iStore_d_ru, "strd", "\t$Rt, $Rt2, $addr!",
1451                  "$addr.base = $wb", []> {
1452   let AsmMatchConverter = "cvtT2StrdPre";
1453   let DecoderMethod = "DecodeT2STRDPreInstruction";
1454 }
1455
1456 def t2STRD_POST : T2Ii8s4post<0, 1, 0, (outs GPR:$wb),
1457                  (ins rGPR:$Rt, rGPR:$Rt2, addr_offset_none:$addr,
1458                       t2am_imm8s4_offset:$imm),
1459                  IIC_iStore_d_ru, "strd", "\t$Rt, $Rt2, $addr$imm",
1460                  "$addr.base = $wb", []>;
1461
1462 // T2Ipl (Preload Data/Instruction) signals the memory system of possible future
1463 // data/instruction access.  These are for disassembly only.
1464 // instr_write is inverted for Thumb mode: (prefetch 3) -> (preload 0),
1465 // (prefetch 1) -> (preload 2),  (prefetch 2) -> (preload 1).
1466 multiclass T2Ipl<bits<1> write, bits<1> instr, string opc> {
1467
1468   def i12 : T2Ii12<(outs), (ins t2addrmode_imm12:$addr), IIC_Preload, opc,
1469                 "\t$addr",
1470               [(ARMPreload t2addrmode_imm12:$addr, (i32 write), (i32 instr))]> {
1471     let Inst{31-25} = 0b1111100;
1472     let Inst{24} = instr;
1473     let Inst{22} = 0;
1474     let Inst{21} = write;
1475     let Inst{20} = 1;
1476     let Inst{15-12} = 0b1111;
1477
1478     bits<17> addr;
1479     let addr{12}    = 1;           // add = TRUE
1480     let Inst{19-16} = addr{16-13}; // Rn
1481     let Inst{23}    = addr{12};    // U
1482     let Inst{11-0}  = addr{11-0};  // imm12
1483   }
1484
1485   def i8 : T2Ii8<(outs), (ins t2addrmode_negimm8:$addr), IIC_Preload, opc,
1486                 "\t$addr",
1487             [(ARMPreload t2addrmode_negimm8:$addr, (i32 write), (i32 instr))]> {
1488     let Inst{31-25} = 0b1111100;
1489     let Inst{24} = instr;
1490     let Inst{23} = 0; // U = 0
1491     let Inst{22} = 0;
1492     let Inst{21} = write;
1493     let Inst{20} = 1;
1494     let Inst{15-12} = 0b1111;
1495     let Inst{11-8} = 0b1100;
1496
1497     bits<13> addr;
1498     let Inst{19-16} = addr{12-9}; // Rn
1499     let Inst{7-0}   = addr{7-0};  // imm8
1500   }
1501
1502   def s : T2Iso<(outs), (ins t2addrmode_so_reg:$addr), IIC_Preload, opc,
1503                "\t$addr",
1504              [(ARMPreload t2addrmode_so_reg:$addr, (i32 write), (i32 instr))]> {
1505     let Inst{31-25} = 0b1111100;
1506     let Inst{24} = instr;
1507     let Inst{23} = 0; // add = TRUE for T1
1508     let Inst{22} = 0;
1509     let Inst{21} = write;
1510     let Inst{20} = 1;
1511     let Inst{15-12} = 0b1111;
1512     let Inst{11-6} = 0000000;
1513
1514     bits<10> addr;
1515     let Inst{19-16} = addr{9-6}; // Rn
1516     let Inst{3-0}   = addr{5-2}; // Rm
1517     let Inst{5-4}   = addr{1-0}; // imm2
1518
1519     let DecoderMethod = "DecodeT2LoadShift";
1520   }
1521 }
1522
1523 defm t2PLD  : T2Ipl<0, 0, "pld">,  Requires<[IsThumb2]>;
1524 defm t2PLDW : T2Ipl<1, 0, "pldw">, Requires<[IsThumb2,HasV7,HasMP]>;
1525 defm t2PLI  : T2Ipl<0, 1, "pli">,  Requires<[IsThumb2,HasV7]>;
1526
1527 //===----------------------------------------------------------------------===//
1528 //  Load / store multiple Instructions.
1529 //
1530
1531 multiclass thumb2_ld_mult<string asm, InstrItinClass itin,
1532                             InstrItinClass itin_upd, bit L_bit> {
1533   def IA :
1534     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1535          itin, !strconcat(asm, "${p}.w\t$Rn, $regs"), []> {
1536     bits<4>  Rn;
1537     bits<16> regs;
1538
1539     let Inst{31-27} = 0b11101;
1540     let Inst{26-25} = 0b00;
1541     let Inst{24-23} = 0b01;     // Increment After
1542     let Inst{22}    = 0;
1543     let Inst{21}    = 0;        // No writeback
1544     let Inst{20}    = L_bit;
1545     let Inst{19-16} = Rn;
1546     let Inst{15-0}  = regs;
1547   }
1548   def IA_UPD :
1549     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1550           itin_upd, !strconcat(asm, "${p}.w\t$Rn!, $regs"), "$Rn = $wb", []> {
1551     bits<4>  Rn;
1552     bits<16> regs;
1553
1554     let Inst{31-27} = 0b11101;
1555     let Inst{26-25} = 0b00;
1556     let Inst{24-23} = 0b01;     // Increment After
1557     let Inst{22}    = 0;
1558     let Inst{21}    = 1;        // Writeback
1559     let Inst{20}    = L_bit;
1560     let Inst{19-16} = Rn;
1561     let Inst{15-0}  = regs;
1562   }
1563   def DB :
1564     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1565          itin, !strconcat(asm, "db${p}\t$Rn, $regs"), []> {
1566     bits<4>  Rn;
1567     bits<16> regs;
1568
1569     let Inst{31-27} = 0b11101;
1570     let Inst{26-25} = 0b00;
1571     let Inst{24-23} = 0b10;     // Decrement Before
1572     let Inst{22}    = 0;
1573     let Inst{21}    = 0;        // No writeback
1574     let Inst{20}    = L_bit;
1575     let Inst{19-16} = Rn;
1576     let Inst{15-0}  = regs;
1577   }
1578   def DB_UPD :
1579     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1580           itin_upd, !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
1581     bits<4>  Rn;
1582     bits<16> regs;
1583
1584     let Inst{31-27} = 0b11101;
1585     let Inst{26-25} = 0b00;
1586     let Inst{24-23} = 0b10;     // Decrement Before
1587     let Inst{22}    = 0;
1588     let Inst{21}    = 1;        // Writeback
1589     let Inst{20}    = L_bit;
1590     let Inst{19-16} = Rn;
1591     let Inst{15-0}  = regs;
1592   }
1593 }
1594
1595 let neverHasSideEffects = 1 in {
1596
1597 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
1598 defm t2LDM : thumb2_ld_mult<"ldm", IIC_iLoad_m, IIC_iLoad_mu, 1>;
1599
1600 multiclass thumb2_st_mult<string asm, InstrItinClass itin,
1601                             InstrItinClass itin_upd, bit L_bit> {
1602   def IA :
1603     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1604          itin, !strconcat(asm, "${p}.w\t$Rn, $regs"), []> {
1605     bits<4>  Rn;
1606     bits<16> regs;
1607
1608     let Inst{31-27} = 0b11101;
1609     let Inst{26-25} = 0b00;
1610     let Inst{24-23} = 0b01;     // Increment After
1611     let Inst{22}    = 0;
1612     let Inst{21}    = 0;        // No writeback
1613     let Inst{20}    = L_bit;
1614     let Inst{19-16} = Rn;
1615     let Inst{15}    = 0;
1616     let Inst{14}    = regs{14};
1617     let Inst{13}    = 0;
1618     let Inst{12-0}  = regs{12-0};
1619   }
1620   def IA_UPD :
1621     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1622           itin_upd, !strconcat(asm, "${p}.w\t$Rn!, $regs"), "$Rn = $wb", []> {
1623     bits<4>  Rn;
1624     bits<16> regs;
1625
1626     let Inst{31-27} = 0b11101;
1627     let Inst{26-25} = 0b00;
1628     let Inst{24-23} = 0b01;     // Increment After
1629     let Inst{22}    = 0;
1630     let Inst{21}    = 1;        // Writeback
1631     let Inst{20}    = L_bit;
1632     let Inst{19-16} = Rn;
1633     let Inst{15}    = 0;
1634     let Inst{14}    = regs{14};
1635     let Inst{13}    = 0;
1636     let Inst{12-0}  = regs{12-0};
1637   }
1638   def DB :
1639     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1640          itin, !strconcat(asm, "db${p}\t$Rn, $regs"), []> {
1641     bits<4>  Rn;
1642     bits<16> regs;
1643
1644     let Inst{31-27} = 0b11101;
1645     let Inst{26-25} = 0b00;
1646     let Inst{24-23} = 0b10;     // Decrement Before
1647     let Inst{22}    = 0;
1648     let Inst{21}    = 0;        // No writeback
1649     let Inst{20}    = L_bit;
1650     let Inst{19-16} = Rn;
1651     let Inst{15}    = 0;
1652     let Inst{14}    = regs{14};
1653     let Inst{13}    = 0;
1654     let Inst{12-0}  = regs{12-0};
1655   }
1656   def DB_UPD :
1657     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1658           itin_upd, !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
1659     bits<4>  Rn;
1660     bits<16> regs;
1661
1662     let Inst{31-27} = 0b11101;
1663     let Inst{26-25} = 0b00;
1664     let Inst{24-23} = 0b10;     // Decrement Before
1665     let Inst{22}    = 0;
1666     let Inst{21}    = 1;        // Writeback
1667     let Inst{20}    = L_bit;
1668     let Inst{19-16} = Rn;
1669     let Inst{15}    = 0;
1670     let Inst{14}    = regs{14};
1671     let Inst{13}    = 0;
1672     let Inst{12-0}  = regs{12-0};
1673   }
1674 }
1675
1676
1677 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
1678 defm t2STM : thumb2_st_mult<"stm", IIC_iStore_m, IIC_iStore_mu, 0>;
1679
1680 } // neverHasSideEffects
1681
1682
1683 //===----------------------------------------------------------------------===//
1684 //  Move Instructions.
1685 //
1686
1687 let neverHasSideEffects = 1 in
1688 def t2MOVr : T2sTwoReg<(outs GPRnopc:$Rd), (ins GPR:$Rm), IIC_iMOVr,
1689                    "mov", ".w\t$Rd, $Rm", []> {
1690   let Inst{31-27} = 0b11101;
1691   let Inst{26-25} = 0b01;
1692   let Inst{24-21} = 0b0010;
1693   let Inst{19-16} = 0b1111; // Rn
1694   let Inst{14-12} = 0b000;
1695   let Inst{7-4} = 0b0000;
1696 }
1697 def : t2InstAlias<"mov${p}.w $Rd, $Rm", (t2MOVr GPRnopc:$Rd, GPR:$Rm,
1698                                                 pred:$p, zero_reg)>;
1699 def : t2InstAlias<"movs${p}.w $Rd, $Rm", (t2MOVr GPRnopc:$Rd, GPR:$Rm,
1700                                                  pred:$p, CPSR)>;
1701 def : t2InstAlias<"movs${p} $Rd, $Rm", (t2MOVr GPRnopc:$Rd, GPR:$Rm,
1702                                                pred:$p, CPSR)>;
1703
1704 // AddedComplexity to ensure isel tries t2MOVi before t2MOVi16.
1705 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1,
1706     AddedComplexity = 1 in
1707 def t2MOVi : T2sOneRegImm<(outs rGPR:$Rd), (ins t2_so_imm:$imm), IIC_iMOVi,
1708                    "mov", ".w\t$Rd, $imm",
1709                    [(set rGPR:$Rd, t2_so_imm:$imm)]> {
1710   let Inst{31-27} = 0b11110;
1711   let Inst{25} = 0;
1712   let Inst{24-21} = 0b0010;
1713   let Inst{19-16} = 0b1111; // Rn
1714   let Inst{15} = 0;
1715 }
1716
1717 // cc_out is handled as part of the explicit mnemonic in the parser for 'mov'.
1718 // Use aliases to get that to play nice here.
1719 def : t2InstAlias<"movs${p}.w $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1720                                                 pred:$p, CPSR)>;
1721 def : t2InstAlias<"movs${p} $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1722                                                 pred:$p, CPSR)>;
1723
1724 def : t2InstAlias<"mov${p}.w $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1725                                                  pred:$p, zero_reg)>;
1726 def : t2InstAlias<"mov${p} $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1727                                                pred:$p, zero_reg)>;
1728
1729 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
1730 def t2MOVi16 : T2I<(outs rGPR:$Rd), (ins imm0_65535_expr:$imm), IIC_iMOVi,
1731                    "movw", "\t$Rd, $imm",
1732                    [(set rGPR:$Rd, imm0_65535:$imm)]> {
1733   let Inst{31-27} = 0b11110;
1734   let Inst{25} = 1;
1735   let Inst{24-21} = 0b0010;
1736   let Inst{20} = 0; // The S bit.
1737   let Inst{15} = 0;
1738
1739   bits<4> Rd;
1740   bits<16> imm;
1741
1742   let Inst{11-8}  = Rd;
1743   let Inst{19-16} = imm{15-12};
1744   let Inst{26}    = imm{11};
1745   let Inst{14-12} = imm{10-8};
1746   let Inst{7-0}   = imm{7-0};
1747   let DecoderMethod = "DecodeT2MOVTWInstruction";
1748 }
1749
1750 def t2MOVi16_ga_pcrel : PseudoInst<(outs rGPR:$Rd),
1751                                 (ins i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
1752
1753 let Constraints = "$src = $Rd" in {
1754 def t2MOVTi16 : T2I<(outs rGPR:$Rd),
1755                     (ins rGPR:$src, imm0_65535_expr:$imm), IIC_iMOVi,
1756                     "movt", "\t$Rd, $imm",
1757                     [(set rGPR:$Rd,
1758                           (or (and rGPR:$src, 0xffff), lo16AllZero:$imm))]> {
1759   let Inst{31-27} = 0b11110;
1760   let Inst{25} = 1;
1761   let Inst{24-21} = 0b0110;
1762   let Inst{20} = 0; // The S bit.
1763   let Inst{15} = 0;
1764
1765   bits<4> Rd;
1766   bits<16> imm;
1767
1768   let Inst{11-8}  = Rd;
1769   let Inst{19-16} = imm{15-12};
1770   let Inst{26}    = imm{11};
1771   let Inst{14-12} = imm{10-8};
1772   let Inst{7-0}   = imm{7-0};
1773   let DecoderMethod = "DecodeT2MOVTWInstruction";
1774 }
1775
1776 def t2MOVTi16_ga_pcrel : PseudoInst<(outs rGPR:$Rd),
1777                      (ins rGPR:$src, i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
1778 } // Constraints
1779
1780 def : T2Pat<(or rGPR:$src, 0xffff0000), (t2MOVTi16 rGPR:$src, 0xffff)>;
1781
1782 //===----------------------------------------------------------------------===//
1783 //  Extend Instructions.
1784 //
1785
1786 // Sign extenders
1787
1788 def t2SXTB  : T2I_ext_rrot<0b100, "sxtb",
1789                               UnOpFrag<(sext_inreg node:$Src, i8)>>;
1790 def t2SXTH  : T2I_ext_rrot<0b000, "sxth",
1791                               UnOpFrag<(sext_inreg node:$Src, i16)>>;
1792 def t2SXTB16 : T2I_ext_rrot_sxtb16<0b010, "sxtb16">;
1793
1794 def t2SXTAB : T2I_exta_rrot<0b100, "sxtab",
1795                         BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS, i8))>>;
1796 def t2SXTAH : T2I_exta_rrot<0b000, "sxtah",
1797                         BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS,i16))>>;
1798 def t2SXTAB16 : T2I_exta_rrot_np<0b010, "sxtab16">;
1799
1800 // Zero extenders
1801
1802 let AddedComplexity = 16 in {
1803 def t2UXTB   : T2I_ext_rrot<0b101, "uxtb",
1804                                UnOpFrag<(and node:$Src, 0x000000FF)>>;
1805 def t2UXTH   : T2I_ext_rrot<0b001, "uxth",
1806                                UnOpFrag<(and node:$Src, 0x0000FFFF)>>;
1807 def t2UXTB16 : T2I_ext_rrot_uxtb16<0b011, "uxtb16",
1808                                UnOpFrag<(and node:$Src, 0x00FF00FF)>>;
1809
1810 // FIXME: This pattern incorrectly assumes the shl operator is a rotate.
1811 //        The transformation should probably be done as a combiner action
1812 //        instead so we can include a check for masking back in the upper
1813 //        eight bits of the source into the lower eight bits of the result.
1814 //def : T2Pat<(and (shl rGPR:$Src, (i32 8)), 0xFF00FF),
1815 //            (t2UXTB16 rGPR:$Src, 3)>,
1816 //          Requires<[HasT2ExtractPack, IsThumb2]>;
1817 def : T2Pat<(and (srl rGPR:$Src, (i32 8)), 0xFF00FF),
1818             (t2UXTB16 rGPR:$Src, 1)>,
1819         Requires<[HasT2ExtractPack, IsThumb2]>;
1820
1821 def t2UXTAB : T2I_exta_rrot<0b101, "uxtab",
1822                            BinOpFrag<(add node:$LHS, (and node:$RHS, 0x00FF))>>;
1823 def t2UXTAH : T2I_exta_rrot<0b001, "uxtah",
1824                            BinOpFrag<(add node:$LHS, (and node:$RHS, 0xFFFF))>>;
1825 def t2UXTAB16 : T2I_exta_rrot_np<0b011, "uxtab16">;
1826 }
1827
1828 //===----------------------------------------------------------------------===//
1829 //  Arithmetic Instructions.
1830 //
1831
1832 defm t2ADD  : T2I_bin_ii12rs<0b000, "add",
1833                              BinOpFrag<(add  node:$LHS, node:$RHS)>, 1>;
1834 defm t2SUB  : T2I_bin_ii12rs<0b101, "sub",
1835                              BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
1836
1837 // ADD and SUB with 's' bit set. No 12-bit immediate (T4) variants.
1838 //
1839 // Currently, t2ADDS/t2SUBS are pseudo opcodes that exist only in the
1840 // selection DAG. They are "lowered" to real t2ADD/t2SUB opcodes by
1841 // AdjustInstrPostInstrSelection where we determine whether or not to
1842 // set the "s" bit based on CPSR liveness.
1843 //
1844 // FIXME: Eliminate t2ADDS/t2SUBS pseudo opcodes after adding tablegen
1845 // support for an optional CPSR definition that corresponds to the DAG
1846 // node's second value. We can then eliminate the implicit def of CPSR.
1847 defm t2ADDS : T2I_bin_s_irs <IIC_iALUi, IIC_iALUr, IIC_iALUsi,
1848                              BinOpFrag<(ARMaddc node:$LHS, node:$RHS)>, 1>;
1849 defm t2SUBS : T2I_bin_s_irs <IIC_iALUi, IIC_iALUr, IIC_iALUsi,
1850                              BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
1851
1852 let hasPostISelHook = 1 in {
1853 defm t2ADC  : T2I_adde_sube_irs<0b1010, "adc",
1854               BinOpWithFlagFrag<(ARMadde node:$LHS, node:$RHS, node:$FLAG)>, 1>;
1855 defm t2SBC  : T2I_adde_sube_irs<0b1011, "sbc",
1856               BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>>;
1857 }
1858
1859 // RSB
1860 defm t2RSB  : T2I_rbin_irs  <0b1110, "rsb",
1861                              BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
1862
1863 // FIXME: Eliminate them if we can write def : Pat patterns which defines
1864 // CPSR and the implicit def of CPSR is not needed.
1865 defm t2RSBS : T2I_rbin_s_is <BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
1866
1867 // (sub X, imm) gets canonicalized to (add X, -imm).  Match this form.
1868 // The assume-no-carry-in form uses the negation of the input since add/sub
1869 // assume opposite meanings of the carry flag (i.e., carry == !borrow).
1870 // See the definition of AddWithCarry() in the ARM ARM A2.2.1 for the gory
1871 // details.
1872 // The AddedComplexity preferences the first variant over the others since
1873 // it can be shrunk to a 16-bit wide encoding, while the others cannot.
1874 let AddedComplexity = 1 in
1875 def : T2Pat<(add        GPR:$src, imm0_255_neg:$imm),
1876             (t2SUBri    GPR:$src, imm0_255_neg:$imm)>;
1877 def : T2Pat<(add        GPR:$src, t2_so_imm_neg:$imm),
1878             (t2SUBri    GPR:$src, t2_so_imm_neg:$imm)>;
1879 def : T2Pat<(add        GPR:$src, imm0_4095_neg:$imm),
1880             (t2SUBri12  GPR:$src, imm0_4095_neg:$imm)>;
1881 let AddedComplexity = 1 in
1882 def : T2Pat<(ARMaddc    rGPR:$src, imm0_255_neg:$imm),
1883             (t2SUBSri   rGPR:$src, imm0_255_neg:$imm)>;
1884 def : T2Pat<(ARMaddc    rGPR:$src, t2_so_imm_neg:$imm),
1885             (t2SUBSri   rGPR:$src, t2_so_imm_neg:$imm)>;
1886 // The with-carry-in form matches bitwise not instead of the negation.
1887 // Effectively, the inverse interpretation of the carry flag already accounts
1888 // for part of the negation.
1889 let AddedComplexity = 1 in
1890 def : T2Pat<(ARMadde    rGPR:$src, imm0_255_not:$imm, CPSR),
1891             (t2SBCri    rGPR:$src, imm0_255_not:$imm)>;
1892 def : T2Pat<(ARMadde    rGPR:$src, t2_so_imm_not:$imm, CPSR),
1893             (t2SBCri    rGPR:$src, t2_so_imm_not:$imm)>;
1894
1895 // Select Bytes -- for disassembly only
1896
1897 def t2SEL : T2ThreeReg<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1898                 NoItinerary, "sel", "\t$Rd, $Rn, $Rm", []>,
1899           Requires<[IsThumb2, HasThumb2DSP]> {
1900   let Inst{31-27} = 0b11111;
1901   let Inst{26-24} = 0b010;
1902   let Inst{23} = 0b1;
1903   let Inst{22-20} = 0b010;
1904   let Inst{15-12} = 0b1111;
1905   let Inst{7} = 0b1;
1906   let Inst{6-4} = 0b000;
1907 }
1908
1909 // A6.3.13, A6.3.14, A6.3.15 Parallel addition and subtraction (signed/unsigned)
1910 // And Miscellaneous operations -- for disassembly only
1911 class T2I_pam<bits<3> op22_20, bits<4> op7_4, string opc,
1912               list<dag> pat = [/* For disassembly only; pattern left blank */],
1913               dag iops = (ins rGPR:$Rn, rGPR:$Rm),
1914               string asm = "\t$Rd, $Rn, $Rm">
1915   : T2I<(outs rGPR:$Rd), iops, NoItinerary, opc, asm, pat>,
1916     Requires<[IsThumb2, HasThumb2DSP]> {
1917   let Inst{31-27} = 0b11111;
1918   let Inst{26-23} = 0b0101;
1919   let Inst{22-20} = op22_20;
1920   let Inst{15-12} = 0b1111;
1921   let Inst{7-4} = op7_4;
1922
1923   bits<4> Rd;
1924   bits<4> Rn;
1925   bits<4> Rm;
1926
1927   let Inst{11-8}  = Rd;
1928   let Inst{19-16} = Rn;
1929   let Inst{3-0}   = Rm;
1930 }
1931
1932 // Saturating add/subtract -- for disassembly only
1933
1934 def t2QADD    : T2I_pam<0b000, 0b1000, "qadd",
1935                         [(set rGPR:$Rd, (int_arm_qadd rGPR:$Rn, rGPR:$Rm))],
1936                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1937 def t2QADD16  : T2I_pam<0b001, 0b0001, "qadd16">;
1938 def t2QADD8   : T2I_pam<0b000, 0b0001, "qadd8">;
1939 def t2QASX    : T2I_pam<0b010, 0b0001, "qasx">;
1940 def t2QDADD   : T2I_pam<0b000, 0b1001, "qdadd", [],
1941                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1942 def t2QDSUB   : T2I_pam<0b000, 0b1011, "qdsub", [],
1943                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1944 def t2QSAX    : T2I_pam<0b110, 0b0001, "qsax">;
1945 def t2QSUB    : T2I_pam<0b000, 0b1010, "qsub",
1946                         [(set rGPR:$Rd, (int_arm_qsub rGPR:$Rn, rGPR:$Rm))],
1947                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1948 def t2QSUB16  : T2I_pam<0b101, 0b0001, "qsub16">;
1949 def t2QSUB8   : T2I_pam<0b100, 0b0001, "qsub8">;
1950 def t2UQADD16 : T2I_pam<0b001, 0b0101, "uqadd16">;
1951 def t2UQADD8  : T2I_pam<0b000, 0b0101, "uqadd8">;
1952 def t2UQASX   : T2I_pam<0b010, 0b0101, "uqasx">;
1953 def t2UQSAX   : T2I_pam<0b110, 0b0101, "uqsax">;
1954 def t2UQSUB16 : T2I_pam<0b101, 0b0101, "uqsub16">;
1955 def t2UQSUB8  : T2I_pam<0b100, 0b0101, "uqsub8">;
1956
1957 // Signed/Unsigned add/subtract -- for disassembly only
1958
1959 def t2SASX    : T2I_pam<0b010, 0b0000, "sasx">;
1960 def t2SADD16  : T2I_pam<0b001, 0b0000, "sadd16">;
1961 def t2SADD8   : T2I_pam<0b000, 0b0000, "sadd8">;
1962 def t2SSAX    : T2I_pam<0b110, 0b0000, "ssax">;
1963 def t2SSUB16  : T2I_pam<0b101, 0b0000, "ssub16">;
1964 def t2SSUB8   : T2I_pam<0b100, 0b0000, "ssub8">;
1965 def t2UASX    : T2I_pam<0b010, 0b0100, "uasx">;
1966 def t2UADD16  : T2I_pam<0b001, 0b0100, "uadd16">;
1967 def t2UADD8   : T2I_pam<0b000, 0b0100, "uadd8">;
1968 def t2USAX    : T2I_pam<0b110, 0b0100, "usax">;
1969 def t2USUB16  : T2I_pam<0b101, 0b0100, "usub16">;
1970 def t2USUB8   : T2I_pam<0b100, 0b0100, "usub8">;
1971
1972 // Signed/Unsigned halving add/subtract -- for disassembly only
1973
1974 def t2SHASX   : T2I_pam<0b010, 0b0010, "shasx">;
1975 def t2SHADD16 : T2I_pam<0b001, 0b0010, "shadd16">;
1976 def t2SHADD8  : T2I_pam<0b000, 0b0010, "shadd8">;
1977 def t2SHSAX   : T2I_pam<0b110, 0b0010, "shsax">;
1978 def t2SHSUB16 : T2I_pam<0b101, 0b0010, "shsub16">;
1979 def t2SHSUB8  : T2I_pam<0b100, 0b0010, "shsub8">;
1980 def t2UHASX   : T2I_pam<0b010, 0b0110, "uhasx">;
1981 def t2UHADD16 : T2I_pam<0b001, 0b0110, "uhadd16">;
1982 def t2UHADD8  : T2I_pam<0b000, 0b0110, "uhadd8">;
1983 def t2UHSAX   : T2I_pam<0b110, 0b0110, "uhsax">;
1984 def t2UHSUB16 : T2I_pam<0b101, 0b0110, "uhsub16">;
1985 def t2UHSUB8  : T2I_pam<0b100, 0b0110, "uhsub8">;
1986
1987 // Helper class for disassembly only
1988 // A6.3.16 & A6.3.17
1989 // T2Imac - Thumb2 multiply [accumulate, and absolute difference] instructions.
1990 class T2ThreeReg_mac<bit long, bits<3> op22_20, bits<4> op7_4, dag oops,
1991   dag iops, InstrItinClass itin, string opc, string asm, list<dag> pattern>
1992   : T2ThreeReg<oops, iops, itin, opc, asm, pattern> {
1993   let Inst{31-27} = 0b11111;
1994   let Inst{26-24} = 0b011;
1995   let Inst{23}    = long;
1996   let Inst{22-20} = op22_20;
1997   let Inst{7-4}   = op7_4;
1998 }
1999
2000 class T2FourReg_mac<bit long, bits<3> op22_20, bits<4> op7_4, dag oops,
2001   dag iops, InstrItinClass itin, string opc, string asm, list<dag> pattern>
2002   : T2FourReg<oops, iops, itin, opc, asm, pattern> {
2003   let Inst{31-27} = 0b11111;
2004   let Inst{26-24} = 0b011;
2005   let Inst{23}    = long;
2006   let Inst{22-20} = op22_20;
2007   let Inst{7-4}   = op7_4;
2008 }
2009
2010 // Unsigned Sum of Absolute Differences [and Accumulate].
2011 def t2USAD8   : T2ThreeReg_mac<0, 0b111, 0b0000, (outs rGPR:$Rd),
2012                                            (ins rGPR:$Rn, rGPR:$Rm),
2013                         NoItinerary, "usad8", "\t$Rd, $Rn, $Rm", []>,
2014           Requires<[IsThumb2, HasThumb2DSP]> {
2015   let Inst{15-12} = 0b1111;
2016 }
2017 def t2USADA8  : T2FourReg_mac<0, 0b111, 0b0000, (outs rGPR:$Rd),
2018                        (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), NoItinerary,
2019                         "usada8", "\t$Rd, $Rn, $Rm, $Ra", []>,
2020           Requires<[IsThumb2, HasThumb2DSP]>;
2021
2022 // Signed/Unsigned saturate.
2023 class T2SatI<dag oops, dag iops, InstrItinClass itin,
2024            string opc, string asm, list<dag> pattern>
2025   : T2I<oops, iops, itin, opc, asm, pattern> {
2026   bits<4> Rd;
2027   bits<4> Rn;
2028   bits<5> sat_imm;
2029   bits<7> sh;
2030
2031   let Inst{11-8}  = Rd;
2032   let Inst{19-16} = Rn;
2033   let Inst{4-0}   = sat_imm;
2034   let Inst{21}    = sh{5};
2035   let Inst{14-12} = sh{4-2};
2036   let Inst{7-6}   = sh{1-0};
2037 }
2038
2039 def t2SSAT: T2SatI<
2040               (outs rGPR:$Rd),
2041               (ins imm1_32:$sat_imm, rGPR:$Rn, t2_shift_imm:$sh),
2042               NoItinerary, "ssat", "\t$Rd, $sat_imm, $Rn$sh", []> {
2043   let Inst{31-27} = 0b11110;
2044   let Inst{25-22} = 0b1100;
2045   let Inst{20} = 0;
2046   let Inst{15} = 0;
2047   let Inst{5}  = 0;
2048 }
2049
2050 def t2SSAT16: T2SatI<
2051                 (outs rGPR:$Rd), (ins imm1_16:$sat_imm, rGPR:$Rn), NoItinerary,
2052                 "ssat16", "\t$Rd, $sat_imm, $Rn", []>,
2053           Requires<[IsThumb2, HasThumb2DSP]> {
2054   let Inst{31-27} = 0b11110;
2055   let Inst{25-22} = 0b1100;
2056   let Inst{20} = 0;
2057   let Inst{15} = 0;
2058   let Inst{21} = 1;        // sh = '1'
2059   let Inst{14-12} = 0b000; // imm3 = '000'
2060   let Inst{7-6} = 0b00;    // imm2 = '00'
2061   let Inst{5-4} = 0b00;
2062 }
2063
2064 def t2USAT: T2SatI<
2065                (outs rGPR:$Rd),
2066                (ins imm0_31:$sat_imm, rGPR:$Rn, t2_shift_imm:$sh),
2067                 NoItinerary, "usat", "\t$Rd, $sat_imm, $Rn$sh", []> {
2068   let Inst{31-27} = 0b11110;
2069   let Inst{25-22} = 0b1110;
2070   let Inst{20} = 0;
2071   let Inst{15} = 0;
2072 }
2073
2074 def t2USAT16: T2SatI<(outs rGPR:$Rd), (ins imm0_15:$sat_imm, rGPR:$Rn),
2075                      NoItinerary,
2076                      "usat16", "\t$Rd, $sat_imm, $Rn", []>,
2077           Requires<[IsThumb2, HasThumb2DSP]> {
2078   let Inst{31-22} = 0b1111001110;
2079   let Inst{20} = 0;
2080   let Inst{15} = 0;
2081   let Inst{21} = 1;        // sh = '1'
2082   let Inst{14-12} = 0b000; // imm3 = '000'
2083   let Inst{7-6} = 0b00;    // imm2 = '00'
2084   let Inst{5-4} = 0b00;
2085 }
2086
2087 def : T2Pat<(int_arm_ssat GPR:$a, imm:$pos), (t2SSAT imm:$pos, GPR:$a, 0)>;
2088 def : T2Pat<(int_arm_usat GPR:$a, imm:$pos), (t2USAT imm:$pos, GPR:$a, 0)>;
2089
2090 //===----------------------------------------------------------------------===//
2091 //  Shift and rotate Instructions.
2092 //
2093
2094 defm t2LSL  : T2I_sh_ir<0b00, "lsl", imm0_31,
2095                         BinOpFrag<(shl  node:$LHS, node:$RHS)>, "t2LSL">;
2096 defm t2LSR  : T2I_sh_ir<0b01, "lsr", imm_sr,
2097                         BinOpFrag<(srl  node:$LHS, node:$RHS)>, "t2LSR">;
2098 defm t2ASR  : T2I_sh_ir<0b10, "asr", imm_sr,
2099                         BinOpFrag<(sra  node:$LHS, node:$RHS)>, "t2ASR">;
2100 defm t2ROR  : T2I_sh_ir<0b11, "ror", imm0_31,
2101                         BinOpFrag<(rotr node:$LHS, node:$RHS)>, "t2ROR">;
2102
2103 // (rotr x, (and y, 0x...1f)) ==> (ROR x, y)
2104 def : Pat<(rotr rGPR:$lhs, (and rGPR:$rhs, lo5AllOne)),
2105           (t2RORrr rGPR:$lhs, rGPR:$rhs)>;
2106
2107 let Uses = [CPSR] in {
2108 def t2RRX : T2sTwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2109                    "rrx", "\t$Rd, $Rm",
2110                    [(set rGPR:$Rd, (ARMrrx rGPR:$Rm))]> {
2111   let Inst{31-27} = 0b11101;
2112   let Inst{26-25} = 0b01;
2113   let Inst{24-21} = 0b0010;
2114   let Inst{19-16} = 0b1111; // Rn
2115   let Inst{14-12} = 0b000;
2116   let Inst{7-4} = 0b0011;
2117 }
2118 }
2119
2120 let isCodeGenOnly = 1, Defs = [CPSR] in {
2121 def t2MOVsrl_flag : T2TwoRegShiftImm<
2122                         (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2123                         "lsrs", ".w\t$Rd, $Rm, #1",
2124                         [(set rGPR:$Rd, (ARMsrl_flag rGPR:$Rm))]> {
2125   let Inst{31-27} = 0b11101;
2126   let Inst{26-25} = 0b01;
2127   let Inst{24-21} = 0b0010;
2128   let Inst{20} = 1; // The S bit.
2129   let Inst{19-16} = 0b1111; // Rn
2130   let Inst{5-4} = 0b01; // Shift type.
2131   // Shift amount = Inst{14-12:7-6} = 1.
2132   let Inst{14-12} = 0b000;
2133   let Inst{7-6} = 0b01;
2134 }
2135 def t2MOVsra_flag : T2TwoRegShiftImm<
2136                         (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2137                         "asrs", ".w\t$Rd, $Rm, #1",
2138                         [(set rGPR:$Rd, (ARMsra_flag rGPR:$Rm))]> {
2139   let Inst{31-27} = 0b11101;
2140   let Inst{26-25} = 0b01;
2141   let Inst{24-21} = 0b0010;
2142   let Inst{20} = 1; // The S bit.
2143   let Inst{19-16} = 0b1111; // Rn
2144   let Inst{5-4} = 0b10; // Shift type.
2145   // Shift amount = Inst{14-12:7-6} = 1.
2146   let Inst{14-12} = 0b000;
2147   let Inst{7-6} = 0b01;
2148 }
2149 }
2150
2151 //===----------------------------------------------------------------------===//
2152 //  Bitwise Instructions.
2153 //
2154
2155 defm t2AND  : T2I_bin_w_irs<0b0000, "and",
2156                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2157                             BinOpFrag<(and node:$LHS, node:$RHS)>, "t2AND", 1>;
2158 defm t2ORR  : T2I_bin_w_irs<0b0010, "orr",
2159                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2160                             BinOpFrag<(or  node:$LHS, node:$RHS)>, "t2ORR", 1>;
2161 defm t2EOR  : T2I_bin_w_irs<0b0100, "eor",
2162                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2163                             BinOpFrag<(xor node:$LHS, node:$RHS)>, "t2EOR", 1>;
2164
2165 defm t2BIC  : T2I_bin_w_irs<0b0001, "bic",
2166                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2167                             BinOpFrag<(and node:$LHS, (not node:$RHS))>,
2168                             "t2BIC">;
2169
2170 class T2BitFI<dag oops, dag iops, InstrItinClass itin,
2171               string opc, string asm, list<dag> pattern>
2172     : T2I<oops, iops, itin, opc, asm, pattern> {
2173   bits<4> Rd;
2174   bits<5> msb;
2175   bits<5> lsb;
2176
2177   let Inst{11-8}  = Rd;
2178   let Inst{4-0}   = msb{4-0};
2179   let Inst{14-12} = lsb{4-2};
2180   let Inst{7-6}   = lsb{1-0};
2181 }
2182
2183 class T2TwoRegBitFI<dag oops, dag iops, InstrItinClass itin,
2184               string opc, string asm, list<dag> pattern>
2185     : T2BitFI<oops, iops, itin, opc, asm, pattern> {
2186   bits<4> Rn;
2187
2188   let Inst{19-16} = Rn;
2189 }
2190
2191 let Constraints = "$src = $Rd" in
2192 def t2BFC : T2BitFI<(outs rGPR:$Rd), (ins rGPR:$src, bf_inv_mask_imm:$imm),
2193                 IIC_iUNAsi, "bfc", "\t$Rd, $imm",
2194                 [(set rGPR:$Rd, (and rGPR:$src, bf_inv_mask_imm:$imm))]> {
2195   let Inst{31-27} = 0b11110;
2196   let Inst{26} = 0; // should be 0.
2197   let Inst{25} = 1;
2198   let Inst{24-20} = 0b10110;
2199   let Inst{19-16} = 0b1111; // Rn
2200   let Inst{15} = 0;
2201   let Inst{5} = 0; // should be 0.
2202
2203   bits<10> imm;
2204   let msb{4-0} = imm{9-5};
2205   let lsb{4-0} = imm{4-0};
2206 }
2207
2208 def t2SBFX: T2TwoRegBitFI<
2209                 (outs rGPR:$Rd), (ins rGPR:$Rn, imm0_31:$lsb, imm1_32:$msb),
2210                  IIC_iUNAsi, "sbfx", "\t$Rd, $Rn, $lsb, $msb", []> {
2211   let Inst{31-27} = 0b11110;
2212   let Inst{25} = 1;
2213   let Inst{24-20} = 0b10100;
2214   let Inst{15} = 0;
2215 }
2216
2217 def t2UBFX: T2TwoRegBitFI<
2218                 (outs rGPR:$Rd), (ins rGPR:$Rn, imm0_31:$lsb, imm1_32:$msb),
2219                  IIC_iUNAsi, "ubfx", "\t$Rd, $Rn, $lsb, $msb", []> {
2220   let Inst{31-27} = 0b11110;
2221   let Inst{25} = 1;
2222   let Inst{24-20} = 0b11100;
2223   let Inst{15} = 0;
2224 }
2225
2226 // A8.6.18  BFI - Bitfield insert (Encoding T1)
2227 let Constraints = "$src = $Rd" in {
2228   def t2BFI : T2TwoRegBitFI<(outs rGPR:$Rd),
2229                   (ins rGPR:$src, rGPR:$Rn, bf_inv_mask_imm:$imm),
2230                   IIC_iBITi, "bfi", "\t$Rd, $Rn, $imm",
2231                   [(set rGPR:$Rd, (ARMbfi rGPR:$src, rGPR:$Rn,
2232                                    bf_inv_mask_imm:$imm))]> {
2233     let Inst{31-27} = 0b11110;
2234     let Inst{26} = 0; // should be 0.
2235     let Inst{25} = 1;
2236     let Inst{24-20} = 0b10110;
2237     let Inst{15} = 0;
2238     let Inst{5} = 0; // should be 0.
2239
2240     bits<10> imm;
2241     let msb{4-0} = imm{9-5};
2242     let lsb{4-0} = imm{4-0};
2243   }
2244 }
2245
2246 defm t2ORN  : T2I_bin_irs<0b0011, "orn",
2247                           IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2248                           BinOpFrag<(or  node:$LHS, (not node:$RHS))>,
2249                           "t2ORN", 0, "">;
2250
2251 /// T2I_un_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns for a
2252 /// unary operation that produces a value. These are predicable and can be
2253 /// changed to modify CPSR.
2254 multiclass T2I_un_irs<bits<4> opcod, string opc,
2255                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
2256                       PatFrag opnode, bit Cheap = 0, bit ReMat = 0> {
2257    // shifted imm
2258    def i : T2sOneRegImm<(outs rGPR:$Rd), (ins t2_so_imm:$imm), iii,
2259                 opc, "\t$Rd, $imm",
2260                 [(set rGPR:$Rd, (opnode t2_so_imm:$imm))]> {
2261      let isAsCheapAsAMove = Cheap;
2262      let isReMaterializable = ReMat;
2263      let Inst{31-27} = 0b11110;
2264      let Inst{25} = 0;
2265      let Inst{24-21} = opcod;
2266      let Inst{19-16} = 0b1111; // Rn
2267      let Inst{15} = 0;
2268    }
2269    // register
2270    def r : T2sTwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm), iir,
2271                 opc, ".w\t$Rd, $Rm",
2272                 [(set rGPR:$Rd, (opnode rGPR:$Rm))]> {
2273      let Inst{31-27} = 0b11101;
2274      let Inst{26-25} = 0b01;
2275      let Inst{24-21} = opcod;
2276      let Inst{19-16} = 0b1111; // Rn
2277      let Inst{14-12} = 0b000; // imm3
2278      let Inst{7-6} = 0b00; // imm2
2279      let Inst{5-4} = 0b00; // type
2280    }
2281    // shifted register
2282    def s : T2sOneRegShiftedReg<(outs rGPR:$Rd), (ins t2_so_reg:$ShiftedRm), iis,
2283                 opc, ".w\t$Rd, $ShiftedRm",
2284                 [(set rGPR:$Rd, (opnode t2_so_reg:$ShiftedRm))]> {
2285      let Inst{31-27} = 0b11101;
2286      let Inst{26-25} = 0b01;
2287      let Inst{24-21} = opcod;
2288      let Inst{19-16} = 0b1111; // Rn
2289    }
2290 }
2291
2292 // Prefer over of t2EORri ra, rb, -1 because mvn has 16-bit version
2293 let AddedComplexity = 1 in
2294 defm t2MVN  : T2I_un_irs <0b0011, "mvn",
2295                           IIC_iMVNi, IIC_iMVNr, IIC_iMVNsi,
2296                           UnOpFrag<(not node:$Src)>, 1, 1>;
2297
2298 let AddedComplexity = 1 in
2299 def : T2Pat<(and     rGPR:$src, t2_so_imm_not:$imm),
2300             (t2BICri rGPR:$src, t2_so_imm_not:$imm)>;
2301
2302 // FIXME: Disable this pattern on Darwin to workaround an assembler bug.
2303 def : T2Pat<(or      rGPR:$src, t2_so_imm_not:$imm),
2304             (t2ORNri rGPR:$src, t2_so_imm_not:$imm)>,
2305             Requires<[IsThumb2]>;
2306
2307 def : T2Pat<(t2_so_imm_not:$src),
2308             (t2MVNi t2_so_imm_not:$src)>;
2309
2310 //===----------------------------------------------------------------------===//
2311 //  Multiply Instructions.
2312 //
2313 let isCommutable = 1 in
2314 def t2MUL: T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2315                 "mul", "\t$Rd, $Rn, $Rm",
2316                 [(set rGPR:$Rd, (mul rGPR:$Rn, rGPR:$Rm))]> {
2317   let Inst{31-27} = 0b11111;
2318   let Inst{26-23} = 0b0110;
2319   let Inst{22-20} = 0b000;
2320   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2321   let Inst{7-4} = 0b0000; // Multiply
2322 }
2323
2324 def t2MLA: T2FourReg<
2325                 (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2326                 "mla", "\t$Rd, $Rn, $Rm, $Ra",
2327                 [(set rGPR:$Rd, (add (mul rGPR:$Rn, rGPR:$Rm), rGPR:$Ra))]> {
2328   let Inst{31-27} = 0b11111;
2329   let Inst{26-23} = 0b0110;
2330   let Inst{22-20} = 0b000;
2331   let Inst{7-4} = 0b0000; // Multiply
2332 }
2333
2334 def t2MLS: T2FourReg<
2335                 (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2336                 "mls", "\t$Rd, $Rn, $Rm, $Ra",
2337                 [(set rGPR:$Rd, (sub rGPR:$Ra, (mul rGPR:$Rn, rGPR:$Rm)))]> {
2338   let Inst{31-27} = 0b11111;
2339   let Inst{26-23} = 0b0110;
2340   let Inst{22-20} = 0b000;
2341   let Inst{7-4} = 0b0001; // Multiply and Subtract
2342 }
2343
2344 // Extra precision multiplies with low / high results
2345 let neverHasSideEffects = 1 in {
2346 let isCommutable = 1 in {
2347 def t2SMULL : T2MulLong<0b000, 0b0000,
2348                   (outs rGPR:$RdLo, rGPR:$RdHi),
2349                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL64,
2350                    "smull", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2351
2352 def t2UMULL : T2MulLong<0b010, 0b0000,
2353                   (outs rGPR:$RdLo, rGPR:$RdHi),
2354                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL64,
2355                    "umull", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2356 } // isCommutable
2357
2358 // Multiply + accumulate
2359 def t2SMLAL : T2MulLong<0b100, 0b0000,
2360                   (outs rGPR:$RdLo, rGPR:$RdHi),
2361                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2362                   "smlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2363
2364 def t2UMLAL : T2MulLong<0b110, 0b0000,
2365                   (outs rGPR:$RdLo, rGPR:$RdHi),
2366                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2367                   "umlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2368
2369 def t2UMAAL : T2MulLong<0b110, 0b0110,
2370                   (outs rGPR:$RdLo, rGPR:$RdHi),
2371                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2372                   "umaal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
2373           Requires<[IsThumb2, HasThumb2DSP]>;
2374 } // neverHasSideEffects
2375
2376 // Rounding variants of the below included for disassembly only
2377
2378 // Most significant word multiply
2379 def t2SMMUL : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2380                   "smmul", "\t$Rd, $Rn, $Rm",
2381                   [(set rGPR:$Rd, (mulhs rGPR:$Rn, rGPR:$Rm))]>,
2382           Requires<[IsThumb2, HasThumb2DSP]> {
2383   let Inst{31-27} = 0b11111;
2384   let Inst{26-23} = 0b0110;
2385   let Inst{22-20} = 0b101;
2386   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2387   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2388 }
2389
2390 def t2SMMULR : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2391                   "smmulr", "\t$Rd, $Rn, $Rm", []>,
2392           Requires<[IsThumb2, HasThumb2DSP]> {
2393   let Inst{31-27} = 0b11111;
2394   let Inst{26-23} = 0b0110;
2395   let Inst{22-20} = 0b101;
2396   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2397   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2398 }
2399
2400 def t2SMMLA : T2FourReg<
2401         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2402                 "smmla", "\t$Rd, $Rn, $Rm, $Ra",
2403                 [(set rGPR:$Rd, (add (mulhs rGPR:$Rm, rGPR:$Rn), rGPR:$Ra))]>,
2404           Requires<[IsThumb2, HasThumb2DSP]> {
2405   let Inst{31-27} = 0b11111;
2406   let Inst{26-23} = 0b0110;
2407   let Inst{22-20} = 0b101;
2408   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2409 }
2410
2411 def t2SMMLAR: T2FourReg<
2412         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2413                   "smmlar", "\t$Rd, $Rn, $Rm, $Ra", []>,
2414           Requires<[IsThumb2, HasThumb2DSP]> {
2415   let Inst{31-27} = 0b11111;
2416   let Inst{26-23} = 0b0110;
2417   let Inst{22-20} = 0b101;
2418   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2419 }
2420
2421 def t2SMMLS: T2FourReg<
2422         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2423                 "smmls", "\t$Rd, $Rn, $Rm, $Ra",
2424                 [(set rGPR:$Rd, (sub rGPR:$Ra, (mulhs rGPR:$Rn, rGPR:$Rm)))]>,
2425           Requires<[IsThumb2, HasThumb2DSP]> {
2426   let Inst{31-27} = 0b11111;
2427   let Inst{26-23} = 0b0110;
2428   let Inst{22-20} = 0b110;
2429   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2430 }
2431
2432 def t2SMMLSR:T2FourReg<
2433         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2434                 "smmlsr", "\t$Rd, $Rn, $Rm, $Ra", []>,
2435           Requires<[IsThumb2, HasThumb2DSP]> {
2436   let Inst{31-27} = 0b11111;
2437   let Inst{26-23} = 0b0110;
2438   let Inst{22-20} = 0b110;
2439   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2440 }
2441
2442 multiclass T2I_smul<string opc, PatFrag opnode> {
2443   def BB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2444               !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm",
2445               [(set rGPR:$Rd, (opnode (sext_inreg rGPR:$Rn, i16),
2446                                       (sext_inreg rGPR:$Rm, i16)))]>,
2447           Requires<[IsThumb2, HasThumb2DSP]> {
2448     let Inst{31-27} = 0b11111;
2449     let Inst{26-23} = 0b0110;
2450     let Inst{22-20} = 0b001;
2451     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2452     let Inst{7-6} = 0b00;
2453     let Inst{5-4} = 0b00;
2454   }
2455
2456   def BT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2457               !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm",
2458               [(set rGPR:$Rd, (opnode (sext_inreg rGPR:$Rn, i16),
2459                                       (sra rGPR:$Rm, (i32 16))))]>,
2460           Requires<[IsThumb2, HasThumb2DSP]> {
2461     let Inst{31-27} = 0b11111;
2462     let Inst{26-23} = 0b0110;
2463     let Inst{22-20} = 0b001;
2464     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2465     let Inst{7-6} = 0b00;
2466     let Inst{5-4} = 0b01;
2467   }
2468
2469   def TB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2470               !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm",
2471               [(set rGPR:$Rd, (opnode (sra rGPR:$Rn, (i32 16)),
2472                                       (sext_inreg rGPR:$Rm, i16)))]>,
2473           Requires<[IsThumb2, HasThumb2DSP]> {
2474     let Inst{31-27} = 0b11111;
2475     let Inst{26-23} = 0b0110;
2476     let Inst{22-20} = 0b001;
2477     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2478     let Inst{7-6} = 0b00;
2479     let Inst{5-4} = 0b10;
2480   }
2481
2482   def TT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2483               !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm",
2484               [(set rGPR:$Rd, (opnode (sra rGPR:$Rn, (i32 16)),
2485                                       (sra rGPR:$Rm, (i32 16))))]>,
2486           Requires<[IsThumb2, HasThumb2DSP]> {
2487     let Inst{31-27} = 0b11111;
2488     let Inst{26-23} = 0b0110;
2489     let Inst{22-20} = 0b001;
2490     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2491     let Inst{7-6} = 0b00;
2492     let Inst{5-4} = 0b11;
2493   }
2494
2495   def WB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2496               !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm",
2497               [(set rGPR:$Rd, (sra (opnode rGPR:$Rn,
2498                                     (sext_inreg rGPR:$Rm, i16)), (i32 16)))]>,
2499           Requires<[IsThumb2, HasThumb2DSP]> {
2500     let Inst{31-27} = 0b11111;
2501     let Inst{26-23} = 0b0110;
2502     let Inst{22-20} = 0b011;
2503     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2504     let Inst{7-6} = 0b00;
2505     let Inst{5-4} = 0b00;
2506   }
2507
2508   def WT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2509               !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm",
2510               [(set rGPR:$Rd, (sra (opnode rGPR:$Rn,
2511                                     (sra rGPR:$Rm, (i32 16))), (i32 16)))]>,
2512           Requires<[IsThumb2, HasThumb2DSP]> {
2513     let Inst{31-27} = 0b11111;
2514     let Inst{26-23} = 0b0110;
2515     let Inst{22-20} = 0b011;
2516     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2517     let Inst{7-6} = 0b00;
2518     let Inst{5-4} = 0b01;
2519   }
2520 }
2521
2522
2523 multiclass T2I_smla<string opc, PatFrag opnode> {
2524   def BB : T2FourReg<
2525         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2526               !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm, $Ra",
2527               [(set rGPR:$Rd, (add rGPR:$Ra,
2528                                (opnode (sext_inreg rGPR:$Rn, i16),
2529                                        (sext_inreg rGPR:$Rm, i16))))]>,
2530           Requires<[IsThumb2, HasThumb2DSP]> {
2531     let Inst{31-27} = 0b11111;
2532     let Inst{26-23} = 0b0110;
2533     let Inst{22-20} = 0b001;
2534     let Inst{7-6} = 0b00;
2535     let Inst{5-4} = 0b00;
2536   }
2537
2538   def BT : T2FourReg<
2539        (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2540              !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm, $Ra",
2541              [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sext_inreg rGPR:$Rn, i16),
2542                                                  (sra rGPR:$Rm, (i32 16)))))]>,
2543           Requires<[IsThumb2, HasThumb2DSP]> {
2544     let Inst{31-27} = 0b11111;
2545     let Inst{26-23} = 0b0110;
2546     let Inst{22-20} = 0b001;
2547     let Inst{7-6} = 0b00;
2548     let Inst{5-4} = 0b01;
2549   }
2550
2551   def TB : T2FourReg<
2552         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2553               !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm, $Ra",
2554               [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sra rGPR:$Rn, (i32 16)),
2555                                                (sext_inreg rGPR:$Rm, i16))))]>,
2556           Requires<[IsThumb2, HasThumb2DSP]> {
2557     let Inst{31-27} = 0b11111;
2558     let Inst{26-23} = 0b0110;
2559     let Inst{22-20} = 0b001;
2560     let Inst{7-6} = 0b00;
2561     let Inst{5-4} = 0b10;
2562   }
2563
2564   def TT : T2FourReg<
2565         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2566               !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm, $Ra",
2567              [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sra rGPR:$Rn, (i32 16)),
2568                                                  (sra rGPR:$Rm, (i32 16)))))]>,
2569           Requires<[IsThumb2, HasThumb2DSP]> {
2570     let Inst{31-27} = 0b11111;
2571     let Inst{26-23} = 0b0110;
2572     let Inst{22-20} = 0b001;
2573     let Inst{7-6} = 0b00;
2574     let Inst{5-4} = 0b11;
2575   }
2576
2577   def WB : T2FourReg<
2578         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2579               !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm, $Ra",
2580               [(set rGPR:$Rd, (add rGPR:$Ra, (sra (opnode rGPR:$Rn,
2581                                     (sext_inreg rGPR:$Rm, i16)), (i32 16))))]>,
2582           Requires<[IsThumb2, HasThumb2DSP]> {
2583     let Inst{31-27} = 0b11111;
2584     let Inst{26-23} = 0b0110;
2585     let Inst{22-20} = 0b011;
2586     let Inst{7-6} = 0b00;
2587     let Inst{5-4} = 0b00;
2588   }
2589
2590   def WT : T2FourReg<
2591         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2592               !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm, $Ra",
2593               [(set rGPR:$Rd, (add rGPR:$Ra, (sra (opnode rGPR:$Rn,
2594                                       (sra rGPR:$Rm, (i32 16))), (i32 16))))]>,
2595           Requires<[IsThumb2, HasThumb2DSP]> {
2596     let Inst{31-27} = 0b11111;
2597     let Inst{26-23} = 0b0110;
2598     let Inst{22-20} = 0b011;
2599     let Inst{7-6} = 0b00;
2600     let Inst{5-4} = 0b01;
2601   }
2602 }
2603
2604 defm t2SMUL : T2I_smul<"smul", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
2605 defm t2SMLA : T2I_smla<"smla", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
2606
2607 // Halfword multiple accumulate long: SMLAL<x><y>
2608 def t2SMLALBB : T2FourReg_mac<1, 0b100, 0b1000, (outs rGPR:$Ra,rGPR:$Rd),
2609          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlalbb", "\t$Ra, $Rd, $Rn, $Rm",
2610            [/* For disassembly only; pattern left blank */]>,
2611           Requires<[IsThumb2, HasThumb2DSP]>;
2612 def t2SMLALBT : T2FourReg_mac<1, 0b100, 0b1001, (outs rGPR:$Ra,rGPR:$Rd),
2613          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlalbt", "\t$Ra, $Rd, $Rn, $Rm",
2614            [/* For disassembly only; pattern left blank */]>,
2615           Requires<[IsThumb2, HasThumb2DSP]>;
2616 def t2SMLALTB : T2FourReg_mac<1, 0b100, 0b1010, (outs rGPR:$Ra,rGPR:$Rd),
2617          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaltb", "\t$Ra, $Rd, $Rn, $Rm",
2618            [/* For disassembly only; pattern left blank */]>,
2619           Requires<[IsThumb2, HasThumb2DSP]>;
2620 def t2SMLALTT : T2FourReg_mac<1, 0b100, 0b1011, (outs rGPR:$Ra,rGPR:$Rd),
2621          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaltt", "\t$Ra, $Rd, $Rn, $Rm",
2622            [/* For disassembly only; pattern left blank */]>,
2623           Requires<[IsThumb2, HasThumb2DSP]>;
2624
2625 // Dual halfword multiple: SMUAD, SMUSD, SMLAD, SMLSD, SMLALD, SMLSLD
2626 def t2SMUAD: T2ThreeReg_mac<
2627             0, 0b010, 0b0000, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2628             IIC_iMAC32, "smuad", "\t$Rd, $Rn, $Rm", []>,
2629           Requires<[IsThumb2, HasThumb2DSP]> {
2630   let Inst{15-12} = 0b1111;
2631 }
2632 def t2SMUADX:T2ThreeReg_mac<
2633             0, 0b010, 0b0001, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2634             IIC_iMAC32, "smuadx", "\t$Rd, $Rn, $Rm", []>,
2635           Requires<[IsThumb2, HasThumb2DSP]> {
2636   let Inst{15-12} = 0b1111;
2637 }
2638 def t2SMUSD: T2ThreeReg_mac<
2639             0, 0b100, 0b0000, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2640             IIC_iMAC32, "smusd", "\t$Rd, $Rn, $Rm", []>,
2641           Requires<[IsThumb2, HasThumb2DSP]> {
2642   let Inst{15-12} = 0b1111;
2643 }
2644 def t2SMUSDX:T2ThreeReg_mac<
2645             0, 0b100, 0b0001, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2646             IIC_iMAC32, "smusdx", "\t$Rd, $Rn, $Rm", []>,
2647           Requires<[IsThumb2, HasThumb2DSP]> {
2648   let Inst{15-12} = 0b1111;
2649 }
2650 def t2SMLAD   : T2FourReg_mac<
2651             0, 0b010, 0b0000, (outs rGPR:$Rd),
2652             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlad",
2653             "\t$Rd, $Rn, $Rm, $Ra", []>,
2654           Requires<[IsThumb2, HasThumb2DSP]>;
2655 def t2SMLADX  : T2FourReg_mac<
2656             0, 0b010, 0b0001, (outs rGPR:$Rd),
2657             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smladx",
2658             "\t$Rd, $Rn, $Rm, $Ra", []>,
2659           Requires<[IsThumb2, HasThumb2DSP]>;
2660 def t2SMLSD   : T2FourReg_mac<0, 0b100, 0b0000, (outs rGPR:$Rd),
2661             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlsd",
2662             "\t$Rd, $Rn, $Rm, $Ra", []>,
2663           Requires<[IsThumb2, HasThumb2DSP]>;
2664 def t2SMLSDX  : T2FourReg_mac<0, 0b100, 0b0001, (outs rGPR:$Rd),
2665             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlsdx",
2666             "\t$Rd, $Rn, $Rm, $Ra", []>,
2667           Requires<[IsThumb2, HasThumb2DSP]>;
2668 def t2SMLALD  : T2FourReg_mac<1, 0b100, 0b1100, (outs rGPR:$Ra,rGPR:$Rd),
2669                         (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64, "smlald",
2670                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2671           Requires<[IsThumb2, HasThumb2DSP]>;
2672 def t2SMLALDX : T2FourReg_mac<1, 0b100, 0b1101, (outs rGPR:$Ra,rGPR:$Rd),
2673                         (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaldx",
2674                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2675           Requires<[IsThumb2, HasThumb2DSP]>;
2676 def t2SMLSLD  : T2FourReg_mac<1, 0b101, 0b1100, (outs rGPR:$Ra,rGPR:$Rd),
2677                         (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlsld",
2678                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2679           Requires<[IsThumb2, HasThumb2DSP]>;
2680 def t2SMLSLDX : T2FourReg_mac<1, 0b101, 0b1101, (outs rGPR:$Ra,rGPR:$Rd),
2681                         (ins rGPR:$Rm,rGPR:$Rn), IIC_iMAC64, "smlsldx",
2682                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2683           Requires<[IsThumb2, HasThumb2DSP]>;
2684
2685 //===----------------------------------------------------------------------===//
2686 //  Division Instructions.
2687 //  Signed and unsigned division on v7-M
2688 //
2689 def t2SDIV : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUi,
2690                  "sdiv", "\t$Rd, $Rn, $Rm",
2691                  [(set rGPR:$Rd, (sdiv rGPR:$Rn, rGPR:$Rm))]>,
2692                  Requires<[HasDivide, IsThumb2]> {
2693   let Inst{31-27} = 0b11111;
2694   let Inst{26-21} = 0b011100;
2695   let Inst{20} = 0b1;
2696   let Inst{15-12} = 0b1111;
2697   let Inst{7-4} = 0b1111;
2698 }
2699
2700 def t2UDIV : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUi,
2701                  "udiv", "\t$Rd, $Rn, $Rm",
2702                  [(set rGPR:$Rd, (udiv rGPR:$Rn, rGPR:$Rm))]>,
2703                  Requires<[HasDivide, IsThumb2]> {
2704   let Inst{31-27} = 0b11111;
2705   let Inst{26-21} = 0b011101;
2706   let Inst{20} = 0b1;
2707   let Inst{15-12} = 0b1111;
2708   let Inst{7-4} = 0b1111;
2709 }
2710
2711 //===----------------------------------------------------------------------===//
2712 //  Misc. Arithmetic Instructions.
2713 //
2714
2715 class T2I_misc<bits<2> op1, bits<2> op2, dag oops, dag iops,
2716       InstrItinClass itin, string opc, string asm, list<dag> pattern>
2717   : T2ThreeReg<oops, iops, itin, opc, asm, pattern> {
2718   let Inst{31-27} = 0b11111;
2719   let Inst{26-22} = 0b01010;
2720   let Inst{21-20} = op1;
2721   let Inst{15-12} = 0b1111;
2722   let Inst{7-6} = 0b10;
2723   let Inst{5-4} = op2;
2724   let Rn{3-0} = Rm;
2725 }
2726
2727 def t2CLZ : T2I_misc<0b11, 0b00, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2728                     "clz", "\t$Rd, $Rm", [(set rGPR:$Rd, (ctlz rGPR:$Rm))]>;
2729
2730 def t2RBIT : T2I_misc<0b01, 0b10, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2731                       "rbit", "\t$Rd, $Rm",
2732                       [(set rGPR:$Rd, (ARMrbit rGPR:$Rm))]>;
2733
2734 def t2REV : T2I_misc<0b01, 0b00, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2735                  "rev", ".w\t$Rd, $Rm", [(set rGPR:$Rd, (bswap rGPR:$Rm))]>;
2736
2737 def t2REV16 : T2I_misc<0b01, 0b01, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2738                        "rev16", ".w\t$Rd, $Rm",
2739                 [(set rGPR:$Rd, (rotr (bswap rGPR:$Rm), (i32 16)))]>;
2740
2741 def t2REVSH : T2I_misc<0b01, 0b11, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2742                        "revsh", ".w\t$Rd, $Rm",
2743                  [(set rGPR:$Rd, (sra (bswap rGPR:$Rm), (i32 16)))]>;
2744
2745 def : T2Pat<(or (sra (shl rGPR:$Rm, (i32 24)), (i32 16)),
2746                 (and (srl rGPR:$Rm, (i32 8)), 0xFF)),
2747             (t2REVSH rGPR:$Rm)>;
2748
2749 def t2PKHBT : T2ThreeReg<
2750             (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, pkh_lsl_amt:$sh),
2751                   IIC_iBITsi, "pkhbt", "\t$Rd, $Rn, $Rm$sh",
2752                   [(set rGPR:$Rd, (or (and rGPR:$Rn, 0xFFFF),
2753                                       (and (shl rGPR:$Rm, pkh_lsl_amt:$sh),
2754                                            0xFFFF0000)))]>,
2755                   Requires<[HasT2ExtractPack, IsThumb2]> {
2756   let Inst{31-27} = 0b11101;
2757   let Inst{26-25} = 0b01;
2758   let Inst{24-20} = 0b01100;
2759   let Inst{5} = 0; // BT form
2760   let Inst{4} = 0;
2761
2762   bits<5> sh;
2763   let Inst{14-12} = sh{4-2};
2764   let Inst{7-6}   = sh{1-0};
2765 }
2766
2767 // Alternate cases for PKHBT where identities eliminate some nodes.
2768 def : T2Pat<(or (and rGPR:$src1, 0xFFFF), (and rGPR:$src2, 0xFFFF0000)),
2769             (t2PKHBT rGPR:$src1, rGPR:$src2, 0)>,
2770             Requires<[HasT2ExtractPack, IsThumb2]>;
2771 def : T2Pat<(or (and rGPR:$src1, 0xFFFF), (shl rGPR:$src2, imm16_31:$sh)),
2772             (t2PKHBT rGPR:$src1, rGPR:$src2, imm16_31:$sh)>,
2773             Requires<[HasT2ExtractPack, IsThumb2]>;
2774
2775 // Note: Shifts of 1-15 bits will be transformed to srl instead of sra and
2776 // will match the pattern below.
2777 def t2PKHTB : T2ThreeReg<
2778                   (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, pkh_asr_amt:$sh),
2779                   IIC_iBITsi, "pkhtb", "\t$Rd, $Rn, $Rm$sh",
2780                   [(set rGPR:$Rd, (or (and rGPR:$Rn, 0xFFFF0000),
2781                                        (and (sra rGPR:$Rm, pkh_asr_amt:$sh),
2782                                             0xFFFF)))]>,
2783                   Requires<[HasT2ExtractPack, IsThumb2]> {
2784   let Inst{31-27} = 0b11101;
2785   let Inst{26-25} = 0b01;
2786   let Inst{24-20} = 0b01100;
2787   let Inst{5} = 1; // TB form
2788   let Inst{4} = 0;
2789
2790   bits<5> sh;
2791   let Inst{14-12} = sh{4-2};
2792   let Inst{7-6}   = sh{1-0};
2793 }
2794
2795 // Alternate cases for PKHTB where identities eliminate some nodes.  Note that
2796 // a shift amount of 0 is *not legal* here, it is PKHBT instead.
2797 def : T2Pat<(or (and rGPR:$src1, 0xFFFF0000), (srl rGPR:$src2, imm16_31:$sh)),
2798             (t2PKHTB rGPR:$src1, rGPR:$src2, imm16_31:$sh)>,
2799             Requires<[HasT2ExtractPack, IsThumb2]>;
2800 def : T2Pat<(or (and rGPR:$src1, 0xFFFF0000),
2801                 (and (srl rGPR:$src2, imm1_15:$sh), 0xFFFF)),
2802             (t2PKHTB rGPR:$src1, rGPR:$src2, imm1_15:$sh)>,
2803             Requires<[HasT2ExtractPack, IsThumb2]>;
2804
2805 //===----------------------------------------------------------------------===//
2806 //  Comparison Instructions...
2807 //
2808 defm t2CMP  : T2I_cmp_irs<0b1101, "cmp",
2809                           IIC_iCMPi, IIC_iCMPr, IIC_iCMPsi,
2810                           BinOpFrag<(ARMcmp node:$LHS, node:$RHS)>, "t2CMP">;
2811
2812 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, t2_so_imm:$imm),
2813             (t2CMPri  GPRnopc:$lhs, t2_so_imm:$imm)>;
2814 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, rGPR:$rhs),
2815             (t2CMPrr  GPRnopc:$lhs, rGPR:$rhs)>;
2816 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, t2_so_reg:$rhs),
2817             (t2CMPrs  GPRnopc:$lhs, t2_so_reg:$rhs)>;
2818
2819 //FIXME: Disable CMN, as CCodes are backwards from compare expectations
2820 //       Compare-to-zero still works out, just not the relationals
2821 //defm t2CMN  : T2I_cmp_irs<0b1000, "cmn",
2822 //                          BinOpFrag<(ARMcmp node:$LHS,(ineg node:$RHS))>>;
2823 defm t2CMNz : T2I_cmp_irs<0b1000, "cmn",
2824                           IIC_iCMPi, IIC_iCMPr, IIC_iCMPsi,
2825                           BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>,
2826                           "t2CMNz">;
2827
2828 //def : T2Pat<(ARMcmp  GPR:$src, t2_so_imm_neg:$imm),
2829 //            (t2CMNri GPR:$src, t2_so_imm_neg:$imm)>;
2830
2831 def : T2Pat<(ARMcmpZ  GPRnopc:$src, t2_so_imm_neg:$imm),
2832             (t2CMNzri GPRnopc:$src, t2_so_imm_neg:$imm)>;
2833
2834 defm t2TST  : T2I_cmp_irs<0b0000, "tst",
2835                           IIC_iTSTi, IIC_iTSTr, IIC_iTSTsi,
2836                          BinOpFrag<(ARMcmpZ (and_su node:$LHS, node:$RHS), 0)>,
2837                           "t2TST">;
2838 defm t2TEQ  : T2I_cmp_irs<0b0100, "teq",
2839                           IIC_iTSTi, IIC_iTSTr, IIC_iTSTsi,
2840                          BinOpFrag<(ARMcmpZ (xor_su node:$LHS, node:$RHS), 0)>,
2841                           "t2TEQ">;
2842
2843 // Conditional moves
2844 // FIXME: should be able to write a pattern for ARMcmov, but can't use
2845 // a two-value operand where a dag node expects two operands. :(
2846 let neverHasSideEffects = 1 in {
2847 def t2MOVCCr : t2PseudoInst<(outs rGPR:$Rd),
2848                             (ins rGPR:$false, rGPR:$Rm, pred:$p),
2849                             4, IIC_iCMOVr,
2850    [/*(set rGPR:$Rd, (ARMcmov rGPR:$false, rGPR:$Rm, imm:$cc, CCR:$ccr))*/]>,
2851                 RegConstraint<"$false = $Rd">;
2852
2853 let isMoveImm = 1 in
2854 def t2MOVCCi : t2PseudoInst<(outs rGPR:$Rd),
2855                             (ins rGPR:$false, t2_so_imm:$imm, pred:$p),
2856                    4, IIC_iCMOVi,
2857 [/*(set rGPR:$Rd,(ARMcmov rGPR:$false,t2_so_imm:$imm, imm:$cc, CCR:$ccr))*/]>,
2858                    RegConstraint<"$false = $Rd">;
2859
2860 // FIXME: Pseudo-ize these. For now, just mark codegen only.
2861 let isCodeGenOnly = 1 in {
2862 let isMoveImm = 1 in
2863 def t2MOVCCi16 : T2I<(outs rGPR:$Rd), (ins rGPR:$false, imm0_65535_expr:$imm),
2864                       IIC_iCMOVi,
2865                       "movw", "\t$Rd, $imm", []>,
2866                       RegConstraint<"$false = $Rd"> {
2867   let Inst{31-27} = 0b11110;
2868   let Inst{25} = 1;
2869   let Inst{24-21} = 0b0010;
2870   let Inst{20} = 0; // The S bit.
2871   let Inst{15} = 0;
2872
2873   bits<4> Rd;
2874   bits<16> imm;
2875
2876   let Inst{11-8}  = Rd;
2877   let Inst{19-16} = imm{15-12};
2878   let Inst{26}    = imm{11};
2879   let Inst{14-12} = imm{10-8};
2880   let Inst{7-0}   = imm{7-0};
2881 }
2882
2883 let isMoveImm = 1 in
2884 def t2MOVCCi32imm : PseudoInst<(outs rGPR:$dst),
2885                                (ins rGPR:$false, i32imm:$src, pred:$p),
2886                     IIC_iCMOVix2, []>, RegConstraint<"$false = $dst">;
2887
2888 let isMoveImm = 1 in
2889 def t2MVNCCi : T2OneRegImm<(outs rGPR:$Rd), (ins rGPR:$false, t2_so_imm:$imm),
2890                    IIC_iCMOVi, "mvn", "\t$Rd, $imm",
2891 [/*(set rGPR:$Rd,(ARMcmov rGPR:$false,t2_so_imm_not:$imm,
2892                    imm:$cc, CCR:$ccr))*/]>,
2893                    RegConstraint<"$false = $Rd"> {
2894   let Inst{31-27} = 0b11110;
2895   let Inst{25} = 0;
2896   let Inst{24-21} = 0b0011;
2897   let Inst{20} = 0; // The S bit.
2898   let Inst{19-16} = 0b1111; // Rn
2899   let Inst{15} = 0;
2900 }
2901
2902 class T2I_movcc_sh<bits<2> opcod, dag oops, dag iops, InstrItinClass itin,
2903                    string opc, string asm, list<dag> pattern>
2904   : T2TwoRegShiftImm<oops, iops, itin, opc, asm, pattern> {
2905   let Inst{31-27} = 0b11101;
2906   let Inst{26-25} = 0b01;
2907   let Inst{24-21} = 0b0010;
2908   let Inst{20} = 0; // The S bit.
2909   let Inst{19-16} = 0b1111; // Rn
2910   let Inst{5-4} = opcod; // Shift type.
2911 }
2912 def t2MOVCClsl : T2I_movcc_sh<0b00, (outs rGPR:$Rd),
2913                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2914                              IIC_iCMOVsi, "lsl", ".w\t$Rd, $Rm, $imm", []>,
2915                  RegConstraint<"$false = $Rd">;
2916 def t2MOVCClsr : T2I_movcc_sh<0b01, (outs rGPR:$Rd),
2917                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2918                              IIC_iCMOVsi, "lsr", ".w\t$Rd, $Rm, $imm", []>,
2919                  RegConstraint<"$false = $Rd">;
2920 def t2MOVCCasr : T2I_movcc_sh<0b10, (outs rGPR:$Rd),
2921                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2922                              IIC_iCMOVsi, "asr", ".w\t$Rd, $Rm, $imm", []>,
2923                  RegConstraint<"$false = $Rd">;
2924 def t2MOVCCror : T2I_movcc_sh<0b11, (outs rGPR:$Rd),
2925                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2926                              IIC_iCMOVsi, "ror", ".w\t$Rd, $Rm, $imm", []>,
2927                  RegConstraint<"$false = $Rd">;
2928 } // isCodeGenOnly = 1
2929 } // neverHasSideEffects
2930
2931 //===----------------------------------------------------------------------===//
2932 // Atomic operations intrinsics
2933 //
2934
2935 // memory barriers protect the atomic sequences
2936 let hasSideEffects = 1 in {
2937 def t2DMB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2938                   "dmb", "\t$opt", [(ARMMemBarrier (i32 imm:$opt))]>,
2939                   Requires<[IsThumb, HasDB]> {
2940   bits<4> opt;
2941   let Inst{31-4} = 0xf3bf8f5;
2942   let Inst{3-0} = opt;
2943 }
2944 }
2945
2946 def t2DSB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2947                   "dsb", "\t$opt", []>,
2948                   Requires<[IsThumb, HasDB]> {
2949   bits<4> opt;
2950   let Inst{31-4} = 0xf3bf8f4;
2951   let Inst{3-0} = opt;
2952 }
2953
2954 def t2ISB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2955                   "isb", "\t$opt",
2956                   []>, Requires<[IsThumb2, HasDB]> {
2957   bits<4> opt;
2958   let Inst{31-4} = 0xf3bf8f6;
2959   let Inst{3-0} = opt;
2960 }
2961
2962 class T2I_ldrex<bits<2> opcod, dag oops, dag iops, AddrMode am, int sz,
2963                 InstrItinClass itin, string opc, string asm, string cstr,
2964                 list<dag> pattern, bits<4> rt2 = 0b1111>
2965   : Thumb2I<oops, iops, am, sz, itin, opc, asm, cstr, pattern> {
2966   let Inst{31-27} = 0b11101;
2967   let Inst{26-20} = 0b0001101;
2968   let Inst{11-8} = rt2;
2969   let Inst{7-6} = 0b01;
2970   let Inst{5-4} = opcod;
2971   let Inst{3-0} = 0b1111;
2972
2973   bits<4> addr;
2974   bits<4> Rt;
2975   let Inst{19-16} = addr;
2976   let Inst{15-12} = Rt;
2977 }
2978 class T2I_strex<bits<2> opcod, dag oops, dag iops, AddrMode am, int sz,
2979                 InstrItinClass itin, string opc, string asm, string cstr,
2980                 list<dag> pattern, bits<4> rt2 = 0b1111>
2981   : Thumb2I<oops, iops, am, sz, itin, opc, asm, cstr, pattern> {
2982   let Inst{31-27} = 0b11101;
2983   let Inst{26-20} = 0b0001100;
2984   let Inst{11-8} = rt2;
2985   let Inst{7-6} = 0b01;
2986   let Inst{5-4} = opcod;
2987
2988   bits<4> Rd;
2989   bits<4> addr;
2990   bits<4> Rt;
2991   let Inst{3-0}  = Rd;
2992   let Inst{19-16} = addr;
2993   let Inst{15-12} = Rt;
2994 }
2995
2996 let mayLoad = 1 in {
2997 def t2LDREXB : T2I_ldrex<0b00, (outs rGPR:$Rt), (ins addr_offset_none:$addr),
2998                          AddrModeNone, 4, NoItinerary,
2999                          "ldrexb", "\t$Rt, $addr", "", []>;
3000 def t2LDREXH : T2I_ldrex<0b01, (outs rGPR:$Rt), (ins addr_offset_none:$addr),
3001                          AddrModeNone, 4, NoItinerary,
3002                          "ldrexh", "\t$Rt, $addr", "", []>;
3003 def t2LDREX  : Thumb2I<(outs rGPR:$Rt), (ins t2addrmode_imm0_1020s4:$addr),
3004                        AddrModeNone, 4, NoItinerary,
3005                        "ldrex", "\t$Rt, $addr", "", []> {
3006   bits<4> Rt;
3007   bits<12> addr;
3008   let Inst{31-27} = 0b11101;
3009   let Inst{26-20} = 0b0000101;
3010   let Inst{19-16} = addr{11-8};
3011   let Inst{15-12} = Rt;
3012   let Inst{11-8} = 0b1111;
3013   let Inst{7-0} = addr{7-0};
3014 }
3015 let hasExtraDefRegAllocReq = 1 in
3016 def t2LDREXD : T2I_ldrex<0b11, (outs rGPR:$Rt, rGPR:$Rt2),
3017                          (ins addr_offset_none:$addr),
3018                          AddrModeNone, 4, NoItinerary,
3019                          "ldrexd", "\t$Rt, $Rt2, $addr", "",
3020                          [], {?, ?, ?, ?}> {
3021   bits<4> Rt2;
3022   let Inst{11-8} = Rt2;
3023 }
3024 }
3025
3026 let mayStore = 1, Constraints = "@earlyclobber $Rd" in {
3027 def t2STREXB : T2I_strex<0b00, (outs rGPR:$Rd),
3028                          (ins rGPR:$Rt, addr_offset_none:$addr),
3029                          AddrModeNone, 4, NoItinerary,
3030                          "strexb", "\t$Rd, $Rt, $addr", "", []>;
3031 def t2STREXH : T2I_strex<0b01, (outs rGPR:$Rd),
3032                          (ins rGPR:$Rt, addr_offset_none:$addr),
3033                          AddrModeNone, 4, NoItinerary,
3034                          "strexh", "\t$Rd, $Rt, $addr", "", []>;
3035 def t2STREX  : Thumb2I<(outs rGPR:$Rd), (ins rGPR:$Rt,
3036                              t2addrmode_imm0_1020s4:$addr),
3037                   AddrModeNone, 4, NoItinerary,
3038                   "strex", "\t$Rd, $Rt, $addr", "",
3039                   []> {
3040   bits<4> Rd;
3041   bits<4> Rt;
3042   bits<12> addr;
3043   let Inst{31-27} = 0b11101;
3044   let Inst{26-20} = 0b0000100;
3045   let Inst{19-16} = addr{11-8};
3046   let Inst{15-12} = Rt;
3047   let Inst{11-8}  = Rd;
3048   let Inst{7-0} = addr{7-0};
3049 }
3050 }
3051
3052 let hasExtraSrcRegAllocReq = 1, Constraints = "@earlyclobber $Rd" in
3053 def t2STREXD : T2I_strex<0b11, (outs rGPR:$Rd),
3054                          (ins rGPR:$Rt, rGPR:$Rt2, addr_offset_none:$addr),
3055                          AddrModeNone, 4, NoItinerary,
3056                          "strexd", "\t$Rd, $Rt, $Rt2, $addr", "", [],
3057                          {?, ?, ?, ?}> {
3058   bits<4> Rt2;
3059   let Inst{11-8} = Rt2;
3060 }
3061
3062 def t2CLREX : T2I<(outs), (ins), NoItinerary, "clrex", "", []>,
3063             Requires<[IsThumb2, HasV7]>  {
3064   let Inst{31-16} = 0xf3bf;
3065   let Inst{15-14} = 0b10;
3066   let Inst{13} = 0;
3067   let Inst{12} = 0;
3068   let Inst{11-8} = 0b1111;
3069   let Inst{7-4} = 0b0010;
3070   let Inst{3-0} = 0b1111;
3071 }
3072
3073 //===----------------------------------------------------------------------===//
3074 // SJLJ Exception handling intrinsics
3075 //   eh_sjlj_setjmp() is an instruction sequence to store the return
3076 //   address and save #0 in R0 for the non-longjmp case.
3077 //   Since by its nature we may be coming from some other function to get
3078 //   here, and we're using the stack frame for the containing function to
3079 //   save/restore registers, we can't keep anything live in regs across
3080 //   the eh_sjlj_setjmp(), else it will almost certainly have been tromped upon
3081 //   when we get here from a longjmp(). We force everything out of registers
3082 //   except for our own input by listing the relevant registers in Defs. By
3083 //   doing so, we also cause the prologue/epilogue code to actively preserve
3084 //   all of the callee-saved resgisters, which is exactly what we want.
3085 //   $val is a scratch register for our use.
3086 let Defs =
3087   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
3088     QQQQ0, QQQQ1, QQQQ2, QQQQ3 ],
3089   hasSideEffects = 1, isBarrier = 1, isCodeGenOnly = 1,
3090   usesCustomInserter = 1 in {
3091   def t2Int_eh_sjlj_setjmp : Thumb2XI<(outs), (ins tGPR:$src, tGPR:$val),
3092                                AddrModeNone, 0, NoItinerary, "", "",
3093                           [(set R0, (ARMeh_sjlj_setjmp tGPR:$src, tGPR:$val))]>,
3094                              Requires<[IsThumb2, HasVFP2]>;
3095 }
3096
3097 let Defs =
3098   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
3099   hasSideEffects = 1, isBarrier = 1, isCodeGenOnly = 1,
3100   usesCustomInserter = 1 in {
3101   def t2Int_eh_sjlj_setjmp_nofp : Thumb2XI<(outs), (ins tGPR:$src, tGPR:$val),
3102                                AddrModeNone, 0, NoItinerary, "", "",
3103                           [(set R0, (ARMeh_sjlj_setjmp tGPR:$src, tGPR:$val))]>,
3104                                   Requires<[IsThumb2, NoVFP]>;
3105 }
3106
3107
3108 //===----------------------------------------------------------------------===//
3109 // Control-Flow Instructions
3110 //
3111
3112 // FIXME: remove when we have a way to marking a MI with these properties.
3113 // FIXME: Should pc be an implicit operand like PICADD, etc?
3114 let isReturn = 1, isTerminator = 1, isBarrier = 1, mayLoad = 1,
3115     hasExtraDefRegAllocReq = 1, isCodeGenOnly = 1 in
3116 def t2LDMIA_RET: t2PseudoExpand<(outs GPR:$wb), (ins GPR:$Rn, pred:$p,
3117                                                    reglist:$regs, variable_ops),
3118                               4, IIC_iLoad_mBr, [],
3119             (t2LDMIA_UPD GPR:$wb, GPR:$Rn, pred:$p, reglist:$regs)>,
3120                          RegConstraint<"$Rn = $wb">;
3121
3122 let isBranch = 1, isTerminator = 1, isBarrier = 1 in {
3123 let isPredicable = 1 in
3124 def t2B   : T2I<(outs), (ins uncondbrtarget:$target), IIC_Br,
3125                  "b", ".w\t$target",
3126                  [(br bb:$target)]> {
3127   let Inst{31-27} = 0b11110;
3128   let Inst{15-14} = 0b10;
3129   let Inst{12} = 1;
3130
3131   bits<20> target;
3132   let Inst{26} = target{19};
3133   let Inst{11} = target{18};
3134   let Inst{13} = target{17};
3135   let Inst{21-16} = target{16-11};
3136   let Inst{10-0} = target{10-0};
3137 }
3138
3139 let isNotDuplicable = 1, isIndirectBranch = 1 in {
3140 def t2BR_JT : t2PseudoInst<(outs),
3141           (ins GPR:$target, GPR:$index, i32imm:$jt, i32imm:$id),
3142            0, IIC_Br,
3143           [(ARMbr2jt GPR:$target, GPR:$index, tjumptable:$jt, imm:$id)]>;
3144
3145 // FIXME: Add a non-pc based case that can be predicated.
3146 def t2TBB_JT : t2PseudoInst<(outs),
3147         (ins GPR:$index, i32imm:$jt, i32imm:$id), 0, IIC_Br, []>;
3148
3149 def t2TBH_JT : t2PseudoInst<(outs),
3150         (ins GPR:$index, i32imm:$jt, i32imm:$id), 0, IIC_Br, []>;
3151
3152 def t2TBB : T2I<(outs), (ins addrmode_tbb:$addr), IIC_Br,
3153                     "tbb", "\t$addr", []> {
3154   bits<4> Rn;
3155   bits<4> Rm;
3156   let Inst{31-20} = 0b111010001101;
3157   let Inst{19-16} = Rn;
3158   let Inst{15-5} = 0b11110000000;
3159   let Inst{4} = 0; // B form
3160   let Inst{3-0} = Rm;
3161
3162   let DecoderMethod = "DecodeThumbTableBranch";
3163 }
3164
3165 def t2TBH : T2I<(outs), (ins addrmode_tbh:$addr), IIC_Br,
3166                    "tbh", "\t$addr", []> {
3167   bits<4> Rn;
3168   bits<4> Rm;
3169   let Inst{31-20} = 0b111010001101;
3170   let Inst{19-16} = Rn;
3171   let Inst{15-5} = 0b11110000000;
3172   let Inst{4} = 1; // H form
3173   let Inst{3-0} = Rm;
3174
3175   let DecoderMethod = "DecodeThumbTableBranch";
3176 }
3177 } // isNotDuplicable, isIndirectBranch
3178
3179 } // isBranch, isTerminator, isBarrier
3180
3181 // FIXME: should be able to write a pattern for ARMBrcond, but can't use
3182 // a two-value operand where a dag node expects ", "two operands. :(
3183 let isBranch = 1, isTerminator = 1 in
3184 def t2Bcc : T2I<(outs), (ins brtarget:$target), IIC_Br,
3185                 "b", ".w\t$target",
3186                 [/*(ARMbrcond bb:$target, imm:$cc)*/]> {
3187   let Inst{31-27} = 0b11110;
3188   let Inst{15-14} = 0b10;
3189   let Inst{12} = 0;
3190
3191   bits<4> p;
3192   let Inst{25-22} = p;
3193
3194   bits<21> target;
3195   let Inst{26} = target{20};
3196   let Inst{11} = target{19};
3197   let Inst{13} = target{18};
3198   let Inst{21-16} = target{17-12};
3199   let Inst{10-0} = target{11-1};
3200
3201   let DecoderMethod = "DecodeThumb2BCCInstruction";
3202 }
3203
3204 // Tail calls. The Darwin version of thumb tail calls uses a t2 branch, so
3205 // it goes here.
3206 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in {
3207   // Darwin version.
3208   let Defs = [R0, R1, R2, R3, R9, R12, QQQQ0, QQQQ2, QQQQ3, PC],
3209       Uses = [SP] in
3210   def tTAILJMPd: tPseudoExpand<(outs),
3211                    (ins uncondbrtarget:$dst, pred:$p, variable_ops),
3212                    4, IIC_Br, [],
3213                    (t2B uncondbrtarget:$dst, pred:$p)>,
3214                  Requires<[IsThumb2, IsDarwin]>;
3215 }
3216
3217 // IT block
3218 let Defs = [ITSTATE] in
3219 def t2IT : Thumb2XI<(outs), (ins it_pred:$cc, it_mask:$mask),
3220                     AddrModeNone, 2,  IIC_iALUx,
3221                     "it$mask\t$cc", "", []> {
3222   // 16-bit instruction.
3223   let Inst{31-16} = 0x0000;
3224   let Inst{15-8} = 0b10111111;
3225
3226   bits<4> cc;
3227   bits<4> mask;
3228   let Inst{7-4} = cc;
3229   let Inst{3-0} = mask;
3230
3231   let DecoderMethod = "DecodeIT";
3232 }
3233
3234 // Branch and Exchange Jazelle -- for disassembly only
3235 // Rm = Inst{19-16}
3236 def t2BXJ : T2I<(outs), (ins rGPR:$func), NoItinerary, "bxj", "\t$func", []> {
3237   bits<4> func;
3238   let Inst{31-27} = 0b11110;
3239   let Inst{26} = 0;
3240   let Inst{25-20} = 0b111100;
3241   let Inst{19-16} = func;
3242   let Inst{15-0} = 0b1000111100000000;
3243 }
3244
3245 // Compare and branch on zero / non-zero
3246 let isBranch = 1, isTerminator = 1 in {
3247   def tCBZ  : T1I<(outs), (ins tGPR:$Rn, t_cbtarget:$target), IIC_Br,
3248                   "cbz\t$Rn, $target", []>,
3249               T1Misc<{0,0,?,1,?,?,?}>,
3250               Requires<[IsThumb2]> {
3251     // A8.6.27
3252     bits<6> target;
3253     bits<3> Rn;
3254     let Inst{9}   = target{5};
3255     let Inst{7-3} = target{4-0};
3256     let Inst{2-0} = Rn;
3257   }
3258
3259   def tCBNZ : T1I<(outs), (ins tGPR:$Rn, t_cbtarget:$target), IIC_Br,
3260                   "cbnz\t$Rn, $target", []>,
3261               T1Misc<{1,0,?,1,?,?,?}>,
3262               Requires<[IsThumb2]> {
3263     // A8.6.27
3264     bits<6> target;
3265     bits<3> Rn;
3266     let Inst{9}   = target{5};
3267     let Inst{7-3} = target{4-0};
3268     let Inst{2-0} = Rn;
3269   }
3270 }
3271
3272
3273 // Change Processor State is a system instruction.
3274 // FIXME: Since the asm parser has currently no clean way to handle optional
3275 // operands, create 3 versions of the same instruction. Once there's a clean
3276 // framework to represent optional operands, change this behavior.
3277 class t2CPS<dag iops, string asm_op> : T2XI<(outs), iops, NoItinerary,
3278             !strconcat("cps", asm_op), []> {
3279   bits<2> imod;
3280   bits<3> iflags;
3281   bits<5> mode;
3282   bit M;
3283
3284   let Inst{31-27} = 0b11110;
3285   let Inst{26}    = 0;
3286   let Inst{25-20} = 0b111010;
3287   let Inst{19-16} = 0b1111;
3288   let Inst{15-14} = 0b10;
3289   let Inst{12}    = 0;
3290   let Inst{10-9}  = imod;
3291   let Inst{8}     = M;
3292   let Inst{7-5}   = iflags;
3293   let Inst{4-0}   = mode;
3294   let DecoderMethod = "DecodeT2CPSInstruction";
3295 }
3296
3297 let M = 1 in
3298   def t2CPS3p : t2CPS<(ins imod_op:$imod, iflags_op:$iflags, i32imm:$mode),
3299                       "$imod.w\t$iflags, $mode">;
3300 let mode = 0, M = 0 in
3301   def t2CPS2p : t2CPS<(ins imod_op:$imod, iflags_op:$iflags),
3302                       "$imod.w\t$iflags">;
3303 let imod = 0, iflags = 0, M = 1 in
3304   def t2CPS1p : t2CPS<(ins imm0_31:$mode), "\t$mode">;
3305
3306 // A6.3.4 Branches and miscellaneous control
3307 // Table A6-14 Change Processor State, and hint instructions
3308 class T2I_hint<bits<8> op7_0, string opc, string asm>
3309   : T2I<(outs), (ins), NoItinerary, opc, asm, []> {
3310   let Inst{31-20} = 0xf3a;
3311   let Inst{19-16} = 0b1111;
3312   let Inst{15-14} = 0b10;
3313   let Inst{12} = 0;
3314   let Inst{10-8} = 0b000;
3315   let Inst{7-0} = op7_0;
3316 }
3317
3318 def t2NOP   : T2I_hint<0b00000000, "nop",   ".w">;
3319 def t2YIELD : T2I_hint<0b00000001, "yield", ".w">;
3320 def t2WFE   : T2I_hint<0b00000010, "wfe",   ".w">;
3321 def t2WFI   : T2I_hint<0b00000011, "wfi",   ".w">;
3322 def t2SEV   : T2I_hint<0b00000100, "sev",   ".w">;
3323
3324 def t2DBG : T2I<(outs), (ins imm0_15:$opt), NoItinerary, "dbg", "\t$opt", []> {
3325   bits<4> opt;
3326   let Inst{31-20} = 0b111100111010;
3327   let Inst{19-16} = 0b1111;
3328   let Inst{15-8} = 0b10000000;
3329   let Inst{7-4} = 0b1111;
3330   let Inst{3-0} = opt;
3331 }
3332
3333 // Secure Monitor Call is a system instruction.
3334 // Option = Inst{19-16}
3335 def t2SMC : T2I<(outs), (ins imm0_15:$opt), NoItinerary, "smc", "\t$opt", []> {
3336   let Inst{31-27} = 0b11110;
3337   let Inst{26-20} = 0b1111111;
3338   let Inst{15-12} = 0b1000;
3339
3340   bits<4> opt;
3341   let Inst{19-16} = opt;
3342 }
3343
3344 class T2SRS<bits<2> Op, bit W, dag oops, dag iops, InstrItinClass itin,
3345             string opc, string asm, list<dag> pattern>
3346   : T2I<oops, iops, itin, opc, asm, pattern> {
3347   bits<5> mode;
3348   let Inst{31-25} = 0b1110100;
3349   let Inst{24-23} = Op;
3350   let Inst{22} = 0;
3351   let Inst{21} = W;
3352   let Inst{20-16} = 0b01101;
3353   let Inst{15-5} = 0b11000000000;
3354   let Inst{4-0} = mode{4-0};
3355 }
3356
3357 // Store Return State is a system instruction.
3358 def t2SRSDB_UPD : T2SRS<0b00, 1, (outs), (ins imm0_31:$mode), NoItinerary,
3359                         "srsdb", "\tsp!, $mode", []>;
3360 def t2SRSDB  : T2SRS<0b00, 0, (outs), (ins imm0_31:$mode), NoItinerary,
3361                      "srsdb","\tsp, $mode", []>;
3362 def t2SRSIA_UPD : T2SRS<0b11, 1, (outs), (ins imm0_31:$mode), NoItinerary,
3363                         "srsia","\tsp!, $mode", []>;
3364 def t2SRSIA  : T2SRS<0b11, 0, (outs), (ins imm0_31:$mode), NoItinerary,
3365                      "srsia","\tsp, $mode", []>;
3366
3367 // Return From Exception is a system instruction.
3368 class T2RFE<bits<12> op31_20, dag oops, dag iops, InstrItinClass itin,
3369           string opc, string asm, list<dag> pattern>
3370   : T2I<oops, iops, itin, opc, asm, pattern> {
3371   let Inst{31-20} = op31_20{11-0};
3372
3373   bits<4> Rn;
3374   let Inst{19-16} = Rn;
3375   let Inst{15-0} = 0xc000;
3376 }
3377
3378 def t2RFEDBW : T2RFE<0b111010000011,
3379                    (outs), (ins GPR:$Rn), NoItinerary, "rfedb", "\t$Rn!",
3380                    [/* For disassembly only; pattern left blank */]>;
3381 def t2RFEDB  : T2RFE<0b111010000001,
3382                    (outs), (ins GPR:$Rn), NoItinerary, "rfedb", "\t$Rn",
3383                    [/* For disassembly only; pattern left blank */]>;
3384 def t2RFEIAW : T2RFE<0b111010011011,
3385                    (outs), (ins GPR:$Rn), NoItinerary, "rfeia", "\t$Rn!",
3386                    [/* For disassembly only; pattern left blank */]>;
3387 def t2RFEIA  : T2RFE<0b111010011001,
3388                    (outs), (ins GPR:$Rn), NoItinerary, "rfeia", "\t$Rn",
3389                    [/* For disassembly only; pattern left blank */]>;
3390
3391 //===----------------------------------------------------------------------===//
3392 // Non-Instruction Patterns
3393 //
3394
3395 // 32-bit immediate using movw + movt.
3396 // This is a single pseudo instruction to make it re-materializable.
3397 // FIXME: Remove this when we can do generalized remat.
3398 let isReMaterializable = 1, isMoveImm = 1 in
3399 def t2MOVi32imm : PseudoInst<(outs rGPR:$dst), (ins i32imm:$src), IIC_iMOVix2,
3400                             [(set rGPR:$dst, (i32 imm:$src))]>,
3401                             Requires<[IsThumb, HasV6T2]>;
3402
3403 // Pseudo instruction that combines movw + movt + add pc (if pic).
3404 // It also makes it possible to rematerialize the instructions.
3405 // FIXME: Remove this when we can do generalized remat and when machine licm
3406 // can properly the instructions.
3407 let isReMaterializable = 1 in {
3408 def t2MOV_ga_pcrel : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr),
3409                                 IIC_iMOVix2addpc,
3410                           [(set rGPR:$dst, (ARMWrapperPIC tglobaladdr:$addr))]>,
3411                           Requires<[IsThumb2, UseMovt]>;
3412
3413 def t2MOV_ga_dyn : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr),
3414                               IIC_iMOVix2,
3415                           [(set rGPR:$dst, (ARMWrapperDYN tglobaladdr:$addr))]>,
3416                           Requires<[IsThumb2, UseMovt]>;
3417 }
3418
3419 // ConstantPool, GlobalAddress, and JumpTable
3420 def : T2Pat<(ARMWrapper  tglobaladdr :$dst), (t2LEApcrel tglobaladdr :$dst)>,
3421            Requires<[IsThumb2, DontUseMovt]>;
3422 def : T2Pat<(ARMWrapper  tconstpool  :$dst), (t2LEApcrel tconstpool  :$dst)>;
3423 def : T2Pat<(ARMWrapper  tglobaladdr :$dst), (t2MOVi32imm tglobaladdr :$dst)>,
3424            Requires<[IsThumb2, UseMovt]>;
3425
3426 def : T2Pat<(ARMWrapperJT tjumptable:$dst, imm:$id),
3427             (t2LEApcrelJT tjumptable:$dst, imm:$id)>;
3428
3429 // Pseudo instruction that combines ldr from constpool and add pc. This should
3430 // be expanded into two instructions late to allow if-conversion and
3431 // scheduling.
3432 let canFoldAsLoad = 1, isReMaterializable = 1 in
3433 def t2LDRpci_pic : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr, pclabel:$cp),
3434                    IIC_iLoadiALU,
3435               [(set rGPR:$dst, (ARMpic_add (load (ARMWrapper tconstpool:$addr)),
3436                                            imm:$cp))]>,
3437                Requires<[IsThumb2]>;
3438
3439 // Pseudo isntruction that combines movs + predicated rsbmi
3440 // to implement integer ABS
3441 let usesCustomInserter = 1, Defs = [CPSR] in {
3442 def t2ABS : PseudoInst<(outs rGPR:$dst), (ins rGPR:$src),
3443                        NoItinerary, []>, Requires<[IsThumb2]>;
3444 }
3445
3446 //===----------------------------------------------------------------------===//
3447 // Coprocessor load/store -- for disassembly only
3448 //
3449 class T2CI<bits<4> op31_28, dag oops, dag iops, string opc, string asm>
3450   : T2I<oops, iops, NoItinerary, opc, asm, []> {
3451   let Inst{31-28} = op31_28;
3452   let Inst{27-25} = 0b110;
3453 }
3454
3455 multiclass t2LdStCop<bits<4> op31_28, bit load, bit Dbit, string asm> {
3456   def _OFFSET : T2CI<op31_28,
3457                      (outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
3458                      asm, "\t$cop, $CRd, $addr"> {
3459     bits<13> addr;
3460     bits<4> cop;
3461     bits<4> CRd;
3462     let Inst{24} = 1; // P = 1
3463     let Inst{23} = addr{8};
3464     let Inst{22} = Dbit;
3465     let Inst{21} = 0; // W = 0
3466     let Inst{20} = load;
3467     let Inst{19-16} = addr{12-9};
3468     let Inst{15-12} = CRd;
3469     let Inst{11-8} = cop;
3470     let Inst{7-0} = addr{7-0};
3471     let DecoderMethod = "DecodeCopMemInstruction";
3472   }
3473   def _PRE : T2CI<op31_28,
3474                   (outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
3475                   asm, "\t$cop, $CRd, $addr!"> {
3476     bits<13> addr;
3477     bits<4> cop;
3478     bits<4> CRd;
3479     let Inst{24} = 1; // P = 1
3480     let Inst{23} = addr{8};
3481     let Inst{22} = Dbit;
3482     let Inst{21} = 1; // W = 1
3483     let Inst{20} = load;
3484     let Inst{19-16} = addr{12-9};
3485     let Inst{15-12} = CRd;
3486     let Inst{11-8} = cop;
3487     let Inst{7-0} = addr{7-0};
3488     let DecoderMethod = "DecodeCopMemInstruction";
3489   }
3490   def _POST: T2CI<op31_28,
3491                   (outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
3492                                postidx_imm8s4:$offset),
3493                  asm, "\t$cop, $CRd, $addr, $offset"> {
3494     bits<9> offset;
3495     bits<4> addr;
3496     bits<4> cop;
3497     bits<4> CRd;
3498     let Inst{24} = 0; // P = 0
3499     let Inst{23} = offset{8};
3500     let Inst{22} = Dbit;
3501     let Inst{21} = 1; // W = 1
3502     let Inst{20} = load;
3503     let Inst{19-16} = addr;
3504     let Inst{15-12} = CRd;
3505     let Inst{11-8} = cop;
3506     let Inst{7-0} = offset{7-0};
3507     let DecoderMethod = "DecodeCopMemInstruction";
3508   }
3509   def _OPTION : T2CI<op31_28, (outs),
3510                      (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
3511                           coproc_option_imm:$option),
3512       asm, "\t$cop, $CRd, $addr, $option"> {
3513     bits<8> option;
3514     bits<4> addr;
3515     bits<4> cop;
3516     bits<4> CRd;
3517     let Inst{24} = 0; // P = 0
3518     let Inst{23} = 1; // U = 1
3519     let Inst{22} = Dbit;
3520     let Inst{21} = 0; // W = 0
3521     let Inst{20} = load;
3522     let Inst{19-16} = addr;
3523     let Inst{15-12} = CRd;
3524     let Inst{11-8} = cop;
3525     let Inst{7-0} = option;
3526     let DecoderMethod = "DecodeCopMemInstruction";
3527   }
3528 }
3529
3530 defm t2LDC   : t2LdStCop<0b1110, 1, 0, "ldc">;
3531 defm t2LDCL  : t2LdStCop<0b1110, 1, 1, "ldcl">;
3532 defm t2STC   : t2LdStCop<0b1110, 0, 0, "stc">;
3533 defm t2STCL  : t2LdStCop<0b1110, 0, 1, "stcl">;
3534 defm t2LDC2  : t2LdStCop<0b1111, 1, 0, "ldc2">;
3535 defm t2LDC2L : t2LdStCop<0b1111, 1, 1, "ldc2l">;
3536 defm t2STC2  : t2LdStCop<0b1111, 0, 0, "stc2">;
3537 defm t2STC2L : t2LdStCop<0b1111, 0, 1, "stc2l">;
3538
3539
3540 //===----------------------------------------------------------------------===//
3541 // Move between special register and ARM core register -- for disassembly only
3542 //
3543 // Move to ARM core register from Special Register
3544
3545 // A/R class MRS.
3546 //
3547 // A/R class can only move from CPSR or SPSR.
3548 def t2MRS_AR : T2I<(outs GPR:$Rd), (ins), NoItinerary, "mrs", "\t$Rd, apsr", []>,
3549                Requires<[IsThumb2,IsARClass]> {
3550   bits<4> Rd;
3551   let Inst{31-12} = 0b11110011111011111000;
3552   let Inst{11-8} = Rd;
3553   let Inst{7-0} = 0b0000;
3554 }
3555
3556 def : t2InstAlias<"mrs${p} $Rd, cpsr", (t2MRS_AR GPR:$Rd, pred:$p)>;
3557
3558 def t2MRSsys_AR: T2I<(outs GPR:$Rd), (ins), NoItinerary, "mrs", "\t$Rd, spsr", []>,
3559                  Requires<[IsThumb2,IsARClass]> {
3560   bits<4> Rd;
3561   let Inst{31-12} = 0b11110011111111111000;
3562   let Inst{11-8} = Rd;
3563   let Inst{7-0} = 0b0000;
3564 }
3565
3566 // M class MRS.
3567 //
3568 // This MRS has a mask field in bits 7-0 and can take more values than
3569 // the A/R class (a full msr_mask).
3570 def t2MRS_M : T2I<(outs rGPR:$Rd), (ins msr_mask:$mask), NoItinerary,
3571                   "mrs", "\t$Rd, $mask", []>,
3572               Requires<[IsThumb2,IsMClass]> {
3573   bits<4> Rd;
3574   bits<8> mask;
3575   let Inst{31-12} = 0b11110011111011111000;
3576   let Inst{11-8} = Rd;
3577   let Inst{19-16} = 0b1111;
3578   let Inst{7-0} = mask;
3579 }
3580
3581
3582 // Move from ARM core register to Special Register
3583 //
3584 // A/R class MSR.
3585 //
3586 // No need to have both system and application versions, the encodings are the
3587 // same and the assembly parser has no way to distinguish between them. The mask
3588 // operand contains the special register (R Bit) in bit 4 and bits 3-0 contains
3589 // the mask with the fields to be accessed in the special register.
3590 def t2MSR_AR : T2I<(outs), (ins msr_mask:$mask, rGPR:$Rn),
3591                    NoItinerary, "msr", "\t$mask, $Rn", []>,
3592                Requires<[IsThumb2,IsARClass]> {
3593   bits<5> mask;
3594   bits<4> Rn;
3595   let Inst{31-21} = 0b11110011100;
3596   let Inst{20}    = mask{4}; // R Bit
3597   let Inst{19-16} = Rn;
3598   let Inst{15-12} = 0b1000;
3599   let Inst{11-8}  = mask{3-0};
3600   let Inst{7-0}   = 0;
3601 }
3602
3603 // M class MSR.
3604 //
3605 // Move from ARM core register to Special Register
3606 def t2MSR_M : T2I<(outs), (ins msr_mask:$SYSm, rGPR:$Rn),
3607                   NoItinerary, "msr", "\t$SYSm, $Rn", []>,
3608               Requires<[IsThumb2,IsMClass]> {
3609   bits<8> SYSm;
3610   bits<4> Rn;
3611   let Inst{31-21} = 0b11110011100;
3612   let Inst{20}    = 0b0;
3613   let Inst{19-16} = Rn;
3614   let Inst{15-12} = 0b1000;
3615   let Inst{7-0}  = SYSm;
3616 }
3617
3618
3619 //===----------------------------------------------------------------------===//
3620 // Move between coprocessor and ARM core register
3621 //
3622
3623 class t2MovRCopro<bits<4> Op, string opc, bit direction, dag oops, dag iops,
3624                   list<dag> pattern>
3625   : T2Cop<Op, oops, iops,
3626           !strconcat(opc, "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2"),
3627           pattern> {
3628   let Inst{27-24} = 0b1110;
3629   let Inst{20} = direction;
3630   let Inst{4} = 1;
3631
3632   bits<4> Rt;
3633   bits<4> cop;
3634   bits<3> opc1;
3635   bits<3> opc2;
3636   bits<4> CRm;
3637   bits<4> CRn;
3638
3639   let Inst{15-12} = Rt;
3640   let Inst{11-8}  = cop;
3641   let Inst{23-21} = opc1;
3642   let Inst{7-5}   = opc2;
3643   let Inst{3-0}   = CRm;
3644   let Inst{19-16} = CRn;
3645 }
3646
3647 class t2MovRRCopro<bits<4> Op, string opc, bit direction,
3648                    list<dag> pattern = []>
3649   : T2Cop<Op, (outs),
3650           (ins p_imm:$cop, imm0_15:$opc1, GPR:$Rt, GPR:$Rt2, c_imm:$CRm),
3651           !strconcat(opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm"), pattern> {
3652   let Inst{27-24} = 0b1100;
3653   let Inst{23-21} = 0b010;
3654   let Inst{20} = direction;
3655
3656   bits<4> Rt;
3657   bits<4> Rt2;
3658   bits<4> cop;
3659   bits<4> opc1;
3660   bits<4> CRm;
3661
3662   let Inst{15-12} = Rt;
3663   let Inst{19-16} = Rt2;
3664   let Inst{11-8}  = cop;
3665   let Inst{7-4}   = opc1;
3666   let Inst{3-0}   = CRm;
3667 }
3668
3669 /* from ARM core register to coprocessor */
3670 def t2MCR : t2MovRCopro<0b1110, "mcr", 0,
3671            (outs),
3672            (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
3673                 c_imm:$CRm, imm0_7:$opc2),
3674            [(int_arm_mcr imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
3675                          imm:$CRm, imm:$opc2)]>;
3676 def t2MCR2 : t2MovRCopro<0b1111, "mcr2", 0,
3677              (outs), (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
3678                           c_imm:$CRm, imm0_7:$opc2),
3679              [(int_arm_mcr2 imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
3680                             imm:$CRm, imm:$opc2)]>;
3681
3682 /* from coprocessor to ARM core register */
3683 def t2MRC : t2MovRCopro<0b1110, "mrc", 1,
3684              (outs GPR:$Rt), (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
3685                                   c_imm:$CRm, imm0_7:$opc2), []>;
3686
3687 def t2MRC2 : t2MovRCopro<0b1111, "mrc2", 1,
3688              (outs GPR:$Rt), (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
3689                                   c_imm:$CRm, imm0_7:$opc2), []>;
3690
3691 def : T2v6Pat<(int_arm_mrc  imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
3692               (t2MRC imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
3693
3694 def : T2v6Pat<(int_arm_mrc2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
3695               (t2MRC2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
3696
3697
3698 /* from ARM core register to coprocessor */
3699 def t2MCRR : t2MovRRCopro<0b1110, "mcrr", 0,
3700                         [(int_arm_mcrr imm:$cop, imm:$opc1, GPR:$Rt, GPR:$Rt2,
3701                                        imm:$CRm)]>;
3702 def t2MCRR2 : t2MovRRCopro<0b1111, "mcrr2", 0,
3703                            [(int_arm_mcrr2 imm:$cop, imm:$opc1, GPR:$Rt,
3704                                            GPR:$Rt2, imm:$CRm)]>;
3705 /* from coprocessor to ARM core register */
3706 def t2MRRC : t2MovRRCopro<0b1110, "mrrc", 1>;
3707
3708 def t2MRRC2 : t2MovRRCopro<0b1111, "mrrc2", 1>;
3709
3710 //===----------------------------------------------------------------------===//
3711 // Other Coprocessor Instructions.
3712 //
3713
3714 def tCDP : T2Cop<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
3715                  c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
3716                  "cdp\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
3717                  [(int_arm_cdp imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
3718                                imm:$CRm, imm:$opc2)]> {
3719   let Inst{27-24} = 0b1110;
3720
3721   bits<4> opc1;
3722   bits<4> CRn;
3723   bits<4> CRd;
3724   bits<4> cop;
3725   bits<3> opc2;
3726   bits<4> CRm;
3727
3728   let Inst{3-0}   = CRm;
3729   let Inst{4}     = 0;
3730   let Inst{7-5}   = opc2;
3731   let Inst{11-8}  = cop;
3732   let Inst{15-12} = CRd;
3733   let Inst{19-16} = CRn;
3734   let Inst{23-20} = opc1;
3735 }
3736
3737 def t2CDP2 : T2Cop<0b1111, (outs), (ins p_imm:$cop, imm0_15:$opc1,
3738                    c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
3739                    "cdp2\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
3740                    [(int_arm_cdp2 imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
3741                                   imm:$CRm, imm:$opc2)]> {
3742   let Inst{27-24} = 0b1110;
3743
3744   bits<4> opc1;
3745   bits<4> CRn;
3746   bits<4> CRd;
3747   bits<4> cop;
3748   bits<3> opc2;
3749   bits<4> CRm;
3750
3751   let Inst{3-0}   = CRm;
3752   let Inst{4}     = 0;
3753   let Inst{7-5}   = opc2;
3754   let Inst{11-8}  = cop;
3755   let Inst{15-12} = CRd;
3756   let Inst{19-16} = CRn;
3757   let Inst{23-20} = opc1;
3758 }
3759
3760
3761
3762 //===----------------------------------------------------------------------===//
3763 // Non-Instruction Patterns
3764 //
3765
3766 // SXT/UXT with no rotate
3767 let AddedComplexity = 16 in {
3768 def : T2Pat<(and rGPR:$Rm, 0x000000FF), (t2UXTB rGPR:$Rm, 0)>,
3769            Requires<[IsThumb2]>;
3770 def : T2Pat<(and rGPR:$Rm, 0x0000FFFF), (t2UXTH rGPR:$Rm, 0)>,
3771            Requires<[IsThumb2]>;
3772 def : T2Pat<(and rGPR:$Rm, 0x00FF00FF), (t2UXTB16 rGPR:$Rm, 0)>,
3773            Requires<[HasT2ExtractPack, IsThumb2]>;
3774 def : T2Pat<(add rGPR:$Rn, (and rGPR:$Rm, 0x00FF)),
3775             (t2UXTAB rGPR:$Rn, rGPR:$Rm, 0)>,
3776            Requires<[HasT2ExtractPack, IsThumb2]>;
3777 def : T2Pat<(add rGPR:$Rn, (and rGPR:$Rm, 0xFFFF)),
3778             (t2UXTAH rGPR:$Rn, rGPR:$Rm, 0)>,
3779            Requires<[HasT2ExtractPack, IsThumb2]>;
3780 }
3781
3782 def : T2Pat<(sext_inreg rGPR:$Src, i8),  (t2SXTB rGPR:$Src, 0)>,
3783            Requires<[IsThumb2]>;
3784 def : T2Pat<(sext_inreg rGPR:$Src, i16), (t2SXTH rGPR:$Src, 0)>,
3785            Requires<[IsThumb2]>;
3786 def : T2Pat<(add rGPR:$Rn, (sext_inreg rGPR:$Rm, i8)),
3787             (t2SXTAB rGPR:$Rn, rGPR:$Rm, 0)>,
3788            Requires<[HasT2ExtractPack, IsThumb2]>;
3789 def : T2Pat<(add rGPR:$Rn, (sext_inreg rGPR:$Rm, i16)),
3790             (t2SXTAH rGPR:$Rn, rGPR:$Rm, 0)>,
3791            Requires<[HasT2ExtractPack, IsThumb2]>;
3792
3793 // Atomic load/store patterns
3794 def : T2Pat<(atomic_load_8   t2addrmode_imm12:$addr),
3795             (t2LDRBi12  t2addrmode_imm12:$addr)>;
3796 def : T2Pat<(atomic_load_8   t2addrmode_negimm8:$addr),
3797             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
3798 def : T2Pat<(atomic_load_8   t2addrmode_so_reg:$addr),
3799             (t2LDRBs    t2addrmode_so_reg:$addr)>;
3800 def : T2Pat<(atomic_load_16  t2addrmode_imm12:$addr),
3801             (t2LDRHi12  t2addrmode_imm12:$addr)>;
3802 def : T2Pat<(atomic_load_16  t2addrmode_negimm8:$addr),
3803             (t2LDRHi8   t2addrmode_negimm8:$addr)>;
3804 def : T2Pat<(atomic_load_16  t2addrmode_so_reg:$addr),
3805             (t2LDRHs    t2addrmode_so_reg:$addr)>;
3806 def : T2Pat<(atomic_load_32  t2addrmode_imm12:$addr),
3807             (t2LDRi12   t2addrmode_imm12:$addr)>;
3808 def : T2Pat<(atomic_load_32  t2addrmode_negimm8:$addr),
3809             (t2LDRi8    t2addrmode_negimm8:$addr)>;
3810 def : T2Pat<(atomic_load_32  t2addrmode_so_reg:$addr),
3811             (t2LDRs     t2addrmode_so_reg:$addr)>;
3812 def : T2Pat<(atomic_store_8  t2addrmode_imm12:$addr, GPR:$val),
3813             (t2STRBi12  GPR:$val, t2addrmode_imm12:$addr)>;
3814 def : T2Pat<(atomic_store_8  t2addrmode_negimm8:$addr, GPR:$val),
3815             (t2STRBi8   GPR:$val, t2addrmode_negimm8:$addr)>;
3816 def : T2Pat<(atomic_store_8  t2addrmode_so_reg:$addr, GPR:$val),
3817             (t2STRBs    GPR:$val, t2addrmode_so_reg:$addr)>;
3818 def : T2Pat<(atomic_store_16 t2addrmode_imm12:$addr, GPR:$val),
3819             (t2STRHi12  GPR:$val, t2addrmode_imm12:$addr)>;
3820 def : T2Pat<(atomic_store_16 t2addrmode_negimm8:$addr, GPR:$val),
3821             (t2STRHi8   GPR:$val, t2addrmode_negimm8:$addr)>;
3822 def : T2Pat<(atomic_store_16 t2addrmode_so_reg:$addr, GPR:$val),
3823             (t2STRHs    GPR:$val, t2addrmode_so_reg:$addr)>;
3824 def : T2Pat<(atomic_store_32 t2addrmode_imm12:$addr, GPR:$val),
3825             (t2STRi12   GPR:$val, t2addrmode_imm12:$addr)>;
3826 def : T2Pat<(atomic_store_32 t2addrmode_negimm8:$addr, GPR:$val),
3827             (t2STRi8    GPR:$val, t2addrmode_negimm8:$addr)>;
3828 def : T2Pat<(atomic_store_32 t2addrmode_so_reg:$addr, GPR:$val),
3829             (t2STRs     GPR:$val, t2addrmode_so_reg:$addr)>;
3830
3831
3832 //===----------------------------------------------------------------------===//
3833 // Assembler aliases
3834 //
3835
3836 // Aliases for ADC without the ".w" optional width specifier.
3837 def : t2InstAlias<"adc${s}${p} $Rd, $Rn, $Rm",
3838                   (t2ADCrr rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3839 def : t2InstAlias<"adc${s}${p} $Rd, $Rn, $ShiftedRm",
3840                   (t2ADCrs rGPR:$Rd, rGPR:$Rn, t2_so_reg:$ShiftedRm,
3841                            pred:$p, cc_out:$s)>;
3842
3843 // Aliases for SBC without the ".w" optional width specifier.
3844 def : t2InstAlias<"sbc${s}${p} $Rd, $Rn, $Rm",
3845                   (t2SBCrr rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3846 def : t2InstAlias<"sbc${s}${p} $Rd, $Rn, $ShiftedRm",
3847                   (t2SBCrs rGPR:$Rd, rGPR:$Rn, t2_so_reg:$ShiftedRm,
3848                            pred:$p, cc_out:$s)>;
3849
3850 // Aliases for ADD without the ".w" optional width specifier.
3851 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $imm",
3852         (t2ADDri GPRnopc:$Rd, GPRnopc:$Rn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3853 def : t2InstAlias<"add${p} $Rd, $Rn, $imm",
3854            (t2ADDri12 GPRnopc:$Rd, GPR:$Rn, imm0_4095:$imm, pred:$p)>;
3855 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $Rm",
3856               (t2ADDrr GPRnopc:$Rd, GPRnopc:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3857 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $ShiftedRm",
3858                   (t2ADDrs GPRnopc:$Rd, GPRnopc:$Rn, t2_so_reg:$ShiftedRm,
3859                            pred:$p, cc_out:$s)>;
3860
3861 // Aliases for SUB without the ".w" optional width specifier.
3862 def : t2InstAlias<"sub${s}${p} $Rd, $Rn, $imm",
3863         (t2SUBri GPRnopc:$Rd, GPRnopc:$Rn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3864 def : t2InstAlias<"sub${p} $Rd, $Rn, $imm",
3865            (t2SUBri12 GPRnopc:$Rd, GPR:$Rn, imm0_4095:$imm, pred:$p)>;
3866 def : t2InstAlias<"sub${s}${p} $Rd, $Rn, $Rm",
3867               (t2SUBrr GPRnopc:$Rd, GPRnopc:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3868 def : t2InstAlias<"sub${s}${p} $Rd, $Rn, $ShiftedRm",
3869                   (t2SUBrs GPRnopc:$Rd, GPRnopc:$Rn, t2_so_reg:$ShiftedRm,
3870                            pred:$p, cc_out:$s)>;
3871
3872 // Alias for compares without the ".w" optional width specifier.
3873 def : t2InstAlias<"cmn${p} $Rn, $Rm",
3874                   (t2CMNzrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3875 def : t2InstAlias<"teq${p} $Rn, $Rm",
3876                   (t2TEQrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3877 def : t2InstAlias<"tst${p} $Rn, $Rm",
3878                   (t2TSTrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3879
3880 // Memory barriers
3881 def : InstAlias<"dmb", (t2DMB 0xf)>, Requires<[IsThumb2, HasDB]>;
3882 def : InstAlias<"dsb", (t2DSB 0xf)>, Requires<[IsThumb2, HasDB]>;
3883 def : InstAlias<"isb", (t2ISB 0xf)>, Requires<[IsThumb2, HasDB]>;
3884
3885 // Alias for LDR, LDRB, LDRH, LDRSB, and LDRSH without the ".w" optional
3886 // width specifier.
3887 def : t2InstAlias<"ldr${p} $Rt, $addr",
3888                   (t2LDRi12 GPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3889 def : t2InstAlias<"ldrb${p} $Rt, $addr",
3890                   (t2LDRBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3891 def : t2InstAlias<"ldrh${p} $Rt, $addr",
3892                   (t2LDRHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3893 def : t2InstAlias<"ldrsb${p} $Rt, $addr",
3894                   (t2LDRSBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3895 def : t2InstAlias<"ldrsh${p} $Rt, $addr",
3896                   (t2LDRSHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3897
3898 def : t2InstAlias<"ldr${p} $Rt, $addr",
3899                   (t2LDRs GPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3900 def : t2InstAlias<"ldrb${p} $Rt, $addr",
3901                   (t2LDRBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3902 def : t2InstAlias<"ldrh${p} $Rt, $addr",
3903                   (t2LDRHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3904 def : t2InstAlias<"ldrsb${p} $Rt, $addr",
3905                   (t2LDRSBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3906 def : t2InstAlias<"ldrsh${p} $Rt, $addr",
3907                   (t2LDRSHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3908
3909 // Alias for MVN without the ".w" optional width specifier.
3910 def : t2InstAlias<"mvn${s}${p} $Rd, $Rm",
3911            (t2MVNr rGPR:$Rd, rGPR:$Rm, pred:$p, cc_out:$s)>;
3912 def : t2InstAlias<"mvn${s}${p} $Rd, $ShiftedRm",
3913            (t2MVNs rGPR:$Rd, t2_so_reg:$ShiftedRm, pred:$p, cc_out:$s)>;
3914
3915 // PKHBT/PKHTB with default shift amount. PKHTB is equivalent to PKHBT when the
3916 // shift amount is zero (i.e., unspecified).
3917 def : InstAlias<"pkhbt${p} $Rd, $Rn, $Rm",
3918                 (t2PKHBT rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>,
3919             Requires<[HasT2ExtractPack, IsThumb2]>;
3920 def : InstAlias<"pkhtb${p} $Rd, $Rn, $Rm",
3921                 (t2PKHBT rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>,
3922             Requires<[HasT2ExtractPack, IsThumb2]>;
3923
3924 // PUSH/POP aliases for STM/LDM
3925 def : t2InstAlias<"push${p}.w $regs", (t2STMDB_UPD SP, pred:$p, reglist:$regs)>;
3926 def : t2InstAlias<"push${p} $regs", (t2STMDB_UPD SP, pred:$p, reglist:$regs)>;
3927 def : t2InstAlias<"pop${p}.w $regs", (t2LDMIA_UPD SP, pred:$p, reglist:$regs)>;
3928 def : t2InstAlias<"pop${p} $regs", (t2LDMIA_UPD SP, pred:$p, reglist:$regs)>;
3929
3930 // Alias for REV/REV16/REVSH without the ".w" optional width specifier.
3931 def : t2InstAlias<"rev${p} $Rd, $Rm", (t2REV rGPR:$Rd, rGPR:$Rm, pred:$p)>;
3932 def : t2InstAlias<"rev16${p} $Rd, $Rm", (t2REV16 rGPR:$Rd, rGPR:$Rm, pred:$p)>;
3933 def : t2InstAlias<"revsh${p} $Rd, $Rm", (t2REVSH rGPR:$Rd, rGPR:$Rm, pred:$p)>;
3934
3935
3936 // Alias for RSB without the ".w" optional width specifier, and with optional
3937 // implied destination register.
3938 def : t2InstAlias<"rsb${s}${p} $Rd, $Rn, $imm",
3939            (t2RSBri rGPR:$Rd, rGPR:$Rn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3940 def : t2InstAlias<"rsb${s}${p} $Rdn, $imm",
3941            (t2RSBri rGPR:$Rdn, rGPR:$Rdn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3942 def : t2InstAlias<"rsb${s}${p} $Rdn, $Rm",
3943            (t2RSBrr rGPR:$Rdn, rGPR:$Rdn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3944 def : t2InstAlias<"rsb${s}${p} $Rdn, $ShiftedRm",
3945            (t2RSBrs rGPR:$Rdn, rGPR:$Rdn, t2_so_reg:$ShiftedRm, pred:$p,
3946                     cc_out:$s)>;
3947
3948 // SSAT/USAT optional shift operand.
3949 def : t2InstAlias<"ssat${p} $Rd, $sat_imm, $Rn",
3950                   (t2SSAT rGPR:$Rd, imm1_32:$sat_imm, rGPR:$Rn, 0, pred:$p)>;
3951 def : t2InstAlias<"usat${p} $Rd, $sat_imm, $Rn",
3952                   (t2USAT rGPR:$Rd, imm0_31:$sat_imm, rGPR:$Rn, 0, pred:$p)>;
3953
3954 // STM w/o the .w suffix.
3955 def : t2InstAlias<"stm${p} $Rn, $regs",
3956                   (t2STMIA GPR:$Rn, pred:$p, reglist:$regs)>;
3957
3958 // Alias for STR, STRB, and STRH without the ".w" optional
3959 // width specifier.
3960 def : t2InstAlias<"str${p} $Rt, $addr",
3961                   (t2STRi12 GPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3962 def : t2InstAlias<"strb${p} $Rt, $addr",
3963                   (t2STRBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3964 def : t2InstAlias<"strh${p} $Rt, $addr",
3965                   (t2STRHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3966
3967 def : t2InstAlias<"str${p} $Rt, $addr",
3968                   (t2STRs GPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3969 def : t2InstAlias<"strb${p} $Rt, $addr",
3970                   (t2STRBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3971 def : t2InstAlias<"strh${p} $Rt, $addr",
3972                   (t2STRHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3973
3974 // Extend instruction optional rotate operand.
3975 def : t2InstAlias<"sxtab${p} $Rd, $Rn, $Rm",
3976                 (t2SXTAB rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>;
3977 def : t2InstAlias<"sxtah${p} $Rd, $Rn, $Rm",
3978                 (t2SXTAH rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>;
3979 def : t2InstAlias<"sxtab16${p} $Rd, $Rn, $Rm",
3980                 (t2SXTAB16 rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>;
3981
3982 def : t2InstAlias<"sxtb${p} $Rd, $Rm",
3983                 (t2SXTB rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
3984 def : t2InstAlias<"sxtb16${p} $Rd, $Rm",
3985                 (t2SXTB16 rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
3986 def : t2InstAlias<"sxth${p} $Rd, $Rm",
3987                 (t2SXTH rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
3988 def : t2InstAlias<"sxtb${p}.w $Rd, $Rm",
3989                 (t2SXTB rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
3990 def : t2InstAlias<"sxth${p}.w $Rd, $Rm",
3991                 (t2SXTH rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
3992
3993 def : t2InstAlias<"uxtab${p} $Rd, $Rn, $Rm",
3994                 (t2UXTAB rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>;
3995 def : t2InstAlias<"uxtah${p} $Rd, $Rn, $Rm",
3996                 (t2UXTAH rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>;
3997 def : t2InstAlias<"uxtab16${p} $Rd, $Rn, $Rm",
3998                 (t2UXTAB16 rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>;
3999 def : t2InstAlias<"uxtb${p} $Rd, $Rm",
4000                 (t2UXTB rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
4001 def : t2InstAlias<"uxtb16${p} $Rd, $Rm",
4002                 (t2UXTB16 rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
4003 def : t2InstAlias<"uxth${p} $Rd, $Rm",
4004                 (t2UXTH rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
4005
4006 def : t2InstAlias<"uxtb${p}.w $Rd, $Rm",
4007                 (t2UXTB rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
4008 def : t2InstAlias<"uxth${p}.w $Rd, $Rm",
4009                 (t2UXTH rGPR:$Rd, rGPR:$Rm, 0, pred:$p)>;
4010
4011 // Extend instruction w/o the ".w" optional width specifier.
4012 def : t2InstAlias<"uxtb${p} $Rd, $Rm$rot",
4013                   (t2UXTB rGPR:$Rd, rGPR:$Rm, rot_imm:$rot, pred:$p)>;
4014 def : t2InstAlias<"uxtb16${p} $Rd, $Rm$rot",
4015                   (t2UXTB16 rGPR:$Rd, rGPR:$Rm, rot_imm:$rot, pred:$p)>;
4016 def : t2InstAlias<"uxth${p} $Rd, $Rm$rot",
4017                   (t2UXTH rGPR:$Rd, rGPR:$Rm, rot_imm:$rot, pred:$p)>;
4018
4019 def : t2InstAlias<"sxtb${p} $Rd, $Rm$rot",
4020                   (t2SXTB rGPR:$Rd, rGPR:$Rm, rot_imm:$rot, pred:$p)>;
4021 def : t2InstAlias<"sxtb16${p} $Rd, $Rm$rot",
4022                   (t2SXTB16 rGPR:$Rd, rGPR:$Rm, rot_imm:$rot, pred:$p)>;
4023 def : t2InstAlias<"sxth${p} $Rd, $Rm$rot",
4024                   (t2SXTH rGPR:$Rd, rGPR:$Rm, rot_imm:$rot, pred:$p)>;