For the ARM integrated assembler add checking of the
[oota-llvm.git] / lib / Target / ARM / ARMInstrInfo.td
1 //===- ARMInstrInfo.td - Target Description for ARM Target -*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the ARM instructions in TableGen format.
11 //
12 //===----------------------------------------------------------------------===//
13
14 //===----------------------------------------------------------------------===//
15 // ARM specific DAG Nodes.
16 //
17
18 // Type profiles.
19 def SDT_ARMCallSeqStart : SDCallSeqStart<[ SDTCisVT<0, i32> ]>;
20 def SDT_ARMCallSeqEnd   : SDCallSeqEnd<[ SDTCisVT<0, i32>, SDTCisVT<1, i32> ]>;
21 def SDT_ARMStructByVal : SDTypeProfile<0, 4,
22                                        [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
23                                         SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
24
25 def SDT_ARMSaveCallPC : SDTypeProfile<0, 1, []>;
26
27 def SDT_ARMcall    : SDTypeProfile<0, -1, [SDTCisPtrTy<0>]>;
28
29 def SDT_ARMCMov    : SDTypeProfile<1, 3,
30                                    [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
31                                     SDTCisVT<3, i32>]>;
32
33 def SDT_ARMBrcond  : SDTypeProfile<0, 2,
34                                    [SDTCisVT<0, OtherVT>, SDTCisVT<1, i32>]>;
35
36 def SDT_ARMBrJT    : SDTypeProfile<0, 3,
37                                   [SDTCisPtrTy<0>, SDTCisVT<1, i32>,
38                                    SDTCisVT<2, i32>]>;
39
40 def SDT_ARMBr2JT   : SDTypeProfile<0, 4,
41                                   [SDTCisPtrTy<0>, SDTCisVT<1, i32>,
42                                    SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
43
44 def SDT_ARMBCC_i64 : SDTypeProfile<0, 6,
45                                   [SDTCisVT<0, i32>,
46                                    SDTCisVT<1, i32>, SDTCisVT<2, i32>,
47                                    SDTCisVT<3, i32>, SDTCisVT<4, i32>,
48                                    SDTCisVT<5, OtherVT>]>;
49
50 def SDT_ARMAnd     : SDTypeProfile<1, 2,
51                                    [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
52                                     SDTCisVT<2, i32>]>;
53
54 def SDT_ARMCmp     : SDTypeProfile<0, 2, [SDTCisSameAs<0, 1>]>;
55
56 def SDT_ARMPICAdd  : SDTypeProfile<1, 2, [SDTCisSameAs<0, 1>,
57                                           SDTCisPtrTy<1>, SDTCisVT<2, i32>]>;
58
59 def SDT_ARMThreadPointer : SDTypeProfile<1, 0, [SDTCisPtrTy<0>]>;
60 def SDT_ARMEH_SJLJ_Setjmp : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisPtrTy<1>,
61                                                  SDTCisInt<2>]>;
62 def SDT_ARMEH_SJLJ_Longjmp: SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisInt<1>]>;
63
64 def SDT_ARMMEMBARRIER     : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
65
66 def SDT_ARMPREFETCH : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisSameAs<1, 2>,
67                                            SDTCisInt<1>]>;
68
69 def SDT_ARMTCRET : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
70
71 def SDT_ARMBFI : SDTypeProfile<1, 3, [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
72                                       SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
73
74 def SDT_ARMVMAXNM : SDTypeProfile<1, 2, [SDTCisFP<0>, SDTCisFP<1>, SDTCisFP<2>]>;
75 def SDT_ARMVMINNM : SDTypeProfile<1, 2, [SDTCisFP<0>, SDTCisFP<1>, SDTCisFP<2>]>;
76
77 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
78                                             [SDTCisSameAs<0, 2>,
79                                              SDTCisSameAs<0, 3>,
80                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
81
82 // SDTBinaryArithWithFlagsInOut - RES1, CPSR = op LHS, RHS, CPSR
83 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
84                                             [SDTCisSameAs<0, 2>,
85                                              SDTCisSameAs<0, 3>,
86                                              SDTCisInt<0>,
87                                              SDTCisVT<1, i32>,
88                                              SDTCisVT<4, i32>]>;
89
90 def SDT_ARM64bitmlal : SDTypeProfile<2,4, [ SDTCisVT<0, i32>, SDTCisVT<1, i32>,
91                                         SDTCisVT<2, i32>, SDTCisVT<3, i32>,
92                                         SDTCisVT<4, i32>, SDTCisVT<5, i32> ] >;
93 def ARMUmlal         : SDNode<"ARMISD::UMLAL", SDT_ARM64bitmlal>;
94 def ARMSmlal         : SDNode<"ARMISD::SMLAL", SDT_ARM64bitmlal>;
95
96 // Node definitions.
97 def ARMWrapper       : SDNode<"ARMISD::Wrapper",     SDTIntUnaryOp>;
98 def ARMWrapperPIC    : SDNode<"ARMISD::WrapperPIC",  SDTIntUnaryOp>;
99 def ARMWrapperJT     : SDNode<"ARMISD::WrapperJT",   SDTIntBinOp>;
100
101 def ARMcallseq_start : SDNode<"ISD::CALLSEQ_START", SDT_ARMCallSeqStart,
102                               [SDNPHasChain, SDNPSideEffect, SDNPOutGlue]>;
103 def ARMcallseq_end   : SDNode<"ISD::CALLSEQ_END",   SDT_ARMCallSeqEnd,
104                               [SDNPHasChain, SDNPSideEffect,
105                                SDNPOptInGlue, SDNPOutGlue]>;
106 def ARMcopystructbyval : SDNode<"ARMISD::COPY_STRUCT_BYVAL" ,
107                                 SDT_ARMStructByVal,
108                                 [SDNPHasChain, SDNPInGlue, SDNPOutGlue,
109                                  SDNPMayStore, SDNPMayLoad]>;
110
111 def ARMcall          : SDNode<"ARMISD::CALL", SDT_ARMcall,
112                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
113                                SDNPVariadic]>;
114 def ARMcall_pred    : SDNode<"ARMISD::CALL_PRED", SDT_ARMcall,
115                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
116                                SDNPVariadic]>;
117 def ARMcall_nolink   : SDNode<"ARMISD::CALL_NOLINK", SDT_ARMcall,
118                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
119                                SDNPVariadic]>;
120
121 def ARMretflag       : SDNode<"ARMISD::RET_FLAG", SDTNone,
122                               [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
123 def ARMintretflag    : SDNode<"ARMISD::INTRET_FLAG", SDT_ARMcall,
124                               [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
125 def ARMcmov          : SDNode<"ARMISD::CMOV", SDT_ARMCMov,
126                               [SDNPInGlue]>;
127
128 def ARMbrcond        : SDNode<"ARMISD::BRCOND", SDT_ARMBrcond,
129                               [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
130
131 def ARMbrjt          : SDNode<"ARMISD::BR_JT", SDT_ARMBrJT,
132                               [SDNPHasChain]>;
133 def ARMbr2jt         : SDNode<"ARMISD::BR2_JT", SDT_ARMBr2JT,
134                               [SDNPHasChain]>;
135
136 def ARMBcci64        : SDNode<"ARMISD::BCC_i64", SDT_ARMBCC_i64,
137                               [SDNPHasChain]>;
138
139 def ARMcmp           : SDNode<"ARMISD::CMP", SDT_ARMCmp,
140                               [SDNPOutGlue]>;
141
142 def ARMcmn           : SDNode<"ARMISD::CMN", SDT_ARMCmp,
143                               [SDNPOutGlue]>;
144
145 def ARMcmpZ          : SDNode<"ARMISD::CMPZ", SDT_ARMCmp,
146                               [SDNPOutGlue, SDNPCommutative]>;
147
148 def ARMpic_add       : SDNode<"ARMISD::PIC_ADD", SDT_ARMPICAdd>;
149
150 def ARMsrl_flag      : SDNode<"ARMISD::SRL_FLAG", SDTIntUnaryOp, [SDNPOutGlue]>;
151 def ARMsra_flag      : SDNode<"ARMISD::SRA_FLAG", SDTIntUnaryOp, [SDNPOutGlue]>;
152 def ARMrrx           : SDNode<"ARMISD::RRX"     , SDTIntUnaryOp, [SDNPInGlue ]>;
153
154 def ARMaddc          : SDNode<"ARMISD::ADDC",  SDTBinaryArithWithFlags,
155                               [SDNPCommutative]>;
156 def ARMsubc          : SDNode<"ARMISD::SUBC",  SDTBinaryArithWithFlags>;
157 def ARMadde          : SDNode<"ARMISD::ADDE",  SDTBinaryArithWithFlagsInOut>;
158 def ARMsube          : SDNode<"ARMISD::SUBE",  SDTBinaryArithWithFlagsInOut>;
159
160 def ARMthread_pointer: SDNode<"ARMISD::THREAD_POINTER", SDT_ARMThreadPointer>;
161 def ARMeh_sjlj_setjmp: SDNode<"ARMISD::EH_SJLJ_SETJMP",
162                                SDT_ARMEH_SJLJ_Setjmp,
163                                [SDNPHasChain, SDNPSideEffect]>;
164 def ARMeh_sjlj_longjmp: SDNode<"ARMISD::EH_SJLJ_LONGJMP",
165                                SDT_ARMEH_SJLJ_Longjmp,
166                                [SDNPHasChain, SDNPSideEffect]>;
167
168 def ARMMemBarrierMCR  : SDNode<"ARMISD::MEMBARRIER_MCR", SDT_ARMMEMBARRIER,
169                                [SDNPHasChain, SDNPSideEffect]>;
170 def ARMPreload        : SDNode<"ARMISD::PRELOAD", SDT_ARMPREFETCH,
171                                [SDNPHasChain, SDNPMayLoad, SDNPMayStore]>;
172
173 def ARMrbit          : SDNode<"ARMISD::RBIT", SDTIntUnaryOp>;
174
175 def ARMtcret         : SDNode<"ARMISD::TC_RETURN", SDT_ARMTCRET,
176                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
177
178 def ARMbfi           : SDNode<"ARMISD::BFI", SDT_ARMBFI>;
179
180 def ARMvmaxnm        : SDNode<"ARMISD::VMAXNM", SDT_ARMVMAXNM, []>;
181 def ARMvminnm        : SDNode<"ARMISD::VMINNM", SDT_ARMVMINNM, []>;
182
183 //===----------------------------------------------------------------------===//
184 // ARM Instruction Predicate Definitions.
185 //
186 def HasV4T           : Predicate<"Subtarget->hasV4TOps()">,
187                                  AssemblerPredicate<"HasV4TOps", "armv4t">;
188 def NoV4T            : Predicate<"!Subtarget->hasV4TOps()">;
189 def HasV5T           : Predicate<"Subtarget->hasV5TOps()">,
190                                  AssemblerPredicate<"HasV5TOps", "armv5t">;
191 def HasV5TE          : Predicate<"Subtarget->hasV5TEOps()">,
192                                  AssemblerPredicate<"HasV5TEOps", "armv5te">;
193 def HasV6            : Predicate<"Subtarget->hasV6Ops()">,
194                                  AssemblerPredicate<"HasV6Ops", "armv6">;
195 def NoV6             : Predicate<"!Subtarget->hasV6Ops()">;
196 def HasV6M           : Predicate<"Subtarget->hasV6MOps()">,
197                                  AssemblerPredicate<"HasV6MOps",
198                                                     "armv6m or armv6t2">;
199 def HasV6T2          : Predicate<"Subtarget->hasV6T2Ops()">,
200                                  AssemblerPredicate<"HasV6T2Ops", "armv6t2">;
201 def NoV6T2           : Predicate<"!Subtarget->hasV6T2Ops()">;
202 def HasV7            : Predicate<"Subtarget->hasV7Ops()">,
203                                  AssemblerPredicate<"HasV7Ops", "armv7">;
204 def HasV8            : Predicate<"Subtarget->hasV8Ops()">,
205                                  AssemblerPredicate<"HasV8Ops", "armv8">;
206 def PreV8            : Predicate<"!Subtarget->hasV8Ops()">,
207                                  AssemblerPredicate<"!HasV8Ops", "armv7 or earlier">;
208 def NoVFP            : Predicate<"!Subtarget->hasVFP2()">;
209 def HasVFP2          : Predicate<"Subtarget->hasVFP2()">,
210                                  AssemblerPredicate<"FeatureVFP2", "VFP2">;
211 def HasVFP3          : Predicate<"Subtarget->hasVFP3()">,
212                                  AssemblerPredicate<"FeatureVFP3", "VFP3">;
213 def HasVFP4          : Predicate<"Subtarget->hasVFP4()">,
214                                  AssemblerPredicate<"FeatureVFP4", "VFP4">;
215 def HasDPVFP         : Predicate<"!Subtarget->isFPOnlySP()">,
216                                  AssemblerPredicate<"!FeatureVFPOnlySP",
217                                                     "double precision VFP">;
218 def HasFPARMv8       : Predicate<"Subtarget->hasFPARMv8()">,
219                                  AssemblerPredicate<"FeatureFPARMv8", "FPARMv8">;
220 def HasNEON          : Predicate<"Subtarget->hasNEON()">,
221                                  AssemblerPredicate<"FeatureNEON", "NEON">;
222 def HasCrypto        : Predicate<"Subtarget->hasCrypto()">,
223                                  AssemblerPredicate<"FeatureCrypto", "crypto">;
224 def HasCRC           : Predicate<"Subtarget->hasCRC()">,
225                                  AssemblerPredicate<"FeatureCRC", "crc">;
226 def HasFP16          : Predicate<"Subtarget->hasFP16()">,
227                                  AssemblerPredicate<"FeatureFP16","half-float">;
228 def HasDivide        : Predicate<"Subtarget->hasDivide()">,
229                                  AssemblerPredicate<"FeatureHWDiv", "divide in THUMB">;
230 def HasDivideInARM   : Predicate<"Subtarget->hasDivideInARMMode()">,
231                                  AssemblerPredicate<"FeatureHWDivARM", "divide in ARM">;
232 def HasT2ExtractPack : Predicate<"Subtarget->hasT2ExtractPack()">,
233                                  AssemblerPredicate<"FeatureT2XtPk",
234                                                      "pack/extract">;
235 def HasThumb2DSP     : Predicate<"Subtarget->hasThumb2DSP()">,
236                                  AssemblerPredicate<"FeatureDSPThumb2",
237                                                     "thumb2-dsp">;
238 def HasDB            : Predicate<"Subtarget->hasDataBarrier()">,
239                                  AssemblerPredicate<"FeatureDB",
240                                                     "data-barriers">;
241 def HasMP            : Predicate<"Subtarget->hasMPExtension()">,
242                                  AssemblerPredicate<"FeatureMP",
243                                                     "mp-extensions">;
244 def HasTrustZone     : Predicate<"Subtarget->hasTrustZone()">,
245                                  AssemblerPredicate<"FeatureTrustZone",
246                                                     "TrustZone">;
247 def HasZCZ           : Predicate<"Subtarget->hasZeroCycleZeroing()">;
248 def UseNEONForFP     : Predicate<"Subtarget->useNEONForSinglePrecisionFP()">;
249 def DontUseNEONForFP : Predicate<"!Subtarget->useNEONForSinglePrecisionFP()">;
250 def IsThumb          : Predicate<"Subtarget->isThumb()">,
251                                  AssemblerPredicate<"ModeThumb", "thumb">;
252 def IsThumb1Only     : Predicate<"Subtarget->isThumb1Only()">;
253 def IsThumb2         : Predicate<"Subtarget->isThumb2()">,
254                                  AssemblerPredicate<"ModeThumb,FeatureThumb2",
255                                                     "thumb2">;
256 def IsMClass         : Predicate<"Subtarget->isMClass()">,
257                                  AssemblerPredicate<"FeatureMClass", "armv*m">;
258 def IsNotMClass      : Predicate<"!Subtarget->isMClass()">,
259                                  AssemblerPredicate<"!FeatureMClass",
260                                                     "!armv*m">;
261 def IsARM            : Predicate<"!Subtarget->isThumb()">,
262                                  AssemblerPredicate<"!ModeThumb", "arm-mode">;
263 def IsIOS            : Predicate<"Subtarget->isTargetIOS()">;
264 def IsNotIOS         : Predicate<"!Subtarget->isTargetIOS()">;
265 def IsMachO          : Predicate<"Subtarget->isTargetMachO()">;
266 def IsNotMachO       : Predicate<"!Subtarget->isTargetMachO()">;
267 def IsNaCl           : Predicate<"Subtarget->isTargetNaCl()">;
268 def UseNaClTrap      : Predicate<"Subtarget->useNaClTrap()">,
269                                  AssemblerPredicate<"FeatureNaClTrap", "NaCl">;
270 def DontUseNaClTrap  : Predicate<"!Subtarget->useNaClTrap()">;
271
272 // FIXME: Eventually this will be just "hasV6T2Ops".
273 def UseMovt          : Predicate<"Subtarget->useMovt()">;
274 def DontUseMovt      : Predicate<"!Subtarget->useMovt()">;
275 def UseFPVMLx        : Predicate<"Subtarget->useFPVMLx()">;
276 def UseMulOps        : Predicate<"Subtarget->useMulOps()">;
277
278 // Prefer fused MAC for fp mul + add over fp VMLA / VMLS if they are available.
279 // But only select them if more precision in FP computation is allowed.
280 // Do not use them for Darwin platforms.
281 def UseFusedMAC      : Predicate<"(TM.Options.AllowFPOpFusion =="
282                                  " FPOpFusion::Fast && "
283                                  " Subtarget->hasVFP4()) && "
284                                  "!Subtarget->isTargetDarwin()">;
285 def DontUseFusedMAC  : Predicate<"!(TM.Options.AllowFPOpFusion =="
286                                  " FPOpFusion::Fast &&"
287                                  " Subtarget->hasVFP4()) || "
288                                  "Subtarget->isTargetDarwin()">;
289
290 // VGETLNi32 is microcoded on Swift - prefer VMOV.
291 def HasFastVGETLNi32 : Predicate<"!Subtarget->isSwift()">;
292 def HasSlowVGETLNi32 : Predicate<"Subtarget->isSwift()">;
293
294 // VDUP.32 is microcoded on Swift - prefer VMOV.
295 def HasFastVDUP32 : Predicate<"!Subtarget->isSwift()">;
296 def HasSlowVDUP32 : Predicate<"Subtarget->isSwift()">;
297
298 // Cortex-A9 prefers VMOVSR to VMOVDRR even when using NEON for scalar FP, as
299 // this allows more effective execution domain optimization. See
300 // setExecutionDomain().
301 def UseVMOVSR : Predicate<"Subtarget->isCortexA9() || !Subtarget->useNEONForSinglePrecisionFP()">;
302 def DontUseVMOVSR : Predicate<"!Subtarget->isCortexA9() && Subtarget->useNEONForSinglePrecisionFP()">;
303
304 def IsLE             : Predicate<"getTargetLowering()->isLittleEndian()">;
305 def IsBE             : Predicate<"getTargetLowering()->isBigEndian()">;
306
307 //===----------------------------------------------------------------------===//
308 // ARM Flag Definitions.
309
310 class RegConstraint<string C> {
311   string Constraints = C;
312 }
313
314 //===----------------------------------------------------------------------===//
315 //  ARM specific transformation functions and pattern fragments.
316 //
317
318 // imm_neg_XFORM - Return the negation of an i32 immediate value.
319 def imm_neg_XFORM : SDNodeXForm<imm, [{
320   return CurDAG->getTargetConstant(-(int)N->getZExtValue(), MVT::i32);
321 }]>;
322
323 // imm_not_XFORM - Return the complement of a i32 immediate value.
324 def imm_not_XFORM : SDNodeXForm<imm, [{
325   return CurDAG->getTargetConstant(~(int)N->getZExtValue(), MVT::i32);
326 }]>;
327
328 /// imm16_31 predicate - True if the 32-bit immediate is in the range [16,31].
329 def imm16_31 : ImmLeaf<i32, [{
330   return (int32_t)Imm >= 16 && (int32_t)Imm < 32;
331 }]>;
332
333 def so_imm_neg_asmoperand : AsmOperandClass { let Name = "ARMSOImmNeg"; }
334 def so_imm_neg : Operand<i32>, PatLeaf<(imm), [{
335     unsigned Value = -(unsigned)N->getZExtValue();
336     return Value && ARM_AM::getSOImmVal(Value) != -1;
337   }], imm_neg_XFORM> {
338   let ParserMatchClass = so_imm_neg_asmoperand;
339 }
340
341 // Note: this pattern doesn't require an encoder method and such, as it's
342 // only used on aliases (Pat<> and InstAlias<>). The actual encoding
343 // is handled by the destination instructions, which use so_imm.
344 def so_imm_not_asmoperand : AsmOperandClass { let Name = "ARMSOImmNot"; }
345 def so_imm_not : Operand<i32>, PatLeaf<(imm), [{
346     return ARM_AM::getSOImmVal(~(uint32_t)N->getZExtValue()) != -1;
347   }], imm_not_XFORM> {
348   let ParserMatchClass = so_imm_not_asmoperand;
349 }
350
351 // sext_16_node predicate - True if the SDNode is sign-extended 16 or more bits.
352 def sext_16_node : PatLeaf<(i32 GPR:$a), [{
353   return CurDAG->ComputeNumSignBits(SDValue(N,0)) >= 17;
354 }]>;
355
356 /// Split a 32-bit immediate into two 16 bit parts.
357 def hi16 : SDNodeXForm<imm, [{
358   return CurDAG->getTargetConstant((uint32_t)N->getZExtValue() >> 16, MVT::i32);
359 }]>;
360
361 def lo16AllZero : PatLeaf<(i32 imm), [{
362   // Returns true if all low 16-bits are 0.
363   return (((uint32_t)N->getZExtValue()) & 0xFFFFUL) == 0;
364 }], hi16>;
365
366 class BinOpWithFlagFrag<dag res> :
367       PatFrag<(ops node:$LHS, node:$RHS, node:$FLAG), res>;
368 class BinOpFrag<dag res> : PatFrag<(ops node:$LHS, node:$RHS), res>;
369 class UnOpFrag <dag res> : PatFrag<(ops node:$Src), res>;
370
371 // An 'and' node with a single use.
372 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
373   return N->hasOneUse();
374 }]>;
375
376 // An 'xor' node with a single use.
377 def xor_su : PatFrag<(ops node:$lhs, node:$rhs), (xor node:$lhs, node:$rhs), [{
378   return N->hasOneUse();
379 }]>;
380
381 // An 'fmul' node with a single use.
382 def fmul_su : PatFrag<(ops node:$lhs, node:$rhs), (fmul node:$lhs, node:$rhs),[{
383   return N->hasOneUse();
384 }]>;
385
386 // An 'fadd' node which checks for single non-hazardous use.
387 def fadd_mlx : PatFrag<(ops node:$lhs, node:$rhs),(fadd node:$lhs, node:$rhs),[{
388   return hasNoVMLxHazardUse(N);
389 }]>;
390
391 // An 'fsub' node which checks for single non-hazardous use.
392 def fsub_mlx : PatFrag<(ops node:$lhs, node:$rhs),(fsub node:$lhs, node:$rhs),[{
393   return hasNoVMLxHazardUse(N);
394 }]>;
395
396 //===----------------------------------------------------------------------===//
397 // Operand Definitions.
398 //
399
400 // Immediate operands with a shared generic asm render method.
401 class ImmAsmOperand : AsmOperandClass { let RenderMethod = "addImmOperands"; }
402
403 // Branch target.
404 // FIXME: rename brtarget to t2_brtarget
405 def brtarget : Operand<OtherVT> {
406   let EncoderMethod = "getBranchTargetOpValue";
407   let OperandType = "OPERAND_PCREL";
408   let DecoderMethod = "DecodeT2BROperand";
409 }
410
411 // FIXME: get rid of this one?
412 def uncondbrtarget : Operand<OtherVT> {
413   let EncoderMethod = "getUnconditionalBranchTargetOpValue";
414   let OperandType = "OPERAND_PCREL";
415 }
416
417 // Branch target for ARM. Handles conditional/unconditional
418 def br_target : Operand<OtherVT> {
419   let EncoderMethod = "getARMBranchTargetOpValue";
420   let OperandType = "OPERAND_PCREL";
421 }
422
423 // Call target.
424 // FIXME: rename bltarget to t2_bl_target?
425 def bltarget : Operand<i32> {
426   // Encoded the same as branch targets.
427   let EncoderMethod = "getBranchTargetOpValue";
428   let OperandType = "OPERAND_PCREL";
429 }
430
431 // Call target for ARM. Handles conditional/unconditional
432 // FIXME: rename bl_target to t2_bltarget?
433 def bl_target : Operand<i32> {
434   let EncoderMethod = "getARMBLTargetOpValue";
435   let OperandType = "OPERAND_PCREL";
436 }
437
438 def blx_target : Operand<i32> {
439   let EncoderMethod = "getARMBLXTargetOpValue";
440   let OperandType = "OPERAND_PCREL";
441 }
442
443 // A list of registers separated by comma. Used by load/store multiple.
444 def RegListAsmOperand : AsmOperandClass { let Name = "RegList"; }
445 def reglist : Operand<i32> {
446   let EncoderMethod = "getRegisterListOpValue";
447   let ParserMatchClass = RegListAsmOperand;
448   let PrintMethod = "printRegisterList";
449   let DecoderMethod = "DecodeRegListOperand";
450 }
451
452 def GPRPairOp : RegisterOperand<GPRPair, "printGPRPairOperand">;
453
454 def DPRRegListAsmOperand : AsmOperandClass { let Name = "DPRRegList"; }
455 def dpr_reglist : Operand<i32> {
456   let EncoderMethod = "getRegisterListOpValue";
457   let ParserMatchClass = DPRRegListAsmOperand;
458   let PrintMethod = "printRegisterList";
459   let DecoderMethod = "DecodeDPRRegListOperand";
460 }
461
462 def SPRRegListAsmOperand : AsmOperandClass { let Name = "SPRRegList"; }
463 def spr_reglist : Operand<i32> {
464   let EncoderMethod = "getRegisterListOpValue";
465   let ParserMatchClass = SPRRegListAsmOperand;
466   let PrintMethod = "printRegisterList";
467   let DecoderMethod = "DecodeSPRRegListOperand";
468 }
469
470 // An operand for the CONSTPOOL_ENTRY pseudo-instruction.
471 def cpinst_operand : Operand<i32> {
472   let PrintMethod = "printCPInstOperand";
473 }
474
475 // Local PC labels.
476 def pclabel : Operand<i32> {
477   let PrintMethod = "printPCLabel";
478 }
479
480 // ADR instruction labels.
481 def AdrLabelAsmOperand : AsmOperandClass { let Name = "AdrLabel"; }
482 def adrlabel : Operand<i32> {
483   let EncoderMethod = "getAdrLabelOpValue";
484   let ParserMatchClass = AdrLabelAsmOperand;
485   let PrintMethod = "printAdrLabelOperand<0>";
486 }
487
488 def neon_vcvt_imm32 : Operand<i32> {
489   let EncoderMethod = "getNEONVcvtImm32OpValue";
490   let DecoderMethod = "DecodeVCVTImmOperand";
491 }
492
493 // rot_imm: An integer that encodes a rotate amount. Must be 8, 16, or 24.
494 def rot_imm_XFORM: SDNodeXForm<imm, [{
495   switch (N->getZExtValue()){
496   default: assert(0);
497   case 0:  return CurDAG->getTargetConstant(0, MVT::i32);
498   case 8:  return CurDAG->getTargetConstant(1, MVT::i32);
499   case 16: return CurDAG->getTargetConstant(2, MVT::i32);
500   case 24: return CurDAG->getTargetConstant(3, MVT::i32);
501   }
502 }]>;
503 def RotImmAsmOperand : AsmOperandClass {
504   let Name = "RotImm";
505   let ParserMethod = "parseRotImm";
506 }
507 def rot_imm : Operand<i32>, PatLeaf<(i32 imm), [{
508     int32_t v = N->getZExtValue();
509     return v == 8 || v == 16 || v == 24; }],
510     rot_imm_XFORM> {
511   let PrintMethod = "printRotImmOperand";
512   let ParserMatchClass = RotImmAsmOperand;
513 }
514
515 // shift_imm: An integer that encodes a shift amount and the type of shift
516 // (asr or lsl). The 6-bit immediate encodes as:
517 //    {5}     0 ==> lsl
518 //            1     asr
519 //    {4-0}   imm5 shift amount.
520 //            asr #32 encoded as imm5 == 0.
521 def ShifterImmAsmOperand : AsmOperandClass {
522   let Name = "ShifterImm";
523   let ParserMethod = "parseShifterImm";
524 }
525 def shift_imm : Operand<i32> {
526   let PrintMethod = "printShiftImmOperand";
527   let ParserMatchClass = ShifterImmAsmOperand;
528 }
529
530 // shifter_operand operands: so_reg_reg, so_reg_imm, and so_imm.
531 def ShiftedRegAsmOperand : AsmOperandClass { let Name = "RegShiftedReg"; }
532 def so_reg_reg : Operand<i32>,  // reg reg imm
533                  ComplexPattern<i32, 3, "SelectRegShifterOperand",
534                                 [shl, srl, sra, rotr]> {
535   let EncoderMethod = "getSORegRegOpValue";
536   let PrintMethod = "printSORegRegOperand";
537   let DecoderMethod = "DecodeSORegRegOperand";
538   let ParserMatchClass = ShiftedRegAsmOperand;
539   let MIOperandInfo = (ops GPRnopc, GPRnopc, i32imm);
540 }
541
542 def ShiftedImmAsmOperand : AsmOperandClass { let Name = "RegShiftedImm"; }
543 def so_reg_imm : Operand<i32>, // reg imm
544                  ComplexPattern<i32, 2, "SelectImmShifterOperand",
545                                 [shl, srl, sra, rotr]> {
546   let EncoderMethod = "getSORegImmOpValue";
547   let PrintMethod = "printSORegImmOperand";
548   let DecoderMethod = "DecodeSORegImmOperand";
549   let ParserMatchClass = ShiftedImmAsmOperand;
550   let MIOperandInfo = (ops GPR, i32imm);
551 }
552
553 // FIXME: Does this need to be distinct from so_reg?
554 def shift_so_reg_reg : Operand<i32>,    // reg reg imm
555                    ComplexPattern<i32, 3, "SelectShiftRegShifterOperand",
556                                   [shl,srl,sra,rotr]> {
557   let EncoderMethod = "getSORegRegOpValue";
558   let PrintMethod = "printSORegRegOperand";
559   let DecoderMethod = "DecodeSORegRegOperand";
560   let ParserMatchClass = ShiftedRegAsmOperand;
561   let MIOperandInfo = (ops GPR, GPR, i32imm);
562 }
563
564 // FIXME: Does this need to be distinct from so_reg?
565 def shift_so_reg_imm : Operand<i32>,    // reg reg imm
566                    ComplexPattern<i32, 2, "SelectShiftImmShifterOperand",
567                                   [shl,srl,sra,rotr]> {
568   let EncoderMethod = "getSORegImmOpValue";
569   let PrintMethod = "printSORegImmOperand";
570   let DecoderMethod = "DecodeSORegImmOperand";
571   let ParserMatchClass = ShiftedImmAsmOperand;
572   let MIOperandInfo = (ops GPR, i32imm);
573 }
574
575
576 // so_imm - Match a 32-bit shifter_operand immediate operand, which is an
577 // 8-bit immediate rotated by an arbitrary number of bits.
578 def SOImmAsmOperand: ImmAsmOperand { let Name = "ARMSOImm"; }
579 def so_imm : Operand<i32>, ImmLeaf<i32, [{
580     return ARM_AM::getSOImmVal(Imm) != -1;
581   }]> {
582   let EncoderMethod = "getSOImmOpValue";
583   let ParserMatchClass = SOImmAsmOperand;
584   let DecoderMethod = "DecodeSOImmOperand";
585 }
586
587 // Break so_imm's up into two pieces.  This handles immediates with up to 16
588 // bits set in them.  This uses so_imm2part to match and so_imm2part_[12] to
589 // get the first/second pieces.
590 def so_imm2part : PatLeaf<(imm), [{
591       return ARM_AM::isSOImmTwoPartVal((unsigned)N->getZExtValue());
592 }]>;
593
594 /// arm_i32imm - True for +V6T2, or true only if so_imm2part is true.
595 ///
596 def arm_i32imm : PatLeaf<(imm), [{
597   if (Subtarget->useMovt())
598     return true;
599   return ARM_AM::isSOImmTwoPartVal((unsigned)N->getZExtValue());
600 }]>;
601
602 /// imm0_1 predicate - Immediate in the range [0,1].
603 def Imm0_1AsmOperand: ImmAsmOperand { let Name = "Imm0_1"; }
604 def imm0_1 : Operand<i32> { let ParserMatchClass = Imm0_1AsmOperand; }
605
606 /// imm0_3 predicate - Immediate in the range [0,3].
607 def Imm0_3AsmOperand: ImmAsmOperand { let Name = "Imm0_3"; }
608 def imm0_3 : Operand<i32> { let ParserMatchClass = Imm0_3AsmOperand; }
609
610 /// imm0_7 predicate - Immediate in the range [0,7].
611 def Imm0_7AsmOperand: ImmAsmOperand { let Name = "Imm0_7"; }
612 def imm0_7 : Operand<i32>, ImmLeaf<i32, [{
613   return Imm >= 0 && Imm < 8;
614 }]> {
615   let ParserMatchClass = Imm0_7AsmOperand;
616 }
617
618 /// imm8 predicate - Immediate is exactly 8.
619 def Imm8AsmOperand: ImmAsmOperand { let Name = "Imm8"; }
620 def imm8 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 8; }]> {
621   let ParserMatchClass = Imm8AsmOperand;
622 }
623
624 /// imm16 predicate - Immediate is exactly 16.
625 def Imm16AsmOperand: ImmAsmOperand { let Name = "Imm16"; }
626 def imm16 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 16; }]> {
627   let ParserMatchClass = Imm16AsmOperand;
628 }
629
630 /// imm32 predicate - Immediate is exactly 32.
631 def Imm32AsmOperand: ImmAsmOperand { let Name = "Imm32"; }
632 def imm32 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 32; }]> {
633   let ParserMatchClass = Imm32AsmOperand;
634 }
635
636 /// imm1_7 predicate - Immediate in the range [1,7].
637 def Imm1_7AsmOperand: ImmAsmOperand { let Name = "Imm1_7"; }
638 def imm1_7 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 8; }]> {
639   let ParserMatchClass = Imm1_7AsmOperand;
640 }
641
642 /// imm1_15 predicate - Immediate in the range [1,15].
643 def Imm1_15AsmOperand: ImmAsmOperand { let Name = "Imm1_15"; }
644 def imm1_15 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 16; }]> {
645   let ParserMatchClass = Imm1_15AsmOperand;
646 }
647
648 /// imm1_31 predicate - Immediate in the range [1,31].
649 def Imm1_31AsmOperand: ImmAsmOperand { let Name = "Imm1_31"; }
650 def imm1_31 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 32; }]> {
651   let ParserMatchClass = Imm1_31AsmOperand;
652 }
653
654 /// imm0_15 predicate - Immediate in the range [0,15].
655 def Imm0_15AsmOperand: ImmAsmOperand {
656   let Name = "Imm0_15";
657   let DiagnosticType = "ImmRange0_15";
658 }
659 def imm0_15 : Operand<i32>, ImmLeaf<i32, [{
660   return Imm >= 0 && Imm < 16;
661 }]> {
662   let ParserMatchClass = Imm0_15AsmOperand;
663 }
664
665 /// imm0_31 predicate - True if the 32-bit immediate is in the range [0,31].
666 def Imm0_31AsmOperand: ImmAsmOperand { let Name = "Imm0_31"; }
667 def imm0_31 : Operand<i32>, ImmLeaf<i32, [{
668   return Imm >= 0 && Imm < 32;
669 }]> {
670   let ParserMatchClass = Imm0_31AsmOperand;
671 }
672
673 /// imm0_32 predicate - True if the 32-bit immediate is in the range [0,32].
674 def Imm0_32AsmOperand: ImmAsmOperand { let Name = "Imm0_32"; }
675 def imm0_32 : Operand<i32>, ImmLeaf<i32, [{
676   return Imm >= 0 && Imm < 32;
677 }]> {
678   let ParserMatchClass = Imm0_32AsmOperand;
679 }
680
681 /// imm0_63 predicate - True if the 32-bit immediate is in the range [0,63].
682 def Imm0_63AsmOperand: ImmAsmOperand { let Name = "Imm0_63"; }
683 def imm0_63 : Operand<i32>, ImmLeaf<i32, [{
684   return Imm >= 0 && Imm < 64;
685 }]> {
686   let ParserMatchClass = Imm0_63AsmOperand;
687 }
688
689 /// imm0_239 predicate - Immediate in the range [0,239].
690 def Imm0_239AsmOperand : ImmAsmOperand {
691   let Name = "Imm0_239";
692   let DiagnosticType = "ImmRange0_239";
693 }
694 def imm0_239 : Operand<i32>, ImmLeaf<i32, [{ return Imm >= 0 && Imm < 240; }]> {
695   let ParserMatchClass = Imm0_239AsmOperand;
696 }
697
698 /// imm0_255 predicate - Immediate in the range [0,255].
699 def Imm0_255AsmOperand : ImmAsmOperand { let Name = "Imm0_255"; }
700 def imm0_255 : Operand<i32>, ImmLeaf<i32, [{ return Imm >= 0 && Imm < 256; }]> {
701   let ParserMatchClass = Imm0_255AsmOperand;
702 }
703
704 /// imm0_65535 - An immediate is in the range [0.65535].
705 def Imm0_65535AsmOperand: ImmAsmOperand { let Name = "Imm0_65535"; }
706 def imm0_65535 : Operand<i32>, ImmLeaf<i32, [{
707   return Imm >= 0 && Imm < 65536;
708 }]> {
709   let ParserMatchClass = Imm0_65535AsmOperand;
710 }
711
712 // imm0_65535_neg - An immediate whose negative value is in the range [0.65535].
713 def imm0_65535_neg : Operand<i32>, ImmLeaf<i32, [{
714   return -Imm >= 0 && -Imm < 65536;
715 }]>;
716
717 // imm0_65535_expr - For movt/movw - 16-bit immediate that can also reference
718 // a relocatable expression.
719 //
720 // FIXME: This really needs a Thumb version separate from the ARM version.
721 // While the range is the same, and can thus use the same match class,
722 // the encoding is different so it should have a different encoder method.
723 def Imm0_65535ExprAsmOperand: ImmAsmOperand { let Name = "Imm0_65535Expr"; }
724 def imm0_65535_expr : Operand<i32> {
725   let EncoderMethod = "getHiLo16ImmOpValue";
726   let ParserMatchClass = Imm0_65535ExprAsmOperand;
727 }
728
729 def Imm256_65535ExprAsmOperand: ImmAsmOperand { let Name = "Imm256_65535Expr"; }
730 def imm256_65535_expr : Operand<i32> {
731   let ParserMatchClass = Imm256_65535ExprAsmOperand;
732 }
733
734 /// imm24b - True if the 32-bit immediate is encodable in 24 bits.
735 def Imm24bitAsmOperand: ImmAsmOperand { let Name = "Imm24bit"; }
736 def imm24b : Operand<i32>, ImmLeaf<i32, [{
737   return Imm >= 0 && Imm <= 0xffffff;
738 }]> {
739   let ParserMatchClass = Imm24bitAsmOperand;
740 }
741
742
743 /// bf_inv_mask_imm predicate - An AND mask to clear an arbitrary width bitfield
744 /// e.g., 0xf000ffff
745 def BitfieldAsmOperand : AsmOperandClass {
746   let Name = "Bitfield";
747   let ParserMethod = "parseBitfield";
748 }
749
750 def bf_inv_mask_imm : Operand<i32>,
751                       PatLeaf<(imm), [{
752   return ARM::isBitFieldInvertedMask(N->getZExtValue());
753 }] > {
754   let EncoderMethod = "getBitfieldInvertedMaskOpValue";
755   let PrintMethod = "printBitfieldInvMaskImmOperand";
756   let DecoderMethod = "DecodeBitfieldMaskOperand";
757   let ParserMatchClass = BitfieldAsmOperand;
758 }
759
760 def imm1_32_XFORM: SDNodeXForm<imm, [{
761   return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, MVT::i32);
762 }]>;
763 def Imm1_32AsmOperand: AsmOperandClass { let Name = "Imm1_32"; }
764 def imm1_32 : Operand<i32>, PatLeaf<(imm), [{
765    uint64_t Imm = N->getZExtValue();
766    return Imm > 0 && Imm <= 32;
767  }],
768     imm1_32_XFORM> {
769   let PrintMethod = "printImmPlusOneOperand";
770   let ParserMatchClass = Imm1_32AsmOperand;
771 }
772
773 def imm1_16_XFORM: SDNodeXForm<imm, [{
774   return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, MVT::i32);
775 }]>;
776 def Imm1_16AsmOperand: AsmOperandClass { let Name = "Imm1_16"; }
777 def imm1_16 : Operand<i32>, PatLeaf<(imm), [{ return Imm > 0 && Imm <= 16; }],
778     imm1_16_XFORM> {
779   let PrintMethod = "printImmPlusOneOperand";
780   let ParserMatchClass = Imm1_16AsmOperand;
781 }
782
783 // Define ARM specific addressing modes.
784 // addrmode_imm12 := reg +/- imm12
785 //
786 def MemImm12OffsetAsmOperand : AsmOperandClass { let Name = "MemImm12Offset"; }
787 class AddrMode_Imm12 : Operand<i32>,
788                      ComplexPattern<i32, 2, "SelectAddrModeImm12", []> {
789   // 12-bit immediate operand. Note that instructions using this encode
790   // #0 and #-0 differently. We flag #-0 as the magic value INT32_MIN. All other
791   // immediate values are as normal.
792
793   let EncoderMethod = "getAddrModeImm12OpValue";
794   let DecoderMethod = "DecodeAddrModeImm12Operand";
795   let ParserMatchClass = MemImm12OffsetAsmOperand;
796   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
797 }
798
799 def addrmode_imm12 : AddrMode_Imm12 {
800   let PrintMethod = "printAddrModeImm12Operand<false>";
801 }
802
803 def addrmode_imm12_pre : AddrMode_Imm12 {
804   let PrintMethod = "printAddrModeImm12Operand<true>";
805 }
806
807 // ldst_so_reg := reg +/- reg shop imm
808 //
809 def MemRegOffsetAsmOperand : AsmOperandClass { let Name = "MemRegOffset"; }
810 def ldst_so_reg : Operand<i32>,
811                   ComplexPattern<i32, 3, "SelectLdStSOReg", []> {
812   let EncoderMethod = "getLdStSORegOpValue";
813   // FIXME: Simplify the printer
814   let PrintMethod = "printAddrMode2Operand";
815   let DecoderMethod = "DecodeSORegMemOperand";
816   let ParserMatchClass = MemRegOffsetAsmOperand;
817   let MIOperandInfo = (ops GPR:$base, GPRnopc:$offsreg, i32imm:$shift);
818 }
819
820 // postidx_imm8 := +/- [0,255]
821 //
822 // 9 bit value:
823 //  {8}       1 is imm8 is non-negative. 0 otherwise.
824 //  {7-0}     [0,255] imm8 value.
825 def PostIdxImm8AsmOperand : AsmOperandClass { let Name = "PostIdxImm8"; }
826 def postidx_imm8 : Operand<i32> {
827   let PrintMethod = "printPostIdxImm8Operand";
828   let ParserMatchClass = PostIdxImm8AsmOperand;
829   let MIOperandInfo = (ops i32imm);
830 }
831
832 // postidx_imm8s4 := +/- [0,1020]
833 //
834 // 9 bit value:
835 //  {8}       1 is imm8 is non-negative. 0 otherwise.
836 //  {7-0}     [0,255] imm8 value, scaled by 4.
837 def PostIdxImm8s4AsmOperand : AsmOperandClass { let Name = "PostIdxImm8s4"; }
838 def postidx_imm8s4 : Operand<i32> {
839   let PrintMethod = "printPostIdxImm8s4Operand";
840   let ParserMatchClass = PostIdxImm8s4AsmOperand;
841   let MIOperandInfo = (ops i32imm);
842 }
843
844
845 // postidx_reg := +/- reg
846 //
847 def PostIdxRegAsmOperand : AsmOperandClass {
848   let Name = "PostIdxReg";
849   let ParserMethod = "parsePostIdxReg";
850 }
851 def postidx_reg : Operand<i32> {
852   let EncoderMethod = "getPostIdxRegOpValue";
853   let DecoderMethod = "DecodePostIdxReg";
854   let PrintMethod = "printPostIdxRegOperand";
855   let ParserMatchClass = PostIdxRegAsmOperand;
856   let MIOperandInfo = (ops GPRnopc, i32imm);
857 }
858
859
860 // addrmode2 := reg +/- imm12
861 //           := reg +/- reg shop imm
862 //
863 // FIXME: addrmode2 should be refactored the rest of the way to always
864 // use explicit imm vs. reg versions above (addrmode_imm12 and ldst_so_reg).
865 def AddrMode2AsmOperand : AsmOperandClass { let Name = "AddrMode2"; }
866 def addrmode2 : Operand<i32>,
867                 ComplexPattern<i32, 3, "SelectAddrMode2", []> {
868   let EncoderMethod = "getAddrMode2OpValue";
869   let PrintMethod = "printAddrMode2Operand";
870   let ParserMatchClass = AddrMode2AsmOperand;
871   let MIOperandInfo = (ops GPR:$base, GPR:$offsreg, i32imm:$offsimm);
872 }
873
874 def PostIdxRegShiftedAsmOperand : AsmOperandClass {
875   let Name = "PostIdxRegShifted";
876   let ParserMethod = "parsePostIdxReg";
877 }
878 def am2offset_reg : Operand<i32>,
879                 ComplexPattern<i32, 2, "SelectAddrMode2OffsetReg",
880                 [], [SDNPWantRoot]> {
881   let EncoderMethod = "getAddrMode2OffsetOpValue";
882   let PrintMethod = "printAddrMode2OffsetOperand";
883   // When using this for assembly, it's always as a post-index offset.
884   let ParserMatchClass = PostIdxRegShiftedAsmOperand;
885   let MIOperandInfo = (ops GPRnopc, i32imm);
886 }
887
888 // FIXME: am2offset_imm should only need the immediate, not the GPR. Having
889 // the GPR is purely vestigal at this point.
890 def AM2OffsetImmAsmOperand : AsmOperandClass { let Name = "AM2OffsetImm"; }
891 def am2offset_imm : Operand<i32>,
892                 ComplexPattern<i32, 2, "SelectAddrMode2OffsetImm",
893                 [], [SDNPWantRoot]> {
894   let EncoderMethod = "getAddrMode2OffsetOpValue";
895   let PrintMethod = "printAddrMode2OffsetOperand";
896   let ParserMatchClass = AM2OffsetImmAsmOperand;
897   let MIOperandInfo = (ops GPRnopc, i32imm);
898 }
899
900
901 // addrmode3 := reg +/- reg
902 // addrmode3 := reg +/- imm8
903 //
904 // FIXME: split into imm vs. reg versions.
905 def AddrMode3AsmOperand : AsmOperandClass { let Name = "AddrMode3"; }
906 class AddrMode3 : Operand<i32>,
907                   ComplexPattern<i32, 3, "SelectAddrMode3", []> {
908   let EncoderMethod = "getAddrMode3OpValue";
909   let ParserMatchClass = AddrMode3AsmOperand;
910   let MIOperandInfo = (ops GPR:$base, GPR:$offsreg, i32imm:$offsimm);
911 }
912
913 def addrmode3 : AddrMode3
914 {
915   let PrintMethod = "printAddrMode3Operand<false>";
916 }
917
918 def addrmode3_pre : AddrMode3
919 {
920   let PrintMethod = "printAddrMode3Operand<true>";
921 }
922
923 // FIXME: split into imm vs. reg versions.
924 // FIXME: parser method to handle +/- register.
925 def AM3OffsetAsmOperand : AsmOperandClass {
926   let Name = "AM3Offset";
927   let ParserMethod = "parseAM3Offset";
928 }
929 def am3offset : Operand<i32>,
930                 ComplexPattern<i32, 2, "SelectAddrMode3Offset",
931                                [], [SDNPWantRoot]> {
932   let EncoderMethod = "getAddrMode3OffsetOpValue";
933   let PrintMethod = "printAddrMode3OffsetOperand";
934   let ParserMatchClass = AM3OffsetAsmOperand;
935   let MIOperandInfo = (ops GPR, i32imm);
936 }
937
938 // ldstm_mode := {ia, ib, da, db}
939 //
940 def ldstm_mode : OptionalDefOperand<OtherVT, (ops i32), (ops (i32 1))> {
941   let EncoderMethod = "getLdStmModeOpValue";
942   let PrintMethod = "printLdStmModeOperand";
943 }
944
945 // addrmode5 := reg +/- imm8*4
946 //
947 def AddrMode5AsmOperand : AsmOperandClass { let Name = "AddrMode5"; }
948 class AddrMode5 : Operand<i32>,
949                   ComplexPattern<i32, 2, "SelectAddrMode5", []> {
950   let EncoderMethod = "getAddrMode5OpValue";
951   let DecoderMethod = "DecodeAddrMode5Operand";
952   let ParserMatchClass = AddrMode5AsmOperand;
953   let MIOperandInfo = (ops GPR:$base, i32imm);
954 }
955
956 def addrmode5 : AddrMode5 {
957    let PrintMethod = "printAddrMode5Operand<false>";
958 }
959
960 def addrmode5_pre : AddrMode5 {
961    let PrintMethod = "printAddrMode5Operand<true>";
962 }
963
964 // addrmode6 := reg with optional alignment
965 //
966 def AddrMode6AsmOperand : AsmOperandClass { let Name = "AlignedMemory"; }
967 def addrmode6 : Operand<i32>,
968                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
969   let PrintMethod = "printAddrMode6Operand";
970   let MIOperandInfo = (ops GPR:$addr, i32imm:$align);
971   let EncoderMethod = "getAddrMode6AddressOpValue";
972   let DecoderMethod = "DecodeAddrMode6Operand";
973   let ParserMatchClass = AddrMode6AsmOperand;
974 }
975
976 def am6offset : Operand<i32>,
977                 ComplexPattern<i32, 1, "SelectAddrMode6Offset",
978                                [], [SDNPWantRoot]> {
979   let PrintMethod = "printAddrMode6OffsetOperand";
980   let MIOperandInfo = (ops GPR);
981   let EncoderMethod = "getAddrMode6OffsetOpValue";
982   let DecoderMethod = "DecodeGPRRegisterClass";
983 }
984
985 // Special version of addrmode6 to handle alignment encoding for VST1/VLD1
986 // (single element from one lane) for size 32.
987 def addrmode6oneL32 : Operand<i32>,
988                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
989   let PrintMethod = "printAddrMode6Operand";
990   let MIOperandInfo = (ops GPR:$addr, i32imm);
991   let EncoderMethod = "getAddrMode6OneLane32AddressOpValue";
992 }
993
994 // Base class for addrmode6 with specific alignment restrictions.
995 class AddrMode6Align : Operand<i32>,
996                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
997   let PrintMethod = "printAddrMode6Operand";
998   let MIOperandInfo = (ops GPR:$addr, i32imm:$align);
999   let EncoderMethod = "getAddrMode6AddressOpValue";
1000   let DecoderMethod = "DecodeAddrMode6Operand";
1001 }
1002
1003 // Special version of addrmode6 to handle no allowed alignment encoding for
1004 // VLD/VST instructions and checking the alignment is not specified.
1005 def AddrMode6AlignNoneAsmOperand : AsmOperandClass {
1006   let Name = "AlignedMemoryNone";
1007   let DiagnosticType = "AlignedMemoryRequiresNone";
1008 }
1009 def addrmode6alignNone : AddrMode6Align {
1010   // The alignment specifier can only be omitted.
1011   let ParserMatchClass = AddrMode6AlignNoneAsmOperand;
1012 }
1013
1014 // Special version of addrmode6 to handle 16-bit alignment encoding for
1015 // VLD/VST instructions and checking the alignment value.
1016 def AddrMode6Align16AsmOperand : AsmOperandClass {
1017   let Name = "AlignedMemory16";
1018   let DiagnosticType = "AlignedMemoryRequires16";
1019 }
1020 def addrmode6align16 : AddrMode6Align {
1021   // The alignment specifier can only be 16 or omitted.
1022   let ParserMatchClass = AddrMode6Align16AsmOperand;
1023 }
1024
1025 // Special version of addrmode6 to handle 32-bit alignment encoding for
1026 // VLD/VST instructions and checking the alignment value.
1027 def AddrMode6Align32AsmOperand : AsmOperandClass {
1028   let Name = "AlignedMemory32";
1029   let DiagnosticType = "AlignedMemoryRequires32";
1030 }
1031 def addrmode6align32 : AddrMode6Align {
1032   // The alignment specifier can only be 32 or omitted.
1033   let ParserMatchClass = AddrMode6Align32AsmOperand;
1034 }
1035
1036 // Special version of addrmode6 to handle 64-bit alignment encoding for
1037 // VLD/VST instructions and checking the alignment value.
1038 def AddrMode6Align64AsmOperand : AsmOperandClass {
1039   let Name = "AlignedMemory64";
1040   let DiagnosticType = "AlignedMemoryRequires64";
1041 }
1042 def addrmode6align64 : AddrMode6Align {
1043   // The alignment specifier can only be 64 or omitted.
1044   let ParserMatchClass = AddrMode6Align64AsmOperand;
1045 }
1046
1047 // Special version of addrmode6 to handle 64-bit or 128-bit alignment encoding
1048 // for VLD/VST instructions and checking the alignment value.
1049 def AddrMode6Align64or128AsmOperand : AsmOperandClass {
1050   let Name = "AlignedMemory64or128";
1051   let DiagnosticType = "AlignedMemoryRequires64or128";
1052 }
1053 def addrmode6align64or128 : AddrMode6Align {
1054   // The alignment specifier can only be 64, 128 or omitted.
1055   let ParserMatchClass = AddrMode6Align64or128AsmOperand;
1056 }
1057
1058 // Special version of addrmode6 to handle 64-bit, 128-bit or 256-bit alignment
1059 // encoding for VLD/VST instructions and checking the alignment value.
1060 def AddrMode6Align64or128or256AsmOperand : AsmOperandClass {
1061   let Name = "AlignedMemory64or128or256";
1062   let DiagnosticType = "AlignedMemoryRequires64or128or256";
1063 }
1064 def addrmode6align64or128or256 : AddrMode6Align {
1065   // The alignment specifier can only be 64, 128, 256 or omitted.
1066   let ParserMatchClass = AddrMode6Align64or128or256AsmOperand;
1067 }
1068
1069 // Special version of addrmode6 to handle alignment encoding for VLD-dup
1070 // instructions, specifically VLD4-dup.
1071 def addrmode6dup : Operand<i32>,
1072                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
1073   let PrintMethod = "printAddrMode6Operand";
1074   let MIOperandInfo = (ops GPR:$addr, i32imm);
1075   let EncoderMethod = "getAddrMode6DupAddressOpValue";
1076   // FIXME: This is close, but not quite right. The alignment specifier is
1077   // different.
1078   let ParserMatchClass = AddrMode6AsmOperand;
1079 }
1080
1081 // Base class for addrmode6dup with specific alignment restrictions.
1082 class AddrMode6DupAlign : Operand<i32>,
1083                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
1084   let PrintMethod = "printAddrMode6Operand";
1085   let MIOperandInfo = (ops GPR:$addr, i32imm);
1086   let EncoderMethod = "getAddrMode6DupAddressOpValue";
1087 }
1088
1089 // Special version of addrmode6 to handle no allowed alignment encoding for
1090 // VLD-dup instruction and checking the alignment is not specified.
1091 def AddrMode6dupAlignNoneAsmOperand : AsmOperandClass {
1092   let Name = "DupAlignedMemoryNone";
1093   let DiagnosticType = "DupAlignedMemoryRequiresNone";
1094 }
1095 def addrmode6dupalignNone : AddrMode6DupAlign {
1096   // The alignment specifier can only be omitted.
1097   let ParserMatchClass = AddrMode6dupAlignNoneAsmOperand;
1098 }
1099
1100 // Special version of addrmode6 to handle 16-bit alignment encoding for VLD-dup
1101 // instruction and checking the alignment value.
1102 def AddrMode6dupAlign16AsmOperand : AsmOperandClass {
1103   let Name = "DupAlignedMemory16";
1104   let DiagnosticType = "DupAlignedMemoryRequires16";
1105 }
1106 def addrmode6dupalign16 : AddrMode6DupAlign {
1107   // The alignment specifier can only be 16 or omitted.
1108   let ParserMatchClass = AddrMode6dupAlign16AsmOperand;
1109 }
1110
1111 // Special version of addrmode6 to handle 32-bit alignment encoding for VLD-dup
1112 // instruction and checking the alignment value.
1113 def AddrMode6dupAlign32AsmOperand : AsmOperandClass {
1114   let Name = "DupAlignedMemory32";
1115   let DiagnosticType = "DupAlignedMemoryRequires32";
1116 }
1117 def addrmode6dupalign32 : AddrMode6DupAlign {
1118   // The alignment specifier can only be 32 or omitted.
1119   let ParserMatchClass = AddrMode6dupAlign32AsmOperand;
1120 }
1121
1122 // Special version of addrmode6 to handle 64-bit alignment encoding for VLD
1123 // instructions and checking the alignment value.
1124 def AddrMode6dupAlign64AsmOperand : AsmOperandClass {
1125   let Name = "DupAlignedMemory64";
1126   let DiagnosticType = "DupAlignedMemoryRequires64";
1127 }
1128 def addrmode6dupalign64 : AddrMode6DupAlign {
1129   // The alignment specifier can only be 64 or omitted.
1130   let ParserMatchClass = AddrMode6dupAlign64AsmOperand;
1131 }
1132
1133 // Special version of addrmode6 to handle 64-bit or 128-bit alignment encoding
1134 // for VLD instructions and checking the alignment value.
1135 def AddrMode6dupAlign64or128AsmOperand : AsmOperandClass {
1136   let Name = "DupAlignedMemory64or128";
1137   let DiagnosticType = "DupAlignedMemoryRequires64or128";
1138 }
1139 def addrmode6dupalign64or128 : AddrMode6DupAlign {
1140   // The alignment specifier can only be 64, 128 or omitted.
1141   let ParserMatchClass = AddrMode6dupAlign64or128AsmOperand;
1142 }
1143
1144 // addrmodepc := pc + reg
1145 //
1146 def addrmodepc : Operand<i32>,
1147                  ComplexPattern<i32, 2, "SelectAddrModePC", []> {
1148   let PrintMethod = "printAddrModePCOperand";
1149   let MIOperandInfo = (ops GPR, i32imm);
1150 }
1151
1152 // addr_offset_none := reg
1153 //
1154 def MemNoOffsetAsmOperand : AsmOperandClass { let Name = "MemNoOffset"; }
1155 def addr_offset_none : Operand<i32>,
1156                        ComplexPattern<i32, 1, "SelectAddrOffsetNone", []> {
1157   let PrintMethod = "printAddrMode7Operand";
1158   let DecoderMethod = "DecodeAddrMode7Operand";
1159   let ParserMatchClass = MemNoOffsetAsmOperand;
1160   let MIOperandInfo = (ops GPR:$base);
1161 }
1162
1163 def nohash_imm : Operand<i32> {
1164   let PrintMethod = "printNoHashImmediate";
1165 }
1166
1167 def CoprocNumAsmOperand : AsmOperandClass {
1168   let Name = "CoprocNum";
1169   let ParserMethod = "parseCoprocNumOperand";
1170 }
1171 def p_imm : Operand<i32> {
1172   let PrintMethod = "printPImmediate";
1173   let ParserMatchClass = CoprocNumAsmOperand;
1174   let DecoderMethod = "DecodeCoprocessor";
1175 }
1176
1177 def CoprocRegAsmOperand : AsmOperandClass {
1178   let Name = "CoprocReg";
1179   let ParserMethod = "parseCoprocRegOperand";
1180 }
1181 def c_imm : Operand<i32> {
1182   let PrintMethod = "printCImmediate";
1183   let ParserMatchClass = CoprocRegAsmOperand;
1184 }
1185 def CoprocOptionAsmOperand : AsmOperandClass {
1186   let Name = "CoprocOption";
1187   let ParserMethod = "parseCoprocOptionOperand";
1188 }
1189 def coproc_option_imm : Operand<i32> {
1190   let PrintMethod = "printCoprocOptionImm";
1191   let ParserMatchClass = CoprocOptionAsmOperand;
1192 }
1193
1194 //===----------------------------------------------------------------------===//
1195
1196 include "ARMInstrFormats.td"
1197
1198 //===----------------------------------------------------------------------===//
1199 // Multiclass helpers...
1200 //
1201
1202 /// AsI1_bin_irs - Defines a set of (op r, {so_imm|r|so_reg}) patterns for a
1203 /// binop that produces a value.
1204 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1205 multiclass AsI1_bin_irs<bits<4> opcod, string opc,
1206                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1207                         PatFrag opnode, bit Commutable = 0> {
1208   // The register-immediate version is re-materializable. This is useful
1209   // in particular for taking the address of a local.
1210   let isReMaterializable = 1 in {
1211   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm), DPFrm,
1212                iii, opc, "\t$Rd, $Rn, $imm",
1213                [(set GPR:$Rd, (opnode GPR:$Rn, so_imm:$imm))]>,
1214            Sched<[WriteALU, ReadALU]> {
1215     bits<4> Rd;
1216     bits<4> Rn;
1217     bits<12> imm;
1218     let Inst{25} = 1;
1219     let Inst{19-16} = Rn;
1220     let Inst{15-12} = Rd;
1221     let Inst{11-0} = imm;
1222   }
1223   }
1224   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm,
1225                iir, opc, "\t$Rd, $Rn, $Rm",
1226                [(set GPR:$Rd, (opnode GPR:$Rn, GPR:$Rm))]>,
1227            Sched<[WriteALU, ReadALU, ReadALU]> {
1228     bits<4> Rd;
1229     bits<4> Rn;
1230     bits<4> Rm;
1231     let Inst{25} = 0;
1232     let isCommutable = Commutable;
1233     let Inst{19-16} = Rn;
1234     let Inst{15-12} = Rd;
1235     let Inst{11-4} = 0b00000000;
1236     let Inst{3-0} = Rm;
1237   }
1238
1239   def rsi : AsI1<opcod, (outs GPR:$Rd),
1240                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm,
1241                iis, opc, "\t$Rd, $Rn, $shift",
1242                [(set GPR:$Rd, (opnode GPR:$Rn, so_reg_imm:$shift))]>,
1243             Sched<[WriteALUsi, ReadALU]> {
1244     bits<4> Rd;
1245     bits<4> Rn;
1246     bits<12> shift;
1247     let Inst{25} = 0;
1248     let Inst{19-16} = Rn;
1249     let Inst{15-12} = Rd;
1250     let Inst{11-5} = shift{11-5};
1251     let Inst{4} = 0;
1252     let Inst{3-0} = shift{3-0};
1253   }
1254
1255   def rsr : AsI1<opcod, (outs GPR:$Rd),
1256                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm,
1257                iis, opc, "\t$Rd, $Rn, $shift",
1258                [(set GPR:$Rd, (opnode GPR:$Rn, so_reg_reg:$shift))]>,
1259             Sched<[WriteALUsr, ReadALUsr]> {
1260     bits<4> Rd;
1261     bits<4> Rn;
1262     bits<12> shift;
1263     let Inst{25} = 0;
1264     let Inst{19-16} = Rn;
1265     let Inst{15-12} = Rd;
1266     let Inst{11-8} = shift{11-8};
1267     let Inst{7} = 0;
1268     let Inst{6-5} = shift{6-5};
1269     let Inst{4} = 1;
1270     let Inst{3-0} = shift{3-0};
1271   }
1272 }
1273
1274 /// AsI1_rbin_irs - Same as AsI1_bin_irs except the order of operands are
1275 /// reversed.  The 'rr' form is only defined for the disassembler; for codegen
1276 /// it is equivalent to the AsI1_bin_irs counterpart.
1277 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1278 multiclass AsI1_rbin_irs<bits<4> opcod, string opc,
1279                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1280                         PatFrag opnode, bit Commutable = 0> {
1281   // The register-immediate version is re-materializable. This is useful
1282   // in particular for taking the address of a local.
1283   let isReMaterializable = 1 in {
1284   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm), DPFrm,
1285                iii, opc, "\t$Rd, $Rn, $imm",
1286                [(set GPR:$Rd, (opnode so_imm:$imm, GPR:$Rn))]>,
1287            Sched<[WriteALU, ReadALU]> {
1288     bits<4> Rd;
1289     bits<4> Rn;
1290     bits<12> imm;
1291     let Inst{25} = 1;
1292     let Inst{19-16} = Rn;
1293     let Inst{15-12} = Rd;
1294     let Inst{11-0} = imm;
1295   }
1296   }
1297   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm,
1298                iir, opc, "\t$Rd, $Rn, $Rm",
1299                [/* pattern left blank */]>,
1300            Sched<[WriteALU, ReadALU, ReadALU]> {
1301     bits<4> Rd;
1302     bits<4> Rn;
1303     bits<4> Rm;
1304     let Inst{11-4} = 0b00000000;
1305     let Inst{25} = 0;
1306     let Inst{3-0} = Rm;
1307     let Inst{15-12} = Rd;
1308     let Inst{19-16} = Rn;
1309   }
1310
1311   def rsi : AsI1<opcod, (outs GPR:$Rd),
1312                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm,
1313                iis, opc, "\t$Rd, $Rn, $shift",
1314                [(set GPR:$Rd, (opnode so_reg_imm:$shift, GPR:$Rn))]>,
1315             Sched<[WriteALUsi, ReadALU]> {
1316     bits<4> Rd;
1317     bits<4> Rn;
1318     bits<12> shift;
1319     let Inst{25} = 0;
1320     let Inst{19-16} = Rn;
1321     let Inst{15-12} = Rd;
1322     let Inst{11-5} = shift{11-5};
1323     let Inst{4} = 0;
1324     let Inst{3-0} = shift{3-0};
1325   }
1326
1327   def rsr : AsI1<opcod, (outs GPR:$Rd),
1328                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm,
1329                iis, opc, "\t$Rd, $Rn, $shift",
1330                [(set GPR:$Rd, (opnode so_reg_reg:$shift, GPR:$Rn))]>,
1331             Sched<[WriteALUsr, ReadALUsr]> {
1332     bits<4> Rd;
1333     bits<4> Rn;
1334     bits<12> shift;
1335     let Inst{25} = 0;
1336     let Inst{19-16} = Rn;
1337     let Inst{15-12} = Rd;
1338     let Inst{11-8} = shift{11-8};
1339     let Inst{7} = 0;
1340     let Inst{6-5} = shift{6-5};
1341     let Inst{4} = 1;
1342     let Inst{3-0} = shift{3-0};
1343   }
1344 }
1345
1346 /// AsI1_bin_s_irs - Same as AsI1_bin_irs except it sets the 's' bit by default.
1347 ///
1348 /// These opcodes will be converted to the real non-S opcodes by
1349 /// AdjustInstrPostInstrSelection after giving them an optional CPSR operand.
1350 let hasPostISelHook = 1, Defs = [CPSR] in {
1351 multiclass AsI1_bin_s_irs<InstrItinClass iii, InstrItinClass iir,
1352                           InstrItinClass iis, PatFrag opnode,
1353                           bit Commutable = 0> {
1354   def ri : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm, pred:$p),
1355                          4, iii,
1356                          [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_imm:$imm))]>,
1357                          Sched<[WriteALU, ReadALU]>;
1358
1359   def rr : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, pred:$p),
1360                          4, iir,
1361                          [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, GPR:$Rm))]>,
1362                          Sched<[WriteALU, ReadALU, ReadALU]> {
1363     let isCommutable = Commutable;
1364   }
1365   def rsi : ARMPseudoInst<(outs GPR:$Rd),
1366                           (ins GPR:$Rn, so_reg_imm:$shift, pred:$p),
1367                           4, iis,
1368                           [(set GPR:$Rd, CPSR, (opnode GPR:$Rn,
1369                                                 so_reg_imm:$shift))]>,
1370                           Sched<[WriteALUsi, ReadALU]>;
1371
1372   def rsr : ARMPseudoInst<(outs GPR:$Rd),
1373                           (ins GPR:$Rn, so_reg_reg:$shift, pred:$p),
1374                           4, iis,
1375                           [(set GPR:$Rd, CPSR, (opnode GPR:$Rn,
1376                                                 so_reg_reg:$shift))]>,
1377                           Sched<[WriteALUSsr, ReadALUsr]>;
1378 }
1379 }
1380
1381 /// AsI1_rbin_s_is - Same as AsI1_bin_s_irs, except selection DAG
1382 /// operands are reversed.
1383 let hasPostISelHook = 1, Defs = [CPSR] in {
1384 multiclass AsI1_rbin_s_is<InstrItinClass iii, InstrItinClass iir,
1385                           InstrItinClass iis, PatFrag opnode,
1386                           bit Commutable = 0> {
1387   def ri : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm, pred:$p),
1388                          4, iii,
1389                          [(set GPR:$Rd, CPSR, (opnode so_imm:$imm, GPR:$Rn))]>,
1390            Sched<[WriteALU, ReadALU]>;
1391
1392   def rsi : ARMPseudoInst<(outs GPR:$Rd),
1393                           (ins GPR:$Rn, so_reg_imm:$shift, pred:$p),
1394                           4, iis,
1395                           [(set GPR:$Rd, CPSR, (opnode so_reg_imm:$shift,
1396                                              GPR:$Rn))]>,
1397             Sched<[WriteALUsi, ReadALU]>;
1398
1399   def rsr : ARMPseudoInst<(outs GPR:$Rd),
1400                           (ins GPR:$Rn, so_reg_reg:$shift, pred:$p),
1401                           4, iis,
1402                           [(set GPR:$Rd, CPSR, (opnode so_reg_reg:$shift,
1403                                              GPR:$Rn))]>,
1404             Sched<[WriteALUSsr, ReadALUsr]>;
1405 }
1406 }
1407
1408 /// AI1_cmp_irs - Defines a set of (op r, {so_imm|r|so_reg}) cmp / test
1409 /// patterns. Similar to AsI1_bin_irs except the instruction does not produce
1410 /// a explicit result, only implicitly set CPSR.
1411 let isCompare = 1, Defs = [CPSR] in {
1412 multiclass AI1_cmp_irs<bits<4> opcod, string opc,
1413                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1414                        PatFrag opnode, bit Commutable = 0> {
1415   def ri : AI1<opcod, (outs), (ins GPR:$Rn, so_imm:$imm), DPFrm, iii,
1416                opc, "\t$Rn, $imm",
1417                [(opnode GPR:$Rn, so_imm:$imm)]>,
1418            Sched<[WriteCMP, ReadALU]> {
1419     bits<4> Rn;
1420     bits<12> imm;
1421     let Inst{25} = 1;
1422     let Inst{20} = 1;
1423     let Inst{19-16} = Rn;
1424     let Inst{15-12} = 0b0000;
1425     let Inst{11-0} = imm;
1426
1427     let Unpredictable{15-12} = 0b1111;
1428   }
1429   def rr : AI1<opcod, (outs), (ins GPR:$Rn, GPR:$Rm), DPFrm, iir,
1430                opc, "\t$Rn, $Rm",
1431                [(opnode GPR:$Rn, GPR:$Rm)]>,
1432            Sched<[WriteCMP, ReadALU, ReadALU]> {
1433     bits<4> Rn;
1434     bits<4> Rm;
1435     let isCommutable = Commutable;
1436     let Inst{25} = 0;
1437     let Inst{20} = 1;
1438     let Inst{19-16} = Rn;
1439     let Inst{15-12} = 0b0000;
1440     let Inst{11-4} = 0b00000000;
1441     let Inst{3-0} = Rm;
1442
1443     let Unpredictable{15-12} = 0b1111;
1444   }
1445   def rsi : AI1<opcod, (outs),
1446                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm, iis,
1447                opc, "\t$Rn, $shift",
1448                [(opnode GPR:$Rn, so_reg_imm:$shift)]>,
1449             Sched<[WriteCMPsi, ReadALU]> {
1450     bits<4> Rn;
1451     bits<12> shift;
1452     let Inst{25} = 0;
1453     let Inst{20} = 1;
1454     let Inst{19-16} = Rn;
1455     let Inst{15-12} = 0b0000;
1456     let Inst{11-5} = shift{11-5};
1457     let Inst{4} = 0;
1458     let Inst{3-0} = shift{3-0};
1459
1460     let Unpredictable{15-12} = 0b1111;
1461   }
1462   def rsr : AI1<opcod, (outs),
1463                (ins GPRnopc:$Rn, so_reg_reg:$shift), DPSoRegRegFrm, iis,
1464                opc, "\t$Rn, $shift",
1465                [(opnode GPRnopc:$Rn, so_reg_reg:$shift)]>,
1466             Sched<[WriteCMPsr, ReadALU]> {
1467     bits<4> Rn;
1468     bits<12> shift;
1469     let Inst{25} = 0;
1470     let Inst{20} = 1;
1471     let Inst{19-16} = Rn;
1472     let Inst{15-12} = 0b0000;
1473     let Inst{11-8} = shift{11-8};
1474     let Inst{7} = 0;
1475     let Inst{6-5} = shift{6-5};
1476     let Inst{4} = 1;
1477     let Inst{3-0} = shift{3-0};
1478
1479     let Unpredictable{15-12} = 0b1111;
1480   }
1481
1482 }
1483 }
1484
1485 /// AI_ext_rrot - A unary operation with two forms: one whose operand is a
1486 /// register and one whose operand is a register rotated by 8/16/24.
1487 /// FIXME: Remove the 'r' variant. Its rot_imm is zero.
1488 class AI_ext_rrot<bits<8> opcod, string opc, PatFrag opnode>
1489   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPRnopc:$Rm, rot_imm:$rot),
1490           IIC_iEXTr, opc, "\t$Rd, $Rm$rot",
1491           [(set GPRnopc:$Rd, (opnode (rotr GPRnopc:$Rm, rot_imm:$rot)))]>,
1492        Requires<[IsARM, HasV6]>, Sched<[WriteALUsi]> {
1493   bits<4> Rd;
1494   bits<4> Rm;
1495   bits<2> rot;
1496   let Inst{19-16} = 0b1111;
1497   let Inst{15-12} = Rd;
1498   let Inst{11-10} = rot;
1499   let Inst{3-0}   = Rm;
1500 }
1501
1502 class AI_ext_rrot_np<bits<8> opcod, string opc>
1503   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPRnopc:$Rm, rot_imm:$rot),
1504           IIC_iEXTr, opc, "\t$Rd, $Rm$rot", []>,
1505        Requires<[IsARM, HasV6]>, Sched<[WriteALUsi]> {
1506   bits<2> rot;
1507   let Inst{19-16} = 0b1111;
1508   let Inst{11-10} = rot;
1509  }
1510
1511 /// AI_exta_rrot - A binary operation with two forms: one whose operand is a
1512 /// register and one whose operand is a register rotated by 8/16/24.
1513 class AI_exta_rrot<bits<8> opcod, string opc, PatFrag opnode>
1514   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPR:$Rn, GPRnopc:$Rm, rot_imm:$rot),
1515           IIC_iEXTAr, opc, "\t$Rd, $Rn, $Rm$rot",
1516           [(set GPRnopc:$Rd, (opnode GPR:$Rn,
1517                                      (rotr GPRnopc:$Rm, rot_imm:$rot)))]>,
1518         Requires<[IsARM, HasV6]>, Sched<[WriteALUsr]> {
1519   bits<4> Rd;
1520   bits<4> Rm;
1521   bits<4> Rn;
1522   bits<2> rot;
1523   let Inst{19-16} = Rn;
1524   let Inst{15-12} = Rd;
1525   let Inst{11-10} = rot;
1526   let Inst{9-4}   = 0b000111;
1527   let Inst{3-0}   = Rm;
1528 }
1529
1530 class AI_exta_rrot_np<bits<8> opcod, string opc>
1531   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPR:$Rn, GPRnopc:$Rm, rot_imm:$rot),
1532           IIC_iEXTAr, opc, "\t$Rd, $Rn, $Rm$rot", []>,
1533        Requires<[IsARM, HasV6]>, Sched<[WriteALUsr]> {
1534   bits<4> Rn;
1535   bits<2> rot;
1536   let Inst{19-16} = Rn;
1537   let Inst{11-10} = rot;
1538 }
1539
1540 /// AI1_adde_sube_irs - Define instructions and patterns for adde and sube.
1541 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1542 multiclass AI1_adde_sube_irs<bits<4> opcod, string opc, PatFrag opnode,
1543                              bit Commutable = 0> {
1544   let hasPostISelHook = 1, Defs = [CPSR], Uses = [CPSR] in {
1545   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm),
1546                 DPFrm, IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
1547                [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_imm:$imm, CPSR))]>,
1548                Requires<[IsARM]>,
1549            Sched<[WriteALU, ReadALU]> {
1550     bits<4> Rd;
1551     bits<4> Rn;
1552     bits<12> imm;
1553     let Inst{25} = 1;
1554     let Inst{15-12} = Rd;
1555     let Inst{19-16} = Rn;
1556     let Inst{11-0} = imm;
1557   }
1558   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1559                 DPFrm, IIC_iALUr, opc, "\t$Rd, $Rn, $Rm",
1560                [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, GPR:$Rm, CPSR))]>,
1561                Requires<[IsARM]>,
1562            Sched<[WriteALU, ReadALU, ReadALU]> {
1563     bits<4> Rd;
1564     bits<4> Rn;
1565     bits<4> Rm;
1566     let Inst{11-4} = 0b00000000;
1567     let Inst{25} = 0;
1568     let isCommutable = Commutable;
1569     let Inst{3-0} = Rm;
1570     let Inst{15-12} = Rd;
1571     let Inst{19-16} = Rn;
1572   }
1573   def rsi : AsI1<opcod, (outs GPR:$Rd),
1574                 (ins GPR:$Rn, so_reg_imm:$shift),
1575                 DPSoRegImmFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1576               [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_reg_imm:$shift, CPSR))]>,
1577                Requires<[IsARM]>,
1578             Sched<[WriteALUsi, ReadALU]> {
1579     bits<4> Rd;
1580     bits<4> Rn;
1581     bits<12> shift;
1582     let Inst{25} = 0;
1583     let Inst{19-16} = Rn;
1584     let Inst{15-12} = Rd;
1585     let Inst{11-5} = shift{11-5};
1586     let Inst{4} = 0;
1587     let Inst{3-0} = shift{3-0};
1588   }
1589   def rsr : AsI1<opcod, (outs GPRnopc:$Rd),
1590                 (ins GPRnopc:$Rn, so_reg_reg:$shift),
1591                 DPSoRegRegFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1592               [(set GPRnopc:$Rd, CPSR,
1593                     (opnode GPRnopc:$Rn, so_reg_reg:$shift, CPSR))]>,
1594                Requires<[IsARM]>,
1595             Sched<[WriteALUsr, ReadALUsr]> {
1596     bits<4> Rd;
1597     bits<4> Rn;
1598     bits<12> shift;
1599     let Inst{25} = 0;
1600     let Inst{19-16} = Rn;
1601     let Inst{15-12} = Rd;
1602     let Inst{11-8} = shift{11-8};
1603     let Inst{7} = 0;
1604     let Inst{6-5} = shift{6-5};
1605     let Inst{4} = 1;
1606     let Inst{3-0} = shift{3-0};
1607   }
1608   }
1609 }
1610
1611 /// AI1_rsc_irs - Define instructions and patterns for rsc
1612 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1613 multiclass AI1_rsc_irs<bits<4> opcod, string opc, PatFrag opnode> {
1614   let hasPostISelHook = 1, Defs = [CPSR], Uses = [CPSR] in {
1615   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm),
1616                 DPFrm, IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
1617                [(set GPR:$Rd, CPSR, (opnode so_imm:$imm, GPR:$Rn, CPSR))]>,
1618                Requires<[IsARM]>,
1619            Sched<[WriteALU, ReadALU]> {
1620     bits<4> Rd;
1621     bits<4> Rn;
1622     bits<12> imm;
1623     let Inst{25} = 1;
1624     let Inst{15-12} = Rd;
1625     let Inst{19-16} = Rn;
1626     let Inst{11-0} = imm;
1627   }
1628   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1629                 DPFrm, IIC_iALUr, opc, "\t$Rd, $Rn, $Rm",
1630                [/* pattern left blank */]>,
1631            Sched<[WriteALU, ReadALU, ReadALU]> {
1632     bits<4> Rd;
1633     bits<4> Rn;
1634     bits<4> Rm;
1635     let Inst{11-4} = 0b00000000;
1636     let Inst{25} = 0;
1637     let Inst{3-0} = Rm;
1638     let Inst{15-12} = Rd;
1639     let Inst{19-16} = Rn;
1640   }
1641   def rsi : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_reg_imm:$shift),
1642                 DPSoRegImmFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1643               [(set GPR:$Rd, CPSR, (opnode so_reg_imm:$shift, GPR:$Rn, CPSR))]>,
1644                Requires<[IsARM]>,
1645             Sched<[WriteALUsi, ReadALU]> {
1646     bits<4> Rd;
1647     bits<4> Rn;
1648     bits<12> shift;
1649     let Inst{25} = 0;
1650     let Inst{19-16} = Rn;
1651     let Inst{15-12} = Rd;
1652     let Inst{11-5} = shift{11-5};
1653     let Inst{4} = 0;
1654     let Inst{3-0} = shift{3-0};
1655   }
1656   def rsr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_reg_reg:$shift),
1657                 DPSoRegRegFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1658               [(set GPR:$Rd, CPSR, (opnode so_reg_reg:$shift, GPR:$Rn, CPSR))]>,
1659                Requires<[IsARM]>,
1660             Sched<[WriteALUsr, ReadALUsr]> {
1661     bits<4> Rd;
1662     bits<4> Rn;
1663     bits<12> shift;
1664     let Inst{25} = 0;
1665     let Inst{19-16} = Rn;
1666     let Inst{15-12} = Rd;
1667     let Inst{11-8} = shift{11-8};
1668     let Inst{7} = 0;
1669     let Inst{6-5} = shift{6-5};
1670     let Inst{4} = 1;
1671     let Inst{3-0} = shift{3-0};
1672   }
1673   }
1674 }
1675
1676 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1677 multiclass AI_ldr1<bit isByte, string opc, InstrItinClass iii,
1678            InstrItinClass iir, PatFrag opnode> {
1679   // Note: We use the complex addrmode_imm12 rather than just an input
1680   // GPR and a constrained immediate so that we can use this to match
1681   // frame index references and avoid matching constant pool references.
1682   def i12: AI2ldst<0b010, 1, isByte, (outs GPR:$Rt), (ins addrmode_imm12:$addr),
1683                    AddrMode_i12, LdFrm, iii, opc, "\t$Rt, $addr",
1684                   [(set GPR:$Rt, (opnode addrmode_imm12:$addr))]> {
1685     bits<4>  Rt;
1686     bits<17> addr;
1687     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1688     let Inst{19-16} = addr{16-13};  // Rn
1689     let Inst{15-12} = Rt;
1690     let Inst{11-0}  = addr{11-0};   // imm12
1691   }
1692   def rs : AI2ldst<0b011, 1, isByte, (outs GPR:$Rt), (ins ldst_so_reg:$shift),
1693                   AddrModeNone, LdFrm, iir, opc, "\t$Rt, $shift",
1694                  [(set GPR:$Rt, (opnode ldst_so_reg:$shift))]> {
1695     bits<4>  Rt;
1696     bits<17> shift;
1697     let shift{4}    = 0;            // Inst{4} = 0
1698     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1699     let Inst{19-16} = shift{16-13}; // Rn
1700     let Inst{15-12} = Rt;
1701     let Inst{11-0}  = shift{11-0};
1702   }
1703 }
1704 }
1705
1706 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1707 multiclass AI_ldr1nopc<bit isByte, string opc, InstrItinClass iii,
1708            InstrItinClass iir, PatFrag opnode> {
1709   // Note: We use the complex addrmode_imm12 rather than just an input
1710   // GPR and a constrained immediate so that we can use this to match
1711   // frame index references and avoid matching constant pool references.
1712   def i12: AI2ldst<0b010, 1, isByte, (outs GPRnopc:$Rt),
1713                    (ins addrmode_imm12:$addr),
1714                    AddrMode_i12, LdFrm, iii, opc, "\t$Rt, $addr",
1715                    [(set GPRnopc:$Rt, (opnode addrmode_imm12:$addr))]> {
1716     bits<4>  Rt;
1717     bits<17> addr;
1718     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1719     let Inst{19-16} = addr{16-13};  // Rn
1720     let Inst{15-12} = Rt;
1721     let Inst{11-0}  = addr{11-0};   // imm12
1722   }
1723   def rs : AI2ldst<0b011, 1, isByte, (outs GPRnopc:$Rt),
1724                    (ins ldst_so_reg:$shift),
1725                    AddrModeNone, LdFrm, iir, opc, "\t$Rt, $shift",
1726                    [(set GPRnopc:$Rt, (opnode ldst_so_reg:$shift))]> {
1727     bits<4>  Rt;
1728     bits<17> shift;
1729     let shift{4}    = 0;            // Inst{4} = 0
1730     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1731     let Inst{19-16} = shift{16-13}; // Rn
1732     let Inst{15-12} = Rt;
1733     let Inst{11-0}  = shift{11-0};
1734   }
1735 }
1736 }
1737
1738
1739 multiclass AI_str1<bit isByte, string opc, InstrItinClass iii,
1740            InstrItinClass iir, PatFrag opnode> {
1741   // Note: We use the complex addrmode_imm12 rather than just an input
1742   // GPR and a constrained immediate so that we can use this to match
1743   // frame index references and avoid matching constant pool references.
1744   def i12 : AI2ldst<0b010, 0, isByte, (outs),
1745                    (ins GPR:$Rt, addrmode_imm12:$addr),
1746                    AddrMode_i12, StFrm, iii, opc, "\t$Rt, $addr",
1747                   [(opnode GPR:$Rt, addrmode_imm12:$addr)]> {
1748     bits<4> Rt;
1749     bits<17> addr;
1750     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1751     let Inst{19-16} = addr{16-13};  // Rn
1752     let Inst{15-12} = Rt;
1753     let Inst{11-0}  = addr{11-0};   // imm12
1754   }
1755   def rs : AI2ldst<0b011, 0, isByte, (outs), (ins GPR:$Rt, ldst_so_reg:$shift),
1756                   AddrModeNone, StFrm, iir, opc, "\t$Rt, $shift",
1757                  [(opnode GPR:$Rt, ldst_so_reg:$shift)]> {
1758     bits<4> Rt;
1759     bits<17> shift;
1760     let shift{4}    = 0;            // Inst{4} = 0
1761     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1762     let Inst{19-16} = shift{16-13}; // Rn
1763     let Inst{15-12} = Rt;
1764     let Inst{11-0}  = shift{11-0};
1765   }
1766 }
1767
1768 multiclass AI_str1nopc<bit isByte, string opc, InstrItinClass iii,
1769            InstrItinClass iir, PatFrag opnode> {
1770   // Note: We use the complex addrmode_imm12 rather than just an input
1771   // GPR and a constrained immediate so that we can use this to match
1772   // frame index references and avoid matching constant pool references.
1773   def i12 : AI2ldst<0b010, 0, isByte, (outs),
1774                    (ins GPRnopc:$Rt, addrmode_imm12:$addr),
1775                    AddrMode_i12, StFrm, iii, opc, "\t$Rt, $addr",
1776                   [(opnode GPRnopc:$Rt, addrmode_imm12:$addr)]> {
1777     bits<4> Rt;
1778     bits<17> addr;
1779     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1780     let Inst{19-16} = addr{16-13};  // Rn
1781     let Inst{15-12} = Rt;
1782     let Inst{11-0}  = addr{11-0};   // imm12
1783   }
1784   def rs : AI2ldst<0b011, 0, isByte, (outs),
1785                    (ins GPRnopc:$Rt, ldst_so_reg:$shift),
1786                    AddrModeNone, StFrm, iir, opc, "\t$Rt, $shift",
1787                    [(opnode GPRnopc:$Rt, ldst_so_reg:$shift)]> {
1788     bits<4> Rt;
1789     bits<17> shift;
1790     let shift{4}    = 0;            // Inst{4} = 0
1791     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1792     let Inst{19-16} = shift{16-13}; // Rn
1793     let Inst{15-12} = Rt;
1794     let Inst{11-0}  = shift{11-0};
1795   }
1796 }
1797
1798
1799 //===----------------------------------------------------------------------===//
1800 // Instructions
1801 //===----------------------------------------------------------------------===//
1802
1803 //===----------------------------------------------------------------------===//
1804 //  Miscellaneous Instructions.
1805 //
1806
1807 /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool in
1808 /// the function.  The first operand is the ID# for this instruction, the second
1809 /// is the index into the MachineConstantPool that this is, the third is the
1810 /// size in bytes of this constant pool entry.
1811 let neverHasSideEffects = 1, isNotDuplicable = 1 in
1812 def CONSTPOOL_ENTRY :
1813 PseudoInst<(outs), (ins cpinst_operand:$instid, cpinst_operand:$cpidx,
1814                     i32imm:$size), NoItinerary, []>;
1815
1816 // FIXME: Marking these as hasSideEffects is necessary to prevent machine DCE
1817 // from removing one half of the matched pairs. That breaks PEI, which assumes
1818 // these will always be in pairs, and asserts if it finds otherwise. Better way?
1819 let Defs = [SP], Uses = [SP], hasSideEffects = 1 in {
1820 def ADJCALLSTACKUP :
1821 PseudoInst<(outs), (ins i32imm:$amt1, i32imm:$amt2, pred:$p), NoItinerary,
1822            [(ARMcallseq_end timm:$amt1, timm:$amt2)]>;
1823
1824 def ADJCALLSTACKDOWN :
1825 PseudoInst<(outs), (ins i32imm:$amt, pred:$p), NoItinerary,
1826            [(ARMcallseq_start timm:$amt)]>;
1827 }
1828
1829 def HINT : AI<(outs), (ins imm0_239:$imm), MiscFrm, NoItinerary,
1830               "hint", "\t$imm", []>, Requires<[IsARM, HasV6]> {
1831   bits<8> imm;
1832   let Inst{27-8} = 0b00110010000011110000;
1833   let Inst{7-0} = imm;
1834 }
1835
1836 def : InstAlias<"nop$p", (HINT 0, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1837 def : InstAlias<"yield$p", (HINT 1, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1838 def : InstAlias<"wfe$p", (HINT 2, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1839 def : InstAlias<"wfi$p", (HINT 3, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1840 def : InstAlias<"sev$p", (HINT 4, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1841 def : InstAlias<"sevl$p", (HINT 5, pred:$p)>, Requires<[IsARM, HasV8]>;
1842
1843 def : Pat<(int_arm_sevl), (HINT 5)>;
1844
1845 def SEL : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm, NoItinerary, "sel",
1846              "\t$Rd, $Rn, $Rm", []>, Requires<[IsARM, HasV6]> {
1847   bits<4> Rd;
1848   bits<4> Rn;
1849   bits<4> Rm;
1850   let Inst{3-0} = Rm;
1851   let Inst{15-12} = Rd;
1852   let Inst{19-16} = Rn;
1853   let Inst{27-20} = 0b01101000;
1854   let Inst{7-4} = 0b1011;
1855   let Inst{11-8} = 0b1111;
1856   let Unpredictable{11-8} = 0b1111;
1857 }
1858
1859 // The 16-bit operand $val can be used by a debugger to store more information
1860 // about the breakpoint.
1861 def BKPT : AInoP<(outs), (ins imm0_65535:$val), MiscFrm, NoItinerary,
1862                  "bkpt", "\t$val", []>, Requires<[IsARM]> {
1863   bits<16> val;
1864   let Inst{3-0} = val{3-0};
1865   let Inst{19-8} = val{15-4};
1866   let Inst{27-20} = 0b00010010;
1867   let Inst{31-28} = 0xe; // AL
1868   let Inst{7-4} = 0b0111;
1869 }
1870 // default immediate for breakpoint mnemonic
1871 def : InstAlias<"bkpt", (BKPT 0)>, Requires<[IsARM]>;
1872
1873 def HLT : AInoP<(outs), (ins imm0_65535:$val), MiscFrm, NoItinerary,
1874                  "hlt", "\t$val", []>, Requires<[IsARM, HasV8]> {
1875   bits<16> val;
1876   let Inst{3-0} = val{3-0};
1877   let Inst{19-8} = val{15-4};
1878   let Inst{27-20} = 0b00010000;
1879   let Inst{31-28} = 0xe; // AL
1880   let Inst{7-4} = 0b0111;
1881 }
1882
1883 // Change Processor State
1884 // FIXME: We should use InstAlias to handle the optional operands.
1885 class CPS<dag iops, string asm_ops>
1886   : AXI<(outs), iops, MiscFrm, NoItinerary, !strconcat("cps", asm_ops),
1887         []>, Requires<[IsARM]> {
1888   bits<2> imod;
1889   bits<3> iflags;
1890   bits<5> mode;
1891   bit M;
1892
1893   let Inst{31-28} = 0b1111;
1894   let Inst{27-20} = 0b00010000;
1895   let Inst{19-18} = imod;
1896   let Inst{17}    = M; // Enabled if mode is set;
1897   let Inst{16-9}  = 0b00000000;
1898   let Inst{8-6}   = iflags;
1899   let Inst{5}     = 0;
1900   let Inst{4-0}   = mode;
1901 }
1902
1903 let DecoderMethod = "DecodeCPSInstruction" in {
1904 let M = 1 in
1905   def CPS3p : CPS<(ins imod_op:$imod, iflags_op:$iflags, imm0_31:$mode),
1906                   "$imod\t$iflags, $mode">;
1907 let mode = 0, M = 0 in
1908   def CPS2p : CPS<(ins imod_op:$imod, iflags_op:$iflags), "$imod\t$iflags">;
1909
1910 let imod = 0, iflags = 0, M = 1 in
1911   def CPS1p : CPS<(ins imm0_31:$mode), "\t$mode">;
1912 }
1913
1914 // Preload signals the memory system of possible future data/instruction access.
1915 multiclass APreLoad<bits<1> read, bits<1> data, string opc> {
1916
1917   def i12 : AXIM<(outs), (ins addrmode_imm12:$addr), AddrMode_i12, MiscFrm,
1918                 IIC_Preload, !strconcat(opc, "\t$addr"),
1919                 [(ARMPreload addrmode_imm12:$addr, (i32 read), (i32 data))]>,
1920                 Sched<[WritePreLd]> {
1921     bits<4> Rt;
1922     bits<17> addr;
1923     let Inst{31-26} = 0b111101;
1924     let Inst{25} = 0; // 0 for immediate form
1925     let Inst{24} = data;
1926     let Inst{23} = addr{12};        // U (add = ('U' == 1))
1927     let Inst{22} = read;
1928     let Inst{21-20} = 0b01;
1929     let Inst{19-16} = addr{16-13};  // Rn
1930     let Inst{15-12} = 0b1111;
1931     let Inst{11-0}  = addr{11-0};   // imm12
1932   }
1933
1934   def rs : AXI<(outs), (ins ldst_so_reg:$shift), MiscFrm, IIC_Preload,
1935                !strconcat(opc, "\t$shift"),
1936                [(ARMPreload ldst_so_reg:$shift, (i32 read), (i32 data))]>,
1937                Sched<[WritePreLd]> {
1938     bits<17> shift;
1939     let Inst{31-26} = 0b111101;
1940     let Inst{25} = 1; // 1 for register form
1941     let Inst{24} = data;
1942     let Inst{23} = shift{12};    // U (add = ('U' == 1))
1943     let Inst{22} = read;
1944     let Inst{21-20} = 0b01;
1945     let Inst{19-16} = shift{16-13}; // Rn
1946     let Inst{15-12} = 0b1111;
1947     let Inst{11-0}  = shift{11-0};
1948     let Inst{4} = 0;
1949   }
1950 }
1951
1952 defm PLD  : APreLoad<1, 1, "pld">,  Requires<[IsARM]>;
1953 defm PLDW : APreLoad<0, 1, "pldw">, Requires<[IsARM,HasV7,HasMP]>;
1954 defm PLI  : APreLoad<1, 0, "pli">,  Requires<[IsARM,HasV7]>;
1955
1956 def SETEND : AXI<(outs), (ins setend_op:$end), MiscFrm, NoItinerary,
1957                  "setend\t$end", []>, Requires<[IsARM]>, Deprecated<HasV8Ops> {
1958   bits<1> end;
1959   let Inst{31-10} = 0b1111000100000001000000;
1960   let Inst{9} = end;
1961   let Inst{8-0} = 0;
1962 }
1963
1964 def DBG : AI<(outs), (ins imm0_15:$opt), MiscFrm, NoItinerary, "dbg", "\t$opt",
1965              []>, Requires<[IsARM, HasV7]> {
1966   bits<4> opt;
1967   let Inst{27-4} = 0b001100100000111100001111;
1968   let Inst{3-0} = opt;
1969 }
1970
1971 /*
1972  * A5.4 Permanently UNDEFINED instructions.
1973  *
1974  * For most targets use UDF #65006, for which the OS will generate SIGTRAP.
1975  * Other UDF encodings generate SIGILL.
1976  *
1977  * NaCl's OS instead chooses an ARM UDF encoding that's also a UDF in Thumb.
1978  * Encoding A1:
1979  *  1110 0111 1111 iiii iiii iiii 1111 iiii
1980  * Encoding T1:
1981  *  1101 1110 iiii iiii
1982  * It uses the following encoding:
1983  *  1110 0111 1111 1110 1101 1110 1111 0000
1984  *  - In ARM: UDF #60896;
1985  *  - In Thumb: UDF #254 followed by a branch-to-self.
1986  */
1987 let isBarrier = 1, isTerminator = 1 in
1988 def TRAPNaCl : AXI<(outs), (ins), MiscFrm, NoItinerary,
1989                "trap", [(trap)]>,
1990            Requires<[IsARM,UseNaClTrap]> {
1991   let Inst = 0xe7fedef0;
1992 }
1993 let isBarrier = 1, isTerminator = 1 in
1994 def TRAP : AXI<(outs), (ins), MiscFrm, NoItinerary,
1995                "trap", [(trap)]>,
1996            Requires<[IsARM,DontUseNaClTrap]> {
1997   let Inst = 0xe7ffdefe;
1998 }
1999
2000 // Address computation and loads and stores in PIC mode.
2001 let isNotDuplicable = 1 in {
2002 def PICADD  : ARMPseudoInst<(outs GPR:$dst), (ins GPR:$a, pclabel:$cp, pred:$p),
2003                             4, IIC_iALUr,
2004                             [(set GPR:$dst, (ARMpic_add GPR:$a, imm:$cp))]>,
2005                             Sched<[WriteALU, ReadALU]>;
2006
2007 let AddedComplexity = 10 in {
2008 def PICLDR  : ARMPseudoInst<(outs GPR:$dst), (ins addrmodepc:$addr, pred:$p),
2009                             4, IIC_iLoad_r,
2010                             [(set GPR:$dst, (load addrmodepc:$addr))]>;
2011
2012 def PICLDRH : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
2013                             4, IIC_iLoad_bh_r,
2014                             [(set GPR:$Rt, (zextloadi16 addrmodepc:$addr))]>;
2015
2016 def PICLDRB : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
2017                             4, IIC_iLoad_bh_r,
2018                             [(set GPR:$Rt, (zextloadi8 addrmodepc:$addr))]>;
2019
2020 def PICLDRSH : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
2021                             4, IIC_iLoad_bh_r,
2022                             [(set GPR:$Rt, (sextloadi16 addrmodepc:$addr))]>;
2023
2024 def PICLDRSB : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
2025                             4, IIC_iLoad_bh_r,
2026                             [(set GPR:$Rt, (sextloadi8 addrmodepc:$addr))]>;
2027 }
2028 let AddedComplexity = 10 in {
2029 def PICSTR  : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
2030       4, IIC_iStore_r, [(store GPR:$src, addrmodepc:$addr)]>;
2031
2032 def PICSTRH : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
2033       4, IIC_iStore_bh_r, [(truncstorei16 GPR:$src,
2034                                                    addrmodepc:$addr)]>;
2035
2036 def PICSTRB : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
2037       4, IIC_iStore_bh_r, [(truncstorei8 GPR:$src, addrmodepc:$addr)]>;
2038 }
2039 } // isNotDuplicable = 1
2040
2041
2042 // LEApcrel - Load a pc-relative address into a register without offending the
2043 // assembler.
2044 let neverHasSideEffects = 1, isReMaterializable = 1 in
2045 // The 'adr' mnemonic encodes differently if the label is before or after
2046 // the instruction. The {24-21} opcode bits are set by the fixup, as we don't
2047 // know until then which form of the instruction will be used.
2048 def ADR : AI1<{0,?,?,0}, (outs GPR:$Rd), (ins adrlabel:$label),
2049                  MiscFrm, IIC_iALUi, "adr", "\t$Rd, $label", []>,
2050                  Sched<[WriteALU, ReadALU]> {
2051   bits<4> Rd;
2052   bits<14> label;
2053   let Inst{27-25} = 0b001;
2054   let Inst{24} = 0;
2055   let Inst{23-22} = label{13-12};
2056   let Inst{21} = 0;
2057   let Inst{20} = 0;
2058   let Inst{19-16} = 0b1111;
2059   let Inst{15-12} = Rd;
2060   let Inst{11-0} = label{11-0};
2061 }
2062
2063 let hasSideEffects = 1 in {
2064 def LEApcrel : ARMPseudoInst<(outs GPR:$Rd), (ins i32imm:$label, pred:$p),
2065                     4, IIC_iALUi, []>, Sched<[WriteALU, ReadALU]>;
2066
2067 def LEApcrelJT : ARMPseudoInst<(outs GPR:$Rd),
2068                       (ins i32imm:$label, nohash_imm:$id, pred:$p),
2069                       4, IIC_iALUi, []>, Sched<[WriteALU, ReadALU]>;
2070 }
2071
2072 //===----------------------------------------------------------------------===//
2073 //  Control Flow Instructions.
2074 //
2075
2076 let isReturn = 1, isTerminator = 1, isBarrier = 1 in {
2077   // ARMV4T and above
2078   def BX_RET : AI<(outs), (ins), BrMiscFrm, IIC_Br,
2079                   "bx", "\tlr", [(ARMretflag)]>,
2080                Requires<[IsARM, HasV4T]>, Sched<[WriteBr]> {
2081     let Inst{27-0}  = 0b0001001011111111111100011110;
2082   }
2083
2084   // ARMV4 only
2085   def MOVPCLR : AI<(outs), (ins), BrMiscFrm, IIC_Br,
2086                   "mov", "\tpc, lr", [(ARMretflag)]>,
2087                Requires<[IsARM, NoV4T]>, Sched<[WriteBr]> {
2088     let Inst{27-0} = 0b0001101000001111000000001110;
2089   }
2090
2091   // Exception return: N.b. doesn't set CPSR as far as we're concerned (it sets
2092   // the user-space one).
2093   def SUBS_PC_LR : ARMPseudoInst<(outs), (ins i32imm:$offset, pred:$p),
2094                                  4, IIC_Br,
2095                                  [(ARMintretflag imm:$offset)]>;
2096 }
2097
2098 // Indirect branches
2099 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in {
2100   // ARMV4T and above
2101   def BX : AXI<(outs), (ins GPR:$dst), BrMiscFrm, IIC_Br, "bx\t$dst",
2102                   [(brind GPR:$dst)]>,
2103               Requires<[IsARM, HasV4T]>, Sched<[WriteBr]> {
2104     bits<4> dst;
2105     let Inst{31-4} = 0b1110000100101111111111110001;
2106     let Inst{3-0}  = dst;
2107   }
2108
2109   def BX_pred : AI<(outs), (ins GPR:$dst), BrMiscFrm, IIC_Br,
2110                   "bx", "\t$dst", [/* pattern left blank */]>,
2111               Requires<[IsARM, HasV4T]>, Sched<[WriteBr]> {
2112     bits<4> dst;
2113     let Inst{27-4} = 0b000100101111111111110001;
2114     let Inst{3-0}  = dst;
2115   }
2116 }
2117
2118 // SP is marked as a use to prevent stack-pointer assignments that appear
2119 // immediately before calls from potentially appearing dead.
2120 let isCall = 1,
2121   // FIXME:  Do we really need a non-predicated version? If so, it should
2122   // at least be a pseudo instruction expanding to the predicated version
2123   // at MC lowering time.
2124   Defs = [LR], Uses = [SP] in {
2125   def BL  : ABXI<0b1011, (outs), (ins bl_target:$func),
2126                 IIC_Br, "bl\t$func",
2127                 [(ARMcall tglobaladdr:$func)]>,
2128             Requires<[IsARM]>, Sched<[WriteBrL]> {
2129     let Inst{31-28} = 0b1110;
2130     bits<24> func;
2131     let Inst{23-0} = func;
2132     let DecoderMethod = "DecodeBranchImmInstruction";
2133   }
2134
2135   def BL_pred : ABI<0b1011, (outs), (ins bl_target:$func),
2136                    IIC_Br, "bl", "\t$func",
2137                    [(ARMcall_pred tglobaladdr:$func)]>,
2138                 Requires<[IsARM]>, Sched<[WriteBrL]> {
2139     bits<24> func;
2140     let Inst{23-0} = func;
2141     let DecoderMethod = "DecodeBranchImmInstruction";
2142   }
2143
2144   // ARMv5T and above
2145   def BLX : AXI<(outs), (ins GPR:$func), BrMiscFrm,
2146                 IIC_Br, "blx\t$func",
2147                 [(ARMcall GPR:$func)]>,
2148             Requires<[IsARM, HasV5T]>, Sched<[WriteBrL]> {
2149     bits<4> func;
2150     let Inst{31-4} = 0b1110000100101111111111110011;
2151     let Inst{3-0}  = func;
2152   }
2153
2154   def BLX_pred : AI<(outs), (ins GPR:$func), BrMiscFrm,
2155                     IIC_Br, "blx", "\t$func",
2156                     [(ARMcall_pred GPR:$func)]>,
2157                  Requires<[IsARM, HasV5T]>, Sched<[WriteBrL]> {
2158     bits<4> func;
2159     let Inst{27-4} = 0b000100101111111111110011;
2160     let Inst{3-0}  = func;
2161   }
2162
2163   // ARMv4T
2164   // Note: Restrict $func to the tGPR regclass to prevent it being in LR.
2165   def BX_CALL : ARMPseudoInst<(outs), (ins tGPR:$func),
2166                    8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
2167                    Requires<[IsARM, HasV4T]>, Sched<[WriteBr]>;
2168
2169   // ARMv4
2170   def BMOVPCRX_CALL : ARMPseudoInst<(outs), (ins tGPR:$func),
2171                    8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
2172                    Requires<[IsARM, NoV4T]>, Sched<[WriteBr]>;
2173
2174   // mov lr, pc; b if callee is marked noreturn to avoid confusing the
2175   // return stack predictor.
2176   def BMOVPCB_CALL : ARMPseudoInst<(outs), (ins bl_target:$func),
2177                                8, IIC_Br, [(ARMcall_nolink tglobaladdr:$func)]>,
2178                       Requires<[IsARM]>, Sched<[WriteBr]>;
2179 }
2180
2181 let isBranch = 1, isTerminator = 1 in {
2182   // FIXME: should be able to write a pattern for ARMBrcond, but can't use
2183   // a two-value operand where a dag node expects two operands. :(
2184   def Bcc : ABI<0b1010, (outs), (ins br_target:$target),
2185                IIC_Br, "b", "\t$target",
2186                [/*(ARMbrcond bb:$target, imm:$cc, CCR:$ccr)*/]>,
2187                Sched<[WriteBr]>  {
2188     bits<24> target;
2189     let Inst{23-0} = target;
2190     let DecoderMethod = "DecodeBranchImmInstruction";
2191   }
2192
2193   let isBarrier = 1 in {
2194     // B is "predicable" since it's just a Bcc with an 'always' condition.
2195     let isPredicable = 1 in
2196     // FIXME: We shouldn't need this pseudo at all. Just using Bcc directly
2197     // should be sufficient.
2198     // FIXME: Is B really a Barrier? That doesn't seem right.
2199     def B : ARMPseudoExpand<(outs), (ins br_target:$target), 4, IIC_Br,
2200                 [(br bb:$target)], (Bcc br_target:$target, (ops 14, zero_reg))>,
2201                 Sched<[WriteBr]>;
2202
2203     let isNotDuplicable = 1, isIndirectBranch = 1 in {
2204     def BR_JTr : ARMPseudoInst<(outs),
2205                       (ins GPR:$target, i32imm:$jt, i32imm:$id),
2206                       0, IIC_Br,
2207                       [(ARMbrjt GPR:$target, tjumptable:$jt, imm:$id)]>,
2208                       Sched<[WriteBr]>;
2209     // FIXME: This shouldn't use the generic "addrmode2," but rather be split
2210     // into i12 and rs suffixed versions.
2211     def BR_JTm : ARMPseudoInst<(outs),
2212                      (ins addrmode2:$target, i32imm:$jt, i32imm:$id),
2213                      0, IIC_Br,
2214                      [(ARMbrjt (i32 (load addrmode2:$target)), tjumptable:$jt,
2215                        imm:$id)]>, Sched<[WriteBrTbl]>;
2216     def BR_JTadd : ARMPseudoInst<(outs),
2217                    (ins GPR:$target, GPR:$idx, i32imm:$jt, i32imm:$id),
2218                    0, IIC_Br,
2219                    [(ARMbrjt (add GPR:$target, GPR:$idx), tjumptable:$jt,
2220                      imm:$id)]>, Sched<[WriteBrTbl]>;
2221     } // isNotDuplicable = 1, isIndirectBranch = 1
2222   } // isBarrier = 1
2223
2224 }
2225
2226 // BLX (immediate)
2227 def BLXi : AXI<(outs), (ins blx_target:$target), BrMiscFrm, NoItinerary,
2228                "blx\t$target", []>,
2229            Requires<[IsARM, HasV5T]>, Sched<[WriteBrL]> {
2230   let Inst{31-25} = 0b1111101;
2231   bits<25> target;
2232   let Inst{23-0} = target{24-1};
2233   let Inst{24} = target{0};
2234 }
2235
2236 // Branch and Exchange Jazelle
2237 def BXJ : ABI<0b0001, (outs), (ins GPR:$func), NoItinerary, "bxj", "\t$func",
2238               [/* pattern left blank */]>, Sched<[WriteBr]> {
2239   bits<4> func;
2240   let Inst{23-20} = 0b0010;
2241   let Inst{19-8} = 0xfff;
2242   let Inst{7-4} = 0b0010;
2243   let Inst{3-0} = func;
2244 }
2245
2246 // Tail calls.
2247
2248 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1, Uses = [SP] in {
2249   def TCRETURNdi : PseudoInst<(outs), (ins i32imm:$dst), IIC_Br, []>,
2250                    Sched<[WriteBr]>;
2251
2252   def TCRETURNri : PseudoInst<(outs), (ins tcGPR:$dst), IIC_Br, []>,
2253                    Sched<[WriteBr]>;
2254
2255   def TAILJMPd : ARMPseudoExpand<(outs), (ins br_target:$dst),
2256                                  4, IIC_Br, [],
2257                                  (Bcc br_target:$dst, (ops 14, zero_reg))>,
2258                                  Requires<[IsARM]>, Sched<[WriteBr]>;
2259
2260   def TAILJMPr : ARMPseudoExpand<(outs), (ins tcGPR:$dst),
2261                                  4, IIC_Br, [],
2262                                  (BX GPR:$dst)>, Sched<[WriteBr]>,
2263                                  Requires<[IsARM]>;
2264 }
2265
2266 // Secure Monitor Call is a system instruction.
2267 def SMC : ABI<0b0001, (outs), (ins imm0_15:$opt), NoItinerary, "smc", "\t$opt",
2268               []>, Requires<[IsARM, HasTrustZone]> {
2269   bits<4> opt;
2270   let Inst{23-4} = 0b01100000000000000111;
2271   let Inst{3-0} = opt;
2272 }
2273
2274 // Supervisor Call (Software Interrupt)
2275 let isCall = 1, Uses = [SP] in {
2276 def SVC : ABI<0b1111, (outs), (ins imm24b:$svc), IIC_Br, "svc", "\t$svc", []>,
2277           Sched<[WriteBr]> {
2278   bits<24> svc;
2279   let Inst{23-0} = svc;
2280 }
2281 }
2282
2283 // Store Return State
2284 class SRSI<bit wb, string asm>
2285   : XI<(outs), (ins imm0_31:$mode), AddrModeNone, 4, IndexModeNone, BrFrm,
2286        NoItinerary, asm, "", []> {
2287   bits<5> mode;
2288   let Inst{31-28} = 0b1111;
2289   let Inst{27-25} = 0b100;
2290   let Inst{22} = 1;
2291   let Inst{21} = wb;
2292   let Inst{20} = 0;
2293   let Inst{19-16} = 0b1101;  // SP
2294   let Inst{15-5} = 0b00000101000;
2295   let Inst{4-0} = mode;
2296 }
2297
2298 def SRSDA : SRSI<0, "srsda\tsp, $mode"> {
2299   let Inst{24-23} = 0;
2300 }
2301 def SRSDA_UPD : SRSI<1, "srsda\tsp!, $mode"> {
2302   let Inst{24-23} = 0;
2303 }
2304 def SRSDB : SRSI<0, "srsdb\tsp, $mode"> {
2305   let Inst{24-23} = 0b10;
2306 }
2307 def SRSDB_UPD : SRSI<1, "srsdb\tsp!, $mode"> {
2308   let Inst{24-23} = 0b10;
2309 }
2310 def SRSIA : SRSI<0, "srsia\tsp, $mode"> {
2311   let Inst{24-23} = 0b01;
2312 }
2313 def SRSIA_UPD : SRSI<1, "srsia\tsp!, $mode"> {
2314   let Inst{24-23} = 0b01;
2315 }
2316 def SRSIB : SRSI<0, "srsib\tsp, $mode"> {
2317   let Inst{24-23} = 0b11;
2318 }
2319 def SRSIB_UPD : SRSI<1, "srsib\tsp!, $mode"> {
2320   let Inst{24-23} = 0b11;
2321 }
2322
2323 def : ARMInstAlias<"srsda $mode", (SRSDA imm0_31:$mode)>;
2324 def : ARMInstAlias<"srsda $mode!", (SRSDA_UPD imm0_31:$mode)>;
2325
2326 def : ARMInstAlias<"srsdb $mode", (SRSDB imm0_31:$mode)>;
2327 def : ARMInstAlias<"srsdb $mode!", (SRSDB_UPD imm0_31:$mode)>;
2328
2329 def : ARMInstAlias<"srsia $mode", (SRSIA imm0_31:$mode)>;
2330 def : ARMInstAlias<"srsia $mode!", (SRSIA_UPD imm0_31:$mode)>;
2331
2332 def : ARMInstAlias<"srsib $mode", (SRSIB imm0_31:$mode)>;
2333 def : ARMInstAlias<"srsib $mode!", (SRSIB_UPD imm0_31:$mode)>;
2334
2335 // Return From Exception
2336 class RFEI<bit wb, string asm>
2337   : XI<(outs), (ins GPR:$Rn), AddrModeNone, 4, IndexModeNone, BrFrm,
2338        NoItinerary, asm, "", []> {
2339   bits<4> Rn;
2340   let Inst{31-28} = 0b1111;
2341   let Inst{27-25} = 0b100;
2342   let Inst{22} = 0;
2343   let Inst{21} = wb;
2344   let Inst{20} = 1;
2345   let Inst{19-16} = Rn;
2346   let Inst{15-0} = 0xa00;
2347 }
2348
2349 def RFEDA : RFEI<0, "rfeda\t$Rn"> {
2350   let Inst{24-23} = 0;
2351 }
2352 def RFEDA_UPD : RFEI<1, "rfeda\t$Rn!"> {
2353   let Inst{24-23} = 0;
2354 }
2355 def RFEDB : RFEI<0, "rfedb\t$Rn"> {
2356   let Inst{24-23} = 0b10;
2357 }
2358 def RFEDB_UPD : RFEI<1, "rfedb\t$Rn!"> {
2359   let Inst{24-23} = 0b10;
2360 }
2361 def RFEIA : RFEI<0, "rfeia\t$Rn"> {
2362   let Inst{24-23} = 0b01;
2363 }
2364 def RFEIA_UPD : RFEI<1, "rfeia\t$Rn!"> {
2365   let Inst{24-23} = 0b01;
2366 }
2367 def RFEIB : RFEI<0, "rfeib\t$Rn"> {
2368   let Inst{24-23} = 0b11;
2369 }
2370 def RFEIB_UPD : RFEI<1, "rfeib\t$Rn!"> {
2371   let Inst{24-23} = 0b11;
2372 }
2373
2374 //===----------------------------------------------------------------------===//
2375 //  Load / Store Instructions.
2376 //
2377
2378 // Load
2379
2380
2381 defm LDR  : AI_ldr1<0, "ldr", IIC_iLoad_r, IIC_iLoad_si,
2382                     UnOpFrag<(load node:$Src)>>;
2383 defm LDRB : AI_ldr1nopc<1, "ldrb", IIC_iLoad_bh_r, IIC_iLoad_bh_si,
2384                     UnOpFrag<(zextloadi8 node:$Src)>>;
2385 defm STR  : AI_str1<0, "str", IIC_iStore_r, IIC_iStore_si,
2386                    BinOpFrag<(store node:$LHS, node:$RHS)>>;
2387 defm STRB : AI_str1nopc<1, "strb", IIC_iStore_bh_r, IIC_iStore_bh_si,
2388                    BinOpFrag<(truncstorei8 node:$LHS, node:$RHS)>>;
2389
2390 // Special LDR for loads from non-pc-relative constpools.
2391 let canFoldAsLoad = 1, mayLoad = 1, neverHasSideEffects = 1,
2392     isReMaterializable = 1, isCodeGenOnly = 1 in
2393 def LDRcp : AI2ldst<0b010, 1, 0, (outs GPR:$Rt), (ins addrmode_imm12:$addr),
2394                  AddrMode_i12, LdFrm, IIC_iLoad_r, "ldr", "\t$Rt, $addr",
2395                  []> {
2396   bits<4> Rt;
2397   bits<17> addr;
2398   let Inst{23}    = addr{12};     // U (add = ('U' == 1))
2399   let Inst{19-16} = 0b1111;
2400   let Inst{15-12} = Rt;
2401   let Inst{11-0}  = addr{11-0};   // imm12
2402 }
2403
2404 // Loads with zero extension
2405 def LDRH  : AI3ld<0b1011, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2406                   IIC_iLoad_bh_r, "ldrh", "\t$Rt, $addr",
2407                   [(set GPR:$Rt, (zextloadi16 addrmode3:$addr))]>;
2408
2409 // Loads with sign extension
2410 def LDRSH : AI3ld<0b1111, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2411                    IIC_iLoad_bh_r, "ldrsh", "\t$Rt, $addr",
2412                    [(set GPR:$Rt, (sextloadi16 addrmode3:$addr))]>;
2413
2414 def LDRSB : AI3ld<0b1101, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2415                    IIC_iLoad_bh_r, "ldrsb", "\t$Rt, $addr",
2416                    [(set GPR:$Rt, (sextloadi8 addrmode3:$addr))]>;
2417
2418 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
2419   // Load doubleword
2420   def LDRD : AI3ld<0b1101, 0, (outs GPR:$Rt, GPR:$Rt2), (ins addrmode3:$addr),
2421                    LdMiscFrm, IIC_iLoad_d_r, "ldrd", "\t$Rt, $Rt2, $addr", []>,
2422              Requires<[IsARM, HasV5TE]>;
2423 }
2424
2425 def LDA : AIldracq<0b00, (outs GPR:$Rt), (ins addr_offset_none:$addr),
2426                     NoItinerary, "lda", "\t$Rt, $addr", []>;
2427 def LDAB : AIldracq<0b10, (outs GPR:$Rt), (ins addr_offset_none:$addr),
2428                     NoItinerary, "ldab", "\t$Rt, $addr", []>;
2429 def LDAH : AIldracq<0b11, (outs GPR:$Rt), (ins addr_offset_none:$addr),
2430                     NoItinerary, "ldah", "\t$Rt, $addr", []>;
2431
2432 // Indexed loads
2433 multiclass AI2_ldridx<bit isByte, string opc,
2434                       InstrItinClass iii, InstrItinClass iir> {
2435   def _PRE_IMM  : AI2ldstidx<1, isByte, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2436                       (ins addrmode_imm12_pre:$addr), IndexModePre, LdFrm, iii,
2437                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2438     bits<17> addr;
2439     let Inst{25} = 0;
2440     let Inst{23} = addr{12};
2441     let Inst{19-16} = addr{16-13};
2442     let Inst{11-0} = addr{11-0};
2443     let DecoderMethod = "DecodeLDRPreImm";
2444   }
2445
2446   def _PRE_REG  : AI2ldstidx<1, isByte, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2447                       (ins ldst_so_reg:$addr), IndexModePre, LdFrm, iir,
2448                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2449     bits<17> addr;
2450     let Inst{25} = 1;
2451     let Inst{23} = addr{12};
2452     let Inst{19-16} = addr{16-13};
2453     let Inst{11-0} = addr{11-0};
2454     let Inst{4} = 0;
2455     let DecoderMethod = "DecodeLDRPreReg";
2456   }
2457
2458   def _POST_REG : AI2ldstidx<1, isByte, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2459                        (ins addr_offset_none:$addr, am2offset_reg:$offset),
2460                        IndexModePost, LdFrm, iir,
2461                        opc, "\t$Rt, $addr, $offset",
2462                        "$addr.base = $Rn_wb", []> {
2463      // {12}     isAdd
2464      // {11-0}   imm12/Rm
2465      bits<14> offset;
2466      bits<4> addr;
2467      let Inst{25} = 1;
2468      let Inst{23} = offset{12};
2469      let Inst{19-16} = addr;
2470      let Inst{11-0} = offset{11-0};
2471      let Inst{4} = 0;
2472
2473     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2474    }
2475
2476    def _POST_IMM : AI2ldstidx<1, isByte, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2477                        (ins addr_offset_none:$addr, am2offset_imm:$offset),
2478                       IndexModePost, LdFrm, iii,
2479                       opc, "\t$Rt, $addr, $offset",
2480                       "$addr.base = $Rn_wb", []> {
2481     // {12}     isAdd
2482     // {11-0}   imm12/Rm
2483     bits<14> offset;
2484     bits<4> addr;
2485     let Inst{25} = 0;
2486     let Inst{23} = offset{12};
2487     let Inst{19-16} = addr;
2488     let Inst{11-0} = offset{11-0};
2489
2490     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2491   }
2492
2493 }
2494
2495 let mayLoad = 1, neverHasSideEffects = 1 in {
2496 // FIXME: for LDR_PRE_REG etc. the itineray should be either IIC_iLoad_ru or
2497 // IIC_iLoad_siu depending on whether it the offset register is shifted.
2498 defm LDR  : AI2_ldridx<0, "ldr", IIC_iLoad_iu, IIC_iLoad_ru>;
2499 defm LDRB : AI2_ldridx<1, "ldrb", IIC_iLoad_bh_iu, IIC_iLoad_bh_ru>;
2500 }
2501
2502 multiclass AI3_ldridx<bits<4> op, string opc, InstrItinClass itin> {
2503   def _PRE  : AI3ldstidx<op, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2504                         (ins addrmode3_pre:$addr), IndexModePre,
2505                         LdMiscFrm, itin,
2506                         opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2507     bits<14> addr;
2508     let Inst{23}    = addr{8};      // U bit
2509     let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2510     let Inst{19-16} = addr{12-9};   // Rn
2511     let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2512     let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2513     let DecoderMethod = "DecodeAddrMode3Instruction";
2514   }
2515   def _POST : AI3ldstidx<op, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2516                         (ins addr_offset_none:$addr, am3offset:$offset),
2517                         IndexModePost, LdMiscFrm, itin,
2518                         opc, "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb",
2519                         []> {
2520     bits<10> offset;
2521     bits<4> addr;
2522     let Inst{23}    = offset{8};      // U bit
2523     let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2524     let Inst{19-16} = addr;
2525     let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2526     let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2527     let DecoderMethod = "DecodeAddrMode3Instruction";
2528   }
2529 }
2530
2531 let mayLoad = 1, neverHasSideEffects = 1 in {
2532 defm LDRH  : AI3_ldridx<0b1011, "ldrh", IIC_iLoad_bh_ru>;
2533 defm LDRSH : AI3_ldridx<0b1111, "ldrsh", IIC_iLoad_bh_ru>;
2534 defm LDRSB : AI3_ldridx<0b1101, "ldrsb", IIC_iLoad_bh_ru>;
2535 let hasExtraDefRegAllocReq = 1 in {
2536 def LDRD_PRE : AI3ldstidx<0b1101, 0, 1, (outs GPR:$Rt, GPR:$Rt2, GPR:$Rn_wb),
2537                           (ins addrmode3_pre:$addr), IndexModePre,
2538                           LdMiscFrm, IIC_iLoad_d_ru,
2539                           "ldrd", "\t$Rt, $Rt2, $addr!",
2540                           "$addr.base = $Rn_wb", []> {
2541   bits<14> addr;
2542   let Inst{23}    = addr{8};      // U bit
2543   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2544   let Inst{19-16} = addr{12-9};   // Rn
2545   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2546   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2547   let DecoderMethod = "DecodeAddrMode3Instruction";
2548 }
2549 def LDRD_POST: AI3ldstidx<0b1101, 0, 0, (outs GPR:$Rt, GPR:$Rt2, GPR:$Rn_wb),
2550                           (ins addr_offset_none:$addr, am3offset:$offset),
2551                           IndexModePost, LdMiscFrm, IIC_iLoad_d_ru,
2552                           "ldrd", "\t$Rt, $Rt2, $addr, $offset",
2553                           "$addr.base = $Rn_wb", []> {
2554   bits<10> offset;
2555   bits<4> addr;
2556   let Inst{23}    = offset{8};      // U bit
2557   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2558   let Inst{19-16} = addr;
2559   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2560   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2561   let DecoderMethod = "DecodeAddrMode3Instruction";
2562 }
2563 } // hasExtraDefRegAllocReq = 1
2564 } // mayLoad = 1, neverHasSideEffects = 1
2565
2566 // LDRT, LDRBT, LDRSBT, LDRHT, LDRSHT.
2567 let mayLoad = 1, neverHasSideEffects = 1 in {
2568 def LDRT_POST_REG : AI2ldstidx<1, 0, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2569                     (ins addr_offset_none:$addr, am2offset_reg:$offset),
2570                     IndexModePost, LdFrm, IIC_iLoad_ru,
2571                     "ldrt", "\t$Rt, $addr, $offset",
2572                     "$addr.base = $Rn_wb", []> {
2573   // {12}     isAdd
2574   // {11-0}   imm12/Rm
2575   bits<14> offset;
2576   bits<4> addr;
2577   let Inst{25} = 1;
2578   let Inst{23} = offset{12};
2579   let Inst{21} = 1; // overwrite
2580   let Inst{19-16} = addr;
2581   let Inst{11-5} = offset{11-5};
2582   let Inst{4} = 0;
2583   let Inst{3-0} = offset{3-0};
2584   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2585 }
2586
2587 def LDRT_POST_IMM
2588   : AI2ldstidx<1, 0, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2589                (ins addr_offset_none:$addr, am2offset_imm:$offset),
2590                IndexModePost, LdFrm, IIC_iLoad_ru,
2591                "ldrt", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb", []> {
2592   // {12}     isAdd
2593   // {11-0}   imm12/Rm
2594   bits<14> offset;
2595   bits<4> addr;
2596   let Inst{25} = 0;
2597   let Inst{23} = offset{12};
2598   let Inst{21} = 1; // overwrite
2599   let Inst{19-16} = addr;
2600   let Inst{11-0} = offset{11-0};
2601   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2602 }
2603
2604 def LDRBT_POST_REG : AI2ldstidx<1, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2605                      (ins addr_offset_none:$addr, am2offset_reg:$offset),
2606                      IndexModePost, LdFrm, IIC_iLoad_bh_ru,
2607                      "ldrbt", "\t$Rt, $addr, $offset",
2608                      "$addr.base = $Rn_wb", []> {
2609   // {12}     isAdd
2610   // {11-0}   imm12/Rm
2611   bits<14> offset;
2612   bits<4> addr;
2613   let Inst{25} = 1;
2614   let Inst{23} = offset{12};
2615   let Inst{21} = 1; // overwrite
2616   let Inst{19-16} = addr;
2617   let Inst{11-5} = offset{11-5};
2618   let Inst{4} = 0;
2619   let Inst{3-0} = offset{3-0};
2620   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2621 }
2622
2623 def LDRBT_POST_IMM
2624   : AI2ldstidx<1, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2625                (ins addr_offset_none:$addr, am2offset_imm:$offset),
2626                IndexModePost, LdFrm, IIC_iLoad_bh_ru,
2627                "ldrbt", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb", []> {
2628   // {12}     isAdd
2629   // {11-0}   imm12/Rm
2630   bits<14> offset;
2631   bits<4> addr;
2632   let Inst{25} = 0;
2633   let Inst{23} = offset{12};
2634   let Inst{21} = 1; // overwrite
2635   let Inst{19-16} = addr;
2636   let Inst{11-0} = offset{11-0};
2637   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2638 }
2639
2640 multiclass AI3ldrT<bits<4> op, string opc> {
2641   def i : AI3ldstidxT<op, 1, (outs GPR:$Rt, GPR:$base_wb),
2642                       (ins addr_offset_none:$addr, postidx_imm8:$offset),
2643                       IndexModePost, LdMiscFrm, IIC_iLoad_bh_ru, opc,
2644                       "\t$Rt, $addr, $offset", "$addr.base = $base_wb", []> {
2645     bits<9> offset;
2646     let Inst{23} = offset{8};
2647     let Inst{22} = 1;
2648     let Inst{11-8} = offset{7-4};
2649     let Inst{3-0} = offset{3-0};
2650   }
2651   def r : AI3ldstidxT<op, 1, (outs GPRnopc:$Rt, GPRnopc:$base_wb),
2652                       (ins addr_offset_none:$addr, postidx_reg:$Rm),
2653                       IndexModePost, LdMiscFrm, IIC_iLoad_bh_ru, opc,
2654                       "\t$Rt, $addr, $Rm", "$addr.base = $base_wb", []> {
2655     bits<5> Rm;
2656     let Inst{23} = Rm{4};
2657     let Inst{22} = 0;
2658     let Inst{11-8} = 0;
2659     let Unpredictable{11-8} = 0b1111;
2660     let Inst{3-0} = Rm{3-0};
2661     let DecoderMethod = "DecodeLDR";
2662   }
2663 }
2664
2665 defm LDRSBT : AI3ldrT<0b1101, "ldrsbt">;
2666 defm LDRHT  : AI3ldrT<0b1011, "ldrht">;
2667 defm LDRSHT : AI3ldrT<0b1111, "ldrsht">;
2668 }
2669
2670 def LDRT_POST
2671   : ARMAsmPseudo<"ldrt${q} $Rt, $addr", (ins addr_offset_none:$addr, pred:$q),
2672                  (outs GPR:$Rt)>;
2673
2674 def LDRBT_POST
2675   : ARMAsmPseudo<"ldrbt${q} $Rt, $addr", (ins addr_offset_none:$addr, pred:$q),
2676                  (outs GPR:$Rt)>;
2677
2678 // Store
2679
2680 // Stores with truncate
2681 def STRH : AI3str<0b1011, (outs), (ins GPR:$Rt, addrmode3:$addr), StMiscFrm,
2682                IIC_iStore_bh_r, "strh", "\t$Rt, $addr",
2683                [(truncstorei16 GPR:$Rt, addrmode3:$addr)]>;
2684
2685 // Store doubleword
2686 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in {
2687   def STRD : AI3str<0b1111, (outs), (ins GPR:$Rt, GPR:$Rt2, addrmode3:$addr),
2688                     StMiscFrm, IIC_iStore_d_r, "strd", "\t$Rt, $Rt2, $addr", []>,
2689              Requires<[IsARM, HasV5TE]> {
2690     let Inst{21} = 0;
2691   }
2692 }
2693
2694 // Indexed stores
2695 multiclass AI2_stridx<bit isByte, string opc,
2696                       InstrItinClass iii, InstrItinClass iir> {
2697   def _PRE_IMM : AI2ldstidx<0, isByte, 1, (outs GPR:$Rn_wb),
2698                             (ins GPR:$Rt, addrmode_imm12_pre:$addr), IndexModePre,
2699                             StFrm, iii,
2700                             opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2701     bits<17> addr;
2702     let Inst{25} = 0;
2703     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
2704     let Inst{19-16} = addr{16-13};  // Rn
2705     let Inst{11-0}  = addr{11-0};   // imm12
2706     let DecoderMethod = "DecodeSTRPreImm";
2707   }
2708
2709   def _PRE_REG  : AI2ldstidx<0, isByte, 1, (outs GPR:$Rn_wb),
2710                       (ins GPR:$Rt, ldst_so_reg:$addr),
2711                       IndexModePre, StFrm, iir,
2712                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2713     bits<17> addr;
2714     let Inst{25} = 1;
2715     let Inst{23}    = addr{12};    // U (add = ('U' == 1))
2716     let Inst{19-16} = addr{16-13}; // Rn
2717     let Inst{11-0}  = addr{11-0};
2718     let Inst{4}     = 0;           // Inst{4} = 0
2719     let DecoderMethod = "DecodeSTRPreReg";
2720   }
2721   def _POST_REG : AI2ldstidx<0, isByte, 0, (outs GPR:$Rn_wb),
2722                 (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2723                 IndexModePost, StFrm, iir,
2724                 opc, "\t$Rt, $addr, $offset",
2725                 "$addr.base = $Rn_wb", []> {
2726      // {12}     isAdd
2727      // {11-0}   imm12/Rm
2728      bits<14> offset;
2729      bits<4> addr;
2730      let Inst{25} = 1;
2731      let Inst{23} = offset{12};
2732      let Inst{19-16} = addr;
2733      let Inst{11-0} = offset{11-0};
2734      let Inst{4} = 0;
2735
2736     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2737    }
2738
2739    def _POST_IMM : AI2ldstidx<0, isByte, 0, (outs GPR:$Rn_wb),
2740                 (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2741                 IndexModePost, StFrm, iii,
2742                 opc, "\t$Rt, $addr, $offset",
2743                 "$addr.base = $Rn_wb", []> {
2744     // {12}     isAdd
2745     // {11-0}   imm12/Rm
2746     bits<14> offset;
2747     bits<4> addr;
2748     let Inst{25} = 0;
2749     let Inst{23} = offset{12};
2750     let Inst{19-16} = addr;
2751     let Inst{11-0} = offset{11-0};
2752
2753     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2754   }
2755 }
2756
2757 let mayStore = 1, neverHasSideEffects = 1 in {
2758 // FIXME: for STR_PRE_REG etc. the itineray should be either IIC_iStore_ru or
2759 // IIC_iStore_siu depending on whether it the offset register is shifted.
2760 defm STR  : AI2_stridx<0, "str", IIC_iStore_iu, IIC_iStore_ru>;
2761 defm STRB : AI2_stridx<1, "strb", IIC_iStore_bh_iu, IIC_iStore_bh_ru>;
2762 }
2763
2764 def : ARMPat<(post_store GPR:$Rt, addr_offset_none:$addr,
2765                          am2offset_reg:$offset),
2766              (STR_POST_REG GPR:$Rt, addr_offset_none:$addr,
2767                            am2offset_reg:$offset)>;
2768 def : ARMPat<(post_store GPR:$Rt, addr_offset_none:$addr,
2769                          am2offset_imm:$offset),
2770              (STR_POST_IMM GPR:$Rt, addr_offset_none:$addr,
2771                            am2offset_imm:$offset)>;
2772 def : ARMPat<(post_truncsti8 GPR:$Rt, addr_offset_none:$addr,
2773                              am2offset_reg:$offset),
2774              (STRB_POST_REG GPR:$Rt, addr_offset_none:$addr,
2775                             am2offset_reg:$offset)>;
2776 def : ARMPat<(post_truncsti8 GPR:$Rt, addr_offset_none:$addr,
2777                              am2offset_imm:$offset),
2778              (STRB_POST_IMM GPR:$Rt, addr_offset_none:$addr,
2779                             am2offset_imm:$offset)>;
2780
2781 // Pseudo-instructions for pattern matching the pre-indexed stores. We can't
2782 // put the patterns on the instruction definitions directly as ISel wants
2783 // the address base and offset to be separate operands, not a single
2784 // complex operand like we represent the instructions themselves. The
2785 // pseudos map between the two.
2786 let usesCustomInserter = 1,
2787     Constraints = "$Rn = $Rn_wb,@earlyclobber $Rn_wb" in {
2788 def STRi_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2789                (ins GPR:$Rt, GPR:$Rn, am2offset_imm:$offset, pred:$p),
2790                4, IIC_iStore_ru,
2791             [(set GPR:$Rn_wb,
2792                   (pre_store GPR:$Rt, GPR:$Rn, am2offset_imm:$offset))]>;
2793 def STRr_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2794                (ins GPR:$Rt, GPR:$Rn, am2offset_reg:$offset, pred:$p),
2795                4, IIC_iStore_ru,
2796             [(set GPR:$Rn_wb,
2797                   (pre_store GPR:$Rt, GPR:$Rn, am2offset_reg:$offset))]>;
2798 def STRBi_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2799                (ins GPR:$Rt, GPR:$Rn, am2offset_imm:$offset, pred:$p),
2800                4, IIC_iStore_ru,
2801             [(set GPR:$Rn_wb,
2802                   (pre_truncsti8 GPR:$Rt, GPR:$Rn, am2offset_imm:$offset))]>;
2803 def STRBr_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2804                (ins GPR:$Rt, GPR:$Rn, am2offset_reg:$offset, pred:$p),
2805                4, IIC_iStore_ru,
2806             [(set GPR:$Rn_wb,
2807                   (pre_truncsti8 GPR:$Rt, GPR:$Rn, am2offset_reg:$offset))]>;
2808 def STRH_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2809                (ins GPR:$Rt, GPR:$Rn, am3offset:$offset, pred:$p),
2810                4, IIC_iStore_ru,
2811             [(set GPR:$Rn_wb,
2812                   (pre_truncsti16 GPR:$Rt, GPR:$Rn, am3offset:$offset))]>;
2813 }
2814
2815
2816
2817 def STRH_PRE  : AI3ldstidx<0b1011, 0, 1, (outs GPR:$Rn_wb),
2818                            (ins GPR:$Rt, addrmode3_pre:$addr), IndexModePre,
2819                            StMiscFrm, IIC_iStore_bh_ru,
2820                            "strh", "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2821   bits<14> addr;
2822   let Inst{23}    = addr{8};      // U bit
2823   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2824   let Inst{19-16} = addr{12-9};   // Rn
2825   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2826   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2827   let DecoderMethod = "DecodeAddrMode3Instruction";
2828 }
2829
2830 def STRH_POST : AI3ldstidx<0b1011, 0, 0, (outs GPR:$Rn_wb),
2831                        (ins GPR:$Rt, addr_offset_none:$addr, am3offset:$offset),
2832                        IndexModePost, StMiscFrm, IIC_iStore_bh_ru,
2833                        "strh", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb",
2834                    [(set GPR:$Rn_wb, (post_truncsti16 GPR:$Rt,
2835                                                       addr_offset_none:$addr,
2836                                                       am3offset:$offset))]> {
2837   bits<10> offset;
2838   bits<4> addr;
2839   let Inst{23}    = offset{8};      // U bit
2840   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2841   let Inst{19-16} = addr;
2842   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2843   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2844   let DecoderMethod = "DecodeAddrMode3Instruction";
2845 }
2846
2847 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in {
2848 def STRD_PRE : AI3ldstidx<0b1111, 0, 1, (outs GPR:$Rn_wb),
2849                           (ins GPR:$Rt, GPR:$Rt2, addrmode3_pre:$addr),
2850                           IndexModePre, StMiscFrm, IIC_iStore_d_ru,
2851                           "strd", "\t$Rt, $Rt2, $addr!",
2852                           "$addr.base = $Rn_wb", []> {
2853   bits<14> addr;
2854   let Inst{23}    = addr{8};      // U bit
2855   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2856   let Inst{19-16} = addr{12-9};   // Rn
2857   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2858   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2859   let DecoderMethod = "DecodeAddrMode3Instruction";
2860 }
2861
2862 def STRD_POST: AI3ldstidx<0b1111, 0, 0, (outs GPR:$Rn_wb),
2863                           (ins GPR:$Rt, GPR:$Rt2, addr_offset_none:$addr,
2864                                am3offset:$offset),
2865                           IndexModePost, StMiscFrm, IIC_iStore_d_ru,
2866                           "strd", "\t$Rt, $Rt2, $addr, $offset",
2867                           "$addr.base = $Rn_wb", []> {
2868   bits<10> offset;
2869   bits<4> addr;
2870   let Inst{23}    = offset{8};      // U bit
2871   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2872   let Inst{19-16} = addr;
2873   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2874   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2875   let DecoderMethod = "DecodeAddrMode3Instruction";
2876 }
2877 } // mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1
2878
2879 // STRT, STRBT, and STRHT
2880
2881 def STRBT_POST_REG : AI2ldstidx<0, 1, 0, (outs GPR:$Rn_wb),
2882                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2883                    IndexModePost, StFrm, IIC_iStore_bh_ru,
2884                    "strbt", "\t$Rt, $addr, $offset",
2885                    "$addr.base = $Rn_wb", []> {
2886   // {12}     isAdd
2887   // {11-0}   imm12/Rm
2888   bits<14> offset;
2889   bits<4> addr;
2890   let Inst{25} = 1;
2891   let Inst{23} = offset{12};
2892   let Inst{21} = 1; // overwrite
2893   let Inst{19-16} = addr;
2894   let Inst{11-5} = offset{11-5};
2895   let Inst{4} = 0;
2896   let Inst{3-0} = offset{3-0};
2897   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2898 }
2899
2900 def STRBT_POST_IMM
2901   : AI2ldstidx<0, 1, 0, (outs GPR:$Rn_wb),
2902                (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2903                IndexModePost, StFrm, IIC_iStore_bh_ru,
2904                "strbt", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb", []> {
2905   // {12}     isAdd
2906   // {11-0}   imm12/Rm
2907   bits<14> offset;
2908   bits<4> addr;
2909   let Inst{25} = 0;
2910   let Inst{23} = offset{12};
2911   let Inst{21} = 1; // overwrite
2912   let Inst{19-16} = addr;
2913   let Inst{11-0} = offset{11-0};
2914   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2915 }
2916
2917 def STRBT_POST
2918   : ARMAsmPseudo<"strbt${q} $Rt, $addr",
2919                  (ins GPR:$Rt, addr_offset_none:$addr, pred:$q)>;
2920
2921 let mayStore = 1, neverHasSideEffects = 1 in {
2922 def STRT_POST_REG : AI2ldstidx<0, 0, 0, (outs GPR:$Rn_wb),
2923                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2924                    IndexModePost, StFrm, IIC_iStore_ru,
2925                    "strt", "\t$Rt, $addr, $offset",
2926                    "$addr.base = $Rn_wb", []> {
2927   // {12}     isAdd
2928   // {11-0}   imm12/Rm
2929   bits<14> offset;
2930   bits<4> addr;
2931   let Inst{25} = 1;
2932   let Inst{23} = offset{12};
2933   let Inst{21} = 1; // overwrite
2934   let Inst{19-16} = addr;
2935   let Inst{11-5} = offset{11-5};
2936   let Inst{4} = 0;
2937   let Inst{3-0} = offset{3-0};
2938   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2939 }
2940
2941 def STRT_POST_IMM
2942   : AI2ldstidx<0, 0, 0, (outs GPR:$Rn_wb),
2943                (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2944                IndexModePost, StFrm, IIC_iStore_ru,
2945                "strt", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb", []> {
2946   // {12}     isAdd
2947   // {11-0}   imm12/Rm
2948   bits<14> offset;
2949   bits<4> addr;
2950   let Inst{25} = 0;
2951   let Inst{23} = offset{12};
2952   let Inst{21} = 1; // overwrite
2953   let Inst{19-16} = addr;
2954   let Inst{11-0} = offset{11-0};
2955   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2956 }
2957 }
2958
2959 def STRT_POST
2960   : ARMAsmPseudo<"strt${q} $Rt, $addr",
2961                  (ins GPR:$Rt, addr_offset_none:$addr, pred:$q)>;
2962
2963 multiclass AI3strT<bits<4> op, string opc> {
2964   def i : AI3ldstidxT<op, 0, (outs GPR:$base_wb),
2965                     (ins GPR:$Rt, addr_offset_none:$addr, postidx_imm8:$offset),
2966                     IndexModePost, StMiscFrm, IIC_iStore_bh_ru, opc,
2967                     "\t$Rt, $addr, $offset", "$addr.base = $base_wb", []> {
2968     bits<9> offset;
2969     let Inst{23} = offset{8};
2970     let Inst{22} = 1;
2971     let Inst{11-8} = offset{7-4};
2972     let Inst{3-0} = offset{3-0};
2973   }
2974   def r : AI3ldstidxT<op, 0, (outs GPR:$base_wb),
2975                       (ins GPR:$Rt, addr_offset_none:$addr, postidx_reg:$Rm),
2976                       IndexModePost, StMiscFrm, IIC_iStore_bh_ru, opc,
2977                       "\t$Rt, $addr, $Rm", "$addr.base = $base_wb", []> {
2978     bits<5> Rm;
2979     let Inst{23} = Rm{4};
2980     let Inst{22} = 0;
2981     let Inst{11-8} = 0;
2982     let Inst{3-0} = Rm{3-0};
2983   }
2984 }
2985
2986
2987 defm STRHT : AI3strT<0b1011, "strht">;
2988
2989 def STL : AIstrrel<0b00, (outs), (ins GPR:$Rt, addr_offset_none:$addr),
2990                    NoItinerary, "stl", "\t$Rt, $addr", []>;
2991 def STLB : AIstrrel<0b10, (outs), (ins GPR:$Rt, addr_offset_none:$addr),
2992                     NoItinerary, "stlb", "\t$Rt, $addr", []>;
2993 def STLH : AIstrrel<0b11, (outs), (ins GPR:$Rt, addr_offset_none:$addr),
2994                     NoItinerary, "stlh", "\t$Rt, $addr", []>;
2995
2996 //===----------------------------------------------------------------------===//
2997 //  Load / store multiple Instructions.
2998 //
2999
3000 multiclass arm_ldst_mult<string asm, string sfx, bit L_bit, bit P_bit, Format f,
3001                          InstrItinClass itin, InstrItinClass itin_upd> {
3002   // IA is the default, so no need for an explicit suffix on the
3003   // mnemonic here. Without it is the canonical spelling.
3004   def IA :
3005     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3006          IndexModeNone, f, itin,
3007          !strconcat(asm, "${p}\t$Rn, $regs", sfx), "", []> {
3008     let Inst{24-23} = 0b01;       // Increment After
3009     let Inst{22}    = P_bit;
3010     let Inst{21}    = 0;          // No writeback
3011     let Inst{20}    = L_bit;
3012   }
3013   def IA_UPD :
3014     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3015          IndexModeUpd, f, itin_upd,
3016          !strconcat(asm, "${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
3017     let Inst{24-23} = 0b01;       // Increment After
3018     let Inst{22}    = P_bit;
3019     let Inst{21}    = 1;          // Writeback
3020     let Inst{20}    = L_bit;
3021
3022     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
3023   }
3024   def DA :
3025     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3026          IndexModeNone, f, itin,
3027          !strconcat(asm, "da${p}\t$Rn, $regs", sfx), "", []> {
3028     let Inst{24-23} = 0b00;       // Decrement After
3029     let Inst{22}    = P_bit;
3030     let Inst{21}    = 0;          // No writeback
3031     let Inst{20}    = L_bit;
3032   }
3033   def DA_UPD :
3034     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3035          IndexModeUpd, f, itin_upd,
3036          !strconcat(asm, "da${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
3037     let Inst{24-23} = 0b00;       // Decrement After
3038     let Inst{22}    = P_bit;
3039     let Inst{21}    = 1;          // Writeback
3040     let Inst{20}    = L_bit;
3041
3042     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
3043   }
3044   def DB :
3045     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3046          IndexModeNone, f, itin,
3047          !strconcat(asm, "db${p}\t$Rn, $regs", sfx), "", []> {
3048     let Inst{24-23} = 0b10;       // Decrement Before
3049     let Inst{22}    = P_bit;
3050     let Inst{21}    = 0;          // No writeback
3051     let Inst{20}    = L_bit;
3052   }
3053   def DB_UPD :
3054     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3055          IndexModeUpd, f, itin_upd,
3056          !strconcat(asm, "db${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
3057     let Inst{24-23} = 0b10;       // Decrement Before
3058     let Inst{22}    = P_bit;
3059     let Inst{21}    = 1;          // Writeback
3060     let Inst{20}    = L_bit;
3061
3062     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
3063   }
3064   def IB :
3065     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3066          IndexModeNone, f, itin,
3067          !strconcat(asm, "ib${p}\t$Rn, $regs", sfx), "", []> {
3068     let Inst{24-23} = 0b11;       // Increment Before
3069     let Inst{22}    = P_bit;
3070     let Inst{21}    = 0;          // No writeback
3071     let Inst{20}    = L_bit;
3072   }
3073   def IB_UPD :
3074     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
3075          IndexModeUpd, f, itin_upd,
3076          !strconcat(asm, "ib${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
3077     let Inst{24-23} = 0b11;       // Increment Before
3078     let Inst{22}    = P_bit;
3079     let Inst{21}    = 1;          // Writeback
3080     let Inst{20}    = L_bit;
3081
3082     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
3083   }
3084 }
3085
3086 let neverHasSideEffects = 1 in {
3087
3088 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
3089 defm LDM : arm_ldst_mult<"ldm", "", 1, 0, LdStMulFrm, IIC_iLoad_m,
3090                          IIC_iLoad_mu>;
3091
3092 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
3093 defm STM : arm_ldst_mult<"stm", "", 0, 0, LdStMulFrm, IIC_iStore_m,
3094                          IIC_iStore_mu>;
3095
3096 } // neverHasSideEffects
3097
3098 // FIXME: remove when we have a way to marking a MI with these properties.
3099 // FIXME: Should pc be an implicit operand like PICADD, etc?
3100 let isReturn = 1, isTerminator = 1, isBarrier = 1, mayLoad = 1,
3101     hasExtraDefRegAllocReq = 1, isCodeGenOnly = 1 in
3102 def LDMIA_RET : ARMPseudoExpand<(outs GPR:$wb), (ins GPR:$Rn, pred:$p,
3103                                                  reglist:$regs, variable_ops),
3104                      4, IIC_iLoad_mBr, [],
3105                      (LDMIA_UPD GPR:$wb, GPR:$Rn, pred:$p, reglist:$regs)>,
3106       RegConstraint<"$Rn = $wb">;
3107
3108 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
3109 defm sysLDM : arm_ldst_mult<"ldm", " ^", 1, 1, LdStMulFrm, IIC_iLoad_m,
3110                                IIC_iLoad_mu>;
3111
3112 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
3113 defm sysSTM : arm_ldst_mult<"stm", " ^", 0, 1, LdStMulFrm, IIC_iStore_m,
3114                                IIC_iStore_mu>;
3115
3116
3117
3118 //===----------------------------------------------------------------------===//
3119 //  Move Instructions.
3120 //
3121
3122 let neverHasSideEffects = 1 in
3123 def MOVr : AsI1<0b1101, (outs GPR:$Rd), (ins GPR:$Rm), DPFrm, IIC_iMOVr,
3124                 "mov", "\t$Rd, $Rm", []>, UnaryDP, Sched<[WriteALU]> {
3125   bits<4> Rd;
3126   bits<4> Rm;
3127
3128   let Inst{19-16} = 0b0000;
3129   let Inst{11-4} = 0b00000000;
3130   let Inst{25} = 0;
3131   let Inst{3-0} = Rm;
3132   let Inst{15-12} = Rd;
3133 }
3134
3135 // A version for the smaller set of tail call registers.
3136 let neverHasSideEffects = 1 in
3137 def MOVr_TC : AsI1<0b1101, (outs tcGPR:$Rd), (ins tcGPR:$Rm), DPFrm,
3138                 IIC_iMOVr, "mov", "\t$Rd, $Rm", []>, UnaryDP, Sched<[WriteALU]> {
3139   bits<4> Rd;
3140   bits<4> Rm;
3141
3142   let Inst{11-4} = 0b00000000;
3143   let Inst{25} = 0;
3144   let Inst{3-0} = Rm;
3145   let Inst{15-12} = Rd;
3146 }
3147
3148 def MOVsr : AsI1<0b1101, (outs GPRnopc:$Rd), (ins shift_so_reg_reg:$src),
3149                 DPSoRegRegFrm, IIC_iMOVsr,
3150                 "mov", "\t$Rd, $src",
3151                 [(set GPRnopc:$Rd, shift_so_reg_reg:$src)]>, UnaryDP,
3152                 Sched<[WriteALU]> {
3153   bits<4> Rd;
3154   bits<12> src;
3155   let Inst{15-12} = Rd;
3156   let Inst{19-16} = 0b0000;
3157   let Inst{11-8} = src{11-8};
3158   let Inst{7} = 0;
3159   let Inst{6-5} = src{6-5};
3160   let Inst{4} = 1;
3161   let Inst{3-0} = src{3-0};
3162   let Inst{25} = 0;
3163 }
3164
3165 def MOVsi : AsI1<0b1101, (outs GPR:$Rd), (ins shift_so_reg_imm:$src),
3166                 DPSoRegImmFrm, IIC_iMOVsr,
3167                 "mov", "\t$Rd, $src", [(set GPR:$Rd, shift_so_reg_imm:$src)]>,
3168                 UnaryDP, Sched<[WriteALU]> {
3169   bits<4> Rd;
3170   bits<12> src;
3171   let Inst{15-12} = Rd;
3172   let Inst{19-16} = 0b0000;
3173   let Inst{11-5} = src{11-5};
3174   let Inst{4} = 0;
3175   let Inst{3-0} = src{3-0};
3176   let Inst{25} = 0;
3177 }
3178
3179 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3180 def MOVi : AsI1<0b1101, (outs GPR:$Rd), (ins so_imm:$imm), DPFrm, IIC_iMOVi,
3181                 "mov", "\t$Rd, $imm", [(set GPR:$Rd, so_imm:$imm)]>, UnaryDP,
3182                 Sched<[WriteALU]> {
3183   bits<4> Rd;
3184   bits<12> imm;
3185   let Inst{25} = 1;
3186   let Inst{15-12} = Rd;
3187   let Inst{19-16} = 0b0000;
3188   let Inst{11-0} = imm;
3189 }
3190
3191 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3192 def MOVi16 : AI1<0b1000, (outs GPR:$Rd), (ins imm0_65535_expr:$imm),
3193                  DPFrm, IIC_iMOVi,
3194                  "movw", "\t$Rd, $imm",
3195                  [(set GPR:$Rd, imm0_65535:$imm)]>,
3196                  Requires<[IsARM, HasV6T2]>, UnaryDP, Sched<[WriteALU]> {
3197   bits<4> Rd;
3198   bits<16> imm;
3199   let Inst{15-12} = Rd;
3200   let Inst{11-0}  = imm{11-0};
3201   let Inst{19-16} = imm{15-12};
3202   let Inst{20} = 0;
3203   let Inst{25} = 1;
3204   let DecoderMethod = "DecodeArmMOVTWInstruction";
3205 }
3206
3207 def : InstAlias<"mov${p} $Rd, $imm",
3208                 (MOVi16 GPR:$Rd, imm0_65535_expr:$imm, pred:$p)>,
3209         Requires<[IsARM]>;
3210
3211 def MOVi16_ga_pcrel : PseudoInst<(outs GPR:$Rd),
3212                                 (ins i32imm:$addr, pclabel:$id), IIC_iMOVi, []>,
3213                       Sched<[WriteALU]>;
3214
3215 let Constraints = "$src = $Rd" in {
3216 def MOVTi16 : AI1<0b1010, (outs GPRnopc:$Rd),
3217                   (ins GPR:$src, imm0_65535_expr:$imm),
3218                   DPFrm, IIC_iMOVi,
3219                   "movt", "\t$Rd, $imm",
3220                   [(set GPRnopc:$Rd,
3221                         (or (and GPR:$src, 0xffff),
3222                             lo16AllZero:$imm))]>, UnaryDP,
3223                   Requires<[IsARM, HasV6T2]>, Sched<[WriteALU]> {
3224   bits<4> Rd;
3225   bits<16> imm;
3226   let Inst{15-12} = Rd;
3227   let Inst{11-0}  = imm{11-0};
3228   let Inst{19-16} = imm{15-12};
3229   let Inst{20} = 0;
3230   let Inst{25} = 1;
3231   let DecoderMethod = "DecodeArmMOVTWInstruction";
3232 }
3233
3234 def MOVTi16_ga_pcrel : PseudoInst<(outs GPR:$Rd),
3235                       (ins GPR:$src, i32imm:$addr, pclabel:$id), IIC_iMOVi, []>,
3236                       Sched<[WriteALU]>;
3237
3238 } // Constraints
3239
3240 def : ARMPat<(or GPR:$src, 0xffff0000), (MOVTi16 GPR:$src, 0xffff)>,
3241       Requires<[IsARM, HasV6T2]>;
3242
3243 let Uses = [CPSR] in
3244 def RRX: PseudoInst<(outs GPR:$Rd), (ins GPR:$Rm), IIC_iMOVsi,
3245                     [(set GPR:$Rd, (ARMrrx GPR:$Rm))]>, UnaryDP,
3246                     Requires<[IsARM]>, Sched<[WriteALU]>;
3247
3248 // These aren't really mov instructions, but we have to define them this way
3249 // due to flag operands.
3250
3251 let Defs = [CPSR] in {
3252 def MOVsrl_flag : PseudoInst<(outs GPR:$dst), (ins GPR:$src), IIC_iMOVsi,
3253                       [(set GPR:$dst, (ARMsrl_flag GPR:$src))]>, UnaryDP,
3254                       Sched<[WriteALU]>, Requires<[IsARM]>;
3255 def MOVsra_flag : PseudoInst<(outs GPR:$dst), (ins GPR:$src), IIC_iMOVsi,
3256                       [(set GPR:$dst, (ARMsra_flag GPR:$src))]>, UnaryDP,
3257                       Sched<[WriteALU]>, Requires<[IsARM]>;
3258 }
3259
3260 //===----------------------------------------------------------------------===//
3261 //  Extend Instructions.
3262 //
3263
3264 // Sign extenders
3265
3266 def SXTB  : AI_ext_rrot<0b01101010,
3267                          "sxtb", UnOpFrag<(sext_inreg node:$Src, i8)>>;
3268 def SXTH  : AI_ext_rrot<0b01101011,
3269                          "sxth", UnOpFrag<(sext_inreg node:$Src, i16)>>;
3270
3271 def SXTAB : AI_exta_rrot<0b01101010,
3272                "sxtab", BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS, i8))>>;
3273 def SXTAH : AI_exta_rrot<0b01101011,
3274                "sxtah", BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS,i16))>>;
3275
3276 def SXTB16  : AI_ext_rrot_np<0b01101000, "sxtb16">;
3277
3278 def SXTAB16 : AI_exta_rrot_np<0b01101000, "sxtab16">;
3279
3280 // Zero extenders
3281
3282 let AddedComplexity = 16 in {
3283 def UXTB   : AI_ext_rrot<0b01101110,
3284                           "uxtb"  , UnOpFrag<(and node:$Src, 0x000000FF)>>;
3285 def UXTH   : AI_ext_rrot<0b01101111,
3286                           "uxth"  , UnOpFrag<(and node:$Src, 0x0000FFFF)>>;
3287 def UXTB16 : AI_ext_rrot<0b01101100,
3288                           "uxtb16", UnOpFrag<(and node:$Src, 0x00FF00FF)>>;
3289
3290 // FIXME: This pattern incorrectly assumes the shl operator is a rotate.
3291 //        The transformation should probably be done as a combiner action
3292 //        instead so we can include a check for masking back in the upper
3293 //        eight bits of the source into the lower eight bits of the result.
3294 //def : ARMV6Pat<(and (shl GPR:$Src, (i32 8)), 0xFF00FF),
3295 //               (UXTB16r_rot GPR:$Src, 3)>;
3296 def : ARMV6Pat<(and (srl GPR:$Src, (i32 8)), 0xFF00FF),
3297                (UXTB16 GPR:$Src, 1)>;
3298
3299 def UXTAB : AI_exta_rrot<0b01101110, "uxtab",
3300                         BinOpFrag<(add node:$LHS, (and node:$RHS, 0x00FF))>>;
3301 def UXTAH : AI_exta_rrot<0b01101111, "uxtah",
3302                         BinOpFrag<(add node:$LHS, (and node:$RHS, 0xFFFF))>>;
3303 }
3304
3305 // This isn't safe in general, the add is two 16-bit units, not a 32-bit add.
3306 def UXTAB16 : AI_exta_rrot_np<0b01101100, "uxtab16">;
3307
3308
3309 def SBFX  : I<(outs GPRnopc:$Rd),
3310               (ins GPRnopc:$Rn, imm0_31:$lsb, imm1_32:$width),
3311                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3312                "sbfx", "\t$Rd, $Rn, $lsb, $width", "", []>,
3313                Requires<[IsARM, HasV6T2]> {
3314   bits<4> Rd;
3315   bits<4> Rn;
3316   bits<5> lsb;
3317   bits<5> width;
3318   let Inst{27-21} = 0b0111101;
3319   let Inst{6-4}   = 0b101;
3320   let Inst{20-16} = width;
3321   let Inst{15-12} = Rd;
3322   let Inst{11-7}  = lsb;
3323   let Inst{3-0}   = Rn;
3324 }
3325
3326 def UBFX  : I<(outs GPR:$Rd),
3327               (ins GPR:$Rn, imm0_31:$lsb, imm1_32:$width),
3328                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3329                "ubfx", "\t$Rd, $Rn, $lsb, $width", "", []>,
3330                Requires<[IsARM, HasV6T2]> {
3331   bits<4> Rd;
3332   bits<4> Rn;
3333   bits<5> lsb;
3334   bits<5> width;
3335   let Inst{27-21} = 0b0111111;
3336   let Inst{6-4}   = 0b101;
3337   let Inst{20-16} = width;
3338   let Inst{15-12} = Rd;
3339   let Inst{11-7}  = lsb;
3340   let Inst{3-0}   = Rn;
3341 }
3342
3343 //===----------------------------------------------------------------------===//
3344 //  Arithmetic Instructions.
3345 //
3346
3347 defm ADD  : AsI1_bin_irs<0b0100, "add",
3348                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3349                          BinOpFrag<(add  node:$LHS, node:$RHS)>, 1>;
3350 defm SUB  : AsI1_bin_irs<0b0010, "sub",
3351                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3352                          BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
3353
3354 // ADD and SUB with 's' bit set.
3355 //
3356 // Currently, ADDS/SUBS are pseudo opcodes that exist only in the
3357 // selection DAG. They are "lowered" to real ADD/SUB opcodes by
3358 // AdjustInstrPostInstrSelection where we determine whether or not to
3359 // set the "s" bit based on CPSR liveness.
3360 //
3361 // FIXME: Eliminate ADDS/SUBS pseudo opcodes after adding tablegen
3362 // support for an optional CPSR definition that corresponds to the DAG
3363 // node's second value. We can then eliminate the implicit def of CPSR.
3364 defm ADDS : AsI1_bin_s_irs<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3365                            BinOpFrag<(ARMaddc node:$LHS, node:$RHS)>, 1>;
3366 defm SUBS : AsI1_bin_s_irs<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3367                            BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
3368
3369 defm ADC : AI1_adde_sube_irs<0b0101, "adc",
3370               BinOpWithFlagFrag<(ARMadde node:$LHS, node:$RHS, node:$FLAG)>, 1>;
3371 defm SBC : AI1_adde_sube_irs<0b0110, "sbc",
3372               BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>>;
3373
3374 defm RSB  : AsI1_rbin_irs<0b0011, "rsb",
3375                           IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3376                           BinOpFrag<(sub node:$LHS, node:$RHS)>>;
3377
3378 // FIXME: Eliminate them if we can write def : Pat patterns which defines
3379 // CPSR and the implicit def of CPSR is not needed.
3380 defm RSBS : AsI1_rbin_s_is<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3381                            BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
3382
3383 defm RSC : AI1_rsc_irs<0b0111, "rsc",
3384                 BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>>;
3385
3386 // (sub X, imm) gets canonicalized to (add X, -imm).  Match this form.
3387 // The assume-no-carry-in form uses the negation of the input since add/sub
3388 // assume opposite meanings of the carry flag (i.e., carry == !borrow).
3389 // See the definition of AddWithCarry() in the ARM ARM A2.2.1 for the gory
3390 // details.
3391 def : ARMPat<(add     GPR:$src, so_imm_neg:$imm),
3392              (SUBri   GPR:$src, so_imm_neg:$imm)>;
3393 def : ARMPat<(ARMaddc GPR:$src, so_imm_neg:$imm),
3394              (SUBSri  GPR:$src, so_imm_neg:$imm)>;
3395
3396 def : ARMPat<(add     GPR:$src, imm0_65535_neg:$imm),
3397              (SUBrr   GPR:$src, (MOVi16 (imm_neg_XFORM imm:$imm)))>,
3398              Requires<[IsARM, HasV6T2]>;
3399 def : ARMPat<(ARMaddc GPR:$src, imm0_65535_neg:$imm),
3400              (SUBSrr  GPR:$src, (MOVi16 (imm_neg_XFORM imm:$imm)))>,
3401              Requires<[IsARM, HasV6T2]>;
3402
3403 // The with-carry-in form matches bitwise not instead of the negation.
3404 // Effectively, the inverse interpretation of the carry flag already accounts
3405 // for part of the negation.
3406 def : ARMPat<(ARMadde GPR:$src, so_imm_not:$imm, CPSR),
3407              (SBCri   GPR:$src, so_imm_not:$imm)>;
3408 def : ARMPat<(ARMadde GPR:$src, imm0_65535_neg:$imm, CPSR),
3409              (SBCrr   GPR:$src, (MOVi16 (imm_not_XFORM imm:$imm)))>;
3410
3411 // Note: These are implemented in C++ code, because they have to generate
3412 // ADD/SUBrs instructions, which use a complex pattern that a xform function
3413 // cannot produce.
3414 // (mul X, 2^n+1) -> (add (X << n), X)
3415 // (mul X, 2^n-1) -> (rsb X, (X << n))
3416
3417 // ARM Arithmetic Instruction
3418 // GPR:$dst = GPR:$a op GPR:$b
3419 class AAI<bits<8> op27_20, bits<8> op11_4, string opc,
3420           list<dag> pattern = [],
3421           dag iops = (ins GPRnopc:$Rn, GPRnopc:$Rm),
3422           string asm = "\t$Rd, $Rn, $Rm">
3423   : AI<(outs GPRnopc:$Rd), iops, DPFrm, IIC_iALUr, opc, asm, pattern>,
3424     Sched<[WriteALU, ReadALU, ReadALU]> {
3425   bits<4> Rn;
3426   bits<4> Rd;
3427   bits<4> Rm;
3428   let Inst{27-20} = op27_20;
3429   let Inst{11-4} = op11_4;
3430   let Inst{19-16} = Rn;
3431   let Inst{15-12} = Rd;
3432   let Inst{3-0}   = Rm;
3433
3434   let Unpredictable{11-8} = 0b1111;
3435 }
3436
3437 // Saturating add/subtract
3438
3439 let DecoderMethod = "DecodeQADDInstruction" in
3440 def QADD    : AAI<0b00010000, 0b00000101, "qadd",
3441                   [(set GPRnopc:$Rd, (int_arm_qadd GPRnopc:$Rm, GPRnopc:$Rn))],
3442                   (ins GPRnopc:$Rm, GPRnopc:$Rn), "\t$Rd, $Rm, $Rn">;
3443
3444 def QSUB    : AAI<0b00010010, 0b00000101, "qsub",
3445                   [(set GPRnopc:$Rd, (int_arm_qsub GPRnopc:$Rm, GPRnopc:$Rn))],
3446                   (ins GPRnopc:$Rm, GPRnopc:$Rn), "\t$Rd, $Rm, $Rn">;
3447 def QDADD   : AAI<0b00010100, 0b00000101, "qdadd", [],
3448                   (ins GPRnopc:$Rm, GPRnopc:$Rn),
3449                   "\t$Rd, $Rm, $Rn">;
3450 def QDSUB   : AAI<0b00010110, 0b00000101, "qdsub", [],
3451                   (ins GPRnopc:$Rm, GPRnopc:$Rn),
3452                   "\t$Rd, $Rm, $Rn">;
3453
3454 def QADD16  : AAI<0b01100010, 0b11110001, "qadd16">;
3455 def QADD8   : AAI<0b01100010, 0b11111001, "qadd8">;
3456 def QASX    : AAI<0b01100010, 0b11110011, "qasx">;
3457 def QSAX    : AAI<0b01100010, 0b11110101, "qsax">;
3458 def QSUB16  : AAI<0b01100010, 0b11110111, "qsub16">;
3459 def QSUB8   : AAI<0b01100010, 0b11111111, "qsub8">;
3460 def UQADD16 : AAI<0b01100110, 0b11110001, "uqadd16">;
3461 def UQADD8  : AAI<0b01100110, 0b11111001, "uqadd8">;
3462 def UQASX   : AAI<0b01100110, 0b11110011, "uqasx">;
3463 def UQSAX   : AAI<0b01100110, 0b11110101, "uqsax">;
3464 def UQSUB16 : AAI<0b01100110, 0b11110111, "uqsub16">;
3465 def UQSUB8  : AAI<0b01100110, 0b11111111, "uqsub8">;
3466
3467 // Signed/Unsigned add/subtract
3468
3469 def SASX   : AAI<0b01100001, 0b11110011, "sasx">;
3470 def SADD16 : AAI<0b01100001, 0b11110001, "sadd16">;
3471 def SADD8  : AAI<0b01100001, 0b11111001, "sadd8">;
3472 def SSAX   : AAI<0b01100001, 0b11110101, "ssax">;
3473 def SSUB16 : AAI<0b01100001, 0b11110111, "ssub16">;
3474 def SSUB8  : AAI<0b01100001, 0b11111111, "ssub8">;
3475 def UASX   : AAI<0b01100101, 0b11110011, "uasx">;
3476 def UADD16 : AAI<0b01100101, 0b11110001, "uadd16">;
3477 def UADD8  : AAI<0b01100101, 0b11111001, "uadd8">;
3478 def USAX   : AAI<0b01100101, 0b11110101, "usax">;
3479 def USUB16 : AAI<0b01100101, 0b11110111, "usub16">;
3480 def USUB8  : AAI<0b01100101, 0b11111111, "usub8">;
3481
3482 // Signed/Unsigned halving add/subtract
3483
3484 def SHASX   : AAI<0b01100011, 0b11110011, "shasx">;
3485 def SHADD16 : AAI<0b01100011, 0b11110001, "shadd16">;
3486 def SHADD8  : AAI<0b01100011, 0b11111001, "shadd8">;
3487 def SHSAX   : AAI<0b01100011, 0b11110101, "shsax">;
3488 def SHSUB16 : AAI<0b01100011, 0b11110111, "shsub16">;
3489 def SHSUB8  : AAI<0b01100011, 0b11111111, "shsub8">;
3490 def UHASX   : AAI<0b01100111, 0b11110011, "uhasx">;
3491 def UHADD16 : AAI<0b01100111, 0b11110001, "uhadd16">;
3492 def UHADD8  : AAI<0b01100111, 0b11111001, "uhadd8">;
3493 def UHSAX   : AAI<0b01100111, 0b11110101, "uhsax">;
3494 def UHSUB16 : AAI<0b01100111, 0b11110111, "uhsub16">;
3495 def UHSUB8  : AAI<0b01100111, 0b11111111, "uhsub8">;
3496
3497 // Unsigned Sum of Absolute Differences [and Accumulate].
3498
3499 def USAD8  : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3500                 MulFrm /* for convenience */, NoItinerary, "usad8",
3501                 "\t$Rd, $Rn, $Rm", []>,
3502              Requires<[IsARM, HasV6]>, Sched<[WriteALU, ReadALU, ReadALU]> {
3503   bits<4> Rd;
3504   bits<4> Rn;
3505   bits<4> Rm;
3506   let Inst{27-20} = 0b01111000;
3507   let Inst{15-12} = 0b1111;
3508   let Inst{7-4} = 0b0001;
3509   let Inst{19-16} = Rd;
3510   let Inst{11-8} = Rm;
3511   let Inst{3-0} = Rn;
3512 }
3513 def USADA8 : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3514                 MulFrm /* for convenience */, NoItinerary, "usada8",
3515                 "\t$Rd, $Rn, $Rm, $Ra", []>,
3516              Requires<[IsARM, HasV6]>, Sched<[WriteALU, ReadALU, ReadALU]>{
3517   bits<4> Rd;
3518   bits<4> Rn;
3519   bits<4> Rm;
3520   bits<4> Ra;
3521   let Inst{27-20} = 0b01111000;
3522   let Inst{7-4} = 0b0001;
3523   let Inst{19-16} = Rd;
3524   let Inst{15-12} = Ra;
3525   let Inst{11-8} = Rm;
3526   let Inst{3-0} = Rn;
3527 }
3528
3529 // Signed/Unsigned saturate
3530
3531 def SSAT : AI<(outs GPRnopc:$Rd),
3532               (ins imm1_32:$sat_imm, GPRnopc:$Rn, shift_imm:$sh),
3533               SatFrm, NoItinerary, "ssat", "\t$Rd, $sat_imm, $Rn$sh", []> {
3534   bits<4> Rd;
3535   bits<5> sat_imm;
3536   bits<4> Rn;
3537   bits<8> sh;
3538   let Inst{27-21} = 0b0110101;
3539   let Inst{5-4} = 0b01;
3540   let Inst{20-16} = sat_imm;
3541   let Inst{15-12} = Rd;
3542   let Inst{11-7} = sh{4-0};
3543   let Inst{6} = sh{5};
3544   let Inst{3-0} = Rn;
3545 }
3546
3547 def SSAT16 : AI<(outs GPRnopc:$Rd),
3548                 (ins imm1_16:$sat_imm, GPRnopc:$Rn), SatFrm,
3549                 NoItinerary, "ssat16", "\t$Rd, $sat_imm, $Rn", []> {
3550   bits<4> Rd;
3551   bits<4> sat_imm;
3552   bits<4> Rn;
3553   let Inst{27-20} = 0b01101010;
3554   let Inst{11-4} = 0b11110011;
3555   let Inst{15-12} = Rd;
3556   let Inst{19-16} = sat_imm;
3557   let Inst{3-0} = Rn;
3558 }
3559
3560 def USAT : AI<(outs GPRnopc:$Rd),
3561               (ins imm0_31:$sat_imm, GPRnopc:$Rn, shift_imm:$sh),
3562               SatFrm, NoItinerary, "usat", "\t$Rd, $sat_imm, $Rn$sh", []> {
3563   bits<4> Rd;
3564   bits<5> sat_imm;
3565   bits<4> Rn;
3566   bits<8> sh;
3567   let Inst{27-21} = 0b0110111;
3568   let Inst{5-4} = 0b01;
3569   let Inst{15-12} = Rd;
3570   let Inst{11-7} = sh{4-0};
3571   let Inst{6} = sh{5};
3572   let Inst{20-16} = sat_imm;
3573   let Inst{3-0} = Rn;
3574 }
3575
3576 def USAT16 : AI<(outs GPRnopc:$Rd),
3577                 (ins imm0_15:$sat_imm, GPRnopc:$Rn), SatFrm,
3578                 NoItinerary, "usat16", "\t$Rd, $sat_imm, $Rn", []> {
3579   bits<4> Rd;
3580   bits<4> sat_imm;
3581   bits<4> Rn;
3582   let Inst{27-20} = 0b01101110;
3583   let Inst{11-4} = 0b11110011;
3584   let Inst{15-12} = Rd;
3585   let Inst{19-16} = sat_imm;
3586   let Inst{3-0} = Rn;
3587 }
3588
3589 def : ARMV6Pat<(int_arm_ssat GPRnopc:$a, imm:$pos),
3590                (SSAT imm:$pos, GPRnopc:$a, 0)>;
3591 def : ARMV6Pat<(int_arm_usat GPRnopc:$a, imm:$pos),
3592                (USAT imm:$pos, GPRnopc:$a, 0)>;
3593
3594 //===----------------------------------------------------------------------===//
3595 //  Bitwise Instructions.
3596 //
3597
3598 defm AND   : AsI1_bin_irs<0b0000, "and",
3599                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3600                           BinOpFrag<(and node:$LHS, node:$RHS)>, 1>;
3601 defm ORR   : AsI1_bin_irs<0b1100, "orr",
3602                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3603                           BinOpFrag<(or  node:$LHS, node:$RHS)>, 1>;
3604 defm EOR   : AsI1_bin_irs<0b0001, "eor",
3605                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3606                           BinOpFrag<(xor node:$LHS, node:$RHS)>, 1>;
3607 defm BIC   : AsI1_bin_irs<0b1110, "bic",
3608                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3609                           BinOpFrag<(and node:$LHS, (not node:$RHS))>>;
3610
3611 // FIXME: bf_inv_mask_imm should be two operands, the lsb and the msb, just
3612 // like in the actual instruction encoding. The complexity of mapping the mask
3613 // to the lsb/msb pair should be handled by ISel, not encapsulated in the
3614 // instruction description.
3615 def BFC    : I<(outs GPR:$Rd), (ins GPR:$src, bf_inv_mask_imm:$imm),
3616                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3617                "bfc", "\t$Rd, $imm", "$src = $Rd",
3618                [(set GPR:$Rd, (and GPR:$src, bf_inv_mask_imm:$imm))]>,
3619                Requires<[IsARM, HasV6T2]> {
3620   bits<4> Rd;
3621   bits<10> imm;
3622   let Inst{27-21} = 0b0111110;
3623   let Inst{6-0}   = 0b0011111;
3624   let Inst{15-12} = Rd;
3625   let Inst{11-7}  = imm{4-0}; // lsb
3626   let Inst{20-16} = imm{9-5}; // msb
3627 }
3628
3629 // A8.6.18  BFI - Bitfield insert (Encoding A1)
3630 def BFI:I<(outs GPRnopc:$Rd), (ins GPRnopc:$src, GPR:$Rn, bf_inv_mask_imm:$imm),
3631           AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3632           "bfi", "\t$Rd, $Rn, $imm", "$src = $Rd",
3633           [(set GPRnopc:$Rd, (ARMbfi GPRnopc:$src, GPR:$Rn,
3634                            bf_inv_mask_imm:$imm))]>,
3635           Requires<[IsARM, HasV6T2]> {
3636   bits<4> Rd;
3637   bits<4> Rn;
3638   bits<10> imm;
3639   let Inst{27-21} = 0b0111110;
3640   let Inst{6-4}   = 0b001; // Rn: Inst{3-0} != 15
3641   let Inst{15-12} = Rd;
3642   let Inst{11-7}  = imm{4-0}; // lsb
3643   let Inst{20-16} = imm{9-5}; // width
3644   let Inst{3-0}   = Rn;
3645 }
3646
3647 def  MVNr  : AsI1<0b1111, (outs GPR:$Rd), (ins GPR:$Rm), DPFrm, IIC_iMVNr,
3648                   "mvn", "\t$Rd, $Rm",
3649                   [(set GPR:$Rd, (not GPR:$Rm))]>, UnaryDP, Sched<[WriteALU]> {
3650   bits<4> Rd;
3651   bits<4> Rm;
3652   let Inst{25} = 0;
3653   let Inst{19-16} = 0b0000;
3654   let Inst{11-4} = 0b00000000;
3655   let Inst{15-12} = Rd;
3656   let Inst{3-0} = Rm;
3657 }
3658 def  MVNsi  : AsI1<0b1111, (outs GPR:$Rd), (ins so_reg_imm:$shift),
3659                   DPSoRegImmFrm, IIC_iMVNsr, "mvn", "\t$Rd, $shift",
3660                   [(set GPR:$Rd, (not so_reg_imm:$shift))]>, UnaryDP,
3661                   Sched<[WriteALU]> {
3662   bits<4> Rd;
3663   bits<12> shift;
3664   let Inst{25} = 0;
3665   let Inst{19-16} = 0b0000;
3666   let Inst{15-12} = Rd;
3667   let Inst{11-5} = shift{11-5};
3668   let Inst{4} = 0;
3669   let Inst{3-0} = shift{3-0};
3670 }
3671 def  MVNsr  : AsI1<0b1111, (outs GPR:$Rd), (ins so_reg_reg:$shift),
3672                   DPSoRegRegFrm, IIC_iMVNsr, "mvn", "\t$Rd, $shift",
3673                   [(set GPR:$Rd, (not so_reg_reg:$shift))]>, UnaryDP,
3674                   Sched<[WriteALU]> {
3675   bits<4> Rd;
3676   bits<12> shift;
3677   let Inst{25} = 0;
3678   let Inst{19-16} = 0b0000;
3679   let Inst{15-12} = Rd;
3680   let Inst{11-8} = shift{11-8};
3681   let Inst{7} = 0;
3682   let Inst{6-5} = shift{6-5};
3683   let Inst{4} = 1;
3684   let Inst{3-0} = shift{3-0};
3685 }
3686 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3687 def  MVNi  : AsI1<0b1111, (outs GPR:$Rd), (ins so_imm:$imm), DPFrm,
3688                   IIC_iMVNi, "mvn", "\t$Rd, $imm",
3689                   [(set GPR:$Rd, so_imm_not:$imm)]>,UnaryDP, Sched<[WriteALU]> {
3690   bits<4> Rd;
3691   bits<12> imm;
3692   let Inst{25} = 1;
3693   let Inst{19-16} = 0b0000;
3694   let Inst{15-12} = Rd;
3695   let Inst{11-0} = imm;
3696 }
3697
3698 def : ARMPat<(and   GPR:$src, so_imm_not:$imm),
3699              (BICri GPR:$src, so_imm_not:$imm)>;
3700
3701 //===----------------------------------------------------------------------===//
3702 //  Multiply Instructions.
3703 //
3704 class AsMul1I32<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3705              string opc, string asm, list<dag> pattern>
3706   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3707   bits<4> Rd;
3708   bits<4> Rm;
3709   bits<4> Rn;
3710   let Inst{19-16} = Rd;
3711   let Inst{11-8}  = Rm;
3712   let Inst{3-0}   = Rn;
3713 }
3714 class AsMul1I64<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3715              string opc, string asm, list<dag> pattern>
3716   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3717   bits<4> RdLo;
3718   bits<4> RdHi;
3719   bits<4> Rm;
3720   bits<4> Rn;
3721   let Inst{19-16} = RdHi;
3722   let Inst{15-12} = RdLo;
3723   let Inst{11-8}  = Rm;
3724   let Inst{3-0}   = Rn;
3725 }
3726 class AsMla1I64<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3727              string opc, string asm, list<dag> pattern>
3728   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3729   bits<4> RdLo;
3730   bits<4> RdHi;
3731   bits<4> Rm;
3732   bits<4> Rn;
3733   let Inst{19-16} = RdHi;
3734   let Inst{15-12} = RdLo;
3735   let Inst{11-8}  = Rm;
3736   let Inst{3-0}   = Rn;
3737 }
3738
3739 // FIXME: The v5 pseudos are only necessary for the additional Constraint
3740 //        property. Remove them when it's possible to add those properties
3741 //        on an individual MachineInstr, not just an instruction description.
3742 let isCommutable = 1, TwoOperandAliasConstraint = "$Rn = $Rd" in {
3743 def MUL : AsMul1I32<0b0000000, (outs GPRnopc:$Rd),
3744                     (ins GPRnopc:$Rn, GPRnopc:$Rm),
3745                     IIC_iMUL32, "mul", "\t$Rd, $Rn, $Rm",
3746                   [(set GPRnopc:$Rd, (mul GPRnopc:$Rn, GPRnopc:$Rm))]>,
3747                   Requires<[IsARM, HasV6]> {
3748   let Inst{15-12} = 0b0000;
3749   let Unpredictable{15-12} = 0b1111;
3750 }
3751
3752 let Constraints = "@earlyclobber $Rd" in
3753 def MULv5: ARMPseudoExpand<(outs GPRnopc:$Rd), (ins GPRnopc:$Rn, GPRnopc:$Rm,
3754                                                     pred:$p, cc_out:$s),
3755                            4, IIC_iMUL32,
3756                [(set GPRnopc:$Rd, (mul GPRnopc:$Rn, GPRnopc:$Rm))],
3757                (MUL GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p, cc_out:$s)>,
3758                Requires<[IsARM, NoV6, UseMulOps]>;
3759 }
3760
3761 def MLA  : AsMul1I32<0b0000001, (outs GPRnopc:$Rd),
3762                      (ins GPRnopc:$Rn, GPRnopc:$Rm, GPRnopc:$Ra),
3763                      IIC_iMAC32, "mla", "\t$Rd, $Rn, $Rm, $Ra",
3764         [(set GPRnopc:$Rd, (add (mul GPRnopc:$Rn, GPRnopc:$Rm), GPRnopc:$Ra))]>,
3765                      Requires<[IsARM, HasV6, UseMulOps]> {
3766   bits<4> Ra;
3767   let Inst{15-12} = Ra;
3768 }
3769
3770 let Constraints = "@earlyclobber $Rd" in
3771 def MLAv5: ARMPseudoExpand<(outs GPRnopc:$Rd),
3772                            (ins GPRnopc:$Rn, GPRnopc:$Rm, GPRnopc:$Ra,
3773                             pred:$p, cc_out:$s), 4, IIC_iMAC32,
3774          [(set GPRnopc:$Rd, (add (mul GPRnopc:$Rn, GPRnopc:$Rm), GPRnopc:$Ra))],
3775   (MLA GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, GPRnopc:$Ra, pred:$p, cc_out:$s)>,
3776                            Requires<[IsARM, NoV6]>;
3777
3778 def MLS  : AMul1I<0b0000011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3779                    IIC_iMAC32, "mls", "\t$Rd, $Rn, $Rm, $Ra",
3780                    [(set GPR:$Rd, (sub GPR:$Ra, (mul GPR:$Rn, GPR:$Rm)))]>,
3781                    Requires<[IsARM, HasV6T2, UseMulOps]> {
3782   bits<4> Rd;
3783   bits<4> Rm;
3784   bits<4> Rn;
3785   bits<4> Ra;
3786   let Inst{19-16} = Rd;
3787   let Inst{15-12} = Ra;
3788   let Inst{11-8}  = Rm;
3789   let Inst{3-0}   = Rn;
3790 }
3791
3792 // Extra precision multiplies with low / high results
3793 let neverHasSideEffects = 1 in {
3794 let isCommutable = 1 in {
3795 def SMULL : AsMul1I64<0b0000110, (outs GPR:$RdLo, GPR:$RdHi),
3796                                  (ins GPR:$Rn, GPR:$Rm), IIC_iMUL64,
3797                     "smull", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3798                     Requires<[IsARM, HasV6]>;
3799
3800 def UMULL : AsMul1I64<0b0000100, (outs GPR:$RdLo, GPR:$RdHi),
3801                                  (ins GPR:$Rn, GPR:$Rm), IIC_iMUL64,
3802                     "umull", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3803                     Requires<[IsARM, HasV6]>;
3804
3805 let Constraints = "@earlyclobber $RdLo,@earlyclobber $RdHi" in {
3806 def SMULLv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3807                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3808                             4, IIC_iMUL64, [],
3809           (SMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3810                            Requires<[IsARM, NoV6]>;
3811
3812 def UMULLv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3813                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3814                             4, IIC_iMUL64, [],
3815           (UMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3816                            Requires<[IsARM, NoV6]>;
3817 }
3818 }
3819
3820 // Multiply + accumulate
3821 def SMLAL : AsMla1I64<0b0000111, (outs GPR:$RdLo, GPR:$RdHi),
3822                         (ins GPR:$Rn, GPR:$Rm, GPR:$RLo, GPR:$RHi), IIC_iMAC64,
3823                     "smlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3824          RegConstraint<"$RLo = $RdLo, $RHi = $RdHi">, Requires<[IsARM, HasV6]>;
3825 def UMLAL : AsMla1I64<0b0000101, (outs GPR:$RdLo, GPR:$RdHi),
3826                         (ins GPR:$Rn, GPR:$Rm, GPR:$RLo, GPR:$RHi), IIC_iMAC64,
3827                     "umlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3828          RegConstraint<"$RLo = $RdLo, $RHi = $RdHi">, Requires<[IsARM, HasV6]>;
3829
3830 def UMAAL : AMul1I <0b0000010, (outs GPR:$RdLo, GPR:$RdHi),
3831                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3832                     "umaal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3833                     Requires<[IsARM, HasV6]> {
3834   bits<4> RdLo;
3835   bits<4> RdHi;
3836   bits<4> Rm;
3837   bits<4> Rn;
3838   let Inst{19-16} = RdHi;
3839   let Inst{15-12} = RdLo;
3840   let Inst{11-8}  = Rm;
3841   let Inst{3-0}   = Rn;
3842 }
3843
3844 let Constraints =
3845     "@earlyclobber $RdLo,@earlyclobber $RdHi,$RLo = $RdLo,$RHi = $RdHi" in {
3846 def SMLALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3847                 (ins GPR:$Rn, GPR:$Rm, GPR:$RLo, GPR:$RHi, pred:$p, cc_out:$s),
3848                               4, IIC_iMAC64, [],
3849              (SMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, GPR:$RLo, GPR:$RHi,
3850                            pred:$p, cc_out:$s)>,
3851                            Requires<[IsARM, NoV6]>;
3852 def UMLALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3853                 (ins GPR:$Rn, GPR:$Rm, GPR:$RLo, GPR:$RHi, pred:$p, cc_out:$s),
3854                               4, IIC_iMAC64, [],
3855              (UMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, GPR:$RLo, GPR:$RHi,
3856                            pred:$p, cc_out:$s)>,
3857                            Requires<[IsARM, NoV6]>;
3858 }
3859
3860 } // neverHasSideEffects
3861
3862 // Most significant word multiply
3863 def SMMUL : AMul2I <0b0111010, 0b0001, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3864                IIC_iMUL32, "smmul", "\t$Rd, $Rn, $Rm",
3865                [(set GPR:$Rd, (mulhs GPR:$Rn, GPR:$Rm))]>,
3866             Requires<[IsARM, HasV6]> {
3867   let Inst{15-12} = 0b1111;
3868 }
3869
3870 def SMMULR : AMul2I <0b0111010, 0b0011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3871                IIC_iMUL32, "smmulr", "\t$Rd, $Rn, $Rm", []>,
3872             Requires<[IsARM, HasV6]> {
3873   let Inst{15-12} = 0b1111;
3874 }
3875
3876 def SMMLA : AMul2Ia <0b0111010, 0b0001, (outs GPR:$Rd),
3877                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3878                IIC_iMAC32, "smmla", "\t$Rd, $Rn, $Rm, $Ra",
3879                [(set GPR:$Rd, (add (mulhs GPR:$Rn, GPR:$Rm), GPR:$Ra))]>,
3880             Requires<[IsARM, HasV6, UseMulOps]>;
3881
3882 def SMMLAR : AMul2Ia <0b0111010, 0b0011, (outs GPR:$Rd),
3883                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3884                IIC_iMAC32, "smmlar", "\t$Rd, $Rn, $Rm, $Ra", []>,
3885             Requires<[IsARM, HasV6]>;
3886
3887 def SMMLS : AMul2Ia <0b0111010, 0b1101, (outs GPR:$Rd),
3888                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3889                IIC_iMAC32, "smmls", "\t$Rd, $Rn, $Rm, $Ra", []>,
3890             Requires<[IsARM, HasV6, UseMulOps]>;
3891
3892 def SMMLSR : AMul2Ia <0b0111010, 0b1111, (outs GPR:$Rd),
3893                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3894                IIC_iMAC32, "smmlsr", "\t$Rd, $Rn, $Rm, $Ra", []>,
3895             Requires<[IsARM, HasV6]>;
3896
3897 multiclass AI_smul<string opc, PatFrag opnode> {
3898   def BB : AMulxyI<0b0001011, 0b00, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3899               IIC_iMUL16, !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm",
3900               [(set GPR:$Rd, (opnode (sext_inreg GPR:$Rn, i16),
3901                                       (sext_inreg GPR:$Rm, i16)))]>,
3902            Requires<[IsARM, HasV5TE]>;
3903
3904   def BT : AMulxyI<0b0001011, 0b10, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3905               IIC_iMUL16, !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm",
3906               [(set GPR:$Rd, (opnode (sext_inreg GPR:$Rn, i16),
3907                                       (sra GPR:$Rm, (i32 16))))]>,
3908            Requires<[IsARM, HasV5TE]>;
3909
3910   def TB : AMulxyI<0b0001011, 0b01, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3911               IIC_iMUL16, !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm",
3912               [(set GPR:$Rd, (opnode (sra GPR:$Rn, (i32 16)),
3913                                       (sext_inreg GPR:$Rm, i16)))]>,
3914            Requires<[IsARM, HasV5TE]>;
3915
3916   def TT : AMulxyI<0b0001011, 0b11, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3917               IIC_iMUL16, !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm",
3918               [(set GPR:$Rd, (opnode (sra GPR:$Rn, (i32 16)),
3919                                       (sra GPR:$Rm, (i32 16))))]>,
3920             Requires<[IsARM, HasV5TE]>;
3921
3922   def WB : AMulxyI<0b0001001, 0b01, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3923               IIC_iMUL16, !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm",
3924               [(set GPR:$Rd, (sra (opnode GPR:$Rn,
3925                                     (sext_inreg GPR:$Rm, i16)), (i32 16)))]>,
3926            Requires<[IsARM, HasV5TE]>;
3927
3928   def WT : AMulxyI<0b0001001, 0b11, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3929               IIC_iMUL16, !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm",
3930               [(set GPR:$Rd, (sra (opnode GPR:$Rn,
3931                                     (sra GPR:$Rm, (i32 16))), (i32 16)))]>,
3932             Requires<[IsARM, HasV5TE]>;
3933 }
3934
3935
3936 multiclass AI_smla<string opc, PatFrag opnode> {
3937   let DecoderMethod = "DecodeSMLAInstruction" in {
3938   def BB : AMulxyIa<0b0001000, 0b00, (outs GPRnopc:$Rd),
3939               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3940               IIC_iMAC16, !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm, $Ra",
3941               [(set GPRnopc:$Rd, (add GPR:$Ra,
3942                                (opnode (sext_inreg GPRnopc:$Rn, i16),
3943                                        (sext_inreg GPRnopc:$Rm, i16))))]>,
3944            Requires<[IsARM, HasV5TE, UseMulOps]>;
3945
3946   def BT : AMulxyIa<0b0001000, 0b10, (outs GPRnopc:$Rd),
3947               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3948               IIC_iMAC16, !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm, $Ra",
3949               [(set GPRnopc:$Rd,
3950                     (add GPR:$Ra, (opnode (sext_inreg GPRnopc:$Rn, i16),
3951                                           (sra GPRnopc:$Rm, (i32 16)))))]>,
3952            Requires<[IsARM, HasV5TE, UseMulOps]>;
3953
3954   def TB : AMulxyIa<0b0001000, 0b01, (outs GPRnopc:$Rd),
3955               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3956               IIC_iMAC16, !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm, $Ra",
3957               [(set GPRnopc:$Rd,
3958                     (add GPR:$Ra, (opnode (sra GPRnopc:$Rn, (i32 16)),
3959                                           (sext_inreg GPRnopc:$Rm, i16))))]>,
3960            Requires<[IsARM, HasV5TE, UseMulOps]>;
3961
3962   def TT : AMulxyIa<0b0001000, 0b11, (outs GPRnopc:$Rd),
3963               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3964               IIC_iMAC16, !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm, $Ra",
3965              [(set GPRnopc:$Rd,
3966                    (add GPR:$Ra, (opnode (sra GPRnopc:$Rn, (i32 16)),
3967                                          (sra GPRnopc:$Rm, (i32 16)))))]>,
3968             Requires<[IsARM, HasV5TE, UseMulOps]>;
3969
3970   def WB : AMulxyIa<0b0001001, 0b00, (outs GPRnopc:$Rd),
3971               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3972               IIC_iMAC16, !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm, $Ra",
3973               [(set GPRnopc:$Rd,
3974                     (add GPR:$Ra, (sra (opnode GPRnopc:$Rn,
3975                                   (sext_inreg GPRnopc:$Rm, i16)), (i32 16))))]>,
3976            Requires<[IsARM, HasV5TE, UseMulOps]>;
3977
3978   def WT : AMulxyIa<0b0001001, 0b10, (outs GPRnopc:$Rd),
3979               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3980               IIC_iMAC16, !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm, $Ra",
3981               [(set GPRnopc:$Rd,
3982                  (add GPR:$Ra, (sra (opnode GPRnopc:$Rn,
3983                                     (sra GPRnopc:$Rm, (i32 16))), (i32 16))))]>,
3984             Requires<[IsARM, HasV5TE, UseMulOps]>;
3985   }
3986 }
3987
3988 defm SMUL : AI_smul<"smul", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
3989 defm SMLA : AI_smla<"smla", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
3990
3991 // Halfword multiply accumulate long: SMLAL<x><y>.
3992 def SMLALBB : AMulxyI64<0b0001010, 0b00, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3993                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3994                       IIC_iMAC64, "smlalbb", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3995               Requires<[IsARM, HasV5TE]>;
3996
3997 def SMLALBT : AMulxyI64<0b0001010, 0b10, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3998                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3999                       IIC_iMAC64, "smlalbt", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
4000               Requires<[IsARM, HasV5TE]>;
4001
4002 def SMLALTB : AMulxyI64<0b0001010, 0b01, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
4003                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
4004                       IIC_iMAC64, "smlaltb", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
4005               Requires<[IsARM, HasV5TE]>;
4006
4007 def SMLALTT : AMulxyI64<0b0001010, 0b11, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
4008                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
4009                       IIC_iMAC64, "smlaltt", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
4010               Requires<[IsARM, HasV5TE]>;
4011
4012 // Helper class for AI_smld.
4013 class AMulDualIbase<bit long, bit sub, bit swap, dag oops, dag iops,
4014                     InstrItinClass itin, string opc, string asm>
4015   : AI<oops, iops, MulFrm, itin, opc, asm, []>, Requires<[IsARM, HasV6]> {
4016   bits<4> Rn;
4017   bits<4> Rm;
4018   let Inst{27-23} = 0b01110;
4019   let Inst{22}    = long;
4020   let Inst{21-20} = 0b00;
4021   let Inst{11-8}  = Rm;
4022   let Inst{7}     = 0;
4023   let Inst{6}     = sub;
4024   let Inst{5}     = swap;
4025   let Inst{4}     = 1;
4026   let Inst{3-0}   = Rn;
4027 }
4028 class AMulDualI<bit long, bit sub, bit swap, dag oops, dag iops,
4029                 InstrItinClass itin, string opc, string asm>
4030   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
4031   bits<4> Rd;
4032   let Inst{15-12} = 0b1111;
4033   let Inst{19-16} = Rd;
4034 }
4035 class AMulDualIa<bit long, bit sub, bit swap, dag oops, dag iops,
4036                 InstrItinClass itin, string opc, string asm>
4037   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
4038   bits<4> Ra;
4039   bits<4> Rd;
4040   let Inst{19-16} = Rd;
4041   let Inst{15-12} = Ra;
4042 }
4043 class AMulDualI64<bit long, bit sub, bit swap, dag oops, dag iops,
4044                   InstrItinClass itin, string opc, string asm>
4045   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
4046   bits<4> RdLo;
4047   bits<4> RdHi;
4048   let Inst{19-16} = RdHi;
4049   let Inst{15-12} = RdLo;
4050 }
4051
4052 multiclass AI_smld<bit sub, string opc> {
4053
4054   def D : AMulDualIa<0, sub, 0, (outs GPRnopc:$Rd),
4055                   (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
4056                   NoItinerary, !strconcat(opc, "d"), "\t$Rd, $Rn, $Rm, $Ra">;
4057
4058   def DX: AMulDualIa<0, sub, 1, (outs GPRnopc:$Rd),
4059                   (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
4060                   NoItinerary, !strconcat(opc, "dx"), "\t$Rd, $Rn, $Rm, $Ra">;
4061
4062   def LD: AMulDualI64<1, sub, 0, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
4063                   (ins GPRnopc:$Rn, GPRnopc:$Rm), NoItinerary,
4064                   !strconcat(opc, "ld"), "\t$RdLo, $RdHi, $Rn, $Rm">;
4065
4066   def LDX : AMulDualI64<1, sub, 1, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
4067                   (ins GPRnopc:$Rn, GPRnopc:$Rm), NoItinerary,
4068                   !strconcat(opc, "ldx"),"\t$RdLo, $RdHi, $Rn, $Rm">;
4069
4070 }
4071
4072 defm SMLA : AI_smld<0, "smla">;
4073 defm SMLS : AI_smld<1, "smls">;
4074
4075 multiclass AI_sdml<bit sub, string opc> {
4076
4077   def D:AMulDualI<0, sub, 0, (outs GPRnopc:$Rd), (ins GPRnopc:$Rn, GPRnopc:$Rm),
4078                   NoItinerary, !strconcat(opc, "d"), "\t$Rd, $Rn, $Rm">;
4079   def DX:AMulDualI<0, sub, 1, (outs GPRnopc:$Rd),(ins GPRnopc:$Rn, GPRnopc:$Rm),
4080                   NoItinerary, !strconcat(opc, "dx"), "\t$Rd, $Rn, $Rm">;
4081 }
4082
4083 defm SMUA : AI_sdml<0, "smua">;
4084 defm SMUS : AI_sdml<1, "smus">;
4085
4086 //===----------------------------------------------------------------------===//
4087 //  Division Instructions (ARMv7-A with virtualization extension)
4088 //
4089 def SDIV : ADivA1I<0b001, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), IIC_iDIV,
4090                    "sdiv", "\t$Rd, $Rn, $Rm",
4091                    [(set GPR:$Rd, (sdiv GPR:$Rn, GPR:$Rm))]>,
4092            Requires<[IsARM, HasDivideInARM]>;
4093
4094 def UDIV : ADivA1I<0b011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), IIC_iDIV,
4095                    "udiv", "\t$Rd, $Rn, $Rm",
4096                    [(set GPR:$Rd, (udiv GPR:$Rn, GPR:$Rm))]>,
4097            Requires<[IsARM, HasDivideInARM]>;
4098
4099 //===----------------------------------------------------------------------===//
4100 //  Misc. Arithmetic Instructions.
4101 //
4102
4103 def CLZ  : AMiscA1I<0b000010110, 0b0001, (outs GPR:$Rd), (ins GPR:$Rm),
4104               IIC_iUNAr, "clz", "\t$Rd, $Rm",
4105               [(set GPR:$Rd, (ctlz GPR:$Rm))]>, Requires<[IsARM, HasV5T]>,
4106            Sched<[WriteALU]>;
4107
4108 def RBIT : AMiscA1I<0b01101111, 0b0011, (outs GPR:$Rd), (ins GPR:$Rm),
4109               IIC_iUNAr, "rbit", "\t$Rd, $Rm",
4110               [(set GPR:$Rd, (ARMrbit GPR:$Rm))]>,
4111            Requires<[IsARM, HasV6T2]>,
4112            Sched<[WriteALU]>;
4113
4114 def REV  : AMiscA1I<0b01101011, 0b0011, (outs GPR:$Rd), (ins GPR:$Rm),
4115               IIC_iUNAr, "rev", "\t$Rd, $Rm",
4116               [(set GPR:$Rd, (bswap GPR:$Rm))]>, Requires<[IsARM, HasV6]>,
4117            Sched<[WriteALU]>;
4118
4119 let AddedComplexity = 5 in
4120 def REV16 : AMiscA1I<0b01101011, 0b1011, (outs GPR:$Rd), (ins GPR:$Rm),
4121                IIC_iUNAr, "rev16", "\t$Rd, $Rm",
4122                [(set GPR:$Rd, (rotr (bswap GPR:$Rm), (i32 16)))]>,
4123                Requires<[IsARM, HasV6]>,
4124            Sched<[WriteALU]>;
4125
4126 let AddedComplexity = 5 in
4127 def REVSH : AMiscA1I<0b01101111, 0b1011, (outs GPR:$Rd), (ins GPR:$Rm),
4128                IIC_iUNAr, "revsh", "\t$Rd, $Rm",
4129                [(set GPR:$Rd, (sra (bswap GPR:$Rm), (i32 16)))]>,
4130                Requires<[IsARM, HasV6]>,
4131            Sched<[WriteALU]>;
4132
4133 def : ARMV6Pat<(or (sra (shl GPR:$Rm, (i32 24)), (i32 16)),
4134                    (and (srl GPR:$Rm, (i32 8)), 0xFF)),
4135                (REVSH GPR:$Rm)>;
4136
4137 def PKHBT : APKHI<0b01101000, 0, (outs GPRnopc:$Rd),
4138                               (ins GPRnopc:$Rn, GPRnopc:$Rm, pkh_lsl_amt:$sh),
4139                IIC_iALUsi, "pkhbt", "\t$Rd, $Rn, $Rm$sh",
4140                [(set GPRnopc:$Rd, (or (and GPRnopc:$Rn, 0xFFFF),
4141                                       (and (shl GPRnopc:$Rm, pkh_lsl_amt:$sh),
4142                                            0xFFFF0000)))]>,
4143                Requires<[IsARM, HasV6]>,
4144            Sched<[WriteALUsi, ReadALU]>;
4145
4146 // Alternate cases for PKHBT where identities eliminate some nodes.
4147 def : ARMV6Pat<(or (and GPRnopc:$Rn, 0xFFFF), (and GPRnopc:$Rm, 0xFFFF0000)),
4148                (PKHBT GPRnopc:$Rn, GPRnopc:$Rm, 0)>;
4149 def : ARMV6Pat<(or (and GPRnopc:$Rn, 0xFFFF), (shl GPRnopc:$Rm, imm16_31:$sh)),
4150                (PKHBT GPRnopc:$Rn, GPRnopc:$Rm, imm16_31:$sh)>;
4151
4152 // Note: Shifts of 1-15 bits will be transformed to srl instead of sra and
4153 // will match the pattern below.
4154 def PKHTB : APKHI<0b01101000, 1, (outs GPRnopc:$Rd),
4155                               (ins GPRnopc:$Rn, GPRnopc:$Rm, pkh_asr_amt:$sh),
4156                IIC_iBITsi, "pkhtb", "\t$Rd, $Rn, $Rm$sh",
4157                [(set GPRnopc:$Rd, (or (and GPRnopc:$Rn, 0xFFFF0000),
4158                                       (and (sra GPRnopc:$Rm, pkh_asr_amt:$sh),
4159                                            0xFFFF)))]>,
4160                Requires<[IsARM, HasV6]>,
4161            Sched<[WriteALUsi, ReadALU]>;
4162
4163 // Alternate cases for PKHTB where identities eliminate some nodes.  Note that
4164 // a shift amount of 0 is *not legal* here, it is PKHBT instead.
4165 // We also can not replace a srl (17..31) by an arithmetic shift we would use in
4166 // pkhtb src1, src2, asr (17..31).
4167 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
4168                    (srl GPRnopc:$src2, imm16:$sh)),
4169                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm16:$sh)>;
4170 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
4171                    (sra GPRnopc:$src2, imm16_31:$sh)),
4172                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm16_31:$sh)>;
4173 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
4174                    (and (srl GPRnopc:$src2, imm1_15:$sh), 0xFFFF)),
4175                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm1_15:$sh)>;
4176
4177 //===----------------------------------------------------------------------===//
4178 // CRC Instructions
4179 //
4180 // Polynomials:
4181 // + CRC32{B,H,W}       0x04C11DB7
4182 // + CRC32C{B,H,W}      0x1EDC6F41
4183 //
4184
4185 class AI_crc32<bit C, bits<2> sz, string suffix, SDPatternOperator builtin>
4186   : AInoP<(outs GPRnopc:$Rd), (ins GPRnopc:$Rn, GPRnopc:$Rm), MiscFrm, NoItinerary,
4187                !strconcat("crc32", suffix), "\t$Rd, $Rn, $Rm",
4188                [(set GPRnopc:$Rd, (builtin GPRnopc:$Rn, GPRnopc:$Rm))]>,
4189                Requires<[IsARM, HasV8, HasCRC]> {
4190   bits<4> Rd;
4191   bits<4> Rn;
4192   bits<4> Rm;
4193
4194   let Inst{31-28} = 0b1110;
4195   let Inst{27-23} = 0b00010;
4196   let Inst{22-21} = sz;
4197   let Inst{20}    = 0;
4198   let Inst{19-16} = Rn;
4199   let Inst{15-12} = Rd;
4200   let Inst{11-10} = 0b00;
4201   let Inst{9}     = C;
4202   let Inst{8}     = 0;
4203   let Inst{7-4}   = 0b0100;
4204   let Inst{3-0}   = Rm;
4205
4206   let Unpredictable{11-8} = 0b1101;
4207 }
4208
4209 def CRC32B  : AI_crc32<0, 0b00, "b", int_arm_crc32b>;
4210 def CRC32CB : AI_crc32<1, 0b00, "cb", int_arm_crc32cb>;
4211 def CRC32H  : AI_crc32<0, 0b01, "h", int_arm_crc32h>;
4212 def CRC32CH : AI_crc32<1, 0b01, "ch", int_arm_crc32ch>;
4213 def CRC32W  : AI_crc32<0, 0b10, "w", int_arm_crc32w>;
4214 def CRC32CW : AI_crc32<1, 0b10, "cw", int_arm_crc32cw>;
4215
4216 //===----------------------------------------------------------------------===//
4217 //  Comparison Instructions...
4218 //
4219
4220 defm CMP  : AI1_cmp_irs<0b1010, "cmp",
4221                         IIC_iCMPi, IIC_iCMPr, IIC_iCMPsr,
4222                         BinOpFrag<(ARMcmp node:$LHS, node:$RHS)>>;
4223
4224 // ARMcmpZ can re-use the above instruction definitions.
4225 def : ARMPat<(ARMcmpZ GPR:$src, so_imm:$imm),
4226              (CMPri   GPR:$src, so_imm:$imm)>;
4227 def : ARMPat<(ARMcmpZ GPR:$src, GPR:$rhs),
4228              (CMPrr   GPR:$src, GPR:$rhs)>;
4229 def : ARMPat<(ARMcmpZ GPR:$src, so_reg_imm:$rhs),
4230              (CMPrsi   GPR:$src, so_reg_imm:$rhs)>;
4231 def : ARMPat<(ARMcmpZ GPR:$src, so_reg_reg:$rhs),
4232              (CMPrsr   GPR:$src, so_reg_reg:$rhs)>;
4233
4234 // CMN register-integer
4235 let isCompare = 1, Defs = [CPSR] in {
4236 def CMNri : AI1<0b1011, (outs), (ins GPR:$Rn, so_imm:$imm), DPFrm, IIC_iCMPi,
4237                 "cmn", "\t$Rn, $imm",
4238                 [(ARMcmn GPR:$Rn, so_imm:$imm)]>,
4239                 Sched<[WriteCMP, ReadALU]> {
4240   bits<4> Rn;
4241   bits<12> imm;
4242   let Inst{25} = 1;
4243   let Inst{20} = 1;
4244   let Inst{19-16} = Rn;
4245   let Inst{15-12} = 0b0000;
4246   let Inst{11-0} = imm;
4247
4248   let Unpredictable{15-12} = 0b1111;
4249 }
4250
4251 // CMN register-register/shift
4252 def CMNzrr : AI1<0b1011, (outs), (ins GPR:$Rn, GPR:$Rm), DPFrm, IIC_iCMPr,
4253                  "cmn", "\t$Rn, $Rm",
4254                  [(BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>
4255                    GPR:$Rn, GPR:$Rm)]>, Sched<[WriteCMP, ReadALU, ReadALU]> {
4256   bits<4> Rn;
4257   bits<4> Rm;
4258   let isCommutable = 1;
4259   let Inst{25} = 0;
4260   let Inst{20} = 1;
4261   let Inst{19-16} = Rn;
4262   let Inst{15-12} = 0b0000;
4263   let Inst{11-4} = 0b00000000;
4264   let Inst{3-0} = Rm;
4265
4266   let Unpredictable{15-12} = 0b1111;
4267 }
4268
4269 def CMNzrsi : AI1<0b1011, (outs),
4270                   (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm, IIC_iCMPsr,
4271                   "cmn", "\t$Rn, $shift",
4272                   [(BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>
4273                     GPR:$Rn, so_reg_imm:$shift)]>,
4274                     Sched<[WriteCMPsi, ReadALU]> {
4275   bits<4> Rn;
4276   bits<12> shift;
4277   let Inst{25} = 0;
4278   let Inst{20} = 1;
4279   let Inst{19-16} = Rn;
4280   let Inst{15-12} = 0b0000;
4281   let Inst{11-5} = shift{11-5};
4282   let Inst{4} = 0;
4283   let Inst{3-0} = shift{3-0};
4284
4285   let Unpredictable{15-12} = 0b1111;
4286 }
4287
4288 def CMNzrsr : AI1<0b1011, (outs),
4289                   (ins GPRnopc:$Rn, so_reg_reg:$shift), DPSoRegRegFrm, IIC_iCMPsr,
4290                   "cmn", "\t$Rn, $shift",
4291                   [(BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>
4292                     GPRnopc:$Rn, so_reg_reg:$shift)]>,
4293                     Sched<[WriteCMPsr, ReadALU]> {
4294   bits<4> Rn;
4295   bits<12> shift;
4296   let Inst{25} = 0;
4297   let Inst{20} = 1;
4298   let Inst{19-16} = Rn;
4299   let Inst{15-12} = 0b0000;
4300   let Inst{11-8} = shift{11-8};
4301   let Inst{7} = 0;
4302   let Inst{6-5} = shift{6-5};
4303   let Inst{4} = 1;
4304   let Inst{3-0} = shift{3-0};
4305
4306   let Unpredictable{15-12} = 0b1111;
4307 }
4308
4309 }
4310
4311 def : ARMPat<(ARMcmp  GPR:$src, so_imm_neg:$imm),
4312              (CMNri   GPR:$src, so_imm_neg:$imm)>;
4313
4314 def : ARMPat<(ARMcmpZ GPR:$src, so_imm_neg:$imm),
4315              (CMNri   GPR:$src, so_imm_neg:$imm)>;
4316
4317 // Note that TST/TEQ don't set all the same flags that CMP does!
4318 defm TST  : AI1_cmp_irs<0b1000, "tst",
4319                         IIC_iTSTi, IIC_iTSTr, IIC_iTSTsr,
4320                       BinOpFrag<(ARMcmpZ (and_su node:$LHS, node:$RHS), 0)>, 1>;
4321 defm TEQ  : AI1_cmp_irs<0b1001, "teq",
4322                         IIC_iTSTi, IIC_iTSTr, IIC_iTSTsr,
4323                       BinOpFrag<(ARMcmpZ (xor_su node:$LHS, node:$RHS), 0)>, 1>;
4324
4325 // Pseudo i64 compares for some floating point compares.
4326 let usesCustomInserter = 1, isBranch = 1, isTerminator = 1,
4327     Defs = [CPSR] in {
4328 def BCCi64 : PseudoInst<(outs),
4329     (ins i32imm:$cc, GPR:$lhs1, GPR:$lhs2, GPR:$rhs1, GPR:$rhs2, brtarget:$dst),
4330      IIC_Br,
4331     [(ARMBcci64 imm:$cc, GPR:$lhs1, GPR:$lhs2, GPR:$rhs1, GPR:$rhs2, bb:$dst)]>,
4332     Sched<[WriteBr]>;
4333
4334 def BCCZi64 : PseudoInst<(outs),
4335      (ins i32imm:$cc, GPR:$lhs1, GPR:$lhs2, brtarget:$dst), IIC_Br,
4336     [(ARMBcci64 imm:$cc, GPR:$lhs1, GPR:$lhs2, 0, 0, bb:$dst)]>,
4337     Sched<[WriteBr]>;
4338 } // usesCustomInserter
4339
4340
4341 // Conditional moves
4342 let neverHasSideEffects = 1 in {
4343
4344 let isCommutable = 1, isSelect = 1 in
4345 def MOVCCr : ARMPseudoInst<(outs GPR:$Rd),
4346                            (ins GPR:$false, GPR:$Rm, cmovpred:$p),
4347                            4, IIC_iCMOVr,
4348                            [(set GPR:$Rd, (ARMcmov GPR:$false, GPR:$Rm,
4349                                                    cmovpred:$p))]>,
4350              RegConstraint<"$false = $Rd">, Sched<[WriteALU]>;
4351
4352 def MOVCCsi : ARMPseudoInst<(outs GPR:$Rd),
4353                             (ins GPR:$false, so_reg_imm:$shift, cmovpred:$p),
4354                             4, IIC_iCMOVsr,
4355                             [(set GPR:$Rd,
4356                                   (ARMcmov GPR:$false, so_reg_imm:$shift,
4357                                            cmovpred:$p))]>,
4358       RegConstraint<"$false = $Rd">, Sched<[WriteALU]>;
4359 def MOVCCsr : ARMPseudoInst<(outs GPR:$Rd),
4360                             (ins GPR:$false, so_reg_reg:$shift, cmovpred:$p),
4361                            4, IIC_iCMOVsr,
4362   [(set GPR:$Rd, (ARMcmov GPR:$false, so_reg_reg:$shift,
4363                             cmovpred:$p))]>,
4364       RegConstraint<"$false = $Rd">, Sched<[WriteALU]>;
4365
4366
4367 let isMoveImm = 1 in
4368 def MOVCCi16
4369     : ARMPseudoInst<(outs GPR:$Rd),
4370                     (ins GPR:$false, imm0_65535_expr:$imm, cmovpred:$p),
4371                     4, IIC_iMOVi,
4372                     [(set GPR:$Rd, (ARMcmov GPR:$false, imm0_65535:$imm,
4373                                             cmovpred:$p))]>,
4374       RegConstraint<"$false = $Rd">, Requires<[IsARM, HasV6T2]>,
4375       Sched<[WriteALU]>;
4376
4377 let isMoveImm = 1 in
4378 def MOVCCi : ARMPseudoInst<(outs GPR:$Rd),
4379                            (ins GPR:$false, so_imm:$imm, cmovpred:$p),
4380                            4, IIC_iCMOVi,
4381                            [(set GPR:$Rd, (ARMcmov GPR:$false, so_imm:$imm,
4382                                                    cmovpred:$p))]>,
4383       RegConstraint<"$false = $Rd">, Sched<[WriteALU]>;
4384
4385 // Two instruction predicate mov immediate.
4386 let isMoveImm = 1 in
4387 def MOVCCi32imm
4388     : ARMPseudoInst<(outs GPR:$Rd),
4389                     (ins GPR:$false, i32imm:$src, cmovpred:$p),
4390                     8, IIC_iCMOVix2,
4391                     [(set GPR:$Rd, (ARMcmov GPR:$false, imm:$src,
4392                                             cmovpred:$p))]>,
4393       RegConstraint<"$false = $Rd">, Requires<[IsARM, HasV6T2]>;
4394
4395 let isMoveImm = 1 in
4396 def MVNCCi : ARMPseudoInst<(outs GPR:$Rd),
4397                            (ins GPR:$false, so_imm:$imm, cmovpred:$p),
4398                            4, IIC_iCMOVi,
4399                            [(set GPR:$Rd, (ARMcmov GPR:$false, so_imm_not:$imm,
4400                                                    cmovpred:$p))]>,
4401                 RegConstraint<"$false = $Rd">, Sched<[WriteALU]>;
4402
4403 } // neverHasSideEffects
4404
4405
4406 //===----------------------------------------------------------------------===//
4407 // Atomic operations intrinsics
4408 //
4409
4410 def MemBarrierOptOperand : AsmOperandClass {
4411   let Name = "MemBarrierOpt";
4412   let ParserMethod = "parseMemBarrierOptOperand";
4413 }
4414 def memb_opt : Operand<i32> {
4415   let PrintMethod = "printMemBOption";
4416   let ParserMatchClass = MemBarrierOptOperand;
4417   let DecoderMethod = "DecodeMemBarrierOption";
4418 }
4419
4420 def InstSyncBarrierOptOperand : AsmOperandClass {
4421   let Name = "InstSyncBarrierOpt";
4422   let ParserMethod = "parseInstSyncBarrierOptOperand";
4423 }
4424 def instsyncb_opt : Operand<i32> {
4425   let PrintMethod = "printInstSyncBOption";
4426   let ParserMatchClass = InstSyncBarrierOptOperand;
4427   let DecoderMethod = "DecodeInstSyncBarrierOption";
4428 }
4429
4430 // memory barriers protect the atomic sequences
4431 let hasSideEffects = 1 in {
4432 def DMB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4433                 "dmb", "\t$opt", [(int_arm_dmb (i32 imm0_15:$opt))]>,
4434                 Requires<[IsARM, HasDB]> {
4435   bits<4> opt;
4436   let Inst{31-4} = 0xf57ff05;
4437   let Inst{3-0} = opt;
4438 }
4439 }
4440
4441 def DSB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4442                 "dsb", "\t$opt", [(int_arm_dsb (i32 imm0_15:$opt))]>,
4443                 Requires<[IsARM, HasDB]> {
4444   bits<4> opt;
4445   let Inst{31-4} = 0xf57ff04;
4446   let Inst{3-0} = opt;
4447 }
4448
4449 // ISB has only full system option
4450 def ISB : AInoP<(outs), (ins instsyncb_opt:$opt), MiscFrm, NoItinerary,
4451                 "isb", "\t$opt", []>,
4452                 Requires<[IsARM, HasDB]> {
4453   bits<4> opt;
4454   let Inst{31-4} = 0xf57ff06;
4455   let Inst{3-0} = opt;
4456 }
4457
4458 let usesCustomInserter = 1, Defs = [CPSR] in {
4459
4460 // Pseudo instruction that combines movs + predicated rsbmi
4461 // to implement integer ABS
4462   def ABS : ARMPseudoInst<(outs GPR:$dst), (ins GPR:$src), 8, NoItinerary, []>;
4463 }
4464
4465 let usesCustomInserter = 1 in {
4466     def COPY_STRUCT_BYVAL_I32 : PseudoInst<
4467       (outs), (ins GPR:$dst, GPR:$src, i32imm:$size, i32imm:$alignment),
4468       NoItinerary,
4469       [(ARMcopystructbyval GPR:$dst, GPR:$src, imm:$size, imm:$alignment)]>;
4470 }
4471
4472 def ldrex_1 : PatFrag<(ops node:$ptr), (int_arm_ldrex node:$ptr), [{
4473   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i8;
4474 }]>;
4475
4476 def ldrex_2 : PatFrag<(ops node:$ptr), (int_arm_ldrex node:$ptr), [{
4477   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i16;
4478 }]>;
4479
4480 def ldrex_4 : PatFrag<(ops node:$ptr), (int_arm_ldrex node:$ptr), [{
4481   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i32;
4482 }]>;
4483
4484 def strex_1 : PatFrag<(ops node:$val, node:$ptr),
4485                       (int_arm_strex node:$val, node:$ptr), [{
4486   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i8;
4487 }]>;
4488
4489 def strex_2 : PatFrag<(ops node:$val, node:$ptr),
4490                       (int_arm_strex node:$val, node:$ptr), [{
4491   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i16;
4492 }]>;
4493
4494 def strex_4 : PatFrag<(ops node:$val, node:$ptr),
4495                       (int_arm_strex node:$val, node:$ptr), [{
4496   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i32;
4497 }]>;
4498
4499 def ldaex_1 : PatFrag<(ops node:$ptr), (int_arm_ldaex node:$ptr), [{
4500   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i8;
4501 }]>;
4502
4503 def ldaex_2 : PatFrag<(ops node:$ptr), (int_arm_ldaex node:$ptr), [{
4504   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i16;
4505 }]>;
4506
4507 def ldaex_4 : PatFrag<(ops node:$ptr), (int_arm_ldaex node:$ptr), [{
4508   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i32;
4509 }]>;
4510
4511 def stlex_1 : PatFrag<(ops node:$val, node:$ptr),
4512                       (int_arm_stlex node:$val, node:$ptr), [{
4513   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i8;
4514 }]>;
4515
4516 def stlex_2 : PatFrag<(ops node:$val, node:$ptr),
4517                       (int_arm_stlex node:$val, node:$ptr), [{
4518   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i16;
4519 }]>;
4520
4521 def stlex_4 : PatFrag<(ops node:$val, node:$ptr),
4522                       (int_arm_stlex node:$val, node:$ptr), [{
4523   return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i32;
4524 }]>;
4525
4526 let mayLoad = 1 in {
4527 def LDREXB : AIldrex<0b10, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4528                      NoItinerary, "ldrexb", "\t$Rt, $addr",
4529                      [(set GPR:$Rt, (ldrex_1 addr_offset_none:$addr))]>;
4530 def LDREXH : AIldrex<0b11, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4531                      NoItinerary, "ldrexh", "\t$Rt, $addr",
4532                      [(set GPR:$Rt, (ldrex_2 addr_offset_none:$addr))]>;
4533 def LDREX  : AIldrex<0b00, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4534                      NoItinerary, "ldrex", "\t$Rt, $addr",
4535                      [(set GPR:$Rt, (ldrex_4 addr_offset_none:$addr))]>;
4536 let hasExtraDefRegAllocReq = 1 in
4537 def LDREXD : AIldrex<0b01, (outs GPRPairOp:$Rt),(ins addr_offset_none:$addr),
4538                       NoItinerary, "ldrexd", "\t$Rt, $addr", []> {
4539   let DecoderMethod = "DecodeDoubleRegLoad";
4540 }
4541
4542 def LDAEXB : AIldaex<0b10, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4543                      NoItinerary, "ldaexb", "\t$Rt, $addr",
4544                      [(set GPR:$Rt, (ldaex_1 addr_offset_none:$addr))]>;
4545 def LDAEXH : AIldaex<0b11, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4546                      NoItinerary, "ldaexh", "\t$Rt, $addr",
4547                     [(set GPR:$Rt, (ldaex_2 addr_offset_none:$addr))]>;
4548 def LDAEX  : AIldaex<0b00, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4549                      NoItinerary, "ldaex", "\t$Rt, $addr",
4550                     [(set GPR:$Rt, (ldaex_4 addr_offset_none:$addr))]>;
4551 let hasExtraDefRegAllocReq = 1 in
4552 def LDAEXD : AIldaex<0b01, (outs GPRPairOp:$Rt),(ins addr_offset_none:$addr),
4553                       NoItinerary, "ldaexd", "\t$Rt, $addr", []> {
4554   let DecoderMethod = "DecodeDoubleRegLoad";
4555 }
4556 }
4557
4558 let mayStore = 1, Constraints = "@earlyclobber $Rd" in {
4559 def STREXB: AIstrex<0b10, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4560                     NoItinerary, "strexb", "\t$Rd, $Rt, $addr",
4561                     [(set GPR:$Rd, (strex_1 GPR:$Rt,
4562                                             addr_offset_none:$addr))]>;
4563 def STREXH: AIstrex<0b11, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4564                     NoItinerary, "strexh", "\t$Rd, $Rt, $addr",
4565                     [(set GPR:$Rd, (strex_2 GPR:$Rt,
4566                                             addr_offset_none:$addr))]>;
4567 def STREX : AIstrex<0b00, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4568                     NoItinerary, "strex", "\t$Rd, $Rt, $addr",
4569                     [(set GPR:$Rd, (strex_4 GPR:$Rt,
4570                                             addr_offset_none:$addr))]>;
4571 let hasExtraSrcRegAllocReq = 1 in
4572 def STREXD : AIstrex<0b01, (outs GPR:$Rd),
4573                     (ins GPRPairOp:$Rt, addr_offset_none:$addr),
4574                     NoItinerary, "strexd", "\t$Rd, $Rt, $addr", []> {
4575   let DecoderMethod = "DecodeDoubleRegStore";
4576 }
4577 def STLEXB: AIstlex<0b10, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4578                     NoItinerary, "stlexb", "\t$Rd, $Rt, $addr",
4579                     [(set GPR:$Rd,
4580                           (stlex_1 GPR:$Rt, addr_offset_none:$addr))]>;
4581 def STLEXH: AIstlex<0b11, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4582                     NoItinerary, "stlexh", "\t$Rd, $Rt, $addr",
4583                     [(set GPR:$Rd,
4584                           (stlex_2 GPR:$Rt, addr_offset_none:$addr))]>;
4585 def STLEX : AIstlex<0b00, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4586                     NoItinerary, "stlex", "\t$Rd, $Rt, $addr",
4587                     [(set GPR:$Rd,
4588                           (stlex_4 GPR:$Rt, addr_offset_none:$addr))]>;
4589 let hasExtraSrcRegAllocReq = 1 in
4590 def STLEXD : AIstlex<0b01, (outs GPR:$Rd),
4591                     (ins GPRPairOp:$Rt, addr_offset_none:$addr),
4592                     NoItinerary, "stlexd", "\t$Rd, $Rt, $addr", []> {
4593   let DecoderMethod = "DecodeDoubleRegStore";
4594 }
4595 }
4596
4597 def CLREX : AXI<(outs), (ins), MiscFrm, NoItinerary, "clrex",
4598                 [(int_arm_clrex)]>,
4599             Requires<[IsARM, HasV7]>  {
4600   let Inst{31-0} = 0b11110101011111111111000000011111;
4601 }
4602
4603 def : ARMPat<(strex_1 (and GPR:$Rt, 0xff), addr_offset_none:$addr),
4604              (STREXB GPR:$Rt, addr_offset_none:$addr)>;
4605 def : ARMPat<(strex_2 (and GPR:$Rt, 0xffff), addr_offset_none:$addr),
4606              (STREXH GPR:$Rt, addr_offset_none:$addr)>;
4607
4608 def : ARMPat<(stlex_1 (and GPR:$Rt, 0xff), addr_offset_none:$addr),
4609              (STLEXB GPR:$Rt, addr_offset_none:$addr)>;
4610 def : ARMPat<(stlex_2 (and GPR:$Rt, 0xffff), addr_offset_none:$addr),
4611              (STLEXH GPR:$Rt, addr_offset_none:$addr)>;
4612
4613 class acquiring_load<PatFrag base>
4614   : PatFrag<(ops node:$ptr), (base node:$ptr), [{
4615   AtomicOrdering Ordering = cast<AtomicSDNode>(N)->getOrdering();
4616   return Ordering == Acquire || Ordering == SequentiallyConsistent;
4617 }]>;
4618
4619 def atomic_load_acquire_8  : acquiring_load<atomic_load_8>;
4620 def atomic_load_acquire_16 : acquiring_load<atomic_load_16>;
4621 def atomic_load_acquire_32 : acquiring_load<atomic_load_32>;
4622
4623 class releasing_store<PatFrag base>
4624   : PatFrag<(ops node:$ptr, node:$val), (base node:$ptr, node:$val), [{
4625   AtomicOrdering Ordering = cast<AtomicSDNode>(N)->getOrdering();
4626   return Ordering == Release || Ordering == SequentiallyConsistent;
4627 }]>;
4628
4629 def atomic_store_release_8  : releasing_store<atomic_store_8>;
4630 def atomic_store_release_16 : releasing_store<atomic_store_16>;
4631 def atomic_store_release_32 : releasing_store<atomic_store_32>;
4632
4633 let AddedComplexity = 8 in {
4634   def : ARMPat<(atomic_load_acquire_8 addr_offset_none:$addr),  (LDAB addr_offset_none:$addr)>;
4635   def : ARMPat<(atomic_load_acquire_16 addr_offset_none:$addr), (LDAH addr_offset_none:$addr)>;
4636   def : ARMPat<(atomic_load_acquire_32 addr_offset_none:$addr), (LDA  addr_offset_none:$addr)>;
4637   def : ARMPat<(atomic_store_release_8 addr_offset_none:$addr, GPR:$val),  (STLB GPR:$val, addr_offset_none:$addr)>;
4638   def : ARMPat<(atomic_store_release_16 addr_offset_none:$addr, GPR:$val), (STLH GPR:$val, addr_offset_none:$addr)>;
4639   def : ARMPat<(atomic_store_release_32 addr_offset_none:$addr, GPR:$val), (STL  GPR:$val, addr_offset_none:$addr)>;
4640 }
4641
4642 // SWP/SWPB are deprecated in V6/V7.
4643 let mayLoad = 1, mayStore = 1 in {
4644 def SWP : AIswp<0, (outs GPRnopc:$Rt),
4645                 (ins GPRnopc:$Rt2, addr_offset_none:$addr), "swp", []>,
4646                 Requires<[PreV8]>;
4647 def SWPB: AIswp<1, (outs GPRnopc:$Rt),
4648                 (ins GPRnopc:$Rt2, addr_offset_none:$addr), "swpb", []>,
4649                 Requires<[PreV8]>;
4650 }
4651
4652 //===----------------------------------------------------------------------===//
4653 // Coprocessor Instructions.
4654 //
4655
4656 def CDP : ABI<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4657             c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
4658             NoItinerary, "cdp", "\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
4659             [(int_arm_cdp imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
4660                           imm:$CRm, imm:$opc2)]>,
4661             Requires<[PreV8]> {
4662   bits<4> opc1;
4663   bits<4> CRn;
4664   bits<4> CRd;
4665   bits<4> cop;
4666   bits<3> opc2;
4667   bits<4> CRm;
4668
4669   let Inst{3-0}   = CRm;
4670   let Inst{4}     = 0;
4671   let Inst{7-5}   = opc2;
4672   let Inst{11-8}  = cop;
4673   let Inst{15-12} = CRd;
4674   let Inst{19-16} = CRn;
4675   let Inst{23-20} = opc1;
4676 }
4677
4678 def CDP2 : ABXI<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4679                c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
4680                NoItinerary, "cdp2\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
4681                [(int_arm_cdp2 imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
4682                               imm:$CRm, imm:$opc2)]>,
4683                Requires<[PreV8]> {
4684   let Inst{31-28} = 0b1111;
4685   bits<4> opc1;
4686   bits<4> CRn;
4687   bits<4> CRd;
4688   bits<4> cop;
4689   bits<3> opc2;
4690   bits<4> CRm;
4691
4692   let Inst{3-0}   = CRm;
4693   let Inst{4}     = 0;
4694   let Inst{7-5}   = opc2;
4695   let Inst{11-8}  = cop;
4696   let Inst{15-12} = CRd;
4697   let Inst{19-16} = CRn;
4698   let Inst{23-20} = opc1;
4699 }
4700
4701 class ACI<dag oops, dag iops, string opc, string asm,
4702           IndexMode im = IndexModeNone>
4703   : I<oops, iops, AddrModeNone, 4, im, BrFrm, NoItinerary,
4704       opc, asm, "", []> {
4705   let Inst{27-25} = 0b110;
4706 }
4707 class ACInoP<dag oops, dag iops, string opc, string asm,
4708           IndexMode im = IndexModeNone>
4709   : InoP<oops, iops, AddrModeNone, 4, im, BrFrm, NoItinerary,
4710          opc, asm, "", []> {
4711   let Inst{31-28} = 0b1111;
4712   let Inst{27-25} = 0b110;
4713 }
4714 multiclass LdStCop<bit load, bit Dbit, string asm> {
4715   def _OFFSET : ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4716                     asm, "\t$cop, $CRd, $addr"> {
4717     bits<13> addr;
4718     bits<4> cop;
4719     bits<4> CRd;
4720     let Inst{24} = 1; // P = 1
4721     let Inst{23} = addr{8};
4722     let Inst{22} = Dbit;
4723     let Inst{21} = 0; // W = 0
4724     let Inst{20} = load;
4725     let Inst{19-16} = addr{12-9};
4726     let Inst{15-12} = CRd;
4727     let Inst{11-8} = cop;
4728     let Inst{7-0} = addr{7-0};
4729     let DecoderMethod = "DecodeCopMemInstruction";
4730   }
4731   def _PRE : ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5_pre:$addr),
4732                  asm, "\t$cop, $CRd, $addr!", IndexModePre> {
4733     bits<13> addr;
4734     bits<4> cop;
4735     bits<4> CRd;
4736     let Inst{24} = 1; // P = 1
4737     let Inst{23} = addr{8};
4738     let Inst{22} = Dbit;
4739     let Inst{21} = 1; // W = 1
4740     let Inst{20} = load;
4741     let Inst{19-16} = addr{12-9};
4742     let Inst{15-12} = CRd;
4743     let Inst{11-8} = cop;
4744     let Inst{7-0} = addr{7-0};
4745     let DecoderMethod = "DecodeCopMemInstruction";
4746   }
4747   def _POST: ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4748                               postidx_imm8s4:$offset),
4749                  asm, "\t$cop, $CRd, $addr, $offset", IndexModePost> {
4750     bits<9> offset;
4751     bits<4> addr;
4752     bits<4> cop;
4753     bits<4> CRd;
4754     let Inst{24} = 0; // P = 0
4755     let Inst{23} = offset{8};
4756     let Inst{22} = Dbit;
4757     let Inst{21} = 1; // W = 1
4758     let Inst{20} = load;
4759     let Inst{19-16} = addr;
4760     let Inst{15-12} = CRd;
4761     let Inst{11-8} = cop;
4762     let Inst{7-0} = offset{7-0};
4763     let DecoderMethod = "DecodeCopMemInstruction";
4764   }
4765   def _OPTION : ACI<(outs),
4766                     (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4767                          coproc_option_imm:$option),
4768       asm, "\t$cop, $CRd, $addr, $option"> {
4769     bits<8> option;
4770     bits<4> addr;
4771     bits<4> cop;
4772     bits<4> CRd;
4773     let Inst{24} = 0; // P = 0
4774     let Inst{23} = 1; // U = 1
4775     let Inst{22} = Dbit;
4776     let Inst{21} = 0; // W = 0
4777     let Inst{20} = load;
4778     let Inst{19-16} = addr;
4779     let Inst{15-12} = CRd;
4780     let Inst{11-8} = cop;
4781     let Inst{7-0} = option;
4782     let DecoderMethod = "DecodeCopMemInstruction";
4783   }
4784 }
4785 multiclass LdSt2Cop<bit load, bit Dbit, string asm> {
4786   def _OFFSET : ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4787                        asm, "\t$cop, $CRd, $addr"> {
4788     bits<13> addr;
4789     bits<4> cop;
4790     bits<4> CRd;
4791     let Inst{24} = 1; // P = 1
4792     let Inst{23} = addr{8};
4793     let Inst{22} = Dbit;
4794     let Inst{21} = 0; // W = 0
4795     let Inst{20} = load;
4796     let Inst{19-16} = addr{12-9};
4797     let Inst{15-12} = CRd;
4798     let Inst{11-8} = cop;
4799     let Inst{7-0} = addr{7-0};
4800     let DecoderMethod = "DecodeCopMemInstruction";
4801   }
4802   def _PRE : ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5_pre:$addr),
4803                     asm, "\t$cop, $CRd, $addr!", IndexModePre> {
4804     bits<13> addr;
4805     bits<4> cop;
4806     bits<4> CRd;
4807     let Inst{24} = 1; // P = 1
4808     let Inst{23} = addr{8};
4809     let Inst{22} = Dbit;
4810     let Inst{21} = 1; // W = 1
4811     let Inst{20} = load;
4812     let Inst{19-16} = addr{12-9};
4813     let Inst{15-12} = CRd;
4814     let Inst{11-8} = cop;
4815     let Inst{7-0} = addr{7-0};
4816     let DecoderMethod = "DecodeCopMemInstruction";
4817   }
4818   def _POST: ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4819                                  postidx_imm8s4:$offset),
4820                  asm, "\t$cop, $CRd, $addr, $offset", IndexModePost> {
4821     bits<9> offset;
4822     bits<4> addr;
4823     bits<4> cop;
4824     bits<4> CRd;
4825     let Inst{24} = 0; // P = 0
4826     let Inst{23} = offset{8};
4827     let Inst{22} = Dbit;
4828     let Inst{21} = 1; // W = 1
4829     let Inst{20} = load;
4830     let Inst{19-16} = addr;
4831     let Inst{15-12} = CRd;
4832     let Inst{11-8} = cop;
4833     let Inst{7-0} = offset{7-0};
4834     let DecoderMethod = "DecodeCopMemInstruction";
4835   }
4836   def _OPTION : ACInoP<(outs),
4837                        (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4838                             coproc_option_imm:$option),
4839       asm, "\t$cop, $CRd, $addr, $option"> {
4840     bits<8> option;
4841     bits<4> addr;
4842     bits<4> cop;
4843     bits<4> CRd;
4844     let Inst{24} = 0; // P = 0
4845     let Inst{23} = 1; // U = 1
4846     let Inst{22} = Dbit;
4847     let Inst{21} = 0; // W = 0
4848     let Inst{20} = load;
4849     let Inst{19-16} = addr;
4850     let Inst{15-12} = CRd;
4851     let Inst{11-8} = cop;
4852     let Inst{7-0} = option;
4853     let DecoderMethod = "DecodeCopMemInstruction";
4854   }
4855 }
4856
4857 defm LDC   : LdStCop <1, 0, "ldc">;
4858 defm LDCL  : LdStCop <1, 1, "ldcl">;
4859 defm STC   : LdStCop <0, 0, "stc">;
4860 defm STCL  : LdStCop <0, 1, "stcl">;
4861 defm LDC2  : LdSt2Cop<1, 0, "ldc2">, Requires<[PreV8]>;
4862 defm LDC2L : LdSt2Cop<1, 1, "ldc2l">, Requires<[PreV8]>;
4863 defm STC2  : LdSt2Cop<0, 0, "stc2">, Requires<[PreV8]>;
4864 defm STC2L : LdSt2Cop<0, 1, "stc2l">, Requires<[PreV8]>;
4865
4866 //===----------------------------------------------------------------------===//
4867 // Move between coprocessor and ARM core register.
4868 //
4869
4870 class MovRCopro<string opc, bit direction, dag oops, dag iops,
4871                 list<dag> pattern>
4872   : ABI<0b1110, oops, iops, NoItinerary, opc,
4873         "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2", pattern> {
4874   let Inst{20} = direction;
4875   let Inst{4} = 1;
4876
4877   bits<4> Rt;
4878   bits<4> cop;
4879   bits<3> opc1;
4880   bits<3> opc2;
4881   bits<4> CRm;
4882   bits<4> CRn;
4883
4884   let Inst{15-12} = Rt;
4885   let Inst{11-8}  = cop;
4886   let Inst{23-21} = opc1;
4887   let Inst{7-5}   = opc2;
4888   let Inst{3-0}   = CRm;
4889   let Inst{19-16} = CRn;
4890 }
4891
4892 def MCR : MovRCopro<"mcr", 0 /* from ARM core register to coprocessor */,
4893                     (outs),
4894                     (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4895                          c_imm:$CRm, imm0_7:$opc2),
4896                     [(int_arm_mcr imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
4897                                   imm:$CRm, imm:$opc2)]>,
4898                     ComplexDeprecationPredicate<"MCR">;
4899 def : ARMInstAlias<"mcr${p} $cop, $opc1, $Rt, $CRn, $CRm",
4900                    (MCR p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4901                         c_imm:$CRm, 0, pred:$p)>;
4902 def MRC : MovRCopro<"mrc", 1 /* from coprocessor to ARM core register */,
4903                     (outs GPRwithAPSR:$Rt),
4904                     (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn, c_imm:$CRm,
4905                          imm0_7:$opc2), []>;
4906 def : ARMInstAlias<"mrc${p} $cop, $opc1, $Rt, $CRn, $CRm",
4907                    (MRC GPRwithAPSR:$Rt, p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
4908                         c_imm:$CRm, 0, pred:$p)>;
4909
4910 def : ARMPat<(int_arm_mrc imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
4911              (MRC imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
4912
4913 class MovRCopro2<string opc, bit direction, dag oops, dag iops,
4914                  list<dag> pattern>
4915   : ABXI<0b1110, oops, iops, NoItinerary,
4916          !strconcat(opc, "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2"), pattern> {
4917   let Inst{31-24} = 0b11111110;
4918   let Inst{20} = direction;
4919   let Inst{4} = 1;
4920
4921   bits<4> Rt;
4922   bits<4> cop;
4923   bits<3> opc1;
4924   bits<3> opc2;
4925   bits<4> CRm;
4926   bits<4> CRn;
4927
4928   let Inst{15-12} = Rt;
4929   let Inst{11-8}  = cop;
4930   let Inst{23-21} = opc1;
4931   let Inst{7-5}   = opc2;
4932   let Inst{3-0}   = CRm;
4933   let Inst{19-16} = CRn;
4934 }
4935
4936 def MCR2 : MovRCopro2<"mcr2", 0 /* from ARM core register to coprocessor */,
4937                       (outs),
4938                       (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4939                            c_imm:$CRm, imm0_7:$opc2),
4940                       [(int_arm_mcr2 imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
4941                                      imm:$CRm, imm:$opc2)]>,
4942                       Requires<[PreV8]>;
4943 def : ARMInstAlias<"mcr2$ $cop, $opc1, $Rt, $CRn, $CRm",
4944                    (MCR2 p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4945                          c_imm:$CRm, 0)>;
4946 def MRC2 : MovRCopro2<"mrc2", 1 /* from coprocessor to ARM core register */,
4947                       (outs GPRwithAPSR:$Rt),
4948                       (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn, c_imm:$CRm,
4949                            imm0_7:$opc2), []>,
4950                       Requires<[PreV8]>;
4951 def : ARMInstAlias<"mrc2$ $cop, $opc1, $Rt, $CRn, $CRm",
4952                    (MRC2 GPRwithAPSR:$Rt, p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
4953                          c_imm:$CRm, 0)>;
4954
4955 def : ARMV5TPat<(int_arm_mrc2 imm:$cop, imm:$opc1, imm:$CRn,
4956                               imm:$CRm, imm:$opc2),
4957                 (MRC2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
4958
4959 class MovRRCopro<string opc, bit direction, list<dag> pattern = []>
4960   : ABI<0b1100, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4961         GPRnopc:$Rt, GPRnopc:$Rt2, c_imm:$CRm),
4962         NoItinerary, opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm", pattern> {
4963   let Inst{23-21} = 0b010;
4964   let Inst{20} = direction;
4965
4966   bits<4> Rt;
4967   bits<4> Rt2;
4968   bits<4> cop;
4969   bits<4> opc1;
4970   bits<4> CRm;
4971
4972   let Inst{15-12} = Rt;
4973   let Inst{19-16} = Rt2;
4974   let Inst{11-8}  = cop;
4975   let Inst{7-4}   = opc1;
4976   let Inst{3-0}   = CRm;
4977 }
4978
4979 def MCRR : MovRRCopro<"mcrr", 0 /* from ARM core register to coprocessor */,
4980                       [(int_arm_mcrr imm:$cop, imm:$opc1, GPRnopc:$Rt,
4981                                      GPRnopc:$Rt2, imm:$CRm)]>;
4982 def MRRC : MovRRCopro<"mrrc", 1 /* from coprocessor to ARM core register */>;
4983
4984 class MovRRCopro2<string opc, bit direction, list<dag> pattern = []>
4985   : ABXI<0b1100, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4986          GPRnopc:$Rt, GPRnopc:$Rt2, c_imm:$CRm), NoItinerary,
4987          !strconcat(opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm"), pattern>,
4988     Requires<[PreV8]> {
4989   let Inst{31-28} = 0b1111;
4990   let Inst{23-21} = 0b010;
4991   let Inst{20} = direction;
4992
4993   bits<4> Rt;
4994   bits<4> Rt2;
4995   bits<4> cop;
4996   bits<4> opc1;
4997   bits<4> CRm;
4998
4999   let Inst{15-12} = Rt;
5000   let Inst{19-16} = Rt2;
5001   let Inst{11-8}  = cop;
5002   let Inst{7-4}   = opc1;
5003   let Inst{3-0}   = CRm;
5004
5005   let DecoderMethod = "DecodeMRRC2";
5006 }
5007
5008 def MCRR2 : MovRRCopro2<"mcrr2", 0 /* from ARM core register to coprocessor */,
5009                         [(int_arm_mcrr2 imm:$cop, imm:$opc1, GPRnopc:$Rt,
5010                                         GPRnopc:$Rt2, imm:$CRm)]>;
5011 def MRRC2 : MovRRCopro2<"mrrc2", 1 /* from coprocessor to ARM core register */>;
5012
5013 //===----------------------------------------------------------------------===//
5014 // Move between special register and ARM core register
5015 //
5016
5017 // Move to ARM core register from Special Register
5018 def MRS : ABI<0b0001, (outs GPRnopc:$Rd), (ins), NoItinerary,
5019               "mrs", "\t$Rd, apsr", []> {
5020   bits<4> Rd;
5021   let Inst{23-16} = 0b00001111;
5022   let Unpredictable{19-17} = 0b111;
5023
5024   let Inst{15-12} = Rd;
5025
5026   let Inst{11-0} = 0b000000000000;
5027   let Unpredictable{11-0} = 0b110100001111;
5028 }
5029
5030 def : InstAlias<"mrs${p} $Rd, cpsr", (MRS GPRnopc:$Rd, pred:$p)>,
5031          Requires<[IsARM]>;
5032
5033 // The MRSsys instruction is the MRS instruction from the ARM ARM,
5034 // section B9.3.9, with the R bit set to 1.
5035 def MRSsys : ABI<0b0001, (outs GPRnopc:$Rd), (ins), NoItinerary,
5036                  "mrs", "\t$Rd, spsr", []> {
5037   bits<4> Rd;
5038   let Inst{23-16} = 0b01001111;
5039   let Unpredictable{19-16} = 0b1111;
5040
5041   let Inst{15-12} = Rd;
5042
5043   let Inst{11-0} = 0b000000000000;
5044   let Unpredictable{11-0} = 0b110100001111;
5045 }
5046
5047 // Move from ARM core register to Special Register
5048 //
5049 // No need to have both system and application versions, the encodings are the
5050 // same and the assembly parser has no way to distinguish between them. The mask
5051 // operand contains the special register (R Bit) in bit 4 and bits 3-0 contains
5052 // the mask with the fields to be accessed in the special register.
5053 def MSR : ABI<0b0001, (outs), (ins msr_mask:$mask, GPR:$Rn), NoItinerary,
5054               "msr", "\t$mask, $Rn", []> {
5055   bits<5> mask;
5056   bits<4> Rn;
5057
5058   let Inst{23} = 0;
5059   let Inst{22} = mask{4}; // R bit
5060   let Inst{21-20} = 0b10;
5061   let Inst{19-16} = mask{3-0};
5062   let Inst{15-12} = 0b1111;
5063   let Inst{11-4} = 0b00000000;
5064   let Inst{3-0} = Rn;
5065 }
5066
5067 def MSRi : ABI<0b0011, (outs), (ins msr_mask:$mask,  so_imm:$a), NoItinerary,
5068                "msr", "\t$mask, $a", []> {
5069   bits<5> mask;
5070   bits<12> a;
5071
5072   let Inst{23} = 0;
5073   let Inst{22} = mask{4}; // R bit
5074   let Inst{21-20} = 0b10;
5075   let Inst{19-16} = mask{3-0};
5076   let Inst{15-12} = 0b1111;
5077   let Inst{11-0} = a;
5078 }
5079
5080 //===----------------------------------------------------------------------===//
5081 // TLS Instructions
5082 //
5083
5084 // __aeabi_read_tp preserves the registers r1-r3.
5085 // This is a pseudo inst so that we can get the encoding right,
5086 // complete with fixup for the aeabi_read_tp function.
5087 let isCall = 1,
5088   Defs = [R0, R12, LR, CPSR], Uses = [SP] in {
5089   def TPsoft : PseudoInst<(outs), (ins), IIC_Br,
5090                [(set R0, ARMthread_pointer)]>, Sched<[WriteBr]>;
5091 }
5092
5093 //===----------------------------------------------------------------------===//
5094 // SJLJ Exception handling intrinsics
5095 //   eh_sjlj_setjmp() is an instruction sequence to store the return
5096 //   address and save #0 in R0 for the non-longjmp case.
5097 //   Since by its nature we may be coming from some other function to get
5098 //   here, and we're using the stack frame for the containing function to
5099 //   save/restore registers, we can't keep anything live in regs across
5100 //   the eh_sjlj_setjmp(), else it will almost certainly have been tromped upon
5101 //   when we get here from a longjmp(). We force everything out of registers
5102 //   except for our own input by listing the relevant registers in Defs. By
5103 //   doing so, we also cause the prologue/epilogue code to actively preserve
5104 //   all of the callee-saved resgisters, which is exactly what we want.
5105 //   A constant value is passed in $val, and we use the location as a scratch.
5106 //
5107 // These are pseudo-instructions and are lowered to individual MC-insts, so
5108 // no encoding information is necessary.
5109 let Defs =
5110   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
5111     Q0, Q1, Q2, Q3, Q4, Q5, Q6, Q7, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15 ],
5112   hasSideEffects = 1, isBarrier = 1, usesCustomInserter = 1 in {
5113   def Int_eh_sjlj_setjmp : PseudoInst<(outs), (ins GPR:$src, GPR:$val),
5114                                NoItinerary,
5115                          [(set R0, (ARMeh_sjlj_setjmp GPR:$src, GPR:$val))]>,
5116                            Requires<[IsARM, HasVFP2]>;
5117 }
5118
5119 let Defs =
5120   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
5121   hasSideEffects = 1, isBarrier = 1, usesCustomInserter = 1 in {
5122   def Int_eh_sjlj_setjmp_nofp : PseudoInst<(outs), (ins GPR:$src, GPR:$val),
5123                                    NoItinerary,
5124                          [(set R0, (ARMeh_sjlj_setjmp GPR:$src, GPR:$val))]>,
5125                                 Requires<[IsARM, NoVFP]>;
5126 }
5127
5128 // FIXME: Non-IOS version(s)
5129 let isBarrier = 1, hasSideEffects = 1, isTerminator = 1,
5130     Defs = [ R7, LR, SP ] in {
5131 def Int_eh_sjlj_longjmp : PseudoInst<(outs), (ins GPR:$src, GPR:$scratch),
5132                              NoItinerary,
5133                          [(ARMeh_sjlj_longjmp GPR:$src, GPR:$scratch)]>,
5134                                 Requires<[IsARM, IsIOS]>;
5135 }
5136
5137 // eh.sjlj.dispatchsetup pseudo-instruction.
5138 // This pseudo is used for both ARM and Thumb. Any differences are handled when
5139 // the pseudo is expanded (which happens before any passes that need the
5140 // instruction size).
5141 let isBarrier = 1 in
5142 def Int_eh_sjlj_dispatchsetup : PseudoInst<(outs), (ins), NoItinerary, []>;
5143
5144
5145 //===----------------------------------------------------------------------===//
5146 // Non-Instruction Patterns
5147 //
5148
5149 // ARMv4 indirect branch using (MOVr PC, dst)
5150 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in
5151   def MOVPCRX : ARMPseudoExpand<(outs), (ins GPR:$dst),
5152                     4, IIC_Br, [(brind GPR:$dst)],
5153                     (MOVr PC, GPR:$dst, (ops 14, zero_reg), zero_reg)>,
5154                   Requires<[IsARM, NoV4T]>, Sched<[WriteBr]>;
5155
5156 // Large immediate handling.
5157
5158 // 32-bit immediate using two piece so_imms or movw + movt.
5159 // This is a single pseudo instruction, the benefit is that it can be remat'd
5160 // as a single unit instead of having to handle reg inputs.
5161 // FIXME: Remove this when we can do generalized remat.
5162 let isReMaterializable = 1, isMoveImm = 1 in
5163 def MOVi32imm : PseudoInst<(outs GPR:$dst), (ins i32imm:$src), IIC_iMOVix2,
5164                            [(set GPR:$dst, (arm_i32imm:$src))]>,
5165                            Requires<[IsARM]>;
5166
5167 def LDRLIT_ga_abs : PseudoInst<(outs GPR:$dst), (ins i32imm:$src), IIC_iLoad_i,
5168                                [(set GPR:$dst, (ARMWrapper tglobaladdr:$src))]>,
5169                     Requires<[IsARM, DontUseMovt]>;
5170
5171 // Pseudo instruction that combines movw + movt + add pc (if PIC).
5172 // It also makes it possible to rematerialize the instructions.
5173 // FIXME: Remove this when we can do generalized remat and when machine licm
5174 // can properly the instructions.
5175 let isReMaterializable = 1 in {
5176 def MOV_ga_pcrel : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
5177                               IIC_iMOVix2addpc,
5178                         [(set GPR:$dst, (ARMWrapperPIC tglobaladdr:$addr))]>,
5179                         Requires<[IsARM, UseMovt]>;
5180
5181 def LDRLIT_ga_pcrel : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
5182                                  IIC_iLoadiALU,
5183                                  [(set GPR:$dst,
5184                                        (ARMWrapperPIC tglobaladdr:$addr))]>,
5185                       Requires<[IsARM, DontUseMovt]>;
5186
5187 def LDRLIT_ga_pcrel_ldr : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
5188                               NoItinerary,
5189                               [(set GPR:$dst,
5190                                     (load (ARMWrapperPIC tglobaladdr:$addr)))]>,
5191                           Requires<[IsARM, DontUseMovt]>;
5192
5193 let AddedComplexity = 10 in
5194 def MOV_ga_pcrel_ldr : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
5195                                 IIC_iMOVix2ld,
5196                     [(set GPR:$dst, (load (ARMWrapperPIC tglobaladdr:$addr)))]>,
5197                     Requires<[IsARM, UseMovt]>;
5198 } // isReMaterializable
5199
5200 // ConstantPool, GlobalAddress, and JumpTable
5201 def : ARMPat<(ARMWrapper  tconstpool  :$dst), (LEApcrel tconstpool  :$dst)>;
5202 def : ARMPat<(ARMWrapper  tglobaladdr :$dst), (MOVi32imm tglobaladdr :$dst)>,
5203             Requires<[IsARM, UseMovt]>;
5204 def : ARMPat<(ARMWrapperJT tjumptable:$dst, imm:$id),
5205              (LEApcrelJT tjumptable:$dst, imm:$id)>;
5206
5207 // TODO: add,sub,and, 3-instr forms?
5208
5209 // Tail calls. These patterns also apply to Thumb mode.
5210 def : Pat<(ARMtcret tcGPR:$dst), (TCRETURNri tcGPR:$dst)>;
5211 def : Pat<(ARMtcret (i32 tglobaladdr:$dst)), (TCRETURNdi texternalsym:$dst)>;
5212 def : Pat<(ARMtcret (i32 texternalsym:$dst)), (TCRETURNdi texternalsym:$dst)>;
5213
5214 // Direct calls
5215 def : ARMPat<(ARMcall texternalsym:$func), (BL texternalsym:$func)>;
5216 def : ARMPat<(ARMcall_nolink texternalsym:$func),
5217              (BMOVPCB_CALL texternalsym:$func)>;
5218
5219 // zextload i1 -> zextload i8
5220 def : ARMPat<(zextloadi1 addrmode_imm12:$addr), (LDRBi12 addrmode_imm12:$addr)>;
5221 def : ARMPat<(zextloadi1 ldst_so_reg:$addr),    (LDRBrs ldst_so_reg:$addr)>;
5222
5223 // extload -> zextload
5224 def : ARMPat<(extloadi1 addrmode_imm12:$addr),  (LDRBi12 addrmode_imm12:$addr)>;
5225 def : ARMPat<(extloadi1 ldst_so_reg:$addr),     (LDRBrs ldst_so_reg:$addr)>;
5226 def : ARMPat<(extloadi8 addrmode_imm12:$addr),  (LDRBi12 addrmode_imm12:$addr)>;
5227 def : ARMPat<(extloadi8 ldst_so_reg:$addr),     (LDRBrs ldst_so_reg:$addr)>;
5228
5229 def : ARMPat<(extloadi16 addrmode3:$addr),  (LDRH addrmode3:$addr)>;
5230
5231 def : ARMPat<(extloadi8  addrmodepc:$addr), (PICLDRB addrmodepc:$addr)>;
5232 def : ARMPat<(extloadi16 addrmodepc:$addr), (PICLDRH addrmodepc:$addr)>;
5233
5234 // smul* and smla*
5235 def : ARMV5TEPat<(mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
5236                       (sra (shl GPR:$b, (i32 16)), (i32 16))),
5237                  (SMULBB GPR:$a, GPR:$b)>;
5238 def : ARMV5TEPat<(mul sext_16_node:$a, sext_16_node:$b),
5239                  (SMULBB GPR:$a, GPR:$b)>;
5240 def : ARMV5TEPat<(mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
5241                       (sra GPR:$b, (i32 16))),
5242                  (SMULBT GPR:$a, GPR:$b)>;
5243 def : ARMV5TEPat<(mul sext_16_node:$a, (sra GPR:$b, (i32 16))),
5244                  (SMULBT GPR:$a, GPR:$b)>;
5245 def : ARMV5TEPat<(mul (sra GPR:$a, (i32 16)),
5246                       (sra (shl GPR:$b, (i32 16)), (i32 16))),
5247                  (SMULTB GPR:$a, GPR:$b)>;
5248 def : ARMV5TEPat<(mul (sra GPR:$a, (i32 16)), sext_16_node:$b),
5249                 (SMULTB GPR:$a, GPR:$b)>;
5250 def : ARMV5TEPat<(sra (mul GPR:$a, (sra (shl GPR:$b, (i32 16)), (i32 16))),
5251                       (i32 16)),
5252                  (SMULWB GPR:$a, GPR:$b)>;
5253 def : ARMV5TEPat<(sra (mul GPR:$a, sext_16_node:$b), (i32 16)),
5254                  (SMULWB GPR:$a, GPR:$b)>;
5255
5256 def : ARMV5MOPat<(add GPR:$acc,
5257                       (mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
5258                            (sra (shl GPR:$b, (i32 16)), (i32 16)))),
5259                  (SMLABB GPR:$a, GPR:$b, GPR:$acc)>;
5260 def : ARMV5MOPat<(add GPR:$acc,
5261                       (mul sext_16_node:$a, sext_16_node:$b)),
5262                  (SMLABB GPR:$a, GPR:$b, GPR:$acc)>;
5263 def : ARMV5MOPat<(add GPR:$acc,
5264                       (mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
5265                            (sra GPR:$b, (i32 16)))),
5266                  (SMLABT GPR:$a, GPR:$b, GPR:$acc)>;
5267 def : ARMV5MOPat<(add GPR:$acc,
5268                       (mul sext_16_node:$a, (sra GPR:$b, (i32 16)))),
5269                  (SMLABT GPR:$a, GPR:$b, GPR:$acc)>;
5270 def : ARMV5MOPat<(add GPR:$acc,
5271                       (mul (sra GPR:$a, (i32 16)),
5272                            (sra (shl GPR:$b, (i32 16)), (i32 16)))),
5273                  (SMLATB GPR:$a, GPR:$b, GPR:$acc)>;
5274 def : ARMV5MOPat<(add GPR:$acc,
5275                       (mul (sra GPR:$a, (i32 16)), sext_16_node:$b)),
5276                  (SMLATB GPR:$a, GPR:$b, GPR:$acc)>;
5277 def : ARMV5MOPat<(add GPR:$acc,
5278                       (sra (mul GPR:$a, (sra (shl GPR:$b, (i32 16)), (i32 16))),
5279                            (i32 16))),
5280                  (SMLAWB GPR:$a, GPR:$b, GPR:$acc)>;
5281 def : ARMV5MOPat<(add GPR:$acc,
5282                       (sra (mul GPR:$a, sext_16_node:$b), (i32 16))),
5283                  (SMLAWB GPR:$a, GPR:$b, GPR:$acc)>;
5284
5285
5286 // Pre-v7 uses MCR for synchronization barriers.
5287 def : ARMPat<(ARMMemBarrierMCR GPR:$zero), (MCR 15, 0, GPR:$zero, 7, 10, 5)>,
5288          Requires<[IsARM, HasV6]>;
5289
5290 // SXT/UXT with no rotate
5291 let AddedComplexity = 16 in {
5292 def : ARMV6Pat<(and GPR:$Src, 0x000000FF), (UXTB GPR:$Src, 0)>;
5293 def : ARMV6Pat<(and GPR:$Src, 0x0000FFFF), (UXTH GPR:$Src, 0)>;
5294 def : ARMV6Pat<(and GPR:$Src, 0x00FF00FF), (UXTB16 GPR:$Src, 0)>;
5295 def : ARMV6Pat<(add GPR:$Rn, (and GPR:$Rm, 0x00FF)),
5296                (UXTAB GPR:$Rn, GPR:$Rm, 0)>;
5297 def : ARMV6Pat<(add GPR:$Rn, (and GPR:$Rm, 0xFFFF)),
5298                (UXTAH GPR:$Rn, GPR:$Rm, 0)>;
5299 }
5300
5301 def : ARMV6Pat<(sext_inreg GPR:$Src, i8),  (SXTB GPR:$Src, 0)>;
5302 def : ARMV6Pat<(sext_inreg GPR:$Src, i16), (SXTH GPR:$Src, 0)>;
5303
5304 def : ARMV6Pat<(add GPR:$Rn, (sext_inreg GPRnopc:$Rm, i8)),
5305                (SXTAB GPR:$Rn, GPRnopc:$Rm, 0)>;
5306 def : ARMV6Pat<(add GPR:$Rn, (sext_inreg GPRnopc:$Rm, i16)),
5307                (SXTAH GPR:$Rn, GPRnopc:$Rm, 0)>;
5308
5309 // Atomic load/store patterns
5310 def : ARMPat<(atomic_load_8 ldst_so_reg:$src),
5311              (LDRBrs ldst_so_reg:$src)>;
5312 def : ARMPat<(atomic_load_8 addrmode_imm12:$src),
5313              (LDRBi12 addrmode_imm12:$src)>;
5314 def : ARMPat<(atomic_load_16 addrmode3:$src),
5315              (LDRH addrmode3:$src)>;
5316 def : ARMPat<(atomic_load_32 ldst_so_reg:$src),
5317              (LDRrs ldst_so_reg:$src)>;
5318 def : ARMPat<(atomic_load_32 addrmode_imm12:$src),
5319              (LDRi12 addrmode_imm12:$src)>;
5320 def : ARMPat<(atomic_store_8 ldst_so_reg:$ptr, GPR:$val),
5321              (STRBrs GPR:$val, ldst_so_reg:$ptr)>;
5322 def : ARMPat<(atomic_store_8 addrmode_imm12:$ptr, GPR:$val),
5323              (STRBi12 GPR:$val, addrmode_imm12:$ptr)>;
5324 def : ARMPat<(atomic_store_16 addrmode3:$ptr, GPR:$val),
5325              (STRH GPR:$val, addrmode3:$ptr)>;
5326 def : ARMPat<(atomic_store_32 ldst_so_reg:$ptr, GPR:$val),
5327              (STRrs GPR:$val, ldst_so_reg:$ptr)>;
5328 def : ARMPat<(atomic_store_32 addrmode_imm12:$ptr, GPR:$val),
5329              (STRi12 GPR:$val, addrmode_imm12:$ptr)>;
5330
5331
5332 //===----------------------------------------------------------------------===//
5333 // Thumb Support
5334 //
5335
5336 include "ARMInstrThumb.td"
5337
5338 //===----------------------------------------------------------------------===//
5339 // Thumb2 Support
5340 //
5341
5342 include "ARMInstrThumb2.td"
5343
5344 //===----------------------------------------------------------------------===//
5345 // Floating Point Support
5346 //
5347
5348 include "ARMInstrVFP.td"
5349
5350 //===----------------------------------------------------------------------===//
5351 // Advanced SIMD (NEON) Support
5352 //
5353
5354 include "ARMInstrNEON.td"
5355
5356 //===----------------------------------------------------------------------===//
5357 // Assembler aliases
5358 //
5359
5360 // Memory barriers
5361 def : InstAlias<"dmb", (DMB 0xf)>, Requires<[IsARM, HasDB]>;
5362 def : InstAlias<"dsb", (DSB 0xf)>, Requires<[IsARM, HasDB]>;
5363 def : InstAlias<"isb", (ISB 0xf)>, Requires<[IsARM, HasDB]>;
5364
5365 // System instructions
5366 def : MnemonicAlias<"swi", "svc">;
5367
5368 // Load / Store Multiple
5369 def : MnemonicAlias<"ldmfd", "ldm">;
5370 def : MnemonicAlias<"ldmia", "ldm">;
5371 def : MnemonicAlias<"ldmea", "ldmdb">;
5372 def : MnemonicAlias<"stmfd", "stmdb">;
5373 def : MnemonicAlias<"stmia", "stm">;
5374 def : MnemonicAlias<"stmea", "stm">;
5375
5376 // PKHBT/PKHTB with default shift amount. PKHTB is equivalent to PKHBT when the
5377 // shift amount is zero (i.e., unspecified).
5378 def : InstAlias<"pkhbt${p} $Rd, $Rn, $Rm",
5379                 (PKHBT GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, 0, pred:$p)>,
5380         Requires<[IsARM, HasV6]>;
5381 def : InstAlias<"pkhtb${p} $Rd, $Rn, $Rm",
5382                 (PKHBT GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, 0, pred:$p)>,
5383         Requires<[IsARM, HasV6]>;
5384
5385 // PUSH/POP aliases for STM/LDM
5386 def : ARMInstAlias<"push${p} $regs", (STMDB_UPD SP, pred:$p, reglist:$regs)>;
5387 def : ARMInstAlias<"pop${p} $regs", (LDMIA_UPD SP, pred:$p, reglist:$regs)>;
5388
5389 // SSAT/USAT optional shift operand.
5390 def : ARMInstAlias<"ssat${p} $Rd, $sat_imm, $Rn",
5391                 (SSAT GPRnopc:$Rd, imm1_32:$sat_imm, GPRnopc:$Rn, 0, pred:$p)>;
5392 def : ARMInstAlias<"usat${p} $Rd, $sat_imm, $Rn",
5393                 (USAT GPRnopc:$Rd, imm0_31:$sat_imm, GPRnopc:$Rn, 0, pred:$p)>;
5394
5395
5396 // Extend instruction optional rotate operand.
5397 def : ARMInstAlias<"sxtab${p} $Rd, $Rn, $Rm",
5398                 (SXTAB GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5399 def : ARMInstAlias<"sxtah${p} $Rd, $Rn, $Rm",
5400                 (SXTAH GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5401 def : ARMInstAlias<"sxtab16${p} $Rd, $Rn, $Rm",
5402                 (SXTAB16 GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5403 def : ARMInstAlias<"sxtb${p} $Rd, $Rm",
5404                 (SXTB GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5405 def : ARMInstAlias<"sxtb16${p} $Rd, $Rm",
5406                 (SXTB16 GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5407 def : ARMInstAlias<"sxth${p} $Rd, $Rm",
5408                 (SXTH GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5409
5410 def : ARMInstAlias<"uxtab${p} $Rd, $Rn, $Rm",
5411                 (UXTAB GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5412 def : ARMInstAlias<"uxtah${p} $Rd, $Rn, $Rm",
5413                 (UXTAH GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5414 def : ARMInstAlias<"uxtab16${p} $Rd, $Rn, $Rm",
5415                 (UXTAB16 GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5416 def : ARMInstAlias<"uxtb${p} $Rd, $Rm",
5417                 (UXTB GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5418 def : ARMInstAlias<"uxtb16${p} $Rd, $Rm",
5419                 (UXTB16 GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5420 def : ARMInstAlias<"uxth${p} $Rd, $Rm",
5421                 (UXTH GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5422
5423
5424 // RFE aliases
5425 def : MnemonicAlias<"rfefa", "rfeda">;
5426 def : MnemonicAlias<"rfeea", "rfedb">;
5427 def : MnemonicAlias<"rfefd", "rfeia">;
5428 def : MnemonicAlias<"rfeed", "rfeib">;
5429 def : MnemonicAlias<"rfe", "rfeia">;
5430
5431 // SRS aliases
5432 def : MnemonicAlias<"srsfa", "srsib">;
5433 def : MnemonicAlias<"srsea", "srsia">;
5434 def : MnemonicAlias<"srsfd", "srsdb">;
5435 def : MnemonicAlias<"srsed", "srsda">;
5436 def : MnemonicAlias<"srs", "srsia">;
5437
5438 // QSAX == QSUBADDX
5439 def : MnemonicAlias<"qsubaddx", "qsax">;
5440 // SASX == SADDSUBX
5441 def : MnemonicAlias<"saddsubx", "sasx">;
5442 // SHASX == SHADDSUBX
5443 def : MnemonicAlias<"shaddsubx", "shasx">;
5444 // SHSAX == SHSUBADDX
5445 def : MnemonicAlias<"shsubaddx", "shsax">;
5446 // SSAX == SSUBADDX
5447 def : MnemonicAlias<"ssubaddx", "ssax">;
5448 // UASX == UADDSUBX
5449 def : MnemonicAlias<"uaddsubx", "uasx">;
5450 // UHASX == UHADDSUBX
5451 def : MnemonicAlias<"uhaddsubx", "uhasx">;
5452 // UHSAX == UHSUBADDX
5453 def : MnemonicAlias<"uhsubaddx", "uhsax">;
5454 // UQASX == UQADDSUBX
5455 def : MnemonicAlias<"uqaddsubx", "uqasx">;
5456 // UQSAX == UQSUBADDX
5457 def : MnemonicAlias<"uqsubaddx", "uqsax">;
5458 // USAX == USUBADDX
5459 def : MnemonicAlias<"usubaddx", "usax">;
5460
5461 // "mov Rd, so_imm_not" can be handled via "mvn" in assembly, just like
5462 // for isel.
5463 def : ARMInstAlias<"mov${s}${p} $Rd, $imm",
5464                    (MVNi rGPR:$Rd, so_imm_not:$imm, pred:$p, cc_out:$s)>;
5465 def : ARMInstAlias<"mvn${s}${p} $Rd, $imm",
5466                    (MOVi rGPR:$Rd, so_imm_not:$imm, pred:$p, cc_out:$s)>;
5467 // Same for AND <--> BIC
5468 def : ARMInstAlias<"bic${s}${p} $Rd, $Rn, $imm",
5469                    (ANDri rGPR:$Rd, rGPR:$Rn, so_imm_not:$imm,
5470                           pred:$p, cc_out:$s)>;
5471 def : ARMInstAlias<"bic${s}${p} $Rdn, $imm",
5472                    (ANDri rGPR:$Rdn, rGPR:$Rdn, so_imm_not:$imm,
5473                           pred:$p, cc_out:$s)>;
5474 def : ARMInstAlias<"and${s}${p} $Rd, $Rn, $imm",
5475                    (BICri rGPR:$Rd, rGPR:$Rn, so_imm_not:$imm,
5476                           pred:$p, cc_out:$s)>;
5477 def : ARMInstAlias<"and${s}${p} $Rdn, $imm",
5478                    (BICri rGPR:$Rdn, rGPR:$Rdn, so_imm_not:$imm,
5479                           pred:$p, cc_out:$s)>;
5480
5481 // Likewise, "add Rd, so_imm_neg" -> sub
5482 def : ARMInstAlias<"add${s}${p} $Rd, $Rn, $imm",
5483                  (SUBri GPR:$Rd, GPR:$Rn, so_imm_neg:$imm, pred:$p, cc_out:$s)>;
5484 def : ARMInstAlias<"add${s}${p} $Rd, $imm",
5485                  (SUBri GPR:$Rd, GPR:$Rd, so_imm_neg:$imm, pred:$p, cc_out:$s)>;
5486 // Same for CMP <--> CMN via so_imm_neg
5487 def : ARMInstAlias<"cmp${p} $Rd, $imm",
5488                    (CMNri rGPR:$Rd, so_imm_neg:$imm, pred:$p)>;
5489 def : ARMInstAlias<"cmn${p} $Rd, $imm",
5490                    (CMPri rGPR:$Rd, so_imm_neg:$imm, pred:$p)>;
5491
5492 // The shifter forms of the MOV instruction are aliased to the ASR, LSL,
5493 // LSR, ROR, and RRX instructions.
5494 // FIXME: We need C++ parser hooks to map the alias to the MOV
5495 //        encoding. It seems we should be able to do that sort of thing
5496 //        in tblgen, but it could get ugly.
5497 let TwoOperandAliasConstraint = "$Rm = $Rd" in {
5498 def ASRi : ARMAsmPseudo<"asr${s}${p} $Rd, $Rm, $imm",
5499                         (ins GPR:$Rd, GPR:$Rm, imm0_32:$imm, pred:$p,
5500                              cc_out:$s)>;
5501 def LSRi : ARMAsmPseudo<"lsr${s}${p} $Rd, $Rm, $imm",
5502                         (ins GPR:$Rd, GPR:$Rm, imm0_32:$imm, pred:$p,
5503                              cc_out:$s)>;
5504 def LSLi : ARMAsmPseudo<"lsl${s}${p} $Rd, $Rm, $imm",
5505                         (ins GPR:$Rd, GPR:$Rm, imm0_31:$imm, pred:$p,
5506                              cc_out:$s)>;
5507 def RORi : ARMAsmPseudo<"ror${s}${p} $Rd, $Rm, $imm",
5508                         (ins GPR:$Rd, GPR:$Rm, imm0_31:$imm, pred:$p,
5509                              cc_out:$s)>;
5510 }
5511 def RRXi : ARMAsmPseudo<"rrx${s}${p} $Rd, $Rm",
5512                         (ins GPR:$Rd, GPR:$Rm, pred:$p, cc_out:$s)>;
5513 let TwoOperandAliasConstraint = "$Rn = $Rd" in {
5514 def ASRr : ARMAsmPseudo<"asr${s}${p} $Rd, $Rn, $Rm",
5515                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5516                              cc_out:$s)>;
5517 def LSRr : ARMAsmPseudo<"lsr${s}${p} $Rd, $Rn, $Rm",
5518                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5519                              cc_out:$s)>;
5520 def LSLr : ARMAsmPseudo<"lsl${s}${p} $Rd, $Rn, $Rm",
5521                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5522                              cc_out:$s)>;
5523 def RORr : ARMAsmPseudo<"ror${s}${p} $Rd, $Rn, $Rm",
5524                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5525                              cc_out:$s)>;
5526 }
5527
5528 // "neg" is and alias for "rsb rd, rn, #0"
5529 def : ARMInstAlias<"neg${s}${p} $Rd, $Rm",
5530                    (RSBri GPR:$Rd, GPR:$Rm, 0, pred:$p, cc_out:$s)>;
5531
5532 // Pre-v6, 'mov r0, r0' was used as a NOP encoding.
5533 def : InstAlias<"nop${p}", (MOVr R0, R0, pred:$p, zero_reg)>,
5534          Requires<[IsARM, NoV6]>;
5535
5536 // MUL/UMLAL/SMLAL/UMULL/SMULL are available on all arches, but
5537 // the instruction definitions need difference constraints pre-v6.
5538 // Use these aliases for the assembly parsing on pre-v6.
5539 def : InstAlias<"mul${s}${p} $Rd, $Rn, $Rm",
5540             (MUL GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p, cc_out:$s)>,
5541          Requires<[IsARM, NoV6]>;
5542 def : InstAlias<"mla${s}${p} $Rd, $Rn, $Rm, $Ra",
5543             (MLA GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, GPRnopc:$Ra,
5544              pred:$p, cc_out:$s)>,
5545          Requires<[IsARM, NoV6]>;
5546 def : InstAlias<"smlal${s}${p} $RdLo, $RdHi, $Rn, $Rm",
5547             (SMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
5548          Requires<[IsARM, NoV6]>;
5549 def : InstAlias<"umlal${s}${p} $RdLo, $RdHi, $Rn, $Rm",
5550             (UMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
5551          Requires<[IsARM, NoV6]>;
5552 def : InstAlias<"smull${s}${p} $RdLo, $RdHi, $Rn, $Rm",
5553             (SMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
5554          Requires<[IsARM, NoV6]>;
5555 def : InstAlias<"umull${s}${p} $RdLo, $RdHi, $Rn, $Rm",
5556             (UMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
5557          Requires<[IsARM, NoV6]>;
5558
5559 // 'it' blocks in ARM mode just validate the predicates. The IT itself
5560 // is discarded.
5561 def ITasm : ARMAsmPseudo<"it$mask $cc", (ins it_pred:$cc, it_mask:$mask)>,
5562          ComplexDeprecationPredicate<"IT">;