Add fused multiple+add instructions from VFPv4.
[oota-llvm.git] / lib / Target / ARM / ARMInstrInfo.td
1 //===- ARMInstrInfo.td - Target Description for ARM Target -*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the ARM instructions in TableGen format.
11 //
12 //===----------------------------------------------------------------------===//
13
14 //===----------------------------------------------------------------------===//
15 // ARM specific DAG Nodes.
16 //
17
18 // Type profiles.
19 def SDT_ARMCallSeqStart : SDCallSeqStart<[ SDTCisVT<0, i32> ]>;
20 def SDT_ARMCallSeqEnd   : SDCallSeqEnd<[ SDTCisVT<0, i32>, SDTCisVT<1, i32> ]>;
21
22 def SDT_ARMSaveCallPC : SDTypeProfile<0, 1, []>;
23
24 def SDT_ARMcall    : SDTypeProfile<0, -1, [SDTCisPtrTy<0>]>;
25
26 def SDT_ARMCMov    : SDTypeProfile<1, 3,
27                                    [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
28                                     SDTCisVT<3, i32>]>;
29
30 def SDT_ARMBrcond  : SDTypeProfile<0, 2,
31                                    [SDTCisVT<0, OtherVT>, SDTCisVT<1, i32>]>;
32
33 def SDT_ARMBrJT    : SDTypeProfile<0, 3,
34                                   [SDTCisPtrTy<0>, SDTCisVT<1, i32>,
35                                    SDTCisVT<2, i32>]>;
36
37 def SDT_ARMBr2JT   : SDTypeProfile<0, 4,
38                                   [SDTCisPtrTy<0>, SDTCisVT<1, i32>,
39                                    SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
40
41 def SDT_ARMBCC_i64 : SDTypeProfile<0, 6,
42                                   [SDTCisVT<0, i32>,
43                                    SDTCisVT<1, i32>, SDTCisVT<2, i32>,
44                                    SDTCisVT<3, i32>, SDTCisVT<4, i32>,
45                                    SDTCisVT<5, OtherVT>]>;
46
47 def SDT_ARMAnd     : SDTypeProfile<1, 2,
48                                    [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
49                                     SDTCisVT<2, i32>]>;
50
51 def SDT_ARMCmp     : SDTypeProfile<0, 2, [SDTCisSameAs<0, 1>]>;
52
53 def SDT_ARMPICAdd  : SDTypeProfile<1, 2, [SDTCisSameAs<0, 1>,
54                                           SDTCisPtrTy<1>, SDTCisVT<2, i32>]>;
55
56 def SDT_ARMThreadPointer : SDTypeProfile<1, 0, [SDTCisPtrTy<0>]>;
57 def SDT_ARMEH_SJLJ_Setjmp : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisPtrTy<1>,
58                                                  SDTCisInt<2>]>;
59 def SDT_ARMEH_SJLJ_Longjmp: SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisInt<1>]>;
60
61 def SDT_ARMMEMBARRIER     : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
62
63 def SDT_ARMPREFETCH : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisSameAs<1, 2>,
64                                            SDTCisInt<1>]>;
65
66 def SDT_ARMTCRET : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
67
68 def SDT_ARMBFI : SDTypeProfile<1, 3, [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
69                                       SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
70
71 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
72                                             [SDTCisSameAs<0, 2>,
73                                              SDTCisSameAs<0, 3>,
74                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
75
76 // SDTBinaryArithWithFlagsInOut - RES1, CPSR = op LHS, RHS, CPSR
77 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
78                                             [SDTCisSameAs<0, 2>,
79                                              SDTCisSameAs<0, 3>,
80                                              SDTCisInt<0>,
81                                              SDTCisVT<1, i32>,
82                                              SDTCisVT<4, i32>]>;
83 // Node definitions.
84 def ARMWrapper       : SDNode<"ARMISD::Wrapper",     SDTIntUnaryOp>;
85 def ARMWrapperDYN    : SDNode<"ARMISD::WrapperDYN",  SDTIntUnaryOp>;
86 def ARMWrapperPIC    : SDNode<"ARMISD::WrapperPIC",  SDTIntUnaryOp>;
87 def ARMWrapperJT     : SDNode<"ARMISD::WrapperJT",   SDTIntBinOp>;
88
89 def ARMcallseq_start : SDNode<"ISD::CALLSEQ_START", SDT_ARMCallSeqStart,
90                               [SDNPHasChain, SDNPOutGlue]>;
91 def ARMcallseq_end   : SDNode<"ISD::CALLSEQ_END",   SDT_ARMCallSeqEnd,
92                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
93
94 def ARMcall          : SDNode<"ARMISD::CALL", SDT_ARMcall,
95                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
96                                SDNPVariadic]>;
97 def ARMcall_pred    : SDNode<"ARMISD::CALL_PRED", SDT_ARMcall,
98                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
99                                SDNPVariadic]>;
100 def ARMcall_nolink   : SDNode<"ARMISD::CALL_NOLINK", SDT_ARMcall,
101                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
102                                SDNPVariadic]>;
103
104 def ARMretflag       : SDNode<"ARMISD::RET_FLAG", SDTNone,
105                               [SDNPHasChain, SDNPOptInGlue]>;
106
107 def ARMcmov          : SDNode<"ARMISD::CMOV", SDT_ARMCMov,
108                               [SDNPInGlue]>;
109
110 def ARMbrcond        : SDNode<"ARMISD::BRCOND", SDT_ARMBrcond,
111                               [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
112
113 def ARMbrjt          : SDNode<"ARMISD::BR_JT", SDT_ARMBrJT,
114                               [SDNPHasChain]>;
115 def ARMbr2jt         : SDNode<"ARMISD::BR2_JT", SDT_ARMBr2JT,
116                               [SDNPHasChain]>;
117
118 def ARMBcci64        : SDNode<"ARMISD::BCC_i64", SDT_ARMBCC_i64,
119                               [SDNPHasChain]>;
120
121 def ARMcmp           : SDNode<"ARMISD::CMP", SDT_ARMCmp,
122                               [SDNPOutGlue]>;
123
124 def ARMcmpZ          : SDNode<"ARMISD::CMPZ", SDT_ARMCmp,
125                               [SDNPOutGlue, SDNPCommutative]>;
126
127 def ARMpic_add       : SDNode<"ARMISD::PIC_ADD", SDT_ARMPICAdd>;
128
129 def ARMsrl_flag      : SDNode<"ARMISD::SRL_FLAG", SDTIntUnaryOp, [SDNPOutGlue]>;
130 def ARMsra_flag      : SDNode<"ARMISD::SRA_FLAG", SDTIntUnaryOp, [SDNPOutGlue]>;
131 def ARMrrx           : SDNode<"ARMISD::RRX"     , SDTIntUnaryOp, [SDNPInGlue ]>;
132
133 def ARMaddc          : SDNode<"ARMISD::ADDC",  SDTBinaryArithWithFlags,
134                               [SDNPCommutative]>;
135 def ARMsubc          : SDNode<"ARMISD::SUBC",  SDTBinaryArithWithFlags>;
136 def ARMadde          : SDNode<"ARMISD::ADDE",  SDTBinaryArithWithFlagsInOut>;
137 def ARMsube          : SDNode<"ARMISD::SUBE",  SDTBinaryArithWithFlagsInOut>;
138
139 def ARMthread_pointer: SDNode<"ARMISD::THREAD_POINTER", SDT_ARMThreadPointer>;
140 def ARMeh_sjlj_setjmp: SDNode<"ARMISD::EH_SJLJ_SETJMP",
141                                SDT_ARMEH_SJLJ_Setjmp, [SDNPHasChain]>;
142 def ARMeh_sjlj_longjmp: SDNode<"ARMISD::EH_SJLJ_LONGJMP",
143                                SDT_ARMEH_SJLJ_Longjmp, [SDNPHasChain]>;
144
145 def ARMMemBarrier     : SDNode<"ARMISD::MEMBARRIER", SDT_ARMMEMBARRIER,
146                                [SDNPHasChain]>;
147 def ARMMemBarrierMCR  : SDNode<"ARMISD::MEMBARRIER_MCR", SDT_ARMMEMBARRIER,
148                                [SDNPHasChain]>;
149 def ARMPreload        : SDNode<"ARMISD::PRELOAD", SDT_ARMPREFETCH,
150                                [SDNPHasChain, SDNPMayLoad, SDNPMayStore]>;
151
152 def ARMrbit          : SDNode<"ARMISD::RBIT", SDTIntUnaryOp>;
153
154 def ARMtcret         : SDNode<"ARMISD::TC_RETURN", SDT_ARMTCRET,
155                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
156
157
158 def ARMbfi           : SDNode<"ARMISD::BFI", SDT_ARMBFI>;
159
160 //===----------------------------------------------------------------------===//
161 // ARM Instruction Predicate Definitions.
162 //
163 def HasV4T           : Predicate<"Subtarget->hasV4TOps()">,
164                                  AssemblerPredicate<"HasV4TOps">;
165 def NoV4T            : Predicate<"!Subtarget->hasV4TOps()">;
166 def HasV5T           : Predicate<"Subtarget->hasV5TOps()">;
167 def HasV5TE          : Predicate<"Subtarget->hasV5TEOps()">,
168                                  AssemblerPredicate<"HasV5TEOps">;
169 def HasV6            : Predicate<"Subtarget->hasV6Ops()">,
170                                  AssemblerPredicate<"HasV6Ops">;
171 def NoV6             : Predicate<"!Subtarget->hasV6Ops()">;
172 def HasV6T2          : Predicate<"Subtarget->hasV6T2Ops()">,
173                                  AssemblerPredicate<"HasV6T2Ops">;
174 def NoV6T2           : Predicate<"!Subtarget->hasV6T2Ops()">;
175 def HasV7            : Predicate<"Subtarget->hasV7Ops()">,
176                                  AssemblerPredicate<"HasV7Ops">;
177 def NoVFP            : Predicate<"!Subtarget->hasVFP2()">;
178 def HasVFP2          : Predicate<"Subtarget->hasVFP2()">,
179                                  AssemblerPredicate<"FeatureVFP2">;
180 def HasVFP3          : Predicate<"Subtarget->hasVFP3()">,
181                                  AssemblerPredicate<"FeatureVFP3">;
182 def HasVFP4          : Predicate<"Subtarget->hasVFP4()">,
183                                  AssemblerPredicate<"FeatureVFP4">;
184 def NoVFP4            : Predicate<"!Subtarget->hasVFP4()">;
185 def HasNEON          : Predicate<"Subtarget->hasNEON()">,
186                                  AssemblerPredicate<"FeatureNEON">;
187 def HasNEONVFP4      : Predicate<"Subtarget->hasNEONVFP4()">,
188                                  AssemblerPredicate<"FeatureNEONVFP4">;
189 def NoNEONVFP4       : Predicate<"!Subtarget->hasNEONVFP4()">;
190 def HasFP16          : Predicate<"Subtarget->hasFP16()">,
191                                  AssemblerPredicate<"FeatureFP16">;
192 def HasDivide        : Predicate<"Subtarget->hasDivide()">,
193                                  AssemblerPredicate<"FeatureHWDiv">;
194 def HasT2ExtractPack : Predicate<"Subtarget->hasT2ExtractPack()">,
195                                  AssemblerPredicate<"FeatureT2XtPk">;
196 def HasThumb2DSP     : Predicate<"Subtarget->hasThumb2DSP()">,
197                                  AssemblerPredicate<"FeatureDSPThumb2">;
198 def HasDB            : Predicate<"Subtarget->hasDataBarrier()">,
199                                  AssemblerPredicate<"FeatureDB">;
200 def HasMP            : Predicate<"Subtarget->hasMPExtension()">,
201                                  AssemblerPredicate<"FeatureMP">;
202 def UseNEONForFP     : Predicate<"Subtarget->useNEONForSinglePrecisionFP()">;
203 def DontUseNEONForFP : Predicate<"!Subtarget->useNEONForSinglePrecisionFP()">;
204 def IsThumb          : Predicate<"Subtarget->isThumb()">,
205                                  AssemblerPredicate<"ModeThumb">;
206 def IsThumb1Only     : Predicate<"Subtarget->isThumb1Only()">;
207 def IsThumb2         : Predicate<"Subtarget->isThumb2()">,
208                                  AssemblerPredicate<"ModeThumb,FeatureThumb2">;
209 def IsMClass         : Predicate<"Subtarget->isMClass()">,
210                                  AssemblerPredicate<"FeatureMClass">;
211 def IsARClass        : Predicate<"!Subtarget->isMClass()">,
212                                  AssemblerPredicate<"!FeatureMClass">;
213 def IsARM            : Predicate<"!Subtarget->isThumb()">,
214                                  AssemblerPredicate<"!ModeThumb">;
215 def IsIOS            : Predicate<"Subtarget->isTargetIOS()">;
216 def IsNotIOS         : Predicate<"!Subtarget->isTargetIOS()">;
217 def IsNaCl           : Predicate<"Subtarget->isTargetNaCl()">;
218
219 // FIXME: Eventually this will be just "hasV6T2Ops".
220 def UseMovt          : Predicate<"Subtarget->useMovt()">;
221 def DontUseMovt      : Predicate<"!Subtarget->useMovt()">;
222 def UseFPVMLx        : Predicate<"Subtarget->useFPVMLx()">;
223
224 //===----------------------------------------------------------------------===//
225 // ARM Flag Definitions.
226
227 class RegConstraint<string C> {
228   string Constraints = C;
229 }
230
231 //===----------------------------------------------------------------------===//
232 //  ARM specific transformation functions and pattern fragments.
233 //
234
235 // so_imm_neg_XFORM - Return a so_imm value packed into the format described for
236 // so_imm_neg def below.
237 def so_imm_neg_XFORM : SDNodeXForm<imm, [{
238   return CurDAG->getTargetConstant(-(int)N->getZExtValue(), MVT::i32);
239 }]>;
240
241 // so_imm_not_XFORM - Return a so_imm value packed into the format described for
242 // so_imm_not def below.
243 def so_imm_not_XFORM : SDNodeXForm<imm, [{
244   return CurDAG->getTargetConstant(~(int)N->getZExtValue(), MVT::i32);
245 }]>;
246
247 /// imm16_31 predicate - True if the 32-bit immediate is in the range [16,31].
248 def imm16_31 : ImmLeaf<i32, [{
249   return (int32_t)Imm >= 16 && (int32_t)Imm < 32;
250 }]>;
251
252 def so_imm_neg_asmoperand : AsmOperandClass { let Name = "ARMSOImmNeg"; }
253 def so_imm_neg : Operand<i32>, PatLeaf<(imm), [{
254     return ARM_AM::getSOImmVal(-(uint32_t)N->getZExtValue()) != -1;
255   }], so_imm_neg_XFORM> {
256   let ParserMatchClass = so_imm_neg_asmoperand;
257 }
258
259 // Note: this pattern doesn't require an encoder method and such, as it's
260 // only used on aliases (Pat<> and InstAlias<>). The actual encoding
261 // is handled by the destination instructions, which use so_imm.
262 def so_imm_not_asmoperand : AsmOperandClass { let Name = "ARMSOImmNot"; }
263 def so_imm_not : Operand<i32>, PatLeaf<(imm), [{
264     return ARM_AM::getSOImmVal(~(uint32_t)N->getZExtValue()) != -1;
265   }], so_imm_not_XFORM> {
266   let ParserMatchClass = so_imm_not_asmoperand;
267 }
268
269 // sext_16_node predicate - True if the SDNode is sign-extended 16 or more bits.
270 def sext_16_node : PatLeaf<(i32 GPR:$a), [{
271   return CurDAG->ComputeNumSignBits(SDValue(N,0)) >= 17;
272 }]>;
273
274 /// Split a 32-bit immediate into two 16 bit parts.
275 def hi16 : SDNodeXForm<imm, [{
276   return CurDAG->getTargetConstant((uint32_t)N->getZExtValue() >> 16, MVT::i32);
277 }]>;
278
279 def lo16AllZero : PatLeaf<(i32 imm), [{
280   // Returns true if all low 16-bits are 0.
281   return (((uint32_t)N->getZExtValue()) & 0xFFFFUL) == 0;
282 }], hi16>;
283
284 class BinOpWithFlagFrag<dag res> :
285       PatFrag<(ops node:$LHS, node:$RHS, node:$FLAG), res>;
286 class BinOpFrag<dag res> : PatFrag<(ops node:$LHS, node:$RHS), res>;
287 class UnOpFrag <dag res> : PatFrag<(ops node:$Src), res>;
288
289 // An 'and' node with a single use.
290 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
291   return N->hasOneUse();
292 }]>;
293
294 // An 'xor' node with a single use.
295 def xor_su : PatFrag<(ops node:$lhs, node:$rhs), (xor node:$lhs, node:$rhs), [{
296   return N->hasOneUse();
297 }]>;
298
299 // An 'fmul' node with a single use.
300 def fmul_su : PatFrag<(ops node:$lhs, node:$rhs), (fmul node:$lhs, node:$rhs),[{
301   return N->hasOneUse();
302 }]>;
303
304 // An 'fadd' node which checks for single non-hazardous use.
305 def fadd_mlx : PatFrag<(ops node:$lhs, node:$rhs),(fadd node:$lhs, node:$rhs),[{
306   return hasNoVMLxHazardUse(N);
307 }]>;
308
309 // An 'fsub' node which checks for single non-hazardous use.
310 def fsub_mlx : PatFrag<(ops node:$lhs, node:$rhs),(fsub node:$lhs, node:$rhs),[{
311   return hasNoVMLxHazardUse(N);
312 }]>;
313
314 //===----------------------------------------------------------------------===//
315 // Operand Definitions.
316 //
317
318 // Immediate operands with a shared generic asm render method.
319 class ImmAsmOperand : AsmOperandClass { let RenderMethod = "addImmOperands"; }
320
321 // Branch target.
322 // FIXME: rename brtarget to t2_brtarget
323 def brtarget : Operand<OtherVT> {
324   let EncoderMethod = "getBranchTargetOpValue";
325   let OperandType = "OPERAND_PCREL";
326   let DecoderMethod = "DecodeT2BROperand";
327 }
328
329 // FIXME: get rid of this one?
330 def uncondbrtarget : Operand<OtherVT> {
331   let EncoderMethod = "getUnconditionalBranchTargetOpValue";
332   let OperandType = "OPERAND_PCREL";
333 }
334
335 // Branch target for ARM. Handles conditional/unconditional
336 def br_target : Operand<OtherVT> {
337   let EncoderMethod = "getARMBranchTargetOpValue";
338   let OperandType = "OPERAND_PCREL";
339 }
340
341 // Call target.
342 // FIXME: rename bltarget to t2_bl_target?
343 def bltarget : Operand<i32> {
344   // Encoded the same as branch targets.
345   let EncoderMethod = "getBranchTargetOpValue";
346   let OperandType = "OPERAND_PCREL";
347 }
348
349 // Call target for ARM. Handles conditional/unconditional
350 // FIXME: rename bl_target to t2_bltarget?
351 def bl_target : Operand<i32> {
352   // Encoded the same as branch targets.
353   let EncoderMethod = "getARMBranchTargetOpValue";
354   let OperandType = "OPERAND_PCREL";
355 }
356
357 def blx_target : Operand<i32> {
358   // Encoded the same as branch targets.
359   let EncoderMethod = "getARMBLXTargetOpValue";
360   let OperandType = "OPERAND_PCREL";
361 }
362
363 // A list of registers separated by comma. Used by load/store multiple.
364 def RegListAsmOperand : AsmOperandClass { let Name = "RegList"; }
365 def reglist : Operand<i32> {
366   let EncoderMethod = "getRegisterListOpValue";
367   let ParserMatchClass = RegListAsmOperand;
368   let PrintMethod = "printRegisterList";
369   let DecoderMethod = "DecodeRegListOperand";
370 }
371
372 def DPRRegListAsmOperand : AsmOperandClass { let Name = "DPRRegList"; }
373 def dpr_reglist : Operand<i32> {
374   let EncoderMethod = "getRegisterListOpValue";
375   let ParserMatchClass = DPRRegListAsmOperand;
376   let PrintMethod = "printRegisterList";
377   let DecoderMethod = "DecodeDPRRegListOperand";
378 }
379
380 def SPRRegListAsmOperand : AsmOperandClass { let Name = "SPRRegList"; }
381 def spr_reglist : Operand<i32> {
382   let EncoderMethod = "getRegisterListOpValue";
383   let ParserMatchClass = SPRRegListAsmOperand;
384   let PrintMethod = "printRegisterList";
385   let DecoderMethod = "DecodeSPRRegListOperand";
386 }
387
388 // An operand for the CONSTPOOL_ENTRY pseudo-instruction.
389 def cpinst_operand : Operand<i32> {
390   let PrintMethod = "printCPInstOperand";
391 }
392
393 // Local PC labels.
394 def pclabel : Operand<i32> {
395   let PrintMethod = "printPCLabel";
396 }
397
398 // ADR instruction labels.
399 def adrlabel : Operand<i32> {
400   let EncoderMethod = "getAdrLabelOpValue";
401 }
402
403 def neon_vcvt_imm32 : Operand<i32> {
404   let EncoderMethod = "getNEONVcvtImm32OpValue";
405   let DecoderMethod = "DecodeVCVTImmOperand";
406 }
407
408 // rot_imm: An integer that encodes a rotate amount. Must be 8, 16, or 24.
409 def rot_imm_XFORM: SDNodeXForm<imm, [{
410   switch (N->getZExtValue()){
411   default: assert(0);
412   case 0:  return CurDAG->getTargetConstant(0, MVT::i32);
413   case 8:  return CurDAG->getTargetConstant(1, MVT::i32);
414   case 16: return CurDAG->getTargetConstant(2, MVT::i32);
415   case 24: return CurDAG->getTargetConstant(3, MVT::i32);
416   }
417 }]>;
418 def RotImmAsmOperand : AsmOperandClass {
419   let Name = "RotImm";
420   let ParserMethod = "parseRotImm";
421 }
422 def rot_imm : Operand<i32>, PatLeaf<(i32 imm), [{
423     int32_t v = N->getZExtValue();
424     return v == 8 || v == 16 || v == 24; }],
425     rot_imm_XFORM> {
426   let PrintMethod = "printRotImmOperand";
427   let ParserMatchClass = RotImmAsmOperand;
428 }
429
430 // shift_imm: An integer that encodes a shift amount and the type of shift
431 // (asr or lsl). The 6-bit immediate encodes as:
432 //    {5}     0 ==> lsl
433 //            1     asr
434 //    {4-0}   imm5 shift amount.
435 //            asr #32 encoded as imm5 == 0.
436 def ShifterImmAsmOperand : AsmOperandClass {
437   let Name = "ShifterImm";
438   let ParserMethod = "parseShifterImm";
439 }
440 def shift_imm : Operand<i32> {
441   let PrintMethod = "printShiftImmOperand";
442   let ParserMatchClass = ShifterImmAsmOperand;
443 }
444
445 // shifter_operand operands: so_reg_reg, so_reg_imm, and so_imm.
446 def ShiftedRegAsmOperand : AsmOperandClass { let Name = "RegShiftedReg"; }
447 def so_reg_reg : Operand<i32>,  // reg reg imm
448                  ComplexPattern<i32, 3, "SelectRegShifterOperand",
449                                 [shl, srl, sra, rotr]> {
450   let EncoderMethod = "getSORegRegOpValue";
451   let PrintMethod = "printSORegRegOperand";
452   let DecoderMethod = "DecodeSORegRegOperand";
453   let ParserMatchClass = ShiftedRegAsmOperand;
454   let MIOperandInfo = (ops GPRnopc, GPRnopc, i32imm);
455 }
456
457 def ShiftedImmAsmOperand : AsmOperandClass { let Name = "RegShiftedImm"; }
458 def so_reg_imm : Operand<i32>, // reg imm
459                  ComplexPattern<i32, 2, "SelectImmShifterOperand",
460                                 [shl, srl, sra, rotr]> {
461   let EncoderMethod = "getSORegImmOpValue";
462   let PrintMethod = "printSORegImmOperand";
463   let DecoderMethod = "DecodeSORegImmOperand";
464   let ParserMatchClass = ShiftedImmAsmOperand;
465   let MIOperandInfo = (ops GPR, i32imm);
466 }
467
468 // FIXME: Does this need to be distinct from so_reg?
469 def shift_so_reg_reg : Operand<i32>,    // reg reg imm
470                    ComplexPattern<i32, 3, "SelectShiftRegShifterOperand",
471                                   [shl,srl,sra,rotr]> {
472   let EncoderMethod = "getSORegRegOpValue";
473   let PrintMethod = "printSORegRegOperand";
474   let DecoderMethod = "DecodeSORegRegOperand";
475   let ParserMatchClass = ShiftedRegAsmOperand;
476   let MIOperandInfo = (ops GPR, GPR, i32imm);
477 }
478
479 // FIXME: Does this need to be distinct from so_reg?
480 def shift_so_reg_imm : Operand<i32>,    // reg reg imm
481                    ComplexPattern<i32, 2, "SelectShiftImmShifterOperand",
482                                   [shl,srl,sra,rotr]> {
483   let EncoderMethod = "getSORegImmOpValue";
484   let PrintMethod = "printSORegImmOperand";
485   let DecoderMethod = "DecodeSORegImmOperand";
486   let ParserMatchClass = ShiftedImmAsmOperand;
487   let MIOperandInfo = (ops GPR, i32imm);
488 }
489
490
491 // so_imm - Match a 32-bit shifter_operand immediate operand, which is an
492 // 8-bit immediate rotated by an arbitrary number of bits.
493 def SOImmAsmOperand: ImmAsmOperand { let Name = "ARMSOImm"; }
494 def so_imm : Operand<i32>, ImmLeaf<i32, [{
495     return ARM_AM::getSOImmVal(Imm) != -1;
496   }]> {
497   let EncoderMethod = "getSOImmOpValue";
498   let ParserMatchClass = SOImmAsmOperand;
499   let DecoderMethod = "DecodeSOImmOperand";
500 }
501
502 // Break so_imm's up into two pieces.  This handles immediates with up to 16
503 // bits set in them.  This uses so_imm2part to match and so_imm2part_[12] to
504 // get the first/second pieces.
505 def so_imm2part : PatLeaf<(imm), [{
506       return ARM_AM::isSOImmTwoPartVal((unsigned)N->getZExtValue());
507 }]>;
508
509 /// arm_i32imm - True for +V6T2, or true only if so_imm2part is true.
510 ///
511 def arm_i32imm : PatLeaf<(imm), [{
512   if (Subtarget->hasV6T2Ops())
513     return true;
514   return ARM_AM::isSOImmTwoPartVal((unsigned)N->getZExtValue());
515 }]>;
516
517 /// imm0_1 predicate - Immediate in the range [0,1].
518 def Imm0_1AsmOperand: ImmAsmOperand { let Name = "Imm0_1"; }
519 def imm0_1 : Operand<i32> { let ParserMatchClass = Imm0_1AsmOperand; }
520
521 /// imm0_3 predicate - Immediate in the range [0,3].
522 def Imm0_3AsmOperand: ImmAsmOperand { let Name = "Imm0_3"; }
523 def imm0_3 : Operand<i32> { let ParserMatchClass = Imm0_3AsmOperand; }
524
525 /// imm0_7 predicate - Immediate in the range [0,7].
526 def Imm0_7AsmOperand: ImmAsmOperand { let Name = "Imm0_7"; }
527 def imm0_7 : Operand<i32>, ImmLeaf<i32, [{
528   return Imm >= 0 && Imm < 8;
529 }]> {
530   let ParserMatchClass = Imm0_7AsmOperand;
531 }
532
533 /// imm8 predicate - Immediate is exactly 8.
534 def Imm8AsmOperand: ImmAsmOperand { let Name = "Imm8"; }
535 def imm8 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 8; }]> {
536   let ParserMatchClass = Imm8AsmOperand;
537 }
538
539 /// imm16 predicate - Immediate is exactly 16.
540 def Imm16AsmOperand: ImmAsmOperand { let Name = "Imm16"; }
541 def imm16 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 16; }]> {
542   let ParserMatchClass = Imm16AsmOperand;
543 }
544
545 /// imm32 predicate - Immediate is exactly 32.
546 def Imm32AsmOperand: ImmAsmOperand { let Name = "Imm32"; }
547 def imm32 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 32; }]> {
548   let ParserMatchClass = Imm32AsmOperand;
549 }
550
551 /// imm1_7 predicate - Immediate in the range [1,7].
552 def Imm1_7AsmOperand: ImmAsmOperand { let Name = "Imm1_7"; }
553 def imm1_7 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 8; }]> {
554   let ParserMatchClass = Imm1_7AsmOperand;
555 }
556
557 /// imm1_15 predicate - Immediate in the range [1,15].
558 def Imm1_15AsmOperand: ImmAsmOperand { let Name = "Imm1_15"; }
559 def imm1_15 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 16; }]> {
560   let ParserMatchClass = Imm1_15AsmOperand;
561 }
562
563 /// imm1_31 predicate - Immediate in the range [1,31].
564 def Imm1_31AsmOperand: ImmAsmOperand { let Name = "Imm1_31"; }
565 def imm1_31 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 32; }]> {
566   let ParserMatchClass = Imm1_31AsmOperand;
567 }
568
569 /// imm0_15 predicate - Immediate in the range [0,15].
570 def Imm0_15AsmOperand: ImmAsmOperand { let Name = "Imm0_15"; }
571 def imm0_15 : Operand<i32>, ImmLeaf<i32, [{
572   return Imm >= 0 && Imm < 16;
573 }]> {
574   let ParserMatchClass = Imm0_15AsmOperand;
575 }
576
577 /// imm0_31 predicate - True if the 32-bit immediate is in the range [0,31].
578 def Imm0_31AsmOperand: ImmAsmOperand { let Name = "Imm0_31"; }
579 def imm0_31 : Operand<i32>, ImmLeaf<i32, [{
580   return Imm >= 0 && Imm < 32;
581 }]> {
582   let ParserMatchClass = Imm0_31AsmOperand;
583 }
584
585 /// imm0_32 predicate - True if the 32-bit immediate is in the range [0,32].
586 def Imm0_32AsmOperand: ImmAsmOperand { let Name = "Imm0_32"; }
587 def imm0_32 : Operand<i32>, ImmLeaf<i32, [{
588   return Imm >= 0 && Imm < 32;
589 }]> {
590   let ParserMatchClass = Imm0_32AsmOperand;
591 }
592
593 /// imm0_63 predicate - True if the 32-bit immediate is in the range [0,63].
594 def Imm0_63AsmOperand: ImmAsmOperand { let Name = "Imm0_63"; }
595 def imm0_63 : Operand<i32>, ImmLeaf<i32, [{
596   return Imm >= 0 && Imm < 64;
597 }]> {
598   let ParserMatchClass = Imm0_63AsmOperand;
599 }
600
601 /// imm0_255 predicate - Immediate in the range [0,255].
602 def Imm0_255AsmOperand : ImmAsmOperand { let Name = "Imm0_255"; }
603 def imm0_255 : Operand<i32>, ImmLeaf<i32, [{ return Imm >= 0 && Imm < 256; }]> {
604   let ParserMatchClass = Imm0_255AsmOperand;
605 }
606
607 /// imm0_65535 - An immediate is in the range [0.65535].
608 def Imm0_65535AsmOperand: ImmAsmOperand { let Name = "Imm0_65535"; }
609 def imm0_65535 : Operand<i32>, ImmLeaf<i32, [{
610   return Imm >= 0 && Imm < 65536;
611 }]> {
612   let ParserMatchClass = Imm0_65535AsmOperand;
613 }
614
615 // imm0_65535_expr - For movt/movw - 16-bit immediate that can also reference
616 // a relocatable expression.
617 //
618 // FIXME: This really needs a Thumb version separate from the ARM version.
619 // While the range is the same, and can thus use the same match class,
620 // the encoding is different so it should have a different encoder method.
621 def Imm0_65535ExprAsmOperand: ImmAsmOperand { let Name = "Imm0_65535Expr"; }
622 def imm0_65535_expr : Operand<i32> {
623   let EncoderMethod = "getHiLo16ImmOpValue";
624   let ParserMatchClass = Imm0_65535ExprAsmOperand;
625 }
626
627 /// imm24b - True if the 32-bit immediate is encodable in 24 bits.
628 def Imm24bitAsmOperand: ImmAsmOperand { let Name = "Imm24bit"; }
629 def imm24b : Operand<i32>, ImmLeaf<i32, [{
630   return Imm >= 0 && Imm <= 0xffffff;
631 }]> {
632   let ParserMatchClass = Imm24bitAsmOperand;
633 }
634
635
636 /// bf_inv_mask_imm predicate - An AND mask to clear an arbitrary width bitfield
637 /// e.g., 0xf000ffff
638 def BitfieldAsmOperand : AsmOperandClass {
639   let Name = "Bitfield";
640   let ParserMethod = "parseBitfield";
641 }
642 def bf_inv_mask_imm : Operand<i32>,
643                       PatLeaf<(imm), [{
644   return ARM::isBitFieldInvertedMask(N->getZExtValue());
645 }] > {
646   let EncoderMethod = "getBitfieldInvertedMaskOpValue";
647   let PrintMethod = "printBitfieldInvMaskImmOperand";
648   let DecoderMethod = "DecodeBitfieldMaskOperand";
649   let ParserMatchClass = BitfieldAsmOperand;
650 }
651
652 def imm1_32_XFORM: SDNodeXForm<imm, [{
653   return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, MVT::i32);
654 }]>;
655 def Imm1_32AsmOperand: AsmOperandClass { let Name = "Imm1_32"; }
656 def imm1_32 : Operand<i32>, PatLeaf<(imm), [{
657    uint64_t Imm = N->getZExtValue();
658    return Imm > 0 && Imm <= 32;
659  }],
660     imm1_32_XFORM> {
661   let PrintMethod = "printImmPlusOneOperand";
662   let ParserMatchClass = Imm1_32AsmOperand;
663 }
664
665 def imm1_16_XFORM: SDNodeXForm<imm, [{
666   return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, MVT::i32);
667 }]>;
668 def Imm1_16AsmOperand: AsmOperandClass { let Name = "Imm1_16"; }
669 def imm1_16 : Operand<i32>, PatLeaf<(imm), [{ return Imm > 0 && Imm <= 16; }],
670     imm1_16_XFORM> {
671   let PrintMethod = "printImmPlusOneOperand";
672   let ParserMatchClass = Imm1_16AsmOperand;
673 }
674
675 // Define ARM specific addressing modes.
676 // addrmode_imm12 := reg +/- imm12
677 //
678 def MemImm12OffsetAsmOperand : AsmOperandClass { let Name = "MemImm12Offset"; }
679 def addrmode_imm12 : Operand<i32>,
680                      ComplexPattern<i32, 2, "SelectAddrModeImm12", []> {
681   // 12-bit immediate operand. Note that instructions using this encode
682   // #0 and #-0 differently. We flag #-0 as the magic value INT32_MIN. All other
683   // immediate values are as normal.
684
685   let EncoderMethod = "getAddrModeImm12OpValue";
686   let PrintMethod = "printAddrModeImm12Operand";
687   let DecoderMethod = "DecodeAddrModeImm12Operand";
688   let ParserMatchClass = MemImm12OffsetAsmOperand;
689   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
690 }
691 // ldst_so_reg := reg +/- reg shop imm
692 //
693 def MemRegOffsetAsmOperand : AsmOperandClass { let Name = "MemRegOffset"; }
694 def ldst_so_reg : Operand<i32>,
695                   ComplexPattern<i32, 3, "SelectLdStSOReg", []> {
696   let EncoderMethod = "getLdStSORegOpValue";
697   // FIXME: Simplify the printer
698   let PrintMethod = "printAddrMode2Operand";
699   let DecoderMethod = "DecodeSORegMemOperand";
700   let ParserMatchClass = MemRegOffsetAsmOperand;
701   let MIOperandInfo = (ops GPR:$base, GPRnopc:$offsreg, i32imm:$shift);
702 }
703
704 // postidx_imm8 := +/- [0,255]
705 //
706 // 9 bit value:
707 //  {8}       1 is imm8 is non-negative. 0 otherwise.
708 //  {7-0}     [0,255] imm8 value.
709 def PostIdxImm8AsmOperand : AsmOperandClass { let Name = "PostIdxImm8"; }
710 def postidx_imm8 : Operand<i32> {
711   let PrintMethod = "printPostIdxImm8Operand";
712   let ParserMatchClass = PostIdxImm8AsmOperand;
713   let MIOperandInfo = (ops i32imm);
714 }
715
716 // postidx_imm8s4 := +/- [0,1020]
717 //
718 // 9 bit value:
719 //  {8}       1 is imm8 is non-negative. 0 otherwise.
720 //  {7-0}     [0,255] imm8 value, scaled by 4.
721 def PostIdxImm8s4AsmOperand : AsmOperandClass { let Name = "PostIdxImm8s4"; }
722 def postidx_imm8s4 : Operand<i32> {
723   let PrintMethod = "printPostIdxImm8s4Operand";
724   let ParserMatchClass = PostIdxImm8s4AsmOperand;
725   let MIOperandInfo = (ops i32imm);
726 }
727
728
729 // postidx_reg := +/- reg
730 //
731 def PostIdxRegAsmOperand : AsmOperandClass {
732   let Name = "PostIdxReg";
733   let ParserMethod = "parsePostIdxReg";
734 }
735 def postidx_reg : Operand<i32> {
736   let EncoderMethod = "getPostIdxRegOpValue";
737   let DecoderMethod = "DecodePostIdxReg";
738   let PrintMethod = "printPostIdxRegOperand";
739   let ParserMatchClass = PostIdxRegAsmOperand;
740   let MIOperandInfo = (ops GPR, i32imm);
741 }
742
743
744 // addrmode2 := reg +/- imm12
745 //           := reg +/- reg shop imm
746 //
747 // FIXME: addrmode2 should be refactored the rest of the way to always
748 // use explicit imm vs. reg versions above (addrmode_imm12 and ldst_so_reg).
749 def AddrMode2AsmOperand : AsmOperandClass { let Name = "AddrMode2"; }
750 def addrmode2 : Operand<i32>,
751                 ComplexPattern<i32, 3, "SelectAddrMode2", []> {
752   let EncoderMethod = "getAddrMode2OpValue";
753   let PrintMethod = "printAddrMode2Operand";
754   let ParserMatchClass = AddrMode2AsmOperand;
755   let MIOperandInfo = (ops GPR:$base, GPR:$offsreg, i32imm:$offsimm);
756 }
757
758 def PostIdxRegShiftedAsmOperand : AsmOperandClass {
759   let Name = "PostIdxRegShifted";
760   let ParserMethod = "parsePostIdxReg";
761 }
762 def am2offset_reg : Operand<i32>,
763                 ComplexPattern<i32, 2, "SelectAddrMode2OffsetReg",
764                 [], [SDNPWantRoot]> {
765   let EncoderMethod = "getAddrMode2OffsetOpValue";
766   let PrintMethod = "printAddrMode2OffsetOperand";
767   // When using this for assembly, it's always as a post-index offset.
768   let ParserMatchClass = PostIdxRegShiftedAsmOperand;
769   let MIOperandInfo = (ops GPR, i32imm);
770 }
771
772 // FIXME: am2offset_imm should only need the immediate, not the GPR. Having
773 // the GPR is purely vestigal at this point.
774 def AM2OffsetImmAsmOperand : AsmOperandClass { let Name = "AM2OffsetImm"; }
775 def am2offset_imm : Operand<i32>,
776                 ComplexPattern<i32, 2, "SelectAddrMode2OffsetImm",
777                 [], [SDNPWantRoot]> {
778   let EncoderMethod = "getAddrMode2OffsetOpValue";
779   let PrintMethod = "printAddrMode2OffsetOperand";
780   let ParserMatchClass = AM2OffsetImmAsmOperand;
781   let MIOperandInfo = (ops GPR, i32imm);
782 }
783
784
785 // addrmode3 := reg +/- reg
786 // addrmode3 := reg +/- imm8
787 //
788 // FIXME: split into imm vs. reg versions.
789 def AddrMode3AsmOperand : AsmOperandClass { let Name = "AddrMode3"; }
790 def addrmode3 : Operand<i32>,
791                 ComplexPattern<i32, 3, "SelectAddrMode3", []> {
792   let EncoderMethod = "getAddrMode3OpValue";
793   let PrintMethod = "printAddrMode3Operand";
794   let ParserMatchClass = AddrMode3AsmOperand;
795   let MIOperandInfo = (ops GPR:$base, GPR:$offsreg, i32imm:$offsimm);
796 }
797
798 // FIXME: split into imm vs. reg versions.
799 // FIXME: parser method to handle +/- register.
800 def AM3OffsetAsmOperand : AsmOperandClass {
801   let Name = "AM3Offset";
802   let ParserMethod = "parseAM3Offset";
803 }
804 def am3offset : Operand<i32>,
805                 ComplexPattern<i32, 2, "SelectAddrMode3Offset",
806                                [], [SDNPWantRoot]> {
807   let EncoderMethod = "getAddrMode3OffsetOpValue";
808   let PrintMethod = "printAddrMode3OffsetOperand";
809   let ParserMatchClass = AM3OffsetAsmOperand;
810   let MIOperandInfo = (ops GPR, i32imm);
811 }
812
813 // ldstm_mode := {ia, ib, da, db}
814 //
815 def ldstm_mode : OptionalDefOperand<OtherVT, (ops i32), (ops (i32 1))> {
816   let EncoderMethod = "getLdStmModeOpValue";
817   let PrintMethod = "printLdStmModeOperand";
818 }
819
820 // addrmode5 := reg +/- imm8*4
821 //
822 def AddrMode5AsmOperand : AsmOperandClass { let Name = "AddrMode5"; }
823 def addrmode5 : Operand<i32>,
824                 ComplexPattern<i32, 2, "SelectAddrMode5", []> {
825   let PrintMethod = "printAddrMode5Operand";
826   let EncoderMethod = "getAddrMode5OpValue";
827   let DecoderMethod = "DecodeAddrMode5Operand";
828   let ParserMatchClass = AddrMode5AsmOperand;
829   let MIOperandInfo = (ops GPR:$base, i32imm);
830 }
831
832 // addrmode6 := reg with optional alignment
833 //
834 def AddrMode6AsmOperand : AsmOperandClass { let Name = "AlignedMemory"; }
835 def addrmode6 : Operand<i32>,
836                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
837   let PrintMethod = "printAddrMode6Operand";
838   let MIOperandInfo = (ops GPR:$addr, i32imm:$align);
839   let EncoderMethod = "getAddrMode6AddressOpValue";
840   let DecoderMethod = "DecodeAddrMode6Operand";
841   let ParserMatchClass = AddrMode6AsmOperand;
842 }
843
844 def am6offset : Operand<i32>,
845                 ComplexPattern<i32, 1, "SelectAddrMode6Offset",
846                                [], [SDNPWantRoot]> {
847   let PrintMethod = "printAddrMode6OffsetOperand";
848   let MIOperandInfo = (ops GPR);
849   let EncoderMethod = "getAddrMode6OffsetOpValue";
850   let DecoderMethod = "DecodeGPRRegisterClass";
851 }
852
853 // Special version of addrmode6 to handle alignment encoding for VST1/VLD1
854 // (single element from one lane) for size 32.
855 def addrmode6oneL32 : Operand<i32>,
856                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
857   let PrintMethod = "printAddrMode6Operand";
858   let MIOperandInfo = (ops GPR:$addr, i32imm);
859   let EncoderMethod = "getAddrMode6OneLane32AddressOpValue";
860 }
861
862 // Special version of addrmode6 to handle alignment encoding for VLD-dup
863 // instructions, specifically VLD4-dup.
864 def addrmode6dup : Operand<i32>,
865                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
866   let PrintMethod = "printAddrMode6Operand";
867   let MIOperandInfo = (ops GPR:$addr, i32imm);
868   let EncoderMethod = "getAddrMode6DupAddressOpValue";
869   // FIXME: This is close, but not quite right. The alignment specifier is
870   // different.
871   let ParserMatchClass = AddrMode6AsmOperand;
872 }
873
874 // addrmodepc := pc + reg
875 //
876 def addrmodepc : Operand<i32>,
877                  ComplexPattern<i32, 2, "SelectAddrModePC", []> {
878   let PrintMethod = "printAddrModePCOperand";
879   let MIOperandInfo = (ops GPR, i32imm);
880 }
881
882 // addr_offset_none := reg
883 //
884 def MemNoOffsetAsmOperand : AsmOperandClass { let Name = "MemNoOffset"; }
885 def addr_offset_none : Operand<i32>,
886                        ComplexPattern<i32, 1, "SelectAddrOffsetNone", []> {
887   let PrintMethod = "printAddrMode7Operand";
888   let DecoderMethod = "DecodeAddrMode7Operand";
889   let ParserMatchClass = MemNoOffsetAsmOperand;
890   let MIOperandInfo = (ops GPR:$base);
891 }
892
893 def nohash_imm : Operand<i32> {
894   let PrintMethod = "printNoHashImmediate";
895 }
896
897 def CoprocNumAsmOperand : AsmOperandClass {
898   let Name = "CoprocNum";
899   let ParserMethod = "parseCoprocNumOperand";
900 }
901 def p_imm : Operand<i32> {
902   let PrintMethod = "printPImmediate";
903   let ParserMatchClass = CoprocNumAsmOperand;
904   let DecoderMethod = "DecodeCoprocessor";
905 }
906
907 def CoprocRegAsmOperand : AsmOperandClass {
908   let Name = "CoprocReg";
909   let ParserMethod = "parseCoprocRegOperand";
910 }
911 def c_imm : Operand<i32> {
912   let PrintMethod = "printCImmediate";
913   let ParserMatchClass = CoprocRegAsmOperand;
914 }
915 def CoprocOptionAsmOperand : AsmOperandClass {
916   let Name = "CoprocOption";
917   let ParserMethod = "parseCoprocOptionOperand";
918 }
919 def coproc_option_imm : Operand<i32> {
920   let PrintMethod = "printCoprocOptionImm";
921   let ParserMatchClass = CoprocOptionAsmOperand;
922 }
923
924 //===----------------------------------------------------------------------===//
925
926 include "ARMInstrFormats.td"
927
928 //===----------------------------------------------------------------------===//
929 // Multiclass helpers...
930 //
931
932 /// AsI1_bin_irs - Defines a set of (op r, {so_imm|r|so_reg}) patterns for a
933 /// binop that produces a value.
934 multiclass AsI1_bin_irs<bits<4> opcod, string opc,
935                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
936                         PatFrag opnode, string baseOpc, bit Commutable = 0> {
937   // The register-immediate version is re-materializable. This is useful
938   // in particular for taking the address of a local.
939   let isReMaterializable = 1 in {
940   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm), DPFrm,
941                iii, opc, "\t$Rd, $Rn, $imm",
942                [(set GPR:$Rd, (opnode GPR:$Rn, so_imm:$imm))]> {
943     bits<4> Rd;
944     bits<4> Rn;
945     bits<12> imm;
946     let Inst{25} = 1;
947     let Inst{19-16} = Rn;
948     let Inst{15-12} = Rd;
949     let Inst{11-0} = imm;
950   }
951   }
952   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm,
953                iir, opc, "\t$Rd, $Rn, $Rm",
954                [(set GPR:$Rd, (opnode GPR:$Rn, GPR:$Rm))]> {
955     bits<4> Rd;
956     bits<4> Rn;
957     bits<4> Rm;
958     let Inst{25} = 0;
959     let isCommutable = Commutable;
960     let Inst{19-16} = Rn;
961     let Inst{15-12} = Rd;
962     let Inst{11-4} = 0b00000000;
963     let Inst{3-0} = Rm;
964   }
965
966   def rsi : AsI1<opcod, (outs GPR:$Rd),
967                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm,
968                iis, opc, "\t$Rd, $Rn, $shift",
969                [(set GPR:$Rd, (opnode GPR:$Rn, so_reg_imm:$shift))]> {
970     bits<4> Rd;
971     bits<4> Rn;
972     bits<12> shift;
973     let Inst{25} = 0;
974     let Inst{19-16} = Rn;
975     let Inst{15-12} = Rd;
976     let Inst{11-5} = shift{11-5};
977     let Inst{4} = 0;
978     let Inst{3-0} = shift{3-0};
979   }
980
981   def rsr : AsI1<opcod, (outs GPR:$Rd),
982                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm,
983                iis, opc, "\t$Rd, $Rn, $shift",
984                [(set GPR:$Rd, (opnode GPR:$Rn, so_reg_reg:$shift))]> {
985     bits<4> Rd;
986     bits<4> Rn;
987     bits<12> shift;
988     let Inst{25} = 0;
989     let Inst{19-16} = Rn;
990     let Inst{15-12} = Rd;
991     let Inst{11-8} = shift{11-8};
992     let Inst{7} = 0;
993     let Inst{6-5} = shift{6-5};
994     let Inst{4} = 1;
995     let Inst{3-0} = shift{3-0};
996   }
997
998   // Assembly aliases for optional destination operand when it's the same
999   // as the source operand.
1000   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
1001      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPR:$Rdn, GPR:$Rdn,
1002                                                     so_imm:$imm, pred:$p,
1003                                                     cc_out:$s)>,
1004      Requires<[IsARM]>;
1005   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $Rm"),
1006      (!cast<Instruction>(!strconcat(baseOpc, "rr")) GPR:$Rdn, GPR:$Rdn,
1007                                                     GPR:$Rm, pred:$p,
1008                                                     cc_out:$s)>,
1009      Requires<[IsARM]>;
1010   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1011      (!cast<Instruction>(!strconcat(baseOpc, "rsi")) GPR:$Rdn, GPR:$Rdn,
1012                                                     so_reg_imm:$shift, pred:$p,
1013                                                     cc_out:$s)>,
1014      Requires<[IsARM]>;
1015   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1016      (!cast<Instruction>(!strconcat(baseOpc, "rsr")) GPR:$Rdn, GPR:$Rdn,
1017                                                     so_reg_reg:$shift, pred:$p,
1018                                                     cc_out:$s)>,
1019      Requires<[IsARM]>;
1020
1021 }
1022
1023 /// AsI1_rbin_irs - Same as AsI1_bin_irs except the order of operands are
1024 /// reversed.  The 'rr' form is only defined for the disassembler; for codegen
1025 /// it is equivalent to the AsI1_bin_irs counterpart.
1026 multiclass AsI1_rbin_irs<bits<4> opcod, string opc,
1027                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1028                         PatFrag opnode, string baseOpc, bit Commutable = 0> {
1029   // The register-immediate version is re-materializable. This is useful
1030   // in particular for taking the address of a local.
1031   let isReMaterializable = 1 in {
1032   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm), DPFrm,
1033                iii, opc, "\t$Rd, $Rn, $imm",
1034                [(set GPR:$Rd, (opnode so_imm:$imm, GPR:$Rn))]> {
1035     bits<4> Rd;
1036     bits<4> Rn;
1037     bits<12> imm;
1038     let Inst{25} = 1;
1039     let Inst{19-16} = Rn;
1040     let Inst{15-12} = Rd;
1041     let Inst{11-0} = imm;
1042   }
1043   }
1044   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm,
1045                iir, opc, "\t$Rd, $Rn, $Rm",
1046                [/* pattern left blank */]> {
1047     bits<4> Rd;
1048     bits<4> Rn;
1049     bits<4> Rm;
1050     let Inst{11-4} = 0b00000000;
1051     let Inst{25} = 0;
1052     let Inst{3-0} = Rm;
1053     let Inst{15-12} = Rd;
1054     let Inst{19-16} = Rn;
1055   }
1056
1057   def rsi : AsI1<opcod, (outs GPR:$Rd),
1058                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm,
1059                iis, opc, "\t$Rd, $Rn, $shift",
1060                [(set GPR:$Rd, (opnode so_reg_imm:$shift, GPR:$Rn))]> {
1061     bits<4> Rd;
1062     bits<4> Rn;
1063     bits<12> shift;
1064     let Inst{25} = 0;
1065     let Inst{19-16} = Rn;
1066     let Inst{15-12} = Rd;
1067     let Inst{11-5} = shift{11-5};
1068     let Inst{4} = 0;
1069     let Inst{3-0} = shift{3-0};
1070   }
1071
1072   def rsr : AsI1<opcod, (outs GPR:$Rd),
1073                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm,
1074                iis, opc, "\t$Rd, $Rn, $shift",
1075                [(set GPR:$Rd, (opnode so_reg_reg:$shift, GPR:$Rn))]> {
1076     bits<4> Rd;
1077     bits<4> Rn;
1078     bits<12> shift;
1079     let Inst{25} = 0;
1080     let Inst{19-16} = Rn;
1081     let Inst{15-12} = Rd;
1082     let Inst{11-8} = shift{11-8};
1083     let Inst{7} = 0;
1084     let Inst{6-5} = shift{6-5};
1085     let Inst{4} = 1;
1086     let Inst{3-0} = shift{3-0};
1087   }
1088
1089   // Assembly aliases for optional destination operand when it's the same
1090   // as the source operand.
1091   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
1092      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPR:$Rdn, GPR:$Rdn,
1093                                                     so_imm:$imm, pred:$p,
1094                                                     cc_out:$s)>,
1095      Requires<[IsARM]>;
1096   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $Rm"),
1097      (!cast<Instruction>(!strconcat(baseOpc, "rr")) GPR:$Rdn, GPR:$Rdn,
1098                                                     GPR:$Rm, pred:$p,
1099                                                     cc_out:$s)>,
1100      Requires<[IsARM]>;
1101   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1102      (!cast<Instruction>(!strconcat(baseOpc, "rsi")) GPR:$Rdn, GPR:$Rdn,
1103                                                     so_reg_imm:$shift, pred:$p,
1104                                                     cc_out:$s)>,
1105      Requires<[IsARM]>;
1106   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1107      (!cast<Instruction>(!strconcat(baseOpc, "rsr")) GPR:$Rdn, GPR:$Rdn,
1108                                                     so_reg_reg:$shift, pred:$p,
1109                                                     cc_out:$s)>,
1110      Requires<[IsARM]>;
1111
1112 }
1113
1114 /// AsI1_bin_s_irs - Same as AsI1_bin_irs except it sets the 's' bit by default.
1115 ///
1116 /// These opcodes will be converted to the real non-S opcodes by
1117 /// AdjustInstrPostInstrSelection after giving them an optional CPSR operand.
1118 let hasPostISelHook = 1, Defs = [CPSR] in {
1119 multiclass AsI1_bin_s_irs<InstrItinClass iii, InstrItinClass iir,
1120                           InstrItinClass iis, PatFrag opnode,
1121                           bit Commutable = 0> {
1122   def ri : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm, pred:$p),
1123                          4, iii,
1124                          [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_imm:$imm))]>;
1125
1126   def rr : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, pred:$p),
1127                          4, iir,
1128                          [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, GPR:$Rm))]> {
1129     let isCommutable = Commutable;
1130   }
1131   def rsi : ARMPseudoInst<(outs GPR:$Rd),
1132                           (ins GPR:$Rn, so_reg_imm:$shift, pred:$p),
1133                           4, iis,
1134                           [(set GPR:$Rd, CPSR, (opnode GPR:$Rn,
1135                                                 so_reg_imm:$shift))]>;
1136
1137   def rsr : ARMPseudoInst<(outs GPR:$Rd),
1138                           (ins GPR:$Rn, so_reg_reg:$shift, pred:$p),
1139                           4, iis,
1140                           [(set GPR:$Rd, CPSR, (opnode GPR:$Rn,
1141                                                 so_reg_reg:$shift))]>;
1142 }
1143 }
1144
1145 /// AsI1_rbin_s_is - Same as AsI1_bin_s_irs, except selection DAG
1146 /// operands are reversed.
1147 let hasPostISelHook = 1, Defs = [CPSR] in {
1148 multiclass AsI1_rbin_s_is<InstrItinClass iii, InstrItinClass iir,
1149                           InstrItinClass iis, PatFrag opnode,
1150                           bit Commutable = 0> {
1151   def ri : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm, pred:$p),
1152                          4, iii,
1153                          [(set GPR:$Rd, CPSR, (opnode so_imm:$imm, GPR:$Rn))]>;
1154
1155   def rsi : ARMPseudoInst<(outs GPR:$Rd),
1156                           (ins GPR:$Rn, so_reg_imm:$shift, pred:$p),
1157                           4, iis,
1158                           [(set GPR:$Rd, CPSR, (opnode so_reg_imm:$shift,
1159                                              GPR:$Rn))]>;
1160
1161   def rsr : ARMPseudoInst<(outs GPR:$Rd),
1162                           (ins GPR:$Rn, so_reg_reg:$shift, pred:$p),
1163                           4, iis,
1164                           [(set GPR:$Rd, CPSR, (opnode so_reg_reg:$shift,
1165                                              GPR:$Rn))]>;
1166 }
1167 }
1168
1169 /// AI1_cmp_irs - Defines a set of (op r, {so_imm|r|so_reg}) cmp / test
1170 /// patterns. Similar to AsI1_bin_irs except the instruction does not produce
1171 /// a explicit result, only implicitly set CPSR.
1172 let isCompare = 1, Defs = [CPSR] in {
1173 multiclass AI1_cmp_irs<bits<4> opcod, string opc,
1174                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1175                        PatFrag opnode, bit Commutable = 0> {
1176   def ri : AI1<opcod, (outs), (ins GPR:$Rn, so_imm:$imm), DPFrm, iii,
1177                opc, "\t$Rn, $imm",
1178                [(opnode GPR:$Rn, so_imm:$imm)]> {
1179     bits<4> Rn;
1180     bits<12> imm;
1181     let Inst{25} = 1;
1182     let Inst{20} = 1;
1183     let Inst{19-16} = Rn;
1184     let Inst{15-12} = 0b0000;
1185     let Inst{11-0} = imm;
1186   }
1187   def rr : AI1<opcod, (outs), (ins GPR:$Rn, GPR:$Rm), DPFrm, iir,
1188                opc, "\t$Rn, $Rm",
1189                [(opnode GPR:$Rn, GPR:$Rm)]> {
1190     bits<4> Rn;
1191     bits<4> Rm;
1192     let isCommutable = Commutable;
1193     let Inst{25} = 0;
1194     let Inst{20} = 1;
1195     let Inst{19-16} = Rn;
1196     let Inst{15-12} = 0b0000;
1197     let Inst{11-4} = 0b00000000;
1198     let Inst{3-0} = Rm;
1199   }
1200   def rsi : AI1<opcod, (outs),
1201                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm, iis,
1202                opc, "\t$Rn, $shift",
1203                [(opnode GPR:$Rn, so_reg_imm:$shift)]> {
1204     bits<4> Rn;
1205     bits<12> shift;
1206     let Inst{25} = 0;
1207     let Inst{20} = 1;
1208     let Inst{19-16} = Rn;
1209     let Inst{15-12} = 0b0000;
1210     let Inst{11-5} = shift{11-5};
1211     let Inst{4} = 0;
1212     let Inst{3-0} = shift{3-0};
1213   }
1214   def rsr : AI1<opcod, (outs),
1215                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm, iis,
1216                opc, "\t$Rn, $shift",
1217                [(opnode GPR:$Rn, so_reg_reg:$shift)]> {
1218     bits<4> Rn;
1219     bits<12> shift;
1220     let Inst{25} = 0;
1221     let Inst{20} = 1;
1222     let Inst{19-16} = Rn;
1223     let Inst{15-12} = 0b0000;
1224     let Inst{11-8} = shift{11-8};
1225     let Inst{7} = 0;
1226     let Inst{6-5} = shift{6-5};
1227     let Inst{4} = 1;
1228     let Inst{3-0} = shift{3-0};
1229   }
1230
1231 }
1232 }
1233
1234 /// AI_ext_rrot - A unary operation with two forms: one whose operand is a
1235 /// register and one whose operand is a register rotated by 8/16/24.
1236 /// FIXME: Remove the 'r' variant. Its rot_imm is zero.
1237 class AI_ext_rrot<bits<8> opcod, string opc, PatFrag opnode>
1238   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPRnopc:$Rm, rot_imm:$rot),
1239           IIC_iEXTr, opc, "\t$Rd, $Rm$rot",
1240           [(set GPRnopc:$Rd, (opnode (rotr GPRnopc:$Rm, rot_imm:$rot)))]>,
1241        Requires<[IsARM, HasV6]> {
1242   bits<4> Rd;
1243   bits<4> Rm;
1244   bits<2> rot;
1245   let Inst{19-16} = 0b1111;
1246   let Inst{15-12} = Rd;
1247   let Inst{11-10} = rot;
1248   let Inst{3-0}   = Rm;
1249 }
1250
1251 class AI_ext_rrot_np<bits<8> opcod, string opc>
1252   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPRnopc:$Rm, rot_imm:$rot),
1253           IIC_iEXTr, opc, "\t$Rd, $Rm$rot", []>,
1254        Requires<[IsARM, HasV6]> {
1255   bits<2> rot;
1256   let Inst{19-16} = 0b1111;
1257   let Inst{11-10} = rot;
1258 }
1259
1260 /// AI_exta_rrot - A binary operation with two forms: one whose operand is a
1261 /// register and one whose operand is a register rotated by 8/16/24.
1262 class AI_exta_rrot<bits<8> opcod, string opc, PatFrag opnode>
1263   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPR:$Rn, GPRnopc:$Rm, rot_imm:$rot),
1264           IIC_iEXTAr, opc, "\t$Rd, $Rn, $Rm$rot",
1265           [(set GPRnopc:$Rd, (opnode GPR:$Rn,
1266                                      (rotr GPRnopc:$Rm, rot_imm:$rot)))]>,
1267         Requires<[IsARM, HasV6]> {
1268   bits<4> Rd;
1269   bits<4> Rm;
1270   bits<4> Rn;
1271   bits<2> rot;
1272   let Inst{19-16} = Rn;
1273   let Inst{15-12} = Rd;
1274   let Inst{11-10} = rot;
1275   let Inst{9-4}   = 0b000111;
1276   let Inst{3-0}   = Rm;
1277 }
1278
1279 class AI_exta_rrot_np<bits<8> opcod, string opc>
1280   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPR:$Rn, GPRnopc:$Rm, rot_imm:$rot),
1281           IIC_iEXTAr, opc, "\t$Rd, $Rn, $Rm$rot", []>,
1282        Requires<[IsARM, HasV6]> {
1283   bits<4> Rn;
1284   bits<2> rot;
1285   let Inst{19-16} = Rn;
1286   let Inst{11-10} = rot;
1287 }
1288
1289 /// AI1_adde_sube_irs - Define instructions and patterns for adde and sube.
1290 multiclass AI1_adde_sube_irs<bits<4> opcod, string opc, PatFrag opnode,
1291                              string baseOpc, bit Commutable = 0> {
1292   let hasPostISelHook = 1, Defs = [CPSR], Uses = [CPSR] in {
1293   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm),
1294                 DPFrm, IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
1295                [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_imm:$imm, CPSR))]>,
1296                Requires<[IsARM]> {
1297     bits<4> Rd;
1298     bits<4> Rn;
1299     bits<12> imm;
1300     let Inst{25} = 1;
1301     let Inst{15-12} = Rd;
1302     let Inst{19-16} = Rn;
1303     let Inst{11-0} = imm;
1304   }
1305   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1306                 DPFrm, IIC_iALUr, opc, "\t$Rd, $Rn, $Rm",
1307                [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, GPR:$Rm, CPSR))]>,
1308                Requires<[IsARM]> {
1309     bits<4> Rd;
1310     bits<4> Rn;
1311     bits<4> Rm;
1312     let Inst{11-4} = 0b00000000;
1313     let Inst{25} = 0;
1314     let isCommutable = Commutable;
1315     let Inst{3-0} = Rm;
1316     let Inst{15-12} = Rd;
1317     let Inst{19-16} = Rn;
1318   }
1319   def rsi : AsI1<opcod, (outs GPR:$Rd),
1320                 (ins GPR:$Rn, so_reg_imm:$shift),
1321                 DPSoRegImmFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1322               [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_reg_imm:$shift, CPSR))]>,
1323                Requires<[IsARM]> {
1324     bits<4> Rd;
1325     bits<4> Rn;
1326     bits<12> shift;
1327     let Inst{25} = 0;
1328     let Inst{19-16} = Rn;
1329     let Inst{15-12} = Rd;
1330     let Inst{11-5} = shift{11-5};
1331     let Inst{4} = 0;
1332     let Inst{3-0} = shift{3-0};
1333   }
1334   def rsr : AsI1<opcod, (outs GPR:$Rd),
1335                 (ins GPR:$Rn, so_reg_reg:$shift),
1336                 DPSoRegRegFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1337               [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_reg_reg:$shift, CPSR))]>,
1338                Requires<[IsARM]> {
1339     bits<4> Rd;
1340     bits<4> Rn;
1341     bits<12> shift;
1342     let Inst{25} = 0;
1343     let Inst{19-16} = Rn;
1344     let Inst{15-12} = Rd;
1345     let Inst{11-8} = shift{11-8};
1346     let Inst{7} = 0;
1347     let Inst{6-5} = shift{6-5};
1348     let Inst{4} = 1;
1349     let Inst{3-0} = shift{3-0};
1350   }
1351   }
1352
1353   // Assembly aliases for optional destination operand when it's the same
1354   // as the source operand.
1355   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
1356      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPR:$Rdn, GPR:$Rdn,
1357                                                     so_imm:$imm, pred:$p,
1358                                                     cc_out:$s)>,
1359      Requires<[IsARM]>;
1360   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $Rm"),
1361      (!cast<Instruction>(!strconcat(baseOpc, "rr")) GPR:$Rdn, GPR:$Rdn,
1362                                                     GPR:$Rm, pred:$p,
1363                                                     cc_out:$s)>,
1364      Requires<[IsARM]>;
1365   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1366      (!cast<Instruction>(!strconcat(baseOpc, "rsi")) GPR:$Rdn, GPR:$Rdn,
1367                                                     so_reg_imm:$shift, pred:$p,
1368                                                     cc_out:$s)>,
1369      Requires<[IsARM]>;
1370   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1371      (!cast<Instruction>(!strconcat(baseOpc, "rsr")) GPR:$Rdn, GPR:$Rdn,
1372                                                     so_reg_reg:$shift, pred:$p,
1373                                                     cc_out:$s)>,
1374      Requires<[IsARM]>;
1375 }
1376
1377 /// AI1_rsc_irs - Define instructions and patterns for rsc
1378 multiclass AI1_rsc_irs<bits<4> opcod, string opc, PatFrag opnode,
1379                        string baseOpc> {
1380   let hasPostISelHook = 1, Defs = [CPSR], Uses = [CPSR] in {
1381   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm),
1382                 DPFrm, IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
1383                [(set GPR:$Rd, CPSR, (opnode so_imm:$imm, GPR:$Rn, CPSR))]>,
1384                Requires<[IsARM]> {
1385     bits<4> Rd;
1386     bits<4> Rn;
1387     bits<12> imm;
1388     let Inst{25} = 1;
1389     let Inst{15-12} = Rd;
1390     let Inst{19-16} = Rn;
1391     let Inst{11-0} = imm;
1392   }
1393   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1394                 DPFrm, IIC_iALUr, opc, "\t$Rd, $Rn, $Rm",
1395                [/* pattern left blank */]> {
1396     bits<4> Rd;
1397     bits<4> Rn;
1398     bits<4> Rm;
1399     let Inst{11-4} = 0b00000000;
1400     let Inst{25} = 0;
1401     let Inst{3-0} = Rm;
1402     let Inst{15-12} = Rd;
1403     let Inst{19-16} = Rn;
1404   }
1405   def rsi : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_reg_imm:$shift),
1406                 DPSoRegImmFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1407               [(set GPR:$Rd, CPSR, (opnode so_reg_imm:$shift, GPR:$Rn, CPSR))]>,
1408                Requires<[IsARM]> {
1409     bits<4> Rd;
1410     bits<4> Rn;
1411     bits<12> shift;
1412     let Inst{25} = 0;
1413     let Inst{19-16} = Rn;
1414     let Inst{15-12} = Rd;
1415     let Inst{11-5} = shift{11-5};
1416     let Inst{4} = 0;
1417     let Inst{3-0} = shift{3-0};
1418   }
1419   def rsr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_reg_reg:$shift),
1420                 DPSoRegRegFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1421               [(set GPR:$Rd, CPSR, (opnode so_reg_reg:$shift, GPR:$Rn, CPSR))]>,
1422                Requires<[IsARM]> {
1423     bits<4> Rd;
1424     bits<4> Rn;
1425     bits<12> shift;
1426     let Inst{25} = 0;
1427     let Inst{19-16} = Rn;
1428     let Inst{15-12} = Rd;
1429     let Inst{11-8} = shift{11-8};
1430     let Inst{7} = 0;
1431     let Inst{6-5} = shift{6-5};
1432     let Inst{4} = 1;
1433     let Inst{3-0} = shift{3-0};
1434   }
1435   }
1436
1437   // Assembly aliases for optional destination operand when it's the same
1438   // as the source operand.
1439   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
1440      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPR:$Rdn, GPR:$Rdn,
1441                                                     so_imm:$imm, pred:$p,
1442                                                     cc_out:$s)>,
1443      Requires<[IsARM]>;
1444   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $Rm"),
1445      (!cast<Instruction>(!strconcat(baseOpc, "rr")) GPR:$Rdn, GPR:$Rdn,
1446                                                     GPR:$Rm, pred:$p,
1447                                                     cc_out:$s)>,
1448      Requires<[IsARM]>;
1449   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1450      (!cast<Instruction>(!strconcat(baseOpc, "rsi")) GPR:$Rdn, GPR:$Rdn,
1451                                                     so_reg_imm:$shift, pred:$p,
1452                                                     cc_out:$s)>,
1453      Requires<[IsARM]>;
1454   def : InstAlias<!strconcat(opc, "${s}${p} $Rdn, $shift"),
1455      (!cast<Instruction>(!strconcat(baseOpc, "rsr")) GPR:$Rdn, GPR:$Rdn,
1456                                                     so_reg_reg:$shift, pred:$p,
1457                                                     cc_out:$s)>,
1458      Requires<[IsARM]>;
1459 }
1460
1461 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1462 multiclass AI_ldr1<bit isByte, string opc, InstrItinClass iii,
1463            InstrItinClass iir, PatFrag opnode> {
1464   // Note: We use the complex addrmode_imm12 rather than just an input
1465   // GPR and a constrained immediate so that we can use this to match
1466   // frame index references and avoid matching constant pool references.
1467   def i12: AI2ldst<0b010, 1, isByte, (outs GPR:$Rt), (ins addrmode_imm12:$addr),
1468                    AddrMode_i12, LdFrm, iii, opc, "\t$Rt, $addr",
1469                   [(set GPR:$Rt, (opnode addrmode_imm12:$addr))]> {
1470     bits<4>  Rt;
1471     bits<17> addr;
1472     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1473     let Inst{19-16} = addr{16-13};  // Rn
1474     let Inst{15-12} = Rt;
1475     let Inst{11-0}  = addr{11-0};   // imm12
1476   }
1477   def rs : AI2ldst<0b011, 1, isByte, (outs GPR:$Rt), (ins ldst_so_reg:$shift),
1478                   AddrModeNone, LdFrm, iir, opc, "\t$Rt, $shift",
1479                  [(set GPR:$Rt, (opnode ldst_so_reg:$shift))]> {
1480     bits<4>  Rt;
1481     bits<17> shift;
1482     let shift{4}    = 0;            // Inst{4} = 0
1483     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1484     let Inst{19-16} = shift{16-13}; // Rn
1485     let Inst{15-12} = Rt;
1486     let Inst{11-0}  = shift{11-0};
1487   }
1488 }
1489 }
1490
1491 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1492 multiclass AI_ldr1nopc<bit isByte, string opc, InstrItinClass iii,
1493            InstrItinClass iir, PatFrag opnode> {
1494   // Note: We use the complex addrmode_imm12 rather than just an input
1495   // GPR and a constrained immediate so that we can use this to match
1496   // frame index references and avoid matching constant pool references.
1497   def i12: AI2ldst<0b010, 1, isByte, (outs GPRnopc:$Rt), (ins addrmode_imm12:$addr),
1498                    AddrMode_i12, LdFrm, iii, opc, "\t$Rt, $addr",
1499                   [(set GPRnopc:$Rt, (opnode addrmode_imm12:$addr))]> {
1500     bits<4>  Rt;
1501     bits<17> addr;
1502     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1503     let Inst{19-16} = addr{16-13};  // Rn
1504     let Inst{15-12} = Rt;
1505     let Inst{11-0}  = addr{11-0};   // imm12
1506   }
1507   def rs : AI2ldst<0b011, 1, isByte, (outs GPRnopc:$Rt), (ins ldst_so_reg:$shift),
1508                   AddrModeNone, LdFrm, iir, opc, "\t$Rt, $shift",
1509                  [(set GPRnopc:$Rt, (opnode ldst_so_reg:$shift))]> {
1510     bits<4>  Rt;
1511     bits<17> shift;
1512     let shift{4}    = 0;            // Inst{4} = 0
1513     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1514     let Inst{19-16} = shift{16-13}; // Rn
1515     let Inst{15-12} = Rt;
1516     let Inst{11-0}  = shift{11-0};
1517   }
1518 }
1519 }
1520
1521
1522 multiclass AI_str1<bit isByte, string opc, InstrItinClass iii,
1523            InstrItinClass iir, PatFrag opnode> {
1524   // Note: We use the complex addrmode_imm12 rather than just an input
1525   // GPR and a constrained immediate so that we can use this to match
1526   // frame index references and avoid matching constant pool references.
1527   def i12 : AI2ldst<0b010, 0, isByte, (outs),
1528                    (ins GPR:$Rt, addrmode_imm12:$addr),
1529                    AddrMode_i12, StFrm, iii, opc, "\t$Rt, $addr",
1530                   [(opnode GPR:$Rt, addrmode_imm12:$addr)]> {
1531     bits<4> Rt;
1532     bits<17> addr;
1533     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1534     let Inst{19-16} = addr{16-13};  // Rn
1535     let Inst{15-12} = Rt;
1536     let Inst{11-0}  = addr{11-0};   // imm12
1537   }
1538   def rs : AI2ldst<0b011, 0, isByte, (outs), (ins GPR:$Rt, ldst_so_reg:$shift),
1539                   AddrModeNone, StFrm, iir, opc, "\t$Rt, $shift",
1540                  [(opnode GPR:$Rt, ldst_so_reg:$shift)]> {
1541     bits<4> Rt;
1542     bits<17> shift;
1543     let shift{4}    = 0;            // Inst{4} = 0
1544     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1545     let Inst{19-16} = shift{16-13}; // Rn
1546     let Inst{15-12} = Rt;
1547     let Inst{11-0}  = shift{11-0};
1548   }
1549 }
1550
1551 multiclass AI_str1nopc<bit isByte, string opc, InstrItinClass iii,
1552            InstrItinClass iir, PatFrag opnode> {
1553   // Note: We use the complex addrmode_imm12 rather than just an input
1554   // GPR and a constrained immediate so that we can use this to match
1555   // frame index references and avoid matching constant pool references.
1556   def i12 : AI2ldst<0b010, 0, isByte, (outs),
1557                    (ins GPRnopc:$Rt, addrmode_imm12:$addr),
1558                    AddrMode_i12, StFrm, iii, opc, "\t$Rt, $addr",
1559                   [(opnode GPRnopc:$Rt, addrmode_imm12:$addr)]> {
1560     bits<4> Rt;
1561     bits<17> addr;
1562     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1563     let Inst{19-16} = addr{16-13};  // Rn
1564     let Inst{15-12} = Rt;
1565     let Inst{11-0}  = addr{11-0};   // imm12
1566   }
1567   def rs : AI2ldst<0b011, 0, isByte, (outs), (ins GPRnopc:$Rt, ldst_so_reg:$shift),
1568                   AddrModeNone, StFrm, iir, opc, "\t$Rt, $shift",
1569                  [(opnode GPRnopc:$Rt, ldst_so_reg:$shift)]> {
1570     bits<4> Rt;
1571     bits<17> shift;
1572     let shift{4}    = 0;            // Inst{4} = 0
1573     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1574     let Inst{19-16} = shift{16-13}; // Rn
1575     let Inst{15-12} = Rt;
1576     let Inst{11-0}  = shift{11-0};
1577   }
1578 }
1579
1580
1581 //===----------------------------------------------------------------------===//
1582 // Instructions
1583 //===----------------------------------------------------------------------===//
1584
1585 //===----------------------------------------------------------------------===//
1586 //  Miscellaneous Instructions.
1587 //
1588
1589 /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool in
1590 /// the function.  The first operand is the ID# for this instruction, the second
1591 /// is the index into the MachineConstantPool that this is, the third is the
1592 /// size in bytes of this constant pool entry.
1593 let neverHasSideEffects = 1, isNotDuplicable = 1 in
1594 def CONSTPOOL_ENTRY :
1595 PseudoInst<(outs), (ins cpinst_operand:$instid, cpinst_operand:$cpidx,
1596                     i32imm:$size), NoItinerary, []>;
1597
1598 // FIXME: Marking these as hasSideEffects is necessary to prevent machine DCE
1599 // from removing one half of the matched pairs. That breaks PEI, which assumes
1600 // these will always be in pairs, and asserts if it finds otherwise. Better way?
1601 let Defs = [SP], Uses = [SP], hasSideEffects = 1 in {
1602 def ADJCALLSTACKUP :
1603 PseudoInst<(outs), (ins i32imm:$amt1, i32imm:$amt2, pred:$p), NoItinerary,
1604            [(ARMcallseq_end timm:$amt1, timm:$amt2)]>;
1605
1606 def ADJCALLSTACKDOWN :
1607 PseudoInst<(outs), (ins i32imm:$amt, pred:$p), NoItinerary,
1608            [(ARMcallseq_start timm:$amt)]>;
1609 }
1610
1611 // Atomic pseudo-insts which will be lowered to ldrexd/strexd loops.
1612 // (These pseudos use a hand-written selection code).
1613 let usesCustomInserter = 1, Defs = [CPSR], mayLoad = 1, mayStore = 1 in {
1614 def ATOMOR6432   : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1615                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1616                               NoItinerary, []>;
1617 def ATOMXOR6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1618                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1619                               NoItinerary, []>;
1620 def ATOMADD6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1621                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1622                               NoItinerary, []>;
1623 def ATOMSUB6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1624                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1625                               NoItinerary, []>;
1626 def ATOMNAND6432 : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1627                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1628                               NoItinerary, []>;
1629 def ATOMAND6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1630                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1631                               NoItinerary, []>;
1632 def ATOMSWAP6432 : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1633                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1634                               NoItinerary, []>;
1635 def ATOMCMPXCHG6432 : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1636                                  (ins GPR:$addr, GPR:$cmp1, GPR:$cmp2,
1637                                       GPR:$set1, GPR:$set2),
1638                                  NoItinerary, []>;
1639 }
1640
1641 def NOP : AI<(outs), (ins), MiscFrm, NoItinerary, "nop", "", []>,
1642           Requires<[IsARM, HasV6T2]> {
1643   let Inst{27-16} = 0b001100100000;
1644   let Inst{15-8} = 0b11110000;
1645   let Inst{7-0} = 0b00000000;
1646 }
1647
1648 def YIELD : AI<(outs), (ins), MiscFrm, NoItinerary, "yield", "", []>,
1649           Requires<[IsARM, HasV6T2]> {
1650   let Inst{27-16} = 0b001100100000;
1651   let Inst{15-8} = 0b11110000;
1652   let Inst{7-0} = 0b00000001;
1653 }
1654
1655 def WFE : AI<(outs), (ins), MiscFrm, NoItinerary, "wfe", "", []>,
1656           Requires<[IsARM, HasV6T2]> {
1657   let Inst{27-16} = 0b001100100000;
1658   let Inst{15-8} = 0b11110000;
1659   let Inst{7-0} = 0b00000010;
1660 }
1661
1662 def WFI : AI<(outs), (ins), MiscFrm, NoItinerary, "wfi", "", []>,
1663           Requires<[IsARM, HasV6T2]> {
1664   let Inst{27-16} = 0b001100100000;
1665   let Inst{15-8} = 0b11110000;
1666   let Inst{7-0} = 0b00000011;
1667 }
1668
1669 def SEL : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm, NoItinerary, "sel",
1670              "\t$Rd, $Rn, $Rm", []>, Requires<[IsARM, HasV6]> {
1671   bits<4> Rd;
1672   bits<4> Rn;
1673   bits<4> Rm;
1674   let Inst{3-0} = Rm;
1675   let Inst{15-12} = Rd;
1676   let Inst{19-16} = Rn;
1677   let Inst{27-20} = 0b01101000;
1678   let Inst{7-4} = 0b1011;
1679   let Inst{11-8} = 0b1111;
1680 }
1681
1682 def SEV : AI<(outs), (ins), MiscFrm, NoItinerary, "sev", "",
1683              []>, Requires<[IsARM, HasV6T2]> {
1684   let Inst{27-16} = 0b001100100000;
1685   let Inst{15-8} = 0b11110000;
1686   let Inst{7-0} = 0b00000100;
1687 }
1688
1689 // The i32imm operand $val can be used by a debugger to store more information
1690 // about the breakpoint.
1691 def BKPT : AI<(outs), (ins imm0_65535:$val), MiscFrm, NoItinerary,
1692               "bkpt", "\t$val", []>, Requires<[IsARM]> {
1693   bits<16> val;
1694   let Inst{3-0} = val{3-0};
1695   let Inst{19-8} = val{15-4};
1696   let Inst{27-20} = 0b00010010;
1697   let Inst{7-4} = 0b0111;
1698 }
1699
1700 // Change Processor State
1701 // FIXME: We should use InstAlias to handle the optional operands.
1702 class CPS<dag iops, string asm_ops>
1703   : AXI<(outs), iops, MiscFrm, NoItinerary, !strconcat("cps", asm_ops),
1704         []>, Requires<[IsARM]> {
1705   bits<2> imod;
1706   bits<3> iflags;
1707   bits<5> mode;
1708   bit M;
1709
1710   let Inst{31-28} = 0b1111;
1711   let Inst{27-20} = 0b00010000;
1712   let Inst{19-18} = imod;
1713   let Inst{17}    = M; // Enabled if mode is set;
1714   let Inst{16-9}  = 0b00000000;
1715   let Inst{8-6}   = iflags;
1716   let Inst{5}     = 0;
1717   let Inst{4-0}   = mode;
1718 }
1719
1720 let DecoderMethod = "DecodeCPSInstruction" in {
1721 let M = 1 in
1722   def CPS3p : CPS<(ins imod_op:$imod, iflags_op:$iflags, imm0_31:$mode),
1723                   "$imod\t$iflags, $mode">;
1724 let mode = 0, M = 0 in
1725   def CPS2p : CPS<(ins imod_op:$imod, iflags_op:$iflags), "$imod\t$iflags">;
1726
1727 let imod = 0, iflags = 0, M = 1 in
1728   def CPS1p : CPS<(ins imm0_31:$mode), "\t$mode">;
1729 }
1730
1731 // Preload signals the memory system of possible future data/instruction access.
1732 multiclass APreLoad<bits<1> read, bits<1> data, string opc> {
1733
1734   def i12 : AXI<(outs), (ins addrmode_imm12:$addr), MiscFrm, IIC_Preload,
1735                 !strconcat(opc, "\t$addr"),
1736                 [(ARMPreload addrmode_imm12:$addr, (i32 read), (i32 data))]> {
1737     bits<4> Rt;
1738     bits<17> addr;
1739     let Inst{31-26} = 0b111101;
1740     let Inst{25} = 0; // 0 for immediate form
1741     let Inst{24} = data;
1742     let Inst{23} = addr{12};        // U (add = ('U' == 1))
1743     let Inst{22} = read;
1744     let Inst{21-20} = 0b01;
1745     let Inst{19-16} = addr{16-13};  // Rn
1746     let Inst{15-12} = 0b1111;
1747     let Inst{11-0}  = addr{11-0};   // imm12
1748   }
1749
1750   def rs : AXI<(outs), (ins ldst_so_reg:$shift), MiscFrm, IIC_Preload,
1751                !strconcat(opc, "\t$shift"),
1752                [(ARMPreload ldst_so_reg:$shift, (i32 read), (i32 data))]> {
1753     bits<17> shift;
1754     let Inst{31-26} = 0b111101;
1755     let Inst{25} = 1; // 1 for register form
1756     let Inst{24} = data;
1757     let Inst{23} = shift{12};    // U (add = ('U' == 1))
1758     let Inst{22} = read;
1759     let Inst{21-20} = 0b01;
1760     let Inst{19-16} = shift{16-13}; // Rn
1761     let Inst{15-12} = 0b1111;
1762     let Inst{11-0}  = shift{11-0};
1763     let Inst{4} = 0;
1764   }
1765 }
1766
1767 defm PLD  : APreLoad<1, 1, "pld">,  Requires<[IsARM]>;
1768 defm PLDW : APreLoad<0, 1, "pldw">, Requires<[IsARM,HasV7,HasMP]>;
1769 defm PLI  : APreLoad<1, 0, "pli">,  Requires<[IsARM,HasV7]>;
1770
1771 def SETEND : AXI<(outs), (ins setend_op:$end), MiscFrm, NoItinerary,
1772                  "setend\t$end", []>, Requires<[IsARM]> {
1773   bits<1> end;
1774   let Inst{31-10} = 0b1111000100000001000000;
1775   let Inst{9} = end;
1776   let Inst{8-0} = 0;
1777 }
1778
1779 def DBG : AI<(outs), (ins imm0_15:$opt), MiscFrm, NoItinerary, "dbg", "\t$opt",
1780              []>, Requires<[IsARM, HasV7]> {
1781   bits<4> opt;
1782   let Inst{27-4} = 0b001100100000111100001111;
1783   let Inst{3-0} = opt;
1784 }
1785
1786 // A5.4 Permanently UNDEFINED instructions.
1787 let isBarrier = 1, isTerminator = 1 in
1788 def TRAP : AXI<(outs), (ins), MiscFrm, NoItinerary,
1789                "trap", [(trap)]>,
1790            Requires<[IsARM]> {
1791   let Inst = 0xe7ffdefe;
1792 }
1793
1794 // Address computation and loads and stores in PIC mode.
1795 let isNotDuplicable = 1 in {
1796 def PICADD  : ARMPseudoInst<(outs GPR:$dst), (ins GPR:$a, pclabel:$cp, pred:$p),
1797                             4, IIC_iALUr,
1798                             [(set GPR:$dst, (ARMpic_add GPR:$a, imm:$cp))]>;
1799
1800 let AddedComplexity = 10 in {
1801 def PICLDR  : ARMPseudoInst<(outs GPR:$dst), (ins addrmodepc:$addr, pred:$p),
1802                             4, IIC_iLoad_r,
1803                             [(set GPR:$dst, (load addrmodepc:$addr))]>;
1804
1805 def PICLDRH : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1806                             4, IIC_iLoad_bh_r,
1807                             [(set GPR:$Rt, (zextloadi16 addrmodepc:$addr))]>;
1808
1809 def PICLDRB : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1810                             4, IIC_iLoad_bh_r,
1811                             [(set GPR:$Rt, (zextloadi8 addrmodepc:$addr))]>;
1812
1813 def PICLDRSH : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1814                             4, IIC_iLoad_bh_r,
1815                             [(set GPR:$Rt, (sextloadi16 addrmodepc:$addr))]>;
1816
1817 def PICLDRSB : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1818                             4, IIC_iLoad_bh_r,
1819                             [(set GPR:$Rt, (sextloadi8 addrmodepc:$addr))]>;
1820 }
1821 let AddedComplexity = 10 in {
1822 def PICSTR  : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
1823       4, IIC_iStore_r, [(store GPR:$src, addrmodepc:$addr)]>;
1824
1825 def PICSTRH : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
1826       4, IIC_iStore_bh_r, [(truncstorei16 GPR:$src,
1827                                                    addrmodepc:$addr)]>;
1828
1829 def PICSTRB : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
1830       4, IIC_iStore_bh_r, [(truncstorei8 GPR:$src, addrmodepc:$addr)]>;
1831 }
1832 } // isNotDuplicable = 1
1833
1834
1835 // LEApcrel - Load a pc-relative address into a register without offending the
1836 // assembler.
1837 let neverHasSideEffects = 1, isReMaterializable = 1 in
1838 // The 'adr' mnemonic encodes differently if the label is before or after
1839 // the instruction. The {24-21} opcode bits are set by the fixup, as we don't
1840 // know until then which form of the instruction will be used.
1841 def ADR : AI1<{0,?,?,0}, (outs GPR:$Rd), (ins adrlabel:$label),
1842                  MiscFrm, IIC_iALUi, "adr", "\t$Rd, $label", []> {
1843   bits<4> Rd;
1844   bits<14> label;
1845   let Inst{27-25} = 0b001;
1846   let Inst{24} = 0;
1847   let Inst{23-22} = label{13-12};
1848   let Inst{21} = 0;
1849   let Inst{20} = 0;
1850   let Inst{19-16} = 0b1111;
1851   let Inst{15-12} = Rd;
1852   let Inst{11-0} = label{11-0};
1853 }
1854 def LEApcrel : ARMPseudoInst<(outs GPR:$Rd), (ins i32imm:$label, pred:$p),
1855                     4, IIC_iALUi, []>;
1856
1857 def LEApcrelJT : ARMPseudoInst<(outs GPR:$Rd),
1858                       (ins i32imm:$label, nohash_imm:$id, pred:$p),
1859                       4, IIC_iALUi, []>;
1860
1861 //===----------------------------------------------------------------------===//
1862 //  Control Flow Instructions.
1863 //
1864
1865 let isReturn = 1, isTerminator = 1, isBarrier = 1 in {
1866   // ARMV4T and above
1867   def BX_RET : AI<(outs), (ins), BrMiscFrm, IIC_Br,
1868                   "bx", "\tlr", [(ARMretflag)]>,
1869                Requires<[IsARM, HasV4T]> {
1870     let Inst{27-0}  = 0b0001001011111111111100011110;
1871   }
1872
1873   // ARMV4 only
1874   def MOVPCLR : AI<(outs), (ins), BrMiscFrm, IIC_Br,
1875                   "mov", "\tpc, lr", [(ARMretflag)]>,
1876                Requires<[IsARM, NoV4T]> {
1877     let Inst{27-0} = 0b0001101000001111000000001110;
1878   }
1879 }
1880
1881 // Indirect branches
1882 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in {
1883   // ARMV4T and above
1884   def BX : AXI<(outs), (ins GPR:$dst), BrMiscFrm, IIC_Br, "bx\t$dst",
1885                   [(brind GPR:$dst)]>,
1886               Requires<[IsARM, HasV4T]> {
1887     bits<4> dst;
1888     let Inst{31-4} = 0b1110000100101111111111110001;
1889     let Inst{3-0}  = dst;
1890   }
1891
1892   def BX_pred : AI<(outs), (ins GPR:$dst), BrMiscFrm, IIC_Br,
1893                   "bx", "\t$dst", [/* pattern left blank */]>,
1894               Requires<[IsARM, HasV4T]> {
1895     bits<4> dst;
1896     let Inst{27-4} = 0b000100101111111111110001;
1897     let Inst{3-0}  = dst;
1898   }
1899 }
1900
1901 // All calls clobber the non-callee saved registers. SP is marked as
1902 // a use to prevent stack-pointer assignments that appear immediately
1903 // before calls from potentially appearing dead.
1904 let isCall = 1,
1905   // On non-IOS platforms R9 is callee-saved.
1906   // FIXME:  Do we really need a non-predicated version? If so, it should
1907   // at least be a pseudo instruction expanding to the predicated version
1908   // at MC lowering time.
1909   Defs = [R0,  R1,  R2,  R3,  R12, LR,
1910           Q0, Q1, Q2, Q3, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15,
1911           CPSR, FPSCR],
1912   Uses = [SP] in {
1913   def BL  : ABXI<0b1011, (outs), (ins bl_target:$func, variable_ops),
1914                 IIC_Br, "bl\t$func",
1915                 [(ARMcall tglobaladdr:$func)]>,
1916             Requires<[IsARM, IsNotIOS]> {
1917     let Inst{31-28} = 0b1110;
1918     bits<24> func;
1919     let Inst{23-0} = func;
1920     let DecoderMethod = "DecodeBranchImmInstruction";
1921   }
1922
1923   def BL_pred : ABI<0b1011, (outs), (ins bl_target:$func, variable_ops),
1924                    IIC_Br, "bl", "\t$func",
1925                    [(ARMcall_pred tglobaladdr:$func)]>,
1926                 Requires<[IsARM, IsNotIOS]> {
1927     bits<24> func;
1928     let Inst{23-0} = func;
1929     let DecoderMethod = "DecodeBranchImmInstruction";
1930   }
1931
1932   // ARMv5T and above
1933   def BLX : AXI<(outs), (ins GPR:$func, variable_ops), BrMiscFrm,
1934                 IIC_Br, "blx\t$func",
1935                 [(ARMcall GPR:$func)]>,
1936             Requires<[IsARM, HasV5T, IsNotIOS]> {
1937     bits<4> func;
1938     let Inst{31-4} = 0b1110000100101111111111110011;
1939     let Inst{3-0}  = func;
1940   }
1941
1942   def BLX_pred : AI<(outs), (ins GPR:$func, variable_ops), BrMiscFrm,
1943                     IIC_Br, "blx", "\t$func",
1944                     [(ARMcall_pred GPR:$func)]>,
1945                  Requires<[IsARM, HasV5T, IsNotIOS]> {
1946     bits<4> func;
1947     let Inst{27-4} = 0b000100101111111111110011;
1948     let Inst{3-0}  = func;
1949   }
1950
1951   // ARMv4T
1952   // Note: Restrict $func to the tGPR regclass to prevent it being in LR.
1953   def BX_CALL : ARMPseudoInst<(outs), (ins tGPR:$func, variable_ops),
1954                    8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
1955                    Requires<[IsARM, HasV4T, IsNotIOS]>;
1956
1957   // ARMv4
1958   def BMOVPCRX_CALL : ARMPseudoInst<(outs), (ins tGPR:$func, variable_ops),
1959                    8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
1960                    Requires<[IsARM, NoV4T, IsNotIOS]>;
1961 }
1962
1963 let isCall = 1,
1964   // On IOS R9 is call-clobbered.
1965   // R7 is marked as a use to prevent frame-pointer assignments from being
1966   // moved above / below calls.
1967   Defs = [R0,  R1,  R2,  R3,  R9,  R12, LR,
1968           Q0, Q1, Q2, Q3, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15,
1969           CPSR, FPSCR],
1970   Uses = [R7, SP] in {
1971   def BLr9  : ARMPseudoExpand<(outs), (ins bl_target:$func, variable_ops),
1972                 4, IIC_Br,
1973                 [(ARMcall tglobaladdr:$func)], (BL bl_target:$func)>,
1974               Requires<[IsARM, IsIOS]>;
1975
1976   def BLr9_pred : ARMPseudoExpand<(outs),
1977                    (ins bl_target:$func, pred:$p, variable_ops),
1978                    4, IIC_Br,
1979                    [(ARMcall_pred tglobaladdr:$func)],
1980                    (BL_pred bl_target:$func, pred:$p)>,
1981                   Requires<[IsARM, IsIOS]>;
1982
1983   // ARMv5T and above
1984   def BLXr9 : ARMPseudoExpand<(outs), (ins GPR:$func, variable_ops),
1985                 4, IIC_Br,
1986                 [(ARMcall GPR:$func)],
1987                 (BLX GPR:$func)>,
1988                Requires<[IsARM, HasV5T, IsIOS]>;
1989
1990   def BLXr9_pred: ARMPseudoExpand<(outs), (ins GPR:$func, pred:$p,variable_ops),
1991                 4, IIC_Br,
1992                 [(ARMcall_pred GPR:$func)],
1993                 (BLX_pred GPR:$func, pred:$p)>,
1994                    Requires<[IsARM, HasV5T, IsIOS]>;
1995
1996   // ARMv4T
1997   // Note: Restrict $func to the tGPR regclass to prevent it being in LR.
1998   def BXr9_CALL : ARMPseudoInst<(outs), (ins tGPR:$func, variable_ops),
1999                   8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
2000                   Requires<[IsARM, HasV4T, IsIOS]>;
2001
2002   // ARMv4
2003   def BMOVPCRXr9_CALL : ARMPseudoInst<(outs), (ins tGPR:$func, variable_ops),
2004                   8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
2005                   Requires<[IsARM, NoV4T, IsIOS]>;
2006 }
2007
2008 let isBranch = 1, isTerminator = 1 in {
2009   // FIXME: should be able to write a pattern for ARMBrcond, but can't use
2010   // a two-value operand where a dag node expects two operands. :(
2011   def Bcc : ABI<0b1010, (outs), (ins br_target:$target),
2012                IIC_Br, "b", "\t$target",
2013                [/*(ARMbrcond bb:$target, imm:$cc, CCR:$ccr)*/]> {
2014     bits<24> target;
2015     let Inst{23-0} = target;
2016     let DecoderMethod = "DecodeBranchImmInstruction";
2017   }
2018
2019   let isBarrier = 1 in {
2020     // B is "predicable" since it's just a Bcc with an 'always' condition.
2021     let isPredicable = 1 in
2022     // FIXME: We shouldn't need this pseudo at all. Just using Bcc directly
2023     // should be sufficient.
2024     // FIXME: Is B really a Barrier? That doesn't seem right.
2025     def B : ARMPseudoExpand<(outs), (ins br_target:$target), 4, IIC_Br,
2026                 [(br bb:$target)], (Bcc br_target:$target, (ops 14, zero_reg))>;
2027
2028     let isNotDuplicable = 1, isIndirectBranch = 1 in {
2029     def BR_JTr : ARMPseudoInst<(outs),
2030                       (ins GPR:$target, i32imm:$jt, i32imm:$id),
2031                       0, IIC_Br,
2032                       [(ARMbrjt GPR:$target, tjumptable:$jt, imm:$id)]>;
2033     // FIXME: This shouldn't use the generic "addrmode2," but rather be split
2034     // into i12 and rs suffixed versions.
2035     def BR_JTm : ARMPseudoInst<(outs),
2036                      (ins addrmode2:$target, i32imm:$jt, i32imm:$id),
2037                      0, IIC_Br,
2038                      [(ARMbrjt (i32 (load addrmode2:$target)), tjumptable:$jt,
2039                        imm:$id)]>;
2040     def BR_JTadd : ARMPseudoInst<(outs),
2041                    (ins GPR:$target, GPR:$idx, i32imm:$jt, i32imm:$id),
2042                    0, IIC_Br,
2043                    [(ARMbrjt (add GPR:$target, GPR:$idx), tjumptable:$jt,
2044                      imm:$id)]>;
2045     } // isNotDuplicable = 1, isIndirectBranch = 1
2046   } // isBarrier = 1
2047
2048 }
2049
2050 // BLX (immediate)
2051 def BLXi : AXI<(outs), (ins blx_target:$target), BrMiscFrm, NoItinerary,
2052                "blx\t$target", []>,
2053            Requires<[IsARM, HasV5T]> {
2054   let Inst{31-25} = 0b1111101;
2055   bits<25> target;
2056   let Inst{23-0} = target{24-1};
2057   let Inst{24} = target{0};
2058 }
2059
2060 // Branch and Exchange Jazelle
2061 def BXJ : ABI<0b0001, (outs), (ins GPR:$func), NoItinerary, "bxj", "\t$func",
2062               [/* pattern left blank */]> {
2063   bits<4> func;
2064   let Inst{23-20} = 0b0010;
2065   let Inst{19-8} = 0xfff;
2066   let Inst{7-4} = 0b0010;
2067   let Inst{3-0} = func;
2068 }
2069
2070 // Tail calls.
2071
2072 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in {
2073   // IOS versions.
2074   let Defs = [R0, R1, R2, R3, R9, R12,
2075               Q0, Q1, Q2, Q3, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15, PC],
2076       Uses = [SP] in {
2077     def TCRETURNdi : PseudoInst<(outs), (ins i32imm:$dst, variable_ops),
2078                        IIC_Br, []>, Requires<[IsIOS]>;
2079
2080     def TCRETURNri : PseudoInst<(outs), (ins tcGPR:$dst, variable_ops),
2081                        IIC_Br, []>, Requires<[IsIOS]>;
2082
2083     def TAILJMPd : ARMPseudoExpand<(outs), (ins br_target:$dst, variable_ops),
2084                    4, IIC_Br, [],
2085                    (Bcc br_target:$dst, (ops 14, zero_reg))>,
2086                    Requires<[IsARM, IsIOS]>;
2087
2088     def TAILJMPr : ARMPseudoExpand<(outs), (ins tcGPR:$dst, variable_ops),
2089                    4, IIC_Br, [],
2090                    (BX GPR:$dst)>,
2091                    Requires<[IsARM, IsIOS]>;
2092
2093   }
2094
2095   // Non-IOS versions (the difference is R9).
2096   let Defs = [R0, R1, R2, R3, R12,
2097               Q0, Q1, Q2, Q3, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15, PC],
2098       Uses = [SP] in {
2099     def TCRETURNdiND : PseudoInst<(outs), (ins i32imm:$dst, variable_ops),
2100                        IIC_Br, []>, Requires<[IsNotIOS]>;
2101
2102     def TCRETURNriND : PseudoInst<(outs), (ins tcGPR:$dst, variable_ops),
2103                        IIC_Br, []>, Requires<[IsNotIOS]>;
2104
2105     def TAILJMPdND : ARMPseudoExpand<(outs), (ins brtarget:$dst, variable_ops),
2106                    4, IIC_Br, [],
2107                    (Bcc br_target:$dst, (ops 14, zero_reg))>,
2108                    Requires<[IsARM, IsNotIOS]>;
2109
2110     def TAILJMPrND : ARMPseudoExpand<(outs), (ins tcGPR:$dst, variable_ops),
2111                      4, IIC_Br, [],
2112                      (BX GPR:$dst)>,
2113                      Requires<[IsARM, IsNotIOS]>;
2114   }
2115 }
2116
2117 // Secure Monitor Call is a system instruction.
2118 def SMC : ABI<0b0001, (outs), (ins imm0_15:$opt), NoItinerary, "smc", "\t$opt",
2119               []> {
2120   bits<4> opt;
2121   let Inst{23-4} = 0b01100000000000000111;
2122   let Inst{3-0} = opt;
2123 }
2124
2125 // Supervisor Call (Software Interrupt)
2126 let isCall = 1, Uses = [SP] in {
2127 def SVC : ABI<0b1111, (outs), (ins imm24b:$svc), IIC_Br, "svc", "\t$svc", []> {
2128   bits<24> svc;
2129   let Inst{23-0} = svc;
2130 }
2131 }
2132
2133 // Store Return State
2134 class SRSI<bit wb, string asm>
2135   : XI<(outs), (ins imm0_31:$mode), AddrModeNone, 4, IndexModeNone, BrFrm,
2136        NoItinerary, asm, "", []> {
2137   bits<5> mode;
2138   let Inst{31-28} = 0b1111;
2139   let Inst{27-25} = 0b100;
2140   let Inst{22} = 1;
2141   let Inst{21} = wb;
2142   let Inst{20} = 0;
2143   let Inst{19-16} = 0b1101;  // SP
2144   let Inst{15-5} = 0b00000101000;
2145   let Inst{4-0} = mode;
2146 }
2147
2148 def SRSDA : SRSI<0, "srsda\tsp, $mode"> {
2149   let Inst{24-23} = 0;
2150 }
2151 def SRSDA_UPD : SRSI<1, "srsda\tsp!, $mode"> {
2152   let Inst{24-23} = 0;
2153 }
2154 def SRSDB : SRSI<0, "srsdb\tsp, $mode"> {
2155   let Inst{24-23} = 0b10;
2156 }
2157 def SRSDB_UPD : SRSI<1, "srsdb\tsp!, $mode"> {
2158   let Inst{24-23} = 0b10;
2159 }
2160 def SRSIA : SRSI<0, "srsia\tsp, $mode"> {
2161   let Inst{24-23} = 0b01;
2162 }
2163 def SRSIA_UPD : SRSI<1, "srsia\tsp!, $mode"> {
2164   let Inst{24-23} = 0b01;
2165 }
2166 def SRSIB : SRSI<0, "srsib\tsp, $mode"> {
2167   let Inst{24-23} = 0b11;
2168 }
2169 def SRSIB_UPD : SRSI<1, "srsib\tsp!, $mode"> {
2170   let Inst{24-23} = 0b11;
2171 }
2172
2173 // Return From Exception
2174 class RFEI<bit wb, string asm>
2175   : XI<(outs), (ins GPR:$Rn), AddrModeNone, 4, IndexModeNone, BrFrm,
2176        NoItinerary, asm, "", []> {
2177   bits<4> Rn;
2178   let Inst{31-28} = 0b1111;
2179   let Inst{27-25} = 0b100;
2180   let Inst{22} = 0;
2181   let Inst{21} = wb;
2182   let Inst{20} = 1;
2183   let Inst{19-16} = Rn;
2184   let Inst{15-0} = 0xa00;
2185 }
2186
2187 def RFEDA : RFEI<0, "rfeda\t$Rn"> {
2188   let Inst{24-23} = 0;
2189 }
2190 def RFEDA_UPD : RFEI<1, "rfeda\t$Rn!"> {
2191   let Inst{24-23} = 0;
2192 }
2193 def RFEDB : RFEI<0, "rfedb\t$Rn"> {
2194   let Inst{24-23} = 0b10;
2195 }
2196 def RFEDB_UPD : RFEI<1, "rfedb\t$Rn!"> {
2197   let Inst{24-23} = 0b10;
2198 }
2199 def RFEIA : RFEI<0, "rfeia\t$Rn"> {
2200   let Inst{24-23} = 0b01;
2201 }
2202 def RFEIA_UPD : RFEI<1, "rfeia\t$Rn!"> {
2203   let Inst{24-23} = 0b01;
2204 }
2205 def RFEIB : RFEI<0, "rfeib\t$Rn"> {
2206   let Inst{24-23} = 0b11;
2207 }
2208 def RFEIB_UPD : RFEI<1, "rfeib\t$Rn!"> {
2209   let Inst{24-23} = 0b11;
2210 }
2211
2212 //===----------------------------------------------------------------------===//
2213 //  Load / Store Instructions.
2214 //
2215
2216 // Load
2217
2218
2219 defm LDR  : AI_ldr1<0, "ldr", IIC_iLoad_r, IIC_iLoad_si,
2220                     UnOpFrag<(load node:$Src)>>;
2221 defm LDRB : AI_ldr1nopc<1, "ldrb", IIC_iLoad_bh_r, IIC_iLoad_bh_si,
2222                     UnOpFrag<(zextloadi8 node:$Src)>>;
2223 defm STR  : AI_str1<0, "str", IIC_iStore_r, IIC_iStore_si,
2224                    BinOpFrag<(store node:$LHS, node:$RHS)>>;
2225 defm STRB : AI_str1nopc<1, "strb", IIC_iStore_bh_r, IIC_iStore_bh_si,
2226                    BinOpFrag<(truncstorei8 node:$LHS, node:$RHS)>>;
2227
2228 // Special LDR for loads from non-pc-relative constpools.
2229 let canFoldAsLoad = 1, mayLoad = 1, neverHasSideEffects = 1,
2230     isReMaterializable = 1, isCodeGenOnly = 1 in
2231 def LDRcp : AI2ldst<0b010, 1, 0, (outs GPR:$Rt), (ins addrmode_imm12:$addr),
2232                  AddrMode_i12, LdFrm, IIC_iLoad_r, "ldr", "\t$Rt, $addr",
2233                  []> {
2234   bits<4> Rt;
2235   bits<17> addr;
2236   let Inst{23}    = addr{12};     // U (add = ('U' == 1))
2237   let Inst{19-16} = 0b1111;
2238   let Inst{15-12} = Rt;
2239   let Inst{11-0}  = addr{11-0};   // imm12
2240 }
2241
2242 // Loads with zero extension
2243 def LDRH  : AI3ld<0b1011, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2244                   IIC_iLoad_bh_r, "ldrh", "\t$Rt, $addr",
2245                   [(set GPR:$Rt, (zextloadi16 addrmode3:$addr))]>;
2246
2247 // Loads with sign extension
2248 def LDRSH : AI3ld<0b1111, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2249                    IIC_iLoad_bh_r, "ldrsh", "\t$Rt, $addr",
2250                    [(set GPR:$Rt, (sextloadi16 addrmode3:$addr))]>;
2251
2252 def LDRSB : AI3ld<0b1101, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2253                    IIC_iLoad_bh_r, "ldrsb", "\t$Rt, $addr",
2254                    [(set GPR:$Rt, (sextloadi8 addrmode3:$addr))]>;
2255
2256 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
2257 // Load doubleword
2258 def LDRD : AI3ld<0b1101, 0, (outs GPR:$Rd, GPR:$dst2),
2259                  (ins addrmode3:$addr), LdMiscFrm,
2260                  IIC_iLoad_d_r, "ldrd", "\t$Rd, $dst2, $addr",
2261                  []>, Requires<[IsARM, HasV5TE]>;
2262 }
2263
2264 // Indexed loads
2265 multiclass AI2_ldridx<bit isByte, string opc,
2266                       InstrItinClass iii, InstrItinClass iir> {
2267   def _PRE_IMM  : AI2ldstidx<1, isByte, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2268                       (ins addrmode_imm12:$addr), IndexModePre, LdFrm, iii,
2269                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2270     bits<17> addr;
2271     let Inst{25} = 0;
2272     let Inst{23} = addr{12};
2273     let Inst{19-16} = addr{16-13};
2274     let Inst{11-0} = addr{11-0};
2275     let DecoderMethod = "DecodeLDRPreImm";
2276     let AsmMatchConverter = "cvtLdWriteBackRegAddrModeImm12";
2277   }
2278
2279   def _PRE_REG  : AI2ldstidx<1, isByte, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2280                       (ins ldst_so_reg:$addr), IndexModePre, LdFrm, iir,
2281                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2282     bits<17> addr;
2283     let Inst{25} = 1;
2284     let Inst{23} = addr{12};
2285     let Inst{19-16} = addr{16-13};
2286     let Inst{11-0} = addr{11-0};
2287     let Inst{4} = 0;
2288     let DecoderMethod = "DecodeLDRPreReg";
2289     let AsmMatchConverter = "cvtLdWriteBackRegAddrMode2";
2290   }
2291
2292   def _POST_REG : AI2ldstidx<1, isByte, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2293                        (ins addr_offset_none:$addr, am2offset_reg:$offset),
2294                        IndexModePost, LdFrm, iir,
2295                        opc, "\t$Rt, $addr, $offset",
2296                        "$addr.base = $Rn_wb", []> {
2297      // {12}     isAdd
2298      // {11-0}   imm12/Rm
2299      bits<14> offset;
2300      bits<4> addr;
2301      let Inst{25} = 1;
2302      let Inst{23} = offset{12};
2303      let Inst{19-16} = addr;
2304      let Inst{11-0} = offset{11-0};
2305
2306     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2307    }
2308
2309    def _POST_IMM : AI2ldstidx<1, isByte, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2310                        (ins addr_offset_none:$addr, am2offset_imm:$offset),
2311                       IndexModePost, LdFrm, iii,
2312                       opc, "\t$Rt, $addr, $offset",
2313                       "$addr.base = $Rn_wb", []> {
2314     // {12}     isAdd
2315     // {11-0}   imm12/Rm
2316     bits<14> offset;
2317     bits<4> addr;
2318     let Inst{25} = 0;
2319     let Inst{23} = offset{12};
2320     let Inst{19-16} = addr;
2321     let Inst{11-0} = offset{11-0};
2322
2323     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2324   }
2325
2326 }
2327
2328 let mayLoad = 1, neverHasSideEffects = 1 in {
2329 // FIXME: for LDR_PRE_REG etc. the itineray should be either IIC_iLoad_ru or
2330 // IIC_iLoad_siu depending on whether it the offset register is shifted.
2331 defm LDR  : AI2_ldridx<0, "ldr", IIC_iLoad_iu, IIC_iLoad_ru>;
2332 defm LDRB : AI2_ldridx<1, "ldrb", IIC_iLoad_bh_iu, IIC_iLoad_bh_ru>;
2333 }
2334
2335 multiclass AI3_ldridx<bits<4> op, string opc, InstrItinClass itin> {
2336   def _PRE  : AI3ldstidx<op, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2337                         (ins addrmode3:$addr), IndexModePre,
2338                         LdMiscFrm, itin,
2339                         opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2340     bits<14> addr;
2341     let Inst{23}    = addr{8};      // U bit
2342     let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2343     let Inst{19-16} = addr{12-9};   // Rn
2344     let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2345     let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2346     let AsmMatchConverter = "cvtLdWriteBackRegAddrMode3";
2347     let DecoderMethod = "DecodeAddrMode3Instruction";
2348   }
2349   def _POST : AI3ldstidx<op, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2350                         (ins addr_offset_none:$addr, am3offset:$offset),
2351                         IndexModePost, LdMiscFrm, itin,
2352                         opc, "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb",
2353                         []> {
2354     bits<10> offset;
2355     bits<4> addr;
2356     let Inst{23}    = offset{8};      // U bit
2357     let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2358     let Inst{19-16} = addr;
2359     let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2360     let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2361     let DecoderMethod = "DecodeAddrMode3Instruction";
2362   }
2363 }
2364
2365 let mayLoad = 1, neverHasSideEffects = 1 in {
2366 defm LDRH  : AI3_ldridx<0b1011, "ldrh", IIC_iLoad_bh_ru>;
2367 defm LDRSH : AI3_ldridx<0b1111, "ldrsh", IIC_iLoad_bh_ru>;
2368 defm LDRSB : AI3_ldridx<0b1101, "ldrsb", IIC_iLoad_bh_ru>;
2369 let hasExtraDefRegAllocReq = 1 in {
2370 def LDRD_PRE : AI3ldstidx<0b1101, 0, 1, (outs GPR:$Rt, GPR:$Rt2, GPR:$Rn_wb),
2371                           (ins addrmode3:$addr), IndexModePre,
2372                           LdMiscFrm, IIC_iLoad_d_ru,
2373                           "ldrd", "\t$Rt, $Rt2, $addr!",
2374                           "$addr.base = $Rn_wb", []> {
2375   bits<14> addr;
2376   let Inst{23}    = addr{8};      // U bit
2377   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2378   let Inst{19-16} = addr{12-9};   // Rn
2379   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2380   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2381   let DecoderMethod = "DecodeAddrMode3Instruction";
2382   let AsmMatchConverter = "cvtLdrdPre";
2383 }
2384 def LDRD_POST: AI3ldstidx<0b1101, 0, 0, (outs GPR:$Rt, GPR:$Rt2, GPR:$Rn_wb),
2385                           (ins addr_offset_none:$addr, am3offset:$offset),
2386                           IndexModePost, LdMiscFrm, IIC_iLoad_d_ru,
2387                           "ldrd", "\t$Rt, $Rt2, $addr, $offset",
2388                           "$addr.base = $Rn_wb", []> {
2389   bits<10> offset;
2390   bits<4> addr;
2391   let Inst{23}    = offset{8};      // U bit
2392   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2393   let Inst{19-16} = addr;
2394   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2395   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2396   let DecoderMethod = "DecodeAddrMode3Instruction";
2397 }
2398 } // hasExtraDefRegAllocReq = 1
2399 } // mayLoad = 1, neverHasSideEffects = 1
2400
2401 // LDRT, LDRBT, LDRSBT, LDRHT, LDRSHT.
2402 let mayLoad = 1, neverHasSideEffects = 1 in {
2403 def LDRT_POST_REG : AI2ldstidx<1, 0, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2404                     (ins addr_offset_none:$addr, am2offset_reg:$offset),
2405                     IndexModePost, LdFrm, IIC_iLoad_ru,
2406                     "ldrt", "\t$Rt, $addr, $offset",
2407                     "$addr.base = $Rn_wb", []> {
2408   // {12}     isAdd
2409   // {11-0}   imm12/Rm
2410   bits<14> offset;
2411   bits<4> addr;
2412   let Inst{25} = 1;
2413   let Inst{23} = offset{12};
2414   let Inst{21} = 1; // overwrite
2415   let Inst{19-16} = addr;
2416   let Inst{11-5} = offset{11-5};
2417   let Inst{4} = 0;
2418   let Inst{3-0} = offset{3-0};
2419   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2420 }
2421
2422 def LDRT_POST_IMM : AI2ldstidx<1, 0, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2423                     (ins addr_offset_none:$addr, am2offset_imm:$offset),
2424                    IndexModePost, LdFrm, IIC_iLoad_ru,
2425                    "ldrt", "\t$Rt, $addr, $offset",
2426                    "$addr.base = $Rn_wb", []> {
2427   // {12}     isAdd
2428   // {11-0}   imm12/Rm
2429   bits<14> offset;
2430   bits<4> addr;
2431   let Inst{25} = 0;
2432   let Inst{23} = offset{12};
2433   let Inst{21} = 1; // overwrite
2434   let Inst{19-16} = addr;
2435   let Inst{11-0} = offset{11-0};
2436   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2437 }
2438
2439 def LDRBT_POST_REG : AI2ldstidx<1, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2440                      (ins addr_offset_none:$addr, am2offset_reg:$offset),
2441                      IndexModePost, LdFrm, IIC_iLoad_bh_ru,
2442                      "ldrbt", "\t$Rt, $addr, $offset",
2443                      "$addr.base = $Rn_wb", []> {
2444   // {12}     isAdd
2445   // {11-0}   imm12/Rm
2446   bits<14> offset;
2447   bits<4> addr;
2448   let Inst{25} = 1;
2449   let Inst{23} = offset{12};
2450   let Inst{21} = 1; // overwrite
2451   let Inst{19-16} = addr;
2452   let Inst{11-5} = offset{11-5};
2453   let Inst{4} = 0;
2454   let Inst{3-0} = offset{3-0};
2455   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2456 }
2457
2458 def LDRBT_POST_IMM : AI2ldstidx<1, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2459                      (ins addr_offset_none:$addr, am2offset_imm:$offset),
2460                     IndexModePost, LdFrm, IIC_iLoad_bh_ru,
2461                     "ldrbt", "\t$Rt, $addr, $offset",
2462                     "$addr.base = $Rn_wb", []> {
2463   // {12}     isAdd
2464   // {11-0}   imm12/Rm
2465   bits<14> offset;
2466   bits<4> addr;
2467   let Inst{25} = 0;
2468   let Inst{23} = offset{12};
2469   let Inst{21} = 1; // overwrite
2470   let Inst{19-16} = addr;
2471   let Inst{11-0} = offset{11-0};
2472   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2473 }
2474
2475 multiclass AI3ldrT<bits<4> op, string opc> {
2476   def i : AI3ldstidxT<op, 1, (outs GPR:$Rt, GPR:$base_wb),
2477                       (ins addr_offset_none:$addr, postidx_imm8:$offset),
2478                       IndexModePost, LdMiscFrm, IIC_iLoad_bh_ru, opc,
2479                       "\t$Rt, $addr, $offset", "$addr.base = $base_wb", []> {
2480     bits<9> offset;
2481     let Inst{23} = offset{8};
2482     let Inst{22} = 1;
2483     let Inst{11-8} = offset{7-4};
2484     let Inst{3-0} = offset{3-0};
2485     let AsmMatchConverter = "cvtLdExtTWriteBackImm";
2486   }
2487   def r : AI3ldstidxT<op, 1, (outs GPR:$Rt, GPR:$base_wb),
2488                       (ins addr_offset_none:$addr, postidx_reg:$Rm),
2489                       IndexModePost, LdMiscFrm, IIC_iLoad_bh_ru, opc,
2490                       "\t$Rt, $addr, $Rm", "$addr.base = $base_wb", []> {
2491     bits<5> Rm;
2492     let Inst{23} = Rm{4};
2493     let Inst{22} = 0;
2494     let Inst{11-8} = 0;
2495     let Inst{3-0} = Rm{3-0};
2496     let AsmMatchConverter = "cvtLdExtTWriteBackReg";
2497   }
2498 }
2499
2500 defm LDRSBT : AI3ldrT<0b1101, "ldrsbt">;
2501 defm LDRHT  : AI3ldrT<0b1011, "ldrht">;
2502 defm LDRSHT : AI3ldrT<0b1111, "ldrsht">;
2503 }
2504
2505 // Store
2506
2507 // Stores with truncate
2508 def STRH : AI3str<0b1011, (outs), (ins GPR:$Rt, addrmode3:$addr), StMiscFrm,
2509                IIC_iStore_bh_r, "strh", "\t$Rt, $addr",
2510                [(truncstorei16 GPR:$Rt, addrmode3:$addr)]>;
2511
2512 // Store doubleword
2513 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in
2514 def STRD : AI3str<0b1111, (outs), (ins GPR:$Rt, GPR:$src2, addrmode3:$addr),
2515                StMiscFrm, IIC_iStore_d_r,
2516                "strd", "\t$Rt, $src2, $addr", []>,
2517            Requires<[IsARM, HasV5TE]> {
2518   let Inst{21} = 0;
2519 }
2520
2521 // Indexed stores
2522 multiclass AI2_stridx<bit isByte, string opc,
2523                       InstrItinClass iii, InstrItinClass iir> {
2524   def _PRE_IMM : AI2ldstidx<0, isByte, 1, (outs GPR:$Rn_wb),
2525                             (ins GPR:$Rt, addrmode_imm12:$addr), IndexModePre,
2526                             StFrm, iii,
2527                             opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2528     bits<17> addr;
2529     let Inst{25} = 0;
2530     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
2531     let Inst{19-16} = addr{16-13};  // Rn
2532     let Inst{11-0}  = addr{11-0};   // imm12
2533     let AsmMatchConverter = "cvtStWriteBackRegAddrModeImm12";
2534     let DecoderMethod = "DecodeSTRPreImm";
2535   }
2536
2537   def _PRE_REG  : AI2ldstidx<0, isByte, 1, (outs GPR:$Rn_wb),
2538                       (ins GPR:$Rt, ldst_so_reg:$addr),
2539                       IndexModePre, StFrm, iir,
2540                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2541     bits<17> addr;
2542     let Inst{25} = 1;
2543     let Inst{23}    = addr{12};    // U (add = ('U' == 1))
2544     let Inst{19-16} = addr{16-13}; // Rn
2545     let Inst{11-0}  = addr{11-0};
2546     let Inst{4}     = 0;           // Inst{4} = 0
2547     let AsmMatchConverter = "cvtStWriteBackRegAddrMode2";
2548     let DecoderMethod = "DecodeSTRPreReg";
2549   }
2550   def _POST_REG : AI2ldstidx<0, isByte, 0, (outs GPR:$Rn_wb),
2551                 (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2552                 IndexModePost, StFrm, iir,
2553                 opc, "\t$Rt, $addr, $offset",
2554                 "$addr.base = $Rn_wb", []> {
2555      // {12}     isAdd
2556      // {11-0}   imm12/Rm
2557      bits<14> offset;
2558      bits<4> addr;
2559      let Inst{25} = 1;
2560      let Inst{23} = offset{12};
2561      let Inst{19-16} = addr;
2562      let Inst{11-0} = offset{11-0};
2563
2564     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2565    }
2566
2567    def _POST_IMM : AI2ldstidx<0, isByte, 0, (outs GPR:$Rn_wb),
2568                 (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2569                 IndexModePost, StFrm, iii,
2570                 opc, "\t$Rt, $addr, $offset",
2571                 "$addr.base = $Rn_wb", []> {
2572     // {12}     isAdd
2573     // {11-0}   imm12/Rm
2574     bits<14> offset;
2575     bits<4> addr;
2576     let Inst{25} = 0;
2577     let Inst{23} = offset{12};
2578     let Inst{19-16} = addr;
2579     let Inst{11-0} = offset{11-0};
2580
2581     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2582   }
2583 }
2584
2585 let mayStore = 1, neverHasSideEffects = 1 in {
2586 // FIXME: for STR_PRE_REG etc. the itineray should be either IIC_iStore_ru or
2587 // IIC_iStore_siu depending on whether it the offset register is shifted.
2588 defm STR  : AI2_stridx<0, "str", IIC_iStore_iu, IIC_iStore_ru>;
2589 defm STRB : AI2_stridx<1, "strb", IIC_iStore_bh_iu, IIC_iStore_bh_ru>;
2590 }
2591
2592 def : ARMPat<(post_store GPR:$Rt, addr_offset_none:$addr,
2593                          am2offset_reg:$offset),
2594              (STR_POST_REG GPR:$Rt, addr_offset_none:$addr,
2595                            am2offset_reg:$offset)>;
2596 def : ARMPat<(post_store GPR:$Rt, addr_offset_none:$addr,
2597                          am2offset_imm:$offset),
2598              (STR_POST_IMM GPR:$Rt, addr_offset_none:$addr,
2599                            am2offset_imm:$offset)>;
2600 def : ARMPat<(post_truncsti8 GPR:$Rt, addr_offset_none:$addr,
2601                              am2offset_reg:$offset),
2602              (STRB_POST_REG GPR:$Rt, addr_offset_none:$addr,
2603                             am2offset_reg:$offset)>;
2604 def : ARMPat<(post_truncsti8 GPR:$Rt, addr_offset_none:$addr,
2605                              am2offset_imm:$offset),
2606              (STRB_POST_IMM GPR:$Rt, addr_offset_none:$addr,
2607                             am2offset_imm:$offset)>;
2608
2609 // Pseudo-instructions for pattern matching the pre-indexed stores. We can't
2610 // put the patterns on the instruction definitions directly as ISel wants
2611 // the address base and offset to be separate operands, not a single
2612 // complex operand like we represent the instructions themselves. The
2613 // pseudos map between the two.
2614 let usesCustomInserter = 1,
2615     Constraints = "$Rn = $Rn_wb,@earlyclobber $Rn_wb" in {
2616 def STRi_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2617                (ins GPR:$Rt, GPR:$Rn, am2offset_imm:$offset, pred:$p),
2618                4, IIC_iStore_ru,
2619             [(set GPR:$Rn_wb,
2620                   (pre_store GPR:$Rt, GPR:$Rn, am2offset_imm:$offset))]>;
2621 def STRr_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2622                (ins GPR:$Rt, GPR:$Rn, am2offset_reg:$offset, pred:$p),
2623                4, IIC_iStore_ru,
2624             [(set GPR:$Rn_wb,
2625                   (pre_store GPR:$Rt, GPR:$Rn, am2offset_reg:$offset))]>;
2626 def STRBi_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2627                (ins GPR:$Rt, GPR:$Rn, am2offset_imm:$offset, pred:$p),
2628                4, IIC_iStore_ru,
2629             [(set GPR:$Rn_wb,
2630                   (pre_truncsti8 GPR:$Rt, GPR:$Rn, am2offset_imm:$offset))]>;
2631 def STRBr_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2632                (ins GPR:$Rt, GPR:$Rn, am2offset_reg:$offset, pred:$p),
2633                4, IIC_iStore_ru,
2634             [(set GPR:$Rn_wb,
2635                   (pre_truncsti8 GPR:$Rt, GPR:$Rn, am2offset_reg:$offset))]>;
2636 def STRH_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2637                (ins GPR:$Rt, GPR:$Rn, am3offset:$offset, pred:$p),
2638                4, IIC_iStore_ru,
2639             [(set GPR:$Rn_wb,
2640                   (pre_truncsti16 GPR:$Rt, GPR:$Rn, am3offset:$offset))]>;
2641 }
2642
2643
2644
2645 def STRH_PRE  : AI3ldstidx<0b1011, 0, 1, (outs GPR:$Rn_wb),
2646                            (ins GPR:$Rt, addrmode3:$addr), IndexModePre,
2647                            StMiscFrm, IIC_iStore_bh_ru,
2648                            "strh", "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2649   bits<14> addr;
2650   let Inst{23}    = addr{8};      // U bit
2651   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2652   let Inst{19-16} = addr{12-9};   // Rn
2653   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2654   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2655   let AsmMatchConverter = "cvtStWriteBackRegAddrMode3";
2656   let DecoderMethod = "DecodeAddrMode3Instruction";
2657 }
2658
2659 def STRH_POST : AI3ldstidx<0b1011, 0, 0, (outs GPR:$Rn_wb),
2660                        (ins GPR:$Rt, addr_offset_none:$addr, am3offset:$offset),
2661                        IndexModePost, StMiscFrm, IIC_iStore_bh_ru,
2662                        "strh", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb",
2663                    [(set GPR:$Rn_wb, (post_truncsti16 GPR:$Rt,
2664                                                       addr_offset_none:$addr,
2665                                                       am3offset:$offset))]> {
2666   bits<10> offset;
2667   bits<4> addr;
2668   let Inst{23}    = offset{8};      // U bit
2669   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2670   let Inst{19-16} = addr;
2671   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2672   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2673   let DecoderMethod = "DecodeAddrMode3Instruction";
2674 }
2675
2676 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in {
2677 def STRD_PRE : AI3ldstidx<0b1111, 0, 1, (outs GPR:$Rn_wb),
2678                           (ins GPR:$Rt, GPR:$Rt2, addrmode3:$addr),
2679                           IndexModePre, StMiscFrm, IIC_iStore_d_ru,
2680                           "strd", "\t$Rt, $Rt2, $addr!",
2681                           "$addr.base = $Rn_wb", []> {
2682   bits<14> addr;
2683   let Inst{23}    = addr{8};      // U bit
2684   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2685   let Inst{19-16} = addr{12-9};   // Rn
2686   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2687   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2688   let DecoderMethod = "DecodeAddrMode3Instruction";
2689   let AsmMatchConverter = "cvtStrdPre";
2690 }
2691
2692 def STRD_POST: AI3ldstidx<0b1111, 0, 0, (outs GPR:$Rn_wb),
2693                           (ins GPR:$Rt, GPR:$Rt2, addr_offset_none:$addr,
2694                                am3offset:$offset),
2695                           IndexModePost, StMiscFrm, IIC_iStore_d_ru,
2696                           "strd", "\t$Rt, $Rt2, $addr, $offset",
2697                           "$addr.base = $Rn_wb", []> {
2698   bits<10> offset;
2699   bits<4> addr;
2700   let Inst{23}    = offset{8};      // U bit
2701   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2702   let Inst{19-16} = addr;
2703   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2704   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2705   let DecoderMethod = "DecodeAddrMode3Instruction";
2706 }
2707 } // mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1
2708
2709 // STRT, STRBT, and STRHT
2710
2711 def STRBT_POST_REG : AI2ldstidx<0, 1, 0, (outs GPR:$Rn_wb),
2712                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2713                    IndexModePost, StFrm, IIC_iStore_bh_ru,
2714                    "strbt", "\t$Rt, $addr, $offset",
2715                    "$addr.base = $Rn_wb", []> {
2716   // {12}     isAdd
2717   // {11-0}   imm12/Rm
2718   bits<14> offset;
2719   bits<4> addr;
2720   let Inst{25} = 1;
2721   let Inst{23} = offset{12};
2722   let Inst{21} = 1; // overwrite
2723   let Inst{19-16} = addr;
2724   let Inst{11-5} = offset{11-5};
2725   let Inst{4} = 0;
2726   let Inst{3-0} = offset{3-0};
2727   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2728 }
2729
2730 def STRBT_POST_IMM : AI2ldstidx<0, 1, 0, (outs GPR:$Rn_wb),
2731                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2732                    IndexModePost, StFrm, IIC_iStore_bh_ru,
2733                    "strbt", "\t$Rt, $addr, $offset",
2734                    "$addr.base = $Rn_wb", []> {
2735   // {12}     isAdd
2736   // {11-0}   imm12/Rm
2737   bits<14> offset;
2738   bits<4> addr;
2739   let Inst{25} = 0;
2740   let Inst{23} = offset{12};
2741   let Inst{21} = 1; // overwrite
2742   let Inst{19-16} = addr;
2743   let Inst{11-0} = offset{11-0};
2744   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2745 }
2746
2747 let mayStore = 1, neverHasSideEffects = 1 in {
2748 def STRT_POST_REG : AI2ldstidx<0, 0, 0, (outs GPR:$Rn_wb),
2749                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2750                    IndexModePost, StFrm, IIC_iStore_ru,
2751                    "strt", "\t$Rt, $addr, $offset",
2752                    "$addr.base = $Rn_wb", []> {
2753   // {12}     isAdd
2754   // {11-0}   imm12/Rm
2755   bits<14> offset;
2756   bits<4> addr;
2757   let Inst{25} = 1;
2758   let Inst{23} = offset{12};
2759   let Inst{21} = 1; // overwrite
2760   let Inst{19-16} = addr;
2761   let Inst{11-5} = offset{11-5};
2762   let Inst{4} = 0;
2763   let Inst{3-0} = offset{3-0};
2764   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2765 }
2766
2767 def STRT_POST_IMM : AI2ldstidx<0, 0, 0, (outs GPR:$Rn_wb),
2768                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2769                    IndexModePost, StFrm, IIC_iStore_ru,
2770                    "strt", "\t$Rt, $addr, $offset",
2771                    "$addr.base = $Rn_wb", []> {
2772   // {12}     isAdd
2773   // {11-0}   imm12/Rm
2774   bits<14> offset;
2775   bits<4> addr;
2776   let Inst{25} = 0;
2777   let Inst{23} = offset{12};
2778   let Inst{21} = 1; // overwrite
2779   let Inst{19-16} = addr;
2780   let Inst{11-0} = offset{11-0};
2781   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2782 }
2783 }
2784
2785
2786 multiclass AI3strT<bits<4> op, string opc> {
2787   def i : AI3ldstidxT<op, 0, (outs GPR:$base_wb),
2788                     (ins GPR:$Rt, addr_offset_none:$addr, postidx_imm8:$offset),
2789                     IndexModePost, StMiscFrm, IIC_iStore_bh_ru, opc,
2790                     "\t$Rt, $addr, $offset", "$addr.base = $base_wb", []> {
2791     bits<9> offset;
2792     let Inst{23} = offset{8};
2793     let Inst{22} = 1;
2794     let Inst{11-8} = offset{7-4};
2795     let Inst{3-0} = offset{3-0};
2796     let AsmMatchConverter = "cvtStExtTWriteBackImm";
2797   }
2798   def r : AI3ldstidxT<op, 0, (outs GPR:$base_wb),
2799                       (ins GPR:$Rt, addr_offset_none:$addr, postidx_reg:$Rm),
2800                       IndexModePost, StMiscFrm, IIC_iStore_bh_ru, opc,
2801                       "\t$Rt, $addr, $Rm", "$addr.base = $base_wb", []> {
2802     bits<5> Rm;
2803     let Inst{23} = Rm{4};
2804     let Inst{22} = 0;
2805     let Inst{11-8} = 0;
2806     let Inst{3-0} = Rm{3-0};
2807     let AsmMatchConverter = "cvtStExtTWriteBackReg";
2808   }
2809 }
2810
2811
2812 defm STRHT : AI3strT<0b1011, "strht">;
2813
2814
2815 //===----------------------------------------------------------------------===//
2816 //  Load / store multiple Instructions.
2817 //
2818
2819 multiclass arm_ldst_mult<string asm, string sfx, bit L_bit, bit P_bit, Format f,
2820                          InstrItinClass itin, InstrItinClass itin_upd> {
2821   // IA is the default, so no need for an explicit suffix on the
2822   // mnemonic here. Without it is the cannonical spelling.
2823   def IA :
2824     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2825          IndexModeNone, f, itin,
2826          !strconcat(asm, "${p}\t$Rn, $regs", sfx), "", []> {
2827     let Inst{24-23} = 0b01;       // Increment After
2828     let Inst{22}    = P_bit;
2829     let Inst{21}    = 0;          // No writeback
2830     let Inst{20}    = L_bit;
2831   }
2832   def IA_UPD :
2833     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2834          IndexModeUpd, f, itin_upd,
2835          !strconcat(asm, "${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2836     let Inst{24-23} = 0b01;       // Increment After
2837     let Inst{22}    = P_bit;
2838     let Inst{21}    = 1;          // Writeback
2839     let Inst{20}    = L_bit;
2840
2841     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2842   }
2843   def DA :
2844     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2845          IndexModeNone, f, itin,
2846          !strconcat(asm, "da${p}\t$Rn, $regs", sfx), "", []> {
2847     let Inst{24-23} = 0b00;       // Decrement After
2848     let Inst{22}    = P_bit;
2849     let Inst{21}    = 0;          // No writeback
2850     let Inst{20}    = L_bit;
2851   }
2852   def DA_UPD :
2853     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2854          IndexModeUpd, f, itin_upd,
2855          !strconcat(asm, "da${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2856     let Inst{24-23} = 0b00;       // Decrement After
2857     let Inst{22}    = P_bit;
2858     let Inst{21}    = 1;          // Writeback
2859     let Inst{20}    = L_bit;
2860
2861     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2862   }
2863   def DB :
2864     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2865          IndexModeNone, f, itin,
2866          !strconcat(asm, "db${p}\t$Rn, $regs", sfx), "", []> {
2867     let Inst{24-23} = 0b10;       // Decrement Before
2868     let Inst{22}    = P_bit;
2869     let Inst{21}    = 0;          // No writeback
2870     let Inst{20}    = L_bit;
2871   }
2872   def DB_UPD :
2873     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2874          IndexModeUpd, f, itin_upd,
2875          !strconcat(asm, "db${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2876     let Inst{24-23} = 0b10;       // Decrement Before
2877     let Inst{22}    = P_bit;
2878     let Inst{21}    = 1;          // Writeback
2879     let Inst{20}    = L_bit;
2880
2881     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2882   }
2883   def IB :
2884     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2885          IndexModeNone, f, itin,
2886          !strconcat(asm, "ib${p}\t$Rn, $regs", sfx), "", []> {
2887     let Inst{24-23} = 0b11;       // Increment Before
2888     let Inst{22}    = P_bit;
2889     let Inst{21}    = 0;          // No writeback
2890     let Inst{20}    = L_bit;
2891   }
2892   def IB_UPD :
2893     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2894          IndexModeUpd, f, itin_upd,
2895          !strconcat(asm, "ib${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2896     let Inst{24-23} = 0b11;       // Increment Before
2897     let Inst{22}    = P_bit;
2898     let Inst{21}    = 1;          // Writeback
2899     let Inst{20}    = L_bit;
2900
2901     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2902   }
2903 }
2904
2905 let neverHasSideEffects = 1 in {
2906
2907 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
2908 defm LDM : arm_ldst_mult<"ldm", "", 1, 0, LdStMulFrm, IIC_iLoad_m,
2909                          IIC_iLoad_mu>;
2910
2911 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
2912 defm STM : arm_ldst_mult<"stm", "", 0, 0, LdStMulFrm, IIC_iStore_m,
2913                          IIC_iStore_mu>;
2914
2915 } // neverHasSideEffects
2916
2917 // FIXME: remove when we have a way to marking a MI with these properties.
2918 // FIXME: Should pc be an implicit operand like PICADD, etc?
2919 let isReturn = 1, isTerminator = 1, isBarrier = 1, mayLoad = 1,
2920     hasExtraDefRegAllocReq = 1, isCodeGenOnly = 1 in
2921 def LDMIA_RET : ARMPseudoExpand<(outs GPR:$wb), (ins GPR:$Rn, pred:$p,
2922                                                  reglist:$regs, variable_ops),
2923                      4, IIC_iLoad_mBr, [],
2924                      (LDMIA_UPD GPR:$wb, GPR:$Rn, pred:$p, reglist:$regs)>,
2925       RegConstraint<"$Rn = $wb">;
2926
2927 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
2928 defm sysLDM : arm_ldst_mult<"ldm", " ^", 1, 1, LdStMulFrm, IIC_iLoad_m,
2929                                IIC_iLoad_mu>;
2930
2931 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
2932 defm sysSTM : arm_ldst_mult<"stm", " ^", 0, 1, LdStMulFrm, IIC_iStore_m,
2933                                IIC_iStore_mu>;
2934
2935
2936
2937 //===----------------------------------------------------------------------===//
2938 //  Move Instructions.
2939 //
2940
2941 let neverHasSideEffects = 1 in
2942 def MOVr : AsI1<0b1101, (outs GPR:$Rd), (ins GPR:$Rm), DPFrm, IIC_iMOVr,
2943                 "mov", "\t$Rd, $Rm", []>, UnaryDP {
2944   bits<4> Rd;
2945   bits<4> Rm;
2946
2947   let Inst{19-16} = 0b0000;
2948   let Inst{11-4} = 0b00000000;
2949   let Inst{25} = 0;
2950   let Inst{3-0} = Rm;
2951   let Inst{15-12} = Rd;
2952 }
2953
2954 def : ARMInstAlias<"movs${p} $Rd, $Rm",
2955                    (MOVr GPR:$Rd, GPR:$Rm, pred:$p, CPSR)>;
2956
2957 // A version for the smaller set of tail call registers.
2958 let neverHasSideEffects = 1 in
2959 def MOVr_TC : AsI1<0b1101, (outs tcGPR:$Rd), (ins tcGPR:$Rm), DPFrm,
2960                 IIC_iMOVr, "mov", "\t$Rd, $Rm", []>, UnaryDP {
2961   bits<4> Rd;
2962   bits<4> Rm;
2963
2964   let Inst{11-4} = 0b00000000;
2965   let Inst{25} = 0;
2966   let Inst{3-0} = Rm;
2967   let Inst{15-12} = Rd;
2968 }
2969
2970 def MOVsr : AsI1<0b1101, (outs GPRnopc:$Rd), (ins shift_so_reg_reg:$src),
2971                 DPSoRegRegFrm, IIC_iMOVsr,
2972                 "mov", "\t$Rd, $src",
2973                 [(set GPRnopc:$Rd, shift_so_reg_reg:$src)]>, UnaryDP {
2974   bits<4> Rd;
2975   bits<12> src;
2976   let Inst{15-12} = Rd;
2977   let Inst{19-16} = 0b0000;
2978   let Inst{11-8} = src{11-8};
2979   let Inst{7} = 0;
2980   let Inst{6-5} = src{6-5};
2981   let Inst{4} = 1;
2982   let Inst{3-0} = src{3-0};
2983   let Inst{25} = 0;
2984 }
2985
2986 def MOVsi : AsI1<0b1101, (outs GPR:$Rd), (ins shift_so_reg_imm:$src),
2987                 DPSoRegImmFrm, IIC_iMOVsr,
2988                 "mov", "\t$Rd, $src", [(set GPR:$Rd, shift_so_reg_imm:$src)]>,
2989                 UnaryDP {
2990   bits<4> Rd;
2991   bits<12> src;
2992   let Inst{15-12} = Rd;
2993   let Inst{19-16} = 0b0000;
2994   let Inst{11-5} = src{11-5};
2995   let Inst{4} = 0;
2996   let Inst{3-0} = src{3-0};
2997   let Inst{25} = 0;
2998 }
2999
3000 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3001 def MOVi : AsI1<0b1101, (outs GPR:$Rd), (ins so_imm:$imm), DPFrm, IIC_iMOVi,
3002                 "mov", "\t$Rd, $imm", [(set GPR:$Rd, so_imm:$imm)]>, UnaryDP {
3003   bits<4> Rd;
3004   bits<12> imm;
3005   let Inst{25} = 1;
3006   let Inst{15-12} = Rd;
3007   let Inst{19-16} = 0b0000;
3008   let Inst{11-0} = imm;
3009 }
3010
3011 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3012 def MOVi16 : AI1<0b1000, (outs GPR:$Rd), (ins imm0_65535_expr:$imm),
3013                  DPFrm, IIC_iMOVi,
3014                  "movw", "\t$Rd, $imm",
3015                  [(set GPR:$Rd, imm0_65535:$imm)]>,
3016                  Requires<[IsARM, HasV6T2]>, UnaryDP {
3017   bits<4> Rd;
3018   bits<16> imm;
3019   let Inst{15-12} = Rd;
3020   let Inst{11-0}  = imm{11-0};
3021   let Inst{19-16} = imm{15-12};
3022   let Inst{20} = 0;
3023   let Inst{25} = 1;
3024   let DecoderMethod = "DecodeArmMOVTWInstruction";
3025 }
3026
3027 def : InstAlias<"mov${p} $Rd, $imm",
3028                 (MOVi16 GPR:$Rd, imm0_65535_expr:$imm, pred:$p)>,
3029         Requires<[IsARM]>;
3030
3031 def MOVi16_ga_pcrel : PseudoInst<(outs GPR:$Rd),
3032                                 (ins i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
3033
3034 let Constraints = "$src = $Rd" in {
3035 def MOVTi16 : AI1<0b1010, (outs GPRnopc:$Rd),
3036                   (ins GPR:$src, imm0_65535_expr:$imm),
3037                   DPFrm, IIC_iMOVi,
3038                   "movt", "\t$Rd, $imm",
3039                   [(set GPRnopc:$Rd,
3040                         (or (and GPR:$src, 0xffff),
3041                             lo16AllZero:$imm))]>, UnaryDP,
3042                   Requires<[IsARM, HasV6T2]> {
3043   bits<4> Rd;
3044   bits<16> imm;
3045   let Inst{15-12} = Rd;
3046   let Inst{11-0}  = imm{11-0};
3047   let Inst{19-16} = imm{15-12};
3048   let Inst{20} = 0;
3049   let Inst{25} = 1;
3050   let DecoderMethod = "DecodeArmMOVTWInstruction";
3051 }
3052
3053 def MOVTi16_ga_pcrel : PseudoInst<(outs GPR:$Rd),
3054                       (ins GPR:$src, i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
3055
3056 } // Constraints
3057
3058 def : ARMPat<(or GPR:$src, 0xffff0000), (MOVTi16 GPR:$src, 0xffff)>,
3059       Requires<[IsARM, HasV6T2]>;
3060
3061 let Uses = [CPSR] in
3062 def RRX: PseudoInst<(outs GPR:$Rd), (ins GPR:$Rm), IIC_iMOVsi,
3063                     [(set GPR:$Rd, (ARMrrx GPR:$Rm))]>, UnaryDP,
3064                     Requires<[IsARM]>;
3065
3066 // These aren't really mov instructions, but we have to define them this way
3067 // due to flag operands.
3068
3069 let Defs = [CPSR] in {
3070 def MOVsrl_flag : PseudoInst<(outs GPR:$dst), (ins GPR:$src), IIC_iMOVsi,
3071                       [(set GPR:$dst, (ARMsrl_flag GPR:$src))]>, UnaryDP,
3072                       Requires<[IsARM]>;
3073 def MOVsra_flag : PseudoInst<(outs GPR:$dst), (ins GPR:$src), IIC_iMOVsi,
3074                       [(set GPR:$dst, (ARMsra_flag GPR:$src))]>, UnaryDP,
3075                       Requires<[IsARM]>;
3076 }
3077
3078 //===----------------------------------------------------------------------===//
3079 //  Extend Instructions.
3080 //
3081
3082 // Sign extenders
3083
3084 def SXTB  : AI_ext_rrot<0b01101010,
3085                          "sxtb", UnOpFrag<(sext_inreg node:$Src, i8)>>;
3086 def SXTH  : AI_ext_rrot<0b01101011,
3087                          "sxth", UnOpFrag<(sext_inreg node:$Src, i16)>>;
3088
3089 def SXTAB : AI_exta_rrot<0b01101010,
3090                "sxtab", BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS, i8))>>;
3091 def SXTAH : AI_exta_rrot<0b01101011,
3092                "sxtah", BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS,i16))>>;
3093
3094 def SXTB16  : AI_ext_rrot_np<0b01101000, "sxtb16">;
3095
3096 def SXTAB16 : AI_exta_rrot_np<0b01101000, "sxtab16">;
3097
3098 // Zero extenders
3099
3100 let AddedComplexity = 16 in {
3101 def UXTB   : AI_ext_rrot<0b01101110,
3102                           "uxtb"  , UnOpFrag<(and node:$Src, 0x000000FF)>>;
3103 def UXTH   : AI_ext_rrot<0b01101111,
3104                           "uxth"  , UnOpFrag<(and node:$Src, 0x0000FFFF)>>;
3105 def UXTB16 : AI_ext_rrot<0b01101100,
3106                           "uxtb16", UnOpFrag<(and node:$Src, 0x00FF00FF)>>;
3107
3108 // FIXME: This pattern incorrectly assumes the shl operator is a rotate.
3109 //        The transformation should probably be done as a combiner action
3110 //        instead so we can include a check for masking back in the upper
3111 //        eight bits of the source into the lower eight bits of the result.
3112 //def : ARMV6Pat<(and (shl GPR:$Src, (i32 8)), 0xFF00FF),
3113 //               (UXTB16r_rot GPR:$Src, 3)>;
3114 def : ARMV6Pat<(and (srl GPR:$Src, (i32 8)), 0xFF00FF),
3115                (UXTB16 GPR:$Src, 1)>;
3116
3117 def UXTAB : AI_exta_rrot<0b01101110, "uxtab",
3118                         BinOpFrag<(add node:$LHS, (and node:$RHS, 0x00FF))>>;
3119 def UXTAH : AI_exta_rrot<0b01101111, "uxtah",
3120                         BinOpFrag<(add node:$LHS, (and node:$RHS, 0xFFFF))>>;
3121 }
3122
3123 // This isn't safe in general, the add is two 16-bit units, not a 32-bit add.
3124 def UXTAB16 : AI_exta_rrot_np<0b01101100, "uxtab16">;
3125
3126
3127 def SBFX  : I<(outs GPRnopc:$Rd),
3128               (ins GPRnopc:$Rn, imm0_31:$lsb, imm1_32:$width),
3129                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3130                "sbfx", "\t$Rd, $Rn, $lsb, $width", "", []>,
3131                Requires<[IsARM, HasV6T2]> {
3132   bits<4> Rd;
3133   bits<4> Rn;
3134   bits<5> lsb;
3135   bits<5> width;
3136   let Inst{27-21} = 0b0111101;
3137   let Inst{6-4}   = 0b101;
3138   let Inst{20-16} = width;
3139   let Inst{15-12} = Rd;
3140   let Inst{11-7}  = lsb;
3141   let Inst{3-0}   = Rn;
3142 }
3143
3144 def UBFX  : I<(outs GPR:$Rd),
3145               (ins GPR:$Rn, imm0_31:$lsb, imm1_32:$width),
3146                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3147                "ubfx", "\t$Rd, $Rn, $lsb, $width", "", []>,
3148                Requires<[IsARM, HasV6T2]> {
3149   bits<4> Rd;
3150   bits<4> Rn;
3151   bits<5> lsb;
3152   bits<5> width;
3153   let Inst{27-21} = 0b0111111;
3154   let Inst{6-4}   = 0b101;
3155   let Inst{20-16} = width;
3156   let Inst{15-12} = Rd;
3157   let Inst{11-7}  = lsb;
3158   let Inst{3-0}   = Rn;
3159 }
3160
3161 //===----------------------------------------------------------------------===//
3162 //  Arithmetic Instructions.
3163 //
3164
3165 defm ADD  : AsI1_bin_irs<0b0100, "add",
3166                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3167                          BinOpFrag<(add  node:$LHS, node:$RHS)>, "ADD", 1>;
3168 defm SUB  : AsI1_bin_irs<0b0010, "sub",
3169                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3170                          BinOpFrag<(sub  node:$LHS, node:$RHS)>, "SUB">;
3171
3172 // ADD and SUB with 's' bit set.
3173 //
3174 // Currently, ADDS/SUBS are pseudo opcodes that exist only in the
3175 // selection DAG. They are "lowered" to real ADD/SUB opcodes by
3176 // AdjustInstrPostInstrSelection where we determine whether or not to
3177 // set the "s" bit based on CPSR liveness.
3178 //
3179 // FIXME: Eliminate ADDS/SUBS pseudo opcodes after adding tablegen
3180 // support for an optional CPSR definition that corresponds to the DAG
3181 // node's second value. We can then eliminate the implicit def of CPSR.
3182 defm ADDS : AsI1_bin_s_irs<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3183                            BinOpFrag<(ARMaddc node:$LHS, node:$RHS)>, 1>;
3184 defm SUBS : AsI1_bin_s_irs<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3185                            BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
3186
3187 defm ADC : AI1_adde_sube_irs<0b0101, "adc",
3188                   BinOpWithFlagFrag<(ARMadde node:$LHS, node:$RHS, node:$FLAG)>,
3189                           "ADC", 1>;
3190 defm SBC : AI1_adde_sube_irs<0b0110, "sbc",
3191                   BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>,
3192                           "SBC">;
3193
3194 defm RSB  : AsI1_rbin_irs <0b0011, "rsb",
3195                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3196                          BinOpFrag<(sub node:$LHS, node:$RHS)>, "RSB">;
3197
3198 // FIXME: Eliminate them if we can write def : Pat patterns which defines
3199 // CPSR and the implicit def of CPSR is not needed.
3200 defm RSBS : AsI1_rbin_s_is<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3201                            BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
3202
3203 defm RSC : AI1_rsc_irs<0b0111, "rsc",
3204                   BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>,
3205                        "RSC">;
3206
3207 // (sub X, imm) gets canonicalized to (add X, -imm).  Match this form.
3208 // The assume-no-carry-in form uses the negation of the input since add/sub
3209 // assume opposite meanings of the carry flag (i.e., carry == !borrow).
3210 // See the definition of AddWithCarry() in the ARM ARM A2.2.1 for the gory
3211 // details.
3212 def : ARMPat<(add     GPR:$src, so_imm_neg:$imm),
3213              (SUBri   GPR:$src, so_imm_neg:$imm)>;
3214 def : ARMPat<(ARMaddc GPR:$src, so_imm_neg:$imm),
3215              (SUBSri  GPR:$src, so_imm_neg:$imm)>;
3216
3217 // The with-carry-in form matches bitwise not instead of the negation.
3218 // Effectively, the inverse interpretation of the carry flag already accounts
3219 // for part of the negation.
3220 def : ARMPat<(ARMadde GPR:$src, so_imm_not:$imm, CPSR),
3221              (SBCri   GPR:$src, so_imm_not:$imm)>;
3222
3223 // Note: These are implemented in C++ code, because they have to generate
3224 // ADD/SUBrs instructions, which use a complex pattern that a xform function
3225 // cannot produce.
3226 // (mul X, 2^n+1) -> (add (X << n), X)
3227 // (mul X, 2^n-1) -> (rsb X, (X << n))
3228
3229 // ARM Arithmetic Instruction
3230 // GPR:$dst = GPR:$a op GPR:$b
3231 class AAI<bits<8> op27_20, bits<8> op11_4, string opc,
3232           list<dag> pattern = [],
3233           dag iops = (ins GPRnopc:$Rn, GPRnopc:$Rm),
3234           string asm = "\t$Rd, $Rn, $Rm">
3235   : AI<(outs GPRnopc:$Rd), iops, DPFrm, IIC_iALUr, opc, asm, pattern> {
3236   bits<4> Rn;
3237   bits<4> Rd;
3238   bits<4> Rm;
3239   let Inst{27-20} = op27_20;
3240   let Inst{11-4} = op11_4;
3241   let Inst{19-16} = Rn;
3242   let Inst{15-12} = Rd;
3243   let Inst{3-0}   = Rm;
3244 }
3245
3246 // Saturating add/subtract
3247
3248 def QADD    : AAI<0b00010000, 0b00000101, "qadd",
3249                   [(set GPRnopc:$Rd, (int_arm_qadd GPRnopc:$Rm, GPRnopc:$Rn))],
3250                   (ins GPRnopc:$Rm, GPRnopc:$Rn), "\t$Rd, $Rm, $Rn">;
3251 def QSUB    : AAI<0b00010010, 0b00000101, "qsub",
3252                   [(set GPRnopc:$Rd, (int_arm_qsub GPRnopc:$Rm, GPRnopc:$Rn))],
3253                   (ins GPRnopc:$Rm, GPRnopc:$Rn), "\t$Rd, $Rm, $Rn">;
3254 def QDADD   : AAI<0b00010100, 0b00000101, "qdadd", [],
3255                   (ins GPRnopc:$Rm, GPRnopc:$Rn),
3256                   "\t$Rd, $Rm, $Rn">;
3257 def QDSUB   : AAI<0b00010110, 0b00000101, "qdsub", [],
3258                   (ins GPRnopc:$Rm, GPRnopc:$Rn),
3259                   "\t$Rd, $Rm, $Rn">;
3260
3261 def QADD16  : AAI<0b01100010, 0b11110001, "qadd16">;
3262 def QADD8   : AAI<0b01100010, 0b11111001, "qadd8">;
3263 def QASX    : AAI<0b01100010, 0b11110011, "qasx">;
3264 def QSAX    : AAI<0b01100010, 0b11110101, "qsax">;
3265 def QSUB16  : AAI<0b01100010, 0b11110111, "qsub16">;
3266 def QSUB8   : AAI<0b01100010, 0b11111111, "qsub8">;
3267 def UQADD16 : AAI<0b01100110, 0b11110001, "uqadd16">;
3268 def UQADD8  : AAI<0b01100110, 0b11111001, "uqadd8">;
3269 def UQASX   : AAI<0b01100110, 0b11110011, "uqasx">;
3270 def UQSAX   : AAI<0b01100110, 0b11110101, "uqsax">;
3271 def UQSUB16 : AAI<0b01100110, 0b11110111, "uqsub16">;
3272 def UQSUB8  : AAI<0b01100110, 0b11111111, "uqsub8">;
3273
3274 // Signed/Unsigned add/subtract
3275
3276 def SASX   : AAI<0b01100001, 0b11110011, "sasx">;
3277 def SADD16 : AAI<0b01100001, 0b11110001, "sadd16">;
3278 def SADD8  : AAI<0b01100001, 0b11111001, "sadd8">;
3279 def SSAX   : AAI<0b01100001, 0b11110101, "ssax">;
3280 def SSUB16 : AAI<0b01100001, 0b11110111, "ssub16">;
3281 def SSUB8  : AAI<0b01100001, 0b11111111, "ssub8">;
3282 def UASX   : AAI<0b01100101, 0b11110011, "uasx">;
3283 def UADD16 : AAI<0b01100101, 0b11110001, "uadd16">;
3284 def UADD8  : AAI<0b01100101, 0b11111001, "uadd8">;
3285 def USAX   : AAI<0b01100101, 0b11110101, "usax">;
3286 def USUB16 : AAI<0b01100101, 0b11110111, "usub16">;
3287 def USUB8  : AAI<0b01100101, 0b11111111, "usub8">;
3288
3289 // Signed/Unsigned halving add/subtract
3290
3291 def SHASX   : AAI<0b01100011, 0b11110011, "shasx">;
3292 def SHADD16 : AAI<0b01100011, 0b11110001, "shadd16">;
3293 def SHADD8  : AAI<0b01100011, 0b11111001, "shadd8">;
3294 def SHSAX   : AAI<0b01100011, 0b11110101, "shsax">;
3295 def SHSUB16 : AAI<0b01100011, 0b11110111, "shsub16">;
3296 def SHSUB8  : AAI<0b01100011, 0b11111111, "shsub8">;
3297 def UHASX   : AAI<0b01100111, 0b11110011, "uhasx">;
3298 def UHADD16 : AAI<0b01100111, 0b11110001, "uhadd16">;
3299 def UHADD8  : AAI<0b01100111, 0b11111001, "uhadd8">;
3300 def UHSAX   : AAI<0b01100111, 0b11110101, "uhsax">;
3301 def UHSUB16 : AAI<0b01100111, 0b11110111, "uhsub16">;
3302 def UHSUB8  : AAI<0b01100111, 0b11111111, "uhsub8">;
3303
3304 // Unsigned Sum of Absolute Differences [and Accumulate].
3305
3306 def USAD8  : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3307                 MulFrm /* for convenience */, NoItinerary, "usad8",
3308                 "\t$Rd, $Rn, $Rm", []>,
3309              Requires<[IsARM, HasV6]> {
3310   bits<4> Rd;
3311   bits<4> Rn;
3312   bits<4> Rm;
3313   let Inst{27-20} = 0b01111000;
3314   let Inst{15-12} = 0b1111;
3315   let Inst{7-4} = 0b0001;
3316   let Inst{19-16} = Rd;
3317   let Inst{11-8} = Rm;
3318   let Inst{3-0} = Rn;
3319 }
3320 def USADA8 : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3321                 MulFrm /* for convenience */, NoItinerary, "usada8",
3322                 "\t$Rd, $Rn, $Rm, $Ra", []>,
3323              Requires<[IsARM, HasV6]> {
3324   bits<4> Rd;
3325   bits<4> Rn;
3326   bits<4> Rm;
3327   bits<4> Ra;
3328   let Inst{27-20} = 0b01111000;
3329   let Inst{7-4} = 0b0001;
3330   let Inst{19-16} = Rd;
3331   let Inst{15-12} = Ra;
3332   let Inst{11-8} = Rm;
3333   let Inst{3-0} = Rn;
3334 }
3335
3336 // Signed/Unsigned saturate
3337
3338 def SSAT : AI<(outs GPRnopc:$Rd),
3339               (ins imm1_32:$sat_imm, GPRnopc:$Rn, shift_imm:$sh),
3340               SatFrm, NoItinerary, "ssat", "\t$Rd, $sat_imm, $Rn$sh", []> {
3341   bits<4> Rd;
3342   bits<5> sat_imm;
3343   bits<4> Rn;
3344   bits<8> sh;
3345   let Inst{27-21} = 0b0110101;
3346   let Inst{5-4} = 0b01;
3347   let Inst{20-16} = sat_imm;
3348   let Inst{15-12} = Rd;
3349   let Inst{11-7} = sh{4-0};
3350   let Inst{6} = sh{5};
3351   let Inst{3-0} = Rn;
3352 }
3353
3354 def SSAT16 : AI<(outs GPRnopc:$Rd),
3355                 (ins imm1_16:$sat_imm, GPRnopc:$Rn), SatFrm,
3356                 NoItinerary, "ssat16", "\t$Rd, $sat_imm, $Rn", []> {
3357   bits<4> Rd;
3358   bits<4> sat_imm;
3359   bits<4> Rn;
3360   let Inst{27-20} = 0b01101010;
3361   let Inst{11-4} = 0b11110011;
3362   let Inst{15-12} = Rd;
3363   let Inst{19-16} = sat_imm;
3364   let Inst{3-0} = Rn;
3365 }
3366
3367 def USAT : AI<(outs GPRnopc:$Rd),
3368               (ins imm0_31:$sat_imm, GPRnopc:$Rn, shift_imm:$sh),
3369               SatFrm, NoItinerary, "usat", "\t$Rd, $sat_imm, $Rn$sh", []> {
3370   bits<4> Rd;
3371   bits<5> sat_imm;
3372   bits<4> Rn;
3373   bits<8> sh;
3374   let Inst{27-21} = 0b0110111;
3375   let Inst{5-4} = 0b01;
3376   let Inst{15-12} = Rd;
3377   let Inst{11-7} = sh{4-0};
3378   let Inst{6} = sh{5};
3379   let Inst{20-16} = sat_imm;
3380   let Inst{3-0} = Rn;
3381 }
3382
3383 def USAT16 : AI<(outs GPRnopc:$Rd),
3384                 (ins imm0_15:$sat_imm, GPRnopc:$Rn), SatFrm,
3385                 NoItinerary, "usat16", "\t$Rd, $sat_imm, $Rn", []> {
3386   bits<4> Rd;
3387   bits<4> sat_imm;
3388   bits<4> Rn;
3389   let Inst{27-20} = 0b01101110;
3390   let Inst{11-4} = 0b11110011;
3391   let Inst{15-12} = Rd;
3392   let Inst{19-16} = sat_imm;
3393   let Inst{3-0} = Rn;
3394 }
3395
3396 def : ARMV6Pat<(int_arm_ssat GPRnopc:$a, imm:$pos),
3397                (SSAT imm:$pos, GPRnopc:$a, 0)>;
3398 def : ARMV6Pat<(int_arm_usat GPRnopc:$a, imm:$pos),
3399                (USAT imm:$pos, GPRnopc:$a, 0)>;
3400
3401 //===----------------------------------------------------------------------===//
3402 //  Bitwise Instructions.
3403 //
3404
3405 defm AND   : AsI1_bin_irs<0b0000, "and",
3406                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3407                           BinOpFrag<(and node:$LHS, node:$RHS)>, "AND", 1>;
3408 defm ORR   : AsI1_bin_irs<0b1100, "orr",
3409                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3410                           BinOpFrag<(or  node:$LHS, node:$RHS)>, "ORR", 1>;
3411 defm EOR   : AsI1_bin_irs<0b0001, "eor",
3412                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3413                           BinOpFrag<(xor node:$LHS, node:$RHS)>, "EOR", 1>;
3414 defm BIC   : AsI1_bin_irs<0b1110, "bic",
3415                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3416                           BinOpFrag<(and node:$LHS, (not node:$RHS))>, "BIC">;
3417
3418 // FIXME: bf_inv_mask_imm should be two operands, the lsb and the msb, just
3419 // like in the actual instruction encoding. The complexity of mapping the mask
3420 // to the lsb/msb pair should be handled by ISel, not encapsulated in the
3421 // instruction description.
3422 def BFC    : I<(outs GPR:$Rd), (ins GPR:$src, bf_inv_mask_imm:$imm),
3423                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3424                "bfc", "\t$Rd, $imm", "$src = $Rd",
3425                [(set GPR:$Rd, (and GPR:$src, bf_inv_mask_imm:$imm))]>,
3426                Requires<[IsARM, HasV6T2]> {
3427   bits<4> Rd;
3428   bits<10> imm;
3429   let Inst{27-21} = 0b0111110;
3430   let Inst{6-0}   = 0b0011111;
3431   let Inst{15-12} = Rd;
3432   let Inst{11-7}  = imm{4-0}; // lsb
3433   let Inst{20-16} = imm{9-5}; // msb
3434 }
3435
3436 // A8.6.18  BFI - Bitfield insert (Encoding A1)
3437 def BFI:I<(outs GPRnopc:$Rd), (ins GPRnopc:$src, GPR:$Rn, bf_inv_mask_imm:$imm),
3438           AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3439           "bfi", "\t$Rd, $Rn, $imm", "$src = $Rd",
3440           [(set GPRnopc:$Rd, (ARMbfi GPRnopc:$src, GPR:$Rn,
3441                            bf_inv_mask_imm:$imm))]>,
3442           Requires<[IsARM, HasV6T2]> {
3443   bits<4> Rd;
3444   bits<4> Rn;
3445   bits<10> imm;
3446   let Inst{27-21} = 0b0111110;
3447   let Inst{6-4}   = 0b001; // Rn: Inst{3-0} != 15
3448   let Inst{15-12} = Rd;
3449   let Inst{11-7}  = imm{4-0}; // lsb
3450   let Inst{20-16} = imm{9-5}; // width
3451   let Inst{3-0}   = Rn;
3452 }
3453
3454 def  MVNr  : AsI1<0b1111, (outs GPR:$Rd), (ins GPR:$Rm), DPFrm, IIC_iMVNr,
3455                   "mvn", "\t$Rd, $Rm",
3456                   [(set GPR:$Rd, (not GPR:$Rm))]>, UnaryDP {
3457   bits<4> Rd;
3458   bits<4> Rm;
3459   let Inst{25} = 0;
3460   let Inst{19-16} = 0b0000;
3461   let Inst{11-4} = 0b00000000;
3462   let Inst{15-12} = Rd;
3463   let Inst{3-0} = Rm;
3464 }
3465 def  MVNsi  : AsI1<0b1111, (outs GPR:$Rd), (ins so_reg_imm:$shift),
3466                   DPSoRegImmFrm, IIC_iMVNsr, "mvn", "\t$Rd, $shift",
3467                   [(set GPR:$Rd, (not so_reg_imm:$shift))]>, UnaryDP {
3468   bits<4> Rd;
3469   bits<12> shift;
3470   let Inst{25} = 0;
3471   let Inst{19-16} = 0b0000;
3472   let Inst{15-12} = Rd;
3473   let Inst{11-5} = shift{11-5};
3474   let Inst{4} = 0;
3475   let Inst{3-0} = shift{3-0};
3476 }
3477 def  MVNsr  : AsI1<0b1111, (outs GPR:$Rd), (ins so_reg_reg:$shift),
3478                   DPSoRegRegFrm, IIC_iMVNsr, "mvn", "\t$Rd, $shift",
3479                   [(set GPR:$Rd, (not so_reg_reg:$shift))]>, UnaryDP {
3480   bits<4> Rd;
3481   bits<12> shift;
3482   let Inst{25} = 0;
3483   let Inst{19-16} = 0b0000;
3484   let Inst{15-12} = Rd;
3485   let Inst{11-8} = shift{11-8};
3486   let Inst{7} = 0;
3487   let Inst{6-5} = shift{6-5};
3488   let Inst{4} = 1;
3489   let Inst{3-0} = shift{3-0};
3490 }
3491 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3492 def  MVNi  : AsI1<0b1111, (outs GPR:$Rd), (ins so_imm:$imm), DPFrm,
3493                   IIC_iMVNi, "mvn", "\t$Rd, $imm",
3494                   [(set GPR:$Rd, so_imm_not:$imm)]>,UnaryDP {
3495   bits<4> Rd;
3496   bits<12> imm;
3497   let Inst{25} = 1;
3498   let Inst{19-16} = 0b0000;
3499   let Inst{15-12} = Rd;
3500   let Inst{11-0} = imm;
3501 }
3502
3503 def : ARMPat<(and   GPR:$src, so_imm_not:$imm),
3504              (BICri GPR:$src, so_imm_not:$imm)>;
3505
3506 //===----------------------------------------------------------------------===//
3507 //  Multiply Instructions.
3508 //
3509 class AsMul1I32<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3510              string opc, string asm, list<dag> pattern>
3511   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3512   bits<4> Rd;
3513   bits<4> Rm;
3514   bits<4> Rn;
3515   let Inst{19-16} = Rd;
3516   let Inst{11-8}  = Rm;
3517   let Inst{3-0}   = Rn;
3518 }
3519 class AsMul1I64<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3520              string opc, string asm, list<dag> pattern>
3521   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3522   bits<4> RdLo;
3523   bits<4> RdHi;
3524   bits<4> Rm;
3525   bits<4> Rn;
3526   let Inst{19-16} = RdHi;
3527   let Inst{15-12} = RdLo;
3528   let Inst{11-8}  = Rm;
3529   let Inst{3-0}   = Rn;
3530 }
3531
3532 // FIXME: The v5 pseudos are only necessary for the additional Constraint
3533 //        property. Remove them when it's possible to add those properties
3534 //        on an individual MachineInstr, not just an instuction description.
3535 let isCommutable = 1 in {
3536 def MUL  : AsMul1I32<0b0000000, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3537                    IIC_iMUL32, "mul", "\t$Rd, $Rn, $Rm",
3538                    [(set GPR:$Rd, (mul GPR:$Rn, GPR:$Rm))]>,
3539                    Requires<[IsARM, HasV6]> {
3540   let Inst{15-12} = 0b0000;
3541 }
3542
3543 let Constraints = "@earlyclobber $Rd" in
3544 def MULv5: ARMPseudoExpand<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm,
3545                                             pred:$p, cc_out:$s),
3546                           4, IIC_iMUL32,
3547                          [(set GPR:$Rd, (mul GPR:$Rn, GPR:$Rm))],
3548                          (MUL GPR:$Rd, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3549                         Requires<[IsARM, NoV6]>;
3550 }
3551
3552 def MLA  : AsMul1I32<0b0000001, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3553                     IIC_iMAC32, "mla", "\t$Rd, $Rn, $Rm, $Ra",
3554                    [(set GPR:$Rd, (add (mul GPR:$Rn, GPR:$Rm), GPR:$Ra))]>,
3555                    Requires<[IsARM, HasV6]> {
3556   bits<4> Ra;
3557   let Inst{15-12} = Ra;
3558 }
3559
3560 let Constraints = "@earlyclobber $Rd" in
3561 def MLAv5: ARMPseudoExpand<(outs GPR:$Rd),
3562                           (ins GPR:$Rn, GPR:$Rm, GPR:$Ra, pred:$p, cc_out:$s),
3563                           4, IIC_iMAC32,
3564                         [(set GPR:$Rd, (add (mul GPR:$Rn, GPR:$Rm), GPR:$Ra))],
3565                   (MLA GPR:$Rd, GPR:$Rn, GPR:$Rm, GPR:$Ra, pred:$p, cc_out:$s)>,
3566                         Requires<[IsARM, NoV6]>;
3567
3568 def MLS  : AMul1I<0b0000011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3569                    IIC_iMAC32, "mls", "\t$Rd, $Rn, $Rm, $Ra",
3570                    [(set GPR:$Rd, (sub GPR:$Ra, (mul GPR:$Rn, GPR:$Rm)))]>,
3571                    Requires<[IsARM, HasV6T2]> {
3572   bits<4> Rd;
3573   bits<4> Rm;
3574   bits<4> Rn;
3575   bits<4> Ra;
3576   let Inst{19-16} = Rd;
3577   let Inst{15-12} = Ra;
3578   let Inst{11-8}  = Rm;
3579   let Inst{3-0}   = Rn;
3580 }
3581
3582 // Extra precision multiplies with low / high results
3583 let neverHasSideEffects = 1 in {
3584 let isCommutable = 1 in {
3585 def SMULL : AsMul1I64<0b0000110, (outs GPR:$RdLo, GPR:$RdHi),
3586                                  (ins GPR:$Rn, GPR:$Rm), IIC_iMUL64,
3587                     "smull", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3588                     Requires<[IsARM, HasV6]>;
3589
3590 def UMULL : AsMul1I64<0b0000100, (outs GPR:$RdLo, GPR:$RdHi),
3591                                  (ins GPR:$Rn, GPR:$Rm), IIC_iMUL64,
3592                     "umull", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3593                     Requires<[IsARM, HasV6]>;
3594
3595 let Constraints = "@earlyclobber $RdLo,@earlyclobber $RdHi" in {
3596 def SMULLv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3597                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3598                             4, IIC_iMUL64, [],
3599           (SMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3600                            Requires<[IsARM, NoV6]>;
3601
3602 def UMULLv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3603                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3604                             4, IIC_iMUL64, [],
3605           (UMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3606                            Requires<[IsARM, NoV6]>;
3607 }
3608 }
3609
3610 // Multiply + accumulate
3611 def SMLAL : AsMul1I64<0b0000111, (outs GPR:$RdLo, GPR:$RdHi),
3612                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3613                     "smlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3614                     Requires<[IsARM, HasV6]>;
3615 def UMLAL : AsMul1I64<0b0000101, (outs GPR:$RdLo, GPR:$RdHi),
3616                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3617                     "umlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3618                     Requires<[IsARM, HasV6]>;
3619
3620 def UMAAL : AMul1I <0b0000010, (outs GPR:$RdLo, GPR:$RdHi),
3621                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3622                     "umaal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3623                     Requires<[IsARM, HasV6]> {
3624   bits<4> RdLo;
3625   bits<4> RdHi;
3626   bits<4> Rm;
3627   bits<4> Rn;
3628   let Inst{19-16} = RdHi;
3629   let Inst{15-12} = RdLo;
3630   let Inst{11-8}  = Rm;
3631   let Inst{3-0}   = Rn;
3632 }
3633
3634 let Constraints = "@earlyclobber $RdLo,@earlyclobber $RdHi" in {
3635 def SMLALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3636                               (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3637                               4, IIC_iMAC64, [],
3638           (SMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3639                            Requires<[IsARM, NoV6]>;
3640 def UMLALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3641                               (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3642                               4, IIC_iMAC64, [],
3643           (UMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3644                            Requires<[IsARM, NoV6]>;
3645 def UMAALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3646                               (ins GPR:$Rn, GPR:$Rm, pred:$p),
3647                               4, IIC_iMAC64, [],
3648           (UMAAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p)>,
3649                            Requires<[IsARM, NoV6]>;
3650 }
3651
3652 } // neverHasSideEffects
3653
3654 // Most significant word multiply
3655 def SMMUL : AMul2I <0b0111010, 0b0001, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3656                IIC_iMUL32, "smmul", "\t$Rd, $Rn, $Rm",
3657                [(set GPR:$Rd, (mulhs GPR:$Rn, GPR:$Rm))]>,
3658             Requires<[IsARM, HasV6]> {
3659   let Inst{15-12} = 0b1111;
3660 }
3661
3662 def SMMULR : AMul2I <0b0111010, 0b0011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3663                IIC_iMUL32, "smmulr", "\t$Rd, $Rn, $Rm", []>,
3664             Requires<[IsARM, HasV6]> {
3665   let Inst{15-12} = 0b1111;
3666 }
3667
3668 def SMMLA : AMul2Ia <0b0111010, 0b0001, (outs GPR:$Rd),
3669                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3670                IIC_iMAC32, "smmla", "\t$Rd, $Rn, $Rm, $Ra",
3671                [(set GPR:$Rd, (add (mulhs GPR:$Rn, GPR:$Rm), GPR:$Ra))]>,
3672             Requires<[IsARM, HasV6]>;
3673
3674 def SMMLAR : AMul2Ia <0b0111010, 0b0011, (outs GPR:$Rd),
3675                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3676                IIC_iMAC32, "smmlar", "\t$Rd, $Rn, $Rm, $Ra", []>,
3677             Requires<[IsARM, HasV6]>;
3678
3679 def SMMLS : AMul2Ia <0b0111010, 0b1101, (outs GPR:$Rd),
3680                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3681                IIC_iMAC32, "smmls", "\t$Rd, $Rn, $Rm, $Ra",
3682                [(set GPR:$Rd, (sub GPR:$Ra, (mulhs GPR:$Rn, GPR:$Rm)))]>,
3683             Requires<[IsARM, HasV6]>;
3684
3685 def SMMLSR : AMul2Ia <0b0111010, 0b1111, (outs GPR:$Rd),
3686                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3687                IIC_iMAC32, "smmlsr", "\t$Rd, $Rn, $Rm, $Ra", []>,
3688             Requires<[IsARM, HasV6]>;
3689
3690 multiclass AI_smul<string opc, PatFrag opnode> {
3691   def BB : AMulxyI<0b0001011, 0b00, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3692               IIC_iMUL16, !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm",
3693               [(set GPR:$Rd, (opnode (sext_inreg GPR:$Rn, i16),
3694                                       (sext_inreg GPR:$Rm, i16)))]>,
3695            Requires<[IsARM, HasV5TE]>;
3696
3697   def BT : AMulxyI<0b0001011, 0b10, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3698               IIC_iMUL16, !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm",
3699               [(set GPR:$Rd, (opnode (sext_inreg GPR:$Rn, i16),
3700                                       (sra GPR:$Rm, (i32 16))))]>,
3701            Requires<[IsARM, HasV5TE]>;
3702
3703   def TB : AMulxyI<0b0001011, 0b01, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3704               IIC_iMUL16, !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm",
3705               [(set GPR:$Rd, (opnode (sra GPR:$Rn, (i32 16)),
3706                                       (sext_inreg GPR:$Rm, i16)))]>,
3707            Requires<[IsARM, HasV5TE]>;
3708
3709   def TT : AMulxyI<0b0001011, 0b11, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3710               IIC_iMUL16, !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm",
3711               [(set GPR:$Rd, (opnode (sra GPR:$Rn, (i32 16)),
3712                                       (sra GPR:$Rm, (i32 16))))]>,
3713             Requires<[IsARM, HasV5TE]>;
3714
3715   def WB : AMulxyI<0b0001001, 0b01, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3716               IIC_iMUL16, !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm",
3717               [(set GPR:$Rd, (sra (opnode GPR:$Rn,
3718                                     (sext_inreg GPR:$Rm, i16)), (i32 16)))]>,
3719            Requires<[IsARM, HasV5TE]>;
3720
3721   def WT : AMulxyI<0b0001001, 0b11, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3722               IIC_iMUL16, !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm",
3723               [(set GPR:$Rd, (sra (opnode GPR:$Rn,
3724                                     (sra GPR:$Rm, (i32 16))), (i32 16)))]>,
3725             Requires<[IsARM, HasV5TE]>;
3726 }
3727
3728
3729 multiclass AI_smla<string opc, PatFrag opnode> {
3730   let DecoderMethod = "DecodeSMLAInstruction" in {
3731   def BB : AMulxyIa<0b0001000, 0b00, (outs GPRnopc:$Rd),
3732               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3733               IIC_iMAC16, !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm, $Ra",
3734               [(set GPRnopc:$Rd, (add GPR:$Ra,
3735                                (opnode (sext_inreg GPRnopc:$Rn, i16),
3736                                        (sext_inreg GPRnopc:$Rm, i16))))]>,
3737            Requires<[IsARM, HasV5TE]>;
3738
3739   def BT : AMulxyIa<0b0001000, 0b10, (outs GPRnopc:$Rd),
3740               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3741               IIC_iMAC16, !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm, $Ra",
3742               [(set GPRnopc:$Rd,
3743                     (add GPR:$Ra, (opnode (sext_inreg GPRnopc:$Rn, i16),
3744                                           (sra GPRnopc:$Rm, (i32 16)))))]>,
3745            Requires<[IsARM, HasV5TE]>;
3746
3747   def TB : AMulxyIa<0b0001000, 0b01, (outs GPRnopc:$Rd),
3748               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3749               IIC_iMAC16, !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm, $Ra",
3750               [(set GPRnopc:$Rd,
3751                     (add GPR:$Ra, (opnode (sra GPRnopc:$Rn, (i32 16)),
3752                                           (sext_inreg GPRnopc:$Rm, i16))))]>,
3753            Requires<[IsARM, HasV5TE]>;
3754
3755   def TT : AMulxyIa<0b0001000, 0b11, (outs GPRnopc:$Rd),
3756               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3757               IIC_iMAC16, !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm, $Ra",
3758              [(set GPRnopc:$Rd,
3759                    (add GPR:$Ra, (opnode (sra GPRnopc:$Rn, (i32 16)),
3760                                          (sra GPRnopc:$Rm, (i32 16)))))]>,
3761             Requires<[IsARM, HasV5TE]>;
3762
3763   def WB : AMulxyIa<0b0001001, 0b00, (outs GPRnopc:$Rd),
3764               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3765               IIC_iMAC16, !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm, $Ra",
3766               [(set GPRnopc:$Rd,
3767                     (add GPR:$Ra, (sra (opnode GPRnopc:$Rn,
3768                                   (sext_inreg GPRnopc:$Rm, i16)), (i32 16))))]>,
3769            Requires<[IsARM, HasV5TE]>;
3770
3771   def WT : AMulxyIa<0b0001001, 0b10, (outs GPRnopc:$Rd),
3772               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3773               IIC_iMAC16, !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm, $Ra",
3774               [(set GPRnopc:$Rd,
3775                  (add GPR:$Ra, (sra (opnode GPRnopc:$Rn,
3776                                     (sra GPRnopc:$Rm, (i32 16))), (i32 16))))]>,
3777             Requires<[IsARM, HasV5TE]>;
3778   }
3779 }
3780
3781 defm SMUL : AI_smul<"smul", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
3782 defm SMLA : AI_smla<"smla", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
3783
3784 // Halfword multiply accumulate long: SMLAL<x><y>.
3785 def SMLALBB : AMulxyI64<0b0001010, 0b00, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3786                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3787                       IIC_iMAC64, "smlalbb", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3788               Requires<[IsARM, HasV5TE]>;
3789
3790 def SMLALBT : AMulxyI64<0b0001010, 0b10, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3791                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3792                       IIC_iMAC64, "smlalbt", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3793               Requires<[IsARM, HasV5TE]>;
3794
3795 def SMLALTB : AMulxyI64<0b0001010, 0b01, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3796                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3797                       IIC_iMAC64, "smlaltb", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3798               Requires<[IsARM, HasV5TE]>;
3799
3800 def SMLALTT : AMulxyI64<0b0001010, 0b11, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3801                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3802                       IIC_iMAC64, "smlaltt", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3803               Requires<[IsARM, HasV5TE]>;
3804
3805 // Helper class for AI_smld.
3806 class AMulDualIbase<bit long, bit sub, bit swap, dag oops, dag iops,
3807                     InstrItinClass itin, string opc, string asm>
3808   : AI<oops, iops, MulFrm, itin, opc, asm, []>, Requires<[IsARM, HasV6]> {
3809   bits<4> Rn;
3810   bits<4> Rm;
3811   let Inst{27-23} = 0b01110;
3812   let Inst{22}    = long;
3813   let Inst{21-20} = 0b00;
3814   let Inst{11-8}  = Rm;
3815   let Inst{7}     = 0;
3816   let Inst{6}     = sub;
3817   let Inst{5}     = swap;
3818   let Inst{4}     = 1;
3819   let Inst{3-0}   = Rn;
3820 }
3821 class AMulDualI<bit long, bit sub, bit swap, dag oops, dag iops,
3822                 InstrItinClass itin, string opc, string asm>
3823   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
3824   bits<4> Rd;
3825   let Inst{15-12} = 0b1111;
3826   let Inst{19-16} = Rd;
3827 }
3828 class AMulDualIa<bit long, bit sub, bit swap, dag oops, dag iops,
3829                 InstrItinClass itin, string opc, string asm>
3830   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
3831   bits<4> Ra;
3832   bits<4> Rd;
3833   let Inst{19-16} = Rd;
3834   let Inst{15-12} = Ra;
3835 }
3836 class AMulDualI64<bit long, bit sub, bit swap, dag oops, dag iops,
3837                   InstrItinClass itin, string opc, string asm>
3838   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
3839   bits<4> RdLo;
3840   bits<4> RdHi;
3841   let Inst{19-16} = RdHi;
3842   let Inst{15-12} = RdLo;
3843 }
3844
3845 multiclass AI_smld<bit sub, string opc> {
3846
3847   def D : AMulDualIa<0, sub, 0, (outs GPRnopc:$Rd),
3848                   (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3849                   NoItinerary, !strconcat(opc, "d"), "\t$Rd, $Rn, $Rm, $Ra">;
3850
3851   def DX: AMulDualIa<0, sub, 1, (outs GPRnopc:$Rd),
3852                   (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3853                   NoItinerary, !strconcat(opc, "dx"), "\t$Rd, $Rn, $Rm, $Ra">;
3854
3855   def LD: AMulDualI64<1, sub, 0, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3856                   (ins GPRnopc:$Rn, GPRnopc:$Rm), NoItinerary,
3857                   !strconcat(opc, "ld"), "\t$RdLo, $RdHi, $Rn, $Rm">;
3858
3859   def LDX : AMulDualI64<1, sub, 1, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3860                   (ins GPRnopc:$Rn, GPRnopc:$Rm), NoItinerary,
3861                   !strconcat(opc, "ldx"),"\t$RdLo, $RdHi, $Rn, $Rm">;
3862
3863 }
3864
3865 defm SMLA : AI_smld<0, "smla">;
3866 defm SMLS : AI_smld<1, "smls">;
3867
3868 multiclass AI_sdml<bit sub, string opc> {
3869
3870   def D:AMulDualI<0, sub, 0, (outs GPRnopc:$Rd), (ins GPRnopc:$Rn, GPRnopc:$Rm),
3871                   NoItinerary, !strconcat(opc, "d"), "\t$Rd, $Rn, $Rm">;
3872   def DX:AMulDualI<0, sub, 1, (outs GPRnopc:$Rd),(ins GPRnopc:$Rn, GPRnopc:$Rm),
3873                   NoItinerary, !strconcat(opc, "dx"), "\t$Rd, $Rn, $Rm">;
3874 }
3875
3876 defm SMUA : AI_sdml<0, "smua">;
3877 defm SMUS : AI_sdml<1, "smus">;
3878
3879 //===----------------------------------------------------------------------===//
3880 //  Misc. Arithmetic Instructions.
3881 //
3882
3883 def CLZ  : AMiscA1I<0b000010110, 0b0001, (outs GPR:$Rd), (ins GPR:$Rm),
3884               IIC_iUNAr, "clz", "\t$Rd, $Rm",
3885               [(set GPR:$Rd, (ctlz GPR:$Rm))]>, Requires<[IsARM, HasV5T]>;
3886
3887 def RBIT : AMiscA1I<0b01101111, 0b0011, (outs GPR:$Rd), (ins GPR:$Rm),
3888               IIC_iUNAr, "rbit", "\t$Rd, $Rm",
3889               [(set GPR:$Rd, (ARMrbit GPR:$Rm))]>,
3890            Requires<[IsARM, HasV6T2]>;
3891
3892 def REV  : AMiscA1I<0b01101011, 0b0011, (outs GPR:$Rd), (ins GPR:$Rm),
3893               IIC_iUNAr, "rev", "\t$Rd, $Rm",
3894               [(set GPR:$Rd, (bswap GPR:$Rm))]>, Requires<[IsARM, HasV6]>;
3895
3896 let AddedComplexity = 5 in
3897 def REV16 : AMiscA1I<0b01101011, 0b1011, (outs GPR:$Rd), (ins GPR:$Rm),
3898                IIC_iUNAr, "rev16", "\t$Rd, $Rm",
3899                [(set GPR:$Rd, (rotr (bswap GPR:$Rm), (i32 16)))]>,
3900                Requires<[IsARM, HasV6]>;
3901
3902 let AddedComplexity = 5 in
3903 def REVSH : AMiscA1I<0b01101111, 0b1011, (outs GPR:$Rd), (ins GPR:$Rm),
3904                IIC_iUNAr, "revsh", "\t$Rd, $Rm",
3905                [(set GPR:$Rd, (sra (bswap GPR:$Rm), (i32 16)))]>,
3906                Requires<[IsARM, HasV6]>;
3907
3908 def : ARMV6Pat<(or (sra (shl GPR:$Rm, (i32 24)), (i32 16)),
3909                    (and (srl GPR:$Rm, (i32 8)), 0xFF)),
3910                (REVSH GPR:$Rm)>;
3911
3912 def PKHBT : APKHI<0b01101000, 0, (outs GPRnopc:$Rd),
3913                               (ins GPRnopc:$Rn, GPRnopc:$Rm, pkh_lsl_amt:$sh),
3914                IIC_iALUsi, "pkhbt", "\t$Rd, $Rn, $Rm$sh",
3915                [(set GPRnopc:$Rd, (or (and GPRnopc:$Rn, 0xFFFF),
3916                                       (and (shl GPRnopc:$Rm, pkh_lsl_amt:$sh),
3917                                            0xFFFF0000)))]>,
3918                Requires<[IsARM, HasV6]>;
3919
3920 // Alternate cases for PKHBT where identities eliminate some nodes.
3921 def : ARMV6Pat<(or (and GPRnopc:$Rn, 0xFFFF), (and GPRnopc:$Rm, 0xFFFF0000)),
3922                (PKHBT GPRnopc:$Rn, GPRnopc:$Rm, 0)>;
3923 def : ARMV6Pat<(or (and GPRnopc:$Rn, 0xFFFF), (shl GPRnopc:$Rm, imm16_31:$sh)),
3924                (PKHBT GPRnopc:$Rn, GPRnopc:$Rm, imm16_31:$sh)>;
3925
3926 // Note: Shifts of 1-15 bits will be transformed to srl instead of sra and
3927 // will match the pattern below.
3928 def PKHTB : APKHI<0b01101000, 1, (outs GPRnopc:$Rd),
3929                               (ins GPRnopc:$Rn, GPRnopc:$Rm, pkh_asr_amt:$sh),
3930                IIC_iBITsi, "pkhtb", "\t$Rd, $Rn, $Rm$sh",
3931                [(set GPRnopc:$Rd, (or (and GPRnopc:$Rn, 0xFFFF0000),
3932                                       (and (sra GPRnopc:$Rm, pkh_asr_amt:$sh),
3933                                            0xFFFF)))]>,
3934                Requires<[IsARM, HasV6]>;
3935
3936 // Alternate cases for PKHTB where identities eliminate some nodes.  Note that
3937 // a shift amount of 0 is *not legal* here, it is PKHBT instead.
3938 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
3939                    (srl GPRnopc:$src2, imm16_31:$sh)),
3940                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm16_31:$sh)>;
3941 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
3942                    (and (srl GPRnopc:$src2, imm1_15:$sh), 0xFFFF)),
3943                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm1_15:$sh)>;
3944
3945 //===----------------------------------------------------------------------===//
3946 //  Comparison Instructions...
3947 //
3948
3949 defm CMP  : AI1_cmp_irs<0b1010, "cmp",
3950                         IIC_iCMPi, IIC_iCMPr, IIC_iCMPsr,
3951                         BinOpFrag<(ARMcmp node:$LHS, node:$RHS)>>;
3952
3953 // ARMcmpZ can re-use the above instruction definitions.
3954 def : ARMPat<(ARMcmpZ GPR:$src, so_imm:$imm),
3955              (CMPri   GPR:$src, so_imm:$imm)>;
3956 def : ARMPat<(ARMcmpZ GPR:$src, GPR:$rhs),
3957              (CMPrr   GPR:$src, GPR:$rhs)>;
3958 def : ARMPat<(ARMcmpZ GPR:$src, so_reg_imm:$rhs),
3959              (CMPrsi   GPR:$src, so_reg_imm:$rhs)>;
3960 def : ARMPat<(ARMcmpZ GPR:$src, so_reg_reg:$rhs),
3961              (CMPrsr   GPR:$src, so_reg_reg:$rhs)>;
3962
3963 // FIXME: We have to be careful when using the CMN instruction and comparison
3964 // with 0. One would expect these two pieces of code should give identical
3965 // results:
3966 //
3967 //   rsbs r1, r1, 0
3968 //   cmp  r0, r1
3969 //   mov  r0, #0
3970 //   it   ls
3971 //   mov  r0, #1
3972 //
3973 // and:
3974 //
3975 //   cmn  r0, r1
3976 //   mov  r0, #0
3977 //   it   ls
3978 //   mov  r0, #1
3979 //
3980 // However, the CMN gives the *opposite* result when r1 is 0. This is because
3981 // the carry flag is set in the CMP case but not in the CMN case. In short, the
3982 // CMP instruction doesn't perform a truncate of the (logical) NOT of 0 plus the
3983 // value of r0 and the carry bit (because the "carry bit" parameter to
3984 // AddWithCarry is defined as 1 in this case, the carry flag will always be set
3985 // when r0 >= 0). The CMN instruction doesn't perform a NOT of 0 so there is
3986 // never a "carry" when this AddWithCarry is performed (because the "carry bit"
3987 // parameter to AddWithCarry is defined as 0).
3988 //
3989 // When x is 0 and unsigned:
3990 //
3991 //    x = 0
3992 //   ~x = 0xFFFF FFFF
3993 //   ~x + 1 = 0x1 0000 0000
3994 //   (-x = 0) != (0x1 0000 0000 = ~x + 1)
3995 //
3996 // Therefore, we should disable CMN when comparing against zero, until we can
3997 // limit when the CMN instruction is used (when we know that the RHS is not 0 or
3998 // when it's a comparison which doesn't look at the 'carry' flag).
3999 //
4000 // (See the ARM docs for the "AddWithCarry" pseudo-code.)
4001 //
4002 // This is related to <rdar://problem/7569620>.
4003 //
4004 //defm CMN  : AI1_cmp_irs<0b1011, "cmn",
4005 //                        BinOpFrag<(ARMcmp node:$LHS,(ineg node:$RHS))>>;
4006
4007 // Note that TST/TEQ don't set all the same flags that CMP does!
4008 defm TST  : AI1_cmp_irs<0b1000, "tst",
4009                         IIC_iTSTi, IIC_iTSTr, IIC_iTSTsr,
4010                       BinOpFrag<(ARMcmpZ (and_su node:$LHS, node:$RHS), 0)>, 1>;
4011 defm TEQ  : AI1_cmp_irs<0b1001, "teq",
4012                         IIC_iTSTi, IIC_iTSTr, IIC_iTSTsr,
4013                       BinOpFrag<(ARMcmpZ (xor_su node:$LHS, node:$RHS), 0)>, 1>;
4014
4015 defm CMNz  : AI1_cmp_irs<0b1011, "cmn",
4016                          IIC_iCMPi, IIC_iCMPr, IIC_iCMPsr,
4017                          BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>>;
4018
4019 //def : ARMPat<(ARMcmp GPR:$src, so_imm_neg:$imm),
4020 //             (CMNri  GPR:$src, so_imm_neg:$imm)>;
4021
4022 def : ARMPat<(ARMcmpZ GPR:$src, so_imm_neg:$imm),
4023              (CMNzri  GPR:$src, so_imm_neg:$imm)>;
4024
4025 // Pseudo i64 compares for some floating point compares.
4026 let usesCustomInserter = 1, isBranch = 1, isTerminator = 1,
4027     Defs = [CPSR] in {
4028 def BCCi64 : PseudoInst<(outs),
4029     (ins i32imm:$cc, GPR:$lhs1, GPR:$lhs2, GPR:$rhs1, GPR:$rhs2, brtarget:$dst),
4030      IIC_Br,
4031     [(ARMBcci64 imm:$cc, GPR:$lhs1, GPR:$lhs2, GPR:$rhs1, GPR:$rhs2, bb:$dst)]>;
4032
4033 def BCCZi64 : PseudoInst<(outs),
4034      (ins i32imm:$cc, GPR:$lhs1, GPR:$lhs2, brtarget:$dst), IIC_Br,
4035     [(ARMBcci64 imm:$cc, GPR:$lhs1, GPR:$lhs2, 0, 0, bb:$dst)]>;
4036 } // usesCustomInserter
4037
4038
4039 // Conditional moves
4040 // FIXME: should be able to write a pattern for ARMcmov, but can't use
4041 // a two-value operand where a dag node expects two operands. :(
4042 let neverHasSideEffects = 1 in {
4043 def MOVCCr : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$false, GPR:$Rm, pred:$p),
4044                            4, IIC_iCMOVr,
4045   [/*(set GPR:$Rd, (ARMcmov GPR:$false, GPR:$Rm, imm:$cc, CCR:$ccr))*/]>,
4046       RegConstraint<"$false = $Rd">;
4047 def MOVCCsi : ARMPseudoInst<(outs GPR:$Rd),
4048                            (ins GPR:$false, so_reg_imm:$shift, pred:$p),
4049                            4, IIC_iCMOVsr,
4050   [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_reg_imm:$shift,
4051                             imm:$cc, CCR:$ccr))*/]>,
4052       RegConstraint<"$false = $Rd">;
4053 def MOVCCsr : ARMPseudoInst<(outs GPR:$Rd),
4054                            (ins GPR:$false, so_reg_reg:$shift, pred:$p),
4055                            4, IIC_iCMOVsr,
4056   [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_reg_reg:$shift,
4057                             imm:$cc, CCR:$ccr))*/]>,
4058       RegConstraint<"$false = $Rd">;
4059
4060
4061 let isMoveImm = 1 in
4062 def MOVCCi16 : ARMPseudoInst<(outs GPR:$Rd),
4063                              (ins GPR:$false, imm0_65535_expr:$imm, pred:$p),
4064                              4, IIC_iMOVi,
4065                              []>,
4066       RegConstraint<"$false = $Rd">, Requires<[IsARM, HasV6T2]>;
4067
4068 let isMoveImm = 1 in
4069 def MOVCCi : ARMPseudoInst<(outs GPR:$Rd),
4070                            (ins GPR:$false, so_imm:$imm, pred:$p),
4071                            4, IIC_iCMOVi,
4072    [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_imm:$imm, imm:$cc, CCR:$ccr))*/]>,
4073       RegConstraint<"$false = $Rd">;
4074
4075 // Two instruction predicate mov immediate.
4076 let isMoveImm = 1 in
4077 def MOVCCi32imm : ARMPseudoInst<(outs GPR:$Rd),
4078                                 (ins GPR:$false, i32imm:$src, pred:$p),
4079                   8, IIC_iCMOVix2, []>, RegConstraint<"$false = $Rd">;
4080
4081 let isMoveImm = 1 in
4082 def MVNCCi : ARMPseudoInst<(outs GPR:$Rd),
4083                            (ins GPR:$false, so_imm:$imm, pred:$p),
4084                            4, IIC_iCMOVi,
4085  [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_imm_not:$imm, imm:$cc, CCR:$ccr))*/]>,
4086                 RegConstraint<"$false = $Rd">;
4087 } // neverHasSideEffects
4088
4089 //===----------------------------------------------------------------------===//
4090 // Atomic operations intrinsics
4091 //
4092
4093 def MemBarrierOptOperand : AsmOperandClass {
4094   let Name = "MemBarrierOpt";
4095   let ParserMethod = "parseMemBarrierOptOperand";
4096 }
4097 def memb_opt : Operand<i32> {
4098   let PrintMethod = "printMemBOption";
4099   let ParserMatchClass = MemBarrierOptOperand;
4100   let DecoderMethod = "DecodeMemBarrierOption";
4101 }
4102
4103 // memory barriers protect the atomic sequences
4104 let hasSideEffects = 1 in {
4105 def DMB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4106                 "dmb", "\t$opt", [(ARMMemBarrier (i32 imm:$opt))]>,
4107                 Requires<[IsARM, HasDB]> {
4108   bits<4> opt;
4109   let Inst{31-4} = 0xf57ff05;
4110   let Inst{3-0} = opt;
4111 }
4112 }
4113
4114 def DSB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4115                 "dsb", "\t$opt", []>,
4116                 Requires<[IsARM, HasDB]> {
4117   bits<4> opt;
4118   let Inst{31-4} = 0xf57ff04;
4119   let Inst{3-0} = opt;
4120 }
4121
4122 // ISB has only full system option
4123 def ISB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4124                 "isb", "\t$opt", []>,
4125                 Requires<[IsARM, HasDB]> {
4126   bits<4> opt;
4127   let Inst{31-4} = 0xf57ff06;
4128   let Inst{3-0} = opt;
4129 }
4130
4131 // Pseudo isntruction that combines movs + predicated rsbmi
4132 // to implement integer ABS
4133 let usesCustomInserter = 1, Defs = [CPSR] in {
4134 def ABS : ARMPseudoInst<
4135   (outs GPR:$dst), (ins GPR:$src),
4136   8, NoItinerary, []>;
4137 }
4138
4139 let usesCustomInserter = 1 in {
4140   let Defs = [CPSR] in {
4141     def ATOMIC_LOAD_ADD_I8 : PseudoInst<
4142       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4143       [(set GPR:$dst, (atomic_load_add_8 GPR:$ptr, GPR:$incr))]>;
4144     def ATOMIC_LOAD_SUB_I8 : PseudoInst<
4145       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4146       [(set GPR:$dst, (atomic_load_sub_8 GPR:$ptr, GPR:$incr))]>;
4147     def ATOMIC_LOAD_AND_I8 : PseudoInst<
4148       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4149       [(set GPR:$dst, (atomic_load_and_8 GPR:$ptr, GPR:$incr))]>;
4150     def ATOMIC_LOAD_OR_I8 : PseudoInst<
4151       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4152       [(set GPR:$dst, (atomic_load_or_8 GPR:$ptr, GPR:$incr))]>;
4153     def ATOMIC_LOAD_XOR_I8 : PseudoInst<
4154       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4155       [(set GPR:$dst, (atomic_load_xor_8 GPR:$ptr, GPR:$incr))]>;
4156     def ATOMIC_LOAD_NAND_I8 : PseudoInst<
4157       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4158       [(set GPR:$dst, (atomic_load_nand_8 GPR:$ptr, GPR:$incr))]>;
4159     def ATOMIC_LOAD_MIN_I8 : PseudoInst<
4160       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4161       [(set GPR:$dst, (atomic_load_min_8 GPR:$ptr, GPR:$val))]>;
4162     def ATOMIC_LOAD_MAX_I8 : PseudoInst<
4163       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4164       [(set GPR:$dst, (atomic_load_max_8 GPR:$ptr, GPR:$val))]>;
4165     def ATOMIC_LOAD_UMIN_I8 : PseudoInst<
4166       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4167       [(set GPR:$dst, (atomic_load_umin_8 GPR:$ptr, GPR:$val))]>;
4168     def ATOMIC_LOAD_UMAX_I8 : PseudoInst<
4169       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4170       [(set GPR:$dst, (atomic_load_umax_8 GPR:$ptr, GPR:$val))]>;
4171     def ATOMIC_LOAD_ADD_I16 : PseudoInst<
4172       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4173       [(set GPR:$dst, (atomic_load_add_16 GPR:$ptr, GPR:$incr))]>;
4174     def ATOMIC_LOAD_SUB_I16 : PseudoInst<
4175       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4176       [(set GPR:$dst, (atomic_load_sub_16 GPR:$ptr, GPR:$incr))]>;
4177     def ATOMIC_LOAD_AND_I16 : PseudoInst<
4178       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4179       [(set GPR:$dst, (atomic_load_and_16 GPR:$ptr, GPR:$incr))]>;
4180     def ATOMIC_LOAD_OR_I16 : PseudoInst<
4181       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4182       [(set GPR:$dst, (atomic_load_or_16 GPR:$ptr, GPR:$incr))]>;
4183     def ATOMIC_LOAD_XOR_I16 : PseudoInst<
4184       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4185       [(set GPR:$dst, (atomic_load_xor_16 GPR:$ptr, GPR:$incr))]>;
4186     def ATOMIC_LOAD_NAND_I16 : PseudoInst<
4187       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4188       [(set GPR:$dst, (atomic_load_nand_16 GPR:$ptr, GPR:$incr))]>;
4189     def ATOMIC_LOAD_MIN_I16 : PseudoInst<
4190       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4191       [(set GPR:$dst, (atomic_load_min_16 GPR:$ptr, GPR:$val))]>;
4192     def ATOMIC_LOAD_MAX_I16 : PseudoInst<
4193       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4194       [(set GPR:$dst, (atomic_load_max_16 GPR:$ptr, GPR:$val))]>;
4195     def ATOMIC_LOAD_UMIN_I16 : PseudoInst<
4196       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4197       [(set GPR:$dst, (atomic_load_umin_16 GPR:$ptr, GPR:$val))]>;
4198     def ATOMIC_LOAD_UMAX_I16 : PseudoInst<
4199       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4200       [(set GPR:$dst, (atomic_load_umax_16 GPR:$ptr, GPR:$val))]>;
4201     def ATOMIC_LOAD_ADD_I32 : PseudoInst<
4202       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4203       [(set GPR:$dst, (atomic_load_add_32 GPR:$ptr, GPR:$incr))]>;
4204     def ATOMIC_LOAD_SUB_I32 : PseudoInst<
4205       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4206       [(set GPR:$dst, (atomic_load_sub_32 GPR:$ptr, GPR:$incr))]>;
4207     def ATOMIC_LOAD_AND_I32 : PseudoInst<
4208       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4209       [(set GPR:$dst, (atomic_load_and_32 GPR:$ptr, GPR:$incr))]>;
4210     def ATOMIC_LOAD_OR_I32 : PseudoInst<
4211       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4212       [(set GPR:$dst, (atomic_load_or_32 GPR:$ptr, GPR:$incr))]>;
4213     def ATOMIC_LOAD_XOR_I32 : PseudoInst<
4214       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4215       [(set GPR:$dst, (atomic_load_xor_32 GPR:$ptr, GPR:$incr))]>;
4216     def ATOMIC_LOAD_NAND_I32 : PseudoInst<
4217       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4218       [(set GPR:$dst, (atomic_load_nand_32 GPR:$ptr, GPR:$incr))]>;
4219     def ATOMIC_LOAD_MIN_I32 : PseudoInst<
4220       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4221       [(set GPR:$dst, (atomic_load_min_32 GPR:$ptr, GPR:$val))]>;
4222     def ATOMIC_LOAD_MAX_I32 : PseudoInst<
4223       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4224       [(set GPR:$dst, (atomic_load_max_32 GPR:$ptr, GPR:$val))]>;
4225     def ATOMIC_LOAD_UMIN_I32 : PseudoInst<
4226       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4227       [(set GPR:$dst, (atomic_load_umin_32 GPR:$ptr, GPR:$val))]>;
4228     def ATOMIC_LOAD_UMAX_I32 : PseudoInst<
4229       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4230       [(set GPR:$dst, (atomic_load_umax_32 GPR:$ptr, GPR:$val))]>;
4231
4232     def ATOMIC_SWAP_I8 : PseudoInst<
4233       (outs GPR:$dst), (ins GPR:$ptr, GPR:$new), NoItinerary,
4234       [(set GPR:$dst, (atomic_swap_8 GPR:$ptr, GPR:$new))]>;
4235     def ATOMIC_SWAP_I16 : PseudoInst<
4236       (outs GPR:$dst), (ins GPR:$ptr, GPR:$new), NoItinerary,
4237       [(set GPR:$dst, (atomic_swap_16 GPR:$ptr, GPR:$new))]>;
4238     def ATOMIC_SWAP_I32 : PseudoInst<
4239       (outs GPR:$dst), (ins GPR:$ptr, GPR:$new), NoItinerary,
4240       [(set GPR:$dst, (atomic_swap_32 GPR:$ptr, GPR:$new))]>;
4241
4242     def ATOMIC_CMP_SWAP_I8 : PseudoInst<
4243       (outs GPR:$dst), (ins GPR:$ptr, GPR:$old, GPR:$new), NoItinerary,
4244       [(set GPR:$dst, (atomic_cmp_swap_8 GPR:$ptr, GPR:$old, GPR:$new))]>;
4245     def ATOMIC_CMP_SWAP_I16 : PseudoInst<
4246       (outs GPR:$dst), (ins GPR:$ptr, GPR:$old, GPR:$new), NoItinerary,
4247       [(set GPR:$dst, (atomic_cmp_swap_16 GPR:$ptr, GPR:$old, GPR:$new))]>;
4248     def ATOMIC_CMP_SWAP_I32 : PseudoInst<
4249       (outs GPR:$dst), (ins GPR:$ptr, GPR:$old, GPR:$new), NoItinerary,
4250       [(set GPR:$dst, (atomic_cmp_swap_32 GPR:$ptr, GPR:$old, GPR:$new))]>;
4251 }
4252 }
4253
4254 let mayLoad = 1 in {
4255 def LDREXB : AIldrex<0b10, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4256                      NoItinerary,
4257                     "ldrexb", "\t$Rt, $addr", []>;
4258 def LDREXH : AIldrex<0b11, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4259                      NoItinerary, "ldrexh", "\t$Rt, $addr", []>;
4260 def LDREX  : AIldrex<0b00, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4261                      NoItinerary, "ldrex", "\t$Rt, $addr", []>;
4262 let hasExtraDefRegAllocReq = 1 in
4263 def LDREXD: AIldrex<0b01, (outs GPR:$Rt, GPR:$Rt2),(ins addr_offset_none:$addr),
4264                       NoItinerary, "ldrexd", "\t$Rt, $Rt2, $addr", []> {
4265   let DecoderMethod = "DecodeDoubleRegLoad";
4266 }
4267 }
4268
4269 let mayStore = 1, Constraints = "@earlyclobber $Rd" in {
4270 def STREXB: AIstrex<0b10, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4271                     NoItinerary, "strexb", "\t$Rd, $Rt, $addr", []>;
4272 def STREXH: AIstrex<0b11, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4273                     NoItinerary, "strexh", "\t$Rd, $Rt, $addr", []>;
4274 def STREX : AIstrex<0b00, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4275                     NoItinerary, "strex", "\t$Rd, $Rt, $addr", []>;
4276 }
4277
4278 let hasExtraSrcRegAllocReq = 1, Constraints = "@earlyclobber $Rd" in
4279 def STREXD : AIstrex<0b01, (outs GPR:$Rd),
4280                     (ins GPR:$Rt, GPR:$Rt2, addr_offset_none:$addr),
4281                     NoItinerary, "strexd", "\t$Rd, $Rt, $Rt2, $addr", []> {
4282   let DecoderMethod = "DecodeDoubleRegStore";
4283 }
4284
4285 def CLREX : AXI<(outs), (ins), MiscFrm, NoItinerary, "clrex", []>,
4286             Requires<[IsARM, HasV7]>  {
4287   let Inst{31-0} = 0b11110101011111111111000000011111;
4288 }
4289
4290 // SWP/SWPB are deprecated in V6/V7.
4291 let mayLoad = 1, mayStore = 1 in {
4292 def SWP : AIswp<0, (outs GPR:$Rt), (ins GPR:$Rt2, addr_offset_none:$addr),
4293                 "swp", []>;
4294 def SWPB: AIswp<1, (outs GPR:$Rt), (ins GPR:$Rt2, addr_offset_none:$addr),
4295                 "swpb", []>;
4296 }
4297
4298 //===----------------------------------------------------------------------===//
4299 // Coprocessor Instructions.
4300 //
4301
4302 def CDP : ABI<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4303             c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
4304             NoItinerary, "cdp", "\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
4305             [(int_arm_cdp imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
4306                           imm:$CRm, imm:$opc2)]> {
4307   bits<4> opc1;
4308   bits<4> CRn;
4309   bits<4> CRd;
4310   bits<4> cop;
4311   bits<3> opc2;
4312   bits<4> CRm;
4313
4314   let Inst{3-0}   = CRm;
4315   let Inst{4}     = 0;
4316   let Inst{7-5}   = opc2;
4317   let Inst{11-8}  = cop;
4318   let Inst{15-12} = CRd;
4319   let Inst{19-16} = CRn;
4320   let Inst{23-20} = opc1;
4321 }
4322
4323 def CDP2 : ABXI<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4324                c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
4325                NoItinerary, "cdp2\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
4326                [(int_arm_cdp2 imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
4327                               imm:$CRm, imm:$opc2)]> {
4328   let Inst{31-28} = 0b1111;
4329   bits<4> opc1;
4330   bits<4> CRn;
4331   bits<4> CRd;
4332   bits<4> cop;
4333   bits<3> opc2;
4334   bits<4> CRm;
4335
4336   let Inst{3-0}   = CRm;
4337   let Inst{4}     = 0;
4338   let Inst{7-5}   = opc2;
4339   let Inst{11-8}  = cop;
4340   let Inst{15-12} = CRd;
4341   let Inst{19-16} = CRn;
4342   let Inst{23-20} = opc1;
4343 }
4344
4345 class ACI<dag oops, dag iops, string opc, string asm,
4346           IndexMode im = IndexModeNone>
4347   : I<oops, iops, AddrModeNone, 4, im, BrFrm, NoItinerary,
4348       opc, asm, "", []> {
4349   let Inst{27-25} = 0b110;
4350 }
4351 class ACInoP<dag oops, dag iops, string opc, string asm,
4352           IndexMode im = IndexModeNone>
4353   : InoP<oops, iops, AddrModeNone, 4, im, BrFrm, NoItinerary,
4354          opc, asm, "", []> {
4355   let Inst{31-28} = 0b1111;
4356   let Inst{27-25} = 0b110;
4357 }
4358 multiclass LdStCop<bit load, bit Dbit, string asm> {
4359   def _OFFSET : ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4360                     asm, "\t$cop, $CRd, $addr"> {
4361     bits<13> addr;
4362     bits<4> cop;
4363     bits<4> CRd;
4364     let Inst{24} = 1; // P = 1
4365     let Inst{23} = addr{8};
4366     let Inst{22} = Dbit;
4367     let Inst{21} = 0; // W = 0
4368     let Inst{20} = load;
4369     let Inst{19-16} = addr{12-9};
4370     let Inst{15-12} = CRd;
4371     let Inst{11-8} = cop;
4372     let Inst{7-0} = addr{7-0};
4373     let DecoderMethod = "DecodeCopMemInstruction";
4374   }
4375   def _PRE : ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4376                  asm, "\t$cop, $CRd, $addr!", IndexModePre> {
4377     bits<13> addr;
4378     bits<4> cop;
4379     bits<4> CRd;
4380     let Inst{24} = 1; // P = 1
4381     let Inst{23} = addr{8};
4382     let Inst{22} = Dbit;
4383     let Inst{21} = 1; // W = 1
4384     let Inst{20} = load;
4385     let Inst{19-16} = addr{12-9};
4386     let Inst{15-12} = CRd;
4387     let Inst{11-8} = cop;
4388     let Inst{7-0} = addr{7-0};
4389     let DecoderMethod = "DecodeCopMemInstruction";
4390   }
4391   def _POST: ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4392                               postidx_imm8s4:$offset),
4393                  asm, "\t$cop, $CRd, $addr, $offset", IndexModePost> {
4394     bits<9> offset;
4395     bits<4> addr;
4396     bits<4> cop;
4397     bits<4> CRd;
4398     let Inst{24} = 0; // P = 0
4399     let Inst{23} = offset{8};
4400     let Inst{22} = Dbit;
4401     let Inst{21} = 1; // W = 1
4402     let Inst{20} = load;
4403     let Inst{19-16} = addr;
4404     let Inst{15-12} = CRd;
4405     let Inst{11-8} = cop;
4406     let Inst{7-0} = offset{7-0};
4407     let DecoderMethod = "DecodeCopMemInstruction";
4408   }
4409   def _OPTION : ACI<(outs),
4410                     (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4411                          coproc_option_imm:$option),
4412       asm, "\t$cop, $CRd, $addr, $option"> {
4413     bits<8> option;
4414     bits<4> addr;
4415     bits<4> cop;
4416     bits<4> CRd;
4417     let Inst{24} = 0; // P = 0
4418     let Inst{23} = 1; // U = 1
4419     let Inst{22} = Dbit;
4420     let Inst{21} = 0; // W = 0
4421     let Inst{20} = load;
4422     let Inst{19-16} = addr;
4423     let Inst{15-12} = CRd;
4424     let Inst{11-8} = cop;
4425     let Inst{7-0} = option;
4426     let DecoderMethod = "DecodeCopMemInstruction";
4427   }
4428 }
4429 multiclass LdSt2Cop<bit load, bit Dbit, string asm> {
4430   def _OFFSET : ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4431                        asm, "\t$cop, $CRd, $addr"> {
4432     bits<13> addr;
4433     bits<4> cop;
4434     bits<4> CRd;
4435     let Inst{24} = 1; // P = 1
4436     let Inst{23} = addr{8};
4437     let Inst{22} = Dbit;
4438     let Inst{21} = 0; // W = 0
4439     let Inst{20} = load;
4440     let Inst{19-16} = addr{12-9};
4441     let Inst{15-12} = CRd;
4442     let Inst{11-8} = cop;
4443     let Inst{7-0} = addr{7-0};
4444     let DecoderMethod = "DecodeCopMemInstruction";
4445   }
4446   def _PRE : ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4447                     asm, "\t$cop, $CRd, $addr!", IndexModePre> {
4448     bits<13> addr;
4449     bits<4> cop;
4450     bits<4> CRd;
4451     let Inst{24} = 1; // P = 1
4452     let Inst{23} = addr{8};
4453     let Inst{22} = Dbit;
4454     let Inst{21} = 1; // W = 1
4455     let Inst{20} = load;
4456     let Inst{19-16} = addr{12-9};
4457     let Inst{15-12} = CRd;
4458     let Inst{11-8} = cop;
4459     let Inst{7-0} = addr{7-0};
4460     let DecoderMethod = "DecodeCopMemInstruction";
4461   }
4462   def _POST: ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4463                                  postidx_imm8s4:$offset),
4464                  asm, "\t$cop, $CRd, $addr, $offset", IndexModePost> {
4465     bits<9> offset;
4466     bits<4> addr;
4467     bits<4> cop;
4468     bits<4> CRd;
4469     let Inst{24} = 0; // P = 0
4470     let Inst{23} = offset{8};
4471     let Inst{22} = Dbit;
4472     let Inst{21} = 1; // W = 1
4473     let Inst{20} = load;
4474     let Inst{19-16} = addr;
4475     let Inst{15-12} = CRd;
4476     let Inst{11-8} = cop;
4477     let Inst{7-0} = offset{7-0};
4478     let DecoderMethod = "DecodeCopMemInstruction";
4479   }
4480   def _OPTION : ACInoP<(outs),
4481                        (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4482                             coproc_option_imm:$option),
4483       asm, "\t$cop, $CRd, $addr, $option"> {
4484     bits<8> option;
4485     bits<4> addr;
4486     bits<4> cop;
4487     bits<4> CRd;
4488     let Inst{24} = 0; // P = 0
4489     let Inst{23} = 1; // U = 1
4490     let Inst{22} = Dbit;
4491     let Inst{21} = 0; // W = 0
4492     let Inst{20} = load;
4493     let Inst{19-16} = addr;
4494     let Inst{15-12} = CRd;
4495     let Inst{11-8} = cop;
4496     let Inst{7-0} = option;
4497     let DecoderMethod = "DecodeCopMemInstruction";
4498   }
4499 }
4500
4501 defm LDC   : LdStCop <1, 0, "ldc">;
4502 defm LDCL  : LdStCop <1, 1, "ldcl">;
4503 defm STC   : LdStCop <0, 0, "stc">;
4504 defm STCL  : LdStCop <0, 1, "stcl">;
4505 defm LDC2  : LdSt2Cop<1, 0, "ldc2">;
4506 defm LDC2L : LdSt2Cop<1, 1, "ldc2l">;
4507 defm STC2  : LdSt2Cop<0, 0, "stc2">;
4508 defm STC2L : LdSt2Cop<0, 1, "stc2l">;
4509
4510 //===----------------------------------------------------------------------===//
4511 // Move between coprocessor and ARM core register.
4512 //
4513
4514 class MovRCopro<string opc, bit direction, dag oops, dag iops,
4515                 list<dag> pattern>
4516   : ABI<0b1110, oops, iops, NoItinerary, opc,
4517         "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2", pattern> {
4518   let Inst{20} = direction;
4519   let Inst{4} = 1;
4520
4521   bits<4> Rt;
4522   bits<4> cop;
4523   bits<3> opc1;
4524   bits<3> opc2;
4525   bits<4> CRm;
4526   bits<4> CRn;
4527
4528   let Inst{15-12} = Rt;
4529   let Inst{11-8}  = cop;
4530   let Inst{23-21} = opc1;
4531   let Inst{7-5}   = opc2;
4532   let Inst{3-0}   = CRm;
4533   let Inst{19-16} = CRn;
4534 }
4535
4536 def MCR : MovRCopro<"mcr", 0 /* from ARM core register to coprocessor */,
4537                     (outs),
4538                     (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4539                          c_imm:$CRm, imm0_7:$opc2),
4540                     [(int_arm_mcr imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
4541                                   imm:$CRm, imm:$opc2)]>;
4542 def MRC : MovRCopro<"mrc", 1 /* from coprocessor to ARM core register */,
4543                     (outs GPR:$Rt),
4544                     (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn, c_imm:$CRm,
4545                          imm0_7:$opc2), []>;
4546
4547 def : ARMPat<(int_arm_mrc imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
4548              (MRC imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
4549
4550 class MovRCopro2<string opc, bit direction, dag oops, dag iops,
4551                  list<dag> pattern>
4552   : ABXI<0b1110, oops, iops, NoItinerary,
4553          !strconcat(opc, "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2"), pattern> {
4554   let Inst{31-28} = 0b1111;
4555   let Inst{20} = direction;
4556   let Inst{4} = 1;
4557
4558   bits<4> Rt;
4559   bits<4> cop;
4560   bits<3> opc1;
4561   bits<3> opc2;
4562   bits<4> CRm;
4563   bits<4> CRn;
4564
4565   let Inst{15-12} = Rt;
4566   let Inst{11-8}  = cop;
4567   let Inst{23-21} = opc1;
4568   let Inst{7-5}   = opc2;
4569   let Inst{3-0}   = CRm;
4570   let Inst{19-16} = CRn;
4571 }
4572
4573 def MCR2 : MovRCopro2<"mcr2", 0 /* from ARM core register to coprocessor */,
4574                       (outs),
4575                       (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4576                            c_imm:$CRm, imm0_7:$opc2),
4577                       [(int_arm_mcr2 imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
4578                                      imm:$CRm, imm:$opc2)]>;
4579 def MRC2 : MovRCopro2<"mrc2", 1 /* from coprocessor to ARM core register */,
4580                       (outs GPR:$Rt),
4581                       (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn, c_imm:$CRm,
4582                            imm0_7:$opc2), []>;
4583
4584 def : ARMV5TPat<(int_arm_mrc2 imm:$cop, imm:$opc1, imm:$CRn,
4585                               imm:$CRm, imm:$opc2),
4586                 (MRC2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
4587
4588 class MovRRCopro<string opc, bit direction, list<dag> pattern = []>
4589   : ABI<0b1100, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4590         GPR:$Rt, GPR:$Rt2, c_imm:$CRm),
4591         NoItinerary, opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm", pattern> {
4592   let Inst{23-21} = 0b010;
4593   let Inst{20} = direction;
4594
4595   bits<4> Rt;
4596   bits<4> Rt2;
4597   bits<4> cop;
4598   bits<4> opc1;
4599   bits<4> CRm;
4600
4601   let Inst{15-12} = Rt;
4602   let Inst{19-16} = Rt2;
4603   let Inst{11-8}  = cop;
4604   let Inst{7-4}   = opc1;
4605   let Inst{3-0}   = CRm;
4606 }
4607
4608 def MCRR : MovRRCopro<"mcrr", 0 /* from ARM core register to coprocessor */,
4609                       [(int_arm_mcrr imm:$cop, imm:$opc1, GPR:$Rt, GPR:$Rt2,
4610                                      imm:$CRm)]>;
4611 def MRRC : MovRRCopro<"mrrc", 1 /* from coprocessor to ARM core register */>;
4612
4613 class MovRRCopro2<string opc, bit direction, list<dag> pattern = []>
4614   : ABXI<0b1100, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4615          GPR:$Rt, GPR:$Rt2, c_imm:$CRm), NoItinerary,
4616          !strconcat(opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm"), pattern> {
4617   let Inst{31-28} = 0b1111;
4618   let Inst{23-21} = 0b010;
4619   let Inst{20} = direction;
4620
4621   bits<4> Rt;
4622   bits<4> Rt2;
4623   bits<4> cop;
4624   bits<4> opc1;
4625   bits<4> CRm;
4626
4627   let Inst{15-12} = Rt;
4628   let Inst{19-16} = Rt2;
4629   let Inst{11-8}  = cop;
4630   let Inst{7-4}   = opc1;
4631   let Inst{3-0}   = CRm;
4632 }
4633
4634 def MCRR2 : MovRRCopro2<"mcrr2", 0 /* from ARM core register to coprocessor */,
4635                         [(int_arm_mcrr2 imm:$cop, imm:$opc1, GPR:$Rt, GPR:$Rt2,
4636                                         imm:$CRm)]>;
4637 def MRRC2 : MovRRCopro2<"mrrc2", 1 /* from coprocessor to ARM core register */>;
4638
4639 //===----------------------------------------------------------------------===//
4640 // Move between special register and ARM core register
4641 //
4642
4643 // Move to ARM core register from Special Register
4644 def MRS : ABI<0b0001, (outs GPR:$Rd), (ins), NoItinerary,
4645               "mrs", "\t$Rd, apsr", []> {
4646   bits<4> Rd;
4647   let Inst{23-16} = 0b00001111;
4648   let Inst{15-12} = Rd;
4649   let Inst{7-4} = 0b0000;
4650 }
4651
4652 def : InstAlias<"mrs${p} $Rd, cpsr", (MRS GPR:$Rd, pred:$p)>, Requires<[IsARM]>;
4653
4654 def MRSsys : ABI<0b0001, (outs GPR:$Rd), (ins), NoItinerary,
4655                  "mrs", "\t$Rd, spsr", []> {
4656   bits<4> Rd;
4657   let Inst{23-16} = 0b01001111;
4658   let Inst{15-12} = Rd;
4659   let Inst{7-4} = 0b0000;
4660 }
4661
4662 // Move from ARM core register to Special Register
4663 //
4664 // No need to have both system and application versions, the encodings are the
4665 // same and the assembly parser has no way to distinguish between them. The mask
4666 // operand contains the special register (R Bit) in bit 4 and bits 3-0 contains
4667 // the mask with the fields to be accessed in the special register.
4668 def MSR : ABI<0b0001, (outs), (ins msr_mask:$mask, GPR:$Rn), NoItinerary,
4669               "msr", "\t$mask, $Rn", []> {
4670   bits<5> mask;
4671   bits<4> Rn;
4672
4673   let Inst{23} = 0;
4674   let Inst{22} = mask{4}; // R bit
4675   let Inst{21-20} = 0b10;
4676   let Inst{19-16} = mask{3-0};
4677   let Inst{15-12} = 0b1111;
4678   let Inst{11-4} = 0b00000000;
4679   let Inst{3-0} = Rn;
4680 }
4681
4682 def MSRi : ABI<0b0011, (outs), (ins msr_mask:$mask,  so_imm:$a), NoItinerary,
4683                "msr", "\t$mask, $a", []> {
4684   bits<5> mask;
4685   bits<12> a;
4686
4687   let Inst{23} = 0;
4688   let Inst{22} = mask{4}; // R bit
4689   let Inst{21-20} = 0b10;
4690   let Inst{19-16} = mask{3-0};
4691   let Inst{15-12} = 0b1111;
4692   let Inst{11-0} = a;
4693 }
4694
4695 //===----------------------------------------------------------------------===//
4696 // TLS Instructions
4697 //
4698
4699 // __aeabi_read_tp preserves the registers r1-r3.
4700 // This is a pseudo inst so that we can get the encoding right,
4701 // complete with fixup for the aeabi_read_tp function.
4702 let isCall = 1,
4703   Defs = [R0, R12, LR, CPSR], Uses = [SP] in {
4704   def TPsoft : PseudoInst<(outs), (ins), IIC_Br,
4705                [(set R0, ARMthread_pointer)]>;
4706 }
4707
4708 //===----------------------------------------------------------------------===//
4709 // SJLJ Exception handling intrinsics
4710 //   eh_sjlj_setjmp() is an instruction sequence to store the return
4711 //   address and save #0 in R0 for the non-longjmp case.
4712 //   Since by its nature we may be coming from some other function to get
4713 //   here, and we're using the stack frame for the containing function to
4714 //   save/restore registers, we can't keep anything live in regs across
4715 //   the eh_sjlj_setjmp(), else it will almost certainly have been tromped upon
4716 //   when we get here from a longjmp(). We force everything out of registers
4717 //   except for our own input by listing the relevant registers in Defs. By
4718 //   doing so, we also cause the prologue/epilogue code to actively preserve
4719 //   all of the callee-saved resgisters, which is exactly what we want.
4720 //   A constant value is passed in $val, and we use the location as a scratch.
4721 //
4722 // These are pseudo-instructions and are lowered to individual MC-insts, so
4723 // no encoding information is necessary.
4724 let Defs =
4725   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
4726     Q0, Q1, Q2, Q3, Q4, Q5, Q6, Q7, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15 ],
4727   hasSideEffects = 1, isBarrier = 1, usesCustomInserter = 1 in {
4728   def Int_eh_sjlj_setjmp : PseudoInst<(outs), (ins GPR:$src, GPR:$val),
4729                                NoItinerary,
4730                          [(set R0, (ARMeh_sjlj_setjmp GPR:$src, GPR:$val))]>,
4731                            Requires<[IsARM, HasVFP2]>;
4732 }
4733
4734 let Defs =
4735   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
4736   hasSideEffects = 1, isBarrier = 1, usesCustomInserter = 1 in {
4737   def Int_eh_sjlj_setjmp_nofp : PseudoInst<(outs), (ins GPR:$src, GPR:$val),
4738                                    NoItinerary,
4739                          [(set R0, (ARMeh_sjlj_setjmp GPR:$src, GPR:$val))]>,
4740                                 Requires<[IsARM, NoVFP]>;
4741 }
4742
4743 // FIXME: Non-IOS version(s)
4744 let isBarrier = 1, hasSideEffects = 1, isTerminator = 1,
4745     Defs = [ R7, LR, SP ] in {
4746 def Int_eh_sjlj_longjmp : PseudoInst<(outs), (ins GPR:$src, GPR:$scratch),
4747                              NoItinerary,
4748                          [(ARMeh_sjlj_longjmp GPR:$src, GPR:$scratch)]>,
4749                                 Requires<[IsARM, IsIOS]>;
4750 }
4751
4752 // eh.sjlj.dispatchsetup pseudo-instructions.
4753 // These pseudos are used for both ARM and Thumb2. Any differences are
4754 // handled when the pseudo is expanded (which happens before any passes
4755 // that need the instruction size).
4756 let Defs =
4757   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
4758     Q0, Q1, Q2, Q3, Q4, Q5, Q6, Q7, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15 ],
4759   isBarrier = 1 in
4760 def Int_eh_sjlj_dispatchsetup : PseudoInst<(outs), (ins), NoItinerary, []>;
4761
4762 let Defs =
4763   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
4764   isBarrier = 1 in
4765 def Int_eh_sjlj_dispatchsetup_nofp : PseudoInst<(outs), (ins), NoItinerary, []>;
4766
4767
4768 //===----------------------------------------------------------------------===//
4769 // Non-Instruction Patterns
4770 //
4771
4772 // ARMv4 indirect branch using (MOVr PC, dst)
4773 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in
4774   def MOVPCRX : ARMPseudoExpand<(outs), (ins GPR:$dst),
4775                     4, IIC_Br, [(brind GPR:$dst)],
4776                     (MOVr PC, GPR:$dst, (ops 14, zero_reg), zero_reg)>,
4777                   Requires<[IsARM, NoV4T]>;
4778
4779 // Large immediate handling.
4780
4781 // 32-bit immediate using two piece so_imms or movw + movt.
4782 // This is a single pseudo instruction, the benefit is that it can be remat'd
4783 // as a single unit instead of having to handle reg inputs.
4784 // FIXME: Remove this when we can do generalized remat.
4785 let isReMaterializable = 1, isMoveImm = 1 in
4786 def MOVi32imm : PseudoInst<(outs GPR:$dst), (ins i32imm:$src), IIC_iMOVix2,
4787                            [(set GPR:$dst, (arm_i32imm:$src))]>,
4788                            Requires<[IsARM]>;
4789
4790 // Pseudo instruction that combines movw + movt + add pc (if PIC).
4791 // It also makes it possible to rematerialize the instructions.
4792 // FIXME: Remove this when we can do generalized remat and when machine licm
4793 // can properly the instructions.
4794 let isReMaterializable = 1 in {
4795 def MOV_ga_pcrel : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
4796                               IIC_iMOVix2addpc,
4797                         [(set GPR:$dst, (ARMWrapperPIC tglobaladdr:$addr))]>,
4798                         Requires<[IsARM, UseMovt]>;
4799
4800 def MOV_ga_dyn : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
4801                              IIC_iMOVix2,
4802                         [(set GPR:$dst, (ARMWrapperDYN tglobaladdr:$addr))]>,
4803                         Requires<[IsARM, UseMovt]>;
4804
4805 let AddedComplexity = 10 in
4806 def MOV_ga_pcrel_ldr : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
4807                                 IIC_iMOVix2ld,
4808                     [(set GPR:$dst, (load (ARMWrapperPIC tglobaladdr:$addr)))]>,
4809                     Requires<[IsARM, UseMovt]>;
4810 } // isReMaterializable
4811
4812 // ConstantPool, GlobalAddress, and JumpTable
4813 def : ARMPat<(ARMWrapper  tglobaladdr :$dst), (LEApcrel tglobaladdr :$dst)>,
4814             Requires<[IsARM, DontUseMovt]>;
4815 def : ARMPat<(ARMWrapper  tconstpool  :$dst), (LEApcrel tconstpool  :$dst)>;
4816 def : ARMPat<(ARMWrapper  tglobaladdr :$dst), (MOVi32imm tglobaladdr :$dst)>,
4817             Requires<[IsARM, UseMovt]>;
4818 def : ARMPat<(ARMWrapperJT tjumptable:$dst, imm:$id),
4819              (LEApcrelJT tjumptable:$dst, imm:$id)>;
4820
4821 // TODO: add,sub,and, 3-instr forms?
4822
4823 // Tail calls
4824 def : ARMPat<(ARMtcret tcGPR:$dst),
4825           (TCRETURNri tcGPR:$dst)>, Requires<[IsIOS]>;
4826
4827 def : ARMPat<(ARMtcret (i32 tglobaladdr:$dst)),
4828           (TCRETURNdi texternalsym:$dst)>, Requires<[IsIOS]>;
4829
4830 def : ARMPat<(ARMtcret (i32 texternalsym:$dst)),
4831           (TCRETURNdi texternalsym:$dst)>, Requires<[IsIOS]>;
4832
4833 def : ARMPat<(ARMtcret tcGPR:$dst),
4834           (TCRETURNriND tcGPR:$dst)>, Requires<[IsNotIOS]>;
4835
4836 def : ARMPat<(ARMtcret (i32 tglobaladdr:$dst)),
4837           (TCRETURNdiND texternalsym:$dst)>, Requires<[IsNotIOS]>;
4838
4839 def : ARMPat<(ARMtcret (i32 texternalsym:$dst)),
4840           (TCRETURNdiND texternalsym:$dst)>, Requires<[IsNotIOS]>;
4841
4842 // Direct calls
4843 def : ARMPat<(ARMcall texternalsym:$func), (BL texternalsym:$func)>,
4844       Requires<[IsARM, IsNotIOS]>;
4845 def : ARMPat<(ARMcall texternalsym:$func), (BLr9 texternalsym:$func)>,
4846       Requires<[IsARM, IsIOS]>;
4847
4848 // zextload i1 -> zextload i8
4849 def : ARMPat<(zextloadi1 addrmode_imm12:$addr), (LDRBi12 addrmode_imm12:$addr)>;
4850 def : ARMPat<(zextloadi1 ldst_so_reg:$addr),    (LDRBrs ldst_so_reg:$addr)>;
4851
4852 // extload -> zextload
4853 def : ARMPat<(extloadi1 addrmode_imm12:$addr),  (LDRBi12 addrmode_imm12:$addr)>;
4854 def : ARMPat<(extloadi1 ldst_so_reg:$addr),     (LDRBrs ldst_so_reg:$addr)>;
4855 def : ARMPat<(extloadi8 addrmode_imm12:$addr),  (LDRBi12 addrmode_imm12:$addr)>;
4856 def : ARMPat<(extloadi8 ldst_so_reg:$addr),     (LDRBrs ldst_so_reg:$addr)>;
4857
4858 def : ARMPat<(extloadi16 addrmode3:$addr),  (LDRH addrmode3:$addr)>;
4859
4860 def : ARMPat<(extloadi8  addrmodepc:$addr), (PICLDRB addrmodepc:$addr)>;
4861 def : ARMPat<(extloadi16 addrmodepc:$addr), (PICLDRH addrmodepc:$addr)>;
4862
4863 // smul* and smla*
4864 def : ARMV5TEPat<(mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4865                       (sra (shl GPR:$b, (i32 16)), (i32 16))),
4866                  (SMULBB GPR:$a, GPR:$b)>;
4867 def : ARMV5TEPat<(mul sext_16_node:$a, sext_16_node:$b),
4868                  (SMULBB GPR:$a, GPR:$b)>;
4869 def : ARMV5TEPat<(mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4870                       (sra GPR:$b, (i32 16))),
4871                  (SMULBT GPR:$a, GPR:$b)>;
4872 def : ARMV5TEPat<(mul sext_16_node:$a, (sra GPR:$b, (i32 16))),
4873                  (SMULBT GPR:$a, GPR:$b)>;
4874 def : ARMV5TEPat<(mul (sra GPR:$a, (i32 16)),
4875                       (sra (shl GPR:$b, (i32 16)), (i32 16))),
4876                  (SMULTB GPR:$a, GPR:$b)>;
4877 def : ARMV5TEPat<(mul (sra GPR:$a, (i32 16)), sext_16_node:$b),
4878                 (SMULTB GPR:$a, GPR:$b)>;
4879 def : ARMV5TEPat<(sra (mul GPR:$a, (sra (shl GPR:$b, (i32 16)), (i32 16))),
4880                       (i32 16)),
4881                  (SMULWB GPR:$a, GPR:$b)>;
4882 def : ARMV5TEPat<(sra (mul GPR:$a, sext_16_node:$b), (i32 16)),
4883                  (SMULWB GPR:$a, GPR:$b)>;
4884
4885 def : ARMV5TEPat<(add GPR:$acc,
4886                       (mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4887                            (sra (shl GPR:$b, (i32 16)), (i32 16)))),
4888                  (SMLABB GPR:$a, GPR:$b, GPR:$acc)>;
4889 def : ARMV5TEPat<(add GPR:$acc,
4890                       (mul sext_16_node:$a, sext_16_node:$b)),
4891                  (SMLABB GPR:$a, GPR:$b, GPR:$acc)>;
4892 def : ARMV5TEPat<(add GPR:$acc,
4893                       (mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4894                            (sra GPR:$b, (i32 16)))),
4895                  (SMLABT GPR:$a, GPR:$b, GPR:$acc)>;
4896 def : ARMV5TEPat<(add GPR:$acc,
4897                       (mul sext_16_node:$a, (sra GPR:$b, (i32 16)))),
4898                  (SMLABT GPR:$a, GPR:$b, GPR:$acc)>;
4899 def : ARMV5TEPat<(add GPR:$acc,
4900                       (mul (sra GPR:$a, (i32 16)),
4901                            (sra (shl GPR:$b, (i32 16)), (i32 16)))),
4902                  (SMLATB GPR:$a, GPR:$b, GPR:$acc)>;
4903 def : ARMV5TEPat<(add GPR:$acc,
4904                       (mul (sra GPR:$a, (i32 16)), sext_16_node:$b)),
4905                  (SMLATB GPR:$a, GPR:$b, GPR:$acc)>;
4906 def : ARMV5TEPat<(add GPR:$acc,
4907                       (sra (mul GPR:$a, (sra (shl GPR:$b, (i32 16)), (i32 16))),
4908                            (i32 16))),
4909                  (SMLAWB GPR:$a, GPR:$b, GPR:$acc)>;
4910 def : ARMV5TEPat<(add GPR:$acc,
4911                       (sra (mul GPR:$a, sext_16_node:$b), (i32 16))),
4912                  (SMLAWB GPR:$a, GPR:$b, GPR:$acc)>;
4913
4914
4915 // Pre-v7 uses MCR for synchronization barriers.
4916 def : ARMPat<(ARMMemBarrierMCR GPR:$zero), (MCR 15, 0, GPR:$zero, 7, 10, 5)>,
4917          Requires<[IsARM, HasV6]>;
4918
4919 // SXT/UXT with no rotate
4920 let AddedComplexity = 16 in {
4921 def : ARMV6Pat<(and GPR:$Src, 0x000000FF), (UXTB GPR:$Src, 0)>;
4922 def : ARMV6Pat<(and GPR:$Src, 0x0000FFFF), (UXTH GPR:$Src, 0)>;
4923 def : ARMV6Pat<(and GPR:$Src, 0x00FF00FF), (UXTB16 GPR:$Src, 0)>;
4924 def : ARMV6Pat<(add GPR:$Rn, (and GPR:$Rm, 0x00FF)),
4925                (UXTAB GPR:$Rn, GPR:$Rm, 0)>;
4926 def : ARMV6Pat<(add GPR:$Rn, (and GPR:$Rm, 0xFFFF)),
4927                (UXTAH GPR:$Rn, GPR:$Rm, 0)>;
4928 }
4929
4930 def : ARMV6Pat<(sext_inreg GPR:$Src, i8),  (SXTB GPR:$Src, 0)>;
4931 def : ARMV6Pat<(sext_inreg GPR:$Src, i16), (SXTH GPR:$Src, 0)>;
4932
4933 def : ARMV6Pat<(add GPR:$Rn, (sext_inreg GPRnopc:$Rm, i8)),
4934                (SXTAB GPR:$Rn, GPRnopc:$Rm, 0)>;
4935 def : ARMV6Pat<(add GPR:$Rn, (sext_inreg GPRnopc:$Rm, i16)),
4936                (SXTAH GPR:$Rn, GPRnopc:$Rm, 0)>;
4937
4938 // Atomic load/store patterns
4939 def : ARMPat<(atomic_load_8 ldst_so_reg:$src),
4940              (LDRBrs ldst_so_reg:$src)>;
4941 def : ARMPat<(atomic_load_8 addrmode_imm12:$src),
4942              (LDRBi12 addrmode_imm12:$src)>;
4943 def : ARMPat<(atomic_load_16 addrmode3:$src),
4944              (LDRH addrmode3:$src)>;
4945 def : ARMPat<(atomic_load_32 ldst_so_reg:$src),
4946              (LDRrs ldst_so_reg:$src)>;
4947 def : ARMPat<(atomic_load_32 addrmode_imm12:$src),
4948              (LDRi12 addrmode_imm12:$src)>;
4949 def : ARMPat<(atomic_store_8 ldst_so_reg:$ptr, GPR:$val),
4950              (STRBrs GPR:$val, ldst_so_reg:$ptr)>;
4951 def : ARMPat<(atomic_store_8 addrmode_imm12:$ptr, GPR:$val),
4952              (STRBi12 GPR:$val, addrmode_imm12:$ptr)>;
4953 def : ARMPat<(atomic_store_16 addrmode3:$ptr, GPR:$val),
4954              (STRH GPR:$val, addrmode3:$ptr)>;
4955 def : ARMPat<(atomic_store_32 ldst_so_reg:$ptr, GPR:$val),
4956              (STRrs GPR:$val, ldst_so_reg:$ptr)>;
4957 def : ARMPat<(atomic_store_32 addrmode_imm12:$ptr, GPR:$val),
4958              (STRi12 GPR:$val, addrmode_imm12:$ptr)>;
4959
4960
4961 //===----------------------------------------------------------------------===//
4962 // Thumb Support
4963 //
4964
4965 include "ARMInstrThumb.td"
4966
4967 //===----------------------------------------------------------------------===//
4968 // Thumb2 Support
4969 //
4970
4971 include "ARMInstrThumb2.td"
4972
4973 //===----------------------------------------------------------------------===//
4974 // Floating Point Support
4975 //
4976
4977 include "ARMInstrVFP.td"
4978
4979 //===----------------------------------------------------------------------===//
4980 // Advanced SIMD (NEON) Support
4981 //
4982
4983 include "ARMInstrNEON.td"
4984
4985 //===----------------------------------------------------------------------===//
4986 // Assembler aliases
4987 //
4988
4989 // Memory barriers
4990 def : InstAlias<"dmb", (DMB 0xf)>, Requires<[IsARM, HasDB]>;
4991 def : InstAlias<"dsb", (DSB 0xf)>, Requires<[IsARM, HasDB]>;
4992 def : InstAlias<"isb", (ISB 0xf)>, Requires<[IsARM, HasDB]>;
4993
4994 // System instructions
4995 def : MnemonicAlias<"swi", "svc">;
4996
4997 // Load / Store Multiple
4998 def : MnemonicAlias<"ldmfd", "ldm">;
4999 def : MnemonicAlias<"ldmia", "ldm">;
5000 def : MnemonicAlias<"ldmea", "ldmdb">;
5001 def : MnemonicAlias<"stmfd", "stmdb">;
5002 def : MnemonicAlias<"stmia", "stm">;
5003 def : MnemonicAlias<"stmea", "stm">;
5004
5005 // PKHBT/PKHTB with default shift amount. PKHTB is equivalent to PKHBT when the
5006 // shift amount is zero (i.e., unspecified).
5007 def : InstAlias<"pkhbt${p} $Rd, $Rn, $Rm",
5008                 (PKHBT GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, 0, pred:$p)>,
5009         Requires<[IsARM, HasV6]>;
5010 def : InstAlias<"pkhtb${p} $Rd, $Rn, $Rm",
5011                 (PKHBT GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, 0, pred:$p)>,
5012         Requires<[IsARM, HasV6]>;
5013
5014 // PUSH/POP aliases for STM/LDM
5015 def : ARMInstAlias<"push${p} $regs", (STMDB_UPD SP, pred:$p, reglist:$regs)>;
5016 def : ARMInstAlias<"pop${p} $regs", (LDMIA_UPD SP, pred:$p, reglist:$regs)>;
5017
5018 // SSAT/USAT optional shift operand.
5019 def : ARMInstAlias<"ssat${p} $Rd, $sat_imm, $Rn",
5020                 (SSAT GPRnopc:$Rd, imm1_32:$sat_imm, GPRnopc:$Rn, 0, pred:$p)>;
5021 def : ARMInstAlias<"usat${p} $Rd, $sat_imm, $Rn",
5022                 (USAT GPRnopc:$Rd, imm0_31:$sat_imm, GPRnopc:$Rn, 0, pred:$p)>;
5023
5024
5025 // Extend instruction optional rotate operand.
5026 def : ARMInstAlias<"sxtab${p} $Rd, $Rn, $Rm",
5027                 (SXTAB GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5028 def : ARMInstAlias<"sxtah${p} $Rd, $Rn, $Rm",
5029                 (SXTAH GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5030 def : ARMInstAlias<"sxtab16${p} $Rd, $Rn, $Rm",
5031                 (SXTAB16 GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5032 def : ARMInstAlias<"sxtb${p} $Rd, $Rm",
5033                 (SXTB GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5034 def : ARMInstAlias<"sxtb16${p} $Rd, $Rm",
5035                 (SXTB16 GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5036 def : ARMInstAlias<"sxth${p} $Rd, $Rm",
5037                 (SXTH GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5038
5039 def : ARMInstAlias<"uxtab${p} $Rd, $Rn, $Rm",
5040                 (UXTAB GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5041 def : ARMInstAlias<"uxtah${p} $Rd, $Rn, $Rm",
5042                 (UXTAH GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5043 def : ARMInstAlias<"uxtab16${p} $Rd, $Rn, $Rm",
5044                 (UXTAB16 GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
5045 def : ARMInstAlias<"uxtb${p} $Rd, $Rm",
5046                 (UXTB GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5047 def : ARMInstAlias<"uxtb16${p} $Rd, $Rm",
5048                 (UXTB16 GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5049 def : ARMInstAlias<"uxth${p} $Rd, $Rm",
5050                 (UXTH GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5051
5052
5053 // RFE aliases
5054 def : MnemonicAlias<"rfefa", "rfeda">;
5055 def : MnemonicAlias<"rfeea", "rfedb">;
5056 def : MnemonicAlias<"rfefd", "rfeia">;
5057 def : MnemonicAlias<"rfeed", "rfeib">;
5058 def : MnemonicAlias<"rfe", "rfeia">;
5059
5060 // SRS aliases
5061 def : MnemonicAlias<"srsfa", "srsda">;
5062 def : MnemonicAlias<"srsea", "srsdb">;
5063 def : MnemonicAlias<"srsfd", "srsia">;
5064 def : MnemonicAlias<"srsed", "srsib">;
5065 def : MnemonicAlias<"srs", "srsia">;
5066
5067 // QSAX == QSUBADDX
5068 def : MnemonicAlias<"qsubaddx", "qsax">;
5069 // SASX == SADDSUBX
5070 def : MnemonicAlias<"saddsubx", "sasx">;
5071 // SHASX == SHADDSUBX
5072 def : MnemonicAlias<"shaddsubx", "shasx">;
5073 // SHSAX == SHSUBADDX
5074 def : MnemonicAlias<"shsubaddx", "shsax">;
5075 // SSAX == SSUBADDX
5076 def : MnemonicAlias<"ssubaddx", "ssax">;
5077 // UASX == UADDSUBX
5078 def : MnemonicAlias<"uaddsubx", "uasx">;
5079 // UHASX == UHADDSUBX
5080 def : MnemonicAlias<"uhaddsubx", "uhasx">;
5081 // UHSAX == UHSUBADDX
5082 def : MnemonicAlias<"uhsubaddx", "uhsax">;
5083 // UQASX == UQADDSUBX
5084 def : MnemonicAlias<"uqaddsubx", "uqasx">;
5085 // UQSAX == UQSUBADDX
5086 def : MnemonicAlias<"uqsubaddx", "uqsax">;
5087 // USAX == USUBADDX
5088 def : MnemonicAlias<"usubaddx", "usax">;
5089
5090 // "mov Rd, so_imm_not" can be handled via "mvn" in assembly, just like
5091 // for isel.
5092 def : ARMInstAlias<"mov${s}${p} $Rd, $imm",
5093                    (MVNi rGPR:$Rd, so_imm_not:$imm, pred:$p, cc_out:$s)>;
5094 def : ARMInstAlias<"mvn${s}${p} $Rd, $imm",
5095                    (MOVi rGPR:$Rd, so_imm_not:$imm, pred:$p, cc_out:$s)>;
5096 // Same for AND <--> BIC
5097 def : ARMInstAlias<"bic${s}${p} $Rd, $Rn, $imm",
5098                    (ANDri rGPR:$Rd, rGPR:$Rn, so_imm_not:$imm,
5099                           pred:$p, cc_out:$s)>;
5100 def : ARMInstAlias<"bic${s}${p} $Rdn, $imm",
5101                    (ANDri rGPR:$Rdn, rGPR:$Rdn, so_imm_not:$imm,
5102                           pred:$p, cc_out:$s)>;
5103 def : ARMInstAlias<"and${s}${p} $Rd, $Rn, $imm",
5104                    (BICri rGPR:$Rd, rGPR:$Rn, so_imm_not:$imm,
5105                           pred:$p, cc_out:$s)>;
5106 def : ARMInstAlias<"and${s}${p} $Rdn, $imm",
5107                    (BICri rGPR:$Rdn, rGPR:$Rdn, so_imm_not:$imm,
5108                           pred:$p, cc_out:$s)>;
5109
5110 // Likewise, "add Rd, so_imm_neg" -> sub
5111 def : ARMInstAlias<"add${s}${p} $Rd, $Rn, $imm",
5112                  (SUBri GPR:$Rd, GPR:$Rn, so_imm_neg:$imm, pred:$p, cc_out:$s)>;
5113 def : ARMInstAlias<"add${s}${p} $Rd, $imm",
5114                  (SUBri GPR:$Rd, GPR:$Rd, so_imm_neg:$imm, pred:$p, cc_out:$s)>;
5115 // Same for CMP <--> CMN via so_imm_neg
5116 def : ARMInstAlias<"cmp${p} $Rd, $imm",
5117                    (CMNzri rGPR:$Rd, so_imm_neg:$imm, pred:$p)>;
5118 def : ARMInstAlias<"cmn${p} $Rd, $imm",
5119                    (CMPri rGPR:$Rd, so_imm_neg:$imm, pred:$p)>;
5120
5121 // The shifter forms of the MOV instruction are aliased to the ASR, LSL,
5122 // LSR, ROR, and RRX instructions.
5123 // FIXME: We need C++ parser hooks to map the alias to the MOV
5124 //        encoding. It seems we should be able to do that sort of thing
5125 //        in tblgen, but it could get ugly.
5126 def ASRi : ARMAsmPseudo<"asr${s}${p} $Rd, $Rm, $imm",
5127                         (ins GPR:$Rd, GPR:$Rm, imm0_32:$imm, pred:$p,
5128                              cc_out:$s)>;
5129 def LSRi : ARMAsmPseudo<"lsr${s}${p} $Rd, $Rm, $imm",
5130                         (ins GPR:$Rd, GPR:$Rm, imm0_32:$imm, pred:$p,
5131                              cc_out:$s)>;
5132 def LSLi : ARMAsmPseudo<"lsl${s}${p} $Rd, $Rm, $imm",
5133                         (ins GPR:$Rd, GPR:$Rm, imm0_31:$imm, pred:$p,
5134                              cc_out:$s)>;
5135 def RORi : ARMAsmPseudo<"ror${s}${p} $Rd, $Rm, $imm",
5136                         (ins GPR:$Rd, GPR:$Rm, imm0_31:$imm, pred:$p,
5137                              cc_out:$s)>;
5138 def RRXi : ARMAsmPseudo<"rrx${s}${p} $Rd, $Rm",
5139                         (ins GPRnopc:$Rd, GPRnopc:$Rm, pred:$p, cc_out:$s)>;
5140 def ASRr : ARMAsmPseudo<"asr${s}${p} $Rd, $Rn, $Rm",
5141                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5142                              cc_out:$s)>;
5143 def LSRr : ARMAsmPseudo<"lsr${s}${p} $Rd, $Rn, $Rm",
5144                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5145                              cc_out:$s)>;
5146 def LSLr : ARMAsmPseudo<"lsl${s}${p} $Rd, $Rn, $Rm",
5147                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5148                              cc_out:$s)>;
5149 def RORr : ARMAsmPseudo<"ror${s}${p} $Rd, $Rn, $Rm",
5150                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5151                              cc_out:$s)>;
5152 // shifter instructions also support a two-operand form.
5153 def : ARMInstAlias<"asr${s}${p} $Rm, $imm",
5154                    (ASRi GPR:$Rm, GPR:$Rm, imm0_32:$imm, pred:$p, cc_out:$s)>;
5155 def : ARMInstAlias<"lsr${s}${p} $Rm, $imm",
5156                    (LSRi GPR:$Rm, GPR:$Rm, imm0_32:$imm, pred:$p, cc_out:$s)>;
5157 def : ARMInstAlias<"lsl${s}${p} $Rm, $imm",
5158                    (LSLi GPR:$Rm, GPR:$Rm, imm0_31:$imm, pred:$p, cc_out:$s)>;
5159 def : ARMInstAlias<"ror${s}${p} $Rm, $imm",
5160                    (RORi GPR:$Rm, GPR:$Rm, imm0_31:$imm, pred:$p, cc_out:$s)>;
5161 def : ARMInstAlias<"asr${s}${p} $Rn, $Rm",
5162                    (ASRr GPRnopc:$Rn, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5163                          cc_out:$s)>;
5164 def : ARMInstAlias<"lsr${s}${p} $Rn, $Rm",
5165                    (LSRr GPRnopc:$Rn, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5166                          cc_out:$s)>;
5167 def : ARMInstAlias<"lsl${s}${p} $Rn, $Rm",
5168                    (LSLr GPRnopc:$Rn, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5169                          cc_out:$s)>;
5170 def : ARMInstAlias<"ror${s}${p} $Rn, $Rm",
5171                    (RORr GPRnopc:$Rn, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5172                          cc_out:$s)>;
5173
5174
5175 // 'mul' instruction can be specified with only two operands.
5176 def : ARMInstAlias<"mul${s}${p} $Rn, $Rm",
5177                    (MUL rGPR:$Rn, rGPR:$Rm, rGPR:$Rn, pred:$p, cc_out:$s)>;
5178
5179 // "neg" is and alias for "rsb rd, rn, #0"
5180 def : ARMInstAlias<"neg${s}${p} $Rd, $Rm",
5181                    (RSBri GPR:$Rd, GPR:$Rm, 0, pred:$p, cc_out:$s)>;