Canonicalize header guards into a common format.
[oota-llvm.git] / lib / Target / ARM / ARMInstrInfo.h
1 //===-- ARMInstrInfo.h - ARM Instruction Information ------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the ARM implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_LIB_TARGET_ARM_ARMINSTRINFO_H
15 #define LLVM_LIB_TARGET_ARM_ARMINSTRINFO_H
16
17 #include "ARMBaseInstrInfo.h"
18 #include "ARMRegisterInfo.h"
19
20 namespace llvm {
21   class ARMSubtarget;
22
23 class ARMInstrInfo : public ARMBaseInstrInfo {
24   ARMRegisterInfo RI;
25 public:
26   explicit ARMInstrInfo(const ARMSubtarget &STI);
27
28   /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
29   void getNoopForMachoTarget(MCInst &NopInst) const override;
30
31   // Return the non-pre/post incrementing version of 'Opc'. Return 0
32   // if there is not such an opcode.
33   unsigned getUnindexedOpcode(unsigned Opc) const override;
34
35   /// getRegisterInfo - TargetInstrInfo is a superset of MRegister info.  As
36   /// such, whenever a client has an instance of instruction info, it should
37   /// always be able to get register info as well (through this method).
38   ///
39   const ARMRegisterInfo &getRegisterInfo() const override { return RI; }
40
41   /// Build the equivalent inputs of a REG_SEQUENCE for the given \p MI
42   /// and \p DefIdx.
43   /// \p [out] InputRegs of the equivalent REG_SEQUENCE. Each element of
44   /// the list is modeled as <Reg:SubReg, SubIdx>.
45   /// E.g., REG_SEQUENCE vreg1:sub1, sub0, vreg2, sub1 would produce
46   /// two elements:
47   /// - vreg1:sub1, sub0
48   /// - vreg2<:0>, sub1
49   ///
50   /// \returns true if it is possible to build such an input sequence
51   /// with the pair \p MI, \p DefIdx. False otherwise.
52   ///
53   /// \pre MI.isRegSequenceLike().
54   bool getRegSequenceLikeInputs(
55       const MachineInstr &MI, unsigned DefIdx,
56       SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const override;
57
58 private:
59   void expandLoadStackGuard(MachineBasicBlock::iterator MI,
60                             Reloc::Model RM) const override;
61 };
62
63 }
64
65 #endif