Enhance EmitInstrWithCustomInserter() so target can specify CFG changes that sdisel...
[oota-llvm.git] / lib / Target / ARM / ARMISelLowering.h
1 //===-- ARMISelLowering.h - ARM DAG Lowering Interface ----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that ARM uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef ARMISELLOWERING_H
16 #define ARMISELLOWERING_H
17
18 #include "ARMSubtarget.h"
19 #include "llvm/Target/TargetLowering.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21 #include "llvm/CodeGen/CallingConvLower.h"
22 #include <vector>
23
24 namespace llvm {
25   class ARMConstantPoolValue;
26
27   namespace ARMISD {
28     // ARM Specific DAG Nodes
29     enum NodeType {
30       // Start the numbering where the builtin ops and target ops leave off.
31       FIRST_NUMBER = ISD::BUILTIN_OP_END,
32
33       Wrapper,      // Wrapper - A wrapper node for TargetConstantPool,
34                     // TargetExternalSymbol, and TargetGlobalAddress.
35       WrapperJT,    // WrapperJT - A wrapper node for TargetJumpTable
36
37       CALL,         // Function call.
38       CALL_PRED,    // Function call that's predicable.
39       CALL_NOLINK,  // Function call with branch not branch-and-link.
40       tCALL,        // Thumb function call.
41       BRCOND,       // Conditional branch.
42       BR_JT,        // Jumptable branch.
43       BR2_JT,       // Jumptable branch (2 level - jumptable entry is a jump).
44       RET_FLAG,     // Return with a flag operand.
45
46       PIC_ADD,      // Add with a PC operand and a PIC label.
47
48       CMP,          // ARM compare instructions.
49       CMPZ,         // ARM compare that sets only Z flag.
50       CMPFP,        // ARM VFP compare instruction, sets FPSCR.
51       CMPFPw0,      // ARM VFP compare against zero instruction, sets FPSCR.
52       FMSTAT,       // ARM fmstat instruction.
53       CMOV,         // ARM conditional move instructions.
54       CNEG,         // ARM conditional negate instructions.
55
56       FTOSI,        // FP to sint within a FP register.
57       FTOUI,        // FP to uint within a FP register.
58       SITOF,        // sint to FP within a FP register.
59       UITOF,        // uint to FP within a FP register.
60
61       SRL_FLAG,     // V,Flag = srl_flag X -> srl X, 1 + save carry out.
62       SRA_FLAG,     // V,Flag = sra_flag X -> sra X, 1 + save carry out.
63       RRX,          // V = RRX X, Flag     -> srl X, 1 + shift in carry flag.
64
65       FMRRD,        // double to two gprs.
66       FMDRR,        // Two gprs to double.
67
68       EH_SJLJ_SETJMP,    // SjLj exception handling setjmp.
69       EH_SJLJ_LONGJMP,   // SjLj exception handling longjmp.
70
71       THREAD_POINTER,
72
73       DYN_ALLOC,    // Dynamic allocation on the stack.
74
75       VCEQ,         // Vector compare equal.
76       VCGE,         // Vector compare greater than or equal.
77       VCGEU,        // Vector compare unsigned greater than or equal.
78       VCGT,         // Vector compare greater than.
79       VCGTU,        // Vector compare unsigned greater than.
80       VTST,         // Vector test bits.
81
82       // Vector shift by immediate:
83       VSHL,         // ...left
84       VSHRs,        // ...right (signed)
85       VSHRu,        // ...right (unsigned)
86       VSHLLs,       // ...left long (signed)
87       VSHLLu,       // ...left long (unsigned)
88       VSHLLi,       // ...left long (with maximum shift count)
89       VSHRN,        // ...right narrow
90
91       // Vector rounding shift by immediate:
92       VRSHRs,       // ...right (signed)
93       VRSHRu,       // ...right (unsigned)
94       VRSHRN,       // ...right narrow
95
96       // Vector saturating shift by immediate:
97       VQSHLs,       // ...left (signed)
98       VQSHLu,       // ...left (unsigned)
99       VQSHLsu,      // ...left (signed to unsigned)
100       VQSHRNs,      // ...right narrow (signed)
101       VQSHRNu,      // ...right narrow (unsigned)
102       VQSHRNsu,     // ...right narrow (signed to unsigned)
103
104       // Vector saturating rounding shift by immediate:
105       VQRSHRNs,     // ...right narrow (signed)
106       VQRSHRNu,     // ...right narrow (unsigned)
107       VQRSHRNsu,    // ...right narrow (signed to unsigned)
108
109       // Vector shift and insert:
110       VSLI,         // ...left
111       VSRI,         // ...right
112
113       // Vector get lane (VMOV scalar to ARM core register)
114       // (These are used for 8- and 16-bit element types only.)
115       VGETLANEu,    // zero-extend vector extract element
116       VGETLANEs,    // sign-extend vector extract element
117
118       // Vector duplicate:
119       VDUP,
120       VDUPLANE,
121
122       // Vector shuffles:
123       VEXT,         // extract
124       VREV64,       // reverse elements within 64-bit doublewords
125       VREV32,       // reverse elements within 32-bit words
126       VREV16,       // reverse elements within 16-bit halfwords
127       VZIP,         // zip (interleave)
128       VUZP,         // unzip (deinterleave)
129       VTRN          // transpose
130     };
131   }
132
133   /// Define some predicates that are used for node matching.
134   namespace ARM {
135     /// getVMOVImm - If this is a build_vector of constants which can be
136     /// formed by using a VMOV instruction of the specified element size,
137     /// return the constant being splatted.  The ByteSize field indicates the
138     /// number of bytes of each element [1248].
139     SDValue getVMOVImm(SDNode *N, unsigned ByteSize, SelectionDAG &DAG);
140   }
141
142   //===--------------------------------------------------------------------===//
143   //  ARMTargetLowering - ARM Implementation of the TargetLowering interface
144
145   class ARMTargetLowering : public TargetLowering {
146     int VarArgsFrameIndex;            // FrameIndex for start of varargs area.
147   public:
148     explicit ARMTargetLowering(TargetMachine &TM);
149
150     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG);
151
152     /// ReplaceNodeResults - Replace the results of node with an illegal result
153     /// type with new values built out of custom code.
154     ///
155     virtual void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue>&Results,
156                                     SelectionDAG &DAG);
157
158     virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
159
160     virtual const char *getTargetNodeName(unsigned Opcode) const;
161
162     virtual MachineBasicBlock *EmitInstrWithCustomInserter(MachineInstr *MI,
163                                                          MachineBasicBlock *MBB,
164                        DenseMap<MachineBasicBlock*, MachineBasicBlock*>*) const;
165
166     /// allowsUnalignedMemoryAccesses - Returns true if the target allows
167     /// unaligned memory accesses. of the specified type.
168     /// FIXME: Add getOptimalMemOpType to implement memcpy with NEON?
169     virtual bool allowsUnalignedMemoryAccesses(EVT VT) const;
170
171     /// isLegalAddressingMode - Return true if the addressing mode represented
172     /// by AM is legal for this target, for a load/store of the specified type.
173     virtual bool isLegalAddressingMode(const AddrMode &AM, const Type *Ty)const;
174     bool isLegalT2ScaledAddressingMode(const AddrMode &AM, EVT VT) const;
175
176     /// getPreIndexedAddressParts - returns true by value, base pointer and
177     /// offset pointer and addressing mode by reference if the node's address
178     /// can be legally represented as pre-indexed load / store address.
179     virtual bool getPreIndexedAddressParts(SDNode *N, SDValue &Base,
180                                            SDValue &Offset,
181                                            ISD::MemIndexedMode &AM,
182                                            SelectionDAG &DAG) const;
183
184     /// getPostIndexedAddressParts - returns true by value, base pointer and
185     /// offset pointer and addressing mode by reference if this node can be
186     /// combined with a load / store to form a post-indexed load / store.
187     virtual bool getPostIndexedAddressParts(SDNode *N, SDNode *Op,
188                                             SDValue &Base, SDValue &Offset,
189                                             ISD::MemIndexedMode &AM,
190                                             SelectionDAG &DAG) const;
191
192     virtual void computeMaskedBitsForTargetNode(const SDValue Op,
193                                                 const APInt &Mask,
194                                                 APInt &KnownZero,
195                                                 APInt &KnownOne,
196                                                 const SelectionDAG &DAG,
197                                                 unsigned Depth) const;
198
199
200     ConstraintType getConstraintType(const std::string &Constraint) const;
201     std::pair<unsigned, const TargetRegisterClass*>
202       getRegForInlineAsmConstraint(const std::string &Constraint,
203                                    EVT VT) const;
204     std::vector<unsigned>
205     getRegClassForInlineAsmConstraint(const std::string &Constraint,
206                                       EVT VT) const;
207
208     /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
209     /// vector.  If it is invalid, don't add anything to Ops. If hasMemory is
210     /// true it means one of the asm constraint of the inline asm instruction
211     /// being processed is 'm'.
212     virtual void LowerAsmOperandForConstraint(SDValue Op,
213                                               char ConstraintLetter,
214                                               bool hasMemory,
215                                               std::vector<SDValue> &Ops,
216                                               SelectionDAG &DAG) const;
217
218     virtual const ARMSubtarget* getSubtarget() {
219       return Subtarget;
220     }
221
222     /// getFunctionAlignment - Return the Log2 alignment of this function.
223     virtual unsigned getFunctionAlignment(const Function *F) const;
224
225     bool isShuffleMaskLegal(const SmallVectorImpl<int> &M, EVT VT) const;
226   private:
227     /// Subtarget - Keep a pointer to the ARMSubtarget around so that we can
228     /// make the right decision when generating code for different targets.
229     const ARMSubtarget *Subtarget;
230
231     /// ARMPCLabelIndex - Keep track of the number of ARM PC labels created.
232     ///
233     unsigned ARMPCLabelIndex;
234
235     void addTypeForNEON(EVT VT, EVT PromotedLdStVT, EVT PromotedBitwiseVT);
236     void addDRTypeForNEON(EVT VT);
237     void addQRTypeForNEON(EVT VT);
238
239     typedef SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPassVector;
240     void PassF64ArgInRegs(DebugLoc dl, SelectionDAG &DAG,
241                           SDValue Chain, SDValue &Arg,
242                           RegsToPassVector &RegsToPass,
243                           CCValAssign &VA, CCValAssign &NextVA,
244                           SDValue &StackPtr,
245                           SmallVector<SDValue, 8> &MemOpChains,
246                           ISD::ArgFlagsTy Flags);
247     SDValue GetF64FormalArgument(CCValAssign &VA, CCValAssign &NextVA,
248                                  SDValue &Root, SelectionDAG &DAG, DebugLoc dl);
249
250     CCAssignFn *CCAssignFnForNode(CallingConv::ID CC, bool Return, bool isVarArg) const;
251     SDValue LowerMemOpCallTo(SDValue Chain, SDValue StackPtr, SDValue Arg,
252                              DebugLoc dl, SelectionDAG &DAG,
253                              const CCValAssign &VA,
254                              ISD::ArgFlagsTy Flags);
255     SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, SelectionDAG &DAG);
256     SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG);
257     SDValue LowerGlobalAddressDarwin(SDValue Op, SelectionDAG &DAG);
258     SDValue LowerGlobalAddressELF(SDValue Op, SelectionDAG &DAG);
259     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG);
260     SDValue LowerToTLSGeneralDynamicModel(GlobalAddressSDNode *GA,
261                                             SelectionDAG &DAG);
262     SDValue LowerToTLSExecModels(GlobalAddressSDNode *GA,
263                                    SelectionDAG &DAG);
264     SDValue LowerGLOBAL_OFFSET_TABLE(SDValue Op, SelectionDAG &DAG);
265     SDValue LowerBR_JT(SDValue Op, SelectionDAG &DAG);
266     SDValue LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG);
267     SDValue LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG);
268
269     SDValue EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
270                                       SDValue Chain,
271                                       SDValue Dst, SDValue Src,
272                                       SDValue Size, unsigned Align,
273                                       bool AlwaysInline,
274                                       const Value *DstSV, uint64_t DstSVOff,
275                                       const Value *SrcSV, uint64_t SrcSVOff);
276     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
277                             CallingConv::ID CallConv, bool isVarArg,
278                             const SmallVectorImpl<ISD::InputArg> &Ins,
279                             DebugLoc dl, SelectionDAG &DAG,
280                             SmallVectorImpl<SDValue> &InVals);
281
282     virtual SDValue
283       LowerFormalArguments(SDValue Chain,
284                            CallingConv::ID CallConv, bool isVarArg,
285                            const SmallVectorImpl<ISD::InputArg> &Ins,
286                            DebugLoc dl, SelectionDAG &DAG,
287                            SmallVectorImpl<SDValue> &InVals);
288
289     virtual SDValue
290       LowerCall(SDValue Chain, SDValue Callee,
291                 CallingConv::ID CallConv, bool isVarArg,
292                 bool isTailCall,
293                 const SmallVectorImpl<ISD::OutputArg> &Outs,
294                 const SmallVectorImpl<ISD::InputArg> &Ins,
295                 DebugLoc dl, SelectionDAG &DAG,
296                 SmallVectorImpl<SDValue> &InVals);
297
298     virtual SDValue
299       LowerReturn(SDValue Chain,
300                   CallingConv::ID CallConv, bool isVarArg,
301                   const SmallVectorImpl<ISD::OutputArg> &Outs,
302                   DebugLoc dl, SelectionDAG &DAG);
303   };
304 }
305
306 #endif  // ARMISELLOWERING_H