Match VTRN, VZIP, and VUZP shuffles. Restore the tests for these operations,
[oota-llvm.git] / lib / Target / ARM / ARMISelLowering.h
1 //===-- ARMISelLowering.h - ARM DAG Lowering Interface ----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that ARM uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef ARMISELLOWERING_H
16 #define ARMISELLOWERING_H
17
18 #include "ARMSubtarget.h"
19 #include "llvm/Target/TargetLowering.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21 #include "llvm/CodeGen/CallingConvLower.h"
22 #include <vector>
23
24 namespace llvm {
25   class ARMConstantPoolValue;
26
27   namespace ARMISD {
28     // ARM Specific DAG Nodes
29     enum NodeType {
30       // Start the numbering where the builtin ops and target ops leave off.
31       FIRST_NUMBER = ISD::BUILTIN_OP_END,
32
33       Wrapper,      // Wrapper - A wrapper node for TargetConstantPool,
34                     // TargetExternalSymbol, and TargetGlobalAddress.
35       WrapperJT,    // WrapperJT - A wrapper node for TargetJumpTable
36
37       CALL,         // Function call.
38       CALL_PRED,    // Function call that's predicable.
39       CALL_NOLINK,  // Function call with branch not branch-and-link.
40       tCALL,        // Thumb function call.
41       BRCOND,       // Conditional branch.
42       BR_JT,        // Jumptable branch.
43       BR2_JT,       // Jumptable branch (2 level - jumptable entry is a jump).
44       RET_FLAG,     // Return with a flag operand.
45
46       PIC_ADD,      // Add with a PC operand and a PIC label.
47
48       CMP,          // ARM compare instructions.
49       CMPZ,         // ARM compare that sets only Z flag.
50       CMPFP,        // ARM VFP compare instruction, sets FPSCR.
51       CMPFPw0,      // ARM VFP compare against zero instruction, sets FPSCR.
52       FMSTAT,       // ARM fmstat instruction.
53       CMOV,         // ARM conditional move instructions.
54       CNEG,         // ARM conditional negate instructions.
55
56       FTOSI,        // FP to sint within a FP register.
57       FTOUI,        // FP to uint within a FP register.
58       SITOF,        // sint to FP within a FP register.
59       UITOF,        // uint to FP within a FP register.
60
61       SRL_FLAG,     // V,Flag = srl_flag X -> srl X, 1 + save carry out.
62       SRA_FLAG,     // V,Flag = sra_flag X -> sra X, 1 + save carry out.
63       RRX,          // V = RRX X, Flag     -> srl X, 1 + shift in carry flag.
64
65       FMRRD,        // double to two gprs.
66       FMDRR,        // Two gprs to double.
67
68       EH_SJLJ_SETJMP,    // SjLj exception handling setjmp.
69       EH_SJLJ_LONGJMP,   // SjLj exception handling longjmp.
70
71       THREAD_POINTER,
72
73       DYN_ALLOC,    // Dynamic allocation on the stack.
74
75       VCEQ,         // Vector compare equal.
76       VCGE,         // Vector compare greater than or equal.
77       VCGEU,        // Vector compare unsigned greater than or equal.
78       VCGT,         // Vector compare greater than.
79       VCGTU,        // Vector compare unsigned greater than.
80       VTST,         // Vector test bits.
81
82       // Vector shift by immediate:
83       VSHL,         // ...left
84       VSHRs,        // ...right (signed)
85       VSHRu,        // ...right (unsigned)
86       VSHLLs,       // ...left long (signed)
87       VSHLLu,       // ...left long (unsigned)
88       VSHLLi,       // ...left long (with maximum shift count)
89       VSHRN,        // ...right narrow
90
91       // Vector rounding shift by immediate:
92       VRSHRs,       // ...right (signed)
93       VRSHRu,       // ...right (unsigned)
94       VRSHRN,       // ...right narrow
95
96       // Vector saturating shift by immediate:
97       VQSHLs,       // ...left (signed)
98       VQSHLu,       // ...left (unsigned)
99       VQSHLsu,      // ...left (signed to unsigned)
100       VQSHRNs,      // ...right narrow (signed)
101       VQSHRNu,      // ...right narrow (unsigned)
102       VQSHRNsu,     // ...right narrow (signed to unsigned)
103
104       // Vector saturating rounding shift by immediate:
105       VQRSHRNs,     // ...right narrow (signed)
106       VQRSHRNu,     // ...right narrow (unsigned)
107       VQRSHRNsu,    // ...right narrow (signed to unsigned)
108
109       // Vector shift and insert:
110       VSLI,         // ...left
111       VSRI,         // ...right
112
113       // Vector get lane (VMOV scalar to ARM core register)
114       // (These are used for 8- and 16-bit element types only.)
115       VGETLANEu,    // zero-extend vector extract element
116       VGETLANEs,    // sign-extend vector extract element
117
118       // Vector duplicate:
119       VDUP,
120       VDUPLANE,
121
122       // Vector load/store with (de)interleaving
123       VLD2D,
124       VLD3D,
125       VLD4D,
126       VST2D,
127       VST3D,
128       VST4D,
129
130       // Vector shuffles:
131       VEXT,         // extract
132       VREV64,       // reverse elements within 64-bit doublewords
133       VREV32,       // reverse elements within 32-bit words
134       VREV16,       // reverse elements within 16-bit halfwords
135       VZIP,         // zip (interleave)
136       VUZP,         // unzip (deinterleave)
137       VTRN          // transpose
138     };
139   }
140
141   /// Define some predicates that are used for node matching.
142   namespace ARM {
143     /// getVMOVImm - If this is a build_vector of constants which can be
144     /// formed by using a VMOV instruction of the specified element size,
145     /// return the constant being splatted.  The ByteSize field indicates the
146     /// number of bytes of each element [1248].
147     SDValue getVMOVImm(SDNode *N, unsigned ByteSize, SelectionDAG &DAG);
148   }
149
150   //===--------------------------------------------------------------------===//
151   //  ARMTargetLowering - ARM Implementation of the TargetLowering interface
152
153   class ARMTargetLowering : public TargetLowering {
154     int VarArgsFrameIndex;            // FrameIndex for start of varargs area.
155   public:
156     explicit ARMTargetLowering(TargetMachine &TM);
157
158     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG);
159
160     /// ReplaceNodeResults - Replace the results of node with an illegal result
161     /// type with new values built out of custom code.
162     ///
163     virtual void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue>&Results,
164                                     SelectionDAG &DAG);
165
166     virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
167
168     virtual const char *getTargetNodeName(unsigned Opcode) const;
169
170     virtual MachineBasicBlock *EmitInstrWithCustomInserter(MachineInstr *MI,
171                                                   MachineBasicBlock *MBB) const;
172
173     /// allowsUnalignedMemoryAccesses - Returns true if the target allows
174     /// unaligned memory accesses. of the specified type.
175     /// FIXME: Add getOptimalMemOpType to implement memcpy with NEON?
176     virtual bool allowsUnalignedMemoryAccesses(EVT VT) const;
177
178     /// isLegalAddressingMode - Return true if the addressing mode represented
179     /// by AM is legal for this target, for a load/store of the specified type.
180     virtual bool isLegalAddressingMode(const AddrMode &AM, const Type *Ty)const;
181     bool isLegalT2ScaledAddressingMode(const AddrMode &AM, EVT VT) const;
182
183     /// getPreIndexedAddressParts - returns true by value, base pointer and
184     /// offset pointer and addressing mode by reference if the node's address
185     /// can be legally represented as pre-indexed load / store address.
186     virtual bool getPreIndexedAddressParts(SDNode *N, SDValue &Base,
187                                            SDValue &Offset,
188                                            ISD::MemIndexedMode &AM,
189                                            SelectionDAG &DAG) const;
190
191     /// getPostIndexedAddressParts - returns true by value, base pointer and
192     /// offset pointer and addressing mode by reference if this node can be
193     /// combined with a load / store to form a post-indexed load / store.
194     virtual bool getPostIndexedAddressParts(SDNode *N, SDNode *Op,
195                                             SDValue &Base, SDValue &Offset,
196                                             ISD::MemIndexedMode &AM,
197                                             SelectionDAG &DAG) const;
198
199     virtual void computeMaskedBitsForTargetNode(const SDValue Op,
200                                                 const APInt &Mask,
201                                                 APInt &KnownZero,
202                                                 APInt &KnownOne,
203                                                 const SelectionDAG &DAG,
204                                                 unsigned Depth) const;
205
206
207     ConstraintType getConstraintType(const std::string &Constraint) const;
208     std::pair<unsigned, const TargetRegisterClass*>
209       getRegForInlineAsmConstraint(const std::string &Constraint,
210                                    EVT VT) const;
211     std::vector<unsigned>
212     getRegClassForInlineAsmConstraint(const std::string &Constraint,
213                                       EVT VT) const;
214
215     /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
216     /// vector.  If it is invalid, don't add anything to Ops. If hasMemory is
217     /// true it means one of the asm constraint of the inline asm instruction
218     /// being processed is 'm'.
219     virtual void LowerAsmOperandForConstraint(SDValue Op,
220                                               char ConstraintLetter,
221                                               bool hasMemory,
222                                               std::vector<SDValue> &Ops,
223                                               SelectionDAG &DAG) const;
224
225     virtual const ARMSubtarget* getSubtarget() {
226       return Subtarget;
227     }
228
229     /// getFunctionAlignment - Return the Log2 alignment of this function.
230     virtual unsigned getFunctionAlignment(const Function *F) const;
231
232     bool isShuffleMaskLegal(const SmallVectorImpl<int> &M, EVT VT) const;
233   private:
234     /// Subtarget - Keep a pointer to the ARMSubtarget around so that we can
235     /// make the right decision when generating code for different targets.
236     const ARMSubtarget *Subtarget;
237
238     /// ARMPCLabelIndex - Keep track of the number of ARM PC labels created.
239     ///
240     unsigned ARMPCLabelIndex;
241
242     void addTypeForNEON(EVT VT, EVT PromotedLdStVT, EVT PromotedBitwiseVT);
243     void addDRTypeForNEON(EVT VT);
244     void addQRTypeForNEON(EVT VT);
245
246     typedef SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPassVector;
247     void PassF64ArgInRegs(DebugLoc dl, SelectionDAG &DAG,
248                           SDValue Chain, SDValue &Arg,
249                           RegsToPassVector &RegsToPass,
250                           CCValAssign &VA, CCValAssign &NextVA,
251                           SDValue &StackPtr,
252                           SmallVector<SDValue, 8> &MemOpChains,
253                           ISD::ArgFlagsTy Flags);
254     SDValue GetF64FormalArgument(CCValAssign &VA, CCValAssign &NextVA,
255                                  SDValue &Root, SelectionDAG &DAG, DebugLoc dl);
256
257     CCAssignFn *CCAssignFnForNode(unsigned CC, bool Return, bool isVarArg) const;
258     SDValue LowerMemOpCallTo(SDValue Chain, SDValue StackPtr, SDValue Arg,
259                              DebugLoc dl, SelectionDAG &DAG,
260                              const CCValAssign &VA,
261                              ISD::ArgFlagsTy Flags);
262     SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, SelectionDAG &DAG);
263     SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG);
264     SDValue LowerGlobalAddressDarwin(SDValue Op, SelectionDAG &DAG);
265     SDValue LowerGlobalAddressELF(SDValue Op, SelectionDAG &DAG);
266     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG);
267     SDValue LowerToTLSGeneralDynamicModel(GlobalAddressSDNode *GA,
268                                             SelectionDAG &DAG);
269     SDValue LowerToTLSExecModels(GlobalAddressSDNode *GA,
270                                    SelectionDAG &DAG);
271     SDValue LowerGLOBAL_OFFSET_TABLE(SDValue Op, SelectionDAG &DAG);
272     SDValue LowerBR_JT(SDValue Op, SelectionDAG &DAG);
273     SDValue LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG);
274     SDValue LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG);
275
276     SDValue EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
277                                       SDValue Chain,
278                                       SDValue Dst, SDValue Src,
279                                       SDValue Size, unsigned Align,
280                                       bool AlwaysInline,
281                                       const Value *DstSV, uint64_t DstSVOff,
282                                       const Value *SrcSV, uint64_t SrcSVOff);
283     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
284                             unsigned CallConv, bool isVarArg,
285                             const SmallVectorImpl<ISD::InputArg> &Ins,
286                             DebugLoc dl, SelectionDAG &DAG,
287                             SmallVectorImpl<SDValue> &InVals);
288
289     virtual SDValue
290       LowerFormalArguments(SDValue Chain,
291                            unsigned CallConv, bool isVarArg,
292                            const SmallVectorImpl<ISD::InputArg> &Ins,
293                            DebugLoc dl, SelectionDAG &DAG,
294                            SmallVectorImpl<SDValue> &InVals);
295
296     virtual SDValue
297       LowerCall(SDValue Chain, SDValue Callee,
298                 unsigned CallConv, bool isVarArg,
299                 bool isTailCall,
300                 const SmallVectorImpl<ISD::OutputArg> &Outs,
301                 const SmallVectorImpl<ISD::InputArg> &Ins,
302                 DebugLoc dl, SelectionDAG &DAG,
303                 SmallVectorImpl<SDValue> &InVals);
304
305     virtual SDValue
306       LowerReturn(SDValue Chain,
307                   unsigned CallConv, bool isVarArg,
308                   const SmallVectorImpl<ISD::OutputArg> &Outs,
309                   DebugLoc dl, SelectionDAG &DAG);
310   };
311 }
312
313 #endif  // ARMISELLOWERING_H