Recognize vst1.64 / vld1.64 with 3 and 4 regs as load from / store to stack stuff
[oota-llvm.git] / lib / Target / ARM / ARMBaseInstrInfo.cpp
1 //===-- ARMBaseInstrInfo.cpp - ARM Instruction Information ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the Base ARM implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "ARMBaseInstrInfo.h"
15 #include "ARM.h"
16 #include "ARMBaseRegisterInfo.h"
17 #include "ARMConstantPoolValue.h"
18 #include "ARMHazardRecognizer.h"
19 #include "ARMMachineFunctionInfo.h"
20 #include "MCTargetDesc/ARMAddressingModes.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalValue.h"
24 #include "llvm/CodeGen/LiveVariables.h"
25 #include "llvm/CodeGen/MachineConstantPool.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineInstrBuilder.h"
28 #include "llvm/CodeGen/MachineJumpTableInfo.h"
29 #include "llvm/CodeGen/MachineMemOperand.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/CodeGen/SelectionDAGNodes.h"
32 #include "llvm/MC/MCAsmInfo.h"
33 #include "llvm/Support/BranchProbability.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/ADT/STLExtras.h"
38
39 #define GET_INSTRINFO_CTOR
40 #include "ARMGenInstrInfo.inc"
41
42 using namespace llvm;
43
44 static cl::opt<bool>
45 EnableARM3Addr("enable-arm-3-addr-conv", cl::Hidden,
46                cl::desc("Enable ARM 2-addr to 3-addr conv"));
47
48 static cl::opt<bool>
49 WidenVMOVS("widen-vmovs", cl::Hidden, cl::init(true),
50            cl::desc("Widen ARM vmovs to vmovd when possible"));
51
52 /// ARM_MLxEntry - Record information about MLA / MLS instructions.
53 struct ARM_MLxEntry {
54   uint16_t MLxOpc;     // MLA / MLS opcode
55   uint16_t MulOpc;     // Expanded multiplication opcode
56   uint16_t AddSubOpc;  // Expanded add / sub opcode
57   bool NegAcc;         // True if the acc is negated before the add / sub.
58   bool HasLane;        // True if instruction has an extra "lane" operand.
59 };
60
61 static const ARM_MLxEntry ARM_MLxTable[] = {
62   // MLxOpc,          MulOpc,           AddSubOpc,       NegAcc, HasLane
63   // fp scalar ops
64   { ARM::VMLAS,       ARM::VMULS,       ARM::VADDS,      false,  false },
65   { ARM::VMLSS,       ARM::VMULS,       ARM::VSUBS,      false,  false },
66   { ARM::VMLAD,       ARM::VMULD,       ARM::VADDD,      false,  false },
67   { ARM::VMLSD,       ARM::VMULD,       ARM::VSUBD,      false,  false },
68   { ARM::VNMLAS,      ARM::VNMULS,      ARM::VSUBS,      true,   false },
69   { ARM::VNMLSS,      ARM::VMULS,       ARM::VSUBS,      true,   false },
70   { ARM::VNMLAD,      ARM::VNMULD,      ARM::VSUBD,      true,   false },
71   { ARM::VNMLSD,      ARM::VMULD,       ARM::VSUBD,      true,   false },
72
73   // fp SIMD ops
74   { ARM::VMLAfd,      ARM::VMULfd,      ARM::VADDfd,     false,  false },
75   { ARM::VMLSfd,      ARM::VMULfd,      ARM::VSUBfd,     false,  false },
76   { ARM::VMLAfq,      ARM::VMULfq,      ARM::VADDfq,     false,  false },
77   { ARM::VMLSfq,      ARM::VMULfq,      ARM::VSUBfq,     false,  false },
78   { ARM::VMLAslfd,    ARM::VMULslfd,    ARM::VADDfd,     false,  true  },
79   { ARM::VMLSslfd,    ARM::VMULslfd,    ARM::VSUBfd,     false,  true  },
80   { ARM::VMLAslfq,    ARM::VMULslfq,    ARM::VADDfq,     false,  true  },
81   { ARM::VMLSslfq,    ARM::VMULslfq,    ARM::VSUBfq,     false,  true  },
82 };
83
84 ARMBaseInstrInfo::ARMBaseInstrInfo(const ARMSubtarget& STI)
85   : ARMGenInstrInfo(ARM::ADJCALLSTACKDOWN, ARM::ADJCALLSTACKUP),
86     Subtarget(STI) {
87   for (unsigned i = 0, e = array_lengthof(ARM_MLxTable); i != e; ++i) {
88     if (!MLxEntryMap.insert(std::make_pair(ARM_MLxTable[i].MLxOpc, i)).second)
89       assert(false && "Duplicated entries?");
90     MLxHazardOpcodes.insert(ARM_MLxTable[i].AddSubOpc);
91     MLxHazardOpcodes.insert(ARM_MLxTable[i].MulOpc);
92   }
93 }
94
95 // Use a ScoreboardHazardRecognizer for prepass ARM scheduling. TargetInstrImpl
96 // currently defaults to no prepass hazard recognizer.
97 ScheduleHazardRecognizer *ARMBaseInstrInfo::
98 CreateTargetHazardRecognizer(const TargetMachine *TM,
99                              const ScheduleDAG *DAG) const {
100   if (usePreRAHazardRecognizer()) {
101     const InstrItineraryData *II = TM->getInstrItineraryData();
102     return new ScoreboardHazardRecognizer(II, DAG, "pre-RA-sched");
103   }
104   return TargetInstrInfoImpl::CreateTargetHazardRecognizer(TM, DAG);
105 }
106
107 ScheduleHazardRecognizer *ARMBaseInstrInfo::
108 CreateTargetPostRAHazardRecognizer(const InstrItineraryData *II,
109                                    const ScheduleDAG *DAG) const {
110   if (Subtarget.isThumb2() || Subtarget.hasVFP2())
111     return (ScheduleHazardRecognizer *)
112       new ARMHazardRecognizer(II, *this, getRegisterInfo(), Subtarget, DAG);
113   return TargetInstrInfoImpl::CreateTargetPostRAHazardRecognizer(II, DAG);
114 }
115
116 MachineInstr *
117 ARMBaseInstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
118                                         MachineBasicBlock::iterator &MBBI,
119                                         LiveVariables *LV) const {
120   // FIXME: Thumb2 support.
121
122   if (!EnableARM3Addr)
123     return NULL;
124
125   MachineInstr *MI = MBBI;
126   MachineFunction &MF = *MI->getParent()->getParent();
127   uint64_t TSFlags = MI->getDesc().TSFlags;
128   bool isPre = false;
129   switch ((TSFlags & ARMII::IndexModeMask) >> ARMII::IndexModeShift) {
130   default: return NULL;
131   case ARMII::IndexModePre:
132     isPre = true;
133     break;
134   case ARMII::IndexModePost:
135     break;
136   }
137
138   // Try splitting an indexed load/store to an un-indexed one plus an add/sub
139   // operation.
140   unsigned MemOpc = getUnindexedOpcode(MI->getOpcode());
141   if (MemOpc == 0)
142     return NULL;
143
144   MachineInstr *UpdateMI = NULL;
145   MachineInstr *MemMI = NULL;
146   unsigned AddrMode = (TSFlags & ARMII::AddrModeMask);
147   const MCInstrDesc &MCID = MI->getDesc();
148   unsigned NumOps = MCID.getNumOperands();
149   bool isLoad = !MI->mayStore();
150   const MachineOperand &WB = isLoad ? MI->getOperand(1) : MI->getOperand(0);
151   const MachineOperand &Base = MI->getOperand(2);
152   const MachineOperand &Offset = MI->getOperand(NumOps-3);
153   unsigned WBReg = WB.getReg();
154   unsigned BaseReg = Base.getReg();
155   unsigned OffReg = Offset.getReg();
156   unsigned OffImm = MI->getOperand(NumOps-2).getImm();
157   ARMCC::CondCodes Pred = (ARMCC::CondCodes)MI->getOperand(NumOps-1).getImm();
158   switch (AddrMode) {
159   default: llvm_unreachable("Unknown indexed op!");
160   case ARMII::AddrMode2: {
161     bool isSub = ARM_AM::getAM2Op(OffImm) == ARM_AM::sub;
162     unsigned Amt = ARM_AM::getAM2Offset(OffImm);
163     if (OffReg == 0) {
164       if (ARM_AM::getSOImmVal(Amt) == -1)
165         // Can't encode it in a so_imm operand. This transformation will
166         // add more than 1 instruction. Abandon!
167         return NULL;
168       UpdateMI = BuildMI(MF, MI->getDebugLoc(),
169                          get(isSub ? ARM::SUBri : ARM::ADDri), WBReg)
170         .addReg(BaseReg).addImm(Amt)
171         .addImm(Pred).addReg(0).addReg(0);
172     } else if (Amt != 0) {
173       ARM_AM::ShiftOpc ShOpc = ARM_AM::getAM2ShiftOpc(OffImm);
174       unsigned SOOpc = ARM_AM::getSORegOpc(ShOpc, Amt);
175       UpdateMI = BuildMI(MF, MI->getDebugLoc(),
176                          get(isSub ? ARM::SUBrsi : ARM::ADDrsi), WBReg)
177         .addReg(BaseReg).addReg(OffReg).addReg(0).addImm(SOOpc)
178         .addImm(Pred).addReg(0).addReg(0);
179     } else
180       UpdateMI = BuildMI(MF, MI->getDebugLoc(),
181                          get(isSub ? ARM::SUBrr : ARM::ADDrr), WBReg)
182         .addReg(BaseReg).addReg(OffReg)
183         .addImm(Pred).addReg(0).addReg(0);
184     break;
185   }
186   case ARMII::AddrMode3 : {
187     bool isSub = ARM_AM::getAM3Op(OffImm) == ARM_AM::sub;
188     unsigned Amt = ARM_AM::getAM3Offset(OffImm);
189     if (OffReg == 0)
190       // Immediate is 8-bits. It's guaranteed to fit in a so_imm operand.
191       UpdateMI = BuildMI(MF, MI->getDebugLoc(),
192                          get(isSub ? ARM::SUBri : ARM::ADDri), WBReg)
193         .addReg(BaseReg).addImm(Amt)
194         .addImm(Pred).addReg(0).addReg(0);
195     else
196       UpdateMI = BuildMI(MF, MI->getDebugLoc(),
197                          get(isSub ? ARM::SUBrr : ARM::ADDrr), WBReg)
198         .addReg(BaseReg).addReg(OffReg)
199         .addImm(Pred).addReg(0).addReg(0);
200     break;
201   }
202   }
203
204   std::vector<MachineInstr*> NewMIs;
205   if (isPre) {
206     if (isLoad)
207       MemMI = BuildMI(MF, MI->getDebugLoc(),
208                       get(MemOpc), MI->getOperand(0).getReg())
209         .addReg(WBReg).addImm(0).addImm(Pred);
210     else
211       MemMI = BuildMI(MF, MI->getDebugLoc(),
212                       get(MemOpc)).addReg(MI->getOperand(1).getReg())
213         .addReg(WBReg).addReg(0).addImm(0).addImm(Pred);
214     NewMIs.push_back(MemMI);
215     NewMIs.push_back(UpdateMI);
216   } else {
217     if (isLoad)
218       MemMI = BuildMI(MF, MI->getDebugLoc(),
219                       get(MemOpc), MI->getOperand(0).getReg())
220         .addReg(BaseReg).addImm(0).addImm(Pred);
221     else
222       MemMI = BuildMI(MF, MI->getDebugLoc(),
223                       get(MemOpc)).addReg(MI->getOperand(1).getReg())
224         .addReg(BaseReg).addReg(0).addImm(0).addImm(Pred);
225     if (WB.isDead())
226       UpdateMI->getOperand(0).setIsDead();
227     NewMIs.push_back(UpdateMI);
228     NewMIs.push_back(MemMI);
229   }
230
231   // Transfer LiveVariables states, kill / dead info.
232   if (LV) {
233     for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
234       MachineOperand &MO = MI->getOperand(i);
235       if (MO.isReg() && TargetRegisterInfo::isVirtualRegister(MO.getReg())) {
236         unsigned Reg = MO.getReg();
237
238         LiveVariables::VarInfo &VI = LV->getVarInfo(Reg);
239         if (MO.isDef()) {
240           MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI;
241           if (MO.isDead())
242             LV->addVirtualRegisterDead(Reg, NewMI);
243         }
244         if (MO.isUse() && MO.isKill()) {
245           for (unsigned j = 0; j < 2; ++j) {
246             // Look at the two new MI's in reverse order.
247             MachineInstr *NewMI = NewMIs[j];
248             if (!NewMI->readsRegister(Reg))
249               continue;
250             LV->addVirtualRegisterKilled(Reg, NewMI);
251             if (VI.removeKill(MI))
252               VI.Kills.push_back(NewMI);
253             break;
254           }
255         }
256       }
257     }
258   }
259
260   MFI->insert(MBBI, NewMIs[1]);
261   MFI->insert(MBBI, NewMIs[0]);
262   return NewMIs[0];
263 }
264
265 // Branch analysis.
266 bool
267 ARMBaseInstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,MachineBasicBlock *&TBB,
268                                 MachineBasicBlock *&FBB,
269                                 SmallVectorImpl<MachineOperand> &Cond,
270                                 bool AllowModify) const {
271   // If the block has no terminators, it just falls into the block after it.
272   MachineBasicBlock::iterator I = MBB.end();
273   if (I == MBB.begin())
274     return false;
275   --I;
276   while (I->isDebugValue()) {
277     if (I == MBB.begin())
278       return false;
279     --I;
280   }
281   if (!isUnpredicatedTerminator(I))
282     return false;
283
284   // Get the last instruction in the block.
285   MachineInstr *LastInst = I;
286
287   // If there is only one terminator instruction, process it.
288   unsigned LastOpc = LastInst->getOpcode();
289   if (I == MBB.begin() || !isUnpredicatedTerminator(--I)) {
290     if (isUncondBranchOpcode(LastOpc)) {
291       TBB = LastInst->getOperand(0).getMBB();
292       return false;
293     }
294     if (isCondBranchOpcode(LastOpc)) {
295       // Block ends with fall-through condbranch.
296       TBB = LastInst->getOperand(0).getMBB();
297       Cond.push_back(LastInst->getOperand(1));
298       Cond.push_back(LastInst->getOperand(2));
299       return false;
300     }
301     return true;  // Can't handle indirect branch.
302   }
303
304   // Get the instruction before it if it is a terminator.
305   MachineInstr *SecondLastInst = I;
306   unsigned SecondLastOpc = SecondLastInst->getOpcode();
307
308   // If AllowModify is true and the block ends with two or more unconditional
309   // branches, delete all but the first unconditional branch.
310   if (AllowModify && isUncondBranchOpcode(LastOpc)) {
311     while (isUncondBranchOpcode(SecondLastOpc)) {
312       LastInst->eraseFromParent();
313       LastInst = SecondLastInst;
314       LastOpc = LastInst->getOpcode();
315       if (I == MBB.begin() || !isUnpredicatedTerminator(--I)) {
316         // Return now the only terminator is an unconditional branch.
317         TBB = LastInst->getOperand(0).getMBB();
318         return false;
319       } else {
320         SecondLastInst = I;
321         SecondLastOpc = SecondLastInst->getOpcode();
322       }
323     }
324   }
325
326   // If there are three terminators, we don't know what sort of block this is.
327   if (SecondLastInst && I != MBB.begin() && isUnpredicatedTerminator(--I))
328     return true;
329
330   // If the block ends with a B and a Bcc, handle it.
331   if (isCondBranchOpcode(SecondLastOpc) && isUncondBranchOpcode(LastOpc)) {
332     TBB =  SecondLastInst->getOperand(0).getMBB();
333     Cond.push_back(SecondLastInst->getOperand(1));
334     Cond.push_back(SecondLastInst->getOperand(2));
335     FBB = LastInst->getOperand(0).getMBB();
336     return false;
337   }
338
339   // If the block ends with two unconditional branches, handle it.  The second
340   // one is not executed, so remove it.
341   if (isUncondBranchOpcode(SecondLastOpc) && isUncondBranchOpcode(LastOpc)) {
342     TBB = SecondLastInst->getOperand(0).getMBB();
343     I = LastInst;
344     if (AllowModify)
345       I->eraseFromParent();
346     return false;
347   }
348
349   // ...likewise if it ends with a branch table followed by an unconditional
350   // branch. The branch folder can create these, and we must get rid of them for
351   // correctness of Thumb constant islands.
352   if ((isJumpTableBranchOpcode(SecondLastOpc) ||
353        isIndirectBranchOpcode(SecondLastOpc)) &&
354       isUncondBranchOpcode(LastOpc)) {
355     I = LastInst;
356     if (AllowModify)
357       I->eraseFromParent();
358     return true;
359   }
360
361   // Otherwise, can't handle this.
362   return true;
363 }
364
365
366 unsigned ARMBaseInstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
367   MachineBasicBlock::iterator I = MBB.end();
368   if (I == MBB.begin()) return 0;
369   --I;
370   while (I->isDebugValue()) {
371     if (I == MBB.begin())
372       return 0;
373     --I;
374   }
375   if (!isUncondBranchOpcode(I->getOpcode()) &&
376       !isCondBranchOpcode(I->getOpcode()))
377     return 0;
378
379   // Remove the branch.
380   I->eraseFromParent();
381
382   I = MBB.end();
383
384   if (I == MBB.begin()) return 1;
385   --I;
386   if (!isCondBranchOpcode(I->getOpcode()))
387     return 1;
388
389   // Remove the branch.
390   I->eraseFromParent();
391   return 2;
392 }
393
394 unsigned
395 ARMBaseInstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
396                                MachineBasicBlock *FBB,
397                                const SmallVectorImpl<MachineOperand> &Cond,
398                                DebugLoc DL) const {
399   ARMFunctionInfo *AFI = MBB.getParent()->getInfo<ARMFunctionInfo>();
400   int BOpc   = !AFI->isThumbFunction()
401     ? ARM::B : (AFI->isThumb2Function() ? ARM::t2B : ARM::tB);
402   int BccOpc = !AFI->isThumbFunction()
403     ? ARM::Bcc : (AFI->isThumb2Function() ? ARM::t2Bcc : ARM::tBcc);
404   bool isThumb = AFI->isThumbFunction() || AFI->isThumb2Function();
405
406   // Shouldn't be a fall through.
407   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
408   assert((Cond.size() == 2 || Cond.size() == 0) &&
409          "ARM branch conditions have two components!");
410
411   if (FBB == 0) {
412     if (Cond.empty()) { // Unconditional branch?
413       if (isThumb)
414         BuildMI(&MBB, DL, get(BOpc)).addMBB(TBB).addImm(ARMCC::AL).addReg(0);
415       else
416         BuildMI(&MBB, DL, get(BOpc)).addMBB(TBB);
417     } else
418       BuildMI(&MBB, DL, get(BccOpc)).addMBB(TBB)
419         .addImm(Cond[0].getImm()).addReg(Cond[1].getReg());
420     return 1;
421   }
422
423   // Two-way conditional branch.
424   BuildMI(&MBB, DL, get(BccOpc)).addMBB(TBB)
425     .addImm(Cond[0].getImm()).addReg(Cond[1].getReg());
426   if (isThumb)
427     BuildMI(&MBB, DL, get(BOpc)).addMBB(FBB).addImm(ARMCC::AL).addReg(0);
428   else
429     BuildMI(&MBB, DL, get(BOpc)).addMBB(FBB);
430   return 2;
431 }
432
433 bool ARMBaseInstrInfo::
434 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
435   ARMCC::CondCodes CC = (ARMCC::CondCodes)(int)Cond[0].getImm();
436   Cond[0].setImm(ARMCC::getOppositeCondition(CC));
437   return false;
438 }
439
440 bool ARMBaseInstrInfo::isPredicated(const MachineInstr *MI) const {
441   if (MI->isBundle()) {
442     MachineBasicBlock::const_instr_iterator I = MI;
443     MachineBasicBlock::const_instr_iterator E = MI->getParent()->instr_end();
444     while (++I != E && I->isInsideBundle()) {
445       int PIdx = I->findFirstPredOperandIdx();
446       if (PIdx != -1 && I->getOperand(PIdx).getImm() != ARMCC::AL)
447         return true;
448     }
449     return false;
450   }
451
452   int PIdx = MI->findFirstPredOperandIdx();
453   return PIdx != -1 && MI->getOperand(PIdx).getImm() != ARMCC::AL;
454 }
455
456 bool ARMBaseInstrInfo::
457 PredicateInstruction(MachineInstr *MI,
458                      const SmallVectorImpl<MachineOperand> &Pred) const {
459   unsigned Opc = MI->getOpcode();
460   if (isUncondBranchOpcode(Opc)) {
461     MI->setDesc(get(getMatchingCondBranchOpcode(Opc)));
462     MI->addOperand(MachineOperand::CreateImm(Pred[0].getImm()));
463     MI->addOperand(MachineOperand::CreateReg(Pred[1].getReg(), false));
464     return true;
465   }
466
467   int PIdx = MI->findFirstPredOperandIdx();
468   if (PIdx != -1) {
469     MachineOperand &PMO = MI->getOperand(PIdx);
470     PMO.setImm(Pred[0].getImm());
471     MI->getOperand(PIdx+1).setReg(Pred[1].getReg());
472     return true;
473   }
474   return false;
475 }
476
477 bool ARMBaseInstrInfo::
478 SubsumesPredicate(const SmallVectorImpl<MachineOperand> &Pred1,
479                   const SmallVectorImpl<MachineOperand> &Pred2) const {
480   if (Pred1.size() > 2 || Pred2.size() > 2)
481     return false;
482
483   ARMCC::CondCodes CC1 = (ARMCC::CondCodes)Pred1[0].getImm();
484   ARMCC::CondCodes CC2 = (ARMCC::CondCodes)Pred2[0].getImm();
485   if (CC1 == CC2)
486     return true;
487
488   switch (CC1) {
489   default:
490     return false;
491   case ARMCC::AL:
492     return true;
493   case ARMCC::HS:
494     return CC2 == ARMCC::HI;
495   case ARMCC::LS:
496     return CC2 == ARMCC::LO || CC2 == ARMCC::EQ;
497   case ARMCC::GE:
498     return CC2 == ARMCC::GT;
499   case ARMCC::LE:
500     return CC2 == ARMCC::LT;
501   }
502 }
503
504 bool ARMBaseInstrInfo::DefinesPredicate(MachineInstr *MI,
505                                     std::vector<MachineOperand> &Pred) const {
506   bool Found = false;
507   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
508     const MachineOperand &MO = MI->getOperand(i);
509     if ((MO.isRegMask() && MO.clobbersPhysReg(ARM::CPSR)) ||
510         (MO.isReg() && MO.isDef() && MO.getReg() == ARM::CPSR)) {
511       Pred.push_back(MO);
512       Found = true;
513     }
514   }
515
516   return Found;
517 }
518
519 /// isPredicable - Return true if the specified instruction can be predicated.
520 /// By default, this returns true for every instruction with a
521 /// PredicateOperand.
522 bool ARMBaseInstrInfo::isPredicable(MachineInstr *MI) const {
523   if (!MI->isPredicable())
524     return false;
525
526   if ((MI->getDesc().TSFlags & ARMII::DomainMask) == ARMII::DomainNEON) {
527     ARMFunctionInfo *AFI =
528       MI->getParent()->getParent()->getInfo<ARMFunctionInfo>();
529     return AFI->isThumb2Function();
530   }
531   return true;
532 }
533
534 /// FIXME: Works around a gcc miscompilation with -fstrict-aliasing.
535 LLVM_ATTRIBUTE_NOINLINE
536 static unsigned getNumJTEntries(const std::vector<MachineJumpTableEntry> &JT,
537                                 unsigned JTI);
538 static unsigned getNumJTEntries(const std::vector<MachineJumpTableEntry> &JT,
539                                 unsigned JTI) {
540   assert(JTI < JT.size());
541   return JT[JTI].MBBs.size();
542 }
543
544 /// GetInstSize - Return the size of the specified MachineInstr.
545 ///
546 unsigned ARMBaseInstrInfo::GetInstSizeInBytes(const MachineInstr *MI) const {
547   const MachineBasicBlock &MBB = *MI->getParent();
548   const MachineFunction *MF = MBB.getParent();
549   const MCAsmInfo *MAI = MF->getTarget().getMCAsmInfo();
550
551   const MCInstrDesc &MCID = MI->getDesc();
552   if (MCID.getSize())
553     return MCID.getSize();
554
555   // If this machine instr is an inline asm, measure it.
556   if (MI->getOpcode() == ARM::INLINEASM)
557     return getInlineAsmLength(MI->getOperand(0).getSymbolName(), *MAI);
558   if (MI->isLabel())
559     return 0;
560   unsigned Opc = MI->getOpcode();
561   switch (Opc) {
562   case TargetOpcode::IMPLICIT_DEF:
563   case TargetOpcode::KILL:
564   case TargetOpcode::PROLOG_LABEL:
565   case TargetOpcode::EH_LABEL:
566   case TargetOpcode::DBG_VALUE:
567     return 0;
568   case TargetOpcode::BUNDLE:
569     return getInstBundleLength(MI);
570   case ARM::MOVi16_ga_pcrel:
571   case ARM::MOVTi16_ga_pcrel:
572   case ARM::t2MOVi16_ga_pcrel:
573   case ARM::t2MOVTi16_ga_pcrel:
574     return 4;
575   case ARM::MOVi32imm:
576   case ARM::t2MOVi32imm:
577     return 8;
578   case ARM::CONSTPOOL_ENTRY:
579     // If this machine instr is a constant pool entry, its size is recorded as
580     // operand #2.
581     return MI->getOperand(2).getImm();
582   case ARM::Int_eh_sjlj_longjmp:
583     return 16;
584   case ARM::tInt_eh_sjlj_longjmp:
585     return 10;
586   case ARM::Int_eh_sjlj_setjmp:
587   case ARM::Int_eh_sjlj_setjmp_nofp:
588     return 20;
589   case ARM::tInt_eh_sjlj_setjmp:
590   case ARM::t2Int_eh_sjlj_setjmp:
591   case ARM::t2Int_eh_sjlj_setjmp_nofp:
592     return 12;
593   case ARM::BR_JTr:
594   case ARM::BR_JTm:
595   case ARM::BR_JTadd:
596   case ARM::tBR_JTr:
597   case ARM::t2BR_JT:
598   case ARM::t2TBB_JT:
599   case ARM::t2TBH_JT: {
600     // These are jumptable branches, i.e. a branch followed by an inlined
601     // jumptable. The size is 4 + 4 * number of entries. For TBB, each
602     // entry is one byte; TBH two byte each.
603     unsigned EntrySize = (Opc == ARM::t2TBB_JT)
604       ? 1 : ((Opc == ARM::t2TBH_JT) ? 2 : 4);
605     unsigned NumOps = MCID.getNumOperands();
606     MachineOperand JTOP =
607       MI->getOperand(NumOps - (MI->isPredicable() ? 3 : 2));
608     unsigned JTI = JTOP.getIndex();
609     const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
610     assert(MJTI != 0);
611     const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
612     assert(JTI < JT.size());
613     // Thumb instructions are 2 byte aligned, but JT entries are 4 byte
614     // 4 aligned. The assembler / linker may add 2 byte padding just before
615     // the JT entries.  The size does not include this padding; the
616     // constant islands pass does separate bookkeeping for it.
617     // FIXME: If we know the size of the function is less than (1 << 16) *2
618     // bytes, we can use 16-bit entries instead. Then there won't be an
619     // alignment issue.
620     unsigned InstSize = (Opc == ARM::tBR_JTr || Opc == ARM::t2BR_JT) ? 2 : 4;
621     unsigned NumEntries = getNumJTEntries(JT, JTI);
622     if (Opc == ARM::t2TBB_JT && (NumEntries & 1))
623       // Make sure the instruction that follows TBB is 2-byte aligned.
624       // FIXME: Constant island pass should insert an "ALIGN" instruction
625       // instead.
626       ++NumEntries;
627     return NumEntries * EntrySize + InstSize;
628   }
629   default:
630     // Otherwise, pseudo-instruction sizes are zero.
631     return 0;
632   }
633 }
634
635 unsigned ARMBaseInstrInfo::getInstBundleLength(const MachineInstr *MI) const {
636   unsigned Size = 0;
637   MachineBasicBlock::const_instr_iterator I = MI;
638   MachineBasicBlock::const_instr_iterator E = MI->getParent()->instr_end();
639   while (++I != E && I->isInsideBundle()) {
640     assert(!I->isBundle() && "No nested bundle!");
641     Size += GetInstSizeInBytes(&*I);
642   }
643   return Size;
644 }
645
646 void ARMBaseInstrInfo::copyPhysReg(MachineBasicBlock &MBB,
647                                    MachineBasicBlock::iterator I, DebugLoc DL,
648                                    unsigned DestReg, unsigned SrcReg,
649                                    bool KillSrc) const {
650   bool GPRDest = ARM::GPRRegClass.contains(DestReg);
651   bool GPRSrc  = ARM::GPRRegClass.contains(SrcReg);
652
653   if (GPRDest && GPRSrc) {
654     AddDefaultCC(AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::MOVr), DestReg)
655                                   .addReg(SrcReg, getKillRegState(KillSrc))));
656     return;
657   }
658
659   bool SPRDest = ARM::SPRRegClass.contains(DestReg);
660   bool SPRSrc  = ARM::SPRRegClass.contains(SrcReg);
661
662   unsigned Opc = 0;
663   if (SPRDest && SPRSrc)
664     Opc = ARM::VMOVS;
665   else if (GPRDest && SPRSrc)
666     Opc = ARM::VMOVRS;
667   else if (SPRDest && GPRSrc)
668     Opc = ARM::VMOVSR;
669   else if (ARM::DPRRegClass.contains(DestReg, SrcReg))
670     Opc = ARM::VMOVD;
671   else if (ARM::QPRRegClass.contains(DestReg, SrcReg))
672     Opc = ARM::VORRq;
673
674   if (Opc) {
675     MachineInstrBuilder MIB = BuildMI(MBB, I, DL, get(Opc), DestReg);
676     MIB.addReg(SrcReg, getKillRegState(KillSrc));
677     if (Opc == ARM::VORRq)
678       MIB.addReg(SrcReg, getKillRegState(KillSrc));
679     AddDefaultPred(MIB);
680     return;
681   }
682
683   // Handle register classes that require multiple instructions.
684   unsigned BeginIdx = 0;
685   unsigned SubRegs = 0;
686   unsigned Spacing = 1;
687
688   // Use VORRq when possible.
689   if (ARM::QQPRRegClass.contains(DestReg, SrcReg))
690     Opc = ARM::VORRq, BeginIdx = ARM::qsub_0, SubRegs = 2;
691   else if (ARM::QQQQPRRegClass.contains(DestReg, SrcReg))
692     Opc = ARM::VORRq, BeginIdx = ARM::qsub_0, SubRegs = 4;
693   // Fall back to VMOVD.
694   else if (ARM::DPairRegClass.contains(DestReg, SrcReg))
695     Opc = ARM::VMOVD, BeginIdx = ARM::dsub_0, SubRegs = 2;
696   else if (ARM::DTripleRegClass.contains(DestReg, SrcReg))
697     Opc = ARM::VMOVD, BeginIdx = ARM::dsub_0, SubRegs = 3;
698   else if (ARM::DQuadRegClass.contains(DestReg, SrcReg))
699     Opc = ARM::VMOVD, BeginIdx = ARM::dsub_0, SubRegs = 4;
700
701   else if (ARM::DPairSpcRegClass.contains(DestReg, SrcReg))
702     Opc = ARM::VMOVD, BeginIdx = ARM::dsub_0, SubRegs = 2, Spacing = 2;
703   else if (ARM::DTripleSpcRegClass.contains(DestReg, SrcReg))
704     Opc = ARM::VMOVD, BeginIdx = ARM::dsub_0, SubRegs = 3, Spacing = 2;
705   else if (ARM::DQuadSpcRegClass.contains(DestReg, SrcReg))
706     Opc = ARM::VMOVD, BeginIdx = ARM::dsub_0, SubRegs = 4, Spacing = 2;
707
708   if (Opc) {
709     const TargetRegisterInfo *TRI = &getRegisterInfo();
710     MachineInstrBuilder Mov;
711     for (unsigned i = 0; i != SubRegs; ++i) {
712       unsigned Dst = TRI->getSubReg(DestReg, BeginIdx + i*Spacing);
713       unsigned Src = TRI->getSubReg(SrcReg,  BeginIdx + i*Spacing);
714       assert(Dst && Src && "Bad sub-register");
715       Mov = AddDefaultPred(BuildMI(MBB, I, I->getDebugLoc(), get(Opc), Dst)
716                              .addReg(Src));
717       // VORR takes two source operands.
718       if (Opc == ARM::VORRq)
719         Mov.addReg(Src);
720     }
721     // Add implicit super-register defs and kills to the last instruction.
722     Mov->addRegisterDefined(DestReg, TRI);
723     if (KillSrc)
724       Mov->addRegisterKilled(SrcReg, TRI);
725     return;
726   }
727
728   llvm_unreachable("Impossible reg-to-reg copy");
729 }
730
731 static const
732 MachineInstrBuilder &AddDReg(MachineInstrBuilder &MIB,
733                              unsigned Reg, unsigned SubIdx, unsigned State,
734                              const TargetRegisterInfo *TRI) {
735   if (!SubIdx)
736     return MIB.addReg(Reg, State);
737
738   if (TargetRegisterInfo::isPhysicalRegister(Reg))
739     return MIB.addReg(TRI->getSubReg(Reg, SubIdx), State);
740   return MIB.addReg(Reg, State, SubIdx);
741 }
742
743 void ARMBaseInstrInfo::
744 storeRegToStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
745                     unsigned SrcReg, bool isKill, int FI,
746                     const TargetRegisterClass *RC,
747                     const TargetRegisterInfo *TRI) const {
748   DebugLoc DL;
749   if (I != MBB.end()) DL = I->getDebugLoc();
750   MachineFunction &MF = *MBB.getParent();
751   MachineFrameInfo &MFI = *MF.getFrameInfo();
752   unsigned Align = MFI.getObjectAlignment(FI);
753
754   MachineMemOperand *MMO =
755     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(FI),
756                             MachineMemOperand::MOStore,
757                             MFI.getObjectSize(FI),
758                             Align);
759
760   switch (RC->getSize()) {
761     case 4:
762       if (ARM::GPRRegClass.hasSubClassEq(RC)) {
763         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::STRi12))
764                    .addReg(SrcReg, getKillRegState(isKill))
765                    .addFrameIndex(FI).addImm(0).addMemOperand(MMO));
766       } else if (ARM::SPRRegClass.hasSubClassEq(RC)) {
767         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VSTRS))
768                    .addReg(SrcReg, getKillRegState(isKill))
769                    .addFrameIndex(FI).addImm(0).addMemOperand(MMO));
770       } else
771         llvm_unreachable("Unknown reg class!");
772       break;
773     case 8:
774       if (ARM::DPRRegClass.hasSubClassEq(RC)) {
775         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VSTRD))
776                    .addReg(SrcReg, getKillRegState(isKill))
777                    .addFrameIndex(FI).addImm(0).addMemOperand(MMO));
778       } else
779         llvm_unreachable("Unknown reg class!");
780       break;
781     case 16:
782       if (ARM::DPairRegClass.hasSubClassEq(RC)) {
783         // Use aligned spills if the stack can be realigned.
784         if (Align >= 16 && getRegisterInfo().canRealignStack(MF)) {
785           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VST1q64))
786                      .addFrameIndex(FI).addImm(16)
787                      .addReg(SrcReg, getKillRegState(isKill))
788                      .addMemOperand(MMO));
789         } else {
790           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VSTMQIA))
791                      .addReg(SrcReg, getKillRegState(isKill))
792                      .addFrameIndex(FI)
793                      .addMemOperand(MMO));
794         }
795       } else
796         llvm_unreachable("Unknown reg class!");
797       break;
798     case 24:
799       if (ARM::DTripleRegClass.hasSubClassEq(RC)) {
800         // Use aligned spills if the stack can be realigned.
801         if (Align >= 16 && getRegisterInfo().canRealignStack(MF)) {
802           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VST1d64TPseudo))
803                      .addFrameIndex(FI).addImm(16)
804                      .addReg(SrcReg, getKillRegState(isKill))
805                      .addMemOperand(MMO));
806         } else {
807           MachineInstrBuilder MIB =
808           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VSTMDIA))
809                        .addFrameIndex(FI))
810                        .addMemOperand(MMO);
811           MIB = AddDReg(MIB, SrcReg, ARM::dsub_0, getKillRegState(isKill), TRI);
812           MIB = AddDReg(MIB, SrcReg, ARM::dsub_1, 0, TRI);
813           AddDReg(MIB, SrcReg, ARM::dsub_2, 0, TRI);
814         }
815       } else
816         llvm_unreachable("Unknown reg class!");
817       break;
818     case 32:
819       if (ARM::QQPRRegClass.hasSubClassEq(RC) || ARM::DQuadRegClass.hasSubClassEq(RC)) {
820         if (Align >= 16 && getRegisterInfo().canRealignStack(MF)) {
821           // FIXME: It's possible to only store part of the QQ register if the
822           // spilled def has a sub-register index.
823           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VST1d64QPseudo))
824                      .addFrameIndex(FI).addImm(16)
825                      .addReg(SrcReg, getKillRegState(isKill))
826                      .addMemOperand(MMO));
827         } else {
828           MachineInstrBuilder MIB =
829           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VSTMDIA))
830                        .addFrameIndex(FI))
831                        .addMemOperand(MMO);
832           MIB = AddDReg(MIB, SrcReg, ARM::dsub_0, getKillRegState(isKill), TRI);
833           MIB = AddDReg(MIB, SrcReg, ARM::dsub_1, 0, TRI);
834           MIB = AddDReg(MIB, SrcReg, ARM::dsub_2, 0, TRI);
835                 AddDReg(MIB, SrcReg, ARM::dsub_3, 0, TRI);
836         }
837       } else
838         llvm_unreachable("Unknown reg class!");
839       break;
840     case 64:
841       if (ARM::QQQQPRRegClass.hasSubClassEq(RC)) {
842         MachineInstrBuilder MIB =
843           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VSTMDIA))
844                          .addFrameIndex(FI))
845                          .addMemOperand(MMO);
846         MIB = AddDReg(MIB, SrcReg, ARM::dsub_0, getKillRegState(isKill), TRI);
847         MIB = AddDReg(MIB, SrcReg, ARM::dsub_1, 0, TRI);
848         MIB = AddDReg(MIB, SrcReg, ARM::dsub_2, 0, TRI);
849         MIB = AddDReg(MIB, SrcReg, ARM::dsub_3, 0, TRI);
850         MIB = AddDReg(MIB, SrcReg, ARM::dsub_4, 0, TRI);
851         MIB = AddDReg(MIB, SrcReg, ARM::dsub_5, 0, TRI);
852         MIB = AddDReg(MIB, SrcReg, ARM::dsub_6, 0, TRI);
853               AddDReg(MIB, SrcReg, ARM::dsub_7, 0, TRI);
854       } else
855         llvm_unreachable("Unknown reg class!");
856       break;
857     default:
858       llvm_unreachable("Unknown reg class!");
859   }
860 }
861
862 unsigned
863 ARMBaseInstrInfo::isStoreToStackSlot(const MachineInstr *MI,
864                                      int &FrameIndex) const {
865   switch (MI->getOpcode()) {
866   default: break;
867   case ARM::STRrs:
868   case ARM::t2STRs: // FIXME: don't use t2STRs to access frame.
869     if (MI->getOperand(1).isFI() &&
870         MI->getOperand(2).isReg() &&
871         MI->getOperand(3).isImm() &&
872         MI->getOperand(2).getReg() == 0 &&
873         MI->getOperand(3).getImm() == 0) {
874       FrameIndex = MI->getOperand(1).getIndex();
875       return MI->getOperand(0).getReg();
876     }
877     break;
878   case ARM::STRi12:
879   case ARM::t2STRi12:
880   case ARM::tSTRspi:
881   case ARM::VSTRD:
882   case ARM::VSTRS:
883     if (MI->getOperand(1).isFI() &&
884         MI->getOperand(2).isImm() &&
885         MI->getOperand(2).getImm() == 0) {
886       FrameIndex = MI->getOperand(1).getIndex();
887       return MI->getOperand(0).getReg();
888     }
889     break;
890   case ARM::VST1q64:
891   case ARM::VST1d64TPseudo:
892   case ARM::VST1d64QPseudo:
893     if (MI->getOperand(0).isFI() &&
894         MI->getOperand(2).getSubReg() == 0) {
895       FrameIndex = MI->getOperand(0).getIndex();
896       return MI->getOperand(2).getReg();
897     }
898     break;
899   case ARM::VSTMQIA:
900     if (MI->getOperand(1).isFI() &&
901         MI->getOperand(0).getSubReg() == 0) {
902       FrameIndex = MI->getOperand(1).getIndex();
903       return MI->getOperand(0).getReg();
904     }
905     break;
906   }
907
908   return 0;
909 }
910
911 unsigned ARMBaseInstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
912                                                     int &FrameIndex) const {
913   const MachineMemOperand *Dummy;
914   return MI->mayStore() && hasStoreToStackSlot(MI, Dummy, FrameIndex);
915 }
916
917 void ARMBaseInstrInfo::
918 loadRegFromStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
919                      unsigned DestReg, int FI,
920                      const TargetRegisterClass *RC,
921                      const TargetRegisterInfo *TRI) const {
922   DebugLoc DL;
923   if (I != MBB.end()) DL = I->getDebugLoc();
924   MachineFunction &MF = *MBB.getParent();
925   MachineFrameInfo &MFI = *MF.getFrameInfo();
926   unsigned Align = MFI.getObjectAlignment(FI);
927   MachineMemOperand *MMO =
928     MF.getMachineMemOperand(
929                     MachinePointerInfo::getFixedStack(FI),
930                             MachineMemOperand::MOLoad,
931                             MFI.getObjectSize(FI),
932                             Align);
933
934   switch (RC->getSize()) {
935   case 4:
936     if (ARM::GPRRegClass.hasSubClassEq(RC)) {
937       AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::LDRi12), DestReg)
938                    .addFrameIndex(FI).addImm(0).addMemOperand(MMO));
939
940     } else if (ARM::SPRRegClass.hasSubClassEq(RC)) {
941       AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLDRS), DestReg)
942                    .addFrameIndex(FI).addImm(0).addMemOperand(MMO));
943     } else
944       llvm_unreachable("Unknown reg class!");
945     break;
946   case 8:
947     if (ARM::DPRRegClass.hasSubClassEq(RC)) {
948       AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLDRD), DestReg)
949                    .addFrameIndex(FI).addImm(0).addMemOperand(MMO));
950     } else
951       llvm_unreachable("Unknown reg class!");
952     break;
953   case 16:
954     if (ARM::DPairRegClass.hasSubClassEq(RC)) {
955       if (Align >= 16 && getRegisterInfo().canRealignStack(MF)) {
956         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLD1q64), DestReg)
957                      .addFrameIndex(FI).addImm(16)
958                      .addMemOperand(MMO));
959       } else {
960         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLDMQIA), DestReg)
961                        .addFrameIndex(FI)
962                        .addMemOperand(MMO));
963       }
964     } else
965       llvm_unreachable("Unknown reg class!");
966     break;
967   case 24:
968     if (ARM::DTripleRegClass.hasSubClassEq(RC)) {
969       if (Align >= 16 && getRegisterInfo().canRealignStack(MF)) {
970         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLD1d64TPseudo), DestReg)
971                      .addFrameIndex(FI).addImm(16)
972                      .addMemOperand(MMO));
973       } else {
974         MachineInstrBuilder MIB =
975           AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLDMDIA))
976                          .addFrameIndex(FI)
977                          .addMemOperand(MMO));
978         MIB = AddDReg(MIB, DestReg, ARM::dsub_0, RegState::DefineNoRead, TRI);
979         MIB = AddDReg(MIB, DestReg, ARM::dsub_1, RegState::DefineNoRead, TRI);
980         MIB = AddDReg(MIB, DestReg, ARM::dsub_2, RegState::DefineNoRead, TRI);
981         if (TargetRegisterInfo::isPhysicalRegister(DestReg))
982           MIB.addReg(DestReg, RegState::ImplicitDefine);
983       }
984     } else
985       llvm_unreachable("Unknown reg class!");
986     break;
987    case 32:
988     if (ARM::QQPRRegClass.hasSubClassEq(RC) || ARM::DQuadRegClass.hasSubClassEq(RC)) {
989       if (Align >= 16 && getRegisterInfo().canRealignStack(MF)) {
990         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLD1d64QPseudo), DestReg)
991                      .addFrameIndex(FI).addImm(16)
992                      .addMemOperand(MMO));
993       } else {
994         MachineInstrBuilder MIB =
995         AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLDMDIA))
996                        .addFrameIndex(FI))
997                        .addMemOperand(MMO);
998         MIB = AddDReg(MIB, DestReg, ARM::dsub_0, RegState::DefineNoRead, TRI);
999         MIB = AddDReg(MIB, DestReg, ARM::dsub_1, RegState::DefineNoRead, TRI);
1000         MIB = AddDReg(MIB, DestReg, ARM::dsub_2, RegState::DefineNoRead, TRI);
1001         MIB = AddDReg(MIB, DestReg, ARM::dsub_3, RegState::DefineNoRead, TRI);
1002         if (TargetRegisterInfo::isPhysicalRegister(DestReg))
1003           MIB.addReg(DestReg, RegState::ImplicitDefine);
1004       }
1005     } else
1006       llvm_unreachable("Unknown reg class!");
1007     break;
1008   case 64:
1009     if (ARM::QQQQPRRegClass.hasSubClassEq(RC)) {
1010       MachineInstrBuilder MIB =
1011       AddDefaultPred(BuildMI(MBB, I, DL, get(ARM::VLDMDIA))
1012                      .addFrameIndex(FI))
1013                      .addMemOperand(MMO);
1014       MIB = AddDReg(MIB, DestReg, ARM::dsub_0, RegState::DefineNoRead, TRI);
1015       MIB = AddDReg(MIB, DestReg, ARM::dsub_1, RegState::DefineNoRead, TRI);
1016       MIB = AddDReg(MIB, DestReg, ARM::dsub_2, RegState::DefineNoRead, TRI);
1017       MIB = AddDReg(MIB, DestReg, ARM::dsub_3, RegState::DefineNoRead, TRI);
1018       MIB = AddDReg(MIB, DestReg, ARM::dsub_4, RegState::DefineNoRead, TRI);
1019       MIB = AddDReg(MIB, DestReg, ARM::dsub_5, RegState::DefineNoRead, TRI);
1020       MIB = AddDReg(MIB, DestReg, ARM::dsub_6, RegState::DefineNoRead, TRI);
1021       MIB = AddDReg(MIB, DestReg, ARM::dsub_7, RegState::DefineNoRead, TRI);
1022       if (TargetRegisterInfo::isPhysicalRegister(DestReg))
1023         MIB.addReg(DestReg, RegState::ImplicitDefine);
1024     } else
1025       llvm_unreachable("Unknown reg class!");
1026     break;
1027   default:
1028     llvm_unreachable("Unknown regclass!");
1029   }
1030 }
1031
1032 unsigned
1033 ARMBaseInstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1034                                       int &FrameIndex) const {
1035   switch (MI->getOpcode()) {
1036   default: break;
1037   case ARM::LDRrs:
1038   case ARM::t2LDRs:  // FIXME: don't use t2LDRs to access frame.
1039     if (MI->getOperand(1).isFI() &&
1040         MI->getOperand(2).isReg() &&
1041         MI->getOperand(3).isImm() &&
1042         MI->getOperand(2).getReg() == 0 &&
1043         MI->getOperand(3).getImm() == 0) {
1044       FrameIndex = MI->getOperand(1).getIndex();
1045       return MI->getOperand(0).getReg();
1046     }
1047     break;
1048   case ARM::LDRi12:
1049   case ARM::t2LDRi12:
1050   case ARM::tLDRspi:
1051   case ARM::VLDRD:
1052   case ARM::VLDRS:
1053     if (MI->getOperand(1).isFI() &&
1054         MI->getOperand(2).isImm() &&
1055         MI->getOperand(2).getImm() == 0) {
1056       FrameIndex = MI->getOperand(1).getIndex();
1057       return MI->getOperand(0).getReg();
1058     }
1059     break;
1060   case ARM::VLD1q64:
1061   case ARM::VLD1d64TPseudo:
1062   case ARM::VLD1d64QPseudo:
1063     if (MI->getOperand(1).isFI() &&
1064         MI->getOperand(0).getSubReg() == 0) {
1065       FrameIndex = MI->getOperand(1).getIndex();
1066       return MI->getOperand(0).getReg();
1067     }
1068     break;
1069   case ARM::VLDMQIA:
1070     if (MI->getOperand(1).isFI() &&
1071         MI->getOperand(0).getSubReg() == 0) {
1072       FrameIndex = MI->getOperand(1).getIndex();
1073       return MI->getOperand(0).getReg();
1074     }
1075     break;
1076   }
1077
1078   return 0;
1079 }
1080
1081 unsigned ARMBaseInstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1082                                              int &FrameIndex) const {
1083   const MachineMemOperand *Dummy;
1084   return MI->mayLoad() && hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1085 }
1086
1087 bool ARMBaseInstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const{
1088   // This hook gets to expand COPY instructions before they become
1089   // copyPhysReg() calls.  Look for VMOVS instructions that can legally be
1090   // widened to VMOVD.  We prefer the VMOVD when possible because it may be
1091   // changed into a VORR that can go down the NEON pipeline.
1092   if (!WidenVMOVS || !MI->isCopy())
1093     return false;
1094
1095   // Look for a copy between even S-registers.  That is where we keep floats
1096   // when using NEON v2f32 instructions for f32 arithmetic.
1097   unsigned DstRegS = MI->getOperand(0).getReg();
1098   unsigned SrcRegS = MI->getOperand(1).getReg();
1099   if (!ARM::SPRRegClass.contains(DstRegS, SrcRegS))
1100     return false;
1101
1102   const TargetRegisterInfo *TRI = &getRegisterInfo();
1103   unsigned DstRegD = TRI->getMatchingSuperReg(DstRegS, ARM::ssub_0,
1104                                               &ARM::DPRRegClass);
1105   unsigned SrcRegD = TRI->getMatchingSuperReg(SrcRegS, ARM::ssub_0,
1106                                               &ARM::DPRRegClass);
1107   if (!DstRegD || !SrcRegD)
1108     return false;
1109
1110   // We want to widen this into a DstRegD = VMOVD SrcRegD copy.  This is only
1111   // legal if the COPY already defines the full DstRegD, and it isn't a
1112   // sub-register insertion.
1113   if (!MI->definesRegister(DstRegD, TRI) || MI->readsRegister(DstRegD, TRI))
1114     return false;
1115
1116   // A dead copy shouldn't show up here, but reject it just in case.
1117   if (MI->getOperand(0).isDead())
1118     return false;
1119
1120   // All clear, widen the COPY.
1121   DEBUG(dbgs() << "widening:    " << *MI);
1122
1123   // Get rid of the old <imp-def> of DstRegD.  Leave it if it defines a Q-reg
1124   // or some other super-register.
1125   int ImpDefIdx = MI->findRegisterDefOperandIdx(DstRegD);
1126   if (ImpDefIdx != -1)
1127     MI->RemoveOperand(ImpDefIdx);
1128
1129   // Change the opcode and operands.
1130   MI->setDesc(get(ARM::VMOVD));
1131   MI->getOperand(0).setReg(DstRegD);
1132   MI->getOperand(1).setReg(SrcRegD);
1133   AddDefaultPred(MachineInstrBuilder(MI));
1134
1135   // We are now reading SrcRegD instead of SrcRegS.  This may upset the
1136   // register scavenger and machine verifier, so we need to indicate that we
1137   // are reading an undefined value from SrcRegD, but a proper value from
1138   // SrcRegS.
1139   MI->getOperand(1).setIsUndef();
1140   MachineInstrBuilder(MI).addReg(SrcRegS, RegState::Implicit);
1141
1142   // SrcRegD may actually contain an unrelated value in the ssub_1
1143   // sub-register.  Don't kill it.  Only kill the ssub_0 sub-register.
1144   if (MI->getOperand(1).isKill()) {
1145     MI->getOperand(1).setIsKill(false);
1146     MI->addRegisterKilled(SrcRegS, TRI, true);
1147   }
1148
1149   DEBUG(dbgs() << "replaced by: " << *MI);
1150   return true;
1151 }
1152
1153 MachineInstr*
1154 ARMBaseInstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
1155                                            int FrameIx, uint64_t Offset,
1156                                            const MDNode *MDPtr,
1157                                            DebugLoc DL) const {
1158   MachineInstrBuilder MIB = BuildMI(MF, DL, get(ARM::DBG_VALUE))
1159     .addFrameIndex(FrameIx).addImm(0).addImm(Offset).addMetadata(MDPtr);
1160   return &*MIB;
1161 }
1162
1163 /// Create a copy of a const pool value. Update CPI to the new index and return
1164 /// the label UID.
1165 static unsigned duplicateCPV(MachineFunction &MF, unsigned &CPI) {
1166   MachineConstantPool *MCP = MF.getConstantPool();
1167   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1168
1169   const MachineConstantPoolEntry &MCPE = MCP->getConstants()[CPI];
1170   assert(MCPE.isMachineConstantPoolEntry() &&
1171          "Expecting a machine constantpool entry!");
1172   ARMConstantPoolValue *ACPV =
1173     static_cast<ARMConstantPoolValue*>(MCPE.Val.MachineCPVal);
1174
1175   unsigned PCLabelId = AFI->createPICLabelUId();
1176   ARMConstantPoolValue *NewCPV = 0;
1177   // FIXME: The below assumes PIC relocation model and that the function
1178   // is Thumb mode (t1 or t2). PCAdjustment would be 8 for ARM mode PIC, and
1179   // zero for non-PIC in ARM or Thumb. The callers are all of thumb LDR
1180   // instructions, so that's probably OK, but is PIC always correct when
1181   // we get here?
1182   if (ACPV->isGlobalValue())
1183     NewCPV = ARMConstantPoolConstant::
1184       Create(cast<ARMConstantPoolConstant>(ACPV)->getGV(), PCLabelId,
1185              ARMCP::CPValue, 4);
1186   else if (ACPV->isExtSymbol())
1187     NewCPV = ARMConstantPoolSymbol::
1188       Create(MF.getFunction()->getContext(),
1189              cast<ARMConstantPoolSymbol>(ACPV)->getSymbol(), PCLabelId, 4);
1190   else if (ACPV->isBlockAddress())
1191     NewCPV = ARMConstantPoolConstant::
1192       Create(cast<ARMConstantPoolConstant>(ACPV)->getBlockAddress(), PCLabelId,
1193              ARMCP::CPBlockAddress, 4);
1194   else if (ACPV->isLSDA())
1195     NewCPV = ARMConstantPoolConstant::Create(MF.getFunction(), PCLabelId,
1196                                              ARMCP::CPLSDA, 4);
1197   else if (ACPV->isMachineBasicBlock())
1198     NewCPV = ARMConstantPoolMBB::
1199       Create(MF.getFunction()->getContext(),
1200              cast<ARMConstantPoolMBB>(ACPV)->getMBB(), PCLabelId, 4);
1201   else
1202     llvm_unreachable("Unexpected ARM constantpool value type!!");
1203   CPI = MCP->getConstantPoolIndex(NewCPV, MCPE.getAlignment());
1204   return PCLabelId;
1205 }
1206
1207 void ARMBaseInstrInfo::
1208 reMaterialize(MachineBasicBlock &MBB,
1209               MachineBasicBlock::iterator I,
1210               unsigned DestReg, unsigned SubIdx,
1211               const MachineInstr *Orig,
1212               const TargetRegisterInfo &TRI) const {
1213   unsigned Opcode = Orig->getOpcode();
1214   switch (Opcode) {
1215   default: {
1216     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1217     MI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1218     MBB.insert(I, MI);
1219     break;
1220   }
1221   case ARM::tLDRpci_pic:
1222   case ARM::t2LDRpci_pic: {
1223     MachineFunction &MF = *MBB.getParent();
1224     unsigned CPI = Orig->getOperand(1).getIndex();
1225     unsigned PCLabelId = duplicateCPV(MF, CPI);
1226     MachineInstrBuilder MIB = BuildMI(MBB, I, Orig->getDebugLoc(), get(Opcode),
1227                                       DestReg)
1228       .addConstantPoolIndex(CPI).addImm(PCLabelId);
1229     MIB->setMemRefs(Orig->memoperands_begin(), Orig->memoperands_end());
1230     break;
1231   }
1232   }
1233 }
1234
1235 MachineInstr *
1236 ARMBaseInstrInfo::duplicate(MachineInstr *Orig, MachineFunction &MF) const {
1237   MachineInstr *MI = TargetInstrInfoImpl::duplicate(Orig, MF);
1238   switch(Orig->getOpcode()) {
1239   case ARM::tLDRpci_pic:
1240   case ARM::t2LDRpci_pic: {
1241     unsigned CPI = Orig->getOperand(1).getIndex();
1242     unsigned PCLabelId = duplicateCPV(MF, CPI);
1243     Orig->getOperand(1).setIndex(CPI);
1244     Orig->getOperand(2).setImm(PCLabelId);
1245     break;
1246   }
1247   }
1248   return MI;
1249 }
1250
1251 bool ARMBaseInstrInfo::produceSameValue(const MachineInstr *MI0,
1252                                         const MachineInstr *MI1,
1253                                         const MachineRegisterInfo *MRI) const {
1254   int Opcode = MI0->getOpcode();
1255   if (Opcode == ARM::t2LDRpci ||
1256       Opcode == ARM::t2LDRpci_pic ||
1257       Opcode == ARM::tLDRpci ||
1258       Opcode == ARM::tLDRpci_pic ||
1259       Opcode == ARM::MOV_ga_dyn ||
1260       Opcode == ARM::MOV_ga_pcrel ||
1261       Opcode == ARM::MOV_ga_pcrel_ldr ||
1262       Opcode == ARM::t2MOV_ga_dyn ||
1263       Opcode == ARM::t2MOV_ga_pcrel) {
1264     if (MI1->getOpcode() != Opcode)
1265       return false;
1266     if (MI0->getNumOperands() != MI1->getNumOperands())
1267       return false;
1268
1269     const MachineOperand &MO0 = MI0->getOperand(1);
1270     const MachineOperand &MO1 = MI1->getOperand(1);
1271     if (MO0.getOffset() != MO1.getOffset())
1272       return false;
1273
1274     if (Opcode == ARM::MOV_ga_dyn ||
1275         Opcode == ARM::MOV_ga_pcrel ||
1276         Opcode == ARM::MOV_ga_pcrel_ldr ||
1277         Opcode == ARM::t2MOV_ga_dyn ||
1278         Opcode == ARM::t2MOV_ga_pcrel)
1279       // Ignore the PC labels.
1280       return MO0.getGlobal() == MO1.getGlobal();
1281
1282     const MachineFunction *MF = MI0->getParent()->getParent();
1283     const MachineConstantPool *MCP = MF->getConstantPool();
1284     int CPI0 = MO0.getIndex();
1285     int CPI1 = MO1.getIndex();
1286     const MachineConstantPoolEntry &MCPE0 = MCP->getConstants()[CPI0];
1287     const MachineConstantPoolEntry &MCPE1 = MCP->getConstants()[CPI1];
1288     bool isARMCP0 = MCPE0.isMachineConstantPoolEntry();
1289     bool isARMCP1 = MCPE1.isMachineConstantPoolEntry();
1290     if (isARMCP0 && isARMCP1) {
1291       ARMConstantPoolValue *ACPV0 =
1292         static_cast<ARMConstantPoolValue*>(MCPE0.Val.MachineCPVal);
1293       ARMConstantPoolValue *ACPV1 =
1294         static_cast<ARMConstantPoolValue*>(MCPE1.Val.MachineCPVal);
1295       return ACPV0->hasSameValue(ACPV1);
1296     } else if (!isARMCP0 && !isARMCP1) {
1297       return MCPE0.Val.ConstVal == MCPE1.Val.ConstVal;
1298     }
1299     return false;
1300   } else if (Opcode == ARM::PICLDR) {
1301     if (MI1->getOpcode() != Opcode)
1302       return false;
1303     if (MI0->getNumOperands() != MI1->getNumOperands())
1304       return false;
1305
1306     unsigned Addr0 = MI0->getOperand(1).getReg();
1307     unsigned Addr1 = MI1->getOperand(1).getReg();
1308     if (Addr0 != Addr1) {
1309       if (!MRI ||
1310           !TargetRegisterInfo::isVirtualRegister(Addr0) ||
1311           !TargetRegisterInfo::isVirtualRegister(Addr1))
1312         return false;
1313
1314       // This assumes SSA form.
1315       MachineInstr *Def0 = MRI->getVRegDef(Addr0);
1316       MachineInstr *Def1 = MRI->getVRegDef(Addr1);
1317       // Check if the loaded value, e.g. a constantpool of a global address, are
1318       // the same.
1319       if (!produceSameValue(Def0, Def1, MRI))
1320         return false;
1321     }
1322
1323     for (unsigned i = 3, e = MI0->getNumOperands(); i != e; ++i) {
1324       // %vreg12<def> = PICLDR %vreg11, 0, pred:14, pred:%noreg
1325       const MachineOperand &MO0 = MI0->getOperand(i);
1326       const MachineOperand &MO1 = MI1->getOperand(i);
1327       if (!MO0.isIdenticalTo(MO1))
1328         return false;
1329     }
1330     return true;
1331   }
1332
1333   return MI0->isIdenticalTo(MI1, MachineInstr::IgnoreVRegDefs);
1334 }
1335
1336 /// areLoadsFromSameBasePtr - This is used by the pre-regalloc scheduler to
1337 /// determine if two loads are loading from the same base address. It should
1338 /// only return true if the base pointers are the same and the only differences
1339 /// between the two addresses is the offset. It also returns the offsets by
1340 /// reference.
1341 bool ARMBaseInstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
1342                                                int64_t &Offset1,
1343                                                int64_t &Offset2) const {
1344   // Don't worry about Thumb: just ARM and Thumb2.
1345   if (Subtarget.isThumb1Only()) return false;
1346
1347   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
1348     return false;
1349
1350   switch (Load1->getMachineOpcode()) {
1351   default:
1352     return false;
1353   case ARM::LDRi12:
1354   case ARM::LDRBi12:
1355   case ARM::LDRD:
1356   case ARM::LDRH:
1357   case ARM::LDRSB:
1358   case ARM::LDRSH:
1359   case ARM::VLDRD:
1360   case ARM::VLDRS:
1361   case ARM::t2LDRi8:
1362   case ARM::t2LDRDi8:
1363   case ARM::t2LDRSHi8:
1364   case ARM::t2LDRi12:
1365   case ARM::t2LDRSHi12:
1366     break;
1367   }
1368
1369   switch (Load2->getMachineOpcode()) {
1370   default:
1371     return false;
1372   case ARM::LDRi12:
1373   case ARM::LDRBi12:
1374   case ARM::LDRD:
1375   case ARM::LDRH:
1376   case ARM::LDRSB:
1377   case ARM::LDRSH:
1378   case ARM::VLDRD:
1379   case ARM::VLDRS:
1380   case ARM::t2LDRi8:
1381   case ARM::t2LDRDi8:
1382   case ARM::t2LDRSHi8:
1383   case ARM::t2LDRi12:
1384   case ARM::t2LDRSHi12:
1385     break;
1386   }
1387
1388   // Check if base addresses and chain operands match.
1389   if (Load1->getOperand(0) != Load2->getOperand(0) ||
1390       Load1->getOperand(4) != Load2->getOperand(4))
1391     return false;
1392
1393   // Index should be Reg0.
1394   if (Load1->getOperand(3) != Load2->getOperand(3))
1395     return false;
1396
1397   // Determine the offsets.
1398   if (isa<ConstantSDNode>(Load1->getOperand(1)) &&
1399       isa<ConstantSDNode>(Load2->getOperand(1))) {
1400     Offset1 = cast<ConstantSDNode>(Load1->getOperand(1))->getSExtValue();
1401     Offset2 = cast<ConstantSDNode>(Load2->getOperand(1))->getSExtValue();
1402     return true;
1403   }
1404
1405   return false;
1406 }
1407
1408 /// shouldScheduleLoadsNear - This is a used by the pre-regalloc scheduler to
1409 /// determine (in conjunction with areLoadsFromSameBasePtr) if two loads should
1410 /// be scheduled togther. On some targets if two loads are loading from
1411 /// addresses in the same cache line, it's better if they are scheduled
1412 /// together. This function takes two integers that represent the load offsets
1413 /// from the common base address. It returns true if it decides it's desirable
1414 /// to schedule the two loads together. "NumLoads" is the number of loads that
1415 /// have already been scheduled after Load1.
1416 bool ARMBaseInstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
1417                                                int64_t Offset1, int64_t Offset2,
1418                                                unsigned NumLoads) const {
1419   // Don't worry about Thumb: just ARM and Thumb2.
1420   if (Subtarget.isThumb1Only()) return false;
1421
1422   assert(Offset2 > Offset1);
1423
1424   if ((Offset2 - Offset1) / 8 > 64)
1425     return false;
1426
1427   if (Load1->getMachineOpcode() != Load2->getMachineOpcode())
1428     return false;  // FIXME: overly conservative?
1429
1430   // Four loads in a row should be sufficient.
1431   if (NumLoads >= 3)
1432     return false;
1433
1434   return true;
1435 }
1436
1437 bool ARMBaseInstrInfo::isSchedulingBoundary(const MachineInstr *MI,
1438                                             const MachineBasicBlock *MBB,
1439                                             const MachineFunction &MF) const {
1440   // Debug info is never a scheduling boundary. It's necessary to be explicit
1441   // due to the special treatment of IT instructions below, otherwise a
1442   // dbg_value followed by an IT will result in the IT instruction being
1443   // considered a scheduling hazard, which is wrong. It should be the actual
1444   // instruction preceding the dbg_value instruction(s), just like it is
1445   // when debug info is not present.
1446   if (MI->isDebugValue())
1447     return false;
1448
1449   // Terminators and labels can't be scheduled around.
1450   if (MI->isTerminator() || MI->isLabel())
1451     return true;
1452
1453   // Treat the start of the IT block as a scheduling boundary, but schedule
1454   // t2IT along with all instructions following it.
1455   // FIXME: This is a big hammer. But the alternative is to add all potential
1456   // true and anti dependencies to IT block instructions as implicit operands
1457   // to the t2IT instruction. The added compile time and complexity does not
1458   // seem worth it.
1459   MachineBasicBlock::const_iterator I = MI;
1460   // Make sure to skip any dbg_value instructions
1461   while (++I != MBB->end() && I->isDebugValue())
1462     ;
1463   if (I != MBB->end() && I->getOpcode() == ARM::t2IT)
1464     return true;
1465
1466   // Don't attempt to schedule around any instruction that defines
1467   // a stack-oriented pointer, as it's unlikely to be profitable. This
1468   // saves compile time, because it doesn't require every single
1469   // stack slot reference to depend on the instruction that does the
1470   // modification.
1471   // Calls don't actually change the stack pointer, even if they have imp-defs.
1472   // No ARM calling conventions change the stack pointer. (X86 calling
1473   // conventions sometimes do).
1474   if (!MI->isCall() && MI->definesRegister(ARM::SP))
1475     return true;
1476
1477   return false;
1478 }
1479
1480 bool ARMBaseInstrInfo::
1481 isProfitableToIfCvt(MachineBasicBlock &MBB,
1482                     unsigned NumCycles, unsigned ExtraPredCycles,
1483                     const BranchProbability &Probability) const {
1484   if (!NumCycles)
1485     return false;
1486
1487   // Attempt to estimate the relative costs of predication versus branching.
1488   unsigned UnpredCost = Probability.getNumerator() * NumCycles;
1489   UnpredCost /= Probability.getDenominator();
1490   UnpredCost += 1; // The branch itself
1491   UnpredCost += Subtarget.getMispredictionPenalty() / 10;
1492
1493   return (NumCycles + ExtraPredCycles) <= UnpredCost;
1494 }
1495
1496 bool ARMBaseInstrInfo::
1497 isProfitableToIfCvt(MachineBasicBlock &TMBB,
1498                     unsigned TCycles, unsigned TExtra,
1499                     MachineBasicBlock &FMBB,
1500                     unsigned FCycles, unsigned FExtra,
1501                     const BranchProbability &Probability) const {
1502   if (!TCycles || !FCycles)
1503     return false;
1504
1505   // Attempt to estimate the relative costs of predication versus branching.
1506   unsigned TUnpredCost = Probability.getNumerator() * TCycles;
1507   TUnpredCost /= Probability.getDenominator();
1508
1509   uint32_t Comp = Probability.getDenominator() - Probability.getNumerator();
1510   unsigned FUnpredCost = Comp * FCycles;
1511   FUnpredCost /= Probability.getDenominator();
1512
1513   unsigned UnpredCost = TUnpredCost + FUnpredCost;
1514   UnpredCost += 1; // The branch itself
1515   UnpredCost += Subtarget.getMispredictionPenalty() / 10;
1516
1517   return (TCycles + FCycles + TExtra + FExtra) <= UnpredCost;
1518 }
1519
1520 /// getInstrPredicate - If instruction is predicated, returns its predicate
1521 /// condition, otherwise returns AL. It also returns the condition code
1522 /// register by reference.
1523 ARMCC::CondCodes
1524 llvm::getInstrPredicate(const MachineInstr *MI, unsigned &PredReg) {
1525   int PIdx = MI->findFirstPredOperandIdx();
1526   if (PIdx == -1) {
1527     PredReg = 0;
1528     return ARMCC::AL;
1529   }
1530
1531   PredReg = MI->getOperand(PIdx+1).getReg();
1532   return (ARMCC::CondCodes)MI->getOperand(PIdx).getImm();
1533 }
1534
1535
1536 int llvm::getMatchingCondBranchOpcode(int Opc) {
1537   if (Opc == ARM::B)
1538     return ARM::Bcc;
1539   if (Opc == ARM::tB)
1540     return ARM::tBcc;
1541   if (Opc == ARM::t2B)
1542     return ARM::t2Bcc;
1543
1544   llvm_unreachable("Unknown unconditional branch opcode!");
1545 }
1546
1547 /// commuteInstruction - Handle commutable instructions.
1548 MachineInstr *
1549 ARMBaseInstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
1550   switch (MI->getOpcode()) {
1551   case ARM::MOVCCr:
1552   case ARM::t2MOVCCr: {
1553     // MOVCC can be commuted by inverting the condition.
1554     unsigned PredReg = 0;
1555     ARMCC::CondCodes CC = getInstrPredicate(MI, PredReg);
1556     // MOVCC AL can't be inverted. Shouldn't happen.
1557     if (CC == ARMCC::AL || PredReg != ARM::CPSR)
1558       return NULL;
1559     MI = TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1560     if (!MI)
1561       return NULL;
1562     // After swapping the MOVCC operands, also invert the condition.
1563     MI->getOperand(MI->findFirstPredOperandIdx())
1564       .setImm(ARMCC::getOppositeCondition(CC));
1565     return MI;
1566   }
1567   }
1568   return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1569 }
1570
1571 /// Map pseudo instructions that imply an 'S' bit onto real opcodes. Whether the
1572 /// instruction is encoded with an 'S' bit is determined by the optional CPSR
1573 /// def operand.
1574 ///
1575 /// This will go away once we can teach tblgen how to set the optional CPSR def
1576 /// operand itself.
1577 struct AddSubFlagsOpcodePair {
1578   uint16_t PseudoOpc;
1579   uint16_t MachineOpc;
1580 };
1581
1582 static const AddSubFlagsOpcodePair AddSubFlagsOpcodeMap[] = {
1583   {ARM::ADDSri, ARM::ADDri},
1584   {ARM::ADDSrr, ARM::ADDrr},
1585   {ARM::ADDSrsi, ARM::ADDrsi},
1586   {ARM::ADDSrsr, ARM::ADDrsr},
1587
1588   {ARM::SUBSri, ARM::SUBri},
1589   {ARM::SUBSrr, ARM::SUBrr},
1590   {ARM::SUBSrsi, ARM::SUBrsi},
1591   {ARM::SUBSrsr, ARM::SUBrsr},
1592
1593   {ARM::RSBSri, ARM::RSBri},
1594   {ARM::RSBSrsi, ARM::RSBrsi},
1595   {ARM::RSBSrsr, ARM::RSBrsr},
1596
1597   {ARM::t2ADDSri, ARM::t2ADDri},
1598   {ARM::t2ADDSrr, ARM::t2ADDrr},
1599   {ARM::t2ADDSrs, ARM::t2ADDrs},
1600
1601   {ARM::t2SUBSri, ARM::t2SUBri},
1602   {ARM::t2SUBSrr, ARM::t2SUBrr},
1603   {ARM::t2SUBSrs, ARM::t2SUBrs},
1604
1605   {ARM::t2RSBSri, ARM::t2RSBri},
1606   {ARM::t2RSBSrs, ARM::t2RSBrs},
1607 };
1608
1609 unsigned llvm::convertAddSubFlagsOpcode(unsigned OldOpc) {
1610   for (unsigned i = 0, e = array_lengthof(AddSubFlagsOpcodeMap); i != e; ++i)
1611     if (OldOpc == AddSubFlagsOpcodeMap[i].PseudoOpc)
1612       return AddSubFlagsOpcodeMap[i].MachineOpc;
1613   return 0;
1614 }
1615
1616 void llvm::emitARMRegPlusImmediate(MachineBasicBlock &MBB,
1617                                MachineBasicBlock::iterator &MBBI, DebugLoc dl,
1618                                unsigned DestReg, unsigned BaseReg, int NumBytes,
1619                                ARMCC::CondCodes Pred, unsigned PredReg,
1620                                const ARMBaseInstrInfo &TII, unsigned MIFlags) {
1621   bool isSub = NumBytes < 0;
1622   if (isSub) NumBytes = -NumBytes;
1623
1624   while (NumBytes) {
1625     unsigned RotAmt = ARM_AM::getSOImmValRotate(NumBytes);
1626     unsigned ThisVal = NumBytes & ARM_AM::rotr32(0xFF, RotAmt);
1627     assert(ThisVal && "Didn't extract field correctly");
1628
1629     // We will handle these bits from offset, clear them.
1630     NumBytes &= ~ThisVal;
1631
1632     assert(ARM_AM::getSOImmVal(ThisVal) != -1 && "Bit extraction didn't work?");
1633
1634     // Build the new ADD / SUB.
1635     unsigned Opc = isSub ? ARM::SUBri : ARM::ADDri;
1636     BuildMI(MBB, MBBI, dl, TII.get(Opc), DestReg)
1637       .addReg(BaseReg, RegState::Kill).addImm(ThisVal)
1638       .addImm((unsigned)Pred).addReg(PredReg).addReg(0)
1639       .setMIFlags(MIFlags);
1640     BaseReg = DestReg;
1641   }
1642 }
1643
1644 bool llvm::rewriteARMFrameIndex(MachineInstr &MI, unsigned FrameRegIdx,
1645                                 unsigned FrameReg, int &Offset,
1646                                 const ARMBaseInstrInfo &TII) {
1647   unsigned Opcode = MI.getOpcode();
1648   const MCInstrDesc &Desc = MI.getDesc();
1649   unsigned AddrMode = (Desc.TSFlags & ARMII::AddrModeMask);
1650   bool isSub = false;
1651
1652   // Memory operands in inline assembly always use AddrMode2.
1653   if (Opcode == ARM::INLINEASM)
1654     AddrMode = ARMII::AddrMode2;
1655
1656   if (Opcode == ARM::ADDri) {
1657     Offset += MI.getOperand(FrameRegIdx+1).getImm();
1658     if (Offset == 0) {
1659       // Turn it into a move.
1660       MI.setDesc(TII.get(ARM::MOVr));
1661       MI.getOperand(FrameRegIdx).ChangeToRegister(FrameReg, false);
1662       MI.RemoveOperand(FrameRegIdx+1);
1663       Offset = 0;
1664       return true;
1665     } else if (Offset < 0) {
1666       Offset = -Offset;
1667       isSub = true;
1668       MI.setDesc(TII.get(ARM::SUBri));
1669     }
1670
1671     // Common case: small offset, fits into instruction.
1672     if (ARM_AM::getSOImmVal(Offset) != -1) {
1673       // Replace the FrameIndex with sp / fp
1674       MI.getOperand(FrameRegIdx).ChangeToRegister(FrameReg, false);
1675       MI.getOperand(FrameRegIdx+1).ChangeToImmediate(Offset);
1676       Offset = 0;
1677       return true;
1678     }
1679
1680     // Otherwise, pull as much of the immedidate into this ADDri/SUBri
1681     // as possible.
1682     unsigned RotAmt = ARM_AM::getSOImmValRotate(Offset);
1683     unsigned ThisImmVal = Offset & ARM_AM::rotr32(0xFF, RotAmt);
1684
1685     // We will handle these bits from offset, clear them.
1686     Offset &= ~ThisImmVal;
1687
1688     // Get the properly encoded SOImmVal field.
1689     assert(ARM_AM::getSOImmVal(ThisImmVal) != -1 &&
1690            "Bit extraction didn't work?");
1691     MI.getOperand(FrameRegIdx+1).ChangeToImmediate(ThisImmVal);
1692  } else {
1693     unsigned ImmIdx = 0;
1694     int InstrOffs = 0;
1695     unsigned NumBits = 0;
1696     unsigned Scale = 1;
1697     switch (AddrMode) {
1698     case ARMII::AddrMode_i12: {
1699       ImmIdx = FrameRegIdx + 1;
1700       InstrOffs = MI.getOperand(ImmIdx).getImm();
1701       NumBits = 12;
1702       break;
1703     }
1704     case ARMII::AddrMode2: {
1705       ImmIdx = FrameRegIdx+2;
1706       InstrOffs = ARM_AM::getAM2Offset(MI.getOperand(ImmIdx).getImm());
1707       if (ARM_AM::getAM2Op(MI.getOperand(ImmIdx).getImm()) == ARM_AM::sub)
1708         InstrOffs *= -1;
1709       NumBits = 12;
1710       break;
1711     }
1712     case ARMII::AddrMode3: {
1713       ImmIdx = FrameRegIdx+2;
1714       InstrOffs = ARM_AM::getAM3Offset(MI.getOperand(ImmIdx).getImm());
1715       if (ARM_AM::getAM3Op(MI.getOperand(ImmIdx).getImm()) == ARM_AM::sub)
1716         InstrOffs *= -1;
1717       NumBits = 8;
1718       break;
1719     }
1720     case ARMII::AddrMode4:
1721     case ARMII::AddrMode6:
1722       // Can't fold any offset even if it's zero.
1723       return false;
1724     case ARMII::AddrMode5: {
1725       ImmIdx = FrameRegIdx+1;
1726       InstrOffs = ARM_AM::getAM5Offset(MI.getOperand(ImmIdx).getImm());
1727       if (ARM_AM::getAM5Op(MI.getOperand(ImmIdx).getImm()) == ARM_AM::sub)
1728         InstrOffs *= -1;
1729       NumBits = 8;
1730       Scale = 4;
1731       break;
1732     }
1733     default:
1734       llvm_unreachable("Unsupported addressing mode!");
1735     }
1736
1737     Offset += InstrOffs * Scale;
1738     assert((Offset & (Scale-1)) == 0 && "Can't encode this offset!");
1739     if (Offset < 0) {
1740       Offset = -Offset;
1741       isSub = true;
1742     }
1743
1744     // Attempt to fold address comp. if opcode has offset bits
1745     if (NumBits > 0) {
1746       // Common case: small offset, fits into instruction.
1747       MachineOperand &ImmOp = MI.getOperand(ImmIdx);
1748       int ImmedOffset = Offset / Scale;
1749       unsigned Mask = (1 << NumBits) - 1;
1750       if ((unsigned)Offset <= Mask * Scale) {
1751         // Replace the FrameIndex with sp
1752         MI.getOperand(FrameRegIdx).ChangeToRegister(FrameReg, false);
1753         // FIXME: When addrmode2 goes away, this will simplify (like the
1754         // T2 version), as the LDR.i12 versions don't need the encoding
1755         // tricks for the offset value.
1756         if (isSub) {
1757           if (AddrMode == ARMII::AddrMode_i12)
1758             ImmedOffset = -ImmedOffset;
1759           else
1760             ImmedOffset |= 1 << NumBits;
1761         }
1762         ImmOp.ChangeToImmediate(ImmedOffset);
1763         Offset = 0;
1764         return true;
1765       }
1766
1767       // Otherwise, it didn't fit. Pull in what we can to simplify the immed.
1768       ImmedOffset = ImmedOffset & Mask;
1769       if (isSub) {
1770         if (AddrMode == ARMII::AddrMode_i12)
1771           ImmedOffset = -ImmedOffset;
1772         else
1773           ImmedOffset |= 1 << NumBits;
1774       }
1775       ImmOp.ChangeToImmediate(ImmedOffset);
1776       Offset &= ~(Mask*Scale);
1777     }
1778   }
1779
1780   Offset = (isSub) ? -Offset : Offset;
1781   return Offset == 0;
1782 }
1783
1784 /// analyzeCompare - For a comparison instruction, return the source registers
1785 /// in SrcReg and SrcReg2 if having two register operands, and the value it
1786 /// compares against in CmpValue. Return true if the comparison instruction
1787 /// can be analyzed.
1788 bool ARMBaseInstrInfo::
1789 analyzeCompare(const MachineInstr *MI, unsigned &SrcReg, unsigned &SrcReg2,
1790                int &CmpMask, int &CmpValue) const {
1791   switch (MI->getOpcode()) {
1792   default: break;
1793   case ARM::CMPri:
1794   case ARM::t2CMPri:
1795     SrcReg = MI->getOperand(0).getReg();
1796     SrcReg2 = 0;
1797     CmpMask = ~0;
1798     CmpValue = MI->getOperand(1).getImm();
1799     return true;
1800   case ARM::CMPrr:
1801   case ARM::t2CMPrr:
1802     SrcReg = MI->getOperand(0).getReg();
1803     SrcReg2 = MI->getOperand(1).getReg();
1804     CmpMask = ~0;
1805     CmpValue = 0;
1806     return true;
1807   case ARM::TSTri:
1808   case ARM::t2TSTri:
1809     SrcReg = MI->getOperand(0).getReg();
1810     SrcReg2 = 0;
1811     CmpMask = MI->getOperand(1).getImm();
1812     CmpValue = 0;
1813     return true;
1814   }
1815
1816   return false;
1817 }
1818
1819 /// isSuitableForMask - Identify a suitable 'and' instruction that
1820 /// operates on the given source register and applies the same mask
1821 /// as a 'tst' instruction. Provide a limited look-through for copies.
1822 /// When successful, MI will hold the found instruction.
1823 static bool isSuitableForMask(MachineInstr *&MI, unsigned SrcReg,
1824                               int CmpMask, bool CommonUse) {
1825   switch (MI->getOpcode()) {
1826     case ARM::ANDri:
1827     case ARM::t2ANDri:
1828       if (CmpMask != MI->getOperand(2).getImm())
1829         return false;
1830       if (SrcReg == MI->getOperand(CommonUse ? 1 : 0).getReg())
1831         return true;
1832       break;
1833     case ARM::COPY: {
1834       // Walk down one instruction which is potentially an 'and'.
1835       const MachineInstr &Copy = *MI;
1836       MachineBasicBlock::iterator AND(
1837         llvm::next(MachineBasicBlock::iterator(MI)));
1838       if (AND == MI->getParent()->end()) return false;
1839       MI = AND;
1840       return isSuitableForMask(MI, Copy.getOperand(0).getReg(),
1841                                CmpMask, true);
1842     }
1843   }
1844
1845   return false;
1846 }
1847
1848 /// getSwappedCondition - assume the flags are set by MI(a,b), return
1849 /// the condition code if we modify the instructions such that flags are
1850 /// set by MI(b,a).
1851 inline static ARMCC::CondCodes getSwappedCondition(ARMCC::CondCodes CC) {
1852   switch (CC) {
1853   default: return ARMCC::AL;
1854   case ARMCC::EQ: return ARMCC::EQ;
1855   case ARMCC::NE: return ARMCC::NE;
1856   case ARMCC::HS: return ARMCC::LS;
1857   case ARMCC::LO: return ARMCC::HI;
1858   case ARMCC::HI: return ARMCC::LO;
1859   case ARMCC::LS: return ARMCC::HS;
1860   case ARMCC::GE: return ARMCC::LE;
1861   case ARMCC::LT: return ARMCC::GT;
1862   case ARMCC::GT: return ARMCC::LT;
1863   case ARMCC::LE: return ARMCC::GE;
1864   }
1865 }
1866
1867 /// isRedundantFlagInstr - check whether the first instruction, whose only
1868 /// purpose is to update flags, can be made redundant.
1869 /// CMPrr can be made redundant by SUBrr if the operands are the same.
1870 /// CMPri can be made redundant by SUBri if the operands are the same.
1871 /// This function can be extended later on.
1872 inline static bool isRedundantFlagInstr(MachineInstr *CmpI, unsigned SrcReg,
1873                                         unsigned SrcReg2, int ImmValue,
1874                                         MachineInstr *OI) {
1875   if ((CmpI->getOpcode() == ARM::CMPrr ||
1876        CmpI->getOpcode() == ARM::t2CMPrr) &&
1877       (OI->getOpcode() == ARM::SUBrr ||
1878        OI->getOpcode() == ARM::t2SUBrr) &&
1879       ((OI->getOperand(1).getReg() == SrcReg &&
1880         OI->getOperand(2).getReg() == SrcReg2) ||
1881        (OI->getOperand(1).getReg() == SrcReg2 &&
1882         OI->getOperand(2).getReg() == SrcReg)))
1883     return true;
1884
1885   if ((CmpI->getOpcode() == ARM::CMPri ||
1886        CmpI->getOpcode() == ARM::t2CMPri) &&
1887       (OI->getOpcode() == ARM::SUBri ||
1888        OI->getOpcode() == ARM::t2SUBri) &&
1889       OI->getOperand(1).getReg() == SrcReg &&
1890       OI->getOperand(2).getImm() == ImmValue)
1891     return true;
1892   return false;
1893 }
1894
1895 /// optimizeCompareInstr - Convert the instruction supplying the argument to the
1896 /// comparison into one that sets the zero bit in the flags register;
1897 /// Remove a redundant Compare instruction if an earlier instruction can set the
1898 /// flags in the same way as Compare.
1899 /// E.g. SUBrr(r1,r2) and CMPrr(r1,r2). We also handle the case where two
1900 /// operands are swapped: SUBrr(r1,r2) and CMPrr(r2,r1), by updating the
1901 /// condition code of instructions which use the flags.
1902 bool ARMBaseInstrInfo::
1903 optimizeCompareInstr(MachineInstr *CmpInstr, unsigned SrcReg, unsigned SrcReg2,
1904                      int CmpMask, int CmpValue,
1905                      const MachineRegisterInfo *MRI) const {
1906   // Get the unique definition of SrcReg.
1907   MachineInstr *MI = MRI->getUniqueVRegDef(SrcReg);
1908   if (!MI) return false;
1909
1910   // Masked compares sometimes use the same register as the corresponding 'and'.
1911   if (CmpMask != ~0) {
1912     if (!isSuitableForMask(MI, SrcReg, CmpMask, false)) {
1913       MI = 0;
1914       for (MachineRegisterInfo::use_iterator UI = MRI->use_begin(SrcReg),
1915            UE = MRI->use_end(); UI != UE; ++UI) {
1916         if (UI->getParent() != CmpInstr->getParent()) continue;
1917         MachineInstr *PotentialAND = &*UI;
1918         if (!isSuitableForMask(PotentialAND, SrcReg, CmpMask, true))
1919           continue;
1920         MI = PotentialAND;
1921         break;
1922       }
1923       if (!MI) return false;
1924     }
1925   }
1926
1927   // Get ready to iterate backward from CmpInstr.
1928   MachineBasicBlock::iterator I = CmpInstr, E = MI,
1929                               B = CmpInstr->getParent()->begin();
1930
1931   // Early exit if CmpInstr is at the beginning of the BB.
1932   if (I == B) return false;
1933
1934   // There are two possible candidates which can be changed to set CPSR:
1935   // One is MI, the other is a SUB instruction.
1936   // For CMPrr(r1,r2), we are looking for SUB(r1,r2) or SUB(r2,r1).
1937   // For CMPri(r1, CmpValue), we are looking for SUBri(r1, CmpValue).
1938   MachineInstr *Sub = NULL;
1939   if (SrcReg2 != 0)
1940     // MI is not a candidate for CMPrr.
1941     MI = NULL;
1942   else if (MI->getParent() != CmpInstr->getParent() || CmpValue != 0) {
1943     // Conservatively refuse to convert an instruction which isn't in the same
1944     // BB as the comparison.
1945     // For CMPri, we need to check Sub, thus we can't return here.
1946     if (CmpInstr->getOpcode() == ARM::CMPri ||
1947        CmpInstr->getOpcode() == ARM::t2CMPri)
1948       MI = NULL;
1949     else
1950       return false;
1951   }
1952
1953   // Check that CPSR isn't set between the comparison instruction and the one we
1954   // want to change. At the same time, search for Sub.
1955   const TargetRegisterInfo *TRI = &getRegisterInfo();
1956   --I;
1957   for (; I != E; --I) {
1958     const MachineInstr &Instr = *I;
1959
1960     if (Instr.modifiesRegister(ARM::CPSR, TRI) ||
1961         Instr.readsRegister(ARM::CPSR, TRI))
1962       // This instruction modifies or uses CPSR after the one we want to
1963       // change. We can't do this transformation.
1964       return false;
1965
1966     // Check whether CmpInstr can be made redundant by the current instruction.
1967     if (isRedundantFlagInstr(CmpInstr, SrcReg, SrcReg2, CmpValue, &*I)) {
1968       Sub = &*I;
1969       break;
1970     }
1971
1972     if (I == B)
1973       // The 'and' is below the comparison instruction.
1974       return false;
1975   }
1976
1977   // Return false if no candidates exist.
1978   if (!MI && !Sub)
1979     return false;
1980
1981   // The single candidate is called MI.
1982   if (!MI) MI = Sub;
1983
1984   switch (MI->getOpcode()) {
1985   default: break;
1986   case ARM::RSBrr:
1987   case ARM::RSBri:
1988   case ARM::RSCrr:
1989   case ARM::RSCri:
1990   case ARM::ADDrr:
1991   case ARM::ADDri:
1992   case ARM::ADCrr:
1993   case ARM::ADCri:
1994   case ARM::SUBrr:
1995   case ARM::SUBri:
1996   case ARM::SBCrr:
1997   case ARM::SBCri:
1998   case ARM::t2RSBri:
1999   case ARM::t2ADDrr:
2000   case ARM::t2ADDri:
2001   case ARM::t2ADCrr:
2002   case ARM::t2ADCri:
2003   case ARM::t2SUBrr:
2004   case ARM::t2SUBri:
2005   case ARM::t2SBCrr:
2006   case ARM::t2SBCri:
2007   case ARM::ANDrr:
2008   case ARM::ANDri:
2009   case ARM::t2ANDrr:
2010   case ARM::t2ANDri:
2011   case ARM::ORRrr:
2012   case ARM::ORRri:
2013   case ARM::t2ORRrr:
2014   case ARM::t2ORRri:
2015   case ARM::EORrr:
2016   case ARM::EORri:
2017   case ARM::t2EORrr:
2018   case ARM::t2EORri: {
2019     // Scan forward for the use of CPSR
2020     // When checking against MI: if it's a conditional code requires
2021     // checking of V bit, then this is not safe to do.
2022     // It is safe to remove CmpInstr if CPSR is redefined or killed.
2023     // If we are done with the basic block, we need to check whether CPSR is
2024     // live-out.
2025     SmallVector<std::pair<MachineOperand*, ARMCC::CondCodes>, 4>
2026         OperandsToUpdate;
2027     bool isSafe = false;
2028     I = CmpInstr;
2029     E = CmpInstr->getParent()->end();
2030     while (!isSafe && ++I != E) {
2031       const MachineInstr &Instr = *I;
2032       for (unsigned IO = 0, EO = Instr.getNumOperands();
2033            !isSafe && IO != EO; ++IO) {
2034         const MachineOperand &MO = Instr.getOperand(IO);
2035         if (MO.isRegMask() && MO.clobbersPhysReg(ARM::CPSR)) {
2036           isSafe = true;
2037           break;
2038         }
2039         if (!MO.isReg() || MO.getReg() != ARM::CPSR)
2040           continue;
2041         if (MO.isDef()) {
2042           isSafe = true;
2043           break;
2044         }
2045         // Condition code is after the operand before CPSR.
2046         ARMCC::CondCodes CC = (ARMCC::CondCodes)Instr.getOperand(IO-1).getImm();
2047         if (Sub) {
2048           ARMCC::CondCodes NewCC = getSwappedCondition(CC);
2049           if (NewCC == ARMCC::AL)
2050             return false;
2051           // If we have SUB(r1, r2) and CMP(r2, r1), the condition code based
2052           // on CMP needs to be updated to be based on SUB.
2053           // Push the condition code operands to OperandsToUpdate.
2054           // If it is safe to remove CmpInstr, the condition code of these
2055           // operands will be modified.
2056           if (SrcReg2 != 0 && Sub->getOperand(1).getReg() == SrcReg2 &&
2057               Sub->getOperand(2).getReg() == SrcReg)
2058             OperandsToUpdate.push_back(std::make_pair(&((*I).getOperand(IO-1)),
2059                                                       NewCC));
2060         }
2061         else
2062           switch (CC) {
2063           default:
2064             // CPSR can be used multiple times, we should continue.
2065             break;
2066           case ARMCC::VS:
2067           case ARMCC::VC:
2068           case ARMCC::GE:
2069           case ARMCC::LT:
2070           case ARMCC::GT:
2071           case ARMCC::LE:
2072             return false;
2073           }
2074       }
2075     }
2076
2077     // If CPSR is not killed nor re-defined, we should check whether it is
2078     // live-out. If it is live-out, do not optimize.
2079     if (!isSafe) {
2080       MachineBasicBlock *MBB = CmpInstr->getParent();
2081       for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
2082                SE = MBB->succ_end(); SI != SE; ++SI)
2083         if ((*SI)->isLiveIn(ARM::CPSR))
2084           return false;
2085     }
2086
2087     // Toggle the optional operand to CPSR.
2088     MI->getOperand(5).setReg(ARM::CPSR);
2089     MI->getOperand(5).setIsDef(true);
2090     CmpInstr->eraseFromParent();
2091
2092     // Modify the condition code of operands in OperandsToUpdate.
2093     // Since we have SUB(r1, r2) and CMP(r2, r1), the condition code needs to
2094     // be changed from r2 > r1 to r1 < r2, from r2 < r1 to r1 > r2, etc.
2095     for (unsigned i = 0, e = OperandsToUpdate.size(); i < e; i++)
2096       OperandsToUpdate[i].first->setImm(OperandsToUpdate[i].second);
2097     return true;
2098   }
2099   }
2100
2101   return false;
2102 }
2103
2104 bool ARMBaseInstrInfo::FoldImmediate(MachineInstr *UseMI,
2105                                      MachineInstr *DefMI, unsigned Reg,
2106                                      MachineRegisterInfo *MRI) const {
2107   // Fold large immediates into add, sub, or, xor.
2108   unsigned DefOpc = DefMI->getOpcode();
2109   if (DefOpc != ARM::t2MOVi32imm && DefOpc != ARM::MOVi32imm)
2110     return false;
2111   if (!DefMI->getOperand(1).isImm())
2112     // Could be t2MOVi32imm <ga:xx>
2113     return false;
2114
2115   if (!MRI->hasOneNonDBGUse(Reg))
2116     return false;
2117
2118   const MCInstrDesc &DefMCID = DefMI->getDesc();
2119   if (DefMCID.hasOptionalDef()) {
2120     unsigned NumOps = DefMCID.getNumOperands();
2121     const MachineOperand &MO = DefMI->getOperand(NumOps-1);
2122     if (MO.getReg() == ARM::CPSR && !MO.isDead())
2123       // If DefMI defines CPSR and it is not dead, it's obviously not safe
2124       // to delete DefMI.
2125       return false;
2126   }
2127
2128   const MCInstrDesc &UseMCID = UseMI->getDesc();
2129   if (UseMCID.hasOptionalDef()) {
2130     unsigned NumOps = UseMCID.getNumOperands();
2131     if (UseMI->getOperand(NumOps-1).getReg() == ARM::CPSR)
2132       // If the instruction sets the flag, do not attempt this optimization
2133       // since it may change the semantics of the code.
2134       return false;
2135   }
2136
2137   unsigned UseOpc = UseMI->getOpcode();
2138   unsigned NewUseOpc = 0;
2139   uint32_t ImmVal = (uint32_t)DefMI->getOperand(1).getImm();
2140   uint32_t SOImmValV1 = 0, SOImmValV2 = 0;
2141   bool Commute = false;
2142   switch (UseOpc) {
2143   default: return false;
2144   case ARM::SUBrr:
2145   case ARM::ADDrr:
2146   case ARM::ORRrr:
2147   case ARM::EORrr:
2148   case ARM::t2SUBrr:
2149   case ARM::t2ADDrr:
2150   case ARM::t2ORRrr:
2151   case ARM::t2EORrr: {
2152     Commute = UseMI->getOperand(2).getReg() != Reg;
2153     switch (UseOpc) {
2154     default: break;
2155     case ARM::SUBrr: {
2156       if (Commute)
2157         return false;
2158       ImmVal = -ImmVal;
2159       NewUseOpc = ARM::SUBri;
2160       // Fallthrough
2161     }
2162     case ARM::ADDrr:
2163     case ARM::ORRrr:
2164     case ARM::EORrr: {
2165       if (!ARM_AM::isSOImmTwoPartVal(ImmVal))
2166         return false;
2167       SOImmValV1 = (uint32_t)ARM_AM::getSOImmTwoPartFirst(ImmVal);
2168       SOImmValV2 = (uint32_t)ARM_AM::getSOImmTwoPartSecond(ImmVal);
2169       switch (UseOpc) {
2170       default: break;
2171       case ARM::ADDrr: NewUseOpc = ARM::ADDri; break;
2172       case ARM::ORRrr: NewUseOpc = ARM::ORRri; break;
2173       case ARM::EORrr: NewUseOpc = ARM::EORri; break;
2174       }
2175       break;
2176     }
2177     case ARM::t2SUBrr: {
2178       if (Commute)
2179         return false;
2180       ImmVal = -ImmVal;
2181       NewUseOpc = ARM::t2SUBri;
2182       // Fallthrough
2183     }
2184     case ARM::t2ADDrr:
2185     case ARM::t2ORRrr:
2186     case ARM::t2EORrr: {
2187       if (!ARM_AM::isT2SOImmTwoPartVal(ImmVal))
2188         return false;
2189       SOImmValV1 = (uint32_t)ARM_AM::getT2SOImmTwoPartFirst(ImmVal);
2190       SOImmValV2 = (uint32_t)ARM_AM::getT2SOImmTwoPartSecond(ImmVal);
2191       switch (UseOpc) {
2192       default: break;
2193       case ARM::t2ADDrr: NewUseOpc = ARM::t2ADDri; break;
2194       case ARM::t2ORRrr: NewUseOpc = ARM::t2ORRri; break;
2195       case ARM::t2EORrr: NewUseOpc = ARM::t2EORri; break;
2196       }
2197       break;
2198     }
2199     }
2200   }
2201   }
2202
2203   unsigned OpIdx = Commute ? 2 : 1;
2204   unsigned Reg1 = UseMI->getOperand(OpIdx).getReg();
2205   bool isKill = UseMI->getOperand(OpIdx).isKill();
2206   unsigned NewReg = MRI->createVirtualRegister(MRI->getRegClass(Reg));
2207   AddDefaultCC(AddDefaultPred(BuildMI(*UseMI->getParent(),
2208                                       UseMI, UseMI->getDebugLoc(),
2209                                       get(NewUseOpc), NewReg)
2210                               .addReg(Reg1, getKillRegState(isKill))
2211                               .addImm(SOImmValV1)));
2212   UseMI->setDesc(get(NewUseOpc));
2213   UseMI->getOperand(1).setReg(NewReg);
2214   UseMI->getOperand(1).setIsKill();
2215   UseMI->getOperand(2).ChangeToImmediate(SOImmValV2);
2216   DefMI->eraseFromParent();
2217   return true;
2218 }
2219
2220 unsigned
2221 ARMBaseInstrInfo::getNumMicroOps(const InstrItineraryData *ItinData,
2222                                  const MachineInstr *MI) const {
2223   if (!ItinData || ItinData->isEmpty())
2224     return 1;
2225
2226   const MCInstrDesc &Desc = MI->getDesc();
2227   unsigned Class = Desc.getSchedClass();
2228   int ItinUOps = ItinData->getNumMicroOps(Class);
2229   if (ItinUOps >= 0)
2230     return ItinUOps;
2231
2232   unsigned Opc = MI->getOpcode();
2233   switch (Opc) {
2234   default:
2235     llvm_unreachable("Unexpected multi-uops instruction!");
2236   case ARM::VLDMQIA:
2237   case ARM::VSTMQIA:
2238     return 2;
2239
2240   // The number of uOps for load / store multiple are determined by the number
2241   // registers.
2242   //
2243   // On Cortex-A8, each pair of register loads / stores can be scheduled on the
2244   // same cycle. The scheduling for the first load / store must be done
2245   // separately by assuming the address is not 64-bit aligned.
2246   //
2247   // On Cortex-A9, the formula is simply (#reg / 2) + (#reg % 2). If the address
2248   // is not 64-bit aligned, then AGU would take an extra cycle.  For VFP / NEON
2249   // load / store multiple, the formula is (#reg / 2) + (#reg % 2) + 1.
2250   case ARM::VLDMDIA:
2251   case ARM::VLDMDIA_UPD:
2252   case ARM::VLDMDDB_UPD:
2253   case ARM::VLDMSIA:
2254   case ARM::VLDMSIA_UPD:
2255   case ARM::VLDMSDB_UPD:
2256   case ARM::VSTMDIA:
2257   case ARM::VSTMDIA_UPD:
2258   case ARM::VSTMDDB_UPD:
2259   case ARM::VSTMSIA:
2260   case ARM::VSTMSIA_UPD:
2261   case ARM::VSTMSDB_UPD: {
2262     unsigned NumRegs = MI->getNumOperands() - Desc.getNumOperands();
2263     return (NumRegs / 2) + (NumRegs % 2) + 1;
2264   }
2265
2266   case ARM::LDMIA_RET:
2267   case ARM::LDMIA:
2268   case ARM::LDMDA:
2269   case ARM::LDMDB:
2270   case ARM::LDMIB:
2271   case ARM::LDMIA_UPD:
2272   case ARM::LDMDA_UPD:
2273   case ARM::LDMDB_UPD:
2274   case ARM::LDMIB_UPD:
2275   case ARM::STMIA:
2276   case ARM::STMDA:
2277   case ARM::STMDB:
2278   case ARM::STMIB:
2279   case ARM::STMIA_UPD:
2280   case ARM::STMDA_UPD:
2281   case ARM::STMDB_UPD:
2282   case ARM::STMIB_UPD:
2283   case ARM::tLDMIA:
2284   case ARM::tLDMIA_UPD:
2285   case ARM::tSTMIA_UPD:
2286   case ARM::tPOP_RET:
2287   case ARM::tPOP:
2288   case ARM::tPUSH:
2289   case ARM::t2LDMIA_RET:
2290   case ARM::t2LDMIA:
2291   case ARM::t2LDMDB:
2292   case ARM::t2LDMIA_UPD:
2293   case ARM::t2LDMDB_UPD:
2294   case ARM::t2STMIA:
2295   case ARM::t2STMDB:
2296   case ARM::t2STMIA_UPD:
2297   case ARM::t2STMDB_UPD: {
2298     unsigned NumRegs = MI->getNumOperands() - Desc.getNumOperands() + 1;
2299     if (Subtarget.isCortexA8()) {
2300       if (NumRegs < 4)
2301         return 2;
2302       // 4 registers would be issued: 2, 2.
2303       // 5 registers would be issued: 2, 2, 1.
2304       int A8UOps = (NumRegs / 2);
2305       if (NumRegs % 2)
2306         ++A8UOps;
2307       return A8UOps;
2308     } else if (Subtarget.isCortexA9()) {
2309       int A9UOps = (NumRegs / 2);
2310       // If there are odd number of registers or if it's not 64-bit aligned,
2311       // then it takes an extra AGU (Address Generation Unit) cycle.
2312       if ((NumRegs % 2) ||
2313           !MI->hasOneMemOperand() ||
2314           (*MI->memoperands_begin())->getAlignment() < 8)
2315         ++A9UOps;
2316       return A9UOps;
2317     } else {
2318       // Assume the worst.
2319       return NumRegs;
2320     }
2321   }
2322   }
2323 }
2324
2325 int
2326 ARMBaseInstrInfo::getVLDMDefCycle(const InstrItineraryData *ItinData,
2327                                   const MCInstrDesc &DefMCID,
2328                                   unsigned DefClass,
2329                                   unsigned DefIdx, unsigned DefAlign) const {
2330   int RegNo = (int)(DefIdx+1) - DefMCID.getNumOperands() + 1;
2331   if (RegNo <= 0)
2332     // Def is the address writeback.
2333     return ItinData->getOperandCycle(DefClass, DefIdx);
2334
2335   int DefCycle;
2336   if (Subtarget.isCortexA8()) {
2337     // (regno / 2) + (regno % 2) + 1
2338     DefCycle = RegNo / 2 + 1;
2339     if (RegNo % 2)
2340       ++DefCycle;
2341   } else if (Subtarget.isCortexA9()) {
2342     DefCycle = RegNo;
2343     bool isSLoad = false;
2344
2345     switch (DefMCID.getOpcode()) {
2346     default: break;
2347     case ARM::VLDMSIA:
2348     case ARM::VLDMSIA_UPD:
2349     case ARM::VLDMSDB_UPD:
2350       isSLoad = true;
2351       break;
2352     }
2353
2354     // If there are odd number of 'S' registers or if it's not 64-bit aligned,
2355     // then it takes an extra cycle.
2356     if ((isSLoad && (RegNo % 2)) || DefAlign < 8)
2357       ++DefCycle;
2358   } else {
2359     // Assume the worst.
2360     DefCycle = RegNo + 2;
2361   }
2362
2363   return DefCycle;
2364 }
2365
2366 int
2367 ARMBaseInstrInfo::getLDMDefCycle(const InstrItineraryData *ItinData,
2368                                  const MCInstrDesc &DefMCID,
2369                                  unsigned DefClass,
2370                                  unsigned DefIdx, unsigned DefAlign) const {
2371   int RegNo = (int)(DefIdx+1) - DefMCID.getNumOperands() + 1;
2372   if (RegNo <= 0)
2373     // Def is the address writeback.
2374     return ItinData->getOperandCycle(DefClass, DefIdx);
2375
2376   int DefCycle;
2377   if (Subtarget.isCortexA8()) {
2378     // 4 registers would be issued: 1, 2, 1.
2379     // 5 registers would be issued: 1, 2, 2.
2380     DefCycle = RegNo / 2;
2381     if (DefCycle < 1)
2382       DefCycle = 1;
2383     // Result latency is issue cycle + 2: E2.
2384     DefCycle += 2;
2385   } else if (Subtarget.isCortexA9()) {
2386     DefCycle = (RegNo / 2);
2387     // If there are odd number of registers or if it's not 64-bit aligned,
2388     // then it takes an extra AGU (Address Generation Unit) cycle.
2389     if ((RegNo % 2) || DefAlign < 8)
2390       ++DefCycle;
2391     // Result latency is AGU cycles + 2.
2392     DefCycle += 2;
2393   } else {
2394     // Assume the worst.
2395     DefCycle = RegNo + 2;
2396   }
2397
2398   return DefCycle;
2399 }
2400
2401 int
2402 ARMBaseInstrInfo::getVSTMUseCycle(const InstrItineraryData *ItinData,
2403                                   const MCInstrDesc &UseMCID,
2404                                   unsigned UseClass,
2405                                   unsigned UseIdx, unsigned UseAlign) const {
2406   int RegNo = (int)(UseIdx+1) - UseMCID.getNumOperands() + 1;
2407   if (RegNo <= 0)
2408     return ItinData->getOperandCycle(UseClass, UseIdx);
2409
2410   int UseCycle;
2411   if (Subtarget.isCortexA8()) {
2412     // (regno / 2) + (regno % 2) + 1
2413     UseCycle = RegNo / 2 + 1;
2414     if (RegNo % 2)
2415       ++UseCycle;
2416   } else if (Subtarget.isCortexA9()) {
2417     UseCycle = RegNo;
2418     bool isSStore = false;
2419
2420     switch (UseMCID.getOpcode()) {
2421     default: break;
2422     case ARM::VSTMSIA:
2423     case ARM::VSTMSIA_UPD:
2424     case ARM::VSTMSDB_UPD:
2425       isSStore = true;
2426       break;
2427     }
2428
2429     // If there are odd number of 'S' registers or if it's not 64-bit aligned,
2430     // then it takes an extra cycle.
2431     if ((isSStore && (RegNo % 2)) || UseAlign < 8)
2432       ++UseCycle;
2433   } else {
2434     // Assume the worst.
2435     UseCycle = RegNo + 2;
2436   }
2437
2438   return UseCycle;
2439 }
2440
2441 int
2442 ARMBaseInstrInfo::getSTMUseCycle(const InstrItineraryData *ItinData,
2443                                  const MCInstrDesc &UseMCID,
2444                                  unsigned UseClass,
2445                                  unsigned UseIdx, unsigned UseAlign) const {
2446   int RegNo = (int)(UseIdx+1) - UseMCID.getNumOperands() + 1;
2447   if (RegNo <= 0)
2448     return ItinData->getOperandCycle(UseClass, UseIdx);
2449
2450   int UseCycle;
2451   if (Subtarget.isCortexA8()) {
2452     UseCycle = RegNo / 2;
2453     if (UseCycle < 2)
2454       UseCycle = 2;
2455     // Read in E3.
2456     UseCycle += 2;
2457   } else if (Subtarget.isCortexA9()) {
2458     UseCycle = (RegNo / 2);
2459     // If there are odd number of registers or if it's not 64-bit aligned,
2460     // then it takes an extra AGU (Address Generation Unit) cycle.
2461     if ((RegNo % 2) || UseAlign < 8)
2462       ++UseCycle;
2463   } else {
2464     // Assume the worst.
2465     UseCycle = 1;
2466   }
2467   return UseCycle;
2468 }
2469
2470 int
2471 ARMBaseInstrInfo::getOperandLatency(const InstrItineraryData *ItinData,
2472                                     const MCInstrDesc &DefMCID,
2473                                     unsigned DefIdx, unsigned DefAlign,
2474                                     const MCInstrDesc &UseMCID,
2475                                     unsigned UseIdx, unsigned UseAlign) const {
2476   unsigned DefClass = DefMCID.getSchedClass();
2477   unsigned UseClass = UseMCID.getSchedClass();
2478
2479   if (DefIdx < DefMCID.getNumDefs() && UseIdx < UseMCID.getNumOperands())
2480     return ItinData->getOperandLatency(DefClass, DefIdx, UseClass, UseIdx);
2481
2482   // This may be a def / use of a variable_ops instruction, the operand
2483   // latency might be determinable dynamically. Let the target try to
2484   // figure it out.
2485   int DefCycle = -1;
2486   bool LdmBypass = false;
2487   switch (DefMCID.getOpcode()) {
2488   default:
2489     DefCycle = ItinData->getOperandCycle(DefClass, DefIdx);
2490     break;
2491
2492   case ARM::VLDMDIA:
2493   case ARM::VLDMDIA_UPD:
2494   case ARM::VLDMDDB_UPD:
2495   case ARM::VLDMSIA:
2496   case ARM::VLDMSIA_UPD:
2497   case ARM::VLDMSDB_UPD:
2498     DefCycle = getVLDMDefCycle(ItinData, DefMCID, DefClass, DefIdx, DefAlign);
2499     break;
2500
2501   case ARM::LDMIA_RET:
2502   case ARM::LDMIA:
2503   case ARM::LDMDA:
2504   case ARM::LDMDB:
2505   case ARM::LDMIB:
2506   case ARM::LDMIA_UPD:
2507   case ARM::LDMDA_UPD:
2508   case ARM::LDMDB_UPD:
2509   case ARM::LDMIB_UPD:
2510   case ARM::tLDMIA:
2511   case ARM::tLDMIA_UPD:
2512   case ARM::tPUSH:
2513   case ARM::t2LDMIA_RET:
2514   case ARM::t2LDMIA:
2515   case ARM::t2LDMDB:
2516   case ARM::t2LDMIA_UPD:
2517   case ARM::t2LDMDB_UPD:
2518     LdmBypass = 1;
2519     DefCycle = getLDMDefCycle(ItinData, DefMCID, DefClass, DefIdx, DefAlign);
2520     break;
2521   }
2522
2523   if (DefCycle == -1)
2524     // We can't seem to determine the result latency of the def, assume it's 2.
2525     DefCycle = 2;
2526
2527   int UseCycle = -1;
2528   switch (UseMCID.getOpcode()) {
2529   default:
2530     UseCycle = ItinData->getOperandCycle(UseClass, UseIdx);
2531     break;
2532
2533   case ARM::VSTMDIA:
2534   case ARM::VSTMDIA_UPD:
2535   case ARM::VSTMDDB_UPD:
2536   case ARM::VSTMSIA:
2537   case ARM::VSTMSIA_UPD:
2538   case ARM::VSTMSDB_UPD:
2539     UseCycle = getVSTMUseCycle(ItinData, UseMCID, UseClass, UseIdx, UseAlign);
2540     break;
2541
2542   case ARM::STMIA:
2543   case ARM::STMDA:
2544   case ARM::STMDB:
2545   case ARM::STMIB:
2546   case ARM::STMIA_UPD:
2547   case ARM::STMDA_UPD:
2548   case ARM::STMDB_UPD:
2549   case ARM::STMIB_UPD:
2550   case ARM::tSTMIA_UPD:
2551   case ARM::tPOP_RET:
2552   case ARM::tPOP:
2553   case ARM::t2STMIA:
2554   case ARM::t2STMDB:
2555   case ARM::t2STMIA_UPD:
2556   case ARM::t2STMDB_UPD:
2557     UseCycle = getSTMUseCycle(ItinData, UseMCID, UseClass, UseIdx, UseAlign);
2558     break;
2559   }
2560
2561   if (UseCycle == -1)
2562     // Assume it's read in the first stage.
2563     UseCycle = 1;
2564
2565   UseCycle = DefCycle - UseCycle + 1;
2566   if (UseCycle > 0) {
2567     if (LdmBypass) {
2568       // It's a variable_ops instruction so we can't use DefIdx here. Just use
2569       // first def operand.
2570       if (ItinData->hasPipelineForwarding(DefClass, DefMCID.getNumOperands()-1,
2571                                           UseClass, UseIdx))
2572         --UseCycle;
2573     } else if (ItinData->hasPipelineForwarding(DefClass, DefIdx,
2574                                                UseClass, UseIdx)) {
2575       --UseCycle;
2576     }
2577   }
2578
2579   return UseCycle;
2580 }
2581
2582 static const MachineInstr *getBundledDefMI(const TargetRegisterInfo *TRI,
2583                                            const MachineInstr *MI, unsigned Reg,
2584                                            unsigned &DefIdx, unsigned &Dist) {
2585   Dist = 0;
2586
2587   MachineBasicBlock::const_iterator I = MI; ++I;
2588   MachineBasicBlock::const_instr_iterator II =
2589     llvm::prior(I.getInstrIterator());
2590   assert(II->isInsideBundle() && "Empty bundle?");
2591
2592   int Idx = -1;
2593   while (II->isInsideBundle()) {
2594     Idx = II->findRegisterDefOperandIdx(Reg, false, true, TRI);
2595     if (Idx != -1)
2596       break;
2597     --II;
2598     ++Dist;
2599   }
2600
2601   assert(Idx != -1 && "Cannot find bundled definition!");
2602   DefIdx = Idx;
2603   return II;
2604 }
2605
2606 static const MachineInstr *getBundledUseMI(const TargetRegisterInfo *TRI,
2607                                            const MachineInstr *MI, unsigned Reg,
2608                                            unsigned &UseIdx, unsigned &Dist) {
2609   Dist = 0;
2610
2611   MachineBasicBlock::const_instr_iterator II = MI; ++II;
2612   assert(II->isInsideBundle() && "Empty bundle?");
2613   MachineBasicBlock::const_instr_iterator E = MI->getParent()->instr_end();
2614
2615   // FIXME: This doesn't properly handle multiple uses.
2616   int Idx = -1;
2617   while (II != E && II->isInsideBundle()) {
2618     Idx = II->findRegisterUseOperandIdx(Reg, false, TRI);
2619     if (Idx != -1)
2620       break;
2621     if (II->getOpcode() != ARM::t2IT)
2622       ++Dist;
2623     ++II;
2624   }
2625
2626   if (Idx == -1) {
2627     Dist = 0;
2628     return 0;
2629   }
2630
2631   UseIdx = Idx;
2632   return II;
2633 }
2634
2635 /// Return the number of cycles to add to (or subtract from) the static
2636 /// itinerary based on the def opcode and alignment. The caller will ensure that
2637 /// adjusted latency is at least one cycle.
2638 static int adjustDefLatency(const ARMSubtarget &Subtarget,
2639                             const MachineInstr *DefMI,
2640                             const MCInstrDesc *DefMCID, unsigned DefAlign) {
2641   int Adjust = 0;
2642   if (Subtarget.isCortexA8() || Subtarget.isCortexA9()) {
2643     // FIXME: Shifter op hack: no shift (i.e. [r +/- r]) or [r + r << 2]
2644     // variants are one cycle cheaper.
2645     switch (DefMCID->getOpcode()) {
2646     default: break;
2647     case ARM::LDRrs:
2648     case ARM::LDRBrs: {
2649       unsigned ShOpVal = DefMI->getOperand(3).getImm();
2650       unsigned ShImm = ARM_AM::getAM2Offset(ShOpVal);
2651       if (ShImm == 0 ||
2652           (ShImm == 2 && ARM_AM::getAM2ShiftOpc(ShOpVal) == ARM_AM::lsl))
2653         --Adjust;
2654       break;
2655     }
2656     case ARM::t2LDRs:
2657     case ARM::t2LDRBs:
2658     case ARM::t2LDRHs:
2659     case ARM::t2LDRSHs: {
2660       // Thumb2 mode: lsl only.
2661       unsigned ShAmt = DefMI->getOperand(3).getImm();
2662       if (ShAmt == 0 || ShAmt == 2)
2663         --Adjust;
2664       break;
2665     }
2666     }
2667   }
2668
2669   if (DefAlign < 8 && Subtarget.isCortexA9()) {
2670     switch (DefMCID->getOpcode()) {
2671     default: break;
2672     case ARM::VLD1q8:
2673     case ARM::VLD1q16:
2674     case ARM::VLD1q32:
2675     case ARM::VLD1q64:
2676     case ARM::VLD1q8wb_fixed:
2677     case ARM::VLD1q16wb_fixed:
2678     case ARM::VLD1q32wb_fixed:
2679     case ARM::VLD1q64wb_fixed:
2680     case ARM::VLD1q8wb_register:
2681     case ARM::VLD1q16wb_register:
2682     case ARM::VLD1q32wb_register:
2683     case ARM::VLD1q64wb_register:
2684     case ARM::VLD2d8:
2685     case ARM::VLD2d16:
2686     case ARM::VLD2d32:
2687     case ARM::VLD2q8:
2688     case ARM::VLD2q16:
2689     case ARM::VLD2q32:
2690     case ARM::VLD2d8wb_fixed:
2691     case ARM::VLD2d16wb_fixed:
2692     case ARM::VLD2d32wb_fixed:
2693     case ARM::VLD2q8wb_fixed:
2694     case ARM::VLD2q16wb_fixed:
2695     case ARM::VLD2q32wb_fixed:
2696     case ARM::VLD2d8wb_register:
2697     case ARM::VLD2d16wb_register:
2698     case ARM::VLD2d32wb_register:
2699     case ARM::VLD2q8wb_register:
2700     case ARM::VLD2q16wb_register:
2701     case ARM::VLD2q32wb_register:
2702     case ARM::VLD3d8:
2703     case ARM::VLD3d16:
2704     case ARM::VLD3d32:
2705     case ARM::VLD1d64T:
2706     case ARM::VLD3d8_UPD:
2707     case ARM::VLD3d16_UPD:
2708     case ARM::VLD3d32_UPD:
2709     case ARM::VLD1d64Twb_fixed:
2710     case ARM::VLD1d64Twb_register:
2711     case ARM::VLD3q8_UPD:
2712     case ARM::VLD3q16_UPD:
2713     case ARM::VLD3q32_UPD:
2714     case ARM::VLD4d8:
2715     case ARM::VLD4d16:
2716     case ARM::VLD4d32:
2717     case ARM::VLD1d64Q:
2718     case ARM::VLD4d8_UPD:
2719     case ARM::VLD4d16_UPD:
2720     case ARM::VLD4d32_UPD:
2721     case ARM::VLD1d64Qwb_fixed:
2722     case ARM::VLD1d64Qwb_register:
2723     case ARM::VLD4q8_UPD:
2724     case ARM::VLD4q16_UPD:
2725     case ARM::VLD4q32_UPD:
2726     case ARM::VLD1DUPq8:
2727     case ARM::VLD1DUPq16:
2728     case ARM::VLD1DUPq32:
2729     case ARM::VLD1DUPq8wb_fixed:
2730     case ARM::VLD1DUPq16wb_fixed:
2731     case ARM::VLD1DUPq32wb_fixed:
2732     case ARM::VLD1DUPq8wb_register:
2733     case ARM::VLD1DUPq16wb_register:
2734     case ARM::VLD1DUPq32wb_register:
2735     case ARM::VLD2DUPd8:
2736     case ARM::VLD2DUPd16:
2737     case ARM::VLD2DUPd32:
2738     case ARM::VLD2DUPd8wb_fixed:
2739     case ARM::VLD2DUPd16wb_fixed:
2740     case ARM::VLD2DUPd32wb_fixed:
2741     case ARM::VLD2DUPd8wb_register:
2742     case ARM::VLD2DUPd16wb_register:
2743     case ARM::VLD2DUPd32wb_register:
2744     case ARM::VLD4DUPd8:
2745     case ARM::VLD4DUPd16:
2746     case ARM::VLD4DUPd32:
2747     case ARM::VLD4DUPd8_UPD:
2748     case ARM::VLD4DUPd16_UPD:
2749     case ARM::VLD4DUPd32_UPD:
2750     case ARM::VLD1LNd8:
2751     case ARM::VLD1LNd16:
2752     case ARM::VLD1LNd32:
2753     case ARM::VLD1LNd8_UPD:
2754     case ARM::VLD1LNd16_UPD:
2755     case ARM::VLD1LNd32_UPD:
2756     case ARM::VLD2LNd8:
2757     case ARM::VLD2LNd16:
2758     case ARM::VLD2LNd32:
2759     case ARM::VLD2LNq16:
2760     case ARM::VLD2LNq32:
2761     case ARM::VLD2LNd8_UPD:
2762     case ARM::VLD2LNd16_UPD:
2763     case ARM::VLD2LNd32_UPD:
2764     case ARM::VLD2LNq16_UPD:
2765     case ARM::VLD2LNq32_UPD:
2766     case ARM::VLD4LNd8:
2767     case ARM::VLD4LNd16:
2768     case ARM::VLD4LNd32:
2769     case ARM::VLD4LNq16:
2770     case ARM::VLD4LNq32:
2771     case ARM::VLD4LNd8_UPD:
2772     case ARM::VLD4LNd16_UPD:
2773     case ARM::VLD4LNd32_UPD:
2774     case ARM::VLD4LNq16_UPD:
2775     case ARM::VLD4LNq32_UPD:
2776       // If the address is not 64-bit aligned, the latencies of these
2777       // instructions increases by one.
2778       ++Adjust;
2779       break;
2780     }
2781   }
2782   return Adjust;
2783 }
2784
2785
2786
2787 int
2788 ARMBaseInstrInfo::getOperandLatency(const InstrItineraryData *ItinData,
2789                                     const MachineInstr *DefMI, unsigned DefIdx,
2790                                     const MachineInstr *UseMI,
2791                                     unsigned UseIdx) const {
2792   // No operand latency. The caller may fall back to getInstrLatency.
2793   if (!ItinData || ItinData->isEmpty())
2794     return -1;
2795
2796   const MachineOperand &DefMO = DefMI->getOperand(DefIdx);
2797   unsigned Reg = DefMO.getReg();
2798   const MCInstrDesc *DefMCID = &DefMI->getDesc();
2799   const MCInstrDesc *UseMCID = &UseMI->getDesc();
2800
2801   unsigned DefAdj = 0;
2802   if (DefMI->isBundle()) {
2803     DefMI = getBundledDefMI(&getRegisterInfo(), DefMI, Reg, DefIdx, DefAdj);
2804     DefMCID = &DefMI->getDesc();
2805   }
2806   if (DefMI->isCopyLike() || DefMI->isInsertSubreg() ||
2807       DefMI->isRegSequence() || DefMI->isImplicitDef()) {
2808     return 1;
2809   }
2810
2811   unsigned UseAdj = 0;
2812   if (UseMI->isBundle()) {
2813     unsigned NewUseIdx;
2814     const MachineInstr *NewUseMI = getBundledUseMI(&getRegisterInfo(), UseMI,
2815                                                    Reg, NewUseIdx, UseAdj);
2816     if (!NewUseMI)
2817       return -1;
2818
2819     UseMI = NewUseMI;
2820     UseIdx = NewUseIdx;
2821     UseMCID = &UseMI->getDesc();
2822   }
2823
2824   if (Reg == ARM::CPSR) {
2825     if (DefMI->getOpcode() == ARM::FMSTAT) {
2826       // fpscr -> cpsr stalls over 20 cycles on A8 (and earlier?)
2827       return Subtarget.isCortexA9() ? 1 : 20;
2828     }
2829
2830     // CPSR set and branch can be paired in the same cycle.
2831     if (UseMI->isBranch())
2832       return 0;
2833
2834     // Otherwise it takes the instruction latency (generally one).
2835     unsigned Latency = getInstrLatency(ItinData, DefMI);
2836
2837     // For Thumb2 and -Os, prefer scheduling CPSR setting instruction close to
2838     // its uses. Instructions which are otherwise scheduled between them may
2839     // incur a code size penalty (not able to use the CPSR setting 16-bit
2840     // instructions).
2841     if (Latency > 0 && Subtarget.isThumb2()) {
2842       const MachineFunction *MF = DefMI->getParent()->getParent();
2843       if (MF->getFunction()->hasFnAttr(Attribute::OptimizeForSize))
2844         --Latency;
2845     }
2846     return Latency;
2847   }
2848
2849   if (DefMO.isImplicit() || UseMI->getOperand(UseIdx).isImplicit())
2850     return -1;
2851
2852   unsigned DefAlign = DefMI->hasOneMemOperand()
2853     ? (*DefMI->memoperands_begin())->getAlignment() : 0;
2854   unsigned UseAlign = UseMI->hasOneMemOperand()
2855     ? (*UseMI->memoperands_begin())->getAlignment() : 0;
2856
2857   // Get the itinerary's latency if possible, and handle variable_ops.
2858   int Latency = getOperandLatency(ItinData, *DefMCID, DefIdx, DefAlign,
2859                                   *UseMCID, UseIdx, UseAlign);
2860   // Unable to find operand latency. The caller may resort to getInstrLatency.
2861   if (Latency < 0)
2862     return Latency;
2863
2864   // Adjust for IT block position.
2865   int Adj = DefAdj + UseAdj;
2866
2867   // Adjust for dynamic def-side opcode variants not captured by the itinerary.
2868   Adj += adjustDefLatency(Subtarget, DefMI, DefMCID, DefAlign);
2869   if (Adj >= 0 || (int)Latency > -Adj) {
2870     return Latency + Adj;
2871   }
2872   // Return the itinerary latency, which may be zero but not less than zero.
2873   return Latency;
2874 }
2875
2876 int
2877 ARMBaseInstrInfo::getOperandLatency(const InstrItineraryData *ItinData,
2878                                     SDNode *DefNode, unsigned DefIdx,
2879                                     SDNode *UseNode, unsigned UseIdx) const {
2880   if (!DefNode->isMachineOpcode())
2881     return 1;
2882
2883   const MCInstrDesc &DefMCID = get(DefNode->getMachineOpcode());
2884
2885   if (isZeroCost(DefMCID.Opcode))
2886     return 0;
2887
2888   if (!ItinData || ItinData->isEmpty())
2889     return DefMCID.mayLoad() ? 3 : 1;
2890
2891   if (!UseNode->isMachineOpcode()) {
2892     int Latency = ItinData->getOperandCycle(DefMCID.getSchedClass(), DefIdx);
2893     if (Subtarget.isCortexA9())
2894       return Latency <= 2 ? 1 : Latency - 1;
2895     else
2896       return Latency <= 3 ? 1 : Latency - 2;
2897   }
2898
2899   const MCInstrDesc &UseMCID = get(UseNode->getMachineOpcode());
2900   const MachineSDNode *DefMN = dyn_cast<MachineSDNode>(DefNode);
2901   unsigned DefAlign = !DefMN->memoperands_empty()
2902     ? (*DefMN->memoperands_begin())->getAlignment() : 0;
2903   const MachineSDNode *UseMN = dyn_cast<MachineSDNode>(UseNode);
2904   unsigned UseAlign = !UseMN->memoperands_empty()
2905     ? (*UseMN->memoperands_begin())->getAlignment() : 0;
2906   int Latency = getOperandLatency(ItinData, DefMCID, DefIdx, DefAlign,
2907                                   UseMCID, UseIdx, UseAlign);
2908
2909   if (Latency > 1 &&
2910       (Subtarget.isCortexA8() || Subtarget.isCortexA9())) {
2911     // FIXME: Shifter op hack: no shift (i.e. [r +/- r]) or [r + r << 2]
2912     // variants are one cycle cheaper.
2913     switch (DefMCID.getOpcode()) {
2914     default: break;
2915     case ARM::LDRrs:
2916     case ARM::LDRBrs: {
2917       unsigned ShOpVal =
2918         cast<ConstantSDNode>(DefNode->getOperand(2))->getZExtValue();
2919       unsigned ShImm = ARM_AM::getAM2Offset(ShOpVal);
2920       if (ShImm == 0 ||
2921           (ShImm == 2 && ARM_AM::getAM2ShiftOpc(ShOpVal) == ARM_AM::lsl))
2922         --Latency;
2923       break;
2924     }
2925     case ARM::t2LDRs:
2926     case ARM::t2LDRBs:
2927     case ARM::t2LDRHs:
2928     case ARM::t2LDRSHs: {
2929       // Thumb2 mode: lsl only.
2930       unsigned ShAmt =
2931         cast<ConstantSDNode>(DefNode->getOperand(2))->getZExtValue();
2932       if (ShAmt == 0 || ShAmt == 2)
2933         --Latency;
2934       break;
2935     }
2936     }
2937   }
2938
2939   if (DefAlign < 8 && Subtarget.isCortexA9())
2940     switch (DefMCID.getOpcode()) {
2941     default: break;
2942     case ARM::VLD1q8:
2943     case ARM::VLD1q16:
2944     case ARM::VLD1q32:
2945     case ARM::VLD1q64:
2946     case ARM::VLD1q8wb_register:
2947     case ARM::VLD1q16wb_register:
2948     case ARM::VLD1q32wb_register:
2949     case ARM::VLD1q64wb_register:
2950     case ARM::VLD1q8wb_fixed:
2951     case ARM::VLD1q16wb_fixed:
2952     case ARM::VLD1q32wb_fixed:
2953     case ARM::VLD1q64wb_fixed:
2954     case ARM::VLD2d8:
2955     case ARM::VLD2d16:
2956     case ARM::VLD2d32:
2957     case ARM::VLD2q8Pseudo:
2958     case ARM::VLD2q16Pseudo:
2959     case ARM::VLD2q32Pseudo:
2960     case ARM::VLD2d8wb_fixed:
2961     case ARM::VLD2d16wb_fixed:
2962     case ARM::VLD2d32wb_fixed:
2963     case ARM::VLD2q8PseudoWB_fixed:
2964     case ARM::VLD2q16PseudoWB_fixed:
2965     case ARM::VLD2q32PseudoWB_fixed:
2966     case ARM::VLD2d8wb_register:
2967     case ARM::VLD2d16wb_register:
2968     case ARM::VLD2d32wb_register:
2969     case ARM::VLD2q8PseudoWB_register:
2970     case ARM::VLD2q16PseudoWB_register:
2971     case ARM::VLD2q32PseudoWB_register:
2972     case ARM::VLD3d8Pseudo:
2973     case ARM::VLD3d16Pseudo:
2974     case ARM::VLD3d32Pseudo:
2975     case ARM::VLD1d64TPseudo:
2976     case ARM::VLD3d8Pseudo_UPD:
2977     case ARM::VLD3d16Pseudo_UPD:
2978     case ARM::VLD3d32Pseudo_UPD:
2979     case ARM::VLD3q8Pseudo_UPD:
2980     case ARM::VLD3q16Pseudo_UPD:
2981     case ARM::VLD3q32Pseudo_UPD:
2982     case ARM::VLD3q8oddPseudo:
2983     case ARM::VLD3q16oddPseudo:
2984     case ARM::VLD3q32oddPseudo:
2985     case ARM::VLD3q8oddPseudo_UPD:
2986     case ARM::VLD3q16oddPseudo_UPD:
2987     case ARM::VLD3q32oddPseudo_UPD:
2988     case ARM::VLD4d8Pseudo:
2989     case ARM::VLD4d16Pseudo:
2990     case ARM::VLD4d32Pseudo:
2991     case ARM::VLD1d64QPseudo:
2992     case ARM::VLD4d8Pseudo_UPD:
2993     case ARM::VLD4d16Pseudo_UPD:
2994     case ARM::VLD4d32Pseudo_UPD:
2995     case ARM::VLD4q8Pseudo_UPD:
2996     case ARM::VLD4q16Pseudo_UPD:
2997     case ARM::VLD4q32Pseudo_UPD:
2998     case ARM::VLD4q8oddPseudo:
2999     case ARM::VLD4q16oddPseudo:
3000     case ARM::VLD4q32oddPseudo:
3001     case ARM::VLD4q8oddPseudo_UPD:
3002     case ARM::VLD4q16oddPseudo_UPD:
3003     case ARM::VLD4q32oddPseudo_UPD:
3004     case ARM::VLD1DUPq8:
3005     case ARM::VLD1DUPq16:
3006     case ARM::VLD1DUPq32:
3007     case ARM::VLD1DUPq8wb_fixed:
3008     case ARM::VLD1DUPq16wb_fixed:
3009     case ARM::VLD1DUPq32wb_fixed:
3010     case ARM::VLD1DUPq8wb_register:
3011     case ARM::VLD1DUPq16wb_register:
3012     case ARM::VLD1DUPq32wb_register:
3013     case ARM::VLD2DUPd8:
3014     case ARM::VLD2DUPd16:
3015     case ARM::VLD2DUPd32:
3016     case ARM::VLD2DUPd8wb_fixed:
3017     case ARM::VLD2DUPd16wb_fixed:
3018     case ARM::VLD2DUPd32wb_fixed:
3019     case ARM::VLD2DUPd8wb_register:
3020     case ARM::VLD2DUPd16wb_register:
3021     case ARM::VLD2DUPd32wb_register:
3022     case ARM::VLD4DUPd8Pseudo:
3023     case ARM::VLD4DUPd16Pseudo:
3024     case ARM::VLD4DUPd32Pseudo:
3025     case ARM::VLD4DUPd8Pseudo_UPD:
3026     case ARM::VLD4DUPd16Pseudo_UPD:
3027     case ARM::VLD4DUPd32Pseudo_UPD:
3028     case ARM::VLD1LNq8Pseudo:
3029     case ARM::VLD1LNq16Pseudo:
3030     case ARM::VLD1LNq32Pseudo:
3031     case ARM::VLD1LNq8Pseudo_UPD:
3032     case ARM::VLD1LNq16Pseudo_UPD:
3033     case ARM::VLD1LNq32Pseudo_UPD:
3034     case ARM::VLD2LNd8Pseudo:
3035     case ARM::VLD2LNd16Pseudo:
3036     case ARM::VLD2LNd32Pseudo:
3037     case ARM::VLD2LNq16Pseudo:
3038     case ARM::VLD2LNq32Pseudo:
3039     case ARM::VLD2LNd8Pseudo_UPD:
3040     case ARM::VLD2LNd16Pseudo_UPD:
3041     case ARM::VLD2LNd32Pseudo_UPD:
3042     case ARM::VLD2LNq16Pseudo_UPD:
3043     case ARM::VLD2LNq32Pseudo_UPD:
3044     case ARM::VLD4LNd8Pseudo:
3045     case ARM::VLD4LNd16Pseudo:
3046     case ARM::VLD4LNd32Pseudo:
3047     case ARM::VLD4LNq16Pseudo:
3048     case ARM::VLD4LNq32Pseudo:
3049     case ARM::VLD4LNd8Pseudo_UPD:
3050     case ARM::VLD4LNd16Pseudo_UPD:
3051     case ARM::VLD4LNd32Pseudo_UPD:
3052     case ARM::VLD4LNq16Pseudo_UPD:
3053     case ARM::VLD4LNq32Pseudo_UPD:
3054       // If the address is not 64-bit aligned, the latencies of these
3055       // instructions increases by one.
3056       ++Latency;
3057       break;
3058     }
3059
3060   return Latency;
3061 }
3062
3063 unsigned
3064 ARMBaseInstrInfo::getOutputLatency(const InstrItineraryData *ItinData,
3065                                    const MachineInstr *DefMI, unsigned DefIdx,
3066                                    const MachineInstr *DepMI) const {
3067   unsigned Reg = DefMI->getOperand(DefIdx).getReg();
3068   if (DepMI->readsRegister(Reg, &getRegisterInfo()) || !isPredicated(DepMI))
3069     return 1;
3070
3071   // If the second MI is predicated, then there is an implicit use dependency.
3072   return getInstrLatency(ItinData, DefMI);
3073 }
3074
3075 unsigned ARMBaseInstrInfo::getInstrLatency(const InstrItineraryData *ItinData,
3076                                            const MachineInstr *MI,
3077                                            unsigned *PredCost) const {
3078   if (MI->isCopyLike() || MI->isInsertSubreg() ||
3079       MI->isRegSequence() || MI->isImplicitDef())
3080     return 1;
3081
3082   // An instruction scheduler typically runs on unbundled instructions, however
3083   // other passes may query the latency of a bundled instruction.
3084   if (MI->isBundle()) {
3085     unsigned Latency = 0;
3086     MachineBasicBlock::const_instr_iterator I = MI;
3087     MachineBasicBlock::const_instr_iterator E = MI->getParent()->instr_end();
3088     while (++I != E && I->isInsideBundle()) {
3089       if (I->getOpcode() != ARM::t2IT)
3090         Latency += getInstrLatency(ItinData, I, PredCost);
3091     }
3092     return Latency;
3093   }
3094
3095   const MCInstrDesc &MCID = MI->getDesc();
3096   if (PredCost && (MCID.isCall() || MCID.hasImplicitDefOfPhysReg(ARM::CPSR))) {
3097     // When predicated, CPSR is an additional source operand for CPSR updating
3098     // instructions, this apparently increases their latencies.
3099     *PredCost = 1;
3100   }
3101   // Be sure to call getStageLatency for an empty itinerary in case it has a
3102   // valid MinLatency property.
3103   if (!ItinData)
3104     return MI->mayLoad() ? 3 : 1;
3105
3106   unsigned Class = MCID.getSchedClass();
3107
3108   // For instructions with variable uops, use uops as latency.
3109   if (!ItinData->isEmpty() && ItinData->getNumMicroOps(Class) < 0)
3110     return getNumMicroOps(ItinData, MI);
3111
3112   // For the common case, fall back on the itinerary's latency.
3113   unsigned Latency = ItinData->getStageLatency(Class);
3114
3115   // Adjust for dynamic def-side opcode variants not captured by the itinerary.
3116   unsigned DefAlign = MI->hasOneMemOperand()
3117     ? (*MI->memoperands_begin())->getAlignment() : 0;
3118   int Adj = adjustDefLatency(Subtarget, MI, &MCID, DefAlign);
3119   if (Adj >= 0 || (int)Latency > -Adj) {
3120     return Latency + Adj;
3121   }
3122   return Latency;
3123 }
3124
3125 int ARMBaseInstrInfo::getInstrLatency(const InstrItineraryData *ItinData,
3126                                       SDNode *Node) const {
3127   if (!Node->isMachineOpcode())
3128     return 1;
3129
3130   if (!ItinData || ItinData->isEmpty())
3131     return 1;
3132
3133   unsigned Opcode = Node->getMachineOpcode();
3134   switch (Opcode) {
3135   default:
3136     return ItinData->getStageLatency(get(Opcode).getSchedClass());
3137   case ARM::VLDMQIA:
3138   case ARM::VSTMQIA:
3139     return 2;
3140   }
3141 }
3142
3143 bool ARMBaseInstrInfo::
3144 hasHighOperandLatency(const InstrItineraryData *ItinData,
3145                       const MachineRegisterInfo *MRI,
3146                       const MachineInstr *DefMI, unsigned DefIdx,
3147                       const MachineInstr *UseMI, unsigned UseIdx) const {
3148   unsigned DDomain = DefMI->getDesc().TSFlags & ARMII::DomainMask;
3149   unsigned UDomain = UseMI->getDesc().TSFlags & ARMII::DomainMask;
3150   if (Subtarget.isCortexA8() &&
3151       (DDomain == ARMII::DomainVFP || UDomain == ARMII::DomainVFP))
3152     // CortexA8 VFP instructions are not pipelined.
3153     return true;
3154
3155   // Hoist VFP / NEON instructions with 4 or higher latency.
3156   int Latency = computeOperandLatency(ItinData, DefMI, DefIdx, UseMI, UseIdx,
3157                                       /*FindMin=*/false);
3158   if (Latency < 0)
3159     Latency = getInstrLatency(ItinData, DefMI);
3160   if (Latency <= 3)
3161     return false;
3162   return DDomain == ARMII::DomainVFP || DDomain == ARMII::DomainNEON ||
3163          UDomain == ARMII::DomainVFP || UDomain == ARMII::DomainNEON;
3164 }
3165
3166 bool ARMBaseInstrInfo::
3167 hasLowDefLatency(const InstrItineraryData *ItinData,
3168                  const MachineInstr *DefMI, unsigned DefIdx) const {
3169   if (!ItinData || ItinData->isEmpty())
3170     return false;
3171
3172   unsigned DDomain = DefMI->getDesc().TSFlags & ARMII::DomainMask;
3173   if (DDomain == ARMII::DomainGeneral) {
3174     unsigned DefClass = DefMI->getDesc().getSchedClass();
3175     int DefCycle = ItinData->getOperandCycle(DefClass, DefIdx);
3176     return (DefCycle != -1 && DefCycle <= 2);
3177   }
3178   return false;
3179 }
3180
3181 bool ARMBaseInstrInfo::verifyInstruction(const MachineInstr *MI,
3182                                          StringRef &ErrInfo) const {
3183   if (convertAddSubFlagsOpcode(MI->getOpcode())) {
3184     ErrInfo = "Pseudo flag setting opcodes only exist in Selection DAG";
3185     return false;
3186   }
3187   return true;
3188 }
3189
3190 bool
3191 ARMBaseInstrInfo::isFpMLxInstruction(unsigned Opcode, unsigned &MulOpc,
3192                                      unsigned &AddSubOpc,
3193                                      bool &NegAcc, bool &HasLane) const {
3194   DenseMap<unsigned, unsigned>::const_iterator I = MLxEntryMap.find(Opcode);
3195   if (I == MLxEntryMap.end())
3196     return false;
3197
3198   const ARM_MLxEntry &Entry = ARM_MLxTable[I->second];
3199   MulOpc = Entry.MulOpc;
3200   AddSubOpc = Entry.AddSubOpc;
3201   NegAcc = Entry.NegAcc;
3202   HasLane = Entry.HasLane;
3203   return true;
3204 }
3205
3206 //===----------------------------------------------------------------------===//
3207 // Execution domains.
3208 //===----------------------------------------------------------------------===//
3209 //
3210 // Some instructions go down the NEON pipeline, some go down the VFP pipeline,
3211 // and some can go down both.  The vmov instructions go down the VFP pipeline,
3212 // but they can be changed to vorr equivalents that are executed by the NEON
3213 // pipeline.
3214 //
3215 // We use the following execution domain numbering:
3216 //
3217 enum ARMExeDomain {
3218   ExeGeneric = 0,
3219   ExeVFP = 1,
3220   ExeNEON = 2
3221 };
3222 //
3223 // Also see ARMInstrFormats.td and Domain* enums in ARMBaseInfo.h
3224 //
3225 std::pair<uint16_t, uint16_t>
3226 ARMBaseInstrInfo::getExecutionDomain(const MachineInstr *MI) const {
3227   // VMOVD is a VFP instruction, but can be changed to NEON if it isn't
3228   // predicated.
3229   if (MI->getOpcode() == ARM::VMOVD && !isPredicated(MI))
3230     return std::make_pair(ExeVFP, (1<<ExeVFP) | (1<<ExeNEON));
3231
3232   // No other instructions can be swizzled, so just determine their domain.
3233   unsigned Domain = MI->getDesc().TSFlags & ARMII::DomainMask;
3234
3235   if (Domain & ARMII::DomainNEON)
3236     return std::make_pair(ExeNEON, 0);
3237
3238   // Certain instructions can go either way on Cortex-A8.
3239   // Treat them as NEON instructions.
3240   if ((Domain & ARMII::DomainNEONA8) && Subtarget.isCortexA8())
3241     return std::make_pair(ExeNEON, 0);
3242
3243   if (Domain & ARMII::DomainVFP)
3244     return std::make_pair(ExeVFP, 0);
3245
3246   return std::make_pair(ExeGeneric, 0);
3247 }
3248
3249 void
3250 ARMBaseInstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
3251   // We only know how to change VMOVD into VORR.
3252   assert(MI->getOpcode() == ARM::VMOVD && "Can only swizzle VMOVD");
3253   if (Domain != ExeNEON)
3254     return;
3255
3256   // Zap the predicate operands.
3257   assert(!isPredicated(MI) && "Cannot predicate a VORRd");
3258   MI->RemoveOperand(3);
3259   MI->RemoveOperand(2);
3260
3261   // Change to a VORRd which requires two identical use operands.
3262   MI->setDesc(get(ARM::VORRd));
3263
3264   // Add the extra source operand and new predicates.
3265   // This will go before any implicit ops.
3266   AddDefaultPred(MachineInstrBuilder(MI).addOperand(MI->getOperand(1)));
3267 }
3268
3269 bool ARMBaseInstrInfo::hasNOP() const {
3270   return (Subtarget.getFeatureBits() & ARM::HasV6T2Ops) != 0;
3271 }