Add a sanity check assert() for t2ADD/SUBrSPi instructions that they really are
[oota-llvm.git] / lib / Target / ARM / ARMAsmPrinter.cpp
1 //===-- ARMAsmPrinter.cpp - Print machine code to an ARM .s file ----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a printer that converts from our internal representation
11 // of machine-dependent LLVM code to GAS-format ARM assembly language.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "asm-printer"
16 #include "ARM.h"
17 #include "ARMBuildAttrs.h"
18 #include "ARMAddressingModes.h"
19 #include "ARMConstantPoolValue.h"
20 #include "InstPrinter/ARMInstPrinter.h"
21 #include "ARMAsmPrinter.h"
22 #include "ARMMachineFunctionInfo.h"
23 #include "ARMTargetMachine.h"
24 #include "ARMTargetObjectFile.h"
25 #include "llvm/Analysis/DebugInfo.h"
26 #include "llvm/Constants.h"
27 #include "llvm/Module.h"
28 #include "llvm/Type.h"
29 #include "llvm/Assembly/Writer.h"
30 #include "llvm/CodeGen/MachineModuleInfoImpls.h"
31 #include "llvm/CodeGen/MachineFunctionPass.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/MC/MCAsmInfo.h"
34 #include "llvm/MC/MCAssembler.h"
35 #include "llvm/MC/MCContext.h"
36 #include "llvm/MC/MCExpr.h"
37 #include "llvm/MC/MCInst.h"
38 #include "llvm/MC/MCSectionMachO.h"
39 #include "llvm/MC/MCObjectStreamer.h"
40 #include "llvm/MC/MCStreamer.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/Target/Mangler.h"
43 #include "llvm/Target/TargetData.h"
44 #include "llvm/Target/TargetMachine.h"
45 #include "llvm/Target/TargetOptions.h"
46 #include "llvm/Target/TargetRegistry.h"
47 #include "llvm/ADT/SmallPtrSet.h"
48 #include "llvm/ADT/SmallString.h"
49 #include "llvm/ADT/StringExtras.h"
50 #include "llvm/Support/CommandLine.h"
51 #include "llvm/Support/Debug.h"
52 #include "llvm/Support/ErrorHandling.h"
53 #include "llvm/Support/raw_ostream.h"
54 #include <cctype>
55 using namespace llvm;
56
57 namespace {
58
59   // Per section and per symbol attributes are not supported.
60   // To implement them we would need the ability to delay this emission
61   // until the assembly file is fully parsed/generated as only then do we
62   // know the symbol and section numbers.
63   class AttributeEmitter {
64   public:
65     virtual void MaybeSwitchVendor(StringRef Vendor) = 0;
66     virtual void EmitAttribute(unsigned Attribute, unsigned Value) = 0;
67     virtual void Finish() = 0;
68     virtual ~AttributeEmitter() {}
69   };
70
71   class AsmAttributeEmitter : public AttributeEmitter {
72     MCStreamer &Streamer;
73
74   public:
75     AsmAttributeEmitter(MCStreamer &Streamer_) : Streamer(Streamer_) {}
76     void MaybeSwitchVendor(StringRef Vendor) { }
77
78     void EmitAttribute(unsigned Attribute, unsigned Value) {
79       Streamer.EmitRawText("\t.eabi_attribute " +
80                            Twine(Attribute) + ", " + Twine(Value));
81     }
82
83     void Finish() { }
84   };
85
86   class ObjectAttributeEmitter : public AttributeEmitter {
87     MCObjectStreamer &Streamer;
88     StringRef CurrentVendor;
89     SmallString<64> Contents;
90
91   public:
92     ObjectAttributeEmitter(MCObjectStreamer &Streamer_) :
93       Streamer(Streamer_), CurrentVendor("") { }
94
95     void MaybeSwitchVendor(StringRef Vendor) {
96       assert(!Vendor.empty() && "Vendor cannot be empty.");
97
98       if (CurrentVendor.empty())
99         CurrentVendor = Vendor;
100       else if (CurrentVendor == Vendor)
101         return;
102       else
103         Finish();
104
105       CurrentVendor = Vendor;
106
107       assert(Contents.size() == 0);
108     }
109
110     void EmitAttribute(unsigned Attribute, unsigned Value) {
111       // FIXME: should be ULEB
112       Contents += Attribute;
113       Contents += Value;
114     }
115
116     void Finish() {
117       const size_t ContentsSize = Contents.size();
118
119       // Vendor size + Vendor name + '\0'
120       const size_t VendorHeaderSize = 4 + CurrentVendor.size() + 1;
121
122       // Tag + Tag Size
123       const size_t TagHeaderSize = 1 + 4;
124
125       Streamer.EmitIntValue(VendorHeaderSize + TagHeaderSize + ContentsSize, 4);
126       Streamer.EmitBytes(CurrentVendor, 0);
127       Streamer.EmitIntValue(0, 1); // '\0'
128
129       Streamer.EmitIntValue(ARMBuildAttrs::File, 1);
130       Streamer.EmitIntValue(TagHeaderSize + ContentsSize, 4);
131
132       Streamer.EmitBytes(Contents, 0);
133
134       Contents.clear();
135     }
136   };
137
138 } // end of anonymous namespace
139
140 MachineLocation ARMAsmPrinter::
141 getDebugValueLocation(const MachineInstr *MI) const {
142   MachineLocation Location;
143   assert(MI->getNumOperands() == 4 && "Invalid no. of machine operands!");
144   // Frame address.  Currently handles register +- offset only.
145   if (MI->getOperand(0).isReg() && MI->getOperand(1).isImm())
146     Location.set(MI->getOperand(0).getReg(), MI->getOperand(1).getImm());
147   else {
148     DEBUG(dbgs() << "DBG_VALUE instruction ignored! " << *MI << "\n");
149   }
150   return Location;
151 }
152
153 void ARMAsmPrinter::EmitFunctionEntryLabel() {
154   if (AFI->isThumbFunction()) {
155     OutStreamer.EmitAssemblerFlag(MCAF_Code16);
156     OutStreamer.EmitThumbFunc(Subtarget->isTargetDarwin()? CurrentFnSym : 0);
157   }
158
159   OutStreamer.EmitLabel(CurrentFnSym);
160 }
161
162 /// runOnMachineFunction - This uses the EmitInstruction()
163 /// method to print assembly for each instruction.
164 ///
165 bool ARMAsmPrinter::runOnMachineFunction(MachineFunction &MF) {
166   AFI = MF.getInfo<ARMFunctionInfo>();
167   MCP = MF.getConstantPool();
168
169   return AsmPrinter::runOnMachineFunction(MF);
170 }
171
172 void ARMAsmPrinter::printOperand(const MachineInstr *MI, int OpNum,
173                                  raw_ostream &O, const char *Modifier) {
174   const MachineOperand &MO = MI->getOperand(OpNum);
175   unsigned TF = MO.getTargetFlags();
176
177   switch (MO.getType()) {
178   default:
179     assert(0 && "<unknown operand type>");
180   case MachineOperand::MO_Register: {
181     unsigned Reg = MO.getReg();
182     assert(TargetRegisterInfo::isPhysicalRegister(Reg));
183     assert(!MO.getSubReg() && "Subregs should be eliminated!");
184     O << ARMInstPrinter::getRegisterName(Reg);
185     break;
186   }
187   case MachineOperand::MO_Immediate: {
188     int64_t Imm = MO.getImm();
189     O << '#';
190     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
191         (TF == ARMII::MO_LO16))
192       O << ":lower16:";
193     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
194              (TF == ARMII::MO_HI16))
195       O << ":upper16:";
196     O << Imm;
197     break;
198   }
199   case MachineOperand::MO_MachineBasicBlock:
200     O << *MO.getMBB()->getSymbol();
201     return;
202   case MachineOperand::MO_GlobalAddress: {
203     const GlobalValue *GV = MO.getGlobal();
204     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
205         (TF & ARMII::MO_LO16))
206       O << ":lower16:";
207     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
208              (TF & ARMII::MO_HI16))
209       O << ":upper16:";
210     O << *Mang->getSymbol(GV);
211
212     printOffset(MO.getOffset(), O);
213     if (TF == ARMII::MO_PLT)
214       O << "(PLT)";
215     break;
216   }
217   case MachineOperand::MO_ExternalSymbol: {
218     O << *GetExternalSymbolSymbol(MO.getSymbolName());
219     if (TF == ARMII::MO_PLT)
220       O << "(PLT)";
221     break;
222   }
223   case MachineOperand::MO_ConstantPoolIndex:
224     O << *GetCPISymbol(MO.getIndex());
225     break;
226   case MachineOperand::MO_JumpTableIndex:
227     O << *GetJTISymbol(MO.getIndex());
228     break;
229   }
230 }
231
232 //===--------------------------------------------------------------------===//
233
234 MCSymbol *ARMAsmPrinter::
235 GetARMSetPICJumpTableLabel2(unsigned uid, unsigned uid2,
236                             const MachineBasicBlock *MBB) const {
237   SmallString<60> Name;
238   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix()
239     << getFunctionNumber() << '_' << uid << '_' << uid2
240     << "_set_" << MBB->getNumber();
241   return OutContext.GetOrCreateSymbol(Name.str());
242 }
243
244 MCSymbol *ARMAsmPrinter::
245 GetARMJTIPICJumpTableLabel2(unsigned uid, unsigned uid2) const {
246   SmallString<60> Name;
247   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "JTI"
248     << getFunctionNumber() << '_' << uid << '_' << uid2;
249   return OutContext.GetOrCreateSymbol(Name.str());
250 }
251
252
253 MCSymbol *ARMAsmPrinter::GetARMSJLJEHLabel(void) const {
254   SmallString<60> Name;
255   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "SJLJEH"
256     << getFunctionNumber();
257   return OutContext.GetOrCreateSymbol(Name.str());
258 }
259
260 bool ARMAsmPrinter::PrintAsmOperand(const MachineInstr *MI, unsigned OpNum,
261                                     unsigned AsmVariant, const char *ExtraCode,
262                                     raw_ostream &O) {
263   // Does this asm operand have a single letter operand modifier?
264   if (ExtraCode && ExtraCode[0]) {
265     if (ExtraCode[1] != 0) return true; // Unknown modifier.
266
267     switch (ExtraCode[0]) {
268     default: return true;  // Unknown modifier.
269     case 'a': // Print as a memory address.
270       if (MI->getOperand(OpNum).isReg()) {
271         O << "["
272           << ARMInstPrinter::getRegisterName(MI->getOperand(OpNum).getReg())
273           << "]";
274         return false;
275       }
276       // Fallthrough
277     case 'c': // Don't print "#" before an immediate operand.
278       if (!MI->getOperand(OpNum).isImm())
279         return true;
280       O << MI->getOperand(OpNum).getImm();
281       return false;
282     case 'P': // Print a VFP double precision register.
283     case 'q': // Print a NEON quad precision register.
284       printOperand(MI, OpNum, O);
285       return false;
286     case 'Q':
287     case 'R':
288     case 'H':
289       report_fatal_error("llvm does not support 'Q', 'R', and 'H' modifiers!");
290       return true;
291     }
292   }
293
294   printOperand(MI, OpNum, O);
295   return false;
296 }
297
298 bool ARMAsmPrinter::PrintAsmMemoryOperand(const MachineInstr *MI,
299                                           unsigned OpNum, unsigned AsmVariant,
300                                           const char *ExtraCode,
301                                           raw_ostream &O) {
302   if (ExtraCode && ExtraCode[0])
303     return true; // Unknown modifier.
304
305   const MachineOperand &MO = MI->getOperand(OpNum);
306   assert(MO.isReg() && "unexpected inline asm memory operand");
307   O << "[" << ARMInstPrinter::getRegisterName(MO.getReg()) << "]";
308   return false;
309 }
310
311 void ARMAsmPrinter::EmitStartOfAsmFile(Module &M) {
312   if (Subtarget->isTargetDarwin()) {
313     Reloc::Model RelocM = TM.getRelocationModel();
314     if (RelocM == Reloc::PIC_ || RelocM == Reloc::DynamicNoPIC) {
315       // Declare all the text sections up front (before the DWARF sections
316       // emitted by AsmPrinter::doInitialization) so the assembler will keep
317       // them together at the beginning of the object file.  This helps
318       // avoid out-of-range branches that are due a fundamental limitation of
319       // the way symbol offsets are encoded with the current Darwin ARM
320       // relocations.
321       const TargetLoweringObjectFileMachO &TLOFMacho =
322         static_cast<const TargetLoweringObjectFileMachO &>(
323           getObjFileLowering());
324       OutStreamer.SwitchSection(TLOFMacho.getTextSection());
325       OutStreamer.SwitchSection(TLOFMacho.getTextCoalSection());
326       OutStreamer.SwitchSection(TLOFMacho.getConstTextCoalSection());
327       if (RelocM == Reloc::DynamicNoPIC) {
328         const MCSection *sect =
329           OutContext.getMachOSection("__TEXT", "__symbol_stub4",
330                                      MCSectionMachO::S_SYMBOL_STUBS,
331                                      12, SectionKind::getText());
332         OutStreamer.SwitchSection(sect);
333       } else {
334         const MCSection *sect =
335           OutContext.getMachOSection("__TEXT", "__picsymbolstub4",
336                                      MCSectionMachO::S_SYMBOL_STUBS,
337                                      16, SectionKind::getText());
338         OutStreamer.SwitchSection(sect);
339       }
340       const MCSection *StaticInitSect =
341         OutContext.getMachOSection("__TEXT", "__StaticInit",
342                                    MCSectionMachO::S_REGULAR |
343                                    MCSectionMachO::S_ATTR_PURE_INSTRUCTIONS,
344                                    SectionKind::getText());
345       OutStreamer.SwitchSection(StaticInitSect);
346     }
347   }
348
349   // Use unified assembler syntax.
350   OutStreamer.EmitAssemblerFlag(MCAF_SyntaxUnified);
351
352   // Emit ARM Build Attributes
353   if (Subtarget->isTargetELF()) {
354
355     emitAttributes();
356   }
357 }
358
359
360 void ARMAsmPrinter::EmitEndOfAsmFile(Module &M) {
361   if (Subtarget->isTargetDarwin()) {
362     // All darwin targets use mach-o.
363     const TargetLoweringObjectFileMachO &TLOFMacho =
364       static_cast<const TargetLoweringObjectFileMachO &>(getObjFileLowering());
365     MachineModuleInfoMachO &MMIMacho =
366       MMI->getObjFileInfo<MachineModuleInfoMachO>();
367
368     // Output non-lazy-pointers for external and common global variables.
369     MachineModuleInfoMachO::SymbolListTy Stubs = MMIMacho.GetGVStubList();
370
371     if (!Stubs.empty()) {
372       // Switch with ".non_lazy_symbol_pointer" directive.
373       OutStreamer.SwitchSection(TLOFMacho.getNonLazySymbolPointerSection());
374       EmitAlignment(2);
375       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
376         // L_foo$stub:
377         OutStreamer.EmitLabel(Stubs[i].first);
378         //   .indirect_symbol _foo
379         MachineModuleInfoImpl::StubValueTy &MCSym = Stubs[i].second;
380         OutStreamer.EmitSymbolAttribute(MCSym.getPointer(),MCSA_IndirectSymbol);
381
382         if (MCSym.getInt())
383           // External to current translation unit.
384           OutStreamer.EmitIntValue(0, 4/*size*/, 0/*addrspace*/);
385         else
386           // Internal to current translation unit.
387           //
388           // When we place the LSDA into the TEXT section, the type info
389           // pointers need to be indirect and pc-rel. We accomplish this by
390           // using NLPs; however, sometimes the types are local to the file.
391           // We need to fill in the value for the NLP in those cases.
392           OutStreamer.EmitValue(MCSymbolRefExpr::Create(MCSym.getPointer(),
393                                                         OutContext),
394                                 4/*size*/, 0/*addrspace*/);
395       }
396
397       Stubs.clear();
398       OutStreamer.AddBlankLine();
399     }
400
401     Stubs = MMIMacho.GetHiddenGVStubList();
402     if (!Stubs.empty()) {
403       OutStreamer.SwitchSection(getObjFileLowering().getDataSection());
404       EmitAlignment(2);
405       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
406         // L_foo$stub:
407         OutStreamer.EmitLabel(Stubs[i].first);
408         //   .long _foo
409         OutStreamer.EmitValue(MCSymbolRefExpr::
410                               Create(Stubs[i].second.getPointer(),
411                                      OutContext),
412                               4/*size*/, 0/*addrspace*/);
413       }
414
415       Stubs.clear();
416       OutStreamer.AddBlankLine();
417     }
418
419     // Funny Darwin hack: This flag tells the linker that no global symbols
420     // contain code that falls through to other global symbols (e.g. the obvious
421     // implementation of multiple entry points).  If this doesn't occur, the
422     // linker can safely perform dead code stripping.  Since LLVM never
423     // generates code that does this, it is always safe to set.
424     OutStreamer.EmitAssemblerFlag(MCAF_SubsectionsViaSymbols);
425   }
426 }
427
428 //===----------------------------------------------------------------------===//
429 // Helper routines for EmitStartOfAsmFile() and EmitEndOfAsmFile()
430 // FIXME:
431 // The following seem like one-off assembler flags, but they actually need
432 // to appear in the .ARM.attributes section in ELF.
433 // Instead of subclassing the MCELFStreamer, we do the work here.
434
435 void ARMAsmPrinter::emitAttributes() {
436
437   emitARMAttributeSection();
438
439   AttributeEmitter *AttrEmitter;
440   if (OutStreamer.hasRawTextSupport())
441     AttrEmitter = new AsmAttributeEmitter(OutStreamer);
442   else {
443     MCObjectStreamer &O = static_cast<MCObjectStreamer&>(OutStreamer);
444     AttrEmitter = new ObjectAttributeEmitter(O);
445   }
446
447   AttrEmitter->MaybeSwitchVendor("aeabi");
448
449   std::string CPUString = Subtarget->getCPUString();
450   if (OutStreamer.hasRawTextSupport()) {
451     if (CPUString != "generic")
452       OutStreamer.EmitRawText(StringRef("\t.cpu ") + CPUString);
453   } else {
454     assert(CPUString == "generic" && "Unsupported .cpu attribute for ELF/.o");
455     // FIXME: Why these defaults?
456     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch, ARMBuildAttrs::v4T);
457     AttrEmitter->EmitAttribute(ARMBuildAttrs::ARM_ISA_use, 1);
458     AttrEmitter->EmitAttribute(ARMBuildAttrs::THUMB_ISA_use, 1);
459   }
460
461   // FIXME: Emit FPU type
462   if (Subtarget->hasVFP2())
463     AttrEmitter->EmitAttribute(ARMBuildAttrs::VFP_arch, 2);
464
465   // Signal various FP modes.
466   if (!UnsafeFPMath) {
467     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_denormal, 1);
468     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_exceptions, 1);
469   }
470
471   if (NoInfsFPMath && NoNaNsFPMath)
472     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model, 1);
473   else
474     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model, 3);
475
476   // 8-bytes alignment stuff.
477   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_needed, 1);
478   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_preserved, 1);
479
480   // Hard float.  Use both S and D registers and conform to AAPCS-VFP.
481   if (Subtarget->isAAPCS_ABI() && FloatABIType == FloatABI::Hard) {
482     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_HardFP_use, 3);
483     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_VFP_args, 1);
484   }
485   // FIXME: Should we signal R9 usage?
486
487   AttrEmitter->EmitAttribute(ARMBuildAttrs::DIV_use, 1);
488
489   AttrEmitter->Finish();
490   delete AttrEmitter;
491 }
492
493 void ARMAsmPrinter::emitARMAttributeSection() {
494   // <format-version>
495   // [ <section-length> "vendor-name"
496   // [ <file-tag> <size> <attribute>*
497   //   | <section-tag> <size> <section-number>* 0 <attribute>*
498   //   | <symbol-tag> <size> <symbol-number>* 0 <attribute>*
499   //   ]+
500   // ]*
501
502   if (OutStreamer.hasRawTextSupport())
503     return;
504
505   const ARMElfTargetObjectFile &TLOFELF =
506     static_cast<const ARMElfTargetObjectFile &>
507     (getObjFileLowering());
508
509   OutStreamer.SwitchSection(TLOFELF.getAttributesSection());
510
511   // Format version
512   OutStreamer.EmitIntValue(0x41, 1);
513 }
514
515 //===----------------------------------------------------------------------===//
516
517 static MCSymbol *getPICLabel(const char *Prefix, unsigned FunctionNumber,
518                              unsigned LabelId, MCContext &Ctx) {
519
520   MCSymbol *Label = Ctx.GetOrCreateSymbol(Twine(Prefix)
521                        + "PC" + Twine(FunctionNumber) + "_" + Twine(LabelId));
522   return Label;
523 }
524
525 static MCSymbolRefExpr::VariantKind
526 getModifierVariantKind(ARMCP::ARMCPModifier Modifier) {
527   switch (Modifier) {
528   default: llvm_unreachable("Unknown modifier!");
529   case ARMCP::no_modifier: return MCSymbolRefExpr::VK_None;
530   case ARMCP::TLSGD:       return MCSymbolRefExpr::VK_ARM_TLSGD;
531   case ARMCP::TPOFF:       return MCSymbolRefExpr::VK_ARM_TPOFF;
532   case ARMCP::GOTTPOFF:    return MCSymbolRefExpr::VK_ARM_GOTTPOFF;
533   case ARMCP::GOT:         return MCSymbolRefExpr::VK_ARM_GOT;
534   case ARMCP::GOTOFF:      return MCSymbolRefExpr::VK_ARM_GOTOFF;
535   }
536   return MCSymbolRefExpr::VK_None;
537 }
538
539 void ARMAsmPrinter::
540 EmitMachineConstantPoolValue(MachineConstantPoolValue *MCPV) {
541   int Size = TM.getTargetData()->getTypeAllocSize(MCPV->getType());
542
543   ARMConstantPoolValue *ACPV = static_cast<ARMConstantPoolValue*>(MCPV);
544
545   MCSymbol *MCSym;
546   if (ACPV->isLSDA()) {
547     SmallString<128> Str;
548     raw_svector_ostream OS(Str);
549     OS << MAI->getPrivateGlobalPrefix() << "_LSDA_" << getFunctionNumber();
550     MCSym = OutContext.GetOrCreateSymbol(OS.str());
551   } else if (ACPV->isBlockAddress()) {
552     MCSym = GetBlockAddressSymbol(ACPV->getBlockAddress());
553   } else if (ACPV->isGlobalValue()) {
554     const GlobalValue *GV = ACPV->getGV();
555     bool isIndirect = Subtarget->isTargetDarwin() &&
556       Subtarget->GVIsIndirectSymbol(GV, TM.getRelocationModel());
557     if (!isIndirect)
558       MCSym = Mang->getSymbol(GV);
559     else {
560       // FIXME: Remove this when Darwin transition to @GOT like syntax.
561       MCSym = GetSymbolWithGlobalValueBase(GV, "$non_lazy_ptr");
562
563       MachineModuleInfoMachO &MMIMachO =
564         MMI->getObjFileInfo<MachineModuleInfoMachO>();
565       MachineModuleInfoImpl::StubValueTy &StubSym =
566         GV->hasHiddenVisibility() ? MMIMachO.getHiddenGVStubEntry(MCSym) :
567         MMIMachO.getGVStubEntry(MCSym);
568       if (StubSym.getPointer() == 0)
569         StubSym = MachineModuleInfoImpl::
570           StubValueTy(Mang->getSymbol(GV), !GV->hasInternalLinkage());
571     }
572   } else {
573     assert(ACPV->isExtSymbol() && "unrecognized constant pool value");
574     MCSym = GetExternalSymbolSymbol(ACPV->getSymbol());
575   }
576
577   // Create an MCSymbol for the reference.
578   const MCExpr *Expr =
579     MCSymbolRefExpr::Create(MCSym, getModifierVariantKind(ACPV->getModifier()),
580                             OutContext);
581
582   if (ACPV->getPCAdjustment()) {
583     MCSymbol *PCLabel = getPICLabel(MAI->getPrivateGlobalPrefix(),
584                                     getFunctionNumber(),
585                                     ACPV->getLabelId(),
586                                     OutContext);
587     const MCExpr *PCRelExpr = MCSymbolRefExpr::Create(PCLabel, OutContext);
588     PCRelExpr =
589       MCBinaryExpr::CreateAdd(PCRelExpr,
590                               MCConstantExpr::Create(ACPV->getPCAdjustment(),
591                                                      OutContext),
592                               OutContext);
593     if (ACPV->mustAddCurrentAddress()) {
594       // We want "(<expr> - .)", but MC doesn't have a concept of the '.'
595       // label, so just emit a local label end reference that instead.
596       MCSymbol *DotSym = OutContext.CreateTempSymbol();
597       OutStreamer.EmitLabel(DotSym);
598       const MCExpr *DotExpr = MCSymbolRefExpr::Create(DotSym, OutContext);
599       PCRelExpr = MCBinaryExpr::CreateSub(PCRelExpr, DotExpr, OutContext);
600     }
601     Expr = MCBinaryExpr::CreateSub(Expr, PCRelExpr, OutContext);
602   }
603   OutStreamer.EmitValue(Expr, Size);
604 }
605
606 void ARMAsmPrinter::EmitJumpTable(const MachineInstr *MI) {
607   unsigned Opcode = MI->getOpcode();
608   int OpNum = 1;
609   if (Opcode == ARM::BR_JTadd)
610     OpNum = 2;
611   else if (Opcode == ARM::BR_JTm)
612     OpNum = 3;
613
614   const MachineOperand &MO1 = MI->getOperand(OpNum);
615   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
616   unsigned JTI = MO1.getIndex();
617
618   // Emit a label for the jump table.
619   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
620   OutStreamer.EmitLabel(JTISymbol);
621
622   // Emit each entry of the table.
623   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
624   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
625   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
626
627   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
628     MachineBasicBlock *MBB = JTBBs[i];
629     // Construct an MCExpr for the entry. We want a value of the form:
630     // (BasicBlockAddr - TableBeginAddr)
631     //
632     // For example, a table with entries jumping to basic blocks BB0 and BB1
633     // would look like:
634     // LJTI_0_0:
635     //    .word (LBB0 - LJTI_0_0)
636     //    .word (LBB1 - LJTI_0_0)
637     const MCExpr *Expr = MCSymbolRefExpr::Create(MBB->getSymbol(), OutContext);
638
639     if (TM.getRelocationModel() == Reloc::PIC_)
640       Expr = MCBinaryExpr::CreateSub(Expr, MCSymbolRefExpr::Create(JTISymbol,
641                                                                    OutContext),
642                                      OutContext);
643     OutStreamer.EmitValue(Expr, 4);
644   }
645 }
646
647 void ARMAsmPrinter::EmitJump2Table(const MachineInstr *MI) {
648   unsigned Opcode = MI->getOpcode();
649   int OpNum = (Opcode == ARM::t2BR_JT) ? 2 : 1;
650   const MachineOperand &MO1 = MI->getOperand(OpNum);
651   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
652   unsigned JTI = MO1.getIndex();
653
654   // Emit a label for the jump table.
655   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
656   OutStreamer.EmitLabel(JTISymbol);
657
658   // Emit each entry of the table.
659   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
660   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
661   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
662   unsigned OffsetWidth = 4;
663   if (MI->getOpcode() == ARM::t2TBB_JT)
664     OffsetWidth = 1;
665   else if (MI->getOpcode() == ARM::t2TBH_JT)
666     OffsetWidth = 2;
667
668   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
669     MachineBasicBlock *MBB = JTBBs[i];
670     const MCExpr *MBBSymbolExpr = MCSymbolRefExpr::Create(MBB->getSymbol(),
671                                                       OutContext);
672     // If this isn't a TBB or TBH, the entries are direct branch instructions.
673     if (OffsetWidth == 4) {
674       MCInst BrInst;
675       BrInst.setOpcode(ARM::t2B);
676       BrInst.addOperand(MCOperand::CreateExpr(MBBSymbolExpr));
677       OutStreamer.EmitInstruction(BrInst);
678       continue;
679     }
680     // Otherwise it's an offset from the dispatch instruction. Construct an
681     // MCExpr for the entry. We want a value of the form:
682     // (BasicBlockAddr - TableBeginAddr) / 2
683     //
684     // For example, a TBB table with entries jumping to basic blocks BB0 and BB1
685     // would look like:
686     // LJTI_0_0:
687     //    .byte (LBB0 - LJTI_0_0) / 2
688     //    .byte (LBB1 - LJTI_0_0) / 2
689     const MCExpr *Expr =
690       MCBinaryExpr::CreateSub(MBBSymbolExpr,
691                               MCSymbolRefExpr::Create(JTISymbol, OutContext),
692                               OutContext);
693     Expr = MCBinaryExpr::CreateDiv(Expr, MCConstantExpr::Create(2, OutContext),
694                                    OutContext);
695     OutStreamer.EmitValue(Expr, OffsetWidth);
696   }
697 }
698
699 void ARMAsmPrinter::PrintDebugValueComment(const MachineInstr *MI,
700                                            raw_ostream &OS) {
701   unsigned NOps = MI->getNumOperands();
702   assert(NOps==4);
703   OS << '\t' << MAI->getCommentString() << "DEBUG_VALUE: ";
704   // cast away const; DIetc do not take const operands for some reason.
705   DIVariable V(const_cast<MDNode *>(MI->getOperand(NOps-1).getMetadata()));
706   OS << V.getName();
707   OS << " <- ";
708   // Frame address.  Currently handles register +- offset only.
709   assert(MI->getOperand(0).isReg() && MI->getOperand(1).isImm());
710   OS << '['; printOperand(MI, 0, OS); OS << '+'; printOperand(MI, 1, OS);
711   OS << ']';
712   OS << "+";
713   printOperand(MI, NOps-2, OS);
714 }
715
716 void ARMAsmPrinter::EmitInstruction(const MachineInstr *MI) {
717   switch (MI->getOpcode()) {
718   default: break;
719   case ARM::t2ADDrSPi:
720   case ARM::t2ADDrSPi12:
721   case ARM::t2SUBrSPi:
722   case ARM::t2SUBrSPi12:
723     assert (MI->getOperand(1).getReg() == ARM::SP);
724     break;
725
726   case ARM::t2MOVi32imm: assert(0 && "Should be lowered by thumb2it pass");
727   case ARM::DBG_VALUE: {
728     if (isVerbose() && OutStreamer.hasRawTextSupport()) {
729       SmallString<128> TmpStr;
730       raw_svector_ostream OS(TmpStr);
731       PrintDebugValueComment(MI, OS);
732       OutStreamer.EmitRawText(StringRef(OS.str()));
733     }
734     return;
735   }
736   case ARM::LEApcrel: {
737     // FIXME: Need to also handle globals and externals
738     assert (MI->getOperand(1).isCPI());
739     unsigned LabelId = MI->getOperand(1).getIndex();
740     MCSymbol *Sym = GetCPISymbol(LabelId);
741     const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Sym, OutContext);
742     MCInst TmpInst;
743     TmpInst.setOpcode(ARM::ADR);
744     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
745     TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
746     // Add predicate operands.
747     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
748     TmpInst.addOperand(MCOperand::CreateReg(0));
749     OutStreamer.EmitInstruction(TmpInst);
750     return;
751   }
752   case ARM::LEApcrelJT: {
753     unsigned JTI = MI->getOperand(1).getIndex();
754     unsigned Id = MI->getOperand(2).getImm();
755     MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, Id);
756     const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(JTISymbol, OutContext);
757     MCInst TmpInst;
758     TmpInst.setOpcode(ARM::ADR);
759     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
760     TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
761     // Add predicate operands.
762     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
763     TmpInst.addOperand(MCOperand::CreateReg(0));
764     OutStreamer.EmitInstruction(TmpInst);
765     return;
766   }
767   case ARM::MOVPCRX: {
768     MCInst TmpInst;
769     TmpInst.setOpcode(ARM::MOVr);
770     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
771     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
772     // Add predicate operands.
773     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
774     TmpInst.addOperand(MCOperand::CreateReg(0));
775     // Add 's' bit operand (always reg0 for this)
776     TmpInst.addOperand(MCOperand::CreateReg(0));
777     OutStreamer.EmitInstruction(TmpInst);
778     return;
779   }
780   case ARM::BXr9_CALL:
781   case ARM::BX_CALL: {
782     {
783       MCInst TmpInst;
784       TmpInst.setOpcode(ARM::MOVr);
785       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
786       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
787       // Add predicate operands.
788       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
789       TmpInst.addOperand(MCOperand::CreateReg(0));
790       // Add 's' bit operand (always reg0 for this)
791       TmpInst.addOperand(MCOperand::CreateReg(0));
792       OutStreamer.EmitInstruction(TmpInst);
793     }
794     {
795       MCInst TmpInst;
796       TmpInst.setOpcode(ARM::BX);
797       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
798       OutStreamer.EmitInstruction(TmpInst);
799     }
800     return;
801   }
802   case ARM::BMOVPCRXr9_CALL:
803   case ARM::BMOVPCRX_CALL: {
804     {
805       MCInst TmpInst;
806       TmpInst.setOpcode(ARM::MOVr);
807       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
808       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
809       // Add predicate operands.
810       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
811       TmpInst.addOperand(MCOperand::CreateReg(0));
812       // Add 's' bit operand (always reg0 for this)
813       TmpInst.addOperand(MCOperand::CreateReg(0));
814       OutStreamer.EmitInstruction(TmpInst);
815     }
816     {
817       MCInst TmpInst;
818       TmpInst.setOpcode(ARM::MOVr);
819       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
820       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
821       // Add predicate operands.
822       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
823       TmpInst.addOperand(MCOperand::CreateReg(0));
824       // Add 's' bit operand (always reg0 for this)
825       TmpInst.addOperand(MCOperand::CreateReg(0));
826       OutStreamer.EmitInstruction(TmpInst);
827     }
828     return;
829   }
830   case ARM::tPICADD: {
831     // This is a pseudo op for a label + instruction sequence, which looks like:
832     // LPC0:
833     //     add r0, pc
834     // This adds the address of LPC0 to r0.
835
836     // Emit the label.
837     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
838                           getFunctionNumber(), MI->getOperand(2).getImm(),
839                           OutContext));
840
841     // Form and emit the add.
842     MCInst AddInst;
843     AddInst.setOpcode(ARM::tADDhirr);
844     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
845     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
846     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
847     // Add predicate operands.
848     AddInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
849     AddInst.addOperand(MCOperand::CreateReg(0));
850     OutStreamer.EmitInstruction(AddInst);
851     return;
852   }
853   case ARM::PICADD: {
854     // This is a pseudo op for a label + instruction sequence, which looks like:
855     // LPC0:
856     //     add r0, pc, r0
857     // This adds the address of LPC0 to r0.
858
859     // Emit the label.
860     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
861                           getFunctionNumber(), MI->getOperand(2).getImm(),
862                           OutContext));
863
864     // Form and emit the add.
865     MCInst AddInst;
866     AddInst.setOpcode(ARM::ADDrr);
867     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
868     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
869     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
870     // Add predicate operands.
871     AddInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
872     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
873     // Add 's' bit operand (always reg0 for this)
874     AddInst.addOperand(MCOperand::CreateReg(0));
875     OutStreamer.EmitInstruction(AddInst);
876     return;
877   }
878   case ARM::PICSTR:
879   case ARM::PICSTRB:
880   case ARM::PICSTRH:
881   case ARM::PICLDR:
882   case ARM::PICLDRB:
883   case ARM::PICLDRH:
884   case ARM::PICLDRSB:
885   case ARM::PICLDRSH: {
886     // This is a pseudo op for a label + instruction sequence, which looks like:
887     // LPC0:
888     //     OP r0, [pc, r0]
889     // The LCP0 label is referenced by a constant pool entry in order to get
890     // a PC-relative address at the ldr instruction.
891
892     // Emit the label.
893     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
894                           getFunctionNumber(), MI->getOperand(2).getImm(),
895                           OutContext));
896
897     // Form and emit the load
898     unsigned Opcode;
899     switch (MI->getOpcode()) {
900     default:
901       llvm_unreachable("Unexpected opcode!");
902     case ARM::PICSTR:   Opcode = ARM::STRrs; break;
903     case ARM::PICSTRB:  Opcode = ARM::STRBrs; break;
904     case ARM::PICSTRH:  Opcode = ARM::STRH; break;
905     case ARM::PICLDR:   Opcode = ARM::LDRrs; break;
906     case ARM::PICLDRB:  Opcode = ARM::LDRBrs; break;
907     case ARM::PICLDRH:  Opcode = ARM::LDRH; break;
908     case ARM::PICLDRSB: Opcode = ARM::LDRSB; break;
909     case ARM::PICLDRSH: Opcode = ARM::LDRSH; break;
910     }
911     MCInst LdStInst;
912     LdStInst.setOpcode(Opcode);
913     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
914     LdStInst.addOperand(MCOperand::CreateReg(ARM::PC));
915     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
916     LdStInst.addOperand(MCOperand::CreateImm(0));
917     // Add predicate operands.
918     LdStInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
919     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
920     OutStreamer.EmitInstruction(LdStInst);
921
922     return;
923   }
924   case ARM::CONSTPOOL_ENTRY: {
925     /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool
926     /// in the function.  The first operand is the ID# for this instruction, the
927     /// second is the index into the MachineConstantPool that this is, the third
928     /// is the size in bytes of this constant pool entry.
929     unsigned LabelId = (unsigned)MI->getOperand(0).getImm();
930     unsigned CPIdx   = (unsigned)MI->getOperand(1).getIndex();
931
932     EmitAlignment(2);
933     OutStreamer.EmitLabel(GetCPISymbol(LabelId));
934
935     const MachineConstantPoolEntry &MCPE = MCP->getConstants()[CPIdx];
936     if (MCPE.isMachineConstantPoolEntry())
937       EmitMachineConstantPoolValue(MCPE.Val.MachineCPVal);
938     else
939       EmitGlobalConstant(MCPE.Val.ConstVal);
940
941     return;
942   }
943   case ARM::t2BR_JT: {
944     // Lower and emit the instruction itself, then the jump table following it.
945     MCInst TmpInst;
946     TmpInst.setOpcode(ARM::tMOVgpr2gpr);
947     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
948     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
949     // Add predicate operands.
950     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
951     TmpInst.addOperand(MCOperand::CreateReg(0));
952     OutStreamer.EmitInstruction(TmpInst);
953     // Output the data for the jump table itself
954     EmitJump2Table(MI);
955     return;
956   }
957   case ARM::t2TBB_JT: {
958     // Lower and emit the instruction itself, then the jump table following it.
959     MCInst TmpInst;
960
961     TmpInst.setOpcode(ARM::t2TBB);
962     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
963     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
964     // Add predicate operands.
965     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
966     TmpInst.addOperand(MCOperand::CreateReg(0));
967     OutStreamer.EmitInstruction(TmpInst);
968     // Output the data for the jump table itself
969     EmitJump2Table(MI);
970     // Make sure the next instruction is 2-byte aligned.
971     EmitAlignment(1);
972     return;
973   }
974   case ARM::t2TBH_JT: {
975     // Lower and emit the instruction itself, then the jump table following it.
976     MCInst TmpInst;
977
978     TmpInst.setOpcode(ARM::t2TBH);
979     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
980     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
981     // Add predicate operands.
982     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
983     TmpInst.addOperand(MCOperand::CreateReg(0));
984     OutStreamer.EmitInstruction(TmpInst);
985     // Output the data for the jump table itself
986     EmitJump2Table(MI);
987     return;
988   }
989   case ARM::tBR_JTr:
990   case ARM::BR_JTr: {
991     // Lower and emit the instruction itself, then the jump table following it.
992     // mov pc, target
993     MCInst TmpInst;
994     unsigned Opc = MI->getOpcode() == ARM::BR_JTr ?
995       ARM::MOVr : ARM::tMOVgpr2gpr;
996     TmpInst.setOpcode(Opc);
997     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
998     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
999     // Add predicate operands.
1000     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1001     TmpInst.addOperand(MCOperand::CreateReg(0));
1002     // Add 's' bit operand (always reg0 for this)
1003     if (Opc == ARM::MOVr)
1004       TmpInst.addOperand(MCOperand::CreateReg(0));
1005     OutStreamer.EmitInstruction(TmpInst);
1006
1007     // Make sure the Thumb jump table is 4-byte aligned.
1008     if (Opc == ARM::tMOVr)
1009       EmitAlignment(2);
1010
1011     // Output the data for the jump table itself
1012     EmitJumpTable(MI);
1013     return;
1014   }
1015   case ARM::BR_JTm: {
1016     // Lower and emit the instruction itself, then the jump table following it.
1017     // ldr pc, target
1018     MCInst TmpInst;
1019     if (MI->getOperand(1).getReg() == 0) {
1020       // literal offset
1021       TmpInst.setOpcode(ARM::LDRi12);
1022       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1023       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1024       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
1025     } else {
1026       TmpInst.setOpcode(ARM::LDRrs);
1027       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1028       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1029       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1030       TmpInst.addOperand(MCOperand::CreateImm(0));
1031     }
1032     // Add predicate operands.
1033     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1034     TmpInst.addOperand(MCOperand::CreateReg(0));
1035     OutStreamer.EmitInstruction(TmpInst);
1036
1037     // Output the data for the jump table itself
1038     EmitJumpTable(MI);
1039     return;
1040   }
1041   case ARM::BR_JTadd: {
1042     // Lower and emit the instruction itself, then the jump table following it.
1043     // add pc, target, idx
1044     MCInst TmpInst;
1045     TmpInst.setOpcode(ARM::ADDrr);
1046     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1047     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1048     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1049     // Add predicate operands.
1050     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1051     TmpInst.addOperand(MCOperand::CreateReg(0));
1052     // Add 's' bit operand (always reg0 for this)
1053     TmpInst.addOperand(MCOperand::CreateReg(0));
1054     OutStreamer.EmitInstruction(TmpInst);
1055
1056     // Output the data for the jump table itself
1057     EmitJumpTable(MI);
1058     return;
1059   }
1060   case ARM::TRAP: {
1061     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1062     // FIXME: Remove this special case when they do.
1063     if (!Subtarget->isTargetDarwin()) {
1064       //.long 0xe7ffdefe @ trap
1065       uint32_t Val = 0xe7ffdefeUL;
1066       OutStreamer.AddComment("trap");
1067       OutStreamer.EmitIntValue(Val, 4);
1068       return;
1069     }
1070     break;
1071   }
1072   case ARM::tTRAP: {
1073     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1074     // FIXME: Remove this special case when they do.
1075     if (!Subtarget->isTargetDarwin()) {
1076       //.short 57086 @ trap
1077       uint16_t Val = 0xdefe;
1078       OutStreamer.AddComment("trap");
1079       OutStreamer.EmitIntValue(Val, 2);
1080       return;
1081     }
1082     break;
1083   }
1084   case ARM::t2Int_eh_sjlj_setjmp:
1085   case ARM::t2Int_eh_sjlj_setjmp_nofp:
1086   case ARM::tInt_eh_sjlj_setjmp: {
1087     // Two incoming args: GPR:$src, GPR:$val
1088     // mov $val, pc
1089     // adds $val, #7
1090     // str $val, [$src, #4]
1091     // movs r0, #0
1092     // b 1f
1093     // movs r0, #1
1094     // 1:
1095     unsigned SrcReg = MI->getOperand(0).getReg();
1096     unsigned ValReg = MI->getOperand(1).getReg();
1097     MCSymbol *Label = GetARMSJLJEHLabel();
1098     {
1099       MCInst TmpInst;
1100       TmpInst.setOpcode(ARM::tMOVgpr2tgpr);
1101       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1102       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1103       // 's' bit operand
1104       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1105       OutStreamer.AddComment("eh_setjmp begin");
1106       OutStreamer.EmitInstruction(TmpInst);
1107     }
1108     {
1109       MCInst TmpInst;
1110       TmpInst.setOpcode(ARM::tADDi3);
1111       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1112       // 's' bit operand
1113       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1114       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1115       TmpInst.addOperand(MCOperand::CreateImm(7));
1116       // Predicate.
1117       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1118       TmpInst.addOperand(MCOperand::CreateReg(0));
1119       OutStreamer.EmitInstruction(TmpInst);
1120     }
1121     {
1122       MCInst TmpInst;
1123       TmpInst.setOpcode(ARM::tSTR);
1124       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1125       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1126       // The offset immediate is #4. The operand value is scaled by 4 for the
1127       // tSTR instruction.
1128       TmpInst.addOperand(MCOperand::CreateImm(1));
1129       TmpInst.addOperand(MCOperand::CreateReg(0));
1130       // Predicate.
1131       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1132       TmpInst.addOperand(MCOperand::CreateReg(0));
1133       OutStreamer.EmitInstruction(TmpInst);
1134     }
1135     {
1136       MCInst TmpInst;
1137       TmpInst.setOpcode(ARM::tMOVi8);
1138       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1139       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1140       TmpInst.addOperand(MCOperand::CreateImm(0));
1141       // Predicate.
1142       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1143       TmpInst.addOperand(MCOperand::CreateReg(0));
1144       OutStreamer.EmitInstruction(TmpInst);
1145     }
1146     {
1147       const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Label, OutContext);
1148       MCInst TmpInst;
1149       TmpInst.setOpcode(ARM::tB);
1150       TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
1151       OutStreamer.EmitInstruction(TmpInst);
1152     }
1153     {
1154       MCInst TmpInst;
1155       TmpInst.setOpcode(ARM::tMOVi8);
1156       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1157       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1158       TmpInst.addOperand(MCOperand::CreateImm(1));
1159       // Predicate.
1160       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1161       TmpInst.addOperand(MCOperand::CreateReg(0));
1162       OutStreamer.AddComment("eh_setjmp end");
1163       OutStreamer.EmitInstruction(TmpInst);
1164     }
1165     OutStreamer.EmitLabel(Label);
1166     return;
1167   }
1168
1169   case ARM::Int_eh_sjlj_setjmp_nofp:
1170   case ARM::Int_eh_sjlj_setjmp: {
1171     // Two incoming args: GPR:$src, GPR:$val
1172     // add $val, pc, #8
1173     // str $val, [$src, #+4]
1174     // mov r0, #0
1175     // add pc, pc, #0
1176     // mov r0, #1
1177     unsigned SrcReg = MI->getOperand(0).getReg();
1178     unsigned ValReg = MI->getOperand(1).getReg();
1179
1180     {
1181       MCInst TmpInst;
1182       TmpInst.setOpcode(ARM::ADDri);
1183       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1184       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1185       TmpInst.addOperand(MCOperand::CreateImm(8));
1186       // Predicate.
1187       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1188       TmpInst.addOperand(MCOperand::CreateReg(0));
1189       // 's' bit operand (always reg0 for this).
1190       TmpInst.addOperand(MCOperand::CreateReg(0));
1191       OutStreamer.AddComment("eh_setjmp begin");
1192       OutStreamer.EmitInstruction(TmpInst);
1193     }
1194     {
1195       MCInst TmpInst;
1196       TmpInst.setOpcode(ARM::STRi12);
1197       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1198       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1199       TmpInst.addOperand(MCOperand::CreateImm(4));
1200       // Predicate.
1201       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1202       TmpInst.addOperand(MCOperand::CreateReg(0));
1203       OutStreamer.EmitInstruction(TmpInst);
1204     }
1205     {
1206       MCInst TmpInst;
1207       TmpInst.setOpcode(ARM::MOVi);
1208       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1209       TmpInst.addOperand(MCOperand::CreateImm(0));
1210       // Predicate.
1211       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1212       TmpInst.addOperand(MCOperand::CreateReg(0));
1213       // 's' bit operand (always reg0 for this).
1214       TmpInst.addOperand(MCOperand::CreateReg(0));
1215       OutStreamer.EmitInstruction(TmpInst);
1216     }
1217     {
1218       MCInst TmpInst;
1219       TmpInst.setOpcode(ARM::ADDri);
1220       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1221       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1222       TmpInst.addOperand(MCOperand::CreateImm(0));
1223       // Predicate.
1224       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1225       TmpInst.addOperand(MCOperand::CreateReg(0));
1226       // 's' bit operand (always reg0 for this).
1227       TmpInst.addOperand(MCOperand::CreateReg(0));
1228       OutStreamer.EmitInstruction(TmpInst);
1229     }
1230     {
1231       MCInst TmpInst;
1232       TmpInst.setOpcode(ARM::MOVi);
1233       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1234       TmpInst.addOperand(MCOperand::CreateImm(1));
1235       // Predicate.
1236       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1237       TmpInst.addOperand(MCOperand::CreateReg(0));
1238       // 's' bit operand (always reg0 for this).
1239       TmpInst.addOperand(MCOperand::CreateReg(0));
1240       OutStreamer.AddComment("eh_setjmp end");
1241       OutStreamer.EmitInstruction(TmpInst);
1242     }
1243     return;
1244   }
1245   case ARM::Int_eh_sjlj_longjmp: {
1246     // ldr sp, [$src, #8]
1247     // ldr $scratch, [$src, #4]
1248     // ldr r7, [$src]
1249     // bx $scratch
1250     unsigned SrcReg = MI->getOperand(0).getReg();
1251     unsigned ScratchReg = MI->getOperand(1).getReg();
1252     {
1253       MCInst TmpInst;
1254       TmpInst.setOpcode(ARM::LDRi12);
1255       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1256       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1257       TmpInst.addOperand(MCOperand::CreateImm(8));
1258       // Predicate.
1259       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1260       TmpInst.addOperand(MCOperand::CreateReg(0));
1261       OutStreamer.EmitInstruction(TmpInst);
1262     }
1263     {
1264       MCInst TmpInst;
1265       TmpInst.setOpcode(ARM::LDRi12);
1266       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1267       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1268       TmpInst.addOperand(MCOperand::CreateImm(4));
1269       // Predicate.
1270       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1271       TmpInst.addOperand(MCOperand::CreateReg(0));
1272       OutStreamer.EmitInstruction(TmpInst);
1273     }
1274     {
1275       MCInst TmpInst;
1276       TmpInst.setOpcode(ARM::LDRi12);
1277       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1278       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1279       TmpInst.addOperand(MCOperand::CreateImm(0));
1280       // Predicate.
1281       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1282       TmpInst.addOperand(MCOperand::CreateReg(0));
1283       OutStreamer.EmitInstruction(TmpInst);
1284     }
1285     {
1286       MCInst TmpInst;
1287       TmpInst.setOpcode(ARM::BX);
1288       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1289       // Predicate.
1290       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1291       TmpInst.addOperand(MCOperand::CreateReg(0));
1292       OutStreamer.EmitInstruction(TmpInst);
1293     }
1294     return;
1295   }
1296   case ARM::tInt_eh_sjlj_longjmp: {
1297     // ldr $scratch, [$src, #8]
1298     // mov sp, $scratch
1299     // ldr $scratch, [$src, #4]
1300     // ldr r7, [$src]
1301     // bx $scratch
1302     unsigned SrcReg = MI->getOperand(0).getReg();
1303     unsigned ScratchReg = MI->getOperand(1).getReg();
1304     {
1305       MCInst TmpInst;
1306       TmpInst.setOpcode(ARM::tLDR);
1307       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1308       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1309       // The offset immediate is #8. The operand value is scaled by 4 for the
1310       // tSTR instruction.
1311       TmpInst.addOperand(MCOperand::CreateImm(2));
1312       TmpInst.addOperand(MCOperand::CreateReg(0));
1313       // Predicate.
1314       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1315       TmpInst.addOperand(MCOperand::CreateReg(0));
1316       OutStreamer.EmitInstruction(TmpInst);
1317     }
1318     {
1319       MCInst TmpInst;
1320       TmpInst.setOpcode(ARM::tMOVtgpr2gpr);
1321       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1322       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1323       // Predicate.
1324       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1325       TmpInst.addOperand(MCOperand::CreateReg(0));
1326       OutStreamer.EmitInstruction(TmpInst);
1327     }
1328     {
1329       MCInst TmpInst;
1330       TmpInst.setOpcode(ARM::tLDR);
1331       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1332       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1333       TmpInst.addOperand(MCOperand::CreateImm(1));
1334       TmpInst.addOperand(MCOperand::CreateReg(0));
1335       // Predicate.
1336       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1337       TmpInst.addOperand(MCOperand::CreateReg(0));
1338       OutStreamer.EmitInstruction(TmpInst);
1339     }
1340     {
1341       MCInst TmpInst;
1342       TmpInst.setOpcode(ARM::tLDR);
1343       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1344       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1345       TmpInst.addOperand(MCOperand::CreateImm(0));
1346       TmpInst.addOperand(MCOperand::CreateReg(0));
1347       // Predicate.
1348       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1349       TmpInst.addOperand(MCOperand::CreateReg(0));
1350       OutStreamer.EmitInstruction(TmpInst);
1351     }
1352     {
1353       MCInst TmpInst;
1354       TmpInst.setOpcode(ARM::tBX_RET_vararg);
1355       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1356       // Predicate.
1357       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1358       TmpInst.addOperand(MCOperand::CreateReg(0));
1359       OutStreamer.EmitInstruction(TmpInst);
1360     }
1361     return;
1362   }
1363   }
1364
1365   MCInst TmpInst;
1366   LowerARMMachineInstrToMCInst(MI, TmpInst, *this);
1367   OutStreamer.EmitInstruction(TmpInst);
1368 }
1369
1370 //===----------------------------------------------------------------------===//
1371 // Target Registry Stuff
1372 //===----------------------------------------------------------------------===//
1373
1374 static MCInstPrinter *createARMMCInstPrinter(const Target &T,
1375                                              unsigned SyntaxVariant,
1376                                              const MCAsmInfo &MAI) {
1377   if (SyntaxVariant == 0)
1378     return new ARMInstPrinter(MAI);
1379   return 0;
1380 }
1381
1382 // Force static initialization.
1383 extern "C" void LLVMInitializeARMAsmPrinter() {
1384   RegisterAsmPrinter<ARMAsmPrinter> X(TheARMTarget);
1385   RegisterAsmPrinter<ARMAsmPrinter> Y(TheThumbTarget);
1386
1387   TargetRegistry::RegisterMCInstPrinter(TheARMTarget, createARMMCInstPrinter);
1388   TargetRegistry::RegisterMCInstPrinter(TheThumbTarget, createARMMCInstPrinter);
1389 }
1390