Refactor ARM STR/STRB instruction patterns into STR{B}i12 and STR{B}rs, like
[oota-llvm.git] / lib / Target / ARM / ARMAsmPrinter.cpp
1 //===-- ARMAsmPrinter.cpp - Print machine code to an ARM .s file ----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a printer that converts from our internal representation
11 // of machine-dependent LLVM code to GAS-format ARM assembly language.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "asm-printer"
16 #include "ARM.h"
17 #include "ARMBuildAttrs.h"
18 #include "ARMAddressingModes.h"
19 #include "ARMConstantPoolValue.h"
20 #include "InstPrinter/ARMInstPrinter.h"
21 #include "ARMMachineFunctionInfo.h"
22 #include "ARMMCInstLower.h"
23 #include "ARMTargetMachine.h"
24 #include "ARMTargetObjectFile.h"
25 #include "llvm/Analysis/DebugInfo.h"
26 #include "llvm/Constants.h"
27 #include "llvm/Module.h"
28 #include "llvm/Type.h"
29 #include "llvm/Assembly/Writer.h"
30 #include "llvm/CodeGen/AsmPrinter.h"
31 #include "llvm/CodeGen/MachineModuleInfoImpls.h"
32 #include "llvm/CodeGen/MachineFunctionPass.h"
33 #include "llvm/CodeGen/MachineJumpTableInfo.h"
34 #include "llvm/MC/MCAsmInfo.h"
35 #include "llvm/MC/MCAssembler.h"
36 #include "llvm/MC/MCContext.h"
37 #include "llvm/MC/MCExpr.h"
38 #include "llvm/MC/MCInst.h"
39 #include "llvm/MC/MCSectionMachO.h"
40 #include "llvm/MC/MCObjectStreamer.h"
41 #include "llvm/MC/MCStreamer.h"
42 #include "llvm/MC/MCSymbol.h"
43 #include "llvm/Target/Mangler.h"
44 #include "llvm/Target/TargetData.h"
45 #include "llvm/Target/TargetMachine.h"
46 #include "llvm/Target/TargetOptions.h"
47 #include "llvm/Target/TargetRegistry.h"
48 #include "llvm/ADT/SmallPtrSet.h"
49 #include "llvm/ADT/SmallString.h"
50 #include "llvm/ADT/StringExtras.h"
51 #include "llvm/Support/CommandLine.h"
52 #include "llvm/Support/Debug.h"
53 #include "llvm/Support/ErrorHandling.h"
54 #include "llvm/Support/raw_ostream.h"
55 #include <cctype>
56 using namespace llvm;
57
58 namespace llvm {
59   namespace ARM {
60     enum DW_ISA {
61       DW_ISA_ARM_thumb = 1,
62       DW_ISA_ARM_arm = 2
63     };
64   }
65 }
66
67 namespace {
68
69   // Per section and per symbol attributes are not supported.
70   // To implement them we would need the ability to delay this emission
71   // until the assembly file is fully parsed/generated as only then do we
72   // know the symbol and section numbers.
73   class AttributeEmitter {
74   public:
75     virtual void MaybeSwitchVendor(StringRef Vendor) = 0;
76     virtual void EmitAttribute(unsigned Attribute, unsigned Value) = 0;
77     virtual void Finish() = 0;
78     virtual ~AttributeEmitter() {}
79   };
80
81   class AsmAttributeEmitter : public AttributeEmitter {
82     MCStreamer &Streamer;
83
84   public:
85     AsmAttributeEmitter(MCStreamer &Streamer_) : Streamer(Streamer_) {}
86     void MaybeSwitchVendor(StringRef Vendor) { }
87
88     void EmitAttribute(unsigned Attribute, unsigned Value) {
89       Streamer.EmitRawText("\t.eabi_attribute " +
90                            Twine(Attribute) + ", " + Twine(Value));
91     }
92
93     void Finish() { }
94   };
95
96   class ObjectAttributeEmitter : public AttributeEmitter {
97     MCObjectStreamer &Streamer;
98     StringRef CurrentVendor;
99     SmallString<64> Contents;
100
101   public:
102     ObjectAttributeEmitter(MCObjectStreamer &Streamer_) :
103       Streamer(Streamer_), CurrentVendor("") { }
104
105     void MaybeSwitchVendor(StringRef Vendor) {
106       assert(!Vendor.empty() && "Vendor cannot be empty.");
107
108       if (CurrentVendor.empty())
109         CurrentVendor = Vendor;
110       else if (CurrentVendor == Vendor)
111         return;
112       else
113         Finish();
114
115       CurrentVendor = Vendor;
116
117       assert(Contents.size() == 0);
118     }
119
120     void EmitAttribute(unsigned Attribute, unsigned Value) {
121       // FIXME: should be ULEB
122       Contents += Attribute;
123       Contents += Value;
124     }
125
126     void Finish() {
127       const size_t ContentsSize = Contents.size();
128
129       // Vendor size + Vendor name + '\0'
130       const size_t VendorHeaderSize = 4 + CurrentVendor.size() + 1;
131
132       // Tag + Tag Size
133       const size_t TagHeaderSize = 1 + 4;
134
135       Streamer.EmitIntValue(VendorHeaderSize + TagHeaderSize + ContentsSize, 4);
136       Streamer.EmitBytes(CurrentVendor, 0);
137       Streamer.EmitIntValue(0, 1); // '\0'
138
139       Streamer.EmitIntValue(ARMBuildAttrs::File, 1);
140       Streamer.EmitIntValue(TagHeaderSize + ContentsSize, 4);
141
142       Streamer.EmitBytes(Contents, 0);
143
144       Contents.clear();
145     }
146   };
147
148   class ARMAsmPrinter : public AsmPrinter {
149
150     /// Subtarget - Keep a pointer to the ARMSubtarget around so that we can
151     /// make the right decision when printing asm code for different targets.
152     const ARMSubtarget *Subtarget;
153
154     /// AFI - Keep a pointer to ARMFunctionInfo for the current
155     /// MachineFunction.
156     ARMFunctionInfo *AFI;
157
158     /// MCP - Keep a pointer to constantpool entries of the current
159     /// MachineFunction.
160     const MachineConstantPool *MCP;
161
162   public:
163     explicit ARMAsmPrinter(TargetMachine &TM, MCStreamer &Streamer)
164       : AsmPrinter(TM, Streamer), AFI(NULL), MCP(NULL) {
165       Subtarget = &TM.getSubtarget<ARMSubtarget>();
166     }
167
168     virtual const char *getPassName() const {
169       return "ARM Assembly Printer";
170     }
171
172     void printOperand(const MachineInstr *MI, int OpNum, raw_ostream &O,
173                       const char *Modifier = 0);
174
175     virtual bool PrintAsmOperand(const MachineInstr *MI, unsigned OpNum,
176                                  unsigned AsmVariant, const char *ExtraCode,
177                                  raw_ostream &O);
178     virtual bool PrintAsmMemoryOperand(const MachineInstr *MI, unsigned OpNum,
179                                        unsigned AsmVariant,
180                                        const char *ExtraCode, raw_ostream &O);
181
182     void EmitJumpTable(const MachineInstr *MI);
183     void EmitJump2Table(const MachineInstr *MI);
184     virtual void EmitInstruction(const MachineInstr *MI);
185     bool runOnMachineFunction(MachineFunction &F);
186
187     virtual void EmitConstantPool() {} // we emit constant pools customly!
188     virtual void EmitFunctionEntryLabel();
189     void EmitStartOfAsmFile(Module &M);
190     void EmitEndOfAsmFile(Module &M);
191
192   private:
193     // Helpers for EmitStartOfAsmFile() and EmitEndOfAsmFile()
194     void emitAttributes();
195
196     // Helper for ELF .o only
197     void emitARMAttributeSection();
198
199   public:
200     void PrintDebugValueComment(const MachineInstr *MI, raw_ostream &OS);
201
202     MachineLocation getDebugValueLocation(const MachineInstr *MI) const {
203       MachineLocation Location;
204       assert (MI->getNumOperands() == 4 && "Invalid no. of machine operands!");
205       // Frame address.  Currently handles register +- offset only.
206       if (MI->getOperand(0).isReg() && MI->getOperand(1).isImm())
207         Location.set(MI->getOperand(0).getReg(), MI->getOperand(1).getImm());
208       else {
209         DEBUG(dbgs() << "DBG_VALUE instruction ignored! " << *MI << "\n");
210       }
211       return Location;
212     }
213
214     virtual unsigned getISAEncoding() {
215       // ARM/Darwin adds ISA to the DWARF info for each function.
216       if (!Subtarget->isTargetDarwin())
217         return 0;
218       return Subtarget->isThumb() ?
219         llvm::ARM::DW_ISA_ARM_thumb : llvm::ARM::DW_ISA_ARM_arm;
220     }
221
222     MCSymbol *GetARMSetPICJumpTableLabel2(unsigned uid, unsigned uid2,
223                                           const MachineBasicBlock *MBB) const;
224     MCSymbol *GetARMJTIPICJumpTableLabel2(unsigned uid, unsigned uid2) const;
225
226     MCSymbol *GetARMSJLJEHLabel(void) const;
227
228     /// EmitMachineConstantPoolValue - Print a machine constantpool value to
229     /// the .s file.
230     virtual void EmitMachineConstantPoolValue(MachineConstantPoolValue *MCPV) {
231       SmallString<128> Str;
232       raw_svector_ostream OS(Str);
233       EmitMachineConstantPoolValue(MCPV, OS);
234       OutStreamer.EmitRawText(OS.str());
235     }
236
237     void EmitMachineConstantPoolValue(MachineConstantPoolValue *MCPV,
238                                       raw_ostream &O) {
239       switch (TM.getTargetData()->getTypeAllocSize(MCPV->getType())) {
240       case 1: O << MAI->getData8bitsDirective(0); break;
241       case 2: O << MAI->getData16bitsDirective(0); break;
242       case 4: O << MAI->getData32bitsDirective(0); break;
243       default: assert(0 && "Unknown CPV size");
244       }
245
246       ARMConstantPoolValue *ACPV = static_cast<ARMConstantPoolValue*>(MCPV);
247
248       if (ACPV->isLSDA()) {
249         O << MAI->getPrivateGlobalPrefix() << "_LSDA_" << getFunctionNumber();
250       } else if (ACPV->isBlockAddress()) {
251         O << *GetBlockAddressSymbol(ACPV->getBlockAddress());
252       } else if (ACPV->isGlobalValue()) {
253         const GlobalValue *GV = ACPV->getGV();
254         bool isIndirect = Subtarget->isTargetDarwin() &&
255           Subtarget->GVIsIndirectSymbol(GV, TM.getRelocationModel());
256         if (!isIndirect)
257           O << *Mang->getSymbol(GV);
258         else {
259           // FIXME: Remove this when Darwin transition to @GOT like syntax.
260           MCSymbol *Sym = GetSymbolWithGlobalValueBase(GV, "$non_lazy_ptr");
261           O << *Sym;
262
263           MachineModuleInfoMachO &MMIMachO =
264             MMI->getObjFileInfo<MachineModuleInfoMachO>();
265           MachineModuleInfoImpl::StubValueTy &StubSym =
266             GV->hasHiddenVisibility() ? MMIMachO.getHiddenGVStubEntry(Sym) :
267                                         MMIMachO.getGVStubEntry(Sym);
268           if (StubSym.getPointer() == 0)
269             StubSym = MachineModuleInfoImpl::
270               StubValueTy(Mang->getSymbol(GV), !GV->hasInternalLinkage());
271         }
272       } else {
273         assert(ACPV->isExtSymbol() && "unrecognized constant pool value");
274         O << *GetExternalSymbolSymbol(ACPV->getSymbol());
275       }
276
277       if (ACPV->hasModifier()) O << "(" << ACPV->getModifier() << ")";
278       if (ACPV->getPCAdjustment() != 0) {
279         O << "-(" << MAI->getPrivateGlobalPrefix() << "PC"
280           << getFunctionNumber() << "_"  << ACPV->getLabelId()
281           << "+" << (unsigned)ACPV->getPCAdjustment();
282          if (ACPV->mustAddCurrentAddress())
283            O << "-.";
284          O << ')';
285       }
286     }
287   };
288 } // end of anonymous namespace
289
290 void ARMAsmPrinter::EmitFunctionEntryLabel() {
291   if (AFI->isThumbFunction()) {
292     OutStreamer.EmitRawText(StringRef("\t.code\t16"));
293     if (!Subtarget->isTargetDarwin())
294       OutStreamer.EmitRawText(StringRef("\t.thumb_func"));
295     else {
296       // This needs to emit to a temporary string to get properly quoted
297       // MCSymbols when they have spaces in them.
298       SmallString<128> Tmp;
299       raw_svector_ostream OS(Tmp);
300       OS << "\t.thumb_func\t" << *CurrentFnSym;
301       OutStreamer.EmitRawText(OS.str());
302     }
303   }
304
305   OutStreamer.EmitLabel(CurrentFnSym);
306 }
307
308 /// runOnMachineFunction - This uses the EmitInstruction()
309 /// method to print assembly for each instruction.
310 ///
311 bool ARMAsmPrinter::runOnMachineFunction(MachineFunction &MF) {
312   AFI = MF.getInfo<ARMFunctionInfo>();
313   MCP = MF.getConstantPool();
314
315   return AsmPrinter::runOnMachineFunction(MF);
316 }
317
318 void ARMAsmPrinter::printOperand(const MachineInstr *MI, int OpNum,
319                                  raw_ostream &O, const char *Modifier) {
320   const MachineOperand &MO = MI->getOperand(OpNum);
321   unsigned TF = MO.getTargetFlags();
322
323   switch (MO.getType()) {
324   default:
325     assert(0 && "<unknown operand type>");
326   case MachineOperand::MO_Register: {
327     unsigned Reg = MO.getReg();
328     assert(TargetRegisterInfo::isPhysicalRegister(Reg));
329     assert(!MO.getSubReg() && "Subregs should be eliminated!");
330     O << ARMInstPrinter::getRegisterName(Reg);
331     break;
332   }
333   case MachineOperand::MO_Immediate: {
334     int64_t Imm = MO.getImm();
335     O << '#';
336     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
337         (TF == ARMII::MO_LO16))
338       O << ":lower16:";
339     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
340              (TF == ARMII::MO_HI16))
341       O << ":upper16:";
342     O << Imm;
343     break;
344   }
345   case MachineOperand::MO_MachineBasicBlock:
346     O << *MO.getMBB()->getSymbol();
347     return;
348   case MachineOperand::MO_GlobalAddress: {
349     const GlobalValue *GV = MO.getGlobal();
350     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
351         (TF & ARMII::MO_LO16))
352       O << ":lower16:";
353     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
354              (TF & ARMII::MO_HI16))
355       O << ":upper16:";
356     O << *Mang->getSymbol(GV);
357
358     printOffset(MO.getOffset(), O);
359     if (TF == ARMII::MO_PLT)
360       O << "(PLT)";
361     break;
362   }
363   case MachineOperand::MO_ExternalSymbol: {
364     O << *GetExternalSymbolSymbol(MO.getSymbolName());
365     if (TF == ARMII::MO_PLT)
366       O << "(PLT)";
367     break;
368   }
369   case MachineOperand::MO_ConstantPoolIndex:
370     O << *GetCPISymbol(MO.getIndex());
371     break;
372   case MachineOperand::MO_JumpTableIndex:
373     O << *GetJTISymbol(MO.getIndex());
374     break;
375   }
376 }
377
378 //===--------------------------------------------------------------------===//
379
380 MCSymbol *ARMAsmPrinter::
381 GetARMSetPICJumpTableLabel2(unsigned uid, unsigned uid2,
382                             const MachineBasicBlock *MBB) const {
383   SmallString<60> Name;
384   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix()
385     << getFunctionNumber() << '_' << uid << '_' << uid2
386     << "_set_" << MBB->getNumber();
387   return OutContext.GetOrCreateSymbol(Name.str());
388 }
389
390 MCSymbol *ARMAsmPrinter::
391 GetARMJTIPICJumpTableLabel2(unsigned uid, unsigned uid2) const {
392   SmallString<60> Name;
393   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "JTI"
394     << getFunctionNumber() << '_' << uid << '_' << uid2;
395   return OutContext.GetOrCreateSymbol(Name.str());
396 }
397
398
399 MCSymbol *ARMAsmPrinter::GetARMSJLJEHLabel(void) const {
400   SmallString<60> Name;
401   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "SJLJEH"
402     << getFunctionNumber();
403   return OutContext.GetOrCreateSymbol(Name.str());
404 }
405
406 bool ARMAsmPrinter::PrintAsmOperand(const MachineInstr *MI, unsigned OpNum,
407                                     unsigned AsmVariant, const char *ExtraCode,
408                                     raw_ostream &O) {
409   // Does this asm operand have a single letter operand modifier?
410   if (ExtraCode && ExtraCode[0]) {
411     if (ExtraCode[1] != 0) return true; // Unknown modifier.
412
413     switch (ExtraCode[0]) {
414     default: return true;  // Unknown modifier.
415     case 'a': // Print as a memory address.
416       if (MI->getOperand(OpNum).isReg()) {
417         O << "["
418           << ARMInstPrinter::getRegisterName(MI->getOperand(OpNum).getReg())
419           << "]";
420         return false;
421       }
422       // Fallthrough
423     case 'c': // Don't print "#" before an immediate operand.
424       if (!MI->getOperand(OpNum).isImm())
425         return true;
426       O << MI->getOperand(OpNum).getImm();
427       return false;
428     case 'P': // Print a VFP double precision register.
429     case 'q': // Print a NEON quad precision register.
430       printOperand(MI, OpNum, O);
431       return false;
432     case 'Q':
433     case 'R':
434     case 'H':
435       report_fatal_error("llvm does not support 'Q', 'R', and 'H' modifiers!");
436       return true;
437     }
438   }
439
440   printOperand(MI, OpNum, O);
441   return false;
442 }
443
444 bool ARMAsmPrinter::PrintAsmMemoryOperand(const MachineInstr *MI,
445                                           unsigned OpNum, unsigned AsmVariant,
446                                           const char *ExtraCode,
447                                           raw_ostream &O) {
448   if (ExtraCode && ExtraCode[0])
449     return true; // Unknown modifier.
450
451   const MachineOperand &MO = MI->getOperand(OpNum);
452   assert(MO.isReg() && "unexpected inline asm memory operand");
453   O << "[" << ARMInstPrinter::getRegisterName(MO.getReg()) << "]";
454   return false;
455 }
456
457 void ARMAsmPrinter::EmitStartOfAsmFile(Module &M) {
458   if (Subtarget->isTargetDarwin()) {
459     Reloc::Model RelocM = TM.getRelocationModel();
460     if (RelocM == Reloc::PIC_ || RelocM == Reloc::DynamicNoPIC) {
461       // Declare all the text sections up front (before the DWARF sections
462       // emitted by AsmPrinter::doInitialization) so the assembler will keep
463       // them together at the beginning of the object file.  This helps
464       // avoid out-of-range branches that are due a fundamental limitation of
465       // the way symbol offsets are encoded with the current Darwin ARM
466       // relocations.
467       const TargetLoweringObjectFileMachO &TLOFMacho =
468         static_cast<const TargetLoweringObjectFileMachO &>(
469           getObjFileLowering());
470       OutStreamer.SwitchSection(TLOFMacho.getTextSection());
471       OutStreamer.SwitchSection(TLOFMacho.getTextCoalSection());
472       OutStreamer.SwitchSection(TLOFMacho.getConstTextCoalSection());
473       if (RelocM == Reloc::DynamicNoPIC) {
474         const MCSection *sect =
475           OutContext.getMachOSection("__TEXT", "__symbol_stub4",
476                                      MCSectionMachO::S_SYMBOL_STUBS,
477                                      12, SectionKind::getText());
478         OutStreamer.SwitchSection(sect);
479       } else {
480         const MCSection *sect =
481           OutContext.getMachOSection("__TEXT", "__picsymbolstub4",
482                                      MCSectionMachO::S_SYMBOL_STUBS,
483                                      16, SectionKind::getText());
484         OutStreamer.SwitchSection(sect);
485       }
486       const MCSection *StaticInitSect =
487         OutContext.getMachOSection("__TEXT", "__StaticInit",
488                                    MCSectionMachO::S_REGULAR |
489                                    MCSectionMachO::S_ATTR_PURE_INSTRUCTIONS,
490                                    SectionKind::getText());
491       OutStreamer.SwitchSection(StaticInitSect);
492     }
493   }
494
495   // Use unified assembler syntax.
496   OutStreamer.EmitAssemblerFlag(MCAF_SyntaxUnified);
497
498   // Emit ARM Build Attributes
499   if (Subtarget->isTargetELF()) {
500
501     emitAttributes();
502   }
503 }
504
505
506 void ARMAsmPrinter::EmitEndOfAsmFile(Module &M) {
507   if (Subtarget->isTargetDarwin()) {
508     // All darwin targets use mach-o.
509     const TargetLoweringObjectFileMachO &TLOFMacho =
510       static_cast<const TargetLoweringObjectFileMachO &>(getObjFileLowering());
511     MachineModuleInfoMachO &MMIMacho =
512       MMI->getObjFileInfo<MachineModuleInfoMachO>();
513
514     // Output non-lazy-pointers for external and common global variables.
515     MachineModuleInfoMachO::SymbolListTy Stubs = MMIMacho.GetGVStubList();
516
517     if (!Stubs.empty()) {
518       // Switch with ".non_lazy_symbol_pointer" directive.
519       OutStreamer.SwitchSection(TLOFMacho.getNonLazySymbolPointerSection());
520       EmitAlignment(2);
521       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
522         // L_foo$stub:
523         OutStreamer.EmitLabel(Stubs[i].first);
524         //   .indirect_symbol _foo
525         MachineModuleInfoImpl::StubValueTy &MCSym = Stubs[i].second;
526         OutStreamer.EmitSymbolAttribute(MCSym.getPointer(),MCSA_IndirectSymbol);
527
528         if (MCSym.getInt())
529           // External to current translation unit.
530           OutStreamer.EmitIntValue(0, 4/*size*/, 0/*addrspace*/);
531         else
532           // Internal to current translation unit.
533           //
534           // When we place the LSDA into the TEXT section, the type info
535           // pointers need to be indirect and pc-rel. We accomplish this by
536           // using NLPs; however, sometimes the types are local to the file.
537           // We need to fill in the value for the NLP in those cases.
538           OutStreamer.EmitValue(MCSymbolRefExpr::Create(MCSym.getPointer(),
539                                                         OutContext),
540                                 4/*size*/, 0/*addrspace*/);
541       }
542
543       Stubs.clear();
544       OutStreamer.AddBlankLine();
545     }
546
547     Stubs = MMIMacho.GetHiddenGVStubList();
548     if (!Stubs.empty()) {
549       OutStreamer.SwitchSection(getObjFileLowering().getDataSection());
550       EmitAlignment(2);
551       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
552         // L_foo$stub:
553         OutStreamer.EmitLabel(Stubs[i].first);
554         //   .long _foo
555         OutStreamer.EmitValue(MCSymbolRefExpr::
556                               Create(Stubs[i].second.getPointer(),
557                                      OutContext),
558                               4/*size*/, 0/*addrspace*/);
559       }
560
561       Stubs.clear();
562       OutStreamer.AddBlankLine();
563     }
564
565     // Funny Darwin hack: This flag tells the linker that no global symbols
566     // contain code that falls through to other global symbols (e.g. the obvious
567     // implementation of multiple entry points).  If this doesn't occur, the
568     // linker can safely perform dead code stripping.  Since LLVM never
569     // generates code that does this, it is always safe to set.
570     OutStreamer.EmitAssemblerFlag(MCAF_SubsectionsViaSymbols);
571   }
572 }
573
574 //===----------------------------------------------------------------------===//
575 // Helper routines for EmitStartOfAsmFile() and EmitEndOfAsmFile()
576 // FIXME:
577 // The following seem like one-off assembler flags, but they actually need
578 // to appear in the .ARM.attributes section in ELF.
579 // Instead of subclassing the MCELFStreamer, we do the work here.
580
581 void ARMAsmPrinter::emitAttributes() {
582
583   emitARMAttributeSection();
584
585   AttributeEmitter *AttrEmitter;
586   if (OutStreamer.hasRawTextSupport())
587     AttrEmitter = new AsmAttributeEmitter(OutStreamer);
588   else {
589     MCObjectStreamer &O = static_cast<MCObjectStreamer&>(OutStreamer);
590     AttrEmitter = new ObjectAttributeEmitter(O);
591   }
592
593   AttrEmitter->MaybeSwitchVendor("aeabi");
594
595   std::string CPUString = Subtarget->getCPUString();
596   if (OutStreamer.hasRawTextSupport()) {
597     if (CPUString != "generic")
598       OutStreamer.EmitRawText(StringRef("\t.cpu ") + CPUString);
599   } else {
600     assert(CPUString == "generic" && "Unsupported .cpu attribute for ELF/.o");
601     // FIXME: Why these defaults?
602     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch, ARMBuildAttrs::v4T);
603     AttrEmitter->EmitAttribute(ARMBuildAttrs::ARM_ISA_use, 1);
604     AttrEmitter->EmitAttribute(ARMBuildAttrs::THUMB_ISA_use, 1);
605   }
606
607   // FIXME: Emit FPU type
608   if (Subtarget->hasVFP2())
609     AttrEmitter->EmitAttribute(ARMBuildAttrs::VFP_arch, 2);
610
611   // Signal various FP modes.
612   if (!UnsafeFPMath) {
613     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_denormal, 1);
614     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_exceptions, 1);
615   }
616
617   if (NoInfsFPMath && NoNaNsFPMath)
618     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model, 1);
619   else
620     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model, 3);
621
622   // 8-bytes alignment stuff.
623   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_needed, 1);
624   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_preserved, 1);
625
626   // Hard float.  Use both S and D registers and conform to AAPCS-VFP.
627   if (Subtarget->isAAPCS_ABI() && FloatABIType == FloatABI::Hard) {
628     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_HardFP_use, 3);
629     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_VFP_args, 1);
630   }
631   // FIXME: Should we signal R9 usage?
632
633   AttrEmitter->EmitAttribute(ARMBuildAttrs::DIV_use, 1);
634
635   AttrEmitter->Finish();
636   delete AttrEmitter;
637 }
638
639 void ARMAsmPrinter::emitARMAttributeSection() {
640   // <format-version>
641   // [ <section-length> "vendor-name"
642   // [ <file-tag> <size> <attribute>*
643   //   | <section-tag> <size> <section-number>* 0 <attribute>*
644   //   | <symbol-tag> <size> <symbol-number>* 0 <attribute>*
645   //   ]+
646   // ]*
647
648   if (OutStreamer.hasRawTextSupport())
649     return;
650
651   const ARMElfTargetObjectFile &TLOFELF =
652     static_cast<const ARMElfTargetObjectFile &>
653     (getObjFileLowering());
654
655   OutStreamer.SwitchSection(TLOFELF.getAttributesSection());
656
657   // Format version
658   OutStreamer.EmitIntValue(0x41, 1);
659 }
660
661 //===----------------------------------------------------------------------===//
662
663 static MCSymbol *getPICLabel(const char *Prefix, unsigned FunctionNumber,
664                              unsigned LabelId, MCContext &Ctx) {
665
666   MCSymbol *Label = Ctx.GetOrCreateSymbol(Twine(Prefix)
667                        + "PC" + Twine(FunctionNumber) + "_" + Twine(LabelId));
668   return Label;
669 }
670
671 void ARMAsmPrinter::EmitJumpTable(const MachineInstr *MI) {
672   unsigned Opcode = MI->getOpcode();
673   int OpNum = 1;
674   if (Opcode == ARM::BR_JTadd)
675     OpNum = 2;
676   else if (Opcode == ARM::BR_JTm)
677     OpNum = 3;
678
679   const MachineOperand &MO1 = MI->getOperand(OpNum);
680   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
681   unsigned JTI = MO1.getIndex();
682
683   // Emit a label for the jump table.
684   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
685   OutStreamer.EmitLabel(JTISymbol);
686
687   // Emit each entry of the table.
688   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
689   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
690   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
691
692   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
693     MachineBasicBlock *MBB = JTBBs[i];
694     // Construct an MCExpr for the entry. We want a value of the form:
695     // (BasicBlockAddr - TableBeginAddr)
696     //
697     // For example, a table with entries jumping to basic blocks BB0 and BB1
698     // would look like:
699     // LJTI_0_0:
700     //    .word (LBB0 - LJTI_0_0)
701     //    .word (LBB1 - LJTI_0_0)
702     const MCExpr *Expr = MCSymbolRefExpr::Create(MBB->getSymbol(), OutContext);
703
704     if (TM.getRelocationModel() == Reloc::PIC_)
705       Expr = MCBinaryExpr::CreateSub(Expr, MCSymbolRefExpr::Create(JTISymbol,
706                                                                    OutContext),
707                                      OutContext);
708     OutStreamer.EmitValue(Expr, 4);
709   }
710 }
711
712 void ARMAsmPrinter::EmitJump2Table(const MachineInstr *MI) {
713   unsigned Opcode = MI->getOpcode();
714   int OpNum = (Opcode == ARM::t2BR_JT) ? 2 : 1;
715   const MachineOperand &MO1 = MI->getOperand(OpNum);
716   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
717   unsigned JTI = MO1.getIndex();
718
719   // Emit a label for the jump table.
720   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
721   OutStreamer.EmitLabel(JTISymbol);
722
723   // Emit each entry of the table.
724   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
725   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
726   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
727   unsigned OffsetWidth = 4;
728   if (MI->getOpcode() == ARM::t2TBB)
729     OffsetWidth = 1;
730   else if (MI->getOpcode() == ARM::t2TBH)
731     OffsetWidth = 2;
732
733   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
734     MachineBasicBlock *MBB = JTBBs[i];
735     const MCExpr *MBBSymbolExpr = MCSymbolRefExpr::Create(MBB->getSymbol(),
736                                                       OutContext);
737     // If this isn't a TBB or TBH, the entries are direct branch instructions.
738     if (OffsetWidth == 4) {
739       MCInst BrInst;
740       BrInst.setOpcode(ARM::t2B);
741       BrInst.addOperand(MCOperand::CreateExpr(MBBSymbolExpr));
742       OutStreamer.EmitInstruction(BrInst);
743       continue;
744     }
745     // Otherwise it's an offset from the dispatch instruction. Construct an
746     // MCExpr for the entry. We want a value of the form:
747     // (BasicBlockAddr - TableBeginAddr) / 2
748     //
749     // For example, a TBB table with entries jumping to basic blocks BB0 and BB1
750     // would look like:
751     // LJTI_0_0:
752     //    .byte (LBB0 - LJTI_0_0) / 2
753     //    .byte (LBB1 - LJTI_0_0) / 2
754     const MCExpr *Expr =
755       MCBinaryExpr::CreateSub(MBBSymbolExpr,
756                               MCSymbolRefExpr::Create(JTISymbol, OutContext),
757                               OutContext);
758     Expr = MCBinaryExpr::CreateDiv(Expr, MCConstantExpr::Create(2, OutContext),
759                                    OutContext);
760     OutStreamer.EmitValue(Expr, OffsetWidth);
761   }
762
763   // Make sure the instruction that follows TBB is 2-byte aligned.
764   // FIXME: Constant island pass should insert an "ALIGN" instruction instead.
765   if (MI->getOpcode() == ARM::t2TBB)
766     EmitAlignment(1);
767 }
768
769 void ARMAsmPrinter::PrintDebugValueComment(const MachineInstr *MI,
770                                            raw_ostream &OS) {
771   unsigned NOps = MI->getNumOperands();
772   assert(NOps==4);
773   OS << '\t' << MAI->getCommentString() << "DEBUG_VALUE: ";
774   // cast away const; DIetc do not take const operands for some reason.
775   DIVariable V(const_cast<MDNode *>(MI->getOperand(NOps-1).getMetadata()));
776   OS << V.getName();
777   OS << " <- ";
778   // Frame address.  Currently handles register +- offset only.
779   assert(MI->getOperand(0).isReg() && MI->getOperand(1).isImm());
780   OS << '['; printOperand(MI, 0, OS); OS << '+'; printOperand(MI, 1, OS);
781   OS << ']';
782   OS << "+";
783   printOperand(MI, NOps-2, OS);
784 }
785
786 void ARMAsmPrinter::EmitInstruction(const MachineInstr *MI) {
787   ARMMCInstLower MCInstLowering(OutContext, *Mang, *this);
788   switch (MI->getOpcode()) {
789   case ARM::t2MOVi32imm:
790     assert(0 && "Should be lowered by thumb2it pass");
791   default: break;
792   case ARM::DBG_VALUE: {
793     if (isVerbose() && OutStreamer.hasRawTextSupport()) {
794       SmallString<128> TmpStr;
795       raw_svector_ostream OS(TmpStr);
796       PrintDebugValueComment(MI, OS);
797       OutStreamer.EmitRawText(StringRef(OS.str()));
798     }
799     return;
800   }
801   case ARM::tPICADD: {
802     // This is a pseudo op for a label + instruction sequence, which looks like:
803     // LPC0:
804     //     add r0, pc
805     // This adds the address of LPC0 to r0.
806
807     // Emit the label.
808     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
809                           getFunctionNumber(), MI->getOperand(2).getImm(),
810                           OutContext));
811
812     // Form and emit the add.
813     MCInst AddInst;
814     AddInst.setOpcode(ARM::tADDhirr);
815     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
816     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
817     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
818     // Add predicate operands.
819     AddInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
820     AddInst.addOperand(MCOperand::CreateReg(0));
821     OutStreamer.EmitInstruction(AddInst);
822     return;
823   }
824   case ARM::PICADD: {
825     // This is a pseudo op for a label + instruction sequence, which looks like:
826     // LPC0:
827     //     add r0, pc, r0
828     // This adds the address of LPC0 to r0.
829
830     // Emit the label.
831     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
832                           getFunctionNumber(), MI->getOperand(2).getImm(),
833                           OutContext));
834
835     // Form and emit the add.
836     MCInst AddInst;
837     AddInst.setOpcode(ARM::ADDrr);
838     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
839     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
840     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
841     // Add predicate operands.
842     AddInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
843     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
844     // Add 's' bit operand (always reg0 for this)
845     AddInst.addOperand(MCOperand::CreateReg(0));
846     OutStreamer.EmitInstruction(AddInst);
847     return;
848   }
849   case ARM::PICSTR:
850   case ARM::PICSTRB:
851   case ARM::PICSTRH:
852   case ARM::PICLDR:
853   case ARM::PICLDRB:
854   case ARM::PICLDRH:
855   case ARM::PICLDRSB:
856   case ARM::PICLDRSH: {
857     // This is a pseudo op for a label + instruction sequence, which looks like:
858     // LPC0:
859     //     OP r0, [pc, r0]
860     // The LCP0 label is referenced by a constant pool entry in order to get
861     // a PC-relative address at the ldr instruction.
862
863     // Emit the label.
864     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
865                           getFunctionNumber(), MI->getOperand(2).getImm(),
866                           OutContext));
867
868     // Form and emit the load
869     unsigned Opcode;
870     switch (MI->getOpcode()) {
871     default:
872       llvm_unreachable("Unexpected opcode!");
873     case ARM::PICSTR:   Opcode = ARM::STRrs; break;
874     case ARM::PICSTRB:  Opcode = ARM::STRBrs; break;
875     case ARM::PICSTRH:  Opcode = ARM::STRH; break;
876     case ARM::PICLDR:   Opcode = ARM::LDRrs; break;
877     case ARM::PICLDRB:  Opcode = ARM::LDRBrs; break;
878     case ARM::PICLDRH:  Opcode = ARM::LDRH; break;
879     case ARM::PICLDRSB: Opcode = ARM::LDRSB; break;
880     case ARM::PICLDRSH: Opcode = ARM::LDRSH; break;
881     }
882     MCInst LdStInst;
883     LdStInst.setOpcode(Opcode);
884     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
885     LdStInst.addOperand(MCOperand::CreateReg(ARM::PC));
886     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
887     LdStInst.addOperand(MCOperand::CreateImm(0));
888     // Add predicate operands.
889     LdStInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
890     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
891     OutStreamer.EmitInstruction(LdStInst);
892
893     return;
894   }
895   case ARM::CONSTPOOL_ENTRY: {
896     /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool
897     /// in the function.  The first operand is the ID# for this instruction, the
898     /// second is the index into the MachineConstantPool that this is, the third
899     /// is the size in bytes of this constant pool entry.
900     unsigned LabelId = (unsigned)MI->getOperand(0).getImm();
901     unsigned CPIdx   = (unsigned)MI->getOperand(1).getIndex();
902
903     EmitAlignment(2);
904     OutStreamer.EmitLabel(GetCPISymbol(LabelId));
905
906     const MachineConstantPoolEntry &MCPE = MCP->getConstants()[CPIdx];
907     if (MCPE.isMachineConstantPoolEntry())
908       EmitMachineConstantPoolValue(MCPE.Val.MachineCPVal);
909     else
910       EmitGlobalConstant(MCPE.Val.ConstVal);
911
912     return;
913   }
914   case ARM::MOVi2pieces: {
915     // FIXME: We'd like to remove the asm string in the .td file, but the
916     // This is a hack that lowers as a two instruction sequence.
917     unsigned DstReg = MI->getOperand(0).getReg();
918     unsigned ImmVal = (unsigned)MI->getOperand(1).getImm();
919
920     unsigned SOImmValV1 = ARM_AM::getSOImmTwoPartFirst(ImmVal);
921     unsigned SOImmValV2 = ARM_AM::getSOImmTwoPartSecond(ImmVal);
922
923     {
924       MCInst TmpInst;
925       TmpInst.setOpcode(ARM::MOVi);
926       TmpInst.addOperand(MCOperand::CreateReg(DstReg));
927       TmpInst.addOperand(MCOperand::CreateImm(SOImmValV1));
928
929       // Predicate.
930       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
931       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(3).getReg()));
932
933       TmpInst.addOperand(MCOperand::CreateReg(0));          // cc_out
934       OutStreamer.EmitInstruction(TmpInst);
935     }
936
937     {
938       MCInst TmpInst;
939       TmpInst.setOpcode(ARM::ORRri);
940       TmpInst.addOperand(MCOperand::CreateReg(DstReg));     // dstreg
941       TmpInst.addOperand(MCOperand::CreateReg(DstReg));     // inreg
942       TmpInst.addOperand(MCOperand::CreateImm(SOImmValV2)); // so_imm
943       // Predicate.
944       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
945       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(3).getReg()));
946
947       TmpInst.addOperand(MCOperand::CreateReg(0));          // cc_out
948       OutStreamer.EmitInstruction(TmpInst);
949     }
950     return;
951   }
952   case ARM::MOVi32imm: {
953     // FIXME: We'd like to remove the asm string in the .td file, but the
954     // This is a hack that lowers as a two instruction sequence.
955     unsigned DstReg = MI->getOperand(0).getReg();
956     const MachineOperand &MO = MI->getOperand(1);
957     MCOperand V1, V2;
958     if (MO.isImm()) {
959       unsigned ImmVal = (unsigned)MI->getOperand(1).getImm();
960       V1 = MCOperand::CreateImm(ImmVal & 65535);
961       V2 = MCOperand::CreateImm(ImmVal >> 16);
962     } else if (MO.isGlobal()) {
963       MCSymbol *Symbol = MCInstLowering.GetGlobalAddressSymbol(MO.getGlobal());
964       const MCSymbolRefExpr *SymRef1 =
965         MCSymbolRefExpr::Create(Symbol,
966                                 MCSymbolRefExpr::VK_ARM_LO16, OutContext);
967       const MCSymbolRefExpr *SymRef2 =
968         MCSymbolRefExpr::Create(Symbol,
969                                 MCSymbolRefExpr::VK_ARM_HI16, OutContext);
970       V1 = MCOperand::CreateExpr(SymRef1);
971       V2 = MCOperand::CreateExpr(SymRef2);
972     } else {
973       // FIXME: External symbol?
974       MI->dump();
975       llvm_unreachable("cannot handle this operand");
976     }
977
978     {
979       MCInst TmpInst;
980       TmpInst.setOpcode(ARM::MOVi16);
981       TmpInst.addOperand(MCOperand::CreateReg(DstReg));         // dstreg
982       TmpInst.addOperand(V1); // lower16(imm)
983
984       // Predicate.
985       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
986       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(3).getReg()));
987
988       OutStreamer.EmitInstruction(TmpInst);
989     }
990
991     {
992       MCInst TmpInst;
993       TmpInst.setOpcode(ARM::MOVTi16);
994       TmpInst.addOperand(MCOperand::CreateReg(DstReg));         // dstreg
995       TmpInst.addOperand(MCOperand::CreateReg(DstReg));         // srcreg
996       TmpInst.addOperand(V2);   // upper16(imm)
997
998       // Predicate.
999       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
1000       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(3).getReg()));
1001
1002       OutStreamer.EmitInstruction(TmpInst);
1003     }
1004
1005     return;
1006   }
1007   case ARM::t2TBB:
1008   case ARM::t2TBH:
1009   case ARM::t2BR_JT: {
1010     // Lower and emit the instruction itself, then the jump table following it.
1011     MCInst TmpInst;
1012     MCInstLowering.Lower(MI, TmpInst);
1013     OutStreamer.EmitInstruction(TmpInst);
1014     EmitJump2Table(MI);
1015     return;
1016   }
1017   case ARM::tBR_JTr:
1018   case ARM::BR_JTr:
1019   case ARM::BR_JTm:
1020   case ARM::BR_JTadd: {
1021     // Lower and emit the instruction itself, then the jump table following it.
1022     MCInst TmpInst;
1023     MCInstLowering.Lower(MI, TmpInst);
1024     OutStreamer.EmitInstruction(TmpInst);
1025     EmitJumpTable(MI);
1026     return;
1027   }
1028   case ARM::TRAP: {
1029     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1030     // FIXME: Remove this special case when they do.
1031     if (!Subtarget->isTargetDarwin()) {
1032       //.long 0xe7ffdefe @ trap
1033       uint32_t Val = 0xe7ffdefeUL;
1034       OutStreamer.AddComment("trap");
1035       OutStreamer.EmitIntValue(Val, 4);
1036       return;
1037     }
1038     break;
1039   }
1040   case ARM::tTRAP: {
1041     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1042     // FIXME: Remove this special case when they do.
1043     if (!Subtarget->isTargetDarwin()) {
1044       //.short 57086 @ trap
1045       uint16_t Val = 0xdefe;
1046       OutStreamer.AddComment("trap");
1047       OutStreamer.EmitIntValue(Val, 2);
1048       return;
1049     }
1050     break;
1051   }
1052   case ARM::t2Int_eh_sjlj_setjmp:
1053   case ARM::t2Int_eh_sjlj_setjmp_nofp:
1054   case ARM::tInt_eh_sjlj_setjmp: {
1055     // Two incoming args: GPR:$src, GPR:$val
1056     // mov $val, pc
1057     // adds $val, #7
1058     // str $val, [$src, #4]
1059     // movs r0, #0
1060     // b 1f
1061     // movs r0, #1
1062     // 1:
1063     unsigned SrcReg = MI->getOperand(0).getReg();
1064     unsigned ValReg = MI->getOperand(1).getReg();
1065     MCSymbol *Label = GetARMSJLJEHLabel();
1066     {
1067       MCInst TmpInst;
1068       TmpInst.setOpcode(ARM::tMOVgpr2tgpr);
1069       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1070       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1071       // 's' bit operand
1072       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1073       OutStreamer.AddComment("eh_setjmp begin");
1074       OutStreamer.EmitInstruction(TmpInst);
1075     }
1076     {
1077       MCInst TmpInst;
1078       TmpInst.setOpcode(ARM::tADDi3);
1079       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1080       // 's' bit operand
1081       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1082       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1083       TmpInst.addOperand(MCOperand::CreateImm(7));
1084       // Predicate.
1085       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1086       TmpInst.addOperand(MCOperand::CreateReg(0));
1087       OutStreamer.EmitInstruction(TmpInst);
1088     }
1089     {
1090       MCInst TmpInst;
1091       TmpInst.setOpcode(ARM::tSTR);
1092       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1093       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1094       // The offset immediate is #4. The operand value is scaled by 4 for the
1095       // tSTR instruction.
1096       TmpInst.addOperand(MCOperand::CreateImm(1));
1097       TmpInst.addOperand(MCOperand::CreateReg(0));
1098       // Predicate.
1099       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1100       TmpInst.addOperand(MCOperand::CreateReg(0));
1101       OutStreamer.EmitInstruction(TmpInst);
1102     }
1103     {
1104       MCInst TmpInst;
1105       TmpInst.setOpcode(ARM::tMOVi8);
1106       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1107       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1108       TmpInst.addOperand(MCOperand::CreateImm(0));
1109       // Predicate.
1110       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1111       TmpInst.addOperand(MCOperand::CreateReg(0));
1112       OutStreamer.EmitInstruction(TmpInst);
1113     }
1114     {
1115       const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Label, OutContext);
1116       MCInst TmpInst;
1117       TmpInst.setOpcode(ARM::tB);
1118       TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
1119       OutStreamer.EmitInstruction(TmpInst);
1120     }
1121     {
1122       MCInst TmpInst;
1123       TmpInst.setOpcode(ARM::tMOVi8);
1124       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1125       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1126       TmpInst.addOperand(MCOperand::CreateImm(1));
1127       // Predicate.
1128       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1129       TmpInst.addOperand(MCOperand::CreateReg(0));
1130       OutStreamer.AddComment("eh_setjmp end");
1131       OutStreamer.EmitInstruction(TmpInst);
1132     }
1133     OutStreamer.EmitLabel(Label);
1134     return;
1135   }
1136
1137   case ARM::Int_eh_sjlj_setjmp_nofp:
1138   case ARM::Int_eh_sjlj_setjmp: {
1139     // Two incoming args: GPR:$src, GPR:$val
1140     // add $val, pc, #8
1141     // str $val, [$src, #+4]
1142     // mov r0, #0
1143     // add pc, pc, #0
1144     // mov r0, #1
1145     unsigned SrcReg = MI->getOperand(0).getReg();
1146     unsigned ValReg = MI->getOperand(1).getReg();
1147
1148     {
1149       MCInst TmpInst;
1150       TmpInst.setOpcode(ARM::ADDri);
1151       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1152       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1153       TmpInst.addOperand(MCOperand::CreateImm(8));
1154       // Predicate.
1155       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1156       TmpInst.addOperand(MCOperand::CreateReg(0));
1157       // 's' bit operand (always reg0 for this).
1158       TmpInst.addOperand(MCOperand::CreateReg(0));
1159       OutStreamer.AddComment("eh_setjmp begin");
1160       OutStreamer.EmitInstruction(TmpInst);
1161     }
1162     {
1163       MCInst TmpInst;
1164       TmpInst.setOpcode(ARM::STRi12);
1165       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1166       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1167       TmpInst.addOperand(MCOperand::CreateImm(4));
1168       // Predicate.
1169       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1170       TmpInst.addOperand(MCOperand::CreateReg(0));
1171       OutStreamer.EmitInstruction(TmpInst);
1172     }
1173     {
1174       MCInst TmpInst;
1175       TmpInst.setOpcode(ARM::MOVi);
1176       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1177       TmpInst.addOperand(MCOperand::CreateImm(0));
1178       // Predicate.
1179       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1180       TmpInst.addOperand(MCOperand::CreateReg(0));
1181       // 's' bit operand (always reg0 for this).
1182       TmpInst.addOperand(MCOperand::CreateReg(0));
1183       OutStreamer.EmitInstruction(TmpInst);
1184     }
1185     {
1186       MCInst TmpInst;
1187       TmpInst.setOpcode(ARM::ADDri);
1188       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1189       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1190       TmpInst.addOperand(MCOperand::CreateImm(0));
1191       // Predicate.
1192       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1193       TmpInst.addOperand(MCOperand::CreateReg(0));
1194       // 's' bit operand (always reg0 for this).
1195       TmpInst.addOperand(MCOperand::CreateReg(0));
1196       OutStreamer.EmitInstruction(TmpInst);
1197     }
1198     {
1199       MCInst TmpInst;
1200       TmpInst.setOpcode(ARM::MOVi);
1201       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1202       TmpInst.addOperand(MCOperand::CreateImm(1));
1203       // Predicate.
1204       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1205       TmpInst.addOperand(MCOperand::CreateReg(0));
1206       // 's' bit operand (always reg0 for this).
1207       TmpInst.addOperand(MCOperand::CreateReg(0));
1208       OutStreamer.AddComment("eh_setjmp end");
1209       OutStreamer.EmitInstruction(TmpInst);
1210     }
1211     return;
1212   }
1213   case ARM::Int_eh_sjlj_longjmp: {
1214     // ldr sp, [$src, #8]
1215     // ldr $scratch, [$src, #4]
1216     // ldr r7, [$src]
1217     // bx $scratch
1218     unsigned SrcReg = MI->getOperand(0).getReg();
1219     unsigned ScratchReg = MI->getOperand(1).getReg();
1220     {
1221       MCInst TmpInst;
1222       TmpInst.setOpcode(ARM::LDRi12);
1223       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1224       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1225       TmpInst.addOperand(MCOperand::CreateImm(8));
1226       // Predicate.
1227       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1228       TmpInst.addOperand(MCOperand::CreateReg(0));
1229       OutStreamer.EmitInstruction(TmpInst);
1230     }
1231     {
1232       MCInst TmpInst;
1233       TmpInst.setOpcode(ARM::LDRi12);
1234       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1235       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1236       TmpInst.addOperand(MCOperand::CreateImm(4));
1237       // Predicate.
1238       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1239       TmpInst.addOperand(MCOperand::CreateReg(0));
1240       OutStreamer.EmitInstruction(TmpInst);
1241     }
1242     {
1243       MCInst TmpInst;
1244       TmpInst.setOpcode(ARM::LDRi12);
1245       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1246       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1247       TmpInst.addOperand(MCOperand::CreateImm(0));
1248       // Predicate.
1249       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1250       TmpInst.addOperand(MCOperand::CreateReg(0));
1251       OutStreamer.EmitInstruction(TmpInst);
1252     }
1253     {
1254       MCInst TmpInst;
1255       TmpInst.setOpcode(ARM::BRIND);
1256       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1257       // Predicate.
1258       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1259       TmpInst.addOperand(MCOperand::CreateReg(0));
1260       OutStreamer.EmitInstruction(TmpInst);
1261     }
1262     return;
1263   }
1264   case ARM::tInt_eh_sjlj_longjmp: {
1265     // ldr $scratch, [$src, #8]
1266     // mov sp, $scratch
1267     // ldr $scratch, [$src, #4]
1268     // ldr r7, [$src]
1269     // bx $scratch
1270     unsigned SrcReg = MI->getOperand(0).getReg();
1271     unsigned ScratchReg = MI->getOperand(1).getReg();
1272     {
1273       MCInst TmpInst;
1274       TmpInst.setOpcode(ARM::tLDR);
1275       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1276       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1277       // The offset immediate is #8. The operand value is scaled by 4 for the
1278       // tSTR instruction.
1279       TmpInst.addOperand(MCOperand::CreateImm(2));
1280       TmpInst.addOperand(MCOperand::CreateReg(0));
1281       // Predicate.
1282       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1283       TmpInst.addOperand(MCOperand::CreateReg(0));
1284       OutStreamer.EmitInstruction(TmpInst);
1285     }
1286     {
1287       MCInst TmpInst;
1288       TmpInst.setOpcode(ARM::tMOVtgpr2gpr);
1289       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1290       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1291       // Predicate.
1292       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1293       TmpInst.addOperand(MCOperand::CreateReg(0));
1294       OutStreamer.EmitInstruction(TmpInst);
1295     }
1296     {
1297       MCInst TmpInst;
1298       TmpInst.setOpcode(ARM::tLDR);
1299       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1300       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1301       TmpInst.addOperand(MCOperand::CreateImm(1));
1302       TmpInst.addOperand(MCOperand::CreateReg(0));
1303       // Predicate.
1304       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1305       TmpInst.addOperand(MCOperand::CreateReg(0));
1306       OutStreamer.EmitInstruction(TmpInst);
1307     }
1308     {
1309       MCInst TmpInst;
1310       TmpInst.setOpcode(ARM::tLDR);
1311       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1312       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1313       TmpInst.addOperand(MCOperand::CreateImm(0));
1314       TmpInst.addOperand(MCOperand::CreateReg(0));
1315       // Predicate.
1316       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1317       TmpInst.addOperand(MCOperand::CreateReg(0));
1318       OutStreamer.EmitInstruction(TmpInst);
1319     }
1320     {
1321       MCInst TmpInst;
1322       TmpInst.setOpcode(ARM::tBX_RET_vararg);
1323       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1324       // Predicate.
1325       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1326       TmpInst.addOperand(MCOperand::CreateReg(0));
1327       OutStreamer.EmitInstruction(TmpInst);
1328     }
1329     return;
1330   }
1331   }
1332
1333   MCInst TmpInst;
1334   MCInstLowering.Lower(MI, TmpInst);
1335   OutStreamer.EmitInstruction(TmpInst);
1336 }
1337
1338 //===----------------------------------------------------------------------===//
1339 // Target Registry Stuff
1340 //===----------------------------------------------------------------------===//
1341
1342 static MCInstPrinter *createARMMCInstPrinter(const Target &T,
1343                                              unsigned SyntaxVariant,
1344                                              const MCAsmInfo &MAI) {
1345   if (SyntaxVariant == 0)
1346     return new ARMInstPrinter(MAI);
1347   return 0;
1348 }
1349
1350 // Force static initialization.
1351 extern "C" void LLVMInitializeARMAsmPrinter() {
1352   RegisterAsmPrinter<ARMAsmPrinter> X(TheARMTarget);
1353   RegisterAsmPrinter<ARMAsmPrinter> Y(TheThumbTarget);
1354
1355   TargetRegistry::RegisterMCInstPrinter(TheARMTarget, createARMMCInstPrinter);
1356   TargetRegistry::RegisterMCInstPrinter(TheThumbTarget, createARMMCInstPrinter);
1357 }
1358