Remove getSubtargetImpl from AArch64ISelLowering and cache the
[oota-llvm.git] / lib / Target / AArch64 / AArch64ISelLowering.cpp
1 //===-- AArch64ISelLowering.cpp - AArch64 DAG Lowering Implementation  ----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the AArch64TargetLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "AArch64ISelLowering.h"
15 #include "AArch64CallingConvention.h"
16 #include "AArch64MachineFunctionInfo.h"
17 #include "AArch64PerfectShuffle.h"
18 #include "AArch64Subtarget.h"
19 #include "AArch64TargetMachine.h"
20 #include "AArch64TargetObjectFile.h"
21 #include "MCTargetDesc/AArch64AddressingModes.h"
22 #include "llvm/ADT/Statistic.h"
23 #include "llvm/CodeGen/CallingConvLower.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/IR/Function.h"
28 #include "llvm/IR/Intrinsics.h"
29 #include "llvm/IR/Type.h"
30 #include "llvm/Support/CommandLine.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/raw_ostream.h"
34 #include "llvm/Target/TargetOptions.h"
35 using namespace llvm;
36
37 #define DEBUG_TYPE "aarch64-lower"
38
39 STATISTIC(NumTailCalls, "Number of tail calls");
40 STATISTIC(NumShiftInserts, "Number of vector shift inserts");
41
42 namespace {
43 enum AlignMode {
44   StrictAlign,
45   NoStrictAlign
46 };
47 }
48
49 static cl::opt<AlignMode>
50 Align(cl::desc("Load/store alignment support"),
51       cl::Hidden, cl::init(NoStrictAlign),
52       cl::values(
53           clEnumValN(StrictAlign,   "aarch64-strict-align",
54                      "Disallow all unaligned memory accesses"),
55           clEnumValN(NoStrictAlign, "aarch64-no-strict-align",
56                      "Allow unaligned memory accesses"),
57           clEnumValEnd));
58
59 // Place holder until extr generation is tested fully.
60 static cl::opt<bool>
61 EnableAArch64ExtrGeneration("aarch64-extr-generation", cl::Hidden,
62                           cl::desc("Allow AArch64 (or (shift)(shift))->extract"),
63                           cl::init(true));
64
65 static cl::opt<bool>
66 EnableAArch64SlrGeneration("aarch64-shift-insert-generation", cl::Hidden,
67                          cl::desc("Allow AArch64 SLI/SRI formation"),
68                          cl::init(false));
69
70 AArch64TargetLowering::AArch64TargetLowering(const TargetMachine &TM,
71                                              const AArch64Subtarget &STI)
72     : TargetLowering(TM), Subtarget(&STI) {
73
74   // AArch64 doesn't have comparisons which set GPRs or setcc instructions, so
75   // we have to make something up. Arbitrarily, choose ZeroOrOne.
76   setBooleanContents(ZeroOrOneBooleanContent);
77   // When comparing vectors the result sets the different elements in the
78   // vector to all-one or all-zero.
79   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
80
81   // Set up the register classes.
82   addRegisterClass(MVT::i32, &AArch64::GPR32allRegClass);
83   addRegisterClass(MVT::i64, &AArch64::GPR64allRegClass);
84
85   if (Subtarget->hasFPARMv8()) {
86     addRegisterClass(MVT::f16, &AArch64::FPR16RegClass);
87     addRegisterClass(MVT::f32, &AArch64::FPR32RegClass);
88     addRegisterClass(MVT::f64, &AArch64::FPR64RegClass);
89     addRegisterClass(MVT::f128, &AArch64::FPR128RegClass);
90   }
91
92   if (Subtarget->hasNEON()) {
93     addRegisterClass(MVT::v16i8, &AArch64::FPR8RegClass);
94     addRegisterClass(MVT::v8i16, &AArch64::FPR16RegClass);
95     // Someone set us up the NEON.
96     addDRTypeForNEON(MVT::v2f32);
97     addDRTypeForNEON(MVT::v8i8);
98     addDRTypeForNEON(MVT::v4i16);
99     addDRTypeForNEON(MVT::v2i32);
100     addDRTypeForNEON(MVT::v1i64);
101     addDRTypeForNEON(MVT::v1f64);
102     addDRTypeForNEON(MVT::v4f16);
103
104     addQRTypeForNEON(MVT::v4f32);
105     addQRTypeForNEON(MVT::v2f64);
106     addQRTypeForNEON(MVT::v16i8);
107     addQRTypeForNEON(MVT::v8i16);
108     addQRTypeForNEON(MVT::v4i32);
109     addQRTypeForNEON(MVT::v2i64);
110     addQRTypeForNEON(MVT::v8f16);
111   }
112
113   // Compute derived properties from the register classes
114   computeRegisterProperties();
115
116   // Provide all sorts of operation actions
117   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
118   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
119   setOperationAction(ISD::SETCC, MVT::i32, Custom);
120   setOperationAction(ISD::SETCC, MVT::i64, Custom);
121   setOperationAction(ISD::SETCC, MVT::f32, Custom);
122   setOperationAction(ISD::SETCC, MVT::f64, Custom);
123   setOperationAction(ISD::BRCOND, MVT::Other, Expand);
124   setOperationAction(ISD::BR_CC, MVT::i32, Custom);
125   setOperationAction(ISD::BR_CC, MVT::i64, Custom);
126   setOperationAction(ISD::BR_CC, MVT::f32, Custom);
127   setOperationAction(ISD::BR_CC, MVT::f64, Custom);
128   setOperationAction(ISD::SELECT, MVT::i32, Custom);
129   setOperationAction(ISD::SELECT, MVT::i64, Custom);
130   setOperationAction(ISD::SELECT, MVT::f32, Custom);
131   setOperationAction(ISD::SELECT, MVT::f64, Custom);
132   setOperationAction(ISD::SELECT_CC, MVT::i32, Custom);
133   setOperationAction(ISD::SELECT_CC, MVT::i64, Custom);
134   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
135   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
136   setOperationAction(ISD::BR_JT, MVT::Other, Expand);
137   setOperationAction(ISD::JumpTable, MVT::i64, Custom);
138
139   setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
140   setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
141   setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
142
143   setOperationAction(ISD::FREM, MVT::f32, Expand);
144   setOperationAction(ISD::FREM, MVT::f64, Expand);
145   setOperationAction(ISD::FREM, MVT::f80, Expand);
146
147   // Custom lowering hooks are needed for XOR
148   // to fold it into CSINC/CSINV.
149   setOperationAction(ISD::XOR, MVT::i32, Custom);
150   setOperationAction(ISD::XOR, MVT::i64, Custom);
151
152   // Virtually no operation on f128 is legal, but LLVM can't expand them when
153   // there's a valid register class, so we need custom operations in most cases.
154   setOperationAction(ISD::FABS, MVT::f128, Expand);
155   setOperationAction(ISD::FADD, MVT::f128, Custom);
156   setOperationAction(ISD::FCOPYSIGN, MVT::f128, Expand);
157   setOperationAction(ISD::FCOS, MVT::f128, Expand);
158   setOperationAction(ISD::FDIV, MVT::f128, Custom);
159   setOperationAction(ISD::FMA, MVT::f128, Expand);
160   setOperationAction(ISD::FMUL, MVT::f128, Custom);
161   setOperationAction(ISD::FNEG, MVT::f128, Expand);
162   setOperationAction(ISD::FPOW, MVT::f128, Expand);
163   setOperationAction(ISD::FREM, MVT::f128, Expand);
164   setOperationAction(ISD::FRINT, MVT::f128, Expand);
165   setOperationAction(ISD::FSIN, MVT::f128, Expand);
166   setOperationAction(ISD::FSINCOS, MVT::f128, Expand);
167   setOperationAction(ISD::FSQRT, MVT::f128, Expand);
168   setOperationAction(ISD::FSUB, MVT::f128, Custom);
169   setOperationAction(ISD::FTRUNC, MVT::f128, Expand);
170   setOperationAction(ISD::SETCC, MVT::f128, Custom);
171   setOperationAction(ISD::BR_CC, MVT::f128, Custom);
172   setOperationAction(ISD::SELECT, MVT::f128, Custom);
173   setOperationAction(ISD::SELECT_CC, MVT::f128, Custom);
174   setOperationAction(ISD::FP_EXTEND, MVT::f128, Custom);
175
176   // Lowering for many of the conversions is actually specified by the non-f128
177   // type. The LowerXXX function will be trivial when f128 isn't involved.
178   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
179   setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
180   setOperationAction(ISD::FP_TO_SINT, MVT::i128, Custom);
181   setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
182   setOperationAction(ISD::FP_TO_UINT, MVT::i64, Custom);
183   setOperationAction(ISD::FP_TO_UINT, MVT::i128, Custom);
184   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
185   setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
186   setOperationAction(ISD::SINT_TO_FP, MVT::i128, Custom);
187   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
188   setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
189   setOperationAction(ISD::UINT_TO_FP, MVT::i128, Custom);
190   setOperationAction(ISD::FP_ROUND, MVT::f32, Custom);
191   setOperationAction(ISD::FP_ROUND, MVT::f64, Custom);
192
193   // Variable arguments.
194   setOperationAction(ISD::VASTART, MVT::Other, Custom);
195   setOperationAction(ISD::VAARG, MVT::Other, Custom);
196   setOperationAction(ISD::VACOPY, MVT::Other, Custom);
197   setOperationAction(ISD::VAEND, MVT::Other, Expand);
198
199   // Variable-sized objects.
200   setOperationAction(ISD::STACKSAVE, MVT::Other, Expand);
201   setOperationAction(ISD::STACKRESTORE, MVT::Other, Expand);
202   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
203
204   // Exception handling.
205   // FIXME: These are guesses. Has this been defined yet?
206   setExceptionPointerRegister(AArch64::X0);
207   setExceptionSelectorRegister(AArch64::X1);
208
209   // Constant pool entries
210   setOperationAction(ISD::ConstantPool, MVT::i64, Custom);
211
212   // BlockAddress
213   setOperationAction(ISD::BlockAddress, MVT::i64, Custom);
214
215   // Add/Sub overflow ops with MVT::Glues are lowered to NZCV dependences.
216   setOperationAction(ISD::ADDC, MVT::i32, Custom);
217   setOperationAction(ISD::ADDE, MVT::i32, Custom);
218   setOperationAction(ISD::SUBC, MVT::i32, Custom);
219   setOperationAction(ISD::SUBE, MVT::i32, Custom);
220   setOperationAction(ISD::ADDC, MVT::i64, Custom);
221   setOperationAction(ISD::ADDE, MVT::i64, Custom);
222   setOperationAction(ISD::SUBC, MVT::i64, Custom);
223   setOperationAction(ISD::SUBE, MVT::i64, Custom);
224
225   // AArch64 lacks both left-rotate and popcount instructions.
226   setOperationAction(ISD::ROTL, MVT::i32, Expand);
227   setOperationAction(ISD::ROTL, MVT::i64, Expand);
228
229   // AArch64 doesn't have {U|S}MUL_LOHI.
230   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
231   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
232
233
234   // Expand the undefined-at-zero variants to cttz/ctlz to their defined-at-zero
235   // counterparts, which AArch64 supports directly.
236   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32, Expand);
237   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32, Expand);
238   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
239   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
240
241   setOperationAction(ISD::CTPOP, MVT::i32, Custom);
242   setOperationAction(ISD::CTPOP, MVT::i64, Custom);
243
244   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
245   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
246   setOperationAction(ISD::SREM, MVT::i32, Expand);
247   setOperationAction(ISD::SREM, MVT::i64, Expand);
248   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
249   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
250   setOperationAction(ISD::UREM, MVT::i32, Expand);
251   setOperationAction(ISD::UREM, MVT::i64, Expand);
252
253   // Custom lower Add/Sub/Mul with overflow.
254   setOperationAction(ISD::SADDO, MVT::i32, Custom);
255   setOperationAction(ISD::SADDO, MVT::i64, Custom);
256   setOperationAction(ISD::UADDO, MVT::i32, Custom);
257   setOperationAction(ISD::UADDO, MVT::i64, Custom);
258   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
259   setOperationAction(ISD::SSUBO, MVT::i64, Custom);
260   setOperationAction(ISD::USUBO, MVT::i32, Custom);
261   setOperationAction(ISD::USUBO, MVT::i64, Custom);
262   setOperationAction(ISD::SMULO, MVT::i32, Custom);
263   setOperationAction(ISD::SMULO, MVT::i64, Custom);
264   setOperationAction(ISD::UMULO, MVT::i32, Custom);
265   setOperationAction(ISD::UMULO, MVT::i64, Custom);
266
267   setOperationAction(ISD::FSIN, MVT::f32, Expand);
268   setOperationAction(ISD::FSIN, MVT::f64, Expand);
269   setOperationAction(ISD::FCOS, MVT::f32, Expand);
270   setOperationAction(ISD::FCOS, MVT::f64, Expand);
271   setOperationAction(ISD::FPOW, MVT::f32, Expand);
272   setOperationAction(ISD::FPOW, MVT::f64, Expand);
273   setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
274   setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
275
276   // f16 is storage-only, so we promote operations to f32 if we know this is
277   // valid, and ignore them otherwise. The operations not mentioned here will
278   // fail to select, but this is not a major problem as no source language
279   // should be emitting native f16 operations yet.
280   setOperationAction(ISD::FADD, MVT::f16, Promote);
281   setOperationAction(ISD::FDIV, MVT::f16, Promote);
282   setOperationAction(ISD::FMUL, MVT::f16, Promote);
283   setOperationAction(ISD::FSUB, MVT::f16, Promote);
284
285   // v4f16 is also a storage-only type, so promote it to v4f32 when that is
286   // known to be safe.
287   setOperationAction(ISD::FADD, MVT::v4f16, Promote);
288   setOperationAction(ISD::FSUB, MVT::v4f16, Promote);
289   setOperationAction(ISD::FMUL, MVT::v4f16, Promote);
290   setOperationAction(ISD::FDIV, MVT::v4f16, Promote);
291   setOperationAction(ISD::FP_EXTEND, MVT::v4f16, Promote);
292   setOperationAction(ISD::FP_ROUND, MVT::v4f16, Promote);
293   AddPromotedToType(ISD::FADD, MVT::v4f16, MVT::v4f32);
294   AddPromotedToType(ISD::FSUB, MVT::v4f16, MVT::v4f32);
295   AddPromotedToType(ISD::FMUL, MVT::v4f16, MVT::v4f32);
296   AddPromotedToType(ISD::FDIV, MVT::v4f16, MVT::v4f32);
297   AddPromotedToType(ISD::FP_EXTEND, MVT::v4f16, MVT::v4f32);
298   AddPromotedToType(ISD::FP_ROUND, MVT::v4f16, MVT::v4f32);
299
300   // Expand all other v4f16 operations.
301   // FIXME: We could generate better code by promoting some operations to
302   // a pair of v4f32s
303   setOperationAction(ISD::FABS, MVT::v4f16, Expand);
304   setOperationAction(ISD::FCEIL, MVT::v4f16, Expand);
305   setOperationAction(ISD::FCOPYSIGN, MVT::v4f16, Expand);
306   setOperationAction(ISD::FCOS, MVT::v4f16, Expand);
307   setOperationAction(ISD::FFLOOR, MVT::v4f16, Expand);
308   setOperationAction(ISD::FMA, MVT::v4f16, Expand);
309   setOperationAction(ISD::FNEARBYINT, MVT::v4f16, Expand);
310   setOperationAction(ISD::FNEG, MVT::v4f16, Expand);
311   setOperationAction(ISD::FPOW, MVT::v4f16, Expand);
312   setOperationAction(ISD::FPOWI, MVT::v4f16, Expand);
313   setOperationAction(ISD::FREM, MVT::v4f16, Expand);
314   setOperationAction(ISD::FROUND, MVT::v4f16, Expand);
315   setOperationAction(ISD::FRINT, MVT::v4f16, Expand);
316   setOperationAction(ISD::FSIN, MVT::v4f16, Expand);
317   setOperationAction(ISD::FSINCOS, MVT::v4f16, Expand);
318   setOperationAction(ISD::FSQRT, MVT::v4f16, Expand);
319   setOperationAction(ISD::FTRUNC, MVT::v4f16, Expand);
320   setOperationAction(ISD::SETCC, MVT::v4f16, Expand);
321   setOperationAction(ISD::BR_CC, MVT::v4f16, Expand);
322   setOperationAction(ISD::SELECT, MVT::v4f16, Expand);
323   setOperationAction(ISD::SELECT_CC, MVT::v4f16, Expand);
324   setOperationAction(ISD::FEXP, MVT::v4f16, Expand);
325   setOperationAction(ISD::FEXP2, MVT::v4f16, Expand);
326   setOperationAction(ISD::FLOG, MVT::v4f16, Expand);
327   setOperationAction(ISD::FLOG2, MVT::v4f16, Expand);
328   setOperationAction(ISD::FLOG10, MVT::v4f16, Expand);
329
330
331   // v8f16 is also a storage-only type, so expand it.
332   setOperationAction(ISD::FABS, MVT::v8f16, Expand);
333   setOperationAction(ISD::FADD, MVT::v8f16, Expand);
334   setOperationAction(ISD::FCEIL, MVT::v8f16, Expand);
335   setOperationAction(ISD::FCOPYSIGN, MVT::v8f16, Expand);
336   setOperationAction(ISD::FCOS, MVT::v8f16, Expand);
337   setOperationAction(ISD::FDIV, MVT::v8f16, Expand);
338   setOperationAction(ISD::FFLOOR, MVT::v8f16, Expand);
339   setOperationAction(ISD::FMA, MVT::v8f16, Expand);
340   setOperationAction(ISD::FMUL, MVT::v8f16, Expand);
341   setOperationAction(ISD::FNEARBYINT, MVT::v8f16, Expand);
342   setOperationAction(ISD::FNEG, MVT::v8f16, Expand);
343   setOperationAction(ISD::FPOW, MVT::v8f16, Expand);
344   setOperationAction(ISD::FPOWI, MVT::v8f16, Expand);
345   setOperationAction(ISD::FREM, MVT::v8f16, Expand);
346   setOperationAction(ISD::FROUND, MVT::v8f16, Expand);
347   setOperationAction(ISD::FRINT, MVT::v8f16, Expand);
348   setOperationAction(ISD::FSIN, MVT::v8f16, Expand);
349   setOperationAction(ISD::FSINCOS, MVT::v8f16, Expand);
350   setOperationAction(ISD::FSQRT, MVT::v8f16, Expand);
351   setOperationAction(ISD::FSUB, MVT::v8f16, Expand);
352   setOperationAction(ISD::FTRUNC, MVT::v8f16, Expand);
353   setOperationAction(ISD::SETCC, MVT::v8f16, Expand);
354   setOperationAction(ISD::BR_CC, MVT::v8f16, Expand);
355   setOperationAction(ISD::SELECT, MVT::v8f16, Expand);
356   setOperationAction(ISD::SELECT_CC, MVT::v8f16, Expand);
357   setOperationAction(ISD::FP_EXTEND, MVT::v8f16, Expand);
358   setOperationAction(ISD::FEXP, MVT::v8f16, Expand);
359   setOperationAction(ISD::FEXP2, MVT::v8f16, Expand);
360   setOperationAction(ISD::FLOG, MVT::v8f16, Expand);
361   setOperationAction(ISD::FLOG2, MVT::v8f16, Expand);
362   setOperationAction(ISD::FLOG10, MVT::v8f16, Expand);
363
364   // AArch64 has implementations of a lot of rounding-like FP operations.
365   static MVT RoundingTypes[] = { MVT::f32, MVT::f64};
366   for (unsigned I = 0; I < array_lengthof(RoundingTypes); ++I) {
367     MVT Ty = RoundingTypes[I];
368     setOperationAction(ISD::FFLOOR, Ty, Legal);
369     setOperationAction(ISD::FNEARBYINT, Ty, Legal);
370     setOperationAction(ISD::FCEIL, Ty, Legal);
371     setOperationAction(ISD::FRINT, Ty, Legal);
372     setOperationAction(ISD::FTRUNC, Ty, Legal);
373     setOperationAction(ISD::FROUND, Ty, Legal);
374   }
375
376   setOperationAction(ISD::PREFETCH, MVT::Other, Custom);
377
378   if (Subtarget->isTargetMachO()) {
379     // For iOS, we don't want to the normal expansion of a libcall to
380     // sincos. We want to issue a libcall to __sincos_stret to avoid memory
381     // traffic.
382     setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
383     setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
384   } else {
385     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
386     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
387   }
388
389   // Make floating-point constants legal for the large code model, so they don't
390   // become loads from the constant pool.
391   if (Subtarget->isTargetMachO() && TM.getCodeModel() == CodeModel::Large) {
392     setOperationAction(ISD::ConstantFP, MVT::f32, Legal);
393     setOperationAction(ISD::ConstantFP, MVT::f64, Legal);
394   }
395
396   // AArch64 does not have floating-point extending loads, i1 sign-extending
397   // load, floating-point truncating stores, or v2i32->v2i16 truncating store.
398   for (MVT VT : MVT::fp_valuetypes()) {
399     setLoadExtAction(ISD::EXTLOAD, VT, MVT::f16, Expand);
400     setLoadExtAction(ISD::EXTLOAD, VT, MVT::f32, Expand);
401     setLoadExtAction(ISD::EXTLOAD, VT, MVT::f64, Expand);
402     setLoadExtAction(ISD::EXTLOAD, VT, MVT::f80, Expand);
403   }
404   for (MVT VT : MVT::integer_valuetypes())
405     setLoadExtAction(ISD::SEXTLOAD, VT, MVT::i1, Expand);
406
407   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
408   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
409   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
410   setTruncStoreAction(MVT::f128, MVT::f80, Expand);
411   setTruncStoreAction(MVT::f128, MVT::f64, Expand);
412   setTruncStoreAction(MVT::f128, MVT::f32, Expand);
413   setTruncStoreAction(MVT::f128, MVT::f16, Expand);
414
415   setOperationAction(ISD::BITCAST, MVT::i16, Custom);
416   setOperationAction(ISD::BITCAST, MVT::f16, Custom);
417
418   // Indexed loads and stores are supported.
419   for (unsigned im = (unsigned)ISD::PRE_INC;
420        im != (unsigned)ISD::LAST_INDEXED_MODE; ++im) {
421     setIndexedLoadAction(im, MVT::i8, Legal);
422     setIndexedLoadAction(im, MVT::i16, Legal);
423     setIndexedLoadAction(im, MVT::i32, Legal);
424     setIndexedLoadAction(im, MVT::i64, Legal);
425     setIndexedLoadAction(im, MVT::f64, Legal);
426     setIndexedLoadAction(im, MVT::f32, Legal);
427     setIndexedStoreAction(im, MVT::i8, Legal);
428     setIndexedStoreAction(im, MVT::i16, Legal);
429     setIndexedStoreAction(im, MVT::i32, Legal);
430     setIndexedStoreAction(im, MVT::i64, Legal);
431     setIndexedStoreAction(im, MVT::f64, Legal);
432     setIndexedStoreAction(im, MVT::f32, Legal);
433   }
434
435   // Trap.
436   setOperationAction(ISD::TRAP, MVT::Other, Legal);
437
438   // We combine OR nodes for bitfield operations.
439   setTargetDAGCombine(ISD::OR);
440
441   // Vector add and sub nodes may conceal a high-half opportunity.
442   // Also, try to fold ADD into CSINC/CSINV..
443   setTargetDAGCombine(ISD::ADD);
444   setTargetDAGCombine(ISD::SUB);
445
446   setTargetDAGCombine(ISD::XOR);
447   setTargetDAGCombine(ISD::SINT_TO_FP);
448   setTargetDAGCombine(ISD::UINT_TO_FP);
449
450   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
451
452   setTargetDAGCombine(ISD::ANY_EXTEND);
453   setTargetDAGCombine(ISD::ZERO_EXTEND);
454   setTargetDAGCombine(ISD::SIGN_EXTEND);
455   setTargetDAGCombine(ISD::BITCAST);
456   setTargetDAGCombine(ISD::CONCAT_VECTORS);
457   setTargetDAGCombine(ISD::STORE);
458
459   setTargetDAGCombine(ISD::MUL);
460
461   setTargetDAGCombine(ISD::SELECT);
462   setTargetDAGCombine(ISD::VSELECT);
463
464   setTargetDAGCombine(ISD::INTRINSIC_VOID);
465   setTargetDAGCombine(ISD::INTRINSIC_W_CHAIN);
466   setTargetDAGCombine(ISD::INSERT_VECTOR_ELT);
467
468   MaxStoresPerMemset = MaxStoresPerMemsetOptSize = 8;
469   MaxStoresPerMemcpy = MaxStoresPerMemcpyOptSize = 4;
470   MaxStoresPerMemmove = MaxStoresPerMemmoveOptSize = 4;
471
472   setStackPointerRegisterToSaveRestore(AArch64::SP);
473
474   setSchedulingPreference(Sched::Hybrid);
475
476   // Enable TBZ/TBNZ
477   MaskAndBranchFoldingIsLegal = true;
478
479   setMinFunctionAlignment(2);
480
481   RequireStrictAlign = (Align == StrictAlign);
482
483   setHasExtractBitsInsn(true);
484
485   if (Subtarget->hasNEON()) {
486     // FIXME: v1f64 shouldn't be legal if we can avoid it, because it leads to
487     // silliness like this:
488     setOperationAction(ISD::FABS, MVT::v1f64, Expand);
489     setOperationAction(ISD::FADD, MVT::v1f64, Expand);
490     setOperationAction(ISD::FCEIL, MVT::v1f64, Expand);
491     setOperationAction(ISD::FCOPYSIGN, MVT::v1f64, Expand);
492     setOperationAction(ISD::FCOS, MVT::v1f64, Expand);
493     setOperationAction(ISD::FDIV, MVT::v1f64, Expand);
494     setOperationAction(ISD::FFLOOR, MVT::v1f64, Expand);
495     setOperationAction(ISD::FMA, MVT::v1f64, Expand);
496     setOperationAction(ISD::FMUL, MVT::v1f64, Expand);
497     setOperationAction(ISD::FNEARBYINT, MVT::v1f64, Expand);
498     setOperationAction(ISD::FNEG, MVT::v1f64, Expand);
499     setOperationAction(ISD::FPOW, MVT::v1f64, Expand);
500     setOperationAction(ISD::FREM, MVT::v1f64, Expand);
501     setOperationAction(ISD::FROUND, MVT::v1f64, Expand);
502     setOperationAction(ISD::FRINT, MVT::v1f64, Expand);
503     setOperationAction(ISD::FSIN, MVT::v1f64, Expand);
504     setOperationAction(ISD::FSINCOS, MVT::v1f64, Expand);
505     setOperationAction(ISD::FSQRT, MVT::v1f64, Expand);
506     setOperationAction(ISD::FSUB, MVT::v1f64, Expand);
507     setOperationAction(ISD::FTRUNC, MVT::v1f64, Expand);
508     setOperationAction(ISD::SETCC, MVT::v1f64, Expand);
509     setOperationAction(ISD::BR_CC, MVT::v1f64, Expand);
510     setOperationAction(ISD::SELECT, MVT::v1f64, Expand);
511     setOperationAction(ISD::SELECT_CC, MVT::v1f64, Expand);
512     setOperationAction(ISD::FP_EXTEND, MVT::v1f64, Expand);
513
514     setOperationAction(ISD::FP_TO_SINT, MVT::v1i64, Expand);
515     setOperationAction(ISD::FP_TO_UINT, MVT::v1i64, Expand);
516     setOperationAction(ISD::SINT_TO_FP, MVT::v1i64, Expand);
517     setOperationAction(ISD::UINT_TO_FP, MVT::v1i64, Expand);
518     setOperationAction(ISD::FP_ROUND, MVT::v1f64, Expand);
519
520     setOperationAction(ISD::MUL, MVT::v1i64, Expand);
521
522     // AArch64 doesn't have a direct vector ->f32 conversion instructions for
523     // elements smaller than i32, so promote the input to i32 first.
524     setOperationAction(ISD::UINT_TO_FP, MVT::v4i8, Promote);
525     setOperationAction(ISD::SINT_TO_FP, MVT::v4i8, Promote);
526     setOperationAction(ISD::UINT_TO_FP, MVT::v4i16, Promote);
527     setOperationAction(ISD::SINT_TO_FP, MVT::v4i16, Promote);
528     // Similarly, there is no direct i32 -> f64 vector conversion instruction.
529     setOperationAction(ISD::SINT_TO_FP, MVT::v2i32, Custom);
530     setOperationAction(ISD::UINT_TO_FP, MVT::v2i32, Custom);
531     setOperationAction(ISD::SINT_TO_FP, MVT::v2i64, Custom);
532     setOperationAction(ISD::UINT_TO_FP, MVT::v2i64, Custom);
533
534     // AArch64 doesn't have MUL.2d:
535     setOperationAction(ISD::MUL, MVT::v2i64, Expand);
536     // Custom handling for some quad-vector types to detect MULL.
537     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
538     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
539     setOperationAction(ISD::MUL, MVT::v2i64, Custom);
540
541     setOperationAction(ISD::ANY_EXTEND, MVT::v4i32, Legal);
542     setTruncStoreAction(MVT::v2i32, MVT::v2i16, Expand);
543     // Likewise, narrowing and extending vector loads/stores aren't handled
544     // directly.
545     for (MVT VT : MVT::vector_valuetypes()) {
546       setOperationAction(ISD::SIGN_EXTEND_INREG, VT, Expand);
547
548       setOperationAction(ISD::MULHS, VT, Expand);
549       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
550       setOperationAction(ISD::MULHU, VT, Expand);
551       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
552
553       setOperationAction(ISD::BSWAP, VT, Expand);
554
555       for (MVT InnerVT : MVT::vector_valuetypes()) {
556         setTruncStoreAction(VT, InnerVT, Expand);
557         setLoadExtAction(ISD::SEXTLOAD, VT, InnerVT, Expand);
558         setLoadExtAction(ISD::ZEXTLOAD, VT, InnerVT, Expand);
559         setLoadExtAction(ISD::EXTLOAD, VT, InnerVT, Expand);
560       }
561     }
562
563     // AArch64 has implementations of a lot of rounding-like FP operations.
564     static MVT RoundingVecTypes[] = {MVT::v2f32, MVT::v4f32, MVT::v2f64 };
565     for (unsigned I = 0; I < array_lengthof(RoundingVecTypes); ++I) {
566       MVT Ty = RoundingVecTypes[I];
567       setOperationAction(ISD::FFLOOR, Ty, Legal);
568       setOperationAction(ISD::FNEARBYINT, Ty, Legal);
569       setOperationAction(ISD::FCEIL, Ty, Legal);
570       setOperationAction(ISD::FRINT, Ty, Legal);
571       setOperationAction(ISD::FTRUNC, Ty, Legal);
572       setOperationAction(ISD::FROUND, Ty, Legal);
573     }
574   }
575
576   // Prefer likely predicted branches to selects on out-of-order cores.
577   if (Subtarget->isCortexA57())
578     PredictableSelectIsExpensive = true;
579 }
580
581 void AArch64TargetLowering::addTypeForNEON(EVT VT, EVT PromotedBitwiseVT) {
582   if (VT == MVT::v2f32 || VT == MVT::v4f16) {
583     setOperationAction(ISD::LOAD, VT.getSimpleVT(), Promote);
584     AddPromotedToType(ISD::LOAD, VT.getSimpleVT(), MVT::v2i32);
585
586     setOperationAction(ISD::STORE, VT.getSimpleVT(), Promote);
587     AddPromotedToType(ISD::STORE, VT.getSimpleVT(), MVT::v2i32);
588   } else if (VT == MVT::v2f64 || VT == MVT::v4f32 || VT == MVT::v8f16) {
589     setOperationAction(ISD::LOAD, VT.getSimpleVT(), Promote);
590     AddPromotedToType(ISD::LOAD, VT.getSimpleVT(), MVT::v2i64);
591
592     setOperationAction(ISD::STORE, VT.getSimpleVT(), Promote);
593     AddPromotedToType(ISD::STORE, VT.getSimpleVT(), MVT::v2i64);
594   }
595
596   // Mark vector float intrinsics as expand.
597   if (VT == MVT::v2f32 || VT == MVT::v4f32 || VT == MVT::v2f64) {
598     setOperationAction(ISD::FSIN, VT.getSimpleVT(), Expand);
599     setOperationAction(ISD::FCOS, VT.getSimpleVT(), Expand);
600     setOperationAction(ISD::FPOWI, VT.getSimpleVT(), Expand);
601     setOperationAction(ISD::FPOW, VT.getSimpleVT(), Expand);
602     setOperationAction(ISD::FLOG, VT.getSimpleVT(), Expand);
603     setOperationAction(ISD::FLOG2, VT.getSimpleVT(), Expand);
604     setOperationAction(ISD::FLOG10, VT.getSimpleVT(), Expand);
605     setOperationAction(ISD::FEXP, VT.getSimpleVT(), Expand);
606     setOperationAction(ISD::FEXP2, VT.getSimpleVT(), Expand);
607   }
608
609   setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT.getSimpleVT(), Custom);
610   setOperationAction(ISD::INSERT_VECTOR_ELT, VT.getSimpleVT(), Custom);
611   setOperationAction(ISD::BUILD_VECTOR, VT.getSimpleVT(), Custom);
612   setOperationAction(ISD::VECTOR_SHUFFLE, VT.getSimpleVT(), Custom);
613   setOperationAction(ISD::EXTRACT_SUBVECTOR, VT.getSimpleVT(), Custom);
614   setOperationAction(ISD::SRA, VT.getSimpleVT(), Custom);
615   setOperationAction(ISD::SRL, VT.getSimpleVT(), Custom);
616   setOperationAction(ISD::SHL, VT.getSimpleVT(), Custom);
617   setOperationAction(ISD::AND, VT.getSimpleVT(), Custom);
618   setOperationAction(ISD::OR, VT.getSimpleVT(), Custom);
619   setOperationAction(ISD::SETCC, VT.getSimpleVT(), Custom);
620   setOperationAction(ISD::CONCAT_VECTORS, VT.getSimpleVT(), Legal);
621
622   setOperationAction(ISD::SELECT, VT.getSimpleVT(), Expand);
623   setOperationAction(ISD::SELECT_CC, VT.getSimpleVT(), Expand);
624   setOperationAction(ISD::VSELECT, VT.getSimpleVT(), Expand);
625   for (MVT InnerVT : MVT::all_valuetypes())
626     setLoadExtAction(ISD::EXTLOAD, InnerVT, VT.getSimpleVT(), Expand);
627
628   // CNT supports only B element sizes.
629   if (VT != MVT::v8i8 && VT != MVT::v16i8)
630     setOperationAction(ISD::CTPOP, VT.getSimpleVT(), Expand);
631
632   setOperationAction(ISD::UDIV, VT.getSimpleVT(), Expand);
633   setOperationAction(ISD::SDIV, VT.getSimpleVT(), Expand);
634   setOperationAction(ISD::UREM, VT.getSimpleVT(), Expand);
635   setOperationAction(ISD::SREM, VT.getSimpleVT(), Expand);
636   setOperationAction(ISD::FREM, VT.getSimpleVT(), Expand);
637
638   setOperationAction(ISD::FP_TO_SINT, VT.getSimpleVT(), Custom);
639   setOperationAction(ISD::FP_TO_UINT, VT.getSimpleVT(), Custom);
640
641   if (Subtarget->isLittleEndian()) {
642     for (unsigned im = (unsigned)ISD::PRE_INC;
643          im != (unsigned)ISD::LAST_INDEXED_MODE; ++im) {
644       setIndexedLoadAction(im, VT.getSimpleVT(), Legal);
645       setIndexedStoreAction(im, VT.getSimpleVT(), Legal);
646     }
647   }
648 }
649
650 void AArch64TargetLowering::addDRTypeForNEON(MVT VT) {
651   addRegisterClass(VT, &AArch64::FPR64RegClass);
652   addTypeForNEON(VT, MVT::v2i32);
653 }
654
655 void AArch64TargetLowering::addQRTypeForNEON(MVT VT) {
656   addRegisterClass(VT, &AArch64::FPR128RegClass);
657   addTypeForNEON(VT, MVT::v4i32);
658 }
659
660 EVT AArch64TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
661   if (!VT.isVector())
662     return MVT::i32;
663   return VT.changeVectorElementTypeToInteger();
664 }
665
666 /// computeKnownBitsForTargetNode - Determine which of the bits specified in
667 /// Mask are known to be either zero or one and return them in the
668 /// KnownZero/KnownOne bitsets.
669 void AArch64TargetLowering::computeKnownBitsForTargetNode(
670     const SDValue Op, APInt &KnownZero, APInt &KnownOne,
671     const SelectionDAG &DAG, unsigned Depth) const {
672   switch (Op.getOpcode()) {
673   default:
674     break;
675   case AArch64ISD::CSEL: {
676     APInt KnownZero2, KnownOne2;
677     DAG.computeKnownBits(Op->getOperand(0), KnownZero, KnownOne, Depth + 1);
678     DAG.computeKnownBits(Op->getOperand(1), KnownZero2, KnownOne2, Depth + 1);
679     KnownZero &= KnownZero2;
680     KnownOne &= KnownOne2;
681     break;
682   }
683   case ISD::INTRINSIC_W_CHAIN: {
684    ConstantSDNode *CN = cast<ConstantSDNode>(Op->getOperand(1));
685     Intrinsic::ID IntID = static_cast<Intrinsic::ID>(CN->getZExtValue());
686     switch (IntID) {
687     default: return;
688     case Intrinsic::aarch64_ldaxr:
689     case Intrinsic::aarch64_ldxr: {
690       unsigned BitWidth = KnownOne.getBitWidth();
691       EVT VT = cast<MemIntrinsicSDNode>(Op)->getMemoryVT();
692       unsigned MemBits = VT.getScalarType().getSizeInBits();
693       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - MemBits);
694       return;
695     }
696     }
697     break;
698   }
699   case ISD::INTRINSIC_WO_CHAIN:
700   case ISD::INTRINSIC_VOID: {
701     unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
702     switch (IntNo) {
703     default:
704       break;
705     case Intrinsic::aarch64_neon_umaxv:
706     case Intrinsic::aarch64_neon_uminv: {
707       // Figure out the datatype of the vector operand. The UMINV instruction
708       // will zero extend the result, so we can mark as known zero all the
709       // bits larger than the element datatype. 32-bit or larget doesn't need
710       // this as those are legal types and will be handled by isel directly.
711       MVT VT = Op.getOperand(1).getValueType().getSimpleVT();
712       unsigned BitWidth = KnownZero.getBitWidth();
713       if (VT == MVT::v8i8 || VT == MVT::v16i8) {
714         assert(BitWidth >= 8 && "Unexpected width!");
715         APInt Mask = APInt::getHighBitsSet(BitWidth, BitWidth - 8);
716         KnownZero |= Mask;
717       } else if (VT == MVT::v4i16 || VT == MVT::v8i16) {
718         assert(BitWidth >= 16 && "Unexpected width!");
719         APInt Mask = APInt::getHighBitsSet(BitWidth, BitWidth - 16);
720         KnownZero |= Mask;
721       }
722       break;
723     } break;
724     }
725   }
726   }
727 }
728
729 MVT AArch64TargetLowering::getScalarShiftAmountTy(EVT LHSTy) const {
730   return MVT::i64;
731 }
732
733 unsigned AArch64TargetLowering::getMaximalGlobalOffset() const {
734   // FIXME: On AArch64, this depends on the type.
735   // Basically, the addressable offsets are up to 4095 * Ty.getSizeInBytes().
736   // and the offset has to be a multiple of the related size in bytes.
737   return 4095;
738 }
739
740 FastISel *
741 AArch64TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
742                                       const TargetLibraryInfo *libInfo) const {
743   return AArch64::createFastISel(funcInfo, libInfo);
744 }
745
746 const char *AArch64TargetLowering::getTargetNodeName(unsigned Opcode) const {
747   switch (Opcode) {
748   default:
749     return nullptr;
750   case AArch64ISD::CALL:              return "AArch64ISD::CALL";
751   case AArch64ISD::ADRP:              return "AArch64ISD::ADRP";
752   case AArch64ISD::ADDlow:            return "AArch64ISD::ADDlow";
753   case AArch64ISD::LOADgot:           return "AArch64ISD::LOADgot";
754   case AArch64ISD::RET_FLAG:          return "AArch64ISD::RET_FLAG";
755   case AArch64ISD::BRCOND:            return "AArch64ISD::BRCOND";
756   case AArch64ISD::CSEL:              return "AArch64ISD::CSEL";
757   case AArch64ISD::FCSEL:             return "AArch64ISD::FCSEL";
758   case AArch64ISD::CSINV:             return "AArch64ISD::CSINV";
759   case AArch64ISD::CSNEG:             return "AArch64ISD::CSNEG";
760   case AArch64ISD::CSINC:             return "AArch64ISD::CSINC";
761   case AArch64ISD::THREAD_POINTER:    return "AArch64ISD::THREAD_POINTER";
762   case AArch64ISD::TLSDESC_CALL:      return "AArch64ISD::TLSDESC_CALL";
763   case AArch64ISD::ADC:               return "AArch64ISD::ADC";
764   case AArch64ISD::SBC:               return "AArch64ISD::SBC";
765   case AArch64ISD::ADDS:              return "AArch64ISD::ADDS";
766   case AArch64ISD::SUBS:              return "AArch64ISD::SUBS";
767   case AArch64ISD::ADCS:              return "AArch64ISD::ADCS";
768   case AArch64ISD::SBCS:              return "AArch64ISD::SBCS";
769   case AArch64ISD::ANDS:              return "AArch64ISD::ANDS";
770   case AArch64ISD::FCMP:              return "AArch64ISD::FCMP";
771   case AArch64ISD::FMIN:              return "AArch64ISD::FMIN";
772   case AArch64ISD::FMAX:              return "AArch64ISD::FMAX";
773   case AArch64ISD::DUP:               return "AArch64ISD::DUP";
774   case AArch64ISD::DUPLANE8:          return "AArch64ISD::DUPLANE8";
775   case AArch64ISD::DUPLANE16:         return "AArch64ISD::DUPLANE16";
776   case AArch64ISD::DUPLANE32:         return "AArch64ISD::DUPLANE32";
777   case AArch64ISD::DUPLANE64:         return "AArch64ISD::DUPLANE64";
778   case AArch64ISD::MOVI:              return "AArch64ISD::MOVI";
779   case AArch64ISD::MOVIshift:         return "AArch64ISD::MOVIshift";
780   case AArch64ISD::MOVIedit:          return "AArch64ISD::MOVIedit";
781   case AArch64ISD::MOVImsl:           return "AArch64ISD::MOVImsl";
782   case AArch64ISD::FMOV:              return "AArch64ISD::FMOV";
783   case AArch64ISD::MVNIshift:         return "AArch64ISD::MVNIshift";
784   case AArch64ISD::MVNImsl:           return "AArch64ISD::MVNImsl";
785   case AArch64ISD::BICi:              return "AArch64ISD::BICi";
786   case AArch64ISD::ORRi:              return "AArch64ISD::ORRi";
787   case AArch64ISD::BSL:               return "AArch64ISD::BSL";
788   case AArch64ISD::NEG:               return "AArch64ISD::NEG";
789   case AArch64ISD::EXTR:              return "AArch64ISD::EXTR";
790   case AArch64ISD::ZIP1:              return "AArch64ISD::ZIP1";
791   case AArch64ISD::ZIP2:              return "AArch64ISD::ZIP2";
792   case AArch64ISD::UZP1:              return "AArch64ISD::UZP1";
793   case AArch64ISD::UZP2:              return "AArch64ISD::UZP2";
794   case AArch64ISD::TRN1:              return "AArch64ISD::TRN1";
795   case AArch64ISD::TRN2:              return "AArch64ISD::TRN2";
796   case AArch64ISD::REV16:             return "AArch64ISD::REV16";
797   case AArch64ISD::REV32:             return "AArch64ISD::REV32";
798   case AArch64ISD::REV64:             return "AArch64ISD::REV64";
799   case AArch64ISD::EXT:               return "AArch64ISD::EXT";
800   case AArch64ISD::VSHL:              return "AArch64ISD::VSHL";
801   case AArch64ISD::VLSHR:             return "AArch64ISD::VLSHR";
802   case AArch64ISD::VASHR:             return "AArch64ISD::VASHR";
803   case AArch64ISD::CMEQ:              return "AArch64ISD::CMEQ";
804   case AArch64ISD::CMGE:              return "AArch64ISD::CMGE";
805   case AArch64ISD::CMGT:              return "AArch64ISD::CMGT";
806   case AArch64ISD::CMHI:              return "AArch64ISD::CMHI";
807   case AArch64ISD::CMHS:              return "AArch64ISD::CMHS";
808   case AArch64ISD::FCMEQ:             return "AArch64ISD::FCMEQ";
809   case AArch64ISD::FCMGE:             return "AArch64ISD::FCMGE";
810   case AArch64ISD::FCMGT:             return "AArch64ISD::FCMGT";
811   case AArch64ISD::CMEQz:             return "AArch64ISD::CMEQz";
812   case AArch64ISD::CMGEz:             return "AArch64ISD::CMGEz";
813   case AArch64ISD::CMGTz:             return "AArch64ISD::CMGTz";
814   case AArch64ISD::CMLEz:             return "AArch64ISD::CMLEz";
815   case AArch64ISD::CMLTz:             return "AArch64ISD::CMLTz";
816   case AArch64ISD::FCMEQz:            return "AArch64ISD::FCMEQz";
817   case AArch64ISD::FCMGEz:            return "AArch64ISD::FCMGEz";
818   case AArch64ISD::FCMGTz:            return "AArch64ISD::FCMGTz";
819   case AArch64ISD::FCMLEz:            return "AArch64ISD::FCMLEz";
820   case AArch64ISD::FCMLTz:            return "AArch64ISD::FCMLTz";
821   case AArch64ISD::NOT:               return "AArch64ISD::NOT";
822   case AArch64ISD::BIT:               return "AArch64ISD::BIT";
823   case AArch64ISD::CBZ:               return "AArch64ISD::CBZ";
824   case AArch64ISD::CBNZ:              return "AArch64ISD::CBNZ";
825   case AArch64ISD::TBZ:               return "AArch64ISD::TBZ";
826   case AArch64ISD::TBNZ:              return "AArch64ISD::TBNZ";
827   case AArch64ISD::TC_RETURN:         return "AArch64ISD::TC_RETURN";
828   case AArch64ISD::SITOF:             return "AArch64ISD::SITOF";
829   case AArch64ISD::UITOF:             return "AArch64ISD::UITOF";
830   case AArch64ISD::NVCAST:            return "AArch64ISD::NVCAST";
831   case AArch64ISD::SQSHL_I:           return "AArch64ISD::SQSHL_I";
832   case AArch64ISD::UQSHL_I:           return "AArch64ISD::UQSHL_I";
833   case AArch64ISD::SRSHR_I:           return "AArch64ISD::SRSHR_I";
834   case AArch64ISD::URSHR_I:           return "AArch64ISD::URSHR_I";
835   case AArch64ISD::SQSHLU_I:          return "AArch64ISD::SQSHLU_I";
836   case AArch64ISD::WrapperLarge:      return "AArch64ISD::WrapperLarge";
837   case AArch64ISD::LD2post:           return "AArch64ISD::LD2post";
838   case AArch64ISD::LD3post:           return "AArch64ISD::LD3post";
839   case AArch64ISD::LD4post:           return "AArch64ISD::LD4post";
840   case AArch64ISD::ST2post:           return "AArch64ISD::ST2post";
841   case AArch64ISD::ST3post:           return "AArch64ISD::ST3post";
842   case AArch64ISD::ST4post:           return "AArch64ISD::ST4post";
843   case AArch64ISD::LD1x2post:         return "AArch64ISD::LD1x2post";
844   case AArch64ISD::LD1x3post:         return "AArch64ISD::LD1x3post";
845   case AArch64ISD::LD1x4post:         return "AArch64ISD::LD1x4post";
846   case AArch64ISD::ST1x2post:         return "AArch64ISD::ST1x2post";
847   case AArch64ISD::ST1x3post:         return "AArch64ISD::ST1x3post";
848   case AArch64ISD::ST1x4post:         return "AArch64ISD::ST1x4post";
849   case AArch64ISD::LD1DUPpost:        return "AArch64ISD::LD1DUPpost";
850   case AArch64ISD::LD2DUPpost:        return "AArch64ISD::LD2DUPpost";
851   case AArch64ISD::LD3DUPpost:        return "AArch64ISD::LD3DUPpost";
852   case AArch64ISD::LD4DUPpost:        return "AArch64ISD::LD4DUPpost";
853   case AArch64ISD::LD1LANEpost:       return "AArch64ISD::LD1LANEpost";
854   case AArch64ISD::LD2LANEpost:       return "AArch64ISD::LD2LANEpost";
855   case AArch64ISD::LD3LANEpost:       return "AArch64ISD::LD3LANEpost";
856   case AArch64ISD::LD4LANEpost:       return "AArch64ISD::LD4LANEpost";
857   case AArch64ISD::ST2LANEpost:       return "AArch64ISD::ST2LANEpost";
858   case AArch64ISD::ST3LANEpost:       return "AArch64ISD::ST3LANEpost";
859   case AArch64ISD::ST4LANEpost:       return "AArch64ISD::ST4LANEpost";
860   case AArch64ISD::SMULL:             return "AArch64ISD::SMULL";
861   case AArch64ISD::UMULL:             return "AArch64ISD::UMULL";
862   }
863 }
864
865 MachineBasicBlock *
866 AArch64TargetLowering::EmitF128CSEL(MachineInstr *MI,
867                                     MachineBasicBlock *MBB) const {
868   // We materialise the F128CSEL pseudo-instruction as some control flow and a
869   // phi node:
870
871   // OrigBB:
872   //     [... previous instrs leading to comparison ...]
873   //     b.ne TrueBB
874   //     b EndBB
875   // TrueBB:
876   //     ; Fallthrough
877   // EndBB:
878   //     Dest = PHI [IfTrue, TrueBB], [IfFalse, OrigBB]
879
880   MachineFunction *MF = MBB->getParent();
881   const TargetInstrInfo *TII = Subtarget->getInstrInfo();
882   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
883   DebugLoc DL = MI->getDebugLoc();
884   MachineFunction::iterator It = MBB;
885   ++It;
886
887   unsigned DestReg = MI->getOperand(0).getReg();
888   unsigned IfTrueReg = MI->getOperand(1).getReg();
889   unsigned IfFalseReg = MI->getOperand(2).getReg();
890   unsigned CondCode = MI->getOperand(3).getImm();
891   bool NZCVKilled = MI->getOperand(4).isKill();
892
893   MachineBasicBlock *TrueBB = MF->CreateMachineBasicBlock(LLVM_BB);
894   MachineBasicBlock *EndBB = MF->CreateMachineBasicBlock(LLVM_BB);
895   MF->insert(It, TrueBB);
896   MF->insert(It, EndBB);
897
898   // Transfer rest of current basic-block to EndBB
899   EndBB->splice(EndBB->begin(), MBB, std::next(MachineBasicBlock::iterator(MI)),
900                 MBB->end());
901   EndBB->transferSuccessorsAndUpdatePHIs(MBB);
902
903   BuildMI(MBB, DL, TII->get(AArch64::Bcc)).addImm(CondCode).addMBB(TrueBB);
904   BuildMI(MBB, DL, TII->get(AArch64::B)).addMBB(EndBB);
905   MBB->addSuccessor(TrueBB);
906   MBB->addSuccessor(EndBB);
907
908   // TrueBB falls through to the end.
909   TrueBB->addSuccessor(EndBB);
910
911   if (!NZCVKilled) {
912     TrueBB->addLiveIn(AArch64::NZCV);
913     EndBB->addLiveIn(AArch64::NZCV);
914   }
915
916   BuildMI(*EndBB, EndBB->begin(), DL, TII->get(AArch64::PHI), DestReg)
917       .addReg(IfTrueReg)
918       .addMBB(TrueBB)
919       .addReg(IfFalseReg)
920       .addMBB(MBB);
921
922   MI->eraseFromParent();
923   return EndBB;
924 }
925
926 MachineBasicBlock *
927 AArch64TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
928                                                  MachineBasicBlock *BB) const {
929   switch (MI->getOpcode()) {
930   default:
931 #ifndef NDEBUG
932     MI->dump();
933 #endif
934     llvm_unreachable("Unexpected instruction for custom inserter!");
935
936   case AArch64::F128CSEL:
937     return EmitF128CSEL(MI, BB);
938
939   case TargetOpcode::STACKMAP:
940   case TargetOpcode::PATCHPOINT:
941     return emitPatchPoint(MI, BB);
942   }
943 }
944
945 //===----------------------------------------------------------------------===//
946 // AArch64 Lowering private implementation.
947 //===----------------------------------------------------------------------===//
948
949 //===----------------------------------------------------------------------===//
950 // Lowering Code
951 //===----------------------------------------------------------------------===//
952
953 /// changeIntCCToAArch64CC - Convert a DAG integer condition code to an AArch64
954 /// CC
955 static AArch64CC::CondCode changeIntCCToAArch64CC(ISD::CondCode CC) {
956   switch (CC) {
957   default:
958     llvm_unreachable("Unknown condition code!");
959   case ISD::SETNE:
960     return AArch64CC::NE;
961   case ISD::SETEQ:
962     return AArch64CC::EQ;
963   case ISD::SETGT:
964     return AArch64CC::GT;
965   case ISD::SETGE:
966     return AArch64CC::GE;
967   case ISD::SETLT:
968     return AArch64CC::LT;
969   case ISD::SETLE:
970     return AArch64CC::LE;
971   case ISD::SETUGT:
972     return AArch64CC::HI;
973   case ISD::SETUGE:
974     return AArch64CC::HS;
975   case ISD::SETULT:
976     return AArch64CC::LO;
977   case ISD::SETULE:
978     return AArch64CC::LS;
979   }
980 }
981
982 /// changeFPCCToAArch64CC - Convert a DAG fp condition code to an AArch64 CC.
983 static void changeFPCCToAArch64CC(ISD::CondCode CC,
984                                   AArch64CC::CondCode &CondCode,
985                                   AArch64CC::CondCode &CondCode2) {
986   CondCode2 = AArch64CC::AL;
987   switch (CC) {
988   default:
989     llvm_unreachable("Unknown FP condition!");
990   case ISD::SETEQ:
991   case ISD::SETOEQ:
992     CondCode = AArch64CC::EQ;
993     break;
994   case ISD::SETGT:
995   case ISD::SETOGT:
996     CondCode = AArch64CC::GT;
997     break;
998   case ISD::SETGE:
999   case ISD::SETOGE:
1000     CondCode = AArch64CC::GE;
1001     break;
1002   case ISD::SETOLT:
1003     CondCode = AArch64CC::MI;
1004     break;
1005   case ISD::SETOLE:
1006     CondCode = AArch64CC::LS;
1007     break;
1008   case ISD::SETONE:
1009     CondCode = AArch64CC::MI;
1010     CondCode2 = AArch64CC::GT;
1011     break;
1012   case ISD::SETO:
1013     CondCode = AArch64CC::VC;
1014     break;
1015   case ISD::SETUO:
1016     CondCode = AArch64CC::VS;
1017     break;
1018   case ISD::SETUEQ:
1019     CondCode = AArch64CC::EQ;
1020     CondCode2 = AArch64CC::VS;
1021     break;
1022   case ISD::SETUGT:
1023     CondCode = AArch64CC::HI;
1024     break;
1025   case ISD::SETUGE:
1026     CondCode = AArch64CC::PL;
1027     break;
1028   case ISD::SETLT:
1029   case ISD::SETULT:
1030     CondCode = AArch64CC::LT;
1031     break;
1032   case ISD::SETLE:
1033   case ISD::SETULE:
1034     CondCode = AArch64CC::LE;
1035     break;
1036   case ISD::SETNE:
1037   case ISD::SETUNE:
1038     CondCode = AArch64CC::NE;
1039     break;
1040   }
1041 }
1042
1043 /// changeVectorFPCCToAArch64CC - Convert a DAG fp condition code to an AArch64
1044 /// CC usable with the vector instructions. Fewer operations are available
1045 /// without a real NZCV register, so we have to use less efficient combinations
1046 /// to get the same effect.
1047 static void changeVectorFPCCToAArch64CC(ISD::CondCode CC,
1048                                         AArch64CC::CondCode &CondCode,
1049                                         AArch64CC::CondCode &CondCode2,
1050                                         bool &Invert) {
1051   Invert = false;
1052   switch (CC) {
1053   default:
1054     // Mostly the scalar mappings work fine.
1055     changeFPCCToAArch64CC(CC, CondCode, CondCode2);
1056     break;
1057   case ISD::SETUO:
1058     Invert = true; // Fallthrough
1059   case ISD::SETO:
1060     CondCode = AArch64CC::MI;
1061     CondCode2 = AArch64CC::GE;
1062     break;
1063   case ISD::SETUEQ:
1064   case ISD::SETULT:
1065   case ISD::SETULE:
1066   case ISD::SETUGT:
1067   case ISD::SETUGE:
1068     // All of the compare-mask comparisons are ordered, but we can switch
1069     // between the two by a double inversion. E.g. ULE == !OGT.
1070     Invert = true;
1071     changeFPCCToAArch64CC(getSetCCInverse(CC, false), CondCode, CondCode2);
1072     break;
1073   }
1074 }
1075
1076 static bool isLegalArithImmed(uint64_t C) {
1077   // Matches AArch64DAGToDAGISel::SelectArithImmed().
1078   return (C >> 12 == 0) || ((C & 0xFFFULL) == 0 && C >> 24 == 0);
1079 }
1080
1081 static SDValue emitComparison(SDValue LHS, SDValue RHS, ISD::CondCode CC,
1082                               SDLoc dl, SelectionDAG &DAG) {
1083   EVT VT = LHS.getValueType();
1084
1085   if (VT.isFloatingPoint())
1086     return DAG.getNode(AArch64ISD::FCMP, dl, VT, LHS, RHS);
1087
1088   // The CMP instruction is just an alias for SUBS, and representing it as
1089   // SUBS means that it's possible to get CSE with subtract operations.
1090   // A later phase can perform the optimization of setting the destination
1091   // register to WZR/XZR if it ends up being unused.
1092   unsigned Opcode = AArch64ISD::SUBS;
1093
1094   if (RHS.getOpcode() == ISD::SUB && isa<ConstantSDNode>(RHS.getOperand(0)) &&
1095       cast<ConstantSDNode>(RHS.getOperand(0))->getZExtValue() == 0 &&
1096       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1097     // We'd like to combine a (CMP op1, (sub 0, op2) into a CMN instruction on
1098     // the grounds that "op1 - (-op2) == op1 + op2". However, the C and V flags
1099     // can be set differently by this operation. It comes down to whether
1100     // "SInt(~op2)+1 == SInt(~op2+1)" (and the same for UInt). If they are then
1101     // everything is fine. If not then the optimization is wrong. Thus general
1102     // comparisons are only valid if op2 != 0.
1103
1104     // So, finally, the only LLVM-native comparisons that don't mention C and V
1105     // are SETEQ and SETNE. They're the only ones we can safely use CMN for in
1106     // the absence of information about op2.
1107     Opcode = AArch64ISD::ADDS;
1108     RHS = RHS.getOperand(1);
1109   } else if (LHS.getOpcode() == ISD::AND && isa<ConstantSDNode>(RHS) &&
1110              cast<ConstantSDNode>(RHS)->getZExtValue() == 0 &&
1111              !isUnsignedIntSetCC(CC)) {
1112     // Similarly, (CMP (and X, Y), 0) can be implemented with a TST
1113     // (a.k.a. ANDS) except that the flags are only guaranteed to work for one
1114     // of the signed comparisons.
1115     Opcode = AArch64ISD::ANDS;
1116     RHS = LHS.getOperand(1);
1117     LHS = LHS.getOperand(0);
1118   }
1119
1120   return DAG.getNode(Opcode, dl, DAG.getVTList(VT, MVT::i32), LHS, RHS)
1121       .getValue(1);
1122 }
1123
1124 static SDValue getAArch64Cmp(SDValue LHS, SDValue RHS, ISD::CondCode CC,
1125                              SDValue &AArch64cc, SelectionDAG &DAG, SDLoc dl) {
1126   SDValue Cmp;
1127   AArch64CC::CondCode AArch64CC;
1128   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS.getNode())) {
1129     EVT VT = RHS.getValueType();
1130     uint64_t C = RHSC->getZExtValue();
1131     if (!isLegalArithImmed(C)) {
1132       // Constant does not fit, try adjusting it by one?
1133       switch (CC) {
1134       default:
1135         break;
1136       case ISD::SETLT:
1137       case ISD::SETGE:
1138         if ((VT == MVT::i32 && C != 0x80000000 &&
1139              isLegalArithImmed((uint32_t)(C - 1))) ||
1140             (VT == MVT::i64 && C != 0x80000000ULL &&
1141              isLegalArithImmed(C - 1ULL))) {
1142           CC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGT;
1143           C = (VT == MVT::i32) ? (uint32_t)(C - 1) : C - 1;
1144           RHS = DAG.getConstant(C, VT);
1145         }
1146         break;
1147       case ISD::SETULT:
1148       case ISD::SETUGE:
1149         if ((VT == MVT::i32 && C != 0 &&
1150              isLegalArithImmed((uint32_t)(C - 1))) ||
1151             (VT == MVT::i64 && C != 0ULL && isLegalArithImmed(C - 1ULL))) {
1152           CC = (CC == ISD::SETULT) ? ISD::SETULE : ISD::SETUGT;
1153           C = (VT == MVT::i32) ? (uint32_t)(C - 1) : C - 1;
1154           RHS = DAG.getConstant(C, VT);
1155         }
1156         break;
1157       case ISD::SETLE:
1158       case ISD::SETGT:
1159         if ((VT == MVT::i32 && C != INT32_MAX &&
1160              isLegalArithImmed((uint32_t)(C + 1))) ||
1161             (VT == MVT::i64 && C != INT64_MAX &&
1162              isLegalArithImmed(C + 1ULL))) {
1163           CC = (CC == ISD::SETLE) ? ISD::SETLT : ISD::SETGE;
1164           C = (VT == MVT::i32) ? (uint32_t)(C + 1) : C + 1;
1165           RHS = DAG.getConstant(C, VT);
1166         }
1167         break;
1168       case ISD::SETULE:
1169       case ISD::SETUGT:
1170         if ((VT == MVT::i32 && C != UINT32_MAX &&
1171              isLegalArithImmed((uint32_t)(C + 1))) ||
1172             (VT == MVT::i64 && C != UINT64_MAX &&
1173              isLegalArithImmed(C + 1ULL))) {
1174           CC = (CC == ISD::SETULE) ? ISD::SETULT : ISD::SETUGE;
1175           C = (VT == MVT::i32) ? (uint32_t)(C + 1) : C + 1;
1176           RHS = DAG.getConstant(C, VT);
1177         }
1178         break;
1179       }
1180     }
1181   }
1182   // The imm operand of ADDS is an unsigned immediate, in the range 0 to 4095.
1183   // For the i8 operand, the largest immediate is 255, so this can be easily
1184   // encoded in the compare instruction. For the i16 operand, however, the
1185   // largest immediate cannot be encoded in the compare.
1186   // Therefore, use a sign extending load and cmn to avoid materializing the -1
1187   // constant. For example,
1188   // movz w1, #65535
1189   // ldrh w0, [x0, #0]
1190   // cmp w0, w1
1191   // >
1192   // ldrsh w0, [x0, #0]
1193   // cmn w0, #1
1194   // Fundamental, we're relying on the property that (zext LHS) == (zext RHS)
1195   // if and only if (sext LHS) == (sext RHS). The checks are in place to ensure
1196   // both the LHS and RHS are truely zero extended and to make sure the
1197   // transformation is profitable.
1198   if ((CC == ISD::SETEQ || CC == ISD::SETNE) && isa<ConstantSDNode>(RHS)) {
1199     if ((cast<ConstantSDNode>(RHS)->getZExtValue() >> 16 == 0) &&
1200         isa<LoadSDNode>(LHS)) {
1201       if (cast<LoadSDNode>(LHS)->getExtensionType() == ISD::ZEXTLOAD &&
1202           cast<LoadSDNode>(LHS)->getMemoryVT() == MVT::i16 &&
1203           LHS.getNode()->hasNUsesOfValue(1, 0)) {
1204         int16_t ValueofRHS = cast<ConstantSDNode>(RHS)->getZExtValue();
1205         if (ValueofRHS < 0 && isLegalArithImmed(-ValueofRHS)) {
1206           SDValue SExt =
1207               DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, LHS.getValueType(), LHS,
1208                           DAG.getValueType(MVT::i16));
1209           Cmp = emitComparison(SExt,
1210                                DAG.getConstant(ValueofRHS, RHS.getValueType()),
1211                                CC, dl, DAG);
1212           AArch64CC = changeIntCCToAArch64CC(CC);
1213           AArch64cc = DAG.getConstant(AArch64CC, MVT::i32);
1214           return Cmp;
1215         }
1216       }
1217     }
1218   }
1219   Cmp = emitComparison(LHS, RHS, CC, dl, DAG);
1220   AArch64CC = changeIntCCToAArch64CC(CC);
1221   AArch64cc = DAG.getConstant(AArch64CC, MVT::i32);
1222   return Cmp;
1223 }
1224
1225 static std::pair<SDValue, SDValue>
1226 getAArch64XALUOOp(AArch64CC::CondCode &CC, SDValue Op, SelectionDAG &DAG) {
1227   assert((Op.getValueType() == MVT::i32 || Op.getValueType() == MVT::i64) &&
1228          "Unsupported value type");
1229   SDValue Value, Overflow;
1230   SDLoc DL(Op);
1231   SDValue LHS = Op.getOperand(0);
1232   SDValue RHS = Op.getOperand(1);
1233   unsigned Opc = 0;
1234   switch (Op.getOpcode()) {
1235   default:
1236     llvm_unreachable("Unknown overflow instruction!");
1237   case ISD::SADDO:
1238     Opc = AArch64ISD::ADDS;
1239     CC = AArch64CC::VS;
1240     break;
1241   case ISD::UADDO:
1242     Opc = AArch64ISD::ADDS;
1243     CC = AArch64CC::HS;
1244     break;
1245   case ISD::SSUBO:
1246     Opc = AArch64ISD::SUBS;
1247     CC = AArch64CC::VS;
1248     break;
1249   case ISD::USUBO:
1250     Opc = AArch64ISD::SUBS;
1251     CC = AArch64CC::LO;
1252     break;
1253   // Multiply needs a little bit extra work.
1254   case ISD::SMULO:
1255   case ISD::UMULO: {
1256     CC = AArch64CC::NE;
1257     bool IsSigned = (Op.getOpcode() == ISD::SMULO) ? true : false;
1258     if (Op.getValueType() == MVT::i32) {
1259       unsigned ExtendOpc = IsSigned ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
1260       // For a 32 bit multiply with overflow check we want the instruction
1261       // selector to generate a widening multiply (SMADDL/UMADDL). For that we
1262       // need to generate the following pattern:
1263       // (i64 add 0, (i64 mul (i64 sext|zext i32 %a), (i64 sext|zext i32 %b))
1264       LHS = DAG.getNode(ExtendOpc, DL, MVT::i64, LHS);
1265       RHS = DAG.getNode(ExtendOpc, DL, MVT::i64, RHS);
1266       SDValue Mul = DAG.getNode(ISD::MUL, DL, MVT::i64, LHS, RHS);
1267       SDValue Add = DAG.getNode(ISD::ADD, DL, MVT::i64, Mul,
1268                                 DAG.getConstant(0, MVT::i64));
1269       // On AArch64 the upper 32 bits are always zero extended for a 32 bit
1270       // operation. We need to clear out the upper 32 bits, because we used a
1271       // widening multiply that wrote all 64 bits. In the end this should be a
1272       // noop.
1273       Value = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, Add);
1274       if (IsSigned) {
1275         // The signed overflow check requires more than just a simple check for
1276         // any bit set in the upper 32 bits of the result. These bits could be
1277         // just the sign bits of a negative number. To perform the overflow
1278         // check we have to arithmetic shift right the 32nd bit of the result by
1279         // 31 bits. Then we compare the result to the upper 32 bits.
1280         SDValue UpperBits = DAG.getNode(ISD::SRL, DL, MVT::i64, Add,
1281                                         DAG.getConstant(32, MVT::i64));
1282         UpperBits = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, UpperBits);
1283         SDValue LowerBits = DAG.getNode(ISD::SRA, DL, MVT::i32, Value,
1284                                         DAG.getConstant(31, MVT::i64));
1285         // It is important that LowerBits is last, otherwise the arithmetic
1286         // shift will not be folded into the compare (SUBS).
1287         SDVTList VTs = DAG.getVTList(MVT::i32, MVT::i32);
1288         Overflow = DAG.getNode(AArch64ISD::SUBS, DL, VTs, UpperBits, LowerBits)
1289                        .getValue(1);
1290       } else {
1291         // The overflow check for unsigned multiply is easy. We only need to
1292         // check if any of the upper 32 bits are set. This can be done with a
1293         // CMP (shifted register). For that we need to generate the following
1294         // pattern:
1295         // (i64 AArch64ISD::SUBS i64 0, (i64 srl i64 %Mul, i64 32)
1296         SDValue UpperBits = DAG.getNode(ISD::SRL, DL, MVT::i64, Mul,
1297                                         DAG.getConstant(32, MVT::i64));
1298         SDVTList VTs = DAG.getVTList(MVT::i64, MVT::i32);
1299         Overflow =
1300             DAG.getNode(AArch64ISD::SUBS, DL, VTs, DAG.getConstant(0, MVT::i64),
1301                         UpperBits).getValue(1);
1302       }
1303       break;
1304     }
1305     assert(Op.getValueType() == MVT::i64 && "Expected an i64 value type");
1306     // For the 64 bit multiply
1307     Value = DAG.getNode(ISD::MUL, DL, MVT::i64, LHS, RHS);
1308     if (IsSigned) {
1309       SDValue UpperBits = DAG.getNode(ISD::MULHS, DL, MVT::i64, LHS, RHS);
1310       SDValue LowerBits = DAG.getNode(ISD::SRA, DL, MVT::i64, Value,
1311                                       DAG.getConstant(63, MVT::i64));
1312       // It is important that LowerBits is last, otherwise the arithmetic
1313       // shift will not be folded into the compare (SUBS).
1314       SDVTList VTs = DAG.getVTList(MVT::i64, MVT::i32);
1315       Overflow = DAG.getNode(AArch64ISD::SUBS, DL, VTs, UpperBits, LowerBits)
1316                      .getValue(1);
1317     } else {
1318       SDValue UpperBits = DAG.getNode(ISD::MULHU, DL, MVT::i64, LHS, RHS);
1319       SDVTList VTs = DAG.getVTList(MVT::i64, MVT::i32);
1320       Overflow =
1321           DAG.getNode(AArch64ISD::SUBS, DL, VTs, DAG.getConstant(0, MVT::i64),
1322                       UpperBits).getValue(1);
1323     }
1324     break;
1325   }
1326   } // switch (...)
1327
1328   if (Opc) {
1329     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::i32);
1330
1331     // Emit the AArch64 operation with overflow check.
1332     Value = DAG.getNode(Opc, DL, VTs, LHS, RHS);
1333     Overflow = Value.getValue(1);
1334   }
1335   return std::make_pair(Value, Overflow);
1336 }
1337
1338 SDValue AArch64TargetLowering::LowerF128Call(SDValue Op, SelectionDAG &DAG,
1339                                              RTLIB::Libcall Call) const {
1340   SmallVector<SDValue, 2> Ops;
1341   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i)
1342     Ops.push_back(Op.getOperand(i));
1343
1344   return makeLibCall(DAG, Call, MVT::f128, &Ops[0], Ops.size(), false,
1345                      SDLoc(Op)).first;
1346 }
1347
1348 static SDValue LowerXOR(SDValue Op, SelectionDAG &DAG) {
1349   SDValue Sel = Op.getOperand(0);
1350   SDValue Other = Op.getOperand(1);
1351
1352   // If neither operand is a SELECT_CC, give up.
1353   if (Sel.getOpcode() != ISD::SELECT_CC)
1354     std::swap(Sel, Other);
1355   if (Sel.getOpcode() != ISD::SELECT_CC)
1356     return Op;
1357
1358   // The folding we want to perform is:
1359   // (xor x, (select_cc a, b, cc, 0, -1) )
1360   //   -->
1361   // (csel x, (xor x, -1), cc ...)
1362   //
1363   // The latter will get matched to a CSINV instruction.
1364
1365   ISD::CondCode CC = cast<CondCodeSDNode>(Sel.getOperand(4))->get();
1366   SDValue LHS = Sel.getOperand(0);
1367   SDValue RHS = Sel.getOperand(1);
1368   SDValue TVal = Sel.getOperand(2);
1369   SDValue FVal = Sel.getOperand(3);
1370   SDLoc dl(Sel);
1371
1372   // FIXME: This could be generalized to non-integer comparisons.
1373   if (LHS.getValueType() != MVT::i32 && LHS.getValueType() != MVT::i64)
1374     return Op;
1375
1376   ConstantSDNode *CFVal = dyn_cast<ConstantSDNode>(FVal);
1377   ConstantSDNode *CTVal = dyn_cast<ConstantSDNode>(TVal);
1378
1379   // The the values aren't constants, this isn't the pattern we're looking for.
1380   if (!CFVal || !CTVal)
1381     return Op;
1382
1383   // We can commute the SELECT_CC by inverting the condition.  This
1384   // might be needed to make this fit into a CSINV pattern.
1385   if (CTVal->isAllOnesValue() && CFVal->isNullValue()) {
1386     std::swap(TVal, FVal);
1387     std::swap(CTVal, CFVal);
1388     CC = ISD::getSetCCInverse(CC, true);
1389   }
1390
1391   // If the constants line up, perform the transform!
1392   if (CTVal->isNullValue() && CFVal->isAllOnesValue()) {
1393     SDValue CCVal;
1394     SDValue Cmp = getAArch64Cmp(LHS, RHS, CC, CCVal, DAG, dl);
1395
1396     FVal = Other;
1397     TVal = DAG.getNode(ISD::XOR, dl, Other.getValueType(), Other,
1398                        DAG.getConstant(-1ULL, Other.getValueType()));
1399
1400     return DAG.getNode(AArch64ISD::CSEL, dl, Sel.getValueType(), FVal, TVal,
1401                        CCVal, Cmp);
1402   }
1403
1404   return Op;
1405 }
1406
1407 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
1408   EVT VT = Op.getValueType();
1409
1410   // Let legalize expand this if it isn't a legal type yet.
1411   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
1412     return SDValue();
1413
1414   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
1415
1416   unsigned Opc;
1417   bool ExtraOp = false;
1418   switch (Op.getOpcode()) {
1419   default:
1420     llvm_unreachable("Invalid code");
1421   case ISD::ADDC:
1422     Opc = AArch64ISD::ADDS;
1423     break;
1424   case ISD::SUBC:
1425     Opc = AArch64ISD::SUBS;
1426     break;
1427   case ISD::ADDE:
1428     Opc = AArch64ISD::ADCS;
1429     ExtraOp = true;
1430     break;
1431   case ISD::SUBE:
1432     Opc = AArch64ISD::SBCS;
1433     ExtraOp = true;
1434     break;
1435   }
1436
1437   if (!ExtraOp)
1438     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0), Op.getOperand(1));
1439   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0), Op.getOperand(1),
1440                      Op.getOperand(2));
1441 }
1442
1443 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
1444   // Let legalize expand this if it isn't a legal type yet.
1445   if (!DAG.getTargetLoweringInfo().isTypeLegal(Op.getValueType()))
1446     return SDValue();
1447
1448   AArch64CC::CondCode CC;
1449   // The actual operation that sets the overflow or carry flag.
1450   SDValue Value, Overflow;
1451   std::tie(Value, Overflow) = getAArch64XALUOOp(CC, Op, DAG);
1452
1453   // We use 0 and 1 as false and true values.
1454   SDValue TVal = DAG.getConstant(1, MVT::i32);
1455   SDValue FVal = DAG.getConstant(0, MVT::i32);
1456
1457   // We use an inverted condition, because the conditional select is inverted
1458   // too. This will allow it to be selected to a single instruction:
1459   // CSINC Wd, WZR, WZR, invert(cond).
1460   SDValue CCVal = DAG.getConstant(getInvertedCondCode(CC), MVT::i32);
1461   Overflow = DAG.getNode(AArch64ISD::CSEL, SDLoc(Op), MVT::i32, FVal, TVal,
1462                          CCVal, Overflow);
1463
1464   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
1465   return DAG.getNode(ISD::MERGE_VALUES, SDLoc(Op), VTs, Value, Overflow);
1466 }
1467
1468 // Prefetch operands are:
1469 // 1: Address to prefetch
1470 // 2: bool isWrite
1471 // 3: int locality (0 = no locality ... 3 = extreme locality)
1472 // 4: bool isDataCache
1473 static SDValue LowerPREFETCH(SDValue Op, SelectionDAG &DAG) {
1474   SDLoc DL(Op);
1475   unsigned IsWrite = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
1476   unsigned Locality = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
1477   unsigned IsData = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
1478
1479   bool IsStream = !Locality;
1480   // When the locality number is set
1481   if (Locality) {
1482     // The front-end should have filtered out the out-of-range values
1483     assert(Locality <= 3 && "Prefetch locality out-of-range");
1484     // The locality degree is the opposite of the cache speed.
1485     // Put the number the other way around.
1486     // The encoding starts at 0 for level 1
1487     Locality = 3 - Locality;
1488   }
1489
1490   // built the mask value encoding the expected behavior.
1491   unsigned PrfOp = (IsWrite << 4) |     // Load/Store bit
1492                    (!IsData << 3) |     // IsDataCache bit
1493                    (Locality << 1) |    // Cache level bits
1494                    (unsigned)IsStream;  // Stream bit
1495   return DAG.getNode(AArch64ISD::PREFETCH, DL, MVT::Other, Op.getOperand(0),
1496                      DAG.getConstant(PrfOp, MVT::i32), Op.getOperand(1));
1497 }
1498
1499 SDValue AArch64TargetLowering::LowerFP_EXTEND(SDValue Op,
1500                                               SelectionDAG &DAG) const {
1501   assert(Op.getValueType() == MVT::f128 && "Unexpected lowering");
1502
1503   RTLIB::Libcall LC;
1504   LC = RTLIB::getFPEXT(Op.getOperand(0).getValueType(), Op.getValueType());
1505
1506   return LowerF128Call(Op, DAG, LC);
1507 }
1508
1509 SDValue AArch64TargetLowering::LowerFP_ROUND(SDValue Op,
1510                                              SelectionDAG &DAG) const {
1511   if (Op.getOperand(0).getValueType() != MVT::f128) {
1512     // It's legal except when f128 is involved
1513     return Op;
1514   }
1515
1516   RTLIB::Libcall LC;
1517   LC = RTLIB::getFPROUND(Op.getOperand(0).getValueType(), Op.getValueType());
1518
1519   // FP_ROUND node has a second operand indicating whether it is known to be
1520   // precise. That doesn't take part in the LibCall so we can't directly use
1521   // LowerF128Call.
1522   SDValue SrcVal = Op.getOperand(0);
1523   return makeLibCall(DAG, LC, Op.getValueType(), &SrcVal, 1,
1524                      /*isSigned*/ false, SDLoc(Op)).first;
1525 }
1526
1527 static SDValue LowerVectorFP_TO_INT(SDValue Op, SelectionDAG &DAG) {
1528   // Warning: We maintain cost tables in AArch64TargetTransformInfo.cpp.
1529   // Any additional optimization in this function should be recorded
1530   // in the cost tables.
1531   EVT InVT = Op.getOperand(0).getValueType();
1532   EVT VT = Op.getValueType();
1533
1534   if (VT.getSizeInBits() < InVT.getSizeInBits()) {
1535     SDLoc dl(Op);
1536     SDValue Cv =
1537         DAG.getNode(Op.getOpcode(), dl, InVT.changeVectorElementTypeToInteger(),
1538                     Op.getOperand(0));
1539     return DAG.getNode(ISD::TRUNCATE, dl, VT, Cv);
1540   }
1541
1542   if (VT.getSizeInBits() > InVT.getSizeInBits()) {
1543     SDLoc dl(Op);
1544     MVT ExtVT =
1545         MVT::getVectorVT(MVT::getFloatingPointVT(VT.getScalarSizeInBits()),
1546                          VT.getVectorNumElements());
1547     SDValue Ext = DAG.getNode(ISD::FP_EXTEND, dl, ExtVT, Op.getOperand(0));
1548     return DAG.getNode(Op.getOpcode(), dl, VT, Ext);
1549   }
1550
1551   // Type changing conversions are illegal.
1552   return Op;
1553 }
1554
1555 SDValue AArch64TargetLowering::LowerFP_TO_INT(SDValue Op,
1556                                               SelectionDAG &DAG) const {
1557   if (Op.getOperand(0).getValueType().isVector())
1558     return LowerVectorFP_TO_INT(Op, DAG);
1559
1560   if (Op.getOperand(0).getValueType() != MVT::f128) {
1561     // It's legal except when f128 is involved
1562     return Op;
1563   }
1564
1565   RTLIB::Libcall LC;
1566   if (Op.getOpcode() == ISD::FP_TO_SINT)
1567     LC = RTLIB::getFPTOSINT(Op.getOperand(0).getValueType(), Op.getValueType());
1568   else
1569     LC = RTLIB::getFPTOUINT(Op.getOperand(0).getValueType(), Op.getValueType());
1570
1571   SmallVector<SDValue, 2> Ops;
1572   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i)
1573     Ops.push_back(Op.getOperand(i));
1574
1575   return makeLibCall(DAG, LC, Op.getValueType(), &Ops[0], Ops.size(), false,
1576                      SDLoc(Op)).first;
1577 }
1578
1579 static SDValue LowerVectorINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
1580   // Warning: We maintain cost tables in AArch64TargetTransformInfo.cpp.
1581   // Any additional optimization in this function should be recorded
1582   // in the cost tables.
1583   EVT VT = Op.getValueType();
1584   SDLoc dl(Op);
1585   SDValue In = Op.getOperand(0);
1586   EVT InVT = In.getValueType();
1587
1588   if (VT.getSizeInBits() < InVT.getSizeInBits()) {
1589     MVT CastVT =
1590         MVT::getVectorVT(MVT::getFloatingPointVT(InVT.getScalarSizeInBits()),
1591                          InVT.getVectorNumElements());
1592     In = DAG.getNode(Op.getOpcode(), dl, CastVT, In);
1593     return DAG.getNode(ISD::FP_ROUND, dl, VT, In, DAG.getIntPtrConstant(0));
1594   }
1595
1596   if (VT.getSizeInBits() > InVT.getSizeInBits()) {
1597     unsigned CastOpc =
1598         Op.getOpcode() == ISD::SINT_TO_FP ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
1599     EVT CastVT = VT.changeVectorElementTypeToInteger();
1600     In = DAG.getNode(CastOpc, dl, CastVT, In);
1601     return DAG.getNode(Op.getOpcode(), dl, VT, In);
1602   }
1603
1604   return Op;
1605 }
1606
1607 SDValue AArch64TargetLowering::LowerINT_TO_FP(SDValue Op,
1608                                             SelectionDAG &DAG) const {
1609   if (Op.getValueType().isVector())
1610     return LowerVectorINT_TO_FP(Op, DAG);
1611
1612   // i128 conversions are libcalls.
1613   if (Op.getOperand(0).getValueType() == MVT::i128)
1614     return SDValue();
1615
1616   // Other conversions are legal, unless it's to the completely software-based
1617   // fp128.
1618   if (Op.getValueType() != MVT::f128)
1619     return Op;
1620
1621   RTLIB::Libcall LC;
1622   if (Op.getOpcode() == ISD::SINT_TO_FP)
1623     LC = RTLIB::getSINTTOFP(Op.getOperand(0).getValueType(), Op.getValueType());
1624   else
1625     LC = RTLIB::getUINTTOFP(Op.getOperand(0).getValueType(), Op.getValueType());
1626
1627   return LowerF128Call(Op, DAG, LC);
1628 }
1629
1630 SDValue AArch64TargetLowering::LowerFSINCOS(SDValue Op,
1631                                             SelectionDAG &DAG) const {
1632   // For iOS, we want to call an alternative entry point: __sincos_stret,
1633   // which returns the values in two S / D registers.
1634   SDLoc dl(Op);
1635   SDValue Arg = Op.getOperand(0);
1636   EVT ArgVT = Arg.getValueType();
1637   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
1638
1639   ArgListTy Args;
1640   ArgListEntry Entry;
1641
1642   Entry.Node = Arg;
1643   Entry.Ty = ArgTy;
1644   Entry.isSExt = false;
1645   Entry.isZExt = false;
1646   Args.push_back(Entry);
1647
1648   const char *LibcallName =
1649       (ArgVT == MVT::f64) ? "__sincos_stret" : "__sincosf_stret";
1650   SDValue Callee = DAG.getExternalSymbol(LibcallName, getPointerTy());
1651
1652   StructType *RetTy = StructType::get(ArgTy, ArgTy, nullptr);
1653   TargetLowering::CallLoweringInfo CLI(DAG);
1654   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
1655     .setCallee(CallingConv::Fast, RetTy, Callee, std::move(Args), 0);
1656
1657   std::pair<SDValue, SDValue> CallResult = LowerCallTo(CLI);
1658   return CallResult.first;
1659 }
1660
1661 static SDValue LowerBITCAST(SDValue Op, SelectionDAG &DAG) {
1662   if (Op.getValueType() != MVT::f16)
1663     return SDValue();
1664
1665   assert(Op.getOperand(0).getValueType() == MVT::i16);
1666   SDLoc DL(Op);
1667
1668   Op = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, Op.getOperand(0));
1669   Op = DAG.getNode(ISD::BITCAST, DL, MVT::f32, Op);
1670   return SDValue(
1671       DAG.getMachineNode(TargetOpcode::EXTRACT_SUBREG, DL, MVT::f16, Op,
1672                          DAG.getTargetConstant(AArch64::hsub, MVT::i32)),
1673       0);
1674 }
1675
1676 static EVT getExtensionTo64Bits(const EVT &OrigVT) {
1677   if (OrigVT.getSizeInBits() >= 64)
1678     return OrigVT;
1679
1680   assert(OrigVT.isSimple() && "Expecting a simple value type");
1681
1682   MVT::SimpleValueType OrigSimpleTy = OrigVT.getSimpleVT().SimpleTy;
1683   switch (OrigSimpleTy) {
1684   default: llvm_unreachable("Unexpected Vector Type");
1685   case MVT::v2i8:
1686   case MVT::v2i16:
1687      return MVT::v2i32;
1688   case MVT::v4i8:
1689     return  MVT::v4i16;
1690   }
1691 }
1692
1693 static SDValue addRequiredExtensionForVectorMULL(SDValue N, SelectionDAG &DAG,
1694                                                  const EVT &OrigTy,
1695                                                  const EVT &ExtTy,
1696                                                  unsigned ExtOpcode) {
1697   // The vector originally had a size of OrigTy. It was then extended to ExtTy.
1698   // We expect the ExtTy to be 128-bits total. If the OrigTy is less than
1699   // 64-bits we need to insert a new extension so that it will be 64-bits.
1700   assert(ExtTy.is128BitVector() && "Unexpected extension size");
1701   if (OrigTy.getSizeInBits() >= 64)
1702     return N;
1703
1704   // Must extend size to at least 64 bits to be used as an operand for VMULL.
1705   EVT NewVT = getExtensionTo64Bits(OrigTy);
1706
1707   return DAG.getNode(ExtOpcode, SDLoc(N), NewVT, N);
1708 }
1709
1710 static bool isExtendedBUILD_VECTOR(SDNode *N, SelectionDAG &DAG,
1711                                    bool isSigned) {
1712   EVT VT = N->getValueType(0);
1713
1714   if (N->getOpcode() != ISD::BUILD_VECTOR)
1715     return false;
1716
1717   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1718     SDNode *Elt = N->getOperand(i).getNode();
1719     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Elt)) {
1720       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1721       unsigned HalfSize = EltSize / 2;
1722       if (isSigned) {
1723         if (!isIntN(HalfSize, C->getSExtValue()))
1724           return false;
1725       } else {
1726         if (!isUIntN(HalfSize, C->getZExtValue()))
1727           return false;
1728       }
1729       continue;
1730     }
1731     return false;
1732   }
1733
1734   return true;
1735 }
1736
1737 static SDValue skipExtensionForVectorMULL(SDNode *N, SelectionDAG &DAG) {
1738   if (N->getOpcode() == ISD::SIGN_EXTEND || N->getOpcode() == ISD::ZERO_EXTEND)
1739     return addRequiredExtensionForVectorMULL(N->getOperand(0), DAG,
1740                                              N->getOperand(0)->getValueType(0),
1741                                              N->getValueType(0),
1742                                              N->getOpcode());
1743
1744   assert(N->getOpcode() == ISD::BUILD_VECTOR && "expected BUILD_VECTOR");
1745   EVT VT = N->getValueType(0);
1746   unsigned EltSize = VT.getVectorElementType().getSizeInBits() / 2;
1747   unsigned NumElts = VT.getVectorNumElements();
1748   MVT TruncVT = MVT::getIntegerVT(EltSize);
1749   SmallVector<SDValue, 8> Ops;
1750   for (unsigned i = 0; i != NumElts; ++i) {
1751     ConstantSDNode *C = cast<ConstantSDNode>(N->getOperand(i));
1752     const APInt &CInt = C->getAPIntValue();
1753     // Element types smaller than 32 bits are not legal, so use i32 elements.
1754     // The values are implicitly truncated so sext vs. zext doesn't matter.
1755     Ops.push_back(DAG.getConstant(CInt.zextOrTrunc(32), MVT::i32));
1756   }
1757   return DAG.getNode(ISD::BUILD_VECTOR, SDLoc(N),
1758                      MVT::getVectorVT(TruncVT, NumElts), Ops);
1759 }
1760
1761 static bool isSignExtended(SDNode *N, SelectionDAG &DAG) {
1762   if (N->getOpcode() == ISD::SIGN_EXTEND)
1763     return true;
1764   if (isExtendedBUILD_VECTOR(N, DAG, true))
1765     return true;
1766   return false;
1767 }
1768
1769 static bool isZeroExtended(SDNode *N, SelectionDAG &DAG) {
1770   if (N->getOpcode() == ISD::ZERO_EXTEND)
1771     return true;
1772   if (isExtendedBUILD_VECTOR(N, DAG, false))
1773     return true;
1774   return false;
1775 }
1776
1777 static bool isAddSubSExt(SDNode *N, SelectionDAG &DAG) {
1778   unsigned Opcode = N->getOpcode();
1779   if (Opcode == ISD::ADD || Opcode == ISD::SUB) {
1780     SDNode *N0 = N->getOperand(0).getNode();
1781     SDNode *N1 = N->getOperand(1).getNode();
1782     return N0->hasOneUse() && N1->hasOneUse() &&
1783       isSignExtended(N0, DAG) && isSignExtended(N1, DAG);
1784   }
1785   return false;
1786 }
1787
1788 static bool isAddSubZExt(SDNode *N, SelectionDAG &DAG) {
1789   unsigned Opcode = N->getOpcode();
1790   if (Opcode == ISD::ADD || Opcode == ISD::SUB) {
1791     SDNode *N0 = N->getOperand(0).getNode();
1792     SDNode *N1 = N->getOperand(1).getNode();
1793     return N0->hasOneUse() && N1->hasOneUse() &&
1794       isZeroExtended(N0, DAG) && isZeroExtended(N1, DAG);
1795   }
1796   return false;
1797 }
1798
1799 static SDValue LowerMUL(SDValue Op, SelectionDAG &DAG) {
1800   // Multiplications are only custom-lowered for 128-bit vectors so that
1801   // VMULL can be detected.  Otherwise v2i64 multiplications are not legal.
1802   EVT VT = Op.getValueType();
1803   assert(VT.is128BitVector() && VT.isInteger() &&
1804          "unexpected type for custom-lowering ISD::MUL");
1805   SDNode *N0 = Op.getOperand(0).getNode();
1806   SDNode *N1 = Op.getOperand(1).getNode();
1807   unsigned NewOpc = 0;
1808   bool isMLA = false;
1809   bool isN0SExt = isSignExtended(N0, DAG);
1810   bool isN1SExt = isSignExtended(N1, DAG);
1811   if (isN0SExt && isN1SExt)
1812     NewOpc = AArch64ISD::SMULL;
1813   else {
1814     bool isN0ZExt = isZeroExtended(N0, DAG);
1815     bool isN1ZExt = isZeroExtended(N1, DAG);
1816     if (isN0ZExt && isN1ZExt)
1817       NewOpc = AArch64ISD::UMULL;
1818     else if (isN1SExt || isN1ZExt) {
1819       // Look for (s/zext A + s/zext B) * (s/zext C). We want to turn these
1820       // into (s/zext A * s/zext C) + (s/zext B * s/zext C)
1821       if (isN1SExt && isAddSubSExt(N0, DAG)) {
1822         NewOpc = AArch64ISD::SMULL;
1823         isMLA = true;
1824       } else if (isN1ZExt && isAddSubZExt(N0, DAG)) {
1825         NewOpc =  AArch64ISD::UMULL;
1826         isMLA = true;
1827       } else if (isN0ZExt && isAddSubZExt(N1, DAG)) {
1828         std::swap(N0, N1);
1829         NewOpc =  AArch64ISD::UMULL;
1830         isMLA = true;
1831       }
1832     }
1833
1834     if (!NewOpc) {
1835       if (VT == MVT::v2i64)
1836         // Fall through to expand this.  It is not legal.
1837         return SDValue();
1838       else
1839         // Other vector multiplications are legal.
1840         return Op;
1841     }
1842   }
1843
1844   // Legalize to a S/UMULL instruction
1845   SDLoc DL(Op);
1846   SDValue Op0;
1847   SDValue Op1 = skipExtensionForVectorMULL(N1, DAG);
1848   if (!isMLA) {
1849     Op0 = skipExtensionForVectorMULL(N0, DAG);
1850     assert(Op0.getValueType().is64BitVector() &&
1851            Op1.getValueType().is64BitVector() &&
1852            "unexpected types for extended operands to VMULL");
1853     return DAG.getNode(NewOpc, DL, VT, Op0, Op1);
1854   }
1855   // Optimizing (zext A + zext B) * C, to (S/UMULL A, C) + (S/UMULL B, C) during
1856   // isel lowering to take advantage of no-stall back to back s/umul + s/umla.
1857   // This is true for CPUs with accumulate forwarding such as Cortex-A53/A57
1858   SDValue N00 = skipExtensionForVectorMULL(N0->getOperand(0).getNode(), DAG);
1859   SDValue N01 = skipExtensionForVectorMULL(N0->getOperand(1).getNode(), DAG);
1860   EVT Op1VT = Op1.getValueType();
1861   return DAG.getNode(N0->getOpcode(), DL, VT,
1862                      DAG.getNode(NewOpc, DL, VT,
1863                                DAG.getNode(ISD::BITCAST, DL, Op1VT, N00), Op1),
1864                      DAG.getNode(NewOpc, DL, VT,
1865                                DAG.getNode(ISD::BITCAST, DL, Op1VT, N01), Op1));
1866 }
1867
1868 SDValue AArch64TargetLowering::LowerOperation(SDValue Op,
1869                                               SelectionDAG &DAG) const {
1870   switch (Op.getOpcode()) {
1871   default:
1872     llvm_unreachable("unimplemented operand");
1873     return SDValue();
1874   case ISD::BITCAST:
1875     return LowerBITCAST(Op, DAG);
1876   case ISD::GlobalAddress:
1877     return LowerGlobalAddress(Op, DAG);
1878   case ISD::GlobalTLSAddress:
1879     return LowerGlobalTLSAddress(Op, DAG);
1880   case ISD::SETCC:
1881     return LowerSETCC(Op, DAG);
1882   case ISD::BR_CC:
1883     return LowerBR_CC(Op, DAG);
1884   case ISD::SELECT:
1885     return LowerSELECT(Op, DAG);
1886   case ISD::SELECT_CC:
1887     return LowerSELECT_CC(Op, DAG);
1888   case ISD::JumpTable:
1889     return LowerJumpTable(Op, DAG);
1890   case ISD::ConstantPool:
1891     return LowerConstantPool(Op, DAG);
1892   case ISD::BlockAddress:
1893     return LowerBlockAddress(Op, DAG);
1894   case ISD::VASTART:
1895     return LowerVASTART(Op, DAG);
1896   case ISD::VACOPY:
1897     return LowerVACOPY(Op, DAG);
1898   case ISD::VAARG:
1899     return LowerVAARG(Op, DAG);
1900   case ISD::ADDC:
1901   case ISD::ADDE:
1902   case ISD::SUBC:
1903   case ISD::SUBE:
1904     return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
1905   case ISD::SADDO:
1906   case ISD::UADDO:
1907   case ISD::SSUBO:
1908   case ISD::USUBO:
1909   case ISD::SMULO:
1910   case ISD::UMULO:
1911     return LowerXALUO(Op, DAG);
1912   case ISD::FADD:
1913     return LowerF128Call(Op, DAG, RTLIB::ADD_F128);
1914   case ISD::FSUB:
1915     return LowerF128Call(Op, DAG, RTLIB::SUB_F128);
1916   case ISD::FMUL:
1917     return LowerF128Call(Op, DAG, RTLIB::MUL_F128);
1918   case ISD::FDIV:
1919     return LowerF128Call(Op, DAG, RTLIB::DIV_F128);
1920   case ISD::FP_ROUND:
1921     return LowerFP_ROUND(Op, DAG);
1922   case ISD::FP_EXTEND:
1923     return LowerFP_EXTEND(Op, DAG);
1924   case ISD::FRAMEADDR:
1925     return LowerFRAMEADDR(Op, DAG);
1926   case ISD::RETURNADDR:
1927     return LowerRETURNADDR(Op, DAG);
1928   case ISD::INSERT_VECTOR_ELT:
1929     return LowerINSERT_VECTOR_ELT(Op, DAG);
1930   case ISD::EXTRACT_VECTOR_ELT:
1931     return LowerEXTRACT_VECTOR_ELT(Op, DAG);
1932   case ISD::BUILD_VECTOR:
1933     return LowerBUILD_VECTOR(Op, DAG);
1934   case ISD::VECTOR_SHUFFLE:
1935     return LowerVECTOR_SHUFFLE(Op, DAG);
1936   case ISD::EXTRACT_SUBVECTOR:
1937     return LowerEXTRACT_SUBVECTOR(Op, DAG);
1938   case ISD::SRA:
1939   case ISD::SRL:
1940   case ISD::SHL:
1941     return LowerVectorSRA_SRL_SHL(Op, DAG);
1942   case ISD::SHL_PARTS:
1943     return LowerShiftLeftParts(Op, DAG);
1944   case ISD::SRL_PARTS:
1945   case ISD::SRA_PARTS:
1946     return LowerShiftRightParts(Op, DAG);
1947   case ISD::CTPOP:
1948     return LowerCTPOP(Op, DAG);
1949   case ISD::FCOPYSIGN:
1950     return LowerFCOPYSIGN(Op, DAG);
1951   case ISD::AND:
1952     return LowerVectorAND(Op, DAG);
1953   case ISD::OR:
1954     return LowerVectorOR(Op, DAG);
1955   case ISD::XOR:
1956     return LowerXOR(Op, DAG);
1957   case ISD::PREFETCH:
1958     return LowerPREFETCH(Op, DAG);
1959   case ISD::SINT_TO_FP:
1960   case ISD::UINT_TO_FP:
1961     return LowerINT_TO_FP(Op, DAG);
1962   case ISD::FP_TO_SINT:
1963   case ISD::FP_TO_UINT:
1964     return LowerFP_TO_INT(Op, DAG);
1965   case ISD::FSINCOS:
1966     return LowerFSINCOS(Op, DAG);
1967   case ISD::MUL:
1968     return LowerMUL(Op, DAG);
1969   }
1970 }
1971
1972 /// getFunctionAlignment - Return the Log2 alignment of this function.
1973 unsigned AArch64TargetLowering::getFunctionAlignment(const Function *F) const {
1974   return 2;
1975 }
1976
1977 //===----------------------------------------------------------------------===//
1978 //                      Calling Convention Implementation
1979 //===----------------------------------------------------------------------===//
1980
1981 #include "AArch64GenCallingConv.inc"
1982
1983 /// Selects the correct CCAssignFn for a given CallingConvention value.
1984 CCAssignFn *AArch64TargetLowering::CCAssignFnForCall(CallingConv::ID CC,
1985                                                      bool IsVarArg) const {
1986   switch (CC) {
1987   default:
1988     llvm_unreachable("Unsupported calling convention.");
1989   case CallingConv::WebKit_JS:
1990     return CC_AArch64_WebKit_JS;
1991   case CallingConv::GHC:
1992     return CC_AArch64_GHC;
1993   case CallingConv::C:
1994   case CallingConv::Fast:
1995     if (!Subtarget->isTargetDarwin())
1996       return CC_AArch64_AAPCS;
1997     return IsVarArg ? CC_AArch64_DarwinPCS_VarArg : CC_AArch64_DarwinPCS;
1998   }
1999 }
2000
2001 SDValue AArch64TargetLowering::LowerFormalArguments(
2002     SDValue Chain, CallingConv::ID CallConv, bool isVarArg,
2003     const SmallVectorImpl<ISD::InputArg> &Ins, SDLoc DL, SelectionDAG &DAG,
2004     SmallVectorImpl<SDValue> &InVals) const {
2005   MachineFunction &MF = DAG.getMachineFunction();
2006   MachineFrameInfo *MFI = MF.getFrameInfo();
2007
2008   // Assign locations to all of the incoming arguments.
2009   SmallVector<CCValAssign, 16> ArgLocs;
2010   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
2011                  *DAG.getContext());
2012
2013   // At this point, Ins[].VT may already be promoted to i32. To correctly
2014   // handle passing i8 as i8 instead of i32 on stack, we pass in both i32 and
2015   // i8 to CC_AArch64_AAPCS with i32 being ValVT and i8 being LocVT.
2016   // Since AnalyzeFormalArguments uses Ins[].VT for both ValVT and LocVT, here
2017   // we use a special version of AnalyzeFormalArguments to pass in ValVT and
2018   // LocVT.
2019   unsigned NumArgs = Ins.size();
2020   Function::const_arg_iterator CurOrigArg = MF.getFunction()->arg_begin();
2021   unsigned CurArgIdx = 0;
2022   for (unsigned i = 0; i != NumArgs; ++i) {
2023     MVT ValVT = Ins[i].VT;
2024     std::advance(CurOrigArg, Ins[i].OrigArgIndex - CurArgIdx);
2025     CurArgIdx = Ins[i].OrigArgIndex;
2026
2027     // Get type of the original argument.
2028     EVT ActualVT = getValueType(CurOrigArg->getType(), /*AllowUnknown*/ true);
2029     MVT ActualMVT = ActualVT.isSimple() ? ActualVT.getSimpleVT() : MVT::Other;
2030     // If ActualMVT is i1/i8/i16, we should set LocVT to i8/i8/i16.
2031     if (ActualMVT == MVT::i1 || ActualMVT == MVT::i8)
2032       ValVT = MVT::i8;
2033     else if (ActualMVT == MVT::i16)
2034       ValVT = MVT::i16;
2035
2036     CCAssignFn *AssignFn = CCAssignFnForCall(CallConv, /*IsVarArg=*/false);
2037     bool Res =
2038         AssignFn(i, ValVT, ValVT, CCValAssign::Full, Ins[i].Flags, CCInfo);
2039     assert(!Res && "Call operand has unhandled type");
2040     (void)Res;
2041   }
2042   assert(ArgLocs.size() == Ins.size());
2043   SmallVector<SDValue, 16> ArgValues;
2044   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2045     CCValAssign &VA = ArgLocs[i];
2046
2047     if (Ins[i].Flags.isByVal()) {
2048       // Byval is used for HFAs in the PCS, but the system should work in a
2049       // non-compliant manner for larger structs.
2050       EVT PtrTy = getPointerTy();
2051       int Size = Ins[i].Flags.getByValSize();
2052       unsigned NumRegs = (Size + 7) / 8;
2053
2054       // FIXME: This works on big-endian for composite byvals, which are the common
2055       // case. It should also work for fundamental types too.
2056       unsigned FrameIdx =
2057         MFI->CreateFixedObject(8 * NumRegs, VA.getLocMemOffset(), false);
2058       SDValue FrameIdxN = DAG.getFrameIndex(FrameIdx, PtrTy);
2059       InVals.push_back(FrameIdxN);
2060
2061       continue;
2062     }
2063     
2064     if (VA.isRegLoc()) {
2065       // Arguments stored in registers.
2066       EVT RegVT = VA.getLocVT();
2067
2068       SDValue ArgValue;
2069       const TargetRegisterClass *RC;
2070
2071       if (RegVT == MVT::i32)
2072         RC = &AArch64::GPR32RegClass;
2073       else if (RegVT == MVT::i64)
2074         RC = &AArch64::GPR64RegClass;
2075       else if (RegVT == MVT::f16)
2076         RC = &AArch64::FPR16RegClass;
2077       else if (RegVT == MVT::f32)
2078         RC = &AArch64::FPR32RegClass;
2079       else if (RegVT == MVT::f64 || RegVT.is64BitVector())
2080         RC = &AArch64::FPR64RegClass;
2081       else if (RegVT == MVT::f128 || RegVT.is128BitVector())
2082         RC = &AArch64::FPR128RegClass;
2083       else
2084         llvm_unreachable("RegVT not supported by FORMAL_ARGUMENTS Lowering");
2085
2086       // Transform the arguments in physical registers into virtual ones.
2087       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2088       ArgValue = DAG.getCopyFromReg(Chain, DL, Reg, RegVT);
2089
2090       // If this is an 8, 16 or 32-bit value, it is really passed promoted
2091       // to 64 bits.  Insert an assert[sz]ext to capture this, then
2092       // truncate to the right size.
2093       switch (VA.getLocInfo()) {
2094       default:
2095         llvm_unreachable("Unknown loc info!");
2096       case CCValAssign::Full:
2097         break;
2098       case CCValAssign::BCvt:
2099         ArgValue = DAG.getNode(ISD::BITCAST, DL, VA.getValVT(), ArgValue);
2100         break;
2101       case CCValAssign::AExt:
2102       case CCValAssign::SExt:
2103       case CCValAssign::ZExt:
2104         // SelectionDAGBuilder will insert appropriate AssertZExt & AssertSExt
2105         // nodes after our lowering.
2106         assert(RegVT == Ins[i].VT && "incorrect register location selected");
2107         break;
2108       }
2109
2110       InVals.push_back(ArgValue);
2111
2112     } else { // VA.isRegLoc()
2113       assert(VA.isMemLoc() && "CCValAssign is neither reg nor mem");
2114       unsigned ArgOffset = VA.getLocMemOffset();
2115       unsigned ArgSize = VA.getValVT().getSizeInBits() / 8;
2116
2117       uint32_t BEAlign = 0;
2118       if (!Subtarget->isLittleEndian() && ArgSize < 8 &&
2119           !Ins[i].Flags.isInConsecutiveRegs())
2120         BEAlign = 8 - ArgSize;
2121
2122       int FI = MFI->CreateFixedObject(ArgSize, ArgOffset + BEAlign, true);
2123
2124       // Create load nodes to retrieve arguments from the stack.
2125       SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2126       SDValue ArgValue;
2127
2128       // For NON_EXTLOAD, generic code in getLoad assert(ValVT == MemVT)
2129       ISD::LoadExtType ExtType = ISD::NON_EXTLOAD;
2130       MVT MemVT = VA.getValVT();
2131
2132       switch (VA.getLocInfo()) {
2133       default:
2134         break;
2135       case CCValAssign::BCvt:
2136         MemVT = VA.getLocVT();
2137         break;
2138       case CCValAssign::SExt:
2139         ExtType = ISD::SEXTLOAD;
2140         break;
2141       case CCValAssign::ZExt:
2142         ExtType = ISD::ZEXTLOAD;
2143         break;
2144       case CCValAssign::AExt:
2145         ExtType = ISD::EXTLOAD;
2146         break;
2147       }
2148
2149       ArgValue = DAG.getExtLoad(ExtType, DL, VA.getLocVT(), Chain, FIN,
2150                                 MachinePointerInfo::getFixedStack(FI),
2151                                 MemVT, false, false, false, 0);
2152
2153       InVals.push_back(ArgValue);
2154     }
2155   }
2156
2157   // varargs
2158   if (isVarArg) {
2159     if (!Subtarget->isTargetDarwin()) {
2160       // The AAPCS variadic function ABI is identical to the non-variadic
2161       // one. As a result there may be more arguments in registers and we should
2162       // save them for future reference.
2163       saveVarArgRegisters(CCInfo, DAG, DL, Chain);
2164     }
2165
2166     AArch64FunctionInfo *AFI = MF.getInfo<AArch64FunctionInfo>();
2167     // This will point to the next argument passed via stack.
2168     unsigned StackOffset = CCInfo.getNextStackOffset();
2169     // We currently pass all varargs at 8-byte alignment.
2170     StackOffset = ((StackOffset + 7) & ~7);
2171     AFI->setVarArgsStackIndex(MFI->CreateFixedObject(4, StackOffset, true));
2172   }
2173
2174   AArch64FunctionInfo *FuncInfo = MF.getInfo<AArch64FunctionInfo>();
2175   unsigned StackArgSize = CCInfo.getNextStackOffset();
2176   bool TailCallOpt = MF.getTarget().Options.GuaranteedTailCallOpt;
2177   if (DoesCalleeRestoreStack(CallConv, TailCallOpt)) {
2178     // This is a non-standard ABI so by fiat I say we're allowed to make full
2179     // use of the stack area to be popped, which must be aligned to 16 bytes in
2180     // any case:
2181     StackArgSize = RoundUpToAlignment(StackArgSize, 16);
2182
2183     // If we're expected to restore the stack (e.g. fastcc) then we'll be adding
2184     // a multiple of 16.
2185     FuncInfo->setArgumentStackToRestore(StackArgSize);
2186
2187     // This realignment carries over to the available bytes below. Our own
2188     // callers will guarantee the space is free by giving an aligned value to
2189     // CALLSEQ_START.
2190   }
2191   // Even if we're not expected to free up the space, it's useful to know how
2192   // much is there while considering tail calls (because we can reuse it).
2193   FuncInfo->setBytesInStackArgArea(StackArgSize);
2194
2195   return Chain;
2196 }
2197
2198 void AArch64TargetLowering::saveVarArgRegisters(CCState &CCInfo,
2199                                                 SelectionDAG &DAG, SDLoc DL,
2200                                                 SDValue &Chain) const {
2201   MachineFunction &MF = DAG.getMachineFunction();
2202   MachineFrameInfo *MFI = MF.getFrameInfo();
2203   AArch64FunctionInfo *FuncInfo = MF.getInfo<AArch64FunctionInfo>();
2204
2205   SmallVector<SDValue, 8> MemOps;
2206
2207   static const MCPhysReg GPRArgRegs[] = { AArch64::X0, AArch64::X1, AArch64::X2,
2208                                           AArch64::X3, AArch64::X4, AArch64::X5,
2209                                           AArch64::X6, AArch64::X7 };
2210   static const unsigned NumGPRArgRegs = array_lengthof(GPRArgRegs);
2211   unsigned FirstVariadicGPR =
2212       CCInfo.getFirstUnallocated(GPRArgRegs, NumGPRArgRegs);
2213
2214   unsigned GPRSaveSize = 8 * (NumGPRArgRegs - FirstVariadicGPR);
2215   int GPRIdx = 0;
2216   if (GPRSaveSize != 0) {
2217     GPRIdx = MFI->CreateStackObject(GPRSaveSize, 8, false);
2218
2219     SDValue FIN = DAG.getFrameIndex(GPRIdx, getPointerTy());
2220
2221     for (unsigned i = FirstVariadicGPR; i < NumGPRArgRegs; ++i) {
2222       unsigned VReg = MF.addLiveIn(GPRArgRegs[i], &AArch64::GPR64RegClass);
2223       SDValue Val = DAG.getCopyFromReg(Chain, DL, VReg, MVT::i64);
2224       SDValue Store =
2225           DAG.getStore(Val.getValue(1), DL, Val, FIN,
2226                        MachinePointerInfo::getStack(i * 8), false, false, 0);
2227       MemOps.push_back(Store);
2228       FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(), FIN,
2229                         DAG.getConstant(8, getPointerTy()));
2230     }
2231   }
2232   FuncInfo->setVarArgsGPRIndex(GPRIdx);
2233   FuncInfo->setVarArgsGPRSize(GPRSaveSize);
2234
2235   if (Subtarget->hasFPARMv8()) {
2236     static const MCPhysReg FPRArgRegs[] = {
2237         AArch64::Q0, AArch64::Q1, AArch64::Q2, AArch64::Q3,
2238         AArch64::Q4, AArch64::Q5, AArch64::Q6, AArch64::Q7};
2239     static const unsigned NumFPRArgRegs = array_lengthof(FPRArgRegs);
2240     unsigned FirstVariadicFPR =
2241         CCInfo.getFirstUnallocated(FPRArgRegs, NumFPRArgRegs);
2242
2243     unsigned FPRSaveSize = 16 * (NumFPRArgRegs - FirstVariadicFPR);
2244     int FPRIdx = 0;
2245     if (FPRSaveSize != 0) {
2246       FPRIdx = MFI->CreateStackObject(FPRSaveSize, 16, false);
2247
2248       SDValue FIN = DAG.getFrameIndex(FPRIdx, getPointerTy());
2249
2250       for (unsigned i = FirstVariadicFPR; i < NumFPRArgRegs; ++i) {
2251         unsigned VReg = MF.addLiveIn(FPRArgRegs[i], &AArch64::FPR128RegClass);
2252         SDValue Val = DAG.getCopyFromReg(Chain, DL, VReg, MVT::f128);
2253
2254         SDValue Store =
2255             DAG.getStore(Val.getValue(1), DL, Val, FIN,
2256                          MachinePointerInfo::getStack(i * 16), false, false, 0);
2257         MemOps.push_back(Store);
2258         FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(), FIN,
2259                           DAG.getConstant(16, getPointerTy()));
2260       }
2261     }
2262     FuncInfo->setVarArgsFPRIndex(FPRIdx);
2263     FuncInfo->setVarArgsFPRSize(FPRSaveSize);
2264   }
2265
2266   if (!MemOps.empty()) {
2267     Chain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
2268   }
2269 }
2270
2271 /// LowerCallResult - Lower the result values of a call into the
2272 /// appropriate copies out of appropriate physical registers.
2273 SDValue AArch64TargetLowering::LowerCallResult(
2274     SDValue Chain, SDValue InFlag, CallingConv::ID CallConv, bool isVarArg,
2275     const SmallVectorImpl<ISD::InputArg> &Ins, SDLoc DL, SelectionDAG &DAG,
2276     SmallVectorImpl<SDValue> &InVals, bool isThisReturn,
2277     SDValue ThisVal) const {
2278   CCAssignFn *RetCC = CallConv == CallingConv::WebKit_JS
2279                           ? RetCC_AArch64_WebKit_JS
2280                           : RetCC_AArch64_AAPCS;
2281   // Assign locations to each value returned by this call.
2282   SmallVector<CCValAssign, 16> RVLocs;
2283   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2284                  *DAG.getContext());
2285   CCInfo.AnalyzeCallResult(Ins, RetCC);
2286
2287   // Copy all of the result registers out of their specified physreg.
2288   for (unsigned i = 0; i != RVLocs.size(); ++i) {
2289     CCValAssign VA = RVLocs[i];
2290
2291     // Pass 'this' value directly from the argument to return value, to avoid
2292     // reg unit interference
2293     if (i == 0 && isThisReturn) {
2294       assert(!VA.needsCustom() && VA.getLocVT() == MVT::i64 &&
2295              "unexpected return calling convention register assignment");
2296       InVals.push_back(ThisVal);
2297       continue;
2298     }
2299
2300     SDValue Val =
2301         DAG.getCopyFromReg(Chain, DL, VA.getLocReg(), VA.getLocVT(), InFlag);
2302     Chain = Val.getValue(1);
2303     InFlag = Val.getValue(2);
2304
2305     switch (VA.getLocInfo()) {
2306     default:
2307       llvm_unreachable("Unknown loc info!");
2308     case CCValAssign::Full:
2309       break;
2310     case CCValAssign::BCvt:
2311       Val = DAG.getNode(ISD::BITCAST, DL, VA.getValVT(), Val);
2312       break;
2313     }
2314
2315     InVals.push_back(Val);
2316   }
2317
2318   return Chain;
2319 }
2320
2321 bool AArch64TargetLowering::isEligibleForTailCallOptimization(
2322     SDValue Callee, CallingConv::ID CalleeCC, bool isVarArg,
2323     bool isCalleeStructRet, bool isCallerStructRet,
2324     const SmallVectorImpl<ISD::OutputArg> &Outs,
2325     const SmallVectorImpl<SDValue> &OutVals,
2326     const SmallVectorImpl<ISD::InputArg> &Ins, SelectionDAG &DAG) const {
2327   // For CallingConv::C this function knows whether the ABI needs
2328   // changing. That's not true for other conventions so they will have to opt in
2329   // manually.
2330   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
2331     return false;
2332
2333   const MachineFunction &MF = DAG.getMachineFunction();
2334   const Function *CallerF = MF.getFunction();
2335   CallingConv::ID CallerCC = CallerF->getCallingConv();
2336   bool CCMatch = CallerCC == CalleeCC;
2337
2338   // Byval parameters hand the function a pointer directly into the stack area
2339   // we want to reuse during a tail call. Working around this *is* possible (see
2340   // X86) but less efficient and uglier in LowerCall.
2341   for (Function::const_arg_iterator i = CallerF->arg_begin(),
2342                                     e = CallerF->arg_end();
2343        i != e; ++i)
2344     if (i->hasByValAttr())
2345       return false;
2346
2347   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2348     if (IsTailCallConvention(CalleeCC) && CCMatch)
2349       return true;
2350     return false;
2351   }
2352
2353   // Externally-defined functions with weak linkage should not be
2354   // tail-called on AArch64 when the OS does not support dynamic
2355   // pre-emption of symbols, as the AAELF spec requires normal calls
2356   // to undefined weak functions to be replaced with a NOP or jump to the
2357   // next instruction. The behaviour of branch instructions in this
2358   // situation (as used for tail calls) is implementation-defined, so we
2359   // cannot rely on the linker replacing the tail call with a return.
2360   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2361     const GlobalValue *GV = G->getGlobal();
2362     const Triple TT(getTargetMachine().getTargetTriple());
2363     if (GV->hasExternalWeakLinkage() &&
2364         (!TT.isOSWindows() || TT.isOSBinFormatELF() || TT.isOSBinFormatMachO()))
2365       return false;
2366   }
2367
2368   // Now we search for cases where we can use a tail call without changing the
2369   // ABI. Sibcall is used in some places (particularly gcc) to refer to this
2370   // concept.
2371
2372   // I want anyone implementing a new calling convention to think long and hard
2373   // about this assert.
2374   assert((!isVarArg || CalleeCC == CallingConv::C) &&
2375          "Unexpected variadic calling convention");
2376
2377   if (isVarArg && !Outs.empty()) {
2378     // At least two cases here: if caller is fastcc then we can't have any
2379     // memory arguments (we'd be expected to clean up the stack afterwards). If
2380     // caller is C then we could potentially use its argument area.
2381
2382     // FIXME: for now we take the most conservative of these in both cases:
2383     // disallow all variadic memory operands.
2384     SmallVector<CCValAssign, 16> ArgLocs;
2385     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
2386                    *DAG.getContext());
2387
2388     CCInfo.AnalyzeCallOperands(Outs, CCAssignFnForCall(CalleeCC, true));
2389     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2390       if (!ArgLocs[i].isRegLoc())
2391         return false;
2392   }
2393
2394   // If the calling conventions do not match, then we'd better make sure the
2395   // results are returned in the same way as what the caller expects.
2396   if (!CCMatch) {
2397     SmallVector<CCValAssign, 16> RVLocs1;
2398     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
2399                     *DAG.getContext());
2400     CCInfo1.AnalyzeCallResult(Ins, CCAssignFnForCall(CalleeCC, isVarArg));
2401
2402     SmallVector<CCValAssign, 16> RVLocs2;
2403     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
2404                     *DAG.getContext());
2405     CCInfo2.AnalyzeCallResult(Ins, CCAssignFnForCall(CallerCC, isVarArg));
2406
2407     if (RVLocs1.size() != RVLocs2.size())
2408       return false;
2409     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2410       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2411         return false;
2412       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2413         return false;
2414       if (RVLocs1[i].isRegLoc()) {
2415         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2416           return false;
2417       } else {
2418         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2419           return false;
2420       }
2421     }
2422   }
2423
2424   // Nothing more to check if the callee is taking no arguments
2425   if (Outs.empty())
2426     return true;
2427
2428   SmallVector<CCValAssign, 16> ArgLocs;
2429   CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
2430                  *DAG.getContext());
2431
2432   CCInfo.AnalyzeCallOperands(Outs, CCAssignFnForCall(CalleeCC, isVarArg));
2433
2434   const AArch64FunctionInfo *FuncInfo = MF.getInfo<AArch64FunctionInfo>();
2435
2436   // If the stack arguments for this call would fit into our own save area then
2437   // the call can be made tail.
2438   return CCInfo.getNextStackOffset() <= FuncInfo->getBytesInStackArgArea();
2439 }
2440
2441 SDValue AArch64TargetLowering::addTokenForArgument(SDValue Chain,
2442                                                    SelectionDAG &DAG,
2443                                                    MachineFrameInfo *MFI,
2444                                                    int ClobberedFI) const {
2445   SmallVector<SDValue, 8> ArgChains;
2446   int64_t FirstByte = MFI->getObjectOffset(ClobberedFI);
2447   int64_t LastByte = FirstByte + MFI->getObjectSize(ClobberedFI) - 1;
2448
2449   // Include the original chain at the beginning of the list. When this is
2450   // used by target LowerCall hooks, this helps legalize find the
2451   // CALLSEQ_BEGIN node.
2452   ArgChains.push_back(Chain);
2453
2454   // Add a chain value for each stack argument corresponding
2455   for (SDNode::use_iterator U = DAG.getEntryNode().getNode()->use_begin(),
2456                             UE = DAG.getEntryNode().getNode()->use_end();
2457        U != UE; ++U)
2458     if (LoadSDNode *L = dyn_cast<LoadSDNode>(*U))
2459       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(L->getBasePtr()))
2460         if (FI->getIndex() < 0) {
2461           int64_t InFirstByte = MFI->getObjectOffset(FI->getIndex());
2462           int64_t InLastByte = InFirstByte;
2463           InLastByte += MFI->getObjectSize(FI->getIndex()) - 1;
2464
2465           if ((InFirstByte <= FirstByte && FirstByte <= InLastByte) ||
2466               (FirstByte <= InFirstByte && InFirstByte <= LastByte))
2467             ArgChains.push_back(SDValue(L, 1));
2468         }
2469
2470   // Build a tokenfactor for all the chains.
2471   return DAG.getNode(ISD::TokenFactor, SDLoc(Chain), MVT::Other, ArgChains);
2472 }
2473
2474 bool AArch64TargetLowering::DoesCalleeRestoreStack(CallingConv::ID CallCC,
2475                                                    bool TailCallOpt) const {
2476   return CallCC == CallingConv::Fast && TailCallOpt;
2477 }
2478
2479 bool AArch64TargetLowering::IsTailCallConvention(CallingConv::ID CallCC) const {
2480   return CallCC == CallingConv::Fast;
2481 }
2482
2483 /// LowerCall - Lower a call to a callseq_start + CALL + callseq_end chain,
2484 /// and add input and output parameter nodes.
2485 SDValue
2486 AArch64TargetLowering::LowerCall(CallLoweringInfo &CLI,
2487                                  SmallVectorImpl<SDValue> &InVals) const {
2488   SelectionDAG &DAG = CLI.DAG;
2489   SDLoc &DL = CLI.DL;
2490   SmallVector<ISD::OutputArg, 32> &Outs = CLI.Outs;
2491   SmallVector<SDValue, 32> &OutVals = CLI.OutVals;
2492   SmallVector<ISD::InputArg, 32> &Ins = CLI.Ins;
2493   SDValue Chain = CLI.Chain;
2494   SDValue Callee = CLI.Callee;
2495   bool &IsTailCall = CLI.IsTailCall;
2496   CallingConv::ID CallConv = CLI.CallConv;
2497   bool IsVarArg = CLI.IsVarArg;
2498
2499   MachineFunction &MF = DAG.getMachineFunction();
2500   bool IsStructRet = (Outs.empty()) ? false : Outs[0].Flags.isSRet();
2501   bool IsThisReturn = false;
2502
2503   AArch64FunctionInfo *FuncInfo = MF.getInfo<AArch64FunctionInfo>();
2504   bool TailCallOpt = MF.getTarget().Options.GuaranteedTailCallOpt;
2505   bool IsSibCall = false;
2506
2507   if (IsTailCall) {
2508     // Check if it's really possible to do a tail call.
2509     IsTailCall = isEligibleForTailCallOptimization(
2510         Callee, CallConv, IsVarArg, IsStructRet,
2511         MF.getFunction()->hasStructRetAttr(), Outs, OutVals, Ins, DAG);
2512     if (!IsTailCall && CLI.CS && CLI.CS->isMustTailCall())
2513       report_fatal_error("failed to perform tail call elimination on a call "
2514                          "site marked musttail");
2515
2516     // A sibling call is one where we're under the usual C ABI and not planning
2517     // to change that but can still do a tail call:
2518     if (!TailCallOpt && IsTailCall)
2519       IsSibCall = true;
2520
2521     if (IsTailCall)
2522       ++NumTailCalls;
2523   }
2524
2525   // Analyze operands of the call, assigning locations to each operand.
2526   SmallVector<CCValAssign, 16> ArgLocs;
2527   CCState CCInfo(CallConv, IsVarArg, DAG.getMachineFunction(), ArgLocs,
2528                  *DAG.getContext());
2529
2530   if (IsVarArg) {
2531     // Handle fixed and variable vector arguments differently.
2532     // Variable vector arguments always go into memory.
2533     unsigned NumArgs = Outs.size();
2534
2535     for (unsigned i = 0; i != NumArgs; ++i) {
2536       MVT ArgVT = Outs[i].VT;
2537       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
2538       CCAssignFn *AssignFn = CCAssignFnForCall(CallConv,
2539                                                /*IsVarArg=*/ !Outs[i].IsFixed);
2540       bool Res = AssignFn(i, ArgVT, ArgVT, CCValAssign::Full, ArgFlags, CCInfo);
2541       assert(!Res && "Call operand has unhandled type");
2542       (void)Res;
2543     }
2544   } else {
2545     // At this point, Outs[].VT may already be promoted to i32. To correctly
2546     // handle passing i8 as i8 instead of i32 on stack, we pass in both i32 and
2547     // i8 to CC_AArch64_AAPCS with i32 being ValVT and i8 being LocVT.
2548     // Since AnalyzeCallOperands uses Ins[].VT for both ValVT and LocVT, here
2549     // we use a special version of AnalyzeCallOperands to pass in ValVT and
2550     // LocVT.
2551     unsigned NumArgs = Outs.size();
2552     for (unsigned i = 0; i != NumArgs; ++i) {
2553       MVT ValVT = Outs[i].VT;
2554       // Get type of the original argument.
2555       EVT ActualVT = getValueType(CLI.getArgs()[Outs[i].OrigArgIndex].Ty,
2556                                   /*AllowUnknown*/ true);
2557       MVT ActualMVT = ActualVT.isSimple() ? ActualVT.getSimpleVT() : ValVT;
2558       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
2559       // If ActualMVT is i1/i8/i16, we should set LocVT to i8/i8/i16.
2560       if (ActualMVT == MVT::i1 || ActualMVT == MVT::i8)
2561         ValVT = MVT::i8;
2562       else if (ActualMVT == MVT::i16)
2563         ValVT = MVT::i16;
2564
2565       CCAssignFn *AssignFn = CCAssignFnForCall(CallConv, /*IsVarArg=*/false);
2566       bool Res = AssignFn(i, ValVT, ValVT, CCValAssign::Full, ArgFlags, CCInfo);
2567       assert(!Res && "Call operand has unhandled type");
2568       (void)Res;
2569     }
2570   }
2571
2572   // Get a count of how many bytes are to be pushed on the stack.
2573   unsigned NumBytes = CCInfo.getNextStackOffset();
2574
2575   if (IsSibCall) {
2576     // Since we're not changing the ABI to make this a tail call, the memory
2577     // operands are already available in the caller's incoming argument space.
2578     NumBytes = 0;
2579   }
2580
2581   // FPDiff is the byte offset of the call's argument area from the callee's.
2582   // Stores to callee stack arguments will be placed in FixedStackSlots offset
2583   // by this amount for a tail call. In a sibling call it must be 0 because the
2584   // caller will deallocate the entire stack and the callee still expects its
2585   // arguments to begin at SP+0. Completely unused for non-tail calls.
2586   int FPDiff = 0;
2587
2588   if (IsTailCall && !IsSibCall) {
2589     unsigned NumReusableBytes = FuncInfo->getBytesInStackArgArea();
2590
2591     // Since callee will pop argument stack as a tail call, we must keep the
2592     // popped size 16-byte aligned.
2593     NumBytes = RoundUpToAlignment(NumBytes, 16);
2594
2595     // FPDiff will be negative if this tail call requires more space than we
2596     // would automatically have in our incoming argument space. Positive if we
2597     // can actually shrink the stack.
2598     FPDiff = NumReusableBytes - NumBytes;
2599
2600     // The stack pointer must be 16-byte aligned at all times it's used for a
2601     // memory operation, which in practice means at *all* times and in
2602     // particular across call boundaries. Therefore our own arguments started at
2603     // a 16-byte aligned SP and the delta applied for the tail call should
2604     // satisfy the same constraint.
2605     assert(FPDiff % 16 == 0 && "unaligned stack on tail call");
2606   }
2607
2608   // Adjust the stack pointer for the new arguments...
2609   // These operations are automatically eliminated by the prolog/epilog pass
2610   if (!IsSibCall)
2611     Chain =
2612         DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true), DL);
2613
2614   SDValue StackPtr = DAG.getCopyFromReg(Chain, DL, AArch64::SP, getPointerTy());
2615
2616   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2617   SmallVector<SDValue, 8> MemOpChains;
2618
2619   // Walk the register/memloc assignments, inserting copies/loads.
2620   for (unsigned i = 0, realArgIdx = 0, e = ArgLocs.size(); i != e;
2621        ++i, ++realArgIdx) {
2622     CCValAssign &VA = ArgLocs[i];
2623     SDValue Arg = OutVals[realArgIdx];
2624     ISD::ArgFlagsTy Flags = Outs[realArgIdx].Flags;
2625
2626     // Promote the value if needed.
2627     switch (VA.getLocInfo()) {
2628     default:
2629       llvm_unreachable("Unknown loc info!");
2630     case CCValAssign::Full:
2631       break;
2632     case CCValAssign::SExt:
2633       Arg = DAG.getNode(ISD::SIGN_EXTEND, DL, VA.getLocVT(), Arg);
2634       break;
2635     case CCValAssign::ZExt:
2636       Arg = DAG.getNode(ISD::ZERO_EXTEND, DL, VA.getLocVT(), Arg);
2637       break;
2638     case CCValAssign::AExt:
2639       if (Outs[realArgIdx].ArgVT == MVT::i1) {
2640         // AAPCS requires i1 to be zero-extended to 8-bits by the caller.
2641         Arg = DAG.getNode(ISD::TRUNCATE, DL, MVT::i1, Arg);
2642         Arg = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i8, Arg);
2643       }
2644       Arg = DAG.getNode(ISD::ANY_EXTEND, DL, VA.getLocVT(), Arg);
2645       break;
2646     case CCValAssign::BCvt:
2647       Arg = DAG.getNode(ISD::BITCAST, DL, VA.getLocVT(), Arg);
2648       break;
2649     case CCValAssign::FPExt:
2650       Arg = DAG.getNode(ISD::FP_EXTEND, DL, VA.getLocVT(), Arg);
2651       break;
2652     }
2653
2654     if (VA.isRegLoc()) {
2655       if (realArgIdx == 0 && Flags.isReturned() && Outs[0].VT == MVT::i64) {
2656         assert(VA.getLocVT() == MVT::i64 &&
2657                "unexpected calling convention register assignment");
2658         assert(!Ins.empty() && Ins[0].VT == MVT::i64 &&
2659                "unexpected use of 'returned'");
2660         IsThisReturn = true;
2661       }
2662       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2663     } else {
2664       assert(VA.isMemLoc());
2665
2666       SDValue DstAddr;
2667       MachinePointerInfo DstInfo;
2668
2669       // FIXME: This works on big-endian for composite byvals, which are the
2670       // common case. It should also work for fundamental types too.
2671       uint32_t BEAlign = 0;
2672       unsigned OpSize = Flags.isByVal() ? Flags.getByValSize() * 8
2673                                         : VA.getValVT().getSizeInBits();
2674       OpSize = (OpSize + 7) / 8;
2675       if (!Subtarget->isLittleEndian() && !Flags.isByVal() &&
2676           !Flags.isInConsecutiveRegs()) {
2677         if (OpSize < 8)
2678           BEAlign = 8 - OpSize;
2679       }
2680       unsigned LocMemOffset = VA.getLocMemOffset();
2681       int32_t Offset = LocMemOffset + BEAlign;
2682       SDValue PtrOff = DAG.getIntPtrConstant(Offset);
2683       PtrOff = DAG.getNode(ISD::ADD, DL, getPointerTy(), StackPtr, PtrOff);
2684
2685       if (IsTailCall) {
2686         Offset = Offset + FPDiff;
2687         int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2688
2689         DstAddr = DAG.getFrameIndex(FI, getPointerTy());
2690         DstInfo = MachinePointerInfo::getFixedStack(FI);
2691
2692         // Make sure any stack arguments overlapping with where we're storing
2693         // are loaded before this eventual operation. Otherwise they'll be
2694         // clobbered.
2695         Chain = addTokenForArgument(Chain, DAG, MF.getFrameInfo(), FI);
2696       } else {
2697         SDValue PtrOff = DAG.getIntPtrConstant(Offset);
2698
2699         DstAddr = DAG.getNode(ISD::ADD, DL, getPointerTy(), StackPtr, PtrOff);
2700         DstInfo = MachinePointerInfo::getStack(LocMemOffset);
2701       }
2702
2703       if (Outs[i].Flags.isByVal()) {
2704         SDValue SizeNode =
2705             DAG.getConstant(Outs[i].Flags.getByValSize(), MVT::i64);
2706         SDValue Cpy = DAG.getMemcpy(
2707             Chain, DL, DstAddr, Arg, SizeNode, Outs[i].Flags.getByValAlign(),
2708             /*isVol = */ false,
2709             /*AlwaysInline = */ false, DstInfo, MachinePointerInfo());
2710
2711         MemOpChains.push_back(Cpy);
2712       } else {
2713         // Since we pass i1/i8/i16 as i1/i8/i16 on stack and Arg is already
2714         // promoted to a legal register type i32, we should truncate Arg back to
2715         // i1/i8/i16.
2716         if (VA.getValVT() == MVT::i1 || VA.getValVT() == MVT::i8 ||
2717             VA.getValVT() == MVT::i16)
2718           Arg = DAG.getNode(ISD::TRUNCATE, DL, VA.getValVT(), Arg);
2719
2720         SDValue Store =
2721             DAG.getStore(Chain, DL, Arg, DstAddr, DstInfo, false, false, 0);
2722         MemOpChains.push_back(Store);
2723       }
2724     }
2725   }
2726
2727   if (!MemOpChains.empty())
2728     Chain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOpChains);
2729
2730   // Build a sequence of copy-to-reg nodes chained together with token chain
2731   // and flag operands which copy the outgoing args into the appropriate regs.
2732   SDValue InFlag;
2733   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2734     Chain = DAG.getCopyToReg(Chain, DL, RegsToPass[i].first,
2735                              RegsToPass[i].second, InFlag);
2736     InFlag = Chain.getValue(1);
2737   }
2738
2739   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
2740   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol
2741   // node so that legalize doesn't hack it.
2742   if (getTargetMachine().getCodeModel() == CodeModel::Large &&
2743       Subtarget->isTargetMachO()) {
2744     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2745       const GlobalValue *GV = G->getGlobal();
2746       bool InternalLinkage = GV->hasInternalLinkage();
2747       if (InternalLinkage)
2748         Callee = DAG.getTargetGlobalAddress(GV, DL, getPointerTy(), 0, 0);
2749       else {
2750         Callee = DAG.getTargetGlobalAddress(GV, DL, getPointerTy(), 0,
2751                                             AArch64II::MO_GOT);
2752         Callee = DAG.getNode(AArch64ISD::LOADgot, DL, getPointerTy(), Callee);
2753       }
2754     } else if (ExternalSymbolSDNode *S =
2755                    dyn_cast<ExternalSymbolSDNode>(Callee)) {
2756       const char *Sym = S->getSymbol();
2757       Callee =
2758           DAG.getTargetExternalSymbol(Sym, getPointerTy(), AArch64II::MO_GOT);
2759       Callee = DAG.getNode(AArch64ISD::LOADgot, DL, getPointerTy(), Callee);
2760     }
2761   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2762     const GlobalValue *GV = G->getGlobal();
2763     Callee = DAG.getTargetGlobalAddress(GV, DL, getPointerTy(), 0, 0);
2764   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2765     const char *Sym = S->getSymbol();
2766     Callee = DAG.getTargetExternalSymbol(Sym, getPointerTy(), 0);
2767   }
2768
2769   // We don't usually want to end the call-sequence here because we would tidy
2770   // the frame up *after* the call, however in the ABI-changing tail-call case
2771   // we've carefully laid out the parameters so that when sp is reset they'll be
2772   // in the correct location.
2773   if (IsTailCall && !IsSibCall) {
2774     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2775                                DAG.getIntPtrConstant(0, true), InFlag, DL);
2776     InFlag = Chain.getValue(1);
2777   }
2778
2779   std::vector<SDValue> Ops;
2780   Ops.push_back(Chain);
2781   Ops.push_back(Callee);
2782
2783   if (IsTailCall) {
2784     // Each tail call may have to adjust the stack by a different amount, so
2785     // this information must travel along with the operation for eventual
2786     // consumption by emitEpilogue.
2787     Ops.push_back(DAG.getTargetConstant(FPDiff, MVT::i32));
2788   }
2789
2790   // Add argument registers to the end of the list so that they are known live
2791   // into the call.
2792   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2793     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2794                                   RegsToPass[i].second.getValueType()));
2795
2796   // Add a register mask operand representing the call-preserved registers.
2797   const uint32_t *Mask;
2798   const AArch64RegisterInfo *TRI = Subtarget->getRegisterInfo();
2799   if (IsThisReturn) {
2800     // For 'this' returns, use the X0-preserving mask if applicable
2801     Mask = TRI->getThisReturnPreservedMask(CallConv);
2802     if (!Mask) {
2803       IsThisReturn = false;
2804       Mask = TRI->getCallPreservedMask(CallConv);
2805     }
2806   } else
2807     Mask = TRI->getCallPreservedMask(CallConv);
2808
2809   assert(Mask && "Missing call preserved mask for calling convention");
2810   Ops.push_back(DAG.getRegisterMask(Mask));
2811
2812   if (InFlag.getNode())
2813     Ops.push_back(InFlag);
2814
2815   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2816
2817   // If we're doing a tall call, use a TC_RETURN here rather than an
2818   // actual call instruction.
2819   if (IsTailCall)
2820     return DAG.getNode(AArch64ISD::TC_RETURN, DL, NodeTys, Ops);
2821
2822   // Returns a chain and a flag for retval copy to use.
2823   Chain = DAG.getNode(AArch64ISD::CALL, DL, NodeTys, Ops);
2824   InFlag = Chain.getValue(1);
2825
2826   uint64_t CalleePopBytes = DoesCalleeRestoreStack(CallConv, TailCallOpt)
2827                                 ? RoundUpToAlignment(NumBytes, 16)
2828                                 : 0;
2829
2830   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2831                              DAG.getIntPtrConstant(CalleePopBytes, true),
2832                              InFlag, DL);
2833   if (!Ins.empty())
2834     InFlag = Chain.getValue(1);
2835
2836   // Handle result values, copying them out of physregs into vregs that we
2837   // return.
2838   return LowerCallResult(Chain, InFlag, CallConv, IsVarArg, Ins, DL, DAG,
2839                          InVals, IsThisReturn,
2840                          IsThisReturn ? OutVals[0] : SDValue());
2841 }
2842
2843 bool AArch64TargetLowering::CanLowerReturn(
2844     CallingConv::ID CallConv, MachineFunction &MF, bool isVarArg,
2845     const SmallVectorImpl<ISD::OutputArg> &Outs, LLVMContext &Context) const {
2846   CCAssignFn *RetCC = CallConv == CallingConv::WebKit_JS
2847                           ? RetCC_AArch64_WebKit_JS
2848                           : RetCC_AArch64_AAPCS;
2849   SmallVector<CCValAssign, 16> RVLocs;
2850   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
2851   return CCInfo.CheckReturn(Outs, RetCC);
2852 }
2853
2854 SDValue
2855 AArch64TargetLowering::LowerReturn(SDValue Chain, CallingConv::ID CallConv,
2856                                    bool isVarArg,
2857                                    const SmallVectorImpl<ISD::OutputArg> &Outs,
2858                                    const SmallVectorImpl<SDValue> &OutVals,
2859                                    SDLoc DL, SelectionDAG &DAG) const {
2860   CCAssignFn *RetCC = CallConv == CallingConv::WebKit_JS
2861                           ? RetCC_AArch64_WebKit_JS
2862                           : RetCC_AArch64_AAPCS;
2863   SmallVector<CCValAssign, 16> RVLocs;
2864   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2865                  *DAG.getContext());
2866   CCInfo.AnalyzeReturn(Outs, RetCC);
2867
2868   // Copy the result values into the output registers.
2869   SDValue Flag;
2870   SmallVector<SDValue, 4> RetOps(1, Chain);
2871   for (unsigned i = 0, realRVLocIdx = 0; i != RVLocs.size();
2872        ++i, ++realRVLocIdx) {
2873     CCValAssign &VA = RVLocs[i];
2874     assert(VA.isRegLoc() && "Can only return in registers!");
2875     SDValue Arg = OutVals[realRVLocIdx];
2876
2877     switch (VA.getLocInfo()) {
2878     default:
2879       llvm_unreachable("Unknown loc info!");
2880     case CCValAssign::Full:
2881       if (Outs[i].ArgVT == MVT::i1) {
2882         // AAPCS requires i1 to be zero-extended to i8 by the producer of the
2883         // value. This is strictly redundant on Darwin (which uses "zeroext
2884         // i1"), but will be optimised out before ISel.
2885         Arg = DAG.getNode(ISD::TRUNCATE, DL, MVT::i1, Arg);
2886         Arg = DAG.getNode(ISD::ZERO_EXTEND, DL, VA.getLocVT(), Arg);
2887       }
2888       break;
2889     case CCValAssign::BCvt:
2890       Arg = DAG.getNode(ISD::BITCAST, DL, VA.getLocVT(), Arg);
2891       break;
2892     }
2893
2894     Chain = DAG.getCopyToReg(Chain, DL, VA.getLocReg(), Arg, Flag);
2895     Flag = Chain.getValue(1);
2896     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
2897   }
2898
2899   RetOps[0] = Chain; // Update chain.
2900
2901   // Add the flag if we have it.
2902   if (Flag.getNode())
2903     RetOps.push_back(Flag);
2904
2905   return DAG.getNode(AArch64ISD::RET_FLAG, DL, MVT::Other, RetOps);
2906 }
2907
2908 //===----------------------------------------------------------------------===//
2909 //  Other Lowering Code
2910 //===----------------------------------------------------------------------===//
2911
2912 SDValue AArch64TargetLowering::LowerGlobalAddress(SDValue Op,
2913                                                   SelectionDAG &DAG) const {
2914   EVT PtrVT = getPointerTy();
2915   SDLoc DL(Op);
2916   const GlobalAddressSDNode *GN = cast<GlobalAddressSDNode>(Op);
2917   const GlobalValue *GV = GN->getGlobal();
2918   unsigned char OpFlags =
2919       Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
2920
2921   assert(cast<GlobalAddressSDNode>(Op)->getOffset() == 0 &&
2922          "unexpected offset in global node");
2923
2924   // This also catched the large code model case for Darwin.
2925   if ((OpFlags & AArch64II::MO_GOT) != 0) {
2926     SDValue GotAddr = DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, OpFlags);
2927     // FIXME: Once remat is capable of dealing with instructions with register
2928     // operands, expand this into two nodes instead of using a wrapper node.
2929     return DAG.getNode(AArch64ISD::LOADgot, DL, PtrVT, GotAddr);
2930   }
2931
2932   if ((OpFlags & AArch64II::MO_CONSTPOOL) != 0) {
2933     assert(getTargetMachine().getCodeModel() == CodeModel::Small &&
2934            "use of MO_CONSTPOOL only supported on small model");
2935     SDValue Hi = DAG.getTargetConstantPool(GV, PtrVT, 0, 0, AArch64II::MO_PAGE);
2936     SDValue ADRP = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, Hi);
2937     unsigned char LoFlags = AArch64II::MO_PAGEOFF | AArch64II::MO_NC;
2938     SDValue Lo = DAG.getTargetConstantPool(GV, PtrVT, 0, 0, LoFlags);
2939     SDValue PoolAddr = DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, ADRP, Lo);
2940     SDValue GlobalAddr = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), PoolAddr,
2941                                      MachinePointerInfo::getConstantPool(),
2942                                      /*isVolatile=*/ false,
2943                                      /*isNonTemporal=*/ true,
2944                                      /*isInvariant=*/ true, 8);
2945     if (GN->getOffset() != 0)
2946       return DAG.getNode(ISD::ADD, DL, PtrVT, GlobalAddr,
2947                          DAG.getConstant(GN->getOffset(), PtrVT));
2948     return GlobalAddr;
2949   }
2950
2951   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2952     const unsigned char MO_NC = AArch64II::MO_NC;
2953     return DAG.getNode(
2954         AArch64ISD::WrapperLarge, DL, PtrVT,
2955         DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_G3),
2956         DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_G2 | MO_NC),
2957         DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_G1 | MO_NC),
2958         DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_G0 | MO_NC));
2959   } else {
2960     // Use ADRP/ADD or ADRP/LDR for everything else: the small model on ELF and
2961     // the only correct model on Darwin.
2962     SDValue Hi = DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0,
2963                                             OpFlags | AArch64II::MO_PAGE);
2964     unsigned char LoFlags = OpFlags | AArch64II::MO_PAGEOFF | AArch64II::MO_NC;
2965     SDValue Lo = DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, LoFlags);
2966
2967     SDValue ADRP = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, Hi);
2968     return DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, ADRP, Lo);
2969   }
2970 }
2971
2972 /// \brief Convert a TLS address reference into the correct sequence of loads
2973 /// and calls to compute the variable's address (for Darwin, currently) and
2974 /// return an SDValue containing the final node.
2975
2976 /// Darwin only has one TLS scheme which must be capable of dealing with the
2977 /// fully general situation, in the worst case. This means:
2978 ///     + "extern __thread" declaration.
2979 ///     + Defined in a possibly unknown dynamic library.
2980 ///
2981 /// The general system is that each __thread variable has a [3 x i64] descriptor
2982 /// which contains information used by the runtime to calculate the address. The
2983 /// only part of this the compiler needs to know about is the first xword, which
2984 /// contains a function pointer that must be called with the address of the
2985 /// entire descriptor in "x0".
2986 ///
2987 /// Since this descriptor may be in a different unit, in general even the
2988 /// descriptor must be accessed via an indirect load. The "ideal" code sequence
2989 /// is:
2990 ///     adrp x0, _var@TLVPPAGE
2991 ///     ldr x0, [x0, _var@TLVPPAGEOFF]   ; x0 now contains address of descriptor
2992 ///     ldr x1, [x0]                     ; x1 contains 1st entry of descriptor,
2993 ///                                      ; the function pointer
2994 ///     blr x1                           ; Uses descriptor address in x0
2995 ///     ; Address of _var is now in x0.
2996 ///
2997 /// If the address of _var's descriptor *is* known to the linker, then it can
2998 /// change the first "ldr" instruction to an appropriate "add x0, x0, #imm" for
2999 /// a slight efficiency gain.
3000 SDValue
3001 AArch64TargetLowering::LowerDarwinGlobalTLSAddress(SDValue Op,
3002                                                    SelectionDAG &DAG) const {
3003   assert(Subtarget->isTargetDarwin() && "TLS only supported on Darwin");
3004
3005   SDLoc DL(Op);
3006   MVT PtrVT = getPointerTy();
3007   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
3008
3009   SDValue TLVPAddr =
3010       DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_TLS);
3011   SDValue DescAddr = DAG.getNode(AArch64ISD::LOADgot, DL, PtrVT, TLVPAddr);
3012
3013   // The first entry in the descriptor is a function pointer that we must call
3014   // to obtain the address of the variable.
3015   SDValue Chain = DAG.getEntryNode();
3016   SDValue FuncTLVGet =
3017       DAG.getLoad(MVT::i64, DL, Chain, DescAddr, MachinePointerInfo::getGOT(),
3018                   false, true, true, 8);
3019   Chain = FuncTLVGet.getValue(1);
3020
3021   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
3022   MFI->setAdjustsStack(true);
3023
3024   // TLS calls preserve all registers except those that absolutely must be
3025   // trashed: X0 (it takes an argument), LR (it's a call) and NZCV (let's not be
3026   // silly).
3027   const uint32_t *Mask =
3028       Subtarget->getRegisterInfo()->getTLSCallPreservedMask();
3029
3030   // Finally, we can make the call. This is just a degenerate version of a
3031   // normal AArch64 call node: x0 takes the address of the descriptor, and
3032   // returns the address of the variable in this thread.
3033   Chain = DAG.getCopyToReg(Chain, DL, AArch64::X0, DescAddr, SDValue());
3034   Chain =
3035       DAG.getNode(AArch64ISD::CALL, DL, DAG.getVTList(MVT::Other, MVT::Glue),
3036                   Chain, FuncTLVGet, DAG.getRegister(AArch64::X0, MVT::i64),
3037                   DAG.getRegisterMask(Mask), Chain.getValue(1));
3038   return DAG.getCopyFromReg(Chain, DL, AArch64::X0, PtrVT, Chain.getValue(1));
3039 }
3040
3041 /// When accessing thread-local variables under either the general-dynamic or
3042 /// local-dynamic system, we make a "TLS-descriptor" call. The variable will
3043 /// have a descriptor, accessible via a PC-relative ADRP, and whose first entry
3044 /// is a function pointer to carry out the resolution. This function takes the
3045 /// address of the descriptor in X0 and returns the TPIDR_EL0 offset in X0. All
3046 /// other registers (except LR, NZCV) are preserved.
3047 ///
3048 /// Thus, the ideal call sequence on AArch64 is:
3049 ///
3050 ///     adrp x0, :tlsdesc:thread_var
3051 ///     ldr x8, [x0, :tlsdesc_lo12:thread_var]
3052 ///     add x0, x0, :tlsdesc_lo12:thread_var
3053 ///     .tlsdesccall thread_var
3054 ///     blr x8
3055 ///     (TPIDR_EL0 offset now in x0).
3056 ///
3057 /// The ".tlsdesccall" directive instructs the assembler to insert a particular
3058 /// relocation to help the linker relax this sequence if it turns out to be too
3059 /// conservative.
3060 ///
3061 /// FIXME: we currently produce an extra, duplicated, ADRP instruction, but this
3062 /// is harmless.
3063 SDValue AArch64TargetLowering::LowerELFTLSDescCall(SDValue SymAddr,
3064                                                    SDValue DescAddr, SDLoc DL,
3065                                                    SelectionDAG &DAG) const {
3066   EVT PtrVT = getPointerTy();
3067
3068   // The function we need to call is simply the first entry in the GOT for this
3069   // descriptor, load it in preparation.
3070   SDValue Func = DAG.getNode(AArch64ISD::LOADgot, DL, PtrVT, SymAddr);
3071
3072   // TLS calls preserve all registers except those that absolutely must be
3073   // trashed: X0 (it takes an argument), LR (it's a call) and NZCV (let's not be
3074   // silly).
3075   const uint32_t *Mask =
3076       Subtarget->getRegisterInfo()->getTLSCallPreservedMask();
3077
3078   // The function takes only one argument: the address of the descriptor itself
3079   // in X0.
3080   SDValue Glue, Chain;
3081   Chain = DAG.getCopyToReg(DAG.getEntryNode(), DL, AArch64::X0, DescAddr, Glue);
3082   Glue = Chain.getValue(1);
3083
3084   // We're now ready to populate the argument list, as with a normal call:
3085   SmallVector<SDValue, 6> Ops;
3086   Ops.push_back(Chain);
3087   Ops.push_back(Func);
3088   Ops.push_back(SymAddr);
3089   Ops.push_back(DAG.getRegister(AArch64::X0, PtrVT));
3090   Ops.push_back(DAG.getRegisterMask(Mask));
3091   Ops.push_back(Glue);
3092
3093   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
3094   Chain = DAG.getNode(AArch64ISD::TLSDESC_CALL, DL, NodeTys, Ops);
3095   Glue = Chain.getValue(1);
3096
3097   return DAG.getCopyFromReg(Chain, DL, AArch64::X0, PtrVT, Glue);
3098 }
3099
3100 SDValue
3101 AArch64TargetLowering::LowerELFGlobalTLSAddress(SDValue Op,
3102                                                 SelectionDAG &DAG) const {
3103   assert(Subtarget->isTargetELF() && "This function expects an ELF target");
3104   assert(getTargetMachine().getCodeModel() == CodeModel::Small &&
3105          "ELF TLS only supported in small memory model");
3106   const GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
3107
3108   TLSModel::Model Model = getTargetMachine().getTLSModel(GA->getGlobal());
3109
3110   SDValue TPOff;
3111   EVT PtrVT = getPointerTy();
3112   SDLoc DL(Op);
3113   const GlobalValue *GV = GA->getGlobal();
3114
3115   SDValue ThreadBase = DAG.getNode(AArch64ISD::THREAD_POINTER, DL, PtrVT);
3116
3117   if (Model == TLSModel::LocalExec) {
3118     SDValue HiVar = DAG.getTargetGlobalAddress(
3119         GV, DL, PtrVT, 0, AArch64II::MO_TLS | AArch64II::MO_G1);
3120     SDValue LoVar = DAG.getTargetGlobalAddress(
3121         GV, DL, PtrVT, 0,
3122         AArch64II::MO_TLS | AArch64II::MO_G0 | AArch64II::MO_NC);
3123
3124     TPOff = SDValue(DAG.getMachineNode(AArch64::MOVZXi, DL, PtrVT, HiVar,
3125                                        DAG.getTargetConstant(16, MVT::i32)),
3126                     0);
3127     TPOff = SDValue(DAG.getMachineNode(AArch64::MOVKXi, DL, PtrVT, TPOff, LoVar,
3128                                        DAG.getTargetConstant(0, MVT::i32)),
3129                     0);
3130   } else if (Model == TLSModel::InitialExec) {
3131     TPOff = DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_TLS);
3132     TPOff = DAG.getNode(AArch64ISD::LOADgot, DL, PtrVT, TPOff);
3133   } else if (Model == TLSModel::LocalDynamic) {
3134     // Local-dynamic accesses proceed in two phases. A general-dynamic TLS
3135     // descriptor call against the special symbol _TLS_MODULE_BASE_ to calculate
3136     // the beginning of the module's TLS region, followed by a DTPREL offset
3137     // calculation.
3138
3139     // These accesses will need deduplicating if there's more than one.
3140     AArch64FunctionInfo *MFI =
3141         DAG.getMachineFunction().getInfo<AArch64FunctionInfo>();
3142     MFI->incNumLocalDynamicTLSAccesses();
3143
3144     // Accesses used in this sequence go via the TLS descriptor which lives in
3145     // the GOT. Prepare an address we can use to handle this.
3146     SDValue HiDesc = DAG.getTargetExternalSymbol(
3147         "_TLS_MODULE_BASE_", PtrVT, AArch64II::MO_TLS | AArch64II::MO_PAGE);
3148     SDValue LoDesc = DAG.getTargetExternalSymbol(
3149         "_TLS_MODULE_BASE_", PtrVT,
3150         AArch64II::MO_TLS | AArch64II::MO_PAGEOFF | AArch64II::MO_NC);
3151
3152     // First argument to the descriptor call is the address of the descriptor
3153     // itself.
3154     SDValue DescAddr = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, HiDesc);
3155     DescAddr = DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, DescAddr, LoDesc);
3156
3157     // The call needs a relocation too for linker relaxation. It doesn't make
3158     // sense to call it MO_PAGE or MO_PAGEOFF though so we need another copy of
3159     // the address.
3160     SDValue SymAddr = DAG.getTargetExternalSymbol("_TLS_MODULE_BASE_", PtrVT,
3161                                                   AArch64II::MO_TLS);
3162
3163     // Now we can calculate the offset from TPIDR_EL0 to this module's
3164     // thread-local area.
3165     TPOff = LowerELFTLSDescCall(SymAddr, DescAddr, DL, DAG);
3166
3167     // Now use :dtprel_whatever: operations to calculate this variable's offset
3168     // in its thread-storage area.
3169     SDValue HiVar = DAG.getTargetGlobalAddress(
3170         GV, DL, MVT::i64, 0, AArch64II::MO_TLS | AArch64II::MO_G1);
3171     SDValue LoVar = DAG.getTargetGlobalAddress(
3172         GV, DL, MVT::i64, 0,
3173         AArch64II::MO_TLS | AArch64II::MO_G0 | AArch64II::MO_NC);
3174
3175     SDValue DTPOff =
3176         SDValue(DAG.getMachineNode(AArch64::MOVZXi, DL, PtrVT, HiVar,
3177                                    DAG.getTargetConstant(16, MVT::i32)),
3178                 0);
3179     DTPOff =
3180         SDValue(DAG.getMachineNode(AArch64::MOVKXi, DL, PtrVT, DTPOff, LoVar,
3181                                    DAG.getTargetConstant(0, MVT::i32)),
3182                 0);
3183
3184     TPOff = DAG.getNode(ISD::ADD, DL, PtrVT, TPOff, DTPOff);
3185   } else if (Model == TLSModel::GeneralDynamic) {
3186     // Accesses used in this sequence go via the TLS descriptor which lives in
3187     // the GOT. Prepare an address we can use to handle this.
3188     SDValue HiDesc = DAG.getTargetGlobalAddress(
3189         GV, DL, PtrVT, 0, AArch64II::MO_TLS | AArch64II::MO_PAGE);
3190     SDValue LoDesc = DAG.getTargetGlobalAddress(
3191         GV, DL, PtrVT, 0,
3192         AArch64II::MO_TLS | AArch64II::MO_PAGEOFF | AArch64II::MO_NC);
3193
3194     // First argument to the descriptor call is the address of the descriptor
3195     // itself.
3196     SDValue DescAddr = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, HiDesc);
3197     DescAddr = DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, DescAddr, LoDesc);
3198
3199     // The call needs a relocation too for linker relaxation. It doesn't make
3200     // sense to call it MO_PAGE or MO_PAGEOFF though so we need another copy of
3201     // the address.
3202     SDValue SymAddr =
3203         DAG.getTargetGlobalAddress(GV, DL, PtrVT, 0, AArch64II::MO_TLS);
3204
3205     // Finally we can make a call to calculate the offset from tpidr_el0.
3206     TPOff = LowerELFTLSDescCall(SymAddr, DescAddr, DL, DAG);
3207   } else
3208     llvm_unreachable("Unsupported ELF TLS access model");
3209
3210   return DAG.getNode(ISD::ADD, DL, PtrVT, ThreadBase, TPOff);
3211 }
3212
3213 SDValue AArch64TargetLowering::LowerGlobalTLSAddress(SDValue Op,
3214                                                      SelectionDAG &DAG) const {
3215   if (Subtarget->isTargetDarwin())
3216     return LowerDarwinGlobalTLSAddress(Op, DAG);
3217   else if (Subtarget->isTargetELF())
3218     return LowerELFGlobalTLSAddress(Op, DAG);
3219
3220   llvm_unreachable("Unexpected platform trying to use TLS");
3221 }
3222 SDValue AArch64TargetLowering::LowerBR_CC(SDValue Op, SelectionDAG &DAG) const {
3223   SDValue Chain = Op.getOperand(0);
3224   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(1))->get();
3225   SDValue LHS = Op.getOperand(2);
3226   SDValue RHS = Op.getOperand(3);
3227   SDValue Dest = Op.getOperand(4);
3228   SDLoc dl(Op);
3229
3230   // Handle f128 first, since lowering it will result in comparing the return
3231   // value of a libcall against zero, which is just what the rest of LowerBR_CC
3232   // is expecting to deal with.
3233   if (LHS.getValueType() == MVT::f128) {
3234     softenSetCCOperands(DAG, MVT::f128, LHS, RHS, CC, dl);
3235
3236     // If softenSetCCOperands returned a scalar, we need to compare the result
3237     // against zero to select between true and false values.
3238     if (!RHS.getNode()) {
3239       RHS = DAG.getConstant(0, LHS.getValueType());
3240       CC = ISD::SETNE;
3241     }
3242   }
3243
3244   // Optimize {s|u}{add|sub|mul}.with.overflow feeding into a branch
3245   // instruction.
3246   unsigned Opc = LHS.getOpcode();
3247   if (LHS.getResNo() == 1 && isa<ConstantSDNode>(RHS) &&
3248       cast<ConstantSDNode>(RHS)->isOne() &&
3249       (Opc == ISD::SADDO || Opc == ISD::UADDO || Opc == ISD::SSUBO ||
3250        Opc == ISD::USUBO || Opc == ISD::SMULO || Opc == ISD::UMULO)) {
3251     assert((CC == ISD::SETEQ || CC == ISD::SETNE) &&
3252            "Unexpected condition code.");
3253     // Only lower legal XALUO ops.
3254     if (!DAG.getTargetLoweringInfo().isTypeLegal(LHS->getValueType(0)))
3255       return SDValue();
3256
3257     // The actual operation with overflow check.
3258     AArch64CC::CondCode OFCC;
3259     SDValue Value, Overflow;
3260     std::tie(Value, Overflow) = getAArch64XALUOOp(OFCC, LHS.getValue(0), DAG);
3261
3262     if (CC == ISD::SETNE)
3263       OFCC = getInvertedCondCode(OFCC);
3264     SDValue CCVal = DAG.getConstant(OFCC, MVT::i32);
3265
3266     return DAG.getNode(AArch64ISD::BRCOND, SDLoc(LHS), MVT::Other, Chain, Dest,
3267                        CCVal, Overflow);
3268   }
3269
3270   if (LHS.getValueType().isInteger()) {
3271     assert((LHS.getValueType() == RHS.getValueType()) &&
3272            (LHS.getValueType() == MVT::i32 || LHS.getValueType() == MVT::i64));
3273
3274     // If the RHS of the comparison is zero, we can potentially fold this
3275     // to a specialized branch.
3276     const ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS);
3277     if (RHSC && RHSC->getZExtValue() == 0) {
3278       if (CC == ISD::SETEQ) {
3279         // See if we can use a TBZ to fold in an AND as well.
3280         // TBZ has a smaller branch displacement than CBZ.  If the offset is
3281         // out of bounds, a late MI-layer pass rewrites branches.
3282         // 403.gcc is an example that hits this case.
3283         if (LHS.getOpcode() == ISD::AND &&
3284             isa<ConstantSDNode>(LHS.getOperand(1)) &&
3285             isPowerOf2_64(LHS.getConstantOperandVal(1))) {
3286           SDValue Test = LHS.getOperand(0);
3287           uint64_t Mask = LHS.getConstantOperandVal(1);
3288           return DAG.getNode(AArch64ISD::TBZ, dl, MVT::Other, Chain, Test,
3289                              DAG.getConstant(Log2_64(Mask), MVT::i64), Dest);
3290         }
3291
3292         return DAG.getNode(AArch64ISD::CBZ, dl, MVT::Other, Chain, LHS, Dest);
3293       } else if (CC == ISD::SETNE) {
3294         // See if we can use a TBZ to fold in an AND as well.
3295         // TBZ has a smaller branch displacement than CBZ.  If the offset is
3296         // out of bounds, a late MI-layer pass rewrites branches.
3297         // 403.gcc is an example that hits this case.
3298         if (LHS.getOpcode() == ISD::AND &&
3299             isa<ConstantSDNode>(LHS.getOperand(1)) &&
3300             isPowerOf2_64(LHS.getConstantOperandVal(1))) {
3301           SDValue Test = LHS.getOperand(0);
3302           uint64_t Mask = LHS.getConstantOperandVal(1);
3303           return DAG.getNode(AArch64ISD::TBNZ, dl, MVT::Other, Chain, Test,
3304                              DAG.getConstant(Log2_64(Mask), MVT::i64), Dest);
3305         }
3306
3307         return DAG.getNode(AArch64ISD::CBNZ, dl, MVT::Other, Chain, LHS, Dest);
3308       } else if (CC == ISD::SETLT && LHS.getOpcode() != ISD::AND) {
3309         // Don't combine AND since emitComparison converts the AND to an ANDS
3310         // (a.k.a. TST) and the test in the test bit and branch instruction
3311         // becomes redundant.  This would also increase register pressure.
3312         uint64_t Mask = LHS.getValueType().getSizeInBits() - 1;
3313         return DAG.getNode(AArch64ISD::TBNZ, dl, MVT::Other, Chain, LHS,
3314                            DAG.getConstant(Mask, MVT::i64), Dest);
3315       }
3316     }
3317     if (RHSC && RHSC->getSExtValue() == -1 && CC == ISD::SETGT &&
3318         LHS.getOpcode() != ISD::AND) {
3319       // Don't combine AND since emitComparison converts the AND to an ANDS
3320       // (a.k.a. TST) and the test in the test bit and branch instruction
3321       // becomes redundant.  This would also increase register pressure.
3322       uint64_t Mask = LHS.getValueType().getSizeInBits() - 1;
3323       return DAG.getNode(AArch64ISD::TBZ, dl, MVT::Other, Chain, LHS,
3324                          DAG.getConstant(Mask, MVT::i64), Dest);
3325     }
3326
3327     SDValue CCVal;
3328     SDValue Cmp = getAArch64Cmp(LHS, RHS, CC, CCVal, DAG, dl);
3329     return DAG.getNode(AArch64ISD::BRCOND, dl, MVT::Other, Chain, Dest, CCVal,
3330                        Cmp);
3331   }
3332
3333   assert(LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64);
3334
3335   // Unfortunately, the mapping of LLVM FP CC's onto AArch64 CC's isn't totally
3336   // clean.  Some of them require two branches to implement.
3337   SDValue Cmp = emitComparison(LHS, RHS, CC, dl, DAG);
3338   AArch64CC::CondCode CC1, CC2;
3339   changeFPCCToAArch64CC(CC, CC1, CC2);
3340   SDValue CC1Val = DAG.getConstant(CC1, MVT::i32);
3341   SDValue BR1 =
3342       DAG.getNode(AArch64ISD::BRCOND, dl, MVT::Other, Chain, Dest, CC1Val, Cmp);
3343   if (CC2 != AArch64CC::AL) {
3344     SDValue CC2Val = DAG.getConstant(CC2, MVT::i32);
3345     return DAG.getNode(AArch64ISD::BRCOND, dl, MVT::Other, BR1, Dest, CC2Val,
3346                        Cmp);
3347   }
3348
3349   return BR1;
3350 }
3351
3352 SDValue AArch64TargetLowering::LowerFCOPYSIGN(SDValue Op,
3353                                               SelectionDAG &DAG) const {
3354   EVT VT = Op.getValueType();
3355   SDLoc DL(Op);
3356
3357   SDValue In1 = Op.getOperand(0);
3358   SDValue In2 = Op.getOperand(1);
3359   EVT SrcVT = In2.getValueType();
3360   if (SrcVT != VT) {
3361     if (SrcVT == MVT::f32 && VT == MVT::f64)
3362       In2 = DAG.getNode(ISD::FP_EXTEND, DL, VT, In2);
3363     else if (SrcVT == MVT::f64 && VT == MVT::f32)
3364       In2 = DAG.getNode(ISD::FP_ROUND, DL, VT, In2, DAG.getIntPtrConstant(0));
3365     else
3366       // FIXME: Src type is different, bail out for now. Can VT really be a
3367       // vector type?
3368       return SDValue();
3369   }
3370
3371   EVT VecVT;
3372   EVT EltVT;
3373   SDValue EltMask, VecVal1, VecVal2;
3374   if (VT == MVT::f32 || VT == MVT::v2f32 || VT == MVT::v4f32) {
3375     EltVT = MVT::i32;
3376     VecVT = MVT::v4i32;
3377     EltMask = DAG.getConstant(0x80000000ULL, EltVT);
3378
3379     if (!VT.isVector()) {
3380       VecVal1 = DAG.getTargetInsertSubreg(AArch64::ssub, DL, VecVT,
3381                                           DAG.getUNDEF(VecVT), In1);
3382       VecVal2 = DAG.getTargetInsertSubreg(AArch64::ssub, DL, VecVT,
3383                                           DAG.getUNDEF(VecVT), In2);
3384     } else {
3385       VecVal1 = DAG.getNode(ISD::BITCAST, DL, VecVT, In1);
3386       VecVal2 = DAG.getNode(ISD::BITCAST, DL, VecVT, In2);
3387     }
3388   } else if (VT == MVT::f64 || VT == MVT::v2f64) {
3389     EltVT = MVT::i64;
3390     VecVT = MVT::v2i64;
3391
3392     // We want to materialize a mask with the the high bit set, but the AdvSIMD
3393     // immediate moves cannot materialize that in a single instruction for
3394     // 64-bit elements. Instead, materialize zero and then negate it.
3395     EltMask = DAG.getConstant(0, EltVT);
3396
3397     if (!VT.isVector()) {
3398       VecVal1 = DAG.getTargetInsertSubreg(AArch64::dsub, DL, VecVT,
3399                                           DAG.getUNDEF(VecVT), In1);
3400       VecVal2 = DAG.getTargetInsertSubreg(AArch64::dsub, DL, VecVT,
3401                                           DAG.getUNDEF(VecVT), In2);
3402     } else {
3403       VecVal1 = DAG.getNode(ISD::BITCAST, DL, VecVT, In1);
3404       VecVal2 = DAG.getNode(ISD::BITCAST, DL, VecVT, In2);
3405     }
3406   } else {
3407     llvm_unreachable("Invalid type for copysign!");
3408   }
3409
3410   std::vector<SDValue> BuildVectorOps;
3411   for (unsigned i = 0; i < VecVT.getVectorNumElements(); ++i)
3412     BuildVectorOps.push_back(EltMask);
3413
3414   SDValue BuildVec = DAG.getNode(ISD::BUILD_VECTOR, DL, VecVT, BuildVectorOps);
3415
3416   // If we couldn't materialize the mask above, then the mask vector will be
3417   // the zero vector, and we need to negate it here.
3418   if (VT == MVT::f64 || VT == MVT::v2f64) {
3419     BuildVec = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, BuildVec);
3420     BuildVec = DAG.getNode(ISD::FNEG, DL, MVT::v2f64, BuildVec);
3421     BuildVec = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, BuildVec);
3422   }
3423
3424   SDValue Sel =
3425       DAG.getNode(AArch64ISD::BIT, DL, VecVT, VecVal1, VecVal2, BuildVec);
3426
3427   if (VT == MVT::f32)
3428     return DAG.getTargetExtractSubreg(AArch64::ssub, DL, VT, Sel);
3429   else if (VT == MVT::f64)
3430     return DAG.getTargetExtractSubreg(AArch64::dsub, DL, VT, Sel);
3431   else
3432     return DAG.getNode(ISD::BITCAST, DL, VT, Sel);
3433 }
3434
3435 SDValue AArch64TargetLowering::LowerCTPOP(SDValue Op, SelectionDAG &DAG) const {
3436   if (DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
3437           AttributeSet::FunctionIndex, Attribute::NoImplicitFloat))
3438     return SDValue();
3439
3440   if (!Subtarget->hasNEON())
3441     return SDValue();
3442
3443   // While there is no integer popcount instruction, it can
3444   // be more efficiently lowered to the following sequence that uses
3445   // AdvSIMD registers/instructions as long as the copies to/from
3446   // the AdvSIMD registers are cheap.
3447   //  FMOV    D0, X0        // copy 64-bit int to vector, high bits zero'd
3448   //  CNT     V0.8B, V0.8B  // 8xbyte pop-counts
3449   //  ADDV    B0, V0.8B     // sum 8xbyte pop-counts
3450   //  UMOV    X0, V0.B[0]   // copy byte result back to integer reg
3451   SDValue Val = Op.getOperand(0);
3452   SDLoc DL(Op);
3453   EVT VT = Op.getValueType();
3454   SDValue ZeroVec = DAG.getUNDEF(MVT::v8i8);
3455
3456   SDValue VecVal;
3457   if (VT == MVT::i32) {
3458     VecVal = DAG.getNode(ISD::BITCAST, DL, MVT::f32, Val);
3459     VecVal = DAG.getTargetInsertSubreg(AArch64::ssub, DL, MVT::v8i8, ZeroVec,
3460                                        VecVal);
3461   } else {
3462     VecVal = DAG.getNode(ISD::BITCAST, DL, MVT::v8i8, Val);
3463   }
3464
3465   SDValue CtPop = DAG.getNode(ISD::CTPOP, DL, MVT::v8i8, VecVal);
3466   SDValue UaddLV = DAG.getNode(
3467       ISD::INTRINSIC_WO_CHAIN, DL, MVT::i32,
3468       DAG.getConstant(Intrinsic::aarch64_neon_uaddlv, MVT::i32), CtPop);
3469
3470   if (VT == MVT::i64)
3471     UaddLV = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i64, UaddLV);
3472   return UaddLV;
3473 }
3474
3475 SDValue AArch64TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
3476
3477   if (Op.getValueType().isVector())
3478     return LowerVSETCC(Op, DAG);
3479
3480   SDValue LHS = Op.getOperand(0);
3481   SDValue RHS = Op.getOperand(1);
3482   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
3483   SDLoc dl(Op);
3484
3485   // We chose ZeroOrOneBooleanContents, so use zero and one.
3486   EVT VT = Op.getValueType();
3487   SDValue TVal = DAG.getConstant(1, VT);
3488   SDValue FVal = DAG.getConstant(0, VT);
3489
3490   // Handle f128 first, since one possible outcome is a normal integer
3491   // comparison which gets picked up by the next if statement.
3492   if (LHS.getValueType() == MVT::f128) {
3493     softenSetCCOperands(DAG, MVT::f128, LHS, RHS, CC, dl);
3494
3495     // If softenSetCCOperands returned a scalar, use it.
3496     if (!RHS.getNode()) {
3497       assert(LHS.getValueType() == Op.getValueType() &&
3498              "Unexpected setcc expansion!");
3499       return LHS;
3500     }
3501   }
3502
3503   if (LHS.getValueType().isInteger()) {
3504     SDValue CCVal;
3505     SDValue Cmp =
3506         getAArch64Cmp(LHS, RHS, ISD::getSetCCInverse(CC, true), CCVal, DAG, dl);
3507
3508     // Note that we inverted the condition above, so we reverse the order of
3509     // the true and false operands here.  This will allow the setcc to be
3510     // matched to a single CSINC instruction.
3511     return DAG.getNode(AArch64ISD::CSEL, dl, VT, FVal, TVal, CCVal, Cmp);
3512   }
3513
3514   // Now we know we're dealing with FP values.
3515   assert(LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64);
3516
3517   // If that fails, we'll need to perform an FCMP + CSEL sequence.  Go ahead
3518   // and do the comparison.
3519   SDValue Cmp = emitComparison(LHS, RHS, CC, dl, DAG);
3520
3521   AArch64CC::CondCode CC1, CC2;
3522   changeFPCCToAArch64CC(CC, CC1, CC2);
3523   if (CC2 == AArch64CC::AL) {
3524     changeFPCCToAArch64CC(ISD::getSetCCInverse(CC, false), CC1, CC2);
3525     SDValue CC1Val = DAG.getConstant(CC1, MVT::i32);
3526
3527     // Note that we inverted the condition above, so we reverse the order of
3528     // the true and false operands here.  This will allow the setcc to be
3529     // matched to a single CSINC instruction.
3530     return DAG.getNode(AArch64ISD::CSEL, dl, VT, FVal, TVal, CC1Val, Cmp);
3531   } else {
3532     // Unfortunately, the mapping of LLVM FP CC's onto AArch64 CC's isn't
3533     // totally clean.  Some of them require two CSELs to implement.  As is in
3534     // this case, we emit the first CSEL and then emit a second using the output
3535     // of the first as the RHS.  We're effectively OR'ing the two CC's together.
3536
3537     // FIXME: It would be nice if we could match the two CSELs to two CSINCs.
3538     SDValue CC1Val = DAG.getConstant(CC1, MVT::i32);
3539     SDValue CS1 =
3540         DAG.getNode(AArch64ISD::CSEL, dl, VT, TVal, FVal, CC1Val, Cmp);
3541
3542     SDValue CC2Val = DAG.getConstant(CC2, MVT::i32);
3543     return DAG.getNode(AArch64ISD::CSEL, dl, VT, TVal, CS1, CC2Val, Cmp);
3544   }
3545 }
3546
3547 /// A SELECT_CC operation is really some kind of max or min if both values being
3548 /// compared are, in some sense, equal to the results in either case. However,
3549 /// it is permissible to compare f32 values and produce directly extended f64
3550 /// values.
3551 ///
3552 /// Extending the comparison operands would also be allowed, but is less likely
3553 /// to happen in practice since their use is right here. Note that truncate
3554 /// operations would *not* be semantically equivalent.
3555 static bool selectCCOpsAreFMaxCompatible(SDValue Cmp, SDValue Result) {
3556   if (Cmp == Result)
3557     return true;
3558
3559   ConstantFPSDNode *CCmp = dyn_cast<ConstantFPSDNode>(Cmp);
3560   ConstantFPSDNode *CResult = dyn_cast<ConstantFPSDNode>(Result);
3561   if (CCmp && CResult && Cmp.getValueType() == MVT::f32 &&
3562       Result.getValueType() == MVT::f64) {
3563     bool Lossy;
3564     APFloat CmpVal = CCmp->getValueAPF();
3565     CmpVal.convert(APFloat::IEEEdouble, APFloat::rmNearestTiesToEven, &Lossy);
3566     return CResult->getValueAPF().bitwiseIsEqual(CmpVal);
3567   }
3568
3569   return Result->getOpcode() == ISD::FP_EXTEND && Result->getOperand(0) == Cmp;
3570 }
3571
3572 SDValue AArch64TargetLowering::LowerSELECT(SDValue Op,
3573                                            SelectionDAG &DAG) const {
3574   SDValue CC = Op->getOperand(0);
3575   SDValue TVal = Op->getOperand(1);
3576   SDValue FVal = Op->getOperand(2);
3577   SDLoc DL(Op);
3578
3579   unsigned Opc = CC.getOpcode();
3580   // Optimize {s|u}{add|sub|mul}.with.overflow feeding into a select
3581   // instruction.
3582   if (CC.getResNo() == 1 &&
3583       (Opc == ISD::SADDO || Opc == ISD::UADDO || Opc == ISD::SSUBO ||
3584        Opc == ISD::USUBO || Opc == ISD::SMULO || Opc == ISD::UMULO)) {
3585     // Only lower legal XALUO ops.
3586     if (!DAG.getTargetLoweringInfo().isTypeLegal(CC->getValueType(0)))
3587       return SDValue();
3588
3589     AArch64CC::CondCode OFCC;
3590     SDValue Value, Overflow;
3591     std::tie(Value, Overflow) = getAArch64XALUOOp(OFCC, CC.getValue(0), DAG);
3592     SDValue CCVal = DAG.getConstant(OFCC, MVT::i32);
3593
3594     return DAG.getNode(AArch64ISD::CSEL, DL, Op.getValueType(), TVal, FVal,
3595                        CCVal, Overflow);
3596   }
3597
3598   if (CC.getOpcode() == ISD::SETCC)
3599     return DAG.getSelectCC(DL, CC.getOperand(0), CC.getOperand(1), TVal, FVal,
3600                            cast<CondCodeSDNode>(CC.getOperand(2))->get());
3601   else
3602     return DAG.getSelectCC(DL, CC, DAG.getConstant(0, CC.getValueType()), TVal,
3603                            FVal, ISD::SETNE);
3604 }
3605
3606 SDValue AArch64TargetLowering::LowerSELECT_CC(SDValue Op,
3607                                               SelectionDAG &DAG) const {
3608   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
3609   SDValue LHS = Op.getOperand(0);
3610   SDValue RHS = Op.getOperand(1);
3611   SDValue TVal = Op.getOperand(2);
3612   SDValue FVal = Op.getOperand(3);
3613   SDLoc dl(Op);
3614
3615   // Handle f128 first, because it will result in a comparison of some RTLIB
3616   // call result against zero.
3617   if (LHS.getValueType() == MVT::f128) {
3618     softenSetCCOperands(DAG, MVT::f128, LHS, RHS, CC, dl);
3619
3620     // If softenSetCCOperands returned a scalar, we need to compare the result
3621     // against zero to select between true and false values.
3622     if (!RHS.getNode()) {
3623       RHS = DAG.getConstant(0, LHS.getValueType());
3624       CC = ISD::SETNE;
3625     }
3626   }
3627
3628   // Handle integers first.
3629   if (LHS.getValueType().isInteger()) {
3630     assert((LHS.getValueType() == RHS.getValueType()) &&
3631            (LHS.getValueType() == MVT::i32 || LHS.getValueType() == MVT::i64));
3632
3633     unsigned Opcode = AArch64ISD::CSEL;
3634
3635     // If both the TVal and the FVal are constants, see if we can swap them in
3636     // order to for a CSINV or CSINC out of them.
3637     ConstantSDNode *CFVal = dyn_cast<ConstantSDNode>(FVal);
3638     ConstantSDNode *CTVal = dyn_cast<ConstantSDNode>(TVal);
3639
3640     if (CTVal && CFVal && CTVal->isAllOnesValue() && CFVal->isNullValue()) {
3641       std::swap(TVal, FVal);
3642       std::swap(CTVal, CFVal);
3643       CC = ISD::getSetCCInverse(CC, true);
3644     } else if (CTVal && CFVal && CTVal->isOne() && CFVal->isNullValue()) {
3645       std::swap(TVal, FVal);
3646       std::swap(CTVal, CFVal);
3647       CC = ISD::getSetCCInverse(CC, true);
3648     } else if (TVal.getOpcode() == ISD::XOR) {
3649       // If TVal is a NOT we want to swap TVal and FVal so that we can match
3650       // with a CSINV rather than a CSEL.
3651       ConstantSDNode *CVal = dyn_cast<ConstantSDNode>(TVal.getOperand(1));
3652
3653       if (CVal && CVal->isAllOnesValue()) {
3654         std::swap(TVal, FVal);
3655         std::swap(CTVal, CFVal);
3656         CC = ISD::getSetCCInverse(CC, true);
3657       }
3658     } else if (TVal.getOpcode() == ISD::SUB) {
3659       // If TVal is a negation (SUB from 0) we want to swap TVal and FVal so
3660       // that we can match with a CSNEG rather than a CSEL.
3661       ConstantSDNode *CVal = dyn_cast<ConstantSDNode>(TVal.getOperand(0));
3662
3663       if (CVal && CVal->isNullValue()) {
3664         std::swap(TVal, FVal);
3665         std::swap(CTVal, CFVal);
3666         CC = ISD::getSetCCInverse(CC, true);
3667       }
3668     } else if (CTVal && CFVal) {
3669       const int64_t TrueVal = CTVal->getSExtValue();
3670       const int64_t FalseVal = CFVal->getSExtValue();
3671       bool Swap = false;
3672
3673       // If both TVal and FVal are constants, see if FVal is the
3674       // inverse/negation/increment of TVal and generate a CSINV/CSNEG/CSINC
3675       // instead of a CSEL in that case.
3676       if (TrueVal == ~FalseVal) {
3677         Opcode = AArch64ISD::CSINV;
3678       } else if (TrueVal == -FalseVal) {
3679         Opcode = AArch64ISD::CSNEG;
3680       } else if (TVal.getValueType() == MVT::i32) {
3681         // If our operands are only 32-bit wide, make sure we use 32-bit
3682         // arithmetic for the check whether we can use CSINC. This ensures that
3683         // the addition in the check will wrap around properly in case there is
3684         // an overflow (which would not be the case if we do the check with
3685         // 64-bit arithmetic).
3686         const uint32_t TrueVal32 = CTVal->getZExtValue();
3687         const uint32_t FalseVal32 = CFVal->getZExtValue();
3688
3689         if ((TrueVal32 == FalseVal32 + 1) || (TrueVal32 + 1 == FalseVal32)) {
3690           Opcode = AArch64ISD::CSINC;
3691
3692           if (TrueVal32 > FalseVal32) {
3693             Swap = true;
3694           }
3695         }
3696         // 64-bit check whether we can use CSINC.
3697       } else if ((TrueVal == FalseVal + 1) || (TrueVal + 1 == FalseVal)) {
3698         Opcode = AArch64ISD::CSINC;
3699
3700         if (TrueVal > FalseVal) {
3701           Swap = true;
3702         }
3703       }
3704
3705       // Swap TVal and FVal if necessary.
3706       if (Swap) {
3707         std::swap(TVal, FVal);
3708         std::swap(CTVal, CFVal);
3709         CC = ISD::getSetCCInverse(CC, true);
3710       }
3711
3712       if (Opcode != AArch64ISD::CSEL) {
3713         // Drop FVal since we can get its value by simply inverting/negating
3714         // TVal.
3715         FVal = TVal;
3716       }
3717     }
3718
3719     SDValue CCVal;
3720     SDValue Cmp = getAArch64Cmp(LHS, RHS, CC, CCVal, DAG, dl);
3721
3722     EVT VT = Op.getValueType();
3723     return DAG.getNode(Opcode, dl, VT, TVal, FVal, CCVal, Cmp);
3724   }
3725
3726   // Now we know we're dealing with FP values.
3727   assert(LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64);
3728   assert(LHS.getValueType() == RHS.getValueType());
3729   EVT VT = Op.getValueType();
3730
3731   // Try to match this select into a max/min operation, which have dedicated
3732   // opcode in the instruction set.
3733   // FIXME: This is not correct in the presence of NaNs, so we only enable this
3734   // in no-NaNs mode.
3735   if (getTargetMachine().Options.NoNaNsFPMath) {
3736     SDValue MinMaxLHS = TVal, MinMaxRHS = FVal;
3737     if (selectCCOpsAreFMaxCompatible(LHS, MinMaxRHS) &&
3738         selectCCOpsAreFMaxCompatible(RHS, MinMaxLHS)) {
3739       CC = ISD::getSetCCSwappedOperands(CC);
3740       std::swap(MinMaxLHS, MinMaxRHS);
3741     }
3742
3743     if (selectCCOpsAreFMaxCompatible(LHS, MinMaxLHS) &&
3744         selectCCOpsAreFMaxCompatible(RHS, MinMaxRHS)) {
3745       switch (CC) {
3746       default:
3747         break;
3748       case ISD::SETGT:
3749       case ISD::SETGE:
3750       case ISD::SETUGT:
3751       case ISD::SETUGE:
3752       case ISD::SETOGT:
3753       case ISD::SETOGE:
3754         return DAG.getNode(AArch64ISD::FMAX, dl, VT, MinMaxLHS, MinMaxRHS);
3755         break;
3756       case ISD::SETLT:
3757       case ISD::SETLE:
3758       case ISD::SETULT:
3759       case ISD::SETULE:
3760       case ISD::SETOLT:
3761       case ISD::SETOLE:
3762         return DAG.getNode(AArch64ISD::FMIN, dl, VT, MinMaxLHS, MinMaxRHS);
3763         break;
3764       }
3765     }
3766   }
3767
3768   // If that fails, we'll need to perform an FCMP + CSEL sequence.  Go ahead
3769   // and do the comparison.
3770   SDValue Cmp = emitComparison(LHS, RHS, CC, dl, DAG);
3771
3772   // Unfortunately, the mapping of LLVM FP CC's onto AArch64 CC's isn't totally
3773   // clean.  Some of them require two CSELs to implement.
3774   AArch64CC::CondCode CC1, CC2;
3775   changeFPCCToAArch64CC(CC, CC1, CC2);
3776   SDValue CC1Val = DAG.getConstant(CC1, MVT::i32);
3777   SDValue CS1 = DAG.getNode(AArch64ISD::CSEL, dl, VT, TVal, FVal, CC1Val, Cmp);
3778
3779   // If we need a second CSEL, emit it, using the output of the first as the
3780   // RHS.  We're effectively OR'ing the two CC's together.
3781   if (CC2 != AArch64CC::AL) {
3782     SDValue CC2Val = DAG.getConstant(CC2, MVT::i32);
3783     return DAG.getNode(AArch64ISD::CSEL, dl, VT, TVal, CS1, CC2Val, Cmp);
3784   }
3785
3786   // Otherwise, return the output of the first CSEL.
3787   return CS1;
3788 }
3789
3790 SDValue AArch64TargetLowering::LowerJumpTable(SDValue Op,
3791                                               SelectionDAG &DAG) const {
3792   // Jump table entries as PC relative offsets. No additional tweaking
3793   // is necessary here. Just get the address of the jump table.
3794   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
3795   EVT PtrVT = getPointerTy();
3796   SDLoc DL(Op);
3797
3798   if (getTargetMachine().getCodeModel() == CodeModel::Large &&
3799       !Subtarget->isTargetMachO()) {
3800     const unsigned char MO_NC = AArch64II::MO_NC;
3801     return DAG.getNode(
3802         AArch64ISD::WrapperLarge, DL, PtrVT,
3803         DAG.getTargetJumpTable(JT->getIndex(), PtrVT, AArch64II::MO_G3),
3804         DAG.getTargetJumpTable(JT->getIndex(), PtrVT, AArch64II::MO_G2 | MO_NC),
3805         DAG.getTargetJumpTable(JT->getIndex(), PtrVT, AArch64II::MO_G1 | MO_NC),
3806         DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
3807                                AArch64II::MO_G0 | MO_NC));
3808   }
3809
3810   SDValue Hi =
3811       DAG.getTargetJumpTable(JT->getIndex(), PtrVT, AArch64II::MO_PAGE);
3812   SDValue Lo = DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
3813                                       AArch64II::MO_PAGEOFF | AArch64II::MO_NC);
3814   SDValue ADRP = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, Hi);
3815   return DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, ADRP, Lo);
3816 }
3817
3818 SDValue AArch64TargetLowering::LowerConstantPool(SDValue Op,
3819                                                  SelectionDAG &DAG) const {
3820   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
3821   EVT PtrVT = getPointerTy();
3822   SDLoc DL(Op);
3823
3824   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
3825     // Use the GOT for the large code model on iOS.
3826     if (Subtarget->isTargetMachO()) {
3827       SDValue GotAddr = DAG.getTargetConstantPool(
3828           CP->getConstVal(), PtrVT, CP->getAlignment(), CP->getOffset(),
3829           AArch64II::MO_GOT);
3830       return DAG.getNode(AArch64ISD::LOADgot, DL, PtrVT, GotAddr);
3831     }
3832
3833     const unsigned char MO_NC = AArch64II::MO_NC;
3834     return DAG.getNode(
3835         AArch64ISD::WrapperLarge, DL, PtrVT,
3836         DAG.getTargetConstantPool(CP->getConstVal(), PtrVT, CP->getAlignment(),
3837                                   CP->getOffset(), AArch64II::MO_G3),
3838         DAG.getTargetConstantPool(CP->getConstVal(), PtrVT, CP->getAlignment(),
3839                                   CP->getOffset(), AArch64II::MO_G2 | MO_NC),
3840         DAG.getTargetConstantPool(CP->getConstVal(), PtrVT, CP->getAlignment(),
3841                                   CP->getOffset(), AArch64II::MO_G1 | MO_NC),
3842         DAG.getTargetConstantPool(CP->getConstVal(), PtrVT, CP->getAlignment(),
3843                                   CP->getOffset(), AArch64II::MO_G0 | MO_NC));
3844   } else {
3845     // Use ADRP/ADD or ADRP/LDR for everything else: the small memory model on
3846     // ELF, the only valid one on Darwin.
3847     SDValue Hi =
3848         DAG.getTargetConstantPool(CP->getConstVal(), PtrVT, CP->getAlignment(),
3849                                   CP->getOffset(), AArch64II::MO_PAGE);
3850     SDValue Lo = DAG.getTargetConstantPool(
3851         CP->getConstVal(), PtrVT, CP->getAlignment(), CP->getOffset(),
3852         AArch64II::MO_PAGEOFF | AArch64II::MO_NC);
3853
3854     SDValue ADRP = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, Hi);
3855     return DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, ADRP, Lo);
3856   }
3857 }
3858
3859 SDValue AArch64TargetLowering::LowerBlockAddress(SDValue Op,
3860                                                SelectionDAG &DAG) const {
3861   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
3862   EVT PtrVT = getPointerTy();
3863   SDLoc DL(Op);
3864   if (getTargetMachine().getCodeModel() == CodeModel::Large &&
3865       !Subtarget->isTargetMachO()) {
3866     const unsigned char MO_NC = AArch64II::MO_NC;
3867     return DAG.getNode(
3868         AArch64ISD::WrapperLarge, DL, PtrVT,
3869         DAG.getTargetBlockAddress(BA, PtrVT, 0, AArch64II::MO_G3),
3870         DAG.getTargetBlockAddress(BA, PtrVT, 0, AArch64II::MO_G2 | MO_NC),
3871         DAG.getTargetBlockAddress(BA, PtrVT, 0, AArch64II::MO_G1 | MO_NC),
3872         DAG.getTargetBlockAddress(BA, PtrVT, 0, AArch64II::MO_G0 | MO_NC));
3873   } else {
3874     SDValue Hi = DAG.getTargetBlockAddress(BA, PtrVT, 0, AArch64II::MO_PAGE);
3875     SDValue Lo = DAG.getTargetBlockAddress(BA, PtrVT, 0, AArch64II::MO_PAGEOFF |
3876                                                              AArch64II::MO_NC);
3877     SDValue ADRP = DAG.getNode(AArch64ISD::ADRP, DL, PtrVT, Hi);
3878     return DAG.getNode(AArch64ISD::ADDlow, DL, PtrVT, ADRP, Lo);
3879   }
3880 }
3881
3882 SDValue AArch64TargetLowering::LowerDarwin_VASTART(SDValue Op,
3883                                                  SelectionDAG &DAG) const {
3884   AArch64FunctionInfo *FuncInfo =
3885       DAG.getMachineFunction().getInfo<AArch64FunctionInfo>();
3886
3887   SDLoc DL(Op);
3888   SDValue FR =
3889       DAG.getFrameIndex(FuncInfo->getVarArgsStackIndex(), getPointerTy());
3890   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
3891   return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
3892                       MachinePointerInfo(SV), false, false, 0);
3893 }
3894
3895 SDValue AArch64TargetLowering::LowerAAPCS_VASTART(SDValue Op,
3896                                                 SelectionDAG &DAG) const {
3897   // The layout of the va_list struct is specified in the AArch64 Procedure Call
3898   // Standard, section B.3.
3899   MachineFunction &MF = DAG.getMachineFunction();
3900   AArch64FunctionInfo *FuncInfo = MF.getInfo<AArch64FunctionInfo>();
3901   SDLoc DL(Op);
3902
3903   SDValue Chain = Op.getOperand(0);
3904   SDValue VAList = Op.getOperand(1);
3905   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
3906   SmallVector<SDValue, 4> MemOps;
3907
3908   // void *__stack at offset 0
3909   SDValue Stack =
3910       DAG.getFrameIndex(FuncInfo->getVarArgsStackIndex(), getPointerTy());
3911   MemOps.push_back(DAG.getStore(Chain, DL, Stack, VAList,
3912                                 MachinePointerInfo(SV), false, false, 8));
3913
3914   // void *__gr_top at offset 8
3915   int GPRSize = FuncInfo->getVarArgsGPRSize();
3916   if (GPRSize > 0) {
3917     SDValue GRTop, GRTopAddr;
3918
3919     GRTopAddr = DAG.getNode(ISD::ADD, DL, getPointerTy(), VAList,
3920                             DAG.getConstant(8, getPointerTy()));
3921
3922     GRTop = DAG.getFrameIndex(FuncInfo->getVarArgsGPRIndex(), getPointerTy());
3923     GRTop = DAG.getNode(ISD::ADD, DL, getPointerTy(), GRTop,
3924                         DAG.getConstant(GPRSize, getPointerTy()));
3925
3926     MemOps.push_back(DAG.getStore(Chain, DL, GRTop, GRTopAddr,
3927                                   MachinePointerInfo(SV, 8), false, false, 8));
3928   }
3929
3930   // void *__vr_top at offset 16
3931   int FPRSize = FuncInfo->getVarArgsFPRSize();
3932   if (FPRSize > 0) {
3933     SDValue VRTop, VRTopAddr;
3934     VRTopAddr = DAG.getNode(ISD::ADD, DL, getPointerTy(), VAList,
3935                             DAG.getConstant(16, getPointerTy()));
3936
3937     VRTop = DAG.getFrameIndex(FuncInfo->getVarArgsFPRIndex(), getPointerTy());
3938     VRTop = DAG.getNode(ISD::ADD, DL, getPointerTy(), VRTop,
3939                         DAG.getConstant(FPRSize, getPointerTy()));
3940
3941     MemOps.push_back(DAG.getStore(Chain, DL, VRTop, VRTopAddr,
3942                                   MachinePointerInfo(SV, 16), false, false, 8));
3943   }
3944
3945   // int __gr_offs at offset 24
3946   SDValue GROffsAddr = DAG.getNode(ISD::ADD, DL, getPointerTy(), VAList,
3947                                    DAG.getConstant(24, getPointerTy()));
3948   MemOps.push_back(DAG.getStore(Chain, DL, DAG.getConstant(-GPRSize, MVT::i32),
3949                                 GROffsAddr, MachinePointerInfo(SV, 24), false,
3950                                 false, 4));
3951
3952   // int __vr_offs at offset 28
3953   SDValue VROffsAddr = DAG.getNode(ISD::ADD, DL, getPointerTy(), VAList,
3954                                    DAG.getConstant(28, getPointerTy()));
3955   MemOps.push_back(DAG.getStore(Chain, DL, DAG.getConstant(-FPRSize, MVT::i32),
3956                                 VROffsAddr, MachinePointerInfo(SV, 28), false,
3957                                 false, 4));
3958
3959   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
3960 }
3961
3962 SDValue AArch64TargetLowering::LowerVASTART(SDValue Op,
3963                                             SelectionDAG &DAG) const {
3964   return Subtarget->isTargetDarwin() ? LowerDarwin_VASTART(Op, DAG)
3965                                      : LowerAAPCS_VASTART(Op, DAG);
3966 }
3967
3968 SDValue AArch64TargetLowering::LowerVACOPY(SDValue Op,
3969                                            SelectionDAG &DAG) const {
3970   // AAPCS has three pointers and two ints (= 32 bytes), Darwin has single
3971   // pointer.
3972   unsigned VaListSize = Subtarget->isTargetDarwin() ? 8 : 32;
3973   const Value *DestSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
3974   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
3975
3976   return DAG.getMemcpy(Op.getOperand(0), SDLoc(Op), Op.getOperand(1),
3977                        Op.getOperand(2), DAG.getConstant(VaListSize, MVT::i32),
3978                        8, false, false, MachinePointerInfo(DestSV),
3979                        MachinePointerInfo(SrcSV));
3980 }
3981
3982 SDValue AArch64TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
3983   assert(Subtarget->isTargetDarwin() &&
3984          "automatic va_arg instruction only works on Darwin");
3985
3986   const Value *V = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
3987   EVT VT = Op.getValueType();
3988   SDLoc DL(Op);
3989   SDValue Chain = Op.getOperand(0);
3990   SDValue Addr = Op.getOperand(1);
3991   unsigned Align = Op.getConstantOperandVal(3);
3992
3993   SDValue VAList = DAG.getLoad(getPointerTy(), DL, Chain, Addr,
3994                                MachinePointerInfo(V), false, false, false, 0);
3995   Chain = VAList.getValue(1);
3996
3997   if (Align > 8) {
3998     assert(((Align & (Align - 1)) == 0) && "Expected Align to be a power of 2");
3999     VAList = DAG.getNode(ISD::ADD, DL, getPointerTy(), VAList,
4000                          DAG.getConstant(Align - 1, getPointerTy()));
4001     VAList = DAG.getNode(ISD::AND, DL, getPointerTy(), VAList,
4002                          DAG.getConstant(-(int64_t)Align, getPointerTy()));
4003   }
4004
4005   Type *ArgTy = VT.getTypeForEVT(*DAG.getContext());
4006   uint64_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
4007
4008   // Scalar integer and FP values smaller than 64 bits are implicitly extended
4009   // up to 64 bits.  At the very least, we have to increase the striding of the
4010   // vaargs list to match this, and for FP values we need to introduce
4011   // FP_ROUND nodes as well.
4012   if (VT.isInteger() && !VT.isVector())
4013     ArgSize = 8;
4014   bool NeedFPTrunc = false;
4015   if (VT.isFloatingPoint() && !VT.isVector() && VT != MVT::f64) {
4016     ArgSize = 8;
4017     NeedFPTrunc = true;
4018   }
4019
4020   // Increment the pointer, VAList, to the next vaarg
4021   SDValue VANext = DAG.getNode(ISD::ADD, DL, getPointerTy(), VAList,
4022                                DAG.getConstant(ArgSize, getPointerTy()));
4023   // Store the incremented VAList to the legalized pointer
4024   SDValue APStore = DAG.getStore(Chain, DL, VANext, Addr, MachinePointerInfo(V),
4025                                  false, false, 0);
4026
4027   // Load the actual argument out of the pointer VAList
4028   if (NeedFPTrunc) {
4029     // Load the value as an f64.
4030     SDValue WideFP = DAG.getLoad(MVT::f64, DL, APStore, VAList,
4031                                  MachinePointerInfo(), false, false, false, 0);
4032     // Round the value down to an f32.
4033     SDValue NarrowFP = DAG.getNode(ISD::FP_ROUND, DL, VT, WideFP.getValue(0),
4034                                    DAG.getIntPtrConstant(1));
4035     SDValue Ops[] = { NarrowFP, WideFP.getValue(1) };
4036     // Merge the rounded value with the chain output of the load.
4037     return DAG.getMergeValues(Ops, DL);
4038   }
4039
4040   return DAG.getLoad(VT, DL, APStore, VAList, MachinePointerInfo(), false,
4041                      false, false, 0);
4042 }
4043
4044 SDValue AArch64TargetLowering::LowerFRAMEADDR(SDValue Op,
4045                                               SelectionDAG &DAG) const {
4046   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4047   MFI->setFrameAddressIsTaken(true);
4048
4049   EVT VT = Op.getValueType();
4050   SDLoc DL(Op);
4051   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
4052   SDValue FrameAddr =
4053       DAG.getCopyFromReg(DAG.getEntryNode(), DL, AArch64::FP, VT);
4054   while (Depth--)
4055     FrameAddr = DAG.getLoad(VT, DL, DAG.getEntryNode(), FrameAddr,
4056                             MachinePointerInfo(), false, false, false, 0);
4057   return FrameAddr;
4058 }
4059
4060 // FIXME? Maybe this could be a TableGen attribute on some registers and
4061 // this table could be generated automatically from RegInfo.
4062 unsigned AArch64TargetLowering::getRegisterByName(const char* RegName,
4063                                                   EVT VT) const {
4064   unsigned Reg = StringSwitch<unsigned>(RegName)
4065                        .Case("sp", AArch64::SP)
4066                        .Default(0);
4067   if (Reg)
4068     return Reg;
4069   report_fatal_error("Invalid register name global variable");
4070 }
4071
4072 SDValue AArch64TargetLowering::LowerRETURNADDR(SDValue Op,
4073                                                SelectionDAG &DAG) const {
4074   MachineFunction &MF = DAG.getMachineFunction();
4075   MachineFrameInfo *MFI = MF.getFrameInfo();
4076   MFI->setReturnAddressIsTaken(true);
4077
4078   EVT VT = Op.getValueType();
4079   SDLoc DL(Op);
4080   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
4081   if (Depth) {
4082     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
4083     SDValue Offset = DAG.getConstant(8, getPointerTy());
4084     return DAG.getLoad(VT, DL, DAG.getEntryNode(),
4085                        DAG.getNode(ISD::ADD, DL, VT, FrameAddr, Offset),
4086                        MachinePointerInfo(), false, false, false, 0);
4087   }
4088
4089   // Return LR, which contains the return address. Mark it an implicit live-in.
4090   unsigned Reg = MF.addLiveIn(AArch64::LR, &AArch64::GPR64RegClass);
4091   return DAG.getCopyFromReg(DAG.getEntryNode(), DL, Reg, VT);
4092 }
4093
4094 /// LowerShiftRightParts - Lower SRA_PARTS, which returns two
4095 /// i64 values and take a 2 x i64 value to shift plus a shift amount.
4096 SDValue AArch64TargetLowering::LowerShiftRightParts(SDValue Op,
4097                                                     SelectionDAG &DAG) const {
4098   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
4099   EVT VT = Op.getValueType();
4100   unsigned VTBits = VT.getSizeInBits();
4101   SDLoc dl(Op);
4102   SDValue ShOpLo = Op.getOperand(0);
4103   SDValue ShOpHi = Op.getOperand(1);
4104   SDValue ShAmt = Op.getOperand(2);
4105   SDValue ARMcc;
4106   unsigned Opc = (Op.getOpcode() == ISD::SRA_PARTS) ? ISD::SRA : ISD::SRL;
4107
4108   assert(Op.getOpcode() == ISD::SRA_PARTS || Op.getOpcode() == ISD::SRL_PARTS);
4109
4110   SDValue RevShAmt = DAG.getNode(ISD::SUB, dl, MVT::i64,
4111                                  DAG.getConstant(VTBits, MVT::i64), ShAmt);
4112   SDValue Tmp1 = DAG.getNode(ISD::SRL, dl, VT, ShOpLo, ShAmt);
4113   SDValue ExtraShAmt = DAG.getNode(ISD::SUB, dl, MVT::i64, ShAmt,
4114                                    DAG.getConstant(VTBits, MVT::i64));
4115   SDValue Tmp2 = DAG.getNode(ISD::SHL, dl, VT, ShOpHi, RevShAmt);
4116
4117   SDValue Cmp = emitComparison(ExtraShAmt, DAG.getConstant(0, MVT::i64),
4118                                ISD::SETGE, dl, DAG);
4119   SDValue CCVal = DAG.getConstant(AArch64CC::GE, MVT::i32);
4120
4121   SDValue FalseValLo = DAG.getNode(ISD::OR, dl, VT, Tmp1, Tmp2);
4122   SDValue TrueValLo = DAG.getNode(Opc, dl, VT, ShOpHi, ExtraShAmt);
4123   SDValue Lo =
4124       DAG.getNode(AArch64ISD::CSEL, dl, VT, TrueValLo, FalseValLo, CCVal, Cmp);
4125
4126   // AArch64 shifts larger than the register width are wrapped rather than
4127   // clamped, so we can't just emit "hi >> x".
4128   SDValue FalseValHi = DAG.getNode(Opc, dl, VT, ShOpHi, ShAmt);
4129   SDValue TrueValHi = Opc == ISD::SRA
4130                           ? DAG.getNode(Opc, dl, VT, ShOpHi,
4131                                         DAG.getConstant(VTBits - 1, MVT::i64))
4132                           : DAG.getConstant(0, VT);
4133   SDValue Hi =
4134       DAG.getNode(AArch64ISD::CSEL, dl, VT, TrueValHi, FalseValHi, CCVal, Cmp);
4135
4136   SDValue Ops[2] = { Lo, Hi };
4137   return DAG.getMergeValues(Ops, dl);
4138 }
4139
4140 /// LowerShiftLeftParts - Lower SHL_PARTS, which returns two
4141 /// i64 values and take a 2 x i64 value to shift plus a shift amount.
4142 SDValue AArch64TargetLowering::LowerShiftLeftParts(SDValue Op,
4143                                                  SelectionDAG &DAG) const {
4144   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
4145   EVT VT = Op.getValueType();
4146   unsigned VTBits = VT.getSizeInBits();
4147   SDLoc dl(Op);
4148   SDValue ShOpLo = Op.getOperand(0);
4149   SDValue ShOpHi = Op.getOperand(1);
4150   SDValue ShAmt = Op.getOperand(2);
4151   SDValue ARMcc;
4152
4153   assert(Op.getOpcode() == ISD::SHL_PARTS);
4154   SDValue RevShAmt = DAG.getNode(ISD::SUB, dl, MVT::i64,
4155                                  DAG.getConstant(VTBits, MVT::i64), ShAmt);
4156   SDValue Tmp1 = DAG.getNode(ISD::SRL, dl, VT, ShOpLo, RevShAmt);
4157   SDValue ExtraShAmt = DAG.getNode(ISD::SUB, dl, MVT::i64, ShAmt,
4158                                    DAG.getConstant(VTBits, MVT::i64));
4159   SDValue Tmp2 = DAG.getNode(ISD::SHL, dl, VT, ShOpHi, ShAmt);
4160   SDValue Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ExtraShAmt);
4161
4162   SDValue FalseVal = DAG.getNode(ISD::OR, dl, VT, Tmp1, Tmp2);
4163
4164   SDValue Cmp = emitComparison(ExtraShAmt, DAG.getConstant(0, MVT::i64),
4165                                ISD::SETGE, dl, DAG);
4166   SDValue CCVal = DAG.getConstant(AArch64CC::GE, MVT::i32);
4167   SDValue Hi =
4168       DAG.getNode(AArch64ISD::CSEL, dl, VT, Tmp3, FalseVal, CCVal, Cmp);
4169
4170   // AArch64 shifts of larger than register sizes are wrapped rather than
4171   // clamped, so we can't just emit "lo << a" if a is too big.
4172   SDValue TrueValLo = DAG.getConstant(0, VT);
4173   SDValue FalseValLo = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
4174   SDValue Lo =
4175       DAG.getNode(AArch64ISD::CSEL, dl, VT, TrueValLo, FalseValLo, CCVal, Cmp);
4176
4177   SDValue Ops[2] = { Lo, Hi };
4178   return DAG.getMergeValues(Ops, dl);
4179 }
4180
4181 bool AArch64TargetLowering::isOffsetFoldingLegal(
4182     const GlobalAddressSDNode *GA) const {
4183   // The AArch64 target doesn't support folding offsets into global addresses.
4184   return false;
4185 }
4186
4187 bool AArch64TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
4188   // We can materialize #0.0 as fmov $Rd, XZR for 64-bit and 32-bit cases.
4189   // FIXME: We should be able to handle f128 as well with a clever lowering.
4190   if (Imm.isPosZero() && (VT == MVT::f64 || VT == MVT::f32))
4191     return true;
4192
4193   if (VT == MVT::f64)
4194     return AArch64_AM::getFP64Imm(Imm) != -1;
4195   else if (VT == MVT::f32)
4196     return AArch64_AM::getFP32Imm(Imm) != -1;
4197   return false;
4198 }
4199
4200 //===----------------------------------------------------------------------===//
4201 //                          AArch64 Optimization Hooks
4202 //===----------------------------------------------------------------------===//
4203
4204 //===----------------------------------------------------------------------===//
4205 //                          AArch64 Inline Assembly Support
4206 //===----------------------------------------------------------------------===//
4207
4208 // Table of Constraints
4209 // TODO: This is the current set of constraints supported by ARM for the
4210 // compiler, not all of them may make sense, e.g. S may be difficult to support.
4211 //
4212 // r - A general register
4213 // w - An FP/SIMD register of some size in the range v0-v31
4214 // x - An FP/SIMD register of some size in the range v0-v15
4215 // I - Constant that can be used with an ADD instruction
4216 // J - Constant that can be used with a SUB instruction
4217 // K - Constant that can be used with a 32-bit logical instruction
4218 // L - Constant that can be used with a 64-bit logical instruction
4219 // M - Constant that can be used as a 32-bit MOV immediate
4220 // N - Constant that can be used as a 64-bit MOV immediate
4221 // Q - A memory reference with base register and no offset
4222 // S - A symbolic address
4223 // Y - Floating point constant zero
4224 // Z - Integer constant zero
4225 //
4226 //   Note that general register operands will be output using their 64-bit x
4227 // register name, whatever the size of the variable, unless the asm operand
4228 // is prefixed by the %w modifier. Floating-point and SIMD register operands
4229 // will be output with the v prefix unless prefixed by the %b, %h, %s, %d or
4230 // %q modifier.
4231
4232 /// getConstraintType - Given a constraint letter, return the type of
4233 /// constraint it is for this target.
4234 AArch64TargetLowering::ConstraintType
4235 AArch64TargetLowering::getConstraintType(const std::string &Constraint) const {
4236   if (Constraint.size() == 1) {
4237     switch (Constraint[0]) {
4238     default:
4239       break;
4240     case 'z':
4241       return C_Other;
4242     case 'x':
4243     case 'w':
4244       return C_RegisterClass;
4245     // An address with a single base register. Due to the way we
4246     // currently handle addresses it is the same as 'r'.
4247     case 'Q':
4248       return C_Memory;
4249     }
4250   }
4251   return TargetLowering::getConstraintType(Constraint);
4252 }
4253
4254 /// Examine constraint type and operand type and determine a weight value.
4255 /// This object must already have been set up with the operand type
4256 /// and the current alternative constraint selected.
4257 TargetLowering::ConstraintWeight
4258 AArch64TargetLowering::getSingleConstraintMatchWeight(
4259     AsmOperandInfo &info, const char *constraint) const {
4260   ConstraintWeight weight = CW_Invalid;
4261   Value *CallOperandVal = info.CallOperandVal;
4262   // If we don't have a value, we can't do a match,
4263   // but allow it at the lowest weight.
4264   if (!CallOperandVal)
4265     return CW_Default;
4266   Type *type = CallOperandVal->getType();
4267   // Look at the constraint type.
4268   switch (*constraint) {
4269   default:
4270     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
4271     break;
4272   case 'x':
4273   case 'w':
4274     if (type->isFloatingPointTy() || type->isVectorTy())
4275       weight = CW_Register;
4276     break;
4277   case 'z':
4278     weight = CW_Constant;
4279     break;
4280   }
4281   return weight;
4282 }
4283
4284 std::pair<unsigned, const TargetRegisterClass *>
4285 AArch64TargetLowering::getRegForInlineAsmConstraint(
4286     const std::string &Constraint, MVT VT) const {
4287   if (Constraint.size() == 1) {
4288     switch (Constraint[0]) {
4289     case 'r':
4290       if (VT.getSizeInBits() == 64)
4291         return std::make_pair(0U, &AArch64::GPR64commonRegClass);
4292       return std::make_pair(0U, &AArch64::GPR32commonRegClass);
4293     case 'w':
4294       if (VT == MVT::f32)
4295         return std::make_pair(0U, &AArch64::FPR32RegClass);
4296       if (VT.getSizeInBits() == 64)
4297         return std::make_pair(0U, &AArch64::FPR64RegClass);
4298       if (VT.getSizeInBits() == 128)
4299         return std::make_pair(0U, &AArch64::FPR128RegClass);
4300       break;
4301     // The instructions that this constraint is designed for can
4302     // only take 128-bit registers so just use that regclass.
4303     case 'x':
4304       if (VT.getSizeInBits() == 128)
4305         return std::make_pair(0U, &AArch64::FPR128_loRegClass);
4306       break;
4307     }
4308   }
4309   if (StringRef("{cc}").equals_lower(Constraint))
4310     return std::make_pair(unsigned(AArch64::NZCV), &AArch64::CCRRegClass);
4311
4312   // Use the default implementation in TargetLowering to convert the register
4313   // constraint into a member of a register class.
4314   std::pair<unsigned, const TargetRegisterClass *> Res;
4315   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
4316
4317   // Not found as a standard register?
4318   if (!Res.second) {
4319     unsigned Size = Constraint.size();
4320     if ((Size == 4 || Size == 5) && Constraint[0] == '{' &&
4321         tolower(Constraint[1]) == 'v' && Constraint[Size - 1] == '}') {
4322       const std::string Reg =
4323           std::string(&Constraint[2], &Constraint[Size - 1]);
4324       int RegNo = atoi(Reg.c_str());
4325       if (RegNo >= 0 && RegNo <= 31) {
4326         // v0 - v31 are aliases of q0 - q31.
4327         // By default we'll emit v0-v31 for this unless there's a modifier where
4328         // we'll emit the correct register as well.
4329         Res.first = AArch64::FPR128RegClass.getRegister(RegNo);
4330         Res.second = &AArch64::FPR128RegClass;
4331       }
4332     }
4333   }
4334
4335   return Res;
4336 }
4337
4338 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
4339 /// vector.  If it is invalid, don't add anything to Ops.
4340 void AArch64TargetLowering::LowerAsmOperandForConstraint(
4341     SDValue Op, std::string &Constraint, std::vector<SDValue> &Ops,
4342     SelectionDAG &DAG) const {
4343   SDValue Result;
4344
4345   // Currently only support length 1 constraints.
4346   if (Constraint.length() != 1)
4347     return;
4348
4349   char ConstraintLetter = Constraint[0];
4350   switch (ConstraintLetter) {
4351   default:
4352     break;
4353
4354   // This set of constraints deal with valid constants for various instructions.
4355   // Validate and return a target constant for them if we can.
4356   case 'z': {
4357     // 'z' maps to xzr or wzr so it needs an input of 0.
4358     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
4359     if (!C || C->getZExtValue() != 0)
4360       return;
4361
4362     if (Op.getValueType() == MVT::i64)
4363       Result = DAG.getRegister(AArch64::XZR, MVT::i64);
4364     else
4365       Result = DAG.getRegister(AArch64::WZR, MVT::i32);
4366     break;
4367   }
4368
4369   case 'I':
4370   case 'J':
4371   case 'K':
4372   case 'L':
4373   case 'M':
4374   case 'N':
4375     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
4376     if (!C)
4377       return;
4378
4379     // Grab the value and do some validation.
4380     uint64_t CVal = C->getZExtValue();
4381     switch (ConstraintLetter) {
4382     // The I constraint applies only to simple ADD or SUB immediate operands:
4383     // i.e. 0 to 4095 with optional shift by 12
4384     // The J constraint applies only to ADD or SUB immediates that would be
4385     // valid when negated, i.e. if [an add pattern] were to be output as a SUB
4386     // instruction [or vice versa], in other words -1 to -4095 with optional
4387     // left shift by 12.
4388     case 'I':
4389       if (isUInt<12>(CVal) || isShiftedUInt<12, 12>(CVal))
4390         break;
4391       return;
4392     case 'J': {
4393       uint64_t NVal = -C->getSExtValue();
4394       if (isUInt<12>(NVal) || isShiftedUInt<12, 12>(NVal)) {
4395         CVal = C->getSExtValue();
4396         break;
4397       }
4398       return;
4399     }
4400     // The K and L constraints apply *only* to logical immediates, including
4401     // what used to be the MOVI alias for ORR (though the MOVI alias has now
4402     // been removed and MOV should be used). So these constraints have to
4403     // distinguish between bit patterns that are valid 32-bit or 64-bit
4404     // "bitmask immediates": for example 0xaaaaaaaa is a valid bimm32 (K), but
4405     // not a valid bimm64 (L) where 0xaaaaaaaaaaaaaaaa would be valid, and vice
4406     // versa.
4407     case 'K':
4408       if (AArch64_AM::isLogicalImmediate(CVal, 32))
4409         break;
4410       return;
4411     case 'L':
4412       if (AArch64_AM::isLogicalImmediate(CVal, 64))
4413         break;
4414       return;
4415     // The M and N constraints are a superset of K and L respectively, for use
4416     // with the MOV (immediate) alias. As well as the logical immediates they
4417     // also match 32 or 64-bit immediates that can be loaded either using a
4418     // *single* MOVZ or MOVN , such as 32-bit 0x12340000, 0x00001234, 0xffffedca
4419     // (M) or 64-bit 0x1234000000000000 (N) etc.
4420     // As a note some of this code is liberally stolen from the asm parser.
4421     case 'M': {
4422       if (!isUInt<32>(CVal))
4423         return;
4424       if (AArch64_AM::isLogicalImmediate(CVal, 32))
4425         break;
4426       if ((CVal & 0xFFFF) == CVal)
4427         break;
4428       if ((CVal & 0xFFFF0000ULL) == CVal)
4429         break;
4430       uint64_t NCVal = ~(uint32_t)CVal;
4431       if ((NCVal & 0xFFFFULL) == NCVal)
4432         break;
4433       if ((NCVal & 0xFFFF0000ULL) == NCVal)
4434         break;
4435       return;
4436     }
4437     case 'N': {
4438       if (AArch64_AM::isLogicalImmediate(CVal, 64))
4439         break;
4440       if ((CVal & 0xFFFFULL) == CVal)
4441         break;
4442       if ((CVal & 0xFFFF0000ULL) == CVal)
4443         break;
4444       if ((CVal & 0xFFFF00000000ULL) == CVal)
4445         break;
4446       if ((CVal & 0xFFFF000000000000ULL) == CVal)
4447         break;
4448       uint64_t NCVal = ~CVal;
4449       if ((NCVal & 0xFFFFULL) == NCVal)
4450         break;
4451       if ((NCVal & 0xFFFF0000ULL) == NCVal)
4452         break;
4453       if ((NCVal & 0xFFFF00000000ULL) == NCVal)
4454         break;
4455       if ((NCVal & 0xFFFF000000000000ULL) == NCVal)
4456         break;
4457       return;
4458     }
4459     default:
4460       return;
4461     }
4462
4463     // All assembler immediates are 64-bit integers.
4464     Result = DAG.getTargetConstant(CVal, MVT::i64);
4465     break;
4466   }
4467
4468   if (Result.getNode()) {
4469     Ops.push_back(Result);
4470     return;
4471   }
4472
4473   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
4474 }
4475
4476 //===----------------------------------------------------------------------===//
4477 //                     AArch64 Advanced SIMD Support
4478 //===----------------------------------------------------------------------===//
4479
4480 /// WidenVector - Given a value in the V64 register class, produce the
4481 /// equivalent value in the V128 register class.
4482 static SDValue WidenVector(SDValue V64Reg, SelectionDAG &DAG) {
4483   EVT VT = V64Reg.getValueType();
4484   unsigned NarrowSize = VT.getVectorNumElements();
4485   MVT EltTy = VT.getVectorElementType().getSimpleVT();
4486   MVT WideTy = MVT::getVectorVT(EltTy, 2 * NarrowSize);
4487   SDLoc DL(V64Reg);
4488
4489   return DAG.getNode(ISD::INSERT_SUBVECTOR, DL, WideTy, DAG.getUNDEF(WideTy),
4490                      V64Reg, DAG.getConstant(0, MVT::i32));
4491 }
4492
4493 /// getExtFactor - Determine the adjustment factor for the position when
4494 /// generating an "extract from vector registers" instruction.
4495 static unsigned getExtFactor(SDValue &V) {
4496   EVT EltType = V.getValueType().getVectorElementType();
4497   return EltType.getSizeInBits() / 8;
4498 }
4499
4500 /// NarrowVector - Given a value in the V128 register class, produce the
4501 /// equivalent value in the V64 register class.
4502 static SDValue NarrowVector(SDValue V128Reg, SelectionDAG &DAG) {
4503   EVT VT = V128Reg.getValueType();
4504   unsigned WideSize = VT.getVectorNumElements();
4505   MVT EltTy = VT.getVectorElementType().getSimpleVT();
4506   MVT NarrowTy = MVT::getVectorVT(EltTy, WideSize / 2);
4507   SDLoc DL(V128Reg);
4508
4509   return DAG.getTargetExtractSubreg(AArch64::dsub, DL, NarrowTy, V128Reg);
4510 }
4511
4512 // Gather data to see if the operation can be modelled as a
4513 // shuffle in combination with VEXTs.
4514 SDValue AArch64TargetLowering::ReconstructShuffle(SDValue Op,
4515                                                   SelectionDAG &DAG) const {
4516   assert(Op.getOpcode() == ISD::BUILD_VECTOR && "Unknown opcode!");
4517   SDLoc dl(Op);
4518   EVT VT = Op.getValueType();
4519   unsigned NumElts = VT.getVectorNumElements();
4520
4521   struct ShuffleSourceInfo {
4522     SDValue Vec;
4523     unsigned MinElt;
4524     unsigned MaxElt;
4525
4526     // We may insert some combination of BITCASTs and VEXT nodes to force Vec to
4527     // be compatible with the shuffle we intend to construct. As a result
4528     // ShuffleVec will be some sliding window into the original Vec.
4529     SDValue ShuffleVec;
4530
4531     // Code should guarantee that element i in Vec starts at element "WindowBase
4532     // + i * WindowScale in ShuffleVec".
4533     int WindowBase;
4534     int WindowScale;
4535
4536     bool operator ==(SDValue OtherVec) { return Vec == OtherVec; }
4537     ShuffleSourceInfo(SDValue Vec)
4538         : Vec(Vec), MinElt(UINT_MAX), MaxElt(0), ShuffleVec(Vec), WindowBase(0),
4539           WindowScale(1) {}
4540   };
4541
4542   // First gather all vectors used as an immediate source for this BUILD_VECTOR
4543   // node.
4544   SmallVector<ShuffleSourceInfo, 2> Sources;
4545   for (unsigned i = 0; i < NumElts; ++i) {
4546     SDValue V = Op.getOperand(i);
4547     if (V.getOpcode() == ISD::UNDEF)
4548       continue;
4549     else if (V.getOpcode() != ISD::EXTRACT_VECTOR_ELT) {
4550       // A shuffle can only come from building a vector from various
4551       // elements of other vectors.
4552       return SDValue();
4553     }
4554
4555     // Add this element source to the list if it's not already there.
4556     SDValue SourceVec = V.getOperand(0);
4557     auto Source = std::find(Sources.begin(), Sources.end(), SourceVec);
4558     if (Source == Sources.end())
4559       Source = Sources.insert(Sources.end(), ShuffleSourceInfo(SourceVec));
4560
4561     // Update the minimum and maximum lane number seen.
4562     unsigned EltNo = cast<ConstantSDNode>(V.getOperand(1))->getZExtValue();
4563     Source->MinElt = std::min(Source->MinElt, EltNo);
4564     Source->MaxElt = std::max(Source->MaxElt, EltNo);
4565   }
4566
4567   // Currently only do something sane when at most two source vectors
4568   // are involved.
4569   if (Sources.size() > 2)
4570     return SDValue();
4571
4572   // Find out the smallest element size among result and two sources, and use
4573   // it as element size to build the shuffle_vector.
4574   EVT SmallestEltTy = VT.getVectorElementType();
4575   for (auto &Source : Sources) {
4576     EVT SrcEltTy = Source.Vec.getValueType().getVectorElementType();
4577     if (SrcEltTy.bitsLT(SmallestEltTy)) {
4578       SmallestEltTy = SrcEltTy;
4579     }
4580   }
4581   unsigned ResMultiplier =
4582       VT.getVectorElementType().getSizeInBits() / SmallestEltTy.getSizeInBits();
4583   NumElts = VT.getSizeInBits() / SmallestEltTy.getSizeInBits();
4584   EVT ShuffleVT = EVT::getVectorVT(*DAG.getContext(), SmallestEltTy, NumElts);
4585
4586   // If the source vector is too wide or too narrow, we may nevertheless be able
4587   // to construct a compatible shuffle either by concatenating it with UNDEF or
4588   // extracting a suitable range of elements.
4589   for (auto &Src : Sources) {
4590     EVT SrcVT = Src.ShuffleVec.getValueType();
4591
4592     if (SrcVT.getSizeInBits() == VT.getSizeInBits())
4593       continue;
4594
4595     // This stage of the search produces a source with the same element type as
4596     // the original, but with a total width matching the BUILD_VECTOR output.
4597     EVT EltVT = SrcVT.getVectorElementType();
4598     unsigned NumSrcElts = VT.getSizeInBits() / EltVT.getSizeInBits();
4599     EVT DestVT = EVT::getVectorVT(*DAG.getContext(), EltVT, NumSrcElts);
4600
4601     if (SrcVT.getSizeInBits() < VT.getSizeInBits()) {
4602       assert(2 * SrcVT.getSizeInBits() == VT.getSizeInBits());
4603       // We can pad out the smaller vector for free, so if it's part of a
4604       // shuffle...
4605       Src.ShuffleVec =
4606           DAG.getNode(ISD::CONCAT_VECTORS, dl, DestVT, Src.ShuffleVec,
4607                       DAG.getUNDEF(Src.ShuffleVec.getValueType()));
4608       continue;
4609     }
4610
4611     assert(SrcVT.getSizeInBits() == 2 * VT.getSizeInBits());
4612
4613     if (Src.MaxElt - Src.MinElt >= NumSrcElts) {
4614       // Span too large for a VEXT to cope
4615       return SDValue();
4616     }
4617
4618     if (Src.MinElt >= NumSrcElts) {
4619       // The extraction can just take the second half
4620       Src.ShuffleVec =
4621           DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, DestVT, Src.ShuffleVec,
4622                       DAG.getConstant(NumSrcElts, MVT::i64));
4623       Src.WindowBase = -NumSrcElts;
4624     } else if (Src.MaxElt < NumSrcElts) {
4625       // The extraction can just take the first half
4626       Src.ShuffleVec =
4627           DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, DestVT, Src.ShuffleVec,
4628                       DAG.getConstant(0, MVT::i64));
4629     } else {
4630       // An actual VEXT is needed
4631       SDValue VEXTSrc1 =
4632           DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, DestVT, Src.ShuffleVec,
4633                       DAG.getConstant(0, MVT::i64));
4634       SDValue VEXTSrc2 =
4635           DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, DestVT, Src.ShuffleVec,
4636                       DAG.getConstant(NumSrcElts, MVT::i64));
4637       unsigned Imm = Src.MinElt * getExtFactor(VEXTSrc1);
4638
4639       Src.ShuffleVec = DAG.getNode(AArch64ISD::EXT, dl, DestVT, VEXTSrc1,
4640                                    VEXTSrc2, DAG.getConstant(Imm, MVT::i32));
4641       Src.WindowBase = -Src.MinElt;
4642     }
4643   }
4644
4645   // Another possible incompatibility occurs from the vector element types. We
4646   // can fix this by bitcasting the source vectors to the same type we intend
4647   // for the shuffle.
4648   for (auto &Src : Sources) {
4649     EVT SrcEltTy = Src.ShuffleVec.getValueType().getVectorElementType();
4650     if (SrcEltTy == SmallestEltTy)
4651       continue;
4652     assert(ShuffleVT.getVectorElementType() == SmallestEltTy);
4653     Src.ShuffleVec = DAG.getNode(ISD::BITCAST, dl, ShuffleVT, Src.ShuffleVec);
4654     Src.WindowScale = SrcEltTy.getSizeInBits() / SmallestEltTy.getSizeInBits();
4655     Src.WindowBase *= Src.WindowScale;
4656   }
4657
4658   // Final sanity check before we try to actually produce a shuffle.
4659   DEBUG(
4660     for (auto Src : Sources)
4661       assert(Src.ShuffleVec.getValueType() == ShuffleVT);
4662   );
4663
4664   // The stars all align, our next step is to produce the mask for the shuffle.
4665   SmallVector<int, 8> Mask(ShuffleVT.getVectorNumElements(), -1);
4666   int BitsPerShuffleLane = ShuffleVT.getVectorElementType().getSizeInBits();
4667   for (unsigned i = 0; i < VT.getVectorNumElements(); ++i) {
4668     SDValue Entry = Op.getOperand(i);
4669     if (Entry.getOpcode() == ISD::UNDEF)
4670       continue;
4671
4672     auto Src = std::find(Sources.begin(), Sources.end(), Entry.getOperand(0));
4673     int EltNo = cast<ConstantSDNode>(Entry.getOperand(1))->getSExtValue();
4674
4675     // EXTRACT_VECTOR_ELT performs an implicit any_ext; BUILD_VECTOR an implicit
4676     // trunc. So only std::min(SrcBits, DestBits) actually get defined in this
4677     // segment.
4678     EVT OrigEltTy = Entry.getOperand(0).getValueType().getVectorElementType();
4679     int BitsDefined = std::min(OrigEltTy.getSizeInBits(),
4680                                VT.getVectorElementType().getSizeInBits());
4681     int LanesDefined = BitsDefined / BitsPerShuffleLane;
4682
4683     // This source is expected to fill ResMultiplier lanes of the final shuffle,
4684     // starting at the appropriate offset.
4685     int *LaneMask = &Mask[i * ResMultiplier];
4686
4687     int ExtractBase = EltNo * Src->WindowScale + Src->WindowBase;
4688     ExtractBase += NumElts * (Src - Sources.begin());
4689     for (int j = 0; j < LanesDefined; ++j)
4690       LaneMask[j] = ExtractBase + j;
4691   }
4692
4693   // Final check before we try to produce nonsense...
4694   if (!isShuffleMaskLegal(Mask, ShuffleVT))
4695     return SDValue();
4696
4697   SDValue ShuffleOps[] = { DAG.getUNDEF(ShuffleVT), DAG.getUNDEF(ShuffleVT) };
4698   for (unsigned i = 0; i < Sources.size(); ++i)
4699     ShuffleOps[i] = Sources[i].ShuffleVec;
4700
4701   SDValue Shuffle = DAG.getVectorShuffle(ShuffleVT, dl, ShuffleOps[0],
4702                                          ShuffleOps[1], &Mask[0]);
4703   return DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
4704 }
4705
4706 // check if an EXT instruction can handle the shuffle mask when the
4707 // vector sources of the shuffle are the same.
4708 static bool isSingletonEXTMask(ArrayRef<int> M, EVT VT, unsigned &Imm) {
4709   unsigned NumElts = VT.getVectorNumElements();
4710
4711   // Assume that the first shuffle index is not UNDEF.  Fail if it is.
4712   if (M[0] < 0)
4713     return false;
4714
4715   Imm = M[0];
4716
4717   // If this is a VEXT shuffle, the immediate value is the index of the first
4718   // element.  The other shuffle indices must be the successive elements after
4719   // the first one.
4720   unsigned ExpectedElt = Imm;
4721   for (unsigned i = 1; i < NumElts; ++i) {
4722     // Increment the expected index.  If it wraps around, just follow it
4723     // back to index zero and keep going.
4724     ++ExpectedElt;
4725     if (ExpectedElt == NumElts)
4726       ExpectedElt = 0;
4727
4728     if (M[i] < 0)
4729       continue; // ignore UNDEF indices
4730     if (ExpectedElt != static_cast<unsigned>(M[i]))
4731       return false;
4732   }
4733
4734   return true;
4735 }
4736
4737 // check if an EXT instruction can handle the shuffle mask when the
4738 // vector sources of the shuffle are different.
4739 static bool isEXTMask(ArrayRef<int> M, EVT VT, bool &ReverseEXT,
4740                       unsigned &Imm) {
4741   // Look for the first non-undef element.
4742   const int *FirstRealElt = std::find_if(M.begin(), M.end(),
4743       [](int Elt) {return Elt >= 0;});
4744
4745   // Benefit form APInt to handle overflow when calculating expected element.
4746   unsigned NumElts = VT.getVectorNumElements();
4747   unsigned MaskBits = APInt(32, NumElts * 2).logBase2();
4748   APInt ExpectedElt = APInt(MaskBits, *FirstRealElt + 1);
4749   // The following shuffle indices must be the successive elements after the
4750   // first real element.
4751   const int *FirstWrongElt = std::find_if(FirstRealElt + 1, M.end(),
4752       [&](int Elt) {return Elt != ExpectedElt++ && Elt != -1;});
4753   if (FirstWrongElt != M.end())
4754     return false;
4755
4756   // The index of an EXT is the first element if it is not UNDEF.
4757   // Watch out for the beginning UNDEFs. The EXT index should be the expected
4758   // value of the first element.  E.g. 
4759   // <-1, -1, 3, ...> is treated as <1, 2, 3, ...>.
4760   // <-1, -1, 0, 1, ...> is treated as <2*NumElts-2, 2*NumElts-1, 0, 1, ...>.
4761   // ExpectedElt is the last mask index plus 1.
4762   Imm = ExpectedElt.getZExtValue();
4763
4764   // There are two difference cases requiring to reverse input vectors.
4765   // For example, for vector <4 x i32> we have the following cases,
4766   // Case 1: shufflevector(<4 x i32>,<4 x i32>,<-1, -1, -1, 0>)
4767   // Case 2: shufflevector(<4 x i32>,<4 x i32>,<-1, -1, 7, 0>)
4768   // For both cases, we finally use mask <5, 6, 7, 0>, which requires
4769   // to reverse two input vectors.
4770   if (Imm < NumElts)
4771     ReverseEXT = true;
4772   else
4773     Imm -= NumElts;
4774
4775   return true;
4776 }
4777
4778 /// isREVMask - Check if a vector shuffle corresponds to a REV
4779 /// instruction with the specified blocksize.  (The order of the elements
4780 /// within each block of the vector is reversed.)
4781 static bool isREVMask(ArrayRef<int> M, EVT VT, unsigned BlockSize) {
4782   assert((BlockSize == 16 || BlockSize == 32 || BlockSize == 64) &&
4783          "Only possible block sizes for REV are: 16, 32, 64");
4784
4785   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
4786   if (EltSz == 64)
4787     return false;
4788
4789   unsigned NumElts = VT.getVectorNumElements();
4790   unsigned BlockElts = M[0] + 1;
4791   // If the first shuffle index is UNDEF, be optimistic.
4792   if (M[0] < 0)
4793     BlockElts = BlockSize / EltSz;
4794
4795   if (BlockSize <= EltSz || BlockSize != BlockElts * EltSz)
4796     return false;
4797
4798   for (unsigned i = 0; i < NumElts; ++i) {
4799     if (M[i] < 0)
4800       continue; // ignore UNDEF indices
4801     if ((unsigned)M[i] != (i - i % BlockElts) + (BlockElts - 1 - i % BlockElts))
4802       return false;
4803   }
4804
4805   return true;
4806 }
4807
4808 static bool isZIPMask(ArrayRef<int> M, EVT VT, unsigned &WhichResult) {
4809   unsigned NumElts = VT.getVectorNumElements();
4810   WhichResult = (M[0] == 0 ? 0 : 1);
4811   unsigned Idx = WhichResult * NumElts / 2;
4812   for (unsigned i = 0; i != NumElts; i += 2) {
4813     if ((M[i] >= 0 && (unsigned)M[i] != Idx) ||
4814         (M[i + 1] >= 0 && (unsigned)M[i + 1] != Idx + NumElts))
4815       return false;
4816     Idx += 1;
4817   }
4818
4819   return true;
4820 }
4821
4822 static bool isUZPMask(ArrayRef<int> M, EVT VT, unsigned &WhichResult) {
4823   unsigned NumElts = VT.getVectorNumElements();
4824   WhichResult = (M[0] == 0 ? 0 : 1);
4825   for (unsigned i = 0; i != NumElts; ++i) {
4826     if (M[i] < 0)
4827       continue; // ignore UNDEF indices
4828     if ((unsigned)M[i] != 2 * i + WhichResult)
4829       return false;
4830   }
4831
4832   return true;
4833 }
4834
4835 static bool isTRNMask(ArrayRef<int> M, EVT VT, unsigned &WhichResult) {
4836   unsigned NumElts = VT.getVectorNumElements();
4837   WhichResult = (M[0] == 0 ? 0 : 1);
4838   for (unsigned i = 0; i < NumElts; i += 2) {
4839     if ((M[i] >= 0 && (unsigned)M[i] != i + WhichResult) ||
4840         (M[i + 1] >= 0 && (unsigned)M[i + 1] != i + NumElts + WhichResult))
4841       return false;
4842   }
4843   return true;
4844 }
4845
4846 /// isZIP_v_undef_Mask - Special case of isZIPMask for canonical form of
4847 /// "vector_shuffle v, v", i.e., "vector_shuffle v, undef".
4848 /// Mask is e.g., <0, 0, 1, 1> instead of <0, 4, 1, 5>.
4849 static bool isZIP_v_undef_Mask(ArrayRef<int> M, EVT VT, unsigned &WhichResult) {
4850   unsigned NumElts = VT.getVectorNumElements();
4851   WhichResult = (M[0] == 0 ? 0 : 1);
4852   unsigned Idx = WhichResult * NumElts / 2;
4853   for (unsigned i = 0; i != NumElts; i += 2) {
4854     if ((M[i] >= 0 && (unsigned)M[i] != Idx) ||
4855         (M[i + 1] >= 0 && (unsigned)M[i + 1] != Idx))
4856       return false;
4857     Idx += 1;
4858   }
4859
4860   return true;
4861 }
4862
4863 /// isUZP_v_undef_Mask - Special case of isUZPMask for canonical form of
4864 /// "vector_shuffle v, v", i.e., "vector_shuffle v, undef".
4865 /// Mask is e.g., <0, 2, 0, 2> instead of <0, 2, 4, 6>,
4866 static bool isUZP_v_undef_Mask(ArrayRef<int> M, EVT VT, unsigned &WhichResult) {
4867   unsigned Half = VT.getVectorNumElements() / 2;
4868   WhichResult = (M[0] == 0 ? 0 : 1);
4869   for (unsigned j = 0; j != 2; ++j) {
4870     unsigned Idx = WhichResult;
4871     for (unsigned i = 0; i != Half; ++i) {
4872       int MIdx = M[i + j * Half];
4873       if (MIdx >= 0 && (unsigned)MIdx != Idx)
4874         return false;
4875       Idx += 2;
4876     }
4877   }
4878
4879   return true;
4880 }
4881
4882 /// isTRN_v_undef_Mask - Special case of isTRNMask for canonical form of
4883 /// "vector_shuffle v, v", i.e., "vector_shuffle v, undef".
4884 /// Mask is e.g., <0, 0, 2, 2> instead of <0, 4, 2, 6>.
4885 static bool isTRN_v_undef_Mask(ArrayRef<int> M, EVT VT, unsigned &WhichResult) {
4886   unsigned NumElts = VT.getVectorNumElements();
4887   WhichResult = (M[0] == 0 ? 0 : 1);
4888   for (unsigned i = 0; i < NumElts; i += 2) {
4889     if ((M[i] >= 0 && (unsigned)M[i] != i + WhichResult) ||
4890         (M[i + 1] >= 0 && (unsigned)M[i + 1] != i + WhichResult))
4891       return false;
4892   }
4893   return true;
4894 }
4895
4896 static bool isINSMask(ArrayRef<int> M, int NumInputElements,
4897                       bool &DstIsLeft, int &Anomaly) {
4898   if (M.size() != static_cast<size_t>(NumInputElements))
4899     return false;
4900
4901   int NumLHSMatch = 0, NumRHSMatch = 0;
4902   int LastLHSMismatch = -1, LastRHSMismatch = -1;
4903
4904   for (int i = 0; i < NumInputElements; ++i) {
4905     if (M[i] == -1) {
4906       ++NumLHSMatch;
4907       ++NumRHSMatch;
4908       continue;
4909     }
4910
4911     if (M[i] == i)
4912       ++NumLHSMatch;
4913     else
4914       LastLHSMismatch = i;
4915
4916     if (M[i] == i + NumInputElements)
4917       ++NumRHSMatch;
4918     else
4919       LastRHSMismatch = i;
4920   }
4921
4922   if (NumLHSMatch == NumInputElements - 1) {
4923     DstIsLeft = true;
4924     Anomaly = LastLHSMismatch;
4925     return true;
4926   } else if (NumRHSMatch == NumInputElements - 1) {
4927     DstIsLeft = false;
4928     Anomaly = LastRHSMismatch;
4929     return true;
4930   }
4931
4932   return false;
4933 }
4934
4935 static bool isConcatMask(ArrayRef<int> Mask, EVT VT, bool SplitLHS) {
4936   if (VT.getSizeInBits() != 128)
4937     return false;
4938
4939   unsigned NumElts = VT.getVectorNumElements();
4940
4941   for (int I = 0, E = NumElts / 2; I != E; I++) {
4942     if (Mask[I] != I)
4943       return false;
4944   }
4945
4946   int Offset = NumElts / 2;
4947   for (int I = NumElts / 2, E = NumElts; I != E; I++) {
4948     if (Mask[I] != I + SplitLHS * Offset)
4949       return false;
4950   }
4951
4952   return true;
4953 }
4954
4955 static SDValue tryFormConcatFromShuffle(SDValue Op, SelectionDAG &DAG) {
4956   SDLoc DL(Op);
4957   EVT VT = Op.getValueType();
4958   SDValue V0 = Op.getOperand(0);
4959   SDValue V1 = Op.getOperand(1);
4960   ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(Op)->getMask();
4961
4962   if (VT.getVectorElementType() != V0.getValueType().getVectorElementType() ||
4963       VT.getVectorElementType() != V1.getValueType().getVectorElementType())
4964     return SDValue();
4965
4966   bool SplitV0 = V0.getValueType().getSizeInBits() == 128;
4967
4968   if (!isConcatMask(Mask, VT, SplitV0))
4969     return SDValue();
4970
4971   EVT CastVT = EVT::getVectorVT(*DAG.getContext(), VT.getVectorElementType(),
4972                                 VT.getVectorNumElements() / 2);
4973   if (SplitV0) {
4974     V0 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, CastVT, V0,
4975                      DAG.getConstant(0, MVT::i64));
4976   }
4977   if (V1.getValueType().getSizeInBits() == 128) {
4978     V1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, CastVT, V1,
4979                      DAG.getConstant(0, MVT::i64));
4980   }
4981   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, V0, V1);
4982 }
4983
4984 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
4985 /// the specified operations to build the shuffle.
4986 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
4987                                       SDValue RHS, SelectionDAG &DAG,
4988                                       SDLoc dl) {
4989   unsigned OpNum = (PFEntry >> 26) & 0x0F;
4990   unsigned LHSID = (PFEntry >> 13) & ((1 << 13) - 1);
4991   unsigned RHSID = (PFEntry >> 0) & ((1 << 13) - 1);
4992
4993   enum {
4994     OP_COPY = 0, // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
4995     OP_VREV,
4996     OP_VDUP0,
4997     OP_VDUP1,
4998     OP_VDUP2,
4999     OP_VDUP3,
5000     OP_VEXT1,
5001     OP_VEXT2,
5002     OP_VEXT3,
5003     OP_VUZPL, // VUZP, left result
5004     OP_VUZPR, // VUZP, right result
5005     OP_VZIPL, // VZIP, left result
5006     OP_VZIPR, // VZIP, right result
5007     OP_VTRNL, // VTRN, left result
5008     OP_VTRNR  // VTRN, right result
5009   };
5010
5011   if (OpNum == OP_COPY) {
5012     if (LHSID == (1 * 9 + 2) * 9 + 3)
5013       return LHS;
5014     assert(LHSID == ((4 * 9 + 5) * 9 + 6) * 9 + 7 && "Illegal OP_COPY!");
5015     return RHS;
5016   }
5017
5018   SDValue OpLHS, OpRHS;
5019   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
5020   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
5021   EVT VT = OpLHS.getValueType();
5022
5023   switch (OpNum) {
5024   default:
5025     llvm_unreachable("Unknown shuffle opcode!");
5026   case OP_VREV:
5027     // VREV divides the vector in half and swaps within the half.
5028     if (VT.getVectorElementType() == MVT::i32 ||
5029         VT.getVectorElementType() == MVT::f32)
5030       return DAG.getNode(AArch64ISD::REV64, dl, VT, OpLHS);
5031     // vrev <4 x i16> -> REV32
5032     if (VT.getVectorElementType() == MVT::i16 ||
5033         VT.getVectorElementType() == MVT::f16)
5034       return DAG.getNode(AArch64ISD::REV32, dl, VT, OpLHS);
5035     // vrev <4 x i8> -> REV16
5036     assert(VT.getVectorElementType() == MVT::i8);
5037     return DAG.getNode(AArch64ISD::REV16, dl, VT, OpLHS);
5038   case OP_VDUP0:
5039   case OP_VDUP1:
5040   case OP_VDUP2:
5041   case OP_VDUP3: {
5042     EVT EltTy = VT.getVectorElementType();
5043     unsigned Opcode;
5044     if (EltTy == MVT::i8)
5045       Opcode = AArch64ISD::DUPLANE8;
5046     else if (EltTy == MVT::i16)
5047       Opcode = AArch64ISD::DUPLANE16;
5048     else if (EltTy == MVT::i32 || EltTy == MVT::f32)
5049       Opcode = AArch64ISD::DUPLANE32;
5050     else if (EltTy == MVT::i64 || EltTy == MVT::f64)
5051       Opcode = AArch64ISD::DUPLANE64;
5052     else
5053       llvm_unreachable("Invalid vector element type?");
5054
5055     if (VT.getSizeInBits() == 64)
5056       OpLHS = WidenVector(OpLHS, DAG);
5057     SDValue Lane = DAG.getConstant(OpNum - OP_VDUP0, MVT::i64);
5058     return DAG.getNode(Opcode, dl, VT, OpLHS, Lane);
5059   }
5060   case OP_VEXT1:
5061   case OP_VEXT2:
5062   case OP_VEXT3: {
5063     unsigned Imm = (OpNum - OP_VEXT1 + 1) * getExtFactor(OpLHS);
5064     return DAG.getNode(AArch64ISD::EXT, dl, VT, OpLHS, OpRHS,
5065                        DAG.getConstant(Imm, MVT::i32));
5066   }
5067   case OP_VUZPL:
5068     return DAG.getNode(AArch64ISD::UZP1, dl, DAG.getVTList(VT, VT), OpLHS,
5069                        OpRHS);
5070   case OP_VUZPR:
5071     return DAG.getNode(AArch64ISD::UZP2, dl, DAG.getVTList(VT, VT), OpLHS,
5072                        OpRHS);
5073   case OP_VZIPL:
5074     return DAG.getNode(AArch64ISD::ZIP1, dl, DAG.getVTList(VT, VT), OpLHS,
5075                        OpRHS);
5076   case OP_VZIPR:
5077     return DAG.getNode(AArch64ISD::ZIP2, dl, DAG.getVTList(VT, VT), OpLHS,
5078                        OpRHS);
5079   case OP_VTRNL:
5080     return DAG.getNode(AArch64ISD::TRN1, dl, DAG.getVTList(VT, VT), OpLHS,
5081                        OpRHS);
5082   case OP_VTRNR:
5083     return DAG.getNode(AArch64ISD::TRN2, dl, DAG.getVTList(VT, VT), OpLHS,
5084                        OpRHS);
5085   }
5086 }
5087
5088 static SDValue GenerateTBL(SDValue Op, ArrayRef<int> ShuffleMask,
5089                            SelectionDAG &DAG) {
5090   // Check to see if we can use the TBL instruction.
5091   SDValue V1 = Op.getOperand(0);
5092   SDValue V2 = Op.getOperand(1);
5093   SDLoc DL(Op);
5094
5095   EVT EltVT = Op.getValueType().getVectorElementType();
5096   unsigned BytesPerElt = EltVT.getSizeInBits() / 8;
5097
5098   SmallVector<SDValue, 8> TBLMask;
5099   for (int Val : ShuffleMask) {
5100     for (unsigned Byte = 0; Byte < BytesPerElt; ++Byte) {
5101       unsigned Offset = Byte + Val * BytesPerElt;
5102       TBLMask.push_back(DAG.getConstant(Offset, MVT::i32));
5103     }
5104   }
5105
5106   MVT IndexVT = MVT::v8i8;
5107   unsigned IndexLen = 8;
5108   if (Op.getValueType().getSizeInBits() == 128) {
5109     IndexVT = MVT::v16i8;
5110     IndexLen = 16;
5111   }
5112
5113   SDValue V1Cst = DAG.getNode(ISD::BITCAST, DL, IndexVT, V1);
5114   SDValue V2Cst = DAG.getNode(ISD::BITCAST, DL, IndexVT, V2);
5115
5116   SDValue Shuffle;
5117   if (V2.getNode()->getOpcode() == ISD::UNDEF) {
5118     if (IndexLen == 8)
5119       V1Cst = DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v16i8, V1Cst, V1Cst);
5120     Shuffle = DAG.getNode(
5121         ISD::INTRINSIC_WO_CHAIN, DL, IndexVT,
5122         DAG.getConstant(Intrinsic::aarch64_neon_tbl1, MVT::i32), V1Cst,
5123         DAG.getNode(ISD::BUILD_VECTOR, DL, IndexVT,
5124                     makeArrayRef(TBLMask.data(), IndexLen)));
5125   } else {
5126     if (IndexLen == 8) {
5127       V1Cst = DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v16i8, V1Cst, V2Cst);
5128       Shuffle = DAG.getNode(
5129           ISD::INTRINSIC_WO_CHAIN, DL, IndexVT,
5130           DAG.getConstant(Intrinsic::aarch64_neon_tbl1, MVT::i32), V1Cst,
5131           DAG.getNode(ISD::BUILD_VECTOR, DL, IndexVT,
5132                       makeArrayRef(TBLMask.data(), IndexLen)));
5133     } else {
5134       // FIXME: We cannot, for the moment, emit a TBL2 instruction because we
5135       // cannot currently represent the register constraints on the input
5136       // table registers.
5137       //  Shuffle = DAG.getNode(AArch64ISD::TBL2, DL, IndexVT, V1Cst, V2Cst,
5138       //                   DAG.getNode(ISD::BUILD_VECTOR, DL, IndexVT,
5139       //                               &TBLMask[0], IndexLen));
5140       Shuffle = DAG.getNode(
5141           ISD::INTRINSIC_WO_CHAIN, DL, IndexVT,
5142           DAG.getConstant(Intrinsic::aarch64_neon_tbl2, MVT::i32), V1Cst, V2Cst,
5143           DAG.getNode(ISD::BUILD_VECTOR, DL, IndexVT,
5144                       makeArrayRef(TBLMask.data(), IndexLen)));
5145     }
5146   }
5147   return DAG.getNode(ISD::BITCAST, DL, Op.getValueType(), Shuffle);
5148 }
5149
5150 static unsigned getDUPLANEOp(EVT EltType) {
5151   if (EltType == MVT::i8)
5152     return AArch64ISD::DUPLANE8;
5153   if (EltType == MVT::i16 || EltType == MVT::f16)
5154     return AArch64ISD::DUPLANE16;
5155   if (EltType == MVT::i32 || EltType == MVT::f32)
5156     return AArch64ISD::DUPLANE32;
5157   if (EltType == MVT::i64 || EltType == MVT::f64)
5158     return AArch64ISD::DUPLANE64;
5159
5160   llvm_unreachable("Invalid vector element type?");
5161 }
5162
5163 SDValue AArch64TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op,
5164                                                    SelectionDAG &DAG) const {
5165   SDLoc dl(Op);
5166   EVT VT = Op.getValueType();
5167
5168   ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(Op.getNode());
5169
5170   // Convert shuffles that are directly supported on NEON to target-specific
5171   // DAG nodes, instead of keeping them as shuffles and matching them again
5172   // during code selection.  This is more efficient and avoids the possibility
5173   // of inconsistencies between legalization and selection.
5174   ArrayRef<int> ShuffleMask = SVN->getMask();
5175
5176   SDValue V1 = Op.getOperand(0);
5177   SDValue V2 = Op.getOperand(1);
5178
5179   if (ShuffleVectorSDNode::isSplatMask(&ShuffleMask[0],
5180                                        V1.getValueType().getSimpleVT())) {
5181     int Lane = SVN->getSplatIndex();
5182     // If this is undef splat, generate it via "just" vdup, if possible.
5183     if (Lane == -1)
5184       Lane = 0;
5185
5186     if (Lane == 0 && V1.getOpcode() == ISD::SCALAR_TO_VECTOR)
5187       return DAG.getNode(AArch64ISD::DUP, dl, V1.getValueType(),
5188                          V1.getOperand(0));
5189     // Test if V1 is a BUILD_VECTOR and the lane being referenced is a non-
5190     // constant. If so, we can just reference the lane's definition directly.
5191     if (V1.getOpcode() == ISD::BUILD_VECTOR &&
5192         !isa<ConstantSDNode>(V1.getOperand(Lane)))
5193       return DAG.getNode(AArch64ISD::DUP, dl, VT, V1.getOperand(Lane));
5194
5195     // Otherwise, duplicate from the lane of the input vector.
5196     unsigned Opcode = getDUPLANEOp(V1.getValueType().getVectorElementType());
5197
5198     // SelectionDAGBuilder may have "helpfully" already extracted or conatenated
5199     // to make a vector of the same size as this SHUFFLE. We can ignore the
5200     // extract entirely, and canonicalise the concat using WidenVector.
5201     if (V1.getOpcode() == ISD::EXTRACT_SUBVECTOR) {
5202       Lane += cast<ConstantSDNode>(V1.getOperand(1))->getZExtValue();
5203       V1 = V1.getOperand(0);
5204     } else if (V1.getOpcode() == ISD::CONCAT_VECTORS) {
5205       unsigned Idx = Lane >= (int)VT.getVectorNumElements() / 2;
5206       Lane -= Idx * VT.getVectorNumElements() / 2;
5207       V1 = WidenVector(V1.getOperand(Idx), DAG);
5208     } else if (VT.getSizeInBits() == 64)
5209       V1 = WidenVector(V1, DAG);
5210
5211     return DAG.getNode(Opcode, dl, VT, V1, DAG.getConstant(Lane, MVT::i64));
5212   }
5213
5214   if (isREVMask(ShuffleMask, VT, 64))
5215     return DAG.getNode(AArch64ISD::REV64, dl, V1.getValueType(), V1, V2);
5216   if (isREVMask(ShuffleMask, VT, 32))
5217     return DAG.getNode(AArch64ISD::REV32, dl, V1.getValueType(), V1, V2);
5218   if (isREVMask(ShuffleMask, VT, 16))
5219     return DAG.getNode(AArch64ISD::REV16, dl, V1.getValueType(), V1, V2);
5220
5221   bool ReverseEXT = false;
5222   unsigned Imm;
5223   if (isEXTMask(ShuffleMask, VT, ReverseEXT, Imm)) {
5224     if (ReverseEXT)
5225       std::swap(V1, V2);
5226     Imm *= getExtFactor(V1);
5227     return DAG.getNode(AArch64ISD::EXT, dl, V1.getValueType(), V1, V2,
5228                        DAG.getConstant(Imm, MVT::i32));
5229   } else if (V2->getOpcode() == ISD::UNDEF &&
5230              isSingletonEXTMask(ShuffleMask, VT, Imm)) {
5231     Imm *= getExtFactor(V1);
5232     return DAG.getNode(AArch64ISD::EXT, dl, V1.getValueType(), V1, V1,
5233                        DAG.getConstant(Imm, MVT::i32));
5234   }
5235
5236   unsigned WhichResult;
5237   if (isZIPMask(ShuffleMask, VT, WhichResult)) {
5238     unsigned Opc = (WhichResult == 0) ? AArch64ISD::ZIP1 : AArch64ISD::ZIP2;
5239     return DAG.getNode(Opc, dl, V1.getValueType(), V1, V2);
5240   }
5241   if (isUZPMask(ShuffleMask, VT, WhichResult)) {
5242     unsigned Opc = (WhichResult == 0) ? AArch64ISD::UZP1 : AArch64ISD::UZP2;
5243     return DAG.getNode(Opc, dl, V1.getValueType(), V1, V2);
5244   }
5245   if (isTRNMask(ShuffleMask, VT, WhichResult)) {
5246     unsigned Opc = (WhichResult == 0) ? AArch64ISD::TRN1 : AArch64ISD::TRN2;
5247     return DAG.getNode(Opc, dl, V1.getValueType(), V1, V2);
5248   }
5249
5250   if (isZIP_v_undef_Mask(ShuffleMask, VT, WhichResult)) {
5251     unsigned Opc = (WhichResult == 0) ? AArch64ISD::ZIP1 : AArch64ISD::ZIP2;
5252     return DAG.getNode(Opc, dl, V1.getValueType(), V1, V1);
5253   }
5254   if (isUZP_v_undef_Mask(ShuffleMask, VT, WhichResult)) {
5255     unsigned Opc = (WhichResult == 0) ? AArch64ISD::UZP1 : AArch64ISD::UZP2;
5256     return DAG.getNode(Opc, dl, V1.getValueType(), V1, V1);
5257   }
5258   if (isTRN_v_undef_Mask(ShuffleMask, VT, WhichResult)) {
5259     unsigned Opc = (WhichResult == 0) ? AArch64ISD::TRN1 : AArch64ISD::TRN2;
5260     return DAG.getNode(Opc, dl, V1.getValueType(), V1, V1);
5261   }
5262
5263   SDValue Concat = tryFormConcatFromShuffle(Op, DAG);
5264   if (Concat.getNode())
5265     return Concat;
5266
5267   bool DstIsLeft;
5268   int Anomaly;
5269   int NumInputElements = V1.getValueType().getVectorNumElements();
5270   if (isINSMask(ShuffleMask, NumInputElements, DstIsLeft, Anomaly)) {
5271     SDValue DstVec = DstIsLeft ? V1 : V2;
5272     SDValue DstLaneV = DAG.getConstant(Anomaly, MVT::i64);
5273
5274     SDValue SrcVec = V1;
5275     int SrcLane = ShuffleMask[Anomaly];
5276     if (SrcLane >= NumInputElements) {
5277       SrcVec = V2;
5278       SrcLane -= VT.getVectorNumElements();
5279     }
5280     SDValue SrcLaneV = DAG.getConstant(SrcLane, MVT::i64);
5281
5282     EVT ScalarVT = VT.getVectorElementType();
5283
5284     if (ScalarVT.getSizeInBits() < 32 && ScalarVT.isInteger())
5285       ScalarVT = MVT::i32;
5286
5287     return DAG.getNode(
5288         ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
5289         DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ScalarVT, SrcVec, SrcLaneV),
5290         DstLaneV);
5291   }
5292
5293   // If the shuffle is not directly supported and it has 4 elements, use
5294   // the PerfectShuffle-generated table to synthesize it from other shuffles.
5295   unsigned NumElts = VT.getVectorNumElements();
5296   if (NumElts == 4) {
5297     unsigned PFIndexes[4];
5298     for (unsigned i = 0; i != 4; ++i) {
5299       if (ShuffleMask[i] < 0)
5300         PFIndexes[i] = 8;
5301       else
5302         PFIndexes[i] = ShuffleMask[i];
5303     }
5304
5305     // Compute the index in the perfect shuffle table.
5306     unsigned PFTableIndex = PFIndexes[0] * 9 * 9 * 9 + PFIndexes[1] * 9 * 9 +
5307                             PFIndexes[2] * 9 + PFIndexes[3];
5308     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
5309     unsigned Cost = (PFEntry >> 30);
5310
5311     if (Cost <= 4)
5312       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
5313   }
5314
5315   return GenerateTBL(Op, ShuffleMask, DAG);
5316 }
5317
5318 static bool resolveBuildVector(BuildVectorSDNode *BVN, APInt &CnstBits,
5319                                APInt &UndefBits) {
5320   EVT VT = BVN->getValueType(0);
5321   APInt SplatBits, SplatUndef;
5322   unsigned SplatBitSize;
5323   bool HasAnyUndefs;
5324   if (BVN->isConstantSplat(SplatBits, SplatUndef, SplatBitSize, HasAnyUndefs)) {
5325     unsigned NumSplats = VT.getSizeInBits() / SplatBitSize;
5326
5327     for (unsigned i = 0; i < NumSplats; ++i) {
5328       CnstBits <<= SplatBitSize;
5329       UndefBits <<= SplatBitSize;
5330       CnstBits |= SplatBits.zextOrTrunc(VT.getSizeInBits());
5331       UndefBits |= (SplatBits ^ SplatUndef).zextOrTrunc(VT.getSizeInBits());
5332     }
5333
5334     return true;
5335   }
5336
5337   return false;
5338 }
5339
5340 SDValue AArch64TargetLowering::LowerVectorAND(SDValue Op,
5341                                               SelectionDAG &DAG) const {
5342   BuildVectorSDNode *BVN =
5343       dyn_cast<BuildVectorSDNode>(Op.getOperand(1).getNode());
5344   SDValue LHS = Op.getOperand(0);
5345   SDLoc dl(Op);
5346   EVT VT = Op.getValueType();
5347
5348   if (!BVN)
5349     return Op;
5350
5351   APInt CnstBits(VT.getSizeInBits(), 0);
5352   APInt UndefBits(VT.getSizeInBits(), 0);
5353   if (resolveBuildVector(BVN, CnstBits, UndefBits)) {
5354     // We only have BIC vector immediate instruction, which is and-not.
5355     CnstBits = ~CnstBits;
5356
5357     // We make use of a little bit of goto ickiness in order to avoid having to
5358     // duplicate the immediate matching logic for the undef toggled case.
5359     bool SecondTry = false;
5360   AttemptModImm:
5361
5362     if (CnstBits.getHiBits(64) == CnstBits.getLoBits(64)) {
5363       CnstBits = CnstBits.zextOrTrunc(64);
5364       uint64_t CnstVal = CnstBits.getZExtValue();
5365
5366       if (AArch64_AM::isAdvSIMDModImmType1(CnstVal)) {
5367         CnstVal = AArch64_AM::encodeAdvSIMDModImmType1(CnstVal);
5368         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5369         SDValue Mov = DAG.getNode(AArch64ISD::BICi, dl, MovTy, LHS,
5370                                   DAG.getConstant(CnstVal, MVT::i32),
5371                                   DAG.getConstant(0, MVT::i32));
5372         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5373       }
5374
5375       if (AArch64_AM::isAdvSIMDModImmType2(CnstVal)) {
5376         CnstVal = AArch64_AM::encodeAdvSIMDModImmType2(CnstVal);
5377         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5378         SDValue Mov = DAG.getNode(AArch64ISD::BICi, dl, MovTy, LHS,
5379                                   DAG.getConstant(CnstVal, MVT::i32),
5380                                   DAG.getConstant(8, MVT::i32));
5381         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5382       }
5383
5384       if (AArch64_AM::isAdvSIMDModImmType3(CnstVal)) {
5385         CnstVal = AArch64_AM::encodeAdvSIMDModImmType3(CnstVal);
5386         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5387         SDValue Mov = DAG.getNode(AArch64ISD::BICi, dl, MovTy, LHS,
5388                                   DAG.getConstant(CnstVal, MVT::i32),
5389                                   DAG.getConstant(16, MVT::i32));
5390         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5391       }
5392
5393       if (AArch64_AM::isAdvSIMDModImmType4(CnstVal)) {
5394         CnstVal = AArch64_AM::encodeAdvSIMDModImmType4(CnstVal);
5395         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5396         SDValue Mov = DAG.getNode(AArch64ISD::BICi, dl, MovTy, LHS,
5397                                   DAG.getConstant(CnstVal, MVT::i32),
5398                                   DAG.getConstant(24, MVT::i32));
5399         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5400       }
5401
5402       if (AArch64_AM::isAdvSIMDModImmType5(CnstVal)) {
5403         CnstVal = AArch64_AM::encodeAdvSIMDModImmType5(CnstVal);
5404         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5405         SDValue Mov = DAG.getNode(AArch64ISD::BICi, dl, MovTy, LHS,
5406                                   DAG.getConstant(CnstVal, MVT::i32),
5407                                   DAG.getConstant(0, MVT::i32));
5408         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5409       }
5410
5411       if (AArch64_AM::isAdvSIMDModImmType6(CnstVal)) {
5412         CnstVal = AArch64_AM::encodeAdvSIMDModImmType6(CnstVal);
5413         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5414         SDValue Mov = DAG.getNode(AArch64ISD::BICi, dl, MovTy, LHS,
5415                                   DAG.getConstant(CnstVal, MVT::i32),
5416                                   DAG.getConstant(8, MVT::i32));
5417         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5418       }
5419     }
5420
5421     if (SecondTry)
5422       goto FailedModImm;
5423     SecondTry = true;
5424     CnstBits = ~UndefBits;
5425     goto AttemptModImm;
5426   }
5427
5428 // We can always fall back to a non-immediate AND.
5429 FailedModImm:
5430   return Op;
5431 }
5432
5433 // Specialized code to quickly find if PotentialBVec is a BuildVector that
5434 // consists of only the same constant int value, returned in reference arg
5435 // ConstVal
5436 static bool isAllConstantBuildVector(const SDValue &PotentialBVec,
5437                                      uint64_t &ConstVal) {
5438   BuildVectorSDNode *Bvec = dyn_cast<BuildVectorSDNode>(PotentialBVec);
5439   if (!Bvec)
5440     return false;
5441   ConstantSDNode *FirstElt = dyn_cast<ConstantSDNode>(Bvec->getOperand(0));
5442   if (!FirstElt)
5443     return false;
5444   EVT VT = Bvec->getValueType(0);
5445   unsigned NumElts = VT.getVectorNumElements();
5446   for (unsigned i = 1; i < NumElts; ++i)
5447     if (dyn_cast<ConstantSDNode>(Bvec->getOperand(i)) != FirstElt)
5448       return false;
5449   ConstVal = FirstElt->getZExtValue();
5450   return true;
5451 }
5452
5453 static unsigned getIntrinsicID(const SDNode *N) {
5454   unsigned Opcode = N->getOpcode();
5455   switch (Opcode) {
5456   default:
5457     return Intrinsic::not_intrinsic;
5458   case ISD::INTRINSIC_WO_CHAIN: {
5459     unsigned IID = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
5460     if (IID < Intrinsic::num_intrinsics)
5461       return IID;
5462     return Intrinsic::not_intrinsic;
5463   }
5464   }
5465 }
5466
5467 // Attempt to form a vector S[LR]I from (or (and X, BvecC1), (lsl Y, C2)),
5468 // to (SLI X, Y, C2), where X and Y have matching vector types, BvecC1 is a
5469 // BUILD_VECTORs with constant element C1, C2 is a constant, and C1 == ~C2.
5470 // Also, logical shift right -> sri, with the same structure.
5471 static SDValue tryLowerToSLI(SDNode *N, SelectionDAG &DAG) {
5472   EVT VT = N->getValueType(0);
5473
5474   if (!VT.isVector())
5475     return SDValue();
5476
5477   SDLoc DL(N);
5478
5479   // Is the first op an AND?
5480   const SDValue And = N->getOperand(0);
5481   if (And.getOpcode() != ISD::AND)
5482     return SDValue();
5483
5484   // Is the second op an shl or lshr?
5485   SDValue Shift = N->getOperand(1);
5486   // This will have been turned into: AArch64ISD::VSHL vector, #shift
5487   // or AArch64ISD::VLSHR vector, #shift
5488   unsigned ShiftOpc = Shift.getOpcode();
5489   if ((ShiftOpc != AArch64ISD::VSHL && ShiftOpc != AArch64ISD::VLSHR))
5490     return SDValue();
5491   bool IsShiftRight = ShiftOpc == AArch64ISD::VLSHR;
5492
5493   // Is the shift amount constant?
5494   ConstantSDNode *C2node = dyn_cast<ConstantSDNode>(Shift.getOperand(1));
5495   if (!C2node)
5496     return SDValue();
5497
5498   // Is the and mask vector all constant?
5499   uint64_t C1;
5500   if (!isAllConstantBuildVector(And.getOperand(1), C1))
5501     return SDValue();
5502
5503   // Is C1 == ~C2, taking into account how much one can shift elements of a
5504   // particular size?
5505   uint64_t C2 = C2node->getZExtValue();
5506   unsigned ElemSizeInBits = VT.getVectorElementType().getSizeInBits();
5507   if (C2 > ElemSizeInBits)
5508     return SDValue();
5509   unsigned ElemMask = (1 << ElemSizeInBits) - 1;
5510   if ((C1 & ElemMask) != (~C2 & ElemMask))
5511     return SDValue();
5512
5513   SDValue X = And.getOperand(0);
5514   SDValue Y = Shift.getOperand(0);
5515
5516   unsigned Intrin =
5517       IsShiftRight ? Intrinsic::aarch64_neon_vsri : Intrinsic::aarch64_neon_vsli;
5518   SDValue ResultSLI =
5519       DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
5520                   DAG.getConstant(Intrin, MVT::i32), X, Y, Shift.getOperand(1));
5521
5522   DEBUG(dbgs() << "aarch64-lower: transformed: \n");
5523   DEBUG(N->dump(&DAG));
5524   DEBUG(dbgs() << "into: \n");
5525   DEBUG(ResultSLI->dump(&DAG));
5526
5527   ++NumShiftInserts;
5528   return ResultSLI;
5529 }
5530
5531 SDValue AArch64TargetLowering::LowerVectorOR(SDValue Op,
5532                                              SelectionDAG &DAG) const {
5533   // Attempt to form a vector S[LR]I from (or (and X, C1), (lsl Y, C2))
5534   if (EnableAArch64SlrGeneration) {
5535     SDValue Res = tryLowerToSLI(Op.getNode(), DAG);
5536     if (Res.getNode())
5537       return Res;
5538   }
5539
5540   BuildVectorSDNode *BVN =
5541       dyn_cast<BuildVectorSDNode>(Op.getOperand(0).getNode());
5542   SDValue LHS = Op.getOperand(1);
5543   SDLoc dl(Op);
5544   EVT VT = Op.getValueType();
5545
5546   // OR commutes, so try swapping the operands.
5547   if (!BVN) {
5548     LHS = Op.getOperand(0);
5549     BVN = dyn_cast<BuildVectorSDNode>(Op.getOperand(1).getNode());
5550   }
5551   if (!BVN)
5552     return Op;
5553
5554   APInt CnstBits(VT.getSizeInBits(), 0);
5555   APInt UndefBits(VT.getSizeInBits(), 0);
5556   if (resolveBuildVector(BVN, CnstBits, UndefBits)) {
5557     // We make use of a little bit of goto ickiness in order to avoid having to
5558     // duplicate the immediate matching logic for the undef toggled case.
5559     bool SecondTry = false;
5560   AttemptModImm:
5561
5562     if (CnstBits.getHiBits(64) == CnstBits.getLoBits(64)) {
5563       CnstBits = CnstBits.zextOrTrunc(64);
5564       uint64_t CnstVal = CnstBits.getZExtValue();
5565
5566       if (AArch64_AM::isAdvSIMDModImmType1(CnstVal)) {
5567         CnstVal = AArch64_AM::encodeAdvSIMDModImmType1(CnstVal);
5568         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5569         SDValue Mov = DAG.getNode(AArch64ISD::ORRi, dl, MovTy, LHS,
5570                                   DAG.getConstant(CnstVal, MVT::i32),
5571                                   DAG.getConstant(0, MVT::i32));
5572         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5573       }
5574
5575       if (AArch64_AM::isAdvSIMDModImmType2(CnstVal)) {
5576         CnstVal = AArch64_AM::encodeAdvSIMDModImmType2(CnstVal);
5577         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5578         SDValue Mov = DAG.getNode(AArch64ISD::ORRi, dl, MovTy, LHS,
5579                                   DAG.getConstant(CnstVal, MVT::i32),
5580                                   DAG.getConstant(8, MVT::i32));
5581         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5582       }
5583
5584       if (AArch64_AM::isAdvSIMDModImmType3(CnstVal)) {
5585         CnstVal = AArch64_AM::encodeAdvSIMDModImmType3(CnstVal);
5586         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5587         SDValue Mov = DAG.getNode(AArch64ISD::ORRi, dl, MovTy, LHS,
5588                                   DAG.getConstant(CnstVal, MVT::i32),
5589                                   DAG.getConstant(16, MVT::i32));
5590         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5591       }
5592
5593       if (AArch64_AM::isAdvSIMDModImmType4(CnstVal)) {
5594         CnstVal = AArch64_AM::encodeAdvSIMDModImmType4(CnstVal);
5595         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5596         SDValue Mov = DAG.getNode(AArch64ISD::ORRi, dl, MovTy, LHS,
5597                                   DAG.getConstant(CnstVal, MVT::i32),
5598                                   DAG.getConstant(24, MVT::i32));
5599         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5600       }
5601
5602       if (AArch64_AM::isAdvSIMDModImmType5(CnstVal)) {
5603         CnstVal = AArch64_AM::encodeAdvSIMDModImmType5(CnstVal);
5604         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5605         SDValue Mov = DAG.getNode(AArch64ISD::ORRi, dl, MovTy, LHS,
5606                                   DAG.getConstant(CnstVal, MVT::i32),
5607                                   DAG.getConstant(0, MVT::i32));
5608         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5609       }
5610
5611       if (AArch64_AM::isAdvSIMDModImmType6(CnstVal)) {
5612         CnstVal = AArch64_AM::encodeAdvSIMDModImmType6(CnstVal);
5613         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5614         SDValue Mov = DAG.getNode(AArch64ISD::ORRi, dl, MovTy, LHS,
5615                                   DAG.getConstant(CnstVal, MVT::i32),
5616                                   DAG.getConstant(8, MVT::i32));
5617         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5618       }
5619     }
5620
5621     if (SecondTry)
5622       goto FailedModImm;
5623     SecondTry = true;
5624     CnstBits = UndefBits;
5625     goto AttemptModImm;
5626   }
5627
5628 // We can always fall back to a non-immediate OR.
5629 FailedModImm:
5630   return Op;
5631 }
5632
5633 // Normalize the operands of BUILD_VECTOR. The value of constant operands will
5634 // be truncated to fit element width.
5635 static SDValue NormalizeBuildVector(SDValue Op,
5636                                     SelectionDAG &DAG) {
5637   assert(Op.getOpcode() == ISD::BUILD_VECTOR && "Unknown opcode!");
5638   SDLoc dl(Op);
5639   EVT VT = Op.getValueType();
5640   EVT EltTy= VT.getVectorElementType();
5641
5642   if (EltTy.isFloatingPoint() || EltTy.getSizeInBits() > 16)
5643     return Op;
5644
5645   SmallVector<SDValue, 16> Ops;
5646   for (unsigned I = 0, E = VT.getVectorNumElements(); I != E; ++I) {
5647     SDValue Lane = Op.getOperand(I);
5648     if (Lane.getOpcode() == ISD::Constant) {
5649       APInt LowBits(EltTy.getSizeInBits(),
5650                     cast<ConstantSDNode>(Lane)->getZExtValue());
5651       Lane = DAG.getConstant(LowBits.getZExtValue(), MVT::i32);
5652     }
5653     Ops.push_back(Lane);
5654   }
5655   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
5656 }
5657
5658 SDValue AArch64TargetLowering::LowerBUILD_VECTOR(SDValue Op,
5659                                                  SelectionDAG &DAG) const {
5660   SDLoc dl(Op);
5661   EVT VT = Op.getValueType();
5662   Op = NormalizeBuildVector(Op, DAG);
5663   BuildVectorSDNode *BVN = cast<BuildVectorSDNode>(Op.getNode());
5664
5665   APInt CnstBits(VT.getSizeInBits(), 0);
5666   APInt UndefBits(VT.getSizeInBits(), 0);
5667   if (resolveBuildVector(BVN, CnstBits, UndefBits)) {
5668     // We make use of a little bit of goto ickiness in order to avoid having to
5669     // duplicate the immediate matching logic for the undef toggled case.
5670     bool SecondTry = false;
5671   AttemptModImm:
5672
5673     if (CnstBits.getHiBits(64) == CnstBits.getLoBits(64)) {
5674       CnstBits = CnstBits.zextOrTrunc(64);
5675       uint64_t CnstVal = CnstBits.getZExtValue();
5676
5677       // Certain magic vector constants (used to express things like NOT
5678       // and NEG) are passed through unmodified.  This allows codegen patterns
5679       // for these operations to match.  Special-purpose patterns will lower
5680       // these immediates to MOVIs if it proves necessary.
5681       if (VT.isInteger() && (CnstVal == 0 || CnstVal == ~0ULL))
5682         return Op;
5683
5684       // The many faces of MOVI...
5685       if (AArch64_AM::isAdvSIMDModImmType10(CnstVal)) {
5686         CnstVal = AArch64_AM::encodeAdvSIMDModImmType10(CnstVal);
5687         if (VT.getSizeInBits() == 128) {
5688           SDValue Mov = DAG.getNode(AArch64ISD::MOVIedit, dl, MVT::v2i64,
5689                                     DAG.getConstant(CnstVal, MVT::i32));
5690           return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5691         }
5692
5693         // Support the V64 version via subregister insertion.
5694         SDValue Mov = DAG.getNode(AArch64ISD::MOVIedit, dl, MVT::f64,
5695                                   DAG.getConstant(CnstVal, MVT::i32));
5696         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5697       }
5698
5699       if (AArch64_AM::isAdvSIMDModImmType1(CnstVal)) {
5700         CnstVal = AArch64_AM::encodeAdvSIMDModImmType1(CnstVal);
5701         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5702         SDValue Mov = DAG.getNode(AArch64ISD::MOVIshift, dl, MovTy,
5703                                   DAG.getConstant(CnstVal, MVT::i32),
5704                                   DAG.getConstant(0, MVT::i32));
5705         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5706       }
5707
5708       if (AArch64_AM::isAdvSIMDModImmType2(CnstVal)) {
5709         CnstVal = AArch64_AM::encodeAdvSIMDModImmType2(CnstVal);
5710         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5711         SDValue Mov = DAG.getNode(AArch64ISD::MOVIshift, dl, MovTy,
5712                                   DAG.getConstant(CnstVal, MVT::i32),
5713                                   DAG.getConstant(8, MVT::i32));
5714         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5715       }
5716
5717       if (AArch64_AM::isAdvSIMDModImmType3(CnstVal)) {
5718         CnstVal = AArch64_AM::encodeAdvSIMDModImmType3(CnstVal);
5719         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5720         SDValue Mov = DAG.getNode(AArch64ISD::MOVIshift, dl, MovTy,
5721                                   DAG.getConstant(CnstVal, MVT::i32),
5722                                   DAG.getConstant(16, MVT::i32));
5723         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5724       }
5725
5726       if (AArch64_AM::isAdvSIMDModImmType4(CnstVal)) {
5727         CnstVal = AArch64_AM::encodeAdvSIMDModImmType4(CnstVal);
5728         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5729         SDValue Mov = DAG.getNode(AArch64ISD::MOVIshift, dl, MovTy,
5730                                   DAG.getConstant(CnstVal, MVT::i32),
5731                                   DAG.getConstant(24, MVT::i32));
5732         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5733       }
5734
5735       if (AArch64_AM::isAdvSIMDModImmType5(CnstVal)) {
5736         CnstVal = AArch64_AM::encodeAdvSIMDModImmType5(CnstVal);
5737         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5738         SDValue Mov = DAG.getNode(AArch64ISD::MOVIshift, dl, MovTy,
5739                                   DAG.getConstant(CnstVal, MVT::i32),
5740                                   DAG.getConstant(0, MVT::i32));
5741         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5742       }
5743
5744       if (AArch64_AM::isAdvSIMDModImmType6(CnstVal)) {
5745         CnstVal = AArch64_AM::encodeAdvSIMDModImmType6(CnstVal);
5746         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5747         SDValue Mov = DAG.getNode(AArch64ISD::MOVIshift, dl, MovTy,
5748                                   DAG.getConstant(CnstVal, MVT::i32),
5749                                   DAG.getConstant(8, MVT::i32));
5750         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5751       }
5752
5753       if (AArch64_AM::isAdvSIMDModImmType7(CnstVal)) {
5754         CnstVal = AArch64_AM::encodeAdvSIMDModImmType7(CnstVal);
5755         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5756         SDValue Mov = DAG.getNode(AArch64ISD::MOVImsl, dl, MovTy,
5757                                   DAG.getConstant(CnstVal, MVT::i32),
5758                                   DAG.getConstant(264, MVT::i32));
5759         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5760       }
5761
5762       if (AArch64_AM::isAdvSIMDModImmType8(CnstVal)) {
5763         CnstVal = AArch64_AM::encodeAdvSIMDModImmType8(CnstVal);
5764         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5765         SDValue Mov = DAG.getNode(AArch64ISD::MOVImsl, dl, MovTy,
5766                                   DAG.getConstant(CnstVal, MVT::i32),
5767                                   DAG.getConstant(272, MVT::i32));
5768         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5769       }
5770
5771       if (AArch64_AM::isAdvSIMDModImmType9(CnstVal)) {
5772         CnstVal = AArch64_AM::encodeAdvSIMDModImmType9(CnstVal);
5773         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v16i8 : MVT::v8i8;
5774         SDValue Mov = DAG.getNode(AArch64ISD::MOVI, dl, MovTy,
5775                                   DAG.getConstant(CnstVal, MVT::i32));
5776         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5777       }
5778
5779       // The few faces of FMOV...
5780       if (AArch64_AM::isAdvSIMDModImmType11(CnstVal)) {
5781         CnstVal = AArch64_AM::encodeAdvSIMDModImmType11(CnstVal);
5782         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4f32 : MVT::v2f32;
5783         SDValue Mov = DAG.getNode(AArch64ISD::FMOV, dl, MovTy,
5784                                   DAG.getConstant(CnstVal, MVT::i32));
5785         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5786       }
5787
5788       if (AArch64_AM::isAdvSIMDModImmType12(CnstVal) &&
5789           VT.getSizeInBits() == 128) {
5790         CnstVal = AArch64_AM::encodeAdvSIMDModImmType12(CnstVal);
5791         SDValue Mov = DAG.getNode(AArch64ISD::FMOV, dl, MVT::v2f64,
5792                                   DAG.getConstant(CnstVal, MVT::i32));
5793         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5794       }
5795
5796       // The many faces of MVNI...
5797       CnstVal = ~CnstVal;
5798       if (AArch64_AM::isAdvSIMDModImmType1(CnstVal)) {
5799         CnstVal = AArch64_AM::encodeAdvSIMDModImmType1(CnstVal);
5800         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5801         SDValue Mov = DAG.getNode(AArch64ISD::MVNIshift, dl, MovTy,
5802                                   DAG.getConstant(CnstVal, MVT::i32),
5803                                   DAG.getConstant(0, MVT::i32));
5804         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5805       }
5806
5807       if (AArch64_AM::isAdvSIMDModImmType2(CnstVal)) {
5808         CnstVal = AArch64_AM::encodeAdvSIMDModImmType2(CnstVal);
5809         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5810         SDValue Mov = DAG.getNode(AArch64ISD::MVNIshift, dl, MovTy,
5811                                   DAG.getConstant(CnstVal, MVT::i32),
5812                                   DAG.getConstant(8, MVT::i32));
5813         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5814       }
5815
5816       if (AArch64_AM::isAdvSIMDModImmType3(CnstVal)) {
5817         CnstVal = AArch64_AM::encodeAdvSIMDModImmType3(CnstVal);
5818         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5819         SDValue Mov = DAG.getNode(AArch64ISD::MVNIshift, dl, MovTy,
5820                                   DAG.getConstant(CnstVal, MVT::i32),
5821                                   DAG.getConstant(16, MVT::i32));
5822         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5823       }
5824
5825       if (AArch64_AM::isAdvSIMDModImmType4(CnstVal)) {
5826         CnstVal = AArch64_AM::encodeAdvSIMDModImmType4(CnstVal);
5827         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5828         SDValue Mov = DAG.getNode(AArch64ISD::MVNIshift, dl, MovTy,
5829                                   DAG.getConstant(CnstVal, MVT::i32),
5830                                   DAG.getConstant(24, MVT::i32));
5831         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5832       }
5833
5834       if (AArch64_AM::isAdvSIMDModImmType5(CnstVal)) {
5835         CnstVal = AArch64_AM::encodeAdvSIMDModImmType5(CnstVal);
5836         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5837         SDValue Mov = DAG.getNode(AArch64ISD::MVNIshift, dl, MovTy,
5838                                   DAG.getConstant(CnstVal, MVT::i32),
5839                                   DAG.getConstant(0, MVT::i32));
5840         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5841       }
5842
5843       if (AArch64_AM::isAdvSIMDModImmType6(CnstVal)) {
5844         CnstVal = AArch64_AM::encodeAdvSIMDModImmType6(CnstVal);
5845         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v8i16 : MVT::v4i16;
5846         SDValue Mov = DAG.getNode(AArch64ISD::MVNIshift, dl, MovTy,
5847                                   DAG.getConstant(CnstVal, MVT::i32),
5848                                   DAG.getConstant(8, MVT::i32));
5849         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5850       }
5851
5852       if (AArch64_AM::isAdvSIMDModImmType7(CnstVal)) {
5853         CnstVal = AArch64_AM::encodeAdvSIMDModImmType7(CnstVal);
5854         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5855         SDValue Mov = DAG.getNode(AArch64ISD::MVNImsl, dl, MovTy,
5856                                   DAG.getConstant(CnstVal, MVT::i32),
5857                                   DAG.getConstant(264, MVT::i32));
5858         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5859       }
5860
5861       if (AArch64_AM::isAdvSIMDModImmType8(CnstVal)) {
5862         CnstVal = AArch64_AM::encodeAdvSIMDModImmType8(CnstVal);
5863         MVT MovTy = (VT.getSizeInBits() == 128) ? MVT::v4i32 : MVT::v2i32;
5864         SDValue Mov = DAG.getNode(AArch64ISD::MVNImsl, dl, MovTy,
5865                                   DAG.getConstant(CnstVal, MVT::i32),
5866                                   DAG.getConstant(272, MVT::i32));
5867         return DAG.getNode(AArch64ISD::NVCAST, dl, VT, Mov);
5868       }
5869     }
5870
5871     if (SecondTry)
5872       goto FailedModImm;
5873     SecondTry = true;
5874     CnstBits = UndefBits;
5875     goto AttemptModImm;
5876   }
5877 FailedModImm:
5878
5879   // Scan through the operands to find some interesting properties we can
5880   // exploit:
5881   //   1) If only one value is used, we can use a DUP, or
5882   //   2) if only the low element is not undef, we can just insert that, or
5883   //   3) if only one constant value is used (w/ some non-constant lanes),
5884   //      we can splat the constant value into the whole vector then fill
5885   //      in the non-constant lanes.
5886   //   4) FIXME: If different constant values are used, but we can intelligently
5887   //             select the values we'll be overwriting for the non-constant
5888   //             lanes such that we can directly materialize the vector
5889   //             some other way (MOVI, e.g.), we can be sneaky.
5890   unsigned NumElts = VT.getVectorNumElements();
5891   bool isOnlyLowElement = true;
5892   bool usesOnlyOneValue = true;
5893   bool usesOnlyOneConstantValue = true;
5894   bool isConstant = true;
5895   unsigned NumConstantLanes = 0;
5896   SDValue Value;
5897   SDValue ConstantValue;
5898   for (unsigned i = 0; i < NumElts; ++i) {
5899     SDValue V = Op.getOperand(i);
5900     if (V.getOpcode() == ISD::UNDEF)
5901       continue;
5902     if (i > 0)
5903       isOnlyLowElement = false;
5904     if (!isa<ConstantFPSDNode>(V) && !isa<ConstantSDNode>(V))
5905       isConstant = false;
5906
5907     if (isa<ConstantSDNode>(V) || isa<ConstantFPSDNode>(V)) {
5908       ++NumConstantLanes;
5909       if (!ConstantValue.getNode())
5910         ConstantValue = V;
5911       else if (ConstantValue != V)
5912         usesOnlyOneConstantValue = false;
5913     }
5914
5915     if (!Value.getNode())
5916       Value = V;
5917     else if (V != Value)
5918       usesOnlyOneValue = false;
5919   }
5920
5921   if (!Value.getNode())
5922     return DAG.getUNDEF(VT);
5923
5924   if (isOnlyLowElement)
5925     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Value);
5926
5927   // Use DUP for non-constant splats.  For f32 constant splats, reduce to
5928   // i32 and try again.
5929   if (usesOnlyOneValue) {
5930     if (!isConstant) {
5931       if (Value.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5932           Value.getValueType() != VT)
5933         return DAG.getNode(AArch64ISD::DUP, dl, VT, Value);
5934
5935       // This is actually a DUPLANExx operation, which keeps everything vectory.
5936
5937       // DUPLANE works on 128-bit vectors, widen it if necessary.
5938       SDValue Lane = Value.getOperand(1);
5939       Value = Value.getOperand(0);
5940       if (Value.getValueType().getSizeInBits() == 64)
5941         Value = WidenVector(Value, DAG);
5942
5943       unsigned Opcode = getDUPLANEOp(VT.getVectorElementType());
5944       return DAG.getNode(Opcode, dl, VT, Value, Lane);
5945     }
5946
5947     if (VT.getVectorElementType().isFloatingPoint()) {
5948       SmallVector<SDValue, 8> Ops;
5949       MVT NewType =
5950           (VT.getVectorElementType() == MVT::f32) ? MVT::i32 : MVT::i64;
5951       for (unsigned i = 0; i < NumElts; ++i)
5952         Ops.push_back(DAG.getNode(ISD::BITCAST, dl, NewType, Op.getOperand(i)));
5953       EVT VecVT = EVT::getVectorVT(*DAG.getContext(), NewType, NumElts);
5954       SDValue Val = DAG.getNode(ISD::BUILD_VECTOR, dl, VecVT, Ops);
5955       Val = LowerBUILD_VECTOR(Val, DAG);
5956       if (Val.getNode())
5957         return DAG.getNode(ISD::BITCAST, dl, VT, Val);
5958     }
5959   }
5960
5961   // If there was only one constant value used and for more than one lane,
5962   // start by splatting that value, then replace the non-constant lanes. This
5963   // is better than the default, which will perform a separate initialization
5964   // for each lane.
5965   if (NumConstantLanes > 0 && usesOnlyOneConstantValue) {
5966     SDValue Val = DAG.getNode(AArch64ISD::DUP, dl, VT, ConstantValue);
5967     // Now insert the non-constant lanes.
5968     for (unsigned i = 0; i < NumElts; ++i) {
5969       SDValue V = Op.getOperand(i);
5970       SDValue LaneIdx = DAG.getConstant(i, MVT::i64);
5971       if (!isa<ConstantSDNode>(V) && !isa<ConstantFPSDNode>(V)) {
5972         // Note that type legalization likely mucked about with the VT of the
5973         // source operand, so we may have to convert it here before inserting.
5974         Val = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Val, V, LaneIdx);
5975       }
5976     }
5977     return Val;
5978   }
5979
5980   // If all elements are constants and the case above didn't get hit, fall back
5981   // to the default expansion, which will generate a load from the constant
5982   // pool.
5983   if (isConstant)
5984     return SDValue();
5985
5986   // Empirical tests suggest this is rarely worth it for vectors of length <= 2.
5987   if (NumElts >= 4) {
5988     SDValue shuffle = ReconstructShuffle(Op, DAG);
5989     if (shuffle != SDValue())
5990       return shuffle;
5991   }
5992
5993   // If all else fails, just use a sequence of INSERT_VECTOR_ELT when we
5994   // know the default expansion would otherwise fall back on something even
5995   // worse. For a vector with one or two non-undef values, that's
5996   // scalar_to_vector for the elements followed by a shuffle (provided the
5997   // shuffle is valid for the target) and materialization element by element
5998   // on the stack followed by a load for everything else.
5999   if (!isConstant && !usesOnlyOneValue) {
6000     SDValue Vec = DAG.getUNDEF(VT);
6001     SDValue Op0 = Op.getOperand(0);
6002     unsigned ElemSize = VT.getVectorElementType().getSizeInBits();
6003     unsigned i = 0;
6004     // For 32 and 64 bit types, use INSERT_SUBREG for lane zero to
6005     // a) Avoid a RMW dependency on the full vector register, and
6006     // b) Allow the register coalescer to fold away the copy if the
6007     //    value is already in an S or D register.
6008     if (Op0.getOpcode() != ISD::UNDEF && (ElemSize == 32 || ElemSize == 64)) {
6009       unsigned SubIdx = ElemSize == 32 ? AArch64::ssub : AArch64::dsub;
6010       MachineSDNode *N =
6011           DAG.getMachineNode(TargetOpcode::INSERT_SUBREG, dl, VT, Vec, Op0,
6012                              DAG.getTargetConstant(SubIdx, MVT::i32));
6013       Vec = SDValue(N, 0);
6014       ++i;
6015     }
6016     for (; i < NumElts; ++i) {
6017       SDValue V = Op.getOperand(i);
6018       if (V.getOpcode() == ISD::UNDEF)
6019         continue;
6020       SDValue LaneIdx = DAG.getConstant(i, MVT::i64);
6021       Vec = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Vec, V, LaneIdx);
6022     }
6023     return Vec;
6024   }
6025
6026   // Just use the default expansion. We failed to find a better alternative.
6027   return SDValue();
6028 }
6029
6030 SDValue AArch64TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op,
6031                                                       SelectionDAG &DAG) const {
6032   assert(Op.getOpcode() == ISD::INSERT_VECTOR_ELT && "Unknown opcode!");
6033
6034   // Check for non-constant or out of range lane.
6035   EVT VT = Op.getOperand(0).getValueType();
6036   ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Op.getOperand(2));
6037   if (!CI || CI->getZExtValue() >= VT.getVectorNumElements())
6038     return SDValue();
6039
6040
6041   // Insertion/extraction are legal for V128 types.
6042   if (VT == MVT::v16i8 || VT == MVT::v8i16 || VT == MVT::v4i32 ||
6043       VT == MVT::v2i64 || VT == MVT::v4f32 || VT == MVT::v2f64 ||
6044       VT == MVT::v8f16)
6045     return Op;
6046
6047   if (VT != MVT::v8i8 && VT != MVT::v4i16 && VT != MVT::v2i32 &&
6048       VT != MVT::v1i64 && VT != MVT::v2f32 && VT != MVT::v4f16)
6049     return SDValue();
6050
6051   // For V64 types, we perform insertion by expanding the value
6052   // to a V128 type and perform the insertion on that.
6053   SDLoc DL(Op);
6054   SDValue WideVec = WidenVector(Op.getOperand(0), DAG);
6055   EVT WideTy = WideVec.getValueType();
6056
6057   SDValue Node = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, WideTy, WideVec,
6058                              Op.getOperand(1), Op.getOperand(2));
6059   // Re-narrow the resultant vector.
6060   return NarrowVector(Node, DAG);
6061 }
6062
6063 SDValue
6064 AArch64TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6065                                                SelectionDAG &DAG) const {
6066   assert(Op.getOpcode() == ISD::EXTRACT_VECTOR_ELT && "Unknown opcode!");
6067
6068   // Check for non-constant or out of range lane.
6069   EVT VT = Op.getOperand(0).getValueType();
6070   ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Op.getOperand(1));
6071   if (!CI || CI->getZExtValue() >= VT.getVectorNumElements())
6072     return SDValue();
6073
6074
6075   // Insertion/extraction are legal for V128 types.
6076   if (VT == MVT::v16i8 || VT == MVT::v8i16 || VT == MVT::v4i32 ||
6077       VT == MVT::v2i64 || VT == MVT::v4f32 || VT == MVT::v2f64 ||
6078       VT == MVT::v8f16)
6079     return Op;
6080
6081   if (VT != MVT::v8i8 && VT != MVT::v4i16 && VT != MVT::v2i32 &&
6082       VT != MVT::v1i64 && VT != MVT::v2f32 && VT != MVT::v4f16)
6083     return SDValue();
6084
6085   // For V64 types, we perform extraction by expanding the value
6086   // to a V128 type and perform the extraction on that.
6087   SDLoc DL(Op);
6088   SDValue WideVec = WidenVector(Op.getOperand(0), DAG);
6089   EVT WideTy = WideVec.getValueType();
6090
6091   EVT ExtrTy = WideTy.getVectorElementType();
6092   if (ExtrTy == MVT::i16 || ExtrTy == MVT::i8)
6093     ExtrTy = MVT::i32;
6094
6095   // For extractions, we just return the result directly.
6096   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, ExtrTy, WideVec,
6097                      Op.getOperand(1));
6098 }
6099
6100 SDValue AArch64TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op,
6101                                                       SelectionDAG &DAG) const {
6102   EVT VT = Op.getOperand(0).getValueType();
6103   SDLoc dl(Op);
6104   // Just in case...
6105   if (!VT.isVector())
6106     return SDValue();
6107
6108   ConstantSDNode *Cst = dyn_cast<ConstantSDNode>(Op.getOperand(1));
6109   if (!Cst)
6110     return SDValue();
6111   unsigned Val = Cst->getZExtValue();
6112
6113   unsigned Size = Op.getValueType().getSizeInBits();
6114   if (Val == 0) {
6115     switch (Size) {
6116     case 8:
6117       return DAG.getTargetExtractSubreg(AArch64::bsub, dl, Op.getValueType(),
6118                                         Op.getOperand(0));
6119     case 16:
6120       return DAG.getTargetExtractSubreg(AArch64::hsub, dl, Op.getValueType(),
6121                                         Op.getOperand(0));
6122     case 32:
6123       return DAG.getTargetExtractSubreg(AArch64::ssub, dl, Op.getValueType(),
6124                                         Op.getOperand(0));
6125     case 64:
6126       return DAG.getTargetExtractSubreg(AArch64::dsub, dl, Op.getValueType(),
6127                                         Op.getOperand(0));
6128     default:
6129       llvm_unreachable("Unexpected vector type in extract_subvector!");
6130     }
6131   }
6132   // If this is extracting the upper 64-bits of a 128-bit vector, we match
6133   // that directly.
6134   if (Size == 64 && Val * VT.getVectorElementType().getSizeInBits() == 64)
6135     return Op;
6136
6137   return SDValue();
6138 }
6139
6140 bool AArch64TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
6141                                                EVT VT) const {
6142   if (VT.getVectorNumElements() == 4 &&
6143       (VT.is128BitVector() || VT.is64BitVector())) {
6144     unsigned PFIndexes[4];
6145     for (unsigned i = 0; i != 4; ++i) {
6146       if (M[i] < 0)
6147         PFIndexes[i] = 8;
6148       else
6149         PFIndexes[i] = M[i];
6150     }
6151
6152     // Compute the index in the perfect shuffle table.
6153     unsigned PFTableIndex = PFIndexes[0] * 9 * 9 * 9 + PFIndexes[1] * 9 * 9 +
6154                             PFIndexes[2] * 9 + PFIndexes[3];
6155     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
6156     unsigned Cost = (PFEntry >> 30);
6157
6158     if (Cost <= 4)
6159       return true;
6160   }
6161
6162   bool DummyBool;
6163   int DummyInt;
6164   unsigned DummyUnsigned;
6165
6166   return (ShuffleVectorSDNode::isSplatMask(&M[0], VT) || isREVMask(M, VT, 64) ||
6167           isREVMask(M, VT, 32) || isREVMask(M, VT, 16) ||
6168           isEXTMask(M, VT, DummyBool, DummyUnsigned) ||
6169           // isTBLMask(M, VT) || // FIXME: Port TBL support from ARM.
6170           isTRNMask(M, VT, DummyUnsigned) || isUZPMask(M, VT, DummyUnsigned) ||
6171           isZIPMask(M, VT, DummyUnsigned) ||
6172           isTRN_v_undef_Mask(M, VT, DummyUnsigned) ||
6173           isUZP_v_undef_Mask(M, VT, DummyUnsigned) ||
6174           isZIP_v_undef_Mask(M, VT, DummyUnsigned) ||
6175           isINSMask(M, VT.getVectorNumElements(), DummyBool, DummyInt) ||
6176           isConcatMask(M, VT, VT.getSizeInBits() == 128));
6177 }
6178
6179 /// getVShiftImm - Check if this is a valid build_vector for the immediate
6180 /// operand of a vector shift operation, where all the elements of the
6181 /// build_vector must have the same constant integer value.
6182 static bool getVShiftImm(SDValue Op, unsigned ElementBits, int64_t &Cnt) {
6183   // Ignore bit_converts.
6184   while (Op.getOpcode() == ISD::BITCAST)
6185     Op = Op.getOperand(0);
6186   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
6187   APInt SplatBits, SplatUndef;
6188   unsigned SplatBitSize;
6189   bool HasAnyUndefs;
6190   if (!BVN || !BVN->isConstantSplat(SplatBits, SplatUndef, SplatBitSize,
6191                                     HasAnyUndefs, ElementBits) ||
6192       SplatBitSize > ElementBits)
6193     return false;
6194   Cnt = SplatBits.getSExtValue();
6195   return true;
6196 }
6197
6198 /// isVShiftLImm - Check if this is a valid build_vector for the immediate
6199 /// operand of a vector shift left operation.  That value must be in the range:
6200 ///   0 <= Value < ElementBits for a left shift; or
6201 ///   0 <= Value <= ElementBits for a long left shift.
6202 static bool isVShiftLImm(SDValue Op, EVT VT, bool isLong, int64_t &Cnt) {
6203   assert(VT.isVector() && "vector shift count is not a vector type");
6204   unsigned ElementBits = VT.getVectorElementType().getSizeInBits();
6205   if (!getVShiftImm(Op, ElementBits, Cnt))
6206     return false;
6207   return (Cnt >= 0 && (isLong ? Cnt - 1 : Cnt) < ElementBits);
6208 }
6209
6210 /// isVShiftRImm - Check if this is a valid build_vector for the immediate
6211 /// operand of a vector shift right operation.  For a shift opcode, the value
6212 /// is positive, but for an intrinsic the value count must be negative. The
6213 /// absolute value must be in the range:
6214 ///   1 <= |Value| <= ElementBits for a right shift; or
6215 ///   1 <= |Value| <= ElementBits/2 for a narrow right shift.
6216 static bool isVShiftRImm(SDValue Op, EVT VT, bool isNarrow, bool isIntrinsic,
6217                          int64_t &Cnt) {
6218   assert(VT.isVector() && "vector shift count is not a vector type");
6219   unsigned ElementBits = VT.getVectorElementType().getSizeInBits();
6220   if (!getVShiftImm(Op, ElementBits, Cnt))
6221     return false;
6222   if (isIntrinsic)
6223     Cnt = -Cnt;
6224   return (Cnt >= 1 && Cnt <= (isNarrow ? ElementBits / 2 : ElementBits));
6225 }
6226
6227 SDValue AArch64TargetLowering::LowerVectorSRA_SRL_SHL(SDValue Op,
6228                                                       SelectionDAG &DAG) const {
6229   EVT VT = Op.getValueType();
6230   SDLoc DL(Op);
6231   int64_t Cnt;
6232
6233   if (!Op.getOperand(1).getValueType().isVector())
6234     return Op;
6235   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
6236
6237   switch (Op.getOpcode()) {
6238   default:
6239     llvm_unreachable("unexpected shift opcode");
6240
6241   case ISD::SHL:
6242     if (isVShiftLImm(Op.getOperand(1), VT, false, Cnt) && Cnt < EltSize)
6243       return DAG.getNode(AArch64ISD::VSHL, SDLoc(Op), VT, Op.getOperand(0),
6244                          DAG.getConstant(Cnt, MVT::i32));
6245     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
6246                        DAG.getConstant(Intrinsic::aarch64_neon_ushl, MVT::i32),
6247                        Op.getOperand(0), Op.getOperand(1));
6248   case ISD::SRA:
6249   case ISD::SRL:
6250     // Right shift immediate
6251     if (isVShiftRImm(Op.getOperand(1), VT, false, false, Cnt) &&
6252         Cnt < EltSize) {
6253       unsigned Opc =
6254           (Op.getOpcode() == ISD::SRA) ? AArch64ISD::VASHR : AArch64ISD::VLSHR;
6255       return DAG.getNode(Opc, SDLoc(Op), VT, Op.getOperand(0),
6256                          DAG.getConstant(Cnt, MVT::i32));
6257     }
6258
6259     // Right shift register.  Note, there is not a shift right register
6260     // instruction, but the shift left register instruction takes a signed
6261     // value, where negative numbers specify a right shift.
6262     unsigned Opc = (Op.getOpcode() == ISD::SRA) ? Intrinsic::aarch64_neon_sshl
6263                                                 : Intrinsic::aarch64_neon_ushl;
6264     // negate the shift amount
6265     SDValue NegShift = DAG.getNode(AArch64ISD::NEG, DL, VT, Op.getOperand(1));
6266     SDValue NegShiftLeft =
6267         DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
6268                     DAG.getConstant(Opc, MVT::i32), Op.getOperand(0), NegShift);
6269     return NegShiftLeft;
6270   }
6271
6272   return SDValue();
6273 }
6274
6275 static SDValue EmitVectorComparison(SDValue LHS, SDValue RHS,
6276                                     AArch64CC::CondCode CC, bool NoNans, EVT VT,
6277                                     SDLoc dl, SelectionDAG &DAG) {
6278   EVT SrcVT = LHS.getValueType();
6279
6280   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(RHS.getNode());
6281   APInt CnstBits(VT.getSizeInBits(), 0);
6282   APInt UndefBits(VT.getSizeInBits(), 0);
6283   bool IsCnst = BVN && resolveBuildVector(BVN, CnstBits, UndefBits);
6284   bool IsZero = IsCnst && (CnstBits == 0);
6285
6286   if (SrcVT.getVectorElementType().isFloatingPoint()) {
6287     switch (CC) {
6288     default:
6289       return SDValue();
6290     case AArch64CC::NE: {
6291       SDValue Fcmeq;
6292       if (IsZero)
6293         Fcmeq = DAG.getNode(AArch64ISD::FCMEQz, dl, VT, LHS);
6294       else
6295         Fcmeq = DAG.getNode(AArch64ISD::FCMEQ, dl, VT, LHS, RHS);
6296       return DAG.getNode(AArch64ISD::NOT, dl, VT, Fcmeq);
6297     }
6298     case AArch64CC::EQ:
6299       if (IsZero)
6300         return DAG.getNode(AArch64ISD::FCMEQz, dl, VT, LHS);
6301       return DAG.getNode(AArch64ISD::FCMEQ, dl, VT, LHS, RHS);
6302     case AArch64CC::GE:
6303       if (IsZero)
6304         return DAG.getNode(AArch64ISD::FCMGEz, dl, VT, LHS);
6305       return DAG.getNode(AArch64ISD::FCMGE, dl, VT, LHS, RHS);
6306     case AArch64CC::GT:
6307       if (IsZero)
6308         return DAG.getNode(AArch64ISD::FCMGTz, dl, VT, LHS);
6309       return DAG.getNode(AArch64ISD::FCMGT, dl, VT, LHS, RHS);
6310     case AArch64CC::LS:
6311       if (IsZero)
6312         return DAG.getNode(AArch64ISD::FCMLEz, dl, VT, LHS);
6313       return DAG.getNode(AArch64ISD::FCMGE, dl, VT, RHS, LHS);
6314     case AArch64CC::LT:
6315       if (!NoNans)
6316         return SDValue();
6317     // If we ignore NaNs then we can use to the MI implementation.
6318     // Fallthrough.
6319     case AArch64CC::MI:
6320       if (IsZero)
6321         return DAG.getNode(AArch64ISD::FCMLTz, dl, VT, LHS);
6322       return DAG.getNode(AArch64ISD::FCMGT, dl, VT, RHS, LHS);
6323     }
6324   }
6325
6326   switch (CC) {
6327   default:
6328     return SDValue();
6329   case AArch64CC::NE: {
6330     SDValue Cmeq;
6331     if (IsZero)
6332       Cmeq = DAG.getNode(AArch64ISD::CMEQz, dl, VT, LHS);
6333     else
6334       Cmeq = DAG.getNode(AArch64ISD::CMEQ, dl, VT, LHS, RHS);
6335     return DAG.getNode(AArch64ISD::NOT, dl, VT, Cmeq);
6336   }
6337   case AArch64CC::EQ:
6338     if (IsZero)
6339       return DAG.getNode(AArch64ISD::CMEQz, dl, VT, LHS);
6340     return DAG.getNode(AArch64ISD::CMEQ, dl, VT, LHS, RHS);
6341   case AArch64CC::GE:
6342     if (IsZero)
6343       return DAG.getNode(AArch64ISD::CMGEz, dl, VT, LHS);
6344     return DAG.getNode(AArch64ISD::CMGE, dl, VT, LHS, RHS);
6345   case AArch64CC::GT:
6346     if (IsZero)
6347       return DAG.getNode(AArch64ISD::CMGTz, dl, VT, LHS);
6348     return DAG.getNode(AArch64ISD::CMGT, dl, VT, LHS, RHS);
6349   case AArch64CC::LE:
6350     if (IsZero)
6351       return DAG.getNode(AArch64ISD::CMLEz, dl, VT, LHS);
6352     return DAG.getNode(AArch64ISD::CMGE, dl, VT, RHS, LHS);
6353   case AArch64CC::LS:
6354     return DAG.getNode(AArch64ISD::CMHS, dl, VT, RHS, LHS);
6355   case AArch64CC::LO:
6356     return DAG.getNode(AArch64ISD::CMHI, dl, VT, RHS, LHS);
6357   case AArch64CC::LT:
6358     if (IsZero)
6359       return DAG.getNode(AArch64ISD::CMLTz, dl, VT, LHS);
6360     return DAG.getNode(AArch64ISD::CMGT, dl, VT, RHS, LHS);
6361   case AArch64CC::HI:
6362     return DAG.getNode(AArch64ISD::CMHI, dl, VT, LHS, RHS);
6363   case AArch64CC::HS:
6364     return DAG.getNode(AArch64ISD::CMHS, dl, VT, LHS, RHS);
6365   }
6366 }
6367
6368 SDValue AArch64TargetLowering::LowerVSETCC(SDValue Op,
6369                                            SelectionDAG &DAG) const {
6370   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
6371   SDValue LHS = Op.getOperand(0);
6372   SDValue RHS = Op.getOperand(1);
6373   SDLoc dl(Op);
6374
6375   if (LHS.getValueType().getVectorElementType().isInteger()) {
6376     assert(LHS.getValueType() == RHS.getValueType());
6377     AArch64CC::CondCode AArch64CC = changeIntCCToAArch64CC(CC);
6378     return EmitVectorComparison(LHS, RHS, AArch64CC, false, Op.getValueType(),
6379                                 dl, DAG);
6380   }
6381
6382   assert(LHS.getValueType().getVectorElementType() == MVT::f32 ||
6383          LHS.getValueType().getVectorElementType() == MVT::f64);
6384
6385   // Unfortunately, the mapping of LLVM FP CC's onto AArch64 CC's isn't totally
6386   // clean.  Some of them require two branches to implement.
6387   AArch64CC::CondCode CC1, CC2;
6388   bool ShouldInvert;
6389   changeVectorFPCCToAArch64CC(CC, CC1, CC2, ShouldInvert);
6390
6391   bool NoNaNs = getTargetMachine().Options.NoNaNsFPMath;
6392   SDValue Cmp =
6393       EmitVectorComparison(LHS, RHS, CC1, NoNaNs, Op.getValueType(), dl, DAG);
6394   if (!Cmp.getNode())
6395     return SDValue();
6396
6397   if (CC2 != AArch64CC::AL) {
6398     SDValue Cmp2 =
6399         EmitVectorComparison(LHS, RHS, CC2, NoNaNs, Op.getValueType(), dl, DAG);
6400     if (!Cmp2.getNode())
6401       return SDValue();
6402
6403     Cmp = DAG.getNode(ISD::OR, dl, Cmp.getValueType(), Cmp, Cmp2);
6404   }
6405
6406   if (ShouldInvert)
6407     return Cmp = DAG.getNOT(dl, Cmp, Cmp.getValueType());
6408
6409   return Cmp;
6410 }
6411
6412 /// getTgtMemIntrinsic - Represent NEON load and store intrinsics as
6413 /// MemIntrinsicNodes.  The associated MachineMemOperands record the alignment
6414 /// specified in the intrinsic calls.
6415 bool AArch64TargetLowering::getTgtMemIntrinsic(IntrinsicInfo &Info,
6416                                                const CallInst &I,
6417                                                unsigned Intrinsic) const {
6418   switch (Intrinsic) {
6419   case Intrinsic::aarch64_neon_ld2:
6420   case Intrinsic::aarch64_neon_ld3:
6421   case Intrinsic::aarch64_neon_ld4:
6422   case Intrinsic::aarch64_neon_ld1x2:
6423   case Intrinsic::aarch64_neon_ld1x3:
6424   case Intrinsic::aarch64_neon_ld1x4:
6425   case Intrinsic::aarch64_neon_ld2lane:
6426   case Intrinsic::aarch64_neon_ld3lane:
6427   case Intrinsic::aarch64_neon_ld4lane:
6428   case Intrinsic::aarch64_neon_ld2r:
6429   case Intrinsic::aarch64_neon_ld3r:
6430   case Intrinsic::aarch64_neon_ld4r: {
6431     Info.opc = ISD::INTRINSIC_W_CHAIN;
6432     // Conservatively set memVT to the entire set of vectors loaded.
6433     uint64_t NumElts = getDataLayout()->getTypeAllocSize(I.getType()) / 8;
6434     Info.memVT = EVT::getVectorVT(I.getType()->getContext(), MVT::i64, NumElts);
6435     Info.ptrVal = I.getArgOperand(I.getNumArgOperands() - 1);
6436     Info.offset = 0;
6437     Info.align = 0;
6438     Info.vol = false; // volatile loads with NEON intrinsics not supported
6439     Info.readMem = true;
6440     Info.writeMem = false;
6441     return true;
6442   }
6443   case Intrinsic::aarch64_neon_st2:
6444   case Intrinsic::aarch64_neon_st3:
6445   case Intrinsic::aarch64_neon_st4:
6446   case Intrinsic::aarch64_neon_st1x2:
6447   case Intrinsic::aarch64_neon_st1x3:
6448   case Intrinsic::aarch64_neon_st1x4:
6449   case Intrinsic::aarch64_neon_st2lane:
6450   case Intrinsic::aarch64_neon_st3lane:
6451   case Intrinsic::aarch64_neon_st4lane: {
6452     Info.opc = ISD::INTRINSIC_VOID;
6453     // Conservatively set memVT to the entire set of vectors stored.
6454     unsigned NumElts = 0;
6455     for (unsigned ArgI = 1, ArgE = I.getNumArgOperands(); ArgI < ArgE; ++ArgI) {
6456       Type *ArgTy = I.getArgOperand(ArgI)->getType();
6457       if (!ArgTy->isVectorTy())
6458         break;
6459       NumElts += getDataLayout()->getTypeAllocSize(ArgTy) / 8;
6460     }
6461     Info.memVT = EVT::getVectorVT(I.getType()->getContext(), MVT::i64, NumElts);
6462     Info.ptrVal = I.getArgOperand(I.getNumArgOperands() - 1);
6463     Info.offset = 0;
6464     Info.align = 0;
6465     Info.vol = false; // volatile stores with NEON intrinsics not supported
6466     Info.readMem = false;
6467     Info.writeMem = true;
6468     return true;
6469   }
6470   case Intrinsic::aarch64_ldaxr:
6471   case Intrinsic::aarch64_ldxr: {
6472     PointerType *PtrTy = cast<PointerType>(I.getArgOperand(0)->getType());
6473     Info.opc = ISD::INTRINSIC_W_CHAIN;
6474     Info.memVT = MVT::getVT(PtrTy->getElementType());
6475     Info.ptrVal = I.getArgOperand(0);
6476     Info.offset = 0;
6477     Info.align = getDataLayout()->getABITypeAlignment(PtrTy->getElementType());
6478     Info.vol = true;
6479     Info.readMem = true;
6480     Info.writeMem = false;
6481     return true;
6482   }
6483   case Intrinsic::aarch64_stlxr:
6484   case Intrinsic::aarch64_stxr: {
6485     PointerType *PtrTy = cast<PointerType>(I.getArgOperand(1)->getType());
6486     Info.opc = ISD::INTRINSIC_W_CHAIN;
6487     Info.memVT = MVT::getVT(PtrTy->getElementType());
6488     Info.ptrVal = I.getArgOperand(1);
6489     Info.offset = 0;
6490     Info.align = getDataLayout()->getABITypeAlignment(PtrTy->getElementType());
6491     Info.vol = true;
6492     Info.readMem = false;
6493     Info.writeMem = true;
6494     return true;
6495   }
6496   case Intrinsic::aarch64_ldaxp:
6497   case Intrinsic::aarch64_ldxp: {
6498     Info.opc = ISD::INTRINSIC_W_CHAIN;
6499     Info.memVT = MVT::i128;
6500     Info.ptrVal = I.getArgOperand(0);
6501     Info.offset = 0;
6502     Info.align = 16;
6503     Info.vol = true;
6504     Info.readMem = true;
6505     Info.writeMem = false;
6506     return true;
6507   }
6508   case Intrinsic::aarch64_stlxp:
6509   case Intrinsic::aarch64_stxp: {
6510     Info.opc = ISD::INTRINSIC_W_CHAIN;
6511     Info.memVT = MVT::i128;
6512     Info.ptrVal = I.getArgOperand(2);
6513     Info.offset = 0;
6514     Info.align = 16;
6515     Info.vol = true;
6516     Info.readMem = false;
6517     Info.writeMem = true;
6518     return true;
6519   }
6520   default:
6521     break;
6522   }
6523
6524   return false;
6525 }
6526
6527 // Truncations from 64-bit GPR to 32-bit GPR is free.
6528 bool AArch64TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
6529   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
6530     return false;
6531   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
6532   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
6533   return NumBits1 > NumBits2;
6534 }
6535 bool AArch64TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
6536   if (VT1.isVector() || VT2.isVector() || !VT1.isInteger() || !VT2.isInteger())
6537     return false;
6538   unsigned NumBits1 = VT1.getSizeInBits();
6539   unsigned NumBits2 = VT2.getSizeInBits();
6540   return NumBits1 > NumBits2;
6541 }
6542
6543 // All 32-bit GPR operations implicitly zero the high-half of the corresponding
6544 // 64-bit GPR.
6545 bool AArch64TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
6546   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
6547     return false;
6548   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
6549   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
6550   return NumBits1 == 32 && NumBits2 == 64;
6551 }
6552 bool AArch64TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
6553   if (VT1.isVector() || VT2.isVector() || !VT1.isInteger() || !VT2.isInteger())
6554     return false;
6555   unsigned NumBits1 = VT1.getSizeInBits();
6556   unsigned NumBits2 = VT2.getSizeInBits();
6557   return NumBits1 == 32 && NumBits2 == 64;
6558 }
6559
6560 bool AArch64TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
6561   EVT VT1 = Val.getValueType();
6562   if (isZExtFree(VT1, VT2)) {
6563     return true;
6564   }
6565
6566   if (Val.getOpcode() != ISD::LOAD)
6567     return false;
6568
6569   // 8-, 16-, and 32-bit integer loads all implicitly zero-extend.
6570   return (VT1.isSimple() && !VT1.isVector() && VT1.isInteger() &&
6571           VT2.isSimple() && !VT2.isVector() && VT2.isInteger() &&
6572           VT1.getSizeInBits() <= 32);
6573 }
6574
6575 bool AArch64TargetLowering::hasPairedLoad(Type *LoadedType,
6576                                           unsigned &RequiredAligment) const {
6577   if (!LoadedType->isIntegerTy() && !LoadedType->isFloatTy())
6578     return false;
6579   // Cyclone supports unaligned accesses.
6580   RequiredAligment = 0;
6581   unsigned NumBits = LoadedType->getPrimitiveSizeInBits();
6582   return NumBits == 32 || NumBits == 64;
6583 }
6584
6585 bool AArch64TargetLowering::hasPairedLoad(EVT LoadedType,
6586                                           unsigned &RequiredAligment) const {
6587   if (!LoadedType.isSimple() ||
6588       (!LoadedType.isInteger() && !LoadedType.isFloatingPoint()))
6589     return false;
6590   // Cyclone supports unaligned accesses.
6591   RequiredAligment = 0;
6592   unsigned NumBits = LoadedType.getSizeInBits();
6593   return NumBits == 32 || NumBits == 64;
6594 }
6595
6596 static bool memOpAlign(unsigned DstAlign, unsigned SrcAlign,
6597                        unsigned AlignCheck) {
6598   return ((SrcAlign == 0 || SrcAlign % AlignCheck == 0) &&
6599           (DstAlign == 0 || DstAlign % AlignCheck == 0));
6600 }
6601
6602 EVT AArch64TargetLowering::getOptimalMemOpType(uint64_t Size, unsigned DstAlign,
6603                                                unsigned SrcAlign, bool IsMemset,
6604                                                bool ZeroMemset,
6605                                                bool MemcpyStrSrc,
6606                                                MachineFunction &MF) const {
6607   // Don't use AdvSIMD to implement 16-byte memset. It would have taken one
6608   // instruction to materialize the v2i64 zero and one store (with restrictive
6609   // addressing mode). Just do two i64 store of zero-registers.
6610   bool Fast;
6611   const Function *F = MF.getFunction();
6612   if (Subtarget->hasFPARMv8() && !IsMemset && Size >= 16 &&
6613       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
6614                                        Attribute::NoImplicitFloat) &&
6615       (memOpAlign(SrcAlign, DstAlign, 16) ||
6616        (allowsMisalignedMemoryAccesses(MVT::f128, 0, 1, &Fast) && Fast)))
6617     return MVT::f128;
6618
6619   return Size >= 8 ? MVT::i64 : MVT::i32;
6620 }
6621
6622 // 12-bit optionally shifted immediates are legal for adds.
6623 bool AArch64TargetLowering::isLegalAddImmediate(int64_t Immed) const {
6624   if ((Immed >> 12) == 0 || ((Immed & 0xfff) == 0 && Immed >> 24 == 0))
6625     return true;
6626   return false;
6627 }
6628
6629 // Integer comparisons are implemented with ADDS/SUBS, so the range of valid
6630 // immediates is the same as for an add or a sub.
6631 bool AArch64TargetLowering::isLegalICmpImmediate(int64_t Immed) const {
6632   if (Immed < 0)
6633     Immed *= -1;
6634   return isLegalAddImmediate(Immed);
6635 }
6636
6637 /// isLegalAddressingMode - Return true if the addressing mode represented
6638 /// by AM is legal for this target, for a load/store of the specified type.
6639 bool AArch64TargetLowering::isLegalAddressingMode(const AddrMode &AM,
6640                                                   Type *Ty) const {
6641   // AArch64 has five basic addressing modes:
6642   //  reg
6643   //  reg + 9-bit signed offset
6644   //  reg + SIZE_IN_BYTES * 12-bit unsigned offset
6645   //  reg1 + reg2
6646   //  reg + SIZE_IN_BYTES * reg
6647
6648   // No global is ever allowed as a base.
6649   if (AM.BaseGV)
6650     return false;
6651
6652   // No reg+reg+imm addressing.
6653   if (AM.HasBaseReg && AM.BaseOffs && AM.Scale)
6654     return false;
6655
6656   // check reg + imm case:
6657   // i.e., reg + 0, reg + imm9, reg + SIZE_IN_BYTES * uimm12
6658   uint64_t NumBytes = 0;
6659   if (Ty->isSized()) {
6660     uint64_t NumBits = getDataLayout()->getTypeSizeInBits(Ty);
6661     NumBytes = NumBits / 8;
6662     if (!isPowerOf2_64(NumBits))
6663       NumBytes = 0;
6664   }
6665
6666   if (!AM.Scale) {
6667     int64_t Offset = AM.BaseOffs;
6668
6669     // 9-bit signed offset
6670     if (Offset >= -(1LL << 9) && Offset <= (1LL << 9) - 1)
6671       return true;
6672
6673     // 12-bit unsigned offset
6674     unsigned shift = Log2_64(NumBytes);
6675     if (NumBytes && Offset > 0 && (Offset / NumBytes) <= (1LL << 12) - 1 &&
6676         // Must be a multiple of NumBytes (NumBytes is a power of 2)
6677         (Offset >> shift) << shift == Offset)
6678       return true;
6679     return false;
6680   }
6681
6682   // Check reg1 + SIZE_IN_BYTES * reg2 and reg1 + reg2
6683
6684   if (!AM.Scale || AM.Scale == 1 ||
6685       (AM.Scale > 0 && (uint64_t)AM.Scale == NumBytes))
6686     return true;
6687   return false;
6688 }
6689
6690 int AArch64TargetLowering::getScalingFactorCost(const AddrMode &AM,
6691                                                 Type *Ty) const {
6692   // Scaling factors are not free at all.
6693   // Operands                     | Rt Latency
6694   // -------------------------------------------
6695   // Rt, [Xn, Xm]                 | 4
6696   // -------------------------------------------
6697   // Rt, [Xn, Xm, lsl #imm]       | Rn: 4 Rm: 5
6698   // Rt, [Xn, Wm, <extend> #imm]  |
6699   if (isLegalAddressingMode(AM, Ty))
6700     // Scale represents reg2 * scale, thus account for 1 if
6701     // it is not equal to 0 or 1.
6702     return AM.Scale != 0 && AM.Scale != 1;
6703   return -1;
6704 }
6705
6706 bool AArch64TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
6707   VT = VT.getScalarType();
6708
6709   if (!VT.isSimple())
6710     return false;
6711
6712   switch (VT.getSimpleVT().SimpleTy) {
6713   case MVT::f32:
6714   case MVT::f64:
6715     return true;
6716   default:
6717     break;
6718   }
6719
6720   return false;
6721 }
6722
6723 const MCPhysReg *
6724 AArch64TargetLowering::getScratchRegisters(CallingConv::ID) const {
6725   // LR is a callee-save register, but we must treat it as clobbered by any call
6726   // site. Hence we include LR in the scratch registers, which are in turn added
6727   // as implicit-defs for stackmaps and patchpoints.
6728   static const MCPhysReg ScratchRegs[] = {
6729     AArch64::X16, AArch64::X17, AArch64::LR, 0
6730   };
6731   return ScratchRegs;
6732 }
6733
6734 bool
6735 AArch64TargetLowering::isDesirableToCommuteWithShift(const SDNode *N) const {
6736   EVT VT = N->getValueType(0);
6737     // If N is unsigned bit extraction: ((x >> C) & mask), then do not combine
6738     // it with shift to let it be lowered to UBFX.
6739   if (N->getOpcode() == ISD::AND && (VT == MVT::i32 || VT == MVT::i64) &&
6740       isa<ConstantSDNode>(N->getOperand(1))) {
6741     uint64_t TruncMask = N->getConstantOperandVal(1);
6742     if (isMask_64(TruncMask) &&
6743       N->getOperand(0).getOpcode() == ISD::SRL &&
6744       isa<ConstantSDNode>(N->getOperand(0)->getOperand(1)))
6745       return false;
6746   }
6747   return true;
6748 }
6749
6750 bool AArch64TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
6751                                                               Type *Ty) const {
6752   assert(Ty->isIntegerTy());
6753
6754   unsigned BitSize = Ty->getPrimitiveSizeInBits();
6755   if (BitSize == 0)
6756     return false;
6757
6758   int64_t Val = Imm.getSExtValue();
6759   if (Val == 0 || AArch64_AM::isLogicalImmediate(Val, BitSize))
6760     return true;
6761
6762   if ((int64_t)Val < 0)
6763     Val = ~Val;
6764   if (BitSize == 32)
6765     Val &= (1LL << 32) - 1;
6766
6767   unsigned LZ = countLeadingZeros((uint64_t)Val);
6768   unsigned Shift = (63 - LZ) / 16;
6769   // MOVZ is free so return true for one or fewer MOVK.
6770   return (Shift < 3) ? true : false;
6771 }
6772
6773 // Generate SUBS and CSEL for integer abs.
6774 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
6775   EVT VT = N->getValueType(0);
6776
6777   SDValue N0 = N->getOperand(0);
6778   SDValue N1 = N->getOperand(1);
6779   SDLoc DL(N);
6780
6781   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
6782   // and change it to SUB and CSEL.
6783   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
6784       N0.getOpcode() == ISD::ADD && N0.getOperand(1) == N1 &&
6785       N1.getOpcode() == ISD::SRA && N1.getOperand(0) == N0.getOperand(0))
6786     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
6787       if (Y1C->getAPIntValue() == VT.getSizeInBits() - 1) {
6788         SDValue Neg = DAG.getNode(ISD::SUB, DL, VT, DAG.getConstant(0, VT),
6789                                   N0.getOperand(0));
6790         // Generate SUBS & CSEL.
6791         SDValue Cmp =
6792             DAG.getNode(AArch64ISD::SUBS, DL, DAG.getVTList(VT, MVT::i32),
6793                         N0.getOperand(0), DAG.getConstant(0, VT));
6794         return DAG.getNode(AArch64ISD::CSEL, DL, VT, N0.getOperand(0), Neg,
6795                            DAG.getConstant(AArch64CC::PL, MVT::i32),
6796                            SDValue(Cmp.getNode(), 1));
6797       }
6798   return SDValue();
6799 }
6800
6801 // performXorCombine - Attempts to handle integer ABS.
6802 static SDValue performXorCombine(SDNode *N, SelectionDAG &DAG,
6803                                  TargetLowering::DAGCombinerInfo &DCI,
6804                                  const AArch64Subtarget *Subtarget) {
6805   if (DCI.isBeforeLegalizeOps())
6806     return SDValue();
6807
6808   return performIntegerAbsCombine(N, DAG);
6809 }
6810
6811 SDValue
6812 AArch64TargetLowering::BuildSDIVPow2(SDNode *N, const APInt &Divisor,
6813                                      SelectionDAG &DAG,
6814                                      std::vector<SDNode *> *Created) const {
6815   // fold (sdiv X, pow2)
6816   EVT VT = N->getValueType(0);
6817   if ((VT != MVT::i32 && VT != MVT::i64) ||
6818       !(Divisor.isPowerOf2() || (-Divisor).isPowerOf2()))
6819     return SDValue();
6820
6821   SDLoc DL(N);
6822   SDValue N0 = N->getOperand(0);
6823   unsigned Lg2 = Divisor.countTrailingZeros();
6824   SDValue Zero = DAG.getConstant(0, VT);
6825   SDValue Pow2MinusOne = DAG.getConstant((1ULL << Lg2) - 1, VT);
6826
6827   // Add (N0 < 0) ? Pow2 - 1 : 0;
6828   SDValue CCVal;
6829   SDValue Cmp = getAArch64Cmp(N0, Zero, ISD::SETLT, CCVal, DAG, DL);
6830   SDValue Add = DAG.getNode(ISD::ADD, DL, VT, N0, Pow2MinusOne);
6831   SDValue CSel = DAG.getNode(AArch64ISD::CSEL, DL, VT, Add, N0, CCVal, Cmp);
6832
6833   if (Created) {
6834     Created->push_back(Cmp.getNode());
6835     Created->push_back(Add.getNode());
6836     Created->push_back(CSel.getNode());
6837   }
6838
6839   // Divide by pow2.
6840   SDValue SRA =
6841       DAG.getNode(ISD::SRA, DL, VT, CSel, DAG.getConstant(Lg2, MVT::i64));
6842
6843   // If we're dividing by a positive value, we're done.  Otherwise, we must
6844   // negate the result.
6845   if (Divisor.isNonNegative())
6846     return SRA;
6847
6848   if (Created)
6849     Created->push_back(SRA.getNode());
6850   return DAG.getNode(ISD::SUB, DL, VT, DAG.getConstant(0, VT), SRA);
6851 }
6852
6853 static SDValue performMulCombine(SDNode *N, SelectionDAG &DAG,
6854                                  TargetLowering::DAGCombinerInfo &DCI,
6855                                  const AArch64Subtarget *Subtarget) {
6856   if (DCI.isBeforeLegalizeOps())
6857     return SDValue();
6858
6859   // Multiplication of a power of two plus/minus one can be done more
6860   // cheaply as as shift+add/sub. For now, this is true unilaterally. If
6861   // future CPUs have a cheaper MADD instruction, this may need to be
6862   // gated on a subtarget feature. For Cyclone, 32-bit MADD is 4 cycles and
6863   // 64-bit is 5 cycles, so this is always a win.
6864   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
6865     APInt Value = C->getAPIntValue();
6866     EVT VT = N->getValueType(0);
6867     if (Value.isNonNegative()) {
6868       // (mul x, 2^N + 1) => (add (shl x, N), x)
6869       APInt VM1 = Value - 1;
6870       if (VM1.isPowerOf2()) {
6871         SDValue ShiftedVal =
6872             DAG.getNode(ISD::SHL, SDLoc(N), VT, N->getOperand(0),
6873                         DAG.getConstant(VM1.logBase2(), MVT::i64));
6874         return DAG.getNode(ISD::ADD, SDLoc(N), VT, ShiftedVal,
6875                            N->getOperand(0));
6876       }
6877       // (mul x, 2^N - 1) => (sub (shl x, N), x)
6878       APInt VP1 = Value + 1;
6879       if (VP1.isPowerOf2()) {
6880         SDValue ShiftedVal =
6881             DAG.getNode(ISD::SHL, SDLoc(N), VT, N->getOperand(0),
6882                         DAG.getConstant(VP1.logBase2(), MVT::i64));
6883         return DAG.getNode(ISD::SUB, SDLoc(N), VT, ShiftedVal,
6884                            N->getOperand(0));
6885       }
6886     } else {
6887       // (mul x, -(2^N + 1)) => - (add (shl x, N), x)
6888       APInt VNM1 = -Value - 1;
6889       if (VNM1.isPowerOf2()) {
6890         SDValue ShiftedVal =
6891             DAG.getNode(ISD::SHL, SDLoc(N), VT, N->getOperand(0),
6892                         DAG.getConstant(VNM1.logBase2(), MVT::i64));
6893         SDValue Add =
6894             DAG.getNode(ISD::ADD, SDLoc(N), VT, ShiftedVal, N->getOperand(0));
6895         return DAG.getNode(ISD::SUB, SDLoc(N), VT, DAG.getConstant(0, VT), Add);
6896       }
6897       // (mul x, -(2^N - 1)) => (sub x, (shl x, N))
6898       APInt VNP1 = -Value + 1;
6899       if (VNP1.isPowerOf2()) {
6900         SDValue ShiftedVal =
6901             DAG.getNode(ISD::SHL, SDLoc(N), VT, N->getOperand(0),
6902                         DAG.getConstant(VNP1.logBase2(), MVT::i64));
6903         return DAG.getNode(ISD::SUB, SDLoc(N), VT, N->getOperand(0),
6904                            ShiftedVal);
6905       }
6906     }
6907   }
6908   return SDValue();
6909 }
6910
6911 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
6912                                                          SelectionDAG &DAG) {
6913   // Take advantage of vector comparisons producing 0 or -1 in each lane to
6914   // optimize away operation when it's from a constant.
6915   //
6916   // The general transformation is:
6917   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
6918   //       AND(VECTOR_CMP(x,y), constant2)
6919   //    constant2 = UNARYOP(constant)
6920
6921   // Early exit if this isn't a vector operation, the operand of the
6922   // unary operation isn't a bitwise AND, or if the sizes of the operations
6923   // aren't the same.
6924   EVT VT = N->getValueType(0);
6925   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
6926       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
6927       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
6928     return SDValue();
6929
6930   // Now check that the other operand of the AND is a constant. We could
6931   // make the transformation for non-constant splats as well, but it's unclear
6932   // that would be a benefit as it would not eliminate any operations, just
6933   // perform one more step in scalar code before moving to the vector unit.
6934   if (BuildVectorSDNode *BV =
6935           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
6936     // Bail out if the vector isn't a constant.
6937     if (!BV->isConstant())
6938       return SDValue();
6939
6940     // Everything checks out. Build up the new and improved node.
6941     SDLoc DL(N);
6942     EVT IntVT = BV->getValueType(0);
6943     // Create a new constant of the appropriate type for the transformed
6944     // DAG.
6945     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
6946     // The AND node needs bitcasts to/from an integer vector type around it.
6947     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
6948     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
6949                                  N->getOperand(0)->getOperand(0), MaskConst);
6950     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
6951     return Res;
6952   }
6953
6954   return SDValue();
6955 }
6956
6957 static SDValue performIntToFpCombine(SDNode *N, SelectionDAG &DAG,
6958                                      const AArch64Subtarget *Subtarget) {
6959   // First try to optimize away the conversion when it's conditionally from
6960   // a constant. Vectors only.
6961   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
6962   if (Res != SDValue())
6963     return Res;
6964
6965   EVT VT = N->getValueType(0);
6966   if (VT != MVT::f32 && VT != MVT::f64)
6967     return SDValue();
6968
6969   // Only optimize when the source and destination types have the same width.
6970   if (VT.getSizeInBits() != N->getOperand(0).getValueType().getSizeInBits())
6971     return SDValue();
6972
6973   // If the result of an integer load is only used by an integer-to-float
6974   // conversion, use a fp load instead and a AdvSIMD scalar {S|U}CVTF instead.
6975   // This eliminates an "integer-to-vector-move UOP and improve throughput.
6976   SDValue N0 = N->getOperand(0);
6977   if (Subtarget->hasNEON() && ISD::isNormalLoad(N0.getNode()) && N0.hasOneUse() &&
6978       // Do not change the width of a volatile load.
6979       !cast<LoadSDNode>(N0)->isVolatile()) {
6980     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
6981     SDValue Load = DAG.getLoad(VT, SDLoc(N), LN0->getChain(), LN0->getBasePtr(),
6982                                LN0->getPointerInfo(), LN0->isVolatile(),
6983                                LN0->isNonTemporal(), LN0->isInvariant(),
6984                                LN0->getAlignment());
6985
6986     // Make sure successors of the original load stay after it by updating them
6987     // to use the new Chain.
6988     DAG.ReplaceAllUsesOfValueWith(SDValue(LN0, 1), Load.getValue(1));
6989
6990     unsigned Opcode =
6991         (N->getOpcode() == ISD::SINT_TO_FP) ? AArch64ISD::SITOF : AArch64ISD::UITOF;
6992     return DAG.getNode(Opcode, SDLoc(N), VT, Load);
6993   }
6994
6995   return SDValue();
6996 }
6997
6998 /// An EXTR instruction is made up of two shifts, ORed together. This helper
6999 /// searches for and classifies those shifts.
7000 static bool findEXTRHalf(SDValue N, SDValue &Src, uint32_t &ShiftAmount,
7001                          bool &FromHi) {
7002   if (N.getOpcode() == ISD::SHL)
7003     FromHi = false;
7004   else if (N.getOpcode() == ISD::SRL)
7005     FromHi = true;
7006   else
7007     return false;
7008
7009   if (!isa<ConstantSDNode>(N.getOperand(1)))
7010     return false;
7011
7012   ShiftAmount = N->getConstantOperandVal(1);
7013   Src = N->getOperand(0);
7014   return true;
7015 }
7016
7017 /// EXTR instruction extracts a contiguous chunk of bits from two existing
7018 /// registers viewed as a high/low pair. This function looks for the pattern:
7019 /// (or (shl VAL1, #N), (srl VAL2, #RegWidth-N)) and replaces it with an
7020 /// EXTR. Can't quite be done in TableGen because the two immediates aren't
7021 /// independent.
7022 static SDValue tryCombineToEXTR(SDNode *N,
7023                                 TargetLowering::DAGCombinerInfo &DCI) {
7024   SelectionDAG &DAG = DCI.DAG;
7025   SDLoc DL(N);
7026   EVT VT = N->getValueType(0);
7027
7028   assert(N->getOpcode() == ISD::OR && "Unexpected root");
7029
7030   if (VT != MVT::i32 && VT != MVT::i64)
7031     return SDValue();
7032
7033   SDValue LHS;
7034   uint32_t ShiftLHS = 0;
7035   bool LHSFromHi = 0;
7036   if (!findEXTRHalf(N->getOperand(0), LHS, ShiftLHS, LHSFromHi))
7037     return SDValue();
7038
7039   SDValue RHS;
7040   uint32_t ShiftRHS = 0;
7041   bool RHSFromHi = 0;
7042   if (!findEXTRHalf(N->getOperand(1), RHS, ShiftRHS, RHSFromHi))
7043     return SDValue();
7044
7045   // If they're both trying to come from the high part of the register, they're
7046   // not really an EXTR.
7047   if (LHSFromHi == RHSFromHi)
7048     return SDValue();
7049
7050   if (ShiftLHS + ShiftRHS != VT.getSizeInBits())
7051     return SDValue();
7052
7053   if (LHSFromHi) {
7054     std::swap(LHS, RHS);
7055     std::swap(ShiftLHS, ShiftRHS);
7056   }
7057
7058   return DAG.getNode(AArch64ISD::EXTR, DL, VT, LHS, RHS,
7059                      DAG.getConstant(ShiftRHS, MVT::i64));
7060 }
7061
7062 static SDValue tryCombineToBSL(SDNode *N,
7063                                 TargetLowering::DAGCombinerInfo &DCI) {
7064   EVT VT = N->getValueType(0);
7065   SelectionDAG &DAG = DCI.DAG;
7066   SDLoc DL(N);
7067
7068   if (!VT.isVector())
7069     return SDValue();
7070
7071   SDValue N0 = N->getOperand(0);
7072   if (N0.getOpcode() != ISD::AND)
7073     return SDValue();
7074
7075   SDValue N1 = N->getOperand(1);
7076   if (N1.getOpcode() != ISD::AND)
7077     return SDValue();
7078
7079   // We only have to look for constant vectors here since the general, variable
7080   // case can be handled in TableGen.
7081   unsigned Bits = VT.getVectorElementType().getSizeInBits();
7082   uint64_t BitMask = Bits == 64 ? -1ULL : ((1ULL << Bits) - 1);
7083   for (int i = 1; i >= 0; --i)
7084     for (int j = 1; j >= 0; --j) {
7085       BuildVectorSDNode *BVN0 = dyn_cast<BuildVectorSDNode>(N0->getOperand(i));
7086       BuildVectorSDNode *BVN1 = dyn_cast<BuildVectorSDNode>(N1->getOperand(j));
7087       if (!BVN0 || !BVN1)
7088         continue;
7089
7090       bool FoundMatch = true;
7091       for (unsigned k = 0; k < VT.getVectorNumElements(); ++k) {
7092         ConstantSDNode *CN0 = dyn_cast<ConstantSDNode>(BVN0->getOperand(k));
7093         ConstantSDNode *CN1 = dyn_cast<ConstantSDNode>(BVN1->getOperand(k));
7094         if (!CN0 || !CN1 ||
7095             CN0->getZExtValue() != (BitMask & ~CN1->getZExtValue())) {
7096           FoundMatch = false;
7097           break;
7098         }
7099       }
7100
7101       if (FoundMatch)
7102         return DAG.getNode(AArch64ISD::BSL, DL, VT, SDValue(BVN0, 0),
7103                            N0->getOperand(1 - i), N1->getOperand(1 - j));
7104     }
7105
7106   return SDValue();
7107 }
7108
7109 static SDValue performORCombine(SDNode *N, TargetLowering::DAGCombinerInfo &DCI,
7110                                 const AArch64Subtarget *Subtarget) {
7111   // Attempt to form an EXTR from (or (shl VAL1, #N), (srl VAL2, #RegWidth-N))
7112   if (!EnableAArch64ExtrGeneration)
7113     return SDValue();
7114   SelectionDAG &DAG = DCI.DAG;
7115   EVT VT = N->getValueType(0);
7116
7117   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
7118     return SDValue();
7119
7120   SDValue Res = tryCombineToEXTR(N, DCI);
7121   if (Res.getNode())
7122     return Res;
7123
7124   Res = tryCombineToBSL(N, DCI);
7125   if (Res.getNode())
7126     return Res;
7127
7128   return SDValue();
7129 }
7130
7131 static SDValue performBitcastCombine(SDNode *N,
7132                                      TargetLowering::DAGCombinerInfo &DCI,
7133                                      SelectionDAG &DAG) {
7134   // Wait 'til after everything is legalized to try this. That way we have
7135   // legal vector types and such.
7136   if (DCI.isBeforeLegalizeOps())
7137     return SDValue();
7138
7139   // Remove extraneous bitcasts around an extract_subvector.
7140   // For example,
7141   //    (v4i16 (bitconvert
7142   //             (extract_subvector (v2i64 (bitconvert (v8i16 ...)), (i64 1)))))
7143   //  becomes
7144   //    (extract_subvector ((v8i16 ...), (i64 4)))
7145
7146   // Only interested in 64-bit vectors as the ultimate result.
7147   EVT VT = N->getValueType(0);
7148   if (!VT.isVector())
7149     return SDValue();
7150   if (VT.getSimpleVT().getSizeInBits() != 64)
7151     return SDValue();
7152   // Is the operand an extract_subvector starting at the beginning or halfway
7153   // point of the vector? A low half may also come through as an
7154   // EXTRACT_SUBREG, so look for that, too.
7155   SDValue Op0 = N->getOperand(0);
7156   if (Op0->getOpcode() != ISD::EXTRACT_SUBVECTOR &&
7157       !(Op0->isMachineOpcode() &&
7158         Op0->getMachineOpcode() == AArch64::EXTRACT_SUBREG))
7159     return SDValue();
7160   uint64_t idx = cast<ConstantSDNode>(Op0->getOperand(1))->getZExtValue();
7161   if (Op0->getOpcode() == ISD::EXTRACT_SUBVECTOR) {
7162     if (Op0->getValueType(0).getVectorNumElements() != idx && idx != 0)
7163       return SDValue();
7164   } else if (Op0->getMachineOpcode() == AArch64::EXTRACT_SUBREG) {
7165     if (idx != AArch64::dsub)
7166       return SDValue();
7167     // The dsub reference is equivalent to a lane zero subvector reference.
7168     idx = 0;
7169   }
7170   // Look through the bitcast of the input to the extract.
7171   if (Op0->getOperand(0)->getOpcode() != ISD::BITCAST)
7172     return SDValue();
7173   SDValue Source = Op0->getOperand(0)->getOperand(0);
7174   // If the source type has twice the number of elements as our destination
7175   // type, we know this is an extract of the high or low half of the vector.
7176   EVT SVT = Source->getValueType(0);
7177   if (SVT.getVectorNumElements() != VT.getVectorNumElements() * 2)
7178     return SDValue();
7179
7180   DEBUG(dbgs() << "aarch64-lower: bitcast extract_subvector simplification\n");
7181
7182   // Create the simplified form to just extract the low or high half of the
7183   // vector directly rather than bothering with the bitcasts.
7184   SDLoc dl(N);
7185   unsigned NumElements = VT.getVectorNumElements();
7186   if (idx) {
7187     SDValue HalfIdx = DAG.getConstant(NumElements, MVT::i64);
7188     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, Source, HalfIdx);
7189   } else {
7190     SDValue SubReg = DAG.getTargetConstant(AArch64::dsub, MVT::i32);
7191     return SDValue(DAG.getMachineNode(TargetOpcode::EXTRACT_SUBREG, dl, VT,
7192                                       Source, SubReg),
7193                    0);
7194   }
7195 }
7196
7197 static SDValue performConcatVectorsCombine(SDNode *N,
7198                                            TargetLowering::DAGCombinerInfo &DCI,
7199                                            SelectionDAG &DAG) {
7200   // Wait 'til after everything is legalized to try this. That way we have
7201   // legal vector types and such.
7202   if (DCI.isBeforeLegalizeOps())
7203     return SDValue();
7204
7205   SDLoc dl(N);
7206   EVT VT = N->getValueType(0);
7207
7208   // If we see a (concat_vectors (v1x64 A), (v1x64 A)) it's really a vector
7209   // splat. The indexed instructions are going to be expecting a DUPLANE64, so
7210   // canonicalise to that.
7211   if (N->getOperand(0) == N->getOperand(1) && VT.getVectorNumElements() == 2) {
7212     assert(VT.getVectorElementType().getSizeInBits() == 64);
7213     return DAG.getNode(AArch64ISD::DUPLANE64, dl, VT,
7214                        WidenVector(N->getOperand(0), DAG),
7215                        DAG.getConstant(0, MVT::i64));
7216   }
7217
7218   // Canonicalise concat_vectors so that the right-hand vector has as few
7219   // bit-casts as possible before its real operation. The primary matching
7220   // destination for these operations will be the narrowing "2" instructions,
7221   // which depend on the operation being performed on this right-hand vector.
7222   // For example,
7223   //    (concat_vectors LHS,  (v1i64 (bitconvert (v4i16 RHS))))
7224   // becomes
7225   //    (bitconvert (concat_vectors (v4i16 (bitconvert LHS)), RHS))
7226
7227   SDValue Op1 = N->getOperand(1);
7228   if (Op1->getOpcode() != ISD::BITCAST)
7229     return SDValue();
7230   SDValue RHS = Op1->getOperand(0);
7231   MVT RHSTy = RHS.getValueType().getSimpleVT();
7232   // If the RHS is not a vector, this is not the pattern we're looking for.
7233   if (!RHSTy.isVector())
7234     return SDValue();
7235
7236   DEBUG(dbgs() << "aarch64-lower: concat_vectors bitcast simplification\n");
7237
7238   MVT ConcatTy = MVT::getVectorVT(RHSTy.getVectorElementType(),
7239                                   RHSTy.getVectorNumElements() * 2);
7240   return DAG.getNode(
7241       ISD::BITCAST, dl, VT,
7242       DAG.getNode(ISD::CONCAT_VECTORS, dl, ConcatTy,
7243                   DAG.getNode(ISD::BITCAST, dl, RHSTy, N->getOperand(0)), RHS));
7244 }
7245
7246 static SDValue tryCombineFixedPointConvert(SDNode *N,
7247                                            TargetLowering::DAGCombinerInfo &DCI,
7248                                            SelectionDAG &DAG) {
7249   // Wait 'til after everything is legalized to try this. That way we have
7250   // legal vector types and such.
7251   if (DCI.isBeforeLegalizeOps())
7252     return SDValue();
7253   // Transform a scalar conversion of a value from a lane extract into a
7254   // lane extract of a vector conversion. E.g., from foo1 to foo2:
7255   // double foo1(int64x2_t a) { return vcvtd_n_f64_s64(a[1], 9); }
7256   // double foo2(int64x2_t a) { return vcvtq_n_f64_s64(a, 9)[1]; }
7257   //
7258   // The second form interacts better with instruction selection and the
7259   // register allocator to avoid cross-class register copies that aren't
7260   // coalescable due to a lane reference.
7261
7262   // Check the operand and see if it originates from a lane extract.
7263   SDValue Op1 = N->getOperand(1);
7264   if (Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT) {
7265     // Yep, no additional predication needed. Perform the transform.
7266     SDValue IID = N->getOperand(0);
7267     SDValue Shift = N->getOperand(2);
7268     SDValue Vec = Op1.getOperand(0);
7269     SDValue Lane = Op1.getOperand(1);
7270     EVT ResTy = N->getValueType(0);
7271     EVT VecResTy;
7272     SDLoc DL(N);
7273
7274     // The vector width should be 128 bits by the time we get here, even
7275     // if it started as 64 bits (the extract_vector handling will have
7276     // done so).
7277     assert(Vec.getValueType().getSizeInBits() == 128 &&
7278            "unexpected vector size on extract_vector_elt!");
7279     if (Vec.getValueType() == MVT::v4i32)
7280       VecResTy = MVT::v4f32;
7281     else if (Vec.getValueType() == MVT::v2i64)
7282       VecResTy = MVT::v2f64;
7283     else
7284       llvm_unreachable("unexpected vector type!");
7285
7286     SDValue Convert =
7287         DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VecResTy, IID, Vec, Shift);
7288     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, ResTy, Convert, Lane);
7289   }
7290   return SDValue();
7291 }
7292
7293 // AArch64 high-vector "long" operations are formed by performing the non-high
7294 // version on an extract_subvector of each operand which gets the high half:
7295 //
7296 //  (longop2 LHS, RHS) == (longop (extract_high LHS), (extract_high RHS))
7297 //
7298 // However, there are cases which don't have an extract_high explicitly, but
7299 // have another operation that can be made compatible with one for free. For
7300 // example:
7301 //
7302 //  (dupv64 scalar) --> (extract_high (dup128 scalar))
7303 //
7304 // This routine does the actual conversion of such DUPs, once outer routines
7305 // have determined that everything else is in order.
7306 static SDValue tryExtendDUPToExtractHigh(SDValue N, SelectionDAG &DAG) {
7307   // We can handle most types of duplicate, but the lane ones have an extra
7308   // operand saying *which* lane, so we need to know.
7309   bool IsDUPLANE;
7310   switch (N.getOpcode()) {
7311   case AArch64ISD::DUP:
7312     IsDUPLANE = false;
7313     break;
7314   case AArch64ISD::DUPLANE8:
7315   case AArch64ISD::DUPLANE16:
7316   case AArch64ISD::DUPLANE32:
7317   case AArch64ISD::DUPLANE64:
7318     IsDUPLANE = true;
7319     break;
7320   default:
7321     return SDValue();
7322   }
7323
7324   MVT NarrowTy = N.getSimpleValueType();
7325   if (!NarrowTy.is64BitVector())
7326     return SDValue();
7327
7328   MVT ElementTy = NarrowTy.getVectorElementType();
7329   unsigned NumElems = NarrowTy.getVectorNumElements();
7330   MVT NewDUPVT = MVT::getVectorVT(ElementTy, NumElems * 2);
7331
7332   SDValue NewDUP;
7333   if (IsDUPLANE)
7334     NewDUP = DAG.getNode(N.getOpcode(), SDLoc(N), NewDUPVT, N.getOperand(0),
7335                          N.getOperand(1));
7336   else
7337     NewDUP = DAG.getNode(AArch64ISD::DUP, SDLoc(N), NewDUPVT, N.getOperand(0));
7338
7339   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, SDLoc(N.getNode()), NarrowTy,
7340                      NewDUP, DAG.getConstant(NumElems, MVT::i64));
7341 }
7342
7343 static bool isEssentiallyExtractSubvector(SDValue N) {
7344   if (N.getOpcode() == ISD::EXTRACT_SUBVECTOR)
7345     return true;
7346
7347   return N.getOpcode() == ISD::BITCAST &&
7348          N.getOperand(0).getOpcode() == ISD::EXTRACT_SUBVECTOR;
7349 }
7350
7351 /// \brief Helper structure to keep track of ISD::SET_CC operands.
7352 struct GenericSetCCInfo {
7353   const SDValue *Opnd0;
7354   const SDValue *Opnd1;
7355   ISD::CondCode CC;
7356 };
7357
7358 /// \brief Helper structure to keep track of a SET_CC lowered into AArch64 code.
7359 struct AArch64SetCCInfo {
7360   const SDValue *Cmp;
7361   AArch64CC::CondCode CC;
7362 };
7363
7364 /// \brief Helper structure to keep track of SetCC information.
7365 union SetCCInfo {
7366   GenericSetCCInfo Generic;
7367   AArch64SetCCInfo AArch64;
7368 };
7369
7370 /// \brief Helper structure to be able to read SetCC information.  If set to
7371 /// true, IsAArch64 field, Info is a AArch64SetCCInfo, otherwise Info is a
7372 /// GenericSetCCInfo.
7373 struct SetCCInfoAndKind {
7374   SetCCInfo Info;
7375   bool IsAArch64;
7376 };
7377
7378 /// \brief Check whether or not \p Op is a SET_CC operation, either a generic or
7379 /// an
7380 /// AArch64 lowered one.
7381 /// \p SetCCInfo is filled accordingly.
7382 /// \post SetCCInfo is meanginfull only when this function returns true.
7383 /// \return True when Op is a kind of SET_CC operation.
7384 static bool isSetCC(SDValue Op, SetCCInfoAndKind &SetCCInfo) {
7385   // If this is a setcc, this is straight forward.
7386   if (Op.getOpcode() == ISD::SETCC) {
7387     SetCCInfo.Info.Generic.Opnd0 = &Op.getOperand(0);
7388     SetCCInfo.Info.Generic.Opnd1 = &Op.getOperand(1);
7389     SetCCInfo.Info.Generic.CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
7390     SetCCInfo.IsAArch64 = false;
7391     return true;
7392   }
7393   // Otherwise, check if this is a matching csel instruction.
7394   // In other words:
7395   // - csel 1, 0, cc
7396   // - csel 0, 1, !cc
7397   if (Op.getOpcode() != AArch64ISD::CSEL)
7398     return false;
7399   // Set the information about the operands.
7400   // TODO: we want the operands of the Cmp not the csel
7401   SetCCInfo.Info.AArch64.Cmp = &Op.getOperand(3);
7402   SetCCInfo.IsAArch64 = true;
7403   SetCCInfo.Info.AArch64.CC = static_cast<AArch64CC::CondCode>(
7404       cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
7405
7406   // Check that the operands matches the constraints:
7407   // (1) Both operands must be constants.
7408   // (2) One must be 1 and the other must be 0.
7409   ConstantSDNode *TValue = dyn_cast<ConstantSDNode>(Op.getOperand(0));
7410   ConstantSDNode *FValue = dyn_cast<ConstantSDNode>(Op.getOperand(1));
7411
7412   // Check (1).
7413   if (!TValue || !FValue)
7414     return false;
7415
7416   // Check (2).
7417   if (!TValue->isOne()) {
7418     // Update the comparison when we are interested in !cc.
7419     std::swap(TValue, FValue);
7420     SetCCInfo.Info.AArch64.CC =
7421         AArch64CC::getInvertedCondCode(SetCCInfo.Info.AArch64.CC);
7422   }
7423   return TValue->isOne() && FValue->isNullValue();
7424 }
7425
7426 // Returns true if Op is setcc or zext of setcc.
7427 static bool isSetCCOrZExtSetCC(const SDValue& Op, SetCCInfoAndKind &Info) {
7428   if (isSetCC(Op, Info))
7429     return true;
7430   return ((Op.getOpcode() == ISD::ZERO_EXTEND) &&
7431     isSetCC(Op->getOperand(0), Info));
7432 }
7433
7434 // The folding we want to perform is:
7435 // (add x, [zext] (setcc cc ...) )
7436 //   -->
7437 // (csel x, (add x, 1), !cc ...)
7438 //
7439 // The latter will get matched to a CSINC instruction.
7440 static SDValue performSetccAddFolding(SDNode *Op, SelectionDAG &DAG) {
7441   assert(Op && Op->getOpcode() == ISD::ADD && "Unexpected operation!");
7442   SDValue LHS = Op->getOperand(0);
7443   SDValue RHS = Op->getOperand(1);
7444   SetCCInfoAndKind InfoAndKind;
7445
7446   // If neither operand is a SET_CC, give up.
7447   if (!isSetCCOrZExtSetCC(LHS, InfoAndKind)) {
7448     std::swap(LHS, RHS);
7449     if (!isSetCCOrZExtSetCC(LHS, InfoAndKind))
7450       return SDValue();
7451   }
7452
7453   // FIXME: This could be generatized to work for FP comparisons.
7454   EVT CmpVT = InfoAndKind.IsAArch64
7455                   ? InfoAndKind.Info.AArch64.Cmp->getOperand(0).getValueType()
7456                   : InfoAndKind.Info.Generic.Opnd0->getValueType();
7457   if (CmpVT != MVT::i32 && CmpVT != MVT::i64)
7458     return SDValue();
7459
7460   SDValue CCVal;
7461   SDValue Cmp;
7462   SDLoc dl(Op);
7463   if (InfoAndKind.IsAArch64) {
7464     CCVal = DAG.getConstant(
7465         AArch64CC::getInvertedCondCode(InfoAndKind.Info.AArch64.CC), MVT::i32);
7466     Cmp = *InfoAndKind.Info.AArch64.Cmp;
7467   } else
7468     Cmp = getAArch64Cmp(*InfoAndKind.Info.Generic.Opnd0,
7469                       *InfoAndKind.Info.Generic.Opnd1,
7470                       ISD::getSetCCInverse(InfoAndKind.Info.Generic.CC, true),
7471                       CCVal, DAG, dl);
7472
7473   EVT VT = Op->getValueType(0);
7474   LHS = DAG.getNode(ISD::ADD, dl, VT, RHS, DAG.getConstant(1, VT));
7475   return DAG.getNode(AArch64ISD::CSEL, dl, VT, RHS, LHS, CCVal, Cmp);
7476 }
7477
7478 // The basic add/sub long vector instructions have variants with "2" on the end
7479 // which act on the high-half of their inputs. They are normally matched by
7480 // patterns like:
7481 //
7482 // (add (zeroext (extract_high LHS)),
7483 //      (zeroext (extract_high RHS)))
7484 // -> uaddl2 vD, vN, vM
7485 //
7486 // However, if one of the extracts is something like a duplicate, this
7487 // instruction can still be used profitably. This function puts the DAG into a
7488 // more appropriate form for those patterns to trigger.
7489 static SDValue performAddSubLongCombine(SDNode *N,
7490                                         TargetLowering::DAGCombinerInfo &DCI,
7491                                         SelectionDAG &DAG) {
7492   if (DCI.isBeforeLegalizeOps())
7493     return SDValue();
7494
7495   MVT VT = N->getSimpleValueType(0);
7496   if (!VT.is128BitVector()) {
7497     if (N->getOpcode() == ISD::ADD)
7498       return performSetccAddFolding(N, DAG);
7499     return SDValue();
7500   }
7501
7502   // Make sure both branches are extended in the same way.
7503   SDValue LHS = N->getOperand(0);
7504   SDValue RHS = N->getOperand(1);
7505   if ((LHS.getOpcode() != ISD::ZERO_EXTEND &&
7506        LHS.getOpcode() != ISD::SIGN_EXTEND) ||
7507       LHS.getOpcode() != RHS.getOpcode())
7508     return SDValue();
7509
7510   unsigned ExtType = LHS.getOpcode();
7511
7512   // It's not worth doing if at least one of the inputs isn't already an
7513   // extract, but we don't know which it'll be so we have to try both.
7514   if (isEssentiallyExtractSubvector(LHS.getOperand(0))) {
7515     RHS = tryExtendDUPToExtractHigh(RHS.getOperand(0), DAG);
7516     if (!RHS.getNode())
7517       return SDValue();
7518
7519     RHS = DAG.getNode(ExtType, SDLoc(N), VT, RHS);
7520   } else if (isEssentiallyExtractSubvector(RHS.getOperand(0))) {
7521     LHS = tryExtendDUPToExtractHigh(LHS.getOperand(0), DAG);
7522     if (!LHS.getNode())
7523       return SDValue();
7524
7525     LHS = DAG.getNode(ExtType, SDLoc(N), VT, LHS);
7526   }
7527
7528   return DAG.getNode(N->getOpcode(), SDLoc(N), VT, LHS, RHS);
7529 }
7530
7531 // Massage DAGs which we can use the high-half "long" operations on into
7532 // something isel will recognize better. E.g.
7533 //
7534 // (aarch64_neon_umull (extract_high vec) (dupv64 scalar)) -->
7535 //   (aarch64_neon_umull (extract_high (v2i64 vec)))
7536 //                     (extract_high (v2i64 (dup128 scalar)))))
7537 //
7538 static SDValue tryCombineLongOpWithDup(unsigned IID, SDNode *N,
7539                                        TargetLowering::DAGCombinerInfo &DCI,
7540                                        SelectionDAG &DAG) {
7541   if (DCI.isBeforeLegalizeOps())
7542     return SDValue();
7543
7544   SDValue LHS = N->getOperand(1);
7545   SDValue RHS = N->getOperand(2);
7546   assert(LHS.getValueType().is64BitVector() &&
7547          RHS.getValueType().is64BitVector() &&
7548          "unexpected shape for long operation");
7549
7550   // Either node could be a DUP, but it's not worth doing both of them (you'd
7551   // just as well use the non-high version) so look for a corresponding extract
7552   // operation on the other "wing".
7553   if (isEssentiallyExtractSubvector(LHS)) {
7554     RHS = tryExtendDUPToExtractHigh(RHS, DAG);
7555     if (!RHS.getNode())
7556       return SDValue();
7557   } else if (isEssentiallyExtractSubvector(RHS)) {
7558     LHS = tryExtendDUPToExtractHigh(LHS, DAG);
7559     if (!LHS.getNode())
7560       return SDValue();
7561   }
7562
7563   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, SDLoc(N), N->getValueType(0),
7564                      N->getOperand(0), LHS, RHS);
7565 }
7566
7567 static SDValue tryCombineShiftImm(unsigned IID, SDNode *N, SelectionDAG &DAG) {
7568   MVT ElemTy = N->getSimpleValueType(0).getScalarType();
7569   unsigned ElemBits = ElemTy.getSizeInBits();
7570
7571   int64_t ShiftAmount;
7572   if (BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(N->getOperand(2))) {
7573     APInt SplatValue, SplatUndef;
7574     unsigned SplatBitSize;
7575     bool HasAnyUndefs;
7576     if (!BVN->isConstantSplat(SplatValue, SplatUndef, SplatBitSize,
7577                               HasAnyUndefs, ElemBits) ||
7578         SplatBitSize != ElemBits)
7579       return SDValue();
7580
7581     ShiftAmount = SplatValue.getSExtValue();
7582   } else if (ConstantSDNode *CVN = dyn_cast<ConstantSDNode>(N->getOperand(2))) {
7583     ShiftAmount = CVN->getSExtValue();
7584   } else
7585     return SDValue();
7586
7587   unsigned Opcode;
7588   bool IsRightShift;
7589   switch (IID) {
7590   default:
7591     llvm_unreachable("Unknown shift intrinsic");
7592   case Intrinsic::aarch64_neon_sqshl:
7593     Opcode = AArch64ISD::SQSHL_I;
7594     IsRightShift = false;
7595     break;
7596   case Intrinsic::aarch64_neon_uqshl:
7597     Opcode = AArch64ISD::UQSHL_I;
7598     IsRightShift = false;
7599     break;
7600   case Intrinsic::aarch64_neon_srshl:
7601     Opcode = AArch64ISD::SRSHR_I;
7602     IsRightShift = true;
7603     break;
7604   case Intrinsic::aarch64_neon_urshl:
7605     Opcode = AArch64ISD::URSHR_I;
7606     IsRightShift = true;
7607     break;
7608   case Intrinsic::aarch64_neon_sqshlu:
7609     Opcode = AArch64ISD::SQSHLU_I;
7610     IsRightShift = false;
7611     break;
7612   }
7613
7614   if (IsRightShift && ShiftAmount <= -1 && ShiftAmount >= -(int)ElemBits)
7615     return DAG.getNode(Opcode, SDLoc(N), N->getValueType(0), N->getOperand(1),
7616                        DAG.getConstant(-ShiftAmount, MVT::i32));
7617   else if (!IsRightShift && ShiftAmount >= 0 && ShiftAmount < ElemBits)
7618     return DAG.getNode(Opcode, SDLoc(N), N->getValueType(0), N->getOperand(1),
7619                        DAG.getConstant(ShiftAmount, MVT::i32));
7620
7621   return SDValue();
7622 }
7623
7624 // The CRC32[BH] instructions ignore the high bits of their data operand. Since
7625 // the intrinsics must be legal and take an i32, this means there's almost
7626 // certainly going to be a zext in the DAG which we can eliminate.
7627 static SDValue tryCombineCRC32(unsigned Mask, SDNode *N, SelectionDAG &DAG) {
7628   SDValue AndN = N->getOperand(2);
7629   if (AndN.getOpcode() != ISD::AND)
7630     return SDValue();
7631
7632   ConstantSDNode *CMask = dyn_cast<ConstantSDNode>(AndN.getOperand(1));
7633   if (!CMask || CMask->getZExtValue() != Mask)
7634     return SDValue();
7635
7636   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, SDLoc(N), MVT::i32,
7637                      N->getOperand(0), N->getOperand(1), AndN.getOperand(0));
7638 }
7639
7640 static SDValue performIntrinsicCombine(SDNode *N,
7641                                        TargetLowering::DAGCombinerInfo &DCI,
7642                                        const AArch64Subtarget *Subtarget) {
7643   SelectionDAG &DAG = DCI.DAG;
7644   unsigned IID = getIntrinsicID(N);
7645   switch (IID) {
7646   default:
7647     break;
7648   case Intrinsic::aarch64_neon_vcvtfxs2fp:
7649   case Intrinsic::aarch64_neon_vcvtfxu2fp:
7650     return tryCombineFixedPointConvert(N, DCI, DAG);
7651     break;
7652   case Intrinsic::aarch64_neon_fmax:
7653     return DAG.getNode(AArch64ISD::FMAX, SDLoc(N), N->getValueType(0),
7654                        N->getOperand(1), N->getOperand(2));
7655   case Intrinsic::aarch64_neon_fmin:
7656     return DAG.getNode(AArch64ISD::FMIN, SDLoc(N), N->getValueType(0),
7657                        N->getOperand(1), N->getOperand(2));
7658   case Intrinsic::aarch64_neon_smull:
7659   case Intrinsic::aarch64_neon_umull:
7660   case Intrinsic::aarch64_neon_pmull:
7661   case Intrinsic::aarch64_neon_sqdmull:
7662     return tryCombineLongOpWithDup(IID, N, DCI, DAG);
7663   case Intrinsic::aarch64_neon_sqshl:
7664   case Intrinsic::aarch64_neon_uqshl:
7665   case Intrinsic::aarch64_neon_sqshlu:
7666   case Intrinsic::aarch64_neon_srshl:
7667   case Intrinsic::aarch64_neon_urshl:
7668     return tryCombineShiftImm(IID, N, DAG);
7669   case Intrinsic::aarch64_crc32b:
7670   case Intrinsic::aarch64_crc32cb:
7671     return tryCombineCRC32(0xff, N, DAG);
7672   case Intrinsic::aarch64_crc32h:
7673   case Intrinsic::aarch64_crc32ch:
7674     return tryCombineCRC32(0xffff, N, DAG);
7675   }
7676   return SDValue();
7677 }
7678
7679 static SDValue performExtendCombine(SDNode *N,
7680                                     TargetLowering::DAGCombinerInfo &DCI,
7681                                     SelectionDAG &DAG) {
7682   // If we see something like (zext (sabd (extract_high ...), (DUP ...))) then
7683   // we can convert that DUP into another extract_high (of a bigger DUP), which
7684   // helps the backend to decide that an sabdl2 would be useful, saving a real
7685   // extract_high operation.
7686   if (!DCI.isBeforeLegalizeOps() && N->getOpcode() == ISD::ZERO_EXTEND &&
7687       N->getOperand(0).getOpcode() == ISD::INTRINSIC_WO_CHAIN) {
7688     SDNode *ABDNode = N->getOperand(0).getNode();
7689     unsigned IID = getIntrinsicID(ABDNode);
7690     if (IID == Intrinsic::aarch64_neon_sabd ||
7691         IID == Intrinsic::aarch64_neon_uabd) {
7692       SDValue NewABD = tryCombineLongOpWithDup(IID, ABDNode, DCI, DAG);
7693       if (!NewABD.getNode())
7694         return SDValue();
7695
7696       return DAG.getNode(ISD::ZERO_EXTEND, SDLoc(N), N->getValueType(0),
7697                          NewABD);
7698     }
7699   }
7700
7701   // This is effectively a custom type legalization for AArch64.
7702   //
7703   // Type legalization will split an extend of a small, legal, type to a larger
7704   // illegal type by first splitting the destination type, often creating
7705   // illegal source types, which then get legalized in isel-confusing ways,
7706   // leading to really terrible codegen. E.g.,
7707   //   %result = v8i32 sext v8i8 %value
7708   // becomes
7709   //   %losrc = extract_subreg %value, ...
7710   //   %hisrc = extract_subreg %value, ...
7711   //   %lo = v4i32 sext v4i8 %losrc
7712   //   %hi = v4i32 sext v4i8 %hisrc
7713   // Things go rapidly downhill from there.
7714   //
7715   // For AArch64, the [sz]ext vector instructions can only go up one element
7716   // size, so we can, e.g., extend from i8 to i16, but to go from i8 to i32
7717   // take two instructions.
7718   //
7719   // This implies that the most efficient way to do the extend from v8i8
7720   // to two v4i32 values is to first extend the v8i8 to v8i16, then do
7721   // the normal splitting to happen for the v8i16->v8i32.
7722
7723   // This is pre-legalization to catch some cases where the default
7724   // type legalization will create ill-tempered code.
7725   if (!DCI.isBeforeLegalizeOps())
7726     return SDValue();
7727
7728   // We're only interested in cleaning things up for non-legal vector types
7729   // here. If both the source and destination are legal, things will just
7730   // work naturally without any fiddling.
7731   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7732   EVT ResVT = N->getValueType(0);
7733   if (!ResVT.isVector() || TLI.isTypeLegal(ResVT))
7734     return SDValue();
7735   // If the vector type isn't a simple VT, it's beyond the scope of what
7736   // we're  worried about here. Let legalization do its thing and hope for
7737   // the best.
7738   SDValue Src = N->getOperand(0);
7739   EVT SrcVT = Src->getValueType(0);
7740   if (!ResVT.isSimple() || !SrcVT.isSimple())
7741     return SDValue();
7742
7743   // If the source VT is a 64-bit vector, we can play games and get the
7744   // better results we want.
7745   if (SrcVT.getSizeInBits() != 64)
7746     return SDValue();
7747
7748   unsigned SrcEltSize = SrcVT.getVectorElementType().getSizeInBits();
7749   unsigned ElementCount = SrcVT.getVectorNumElements();
7750   SrcVT = MVT::getVectorVT(MVT::getIntegerVT(SrcEltSize * 2), ElementCount);
7751   SDLoc DL(N);
7752   Src = DAG.getNode(N->getOpcode(), DL, SrcVT, Src);
7753
7754   // Now split the rest of the operation into two halves, each with a 64
7755   // bit source.
7756   EVT LoVT, HiVT;
7757   SDValue Lo, Hi;
7758   unsigned NumElements = ResVT.getVectorNumElements();
7759   assert(!(NumElements & 1) && "Splitting vector, but not in half!");
7760   LoVT = HiVT = EVT::getVectorVT(*DAG.getContext(),
7761                                  ResVT.getVectorElementType(), NumElements / 2);
7762
7763   EVT InNVT = EVT::getVectorVT(*DAG.getContext(), SrcVT.getVectorElementType(),
7764                                LoVT.getVectorNumElements());
7765   Lo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, InNVT, Src,
7766                    DAG.getConstant(0, MVT::i64));
7767   Hi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, InNVT, Src,
7768                    DAG.getConstant(InNVT.getVectorNumElements(), MVT::i64));
7769   Lo = DAG.getNode(N->getOpcode(), DL, LoVT, Lo);
7770   Hi = DAG.getNode(N->getOpcode(), DL, HiVT, Hi);
7771
7772   // Now combine the parts back together so we still have a single result
7773   // like the combiner expects.
7774   return DAG.getNode(ISD::CONCAT_VECTORS, DL, ResVT, Lo, Hi);
7775 }
7776
7777 /// Replace a splat of a scalar to a vector store by scalar stores of the scalar
7778 /// value. The load store optimizer pass will merge them to store pair stores.
7779 /// This has better performance than a splat of the scalar followed by a split
7780 /// vector store. Even if the stores are not merged it is four stores vs a dup,
7781 /// followed by an ext.b and two stores.
7782 static SDValue replaceSplatVectorStore(SelectionDAG &DAG, StoreSDNode *St) {
7783   SDValue StVal = St->getValue();
7784   EVT VT = StVal.getValueType();
7785
7786   // Don't replace floating point stores, they possibly won't be transformed to
7787   // stp because of the store pair suppress pass.
7788   if (VT.isFloatingPoint())
7789     return SDValue();
7790
7791   // Check for insert vector elements.
7792   if (StVal.getOpcode() != ISD::INSERT_VECTOR_ELT)
7793     return SDValue();
7794
7795   // We can express a splat as store pair(s) for 2 or 4 elements.
7796   unsigned NumVecElts = VT.getVectorNumElements();
7797   if (NumVecElts != 4 && NumVecElts != 2)
7798     return SDValue();
7799   SDValue SplatVal = StVal.getOperand(1);
7800   unsigned RemainInsertElts = NumVecElts - 1;
7801
7802   // Check that this is a splat.
7803   while (--RemainInsertElts) {
7804     SDValue NextInsertElt = StVal.getOperand(0);
7805     if (NextInsertElt.getOpcode() != ISD::INSERT_VECTOR_ELT)
7806       return SDValue();
7807     if (NextInsertElt.getOperand(1) != SplatVal)
7808       return SDValue();
7809     StVal = NextInsertElt;
7810   }
7811   unsigned OrigAlignment = St->getAlignment();
7812   unsigned EltOffset = NumVecElts == 4 ? 4 : 8;
7813   unsigned Alignment = std::min(OrigAlignment, EltOffset);
7814
7815   // Create scalar stores. This is at least as good as the code sequence for a
7816   // split unaligned store wich is a dup.s, ext.b, and two stores.
7817   // Most of the time the three stores should be replaced by store pair
7818   // instructions (stp).
7819   SDLoc DL(St);
7820   SDValue BasePtr = St->getBasePtr();
7821   SDValue NewST1 =
7822       DAG.getStore(St->getChain(), DL, SplatVal, BasePtr, St->getPointerInfo(),
7823                    St->isVolatile(), St->isNonTemporal(), St->getAlignment());
7824
7825   unsigned Offset = EltOffset;
7826   while (--NumVecElts) {
7827     SDValue OffsetPtr = DAG.getNode(ISD::ADD, DL, MVT::i64, BasePtr,
7828                                     DAG.getConstant(Offset, MVT::i64));
7829     NewST1 = DAG.getStore(NewST1.getValue(0), DL, SplatVal, OffsetPtr,
7830                           St->getPointerInfo(), St->isVolatile(),
7831                           St->isNonTemporal(), Alignment);
7832     Offset += EltOffset;
7833   }
7834   return NewST1;
7835 }
7836
7837 static SDValue performSTORECombine(SDNode *N,
7838                                    TargetLowering::DAGCombinerInfo &DCI,
7839                                    SelectionDAG &DAG,
7840                                    const AArch64Subtarget *Subtarget) {
7841   if (!DCI.isBeforeLegalize())
7842     return SDValue();
7843
7844   StoreSDNode *S = cast<StoreSDNode>(N);
7845   if (S->isVolatile())
7846     return SDValue();
7847
7848   // Cyclone has bad performance on unaligned 16B stores when crossing line and
7849   // page boundaries. We want to split such stores.
7850   if (!Subtarget->isCyclone())
7851     return SDValue();
7852
7853   // Don't split at Oz.
7854   MachineFunction &MF = DAG.getMachineFunction();
7855   bool IsMinSize = MF.getFunction()->getAttributes().hasAttribute(
7856       AttributeSet::FunctionIndex, Attribute::MinSize);
7857   if (IsMinSize)
7858     return SDValue();
7859
7860   SDValue StVal = S->getValue();
7861   EVT VT = StVal.getValueType();
7862
7863   // Don't split v2i64 vectors. Memcpy lowering produces those and splitting
7864   // those up regresses performance on micro-benchmarks and olden/bh.
7865   if (!VT.isVector() || VT.getVectorNumElements() < 2 || VT == MVT::v2i64)
7866     return SDValue();
7867
7868   // Split unaligned 16B stores. They are terrible for performance.
7869   // Don't split stores with alignment of 1 or 2. Code that uses clang vector
7870   // extensions can use this to mark that it does not want splitting to happen
7871   // (by underspecifying alignment to be 1 or 2). Furthermore, the chance of
7872   // eliminating alignment hazards is only 1 in 8 for alignment of 2.
7873   if (VT.getSizeInBits() != 128 || S->getAlignment() >= 16 ||
7874       S->getAlignment() <= 2)
7875     return SDValue();
7876
7877   // If we get a splat of a scalar convert this vector store to a store of
7878   // scalars. They will be merged into store pairs thereby removing two
7879   // instructions.
7880   SDValue ReplacedSplat = replaceSplatVectorStore(DAG, S);
7881   if (ReplacedSplat != SDValue())
7882     return ReplacedSplat;
7883
7884   SDLoc DL(S);
7885   unsigned NumElts = VT.getVectorNumElements() / 2;
7886   // Split VT into two.
7887   EVT HalfVT =
7888       EVT::getVectorVT(*DAG.getContext(), VT.getVectorElementType(), NumElts);
7889   SDValue SubVector0 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, HalfVT, StVal,
7890                                    DAG.getConstant(0, MVT::i64));
7891   SDValue SubVector1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, HalfVT, StVal,
7892                                    DAG.getConstant(NumElts, MVT::i64));
7893   SDValue BasePtr = S->getBasePtr();
7894   SDValue NewST1 =
7895       DAG.getStore(S->getChain(), DL, SubVector0, BasePtr, S->getPointerInfo(),
7896                    S->isVolatile(), S->isNonTemporal(), S->getAlignment());
7897   SDValue OffsetPtr = DAG.getNode(ISD::ADD, DL, MVT::i64, BasePtr,
7898                                   DAG.getConstant(8, MVT::i64));
7899   return DAG.getStore(NewST1.getValue(0), DL, SubVector1, OffsetPtr,
7900                       S->getPointerInfo(), S->isVolatile(), S->isNonTemporal(),
7901                       S->getAlignment());
7902 }
7903
7904 /// Target-specific DAG combine function for post-increment LD1 (lane) and
7905 /// post-increment LD1R.
7906 static SDValue performPostLD1Combine(SDNode *N,
7907                                      TargetLowering::DAGCombinerInfo &DCI,
7908                                      bool IsLaneOp) {
7909   if (DCI.isBeforeLegalizeOps())
7910     return SDValue();
7911
7912   SelectionDAG &DAG = DCI.DAG;
7913   EVT VT = N->getValueType(0);
7914
7915   unsigned LoadIdx = IsLaneOp ? 1 : 0;
7916   SDNode *LD = N->getOperand(LoadIdx).getNode();
7917   // If it is not LOAD, can not do such combine.
7918   if (LD->getOpcode() != ISD::LOAD)
7919     return SDValue();
7920
7921   LoadSDNode *LoadSDN = cast<LoadSDNode>(LD);
7922   EVT MemVT = LoadSDN->getMemoryVT();
7923   // Check if memory operand is the same type as the vector element.
7924   if (MemVT != VT.getVectorElementType())
7925     return SDValue();
7926
7927   // Check if there are other uses. If so, do not combine as it will introduce
7928   // an extra load.
7929   for (SDNode::use_iterator UI = LD->use_begin(), UE = LD->use_end(); UI != UE;
7930        ++UI) {
7931     if (UI.getUse().getResNo() == 1) // Ignore uses of the chain result.
7932       continue;
7933     if (*UI != N)
7934       return SDValue();
7935   }
7936
7937   SDValue Addr = LD->getOperand(1);
7938   SDValue Vector = N->getOperand(0);
7939   // Search for a use of the address operand that is an increment.
7940   for (SDNode::use_iterator UI = Addr.getNode()->use_begin(), UE =
7941        Addr.getNode()->use_end(); UI != UE; ++UI) {
7942     SDNode *User = *UI;
7943     if (User->getOpcode() != ISD::ADD
7944         || UI.getUse().getResNo() != Addr.getResNo())
7945       continue;
7946
7947     // Check that the add is independent of the load.  Otherwise, folding it
7948     // would create a cycle.
7949     if (User->isPredecessorOf(LD) || LD->isPredecessorOf(User))
7950       continue;
7951     // Also check that add is not used in the vector operand.  This would also
7952     // create a cycle.
7953     if (User->isPredecessorOf(Vector.getNode()))
7954       continue;
7955
7956     // If the increment is a constant, it must match the memory ref size.
7957     SDValue Inc = User->getOperand(User->getOperand(0) == Addr ? 1 : 0);
7958     if (ConstantSDNode *CInc = dyn_cast<ConstantSDNode>(Inc.getNode())) {
7959       uint32_t IncVal = CInc->getZExtValue();
7960       unsigned NumBytes = VT.getScalarSizeInBits() / 8;
7961       if (IncVal != NumBytes)
7962         continue;
7963       Inc = DAG.getRegister(AArch64::XZR, MVT::i64);
7964     }
7965
7966     SmallVector<SDValue, 8> Ops;
7967     Ops.push_back(LD->getOperand(0));  // Chain
7968     if (IsLaneOp) {
7969       Ops.push_back(Vector);           // The vector to be inserted
7970       Ops.push_back(N->getOperand(2)); // The lane to be inserted in the vector
7971     }
7972     Ops.push_back(Addr);
7973     Ops.push_back(Inc);
7974
7975     EVT Tys[3] = { VT, MVT::i64, MVT::Other };
7976     SDVTList SDTys = DAG.getVTList(Tys);
7977     unsigned NewOp = IsLaneOp ? AArch64ISD::LD1LANEpost : AArch64ISD::LD1DUPpost;
7978     SDValue UpdN = DAG.getMemIntrinsicNode(NewOp, SDLoc(N), SDTys, Ops,
7979                                            MemVT,
7980                                            LoadSDN->getMemOperand());
7981
7982     // Update the uses.
7983     std::vector<SDValue> NewResults;
7984     NewResults.push_back(SDValue(LD, 0));             // The result of load
7985     NewResults.push_back(SDValue(UpdN.getNode(), 2)); // Chain
7986     DCI.CombineTo(LD, NewResults);
7987     DCI.CombineTo(N, SDValue(UpdN.getNode(), 0));     // Dup/Inserted Result
7988     DCI.CombineTo(User, SDValue(UpdN.getNode(), 1));  // Write back register
7989
7990     break;
7991   }
7992   return SDValue();
7993 }
7994
7995 /// Target-specific DAG combine function for NEON load/store intrinsics
7996 /// to merge base address updates.
7997 static SDValue performNEONPostLDSTCombine(SDNode *N,
7998                                           TargetLowering::DAGCombinerInfo &DCI,
7999                                           SelectionDAG &DAG) {
8000   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
8001     return SDValue();
8002
8003   unsigned AddrOpIdx = N->getNumOperands() - 1;
8004   SDValue Addr = N->getOperand(AddrOpIdx);
8005
8006   // Search for a use of the address operand that is an increment.
8007   for (SDNode::use_iterator UI = Addr.getNode()->use_begin(),
8008        UE = Addr.getNode()->use_end(); UI != UE; ++UI) {
8009     SDNode *User = *UI;
8010     if (User->getOpcode() != ISD::ADD ||
8011         UI.getUse().getResNo() != Addr.getResNo())
8012       continue;
8013
8014     // Check that the add is independent of the load/store.  Otherwise, folding
8015     // it would create a cycle.
8016     if (User->isPredecessorOf(N) || N->isPredecessorOf(User))
8017       continue;
8018
8019     // Find the new opcode for the updating load/store.
8020     bool IsStore = false;
8021     bool IsLaneOp = false;
8022     bool IsDupOp = false;
8023     unsigned NewOpc = 0;
8024     unsigned NumVecs = 0;
8025     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
8026     switch (IntNo) {
8027     default: llvm_unreachable("unexpected intrinsic for Neon base update");
8028     case Intrinsic::aarch64_neon_ld2:       NewOpc = AArch64ISD::LD2post;
8029       NumVecs = 2; break;
8030     case Intrinsic::aarch64_neon_ld3:       NewOpc = AArch64ISD::LD3post;
8031       NumVecs = 3; break;
8032     case Intrinsic::aarch64_neon_ld4:       NewOpc = AArch64ISD::LD4post;
8033       NumVecs = 4; break;
8034     case Intrinsic::aarch64_neon_st2:       NewOpc = AArch64ISD::ST2post;
8035       NumVecs = 2; IsStore = true; break;
8036     case Intrinsic::aarch64_neon_st3:       NewOpc = AArch64ISD::ST3post;
8037       NumVecs = 3; IsStore = true; break;
8038     case Intrinsic::aarch64_neon_st4:       NewOpc = AArch64ISD::ST4post;
8039       NumVecs = 4; IsStore = true; break;
8040     case Intrinsic::aarch64_neon_ld1x2:     NewOpc = AArch64ISD::LD1x2post;
8041       NumVecs = 2; break;
8042     case Intrinsic::aarch64_neon_ld1x3:     NewOpc = AArch64ISD::LD1x3post;
8043       NumVecs = 3; break;
8044     case Intrinsic::aarch64_neon_ld1x4:     NewOpc = AArch64ISD::LD1x4post;
8045       NumVecs = 4; break;
8046     case Intrinsic::aarch64_neon_st1x2:     NewOpc = AArch64ISD::ST1x2post;
8047       NumVecs = 2; IsStore = true; break;
8048     case Intrinsic::aarch64_neon_st1x3:     NewOpc = AArch64ISD::ST1x3post;
8049       NumVecs = 3; IsStore = true; break;
8050     case Intrinsic::aarch64_neon_st1x4:     NewOpc = AArch64ISD::ST1x4post;
8051       NumVecs = 4; IsStore = true; break;
8052     case Intrinsic::aarch64_neon_ld2r:      NewOpc = AArch64ISD::LD2DUPpost;
8053       NumVecs = 2; IsDupOp = true; break;
8054     case Intrinsic::aarch64_neon_ld3r:      NewOpc = AArch64ISD::LD3DUPpost;
8055       NumVecs = 3; IsDupOp = true; break;
8056     case Intrinsic::aarch64_neon_ld4r:      NewOpc = AArch64ISD::LD4DUPpost;
8057       NumVecs = 4; IsDupOp = true; break;
8058     case Intrinsic::aarch64_neon_ld2lane:   NewOpc = AArch64ISD::LD2LANEpost;
8059       NumVecs = 2; IsLaneOp = true; break;
8060     case Intrinsic::aarch64_neon_ld3lane:   NewOpc = AArch64ISD::LD3LANEpost;
8061       NumVecs = 3; IsLaneOp = true; break;
8062     case Intrinsic::aarch64_neon_ld4lane:   NewOpc = AArch64ISD::LD4LANEpost;
8063       NumVecs = 4; IsLaneOp = true; break;
8064     case Intrinsic::aarch64_neon_st2lane:   NewOpc = AArch64ISD::ST2LANEpost;
8065       NumVecs = 2; IsStore = true; IsLaneOp = true; break;
8066     case Intrinsic::aarch64_neon_st3lane:   NewOpc = AArch64ISD::ST3LANEpost;
8067       NumVecs = 3; IsStore = true; IsLaneOp = true; break;
8068     case Intrinsic::aarch64_neon_st4lane:   NewOpc = AArch64ISD::ST4LANEpost;
8069       NumVecs = 4; IsStore = true; IsLaneOp = true; break;
8070     }
8071
8072     EVT VecTy;
8073     if (IsStore)
8074       VecTy = N->getOperand(2).getValueType();
8075     else
8076       VecTy = N->getValueType(0);
8077
8078     // If the increment is a constant, it must match the memory ref size.
8079     SDValue Inc = User->getOperand(User->getOperand(0) == Addr ? 1 : 0);
8080     if (ConstantSDNode *CInc = dyn_cast<ConstantSDNode>(Inc.getNode())) {
8081       uint32_t IncVal = CInc->getZExtValue();
8082       unsigned NumBytes = NumVecs * VecTy.getSizeInBits() / 8;
8083       if (IsLaneOp || IsDupOp)
8084         NumBytes /= VecTy.getVectorNumElements();
8085       if (IncVal != NumBytes)
8086         continue;
8087       Inc = DAG.getRegister(AArch64::XZR, MVT::i64);
8088     }
8089     SmallVector<SDValue, 8> Ops;
8090     Ops.push_back(N->getOperand(0)); // Incoming chain
8091     // Load lane and store have vector list as input.
8092     if (IsLaneOp || IsStore)
8093       for (unsigned i = 2; i < AddrOpIdx; ++i)
8094         Ops.push_back(N->getOperand(i));
8095     Ops.push_back(Addr); // Base register
8096     Ops.push_back(Inc);
8097
8098     // Return Types.
8099     EVT Tys[6];
8100     unsigned NumResultVecs = (IsStore ? 0 : NumVecs);
8101     unsigned n;
8102     for (n = 0; n < NumResultVecs; ++n)
8103       Tys[n] = VecTy;
8104     Tys[n++] = MVT::i64;  // Type of write back register
8105     Tys[n] = MVT::Other;  // Type of the chain
8106     SDVTList SDTys = DAG.getVTList(makeArrayRef(Tys, NumResultVecs + 2));
8107
8108     MemIntrinsicSDNode *MemInt = cast<MemIntrinsicSDNode>(N);
8109     SDValue UpdN = DAG.getMemIntrinsicNode(NewOpc, SDLoc(N), SDTys, Ops,
8110                                            MemInt->getMemoryVT(),
8111                                            MemInt->getMemOperand());
8112
8113     // Update the uses.
8114     std::vector<SDValue> NewResults;
8115     for (unsigned i = 0; i < NumResultVecs; ++i) {
8116       NewResults.push_back(SDValue(UpdN.getNode(), i));
8117     }
8118     NewResults.push_back(SDValue(UpdN.getNode(), NumResultVecs + 1));
8119     DCI.CombineTo(N, NewResults);
8120     DCI.CombineTo(User, SDValue(UpdN.getNode(), NumResultVecs));
8121
8122     break;
8123   }
8124   return SDValue();
8125 }
8126
8127 // Checks to see if the value is the prescribed width and returns information
8128 // about its extension mode.
8129 static
8130 bool checkValueWidth(SDValue V, unsigned width, ISD::LoadExtType &ExtType) {
8131   ExtType = ISD::NON_EXTLOAD;
8132   switch(V.getNode()->getOpcode()) {
8133   default:
8134     return false;
8135   case ISD::LOAD: {
8136     LoadSDNode *LoadNode = cast<LoadSDNode>(V.getNode());
8137     if ((LoadNode->getMemoryVT() == MVT::i8 && width == 8)
8138        || (LoadNode->getMemoryVT() == MVT::i16 && width == 16)) {
8139       ExtType = LoadNode->getExtensionType();
8140       return true;
8141     }
8142     return false;
8143   }
8144   case ISD::AssertSext: {
8145     VTSDNode *TypeNode = cast<VTSDNode>(V.getNode()->getOperand(1));
8146     if ((TypeNode->getVT() == MVT::i8 && width == 8)
8147        || (TypeNode->getVT() == MVT::i16 && width == 16)) {
8148       ExtType = ISD::SEXTLOAD;
8149       return true;
8150     }
8151     return false;
8152   }
8153   case ISD::AssertZext: {
8154     VTSDNode *TypeNode = cast<VTSDNode>(V.getNode()->getOperand(1));
8155     if ((TypeNode->getVT() == MVT::i8 && width == 8)
8156        || (TypeNode->getVT() == MVT::i16 && width == 16)) {
8157       ExtType = ISD::ZEXTLOAD;
8158       return true;
8159     }
8160     return false;
8161   }
8162   case ISD::Constant:
8163   case ISD::TargetConstant: {
8164     if (std::abs(cast<ConstantSDNode>(V.getNode())->getSExtValue()) <
8165         1LL << (width - 1))
8166       return true;
8167     return false;
8168   }
8169   }
8170
8171   return true;
8172 }
8173
8174 // This function does a whole lot of voodoo to determine if the tests are
8175 // equivalent without and with a mask. Essentially what happens is that given a
8176 // DAG resembling:
8177 //
8178 //  +-------------+ +-------------+ +-------------+ +-------------+
8179 //  |    Input    | | AddConstant | | CompConstant| |     CC      |
8180 //  +-------------+ +-------------+ +-------------+ +-------------+
8181 //           |           |           |               |
8182 //           V           V           |    +----------+
8183 //          +-------------+  +----+  |    |
8184 //          |     ADD     |  |0xff|  |    |
8185 //          +-------------+  +----+  |    |
8186 //                  |           |    |    |
8187 //                  V           V    |    |
8188 //                 +-------------+   |    |
8189 //                 |     AND     |   |    |
8190 //                 +-------------+   |    |
8191 //                      |            |    |
8192 //                      +-----+      |    |
8193 //                            |      |    |
8194 //                            V      V    V
8195 //                           +-------------+
8196 //                           |     CMP     |
8197 //                           +-------------+
8198 //
8199 // The AND node may be safely removed for some combinations of inputs. In
8200 // particular we need to take into account the extension type of the Input,
8201 // the exact values of AddConstant, CompConstant, and CC, along with the nominal
8202 // width of the input (this can work for any width inputs, the above graph is
8203 // specific to 8 bits.
8204 //
8205 // The specific equations were worked out by generating output tables for each
8206 // AArch64CC value in terms of and AddConstant (w1), CompConstant(w2). The
8207 // problem was simplified by working with 4 bit inputs, which means we only
8208 // needed to reason about 24 distinct bit patterns: 8 patterns unique to zero
8209 // extension (8,15), 8 patterns unique to sign extensions (-8,-1), and 8
8210 // patterns present in both extensions (0,7). For every distinct set of
8211 // AddConstant and CompConstants bit patterns we can consider the masked and
8212 // unmasked versions to be equivalent if the result of this function is true for
8213 // all 16 distinct bit patterns of for the current extension type of Input (w0).
8214 //
8215 //   sub      w8, w0, w1
8216 //   and      w10, w8, #0x0f
8217 //   cmp      w8, w2
8218 //   cset     w9, AArch64CC
8219 //   cmp      w10, w2
8220 //   cset     w11, AArch64CC
8221 //   cmp      w9, w11
8222 //   cset     w0, eq
8223 //   ret
8224 //
8225 // Since the above function shows when the outputs are equivalent it defines
8226 // when it is safe to remove the AND. Unfortunately it only runs on AArch64 and
8227 // would be expensive to run during compiles. The equations below were written
8228 // in a test harness that confirmed they gave equivalent outputs to the above
8229 // for all inputs function, so they can be used determine if the removal is
8230 // legal instead.
8231 //
8232 // isEquivalentMaskless() is the code for testing if the AND can be removed
8233 // factored out of the DAG recognition as the DAG can take several forms.
8234
8235 static
8236 bool isEquivalentMaskless(unsigned CC, unsigned width,
8237                           ISD::LoadExtType ExtType, signed AddConstant,
8238                           signed CompConstant) {
8239   // By being careful about our equations and only writing the in term
8240   // symbolic values and well known constants (0, 1, -1, MaxUInt) we can
8241   // make them generally applicable to all bit widths.
8242   signed MaxUInt = (1 << width);
8243
8244   // For the purposes of these comparisons sign extending the type is
8245   // equivalent to zero extending the add and displacing it by half the integer
8246   // width. Provided we are careful and make sure our equations are valid over
8247   // the whole range we can just adjust the input and avoid writing equations
8248   // for sign extended inputs.
8249   if (ExtType == ISD::SEXTLOAD)
8250     AddConstant -= (1 << (width-1));
8251
8252   switch(CC) {
8253   case AArch64CC::LE:
8254   case AArch64CC::GT: {
8255     if ((AddConstant == 0) ||
8256         (CompConstant == MaxUInt - 1 && AddConstant < 0) ||
8257         (AddConstant >= 0 && CompConstant < 0) ||
8258         (AddConstant <= 0 && CompConstant <= 0 && CompConstant < AddConstant))
8259       return true;
8260   } break;
8261   case AArch64CC::LT:
8262   case AArch64CC::GE: {
8263     if ((AddConstant == 0) ||
8264         (AddConstant >= 0 && CompConstant <= 0) ||
8265         (AddConstant <= 0 && CompConstant <= 0 && CompConstant <= AddConstant))
8266       return true;
8267   } break;
8268   case AArch64CC::HI:
8269   case AArch64CC::LS: {
8270     if ((AddConstant >= 0 && CompConstant < 0) ||
8271        (AddConstant <= 0 && CompConstant >= -1 &&
8272         CompConstant < AddConstant + MaxUInt))
8273       return true;
8274   } break;
8275   case AArch64CC::PL:
8276   case AArch64CC::MI: {
8277     if ((AddConstant == 0) ||
8278         (AddConstant > 0 && CompConstant <= 0) ||
8279         (AddConstant < 0 && CompConstant <= AddConstant))
8280       return true;
8281   } break;
8282   case AArch64CC::LO:
8283   case AArch64CC::HS: {
8284     if ((AddConstant >= 0 && CompConstant <= 0) ||
8285         (AddConstant <= 0 && CompConstant >= 0 &&
8286          CompConstant <= AddConstant + MaxUInt))
8287       return true;
8288   } break;
8289   case AArch64CC::EQ:
8290   case AArch64CC::NE: {
8291     if ((AddConstant > 0 && CompConstant < 0) ||
8292         (AddConstant < 0 && CompConstant >= 0 &&
8293          CompConstant < AddConstant + MaxUInt) ||
8294         (AddConstant >= 0 && CompConstant >= 0 &&
8295          CompConstant >= AddConstant) ||
8296         (AddConstant <= 0 && CompConstant < 0 && CompConstant < AddConstant))
8297
8298       return true;
8299   } break;
8300   case AArch64CC::VS:
8301   case AArch64CC::VC:
8302   case AArch64CC::AL:
8303   case AArch64CC::NV:
8304     return true;
8305   case AArch64CC::Invalid:
8306     break;
8307   }
8308
8309   return false;
8310 }
8311
8312 static
8313 SDValue performCONDCombine(SDNode *N,
8314                            TargetLowering::DAGCombinerInfo &DCI,
8315                            SelectionDAG &DAG, unsigned CCIndex,
8316                            unsigned CmpIndex) {
8317   unsigned CC = cast<ConstantSDNode>(N->getOperand(CCIndex))->getSExtValue();
8318   SDNode *SubsNode = N->getOperand(CmpIndex).getNode();
8319   unsigned CondOpcode = SubsNode->getOpcode();
8320
8321   if (CondOpcode != AArch64ISD::SUBS)
8322     return SDValue();
8323
8324   // There is a SUBS feeding this condition. Is it fed by a mask we can
8325   // use?
8326
8327   SDNode *AndNode = SubsNode->getOperand(0).getNode();
8328   unsigned MaskBits = 0;
8329
8330   if (AndNode->getOpcode() != ISD::AND)
8331     return SDValue();
8332
8333   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(AndNode->getOperand(1))) {
8334     uint32_t CNV = CN->getZExtValue();
8335     if (CNV == 255)
8336       MaskBits = 8;
8337     else if (CNV == 65535)
8338       MaskBits = 16;
8339   }
8340
8341   if (!MaskBits)
8342     return SDValue();
8343
8344   SDValue AddValue = AndNode->getOperand(0);
8345
8346   if (AddValue.getOpcode() != ISD::ADD)
8347     return SDValue();
8348
8349   // The basic dag structure is correct, grab the inputs and validate them.
8350
8351   SDValue AddInputValue1 = AddValue.getNode()->getOperand(0);
8352   SDValue AddInputValue2 = AddValue.getNode()->getOperand(1);
8353   SDValue SubsInputValue = SubsNode->getOperand(1);
8354
8355   // The mask is present and the provenance of all the values is a smaller type,
8356   // lets see if the mask is superfluous.
8357
8358   if (!isa<ConstantSDNode>(AddInputValue2.getNode()) ||
8359       !isa<ConstantSDNode>(SubsInputValue.getNode()))
8360     return SDValue();
8361
8362   ISD::LoadExtType ExtType;
8363
8364   if (!checkValueWidth(SubsInputValue, MaskBits, ExtType) ||
8365       !checkValueWidth(AddInputValue2, MaskBits, ExtType) ||
8366       !checkValueWidth(AddInputValue1, MaskBits, ExtType) )
8367     return SDValue();
8368
8369   if(!isEquivalentMaskless(CC, MaskBits, ExtType,
8370                 cast<ConstantSDNode>(AddInputValue2.getNode())->getSExtValue(),
8371                 cast<ConstantSDNode>(SubsInputValue.getNode())->getSExtValue()))
8372     return SDValue();
8373
8374   // The AND is not necessary, remove it.
8375
8376   SDVTList VTs = DAG.getVTList(SubsNode->getValueType(0),
8377                                SubsNode->getValueType(1));
8378   SDValue Ops[] = { AddValue, SubsNode->getOperand(1) };
8379
8380   SDValue NewValue = DAG.getNode(CondOpcode, SDLoc(SubsNode), VTs, Ops);
8381   DAG.ReplaceAllUsesWith(SubsNode, NewValue.getNode());
8382
8383   return SDValue(N, 0);
8384 }
8385
8386 // Optimize compare with zero and branch.
8387 static SDValue performBRCONDCombine(SDNode *N,
8388                                     TargetLowering::DAGCombinerInfo &DCI,
8389                                     SelectionDAG &DAG) {
8390   SDValue NV = performCONDCombine(N, DCI, DAG, 2, 3);
8391   if (NV.getNode())
8392     N = NV.getNode();
8393   SDValue Chain = N->getOperand(0);
8394   SDValue Dest = N->getOperand(1);
8395   SDValue CCVal = N->getOperand(2);
8396   SDValue Cmp = N->getOperand(3);
8397
8398   assert(isa<ConstantSDNode>(CCVal) && "Expected a ConstantSDNode here!");
8399   unsigned CC = cast<ConstantSDNode>(CCVal)->getZExtValue();
8400   if (CC != AArch64CC::EQ && CC != AArch64CC::NE)
8401     return SDValue();
8402
8403   unsigned CmpOpc = Cmp.getOpcode();
8404   if (CmpOpc != AArch64ISD::ADDS && CmpOpc != AArch64ISD::SUBS)
8405     return SDValue();
8406
8407   // Only attempt folding if there is only one use of the flag and no use of the
8408   // value.
8409   if (!Cmp->hasNUsesOfValue(0, 0) || !Cmp->hasNUsesOfValue(1, 1))
8410     return SDValue();
8411
8412   SDValue LHS = Cmp.getOperand(0);
8413   SDValue RHS = Cmp.getOperand(1);
8414
8415   assert(LHS.getValueType() == RHS.getValueType() &&
8416          "Expected the value type to be the same for both operands!");
8417   if (LHS.getValueType() != MVT::i32 && LHS.getValueType() != MVT::i64)
8418     return SDValue();
8419
8420   if (isa<ConstantSDNode>(LHS) && cast<ConstantSDNode>(LHS)->isNullValue())
8421     std::swap(LHS, RHS);
8422
8423   if (!isa<ConstantSDNode>(RHS) || !cast<ConstantSDNode>(RHS)->isNullValue())
8424     return SDValue();
8425
8426   if (LHS.getOpcode() == ISD::SHL || LHS.getOpcode() == ISD::SRA ||
8427       LHS.getOpcode() == ISD::SRL)
8428     return SDValue();
8429
8430   // Fold the compare into the branch instruction.
8431   SDValue BR;
8432   if (CC == AArch64CC::EQ)
8433     BR = DAG.getNode(AArch64ISD::CBZ, SDLoc(N), MVT::Other, Chain, LHS, Dest);
8434   else
8435     BR = DAG.getNode(AArch64ISD::CBNZ, SDLoc(N), MVT::Other, Chain, LHS, Dest);
8436
8437   // Do not add new nodes to DAG combiner worklist.
8438   DCI.CombineTo(N, BR, false);
8439
8440   return SDValue();
8441 }
8442
8443 // vselect (v1i1 setcc) ->
8444 //     vselect (v1iXX setcc)  (XX is the size of the compared operand type)
8445 // FIXME: Currently the type legalizer can't handle VSELECT having v1i1 as
8446 // condition. If it can legalize "VSELECT v1i1" correctly, no need to combine
8447 // such VSELECT.
8448 static SDValue performVSelectCombine(SDNode *N, SelectionDAG &DAG) {
8449   SDValue N0 = N->getOperand(0);
8450   EVT CCVT = N0.getValueType();
8451
8452   if (N0.getOpcode() != ISD::SETCC || CCVT.getVectorNumElements() != 1 ||
8453       CCVT.getVectorElementType() != MVT::i1)
8454     return SDValue();
8455
8456   EVT ResVT = N->getValueType(0);
8457   EVT CmpVT = N0.getOperand(0).getValueType();
8458   // Only combine when the result type is of the same size as the compared
8459   // operands.
8460   if (ResVT.getSizeInBits() != CmpVT.getSizeInBits())
8461     return SDValue();
8462
8463   SDValue IfTrue = N->getOperand(1);
8464   SDValue IfFalse = N->getOperand(2);
8465   SDValue SetCC =
8466       DAG.getSetCC(SDLoc(N), CmpVT.changeVectorElementTypeToInteger(),
8467                    N0.getOperand(0), N0.getOperand(1),
8468                    cast<CondCodeSDNode>(N0.getOperand(2))->get());
8469   return DAG.getNode(ISD::VSELECT, SDLoc(N), ResVT, SetCC,
8470                      IfTrue, IfFalse);
8471 }
8472
8473 /// A vector select: "(select vL, vR, (setcc LHS, RHS))" is best performed with
8474 /// the compare-mask instructions rather than going via NZCV, even if LHS and
8475 /// RHS are really scalar. This replaces any scalar setcc in the above pattern
8476 /// with a vector one followed by a DUP shuffle on the result.
8477 static SDValue performSelectCombine(SDNode *N, SelectionDAG &DAG) {
8478   SDValue N0 = N->getOperand(0);
8479   EVT ResVT = N->getValueType(0);
8480
8481   if (N0.getOpcode() != ISD::SETCC || N0.getValueType() != MVT::i1)
8482     return SDValue();
8483
8484   // If NumMaskElts == 0, the comparison is larger than select result. The
8485   // largest real NEON comparison is 64-bits per lane, which means the result is
8486   // at most 32-bits and an illegal vector. Just bail out for now.
8487   EVT SrcVT = N0.getOperand(0).getValueType();
8488
8489   // Don't try to do this optimization when the setcc itself has i1 operands.
8490   // There are no legal vectors of i1, so this would be pointless.
8491   if (SrcVT == MVT::i1)
8492     return SDValue();
8493
8494   int NumMaskElts = ResVT.getSizeInBits() / SrcVT.getSizeInBits();
8495   if (!ResVT.isVector() || NumMaskElts == 0)
8496     return SDValue();
8497
8498   SrcVT = EVT::getVectorVT(*DAG.getContext(), SrcVT, NumMaskElts);
8499   EVT CCVT = SrcVT.changeVectorElementTypeToInteger();
8500
8501   // First perform a vector comparison, where lane 0 is the one we're interested
8502   // in.
8503   SDLoc DL(N0);
8504   SDValue LHS =
8505       DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, SrcVT, N0.getOperand(0));
8506   SDValue RHS =
8507       DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, SrcVT, N0.getOperand(1));
8508   SDValue SetCC = DAG.getNode(ISD::SETCC, DL, CCVT, LHS, RHS, N0.getOperand(2));
8509
8510   // Now duplicate the comparison mask we want across all other lanes.
8511   SmallVector<int, 8> DUPMask(CCVT.getVectorNumElements(), 0);
8512   SDValue Mask = DAG.getVectorShuffle(CCVT, DL, SetCC, SetCC, DUPMask.data());
8513   Mask = DAG.getNode(ISD::BITCAST, DL,
8514                      ResVT.changeVectorElementTypeToInteger(), Mask);
8515
8516   return DAG.getSelect(DL, ResVT, Mask, N->getOperand(1), N->getOperand(2));
8517 }
8518
8519 SDValue AArch64TargetLowering::PerformDAGCombine(SDNode *N,
8520                                                  DAGCombinerInfo &DCI) const {
8521   SelectionDAG &DAG = DCI.DAG;
8522   switch (N->getOpcode()) {
8523   default:
8524     break;
8525   case ISD::ADD:
8526   case ISD::SUB:
8527     return performAddSubLongCombine(N, DCI, DAG);
8528   case ISD::XOR:
8529     return performXorCombine(N, DAG, DCI, Subtarget);
8530   case ISD::MUL:
8531     return performMulCombine(N, DAG, DCI, Subtarget);
8532   case ISD::SINT_TO_FP:
8533   case ISD::UINT_TO_FP:
8534     return performIntToFpCombine(N, DAG, Subtarget);
8535   case ISD::OR:
8536     return performORCombine(N, DCI, Subtarget);
8537   case ISD::INTRINSIC_WO_CHAIN:
8538     return performIntrinsicCombine(N, DCI, Subtarget);
8539   case ISD::ANY_EXTEND:
8540   case ISD::ZERO_EXTEND:
8541   case ISD::SIGN_EXTEND:
8542     return performExtendCombine(N, DCI, DAG);
8543   case ISD::BITCAST:
8544     return performBitcastCombine(N, DCI, DAG);
8545   case ISD::CONCAT_VECTORS:
8546     return performConcatVectorsCombine(N, DCI, DAG);
8547   case ISD::SELECT:
8548     return performSelectCombine(N, DAG);
8549   case ISD::VSELECT:
8550     return performVSelectCombine(N, DCI.DAG);
8551   case ISD::STORE:
8552     return performSTORECombine(N, DCI, DAG, Subtarget);
8553   case AArch64ISD::BRCOND:
8554     return performBRCONDCombine(N, DCI, DAG);
8555   case AArch64ISD::CSEL:
8556     return performCONDCombine(N, DCI, DAG, 2, 3);
8557   case AArch64ISD::DUP:
8558     return performPostLD1Combine(N, DCI, false);
8559   case ISD::INSERT_VECTOR_ELT:
8560     return performPostLD1Combine(N, DCI, true);
8561   case ISD::INTRINSIC_VOID:
8562   case ISD::INTRINSIC_W_CHAIN:
8563     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
8564     case Intrinsic::aarch64_neon_ld2:
8565     case Intrinsic::aarch64_neon_ld3:
8566     case Intrinsic::aarch64_neon_ld4:
8567     case Intrinsic::aarch64_neon_ld1x2:
8568     case Intrinsic::aarch64_neon_ld1x3:
8569     case Intrinsic::aarch64_neon_ld1x4:
8570     case Intrinsic::aarch64_neon_ld2lane:
8571     case Intrinsic::aarch64_neon_ld3lane:
8572     case Intrinsic::aarch64_neon_ld4lane:
8573     case Intrinsic::aarch64_neon_ld2r:
8574     case Intrinsic::aarch64_neon_ld3r:
8575     case Intrinsic::aarch64_neon_ld4r:
8576     case Intrinsic::aarch64_neon_st2:
8577     case Intrinsic::aarch64_neon_st3:
8578     case Intrinsic::aarch64_neon_st4:
8579     case Intrinsic::aarch64_neon_st1x2:
8580     case Intrinsic::aarch64_neon_st1x3:
8581     case Intrinsic::aarch64_neon_st1x4:
8582     case Intrinsic::aarch64_neon_st2lane:
8583     case Intrinsic::aarch64_neon_st3lane:
8584     case Intrinsic::aarch64_neon_st4lane:
8585       return performNEONPostLDSTCombine(N, DCI, DAG);
8586     default:
8587       break;
8588     }
8589   }
8590   return SDValue();
8591 }
8592
8593 // Check if the return value is used as only a return value, as otherwise
8594 // we can't perform a tail-call. In particular, we need to check for
8595 // target ISD nodes that are returns and any other "odd" constructs
8596 // that the generic analysis code won't necessarily catch.
8597 bool AArch64TargetLowering::isUsedByReturnOnly(SDNode *N,
8598                                                SDValue &Chain) const {
8599   if (N->getNumValues() != 1)
8600     return false;
8601   if (!N->hasNUsesOfValue(1, 0))
8602     return false;
8603
8604   SDValue TCChain = Chain;
8605   SDNode *Copy = *N->use_begin();
8606   if (Copy->getOpcode() == ISD::CopyToReg) {
8607     // If the copy has a glue operand, we conservatively assume it isn't safe to
8608     // perform a tail call.
8609     if (Copy->getOperand(Copy->getNumOperands() - 1).getValueType() ==
8610         MVT::Glue)
8611       return false;
8612     TCChain = Copy->getOperand(0);
8613   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
8614     return false;
8615
8616   bool HasRet = false;
8617   for (SDNode *Node : Copy->uses()) {
8618     if (Node->getOpcode() != AArch64ISD::RET_FLAG)
8619       return false;
8620     HasRet = true;
8621   }
8622
8623   if (!HasRet)
8624     return false;
8625
8626   Chain = TCChain;
8627   return true;
8628 }
8629
8630 // Return whether the an instruction can potentially be optimized to a tail
8631 // call. This will cause the optimizers to attempt to move, or duplicate,
8632 // return instructions to help enable tail call optimizations for this
8633 // instruction.
8634 bool AArch64TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
8635   if (!CI->isTailCall())
8636     return false;
8637
8638   return true;
8639 }
8640
8641 bool AArch64TargetLowering::getIndexedAddressParts(SDNode *Op, SDValue &Base,
8642                                                    SDValue &Offset,
8643                                                    ISD::MemIndexedMode &AM,
8644                                                    bool &IsInc,
8645                                                    SelectionDAG &DAG) const {
8646   if (Op->getOpcode() != ISD::ADD && Op->getOpcode() != ISD::SUB)
8647     return false;
8648
8649   Base = Op->getOperand(0);
8650   // All of the indexed addressing mode instructions take a signed
8651   // 9 bit immediate offset.
8652   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(Op->getOperand(1))) {
8653     int64_t RHSC = (int64_t)RHS->getZExtValue();
8654     if (RHSC >= 256 || RHSC <= -256)
8655       return false;
8656     IsInc = (Op->getOpcode() == ISD::ADD);
8657     Offset = Op->getOperand(1);
8658     return true;
8659   }
8660   return false;
8661 }
8662
8663 bool AArch64TargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
8664                                                       SDValue &Offset,
8665                                                       ISD::MemIndexedMode &AM,
8666                                                       SelectionDAG &DAG) const {
8667   EVT VT;
8668   SDValue Ptr;
8669   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
8670     VT = LD->getMemoryVT();
8671     Ptr = LD->getBasePtr();
8672   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
8673     VT = ST->getMemoryVT();
8674     Ptr = ST->getBasePtr();
8675   } else
8676     return false;
8677
8678   bool IsInc;
8679   if (!getIndexedAddressParts(Ptr.getNode(), Base, Offset, AM, IsInc, DAG))
8680     return false;
8681   AM = IsInc ? ISD::PRE_INC : ISD::PRE_DEC;
8682   return true;
8683 }
8684
8685 bool AArch64TargetLowering::getPostIndexedAddressParts(
8686     SDNode *N, SDNode *Op, SDValue &Base, SDValue &Offset,
8687     ISD::MemIndexedMode &AM, SelectionDAG &DAG) const {
8688   EVT VT;
8689   SDValue Ptr;
8690   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
8691     VT = LD->getMemoryVT();
8692     Ptr = LD->getBasePtr();
8693   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
8694     VT = ST->getMemoryVT();
8695     Ptr = ST->getBasePtr();
8696   } else
8697     return false;
8698
8699   bool IsInc;
8700   if (!getIndexedAddressParts(Op, Base, Offset, AM, IsInc, DAG))
8701     return false;
8702   // Post-indexing updates the base, so it's not a valid transform
8703   // if that's not the same as the load's pointer.
8704   if (Ptr != Base)
8705     return false;
8706   AM = IsInc ? ISD::POST_INC : ISD::POST_DEC;
8707   return true;
8708 }
8709
8710 static void ReplaceBITCASTResults(SDNode *N, SmallVectorImpl<SDValue> &Results,
8711                                   SelectionDAG &DAG) {
8712   SDLoc DL(N);
8713   SDValue Op = N->getOperand(0);
8714
8715   if (N->getValueType(0) != MVT::i16 || Op.getValueType() != MVT::f16)
8716     return;
8717
8718   Op = SDValue(
8719       DAG.getMachineNode(TargetOpcode::INSERT_SUBREG, DL, MVT::f32,
8720                          DAG.getUNDEF(MVT::i32), Op,
8721                          DAG.getTargetConstant(AArch64::hsub, MVT::i32)),
8722       0);
8723   Op = DAG.getNode(ISD::BITCAST, DL, MVT::i32, Op);
8724   Results.push_back(DAG.getNode(ISD::TRUNCATE, DL, MVT::i16, Op));
8725 }
8726
8727 void AArch64TargetLowering::ReplaceNodeResults(
8728     SDNode *N, SmallVectorImpl<SDValue> &Results, SelectionDAG &DAG) const {
8729   switch (N->getOpcode()) {
8730   default:
8731     llvm_unreachable("Don't know how to custom expand this");
8732   case ISD::BITCAST:
8733     ReplaceBITCASTResults(N, Results, DAG);
8734     return;
8735   case ISD::FP_TO_UINT:
8736   case ISD::FP_TO_SINT:
8737     assert(N->getValueType(0) == MVT::i128 && "unexpected illegal conversion");
8738     // Let normal code take care of it by not adding anything to Results.
8739     return;
8740   }
8741 }
8742
8743 bool AArch64TargetLowering::useLoadStackGuardNode() const {
8744   return true;
8745 }
8746
8747 bool AArch64TargetLowering::combineRepeatedFPDivisors(unsigned NumUsers) const {
8748   // Combine multiple FDIVs with the same divisor into multiple FMULs by the
8749   // reciprocal if there are three or more FDIVs.
8750   return NumUsers > 2;
8751 }
8752
8753 TargetLoweringBase::LegalizeTypeAction
8754 AArch64TargetLowering::getPreferredVectorAction(EVT VT) const {
8755   MVT SVT = VT.getSimpleVT();
8756   // During type legalization, we prefer to widen v1i8, v1i16, v1i32  to v8i8,
8757   // v4i16, v2i32 instead of to promote.
8758   if (SVT == MVT::v1i8 || SVT == MVT::v1i16 || SVT == MVT::v1i32
8759       || SVT == MVT::v1f32)
8760     return TypeWidenVector;
8761
8762   return TargetLoweringBase::getPreferredVectorAction(VT);
8763 }
8764
8765 // Loads and stores less than 128-bits are already atomic; ones above that
8766 // are doomed anyway, so defer to the default libcall and blame the OS when
8767 // things go wrong.
8768 bool AArch64TargetLowering::shouldExpandAtomicStoreInIR(StoreInst *SI) const {
8769   unsigned Size = SI->getValueOperand()->getType()->getPrimitiveSizeInBits();
8770   return Size == 128;
8771 }
8772
8773 // Loads and stores less than 128-bits are already atomic; ones above that
8774 // are doomed anyway, so defer to the default libcall and blame the OS when
8775 // things go wrong.
8776 bool AArch64TargetLowering::shouldExpandAtomicLoadInIR(LoadInst *LI) const {
8777   unsigned Size = LI->getType()->getPrimitiveSizeInBits();
8778   return Size == 128;
8779 }
8780
8781 // For the real atomic operations, we have ldxr/stxr up to 128 bits,
8782 bool AArch64TargetLowering::shouldExpandAtomicRMWInIR(AtomicRMWInst *AI) const {
8783   unsigned Size = AI->getType()->getPrimitiveSizeInBits();
8784   return Size <= 128;
8785 }
8786
8787 bool AArch64TargetLowering::hasLoadLinkedStoreConditional() const {
8788   return true;
8789 }
8790
8791 Value *AArch64TargetLowering::emitLoadLinked(IRBuilder<> &Builder, Value *Addr,
8792                                              AtomicOrdering Ord) const {
8793   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
8794   Type *ValTy = cast<PointerType>(Addr->getType())->getElementType();
8795   bool IsAcquire = isAtLeastAcquire(Ord);
8796
8797   // Since i128 isn't legal and intrinsics don't get type-lowered, the ldrexd
8798   // intrinsic must return {i64, i64} and we have to recombine them into a
8799   // single i128 here.
8800   if (ValTy->getPrimitiveSizeInBits() == 128) {
8801     Intrinsic::ID Int =
8802         IsAcquire ? Intrinsic::aarch64_ldaxp : Intrinsic::aarch64_ldxp;
8803     Function *Ldxr = llvm::Intrinsic::getDeclaration(M, Int);
8804
8805     Addr = Builder.CreateBitCast(Addr, Type::getInt8PtrTy(M->getContext()));
8806     Value *LoHi = Builder.CreateCall(Ldxr, Addr, "lohi");
8807
8808     Value *Lo = Builder.CreateExtractValue(LoHi, 0, "lo");
8809     Value *Hi = Builder.CreateExtractValue(LoHi, 1, "hi");
8810     Lo = Builder.CreateZExt(Lo, ValTy, "lo64");
8811     Hi = Builder.CreateZExt(Hi, ValTy, "hi64");
8812     return Builder.CreateOr(
8813         Lo, Builder.CreateShl(Hi, ConstantInt::get(ValTy, 64)), "val64");
8814   }
8815
8816   Type *Tys[] = { Addr->getType() };
8817   Intrinsic::ID Int =
8818       IsAcquire ? Intrinsic::aarch64_ldaxr : Intrinsic::aarch64_ldxr;
8819   Function *Ldxr = llvm::Intrinsic::getDeclaration(M, Int, Tys);
8820
8821   return Builder.CreateTruncOrBitCast(
8822       Builder.CreateCall(Ldxr, Addr),
8823       cast<PointerType>(Addr->getType())->getElementType());
8824 }
8825
8826 Value *AArch64TargetLowering::emitStoreConditional(IRBuilder<> &Builder,
8827                                                    Value *Val, Value *Addr,
8828                                                    AtomicOrdering Ord) const {
8829   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
8830   bool IsRelease = isAtLeastRelease(Ord);
8831
8832   // Since the intrinsics must have legal type, the i128 intrinsics take two
8833   // parameters: "i64, i64". We must marshal Val into the appropriate form
8834   // before the call.
8835   if (Val->getType()->getPrimitiveSizeInBits() == 128) {
8836     Intrinsic::ID Int =
8837         IsRelease ? Intrinsic::aarch64_stlxp : Intrinsic::aarch64_stxp;
8838     Function *Stxr = Intrinsic::getDeclaration(M, Int);
8839     Type *Int64Ty = Type::getInt64Ty(M->getContext());
8840
8841     Value *Lo = Builder.CreateTrunc(Val, Int64Ty, "lo");
8842     Value *Hi = Builder.CreateTrunc(Builder.CreateLShr(Val, 64), Int64Ty, "hi");
8843     Addr = Builder.CreateBitCast(Addr, Type::getInt8PtrTy(M->getContext()));
8844     return Builder.CreateCall3(Stxr, Lo, Hi, Addr);
8845   }
8846
8847   Intrinsic::ID Int =
8848       IsRelease ? Intrinsic::aarch64_stlxr : Intrinsic::aarch64_stxr;
8849   Type *Tys[] = { Addr->getType() };
8850   Function *Stxr = Intrinsic::getDeclaration(M, Int, Tys);
8851
8852   return Builder.CreateCall2(
8853       Stxr, Builder.CreateZExtOrBitCast(
8854                 Val, Stxr->getFunctionType()->getParamType(0)),
8855       Addr);
8856 }
8857
8858 bool AArch64TargetLowering::functionArgumentNeedsConsecutiveRegisters(
8859     Type *Ty, CallingConv::ID CallConv, bool isVarArg) const {
8860   return Ty->isArrayTy();
8861 }