-Added API for retrieving the default FPU of a CPU from TargetParser.
[oota-llvm.git] / lib / Support / TargetParser.cpp
1 //===-- TargetParser - Parser for target features ---------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements a target parser to recognise hardware features such as
11 // FPU/CPU/ARCH names as well as specific support such as HDIV, etc.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "llvm/Support/ARMBuildAttributes.h"
16 #include "llvm/Support/TargetParser.h"
17 #include "llvm/ADT/StringExtras.h"
18 #include "llvm/ADT/StringSwitch.h"
19 #include <cctype>
20
21 using namespace llvm;
22
23 namespace {
24
25 // List of canonical FPU names (use getFPUSynonym) and which architectural
26 // features they correspond to (use getFPUFeatures).
27 // FIXME: TableGen this.
28 // The entries must appear in the order listed in ARM::FPUKind for correct indexing
29 struct {
30   const char * Name;
31   ARM::FPUKind ID;
32   ARM::FPUVersion FPUVersion;
33   ARM::NeonSupportLevel NeonSupport;
34   ARM::FPURestriction Restriction;
35 } FPUNames[] = {
36   { "invalid",        ARM::FK_INVALID,        ARM::FV_NONE,       ARM::NS_None,   ARM::FR_None},
37   { "none",           ARM::FK_NONE,           ARM::FV_NONE,       ARM::NS_None,   ARM::FR_None},
38   { "vfp",            ARM::FK_VFP,            ARM::FV_VFPV2,      ARM::NS_None,   ARM::FR_None},
39   { "vfpv2",          ARM::FK_VFPV2,          ARM::FV_VFPV2,      ARM::NS_None,   ARM::FR_None},
40   { "vfpv3",          ARM::FK_VFPV3,          ARM::FV_VFPV3,      ARM::NS_None,   ARM::FR_None},
41   { "vfpv3-fp16",     ARM::FK_VFPV3_FP16,     ARM::FV_VFPV3_FP16, ARM::NS_None,   ARM::FR_None},
42   { "vfpv3-d16",      ARM::FK_VFPV3_D16,      ARM::FV_VFPV3,      ARM::NS_None,   ARM::FR_D16},
43   { "vfpv3-d16-fp16", ARM::FK_VFPV3_D16_FP16, ARM::FV_VFPV3_FP16, ARM::NS_None,   ARM::FR_D16},
44   { "vfpv3xd",        ARM::FK_VFPV3XD,        ARM::FV_VFPV3,      ARM::NS_None,   ARM::FR_SP_D16},
45   { "vfpv3xd-fp16",   ARM::FK_VFPV3XD_FP16,   ARM::FV_VFPV3_FP16, ARM::NS_None,   ARM::FR_SP_D16},
46   { "vfpv4",          ARM::FK_VFPV4,          ARM::FV_VFPV4,      ARM::NS_None,   ARM::FR_None},
47   { "vfpv4-d16",      ARM::FK_VFPV4_D16,      ARM::FV_VFPV4,      ARM::NS_None,   ARM::FR_D16},
48   { "fpv4-sp-d16",    ARM::FK_FPV4_SP_D16,    ARM::FV_VFPV4,      ARM::NS_None,   ARM::FR_SP_D16},
49   { "fpv5-d16",       ARM::FK_FPV5_D16,       ARM::FV_VFPV5,      ARM::NS_None,   ARM::FR_D16},
50   { "fpv5-sp-d16",    ARM::FK_FPV5_SP_D16,    ARM::FV_VFPV5,      ARM::NS_None,   ARM::FR_SP_D16},
51   { "fp-armv8",       ARM::FK_FP_ARMV8,       ARM::FV_VFPV5,      ARM::NS_None,   ARM::FR_None},
52   { "neon",           ARM::FK_NEON,           ARM::FV_VFPV3,      ARM::NS_Neon,   ARM::FR_None},
53   { "neon-fp16",      ARM::FK_NEON_FP16,      ARM::FV_VFPV3_FP16, ARM::NS_Neon,   ARM::FR_None},
54   { "neon-vfpv4",     ARM::FK_NEON_VFPV4,     ARM::FV_VFPV4,      ARM::NS_Neon,   ARM::FR_None},
55   { "neon-fp-armv8",  ARM::FK_NEON_FP_ARMV8,  ARM::FV_VFPV5,      ARM::NS_Neon,   ARM::FR_None},
56   { "crypto-neon-fp-armv8",
57                ARM::FK_CRYPTO_NEON_FP_ARMV8,  ARM::FV_VFPV5,      ARM::NS_Crypto, ARM::FR_None},
58   { "softvfp",        ARM::FK_SOFTVFP,        ARM::FV_NONE,       ARM::NS_None,   ARM::FR_None},
59 };
60
61 // List of canonical arch names (use getArchSynonym).
62 // This table also provides the build attribute fields for CPU arch
63 // and Arch ID, according to the Addenda to the ARM ABI, chapters
64 // 2.4 and 2.3.5.2 respectively.
65 // FIXME: SubArch values were simplified to fit into the expectations
66 // of the triples and are not conforming with their official names.
67 // Check to see if the expectation should be changed.
68 // FIXME: TableGen this.
69 struct {
70   const char *Name;
71   ARM::ArchKind ID;
72   const char *CPUAttr; // CPU class in build attributes.
73   const char *SubArch; // Sub-Arch name.
74   ARMBuildAttrs::CPUArch ArchAttr; // Arch ID in build attributes.
75 } ARCHNames[] = {
76   { "invalid",   ARM::AK_INVALID,  nullptr,   nullptr, ARMBuildAttrs::CPUArch::Pre_v4 },
77   { "armv2",     ARM::AK_ARMV2,    "2",       "v2",    ARMBuildAttrs::CPUArch::Pre_v4 },
78   { "armv2a",    ARM::AK_ARMV2A,   "2A",      "v2a",   ARMBuildAttrs::CPUArch::Pre_v4 },
79   { "armv3",     ARM::AK_ARMV3,    "3",       "v3",    ARMBuildAttrs::CPUArch::Pre_v4 },
80   { "armv3m",    ARM::AK_ARMV3M,   "3M",      "v3m",   ARMBuildAttrs::CPUArch::Pre_v4 },
81   { "armv4",     ARM::AK_ARMV4,    "4",       "v4",    ARMBuildAttrs::CPUArch::v4 },
82   { "armv4t",    ARM::AK_ARMV4T,   "4T",      "v4t",   ARMBuildAttrs::CPUArch::v4T },
83   { "armv5t",    ARM::AK_ARMV5T,   "5T",      "v5",    ARMBuildAttrs::CPUArch::v5T },
84   { "armv5te",   ARM::AK_ARMV5TE,  "5TE",     "v5e",   ARMBuildAttrs::CPUArch::v5TE },
85   { "armv5tej",  ARM::AK_ARMV5TEJ, "5TEJ",    "v5e",   ARMBuildAttrs::CPUArch::v5TEJ },
86   { "armv6",     ARM::AK_ARMV6,    "6",       "v6",    ARMBuildAttrs::CPUArch::v6 },
87   { "armv6k",    ARM::AK_ARMV6K,   "6K",      "v6k",   ARMBuildAttrs::CPUArch::v6K },
88   { "armv6t2",   ARM::AK_ARMV6T2,  "6T2",     "v6t2",  ARMBuildAttrs::CPUArch::v6T2 },
89   { "armv6z",    ARM::AK_ARMV6Z,   "6Z",      "v6z",   ARMBuildAttrs::CPUArch::v6KZ },
90   { "armv6zk",   ARM::AK_ARMV6ZK,  "6ZK",     "v6zk",  ARMBuildAttrs::CPUArch::v6KZ },
91   { "armv6-m",   ARM::AK_ARMV6M,   "6-M",     "v6m",   ARMBuildAttrs::CPUArch::v6_M },
92   { "armv6s-m",  ARM::AK_ARMV6SM,  "6S-M",    "v6sm",  ARMBuildAttrs::CPUArch::v6S_M },
93   { "armv7-a",   ARM::AK_ARMV7A,   "7-A",     "v7",    ARMBuildAttrs::CPUArch::v7 },
94   { "armv7-r",   ARM::AK_ARMV7R,   "7-R",     "v7r",   ARMBuildAttrs::CPUArch::v7 },
95   { "armv7-m",   ARM::AK_ARMV7M,   "7-M",     "v7m",   ARMBuildAttrs::CPUArch::v7 },
96   { "armv7e-m",  ARM::AK_ARMV7EM,  "7E-M",    "v7em",  ARMBuildAttrs::CPUArch::v7E_M },
97   { "armv8-a",   ARM::AK_ARMV8A,   "8-A",     "v8",    ARMBuildAttrs::CPUArch::v8 },
98   { "armv8.1-a", ARM::AK_ARMV8_1A, "8.1-A",   "v8.1a", ARMBuildAttrs::CPUArch::v8 },
99   // Non-standard Arch names.
100   { "iwmmxt",    ARM::AK_IWMMXT,   "iwmmxt",  "",      ARMBuildAttrs::CPUArch::v5TE },
101   { "iwmmxt2",   ARM::AK_IWMMXT2,  "iwmmxt2", "",      ARMBuildAttrs::CPUArch::v5TE },
102   { "xscale",    ARM::AK_XSCALE,   "xscale",  "",      ARMBuildAttrs::CPUArch::v5TE },
103   { "armv5",     ARM::AK_ARMV5,    "5T",      "v5",    ARMBuildAttrs::CPUArch::v5T },
104   { "armv5e",    ARM::AK_ARMV5E,   "5TE",     "v5e",   ARMBuildAttrs::CPUArch::v5TE },
105   { "armv6j",    ARM::AK_ARMV6J,   "6J",      "v6",    ARMBuildAttrs::CPUArch::v6 },
106   { "armv6hl",   ARM::AK_ARMV6HL,  "6-M",     "v6hl",  ARMBuildAttrs::CPUArch::v6_M },
107   { "armv7",     ARM::AK_ARMV7,    "7",       "v7",    ARMBuildAttrs::CPUArch::v7 },
108   { "armv7l",    ARM::AK_ARMV7L,   "7-L",     "v7l",   ARMBuildAttrs::CPUArch::v7 },
109   { "armv7hl",   ARM::AK_ARMV7HL,  "7-L",     "v7hl",  ARMBuildAttrs::CPUArch::v7 },
110   { "armv7s",    ARM::AK_ARMV7S,   "7-S",     "v7s",   ARMBuildAttrs::CPUArch::v7 }
111 };
112 // List of Arch Extension names.
113 // FIXME: TableGen this.
114 struct {
115   const char *Name;
116   ARM::ArchExtKind ID;
117 } ARCHExtNames[] = {
118   { "invalid",  ARM::AEK_INVALID },
119   { "crc",      ARM::AEK_CRC },
120   { "crypto",   ARM::AEK_CRYPTO },
121   { "fp",       ARM::AEK_FP },
122   { "idiv",     ARM::AEK_HWDIV },
123   { "mp",       ARM::AEK_MP },
124   { "simd",     ARM::AEK_SIMD },
125   { "sec",      ARM::AEK_SEC },
126   { "virt",     ARM::AEK_VIRT },
127   { "os",       ARM::AEK_OS },
128   { "iwmmxt",   ARM::AEK_IWMMXT },
129   { "iwmmxt2",  ARM::AEK_IWMMXT2 },
130   { "maverick", ARM::AEK_MAVERICK },
131   { "xscale",   ARM::AEK_XSCALE }
132 };
133 // List of CPU names and their arches.
134 // The same CPU can have multiple arches and can be default on multiple arches.
135 // When finding the Arch for a CPU, first-found prevails. Sort them accordingly.
136 // When this becomes table-generated, we'd probably need two tables.
137 // FIXME: TableGen this.
138 struct {
139   const char *Name;
140   ARM::ArchKind ArchID;
141   ARM::FPUKind DefaultFPU;
142   bool Default; // is $Name the default CPU for $ArchID ?
143 } CPUNames[] = {
144   { "arm2",          ARM::AK_ARMV2,    ARM::FK_NONE,       true },
145   { "arm3",          ARM::AK_ARMV2A,   ARM::FK_NONE,       true },
146   { "arm6",          ARM::AK_ARMV3,    ARM::FK_NONE,       true },
147   { "arm7m",         ARM::AK_ARMV3M,   ARM::FK_NONE,       true },
148   { "arm8",          ARM::AK_ARMV4,    ARM::FK_NONE,       false },
149   { "arm810",        ARM::AK_ARMV4,    ARM::FK_NONE,       false },
150   { "strongarm",     ARM::AK_ARMV4,    ARM::FK_NONE,       true },
151   { "strongarm110",  ARM::AK_ARMV4,    ARM::FK_NONE,       false },
152   { "strongarm1100", ARM::AK_ARMV4,    ARM::FK_NONE,       false },
153   { "strongarm1110", ARM::AK_ARMV4,    ARM::FK_NONE,       false },
154   { "arm7tdmi",      ARM::AK_ARMV4T,   ARM::FK_NONE,       true },
155   { "arm7tdmi-s",    ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
156   { "arm710t",       ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
157   { "arm720t",       ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
158   { "arm9",          ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
159   { "arm9tdmi",      ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
160   { "arm920",        ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
161   { "arm920t",       ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
162   { "arm922t",       ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
163   { "arm9312",       ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
164   { "arm940t",       ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
165   { "ep9312",        ARM::AK_ARMV4T,   ARM::FK_NONE,       false },
166   { "arm10tdmi",     ARM::AK_ARMV5T,   ARM::FK_NONE,       true },
167   { "arm1020t",      ARM::AK_ARMV5T,   ARM::FK_NONE,       false },
168   { "arm9e",         ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
169   { "arm946e-s",     ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
170   { "arm966e-s",     ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
171   { "arm968e-s",     ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
172   { "arm10e",        ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
173   { "arm1020e",      ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
174   { "arm1022e",      ARM::AK_ARMV5TE,  ARM::FK_NONE,       true },
175   { "iwmmxt",        ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
176   { "xscale",        ARM::AK_ARMV5TE,  ARM::FK_NONE,       false },
177   { "arm926ej-s",    ARM::AK_ARMV5TEJ, ARM::FK_NONE,       true },
178   { "arm1136jf-s",   ARM::AK_ARMV6,    ARM::FK_VFPV2,      true },
179   { "arm1176j-s",    ARM::AK_ARMV6K,   ARM::FK_NONE,       false },
180   { "arm1176jz-s",   ARM::AK_ARMV6K,   ARM::FK_NONE,       false },
181   { "mpcore",        ARM::AK_ARMV6K,   ARM::FK_VFPV2,      false },
182   { "mpcorenovfp",   ARM::AK_ARMV6K,   ARM::FK_NONE,       false },
183   { "arm1176jzf-s",  ARM::AK_ARMV6K,   ARM::FK_VFPV2,      true },
184   { "arm1176jzf-s",  ARM::AK_ARMV6Z,   ARM::FK_VFPV2,      true },
185   { "arm1176jzf-s",  ARM::AK_ARMV6ZK,  ARM::FK_VFPV2,      true },
186   { "arm1156t2-s",   ARM::AK_ARMV6T2,  ARM::FK_NONE,       true },
187   { "arm1156t2f-s",  ARM::AK_ARMV6T2,  ARM::FK_VFPV2,      false },
188   { "cortex-m0",     ARM::AK_ARMV6M,   ARM::FK_NONE,       true },
189   { "cortex-m0plus", ARM::AK_ARMV6M,   ARM::FK_NONE,       false },
190   { "cortex-m1",     ARM::AK_ARMV6M,   ARM::FK_NONE,       false },
191   { "sc000",         ARM::AK_ARMV6M,   ARM::FK_NONE,       false },
192   { "cortex-a5",     ARM::AK_ARMV7A,   ARM::FK_NEON_VFPV4, false },
193   { "cortex-a7",     ARM::AK_ARMV7A,   ARM::FK_NEON_VFPV4, false },
194   { "cortex-a8",     ARM::AK_ARMV7A,   ARM::FK_NEON,       true },
195   { "cortex-a9",     ARM::AK_ARMV7A,   ARM::FK_NEON_FP16,  false },
196   { "cortex-a12",    ARM::AK_ARMV7A,   ARM::FK_NEON_VFPV4, false },
197   { "cortex-a15",    ARM::AK_ARMV7A,   ARM::FK_NEON_VFPV4, false },
198   { "cortex-a17",    ARM::AK_ARMV7A,   ARM::FK_NEON_VFPV4, false },
199   { "krait",         ARM::AK_ARMV7A,   ARM::FK_NEON_VFPV4, false },
200   { "cortex-r4",     ARM::AK_ARMV7R,   ARM::FK_NONE,       true },
201   { "cortex-r4f",    ARM::AK_ARMV7R,   ARM::FK_VFPV3_D16,  false },
202   { "cortex-r5",     ARM::AK_ARMV7R,   ARM::FK_VFPV3_D16,      false },
203   { "cortex-r7",     ARM::AK_ARMV7R,   ARM::FK_VFPV3_D16_FP16, false },
204   { "sc300",         ARM::AK_ARMV7M,   ARM::FK_NONE,           false },
205   { "cortex-m3",     ARM::AK_ARMV7M,   ARM::FK_NONE,           true },
206   { "cortex-m4",     ARM::AK_ARMV7EM,  ARM::FK_NONE,           true },
207   // FIXME cortex-m4f missing from ARM.td
208   { "cortex-m4f",    ARM::AK_ARMV7EM,  ARM::FK_FPV4_SP_D16,          false },
209   { "cortex-m7",     ARM::AK_ARMV7EM,  ARM::FK_FPV5_D16,             false },
210   { "cortex-a53",    ARM::AK_ARMV8A,   ARM::FK_CRYPTO_NEON_FP_ARMV8, true },
211   { "cortex-a57",    ARM::AK_ARMV8A,   ARM::FK_CRYPTO_NEON_FP_ARMV8, false },
212   { "cortex-a72",    ARM::AK_ARMV8A,   ARM::FK_CRYPTO_NEON_FP_ARMV8, false },
213   { "cyclone",       ARM::AK_ARMV8A,   ARM::FK_CRYPTO_NEON_FP_ARMV8, false },
214   { "generic",       ARM::AK_ARMV8_1A, ARM::FK_NEON_FP_ARMV8,        true },
215   // Non-standard Arch names.
216   { "iwmmxt",        ARM::AK_IWMMXT,   ARM::FK_NONE,       true },
217   { "xscale",        ARM::AK_XSCALE,   ARM::FK_NONE,       true },
218   { "arm10tdmi",     ARM::AK_ARMV5,    ARM::FK_NONE,       true },
219   { "arm1022e",      ARM::AK_ARMV5E,   ARM::FK_NONE,       true },
220   { "arm1136j-s",    ARM::AK_ARMV6J,   ARM::FK_NONE,       true },
221   { "arm1136jz-s",   ARM::AK_ARMV6J,   ARM::FK_NONE,       false },
222   { "cortex-m0",     ARM::AK_ARMV6SM,  ARM::FK_NONE,       true },
223   { "arm1176jzf-s",  ARM::AK_ARMV6HL,  ARM::FK_VFPV2,      true },
224   { "cortex-a8",     ARM::AK_ARMV7,    ARM::FK_NEON,       true },
225   { "cortex-a8",     ARM::AK_ARMV7L,   ARM::FK_NEON,       true },
226   { "cortex-a8",     ARM::AK_ARMV7HL,  ARM::FK_NEON,       true },
227   { "cortex-m4",     ARM::AK_ARMV7EM,  ARM::FK_NONE,       true },
228   { "swift",         ARM::AK_ARMV7S,   ARM::FK_NEON_VFPV4, true },
229   // Invalid CPU
230   { "invalid",       ARM::AK_INVALID,  ARM::FK_INVALID,    true }
231 };
232
233 } // namespace
234
235 // ======================================================= //
236 // Information by ID
237 // ======================================================= //
238
239 const char *ARMTargetParser::getFPUName(unsigned FPUKind) {
240   if (FPUKind >= ARM::FK_LAST)
241     return nullptr;
242   return FPUNames[FPUKind].Name;
243 }
244
245 unsigned ARMTargetParser::getFPUVersion(unsigned FPUKind) {
246   if (FPUKind >= ARM::FK_LAST)
247     return 0;
248   return FPUNames[FPUKind].FPUVersion;
249 }
250
251 unsigned ARMTargetParser::getFPUNeonSupportLevel(unsigned FPUKind) {
252   if (FPUKind >= ARM::FK_LAST)
253     return 0;
254   return FPUNames[FPUKind].NeonSupport;
255 }
256
257 unsigned ARMTargetParser::getFPURestriction(unsigned FPUKind) {
258   if (FPUKind >= ARM::FK_LAST)
259     return 0;
260   return FPUNames[FPUKind].Restriction;
261 }
262
263 unsigned ARMTargetParser::getDefaultFPU(StringRef CPU) {
264   for (const auto C : CPUNames) {
265     if (CPU == C.Name)
266       return C.DefaultFPU;
267   }
268   return ARM::FK_INVALID;
269 }
270
271 bool ARMTargetParser::getFPUFeatures(unsigned FPUKind,
272                                      std::vector<const char *> &Features) {
273
274   if (FPUKind >= ARM::FK_LAST || FPUKind == ARM::FK_INVALID)
275     return false;
276
277   // fp-only-sp and d16 subtarget features are independent of each other, so we
278   // must enable/disable both.
279   switch (FPUNames[FPUKind].Restriction) {
280   case ARM::FR_SP_D16:
281     Features.push_back("+fp-only-sp");
282     Features.push_back("+d16");
283     break;
284   case ARM::FR_D16:
285     Features.push_back("-fp-only-sp");
286     Features.push_back("+d16");
287     break;
288   case ARM::FR_None:
289     Features.push_back("-fp-only-sp");
290     Features.push_back("-d16");
291     break;
292   }
293
294   // FPU version subtarget features are inclusive of lower-numbered ones, so
295   // enable the one corresponding to this version and disable all that are
296   // higher. We also have to make sure to disable fp16 when vfp4 is disabled,
297   // as +vfp4 implies +fp16 but -vfp4 does not imply -fp16.
298   switch (FPUNames[FPUKind].FPUVersion) {
299   case ARM::FV_VFPV5:
300     Features.push_back("+fp-armv8");
301     break;
302   case ARM::FV_VFPV4:
303     Features.push_back("+vfp4");
304     Features.push_back("-fp-armv8");
305     break;
306   case ARM::FV_VFPV3_FP16:
307     Features.push_back("+vfp3");
308     Features.push_back("+fp16");
309     Features.push_back("-vfp4");
310     Features.push_back("-fp-armv8");
311     break;
312   case ARM::FV_VFPV3:
313     Features.push_back("+vfp3");
314     Features.push_back("-fp16");
315     Features.push_back("-vfp4");
316     Features.push_back("-fp-armv8");
317     break;
318   case ARM::FV_VFPV2:
319     Features.push_back("+vfp2");
320     Features.push_back("-vfp3");
321     Features.push_back("-fp16");
322     Features.push_back("-vfp4");
323     Features.push_back("-fp-armv8");
324     break;
325   case ARM::FV_NONE:
326     Features.push_back("-vfp2");
327     Features.push_back("-vfp3");
328     Features.push_back("-fp16");
329     Features.push_back("-vfp4");
330     Features.push_back("-fp-armv8");
331     break;
332   }
333
334   // crypto includes neon, so we handle this similarly to FPU version.
335   switch (FPUNames[FPUKind].NeonSupport) {
336   case ARM::NS_Crypto:
337     Features.push_back("+crypto");
338     break;
339   case ARM::NS_Neon:
340     Features.push_back("+neon");
341     Features.push_back("-crypto");
342     break;
343   case ARM::NS_None:
344     Features.push_back("-neon");
345     Features.push_back("-crypto");
346     break;
347   }
348
349   return true;
350 }
351
352 const char *ARMTargetParser::getArchName(unsigned ArchKind) {
353   if (ArchKind >= ARM::AK_LAST)
354     return nullptr;
355   return ARCHNames[ArchKind].Name;
356 }
357
358 const char *ARMTargetParser::getCPUAttr(unsigned ArchKind) {
359   if (ArchKind >= ARM::AK_LAST)
360     return nullptr;
361   return ARCHNames[ArchKind].CPUAttr;
362 }
363
364 const char *ARMTargetParser::getSubArch(unsigned ArchKind) {
365   if (ArchKind >= ARM::AK_LAST)
366     return nullptr;
367   return ARCHNames[ArchKind].SubArch;
368 }
369
370 unsigned ARMTargetParser::getArchAttr(unsigned ArchKind) {
371   if (ArchKind >= ARM::AK_LAST)
372     return ARMBuildAttrs::CPUArch::Pre_v4;
373   return ARCHNames[ArchKind].ArchAttr;
374 }
375
376 const char *ARMTargetParser::getArchExtName(unsigned ArchExtKind) {
377   if (ArchExtKind >= ARM::AEK_LAST)
378     return nullptr;
379   return ARCHExtNames[ArchExtKind].Name;
380 }
381
382 const char *ARMTargetParser::getDefaultCPU(StringRef Arch) {
383   unsigned AK = parseArch(Arch);
384   if (AK == ARM::AK_INVALID)
385     return nullptr;
386
387   // Look for multiple AKs to find the default for pair AK+Name.
388   for (const auto CPU : CPUNames) {
389     if (CPU.ArchID == AK && CPU.Default)
390       return CPU.Name;
391   }
392   return nullptr;
393 }
394
395 // ======================================================= //
396 // Parsers
397 // ======================================================= //
398
399 StringRef ARMTargetParser::getFPUSynonym(StringRef FPU) {
400   return StringSwitch<StringRef>(FPU)
401     .Cases("fpa", "fpe2", "fpe3", "maverick", "invalid") // Unsupported
402     .Case("vfp2", "vfpv2")
403     .Case("vfp3", "vfpv3")
404     .Case("vfp4", "vfpv4")
405     .Case("vfp3-d16", "vfpv3-d16")
406     .Case("vfp4-d16", "vfpv4-d16")
407     .Cases("fp4-sp-d16", "vfpv4-sp-d16", "fpv4-sp-d16")
408     .Cases("fp4-dp-d16", "fpv4-dp-d16", "vfpv4-d16")
409     .Case("fp5-sp-d16", "fpv5-sp-d16")
410     .Cases("fp5-dp-d16", "fpv5-dp-d16", "fpv5-d16")
411     // FIXME: Clang uses it, but it's bogus, since neon defaults to vfpv3.
412     .Case("neon-vfpv3", "neon")
413     .Default(FPU);
414 }
415
416 StringRef ARMTargetParser::getArchSynonym(StringRef Arch) {
417   return StringSwitch<StringRef>(Arch)
418     .Case("v6sm", "v6s-m")
419     .Case("v6m", "v6-m")
420     .Case("v7a", "v7-a")
421     .Case("v7r", "v7-r")
422     .Case("v7m", "v7-m")
423     .Case("v7em", "v7e-m")
424     .Cases("v8", "v8a", "aarch64", "arm64", "v8-a")
425     .Case("v8.1a", "v8.1-a")
426     .Default(Arch);
427 }
428
429 // MArch is expected to be of the form (arm|thumb)?(eb)?(v.+)?(eb)?, but
430 // (iwmmxt|xscale)(eb)? is also permitted. If the former, return
431 // "v.+", if the latter, return unmodified string, minus 'eb'.
432 // If invalid, return empty string.
433 StringRef ARMTargetParser::getCanonicalArchName(StringRef Arch) {
434   size_t offset = StringRef::npos;
435   StringRef A = Arch;
436   StringRef Error = "";
437
438   // Begins with "arm" / "thumb", move past it.
439   if (A.startswith("arm64"))
440     offset = 5;
441   else if (A.startswith("arm"))
442     offset = 3;
443   else if (A.startswith("thumb"))
444     offset = 5;
445   else if (A.startswith("aarch64")) {
446     offset = 7;
447     // AArch64 uses "_be", not "eb" suffix.
448     if (A.find("eb") != StringRef::npos)
449       return Error;
450     if (A.substr(offset,3) == "_be")
451       offset += 3;
452   }
453
454   // Ex. "armebv7", move past the "eb".
455   if (offset != StringRef::npos && A.substr(offset, 2) == "eb")
456     offset += 2;
457   // Or, if it ends with eb ("armv7eb"), chop it off.
458   else if (A.endswith("eb"))
459     A = A.substr(0, A.size() - 2);
460   // Trim the head
461   if (offset != StringRef::npos)
462     A = A.substr(offset);
463
464   // Empty string means offset reached the end, which means it's valid.
465   if (A.empty())
466     return Arch;
467
468   // Only match non-marketing names
469   if (offset != StringRef::npos) {
470   // Must start with 'vN'.
471     if (A[0] != 'v' || !std::isdigit(A[1]))
472       return Error;
473     // Can't have an extra 'eb'.
474     if (A.find("eb") != StringRef::npos)
475       return Error;
476   }
477
478   // Arch will either be a 'v' name (v7a) or a marketing name (xscale).
479   return A;
480 }
481
482 unsigned ARMTargetParser::parseFPU(StringRef FPU) {
483   StringRef Syn = getFPUSynonym(FPU);
484   for (const auto F : FPUNames) {
485     if (Syn == F.Name)
486       return F.ID;
487   }
488   return ARM::FK_INVALID;
489 }
490
491 // Allows partial match, ex. "v7a" matches "armv7a".
492 unsigned ARMTargetParser::parseArch(StringRef Arch) {
493   Arch = getCanonicalArchName(Arch);
494   StringRef Syn = getArchSynonym(Arch);
495   for (const auto A : ARCHNames) {
496     if (StringRef(A.Name).endswith(Syn))
497       return A.ID;
498   }
499   return ARM::AK_INVALID;
500 }
501
502 unsigned ARMTargetParser::parseArchExt(StringRef ArchExt) {
503   for (const auto A : ARCHExtNames) {
504     if (ArchExt == A.Name)
505       return A.ID;
506   }
507   return ARM::AEK_INVALID;
508 }
509
510 unsigned ARMTargetParser::parseCPUArch(StringRef CPU) {
511   for (const auto C : CPUNames) {
512     if (CPU == C.Name)
513       return C.ArchID;
514   }
515   return ARM::AK_INVALID;
516 }
517
518 // ARM, Thumb, AArch64
519 unsigned ARMTargetParser::parseArchISA(StringRef Arch) {
520   return StringSwitch<unsigned>(Arch)
521       .StartsWith("aarch64", ARM::IK_AARCH64)
522       .StartsWith("arm64",   ARM::IK_AARCH64)
523       .StartsWith("thumb",   ARM::IK_THUMB)
524       .StartsWith("arm",     ARM::IK_ARM)
525       .Default(ARM::EK_INVALID);
526 }
527
528 // Little/Big endian
529 unsigned ARMTargetParser::parseArchEndian(StringRef Arch) {
530   if (Arch.startswith("armeb") ||
531       Arch.startswith("thumbeb") ||
532       Arch.startswith("aarch64_be"))
533     return ARM::EK_BIG;
534
535   if (Arch.startswith("arm") || Arch.startswith("thumb")) {
536     if (Arch.endswith("eb"))
537       return ARM::EK_BIG;
538     else
539       return ARM::EK_LITTLE;
540   }
541
542   if (Arch.startswith("aarch64"))
543     return ARM::EK_LITTLE;
544
545   return ARM::EK_INVALID;
546 }
547
548 // Profile A/R/M
549 unsigned ARMTargetParser::parseArchProfile(StringRef Arch) {
550   Arch = getCanonicalArchName(Arch);
551   switch(parseArch(Arch)) {
552   case ARM::AK_ARMV6M:
553   case ARM::AK_ARMV7M:
554   case ARM::AK_ARMV6SM:
555   case ARM::AK_ARMV7EM:
556     return ARM::PK_M;
557   case ARM::AK_ARMV7R:
558     return ARM::PK_R;
559   case ARM::AK_ARMV7:
560   case ARM::AK_ARMV7A:
561   case ARM::AK_ARMV8A:
562   case ARM::AK_ARMV8_1A:
563     return ARM::PK_A;
564   }
565   return ARM::PK_INVALID;
566 }
567
568 // Version number (ex. v7 = 7).
569 unsigned ARMTargetParser::parseArchVersion(StringRef Arch) {
570   Arch = getCanonicalArchName(Arch);
571   switch(parseArch(Arch)) {
572   case ARM::AK_ARMV2:
573   case ARM::AK_ARMV2A:
574     return 2;
575   case ARM::AK_ARMV3:
576   case ARM::AK_ARMV3M:
577     return 3;
578   case ARM::AK_ARMV4:
579   case ARM::AK_ARMV4T:
580     return 4;
581   case ARM::AK_ARMV5:
582   case ARM::AK_ARMV5T:
583   case ARM::AK_ARMV5TE:
584   case ARM::AK_IWMMXT:
585   case ARM::AK_IWMMXT2:
586   case ARM::AK_XSCALE:
587   case ARM::AK_ARMV5E:
588   case ARM::AK_ARMV5TEJ:
589     return 5;
590   case ARM::AK_ARMV6:
591   case ARM::AK_ARMV6J:
592   case ARM::AK_ARMV6K:
593   case ARM::AK_ARMV6T2:
594   case ARM::AK_ARMV6Z:
595   case ARM::AK_ARMV6ZK:
596   case ARM::AK_ARMV6M:
597   case ARM::AK_ARMV6SM:
598   case ARM::AK_ARMV6HL:
599     return 6;
600   case ARM::AK_ARMV7:
601   case ARM::AK_ARMV7A:
602   case ARM::AK_ARMV7R:
603   case ARM::AK_ARMV7M:
604   case ARM::AK_ARMV7L:
605   case ARM::AK_ARMV7HL:
606   case ARM::AK_ARMV7S:
607   case ARM::AK_ARMV7EM:
608     return 7;
609   case ARM::AK_ARMV8A:
610   case ARM::AK_ARMV8_1A:
611     return 8;
612   }
613   return 0;
614 }