DataLayout is mandatory, update the API to reflect it with references.
[oota-llvm.git] / lib / CodeGen / TargetLoweringBase.cpp
1 //===-- TargetLoweringBase.cpp - Implement the TargetLoweringBase class ---===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the TargetLoweringBase class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/Target/TargetLowering.h"
15 #include "llvm/ADT/BitVector.h"
16 #include "llvm/ADT/STLExtras.h"
17 #include "llvm/ADT/Triple.h"
18 #include "llvm/CodeGen/Analysis.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineJumpTableInfo.h"
23 #include "llvm/CodeGen/StackMaps.h"
24 #include "llvm/IR/DataLayout.h"
25 #include "llvm/IR/DerivedTypes.h"
26 #include "llvm/IR/GlobalVariable.h"
27 #include "llvm/IR/Mangler.h"
28 #include "llvm/MC/MCAsmInfo.h"
29 #include "llvm/MC/MCContext.h"
30 #include "llvm/MC/MCExpr.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/MathExtras.h"
34 #include "llvm/Target/TargetLoweringObjectFile.h"
35 #include "llvm/Target/TargetMachine.h"
36 #include "llvm/Target/TargetRegisterInfo.h"
37 #include "llvm/Target/TargetSubtargetInfo.h"
38 #include <cctype>
39 using namespace llvm;
40
41 /// InitLibcallNames - Set default libcall names.
42 ///
43 static void InitLibcallNames(const char **Names, const Triple &TT) {
44   Names[RTLIB::SHL_I16] = "__ashlhi3";
45   Names[RTLIB::SHL_I32] = "__ashlsi3";
46   Names[RTLIB::SHL_I64] = "__ashldi3";
47   Names[RTLIB::SHL_I128] = "__ashlti3";
48   Names[RTLIB::SRL_I16] = "__lshrhi3";
49   Names[RTLIB::SRL_I32] = "__lshrsi3";
50   Names[RTLIB::SRL_I64] = "__lshrdi3";
51   Names[RTLIB::SRL_I128] = "__lshrti3";
52   Names[RTLIB::SRA_I16] = "__ashrhi3";
53   Names[RTLIB::SRA_I32] = "__ashrsi3";
54   Names[RTLIB::SRA_I64] = "__ashrdi3";
55   Names[RTLIB::SRA_I128] = "__ashrti3";
56   Names[RTLIB::MUL_I8] = "__mulqi3";
57   Names[RTLIB::MUL_I16] = "__mulhi3";
58   Names[RTLIB::MUL_I32] = "__mulsi3";
59   Names[RTLIB::MUL_I64] = "__muldi3";
60   Names[RTLIB::MUL_I128] = "__multi3";
61   Names[RTLIB::MULO_I32] = "__mulosi4";
62   Names[RTLIB::MULO_I64] = "__mulodi4";
63   Names[RTLIB::MULO_I128] = "__muloti4";
64   Names[RTLIB::SDIV_I8] = "__divqi3";
65   Names[RTLIB::SDIV_I16] = "__divhi3";
66   Names[RTLIB::SDIV_I32] = "__divsi3";
67   Names[RTLIB::SDIV_I64] = "__divdi3";
68   Names[RTLIB::SDIV_I128] = "__divti3";
69   Names[RTLIB::UDIV_I8] = "__udivqi3";
70   Names[RTLIB::UDIV_I16] = "__udivhi3";
71   Names[RTLIB::UDIV_I32] = "__udivsi3";
72   Names[RTLIB::UDIV_I64] = "__udivdi3";
73   Names[RTLIB::UDIV_I128] = "__udivti3";
74   Names[RTLIB::SREM_I8] = "__modqi3";
75   Names[RTLIB::SREM_I16] = "__modhi3";
76   Names[RTLIB::SREM_I32] = "__modsi3";
77   Names[RTLIB::SREM_I64] = "__moddi3";
78   Names[RTLIB::SREM_I128] = "__modti3";
79   Names[RTLIB::UREM_I8] = "__umodqi3";
80   Names[RTLIB::UREM_I16] = "__umodhi3";
81   Names[RTLIB::UREM_I32] = "__umodsi3";
82   Names[RTLIB::UREM_I64] = "__umoddi3";
83   Names[RTLIB::UREM_I128] = "__umodti3";
84
85   // These are generally not available.
86   Names[RTLIB::SDIVREM_I8] = nullptr;
87   Names[RTLIB::SDIVREM_I16] = nullptr;
88   Names[RTLIB::SDIVREM_I32] = nullptr;
89   Names[RTLIB::SDIVREM_I64] = nullptr;
90   Names[RTLIB::SDIVREM_I128] = nullptr;
91   Names[RTLIB::UDIVREM_I8] = nullptr;
92   Names[RTLIB::UDIVREM_I16] = nullptr;
93   Names[RTLIB::UDIVREM_I32] = nullptr;
94   Names[RTLIB::UDIVREM_I64] = nullptr;
95   Names[RTLIB::UDIVREM_I128] = nullptr;
96
97   Names[RTLIB::NEG_I32] = "__negsi2";
98   Names[RTLIB::NEG_I64] = "__negdi2";
99   Names[RTLIB::ADD_F32] = "__addsf3";
100   Names[RTLIB::ADD_F64] = "__adddf3";
101   Names[RTLIB::ADD_F80] = "__addxf3";
102   Names[RTLIB::ADD_F128] = "__addtf3";
103   Names[RTLIB::ADD_PPCF128] = "__gcc_qadd";
104   Names[RTLIB::SUB_F32] = "__subsf3";
105   Names[RTLIB::SUB_F64] = "__subdf3";
106   Names[RTLIB::SUB_F80] = "__subxf3";
107   Names[RTLIB::SUB_F128] = "__subtf3";
108   Names[RTLIB::SUB_PPCF128] = "__gcc_qsub";
109   Names[RTLIB::MUL_F32] = "__mulsf3";
110   Names[RTLIB::MUL_F64] = "__muldf3";
111   Names[RTLIB::MUL_F80] = "__mulxf3";
112   Names[RTLIB::MUL_F128] = "__multf3";
113   Names[RTLIB::MUL_PPCF128] = "__gcc_qmul";
114   Names[RTLIB::DIV_F32] = "__divsf3";
115   Names[RTLIB::DIV_F64] = "__divdf3";
116   Names[RTLIB::DIV_F80] = "__divxf3";
117   Names[RTLIB::DIV_F128] = "__divtf3";
118   Names[RTLIB::DIV_PPCF128] = "__gcc_qdiv";
119   Names[RTLIB::REM_F32] = "fmodf";
120   Names[RTLIB::REM_F64] = "fmod";
121   Names[RTLIB::REM_F80] = "fmodl";
122   Names[RTLIB::REM_F128] = "fmodl";
123   Names[RTLIB::REM_PPCF128] = "fmodl";
124   Names[RTLIB::FMA_F32] = "fmaf";
125   Names[RTLIB::FMA_F64] = "fma";
126   Names[RTLIB::FMA_F80] = "fmal";
127   Names[RTLIB::FMA_F128] = "fmal";
128   Names[RTLIB::FMA_PPCF128] = "fmal";
129   Names[RTLIB::POWI_F32] = "__powisf2";
130   Names[RTLIB::POWI_F64] = "__powidf2";
131   Names[RTLIB::POWI_F80] = "__powixf2";
132   Names[RTLIB::POWI_F128] = "__powitf2";
133   Names[RTLIB::POWI_PPCF128] = "__powitf2";
134   Names[RTLIB::SQRT_F32] = "sqrtf";
135   Names[RTLIB::SQRT_F64] = "sqrt";
136   Names[RTLIB::SQRT_F80] = "sqrtl";
137   Names[RTLIB::SQRT_F128] = "sqrtl";
138   Names[RTLIB::SQRT_PPCF128] = "sqrtl";
139   Names[RTLIB::LOG_F32] = "logf";
140   Names[RTLIB::LOG_F64] = "log";
141   Names[RTLIB::LOG_F80] = "logl";
142   Names[RTLIB::LOG_F128] = "logl";
143   Names[RTLIB::LOG_PPCF128] = "logl";
144   Names[RTLIB::LOG2_F32] = "log2f";
145   Names[RTLIB::LOG2_F64] = "log2";
146   Names[RTLIB::LOG2_F80] = "log2l";
147   Names[RTLIB::LOG2_F128] = "log2l";
148   Names[RTLIB::LOG2_PPCF128] = "log2l";
149   Names[RTLIB::LOG10_F32] = "log10f";
150   Names[RTLIB::LOG10_F64] = "log10";
151   Names[RTLIB::LOG10_F80] = "log10l";
152   Names[RTLIB::LOG10_F128] = "log10l";
153   Names[RTLIB::LOG10_PPCF128] = "log10l";
154   Names[RTLIB::EXP_F32] = "expf";
155   Names[RTLIB::EXP_F64] = "exp";
156   Names[RTLIB::EXP_F80] = "expl";
157   Names[RTLIB::EXP_F128] = "expl";
158   Names[RTLIB::EXP_PPCF128] = "expl";
159   Names[RTLIB::EXP2_F32] = "exp2f";
160   Names[RTLIB::EXP2_F64] = "exp2";
161   Names[RTLIB::EXP2_F80] = "exp2l";
162   Names[RTLIB::EXP2_F128] = "exp2l";
163   Names[RTLIB::EXP2_PPCF128] = "exp2l";
164   Names[RTLIB::SIN_F32] = "sinf";
165   Names[RTLIB::SIN_F64] = "sin";
166   Names[RTLIB::SIN_F80] = "sinl";
167   Names[RTLIB::SIN_F128] = "sinl";
168   Names[RTLIB::SIN_PPCF128] = "sinl";
169   Names[RTLIB::COS_F32] = "cosf";
170   Names[RTLIB::COS_F64] = "cos";
171   Names[RTLIB::COS_F80] = "cosl";
172   Names[RTLIB::COS_F128] = "cosl";
173   Names[RTLIB::COS_PPCF128] = "cosl";
174   Names[RTLIB::POW_F32] = "powf";
175   Names[RTLIB::POW_F64] = "pow";
176   Names[RTLIB::POW_F80] = "powl";
177   Names[RTLIB::POW_F128] = "powl";
178   Names[RTLIB::POW_PPCF128] = "powl";
179   Names[RTLIB::CEIL_F32] = "ceilf";
180   Names[RTLIB::CEIL_F64] = "ceil";
181   Names[RTLIB::CEIL_F80] = "ceill";
182   Names[RTLIB::CEIL_F128] = "ceill";
183   Names[RTLIB::CEIL_PPCF128] = "ceill";
184   Names[RTLIB::TRUNC_F32] = "truncf";
185   Names[RTLIB::TRUNC_F64] = "trunc";
186   Names[RTLIB::TRUNC_F80] = "truncl";
187   Names[RTLIB::TRUNC_F128] = "truncl";
188   Names[RTLIB::TRUNC_PPCF128] = "truncl";
189   Names[RTLIB::RINT_F32] = "rintf";
190   Names[RTLIB::RINT_F64] = "rint";
191   Names[RTLIB::RINT_F80] = "rintl";
192   Names[RTLIB::RINT_F128] = "rintl";
193   Names[RTLIB::RINT_PPCF128] = "rintl";
194   Names[RTLIB::NEARBYINT_F32] = "nearbyintf";
195   Names[RTLIB::NEARBYINT_F64] = "nearbyint";
196   Names[RTLIB::NEARBYINT_F80] = "nearbyintl";
197   Names[RTLIB::NEARBYINT_F128] = "nearbyintl";
198   Names[RTLIB::NEARBYINT_PPCF128] = "nearbyintl";
199   Names[RTLIB::ROUND_F32] = "roundf";
200   Names[RTLIB::ROUND_F64] = "round";
201   Names[RTLIB::ROUND_F80] = "roundl";
202   Names[RTLIB::ROUND_F128] = "roundl";
203   Names[RTLIB::ROUND_PPCF128] = "roundl";
204   Names[RTLIB::FLOOR_F32] = "floorf";
205   Names[RTLIB::FLOOR_F64] = "floor";
206   Names[RTLIB::FLOOR_F80] = "floorl";
207   Names[RTLIB::FLOOR_F128] = "floorl";
208   Names[RTLIB::FLOOR_PPCF128] = "floorl";
209   Names[RTLIB::FMIN_F32] = "fminf";
210   Names[RTLIB::FMIN_F64] = "fmin";
211   Names[RTLIB::FMIN_F80] = "fminl";
212   Names[RTLIB::FMIN_F128] = "fminl";
213   Names[RTLIB::FMIN_PPCF128] = "fminl";
214   Names[RTLIB::FMAX_F32] = "fmaxf";
215   Names[RTLIB::FMAX_F64] = "fmax";
216   Names[RTLIB::FMAX_F80] = "fmaxl";
217   Names[RTLIB::FMAX_F128] = "fmaxl";
218   Names[RTLIB::FMAX_PPCF128] = "fmaxl";
219   Names[RTLIB::ROUND_F32] = "roundf";
220   Names[RTLIB::ROUND_F64] = "round";
221   Names[RTLIB::ROUND_F80] = "roundl";
222   Names[RTLIB::ROUND_F128] = "roundl";
223   Names[RTLIB::ROUND_PPCF128] = "roundl";
224   Names[RTLIB::COPYSIGN_F32] = "copysignf";
225   Names[RTLIB::COPYSIGN_F64] = "copysign";
226   Names[RTLIB::COPYSIGN_F80] = "copysignl";
227   Names[RTLIB::COPYSIGN_F128] = "copysignl";
228   Names[RTLIB::COPYSIGN_PPCF128] = "copysignl";
229   Names[RTLIB::FPEXT_F64_F128] = "__extenddftf2";
230   Names[RTLIB::FPEXT_F32_F128] = "__extendsftf2";
231   Names[RTLIB::FPEXT_F32_F64] = "__extendsfdf2";
232   Names[RTLIB::FPEXT_F16_F32] = "__gnu_h2f_ieee";
233   Names[RTLIB::FPROUND_F32_F16] = "__gnu_f2h_ieee";
234   Names[RTLIB::FPROUND_F64_F16] = "__truncdfhf2";
235   Names[RTLIB::FPROUND_F80_F16] = "__truncxfhf2";
236   Names[RTLIB::FPROUND_F128_F16] = "__trunctfhf2";
237   Names[RTLIB::FPROUND_PPCF128_F16] = "__trunctfhf2";
238   Names[RTLIB::FPROUND_F64_F32] = "__truncdfsf2";
239   Names[RTLIB::FPROUND_F80_F32] = "__truncxfsf2";
240   Names[RTLIB::FPROUND_F128_F32] = "__trunctfsf2";
241   Names[RTLIB::FPROUND_PPCF128_F32] = "__trunctfsf2";
242   Names[RTLIB::FPROUND_F80_F64] = "__truncxfdf2";
243   Names[RTLIB::FPROUND_F128_F64] = "__trunctfdf2";
244   Names[RTLIB::FPROUND_PPCF128_F64] = "__trunctfdf2";
245   Names[RTLIB::FPTOSINT_F32_I8] = "__fixsfqi";
246   Names[RTLIB::FPTOSINT_F32_I16] = "__fixsfhi";
247   Names[RTLIB::FPTOSINT_F32_I32] = "__fixsfsi";
248   Names[RTLIB::FPTOSINT_F32_I64] = "__fixsfdi";
249   Names[RTLIB::FPTOSINT_F32_I128] = "__fixsfti";
250   Names[RTLIB::FPTOSINT_F64_I8] = "__fixdfqi";
251   Names[RTLIB::FPTOSINT_F64_I16] = "__fixdfhi";
252   Names[RTLIB::FPTOSINT_F64_I32] = "__fixdfsi";
253   Names[RTLIB::FPTOSINT_F64_I64] = "__fixdfdi";
254   Names[RTLIB::FPTOSINT_F64_I128] = "__fixdfti";
255   Names[RTLIB::FPTOSINT_F80_I32] = "__fixxfsi";
256   Names[RTLIB::FPTOSINT_F80_I64] = "__fixxfdi";
257   Names[RTLIB::FPTOSINT_F80_I128] = "__fixxfti";
258   Names[RTLIB::FPTOSINT_F128_I32] = "__fixtfsi";
259   Names[RTLIB::FPTOSINT_F128_I64] = "__fixtfdi";
260   Names[RTLIB::FPTOSINT_F128_I128] = "__fixtfti";
261   Names[RTLIB::FPTOSINT_PPCF128_I32] = "__fixtfsi";
262   Names[RTLIB::FPTOSINT_PPCF128_I64] = "__fixtfdi";
263   Names[RTLIB::FPTOSINT_PPCF128_I128] = "__fixtfti";
264   Names[RTLIB::FPTOUINT_F32_I8] = "__fixunssfqi";
265   Names[RTLIB::FPTOUINT_F32_I16] = "__fixunssfhi";
266   Names[RTLIB::FPTOUINT_F32_I32] = "__fixunssfsi";
267   Names[RTLIB::FPTOUINT_F32_I64] = "__fixunssfdi";
268   Names[RTLIB::FPTOUINT_F32_I128] = "__fixunssfti";
269   Names[RTLIB::FPTOUINT_F64_I8] = "__fixunsdfqi";
270   Names[RTLIB::FPTOUINT_F64_I16] = "__fixunsdfhi";
271   Names[RTLIB::FPTOUINT_F64_I32] = "__fixunsdfsi";
272   Names[RTLIB::FPTOUINT_F64_I64] = "__fixunsdfdi";
273   Names[RTLIB::FPTOUINT_F64_I128] = "__fixunsdfti";
274   Names[RTLIB::FPTOUINT_F80_I32] = "__fixunsxfsi";
275   Names[RTLIB::FPTOUINT_F80_I64] = "__fixunsxfdi";
276   Names[RTLIB::FPTOUINT_F80_I128] = "__fixunsxfti";
277   Names[RTLIB::FPTOUINT_F128_I32] = "__fixunstfsi";
278   Names[RTLIB::FPTOUINT_F128_I64] = "__fixunstfdi";
279   Names[RTLIB::FPTOUINT_F128_I128] = "__fixunstfti";
280   Names[RTLIB::FPTOUINT_PPCF128_I32] = "__fixunstfsi";
281   Names[RTLIB::FPTOUINT_PPCF128_I64] = "__fixunstfdi";
282   Names[RTLIB::FPTOUINT_PPCF128_I128] = "__fixunstfti";
283   Names[RTLIB::SINTTOFP_I32_F32] = "__floatsisf";
284   Names[RTLIB::SINTTOFP_I32_F64] = "__floatsidf";
285   Names[RTLIB::SINTTOFP_I32_F80] = "__floatsixf";
286   Names[RTLIB::SINTTOFP_I32_F128] = "__floatsitf";
287   Names[RTLIB::SINTTOFP_I32_PPCF128] = "__floatsitf";
288   Names[RTLIB::SINTTOFP_I64_F32] = "__floatdisf";
289   Names[RTLIB::SINTTOFP_I64_F64] = "__floatdidf";
290   Names[RTLIB::SINTTOFP_I64_F80] = "__floatdixf";
291   Names[RTLIB::SINTTOFP_I64_F128] = "__floatditf";
292   Names[RTLIB::SINTTOFP_I64_PPCF128] = "__floatditf";
293   Names[RTLIB::SINTTOFP_I128_F32] = "__floattisf";
294   Names[RTLIB::SINTTOFP_I128_F64] = "__floattidf";
295   Names[RTLIB::SINTTOFP_I128_F80] = "__floattixf";
296   Names[RTLIB::SINTTOFP_I128_F128] = "__floattitf";
297   Names[RTLIB::SINTTOFP_I128_PPCF128] = "__floattitf";
298   Names[RTLIB::UINTTOFP_I32_F32] = "__floatunsisf";
299   Names[RTLIB::UINTTOFP_I32_F64] = "__floatunsidf";
300   Names[RTLIB::UINTTOFP_I32_F80] = "__floatunsixf";
301   Names[RTLIB::UINTTOFP_I32_F128] = "__floatunsitf";
302   Names[RTLIB::UINTTOFP_I32_PPCF128] = "__floatunsitf";
303   Names[RTLIB::UINTTOFP_I64_F32] = "__floatundisf";
304   Names[RTLIB::UINTTOFP_I64_F64] = "__floatundidf";
305   Names[RTLIB::UINTTOFP_I64_F80] = "__floatundixf";
306   Names[RTLIB::UINTTOFP_I64_F128] = "__floatunditf";
307   Names[RTLIB::UINTTOFP_I64_PPCF128] = "__floatunditf";
308   Names[RTLIB::UINTTOFP_I128_F32] = "__floatuntisf";
309   Names[RTLIB::UINTTOFP_I128_F64] = "__floatuntidf";
310   Names[RTLIB::UINTTOFP_I128_F80] = "__floatuntixf";
311   Names[RTLIB::UINTTOFP_I128_F128] = "__floatuntitf";
312   Names[RTLIB::UINTTOFP_I128_PPCF128] = "__floatuntitf";
313   Names[RTLIB::OEQ_F32] = "__eqsf2";
314   Names[RTLIB::OEQ_F64] = "__eqdf2";
315   Names[RTLIB::OEQ_F128] = "__eqtf2";
316   Names[RTLIB::UNE_F32] = "__nesf2";
317   Names[RTLIB::UNE_F64] = "__nedf2";
318   Names[RTLIB::UNE_F128] = "__netf2";
319   Names[RTLIB::OGE_F32] = "__gesf2";
320   Names[RTLIB::OGE_F64] = "__gedf2";
321   Names[RTLIB::OGE_F128] = "__getf2";
322   Names[RTLIB::OLT_F32] = "__ltsf2";
323   Names[RTLIB::OLT_F64] = "__ltdf2";
324   Names[RTLIB::OLT_F128] = "__lttf2";
325   Names[RTLIB::OLE_F32] = "__lesf2";
326   Names[RTLIB::OLE_F64] = "__ledf2";
327   Names[RTLIB::OLE_F128] = "__letf2";
328   Names[RTLIB::OGT_F32] = "__gtsf2";
329   Names[RTLIB::OGT_F64] = "__gtdf2";
330   Names[RTLIB::OGT_F128] = "__gttf2";
331   Names[RTLIB::UO_F32] = "__unordsf2";
332   Names[RTLIB::UO_F64] = "__unorddf2";
333   Names[RTLIB::UO_F128] = "__unordtf2";
334   Names[RTLIB::O_F32] = "__unordsf2";
335   Names[RTLIB::O_F64] = "__unorddf2";
336   Names[RTLIB::O_F128] = "__unordtf2";
337   Names[RTLIB::MEMCPY] = "memcpy";
338   Names[RTLIB::MEMMOVE] = "memmove";
339   Names[RTLIB::MEMSET] = "memset";
340   Names[RTLIB::UNWIND_RESUME] = "_Unwind_Resume";
341   Names[RTLIB::SYNC_VAL_COMPARE_AND_SWAP_1] = "__sync_val_compare_and_swap_1";
342   Names[RTLIB::SYNC_VAL_COMPARE_AND_SWAP_2] = "__sync_val_compare_and_swap_2";
343   Names[RTLIB::SYNC_VAL_COMPARE_AND_SWAP_4] = "__sync_val_compare_and_swap_4";
344   Names[RTLIB::SYNC_VAL_COMPARE_AND_SWAP_8] = "__sync_val_compare_and_swap_8";
345   Names[RTLIB::SYNC_VAL_COMPARE_AND_SWAP_16] = "__sync_val_compare_and_swap_16";
346   Names[RTLIB::SYNC_LOCK_TEST_AND_SET_1] = "__sync_lock_test_and_set_1";
347   Names[RTLIB::SYNC_LOCK_TEST_AND_SET_2] = "__sync_lock_test_and_set_2";
348   Names[RTLIB::SYNC_LOCK_TEST_AND_SET_4] = "__sync_lock_test_and_set_4";
349   Names[RTLIB::SYNC_LOCK_TEST_AND_SET_8] = "__sync_lock_test_and_set_8";
350   Names[RTLIB::SYNC_LOCK_TEST_AND_SET_16] = "__sync_lock_test_and_set_16";
351   Names[RTLIB::SYNC_FETCH_AND_ADD_1] = "__sync_fetch_and_add_1";
352   Names[RTLIB::SYNC_FETCH_AND_ADD_2] = "__sync_fetch_and_add_2";
353   Names[RTLIB::SYNC_FETCH_AND_ADD_4] = "__sync_fetch_and_add_4";
354   Names[RTLIB::SYNC_FETCH_AND_ADD_8] = "__sync_fetch_and_add_8";
355   Names[RTLIB::SYNC_FETCH_AND_ADD_16] = "__sync_fetch_and_add_16";
356   Names[RTLIB::SYNC_FETCH_AND_SUB_1] = "__sync_fetch_and_sub_1";
357   Names[RTLIB::SYNC_FETCH_AND_SUB_2] = "__sync_fetch_and_sub_2";
358   Names[RTLIB::SYNC_FETCH_AND_SUB_4] = "__sync_fetch_and_sub_4";
359   Names[RTLIB::SYNC_FETCH_AND_SUB_8] = "__sync_fetch_and_sub_8";
360   Names[RTLIB::SYNC_FETCH_AND_SUB_16] = "__sync_fetch_and_sub_16";
361   Names[RTLIB::SYNC_FETCH_AND_AND_1] = "__sync_fetch_and_and_1";
362   Names[RTLIB::SYNC_FETCH_AND_AND_2] = "__sync_fetch_and_and_2";
363   Names[RTLIB::SYNC_FETCH_AND_AND_4] = "__sync_fetch_and_and_4";
364   Names[RTLIB::SYNC_FETCH_AND_AND_8] = "__sync_fetch_and_and_8";
365   Names[RTLIB::SYNC_FETCH_AND_AND_16] = "__sync_fetch_and_and_16";
366   Names[RTLIB::SYNC_FETCH_AND_OR_1] = "__sync_fetch_and_or_1";
367   Names[RTLIB::SYNC_FETCH_AND_OR_2] = "__sync_fetch_and_or_2";
368   Names[RTLIB::SYNC_FETCH_AND_OR_4] = "__sync_fetch_and_or_4";
369   Names[RTLIB::SYNC_FETCH_AND_OR_8] = "__sync_fetch_and_or_8";
370   Names[RTLIB::SYNC_FETCH_AND_OR_16] = "__sync_fetch_and_or_16";
371   Names[RTLIB::SYNC_FETCH_AND_XOR_1] = "__sync_fetch_and_xor_1";
372   Names[RTLIB::SYNC_FETCH_AND_XOR_2] = "__sync_fetch_and_xor_2";
373   Names[RTLIB::SYNC_FETCH_AND_XOR_4] = "__sync_fetch_and_xor_4";
374   Names[RTLIB::SYNC_FETCH_AND_XOR_8] = "__sync_fetch_and_xor_8";
375   Names[RTLIB::SYNC_FETCH_AND_XOR_16] = "__sync_fetch_and_xor_16";
376   Names[RTLIB::SYNC_FETCH_AND_NAND_1] = "__sync_fetch_and_nand_1";
377   Names[RTLIB::SYNC_FETCH_AND_NAND_2] = "__sync_fetch_and_nand_2";
378   Names[RTLIB::SYNC_FETCH_AND_NAND_4] = "__sync_fetch_and_nand_4";
379   Names[RTLIB::SYNC_FETCH_AND_NAND_8] = "__sync_fetch_and_nand_8";
380   Names[RTLIB::SYNC_FETCH_AND_NAND_16] = "__sync_fetch_and_nand_16";
381   Names[RTLIB::SYNC_FETCH_AND_MAX_1] = "__sync_fetch_and_max_1";
382   Names[RTLIB::SYNC_FETCH_AND_MAX_2] = "__sync_fetch_and_max_2";
383   Names[RTLIB::SYNC_FETCH_AND_MAX_4] = "__sync_fetch_and_max_4";
384   Names[RTLIB::SYNC_FETCH_AND_MAX_8] = "__sync_fetch_and_max_8";
385   Names[RTLIB::SYNC_FETCH_AND_MAX_16] = "__sync_fetch_and_max_16";
386   Names[RTLIB::SYNC_FETCH_AND_UMAX_1] = "__sync_fetch_and_umax_1";
387   Names[RTLIB::SYNC_FETCH_AND_UMAX_2] = "__sync_fetch_and_umax_2";
388   Names[RTLIB::SYNC_FETCH_AND_UMAX_4] = "__sync_fetch_and_umax_4";
389   Names[RTLIB::SYNC_FETCH_AND_UMAX_8] = "__sync_fetch_and_umax_8";
390   Names[RTLIB::SYNC_FETCH_AND_UMAX_16] = "__sync_fetch_and_umax_16";
391   Names[RTLIB::SYNC_FETCH_AND_MIN_1] = "__sync_fetch_and_min_1";
392   Names[RTLIB::SYNC_FETCH_AND_MIN_2] = "__sync_fetch_and_min_2";
393   Names[RTLIB::SYNC_FETCH_AND_MIN_4] = "__sync_fetch_and_min_4";
394   Names[RTLIB::SYNC_FETCH_AND_MIN_8] = "__sync_fetch_and_min_8";
395   Names[RTLIB::SYNC_FETCH_AND_MIN_16] = "__sync_fetch_and_min_16";
396   Names[RTLIB::SYNC_FETCH_AND_UMIN_1] = "__sync_fetch_and_umin_1";
397   Names[RTLIB::SYNC_FETCH_AND_UMIN_2] = "__sync_fetch_and_umin_2";
398   Names[RTLIB::SYNC_FETCH_AND_UMIN_4] = "__sync_fetch_and_umin_4";
399   Names[RTLIB::SYNC_FETCH_AND_UMIN_8] = "__sync_fetch_and_umin_8";
400   Names[RTLIB::SYNC_FETCH_AND_UMIN_16] = "__sync_fetch_and_umin_16";
401   
402   if (TT.getEnvironment() == Triple::GNU) {
403     Names[RTLIB::SINCOS_F32] = "sincosf";
404     Names[RTLIB::SINCOS_F64] = "sincos";
405     Names[RTLIB::SINCOS_F80] = "sincosl";
406     Names[RTLIB::SINCOS_F128] = "sincosl";
407     Names[RTLIB::SINCOS_PPCF128] = "sincosl";
408   } else {
409     // These are generally not available.
410     Names[RTLIB::SINCOS_F32] = nullptr;
411     Names[RTLIB::SINCOS_F64] = nullptr;
412     Names[RTLIB::SINCOS_F80] = nullptr;
413     Names[RTLIB::SINCOS_F128] = nullptr;
414     Names[RTLIB::SINCOS_PPCF128] = nullptr;
415   }
416
417   if (!TT.isOSOpenBSD()) {
418     Names[RTLIB::STACKPROTECTOR_CHECK_FAIL] = "__stack_chk_fail";
419   } else {
420     // These are generally not available.
421     Names[RTLIB::STACKPROTECTOR_CHECK_FAIL] = nullptr;
422   }
423 }
424
425 /// InitLibcallCallingConvs - Set default libcall CallingConvs.
426 ///
427 static void InitLibcallCallingConvs(CallingConv::ID *CCs) {
428   for (int i = 0; i < RTLIB::UNKNOWN_LIBCALL; ++i) {
429     CCs[i] = CallingConv::C;
430   }
431 }
432
433 /// getFPEXT - Return the FPEXT_*_* value for the given types, or
434 /// UNKNOWN_LIBCALL if there is none.
435 RTLIB::Libcall RTLIB::getFPEXT(EVT OpVT, EVT RetVT) {
436   if (OpVT == MVT::f16) {
437     if (RetVT == MVT::f32)
438       return FPEXT_F16_F32;
439   } else if (OpVT == MVT::f32) {
440     if (RetVT == MVT::f64)
441       return FPEXT_F32_F64;
442     if (RetVT == MVT::f128)
443       return FPEXT_F32_F128;
444   } else if (OpVT == MVT::f64) {
445     if (RetVT == MVT::f128)
446       return FPEXT_F64_F128;
447   }
448
449   return UNKNOWN_LIBCALL;
450 }
451
452 /// getFPROUND - Return the FPROUND_*_* value for the given types, or
453 /// UNKNOWN_LIBCALL if there is none.
454 RTLIB::Libcall RTLIB::getFPROUND(EVT OpVT, EVT RetVT) {
455   if (RetVT == MVT::f16) {
456     if (OpVT == MVT::f32)
457       return FPROUND_F32_F16;
458     if (OpVT == MVT::f64)
459       return FPROUND_F64_F16;
460     if (OpVT == MVT::f80)
461       return FPROUND_F80_F16;
462     if (OpVT == MVT::f128)
463       return FPROUND_F128_F16;
464     if (OpVT == MVT::ppcf128)
465       return FPROUND_PPCF128_F16;
466   } else if (RetVT == MVT::f32) {
467     if (OpVT == MVT::f64)
468       return FPROUND_F64_F32;
469     if (OpVT == MVT::f80)
470       return FPROUND_F80_F32;
471     if (OpVT == MVT::f128)
472       return FPROUND_F128_F32;
473     if (OpVT == MVT::ppcf128)
474       return FPROUND_PPCF128_F32;
475   } else if (RetVT == MVT::f64) {
476     if (OpVT == MVT::f80)
477       return FPROUND_F80_F64;
478     if (OpVT == MVT::f128)
479       return FPROUND_F128_F64;
480     if (OpVT == MVT::ppcf128)
481       return FPROUND_PPCF128_F64;
482   }
483
484   return UNKNOWN_LIBCALL;
485 }
486
487 /// getFPTOSINT - Return the FPTOSINT_*_* value for the given types, or
488 /// UNKNOWN_LIBCALL if there is none.
489 RTLIB::Libcall RTLIB::getFPTOSINT(EVT OpVT, EVT RetVT) {
490   if (OpVT == MVT::f32) {
491     if (RetVT == MVT::i8)
492       return FPTOSINT_F32_I8;
493     if (RetVT == MVT::i16)
494       return FPTOSINT_F32_I16;
495     if (RetVT == MVT::i32)
496       return FPTOSINT_F32_I32;
497     if (RetVT == MVT::i64)
498       return FPTOSINT_F32_I64;
499     if (RetVT == MVT::i128)
500       return FPTOSINT_F32_I128;
501   } else if (OpVT == MVT::f64) {
502     if (RetVT == MVT::i8)
503       return FPTOSINT_F64_I8;
504     if (RetVT == MVT::i16)
505       return FPTOSINT_F64_I16;
506     if (RetVT == MVT::i32)
507       return FPTOSINT_F64_I32;
508     if (RetVT == MVT::i64)
509       return FPTOSINT_F64_I64;
510     if (RetVT == MVT::i128)
511       return FPTOSINT_F64_I128;
512   } else if (OpVT == MVT::f80) {
513     if (RetVT == MVT::i32)
514       return FPTOSINT_F80_I32;
515     if (RetVT == MVT::i64)
516       return FPTOSINT_F80_I64;
517     if (RetVT == MVT::i128)
518       return FPTOSINT_F80_I128;
519   } else if (OpVT == MVT::f128) {
520     if (RetVT == MVT::i32)
521       return FPTOSINT_F128_I32;
522     if (RetVT == MVT::i64)
523       return FPTOSINT_F128_I64;
524     if (RetVT == MVT::i128)
525       return FPTOSINT_F128_I128;
526   } else if (OpVT == MVT::ppcf128) {
527     if (RetVT == MVT::i32)
528       return FPTOSINT_PPCF128_I32;
529     if (RetVT == MVT::i64)
530       return FPTOSINT_PPCF128_I64;
531     if (RetVT == MVT::i128)
532       return FPTOSINT_PPCF128_I128;
533   }
534   return UNKNOWN_LIBCALL;
535 }
536
537 /// getFPTOUINT - Return the FPTOUINT_*_* value for the given types, or
538 /// UNKNOWN_LIBCALL if there is none.
539 RTLIB::Libcall RTLIB::getFPTOUINT(EVT OpVT, EVT RetVT) {
540   if (OpVT == MVT::f32) {
541     if (RetVT == MVT::i8)
542       return FPTOUINT_F32_I8;
543     if (RetVT == MVT::i16)
544       return FPTOUINT_F32_I16;
545     if (RetVT == MVT::i32)
546       return FPTOUINT_F32_I32;
547     if (RetVT == MVT::i64)
548       return FPTOUINT_F32_I64;
549     if (RetVT == MVT::i128)
550       return FPTOUINT_F32_I128;
551   } else if (OpVT == MVT::f64) {
552     if (RetVT == MVT::i8)
553       return FPTOUINT_F64_I8;
554     if (RetVT == MVT::i16)
555       return FPTOUINT_F64_I16;
556     if (RetVT == MVT::i32)
557       return FPTOUINT_F64_I32;
558     if (RetVT == MVT::i64)
559       return FPTOUINT_F64_I64;
560     if (RetVT == MVT::i128)
561       return FPTOUINT_F64_I128;
562   } else if (OpVT == MVT::f80) {
563     if (RetVT == MVT::i32)
564       return FPTOUINT_F80_I32;
565     if (RetVT == MVT::i64)
566       return FPTOUINT_F80_I64;
567     if (RetVT == MVT::i128)
568       return FPTOUINT_F80_I128;
569   } else if (OpVT == MVT::f128) {
570     if (RetVT == MVT::i32)
571       return FPTOUINT_F128_I32;
572     if (RetVT == MVT::i64)
573       return FPTOUINT_F128_I64;
574     if (RetVT == MVT::i128)
575       return FPTOUINT_F128_I128;
576   } else if (OpVT == MVT::ppcf128) {
577     if (RetVT == MVT::i32)
578       return FPTOUINT_PPCF128_I32;
579     if (RetVT == MVT::i64)
580       return FPTOUINT_PPCF128_I64;
581     if (RetVT == MVT::i128)
582       return FPTOUINT_PPCF128_I128;
583   }
584   return UNKNOWN_LIBCALL;
585 }
586
587 /// getSINTTOFP - Return the SINTTOFP_*_* value for the given types, or
588 /// UNKNOWN_LIBCALL if there is none.
589 RTLIB::Libcall RTLIB::getSINTTOFP(EVT OpVT, EVT RetVT) {
590   if (OpVT == MVT::i32) {
591     if (RetVT == MVT::f32)
592       return SINTTOFP_I32_F32;
593     if (RetVT == MVT::f64)
594       return SINTTOFP_I32_F64;
595     if (RetVT == MVT::f80)
596       return SINTTOFP_I32_F80;
597     if (RetVT == MVT::f128)
598       return SINTTOFP_I32_F128;
599     if (RetVT == MVT::ppcf128)
600       return SINTTOFP_I32_PPCF128;
601   } else if (OpVT == MVT::i64) {
602     if (RetVT == MVT::f32)
603       return SINTTOFP_I64_F32;
604     if (RetVT == MVT::f64)
605       return SINTTOFP_I64_F64;
606     if (RetVT == MVT::f80)
607       return SINTTOFP_I64_F80;
608     if (RetVT == MVT::f128)
609       return SINTTOFP_I64_F128;
610     if (RetVT == MVT::ppcf128)
611       return SINTTOFP_I64_PPCF128;
612   } else if (OpVT == MVT::i128) {
613     if (RetVT == MVT::f32)
614       return SINTTOFP_I128_F32;
615     if (RetVT == MVT::f64)
616       return SINTTOFP_I128_F64;
617     if (RetVT == MVT::f80)
618       return SINTTOFP_I128_F80;
619     if (RetVT == MVT::f128)
620       return SINTTOFP_I128_F128;
621     if (RetVT == MVT::ppcf128)
622       return SINTTOFP_I128_PPCF128;
623   }
624   return UNKNOWN_LIBCALL;
625 }
626
627 /// getUINTTOFP - Return the UINTTOFP_*_* value for the given types, or
628 /// UNKNOWN_LIBCALL if there is none.
629 RTLIB::Libcall RTLIB::getUINTTOFP(EVT OpVT, EVT RetVT) {
630   if (OpVT == MVT::i32) {
631     if (RetVT == MVT::f32)
632       return UINTTOFP_I32_F32;
633     if (RetVT == MVT::f64)
634       return UINTTOFP_I32_F64;
635     if (RetVT == MVT::f80)
636       return UINTTOFP_I32_F80;
637     if (RetVT == MVT::f128)
638       return UINTTOFP_I32_F128;
639     if (RetVT == MVT::ppcf128)
640       return UINTTOFP_I32_PPCF128;
641   } else if (OpVT == MVT::i64) {
642     if (RetVT == MVT::f32)
643       return UINTTOFP_I64_F32;
644     if (RetVT == MVT::f64)
645       return UINTTOFP_I64_F64;
646     if (RetVT == MVT::f80)
647       return UINTTOFP_I64_F80;
648     if (RetVT == MVT::f128)
649       return UINTTOFP_I64_F128;
650     if (RetVT == MVT::ppcf128)
651       return UINTTOFP_I64_PPCF128;
652   } else if (OpVT == MVT::i128) {
653     if (RetVT == MVT::f32)
654       return UINTTOFP_I128_F32;
655     if (RetVT == MVT::f64)
656       return UINTTOFP_I128_F64;
657     if (RetVT == MVT::f80)
658       return UINTTOFP_I128_F80;
659     if (RetVT == MVT::f128)
660       return UINTTOFP_I128_F128;
661     if (RetVT == MVT::ppcf128)
662       return UINTTOFP_I128_PPCF128;
663   }
664   return UNKNOWN_LIBCALL;
665 }
666
667 RTLIB::Libcall RTLIB::getATOMIC(unsigned Opc, MVT VT) {
668 #define OP_TO_LIBCALL(Name, Enum)                                              \
669   case Name:                                                                   \
670     switch (VT.SimpleTy) {                                                     \
671     default:                                                                   \
672       return UNKNOWN_LIBCALL;                                                  \
673     case MVT::i8:                                                              \
674       return Enum##_1;                                                         \
675     case MVT::i16:                                                             \
676       return Enum##_2;                                                         \
677     case MVT::i32:                                                             \
678       return Enum##_4;                                                         \
679     case MVT::i64:                                                             \
680       return Enum##_8;                                                         \
681     case MVT::i128:                                                            \
682       return Enum##_16;                                                        \
683     }
684
685   switch (Opc) {
686     OP_TO_LIBCALL(ISD::ATOMIC_SWAP, SYNC_LOCK_TEST_AND_SET)
687     OP_TO_LIBCALL(ISD::ATOMIC_CMP_SWAP, SYNC_VAL_COMPARE_AND_SWAP)
688     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_ADD, SYNC_FETCH_AND_ADD)
689     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_SUB, SYNC_FETCH_AND_SUB)
690     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_AND, SYNC_FETCH_AND_AND)
691     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_OR, SYNC_FETCH_AND_OR)
692     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_XOR, SYNC_FETCH_AND_XOR)
693     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_NAND, SYNC_FETCH_AND_NAND)
694     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_MAX, SYNC_FETCH_AND_MAX)
695     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_UMAX, SYNC_FETCH_AND_UMAX)
696     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_MIN, SYNC_FETCH_AND_MIN)
697     OP_TO_LIBCALL(ISD::ATOMIC_LOAD_UMIN, SYNC_FETCH_AND_UMIN)
698   }
699
700 #undef OP_TO_LIBCALL
701
702   return UNKNOWN_LIBCALL;
703 }
704
705 /// InitCmpLibcallCCs - Set default comparison libcall CC.
706 ///
707 static void InitCmpLibcallCCs(ISD::CondCode *CCs) {
708   memset(CCs, ISD::SETCC_INVALID, sizeof(ISD::CondCode)*RTLIB::UNKNOWN_LIBCALL);
709   CCs[RTLIB::OEQ_F32] = ISD::SETEQ;
710   CCs[RTLIB::OEQ_F64] = ISD::SETEQ;
711   CCs[RTLIB::OEQ_F128] = ISD::SETEQ;
712   CCs[RTLIB::UNE_F32] = ISD::SETNE;
713   CCs[RTLIB::UNE_F64] = ISD::SETNE;
714   CCs[RTLIB::UNE_F128] = ISD::SETNE;
715   CCs[RTLIB::OGE_F32] = ISD::SETGE;
716   CCs[RTLIB::OGE_F64] = ISD::SETGE;
717   CCs[RTLIB::OGE_F128] = ISD::SETGE;
718   CCs[RTLIB::OLT_F32] = ISD::SETLT;
719   CCs[RTLIB::OLT_F64] = ISD::SETLT;
720   CCs[RTLIB::OLT_F128] = ISD::SETLT;
721   CCs[RTLIB::OLE_F32] = ISD::SETLE;
722   CCs[RTLIB::OLE_F64] = ISD::SETLE;
723   CCs[RTLIB::OLE_F128] = ISD::SETLE;
724   CCs[RTLIB::OGT_F32] = ISD::SETGT;
725   CCs[RTLIB::OGT_F64] = ISD::SETGT;
726   CCs[RTLIB::OGT_F128] = ISD::SETGT;
727   CCs[RTLIB::UO_F32] = ISD::SETNE;
728   CCs[RTLIB::UO_F64] = ISD::SETNE;
729   CCs[RTLIB::UO_F128] = ISD::SETNE;
730   CCs[RTLIB::O_F32] = ISD::SETEQ;
731   CCs[RTLIB::O_F64] = ISD::SETEQ;
732   CCs[RTLIB::O_F128] = ISD::SETEQ;
733 }
734
735 /// NOTE: The TargetMachine owns TLOF.
736 TargetLoweringBase::TargetLoweringBase(const TargetMachine &tm) : TM(tm) {
737   initActions();
738
739   // Perform these initializations only once.
740   IsLittleEndian = getDataLayout()->isLittleEndian();
741   MaxStoresPerMemset = MaxStoresPerMemcpy = MaxStoresPerMemmove = 8;
742   MaxStoresPerMemsetOptSize = MaxStoresPerMemcpyOptSize
743     = MaxStoresPerMemmoveOptSize = 4;
744   UseUnderscoreSetJmp = false;
745   UseUnderscoreLongJmp = false;
746   SelectIsExpensive = false;
747   HasMultipleConditionRegisters = false;
748   HasExtractBitsInsn = false;
749   IntDivIsCheap = false;
750   FsqrtIsCheap = false;
751   Pow2SDivIsCheap = false;
752   JumpIsExpensive = false;
753   PredictableSelectIsExpensive = false;
754   MaskAndBranchFoldingIsLegal = false;
755   EnableExtLdPromotion = false;
756   HasFloatingPointExceptions = true;
757   StackPointerRegisterToSaveRestore = 0;
758   ExceptionPointerRegister = 0;
759   ExceptionSelectorRegister = 0;
760   BooleanContents = UndefinedBooleanContent;
761   BooleanFloatContents = UndefinedBooleanContent;
762   BooleanVectorContents = UndefinedBooleanContent;
763   SchedPreferenceInfo = Sched::ILP;
764   JumpBufSize = 0;
765   JumpBufAlignment = 0;
766   MinFunctionAlignment = 0;
767   PrefFunctionAlignment = 0;
768   PrefLoopAlignment = 0;
769   MinStackArgumentAlignment = 1;
770   InsertFencesForAtomic = false;
771   MinimumJumpTableEntries = 4;
772
773   InitLibcallNames(LibcallRoutineNames, Triple(TM.getTargetTriple()));
774   InitCmpLibcallCCs(CmpLibcallCCs);
775   InitLibcallCallingConvs(LibcallCallingConvs);
776 }
777
778 void TargetLoweringBase::initActions() {
779   // All operations default to being supported.
780   memset(OpActions, 0, sizeof(OpActions));
781   memset(LoadExtActions, 0, sizeof(LoadExtActions));
782   memset(TruncStoreActions, 0, sizeof(TruncStoreActions));
783   memset(IndexedModeActions, 0, sizeof(IndexedModeActions));
784   memset(CondCodeActions, 0, sizeof(CondCodeActions));
785   memset(RegClassForVT, 0,MVT::LAST_VALUETYPE*sizeof(TargetRegisterClass*));
786   memset(TargetDAGCombineArray, 0, array_lengthof(TargetDAGCombineArray));
787
788   // Set default actions for various operations.
789   for (MVT VT : MVT::all_valuetypes()) {
790     // Default all indexed load / store to expand.
791     for (unsigned IM = (unsigned)ISD::PRE_INC;
792          IM != (unsigned)ISD::LAST_INDEXED_MODE; ++IM) {
793       setIndexedLoadAction(IM, VT, Expand);
794       setIndexedStoreAction(IM, VT, Expand);
795     }
796
797     // Most backends expect to see the node which just returns the value loaded.
798     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Expand);
799
800     // These operations default to expand.
801     setOperationAction(ISD::FGETSIGN, VT, Expand);
802     setOperationAction(ISD::CONCAT_VECTORS, VT, Expand);
803     setOperationAction(ISD::FMINNUM, VT, Expand);
804     setOperationAction(ISD::FMAXNUM, VT, Expand);
805     setOperationAction(ISD::FMAD, VT, Expand);
806
807     // These library functions default to expand.
808     setOperationAction(ISD::FROUND, VT, Expand);
809
810     // These operations default to expand for vector types.
811     if (VT.isVector()) {
812       setOperationAction(ISD::FCOPYSIGN, VT, Expand);
813       setOperationAction(ISD::ANY_EXTEND_VECTOR_INREG, VT, Expand);
814       setOperationAction(ISD::SIGN_EXTEND_VECTOR_INREG, VT, Expand);
815       setOperationAction(ISD::ZERO_EXTEND_VECTOR_INREG, VT, Expand);
816     }
817   }
818
819   // Most targets ignore the @llvm.prefetch intrinsic.
820   setOperationAction(ISD::PREFETCH, MVT::Other, Expand);
821
822   // ConstantFP nodes default to expand.  Targets can either change this to
823   // Legal, in which case all fp constants are legal, or use isFPImmLegal()
824   // to optimize expansions for certain constants.
825   setOperationAction(ISD::ConstantFP, MVT::f16, Expand);
826   setOperationAction(ISD::ConstantFP, MVT::f32, Expand);
827   setOperationAction(ISD::ConstantFP, MVT::f64, Expand);
828   setOperationAction(ISD::ConstantFP, MVT::f80, Expand);
829   setOperationAction(ISD::ConstantFP, MVT::f128, Expand);
830
831   // These library functions default to expand.
832   setOperationAction(ISD::FLOG ,  MVT::f16, Expand);
833   setOperationAction(ISD::FLOG2,  MVT::f16, Expand);
834   setOperationAction(ISD::FLOG10, MVT::f16, Expand);
835   setOperationAction(ISD::FEXP ,  MVT::f16, Expand);
836   setOperationAction(ISD::FEXP2,  MVT::f16, Expand);
837   setOperationAction(ISD::FFLOOR, MVT::f16, Expand);
838   setOperationAction(ISD::FMINNUM, MVT::f16, Expand);
839   setOperationAction(ISD::FMAXNUM, MVT::f16, Expand);
840   setOperationAction(ISD::FNEARBYINT, MVT::f16, Expand);
841   setOperationAction(ISD::FCEIL,  MVT::f16, Expand);
842   setOperationAction(ISD::FRINT,  MVT::f16, Expand);
843   setOperationAction(ISD::FTRUNC, MVT::f16, Expand);
844   setOperationAction(ISD::FROUND, MVT::f16, Expand);
845   setOperationAction(ISD::FLOG ,  MVT::f32, Expand);
846   setOperationAction(ISD::FLOG2,  MVT::f32, Expand);
847   setOperationAction(ISD::FLOG10, MVT::f32, Expand);
848   setOperationAction(ISD::FEXP ,  MVT::f32, Expand);
849   setOperationAction(ISD::FEXP2,  MVT::f32, Expand);
850   setOperationAction(ISD::FFLOOR, MVT::f32, Expand);
851   setOperationAction(ISD::FMINNUM, MVT::f32, Expand);
852   setOperationAction(ISD::FMAXNUM, MVT::f32, Expand);
853   setOperationAction(ISD::FNEARBYINT, MVT::f32, Expand);
854   setOperationAction(ISD::FCEIL,  MVT::f32, Expand);
855   setOperationAction(ISD::FRINT,  MVT::f32, Expand);
856   setOperationAction(ISD::FTRUNC, MVT::f32, Expand);
857   setOperationAction(ISD::FROUND, MVT::f32, Expand);
858   setOperationAction(ISD::FLOG ,  MVT::f64, Expand);
859   setOperationAction(ISD::FLOG2,  MVT::f64, Expand);
860   setOperationAction(ISD::FLOG10, MVT::f64, Expand);
861   setOperationAction(ISD::FEXP ,  MVT::f64, Expand);
862   setOperationAction(ISD::FEXP2,  MVT::f64, Expand);
863   setOperationAction(ISD::FFLOOR, MVT::f64, Expand);
864   setOperationAction(ISD::FMINNUM, MVT::f64, Expand);
865   setOperationAction(ISD::FMAXNUM, MVT::f64, Expand);
866   setOperationAction(ISD::FNEARBYINT, MVT::f64, Expand);
867   setOperationAction(ISD::FCEIL,  MVT::f64, Expand);
868   setOperationAction(ISD::FRINT,  MVT::f64, Expand);
869   setOperationAction(ISD::FTRUNC, MVT::f64, Expand);
870   setOperationAction(ISD::FROUND, MVT::f64, Expand);
871   setOperationAction(ISD::FLOG ,  MVT::f128, Expand);
872   setOperationAction(ISD::FLOG2,  MVT::f128, Expand);
873   setOperationAction(ISD::FLOG10, MVT::f128, Expand);
874   setOperationAction(ISD::FEXP ,  MVT::f128, Expand);
875   setOperationAction(ISD::FEXP2,  MVT::f128, Expand);
876   setOperationAction(ISD::FFLOOR, MVT::f128, Expand);
877   setOperationAction(ISD::FMINNUM, MVT::f128, Expand);
878   setOperationAction(ISD::FMAXNUM, MVT::f128, Expand);
879   setOperationAction(ISD::FNEARBYINT, MVT::f128, Expand);
880   setOperationAction(ISD::FCEIL,  MVT::f128, Expand);
881   setOperationAction(ISD::FRINT,  MVT::f128, Expand);
882   setOperationAction(ISD::FTRUNC, MVT::f128, Expand);
883   setOperationAction(ISD::FROUND, MVT::f128, Expand);
884
885   // Default ISD::TRAP to expand (which turns it into abort).
886   setOperationAction(ISD::TRAP, MVT::Other, Expand);
887
888   // On most systems, DEBUGTRAP and TRAP have no difference. The "Expand"
889   // here is to inform DAG Legalizer to replace DEBUGTRAP with TRAP.
890   //
891   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Expand);
892 }
893
894 MVT TargetLoweringBase::getPointerTy(uint32_t AS) const {
895   return MVT::getIntegerVT(getPointerSizeInBits(AS));
896 }
897
898 unsigned TargetLoweringBase::getPointerSizeInBits(uint32_t AS) const {
899   return getDataLayout()->getPointerSizeInBits(AS);
900 }
901
902 unsigned TargetLoweringBase::getPointerTypeSizeInBits(Type *Ty) const {
903   assert(Ty->isPointerTy());
904   return getPointerSizeInBits(Ty->getPointerAddressSpace());
905 }
906
907 MVT TargetLoweringBase::getScalarShiftAmountTy(EVT LHSTy) const {
908   return MVT::getIntegerVT(8 * getDataLayout()->getPointerSize(0));
909 }
910
911 EVT TargetLoweringBase::getShiftAmountTy(EVT LHSTy) const {
912   assert(LHSTy.isInteger() && "Shift amount is not an integer type!");
913   if (LHSTy.isVector())
914     return LHSTy;
915   return getScalarShiftAmountTy(LHSTy);
916 }
917
918 /// canOpTrap - Returns true if the operation can trap for the value type.
919 /// VT must be a legal type.
920 bool TargetLoweringBase::canOpTrap(unsigned Op, EVT VT) const {
921   assert(isTypeLegal(VT));
922   switch (Op) {
923   default:
924     return false;
925   case ISD::FDIV:
926   case ISD::FREM:
927   case ISD::SDIV:
928   case ISD::UDIV:
929   case ISD::SREM:
930   case ISD::UREM:
931     return true;
932   }
933 }
934
935 TargetLoweringBase::LegalizeKind
936 TargetLoweringBase::getTypeConversion(LLVMContext &Context, EVT VT) const {
937   // If this is a simple type, use the ComputeRegisterProp mechanism.
938   if (VT.isSimple()) {
939     MVT SVT = VT.getSimpleVT();
940     assert((unsigned)SVT.SimpleTy < array_lengthof(TransformToType));
941     MVT NVT = TransformToType[SVT.SimpleTy];
942     LegalizeTypeAction LA = ValueTypeActions.getTypeAction(SVT);
943
944     assert((LA == TypeLegal || LA == TypeSoftenFloat ||
945             ValueTypeActions.getTypeAction(NVT) != TypePromoteInteger) &&
946            "Promote may not follow Expand or Promote");
947
948     if (LA == TypeSplitVector)
949       return LegalizeKind(LA,
950                           EVT::getVectorVT(Context, SVT.getVectorElementType(),
951                                            SVT.getVectorNumElements() / 2));
952     if (LA == TypeScalarizeVector)
953       return LegalizeKind(LA, SVT.getVectorElementType());
954     return LegalizeKind(LA, NVT);
955   }
956
957   // Handle Extended Scalar Types.
958   if (!VT.isVector()) {
959     assert(VT.isInteger() && "Float types must be simple");
960     unsigned BitSize = VT.getSizeInBits();
961     // First promote to a power-of-two size, then expand if necessary.
962     if (BitSize < 8 || !isPowerOf2_32(BitSize)) {
963       EVT NVT = VT.getRoundIntegerType(Context);
964       assert(NVT != VT && "Unable to round integer VT");
965       LegalizeKind NextStep = getTypeConversion(Context, NVT);
966       // Avoid multi-step promotion.
967       if (NextStep.first == TypePromoteInteger)
968         return NextStep;
969       // Return rounded integer type.
970       return LegalizeKind(TypePromoteInteger, NVT);
971     }
972
973     return LegalizeKind(TypeExpandInteger,
974                         EVT::getIntegerVT(Context, VT.getSizeInBits() / 2));
975   }
976
977   // Handle vector types.
978   unsigned NumElts = VT.getVectorNumElements();
979   EVT EltVT = VT.getVectorElementType();
980
981   // Vectors with only one element are always scalarized.
982   if (NumElts == 1)
983     return LegalizeKind(TypeScalarizeVector, EltVT);
984
985   // Try to widen vector elements until the element type is a power of two and
986   // promote it to a legal type later on, for example:
987   // <3 x i8> -> <4 x i8> -> <4 x i32>
988   if (EltVT.isInteger()) {
989     // Vectors with a number of elements that is not a power of two are always
990     // widened, for example <3 x i8> -> <4 x i8>.
991     if (!VT.isPow2VectorType()) {
992       NumElts = (unsigned)NextPowerOf2(NumElts);
993       EVT NVT = EVT::getVectorVT(Context, EltVT, NumElts);
994       return LegalizeKind(TypeWidenVector, NVT);
995     }
996
997     // Examine the element type.
998     LegalizeKind LK = getTypeConversion(Context, EltVT);
999
1000     // If type is to be expanded, split the vector.
1001     //  <4 x i140> -> <2 x i140>
1002     if (LK.first == TypeExpandInteger)
1003       return LegalizeKind(TypeSplitVector,
1004                           EVT::getVectorVT(Context, EltVT, NumElts / 2));
1005
1006     // Promote the integer element types until a legal vector type is found
1007     // or until the element integer type is too big. If a legal type was not
1008     // found, fallback to the usual mechanism of widening/splitting the
1009     // vector.
1010     EVT OldEltVT = EltVT;
1011     while (1) {
1012       // Increase the bitwidth of the element to the next pow-of-two
1013       // (which is greater than 8 bits).
1014       EltVT = EVT::getIntegerVT(Context, 1 + EltVT.getSizeInBits())
1015                   .getRoundIntegerType(Context);
1016
1017       // Stop trying when getting a non-simple element type.
1018       // Note that vector elements may be greater than legal vector element
1019       // types. Example: X86 XMM registers hold 64bit element on 32bit
1020       // systems.
1021       if (!EltVT.isSimple())
1022         break;
1023
1024       // Build a new vector type and check if it is legal.
1025       MVT NVT = MVT::getVectorVT(EltVT.getSimpleVT(), NumElts);
1026       // Found a legal promoted vector type.
1027       if (NVT != MVT() && ValueTypeActions.getTypeAction(NVT) == TypeLegal)
1028         return LegalizeKind(TypePromoteInteger,
1029                             EVT::getVectorVT(Context, EltVT, NumElts));
1030     }
1031
1032     // Reset the type to the unexpanded type if we did not find a legal vector
1033     // type with a promoted vector element type.
1034     EltVT = OldEltVT;
1035   }
1036
1037   // Try to widen the vector until a legal type is found.
1038   // If there is no wider legal type, split the vector.
1039   while (1) {
1040     // Round up to the next power of 2.
1041     NumElts = (unsigned)NextPowerOf2(NumElts);
1042
1043     // If there is no simple vector type with this many elements then there
1044     // cannot be a larger legal vector type.  Note that this assumes that
1045     // there are no skipped intermediate vector types in the simple types.
1046     if (!EltVT.isSimple())
1047       break;
1048     MVT LargerVector = MVT::getVectorVT(EltVT.getSimpleVT(), NumElts);
1049     if (LargerVector == MVT())
1050       break;
1051
1052     // If this type is legal then widen the vector.
1053     if (ValueTypeActions.getTypeAction(LargerVector) == TypeLegal)
1054       return LegalizeKind(TypeWidenVector, LargerVector);
1055   }
1056
1057   // Widen odd vectors to next power of two.
1058   if (!VT.isPow2VectorType()) {
1059     EVT NVT = VT.getPow2VectorType(Context);
1060     return LegalizeKind(TypeWidenVector, NVT);
1061   }
1062
1063   // Vectors with illegal element types are expanded.
1064   EVT NVT = EVT::getVectorVT(Context, EltVT, VT.getVectorNumElements() / 2);
1065   return LegalizeKind(TypeSplitVector, NVT);
1066 }
1067
1068 static unsigned getVectorTypeBreakdownMVT(MVT VT, MVT &IntermediateVT,
1069                                           unsigned &NumIntermediates,
1070                                           MVT &RegisterVT,
1071                                           TargetLoweringBase *TLI) {
1072   // Figure out the right, legal destination reg to copy into.
1073   unsigned NumElts = VT.getVectorNumElements();
1074   MVT EltTy = VT.getVectorElementType();
1075
1076   unsigned NumVectorRegs = 1;
1077
1078   // FIXME: We don't support non-power-of-2-sized vectors for now.  Ideally we
1079   // could break down into LHS/RHS like LegalizeDAG does.
1080   if (!isPowerOf2_32(NumElts)) {
1081     NumVectorRegs = NumElts;
1082     NumElts = 1;
1083   }
1084
1085   // Divide the input until we get to a supported size.  This will always
1086   // end with a scalar if the target doesn't support vectors.
1087   while (NumElts > 1 && !TLI->isTypeLegal(MVT::getVectorVT(EltTy, NumElts))) {
1088     NumElts >>= 1;
1089     NumVectorRegs <<= 1;
1090   }
1091
1092   NumIntermediates = NumVectorRegs;
1093
1094   MVT NewVT = MVT::getVectorVT(EltTy, NumElts);
1095   if (!TLI->isTypeLegal(NewVT))
1096     NewVT = EltTy;
1097   IntermediateVT = NewVT;
1098
1099   unsigned NewVTSize = NewVT.getSizeInBits();
1100
1101   // Convert sizes such as i33 to i64.
1102   if (!isPowerOf2_32(NewVTSize))
1103     NewVTSize = NextPowerOf2(NewVTSize);
1104
1105   MVT DestVT = TLI->getRegisterType(NewVT);
1106   RegisterVT = DestVT;
1107   if (EVT(DestVT).bitsLT(NewVT))    // Value is expanded, e.g. i64 -> i16.
1108     return NumVectorRegs*(NewVTSize/DestVT.getSizeInBits());
1109
1110   // Otherwise, promotion or legal types use the same number of registers as
1111   // the vector decimated to the appropriate level.
1112   return NumVectorRegs;
1113 }
1114
1115 /// isLegalRC - Return true if the value types that can be represented by the
1116 /// specified register class are all legal.
1117 bool TargetLoweringBase::isLegalRC(const TargetRegisterClass *RC) const {
1118   for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
1119        I != E; ++I) {
1120     if (isTypeLegal(*I))
1121       return true;
1122   }
1123   return false;
1124 }
1125
1126 /// Replace/modify any TargetFrameIndex operands with a targte-dependent
1127 /// sequence of memory operands that is recognized by PrologEpilogInserter.
1128 MachineBasicBlock*
1129 TargetLoweringBase::emitPatchPoint(MachineInstr *MI,
1130                                    MachineBasicBlock *MBB) const {
1131   MachineFunction &MF = *MI->getParent()->getParent();
1132
1133   // MI changes inside this loop as we grow operands.
1134   for(unsigned OperIdx = 0; OperIdx != MI->getNumOperands(); ++OperIdx) {
1135     MachineOperand &MO = MI->getOperand(OperIdx);
1136     if (!MO.isFI())
1137       continue;
1138
1139     // foldMemoryOperand builds a new MI after replacing a single FI operand
1140     // with the canonical set of five x86 addressing-mode operands.
1141     int FI = MO.getIndex();
1142     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), MI->getDesc());
1143
1144     // Copy operands before the frame-index.
1145     for (unsigned i = 0; i < OperIdx; ++i)
1146       MIB.addOperand(MI->getOperand(i));
1147     // Add frame index operands: direct-mem-ref tag, #FI, offset.
1148     MIB.addImm(StackMaps::DirectMemRefOp);
1149     MIB.addOperand(MI->getOperand(OperIdx));
1150     MIB.addImm(0);
1151     // Copy the operands after the frame index.
1152     for (unsigned i = OperIdx + 1; i != MI->getNumOperands(); ++i)
1153       MIB.addOperand(MI->getOperand(i));
1154
1155     // Inherit previous memory operands.
1156     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
1157     assert(MIB->mayLoad() && "Folded a stackmap use to a non-load!");
1158
1159     // Add a new memory operand for this FI.
1160     const MachineFrameInfo &MFI = *MF.getFrameInfo();
1161     assert(MFI.getObjectOffset(FI) != -1);
1162
1163     unsigned Flags = MachineMemOperand::MOLoad;
1164     if (MI->getOpcode() == TargetOpcode::STATEPOINT) {
1165       Flags |= MachineMemOperand::MOStore;
1166       Flags |= MachineMemOperand::MOVolatile;
1167     }
1168     MachineMemOperand *MMO = MF.getMachineMemOperand(
1169         MachinePointerInfo::getFixedStack(FI), Flags,
1170         TM.getDataLayout()->getPointerSize(), MFI.getObjectAlignment(FI));
1171     MIB->addMemOperand(MF, MMO);
1172
1173     // Replace the instruction and update the operand index.
1174     MBB->insert(MachineBasicBlock::iterator(MI), MIB);
1175     OperIdx += (MIB->getNumOperands() - MI->getNumOperands()) - 1;
1176     MI->eraseFromParent();
1177     MI = MIB;
1178   }
1179   return MBB;
1180 }
1181
1182 /// findRepresentativeClass - Return the largest legal super-reg register class
1183 /// of the register class for the specified type and its associated "cost".
1184 // This function is in TargetLowering because it uses RegClassForVT which would
1185 // need to be moved to TargetRegisterInfo and would necessitate moving
1186 // isTypeLegal over as well - a massive change that would just require
1187 // TargetLowering having a TargetRegisterInfo class member that it would use.
1188 std::pair<const TargetRegisterClass *, uint8_t>
1189 TargetLoweringBase::findRepresentativeClass(const TargetRegisterInfo *TRI,
1190                                             MVT VT) const {
1191   const TargetRegisterClass *RC = RegClassForVT[VT.SimpleTy];
1192   if (!RC)
1193     return std::make_pair(RC, 0);
1194
1195   // Compute the set of all super-register classes.
1196   BitVector SuperRegRC(TRI->getNumRegClasses());
1197   for (SuperRegClassIterator RCI(RC, TRI); RCI.isValid(); ++RCI)
1198     SuperRegRC.setBitsInMask(RCI.getMask());
1199
1200   // Find the first legal register class with the largest spill size.
1201   const TargetRegisterClass *BestRC = RC;
1202   for (int i = SuperRegRC.find_first(); i >= 0; i = SuperRegRC.find_next(i)) {
1203     const TargetRegisterClass *SuperRC = TRI->getRegClass(i);
1204     // We want the largest possible spill size.
1205     if (SuperRC->getSize() <= BestRC->getSize())
1206       continue;
1207     if (!isLegalRC(SuperRC))
1208       continue;
1209     BestRC = SuperRC;
1210   }
1211   return std::make_pair(BestRC, 1);
1212 }
1213
1214 /// computeRegisterProperties - Once all of the register classes are added,
1215 /// this allows us to compute derived properties we expose.
1216 void TargetLoweringBase::computeRegisterProperties(
1217     const TargetRegisterInfo *TRI) {
1218   static_assert(MVT::LAST_VALUETYPE <= MVT::MAX_ALLOWED_VALUETYPE,
1219                 "Too many value types for ValueTypeActions to hold!");
1220
1221   // Everything defaults to needing one register.
1222   for (unsigned i = 0; i != MVT::LAST_VALUETYPE; ++i) {
1223     NumRegistersForVT[i] = 1;
1224     RegisterTypeForVT[i] = TransformToType[i] = (MVT::SimpleValueType)i;
1225   }
1226   // ...except isVoid, which doesn't need any registers.
1227   NumRegistersForVT[MVT::isVoid] = 0;
1228
1229   // Find the largest integer register class.
1230   unsigned LargestIntReg = MVT::LAST_INTEGER_VALUETYPE;
1231   for (; RegClassForVT[LargestIntReg] == nullptr; --LargestIntReg)
1232     assert(LargestIntReg != MVT::i1 && "No integer registers defined!");
1233
1234   // Every integer value type larger than this largest register takes twice as
1235   // many registers to represent as the previous ValueType.
1236   for (unsigned ExpandedReg = LargestIntReg + 1;
1237        ExpandedReg <= MVT::LAST_INTEGER_VALUETYPE; ++ExpandedReg) {
1238     NumRegistersForVT[ExpandedReg] = 2*NumRegistersForVT[ExpandedReg-1];
1239     RegisterTypeForVT[ExpandedReg] = (MVT::SimpleValueType)LargestIntReg;
1240     TransformToType[ExpandedReg] = (MVT::SimpleValueType)(ExpandedReg - 1);
1241     ValueTypeActions.setTypeAction((MVT::SimpleValueType)ExpandedReg,
1242                                    TypeExpandInteger);
1243   }
1244
1245   // Inspect all of the ValueType's smaller than the largest integer
1246   // register to see which ones need promotion.
1247   unsigned LegalIntReg = LargestIntReg;
1248   for (unsigned IntReg = LargestIntReg - 1;
1249        IntReg >= (unsigned)MVT::i1; --IntReg) {
1250     MVT IVT = (MVT::SimpleValueType)IntReg;
1251     if (isTypeLegal(IVT)) {
1252       LegalIntReg = IntReg;
1253     } else {
1254       RegisterTypeForVT[IntReg] = TransformToType[IntReg] =
1255         (const MVT::SimpleValueType)LegalIntReg;
1256       ValueTypeActions.setTypeAction(IVT, TypePromoteInteger);
1257     }
1258   }
1259
1260   // ppcf128 type is really two f64's.
1261   if (!isTypeLegal(MVT::ppcf128)) {
1262     NumRegistersForVT[MVT::ppcf128] = 2*NumRegistersForVT[MVT::f64];
1263     RegisterTypeForVT[MVT::ppcf128] = MVT::f64;
1264     TransformToType[MVT::ppcf128] = MVT::f64;
1265     ValueTypeActions.setTypeAction(MVT::ppcf128, TypeExpandFloat);
1266   }
1267
1268   // Decide how to handle f128. If the target does not have native f128 support,
1269   // expand it to i128 and we will be generating soft float library calls.
1270   if (!isTypeLegal(MVT::f128)) {
1271     NumRegistersForVT[MVT::f128] = NumRegistersForVT[MVT::i128];
1272     RegisterTypeForVT[MVT::f128] = RegisterTypeForVT[MVT::i128];
1273     TransformToType[MVT::f128] = MVT::i128;
1274     ValueTypeActions.setTypeAction(MVT::f128, TypeSoftenFloat);
1275   }
1276
1277   // Decide how to handle f64. If the target does not have native f64 support,
1278   // expand it to i64 and we will be generating soft float library calls.
1279   if (!isTypeLegal(MVT::f64)) {
1280     NumRegistersForVT[MVT::f64] = NumRegistersForVT[MVT::i64];
1281     RegisterTypeForVT[MVT::f64] = RegisterTypeForVT[MVT::i64];
1282     TransformToType[MVT::f64] = MVT::i64;
1283     ValueTypeActions.setTypeAction(MVT::f64, TypeSoftenFloat);
1284   }
1285
1286   // Decide how to handle f32. If the target does not have native support for
1287   // f32, promote it to f64 if it is legal. Otherwise, expand it to i32.
1288   if (!isTypeLegal(MVT::f32)) {
1289     if (isTypeLegal(MVT::f64)) {
1290       NumRegistersForVT[MVT::f32] = NumRegistersForVT[MVT::f64];
1291       RegisterTypeForVT[MVT::f32] = RegisterTypeForVT[MVT::f64];
1292       TransformToType[MVT::f32] = MVT::f64;
1293       ValueTypeActions.setTypeAction(MVT::f32, TypePromoteInteger);
1294     } else {
1295       NumRegistersForVT[MVT::f32] = NumRegistersForVT[MVT::i32];
1296       RegisterTypeForVT[MVT::f32] = RegisterTypeForVT[MVT::i32];
1297       TransformToType[MVT::f32] = MVT::i32;
1298       ValueTypeActions.setTypeAction(MVT::f32, TypeSoftenFloat);
1299     }
1300   }
1301
1302   if (!isTypeLegal(MVT::f16)) {
1303     NumRegistersForVT[MVT::f16] = NumRegistersForVT[MVT::i16];
1304     RegisterTypeForVT[MVT::f16] = RegisterTypeForVT[MVT::i16];
1305     TransformToType[MVT::f16] = MVT::i16;
1306     ValueTypeActions.setTypeAction(MVT::f16, TypeSoftenFloat);
1307   }
1308
1309   // Loop over all of the vector value types to see which need transformations.
1310   for (unsigned i = MVT::FIRST_VECTOR_VALUETYPE;
1311        i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1312     MVT VT = (MVT::SimpleValueType) i;
1313     if (isTypeLegal(VT))
1314       continue;
1315
1316     MVT EltVT = VT.getVectorElementType();
1317     unsigned NElts = VT.getVectorNumElements();
1318     bool IsLegalWiderType = false;
1319     LegalizeTypeAction PreferredAction = getPreferredVectorAction(VT);
1320     switch (PreferredAction) {
1321     case TypePromoteInteger: {
1322       // Try to promote the elements of integer vectors. If no legal
1323       // promotion was found, fall through to the widen-vector method.
1324       for (unsigned nVT = i + 1; nVT <= MVT::LAST_VECTOR_VALUETYPE; ++nVT) {
1325         MVT SVT = (MVT::SimpleValueType) nVT;
1326         // Promote vectors of integers to vectors with the same number
1327         // of elements, with a wider element type.
1328         if (SVT.getVectorElementType().getSizeInBits() > EltVT.getSizeInBits()
1329             && SVT.getVectorNumElements() == NElts && isTypeLegal(SVT)
1330             && SVT.getScalarType().isInteger()) {
1331           TransformToType[i] = SVT;
1332           RegisterTypeForVT[i] = SVT;
1333           NumRegistersForVT[i] = 1;
1334           ValueTypeActions.setTypeAction(VT, TypePromoteInteger);
1335           IsLegalWiderType = true;
1336           break;
1337         }
1338       }
1339       if (IsLegalWiderType)
1340         break;
1341     }
1342     case TypeWidenVector: {
1343       // Try to widen the vector.
1344       for (unsigned nVT = i + 1; nVT <= MVT::LAST_VECTOR_VALUETYPE; ++nVT) {
1345         MVT SVT = (MVT::SimpleValueType) nVT;
1346         if (SVT.getVectorElementType() == EltVT
1347             && SVT.getVectorNumElements() > NElts && isTypeLegal(SVT)) {
1348           TransformToType[i] = SVT;
1349           RegisterTypeForVT[i] = SVT;
1350           NumRegistersForVT[i] = 1;
1351           ValueTypeActions.setTypeAction(VT, TypeWidenVector);
1352           IsLegalWiderType = true;
1353           break;
1354         }
1355       }
1356       if (IsLegalWiderType)
1357         break;
1358     }
1359     case TypeSplitVector:
1360     case TypeScalarizeVector: {
1361       MVT IntermediateVT;
1362       MVT RegisterVT;
1363       unsigned NumIntermediates;
1364       NumRegistersForVT[i] = getVectorTypeBreakdownMVT(VT, IntermediateVT,
1365           NumIntermediates, RegisterVT, this);
1366       RegisterTypeForVT[i] = RegisterVT;
1367
1368       MVT NVT = VT.getPow2VectorType();
1369       if (NVT == VT) {
1370         // Type is already a power of 2.  The default action is to split.
1371         TransformToType[i] = MVT::Other;
1372         if (PreferredAction == TypeScalarizeVector)
1373           ValueTypeActions.setTypeAction(VT, TypeScalarizeVector);
1374         else if (PreferredAction == TypeSplitVector)
1375           ValueTypeActions.setTypeAction(VT, TypeSplitVector);
1376         else
1377           // Set type action according to the number of elements.
1378           ValueTypeActions.setTypeAction(VT, NElts == 1 ? TypeScalarizeVector
1379                                                         : TypeSplitVector);
1380       } else {
1381         TransformToType[i] = NVT;
1382         ValueTypeActions.setTypeAction(VT, TypeWidenVector);
1383       }
1384       break;
1385     }
1386     default:
1387       llvm_unreachable("Unknown vector legalization action!");
1388     }
1389   }
1390
1391   // Determine the 'representative' register class for each value type.
1392   // An representative register class is the largest (meaning one which is
1393   // not a sub-register class / subreg register class) legal register class for
1394   // a group of value types. For example, on i386, i8, i16, and i32
1395   // representative would be GR32; while on x86_64 it's GR64.
1396   for (unsigned i = 0; i != MVT::LAST_VALUETYPE; ++i) {
1397     const TargetRegisterClass* RRC;
1398     uint8_t Cost;
1399     std::tie(RRC, Cost) = findRepresentativeClass(TRI, (MVT::SimpleValueType)i);
1400     RepRegClassForVT[i] = RRC;
1401     RepRegClassCostForVT[i] = Cost;
1402   }
1403 }
1404
1405 EVT TargetLoweringBase::getSetCCResultType(LLVMContext &, EVT VT) const {
1406   assert(!VT.isVector() && "No default SetCC type for vectors!");
1407   return getPointerTy(0).SimpleTy;
1408 }
1409
1410 MVT::SimpleValueType TargetLoweringBase::getCmpLibcallReturnType() const {
1411   return MVT::i32; // return the default value
1412 }
1413
1414 /// getVectorTypeBreakdown - Vector types are broken down into some number of
1415 /// legal first class types.  For example, MVT::v8f32 maps to 2 MVT::v4f32
1416 /// with Altivec or SSE1, or 8 promoted MVT::f64 values with the X86 FP stack.
1417 /// Similarly, MVT::v2i64 turns into 4 MVT::i32 values with both PPC and X86.
1418 ///
1419 /// This method returns the number of registers needed, and the VT for each
1420 /// register.  It also returns the VT and quantity of the intermediate values
1421 /// before they are promoted/expanded.
1422 ///
1423 unsigned TargetLoweringBase::getVectorTypeBreakdown(LLVMContext &Context, EVT VT,
1424                                                 EVT &IntermediateVT,
1425                                                 unsigned &NumIntermediates,
1426                                                 MVT &RegisterVT) const {
1427   unsigned NumElts = VT.getVectorNumElements();
1428
1429   // If there is a wider vector type with the same element type as this one,
1430   // or a promoted vector type that has the same number of elements which
1431   // are wider, then we should convert to that legal vector type.
1432   // This handles things like <2 x float> -> <4 x float> and
1433   // <4 x i1> -> <4 x i32>.
1434   LegalizeTypeAction TA = getTypeAction(Context, VT);
1435   if (NumElts != 1 && (TA == TypeWidenVector || TA == TypePromoteInteger)) {
1436     EVT RegisterEVT = getTypeToTransformTo(Context, VT);
1437     if (isTypeLegal(RegisterEVT)) {
1438       IntermediateVT = RegisterEVT;
1439       RegisterVT = RegisterEVT.getSimpleVT();
1440       NumIntermediates = 1;
1441       return 1;
1442     }
1443   }
1444
1445   // Figure out the right, legal destination reg to copy into.
1446   EVT EltTy = VT.getVectorElementType();
1447
1448   unsigned NumVectorRegs = 1;
1449
1450   // FIXME: We don't support non-power-of-2-sized vectors for now.  Ideally we
1451   // could break down into LHS/RHS like LegalizeDAG does.
1452   if (!isPowerOf2_32(NumElts)) {
1453     NumVectorRegs = NumElts;
1454     NumElts = 1;
1455   }
1456
1457   // Divide the input until we get to a supported size.  This will always
1458   // end with a scalar if the target doesn't support vectors.
1459   while (NumElts > 1 && !isTypeLegal(
1460                                    EVT::getVectorVT(Context, EltTy, NumElts))) {
1461     NumElts >>= 1;
1462     NumVectorRegs <<= 1;
1463   }
1464
1465   NumIntermediates = NumVectorRegs;
1466
1467   EVT NewVT = EVT::getVectorVT(Context, EltTy, NumElts);
1468   if (!isTypeLegal(NewVT))
1469     NewVT = EltTy;
1470   IntermediateVT = NewVT;
1471
1472   MVT DestVT = getRegisterType(Context, NewVT);
1473   RegisterVT = DestVT;
1474   unsigned NewVTSize = NewVT.getSizeInBits();
1475
1476   // Convert sizes such as i33 to i64.
1477   if (!isPowerOf2_32(NewVTSize))
1478     NewVTSize = NextPowerOf2(NewVTSize);
1479
1480   if (EVT(DestVT).bitsLT(NewVT))   // Value is expanded, e.g. i64 -> i16.
1481     return NumVectorRegs*(NewVTSize/DestVT.getSizeInBits());
1482
1483   // Otherwise, promotion or legal types use the same number of registers as
1484   // the vector decimated to the appropriate level.
1485   return NumVectorRegs;
1486 }
1487
1488 /// Get the EVTs and ArgFlags collections that represent the legalized return
1489 /// type of the given function.  This does not require a DAG or a return value,
1490 /// and is suitable for use before any DAGs for the function are constructed.
1491 /// TODO: Move this out of TargetLowering.cpp.
1492 void llvm::GetReturnInfo(Type* ReturnType, AttributeSet attr,
1493                          SmallVectorImpl<ISD::OutputArg> &Outs,
1494                          const TargetLowering &TLI) {
1495   SmallVector<EVT, 4> ValueVTs;
1496   ComputeValueVTs(TLI, ReturnType, ValueVTs);
1497   unsigned NumValues = ValueVTs.size();
1498   if (NumValues == 0) return;
1499
1500   for (unsigned j = 0, f = NumValues; j != f; ++j) {
1501     EVT VT = ValueVTs[j];
1502     ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
1503
1504     if (attr.hasAttribute(AttributeSet::ReturnIndex, Attribute::SExt))
1505       ExtendKind = ISD::SIGN_EXTEND;
1506     else if (attr.hasAttribute(AttributeSet::ReturnIndex, Attribute::ZExt))
1507       ExtendKind = ISD::ZERO_EXTEND;
1508
1509     // FIXME: C calling convention requires the return type to be promoted to
1510     // at least 32-bit. But this is not necessary for non-C calling
1511     // conventions. The frontend should mark functions whose return values
1512     // require promoting with signext or zeroext attributes.
1513     if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger()) {
1514       MVT MinVT = TLI.getRegisterType(ReturnType->getContext(), MVT::i32);
1515       if (VT.bitsLT(MinVT))
1516         VT = MinVT;
1517     }
1518
1519     unsigned NumParts = TLI.getNumRegisters(ReturnType->getContext(), VT);
1520     MVT PartVT = TLI.getRegisterType(ReturnType->getContext(), VT);
1521
1522     // 'inreg' on function refers to return value
1523     ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1524     if (attr.hasAttribute(AttributeSet::ReturnIndex, Attribute::InReg))
1525       Flags.setInReg();
1526
1527     // Propagate extension type if any
1528     if (attr.hasAttribute(AttributeSet::ReturnIndex, Attribute::SExt))
1529       Flags.setSExt();
1530     else if (attr.hasAttribute(AttributeSet::ReturnIndex, Attribute::ZExt))
1531       Flags.setZExt();
1532
1533     for (unsigned i = 0; i < NumParts; ++i)
1534       Outs.push_back(ISD::OutputArg(Flags, PartVT, VT, /*isFixed=*/true, 0, 0));
1535   }
1536 }
1537
1538 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1539 /// function arguments in the caller parameter area.  This is the actual
1540 /// alignment, not its logarithm.
1541 unsigned TargetLoweringBase::getByValTypeAlignment(Type *Ty) const {
1542   return getDataLayout()->getABITypeAlignment(Ty);
1543 }
1544
1545 //===----------------------------------------------------------------------===//
1546 //  TargetTransformInfo Helpers
1547 //===----------------------------------------------------------------------===//
1548
1549 int TargetLoweringBase::InstructionOpcodeToISD(unsigned Opcode) const {
1550   enum InstructionOpcodes {
1551 #define HANDLE_INST(NUM, OPCODE, CLASS) OPCODE = NUM,
1552 #define LAST_OTHER_INST(NUM) InstructionOpcodesCount = NUM
1553 #include "llvm/IR/Instruction.def"
1554   };
1555   switch (static_cast<InstructionOpcodes>(Opcode)) {
1556   case Ret:            return 0;
1557   case Br:             return 0;
1558   case Switch:         return 0;
1559   case IndirectBr:     return 0;
1560   case Invoke:         return 0;
1561   case Resume:         return 0;
1562   case Unreachable:    return 0;
1563   case Add:            return ISD::ADD;
1564   case FAdd:           return ISD::FADD;
1565   case Sub:            return ISD::SUB;
1566   case FSub:           return ISD::FSUB;
1567   case Mul:            return ISD::MUL;
1568   case FMul:           return ISD::FMUL;
1569   case UDiv:           return ISD::UDIV;
1570   case SDiv:           return ISD::SDIV;
1571   case FDiv:           return ISD::FDIV;
1572   case URem:           return ISD::UREM;
1573   case SRem:           return ISD::SREM;
1574   case FRem:           return ISD::FREM;
1575   case Shl:            return ISD::SHL;
1576   case LShr:           return ISD::SRL;
1577   case AShr:           return ISD::SRA;
1578   case And:            return ISD::AND;
1579   case Or:             return ISD::OR;
1580   case Xor:            return ISD::XOR;
1581   case Alloca:         return 0;
1582   case Load:           return ISD::LOAD;
1583   case Store:          return ISD::STORE;
1584   case GetElementPtr:  return 0;
1585   case Fence:          return 0;
1586   case AtomicCmpXchg:  return 0;
1587   case AtomicRMW:      return 0;
1588   case Trunc:          return ISD::TRUNCATE;
1589   case ZExt:           return ISD::ZERO_EXTEND;
1590   case SExt:           return ISD::SIGN_EXTEND;
1591   case FPToUI:         return ISD::FP_TO_UINT;
1592   case FPToSI:         return ISD::FP_TO_SINT;
1593   case UIToFP:         return ISD::UINT_TO_FP;
1594   case SIToFP:         return ISD::SINT_TO_FP;
1595   case FPTrunc:        return ISD::FP_ROUND;
1596   case FPExt:          return ISD::FP_EXTEND;
1597   case PtrToInt:       return ISD::BITCAST;
1598   case IntToPtr:       return ISD::BITCAST;
1599   case BitCast:        return ISD::BITCAST;
1600   case AddrSpaceCast:  return ISD::ADDRSPACECAST;
1601   case ICmp:           return ISD::SETCC;
1602   case FCmp:           return ISD::SETCC;
1603   case PHI:            return 0;
1604   case Call:           return 0;
1605   case Select:         return ISD::SELECT;
1606   case UserOp1:        return 0;
1607   case UserOp2:        return 0;
1608   case VAArg:          return 0;
1609   case ExtractElement: return ISD::EXTRACT_VECTOR_ELT;
1610   case InsertElement:  return ISD::INSERT_VECTOR_ELT;
1611   case ShuffleVector:  return ISD::VECTOR_SHUFFLE;
1612   case ExtractValue:   return ISD::MERGE_VALUES;
1613   case InsertValue:    return ISD::MERGE_VALUES;
1614   case LandingPad:     return 0;
1615   }
1616
1617   llvm_unreachable("Unknown instruction type encountered!");
1618 }
1619
1620 std::pair<unsigned, MVT>
1621 TargetLoweringBase::getTypeLegalizationCost(Type *Ty) const {
1622   LLVMContext &C = Ty->getContext();
1623   EVT MTy = getValueType(Ty);
1624
1625   unsigned Cost = 1;
1626   // We keep legalizing the type until we find a legal kind. We assume that
1627   // the only operation that costs anything is the split. After splitting
1628   // we need to handle two types.
1629   while (true) {
1630     LegalizeKind LK = getTypeConversion(C, MTy);
1631
1632     if (LK.first == TypeLegal)
1633       return std::make_pair(Cost, MTy.getSimpleVT());
1634
1635     if (LK.first == TypeSplitVector || LK.first == TypeExpandInteger)
1636       Cost *= 2;
1637
1638     // Keep legalizing the type.
1639     MTy = LK.second;
1640   }
1641 }
1642
1643 //===----------------------------------------------------------------------===//
1644 //  Loop Strength Reduction hooks
1645 //===----------------------------------------------------------------------===//
1646
1647 /// isLegalAddressingMode - Return true if the addressing mode represented
1648 /// by AM is legal for this target, for a load/store of the specified type.
1649 bool TargetLoweringBase::isLegalAddressingMode(const AddrMode &AM,
1650                                            Type *Ty) const {
1651   // The default implementation of this implements a conservative RISCy, r+r and
1652   // r+i addr mode.
1653
1654   // Allows a sign-extended 16-bit immediate field.
1655   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
1656     return false;
1657
1658   // No global is ever allowed as a base.
1659   if (AM.BaseGV)
1660     return false;
1661
1662   // Only support r+r,
1663   switch (AM.Scale) {
1664   case 0:  // "r+i" or just "i", depending on HasBaseReg.
1665     break;
1666   case 1:
1667     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
1668       return false;
1669     // Otherwise we have r+r or r+i.
1670     break;
1671   case 2:
1672     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
1673       return false;
1674     // Allow 2*r as r+r.
1675     break;
1676   default: // Don't allow n * r
1677     return false;
1678   }
1679
1680   return true;
1681 }