move target-independent opcodes out of TargetInstrInfo
[oota-llvm.git] / lib / CodeGen / SimpleRegisterCoalescing.cpp
1 //===-- SimpleRegisterCoalescing.cpp - Register Coalescing ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements a simple register coalescing pass that attempts to
11 // aggressively coalesce every register copy that it can.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "regcoalescing"
16 #include "SimpleRegisterCoalescing.h"
17 #include "VirtRegMap.h"
18 #include "llvm/CodeGen/LiveIntervalAnalysis.h"
19 #include "llvm/Value.h"
20 #include "llvm/Analysis/AliasAnalysis.h"
21 #include "llvm/CodeGen/MachineFrameInfo.h"
22 #include "llvm/CodeGen/MachineInstr.h"
23 #include "llvm/CodeGen/MachineLoopInfo.h"
24 #include "llvm/CodeGen/MachineRegisterInfo.h"
25 #include "llvm/CodeGen/Passes.h"
26 #include "llvm/CodeGen/RegisterCoalescer.h"
27 #include "llvm/Target/TargetInstrInfo.h"
28 #include "llvm/Target/TargetMachine.h"
29 #include "llvm/Target/TargetOptions.h"
30 #include "llvm/Support/CommandLine.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/raw_ostream.h"
34 #include "llvm/ADT/SmallSet.h"
35 #include "llvm/ADT/Statistic.h"
36 #include "llvm/ADT/STLExtras.h"
37 #include <algorithm>
38 #include <cmath>
39 using namespace llvm;
40
41 STATISTIC(numJoins    , "Number of interval joins performed");
42 STATISTIC(numCrossRCs , "Number of cross class joins performed");
43 STATISTIC(numCommutes , "Number of instruction commuting performed");
44 STATISTIC(numExtends  , "Number of copies extended");
45 STATISTIC(NumReMats   , "Number of instructions re-materialized");
46 STATISTIC(numPeep     , "Number of identity moves eliminated after coalescing");
47 STATISTIC(numAborts   , "Number of times interval joining aborted");
48 STATISTIC(numDeadValNo, "Number of valno def marked dead");
49
50 char SimpleRegisterCoalescing::ID = 0;
51 static cl::opt<bool>
52 EnableJoining("join-liveintervals",
53               cl::desc("Coalesce copies (default=true)"),
54               cl::init(true));
55
56 static cl::opt<bool>
57 DisableCrossClassJoin("disable-cross-class-join",
58                cl::desc("Avoid coalescing cross register class copies"),
59                cl::init(false), cl::Hidden);
60
61 static cl::opt<bool>
62 PhysJoinTweak("tweak-phys-join-heuristics",
63                cl::desc("Tweak heuristics for joining phys reg with vr"),
64                cl::init(false), cl::Hidden);
65
66 static RegisterPass<SimpleRegisterCoalescing>
67 X("simple-register-coalescing", "Simple Register Coalescing");
68
69 // Declare that we implement the RegisterCoalescer interface
70 static RegisterAnalysisGroup<RegisterCoalescer, true/*The Default*/> V(X);
71
72 const PassInfo *const llvm::SimpleRegisterCoalescingID = &X;
73
74 void SimpleRegisterCoalescing::getAnalysisUsage(AnalysisUsage &AU) const {
75   AU.setPreservesCFG();
76   AU.addRequired<AliasAnalysis>();
77   AU.addRequired<LiveIntervals>();
78   AU.addPreserved<LiveIntervals>();
79   AU.addPreserved<SlotIndexes>();
80   AU.addRequired<MachineLoopInfo>();
81   AU.addPreserved<MachineLoopInfo>();
82   AU.addPreservedID(MachineDominatorsID);
83   if (StrongPHIElim)
84     AU.addPreservedID(StrongPHIEliminationID);
85   else
86     AU.addPreservedID(PHIEliminationID);
87   AU.addPreservedID(TwoAddressInstructionPassID);
88   MachineFunctionPass::getAnalysisUsage(AU);
89 }
90
91 /// AdjustCopiesBackFrom - We found a non-trivially-coalescable copy with IntA
92 /// being the source and IntB being the dest, thus this defines a value number
93 /// in IntB.  If the source value number (in IntA) is defined by a copy from B,
94 /// see if we can merge these two pieces of B into a single value number,
95 /// eliminating a copy.  For example:
96 ///
97 ///  A3 = B0
98 ///    ...
99 ///  B1 = A3      <- this copy
100 ///
101 /// In this case, B0 can be extended to where the B1 copy lives, allowing the B1
102 /// value number to be replaced with B0 (which simplifies the B liveinterval).
103 ///
104 /// This returns true if an interval was modified.
105 ///
106 bool SimpleRegisterCoalescing::AdjustCopiesBackFrom(LiveInterval &IntA,
107                                                     LiveInterval &IntB,
108                                                     MachineInstr *CopyMI) {
109   SlotIndex CopyIdx = li_->getInstructionIndex(CopyMI).getDefIndex();
110
111   // BValNo is a value number in B that is defined by a copy from A.  'B3' in
112   // the example above.
113   LiveInterval::iterator BLR = IntB.FindLiveRangeContaining(CopyIdx);
114   assert(BLR != IntB.end() && "Live range not found!");
115   VNInfo *BValNo = BLR->valno;
116
117   // Get the location that B is defined at.  Two options: either this value has
118   // an unknown definition point or it is defined at CopyIdx.  If unknown, we
119   // can't process it.
120   if (!BValNo->getCopy()) return false;
121   assert(BValNo->def == CopyIdx && "Copy doesn't define the value?");
122
123   // AValNo is the value number in A that defines the copy, A3 in the example.
124   SlotIndex CopyUseIdx = CopyIdx.getUseIndex();
125   LiveInterval::iterator ALR = IntA.FindLiveRangeContaining(CopyUseIdx);
126   assert(ALR != IntA.end() && "Live range not found!");
127   VNInfo *AValNo = ALR->valno;
128   // If it's re-defined by an early clobber somewhere in the live range, then
129   // it's not safe to eliminate the copy. FIXME: This is a temporary workaround.
130   // See PR3149:
131   // 172     %ECX<def> = MOV32rr %reg1039<kill>
132   // 180     INLINEASM <es:subl $5,$1
133   //         sbbl $3,$0>, 10, %EAX<def>, 14, %ECX<earlyclobber,def>, 9,
134   //         %EAX<kill>,
135   // 36, <fi#0>, 1, %reg0, 0, 9, %ECX<kill>, 36, <fi#1>, 1, %reg0, 0
136   // 188     %EAX<def> = MOV32rr %EAX<kill>
137   // 196     %ECX<def> = MOV32rr %ECX<kill>
138   // 204     %ECX<def> = MOV32rr %ECX<kill>
139   // 212     %EAX<def> = MOV32rr %EAX<kill>
140   // 220     %EAX<def> = MOV32rr %EAX
141   // 228     %reg1039<def> = MOV32rr %ECX<kill>
142   // The early clobber operand ties ECX input to the ECX def.
143   //
144   // The live interval of ECX is represented as this:
145   // %reg20,inf = [46,47:1)[174,230:0)  0@174-(230) 1@46-(47)
146   // The coalescer has no idea there was a def in the middle of [174,230].
147   if (AValNo->hasRedefByEC())
148     return false;
149
150   // If AValNo is defined as a copy from IntB, we can potentially process this.
151   // Get the instruction that defines this value number.
152   unsigned SrcReg = li_->getVNInfoSourceReg(AValNo);
153   if (!SrcReg) return false;  // Not defined by a copy.
154
155   // If the value number is not defined by a copy instruction, ignore it.
156
157   // If the source register comes from an interval other than IntB, we can't
158   // handle this.
159   if (SrcReg != IntB.reg) return false;
160
161   // Get the LiveRange in IntB that this value number starts with.
162   LiveInterval::iterator ValLR =
163     IntB.FindLiveRangeContaining(AValNo->def.getPrevSlot());
164   assert(ValLR != IntB.end() && "Live range not found!");
165
166   // Make sure that the end of the live range is inside the same block as
167   // CopyMI.
168   MachineInstr *ValLREndInst =
169     li_->getInstructionFromIndex(ValLR->end.getPrevSlot());
170   if (!ValLREndInst ||
171       ValLREndInst->getParent() != CopyMI->getParent()) return false;
172
173   // Okay, we now know that ValLR ends in the same block that the CopyMI
174   // live-range starts.  If there are no intervening live ranges between them in
175   // IntB, we can merge them.
176   if (ValLR+1 != BLR) return false;
177
178   // If a live interval is a physical register, conservatively check if any
179   // of its sub-registers is overlapping the live interval of the virtual
180   // register. If so, do not coalesce.
181   if (TargetRegisterInfo::isPhysicalRegister(IntB.reg) &&
182       *tri_->getSubRegisters(IntB.reg)) {
183     for (const unsigned* SR = tri_->getSubRegisters(IntB.reg); *SR; ++SR)
184       if (li_->hasInterval(*SR) && IntA.overlaps(li_->getInterval(*SR))) {
185         DEBUG({
186             dbgs() << "Interfere with sub-register ";
187             li_->getInterval(*SR).print(dbgs(), tri_);
188           });
189         return false;
190       }
191   }
192
193   DEBUG({
194       dbgs() << "\nExtending: ";
195       IntB.print(dbgs(), tri_);
196     });
197
198   SlotIndex FillerStart = ValLR->end, FillerEnd = BLR->start;
199   // We are about to delete CopyMI, so need to remove it as the 'instruction
200   // that defines this value #'. Update the the valnum with the new defining
201   // instruction #.
202   BValNo->def  = FillerStart;
203   BValNo->setCopy(0);
204
205   // Okay, we can merge them.  We need to insert a new liverange:
206   // [ValLR.end, BLR.begin) of either value number, then we merge the
207   // two value numbers.
208   IntB.addRange(LiveRange(FillerStart, FillerEnd, BValNo));
209
210   // If the IntB live range is assigned to a physical register, and if that
211   // physreg has sub-registers, update their live intervals as well.
212   if (TargetRegisterInfo::isPhysicalRegister(IntB.reg)) {
213     for (const unsigned *SR = tri_->getSubRegisters(IntB.reg); *SR; ++SR) {
214       LiveInterval &SRLI = li_->getInterval(*SR);
215       SRLI.addRange(LiveRange(FillerStart, FillerEnd,
216                               SRLI.getNextValue(FillerStart, 0, true,
217                                                 li_->getVNInfoAllocator())));
218     }
219   }
220
221   // Okay, merge "B1" into the same value number as "B0".
222   if (BValNo != ValLR->valno) {
223     IntB.addKills(ValLR->valno, BValNo->kills);
224     IntB.MergeValueNumberInto(BValNo, ValLR->valno);
225   }
226   DEBUG({
227       dbgs() << "   result = ";
228       IntB.print(dbgs(), tri_);
229       dbgs() << "\n";
230     });
231
232   // If the source instruction was killing the source register before the
233   // merge, unset the isKill marker given the live range has been extended.
234   int UIdx = ValLREndInst->findRegisterUseOperandIdx(IntB.reg, true);
235   if (UIdx != -1) {
236     ValLREndInst->getOperand(UIdx).setIsKill(false);
237     ValLR->valno->removeKill(FillerStart);
238   }
239
240   // If the copy instruction was killing the destination register before the
241   // merge, find the last use and trim the live range. That will also add the
242   // isKill marker.
243   if (CopyMI->killsRegister(IntA.reg))
244     TrimLiveIntervalToLastUse(CopyUseIdx, CopyMI->getParent(), IntA, ALR);
245
246   ++numExtends;
247   return true;
248 }
249
250 /// HasOtherReachingDefs - Return true if there are definitions of IntB
251 /// other than BValNo val# that can reach uses of AValno val# of IntA.
252 bool SimpleRegisterCoalescing::HasOtherReachingDefs(LiveInterval &IntA,
253                                                     LiveInterval &IntB,
254                                                     VNInfo *AValNo,
255                                                     VNInfo *BValNo) {
256   for (LiveInterval::iterator AI = IntA.begin(), AE = IntA.end();
257        AI != AE; ++AI) {
258     if (AI->valno != AValNo) continue;
259     LiveInterval::Ranges::iterator BI =
260       std::upper_bound(IntB.ranges.begin(), IntB.ranges.end(), AI->start);
261     if (BI != IntB.ranges.begin())
262       --BI;
263     for (; BI != IntB.ranges.end() && AI->end >= BI->start; ++BI) {
264       if (BI->valno == BValNo)
265         continue;
266       if (BI->start <= AI->start && BI->end > AI->start)
267         return true;
268       if (BI->start > AI->start && BI->start < AI->end)
269         return true;
270     }
271   }
272   return false;
273 }
274
275 static void
276 TransferImplicitOps(MachineInstr *MI, MachineInstr *NewMI) {
277   for (unsigned i = MI->getDesc().getNumOperands(), e = MI->getNumOperands();
278        i != e; ++i) {
279     MachineOperand &MO = MI->getOperand(i);
280     if (MO.isReg() && MO.isImplicit())
281       NewMI->addOperand(MO);
282   }
283 }
284
285 /// RemoveCopyByCommutingDef - We found a non-trivially-coalescable copy with
286 /// IntA being the source and IntB being the dest, thus this defines a value
287 /// number in IntB.  If the source value number (in IntA) is defined by a
288 /// commutable instruction and its other operand is coalesced to the copy dest
289 /// register, see if we can transform the copy into a noop by commuting the
290 /// definition. For example,
291 ///
292 ///  A3 = op A2 B0<kill>
293 ///    ...
294 ///  B1 = A3      <- this copy
295 ///    ...
296 ///     = op A3   <- more uses
297 ///
298 /// ==>
299 ///
300 ///  B2 = op B0 A2<kill>
301 ///    ...
302 ///  B1 = B2      <- now an identify copy
303 ///    ...
304 ///     = op B2   <- more uses
305 ///
306 /// This returns true if an interval was modified.
307 ///
308 bool SimpleRegisterCoalescing::RemoveCopyByCommutingDef(LiveInterval &IntA,
309                                                         LiveInterval &IntB,
310                                                         MachineInstr *CopyMI) {
311   SlotIndex CopyIdx =
312     li_->getInstructionIndex(CopyMI).getDefIndex();
313
314   // FIXME: For now, only eliminate the copy by commuting its def when the
315   // source register is a virtual register. We want to guard against cases
316   // where the copy is a back edge copy and commuting the def lengthen the
317   // live interval of the source register to the entire loop.
318   if (TargetRegisterInfo::isPhysicalRegister(IntA.reg))
319     return false;
320
321   // BValNo is a value number in B that is defined by a copy from A. 'B3' in
322   // the example above.
323   LiveInterval::iterator BLR = IntB.FindLiveRangeContaining(CopyIdx);
324   assert(BLR != IntB.end() && "Live range not found!");
325   VNInfo *BValNo = BLR->valno;
326
327   // Get the location that B is defined at.  Two options: either this value has
328   // an unknown definition point or it is defined at CopyIdx.  If unknown, we
329   // can't process it.
330   if (!BValNo->getCopy()) return false;
331   assert(BValNo->def == CopyIdx && "Copy doesn't define the value?");
332
333   // AValNo is the value number in A that defines the copy, A3 in the example.
334   LiveInterval::iterator ALR =
335     IntA.FindLiveRangeContaining(CopyIdx.getUseIndex()); // 
336
337   assert(ALR != IntA.end() && "Live range not found!");
338   VNInfo *AValNo = ALR->valno;
339   // If other defs can reach uses of this def, then it's not safe to perform
340   // the optimization. FIXME: Do isPHIDef and isDefAccurate both need to be
341   // tested?
342   if (AValNo->isPHIDef() || !AValNo->isDefAccurate() ||
343       AValNo->isUnused() || AValNo->hasPHIKill())
344     return false;
345   MachineInstr *DefMI = li_->getInstructionFromIndex(AValNo->def);
346   const TargetInstrDesc &TID = DefMI->getDesc();
347   if (!TID.isCommutable())
348     return false;
349   // If DefMI is a two-address instruction then commuting it will change the
350   // destination register.
351   int DefIdx = DefMI->findRegisterDefOperandIdx(IntA.reg);
352   assert(DefIdx != -1);
353   unsigned UseOpIdx;
354   if (!DefMI->isRegTiedToUseOperand(DefIdx, &UseOpIdx))
355     return false;
356   unsigned Op1, Op2, NewDstIdx;
357   if (!tii_->findCommutedOpIndices(DefMI, Op1, Op2))
358     return false;
359   if (Op1 == UseOpIdx)
360     NewDstIdx = Op2;
361   else if (Op2 == UseOpIdx)
362     NewDstIdx = Op1;
363   else
364     return false;
365
366   MachineOperand &NewDstMO = DefMI->getOperand(NewDstIdx);
367   unsigned NewReg = NewDstMO.getReg();
368   if (NewReg != IntB.reg || !NewDstMO.isKill())
369     return false;
370
371   // Make sure there are no other definitions of IntB that would reach the
372   // uses which the new definition can reach.
373   if (HasOtherReachingDefs(IntA, IntB, AValNo, BValNo))
374     return false;
375
376   // If some of the uses of IntA.reg is already coalesced away, return false.
377   // It's not possible to determine whether it's safe to perform the coalescing.
378   for (MachineRegisterInfo::use_iterator UI = mri_->use_begin(IntA.reg),
379          UE = mri_->use_end(); UI != UE; ++UI) {
380     MachineInstr *UseMI = &*UI;
381     SlotIndex UseIdx = li_->getInstructionIndex(UseMI);
382     LiveInterval::iterator ULR = IntA.FindLiveRangeContaining(UseIdx);
383     if (ULR == IntA.end())
384       continue;
385     if (ULR->valno == AValNo && JoinedCopies.count(UseMI))
386       return false;
387   }
388
389   // At this point we have decided that it is legal to do this
390   // transformation.  Start by commuting the instruction.
391   MachineBasicBlock *MBB = DefMI->getParent();
392   MachineInstr *NewMI = tii_->commuteInstruction(DefMI);
393   if (!NewMI)
394     return false;
395   if (NewMI != DefMI) {
396     li_->ReplaceMachineInstrInMaps(DefMI, NewMI);
397     MBB->insert(DefMI, NewMI);
398     MBB->erase(DefMI);
399   }
400   unsigned OpIdx = NewMI->findRegisterUseOperandIdx(IntA.reg, false);
401   NewMI->getOperand(OpIdx).setIsKill();
402
403   bool BHasPHIKill = BValNo->hasPHIKill();
404   SmallVector<VNInfo*, 4> BDeadValNos;
405   VNInfo::KillSet BKills;
406   std::map<SlotIndex, SlotIndex> BExtend;
407
408   // If ALR and BLR overlaps and end of BLR extends beyond end of ALR, e.g.
409   // A = or A, B
410   // ...
411   // B = A
412   // ...
413   // C = A<kill>
414   // ...
415   //   = B
416   //
417   // then do not add kills of A to the newly created B interval.
418   bool Extended = BLR->end > ALR->end && ALR->end != ALR->start;
419   if (Extended)
420     BExtend[ALR->end] = BLR->end;
421
422   // Update uses of IntA of the specific Val# with IntB.
423   bool BHasSubRegs = false;
424   if (TargetRegisterInfo::isPhysicalRegister(IntB.reg))
425     BHasSubRegs = *tri_->getSubRegisters(IntB.reg);
426   for (MachineRegisterInfo::use_iterator UI = mri_->use_begin(IntA.reg),
427          UE = mri_->use_end(); UI != UE;) {
428     MachineOperand &UseMO = UI.getOperand();
429     MachineInstr *UseMI = &*UI;
430     ++UI;
431     if (JoinedCopies.count(UseMI))
432       continue;
433     SlotIndex UseIdx = li_->getInstructionIndex(UseMI).getUseIndex();
434     LiveInterval::iterator ULR = IntA.FindLiveRangeContaining(UseIdx);
435     if (ULR == IntA.end() || ULR->valno != AValNo)
436       continue;
437     UseMO.setReg(NewReg);
438     if (UseMI == CopyMI)
439       continue;
440     if (UseMO.isKill()) {
441       if (Extended)
442         UseMO.setIsKill(false);
443       else
444         BKills.push_back(UseIdx.getDefIndex());
445     }
446     unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
447     if (!tii_->isMoveInstr(*UseMI, SrcReg, DstReg, SrcSubIdx, DstSubIdx))
448       continue;
449     if (DstReg == IntB.reg) {
450       // This copy will become a noop. If it's defining a new val#,
451       // remove that val# as well. However this live range is being
452       // extended to the end of the existing live range defined by the copy.
453       SlotIndex DefIdx = UseIdx.getDefIndex();
454       const LiveRange *DLR = IntB.getLiveRangeContaining(DefIdx);
455       BHasPHIKill |= DLR->valno->hasPHIKill();
456       assert(DLR->valno->def == DefIdx);
457       BDeadValNos.push_back(DLR->valno);
458       BExtend[DLR->start] = DLR->end;
459       JoinedCopies.insert(UseMI);
460       // If this is a kill but it's going to be removed, the last use
461       // of the same val# is the new kill.
462       if (UseMO.isKill())
463         BKills.pop_back();
464     }
465   }
466
467   // We need to insert a new liverange: [ALR.start, LastUse). It may be we can
468   // simply extend BLR if CopyMI doesn't end the range.
469   DEBUG({
470       dbgs() << "\nExtending: ";
471       IntB.print(dbgs(), tri_);
472     });
473
474   // Remove val#'s defined by copies that will be coalesced away.
475   for (unsigned i = 0, e = BDeadValNos.size(); i != e; ++i) {
476     VNInfo *DeadVNI = BDeadValNos[i];
477     if (BHasSubRegs) {
478       for (const unsigned *SR = tri_->getSubRegisters(IntB.reg); *SR; ++SR) {
479         LiveInterval &SRLI = li_->getInterval(*SR);
480         const LiveRange *SRLR = SRLI.getLiveRangeContaining(DeadVNI->def);
481         SRLI.removeValNo(SRLR->valno);
482       }
483     }
484     IntB.removeValNo(BDeadValNos[i]);
485   }
486
487   // Extend BValNo by merging in IntA live ranges of AValNo. Val# definition
488   // is updated. Kills are also updated.
489   VNInfo *ValNo = BValNo;
490   ValNo->def = AValNo->def;
491   ValNo->setCopy(0);
492   for (unsigned j = 0, ee = ValNo->kills.size(); j != ee; ++j) {
493     if (ValNo->kills[j] != BLR->end)
494       BKills.push_back(ValNo->kills[j]);
495   }
496   ValNo->kills.clear();
497   for (LiveInterval::iterator AI = IntA.begin(), AE = IntA.end();
498        AI != AE; ++AI) {
499     if (AI->valno != AValNo) continue;
500     SlotIndex End = AI->end;
501     std::map<SlotIndex, SlotIndex>::iterator
502       EI = BExtend.find(End);
503     if (EI != BExtend.end())
504       End = EI->second;
505     IntB.addRange(LiveRange(AI->start, End, ValNo));
506
507     // If the IntB live range is assigned to a physical register, and if that
508     // physreg has sub-registers, update their live intervals as well.
509     if (BHasSubRegs) {
510       for (const unsigned *SR = tri_->getSubRegisters(IntB.reg); *SR; ++SR) {
511         LiveInterval &SRLI = li_->getInterval(*SR);
512         SRLI.MergeInClobberRange(*li_, AI->start, End,
513                                  li_->getVNInfoAllocator());
514       }
515     }
516   }
517   IntB.addKills(ValNo, BKills);
518   ValNo->setHasPHIKill(BHasPHIKill);
519
520   DEBUG({
521       dbgs() << "   result = ";
522       IntB.print(dbgs(), tri_);
523       dbgs() << '\n';
524       dbgs() << "\nShortening: ";
525       IntA.print(dbgs(), tri_);
526     });
527
528   IntA.removeValNo(AValNo);
529
530   DEBUG({
531       dbgs() << "   result = ";
532       IntA.print(dbgs(), tri_);
533       dbgs() << '\n';
534     });
535
536   ++numCommutes;
537   return true;
538 }
539
540 /// isSameOrFallThroughBB - Return true if MBB == SuccMBB or MBB simply
541 /// fallthoughs to SuccMBB.
542 static bool isSameOrFallThroughBB(MachineBasicBlock *MBB,
543                                   MachineBasicBlock *SuccMBB,
544                                   const TargetInstrInfo *tii_) {
545   if (MBB == SuccMBB)
546     return true;
547   MachineBasicBlock *TBB = 0, *FBB = 0;
548   SmallVector<MachineOperand, 4> Cond;
549   return !tii_->AnalyzeBranch(*MBB, TBB, FBB, Cond) && !TBB && !FBB &&
550     MBB->isSuccessor(SuccMBB);
551 }
552
553 /// removeRange - Wrapper for LiveInterval::removeRange. This removes a range
554 /// from a physical register live interval as well as from the live intervals
555 /// of its sub-registers.
556 static void removeRange(LiveInterval &li,
557                         SlotIndex Start, SlotIndex End,
558                         LiveIntervals *li_, const TargetRegisterInfo *tri_) {
559   li.removeRange(Start, End, true);
560   if (TargetRegisterInfo::isPhysicalRegister(li.reg)) {
561     for (const unsigned* SR = tri_->getSubRegisters(li.reg); *SR; ++SR) {
562       if (!li_->hasInterval(*SR))
563         continue;
564       LiveInterval &sli = li_->getInterval(*SR);
565       SlotIndex RemoveStart = Start;
566       SlotIndex RemoveEnd = Start;
567
568       while (RemoveEnd != End) {
569         LiveInterval::iterator LR = sli.FindLiveRangeContaining(RemoveStart);
570         if (LR == sli.end())
571           break;
572         RemoveEnd = (LR->end < End) ? LR->end : End;
573         sli.removeRange(RemoveStart, RemoveEnd, true);
574         RemoveStart = RemoveEnd;
575       }
576     }
577   }
578 }
579
580 /// TrimLiveIntervalToLastUse - If there is a last use in the same basic block
581 /// as the copy instruction, trim the live interval to the last use and return
582 /// true.
583 bool
584 SimpleRegisterCoalescing::TrimLiveIntervalToLastUse(SlotIndex CopyIdx,
585                                                     MachineBasicBlock *CopyMBB,
586                                                     LiveInterval &li,
587                                                     const LiveRange *LR) {
588   SlotIndex MBBStart = li_->getMBBStartIdx(CopyMBB);
589   SlotIndex LastUseIdx;
590   MachineOperand *LastUse =
591     lastRegisterUse(LR->start, CopyIdx.getPrevSlot(), li.reg, LastUseIdx);
592   if (LastUse) {
593     MachineInstr *LastUseMI = LastUse->getParent();
594     if (!isSameOrFallThroughBB(LastUseMI->getParent(), CopyMBB, tii_)) {
595       // r1024 = op
596       // ...
597       // BB1:
598       //       = r1024
599       //
600       // BB2:
601       // r1025<dead> = r1024<kill>
602       if (MBBStart < LR->end)
603         removeRange(li, MBBStart, LR->end, li_, tri_);
604       return true;
605     }
606
607     // There are uses before the copy, just shorten the live range to the end
608     // of last use.
609     LastUse->setIsKill();
610     removeRange(li, LastUseIdx.getDefIndex(), LR->end, li_, tri_);
611     LR->valno->addKill(LastUseIdx.getDefIndex());
612     unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
613     if (tii_->isMoveInstr(*LastUseMI, SrcReg, DstReg, SrcSubIdx, DstSubIdx) &&
614         DstReg == li.reg) {
615       // Last use is itself an identity code.
616       int DeadIdx = LastUseMI->findRegisterDefOperandIdx(li.reg, false, tri_);
617       LastUseMI->getOperand(DeadIdx).setIsDead();
618     }
619     return true;
620   }
621
622   // Is it livein?
623   if (LR->start <= MBBStart && LR->end > MBBStart) {
624     if (LR->start == li_->getZeroIndex()) {
625       assert(TargetRegisterInfo::isPhysicalRegister(li.reg));
626       // Live-in to the function but dead. Remove it from entry live-in set.
627       mf_->begin()->removeLiveIn(li.reg);
628     }
629     // FIXME: Shorten intervals in BBs that reaches this BB.
630   }
631
632   return false;
633 }
634
635 /// ReMaterializeTrivialDef - If the source of a copy is defined by a trivial
636 /// computation, replace the copy by rematerialize the definition.
637 bool SimpleRegisterCoalescing::ReMaterializeTrivialDef(LiveInterval &SrcInt,
638                                                        unsigned DstReg,
639                                                        unsigned DstSubIdx,
640                                                        MachineInstr *CopyMI) {
641   SlotIndex CopyIdx = li_->getInstructionIndex(CopyMI).getUseIndex();
642   LiveInterval::iterator SrcLR = SrcInt.FindLiveRangeContaining(CopyIdx);
643   assert(SrcLR != SrcInt.end() && "Live range not found!");
644   VNInfo *ValNo = SrcLR->valno;
645   // If other defs can reach uses of this def, then it's not safe to perform
646   // the optimization. FIXME: Do isPHIDef and isDefAccurate both need to be
647   // tested?
648   if (ValNo->isPHIDef() || !ValNo->isDefAccurate() ||
649       ValNo->isUnused() || ValNo->hasPHIKill())
650     return false;
651   MachineInstr *DefMI = li_->getInstructionFromIndex(ValNo->def);
652   const TargetInstrDesc &TID = DefMI->getDesc();
653   if (!TID.isAsCheapAsAMove())
654     return false;
655   if (!tii_->isTriviallyReMaterializable(DefMI, AA))
656     return false;
657   bool SawStore = false;
658   if (!DefMI->isSafeToMove(tii_, SawStore, AA))
659     return false;
660   if (TID.getNumDefs() != 1)
661     return false;
662   if (!DefMI->isImplicitDef()) {
663     // Make sure the copy destination register class fits the instruction
664     // definition register class. The mismatch can happen as a result of earlier
665     // extract_subreg, insert_subreg, subreg_to_reg coalescing.
666     const TargetRegisterClass *RC = TID.OpInfo[0].getRegClass(tri_);
667     if (TargetRegisterInfo::isVirtualRegister(DstReg)) {
668       if (mri_->getRegClass(DstReg) != RC)
669         return false;
670     } else if (!RC->contains(DstReg))
671       return false;
672   }
673
674   // If destination register has a sub-register index on it, make sure it mtches
675   // the instruction register class.
676   if (DstSubIdx) {
677     const TargetInstrDesc &TID = DefMI->getDesc();
678     if (TID.getNumDefs() != 1)
679       return false;
680     const TargetRegisterClass *DstRC = mri_->getRegClass(DstReg);
681     const TargetRegisterClass *DstSubRC =
682       DstRC->getSubRegisterRegClass(DstSubIdx);
683     const TargetRegisterClass *DefRC = TID.OpInfo[0].getRegClass(tri_);
684     if (DefRC == DstRC)
685       DstSubIdx = 0;
686     else if (DefRC != DstSubRC)
687       return false;
688   }
689
690   SlotIndex DefIdx = CopyIdx.getDefIndex();
691   const LiveRange *DLR= li_->getInterval(DstReg).getLiveRangeContaining(DefIdx);
692   DLR->valno->setCopy(0);
693   // Don't forget to update sub-register intervals.
694   if (TargetRegisterInfo::isPhysicalRegister(DstReg)) {
695     for (const unsigned* SR = tri_->getSubRegisters(DstReg); *SR; ++SR) {
696       if (!li_->hasInterval(*SR))
697         continue;
698       DLR = li_->getInterval(*SR).getLiveRangeContaining(DefIdx);
699       if (DLR && DLR->valno->getCopy() == CopyMI)
700         DLR->valno->setCopy(0);
701     }
702   }
703
704   // If copy kills the source register, find the last use and propagate
705   // kill.
706   bool checkForDeadDef = false;
707   MachineBasicBlock *MBB = CopyMI->getParent();
708   if (CopyMI->killsRegister(SrcInt.reg))
709     if (!TrimLiveIntervalToLastUse(CopyIdx, MBB, SrcInt, SrcLR)) {
710       checkForDeadDef = true;
711     }
712
713   MachineBasicBlock::iterator MII =
714     llvm::next(MachineBasicBlock::iterator(CopyMI));
715   tii_->reMaterialize(*MBB, MII, DstReg, DstSubIdx, DefMI, tri_);
716   MachineInstr *NewMI = prior(MII);
717
718   if (checkForDeadDef) {
719     // PR4090 fix: Trim interval failed because there was no use of the
720     // source interval in this MBB. If the def is in this MBB too then we
721     // should mark it dead:
722     if (DefMI->getParent() == MBB) {
723       DefMI->addRegisterDead(SrcInt.reg, tri_);
724       SrcLR->end = SrcLR->start.getNextSlot();
725     }
726   }
727
728   // CopyMI may have implicit operands, transfer them over to the newly
729   // rematerialized instruction. And update implicit def interval valnos.
730   for (unsigned i = CopyMI->getDesc().getNumOperands(),
731          e = CopyMI->getNumOperands(); i != e; ++i) {
732     MachineOperand &MO = CopyMI->getOperand(i);
733     if (MO.isReg() && MO.isImplicit())
734       NewMI->addOperand(MO);
735     if (MO.isDef() && li_->hasInterval(MO.getReg())) {
736       unsigned Reg = MO.getReg();
737       DLR = li_->getInterval(Reg).getLiveRangeContaining(DefIdx);
738       if (DLR && DLR->valno->getCopy() == CopyMI)
739         DLR->valno->setCopy(0);
740     }
741   }
742
743   TransferImplicitOps(CopyMI, NewMI);
744   li_->ReplaceMachineInstrInMaps(CopyMI, NewMI);
745   CopyMI->eraseFromParent();
746   ReMatCopies.insert(CopyMI);
747   ReMatDefs.insert(DefMI);
748   ++NumReMats;
749   return true;
750 }
751
752 /// UpdateRegDefsUses - Replace all defs and uses of SrcReg to DstReg and
753 /// update the subregister number if it is not zero. If DstReg is a
754 /// physical register and the existing subregister number of the def / use
755 /// being updated is not zero, make sure to set it to the correct physical
756 /// subregister.
757 void
758 SimpleRegisterCoalescing::UpdateRegDefsUses(unsigned SrcReg, unsigned DstReg,
759                                             unsigned SubIdx) {
760   bool DstIsPhys = TargetRegisterInfo::isPhysicalRegister(DstReg);
761   if (DstIsPhys && SubIdx) {
762     // Figure out the real physical register we are updating with.
763     DstReg = tri_->getSubReg(DstReg, SubIdx);
764     SubIdx = 0;
765   }
766
767   for (MachineRegisterInfo::reg_iterator I = mri_->reg_begin(SrcReg),
768          E = mri_->reg_end(); I != E; ) {
769     MachineOperand &O = I.getOperand();
770     MachineInstr *UseMI = &*I;
771     ++I;
772     unsigned OldSubIdx = O.getSubReg();
773     if (DstIsPhys) {
774       unsigned UseDstReg = DstReg;
775       if (OldSubIdx)
776           UseDstReg = tri_->getSubReg(DstReg, OldSubIdx);
777
778       unsigned CopySrcReg, CopyDstReg, CopySrcSubIdx, CopyDstSubIdx;
779       if (tii_->isMoveInstr(*UseMI, CopySrcReg, CopyDstReg,
780                             CopySrcSubIdx, CopyDstSubIdx) &&
781           CopySrcReg != CopyDstReg &&
782           CopySrcReg == SrcReg && CopyDstReg != UseDstReg) {
783         // If the use is a copy and it won't be coalesced away, and its source
784         // is defined by a trivial computation, try to rematerialize it instead.
785         if (ReMaterializeTrivialDef(li_->getInterval(SrcReg), CopyDstReg,
786                                     CopyDstSubIdx, UseMI))
787           continue;
788       }
789
790       O.setReg(UseDstReg);
791       O.setSubReg(0);
792       continue;
793     }
794
795     // Sub-register indexes goes from small to large. e.g.
796     // RAX: 1 -> AL, 2 -> AX, 3 -> EAX
797     // EAX: 1 -> AL, 2 -> AX
798     // So RAX's sub-register 2 is AX, RAX's sub-regsiter 3 is EAX, whose
799     // sub-register 2 is also AX.
800     if (SubIdx && OldSubIdx && SubIdx != OldSubIdx)
801       assert(OldSubIdx < SubIdx && "Conflicting sub-register index!");
802     else if (SubIdx)
803       O.setSubReg(SubIdx);
804     // Remove would-be duplicated kill marker.
805     if (O.isKill() && UseMI->killsRegister(DstReg))
806       O.setIsKill(false);
807     O.setReg(DstReg);
808
809     // After updating the operand, check if the machine instruction has
810     // become a copy. If so, update its val# information.
811     if (JoinedCopies.count(UseMI))
812       continue;
813
814     const TargetInstrDesc &TID = UseMI->getDesc();
815     unsigned CopySrcReg, CopyDstReg, CopySrcSubIdx, CopyDstSubIdx;
816     if (TID.getNumDefs() == 1 && TID.getNumOperands() > 2 &&
817         tii_->isMoveInstr(*UseMI, CopySrcReg, CopyDstReg,
818                           CopySrcSubIdx, CopyDstSubIdx) &&
819         CopySrcReg != CopyDstReg &&
820         (TargetRegisterInfo::isVirtualRegister(CopyDstReg) ||
821          allocatableRegs_[CopyDstReg])) {
822       LiveInterval &LI = li_->getInterval(CopyDstReg);
823       SlotIndex DefIdx =
824         li_->getInstructionIndex(UseMI).getDefIndex();
825       if (const LiveRange *DLR = LI.getLiveRangeContaining(DefIdx)) {
826         if (DLR->valno->def == DefIdx)
827           DLR->valno->setCopy(UseMI);
828       }
829     }
830   }
831 }
832
833 /// RemoveUnnecessaryKills - Remove kill markers that are no longer accurate
834 /// due to live range lengthening as the result of coalescing.
835 void SimpleRegisterCoalescing::RemoveUnnecessaryKills(unsigned Reg,
836                                                       LiveInterval &LI) {
837   for (MachineRegisterInfo::use_iterator UI = mri_->use_begin(Reg),
838          UE = mri_->use_end(); UI != UE; ++UI) {
839     MachineOperand &UseMO = UI.getOperand();
840     if (!UseMO.isKill())
841       continue;
842     MachineInstr *UseMI = UseMO.getParent();
843     SlotIndex UseIdx =
844       li_->getInstructionIndex(UseMI).getUseIndex();
845     const LiveRange *LR = LI.getLiveRangeContaining(UseIdx);
846     if (!LR ||
847         (!LR->valno->isKill(UseIdx.getDefIndex()) &&
848          LR->valno->def != UseIdx.getDefIndex())) {
849       // Interesting problem. After coalescing reg1027's def and kill are both
850       // at the same point:  %reg1027,0.000000e+00 = [56,814:0)  0@70-(814)
851       //
852       // bb5:
853       // 60   %reg1027<def> = t2MOVr %reg1027, 14, %reg0, %reg0
854       // 68   %reg1027<def> = t2LDRi12 %reg1027<kill>, 8, 14, %reg0
855       // 76   t2CMPzri %reg1038<kill,undef>, 0, 14, %reg0, %CPSR<imp-def>
856       // 84   %reg1027<def> = t2MOVr %reg1027, 14, %reg0, %reg0
857       // 96   t2Bcc mbb<bb5,0x2030910>, 1, %CPSR<kill>
858       //
859       // Do not remove the kill marker on t2LDRi12.
860       UseMO.setIsKill(false);
861     }
862   }
863 }
864
865 /// removeIntervalIfEmpty - Check if the live interval of a physical register
866 /// is empty, if so remove it and also remove the empty intervals of its
867 /// sub-registers. Return true if live interval is removed.
868 static bool removeIntervalIfEmpty(LiveInterval &li, LiveIntervals *li_,
869                                   const TargetRegisterInfo *tri_) {
870   if (li.empty()) {
871     if (TargetRegisterInfo::isPhysicalRegister(li.reg))
872       for (const unsigned* SR = tri_->getSubRegisters(li.reg); *SR; ++SR) {
873         if (!li_->hasInterval(*SR))
874           continue;
875         LiveInterval &sli = li_->getInterval(*SR);
876         if (sli.empty())
877           li_->removeInterval(*SR);
878       }
879     li_->removeInterval(li.reg);
880     return true;
881   }
882   return false;
883 }
884
885 /// ShortenDeadCopyLiveRange - Shorten a live range defined by a dead copy.
886 /// Return true if live interval is removed.
887 bool SimpleRegisterCoalescing::ShortenDeadCopyLiveRange(LiveInterval &li,
888                                                         MachineInstr *CopyMI) {
889   SlotIndex CopyIdx = li_->getInstructionIndex(CopyMI);
890   LiveInterval::iterator MLR =
891     li.FindLiveRangeContaining(CopyIdx.getDefIndex());
892   if (MLR == li.end())
893     return false;  // Already removed by ShortenDeadCopySrcLiveRange.
894   SlotIndex RemoveStart = MLR->start;
895   SlotIndex RemoveEnd = MLR->end;
896   SlotIndex DefIdx = CopyIdx.getDefIndex();
897   // Remove the liverange that's defined by this.
898   if (RemoveStart == DefIdx && RemoveEnd == DefIdx.getStoreIndex()) {
899     removeRange(li, RemoveStart, RemoveEnd, li_, tri_);
900     return removeIntervalIfEmpty(li, li_, tri_);
901   }
902   return false;
903 }
904
905 /// RemoveDeadDef - If a def of a live interval is now determined dead, remove
906 /// the val# it defines. If the live interval becomes empty, remove it as well.
907 bool SimpleRegisterCoalescing::RemoveDeadDef(LiveInterval &li,
908                                              MachineInstr *DefMI) {
909   SlotIndex DefIdx = li_->getInstructionIndex(DefMI).getDefIndex();
910   LiveInterval::iterator MLR = li.FindLiveRangeContaining(DefIdx);
911   if (DefIdx != MLR->valno->def)
912     return false;
913   li.removeValNo(MLR->valno);
914   return removeIntervalIfEmpty(li, li_, tri_);
915 }
916
917 /// PropagateDeadness - Propagate the dead marker to the instruction which
918 /// defines the val#.
919 static void PropagateDeadness(LiveInterval &li, MachineInstr *CopyMI,
920                               SlotIndex &LRStart, LiveIntervals *li_,
921                               const TargetRegisterInfo* tri_) {
922   MachineInstr *DefMI =
923     li_->getInstructionFromIndex(LRStart.getDefIndex());
924   if (DefMI && DefMI != CopyMI) {
925     int DeadIdx = DefMI->findRegisterDefOperandIdx(li.reg, false);
926     if (DeadIdx != -1)
927       DefMI->getOperand(DeadIdx).setIsDead();
928     else
929       DefMI->addOperand(MachineOperand::CreateReg(li.reg,
930                    /*def*/true, /*implicit*/true, /*kill*/false, /*dead*/true));
931     LRStart = LRStart.getNextSlot();
932   }
933 }
934
935 /// ShortenDeadCopySrcLiveRange - Shorten a live range as it's artificially
936 /// extended by a dead copy. Mark the last use (if any) of the val# as kill as
937 /// ends the live range there. If there isn't another use, then this live range
938 /// is dead. Return true if live interval is removed.
939 bool
940 SimpleRegisterCoalescing::ShortenDeadCopySrcLiveRange(LiveInterval &li,
941                                                       MachineInstr *CopyMI) {
942   SlotIndex CopyIdx = li_->getInstructionIndex(CopyMI);
943   if (CopyIdx == SlotIndex()) {
944     // FIXME: special case: function live in. It can be a general case if the
945     // first instruction index starts at > 0 value.
946     assert(TargetRegisterInfo::isPhysicalRegister(li.reg));
947     // Live-in to the function but dead. Remove it from entry live-in set.
948     if (mf_->begin()->isLiveIn(li.reg))
949       mf_->begin()->removeLiveIn(li.reg);
950     const LiveRange *LR = li.getLiveRangeContaining(CopyIdx);
951     removeRange(li, LR->start, LR->end, li_, tri_);
952     return removeIntervalIfEmpty(li, li_, tri_);
953   }
954
955   LiveInterval::iterator LR =
956     li.FindLiveRangeContaining(CopyIdx.getPrevIndex().getStoreIndex());
957   if (LR == li.end())
958     // Livein but defined by a phi.
959     return false;
960
961   SlotIndex RemoveStart = LR->start;
962   SlotIndex RemoveEnd = CopyIdx.getStoreIndex();
963   if (LR->end > RemoveEnd)
964     // More uses past this copy? Nothing to do.
965     return false;
966
967   // If there is a last use in the same bb, we can't remove the live range.
968   // Shorten the live interval and return.
969   MachineBasicBlock *CopyMBB = CopyMI->getParent();
970   if (TrimLiveIntervalToLastUse(CopyIdx, CopyMBB, li, LR))
971     return false;
972
973   // There are other kills of the val#. Nothing to do.
974   if (!li.isOnlyLROfValNo(LR))
975     return false;
976
977   MachineBasicBlock *StartMBB = li_->getMBBFromIndex(RemoveStart);
978   if (!isSameOrFallThroughBB(StartMBB, CopyMBB, tii_))
979     // If the live range starts in another mbb and the copy mbb is not a fall
980     // through mbb, then we can only cut the range from the beginning of the
981     // copy mbb.
982     RemoveStart = li_->getMBBStartIdx(CopyMBB).getNextIndex().getBaseIndex();
983
984   if (LR->valno->def == RemoveStart) {
985     // If the def MI defines the val# and this copy is the only kill of the
986     // val#, then propagate the dead marker.
987     PropagateDeadness(li, CopyMI, RemoveStart, li_, tri_);
988     ++numDeadValNo;
989
990     if (LR->valno->isKill(RemoveEnd))
991       LR->valno->removeKill(RemoveEnd);
992   }
993
994   removeRange(li, RemoveStart, RemoveEnd, li_, tri_);
995   return removeIntervalIfEmpty(li, li_, tri_);
996 }
997
998 /// CanCoalesceWithImpDef - Returns true if the specified copy instruction
999 /// from an implicit def to another register can be coalesced away.
1000 bool SimpleRegisterCoalescing::CanCoalesceWithImpDef(MachineInstr *CopyMI,
1001                                                      LiveInterval &li,
1002                                                      LiveInterval &ImpLi) const{
1003   if (!CopyMI->killsRegister(ImpLi.reg))
1004     return false;
1005   // Make sure this is the only use.
1006   for (MachineRegisterInfo::use_iterator UI = mri_->use_begin(ImpLi.reg),
1007          UE = mri_->use_end(); UI != UE;) {
1008     MachineInstr *UseMI = &*UI;
1009     ++UI;
1010     if (CopyMI == UseMI || JoinedCopies.count(UseMI))
1011       continue;
1012     return false;
1013   }
1014   return true;
1015 }
1016
1017
1018 /// isWinToJoinVRWithSrcPhysReg - Return true if it's worth while to join a
1019 /// a virtual destination register with physical source register.
1020 bool
1021 SimpleRegisterCoalescing::isWinToJoinVRWithSrcPhysReg(MachineInstr *CopyMI,
1022                                                      MachineBasicBlock *CopyMBB,
1023                                                      LiveInterval &DstInt,
1024                                                      LiveInterval &SrcInt) {
1025   // If the virtual register live interval is long but it has low use desity,
1026   // do not join them, instead mark the physical register as its allocation
1027   // preference.
1028   const TargetRegisterClass *RC = mri_->getRegClass(DstInt.reg);
1029   unsigned Threshold = allocatableRCRegs_[RC].count() * 2;
1030   unsigned Length = li_->getApproximateInstructionCount(DstInt);
1031   if (Length > Threshold &&
1032       (((float)std::distance(mri_->use_begin(DstInt.reg),
1033                              mri_->use_end()) / Length) < (1.0 / Threshold)))
1034     return false;
1035
1036   // If the virtual register live interval extends into a loop, turn down
1037   // aggressiveness.
1038   SlotIndex CopyIdx =
1039     li_->getInstructionIndex(CopyMI).getDefIndex();
1040   const MachineLoop *L = loopInfo->getLoopFor(CopyMBB);
1041   if (!L) {
1042     // Let's see if the virtual register live interval extends into the loop.
1043     LiveInterval::iterator DLR = DstInt.FindLiveRangeContaining(CopyIdx);
1044     assert(DLR != DstInt.end() && "Live range not found!");
1045     DLR = DstInt.FindLiveRangeContaining(DLR->end.getNextSlot());
1046     if (DLR != DstInt.end()) {
1047       CopyMBB = li_->getMBBFromIndex(DLR->start);
1048       L = loopInfo->getLoopFor(CopyMBB);
1049     }
1050   }
1051
1052   if (!L || Length <= Threshold)
1053     return true;
1054
1055   SlotIndex UseIdx = CopyIdx.getUseIndex();
1056   LiveInterval::iterator SLR = SrcInt.FindLiveRangeContaining(UseIdx);
1057   MachineBasicBlock *SMBB = li_->getMBBFromIndex(SLR->start);
1058   if (loopInfo->getLoopFor(SMBB) != L) {
1059     if (!loopInfo->isLoopHeader(CopyMBB))
1060       return false;
1061     // If vr's live interval extends pass the loop header, do not join.
1062     for (MachineBasicBlock::succ_iterator SI = CopyMBB->succ_begin(),
1063            SE = CopyMBB->succ_end(); SI != SE; ++SI) {
1064       MachineBasicBlock *SuccMBB = *SI;
1065       if (SuccMBB == CopyMBB)
1066         continue;
1067       if (DstInt.overlaps(li_->getMBBStartIdx(SuccMBB),
1068                           li_->getMBBEndIdx(SuccMBB)))
1069         return false;
1070     }
1071   }
1072   return true;
1073 }
1074
1075 /// isWinToJoinVRWithDstPhysReg - Return true if it's worth while to join a
1076 /// copy from a virtual source register to a physical destination register.
1077 bool
1078 SimpleRegisterCoalescing::isWinToJoinVRWithDstPhysReg(MachineInstr *CopyMI,
1079                                                      MachineBasicBlock *CopyMBB,
1080                                                      LiveInterval &DstInt,
1081                                                      LiveInterval &SrcInt) {
1082   // If the virtual register live interval is long but it has low use desity,
1083   // do not join them, instead mark the physical register as its allocation
1084   // preference.
1085   const TargetRegisterClass *RC = mri_->getRegClass(SrcInt.reg);
1086   unsigned Threshold = allocatableRCRegs_[RC].count() * 2;
1087   unsigned Length = li_->getApproximateInstructionCount(SrcInt);
1088   if (Length > Threshold &&
1089       (((float)std::distance(mri_->use_begin(SrcInt.reg),
1090                              mri_->use_end()) / Length) < (1.0 / Threshold)))
1091     return false;
1092
1093   if (SrcInt.empty())
1094     // Must be implicit_def.
1095     return false;
1096
1097   // If the virtual register live interval is defined or cross a loop, turn
1098   // down aggressiveness.
1099   SlotIndex CopyIdx =
1100     li_->getInstructionIndex(CopyMI).getDefIndex();
1101   SlotIndex UseIdx = CopyIdx.getUseIndex();
1102   LiveInterval::iterator SLR = SrcInt.FindLiveRangeContaining(UseIdx);
1103   assert(SLR != SrcInt.end() && "Live range not found!");
1104   SLR = SrcInt.FindLiveRangeContaining(SLR->start.getPrevSlot());
1105   if (SLR == SrcInt.end())
1106     return true;
1107   MachineBasicBlock *SMBB = li_->getMBBFromIndex(SLR->start);
1108   const MachineLoop *L = loopInfo->getLoopFor(SMBB);
1109
1110   if (!L || Length <= Threshold)
1111     return true;
1112
1113   if (loopInfo->getLoopFor(CopyMBB) != L) {
1114     if (SMBB != L->getLoopLatch())
1115       return false;
1116     // If vr's live interval is extended from before the loop latch, do not
1117     // join.
1118     for (MachineBasicBlock::pred_iterator PI = SMBB->pred_begin(),
1119            PE = SMBB->pred_end(); PI != PE; ++PI) {
1120       MachineBasicBlock *PredMBB = *PI;
1121       if (PredMBB == SMBB)
1122         continue;
1123       if (SrcInt.overlaps(li_->getMBBStartIdx(PredMBB),
1124                           li_->getMBBEndIdx(PredMBB)))
1125         return false;
1126     }
1127   }
1128   return true;
1129 }
1130
1131 /// isWinToJoinCrossClass - Return true if it's profitable to coalesce
1132 /// two virtual registers from different register classes.
1133 bool
1134 SimpleRegisterCoalescing::isWinToJoinCrossClass(unsigned LargeReg,
1135                                                 unsigned SmallReg,
1136                                                 unsigned Threshold) {
1137   // Then make sure the intervals are *short*.
1138   LiveInterval &LargeInt = li_->getInterval(LargeReg);
1139   LiveInterval &SmallInt = li_->getInterval(SmallReg);
1140   unsigned LargeSize = li_->getApproximateInstructionCount(LargeInt);
1141   unsigned SmallSize = li_->getApproximateInstructionCount(SmallInt);
1142   if (SmallSize > Threshold || LargeSize > Threshold)
1143     if ((float)std::distance(mri_->use_begin(SmallReg),
1144                              mri_->use_end()) / SmallSize <
1145         (float)std::distance(mri_->use_begin(LargeReg),
1146                              mri_->use_end()) / LargeSize)
1147       return false;
1148   return true;
1149 }
1150
1151 /// HasIncompatibleSubRegDefUse - If we are trying to coalesce a virtual
1152 /// register with a physical register, check if any of the virtual register
1153 /// operand is a sub-register use or def. If so, make sure it won't result
1154 /// in an illegal extract_subreg or insert_subreg instruction. e.g.
1155 /// vr1024 = extract_subreg vr1025, 1
1156 /// ...
1157 /// vr1024 = mov8rr AH
1158 /// If vr1024 is coalesced with AH, the extract_subreg is now illegal since
1159 /// AH does not have a super-reg whose sub-register 1 is AH.
1160 bool
1161 SimpleRegisterCoalescing::HasIncompatibleSubRegDefUse(MachineInstr *CopyMI,
1162                                                       unsigned VirtReg,
1163                                                       unsigned PhysReg) {
1164   for (MachineRegisterInfo::reg_iterator I = mri_->reg_begin(VirtReg),
1165          E = mri_->reg_end(); I != E; ++I) {
1166     MachineOperand &O = I.getOperand();
1167     MachineInstr *MI = &*I;
1168     if (MI == CopyMI || JoinedCopies.count(MI))
1169       continue;
1170     unsigned SubIdx = O.getSubReg();
1171     if (SubIdx && !tri_->getSubReg(PhysReg, SubIdx))
1172       return true;
1173     if (MI->isExtractSubreg()) {
1174       SubIdx = MI->getOperand(2).getImm();
1175       if (O.isUse() && !tri_->getSubReg(PhysReg, SubIdx))
1176         return true;
1177       if (O.isDef()) {
1178         unsigned SrcReg = MI->getOperand(1).getReg();
1179         const TargetRegisterClass *RC =
1180           TargetRegisterInfo::isPhysicalRegister(SrcReg)
1181           ? tri_->getPhysicalRegisterRegClass(SrcReg)
1182           : mri_->getRegClass(SrcReg);
1183         if (!tri_->getMatchingSuperReg(PhysReg, SubIdx, RC))
1184           return true;
1185       }
1186     }
1187     if (MI->isInsertSubreg() || MI->isSubregToReg()) {
1188       SubIdx = MI->getOperand(3).getImm();
1189       if (VirtReg == MI->getOperand(0).getReg()) {
1190         if (!tri_->getSubReg(PhysReg, SubIdx))
1191           return true;
1192       } else {
1193         unsigned DstReg = MI->getOperand(0).getReg();
1194         const TargetRegisterClass *RC =
1195           TargetRegisterInfo::isPhysicalRegister(DstReg)
1196           ? tri_->getPhysicalRegisterRegClass(DstReg)
1197           : mri_->getRegClass(DstReg);
1198         if (!tri_->getMatchingSuperReg(PhysReg, SubIdx, RC))
1199           return true;
1200       }
1201     }
1202   }
1203   return false;
1204 }
1205
1206
1207 /// CanJoinExtractSubRegToPhysReg - Return true if it's possible to coalesce
1208 /// an extract_subreg where dst is a physical register, e.g.
1209 /// cl = EXTRACT_SUBREG reg1024, 1
1210 bool
1211 SimpleRegisterCoalescing::CanJoinExtractSubRegToPhysReg(unsigned DstReg,
1212                                                unsigned SrcReg, unsigned SubIdx,
1213                                                unsigned &RealDstReg) {
1214   const TargetRegisterClass *RC = mri_->getRegClass(SrcReg);
1215   RealDstReg = tri_->getMatchingSuperReg(DstReg, SubIdx, RC);
1216   assert(RealDstReg && "Invalid extract_subreg instruction!");
1217
1218   // For this type of EXTRACT_SUBREG, conservatively
1219   // check if the live interval of the source register interfere with the
1220   // actual super physical register we are trying to coalesce with.
1221   LiveInterval &RHS = li_->getInterval(SrcReg);
1222   if (li_->hasInterval(RealDstReg) &&
1223       RHS.overlaps(li_->getInterval(RealDstReg))) {
1224     DEBUG({
1225         dbgs() << "Interfere with register ";
1226         li_->getInterval(RealDstReg).print(dbgs(), tri_);
1227       });
1228     return false; // Not coalescable
1229   }
1230   for (const unsigned* SR = tri_->getSubRegisters(RealDstReg); *SR; ++SR)
1231     if (li_->hasInterval(*SR) && RHS.overlaps(li_->getInterval(*SR))) {
1232       DEBUG({
1233           dbgs() << "Interfere with sub-register ";
1234           li_->getInterval(*SR).print(dbgs(), tri_);
1235         });
1236       return false; // Not coalescable
1237     }
1238   return true;
1239 }
1240
1241 /// CanJoinInsertSubRegToPhysReg - Return true if it's possible to coalesce
1242 /// an insert_subreg where src is a physical register, e.g.
1243 /// reg1024 = INSERT_SUBREG reg1024, c1, 0
1244 bool
1245 SimpleRegisterCoalescing::CanJoinInsertSubRegToPhysReg(unsigned DstReg,
1246                                                unsigned SrcReg, unsigned SubIdx,
1247                                                unsigned &RealSrcReg) {
1248   const TargetRegisterClass *RC = mri_->getRegClass(DstReg);
1249   RealSrcReg = tri_->getMatchingSuperReg(SrcReg, SubIdx, RC);
1250   assert(RealSrcReg && "Invalid extract_subreg instruction!");
1251
1252   LiveInterval &RHS = li_->getInterval(DstReg);
1253   if (li_->hasInterval(RealSrcReg) &&
1254       RHS.overlaps(li_->getInterval(RealSrcReg))) {
1255     DEBUG({
1256         dbgs() << "Interfere with register ";
1257         li_->getInterval(RealSrcReg).print(dbgs(), tri_);
1258       });
1259     return false; // Not coalescable
1260   }
1261   for (const unsigned* SR = tri_->getSubRegisters(RealSrcReg); *SR; ++SR)
1262     if (li_->hasInterval(*SR) && RHS.overlaps(li_->getInterval(*SR))) {
1263       DEBUG({
1264           dbgs() << "Interfere with sub-register ";
1265           li_->getInterval(*SR).print(dbgs(), tri_);
1266         });
1267       return false; // Not coalescable
1268     }
1269   return true;
1270 }
1271
1272 /// getRegAllocPreference - Return register allocation preference register.
1273 ///
1274 static unsigned getRegAllocPreference(unsigned Reg, MachineFunction &MF,
1275                                       MachineRegisterInfo *MRI,
1276                                       const TargetRegisterInfo *TRI) {
1277   if (TargetRegisterInfo::isPhysicalRegister(Reg))
1278     return 0;
1279   std::pair<unsigned, unsigned> Hint = MRI->getRegAllocationHint(Reg);
1280   return TRI->ResolveRegAllocHint(Hint.first, Hint.second, MF);
1281 }
1282
1283 /// JoinCopy - Attempt to join intervals corresponding to SrcReg/DstReg,
1284 /// which are the src/dst of the copy instruction CopyMI.  This returns true
1285 /// if the copy was successfully coalesced away. If it is not currently
1286 /// possible to coalesce this interval, but it may be possible if other
1287 /// things get coalesced, then it returns true by reference in 'Again'.
1288 bool SimpleRegisterCoalescing::JoinCopy(CopyRec &TheCopy, bool &Again) {
1289   MachineInstr *CopyMI = TheCopy.MI;
1290
1291   Again = false;
1292   if (JoinedCopies.count(CopyMI) || ReMatCopies.count(CopyMI))
1293     return false; // Already done.
1294
1295   DEBUG(dbgs() << li_->getInstructionIndex(CopyMI) << '\t' << *CopyMI);
1296
1297   unsigned SrcReg, DstReg, SrcSubIdx = 0, DstSubIdx = 0;
1298   bool isExtSubReg = CopyMI->isExtractSubreg();
1299   bool isInsSubReg = CopyMI->isInsertSubreg();
1300   bool isSubRegToReg = CopyMI->isSubregToReg();
1301   unsigned SubIdx = 0;
1302   if (isExtSubReg) {
1303     DstReg    = CopyMI->getOperand(0).getReg();
1304     DstSubIdx = CopyMI->getOperand(0).getSubReg();
1305     SrcReg    = CopyMI->getOperand(1).getReg();
1306     SrcSubIdx = CopyMI->getOperand(2).getImm();
1307   } else if (isInsSubReg || isSubRegToReg) {
1308     DstReg    = CopyMI->getOperand(0).getReg();
1309     DstSubIdx = CopyMI->getOperand(3).getImm();
1310     SrcReg    = CopyMI->getOperand(2).getReg();
1311     SrcSubIdx = CopyMI->getOperand(2).getSubReg();
1312     if (SrcSubIdx && SrcSubIdx != DstSubIdx) {
1313       // r1025 = INSERT_SUBREG r1025, r1024<2>, 2 Then r1024 has already been
1314       // coalesced to a larger register so the subreg indices cancel out.
1315       DEBUG(dbgs() << "\tSource of insert_subreg or subreg_to_reg is already "
1316                       "coalesced to another register.\n");
1317       return false;  // Not coalescable.
1318     }
1319   } else if (tii_->isMoveInstr(*CopyMI, SrcReg, DstReg, SrcSubIdx, DstSubIdx)) {
1320     if (SrcSubIdx && DstSubIdx && SrcSubIdx != DstSubIdx) {
1321       // e.g. %reg16404:1<def> = MOV8rr %reg16412:2<kill>
1322       Again = true;
1323       return false;  // Not coalescable.
1324     }
1325   } else {
1326     llvm_unreachable("Unrecognized copy instruction!");
1327   }
1328
1329   // If they are already joined we continue.
1330   if (SrcReg == DstReg) {
1331     DEBUG(dbgs() << "\tCopy already coalesced.\n");
1332     return false;  // Not coalescable.
1333   }
1334
1335   bool SrcIsPhys = TargetRegisterInfo::isPhysicalRegister(SrcReg);
1336   bool DstIsPhys = TargetRegisterInfo::isPhysicalRegister(DstReg);
1337
1338   // If they are both physical registers, we cannot join them.
1339   if (SrcIsPhys && DstIsPhys) {
1340     DEBUG(dbgs() << "\tCan not coalesce physregs.\n");
1341     return false;  // Not coalescable.
1342   }
1343
1344   // We only join virtual registers with allocatable physical registers.
1345   if (SrcIsPhys && !allocatableRegs_[SrcReg]) {
1346     DEBUG(dbgs() << "\tSrc reg is unallocatable physreg.\n");
1347     return false;  // Not coalescable.
1348   }
1349   if (DstIsPhys && !allocatableRegs_[DstReg]) {
1350     DEBUG(dbgs() << "\tDst reg is unallocatable physreg.\n");
1351     return false;  // Not coalescable.
1352   }
1353
1354   // Check that a physical source register is compatible with dst regclass
1355   if (SrcIsPhys) {
1356     unsigned SrcSubReg = SrcSubIdx ?
1357       tri_->getSubReg(SrcReg, SrcSubIdx) : SrcReg;
1358     const TargetRegisterClass *DstRC = mri_->getRegClass(DstReg);
1359     const TargetRegisterClass *DstSubRC = DstRC;
1360     if (DstSubIdx)
1361       DstSubRC = DstRC->getSubRegisterRegClass(DstSubIdx);
1362     assert(DstSubRC && "Illegal subregister index");
1363     if (!DstSubRC->contains(SrcSubReg)) {
1364       DEBUG(dbgs() << "\tIncompatible destination regclass: "
1365                    << tri_->getName(SrcSubReg) << " not in "
1366                    << DstSubRC->getName() << ".\n");
1367       return false;             // Not coalescable.
1368     }
1369   }
1370
1371   // Check that a physical dst register is compatible with source regclass
1372   if (DstIsPhys) {
1373     unsigned DstSubReg = DstSubIdx ?
1374       tri_->getSubReg(DstReg, DstSubIdx) : DstReg;
1375     const TargetRegisterClass *SrcRC = mri_->getRegClass(SrcReg);
1376     const TargetRegisterClass *SrcSubRC = SrcRC;
1377     if (SrcSubIdx)
1378       SrcSubRC = SrcRC->getSubRegisterRegClass(SrcSubIdx);
1379     assert(SrcSubRC && "Illegal subregister index");
1380     if (!SrcSubRC->contains(DstSubReg)) {
1381       DEBUG(dbgs() << "\tIncompatible source regclass: "
1382                    << tri_->getName(DstSubReg) << " not in "
1383                    << SrcSubRC->getName() << ".\n");
1384       (void)DstSubReg;
1385       return false;             // Not coalescable.
1386     }
1387   }
1388
1389   // Should be non-null only when coalescing to a sub-register class.
1390   bool CrossRC = false;
1391   const TargetRegisterClass *SrcRC= SrcIsPhys ? 0 : mri_->getRegClass(SrcReg);
1392   const TargetRegisterClass *DstRC= DstIsPhys ? 0 : mri_->getRegClass(DstReg);
1393   const TargetRegisterClass *NewRC = NULL;
1394   MachineBasicBlock *CopyMBB = CopyMI->getParent();
1395   unsigned RealDstReg = 0;
1396   unsigned RealSrcReg = 0;
1397   if (isExtSubReg || isInsSubReg || isSubRegToReg) {
1398     SubIdx = CopyMI->getOperand(isExtSubReg ? 2 : 3).getImm();
1399     if (SrcIsPhys && isExtSubReg) {
1400       // r1024 = EXTRACT_SUBREG EAX, 0 then r1024 is really going to be
1401       // coalesced with AX.
1402       unsigned DstSubIdx = CopyMI->getOperand(0).getSubReg();
1403       if (DstSubIdx) {
1404         // r1024<2> = EXTRACT_SUBREG EAX, 2. Then r1024 has already been
1405         // coalesced to a larger register so the subreg indices cancel out.
1406         if (DstSubIdx != SubIdx) {
1407           DEBUG(dbgs() << "\t Sub-register indices mismatch.\n");
1408           return false; // Not coalescable.
1409         }
1410       } else
1411         SrcReg = tri_->getSubReg(SrcReg, SubIdx);
1412       SubIdx = 0;
1413     } else if (DstIsPhys && (isInsSubReg || isSubRegToReg)) {
1414       // EAX = INSERT_SUBREG EAX, r1024, 0
1415       unsigned SrcSubIdx = CopyMI->getOperand(2).getSubReg();
1416       if (SrcSubIdx) {
1417         // EAX = INSERT_SUBREG EAX, r1024<2>, 2 Then r1024 has already been
1418         // coalesced to a larger register so the subreg indices cancel out.
1419         if (SrcSubIdx != SubIdx) {
1420           DEBUG(dbgs() << "\t Sub-register indices mismatch.\n");
1421           return false; // Not coalescable.
1422         }
1423       } else
1424         DstReg = tri_->getSubReg(DstReg, SubIdx);
1425       SubIdx = 0;
1426     } else if ((DstIsPhys && isExtSubReg) ||
1427                (SrcIsPhys && (isInsSubReg || isSubRegToReg))) {
1428       if (!isSubRegToReg && CopyMI->getOperand(1).getSubReg()) {
1429         DEBUG(dbgs() << "\tSrc of extract_subreg already coalesced with reg"
1430                      << " of a super-class.\n");
1431         return false; // Not coalescable.
1432       }
1433
1434       if (isExtSubReg) {
1435         if (!CanJoinExtractSubRegToPhysReg(DstReg, SrcReg, SubIdx, RealDstReg))
1436           return false; // Not coalescable
1437       } else {
1438         if (!CanJoinInsertSubRegToPhysReg(DstReg, SrcReg, SubIdx, RealSrcReg))
1439           return false; // Not coalescable
1440       }
1441       SubIdx = 0;
1442     } else {
1443       unsigned OldSubIdx = isExtSubReg ? CopyMI->getOperand(0).getSubReg()
1444         : CopyMI->getOperand(2).getSubReg();
1445       if (OldSubIdx) {
1446         if (OldSubIdx == SubIdx && !differingRegisterClasses(SrcReg, DstReg))
1447           // r1024<2> = EXTRACT_SUBREG r1025, 2. Then r1024 has already been
1448           // coalesced to a larger register so the subreg indices cancel out.
1449           // Also check if the other larger register is of the same register
1450           // class as the would be resulting register.
1451           SubIdx = 0;
1452         else {
1453           DEBUG(dbgs() << "\t Sub-register indices mismatch.\n");
1454           return false; // Not coalescable.
1455         }
1456       }
1457       if (SubIdx) {
1458         if (!DstIsPhys && !SrcIsPhys) {
1459           if (isInsSubReg || isSubRegToReg) {
1460             NewRC = tri_->getMatchingSuperRegClass(DstRC, SrcRC, SubIdx);
1461           } else // extract_subreg {
1462             NewRC = tri_->getMatchingSuperRegClass(SrcRC, DstRC, SubIdx);
1463           }
1464         if (!NewRC) {
1465           DEBUG(dbgs() << "\t Conflicting sub-register indices.\n");
1466           return false;  // Not coalescable
1467         }
1468
1469         unsigned LargeReg = isExtSubReg ? SrcReg : DstReg;
1470         unsigned SmallReg = isExtSubReg ? DstReg : SrcReg;
1471         unsigned Limit= allocatableRCRegs_[mri_->getRegClass(SmallReg)].count();
1472         if (!isWinToJoinCrossClass(LargeReg, SmallReg, Limit)) {
1473           Again = true;  // May be possible to coalesce later.
1474           return false;
1475         }
1476       }
1477     }
1478   } else if (differingRegisterClasses(SrcReg, DstReg)) {
1479     if (DisableCrossClassJoin)
1480       return false;
1481     CrossRC = true;
1482
1483     // FIXME: What if the result of a EXTRACT_SUBREG is then coalesced
1484     // with another? If it's the resulting destination register, then
1485     // the subidx must be propagated to uses (but only those defined
1486     // by the EXTRACT_SUBREG). If it's being coalesced into another
1487     // register, it should be safe because register is assumed to have
1488     // the register class of the super-register.
1489
1490     // Process moves where one of the registers have a sub-register index.
1491     MachineOperand *DstMO = CopyMI->findRegisterDefOperand(DstReg);
1492     MachineOperand *SrcMO = CopyMI->findRegisterUseOperand(SrcReg);
1493     SubIdx = DstMO->getSubReg();
1494     if (SubIdx) {
1495       if (SrcMO->getSubReg())
1496         // FIXME: can we handle this?
1497         return false;
1498       // This is not an insert_subreg but it looks like one.
1499       // e.g. %reg1024:4 = MOV32rr %EAX
1500       isInsSubReg = true;
1501       if (SrcIsPhys) {
1502         if (!CanJoinInsertSubRegToPhysReg(DstReg, SrcReg, SubIdx, RealSrcReg))
1503           return false; // Not coalescable
1504         SubIdx = 0;
1505       }
1506     } else {
1507       SubIdx = SrcMO->getSubReg();
1508       if (SubIdx) {
1509         // This is not a extract_subreg but it looks like one.
1510         // e.g. %cl = MOV16rr %reg1024:1
1511         isExtSubReg = true;
1512         if (DstIsPhys) {
1513           if (!CanJoinExtractSubRegToPhysReg(DstReg, SrcReg, SubIdx,RealDstReg))
1514             return false; // Not coalescable
1515           SubIdx = 0;
1516         }
1517       }
1518     }
1519
1520     unsigned LargeReg = SrcReg;
1521     unsigned SmallReg = DstReg;
1522
1523     // Now determine the register class of the joined register.
1524     if (isExtSubReg) {
1525       if (SubIdx && DstRC && DstRC->isASubClass()) {
1526         // This is a move to a sub-register class. However, the source is a
1527         // sub-register of a larger register class. We don't know what should
1528         // the register class be. FIXME.
1529         Again = true;
1530         return false;
1531       }
1532       if (!DstIsPhys && !SrcIsPhys)
1533         NewRC = SrcRC;
1534     } else if (!SrcIsPhys && !DstIsPhys) {
1535       NewRC = getCommonSubClass(SrcRC, DstRC);
1536       if (!NewRC) {
1537         DEBUG(dbgs() << "\tDisjoint regclasses: "
1538                      << SrcRC->getName() << ", "
1539                      << DstRC->getName() << ".\n");
1540         return false;           // Not coalescable.
1541       }
1542       if (DstRC->getSize() > SrcRC->getSize())
1543         std::swap(LargeReg, SmallReg);
1544     }
1545
1546     // If we are joining two virtual registers and the resulting register
1547     // class is more restrictive (fewer register, smaller size). Check if it's
1548     // worth doing the merge.
1549     if (!SrcIsPhys && !DstIsPhys &&
1550         (isExtSubReg || DstRC->isASubClass()) &&
1551         !isWinToJoinCrossClass(LargeReg, SmallReg,
1552                                allocatableRCRegs_[NewRC].count())) {
1553       DEBUG(dbgs() << "\tSrc/Dest are different register classes.\n");
1554       // Allow the coalescer to try again in case either side gets coalesced to
1555       // a physical register that's compatible with the other side. e.g.
1556       // r1024 = MOV32to32_ r1025
1557       // But later r1024 is assigned EAX then r1025 may be coalesced with EAX.
1558       Again = true;  // May be possible to coalesce later.
1559       return false;
1560     }
1561   }
1562
1563   // Will it create illegal extract_subreg / insert_subreg?
1564   if (SrcIsPhys && HasIncompatibleSubRegDefUse(CopyMI, DstReg, SrcReg))
1565     return false;
1566   if (DstIsPhys && HasIncompatibleSubRegDefUse(CopyMI, SrcReg, DstReg))
1567     return false;
1568
1569   LiveInterval &SrcInt = li_->getInterval(SrcReg);
1570   LiveInterval &DstInt = li_->getInterval(DstReg);
1571   assert(SrcInt.reg == SrcReg && DstInt.reg == DstReg &&
1572          "Register mapping is horribly broken!");
1573
1574   DEBUG({
1575       dbgs() << "\t\tInspecting "; SrcInt.print(dbgs(), tri_);
1576       dbgs() << " and "; DstInt.print(dbgs(), tri_);
1577       dbgs() << ": ";
1578     });
1579
1580   // Save a copy of the virtual register live interval. We'll manually
1581   // merge this into the "real" physical register live interval this is
1582   // coalesced with.
1583   LiveInterval *SavedLI = 0;
1584   if (RealDstReg)
1585     SavedLI = li_->dupInterval(&SrcInt);
1586   else if (RealSrcReg)
1587     SavedLI = li_->dupInterval(&DstInt);
1588
1589   // Check if it is necessary to propagate "isDead" property.
1590   if (!isExtSubReg && !isInsSubReg && !isSubRegToReg) {
1591     MachineOperand *mopd = CopyMI->findRegisterDefOperand(DstReg, false);
1592     bool isDead = mopd->isDead();
1593
1594     // We need to be careful about coalescing a source physical register with a
1595     // virtual register. Once the coalescing is done, it cannot be broken and
1596     // these are not spillable! If the destination interval uses are far away,
1597     // think twice about coalescing them!
1598     if (!isDead && (SrcIsPhys || DstIsPhys)) {
1599       // If the copy is in a loop, take care not to coalesce aggressively if the
1600       // src is coming in from outside the loop (or the dst is out of the loop).
1601       // If it's not in a loop, then determine whether to join them base purely
1602       // by the length of the interval.
1603       if (PhysJoinTweak) {
1604         if (SrcIsPhys) {
1605           if (!isWinToJoinVRWithSrcPhysReg(CopyMI, CopyMBB, DstInt, SrcInt)) {
1606             mri_->setRegAllocationHint(DstInt.reg, 0, SrcReg);
1607             ++numAborts;
1608             DEBUG(dbgs() << "\tMay tie down a physical register, abort!\n");
1609             Again = true;  // May be possible to coalesce later.
1610             return false;
1611           }
1612         } else {
1613           if (!isWinToJoinVRWithDstPhysReg(CopyMI, CopyMBB, DstInt, SrcInt)) {
1614             mri_->setRegAllocationHint(SrcInt.reg, 0, DstReg);
1615             ++numAborts;
1616             DEBUG(dbgs() << "\tMay tie down a physical register, abort!\n");
1617             Again = true;  // May be possible to coalesce later.
1618             return false;
1619           }
1620         }
1621       } else {
1622         // If the virtual register live interval is long but it has low use
1623         // density, do not join them, instead mark the physical register as its
1624         // allocation preference.
1625         LiveInterval &JoinVInt = SrcIsPhys ? DstInt : SrcInt;
1626         unsigned JoinVReg = SrcIsPhys ? DstReg : SrcReg;
1627         unsigned JoinPReg = SrcIsPhys ? SrcReg : DstReg;
1628         const TargetRegisterClass *RC = mri_->getRegClass(JoinVReg);
1629         unsigned Threshold = allocatableRCRegs_[RC].count() * 2;
1630         unsigned Length = li_->getApproximateInstructionCount(JoinVInt);
1631         float Ratio = 1.0 / Threshold;
1632         if (Length > Threshold &&
1633             (((float)std::distance(mri_->use_begin(JoinVReg),
1634                                    mri_->use_end()) / Length) < Ratio)) {
1635           mri_->setRegAllocationHint(JoinVInt.reg, 0, JoinPReg);
1636           ++numAborts;
1637           DEBUG(dbgs() << "\tMay tie down a physical register, abort!\n");
1638           Again = true;  // May be possible to coalesce later.
1639           return false;
1640         }
1641       }
1642     }
1643   }
1644
1645   // Okay, attempt to join these two intervals.  On failure, this returns false.
1646   // Otherwise, if one of the intervals being joined is a physreg, this method
1647   // always canonicalizes DstInt to be it.  The output "SrcInt" will not have
1648   // been modified, so we can use this information below to update aliases.
1649   bool Swapped = false;
1650   // If SrcInt is implicitly defined, it's safe to coalesce.
1651   bool isEmpty = SrcInt.empty();
1652   if (isEmpty && !CanCoalesceWithImpDef(CopyMI, DstInt, SrcInt)) {
1653     // Only coalesce an empty interval (defined by implicit_def) with
1654     // another interval which has a valno defined by the CopyMI and the CopyMI
1655     // is a kill of the implicit def.
1656     DEBUG(dbgs() << "Not profitable!\n");
1657     return false;
1658   }
1659
1660   if (!isEmpty && !JoinIntervals(DstInt, SrcInt, Swapped)) {
1661     // Coalescing failed.
1662
1663     // If definition of source is defined by trivial computation, try
1664     // rematerializing it.
1665     if (!isExtSubReg && !isInsSubReg && !isSubRegToReg &&
1666         ReMaterializeTrivialDef(SrcInt, DstReg, DstSubIdx, CopyMI))
1667       return true;
1668
1669     // If we can eliminate the copy without merging the live ranges, do so now.
1670     if (!isExtSubReg && !isInsSubReg && !isSubRegToReg &&
1671         (AdjustCopiesBackFrom(SrcInt, DstInt, CopyMI) ||
1672          RemoveCopyByCommutingDef(SrcInt, DstInt, CopyMI))) {
1673       JoinedCopies.insert(CopyMI);
1674       return true;
1675     }
1676
1677     // Otherwise, we are unable to join the intervals.
1678     DEBUG(dbgs() << "Interference!\n");
1679     Again = true;  // May be possible to coalesce later.
1680     return false;
1681   }
1682
1683   LiveInterval *ResSrcInt = &SrcInt;
1684   LiveInterval *ResDstInt = &DstInt;
1685   if (Swapped) {
1686     std::swap(SrcReg, DstReg);
1687     std::swap(ResSrcInt, ResDstInt);
1688   }
1689   assert(TargetRegisterInfo::isVirtualRegister(SrcReg) &&
1690          "LiveInterval::join didn't work right!");
1691
1692   // If we're about to merge live ranges into a physical register live interval,
1693   // we have to update any aliased register's live ranges to indicate that they
1694   // have clobbered values for this range.
1695   if (TargetRegisterInfo::isPhysicalRegister(DstReg)) {
1696     // If this is a extract_subreg where dst is a physical register, e.g.
1697     // cl = EXTRACT_SUBREG reg1024, 1
1698     // then create and update the actual physical register allocated to RHS.
1699     if (RealDstReg || RealSrcReg) {
1700       LiveInterval &RealInt =
1701         li_->getOrCreateInterval(RealDstReg ? RealDstReg : RealSrcReg);
1702       for (LiveInterval::const_vni_iterator I = SavedLI->vni_begin(),
1703              E = SavedLI->vni_end(); I != E; ++I) {
1704         const VNInfo *ValNo = *I;
1705         VNInfo *NewValNo = RealInt.getNextValue(ValNo->def, ValNo->getCopy(),
1706                                                 false, // updated at *
1707                                                 li_->getVNInfoAllocator());
1708         NewValNo->setFlags(ValNo->getFlags()); // * updated here.
1709         RealInt.addKills(NewValNo, ValNo->kills);
1710         RealInt.MergeValueInAsValue(*SavedLI, ValNo, NewValNo);
1711       }
1712       RealInt.weight += SavedLI->weight;
1713       DstReg = RealDstReg ? RealDstReg : RealSrcReg;
1714     }
1715
1716     // Update the liveintervals of sub-registers.
1717     for (const unsigned *AS = tri_->getSubRegisters(DstReg); *AS; ++AS)
1718       li_->getOrCreateInterval(*AS).MergeInClobberRanges(*li_, *ResSrcInt,
1719                                                  li_->getVNInfoAllocator());
1720   }
1721
1722   // If this is a EXTRACT_SUBREG, make sure the result of coalescing is the
1723   // larger super-register.
1724   if ((isExtSubReg || isInsSubReg || isSubRegToReg) &&
1725       !SrcIsPhys && !DstIsPhys) {
1726     if ((isExtSubReg && !Swapped) ||
1727         ((isInsSubReg || isSubRegToReg) && Swapped)) {
1728       ResSrcInt->Copy(*ResDstInt, mri_, li_->getVNInfoAllocator());
1729       std::swap(SrcReg, DstReg);
1730       std::swap(ResSrcInt, ResDstInt);
1731     }
1732   }
1733
1734   // Coalescing to a virtual register that is of a sub-register class of the
1735   // other. Make sure the resulting register is set to the right register class.
1736   if (CrossRC)
1737     ++numCrossRCs;
1738
1739   // This may happen even if it's cross-rc coalescing. e.g.
1740   // %reg1026<def> = SUBREG_TO_REG 0, %reg1037<kill>, 4
1741   // reg1026 -> GR64, reg1037 -> GR32_ABCD. The resulting register will have to
1742   // be allocate a register from GR64_ABCD.
1743   if (NewRC)
1744     mri_->setRegClass(DstReg, NewRC);
1745
1746   // Remember to delete the copy instruction.
1747   JoinedCopies.insert(CopyMI);
1748
1749   // Some live range has been lengthened due to colaescing, eliminate the
1750   // unnecessary kills.
1751   RemoveUnnecessaryKills(SrcReg, *ResDstInt);
1752   if (TargetRegisterInfo::isVirtualRegister(DstReg))
1753     RemoveUnnecessaryKills(DstReg, *ResDstInt);
1754
1755   UpdateRegDefsUses(SrcReg, DstReg, SubIdx);
1756
1757   // If we have extended the live range of a physical register, make sure we
1758   // update live-in lists as well.
1759   if (TargetRegisterInfo::isPhysicalRegister(DstReg)) {
1760     const LiveInterval &VRegInterval = li_->getInterval(SrcReg);
1761     SmallVector<MachineBasicBlock*, 16> BlockSeq;
1762     for (LiveInterval::const_iterator I = VRegInterval.begin(),
1763            E = VRegInterval.end(); I != E; ++I ) {
1764       li_->findLiveInMBBs(I->start, I->end, BlockSeq);
1765       for (unsigned idx = 0, size = BlockSeq.size(); idx != size; ++idx) {
1766         MachineBasicBlock &block = *BlockSeq[idx];
1767         if (!block.isLiveIn(DstReg))
1768           block.addLiveIn(DstReg);
1769       }
1770       BlockSeq.clear();
1771     }
1772   }
1773
1774   // SrcReg is guarateed to be the register whose live interval that is
1775   // being merged.
1776   li_->removeInterval(SrcReg);
1777
1778   // Update regalloc hint.
1779   tri_->UpdateRegAllocHint(SrcReg, DstReg, *mf_);
1780
1781   // Manually deleted the live interval copy.
1782   if (SavedLI) {
1783     SavedLI->clear();
1784     delete SavedLI;
1785   }
1786
1787   // If resulting interval has a preference that no longer fits because of subreg
1788   // coalescing, just clear the preference.
1789   unsigned Preference = getRegAllocPreference(ResDstInt->reg, *mf_, mri_, tri_);
1790   if (Preference && (isExtSubReg || isInsSubReg || isSubRegToReg) &&
1791       TargetRegisterInfo::isVirtualRegister(ResDstInt->reg)) {
1792     const TargetRegisterClass *RC = mri_->getRegClass(ResDstInt->reg);
1793     if (!RC->contains(Preference))
1794       mri_->setRegAllocationHint(ResDstInt->reg, 0, 0);
1795   }
1796
1797   DEBUG({
1798       dbgs() << "\n\t\tJoined.  Result = ";
1799       ResDstInt->print(dbgs(), tri_);
1800       dbgs() << "\n";
1801     });
1802
1803   ++numJoins;
1804   return true;
1805 }
1806
1807 /// ComputeUltimateVN - Assuming we are going to join two live intervals,
1808 /// compute what the resultant value numbers for each value in the input two
1809 /// ranges will be.  This is complicated by copies between the two which can
1810 /// and will commonly cause multiple value numbers to be merged into one.
1811 ///
1812 /// VN is the value number that we're trying to resolve.  InstDefiningValue
1813 /// keeps track of the new InstDefiningValue assignment for the result
1814 /// LiveInterval.  ThisFromOther/OtherFromThis are sets that keep track of
1815 /// whether a value in this or other is a copy from the opposite set.
1816 /// ThisValNoAssignments/OtherValNoAssignments keep track of value #'s that have
1817 /// already been assigned.
1818 ///
1819 /// ThisFromOther[x] - If x is defined as a copy from the other interval, this
1820 /// contains the value number the copy is from.
1821 ///
1822 static unsigned ComputeUltimateVN(VNInfo *VNI,
1823                                   SmallVector<VNInfo*, 16> &NewVNInfo,
1824                                   DenseMap<VNInfo*, VNInfo*> &ThisFromOther,
1825                                   DenseMap<VNInfo*, VNInfo*> &OtherFromThis,
1826                                   SmallVector<int, 16> &ThisValNoAssignments,
1827                                   SmallVector<int, 16> &OtherValNoAssignments) {
1828   unsigned VN = VNI->id;
1829
1830   // If the VN has already been computed, just return it.
1831   if (ThisValNoAssignments[VN] >= 0)
1832     return ThisValNoAssignments[VN];
1833 //  assert(ThisValNoAssignments[VN] != -2 && "Cyclic case?");
1834
1835   // If this val is not a copy from the other val, then it must be a new value
1836   // number in the destination.
1837   DenseMap<VNInfo*, VNInfo*>::iterator I = ThisFromOther.find(VNI);
1838   if (I == ThisFromOther.end()) {
1839     NewVNInfo.push_back(VNI);
1840     return ThisValNoAssignments[VN] = NewVNInfo.size()-1;
1841   }
1842   VNInfo *OtherValNo = I->second;
1843
1844   // Otherwise, this *is* a copy from the RHS.  If the other side has already
1845   // been computed, return it.
1846   if (OtherValNoAssignments[OtherValNo->id] >= 0)
1847     return ThisValNoAssignments[VN] = OtherValNoAssignments[OtherValNo->id];
1848
1849   // Mark this value number as currently being computed, then ask what the
1850   // ultimate value # of the other value is.
1851   ThisValNoAssignments[VN] = -2;
1852   unsigned UltimateVN =
1853     ComputeUltimateVN(OtherValNo, NewVNInfo, OtherFromThis, ThisFromOther,
1854                       OtherValNoAssignments, ThisValNoAssignments);
1855   return ThisValNoAssignments[VN] = UltimateVN;
1856 }
1857
1858 static bool InVector(VNInfo *Val, const SmallVector<VNInfo*, 8> &V) {
1859   return std::find(V.begin(), V.end(), Val) != V.end();
1860 }
1861
1862 static bool isValNoDefMove(const MachineInstr *MI, unsigned DR, unsigned SR,
1863                            const TargetInstrInfo *TII,
1864                            const TargetRegisterInfo *TRI) {
1865   unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
1866   if (TII->isMoveInstr(*MI, SrcReg, DstReg, SrcSubIdx, DstSubIdx))
1867     ;
1868   else if (MI->isExtractSubreg()) {
1869     DstReg = MI->getOperand(0).getReg();
1870     SrcReg = MI->getOperand(1).getReg();
1871   } else if (MI->isSubregToReg() ||
1872              MI->isInsertSubreg()) {
1873     DstReg = MI->getOperand(0).getReg();
1874     SrcReg = MI->getOperand(2).getReg();
1875   } else
1876     return false;
1877   return (SrcReg == SR || TRI->isSuperRegister(SR, SrcReg)) &&
1878          (DstReg == DR || TRI->isSuperRegister(DR, DstReg));
1879 }
1880
1881 /// RangeIsDefinedByCopyFromReg - Return true if the specified live range of
1882 /// the specified live interval is defined by a copy from the specified
1883 /// register.
1884 bool SimpleRegisterCoalescing::RangeIsDefinedByCopyFromReg(LiveInterval &li,
1885                                                            LiveRange *LR,
1886                                                            unsigned Reg) {
1887   unsigned SrcReg = li_->getVNInfoSourceReg(LR->valno);
1888   if (SrcReg == Reg)
1889     return true;
1890   // FIXME: Do isPHIDef and isDefAccurate both need to be tested?
1891   if ((LR->valno->isPHIDef() || !LR->valno->isDefAccurate()) &&
1892       TargetRegisterInfo::isPhysicalRegister(li.reg) &&
1893       *tri_->getSuperRegisters(li.reg)) {
1894     // It's a sub-register live interval, we may not have precise information.
1895     // Re-compute it.
1896     MachineInstr *DefMI = li_->getInstructionFromIndex(LR->start);
1897     if (DefMI && isValNoDefMove(DefMI, li.reg, Reg, tii_, tri_)) {
1898       // Cache computed info.
1899       LR->valno->def = LR->start;
1900       LR->valno->setCopy(DefMI);
1901       return true;
1902     }
1903   }
1904   return false;
1905 }
1906
1907
1908 /// ValueLiveAt - Return true if the LiveRange pointed to by the given
1909 /// iterator, or any subsequent range with the same value number,
1910 /// is live at the given point.
1911 bool SimpleRegisterCoalescing::ValueLiveAt(LiveInterval::iterator LRItr,
1912                                            LiveInterval::iterator LREnd,
1913                                            SlotIndex defPoint) const {
1914   for (const VNInfo *valno = LRItr->valno;
1915        (LRItr != LREnd) && (LRItr->valno == valno); ++LRItr) {
1916     if (LRItr->contains(defPoint))
1917       return true;
1918   }
1919
1920   return false;
1921 }
1922
1923
1924 /// SimpleJoin - Attempt to joint the specified interval into this one. The
1925 /// caller of this method must guarantee that the RHS only contains a single
1926 /// value number and that the RHS is not defined by a copy from this
1927 /// interval.  This returns false if the intervals are not joinable, or it
1928 /// joins them and returns true.
1929 bool SimpleRegisterCoalescing::SimpleJoin(LiveInterval &LHS, LiveInterval &RHS){
1930   assert(RHS.containsOneValue());
1931
1932   // Some number (potentially more than one) value numbers in the current
1933   // interval may be defined as copies from the RHS.  Scan the overlapping
1934   // portions of the LHS and RHS, keeping track of this and looking for
1935   // overlapping live ranges that are NOT defined as copies.  If these exist, we
1936   // cannot coalesce.
1937
1938   LiveInterval::iterator LHSIt = LHS.begin(), LHSEnd = LHS.end();
1939   LiveInterval::iterator RHSIt = RHS.begin(), RHSEnd = RHS.end();
1940
1941   if (LHSIt->start < RHSIt->start) {
1942     LHSIt = std::upper_bound(LHSIt, LHSEnd, RHSIt->start);
1943     if (LHSIt != LHS.begin()) --LHSIt;
1944   } else if (RHSIt->start < LHSIt->start) {
1945     RHSIt = std::upper_bound(RHSIt, RHSEnd, LHSIt->start);
1946     if (RHSIt != RHS.begin()) --RHSIt;
1947   }
1948
1949   SmallVector<VNInfo*, 8> EliminatedLHSVals;
1950
1951   while (1) {
1952     // Determine if these live intervals overlap.
1953     bool Overlaps = false;
1954     if (LHSIt->start <= RHSIt->start)
1955       Overlaps = LHSIt->end > RHSIt->start;
1956     else
1957       Overlaps = RHSIt->end > LHSIt->start;
1958
1959     // If the live intervals overlap, there are two interesting cases: if the
1960     // LHS interval is defined by a copy from the RHS, it's ok and we record
1961     // that the LHS value # is the same as the RHS.  If it's not, then we cannot
1962     // coalesce these live ranges and we bail out.
1963     if (Overlaps) {
1964       // If we haven't already recorded that this value # is safe, check it.
1965       if (!InVector(LHSIt->valno, EliminatedLHSVals)) {
1966         // If it's re-defined by an early clobber somewhere in the live range,
1967         // then conservatively abort coalescing.
1968         if (LHSIt->valno->hasRedefByEC())
1969           return false;
1970         // Copy from the RHS?
1971         if (!RangeIsDefinedByCopyFromReg(LHS, LHSIt, RHS.reg))
1972           return false;    // Nope, bail out.
1973
1974         if (ValueLiveAt(LHSIt, LHS.end(), RHSIt->valno->def))
1975           // Here is an interesting situation:
1976           // BB1:
1977           //   vr1025 = copy vr1024
1978           //   ..
1979           // BB2:
1980           //   vr1024 = op
1981           //          = vr1025
1982           // Even though vr1025 is copied from vr1024, it's not safe to
1983           // coalesce them since the live range of vr1025 intersects the
1984           // def of vr1024. This happens because vr1025 is assigned the
1985           // value of the previous iteration of vr1024.
1986           return false;
1987         EliminatedLHSVals.push_back(LHSIt->valno);
1988       }
1989
1990       // We know this entire LHS live range is okay, so skip it now.
1991       if (++LHSIt == LHSEnd) break;
1992       continue;
1993     }
1994
1995     if (LHSIt->end < RHSIt->end) {
1996       if (++LHSIt == LHSEnd) break;
1997     } else {
1998       // One interesting case to check here.  It's possible that we have
1999       // something like "X3 = Y" which defines a new value number in the LHS,
2000       // and is the last use of this liverange of the RHS.  In this case, we
2001       // want to notice this copy (so that it gets coalesced away) even though
2002       // the live ranges don't actually overlap.
2003       if (LHSIt->start == RHSIt->end) {
2004         if (InVector(LHSIt->valno, EliminatedLHSVals)) {
2005           // We already know that this value number is going to be merged in
2006           // if coalescing succeeds.  Just skip the liverange.
2007           if (++LHSIt == LHSEnd) break;
2008         } else {
2009           // If it's re-defined by an early clobber somewhere in the live range,
2010           // then conservatively abort coalescing.
2011           if (LHSIt->valno->hasRedefByEC())
2012             return false;
2013           // Otherwise, if this is a copy from the RHS, mark it as being merged
2014           // in.
2015           if (RangeIsDefinedByCopyFromReg(LHS, LHSIt, RHS.reg)) {
2016             if (ValueLiveAt(LHSIt, LHS.end(), RHSIt->valno->def))
2017               // Here is an interesting situation:
2018               // BB1:
2019               //   vr1025 = copy vr1024
2020               //   ..
2021               // BB2:
2022               //   vr1024 = op
2023               //          = vr1025
2024               // Even though vr1025 is copied from vr1024, it's not safe to
2025               // coalesced them since live range of vr1025 intersects the
2026               // def of vr1024. This happens because vr1025 is assigned the
2027               // value of the previous iteration of vr1024.
2028               return false;
2029             EliminatedLHSVals.push_back(LHSIt->valno);
2030
2031             // We know this entire LHS live range is okay, so skip it now.
2032             if (++LHSIt == LHSEnd) break;
2033           }
2034         }
2035       }
2036
2037       if (++RHSIt == RHSEnd) break;
2038     }
2039   }
2040
2041   // If we got here, we know that the coalescing will be successful and that
2042   // the value numbers in EliminatedLHSVals will all be merged together.  Since
2043   // the most common case is that EliminatedLHSVals has a single number, we
2044   // optimize for it: if there is more than one value, we merge them all into
2045   // the lowest numbered one, then handle the interval as if we were merging
2046   // with one value number.
2047   VNInfo *LHSValNo = NULL;
2048   if (EliminatedLHSVals.size() > 1) {
2049     // Loop through all the equal value numbers merging them into the smallest
2050     // one.
2051     VNInfo *Smallest = EliminatedLHSVals[0];
2052     for (unsigned i = 1, e = EliminatedLHSVals.size(); i != e; ++i) {
2053       if (EliminatedLHSVals[i]->id < Smallest->id) {
2054         // Merge the current notion of the smallest into the smaller one.
2055         LHS.MergeValueNumberInto(Smallest, EliminatedLHSVals[i]);
2056         Smallest = EliminatedLHSVals[i];
2057       } else {
2058         // Merge into the smallest.
2059         LHS.MergeValueNumberInto(EliminatedLHSVals[i], Smallest);
2060       }
2061     }
2062     LHSValNo = Smallest;
2063   } else if (EliminatedLHSVals.empty()) {
2064     if (TargetRegisterInfo::isPhysicalRegister(LHS.reg) &&
2065         *tri_->getSuperRegisters(LHS.reg))
2066       // Imprecise sub-register information. Can't handle it.
2067       return false;
2068     llvm_unreachable("No copies from the RHS?");
2069   } else {
2070     LHSValNo = EliminatedLHSVals[0];
2071   }
2072
2073   // Okay, now that there is a single LHS value number that we're merging the
2074   // RHS into, update the value number info for the LHS to indicate that the
2075   // value number is defined where the RHS value number was.
2076   const VNInfo *VNI = RHS.getValNumInfo(0);
2077   LHSValNo->def  = VNI->def;
2078   LHSValNo->setCopy(VNI->getCopy());
2079
2080   // Okay, the final step is to loop over the RHS live intervals, adding them to
2081   // the LHS.
2082   if (VNI->hasPHIKill())
2083     LHSValNo->setHasPHIKill(true);
2084   LHS.addKills(LHSValNo, VNI->kills);
2085   LHS.MergeRangesInAsValue(RHS, LHSValNo);
2086
2087   LHS.ComputeJoinedWeight(RHS);
2088
2089   // Update regalloc hint if both are virtual registers.
2090   if (TargetRegisterInfo::isVirtualRegister(LHS.reg) &&
2091       TargetRegisterInfo::isVirtualRegister(RHS.reg)) {
2092     std::pair<unsigned, unsigned> RHSPref = mri_->getRegAllocationHint(RHS.reg);
2093     std::pair<unsigned, unsigned> LHSPref = mri_->getRegAllocationHint(LHS.reg);
2094     if (RHSPref != LHSPref)
2095       mri_->setRegAllocationHint(LHS.reg, RHSPref.first, RHSPref.second);
2096   }
2097
2098   // Update the liveintervals of sub-registers.
2099   if (TargetRegisterInfo::isPhysicalRegister(LHS.reg))
2100     for (const unsigned *AS = tri_->getSubRegisters(LHS.reg); *AS; ++AS)
2101       li_->getOrCreateInterval(*AS).MergeInClobberRanges(*li_, LHS,
2102                                                     li_->getVNInfoAllocator());
2103
2104   return true;
2105 }
2106
2107 /// JoinIntervals - Attempt to join these two intervals.  On failure, this
2108 /// returns false.  Otherwise, if one of the intervals being joined is a
2109 /// physreg, this method always canonicalizes LHS to be it.  The output
2110 /// "RHS" will not have been modified, so we can use this information
2111 /// below to update aliases.
2112 bool
2113 SimpleRegisterCoalescing::JoinIntervals(LiveInterval &LHS, LiveInterval &RHS,
2114                                         bool &Swapped) {
2115   // Compute the final value assignment, assuming that the live ranges can be
2116   // coalesced.
2117   SmallVector<int, 16> LHSValNoAssignments;
2118   SmallVector<int, 16> RHSValNoAssignments;
2119   DenseMap<VNInfo*, VNInfo*> LHSValsDefinedFromRHS;
2120   DenseMap<VNInfo*, VNInfo*> RHSValsDefinedFromLHS;
2121   SmallVector<VNInfo*, 16> NewVNInfo;
2122
2123   // If a live interval is a physical register, conservatively check if any
2124   // of its sub-registers is overlapping the live interval of the virtual
2125   // register. If so, do not coalesce.
2126   if (TargetRegisterInfo::isPhysicalRegister(LHS.reg) &&
2127       *tri_->getSubRegisters(LHS.reg)) {
2128     // If it's coalescing a virtual register to a physical register, estimate
2129     // its live interval length. This is the *cost* of scanning an entire live
2130     // interval. If the cost is low, we'll do an exhaustive check instead.
2131
2132     // If this is something like this:
2133     // BB1:
2134     // v1024 = op
2135     // ...
2136     // BB2:
2137     // ...
2138     // RAX   = v1024
2139     //
2140     // That is, the live interval of v1024 crosses a bb. Then we can't rely on
2141     // less conservative check. It's possible a sub-register is defined before
2142     // v1024 (or live in) and live out of BB1.
2143     if (RHS.containsOneValue() &&
2144         li_->intervalIsInOneMBB(RHS) &&
2145         li_->getApproximateInstructionCount(RHS) <= 10) {
2146       // Perform a more exhaustive check for some common cases.
2147       if (li_->conflictsWithPhysRegRef(RHS, LHS.reg, true, JoinedCopies))
2148         return false;
2149     } else {
2150       for (const unsigned* SR = tri_->getSubRegisters(LHS.reg); *SR; ++SR)
2151         if (li_->hasInterval(*SR) && RHS.overlaps(li_->getInterval(*SR))) {
2152           DEBUG({
2153               dbgs() << "Interfere with sub-register ";
2154               li_->getInterval(*SR).print(dbgs(), tri_);
2155             });
2156           return false;
2157         }
2158     }
2159   } else if (TargetRegisterInfo::isPhysicalRegister(RHS.reg) &&
2160              *tri_->getSubRegisters(RHS.reg)) {
2161     if (LHS.containsOneValue() &&
2162         li_->getApproximateInstructionCount(LHS) <= 10) {
2163       // Perform a more exhaustive check for some common cases.
2164       if (li_->conflictsWithPhysRegRef(LHS, RHS.reg, false, JoinedCopies))
2165         return false;
2166     } else {
2167       for (const unsigned* SR = tri_->getSubRegisters(RHS.reg); *SR; ++SR)
2168         if (li_->hasInterval(*SR) && LHS.overlaps(li_->getInterval(*SR))) {
2169           DEBUG({
2170               dbgs() << "Interfere with sub-register ";
2171               li_->getInterval(*SR).print(dbgs(), tri_);
2172             });
2173           return false;
2174         }
2175     }
2176   }
2177
2178   // Compute ultimate value numbers for the LHS and RHS values.
2179   if (RHS.containsOneValue()) {
2180     // Copies from a liveinterval with a single value are simple to handle and
2181     // very common, handle the special case here.  This is important, because
2182     // often RHS is small and LHS is large (e.g. a physreg).
2183
2184     // Find out if the RHS is defined as a copy from some value in the LHS.
2185     int RHSVal0DefinedFromLHS = -1;
2186     int RHSValID = -1;
2187     VNInfo *RHSValNoInfo = NULL;
2188     VNInfo *RHSValNoInfo0 = RHS.getValNumInfo(0);
2189     unsigned RHSSrcReg = li_->getVNInfoSourceReg(RHSValNoInfo0);
2190     if (RHSSrcReg == 0 || RHSSrcReg != LHS.reg) {
2191       // If RHS is not defined as a copy from the LHS, we can use simpler and
2192       // faster checks to see if the live ranges are coalescable.  This joiner
2193       // can't swap the LHS/RHS intervals though.
2194       if (!TargetRegisterInfo::isPhysicalRegister(RHS.reg)) {
2195         return SimpleJoin(LHS, RHS);
2196       } else {
2197         RHSValNoInfo = RHSValNoInfo0;
2198       }
2199     } else {
2200       // It was defined as a copy from the LHS, find out what value # it is.
2201       RHSValNoInfo =
2202         LHS.getLiveRangeContaining(RHSValNoInfo0->def.getPrevSlot())->valno;
2203       RHSValID = RHSValNoInfo->id;
2204       RHSVal0DefinedFromLHS = RHSValID;
2205     }
2206
2207     LHSValNoAssignments.resize(LHS.getNumValNums(), -1);
2208     RHSValNoAssignments.resize(RHS.getNumValNums(), -1);
2209     NewVNInfo.resize(LHS.getNumValNums(), NULL);
2210
2211     // Okay, *all* of the values in LHS that are defined as a copy from RHS
2212     // should now get updated.
2213     for (LiveInterval::vni_iterator i = LHS.vni_begin(), e = LHS.vni_end();
2214          i != e; ++i) {
2215       VNInfo *VNI = *i;
2216       unsigned VN = VNI->id;
2217       if (unsigned LHSSrcReg = li_->getVNInfoSourceReg(VNI)) {
2218         if (LHSSrcReg != RHS.reg) {
2219           // If this is not a copy from the RHS, its value number will be
2220           // unmodified by the coalescing.
2221           NewVNInfo[VN] = VNI;
2222           LHSValNoAssignments[VN] = VN;
2223         } else if (RHSValID == -1) {
2224           // Otherwise, it is a copy from the RHS, and we don't already have a
2225           // value# for it.  Keep the current value number, but remember it.
2226           LHSValNoAssignments[VN] = RHSValID = VN;
2227           NewVNInfo[VN] = RHSValNoInfo;
2228           LHSValsDefinedFromRHS[VNI] = RHSValNoInfo0;
2229         } else {
2230           // Otherwise, use the specified value #.
2231           LHSValNoAssignments[VN] = RHSValID;
2232           if (VN == (unsigned)RHSValID) {  // Else this val# is dead.
2233             NewVNInfo[VN] = RHSValNoInfo;
2234             LHSValsDefinedFromRHS[VNI] = RHSValNoInfo0;
2235           }
2236         }
2237       } else {
2238         NewVNInfo[VN] = VNI;
2239         LHSValNoAssignments[VN] = VN;
2240       }
2241     }
2242
2243     assert(RHSValID != -1 && "Didn't find value #?");
2244     RHSValNoAssignments[0] = RHSValID;
2245     if (RHSVal0DefinedFromLHS != -1) {
2246       // This path doesn't go through ComputeUltimateVN so just set
2247       // it to anything.
2248       RHSValsDefinedFromLHS[RHSValNoInfo0] = (VNInfo*)1;
2249     }
2250   } else {
2251     // Loop over the value numbers of the LHS, seeing if any are defined from
2252     // the RHS.
2253     for (LiveInterval::vni_iterator i = LHS.vni_begin(), e = LHS.vni_end();
2254          i != e; ++i) {
2255       VNInfo *VNI = *i;
2256       if (VNI->isUnused() || VNI->getCopy() == 0)  // Src not defined by a copy?
2257         continue;
2258
2259       // DstReg is known to be a register in the LHS interval.  If the src is
2260       // from the RHS interval, we can use its value #.
2261       if (li_->getVNInfoSourceReg(VNI) != RHS.reg)
2262         continue;
2263
2264       // Figure out the value # from the RHS.
2265       LiveRange *lr = RHS.getLiveRangeContaining(VNI->def.getPrevSlot());
2266       assert(lr && "Cannot find live range");
2267       LHSValsDefinedFromRHS[VNI] = lr->valno;
2268     }
2269
2270     // Loop over the value numbers of the RHS, seeing if any are defined from
2271     // the LHS.
2272     for (LiveInterval::vni_iterator i = RHS.vni_begin(), e = RHS.vni_end();
2273          i != e; ++i) {
2274       VNInfo *VNI = *i;
2275       if (VNI->isUnused() || VNI->getCopy() == 0)  // Src not defined by a copy?
2276         continue;
2277
2278       // DstReg is known to be a register in the RHS interval.  If the src is
2279       // from the LHS interval, we can use its value #.
2280       if (li_->getVNInfoSourceReg(VNI) != LHS.reg)
2281         continue;
2282
2283       // Figure out the value # from the LHS.
2284       LiveRange *lr = LHS.getLiveRangeContaining(VNI->def.getPrevSlot());
2285       assert(lr && "Cannot find live range");
2286       RHSValsDefinedFromLHS[VNI] = lr->valno;
2287     }
2288
2289     LHSValNoAssignments.resize(LHS.getNumValNums(), -1);
2290     RHSValNoAssignments.resize(RHS.getNumValNums(), -1);
2291     NewVNInfo.reserve(LHS.getNumValNums() + RHS.getNumValNums());
2292
2293     for (LiveInterval::vni_iterator i = LHS.vni_begin(), e = LHS.vni_end();
2294          i != e; ++i) {
2295       VNInfo *VNI = *i;
2296       unsigned VN = VNI->id;
2297       if (LHSValNoAssignments[VN] >= 0 || VNI->isUnused())
2298         continue;
2299       ComputeUltimateVN(VNI, NewVNInfo,
2300                         LHSValsDefinedFromRHS, RHSValsDefinedFromLHS,
2301                         LHSValNoAssignments, RHSValNoAssignments);
2302     }
2303     for (LiveInterval::vni_iterator i = RHS.vni_begin(), e = RHS.vni_end();
2304          i != e; ++i) {
2305       VNInfo *VNI = *i;
2306       unsigned VN = VNI->id;
2307       if (RHSValNoAssignments[VN] >= 0 || VNI->isUnused())
2308         continue;
2309       // If this value number isn't a copy from the LHS, it's a new number.
2310       if (RHSValsDefinedFromLHS.find(VNI) == RHSValsDefinedFromLHS.end()) {
2311         NewVNInfo.push_back(VNI);
2312         RHSValNoAssignments[VN] = NewVNInfo.size()-1;
2313         continue;
2314       }
2315
2316       ComputeUltimateVN(VNI, NewVNInfo,
2317                         RHSValsDefinedFromLHS, LHSValsDefinedFromRHS,
2318                         RHSValNoAssignments, LHSValNoAssignments);
2319     }
2320   }
2321
2322   // Armed with the mappings of LHS/RHS values to ultimate values, walk the
2323   // interval lists to see if these intervals are coalescable.
2324   LiveInterval::const_iterator I = LHS.begin();
2325   LiveInterval::const_iterator IE = LHS.end();
2326   LiveInterval::const_iterator J = RHS.begin();
2327   LiveInterval::const_iterator JE = RHS.end();
2328
2329   // Skip ahead until the first place of potential sharing.
2330   if (I->start < J->start) {
2331     I = std::upper_bound(I, IE, J->start);
2332     if (I != LHS.begin()) --I;
2333   } else if (J->start < I->start) {
2334     J = std::upper_bound(J, JE, I->start);
2335     if (J != RHS.begin()) --J;
2336   }
2337
2338   while (1) {
2339     // Determine if these two live ranges overlap.
2340     bool Overlaps;
2341     if (I->start < J->start) {
2342       Overlaps = I->end > J->start;
2343     } else {
2344       Overlaps = J->end > I->start;
2345     }
2346
2347     // If so, check value # info to determine if they are really different.
2348     if (Overlaps) {
2349       // If the live range overlap will map to the same value number in the
2350       // result liverange, we can still coalesce them.  If not, we can't.
2351       if (LHSValNoAssignments[I->valno->id] !=
2352           RHSValNoAssignments[J->valno->id])
2353         return false;
2354       // If it's re-defined by an early clobber somewhere in the live range,
2355       // then conservatively abort coalescing.
2356       if (NewVNInfo[LHSValNoAssignments[I->valno->id]]->hasRedefByEC())
2357         return false;
2358     }
2359
2360     if (I->end < J->end) {
2361       ++I;
2362       if (I == IE) break;
2363     } else {
2364       ++J;
2365       if (J == JE) break;
2366     }
2367   }
2368
2369   // Update kill info. Some live ranges are extended due to copy coalescing.
2370   for (DenseMap<VNInfo*, VNInfo*>::iterator I = LHSValsDefinedFromRHS.begin(),
2371          E = LHSValsDefinedFromRHS.end(); I != E; ++I) {
2372     VNInfo *VNI = I->first;
2373     unsigned LHSValID = LHSValNoAssignments[VNI->id];
2374     NewVNInfo[LHSValID]->removeKill(VNI->def);
2375     if (VNI->hasPHIKill())
2376       NewVNInfo[LHSValID]->setHasPHIKill(true);
2377     RHS.addKills(NewVNInfo[LHSValID], VNI->kills);
2378   }
2379
2380   // Update kill info. Some live ranges are extended due to copy coalescing.
2381   for (DenseMap<VNInfo*, VNInfo*>::iterator I = RHSValsDefinedFromLHS.begin(),
2382          E = RHSValsDefinedFromLHS.end(); I != E; ++I) {
2383     VNInfo *VNI = I->first;
2384     unsigned RHSValID = RHSValNoAssignments[VNI->id];
2385     NewVNInfo[RHSValID]->removeKill(VNI->def);
2386     if (VNI->hasPHIKill())
2387       NewVNInfo[RHSValID]->setHasPHIKill(true);
2388     LHS.addKills(NewVNInfo[RHSValID], VNI->kills);
2389   }
2390
2391   // If we get here, we know that we can coalesce the live ranges.  Ask the
2392   // intervals to coalesce themselves now.
2393   if ((RHS.ranges.size() > LHS.ranges.size() &&
2394       TargetRegisterInfo::isVirtualRegister(LHS.reg)) ||
2395       TargetRegisterInfo::isPhysicalRegister(RHS.reg)) {
2396     RHS.join(LHS, &RHSValNoAssignments[0], &LHSValNoAssignments[0], NewVNInfo,
2397              mri_);
2398     Swapped = true;
2399   } else {
2400     LHS.join(RHS, &LHSValNoAssignments[0], &RHSValNoAssignments[0], NewVNInfo,
2401              mri_);
2402     Swapped = false;
2403   }
2404   return true;
2405 }
2406
2407 namespace {
2408   // DepthMBBCompare - Comparison predicate that sort first based on the loop
2409   // depth of the basic block (the unsigned), and then on the MBB number.
2410   struct DepthMBBCompare {
2411     typedef std::pair<unsigned, MachineBasicBlock*> DepthMBBPair;
2412     bool operator()(const DepthMBBPair &LHS, const DepthMBBPair &RHS) const {
2413       // Deeper loops first
2414       if (LHS.first != RHS.first)
2415         return LHS.first > RHS.first;
2416
2417       // Prefer blocks that are more connected in the CFG. This takes care of
2418       // the most difficult copies first while intervals are short.
2419       unsigned cl = LHS.second->pred_size() + LHS.second->succ_size();
2420       unsigned cr = RHS.second->pred_size() + RHS.second->succ_size();
2421       if (cl != cr)
2422         return cl > cr;
2423
2424       // As a last resort, sort by block number.
2425       return LHS.second->getNumber() < RHS.second->getNumber();
2426     }
2427   };
2428 }
2429
2430 void SimpleRegisterCoalescing::CopyCoalesceInMBB(MachineBasicBlock *MBB,
2431                                                std::vector<CopyRec> &TryAgain) {
2432   DEBUG(dbgs() << MBB->getName() << ":\n");
2433
2434   std::vector<CopyRec> VirtCopies;
2435   std::vector<CopyRec> PhysCopies;
2436   std::vector<CopyRec> ImpDefCopies;
2437   for (MachineBasicBlock::iterator MII = MBB->begin(), E = MBB->end();
2438        MII != E;) {
2439     MachineInstr *Inst = MII++;
2440
2441     // If this isn't a copy nor a extract_subreg, we can't join intervals.
2442     unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
2443     bool isInsUndef = false;
2444     if (Inst->isExtractSubreg()) {
2445       DstReg = Inst->getOperand(0).getReg();
2446       SrcReg = Inst->getOperand(1).getReg();
2447     } else if (Inst->isInsertSubreg()) {
2448       DstReg = Inst->getOperand(0).getReg();
2449       SrcReg = Inst->getOperand(2).getReg();
2450       if (Inst->getOperand(1).isUndef())
2451         isInsUndef = true;
2452     } else if (Inst->isInsertSubreg() || Inst->isSubregToReg()) {
2453       DstReg = Inst->getOperand(0).getReg();
2454       SrcReg = Inst->getOperand(2).getReg();
2455     } else if (!tii_->isMoveInstr(*Inst, SrcReg, DstReg, SrcSubIdx, DstSubIdx))
2456       continue;
2457
2458     bool SrcIsPhys = TargetRegisterInfo::isPhysicalRegister(SrcReg);
2459     bool DstIsPhys = TargetRegisterInfo::isPhysicalRegister(DstReg);
2460     if (isInsUndef ||
2461         (li_->hasInterval(SrcReg) && li_->getInterval(SrcReg).empty()))
2462       ImpDefCopies.push_back(CopyRec(Inst, 0));
2463     else if (SrcIsPhys || DstIsPhys)
2464       PhysCopies.push_back(CopyRec(Inst, 0));
2465     else
2466       VirtCopies.push_back(CopyRec(Inst, 0));
2467   }
2468
2469   // Try coalescing implicit copies and insert_subreg <undef> first,
2470   // followed by copies to / from physical registers, then finally copies
2471   // from virtual registers to virtual registers.
2472   for (unsigned i = 0, e = ImpDefCopies.size(); i != e; ++i) {
2473     CopyRec &TheCopy = ImpDefCopies[i];
2474     bool Again = false;
2475     if (!JoinCopy(TheCopy, Again))
2476       if (Again)
2477         TryAgain.push_back(TheCopy);
2478   }
2479   for (unsigned i = 0, e = PhysCopies.size(); i != e; ++i) {
2480     CopyRec &TheCopy = PhysCopies[i];
2481     bool Again = false;
2482     if (!JoinCopy(TheCopy, Again))
2483       if (Again)
2484         TryAgain.push_back(TheCopy);
2485   }
2486   for (unsigned i = 0, e = VirtCopies.size(); i != e; ++i) {
2487     CopyRec &TheCopy = VirtCopies[i];
2488     bool Again = false;
2489     if (!JoinCopy(TheCopy, Again))
2490       if (Again)
2491         TryAgain.push_back(TheCopy);
2492   }
2493 }
2494
2495 void SimpleRegisterCoalescing::joinIntervals() {
2496   DEBUG(dbgs() << "********** JOINING INTERVALS ***********\n");
2497
2498   std::vector<CopyRec> TryAgainList;
2499   if (loopInfo->empty()) {
2500     // If there are no loops in the function, join intervals in function order.
2501     for (MachineFunction::iterator I = mf_->begin(), E = mf_->end();
2502          I != E; ++I)
2503       CopyCoalesceInMBB(I, TryAgainList);
2504   } else {
2505     // Otherwise, join intervals in inner loops before other intervals.
2506     // Unfortunately we can't just iterate over loop hierarchy here because
2507     // there may be more MBB's than BB's.  Collect MBB's for sorting.
2508
2509     // Join intervals in the function prolog first. We want to join physical
2510     // registers with virtual registers before the intervals got too long.
2511     std::vector<std::pair<unsigned, MachineBasicBlock*> > MBBs;
2512     for (MachineFunction::iterator I = mf_->begin(), E = mf_->end();I != E;++I){
2513       MachineBasicBlock *MBB = I;
2514       MBBs.push_back(std::make_pair(loopInfo->getLoopDepth(MBB), I));
2515     }
2516
2517     // Sort by loop depth.
2518     std::sort(MBBs.begin(), MBBs.end(), DepthMBBCompare());
2519
2520     // Finally, join intervals in loop nest order.
2521     for (unsigned i = 0, e = MBBs.size(); i != e; ++i)
2522       CopyCoalesceInMBB(MBBs[i].second, TryAgainList);
2523   }
2524
2525   // Joining intervals can allow other intervals to be joined.  Iteratively join
2526   // until we make no progress.
2527   bool ProgressMade = true;
2528   while (ProgressMade) {
2529     ProgressMade = false;
2530
2531     for (unsigned i = 0, e = TryAgainList.size(); i != e; ++i) {
2532       CopyRec &TheCopy = TryAgainList[i];
2533       if (!TheCopy.MI)
2534         continue;
2535
2536       bool Again = false;
2537       bool Success = JoinCopy(TheCopy, Again);
2538       if (Success || !Again) {
2539         TheCopy.MI = 0;   // Mark this one as done.
2540         ProgressMade = true;
2541       }
2542     }
2543   }
2544 }
2545
2546 /// Return true if the two specified registers belong to different register
2547 /// classes.  The registers may be either phys or virt regs.
2548 bool
2549 SimpleRegisterCoalescing::differingRegisterClasses(unsigned RegA,
2550                                                    unsigned RegB) const {
2551   // Get the register classes for the first reg.
2552   if (TargetRegisterInfo::isPhysicalRegister(RegA)) {
2553     assert(TargetRegisterInfo::isVirtualRegister(RegB) &&
2554            "Shouldn't consider two physregs!");
2555     return !mri_->getRegClass(RegB)->contains(RegA);
2556   }
2557
2558   // Compare against the regclass for the second reg.
2559   const TargetRegisterClass *RegClassA = mri_->getRegClass(RegA);
2560   if (TargetRegisterInfo::isVirtualRegister(RegB)) {
2561     const TargetRegisterClass *RegClassB = mri_->getRegClass(RegB);
2562     return RegClassA != RegClassB;
2563   }
2564   return !RegClassA->contains(RegB);
2565 }
2566
2567 /// lastRegisterUse - Returns the last use of the specific register between
2568 /// cycles Start and End or NULL if there are no uses.
2569 MachineOperand *
2570 SimpleRegisterCoalescing::lastRegisterUse(SlotIndex Start,
2571                                           SlotIndex End,
2572                                           unsigned Reg,
2573                                           SlotIndex &UseIdx) const{
2574   UseIdx = SlotIndex();
2575   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
2576     MachineOperand *LastUse = NULL;
2577     for (MachineRegisterInfo::use_iterator I = mri_->use_begin(Reg),
2578            E = mri_->use_end(); I != E; ++I) {
2579       MachineOperand &Use = I.getOperand();
2580       MachineInstr *UseMI = Use.getParent();
2581       unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
2582       if (tii_->isMoveInstr(*UseMI, SrcReg, DstReg, SrcSubIdx, DstSubIdx) &&
2583           SrcReg == DstReg)
2584         // Ignore identity copies.
2585         continue;
2586       SlotIndex Idx = li_->getInstructionIndex(UseMI);
2587       // FIXME: Should this be Idx != UseIdx? SlotIndex() will return something
2588       // that compares higher than any other interval.
2589       if (Idx >= Start && Idx < End && Idx >= UseIdx) {
2590         LastUse = &Use;
2591         UseIdx = Idx.getUseIndex();
2592       }
2593     }
2594     return LastUse;
2595   }
2596
2597   SlotIndex s = Start;
2598   SlotIndex e = End.getPrevSlot().getBaseIndex();
2599   while (e >= s) {
2600     // Skip deleted instructions
2601     MachineInstr *MI = li_->getInstructionFromIndex(e);
2602     while (e != SlotIndex() && e.getPrevIndex() >= s && !MI) {
2603       e = e.getPrevIndex();
2604       MI = li_->getInstructionFromIndex(e);
2605     }
2606     if (e < s || MI == NULL)
2607       return NULL;
2608
2609     // Ignore identity copies.
2610     unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
2611     if (!(tii_->isMoveInstr(*MI, SrcReg, DstReg, SrcSubIdx, DstSubIdx) &&
2612           SrcReg == DstReg))
2613       for (unsigned i = 0, NumOps = MI->getNumOperands(); i != NumOps; ++i) {
2614         MachineOperand &Use = MI->getOperand(i);
2615         if (Use.isReg() && Use.isUse() && Use.getReg() &&
2616             tri_->regsOverlap(Use.getReg(), Reg)) {
2617           UseIdx = e.getUseIndex();
2618           return &Use;
2619         }
2620       }
2621
2622     e = e.getPrevIndex();
2623   }
2624
2625   return NULL;
2626 }
2627
2628 void SimpleRegisterCoalescing::printRegName(unsigned reg) const {
2629   if (TargetRegisterInfo::isPhysicalRegister(reg))
2630     dbgs() << tri_->getName(reg);
2631   else
2632     dbgs() << "%reg" << reg;
2633 }
2634
2635 void SimpleRegisterCoalescing::releaseMemory() {
2636   JoinedCopies.clear();
2637   ReMatCopies.clear();
2638   ReMatDefs.clear();
2639 }
2640
2641 bool SimpleRegisterCoalescing::runOnMachineFunction(MachineFunction &fn) {
2642   mf_ = &fn;
2643   mri_ = &fn.getRegInfo();
2644   tm_ = &fn.getTarget();
2645   tri_ = tm_->getRegisterInfo();
2646   tii_ = tm_->getInstrInfo();
2647   li_ = &getAnalysis<LiveIntervals>();
2648   AA = &getAnalysis<AliasAnalysis>();
2649   loopInfo = &getAnalysis<MachineLoopInfo>();
2650
2651   DEBUG(dbgs() << "********** SIMPLE REGISTER COALESCING **********\n"
2652                << "********** Function: "
2653                << ((Value*)mf_->getFunction())->getName() << '\n');
2654
2655   allocatableRegs_ = tri_->getAllocatableSet(fn);
2656   for (TargetRegisterInfo::regclass_iterator I = tri_->regclass_begin(),
2657          E = tri_->regclass_end(); I != E; ++I)
2658     allocatableRCRegs_.insert(std::make_pair(*I,
2659                                              tri_->getAllocatableSet(fn, *I)));
2660
2661   // Join (coalesce) intervals if requested.
2662   if (EnableJoining) {
2663     joinIntervals();
2664     DEBUG({
2665         dbgs() << "********** INTERVALS POST JOINING **********\n";
2666         for (LiveIntervals::iterator I = li_->begin(), E = li_->end();
2667              I != E; ++I){
2668           I->second->print(dbgs(), tri_);
2669           dbgs() << "\n";
2670         }
2671       });
2672   }
2673
2674   // Perform a final pass over the instructions and compute spill weights
2675   // and remove identity moves.
2676   SmallVector<unsigned, 4> DeadDefs;
2677   for (MachineFunction::iterator mbbi = mf_->begin(), mbbe = mf_->end();
2678        mbbi != mbbe; ++mbbi) {
2679     MachineBasicBlock* mbb = mbbi;
2680     for (MachineBasicBlock::iterator mii = mbb->begin(), mie = mbb->end();
2681          mii != mie; ) {
2682       MachineInstr *MI = mii;
2683       unsigned SrcReg, DstReg, SrcSubIdx, DstSubIdx;
2684       if (JoinedCopies.count(MI)) {
2685         // Delete all coalesced copies.
2686         bool DoDelete = true;
2687         if (!tii_->isMoveInstr(*MI, SrcReg, DstReg, SrcSubIdx, DstSubIdx)) {
2688           assert((MI->isExtractSubreg() || MI->isInsertSubreg() ||
2689                   MI->isSubregToReg()) && "Unrecognized copy instruction");
2690           DstReg = MI->getOperand(0).getReg();
2691           if (TargetRegisterInfo::isPhysicalRegister(DstReg))
2692             // Do not delete extract_subreg, insert_subreg of physical
2693             // registers unless the definition is dead. e.g.
2694             // %DO<def> = INSERT_SUBREG %D0<undef>, %S0<kill>, 1
2695             // or else the scavenger may complain. LowerSubregs will
2696             // delete them later.
2697             DoDelete = false;
2698         }
2699         if (MI->registerDefIsDead(DstReg)) {
2700           LiveInterval &li = li_->getInterval(DstReg);
2701           if (!ShortenDeadCopySrcLiveRange(li, MI))
2702             ShortenDeadCopyLiveRange(li, MI);
2703           DoDelete = true;
2704         }
2705         if (!DoDelete)
2706           mii = llvm::next(mii);
2707         else {
2708           li_->RemoveMachineInstrFromMaps(MI);
2709           mii = mbbi->erase(mii);
2710           ++numPeep;
2711         }
2712         continue;
2713       }
2714
2715       // Now check if this is a remat'ed def instruction which is now dead.
2716       if (ReMatDefs.count(MI)) {
2717         bool isDead = true;
2718         for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2719           const MachineOperand &MO = MI->getOperand(i);
2720           if (!MO.isReg())
2721             continue;
2722           unsigned Reg = MO.getReg();
2723           if (!Reg)
2724             continue;
2725           if (TargetRegisterInfo::isVirtualRegister(Reg))
2726             DeadDefs.push_back(Reg);
2727           if (MO.isDead())
2728             continue;
2729           if (TargetRegisterInfo::isPhysicalRegister(Reg) ||
2730               !mri_->use_empty(Reg)) {
2731             isDead = false;
2732             break;
2733           }
2734         }
2735         if (isDead) {
2736           while (!DeadDefs.empty()) {
2737             unsigned DeadDef = DeadDefs.back();
2738             DeadDefs.pop_back();
2739             RemoveDeadDef(li_->getInterval(DeadDef), MI);
2740           }
2741           li_->RemoveMachineInstrFromMaps(mii);
2742           mii = mbbi->erase(mii);
2743           continue;
2744         } else
2745           DeadDefs.clear();
2746       }
2747
2748       // If the move will be an identity move delete it
2749       bool isMove= tii_->isMoveInstr(*MI, SrcReg, DstReg, SrcSubIdx, DstSubIdx);
2750       if (isMove && SrcReg == DstReg) {
2751         if (li_->hasInterval(SrcReg)) {
2752           LiveInterval &RegInt = li_->getInterval(SrcReg);
2753           // If def of this move instruction is dead, remove its live range
2754           // from the dstination register's live interval.
2755           if (MI->registerDefIsDead(DstReg)) {
2756             if (!ShortenDeadCopySrcLiveRange(RegInt, MI))
2757               ShortenDeadCopyLiveRange(RegInt, MI);
2758           }
2759         }
2760         li_->RemoveMachineInstrFromMaps(MI);
2761         mii = mbbi->erase(mii);
2762         ++numPeep;
2763       } else {
2764         ++mii;
2765       }
2766     }
2767   }
2768
2769   DEBUG(dump());
2770   return true;
2771 }
2772
2773 /// print - Implement the dump method.
2774 void SimpleRegisterCoalescing::print(raw_ostream &O, const Module* m) const {
2775    li_->print(O, m);
2776 }
2777
2778 RegisterCoalescer* llvm::createSimpleRegisterCoalescer() {
2779   return new SimpleRegisterCoalescing();
2780 }
2781
2782 // Make sure that anything that uses RegisterCoalescer pulls in this file...
2783 DEFINING_FILE_FOR(SimpleRegisterCoalescing)