Make CodeGen TBAA-aware.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuilder.cpp
1 //===-- SelectionDAGBuilder.cpp - Selection-DAG building ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SDNodeDbgValue.h"
16 #include "SelectionDAGBuilder.h"
17 #include "llvm/ADT/BitVector.h"
18 #include "llvm/ADT/PostOrderIterator.h"
19 #include "llvm/ADT/SmallSet.h"
20 #include "llvm/Analysis/AliasAnalysis.h"
21 #include "llvm/Analysis/ConstantFolding.h"
22 #include "llvm/Constants.h"
23 #include "llvm/CallingConv.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/Function.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/InlineAsm.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/IntrinsicInst.h"
31 #include "llvm/LLVMContext.h"
32 #include "llvm/Module.h"
33 #include "llvm/CodeGen/Analysis.h"
34 #include "llvm/CodeGen/FastISel.h"
35 #include "llvm/CodeGen/FunctionLoweringInfo.h"
36 #include "llvm/CodeGen/GCStrategy.h"
37 #include "llvm/CodeGen/GCMetadata.h"
38 #include "llvm/CodeGen/MachineFunction.h"
39 #include "llvm/CodeGen/MachineFrameInfo.h"
40 #include "llvm/CodeGen/MachineInstrBuilder.h"
41 #include "llvm/CodeGen/MachineJumpTableInfo.h"
42 #include "llvm/CodeGen/MachineModuleInfo.h"
43 #include "llvm/CodeGen/MachineRegisterInfo.h"
44 #include "llvm/CodeGen/PseudoSourceValue.h"
45 #include "llvm/CodeGen/SelectionDAG.h"
46 #include "llvm/Analysis/DebugInfo.h"
47 #include "llvm/Target/TargetRegisterInfo.h"
48 #include "llvm/Target/TargetData.h"
49 #include "llvm/Target/TargetFrameInfo.h"
50 #include "llvm/Target/TargetInstrInfo.h"
51 #include "llvm/Target/TargetIntrinsicInfo.h"
52 #include "llvm/Target/TargetLowering.h"
53 #include "llvm/Target/TargetOptions.h"
54 #include "llvm/Support/Compiler.h"
55 #include "llvm/Support/CommandLine.h"
56 #include "llvm/Support/Debug.h"
57 #include "llvm/Support/ErrorHandling.h"
58 #include "llvm/Support/MathExtras.h"
59 #include "llvm/Support/raw_ostream.h"
60 #include <algorithm>
61 using namespace llvm;
62
63 /// LimitFloatPrecision - Generate low-precision inline sequences for
64 /// some float libcalls (6, 8 or 12 bits).
65 static unsigned LimitFloatPrecision;
66
67 static cl::opt<unsigned, true>
68 LimitFPPrecision("limit-float-precision",
69                  cl::desc("Generate low-precision inline sequences "
70                           "for some float libcalls"),
71                  cl::location(LimitFloatPrecision),
72                  cl::init(0));
73
74 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, DebugLoc DL,
75                                       const SDValue *Parts, unsigned NumParts,
76                                       EVT PartVT, EVT ValueVT);
77
78 /// getCopyFromParts - Create a value that contains the specified legal parts
79 /// combined into the value they represent.  If the parts combine to a type
80 /// larger then ValueVT then AssertOp can be used to specify whether the extra
81 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
82 /// (ISD::AssertSext).
83 static SDValue getCopyFromParts(SelectionDAG &DAG, DebugLoc DL,
84                                 const SDValue *Parts,
85                                 unsigned NumParts, EVT PartVT, EVT ValueVT,
86                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
87   if (ValueVT.isVector())
88     return getCopyFromPartsVector(DAG, DL, Parts, NumParts, PartVT, ValueVT);
89
90   assert(NumParts > 0 && "No parts to assemble!");
91   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
92   SDValue Val = Parts[0];
93
94   if (NumParts > 1) {
95     // Assemble the value from multiple parts.
96     if (ValueVT.isInteger()) {
97       unsigned PartBits = PartVT.getSizeInBits();
98       unsigned ValueBits = ValueVT.getSizeInBits();
99
100       // Assemble the power of 2 part.
101       unsigned RoundParts = NumParts & (NumParts - 1) ?
102         1 << Log2_32(NumParts) : NumParts;
103       unsigned RoundBits = PartBits * RoundParts;
104       EVT RoundVT = RoundBits == ValueBits ?
105         ValueVT : EVT::getIntegerVT(*DAG.getContext(), RoundBits);
106       SDValue Lo, Hi;
107
108       EVT HalfVT = EVT::getIntegerVT(*DAG.getContext(), RoundBits/2);
109
110       if (RoundParts > 2) {
111         Lo = getCopyFromParts(DAG, DL, Parts, RoundParts / 2,
112                               PartVT, HalfVT);
113         Hi = getCopyFromParts(DAG, DL, Parts + RoundParts / 2,
114                               RoundParts / 2, PartVT, HalfVT);
115       } else {
116         Lo = DAG.getNode(ISD::BIT_CONVERT, DL, HalfVT, Parts[0]);
117         Hi = DAG.getNode(ISD::BIT_CONVERT, DL, HalfVT, Parts[1]);
118       }
119
120       if (TLI.isBigEndian())
121         std::swap(Lo, Hi);
122
123       Val = DAG.getNode(ISD::BUILD_PAIR, DL, RoundVT, Lo, Hi);
124
125       if (RoundParts < NumParts) {
126         // Assemble the trailing non-power-of-2 part.
127         unsigned OddParts = NumParts - RoundParts;
128         EVT OddVT = EVT::getIntegerVT(*DAG.getContext(), OddParts * PartBits);
129         Hi = getCopyFromParts(DAG, DL,
130                               Parts + RoundParts, OddParts, PartVT, OddVT);
131
132         // Combine the round and odd parts.
133         Lo = Val;
134         if (TLI.isBigEndian())
135           std::swap(Lo, Hi);
136         EVT TotalVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
137         Hi = DAG.getNode(ISD::ANY_EXTEND, DL, TotalVT, Hi);
138         Hi = DAG.getNode(ISD::SHL, DL, TotalVT, Hi,
139                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
140                                          TLI.getPointerTy()));
141         Lo = DAG.getNode(ISD::ZERO_EXTEND, DL, TotalVT, Lo);
142         Val = DAG.getNode(ISD::OR, DL, TotalVT, Lo, Hi);
143       }
144     } else if (PartVT.isFloatingPoint()) {
145       // FP split into multiple FP parts (for ppcf128)
146       assert(ValueVT == EVT(MVT::ppcf128) && PartVT == EVT(MVT::f64) &&
147              "Unexpected split");
148       SDValue Lo, Hi;
149       Lo = DAG.getNode(ISD::BIT_CONVERT, DL, EVT(MVT::f64), Parts[0]);
150       Hi = DAG.getNode(ISD::BIT_CONVERT, DL, EVT(MVT::f64), Parts[1]);
151       if (TLI.isBigEndian())
152         std::swap(Lo, Hi);
153       Val = DAG.getNode(ISD::BUILD_PAIR, DL, ValueVT, Lo, Hi);
154     } else {
155       // FP split into integer parts (soft fp)
156       assert(ValueVT.isFloatingPoint() && PartVT.isInteger() &&
157              !PartVT.isVector() && "Unexpected split");
158       EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), ValueVT.getSizeInBits());
159       Val = getCopyFromParts(DAG, DL, Parts, NumParts, PartVT, IntVT);
160     }
161   }
162
163   // There is now one part, held in Val.  Correct it to match ValueVT.
164   PartVT = Val.getValueType();
165
166   if (PartVT == ValueVT)
167     return Val;
168
169   if (PartVT.isInteger() && ValueVT.isInteger()) {
170     if (ValueVT.bitsLT(PartVT)) {
171       // For a truncate, see if we have any information to
172       // indicate whether the truncated bits will always be
173       // zero or sign-extension.
174       if (AssertOp != ISD::DELETED_NODE)
175         Val = DAG.getNode(AssertOp, DL, PartVT, Val,
176                           DAG.getValueType(ValueVT));
177       return DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
178     }
179     return DAG.getNode(ISD::ANY_EXTEND, DL, ValueVT, Val);
180   }
181
182   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
183     // FP_ROUND's are always exact here.
184     if (ValueVT.bitsLT(Val.getValueType()))
185       return DAG.getNode(ISD::FP_ROUND, DL, ValueVT, Val,
186                          DAG.getIntPtrConstant(1));
187
188     return DAG.getNode(ISD::FP_EXTEND, DL, ValueVT, Val);
189   }
190
191   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
192     return DAG.getNode(ISD::BIT_CONVERT, DL, ValueVT, Val);
193
194   llvm_unreachable("Unknown mismatch!");
195   return SDValue();
196 }
197
198 /// getCopyFromParts - Create a value that contains the specified legal parts
199 /// combined into the value they represent.  If the parts combine to a type
200 /// larger then ValueVT then AssertOp can be used to specify whether the extra
201 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
202 /// (ISD::AssertSext).
203 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, DebugLoc DL,
204                                       const SDValue *Parts, unsigned NumParts,
205                                       EVT PartVT, EVT ValueVT) {
206   assert(ValueVT.isVector() && "Not a vector value");
207   assert(NumParts > 0 && "No parts to assemble!");
208   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
209   SDValue Val = Parts[0];
210
211   // Handle a multi-element vector.
212   if (NumParts > 1) {
213     EVT IntermediateVT, RegisterVT;
214     unsigned NumIntermediates;
215     unsigned NumRegs =
216     TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT, IntermediateVT,
217                                NumIntermediates, RegisterVT);
218     assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
219     NumParts = NumRegs; // Silence a compiler warning.
220     assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
221     assert(RegisterVT == Parts[0].getValueType() &&
222            "Part type doesn't match part!");
223
224     // Assemble the parts into intermediate operands.
225     SmallVector<SDValue, 8> Ops(NumIntermediates);
226     if (NumIntermediates == NumParts) {
227       // If the register was not expanded, truncate or copy the value,
228       // as appropriate.
229       for (unsigned i = 0; i != NumParts; ++i)
230         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i], 1,
231                                   PartVT, IntermediateVT);
232     } else if (NumParts > 0) {
233       // If the intermediate type was expanded, build the intermediate
234       // operands from the parts.
235       assert(NumParts % NumIntermediates == 0 &&
236              "Must expand into a divisible number of parts!");
237       unsigned Factor = NumParts / NumIntermediates;
238       for (unsigned i = 0; i != NumIntermediates; ++i)
239         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i * Factor], Factor,
240                                   PartVT, IntermediateVT);
241     }
242
243     // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the
244     // intermediate operands.
245     Val = DAG.getNode(IntermediateVT.isVector() ?
246                       ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR, DL,
247                       ValueVT, &Ops[0], NumIntermediates);
248   }
249
250   // There is now one part, held in Val.  Correct it to match ValueVT.
251   PartVT = Val.getValueType();
252
253   if (PartVT == ValueVT)
254     return Val;
255
256   if (PartVT.isVector()) {
257     // If the element type of the source/dest vectors are the same, but the
258     // parts vector has more elements than the value vector, then we have a
259     // vector widening case (e.g. <2 x float> -> <4 x float>).  Extract the
260     // elements we want.
261     if (PartVT.getVectorElementType() == ValueVT.getVectorElementType()) {
262       assert(PartVT.getVectorNumElements() > ValueVT.getVectorNumElements() &&
263              "Cannot narrow, it would be a lossy transformation");
264       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, ValueVT, Val,
265                          DAG.getIntPtrConstant(0));
266     }
267
268     // Vector/Vector bitcast.
269     return DAG.getNode(ISD::BIT_CONVERT, DL, ValueVT, Val);
270   }
271
272   assert(ValueVT.getVectorElementType() == PartVT &&
273          ValueVT.getVectorNumElements() == 1 &&
274          "Only trivial scalar-to-vector conversions should get here!");
275   return DAG.getNode(ISD::BUILD_VECTOR, DL, ValueVT, Val);
276 }
277
278
279
280
281 static void getCopyToPartsVector(SelectionDAG &DAG, DebugLoc dl,
282                                  SDValue Val, SDValue *Parts, unsigned NumParts,
283                                  EVT PartVT);
284
285 /// getCopyToParts - Create a series of nodes that contain the specified value
286 /// split into legal parts.  If the parts contain more bits than Val, then, for
287 /// integers, ExtendKind can be used to specify how to generate the extra bits.
288 static void getCopyToParts(SelectionDAG &DAG, DebugLoc DL,
289                            SDValue Val, SDValue *Parts, unsigned NumParts,
290                            EVT PartVT,
291                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
292   EVT ValueVT = Val.getValueType();
293
294   // Handle the vector case separately.
295   if (ValueVT.isVector())
296     return getCopyToPartsVector(DAG, DL, Val, Parts, NumParts, PartVT);
297
298   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
299   unsigned PartBits = PartVT.getSizeInBits();
300   unsigned OrigNumParts = NumParts;
301   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
302
303   if (NumParts == 0)
304     return;
305
306   assert(!ValueVT.isVector() && "Vector case handled elsewhere");
307   if (PartVT == ValueVT) {
308     assert(NumParts == 1 && "No-op copy with multiple parts!");
309     Parts[0] = Val;
310     return;
311   }
312
313   if (NumParts * PartBits > ValueVT.getSizeInBits()) {
314     // If the parts cover more bits than the value has, promote the value.
315     if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
316       assert(NumParts == 1 && "Do not know what to promote to!");
317       Val = DAG.getNode(ISD::FP_EXTEND, DL, PartVT, Val);
318     } else {
319       assert(PartVT.isInteger() && ValueVT.isInteger() &&
320              "Unknown mismatch!");
321       ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
322       Val = DAG.getNode(ExtendKind, DL, ValueVT, Val);
323     }
324   } else if (PartBits == ValueVT.getSizeInBits()) {
325     // Different types of the same size.
326     assert(NumParts == 1 && PartVT != ValueVT);
327     Val = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Val);
328   } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
329     // If the parts cover less bits than value has, truncate the value.
330     assert(PartVT.isInteger() && ValueVT.isInteger() &&
331            "Unknown mismatch!");
332     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
333     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
334   }
335
336   // The value may have changed - recompute ValueVT.
337   ValueVT = Val.getValueType();
338   assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
339          "Failed to tile the value with PartVT!");
340
341   if (NumParts == 1) {
342     assert(PartVT == ValueVT && "Type conversion failed!");
343     Parts[0] = Val;
344     return;
345   }
346
347   // Expand the value into multiple parts.
348   if (NumParts & (NumParts - 1)) {
349     // The number of parts is not a power of 2.  Split off and copy the tail.
350     assert(PartVT.isInteger() && ValueVT.isInteger() &&
351            "Do not know what to expand to!");
352     unsigned RoundParts = 1 << Log2_32(NumParts);
353     unsigned RoundBits = RoundParts * PartBits;
354     unsigned OddParts = NumParts - RoundParts;
355     SDValue OddVal = DAG.getNode(ISD::SRL, DL, ValueVT, Val,
356                                  DAG.getIntPtrConstant(RoundBits));
357     getCopyToParts(DAG, DL, OddVal, Parts + RoundParts, OddParts, PartVT);
358
359     if (TLI.isBigEndian())
360       // The odd parts were reversed by getCopyToParts - unreverse them.
361       std::reverse(Parts + RoundParts, Parts + NumParts);
362
363     NumParts = RoundParts;
364     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
365     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
366   }
367
368   // The number of parts is a power of 2.  Repeatedly bisect the value using
369   // EXTRACT_ELEMENT.
370   Parts[0] = DAG.getNode(ISD::BIT_CONVERT, DL,
371                          EVT::getIntegerVT(*DAG.getContext(),
372                                            ValueVT.getSizeInBits()),
373                          Val);
374
375   for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
376     for (unsigned i = 0; i < NumParts; i += StepSize) {
377       unsigned ThisBits = StepSize * PartBits / 2;
378       EVT ThisVT = EVT::getIntegerVT(*DAG.getContext(), ThisBits);
379       SDValue &Part0 = Parts[i];
380       SDValue &Part1 = Parts[i+StepSize/2];
381
382       Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
383                           ThisVT, Part0, DAG.getIntPtrConstant(1));
384       Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
385                           ThisVT, Part0, DAG.getIntPtrConstant(0));
386
387       if (ThisBits == PartBits && ThisVT != PartVT) {
388         Part0 = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Part0);
389         Part1 = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Part1);
390       }
391     }
392   }
393
394   if (TLI.isBigEndian())
395     std::reverse(Parts, Parts + OrigNumParts);
396 }
397
398
399 /// getCopyToPartsVector - Create a series of nodes that contain the specified
400 /// value split into legal parts.
401 static void getCopyToPartsVector(SelectionDAG &DAG, DebugLoc DL,
402                                  SDValue Val, SDValue *Parts, unsigned NumParts,
403                                  EVT PartVT) {
404   EVT ValueVT = Val.getValueType();
405   assert(ValueVT.isVector() && "Not a vector");
406   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
407
408   if (NumParts == 1) {
409     if (PartVT == ValueVT) {
410       // Nothing to do.
411     } else if (PartVT.getSizeInBits() == ValueVT.getSizeInBits()) {
412       // Bitconvert vector->vector case.
413       Val = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Val);
414     } else if (PartVT.isVector() &&
415                PartVT.getVectorElementType() == ValueVT.getVectorElementType()&&
416                PartVT.getVectorNumElements() > ValueVT.getVectorNumElements()) {
417       EVT ElementVT = PartVT.getVectorElementType();
418       // Vector widening case, e.g. <2 x float> -> <4 x float>.  Shuffle in
419       // undef elements.
420       SmallVector<SDValue, 16> Ops;
421       for (unsigned i = 0, e = ValueVT.getVectorNumElements(); i != e; ++i)
422         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
423                                   ElementVT, Val, DAG.getIntPtrConstant(i)));
424
425       for (unsigned i = ValueVT.getVectorNumElements(),
426            e = PartVT.getVectorNumElements(); i != e; ++i)
427         Ops.push_back(DAG.getUNDEF(ElementVT));
428
429       Val = DAG.getNode(ISD::BUILD_VECTOR, DL, PartVT, &Ops[0], Ops.size());
430
431       // FIXME: Use CONCAT for 2x -> 4x.
432
433       //SDValue UndefElts = DAG.getUNDEF(VectorTy);
434       //Val = DAG.getNode(ISD::CONCAT_VECTORS, DL, PartVT, Val, UndefElts);
435     } else {
436       // Vector -> scalar conversion.
437       assert(ValueVT.getVectorElementType() == PartVT &&
438              ValueVT.getVectorNumElements() == 1 &&
439              "Only trivial vector-to-scalar conversions should get here!");
440       Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
441                         PartVT, Val, DAG.getIntPtrConstant(0));
442     }
443
444     Parts[0] = Val;
445     return;
446   }
447
448   // Handle a multi-element vector.
449   EVT IntermediateVT, RegisterVT;
450   unsigned NumIntermediates;
451   unsigned NumRegs = TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT,
452                                                 IntermediateVT,
453                                                 NumIntermediates, RegisterVT);
454   unsigned NumElements = ValueVT.getVectorNumElements();
455
456   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
457   NumParts = NumRegs; // Silence a compiler warning.
458   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
459
460   // Split the vector into intermediate operands.
461   SmallVector<SDValue, 8> Ops(NumIntermediates);
462   for (unsigned i = 0; i != NumIntermediates; ++i) {
463     if (IntermediateVT.isVector())
464       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL,
465                            IntermediateVT, Val,
466                    DAG.getIntPtrConstant(i * (NumElements / NumIntermediates)));
467     else
468       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
469                            IntermediateVT, Val, DAG.getIntPtrConstant(i));
470   }
471
472   // Split the intermediate operands into legal parts.
473   if (NumParts == NumIntermediates) {
474     // If the register was not expanded, promote or copy the value,
475     // as appropriate.
476     for (unsigned i = 0; i != NumParts; ++i)
477       getCopyToParts(DAG, DL, Ops[i], &Parts[i], 1, PartVT);
478   } else if (NumParts > 0) {
479     // If the intermediate type was expanded, split each the value into
480     // legal parts.
481     assert(NumParts % NumIntermediates == 0 &&
482            "Must expand into a divisible number of parts!");
483     unsigned Factor = NumParts / NumIntermediates;
484     for (unsigned i = 0; i != NumIntermediates; ++i)
485       getCopyToParts(DAG, DL, Ops[i], &Parts[i*Factor], Factor, PartVT);
486   }
487 }
488
489
490
491
492 namespace {
493   /// RegsForValue - This struct represents the registers (physical or virtual)
494   /// that a particular set of values is assigned, and the type information
495   /// about the value. The most common situation is to represent one value at a
496   /// time, but struct or array values are handled element-wise as multiple
497   /// values.  The splitting of aggregates is performed recursively, so that we
498   /// never have aggregate-typed registers. The values at this point do not
499   /// necessarily have legal types, so each value may require one or more
500   /// registers of some legal type.
501   ///
502   struct RegsForValue {
503     /// ValueVTs - The value types of the values, which may not be legal, and
504     /// may need be promoted or synthesized from one or more registers.
505     ///
506     SmallVector<EVT, 4> ValueVTs;
507
508     /// RegVTs - The value types of the registers. This is the same size as
509     /// ValueVTs and it records, for each value, what the type of the assigned
510     /// register or registers are. (Individual values are never synthesized
511     /// from more than one type of register.)
512     ///
513     /// With virtual registers, the contents of RegVTs is redundant with TLI's
514     /// getRegisterType member function, however when with physical registers
515     /// it is necessary to have a separate record of the types.
516     ///
517     SmallVector<EVT, 4> RegVTs;
518
519     /// Regs - This list holds the registers assigned to the values.
520     /// Each legal or promoted value requires one register, and each
521     /// expanded value requires multiple registers.
522     ///
523     SmallVector<unsigned, 4> Regs;
524
525     RegsForValue() {}
526
527     RegsForValue(const SmallVector<unsigned, 4> &regs,
528                  EVT regvt, EVT valuevt)
529       : ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
530
531     RegsForValue(LLVMContext &Context, const TargetLowering &tli,
532                  unsigned Reg, const Type *Ty) {
533       ComputeValueVTs(tli, Ty, ValueVTs);
534
535       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
536         EVT ValueVT = ValueVTs[Value];
537         unsigned NumRegs = tli.getNumRegisters(Context, ValueVT);
538         EVT RegisterVT = tli.getRegisterType(Context, ValueVT);
539         for (unsigned i = 0; i != NumRegs; ++i)
540           Regs.push_back(Reg + i);
541         RegVTs.push_back(RegisterVT);
542         Reg += NumRegs;
543       }
544     }
545
546     /// areValueTypesLegal - Return true if types of all the values are legal.
547     bool areValueTypesLegal(const TargetLowering &TLI) {
548       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
549         EVT RegisterVT = RegVTs[Value];
550         if (!TLI.isTypeLegal(RegisterVT))
551           return false;
552       }
553       return true;
554     }
555
556     /// append - Add the specified values to this one.
557     void append(const RegsForValue &RHS) {
558       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
559       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
560       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
561     }
562
563     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
564     /// this value and returns the result as a ValueVTs value.  This uses
565     /// Chain/Flag as the input and updates them for the output Chain/Flag.
566     /// If the Flag pointer is NULL, no flag is used.
567     SDValue getCopyFromRegs(SelectionDAG &DAG, FunctionLoweringInfo &FuncInfo,
568                             DebugLoc dl,
569                             SDValue &Chain, SDValue *Flag) const;
570
571     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
572     /// specified value into the registers specified by this object.  This uses
573     /// Chain/Flag as the input and updates them for the output Chain/Flag.
574     /// If the Flag pointer is NULL, no flag is used.
575     void getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
576                        SDValue &Chain, SDValue *Flag) const;
577
578     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
579     /// operand list.  This adds the code marker, matching input operand index
580     /// (if applicable), and includes the number of values added into it.
581     void AddInlineAsmOperands(unsigned Kind,
582                               bool HasMatching, unsigned MatchingIdx,
583                               SelectionDAG &DAG,
584                               std::vector<SDValue> &Ops) const;
585   };
586 }
587
588 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
589 /// this value and returns the result as a ValueVT value.  This uses
590 /// Chain/Flag as the input and updates them for the output Chain/Flag.
591 /// If the Flag pointer is NULL, no flag is used.
592 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
593                                       FunctionLoweringInfo &FuncInfo,
594                                       DebugLoc dl,
595                                       SDValue &Chain, SDValue *Flag) const {
596   // A Value with type {} or [0 x %t] needs no registers.
597   if (ValueVTs.empty())
598     return SDValue();
599
600   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
601
602   // Assemble the legal parts into the final values.
603   SmallVector<SDValue, 4> Values(ValueVTs.size());
604   SmallVector<SDValue, 8> Parts;
605   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
606     // Copy the legal parts from the registers.
607     EVT ValueVT = ValueVTs[Value];
608     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
609     EVT RegisterVT = RegVTs[Value];
610
611     Parts.resize(NumRegs);
612     for (unsigned i = 0; i != NumRegs; ++i) {
613       SDValue P;
614       if (Flag == 0) {
615         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
616       } else {
617         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
618         *Flag = P.getValue(2);
619       }
620
621       Chain = P.getValue(1);
622
623       // If the source register was virtual and if we know something about it,
624       // add an assert node.
625       if (TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) &&
626           RegisterVT.isInteger() && !RegisterVT.isVector()) {
627         unsigned SlotNo = Regs[Part+i]-TargetRegisterInfo::FirstVirtualRegister;
628         if (FuncInfo.LiveOutRegInfo.size() > SlotNo) {
629           const FunctionLoweringInfo::LiveOutInfo &LOI =
630             FuncInfo.LiveOutRegInfo[SlotNo];
631
632           unsigned RegSize = RegisterVT.getSizeInBits();
633           unsigned NumSignBits = LOI.NumSignBits;
634           unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
635
636           // FIXME: We capture more information than the dag can represent.  For
637           // now, just use the tightest assertzext/assertsext possible.
638           bool isSExt = true;
639           EVT FromVT(MVT::Other);
640           if (NumSignBits == RegSize)
641             isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
642           else if (NumZeroBits >= RegSize-1)
643             isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
644           else if (NumSignBits > RegSize-8)
645             isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
646           else if (NumZeroBits >= RegSize-8)
647             isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
648           else if (NumSignBits > RegSize-16)
649             isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
650           else if (NumZeroBits >= RegSize-16)
651             isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
652           else if (NumSignBits > RegSize-32)
653             isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
654           else if (NumZeroBits >= RegSize-32)
655             isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
656
657           if (FromVT != MVT::Other)
658             P = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
659                             RegisterVT, P, DAG.getValueType(FromVT));
660         }
661       }
662
663       Parts[i] = P;
664     }
665
666     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
667                                      NumRegs, RegisterVT, ValueVT);
668     Part += NumRegs;
669     Parts.clear();
670   }
671
672   return DAG.getNode(ISD::MERGE_VALUES, dl,
673                      DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
674                      &Values[0], ValueVTs.size());
675 }
676
677 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
678 /// specified value into the registers specified by this object.  This uses
679 /// Chain/Flag as the input and updates them for the output Chain/Flag.
680 /// If the Flag pointer is NULL, no flag is used.
681 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
682                                  SDValue &Chain, SDValue *Flag) const {
683   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
684
685   // Get the list of the values's legal parts.
686   unsigned NumRegs = Regs.size();
687   SmallVector<SDValue, 8> Parts(NumRegs);
688   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
689     EVT ValueVT = ValueVTs[Value];
690     unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
691     EVT RegisterVT = RegVTs[Value];
692
693     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
694                    &Parts[Part], NumParts, RegisterVT);
695     Part += NumParts;
696   }
697
698   // Copy the parts into the registers.
699   SmallVector<SDValue, 8> Chains(NumRegs);
700   for (unsigned i = 0; i != NumRegs; ++i) {
701     SDValue Part;
702     if (Flag == 0) {
703       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
704     } else {
705       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
706       *Flag = Part.getValue(1);
707     }
708
709     Chains[i] = Part.getValue(0);
710   }
711
712   if (NumRegs == 1 || Flag)
713     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
714     // flagged to it. That is the CopyToReg nodes and the user are considered
715     // a single scheduling unit. If we create a TokenFactor and return it as
716     // chain, then the TokenFactor is both a predecessor (operand) of the
717     // user as well as a successor (the TF operands are flagged to the user).
718     // c1, f1 = CopyToReg
719     // c2, f2 = CopyToReg
720     // c3     = TokenFactor c1, c2
721     // ...
722     //        = op c3, ..., f2
723     Chain = Chains[NumRegs-1];
724   else
725     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0], NumRegs);
726 }
727
728 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
729 /// operand list.  This adds the code marker and includes the number of
730 /// values added into it.
731 void RegsForValue::AddInlineAsmOperands(unsigned Code, bool HasMatching,
732                                         unsigned MatchingIdx,
733                                         SelectionDAG &DAG,
734                                         std::vector<SDValue> &Ops) const {
735   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
736
737   unsigned Flag = InlineAsm::getFlagWord(Code, Regs.size());
738   if (HasMatching)
739     Flag = InlineAsm::getFlagWordForMatchingOp(Flag, MatchingIdx);
740   SDValue Res = DAG.getTargetConstant(Flag, MVT::i32);
741   Ops.push_back(Res);
742
743   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
744     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVTs[Value]);
745     EVT RegisterVT = RegVTs[Value];
746     for (unsigned i = 0; i != NumRegs; ++i) {
747       assert(Reg < Regs.size() && "Mismatch in # registers expected");
748       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
749     }
750   }
751 }
752
753 void SelectionDAGBuilder::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
754   AA = &aa;
755   GFI = gfi;
756   TD = DAG.getTarget().getTargetData();
757 }
758
759 /// clear - Clear out the current SelectionDAG and the associated
760 /// state and prepare this SelectionDAGBuilder object to be used
761 /// for a new block. This doesn't clear out information about
762 /// additional blocks that are needed to complete switch lowering
763 /// or PHI node updating; that information is cleared out as it is
764 /// consumed.
765 void SelectionDAGBuilder::clear() {
766   NodeMap.clear();
767   UnusedArgNodeMap.clear();
768   PendingLoads.clear();
769   PendingExports.clear();
770   DanglingDebugInfoMap.clear();
771   CurDebugLoc = DebugLoc();
772   HasTailCall = false;
773 }
774
775 /// getRoot - Return the current virtual root of the Selection DAG,
776 /// flushing any PendingLoad items. This must be done before emitting
777 /// a store or any other node that may need to be ordered after any
778 /// prior load instructions.
779 ///
780 SDValue SelectionDAGBuilder::getRoot() {
781   if (PendingLoads.empty())
782     return DAG.getRoot();
783
784   if (PendingLoads.size() == 1) {
785     SDValue Root = PendingLoads[0];
786     DAG.setRoot(Root);
787     PendingLoads.clear();
788     return Root;
789   }
790
791   // Otherwise, we have to make a token factor node.
792   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
793                                &PendingLoads[0], PendingLoads.size());
794   PendingLoads.clear();
795   DAG.setRoot(Root);
796   return Root;
797 }
798
799 /// getControlRoot - Similar to getRoot, but instead of flushing all the
800 /// PendingLoad items, flush all the PendingExports items. It is necessary
801 /// to do this before emitting a terminator instruction.
802 ///
803 SDValue SelectionDAGBuilder::getControlRoot() {
804   SDValue Root = DAG.getRoot();
805
806   if (PendingExports.empty())
807     return Root;
808
809   // Turn all of the CopyToReg chains into one factored node.
810   if (Root.getOpcode() != ISD::EntryToken) {
811     unsigned i = 0, e = PendingExports.size();
812     for (; i != e; ++i) {
813       assert(PendingExports[i].getNode()->getNumOperands() > 1);
814       if (PendingExports[i].getNode()->getOperand(0) == Root)
815         break;  // Don't add the root if we already indirectly depend on it.
816     }
817
818     if (i == e)
819       PendingExports.push_back(Root);
820   }
821
822   Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
823                      &PendingExports[0],
824                      PendingExports.size());
825   PendingExports.clear();
826   DAG.setRoot(Root);
827   return Root;
828 }
829
830 void SelectionDAGBuilder::AssignOrderingToNode(const SDNode *Node) {
831   if (DAG.GetOrdering(Node) != 0) return; // Already has ordering.
832   DAG.AssignOrdering(Node, SDNodeOrder);
833
834   for (unsigned I = 0, E = Node->getNumOperands(); I != E; ++I)
835     AssignOrderingToNode(Node->getOperand(I).getNode());
836 }
837
838 void SelectionDAGBuilder::visit(const Instruction &I) {
839   // Set up outgoing PHI node register values before emitting the terminator.
840   if (isa<TerminatorInst>(&I))
841     HandlePHINodesInSuccessorBlocks(I.getParent());
842
843   CurDebugLoc = I.getDebugLoc();
844
845   visit(I.getOpcode(), I);
846
847   if (!isa<TerminatorInst>(&I) && !HasTailCall)
848     CopyToExportRegsIfNeeded(&I);
849
850   CurDebugLoc = DebugLoc();
851 }
852
853 void SelectionDAGBuilder::visitPHI(const PHINode &) {
854   llvm_unreachable("SelectionDAGBuilder shouldn't visit PHI nodes!");
855 }
856
857 void SelectionDAGBuilder::visit(unsigned Opcode, const User &I) {
858   // Note: this doesn't use InstVisitor, because it has to work with
859   // ConstantExpr's in addition to instructions.
860   switch (Opcode) {
861   default: llvm_unreachable("Unknown instruction type encountered!");
862     // Build the switch statement using the Instruction.def file.
863 #define HANDLE_INST(NUM, OPCODE, CLASS) \
864     case Instruction::OPCODE: visit##OPCODE((CLASS&)I); break;
865 #include "llvm/Instruction.def"
866   }
867
868   // Assign the ordering to the freshly created DAG nodes.
869   if (NodeMap.count(&I)) {
870     ++SDNodeOrder;
871     AssignOrderingToNode(getValue(&I).getNode());
872   }
873 }
874
875 // resolveDanglingDebugInfo - if we saw an earlier dbg_value referring to V,
876 // generate the debug data structures now that we've seen its definition.
877 void SelectionDAGBuilder::resolveDanglingDebugInfo(const Value *V,
878                                                    SDValue Val) {
879   DanglingDebugInfo &DDI = DanglingDebugInfoMap[V];
880   if (DDI.getDI()) {
881     const DbgValueInst *DI = DDI.getDI();
882     DebugLoc dl = DDI.getdl();
883     unsigned DbgSDNodeOrder = DDI.getSDNodeOrder();
884     MDNode *Variable = DI->getVariable();
885     uint64_t Offset = DI->getOffset();
886     SDDbgValue *SDV;
887     if (Val.getNode()) {
888       if (!EmitFuncArgumentDbgValue(V, Variable, Offset, Val)) {
889         SDV = DAG.getDbgValue(Variable, Val.getNode(),
890                               Val.getResNo(), Offset, dl, DbgSDNodeOrder);
891         DAG.AddDbgValue(SDV, Val.getNode(), false);
892       }
893     } else {
894       SDV = DAG.getDbgValue(Variable, UndefValue::get(V->getType()),
895                             Offset, dl, SDNodeOrder);
896       DAG.AddDbgValue(SDV, 0, false);
897     }
898     DanglingDebugInfoMap[V] = DanglingDebugInfo();
899   }
900 }
901
902 // getValue - Return an SDValue for the given Value.
903 SDValue SelectionDAGBuilder::getValue(const Value *V) {
904   // If we already have an SDValue for this value, use it. It's important
905   // to do this first, so that we don't create a CopyFromReg if we already
906   // have a regular SDValue.
907   SDValue &N = NodeMap[V];
908   if (N.getNode()) return N;
909
910   // If there's a virtual register allocated and initialized for this
911   // value, use it.
912   DenseMap<const Value *, unsigned>::iterator It = FuncInfo.ValueMap.find(V);
913   if (It != FuncInfo.ValueMap.end()) {
914     unsigned InReg = It->second;
915     RegsForValue RFV(*DAG.getContext(), TLI, InReg, V->getType());
916     SDValue Chain = DAG.getEntryNode();
917     return N = RFV.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(), Chain,NULL);
918   }
919
920   // Otherwise create a new SDValue and remember it.
921   SDValue Val = getValueImpl(V);
922   NodeMap[V] = Val;
923   resolveDanglingDebugInfo(V, Val);
924   return Val;
925 }
926
927 /// getNonRegisterValue - Return an SDValue for the given Value, but
928 /// don't look in FuncInfo.ValueMap for a virtual register.
929 SDValue SelectionDAGBuilder::getNonRegisterValue(const Value *V) {
930   // If we already have an SDValue for this value, use it.
931   SDValue &N = NodeMap[V];
932   if (N.getNode()) return N;
933
934   // Otherwise create a new SDValue and remember it.
935   SDValue Val = getValueImpl(V);
936   NodeMap[V] = Val;
937   resolveDanglingDebugInfo(V, Val);
938   return Val;
939 }
940
941 /// getValueImpl - Helper function for getValue and getNonRegisterValue.
942 /// Create an SDValue for the given value.
943 SDValue SelectionDAGBuilder::getValueImpl(const Value *V) {
944   if (const Constant *C = dyn_cast<Constant>(V)) {
945     EVT VT = TLI.getValueType(V->getType(), true);
946
947     if (const ConstantInt *CI = dyn_cast<ConstantInt>(C))
948       return DAG.getConstant(*CI, VT);
949
950     if (const GlobalValue *GV = dyn_cast<GlobalValue>(C))
951       return DAG.getGlobalAddress(GV, getCurDebugLoc(), VT);
952
953     if (isa<ConstantPointerNull>(C))
954       return DAG.getConstant(0, TLI.getPointerTy());
955
956     if (const ConstantFP *CFP = dyn_cast<ConstantFP>(C))
957       return DAG.getConstantFP(*CFP, VT);
958
959     if (isa<UndefValue>(C) && !V->getType()->isAggregateType())
960       return DAG.getUNDEF(VT);
961
962     if (const ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
963       visit(CE->getOpcode(), *CE);
964       SDValue N1 = NodeMap[V];
965       assert(N1.getNode() && "visit didn't populate the NodeMap!");
966       return N1;
967     }
968
969     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
970       SmallVector<SDValue, 4> Constants;
971       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
972            OI != OE; ++OI) {
973         SDNode *Val = getValue(*OI).getNode();
974         // If the operand is an empty aggregate, there are no values.
975         if (!Val) continue;
976         // Add each leaf value from the operand to the Constants list
977         // to form a flattened list of all the values.
978         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
979           Constants.push_back(SDValue(Val, i));
980       }
981
982       return DAG.getMergeValues(&Constants[0], Constants.size(),
983                                 getCurDebugLoc());
984     }
985
986     if (C->getType()->isStructTy() || C->getType()->isArrayTy()) {
987       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
988              "Unknown struct or array constant!");
989
990       SmallVector<EVT, 4> ValueVTs;
991       ComputeValueVTs(TLI, C->getType(), ValueVTs);
992       unsigned NumElts = ValueVTs.size();
993       if (NumElts == 0)
994         return SDValue(); // empty struct
995       SmallVector<SDValue, 4> Constants(NumElts);
996       for (unsigned i = 0; i != NumElts; ++i) {
997         EVT EltVT = ValueVTs[i];
998         if (isa<UndefValue>(C))
999           Constants[i] = DAG.getUNDEF(EltVT);
1000         else if (EltVT.isFloatingPoint())
1001           Constants[i] = DAG.getConstantFP(0, EltVT);
1002         else
1003           Constants[i] = DAG.getConstant(0, EltVT);
1004       }
1005
1006       return DAG.getMergeValues(&Constants[0], NumElts,
1007                                 getCurDebugLoc());
1008     }
1009
1010     if (const BlockAddress *BA = dyn_cast<BlockAddress>(C))
1011       return DAG.getBlockAddress(BA, VT);
1012
1013     const VectorType *VecTy = cast<VectorType>(V->getType());
1014     unsigned NumElements = VecTy->getNumElements();
1015
1016     // Now that we know the number and type of the elements, get that number of
1017     // elements into the Ops array based on what kind of constant it is.
1018     SmallVector<SDValue, 16> Ops;
1019     if (const ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
1020       for (unsigned i = 0; i != NumElements; ++i)
1021         Ops.push_back(getValue(CP->getOperand(i)));
1022     } else {
1023       assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
1024       EVT EltVT = TLI.getValueType(VecTy->getElementType());
1025
1026       SDValue Op;
1027       if (EltVT.isFloatingPoint())
1028         Op = DAG.getConstantFP(0, EltVT);
1029       else
1030         Op = DAG.getConstant(0, EltVT);
1031       Ops.assign(NumElements, Op);
1032     }
1033
1034     // Create a BUILD_VECTOR node.
1035     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
1036                                     VT, &Ops[0], Ops.size());
1037   }
1038
1039   // If this is a static alloca, generate it as the frameindex instead of
1040   // computation.
1041   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
1042     DenseMap<const AllocaInst*, int>::iterator SI =
1043       FuncInfo.StaticAllocaMap.find(AI);
1044     if (SI != FuncInfo.StaticAllocaMap.end())
1045       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
1046   }
1047
1048   // If this is an instruction which fast-isel has deferred, select it now.
1049   if (const Instruction *Inst = dyn_cast<Instruction>(V)) {
1050     unsigned InReg = FuncInfo.InitializeRegForValue(Inst);
1051     RegsForValue RFV(*DAG.getContext(), TLI, InReg, Inst->getType());
1052     SDValue Chain = DAG.getEntryNode();
1053     return RFV.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(), Chain, NULL);
1054   }
1055
1056   llvm_unreachable("Can't get register for value!");
1057   return SDValue();
1058 }
1059
1060 void SelectionDAGBuilder::visitRet(const ReturnInst &I) {
1061   SDValue Chain = getControlRoot();
1062   SmallVector<ISD::OutputArg, 8> Outs;
1063   SmallVector<SDValue, 8> OutVals;
1064
1065   if (!FuncInfo.CanLowerReturn) {
1066     unsigned DemoteReg = FuncInfo.DemoteRegister;
1067     const Function *F = I.getParent()->getParent();
1068
1069     // Emit a store of the return value through the virtual register.
1070     // Leave Outs empty so that LowerReturn won't try to load return
1071     // registers the usual way.
1072     SmallVector<EVT, 1> PtrValueVTs;
1073     ComputeValueVTs(TLI, PointerType::getUnqual(F->getReturnType()),
1074                     PtrValueVTs);
1075
1076     SDValue RetPtr = DAG.getRegister(DemoteReg, PtrValueVTs[0]);
1077     SDValue RetOp = getValue(I.getOperand(0));
1078
1079     SmallVector<EVT, 4> ValueVTs;
1080     SmallVector<uint64_t, 4> Offsets;
1081     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs, &Offsets);
1082     unsigned NumValues = ValueVTs.size();
1083
1084     SmallVector<SDValue, 4> Chains(NumValues);
1085     for (unsigned i = 0; i != NumValues; ++i) {
1086       SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(),
1087                                 RetPtr.getValueType(), RetPtr,
1088                                 DAG.getIntPtrConstant(Offsets[i]));
1089       Chains[i] =
1090         DAG.getStore(Chain, getCurDebugLoc(),
1091                      SDValue(RetOp.getNode(), RetOp.getResNo() + i),
1092                      // FIXME: better loc info would be nice.
1093                      Add, MachinePointerInfo(), false, false, 0);
1094     }
1095
1096     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
1097                         MVT::Other, &Chains[0], NumValues);
1098   } else if (I.getNumOperands() != 0) {
1099     SmallVector<EVT, 4> ValueVTs;
1100     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs);
1101     unsigned NumValues = ValueVTs.size();
1102     if (NumValues) {
1103       SDValue RetOp = getValue(I.getOperand(0));
1104       for (unsigned j = 0, f = NumValues; j != f; ++j) {
1105         EVT VT = ValueVTs[j];
1106
1107         ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
1108
1109         const Function *F = I.getParent()->getParent();
1110         if (F->paramHasAttr(0, Attribute::SExt))
1111           ExtendKind = ISD::SIGN_EXTEND;
1112         else if (F->paramHasAttr(0, Attribute::ZExt))
1113           ExtendKind = ISD::ZERO_EXTEND;
1114
1115         // FIXME: C calling convention requires the return type to be promoted
1116         // to at least 32-bit. But this is not necessary for non-C calling
1117         // conventions. The frontend should mark functions whose return values
1118         // require promoting with signext or zeroext attributes.
1119         if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger()) {
1120           EVT MinVT = TLI.getRegisterType(*DAG.getContext(), MVT::i32);
1121           if (VT.bitsLT(MinVT))
1122             VT = MinVT;
1123         }
1124
1125         unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), VT);
1126         EVT PartVT = TLI.getRegisterType(*DAG.getContext(), VT);
1127         SmallVector<SDValue, 4> Parts(NumParts);
1128         getCopyToParts(DAG, getCurDebugLoc(),
1129                        SDValue(RetOp.getNode(), RetOp.getResNo() + j),
1130                        &Parts[0], NumParts, PartVT, ExtendKind);
1131
1132         // 'inreg' on function refers to return value
1133         ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1134         if (F->paramHasAttr(0, Attribute::InReg))
1135           Flags.setInReg();
1136
1137         // Propagate extension type if any
1138         if (F->paramHasAttr(0, Attribute::SExt))
1139           Flags.setSExt();
1140         else if (F->paramHasAttr(0, Attribute::ZExt))
1141           Flags.setZExt();
1142
1143         for (unsigned i = 0; i < NumParts; ++i) {
1144           Outs.push_back(ISD::OutputArg(Flags, Parts[i].getValueType(),
1145                                         /*isfixed=*/true));
1146           OutVals.push_back(Parts[i]);
1147         }
1148       }
1149     }
1150   }
1151
1152   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
1153   CallingConv::ID CallConv =
1154     DAG.getMachineFunction().getFunction()->getCallingConv();
1155   Chain = TLI.LowerReturn(Chain, CallConv, isVarArg,
1156                           Outs, OutVals, getCurDebugLoc(), DAG);
1157
1158   // Verify that the target's LowerReturn behaved as expected.
1159   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
1160          "LowerReturn didn't return a valid chain!");
1161
1162   // Update the DAG with the new chain value resulting from return lowering.
1163   DAG.setRoot(Chain);
1164 }
1165
1166 /// CopyToExportRegsIfNeeded - If the given value has virtual registers
1167 /// created for it, emit nodes to copy the value into the virtual
1168 /// registers.
1169 void SelectionDAGBuilder::CopyToExportRegsIfNeeded(const Value *V) {
1170   DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
1171   if (VMI != FuncInfo.ValueMap.end()) {
1172     assert(!V->use_empty() && "Unused value assigned virtual registers!");
1173     CopyValueToVirtualRegister(V, VMI->second);
1174   }
1175 }
1176
1177 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1178 /// the current basic block, add it to ValueMap now so that we'll get a
1179 /// CopyTo/FromReg.
1180 void SelectionDAGBuilder::ExportFromCurrentBlock(const Value *V) {
1181   // No need to export constants.
1182   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1183
1184   // Already exported?
1185   if (FuncInfo.isExportedInst(V)) return;
1186
1187   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1188   CopyValueToVirtualRegister(V, Reg);
1189 }
1190
1191 bool SelectionDAGBuilder::isExportableFromCurrentBlock(const Value *V,
1192                                                      const BasicBlock *FromBB) {
1193   // The operands of the setcc have to be in this block.  We don't know
1194   // how to export them from some other block.
1195   if (const Instruction *VI = dyn_cast<Instruction>(V)) {
1196     // Can export from current BB.
1197     if (VI->getParent() == FromBB)
1198       return true;
1199
1200     // Is already exported, noop.
1201     return FuncInfo.isExportedInst(V);
1202   }
1203
1204   // If this is an argument, we can export it if the BB is the entry block or
1205   // if it is already exported.
1206   if (isa<Argument>(V)) {
1207     if (FromBB == &FromBB->getParent()->getEntryBlock())
1208       return true;
1209
1210     // Otherwise, can only export this if it is already exported.
1211     return FuncInfo.isExportedInst(V);
1212   }
1213
1214   // Otherwise, constants can always be exported.
1215   return true;
1216 }
1217
1218 static bool InBlock(const Value *V, const BasicBlock *BB) {
1219   if (const Instruction *I = dyn_cast<Instruction>(V))
1220     return I->getParent() == BB;
1221   return true;
1222 }
1223
1224 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1225 /// This function emits a branch and is used at the leaves of an OR or an
1226 /// AND operator tree.
1227 ///
1228 void
1229 SelectionDAGBuilder::EmitBranchForMergedCondition(const Value *Cond,
1230                                                   MachineBasicBlock *TBB,
1231                                                   MachineBasicBlock *FBB,
1232                                                   MachineBasicBlock *CurBB,
1233                                                   MachineBasicBlock *SwitchBB) {
1234   const BasicBlock *BB = CurBB->getBasicBlock();
1235
1236   // If the leaf of the tree is a comparison, merge the condition into
1237   // the caseblock.
1238   if (const CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1239     // The operands of the cmp have to be in this block.  We don't know
1240     // how to export them from some other block.  If this is the first block
1241     // of the sequence, no exporting is needed.
1242     if (CurBB == SwitchBB ||
1243         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1244          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1245       ISD::CondCode Condition;
1246       if (const ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1247         Condition = getICmpCondCode(IC->getPredicate());
1248       } else if (const FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1249         Condition = getFCmpCondCode(FC->getPredicate());
1250       } else {
1251         Condition = ISD::SETEQ; // silence warning.
1252         llvm_unreachable("Unknown compare instruction");
1253       }
1254
1255       CaseBlock CB(Condition, BOp->getOperand(0),
1256                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1257       SwitchCases.push_back(CB);
1258       return;
1259     }
1260   }
1261
1262   // Create a CaseBlock record representing this branch.
1263   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(*DAG.getContext()),
1264                NULL, TBB, FBB, CurBB);
1265   SwitchCases.push_back(CB);
1266 }
1267
1268 /// FindMergedConditions - If Cond is an expression like
1269 void SelectionDAGBuilder::FindMergedConditions(const Value *Cond,
1270                                                MachineBasicBlock *TBB,
1271                                                MachineBasicBlock *FBB,
1272                                                MachineBasicBlock *CurBB,
1273                                                MachineBasicBlock *SwitchBB,
1274                                                unsigned Opc) {
1275   // If this node is not part of the or/and tree, emit it as a branch.
1276   const Instruction *BOp = dyn_cast<Instruction>(Cond);
1277   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1278       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1279       BOp->getParent() != CurBB->getBasicBlock() ||
1280       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1281       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1282     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB, SwitchBB);
1283     return;
1284   }
1285
1286   //  Create TmpBB after CurBB.
1287   MachineFunction::iterator BBI = CurBB;
1288   MachineFunction &MF = DAG.getMachineFunction();
1289   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1290   CurBB->getParent()->insert(++BBI, TmpBB);
1291
1292   if (Opc == Instruction::Or) {
1293     // Codegen X | Y as:
1294     //   jmp_if_X TBB
1295     //   jmp TmpBB
1296     // TmpBB:
1297     //   jmp_if_Y TBB
1298     //   jmp FBB
1299     //
1300
1301     // Emit the LHS condition.
1302     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, SwitchBB, Opc);
1303
1304     // Emit the RHS condition into TmpBB.
1305     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc);
1306   } else {
1307     assert(Opc == Instruction::And && "Unknown merge op!");
1308     // Codegen X & Y as:
1309     //   jmp_if_X TmpBB
1310     //   jmp FBB
1311     // TmpBB:
1312     //   jmp_if_Y TBB
1313     //   jmp FBB
1314     //
1315     //  This requires creation of TmpBB after CurBB.
1316
1317     // Emit the LHS condition.
1318     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, SwitchBB, Opc);
1319
1320     // Emit the RHS condition into TmpBB.
1321     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc);
1322   }
1323 }
1324
1325 /// If the set of cases should be emitted as a series of branches, return true.
1326 /// If we should emit this as a bunch of and/or'd together conditions, return
1327 /// false.
1328 bool
1329 SelectionDAGBuilder::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1330   if (Cases.size() != 2) return true;
1331
1332   // If this is two comparisons of the same values or'd or and'd together, they
1333   // will get folded into a single comparison, so don't emit two blocks.
1334   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1335        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1336       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1337        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1338     return false;
1339   }
1340
1341   // Handle: (X != null) | (Y != null) --> (X|Y) != 0
1342   // Handle: (X == null) & (Y == null) --> (X|Y) == 0
1343   if (Cases[0].CmpRHS == Cases[1].CmpRHS &&
1344       Cases[0].CC == Cases[1].CC &&
1345       isa<Constant>(Cases[0].CmpRHS) &&
1346       cast<Constant>(Cases[0].CmpRHS)->isNullValue()) {
1347     if (Cases[0].CC == ISD::SETEQ && Cases[0].TrueBB == Cases[1].ThisBB)
1348       return false;
1349     if (Cases[0].CC == ISD::SETNE && Cases[0].FalseBB == Cases[1].ThisBB)
1350       return false;
1351   }
1352
1353   return true;
1354 }
1355
1356 void SelectionDAGBuilder::visitBr(const BranchInst &I) {
1357   MachineBasicBlock *BrMBB = FuncInfo.MBB;
1358
1359   // Update machine-CFG edges.
1360   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1361
1362   // Figure out which block is immediately after the current one.
1363   MachineBasicBlock *NextBlock = 0;
1364   MachineFunction::iterator BBI = BrMBB;
1365   if (++BBI != FuncInfo.MF->end())
1366     NextBlock = BBI;
1367
1368   if (I.isUnconditional()) {
1369     // Update machine-CFG edges.
1370     BrMBB->addSuccessor(Succ0MBB);
1371
1372     // If this is not a fall-through branch, emit the branch.
1373     if (Succ0MBB != NextBlock)
1374       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1375                               MVT::Other, getControlRoot(),
1376                               DAG.getBasicBlock(Succ0MBB)));
1377
1378     return;
1379   }
1380
1381   // If this condition is one of the special cases we handle, do special stuff
1382   // now.
1383   const Value *CondVal = I.getCondition();
1384   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1385
1386   // If this is a series of conditions that are or'd or and'd together, emit
1387   // this as a sequence of branches instead of setcc's with and/or operations.
1388   // For example, instead of something like:
1389   //     cmp A, B
1390   //     C = seteq
1391   //     cmp D, E
1392   //     F = setle
1393   //     or C, F
1394   //     jnz foo
1395   // Emit:
1396   //     cmp A, B
1397   //     je foo
1398   //     cmp D, E
1399   //     jle foo
1400   //
1401   if (const BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1402     if (BOp->hasOneUse() &&
1403         (BOp->getOpcode() == Instruction::And ||
1404          BOp->getOpcode() == Instruction::Or)) {
1405       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, BrMBB, BrMBB,
1406                            BOp->getOpcode());
1407       // If the compares in later blocks need to use values not currently
1408       // exported from this block, export them now.  This block should always
1409       // be the first entry.
1410       assert(SwitchCases[0].ThisBB == BrMBB && "Unexpected lowering!");
1411
1412       // Allow some cases to be rejected.
1413       if (ShouldEmitAsBranches(SwitchCases)) {
1414         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1415           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1416           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1417         }
1418
1419         // Emit the branch for this block.
1420         visitSwitchCase(SwitchCases[0], BrMBB);
1421         SwitchCases.erase(SwitchCases.begin());
1422         return;
1423       }
1424
1425       // Okay, we decided not to do this, remove any inserted MBB's and clear
1426       // SwitchCases.
1427       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1428         FuncInfo.MF->erase(SwitchCases[i].ThisBB);
1429
1430       SwitchCases.clear();
1431     }
1432   }
1433
1434   // Create a CaseBlock record representing this branch.
1435   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(*DAG.getContext()),
1436                NULL, Succ0MBB, Succ1MBB, BrMBB);
1437
1438   // Use visitSwitchCase to actually insert the fast branch sequence for this
1439   // cond branch.
1440   visitSwitchCase(CB, BrMBB);
1441 }
1442
1443 /// visitSwitchCase - Emits the necessary code to represent a single node in
1444 /// the binary search tree resulting from lowering a switch instruction.
1445 void SelectionDAGBuilder::visitSwitchCase(CaseBlock &CB,
1446                                           MachineBasicBlock *SwitchBB) {
1447   SDValue Cond;
1448   SDValue CondLHS = getValue(CB.CmpLHS);
1449   DebugLoc dl = getCurDebugLoc();
1450
1451   // Build the setcc now.
1452   if (CB.CmpMHS == NULL) {
1453     // Fold "(X == true)" to X and "(X == false)" to !X to
1454     // handle common cases produced by branch lowering.
1455     if (CB.CmpRHS == ConstantInt::getTrue(*DAG.getContext()) &&
1456         CB.CC == ISD::SETEQ)
1457       Cond = CondLHS;
1458     else if (CB.CmpRHS == ConstantInt::getFalse(*DAG.getContext()) &&
1459              CB.CC == ISD::SETEQ) {
1460       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1461       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1462     } else
1463       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1464   } else {
1465     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1466
1467     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1468     const APInt& High  = cast<ConstantInt>(CB.CmpRHS)->getValue();
1469
1470     SDValue CmpOp = getValue(CB.CmpMHS);
1471     EVT VT = CmpOp.getValueType();
1472
1473     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1474       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, VT),
1475                           ISD::SETLE);
1476     } else {
1477       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1478                                 VT, CmpOp, DAG.getConstant(Low, VT));
1479       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1480                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1481     }
1482   }
1483
1484   // Update successor info
1485   SwitchBB->addSuccessor(CB.TrueBB);
1486   SwitchBB->addSuccessor(CB.FalseBB);
1487
1488   // Set NextBlock to be the MBB immediately after the current one, if any.
1489   // This is used to avoid emitting unnecessary branches to the next block.
1490   MachineBasicBlock *NextBlock = 0;
1491   MachineFunction::iterator BBI = SwitchBB;
1492   if (++BBI != FuncInfo.MF->end())
1493     NextBlock = BBI;
1494
1495   // If the lhs block is the next block, invert the condition so that we can
1496   // fall through to the lhs instead of the rhs block.
1497   if (CB.TrueBB == NextBlock) {
1498     std::swap(CB.TrueBB, CB.FalseBB);
1499     SDValue True = DAG.getConstant(1, Cond.getValueType());
1500     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1501   }
1502
1503   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1504                                MVT::Other, getControlRoot(), Cond,
1505                                DAG.getBasicBlock(CB.TrueBB));
1506
1507   // Insert the false branch. Do this even if it's a fall through branch,
1508   // this makes it easier to do DAG optimizations which require inverting
1509   // the branch condition.
1510   BrCond = DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1511                        DAG.getBasicBlock(CB.FalseBB));
1512
1513   DAG.setRoot(BrCond);
1514 }
1515
1516 /// visitJumpTable - Emit JumpTable node in the current MBB
1517 void SelectionDAGBuilder::visitJumpTable(JumpTable &JT) {
1518   // Emit the code for the jump table
1519   assert(JT.Reg != -1U && "Should lower JT Header first!");
1520   EVT PTy = TLI.getPointerTy();
1521   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1522                                      JT.Reg, PTy);
1523   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1524   SDValue BrJumpTable = DAG.getNode(ISD::BR_JT, getCurDebugLoc(),
1525                                     MVT::Other, Index.getValue(1),
1526                                     Table, Index);
1527   DAG.setRoot(BrJumpTable);
1528 }
1529
1530 /// visitJumpTableHeader - This function emits necessary code to produce index
1531 /// in the JumpTable from switch case.
1532 void SelectionDAGBuilder::visitJumpTableHeader(JumpTable &JT,
1533                                                JumpTableHeader &JTH,
1534                                                MachineBasicBlock *SwitchBB) {
1535   // Subtract the lowest switch case value from the value being switched on and
1536   // conditional branch to default mbb if the result is greater than the
1537   // difference between smallest and largest cases.
1538   SDValue SwitchOp = getValue(JTH.SValue);
1539   EVT VT = SwitchOp.getValueType();
1540   SDValue Sub = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1541                             DAG.getConstant(JTH.First, VT));
1542
1543   // The SDNode we just created, which holds the value being switched on minus
1544   // the smallest case value, needs to be copied to a virtual register so it
1545   // can be used as an index into the jump table in a subsequent basic block.
1546   // This value may be smaller or larger than the target's pointer type, and
1547   // therefore require extension or truncating.
1548   SwitchOp = DAG.getZExtOrTrunc(Sub, getCurDebugLoc(), TLI.getPointerTy());
1549
1550   unsigned JumpTableReg = FuncInfo.CreateReg(TLI.getPointerTy());
1551   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1552                                     JumpTableReg, SwitchOp);
1553   JT.Reg = JumpTableReg;
1554
1555   // Emit the range check for the jump table, and branch to the default block
1556   // for the switch statement if the value being switched on exceeds the largest
1557   // case in the switch.
1558   SDValue CMP = DAG.getSetCC(getCurDebugLoc(),
1559                              TLI.getSetCCResultType(Sub.getValueType()), Sub,
1560                              DAG.getConstant(JTH.Last-JTH.First,VT),
1561                              ISD::SETUGT);
1562
1563   // Set NextBlock to be the MBB immediately after the current one, if any.
1564   // This is used to avoid emitting unnecessary branches to the next block.
1565   MachineBasicBlock *NextBlock = 0;
1566   MachineFunction::iterator BBI = SwitchBB;
1567
1568   if (++BBI != FuncInfo.MF->end())
1569     NextBlock = BBI;
1570
1571   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1572                                MVT::Other, CopyTo, CMP,
1573                                DAG.getBasicBlock(JT.Default));
1574
1575   if (JT.MBB != NextBlock)
1576     BrCond = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1577                          DAG.getBasicBlock(JT.MBB));
1578
1579   DAG.setRoot(BrCond);
1580 }
1581
1582 /// visitBitTestHeader - This function emits necessary code to produce value
1583 /// suitable for "bit tests"
1584 void SelectionDAGBuilder::visitBitTestHeader(BitTestBlock &B,
1585                                              MachineBasicBlock *SwitchBB) {
1586   // Subtract the minimum value
1587   SDValue SwitchOp = getValue(B.SValue);
1588   EVT VT = SwitchOp.getValueType();
1589   SDValue Sub = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1590                             DAG.getConstant(B.First, VT));
1591
1592   // Check range
1593   SDValue RangeCmp = DAG.getSetCC(getCurDebugLoc(),
1594                                   TLI.getSetCCResultType(Sub.getValueType()),
1595                                   Sub, DAG.getConstant(B.Range, VT),
1596                                   ISD::SETUGT);
1597
1598   SDValue ShiftOp = DAG.getZExtOrTrunc(Sub, getCurDebugLoc(),
1599                                        TLI.getPointerTy());
1600
1601   B.Reg = FuncInfo.CreateReg(TLI.getPointerTy());
1602   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1603                                     B.Reg, ShiftOp);
1604
1605   // Set NextBlock to be the MBB immediately after the current one, if any.
1606   // This is used to avoid emitting unnecessary branches to the next block.
1607   MachineBasicBlock *NextBlock = 0;
1608   MachineFunction::iterator BBI = SwitchBB;
1609   if (++BBI != FuncInfo.MF->end())
1610     NextBlock = BBI;
1611
1612   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1613
1614   SwitchBB->addSuccessor(B.Default);
1615   SwitchBB->addSuccessor(MBB);
1616
1617   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1618                                 MVT::Other, CopyTo, RangeCmp,
1619                                 DAG.getBasicBlock(B.Default));
1620
1621   if (MBB != NextBlock)
1622     BrRange = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, CopyTo,
1623                           DAG.getBasicBlock(MBB));
1624
1625   DAG.setRoot(BrRange);
1626 }
1627
1628 /// visitBitTestCase - this function produces one "bit test"
1629 void SelectionDAGBuilder::visitBitTestCase(MachineBasicBlock* NextMBB,
1630                                            unsigned Reg,
1631                                            BitTestCase &B,
1632                                            MachineBasicBlock *SwitchBB) {
1633   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(), Reg,
1634                                        TLI.getPointerTy());
1635   SDValue Cmp;
1636   if (CountPopulation_64(B.Mask) == 1) {
1637     // Testing for a single bit; just compare the shift count with what it
1638     // would need to be to shift a 1 bit in that position.
1639     Cmp = DAG.getSetCC(getCurDebugLoc(),
1640                        TLI.getSetCCResultType(ShiftOp.getValueType()),
1641                        ShiftOp,
1642                        DAG.getConstant(CountTrailingZeros_64(B.Mask),
1643                                        TLI.getPointerTy()),
1644                        ISD::SETEQ);
1645   } else {
1646     // Make desired shift
1647     SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurDebugLoc(),
1648                                     TLI.getPointerTy(),
1649                                     DAG.getConstant(1, TLI.getPointerTy()),
1650                                     ShiftOp);
1651
1652     // Emit bit tests and jumps
1653     SDValue AndOp = DAG.getNode(ISD::AND, getCurDebugLoc(),
1654                                 TLI.getPointerTy(), SwitchVal,
1655                                 DAG.getConstant(B.Mask, TLI.getPointerTy()));
1656     Cmp = DAG.getSetCC(getCurDebugLoc(),
1657                        TLI.getSetCCResultType(AndOp.getValueType()),
1658                        AndOp, DAG.getConstant(0, TLI.getPointerTy()),
1659                        ISD::SETNE);
1660   }
1661
1662   SwitchBB->addSuccessor(B.TargetBB);
1663   SwitchBB->addSuccessor(NextMBB);
1664
1665   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1666                               MVT::Other, getControlRoot(),
1667                               Cmp, DAG.getBasicBlock(B.TargetBB));
1668
1669   // Set NextBlock to be the MBB immediately after the current one, if any.
1670   // This is used to avoid emitting unnecessary branches to the next block.
1671   MachineBasicBlock *NextBlock = 0;
1672   MachineFunction::iterator BBI = SwitchBB;
1673   if (++BBI != FuncInfo.MF->end())
1674     NextBlock = BBI;
1675
1676   if (NextMBB != NextBlock)
1677     BrAnd = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrAnd,
1678                         DAG.getBasicBlock(NextMBB));
1679
1680   DAG.setRoot(BrAnd);
1681 }
1682
1683 void SelectionDAGBuilder::visitInvoke(const InvokeInst &I) {
1684   MachineBasicBlock *InvokeMBB = FuncInfo.MBB;
1685
1686   // Retrieve successors.
1687   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1688   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1689
1690   const Value *Callee(I.getCalledValue());
1691   if (isa<InlineAsm>(Callee))
1692     visitInlineAsm(&I);
1693   else
1694     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1695
1696   // If the value of the invoke is used outside of its defining block, make it
1697   // available as a virtual register.
1698   CopyToExportRegsIfNeeded(&I);
1699
1700   // Update successor info
1701   InvokeMBB->addSuccessor(Return);
1702   InvokeMBB->addSuccessor(LandingPad);
1703
1704   // Drop into normal successor.
1705   DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1706                           MVT::Other, getControlRoot(),
1707                           DAG.getBasicBlock(Return)));
1708 }
1709
1710 void SelectionDAGBuilder::visitUnwind(const UnwindInst &I) {
1711 }
1712
1713 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1714 /// small case ranges).
1715 bool SelectionDAGBuilder::handleSmallSwitchRange(CaseRec& CR,
1716                                                  CaseRecVector& WorkList,
1717                                                  const Value* SV,
1718                                                  MachineBasicBlock *Default,
1719                                                  MachineBasicBlock *SwitchBB) {
1720   Case& BackCase  = *(CR.Range.second-1);
1721
1722   // Size is the number of Cases represented by this range.
1723   size_t Size = CR.Range.second - CR.Range.first;
1724   if (Size > 3)
1725     return false;
1726
1727   // Get the MachineFunction which holds the current MBB.  This is used when
1728   // inserting any additional MBBs necessary to represent the switch.
1729   MachineFunction *CurMF = FuncInfo.MF;
1730
1731   // Figure out which block is immediately after the current one.
1732   MachineBasicBlock *NextBlock = 0;
1733   MachineFunction::iterator BBI = CR.CaseBB;
1734
1735   if (++BBI != FuncInfo.MF->end())
1736     NextBlock = BBI;
1737
1738   // TODO: If any two of the cases has the same destination, and if one value
1739   // is the same as the other, but has one bit unset that the other has set,
1740   // use bit manipulation to do two compares at once.  For example:
1741   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1742
1743   // Rearrange the case blocks so that the last one falls through if possible.
1744   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1745     // The last case block won't fall through into 'NextBlock' if we emit the
1746     // branches in this order.  See if rearranging a case value would help.
1747     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1748       if (I->BB == NextBlock) {
1749         std::swap(*I, BackCase);
1750         break;
1751       }
1752     }
1753   }
1754
1755   // Create a CaseBlock record representing a conditional branch to
1756   // the Case's target mbb if the value being switched on SV is equal
1757   // to C.
1758   MachineBasicBlock *CurBlock = CR.CaseBB;
1759   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1760     MachineBasicBlock *FallThrough;
1761     if (I != E-1) {
1762       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1763       CurMF->insert(BBI, FallThrough);
1764
1765       // Put SV in a virtual register to make it available from the new blocks.
1766       ExportFromCurrentBlock(SV);
1767     } else {
1768       // If the last case doesn't match, go to the default block.
1769       FallThrough = Default;
1770     }
1771
1772     const Value *RHS, *LHS, *MHS;
1773     ISD::CondCode CC;
1774     if (I->High == I->Low) {
1775       // This is just small small case range :) containing exactly 1 case
1776       CC = ISD::SETEQ;
1777       LHS = SV; RHS = I->High; MHS = NULL;
1778     } else {
1779       CC = ISD::SETLE;
1780       LHS = I->Low; MHS = SV; RHS = I->High;
1781     }
1782     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1783
1784     // If emitting the first comparison, just call visitSwitchCase to emit the
1785     // code into the current block.  Otherwise, push the CaseBlock onto the
1786     // vector to be later processed by SDISel, and insert the node's MBB
1787     // before the next MBB.
1788     if (CurBlock == SwitchBB)
1789       visitSwitchCase(CB, SwitchBB);
1790     else
1791       SwitchCases.push_back(CB);
1792
1793     CurBlock = FallThrough;
1794   }
1795
1796   return true;
1797 }
1798
1799 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1800   return !DisableJumpTables &&
1801           (TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
1802            TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other));
1803 }
1804
1805 static APInt ComputeRange(const APInt &First, const APInt &Last) {
1806   APInt LastExt(Last), FirstExt(First);
1807   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
1808   LastExt.sext(BitWidth); FirstExt.sext(BitWidth);
1809   return (LastExt - FirstExt + 1ULL);
1810 }
1811
1812 /// handleJTSwitchCase - Emit jumptable for current switch case range
1813 bool SelectionDAGBuilder::handleJTSwitchCase(CaseRec& CR,
1814                                              CaseRecVector& WorkList,
1815                                              const Value* SV,
1816                                              MachineBasicBlock* Default,
1817                                              MachineBasicBlock *SwitchBB) {
1818   Case& FrontCase = *CR.Range.first;
1819   Case& BackCase  = *(CR.Range.second-1);
1820
1821   const APInt &First = cast<ConstantInt>(FrontCase.Low)->getValue();
1822   const APInt &Last  = cast<ConstantInt>(BackCase.High)->getValue();
1823
1824   APInt TSize(First.getBitWidth(), 0);
1825   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1826        I!=E; ++I)
1827     TSize += I->size();
1828
1829   if (!areJTsAllowed(TLI) || TSize.ult(4))
1830     return false;
1831
1832   APInt Range = ComputeRange(First, Last);
1833   double Density = TSize.roundToDouble() / Range.roundToDouble();
1834   if (Density < 0.4)
1835     return false;
1836
1837   DEBUG(dbgs() << "Lowering jump table\n"
1838                << "First entry: " << First << ". Last entry: " << Last << '\n'
1839                << "Range: " << Range
1840                << "Size: " << TSize << ". Density: " << Density << "\n\n");
1841
1842   // Get the MachineFunction which holds the current MBB.  This is used when
1843   // inserting any additional MBBs necessary to represent the switch.
1844   MachineFunction *CurMF = FuncInfo.MF;
1845
1846   // Figure out which block is immediately after the current one.
1847   MachineFunction::iterator BBI = CR.CaseBB;
1848   ++BBI;
1849
1850   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1851
1852   // Create a new basic block to hold the code for loading the address
1853   // of the jump table, and jumping to it.  Update successor information;
1854   // we will either branch to the default case for the switch, or the jump
1855   // table.
1856   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1857   CurMF->insert(BBI, JumpTableBB);
1858   CR.CaseBB->addSuccessor(Default);
1859   CR.CaseBB->addSuccessor(JumpTableBB);
1860
1861   // Build a vector of destination BBs, corresponding to each target
1862   // of the jump table. If the value of the jump table slot corresponds to
1863   // a case statement, push the case's BB onto the vector, otherwise, push
1864   // the default BB.
1865   std::vector<MachineBasicBlock*> DestBBs;
1866   APInt TEI = First;
1867   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1868     const APInt &Low = cast<ConstantInt>(I->Low)->getValue();
1869     const APInt &High = cast<ConstantInt>(I->High)->getValue();
1870
1871     if (Low.sle(TEI) && TEI.sle(High)) {
1872       DestBBs.push_back(I->BB);
1873       if (TEI==High)
1874         ++I;
1875     } else {
1876       DestBBs.push_back(Default);
1877     }
1878   }
1879
1880   // Update successor info. Add one edge to each unique successor.
1881   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
1882   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(),
1883          E = DestBBs.end(); I != E; ++I) {
1884     if (!SuccsHandled[(*I)->getNumber()]) {
1885       SuccsHandled[(*I)->getNumber()] = true;
1886       JumpTableBB->addSuccessor(*I);
1887     }
1888   }
1889
1890   // Create a jump table index for this jump table.
1891   unsigned JTEncoding = TLI.getJumpTableEncoding();
1892   unsigned JTI = CurMF->getOrCreateJumpTableInfo(JTEncoding)
1893                        ->createJumpTableIndex(DestBBs);
1894
1895   // Set the jump table information so that we can codegen it as a second
1896   // MachineBasicBlock
1897   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1898   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == SwitchBB));
1899   if (CR.CaseBB == SwitchBB)
1900     visitJumpTableHeader(JT, JTH, SwitchBB);
1901
1902   JTCases.push_back(JumpTableBlock(JTH, JT));
1903
1904   return true;
1905 }
1906
1907 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1908 /// 2 subtrees.
1909 bool SelectionDAGBuilder::handleBTSplitSwitchCase(CaseRec& CR,
1910                                                   CaseRecVector& WorkList,
1911                                                   const Value* SV,
1912                                                   MachineBasicBlock *Default,
1913                                                   MachineBasicBlock *SwitchBB) {
1914   // Get the MachineFunction which holds the current MBB.  This is used when
1915   // inserting any additional MBBs necessary to represent the switch.
1916   MachineFunction *CurMF = FuncInfo.MF;
1917
1918   // Figure out which block is immediately after the current one.
1919   MachineFunction::iterator BBI = CR.CaseBB;
1920   ++BBI;
1921
1922   Case& FrontCase = *CR.Range.first;
1923   Case& BackCase  = *(CR.Range.second-1);
1924   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1925
1926   // Size is the number of Cases represented by this range.
1927   unsigned Size = CR.Range.second - CR.Range.first;
1928
1929   const APInt &First = cast<ConstantInt>(FrontCase.Low)->getValue();
1930   const APInt &Last  = cast<ConstantInt>(BackCase.High)->getValue();
1931   double FMetric = 0;
1932   CaseItr Pivot = CR.Range.first + Size/2;
1933
1934   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1935   // (heuristically) allow us to emit JumpTable's later.
1936   APInt TSize(First.getBitWidth(), 0);
1937   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1938        I!=E; ++I)
1939     TSize += I->size();
1940
1941   APInt LSize = FrontCase.size();
1942   APInt RSize = TSize-LSize;
1943   DEBUG(dbgs() << "Selecting best pivot: \n"
1944                << "First: " << First << ", Last: " << Last <<'\n'
1945                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
1946   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1947        J!=E; ++I, ++J) {
1948     const APInt &LEnd = cast<ConstantInt>(I->High)->getValue();
1949     const APInt &RBegin = cast<ConstantInt>(J->Low)->getValue();
1950     APInt Range = ComputeRange(LEnd, RBegin);
1951     assert((Range - 2ULL).isNonNegative() &&
1952            "Invalid case distance");
1953     double LDensity = (double)LSize.roundToDouble() /
1954                            (LEnd - First + 1ULL).roundToDouble();
1955     double RDensity = (double)RSize.roundToDouble() /
1956                            (Last - RBegin + 1ULL).roundToDouble();
1957     double Metric = Range.logBase2()*(LDensity+RDensity);
1958     // Should always split in some non-trivial place
1959     DEBUG(dbgs() <<"=>Step\n"
1960                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
1961                  << "LDensity: " << LDensity
1962                  << ", RDensity: " << RDensity << '\n'
1963                  << "Metric: " << Metric << '\n');
1964     if (FMetric < Metric) {
1965       Pivot = J;
1966       FMetric = Metric;
1967       DEBUG(dbgs() << "Current metric set to: " << FMetric << '\n');
1968     }
1969
1970     LSize += J->size();
1971     RSize -= J->size();
1972   }
1973   if (areJTsAllowed(TLI)) {
1974     // If our case is dense we *really* should handle it earlier!
1975     assert((FMetric > 0) && "Should handle dense range earlier!");
1976   } else {
1977     Pivot = CR.Range.first + Size/2;
1978   }
1979
1980   CaseRange LHSR(CR.Range.first, Pivot);
1981   CaseRange RHSR(Pivot, CR.Range.second);
1982   Constant *C = Pivot->Low;
1983   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1984
1985   // We know that we branch to the LHS if the Value being switched on is
1986   // less than the Pivot value, C.  We use this to optimize our binary
1987   // tree a bit, by recognizing that if SV is greater than or equal to the
1988   // LHS's Case Value, and that Case Value is exactly one less than the
1989   // Pivot's Value, then we can branch directly to the LHS's Target,
1990   // rather than creating a leaf node for it.
1991   if ((LHSR.second - LHSR.first) == 1 &&
1992       LHSR.first->High == CR.GE &&
1993       cast<ConstantInt>(C)->getValue() ==
1994       (cast<ConstantInt>(CR.GE)->getValue() + 1LL)) {
1995     TrueBB = LHSR.first->BB;
1996   } else {
1997     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1998     CurMF->insert(BBI, TrueBB);
1999     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
2000
2001     // Put SV in a virtual register to make it available from the new blocks.
2002     ExportFromCurrentBlock(SV);
2003   }
2004
2005   // Similar to the optimization above, if the Value being switched on is
2006   // known to be less than the Constant CR.LT, and the current Case Value
2007   // is CR.LT - 1, then we can branch directly to the target block for
2008   // the current Case Value, rather than emitting a RHS leaf node for it.
2009   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
2010       cast<ConstantInt>(RHSR.first->Low)->getValue() ==
2011       (cast<ConstantInt>(CR.LT)->getValue() - 1LL)) {
2012     FalseBB = RHSR.first->BB;
2013   } else {
2014     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2015     CurMF->insert(BBI, FalseBB);
2016     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
2017
2018     // Put SV in a virtual register to make it available from the new blocks.
2019     ExportFromCurrentBlock(SV);
2020   }
2021
2022   // Create a CaseBlock record representing a conditional branch to
2023   // the LHS node if the value being switched on SV is less than C.
2024   // Otherwise, branch to LHS.
2025   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
2026
2027   if (CR.CaseBB == SwitchBB)
2028     visitSwitchCase(CB, SwitchBB);
2029   else
2030     SwitchCases.push_back(CB);
2031
2032   return true;
2033 }
2034
2035 /// handleBitTestsSwitchCase - if current case range has few destination and
2036 /// range span less, than machine word bitwidth, encode case range into series
2037 /// of masks and emit bit tests with these masks.
2038 bool SelectionDAGBuilder::handleBitTestsSwitchCase(CaseRec& CR,
2039                                                    CaseRecVector& WorkList,
2040                                                    const Value* SV,
2041                                                    MachineBasicBlock* Default,
2042                                                    MachineBasicBlock *SwitchBB){
2043   EVT PTy = TLI.getPointerTy();
2044   unsigned IntPtrBits = PTy.getSizeInBits();
2045
2046   Case& FrontCase = *CR.Range.first;
2047   Case& BackCase  = *(CR.Range.second-1);
2048
2049   // Get the MachineFunction which holds the current MBB.  This is used when
2050   // inserting any additional MBBs necessary to represent the switch.
2051   MachineFunction *CurMF = FuncInfo.MF;
2052
2053   // If target does not have legal shift left, do not emit bit tests at all.
2054   if (!TLI.isOperationLegal(ISD::SHL, TLI.getPointerTy()))
2055     return false;
2056
2057   size_t numCmps = 0;
2058   for (CaseItr I = CR.Range.first, E = CR.Range.second;
2059        I!=E; ++I) {
2060     // Single case counts one, case range - two.
2061     numCmps += (I->Low == I->High ? 1 : 2);
2062   }
2063
2064   // Count unique destinations
2065   SmallSet<MachineBasicBlock*, 4> Dests;
2066   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2067     Dests.insert(I->BB);
2068     if (Dests.size() > 3)
2069       // Don't bother the code below, if there are too much unique destinations
2070       return false;
2071   }
2072   DEBUG(dbgs() << "Total number of unique destinations: "
2073         << Dests.size() << '\n'
2074         << "Total number of comparisons: " << numCmps << '\n');
2075
2076   // Compute span of values.
2077   const APInt& minValue = cast<ConstantInt>(FrontCase.Low)->getValue();
2078   const APInt& maxValue = cast<ConstantInt>(BackCase.High)->getValue();
2079   APInt cmpRange = maxValue - minValue;
2080
2081   DEBUG(dbgs() << "Compare range: " << cmpRange << '\n'
2082                << "Low bound: " << minValue << '\n'
2083                << "High bound: " << maxValue << '\n');
2084
2085   if (cmpRange.uge(IntPtrBits) ||
2086       (!(Dests.size() == 1 && numCmps >= 3) &&
2087        !(Dests.size() == 2 && numCmps >= 5) &&
2088        !(Dests.size() >= 3 && numCmps >= 6)))
2089     return false;
2090
2091   DEBUG(dbgs() << "Emitting bit tests\n");
2092   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
2093
2094   // Optimize the case where all the case values fit in a
2095   // word without having to subtract minValue. In this case,
2096   // we can optimize away the subtraction.
2097   if (minValue.isNonNegative() && maxValue.slt(IntPtrBits)) {
2098     cmpRange = maxValue;
2099   } else {
2100     lowBound = minValue;
2101   }
2102
2103   CaseBitsVector CasesBits;
2104   unsigned i, count = 0;
2105
2106   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2107     MachineBasicBlock* Dest = I->BB;
2108     for (i = 0; i < count; ++i)
2109       if (Dest == CasesBits[i].BB)
2110         break;
2111
2112     if (i == count) {
2113       assert((count < 3) && "Too much destinations to test!");
2114       CasesBits.push_back(CaseBits(0, Dest, 0));
2115       count++;
2116     }
2117
2118     const APInt& lowValue = cast<ConstantInt>(I->Low)->getValue();
2119     const APInt& highValue = cast<ConstantInt>(I->High)->getValue();
2120
2121     uint64_t lo = (lowValue - lowBound).getZExtValue();
2122     uint64_t hi = (highValue - lowBound).getZExtValue();
2123
2124     for (uint64_t j = lo; j <= hi; j++) {
2125       CasesBits[i].Mask |=  1ULL << j;
2126       CasesBits[i].Bits++;
2127     }
2128
2129   }
2130   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
2131
2132   BitTestInfo BTC;
2133
2134   // Figure out which block is immediately after the current one.
2135   MachineFunction::iterator BBI = CR.CaseBB;
2136   ++BBI;
2137
2138   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2139
2140   DEBUG(dbgs() << "Cases:\n");
2141   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
2142     DEBUG(dbgs() << "Mask: " << CasesBits[i].Mask
2143                  << ", Bits: " << CasesBits[i].Bits
2144                  << ", BB: " << CasesBits[i].BB << '\n');
2145
2146     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2147     CurMF->insert(BBI, CaseBB);
2148     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2149                               CaseBB,
2150                               CasesBits[i].BB));
2151
2152     // Put SV in a virtual register to make it available from the new blocks.
2153     ExportFromCurrentBlock(SV);
2154   }
2155
2156   BitTestBlock BTB(lowBound, cmpRange, SV,
2157                    -1U, (CR.CaseBB == SwitchBB),
2158                    CR.CaseBB, Default, BTC);
2159
2160   if (CR.CaseBB == SwitchBB)
2161     visitBitTestHeader(BTB, SwitchBB);
2162
2163   BitTestCases.push_back(BTB);
2164
2165   return true;
2166 }
2167
2168 /// Clusterify - Transform simple list of Cases into list of CaseRange's
2169 size_t SelectionDAGBuilder::Clusterify(CaseVector& Cases,
2170                                        const SwitchInst& SI) {
2171   size_t numCmps = 0;
2172
2173   // Start with "simple" cases
2174   for (size_t i = 1; i < SI.getNumSuccessors(); ++i) {
2175     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
2176     Cases.push_back(Case(SI.getSuccessorValue(i),
2177                          SI.getSuccessorValue(i),
2178                          SMBB));
2179   }
2180   std::sort(Cases.begin(), Cases.end(), CaseCmp());
2181
2182   // Merge case into clusters
2183   if (Cases.size() >= 2)
2184     // Must recompute end() each iteration because it may be
2185     // invalidated by erase if we hold on to it
2186     for (CaseItr I = Cases.begin(), J = ++(Cases.begin()); J != Cases.end(); ) {
2187       const APInt& nextValue = cast<ConstantInt>(J->Low)->getValue();
2188       const APInt& currentValue = cast<ConstantInt>(I->High)->getValue();
2189       MachineBasicBlock* nextBB = J->BB;
2190       MachineBasicBlock* currentBB = I->BB;
2191
2192       // If the two neighboring cases go to the same destination, merge them
2193       // into a single case.
2194       if ((nextValue - currentValue == 1) && (currentBB == nextBB)) {
2195         I->High = J->High;
2196         J = Cases.erase(J);
2197       } else {
2198         I = J++;
2199       }
2200     }
2201
2202   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
2203     if (I->Low != I->High)
2204       // A range counts double, since it requires two compares.
2205       ++numCmps;
2206   }
2207
2208   return numCmps;
2209 }
2210
2211 void SelectionDAGBuilder::UpdateSplitBlock(MachineBasicBlock *First,
2212                                            MachineBasicBlock *Last) {
2213   // Update JTCases.
2214   for (unsigned i = 0, e = JTCases.size(); i != e; ++i)
2215     if (JTCases[i].first.HeaderBB == First)
2216       JTCases[i].first.HeaderBB = Last;
2217
2218   // Update BitTestCases.
2219   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i)
2220     if (BitTestCases[i].Parent == First)
2221       BitTestCases[i].Parent = Last;
2222 }
2223
2224 void SelectionDAGBuilder::visitSwitch(const SwitchInst &SI) {
2225   MachineBasicBlock *SwitchMBB = FuncInfo.MBB;
2226
2227   // Figure out which block is immediately after the current one.
2228   MachineBasicBlock *NextBlock = 0;
2229   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2230
2231   // If there is only the default destination, branch to it if it is not the
2232   // next basic block.  Otherwise, just fall through.
2233   if (SI.getNumOperands() == 2) {
2234     // Update machine-CFG edges.
2235
2236     // If this is not a fall-through branch, emit the branch.
2237     SwitchMBB->addSuccessor(Default);
2238     if (Default != NextBlock)
2239       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
2240                               MVT::Other, getControlRoot(),
2241                               DAG.getBasicBlock(Default)));
2242
2243     return;
2244   }
2245
2246   // If there are any non-default case statements, create a vector of Cases
2247   // representing each one, and sort the vector so that we can efficiently
2248   // create a binary search tree from them.
2249   CaseVector Cases;
2250   size_t numCmps = Clusterify(Cases, SI);
2251   DEBUG(dbgs() << "Clusterify finished. Total clusters: " << Cases.size()
2252                << ". Total compares: " << numCmps << '\n');
2253   numCmps = 0;
2254
2255   // Get the Value to be switched on and default basic blocks, which will be
2256   // inserted into CaseBlock records, representing basic blocks in the binary
2257   // search tree.
2258   const Value *SV = SI.getOperand(0);
2259
2260   // Push the initial CaseRec onto the worklist
2261   CaseRecVector WorkList;
2262   WorkList.push_back(CaseRec(SwitchMBB,0,0,
2263                              CaseRange(Cases.begin(),Cases.end())));
2264
2265   while (!WorkList.empty()) {
2266     // Grab a record representing a case range to process off the worklist
2267     CaseRec CR = WorkList.back();
2268     WorkList.pop_back();
2269
2270     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2271       continue;
2272
2273     // If the range has few cases (two or less) emit a series of specific
2274     // tests.
2275     if (handleSmallSwitchRange(CR, WorkList, SV, Default, SwitchMBB))
2276       continue;
2277
2278     // If the switch has more than 5 blocks, and at least 40% dense, and the
2279     // target supports indirect branches, then emit a jump table rather than
2280     // lowering the switch to a binary tree of conditional branches.
2281     if (handleJTSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2282       continue;
2283
2284     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2285     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2286     handleBTSplitSwitchCase(CR, WorkList, SV, Default, SwitchMBB);
2287   }
2288 }
2289
2290 void SelectionDAGBuilder::visitIndirectBr(const IndirectBrInst &I) {
2291   MachineBasicBlock *IndirectBrMBB = FuncInfo.MBB;
2292
2293   // Update machine-CFG edges with unique successors.
2294   SmallVector<BasicBlock*, 32> succs;
2295   succs.reserve(I.getNumSuccessors());
2296   for (unsigned i = 0, e = I.getNumSuccessors(); i != e; ++i)
2297     succs.push_back(I.getSuccessor(i));
2298   array_pod_sort(succs.begin(), succs.end());
2299   succs.erase(std::unique(succs.begin(), succs.end()), succs.end());
2300   for (unsigned i = 0, e = succs.size(); i != e; ++i)
2301     IndirectBrMBB->addSuccessor(FuncInfo.MBBMap[succs[i]]);
2302
2303   DAG.setRoot(DAG.getNode(ISD::BRIND, getCurDebugLoc(),
2304                           MVT::Other, getControlRoot(),
2305                           getValue(I.getAddress())));
2306 }
2307
2308 void SelectionDAGBuilder::visitFSub(const User &I) {
2309   // -0.0 - X --> fneg
2310   const Type *Ty = I.getType();
2311   if (Ty->isVectorTy()) {
2312     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2313       const VectorType *DestTy = cast<VectorType>(I.getType());
2314       const Type *ElTy = DestTy->getElementType();
2315       unsigned VL = DestTy->getNumElements();
2316       std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2317       Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2318       if (CV == CNZ) {
2319         SDValue Op2 = getValue(I.getOperand(1));
2320         setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2321                                  Op2.getValueType(), Op2));
2322         return;
2323       }
2324     }
2325   }
2326
2327   if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2328     if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2329       SDValue Op2 = getValue(I.getOperand(1));
2330       setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2331                                Op2.getValueType(), Op2));
2332       return;
2333     }
2334
2335   visitBinary(I, ISD::FSUB);
2336 }
2337
2338 void SelectionDAGBuilder::visitBinary(const User &I, unsigned OpCode) {
2339   SDValue Op1 = getValue(I.getOperand(0));
2340   SDValue Op2 = getValue(I.getOperand(1));
2341   setValue(&I, DAG.getNode(OpCode, getCurDebugLoc(),
2342                            Op1.getValueType(), Op1, Op2));
2343 }
2344
2345 void SelectionDAGBuilder::visitShift(const User &I, unsigned Opcode) {
2346   SDValue Op1 = getValue(I.getOperand(0));
2347   SDValue Op2 = getValue(I.getOperand(1));
2348   if (!I.getType()->isVectorTy() &&
2349       Op2.getValueType() != TLI.getShiftAmountTy()) {
2350     // If the operand is smaller than the shift count type, promote it.
2351     EVT PTy = TLI.getPointerTy();
2352     EVT STy = TLI.getShiftAmountTy();
2353     if (STy.bitsGT(Op2.getValueType()))
2354       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2355                         TLI.getShiftAmountTy(), Op2);
2356     // If the operand is larger than the shift count type but the shift
2357     // count type has enough bits to represent any shift value, truncate
2358     // it now. This is a common case and it exposes the truncate to
2359     // optimization early.
2360     else if (STy.getSizeInBits() >=
2361              Log2_32_Ceil(Op2.getValueType().getSizeInBits()))
2362       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2363                         TLI.getShiftAmountTy(), Op2);
2364     // Otherwise we'll need to temporarily settle for some other
2365     // convenient type; type legalization will make adjustments as
2366     // needed.
2367     else if (PTy.bitsLT(Op2.getValueType()))
2368       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2369                         TLI.getPointerTy(), Op2);
2370     else if (PTy.bitsGT(Op2.getValueType()))
2371       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2372                         TLI.getPointerTy(), Op2);
2373   }
2374
2375   setValue(&I, DAG.getNode(Opcode, getCurDebugLoc(),
2376                            Op1.getValueType(), Op1, Op2));
2377 }
2378
2379 void SelectionDAGBuilder::visitICmp(const User &I) {
2380   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2381   if (const ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2382     predicate = IC->getPredicate();
2383   else if (const ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2384     predicate = ICmpInst::Predicate(IC->getPredicate());
2385   SDValue Op1 = getValue(I.getOperand(0));
2386   SDValue Op2 = getValue(I.getOperand(1));
2387   ISD::CondCode Opcode = getICmpCondCode(predicate);
2388
2389   EVT DestVT = TLI.getValueType(I.getType());
2390   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Opcode));
2391 }
2392
2393 void SelectionDAGBuilder::visitFCmp(const User &I) {
2394   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2395   if (const FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2396     predicate = FC->getPredicate();
2397   else if (const ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2398     predicate = FCmpInst::Predicate(FC->getPredicate());
2399   SDValue Op1 = getValue(I.getOperand(0));
2400   SDValue Op2 = getValue(I.getOperand(1));
2401   ISD::CondCode Condition = getFCmpCondCode(predicate);
2402   EVT DestVT = TLI.getValueType(I.getType());
2403   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Condition));
2404 }
2405
2406 void SelectionDAGBuilder::visitSelect(const User &I) {
2407   SmallVector<EVT, 4> ValueVTs;
2408   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2409   unsigned NumValues = ValueVTs.size();
2410   if (NumValues == 0) return;
2411
2412   SmallVector<SDValue, 4> Values(NumValues);
2413   SDValue Cond     = getValue(I.getOperand(0));
2414   SDValue TrueVal  = getValue(I.getOperand(1));
2415   SDValue FalseVal = getValue(I.getOperand(2));
2416
2417   for (unsigned i = 0; i != NumValues; ++i)
2418     Values[i] = DAG.getNode(ISD::SELECT, getCurDebugLoc(),
2419                           TrueVal.getNode()->getValueType(TrueVal.getResNo()+i),
2420                             Cond,
2421                             SDValue(TrueVal.getNode(),
2422                                     TrueVal.getResNo() + i),
2423                             SDValue(FalseVal.getNode(),
2424                                     FalseVal.getResNo() + i));
2425
2426   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2427                            DAG.getVTList(&ValueVTs[0], NumValues),
2428                            &Values[0], NumValues));
2429 }
2430
2431 void SelectionDAGBuilder::visitTrunc(const User &I) {
2432   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2433   SDValue N = getValue(I.getOperand(0));
2434   EVT DestVT = TLI.getValueType(I.getType());
2435   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2436 }
2437
2438 void SelectionDAGBuilder::visitZExt(const User &I) {
2439   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2440   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2441   SDValue N = getValue(I.getOperand(0));
2442   EVT DestVT = TLI.getValueType(I.getType());
2443   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N));
2444 }
2445
2446 void SelectionDAGBuilder::visitSExt(const User &I) {
2447   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2448   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2449   SDValue N = getValue(I.getOperand(0));
2450   EVT DestVT = TLI.getValueType(I.getType());
2451   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), DestVT, N));
2452 }
2453
2454 void SelectionDAGBuilder::visitFPTrunc(const User &I) {
2455   // FPTrunc is never a no-op cast, no need to check
2456   SDValue N = getValue(I.getOperand(0));
2457   EVT DestVT = TLI.getValueType(I.getType());
2458   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurDebugLoc(),
2459                            DestVT, N, DAG.getIntPtrConstant(0)));
2460 }
2461
2462 void SelectionDAGBuilder::visitFPExt(const User &I){
2463   // FPTrunc is never a no-op cast, no need to check
2464   SDValue N = getValue(I.getOperand(0));
2465   EVT DestVT = TLI.getValueType(I.getType());
2466   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurDebugLoc(), DestVT, N));
2467 }
2468
2469 void SelectionDAGBuilder::visitFPToUI(const User &I) {
2470   // FPToUI is never a no-op cast, no need to check
2471   SDValue N = getValue(I.getOperand(0));
2472   EVT DestVT = TLI.getValueType(I.getType());
2473   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurDebugLoc(), DestVT, N));
2474 }
2475
2476 void SelectionDAGBuilder::visitFPToSI(const User &I) {
2477   // FPToSI is never a no-op cast, no need to check
2478   SDValue N = getValue(I.getOperand(0));
2479   EVT DestVT = TLI.getValueType(I.getType());
2480   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurDebugLoc(), DestVT, N));
2481 }
2482
2483 void SelectionDAGBuilder::visitUIToFP(const User &I) {
2484   // UIToFP is never a no-op cast, no need to check
2485   SDValue N = getValue(I.getOperand(0));
2486   EVT DestVT = TLI.getValueType(I.getType());
2487   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurDebugLoc(), DestVT, N));
2488 }
2489
2490 void SelectionDAGBuilder::visitSIToFP(const User &I){
2491   // SIToFP is never a no-op cast, no need to check
2492   SDValue N = getValue(I.getOperand(0));
2493   EVT DestVT = TLI.getValueType(I.getType());
2494   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurDebugLoc(), DestVT, N));
2495 }
2496
2497 void SelectionDAGBuilder::visitPtrToInt(const User &I) {
2498   // What to do depends on the size of the integer and the size of the pointer.
2499   // We can either truncate, zero extend, or no-op, accordingly.
2500   SDValue N = getValue(I.getOperand(0));
2501   EVT DestVT = TLI.getValueType(I.getType());
2502   setValue(&I, DAG.getZExtOrTrunc(N, getCurDebugLoc(), DestVT));
2503 }
2504
2505 void SelectionDAGBuilder::visitIntToPtr(const User &I) {
2506   // What to do depends on the size of the integer and the size of the pointer.
2507   // We can either truncate, zero extend, or no-op, accordingly.
2508   SDValue N = getValue(I.getOperand(0));
2509   EVT DestVT = TLI.getValueType(I.getType());
2510   setValue(&I, DAG.getZExtOrTrunc(N, getCurDebugLoc(), DestVT));
2511 }
2512
2513 void SelectionDAGBuilder::visitBitCast(const User &I) {
2514   SDValue N = getValue(I.getOperand(0));
2515   EVT DestVT = TLI.getValueType(I.getType());
2516
2517   // BitCast assures us that source and destination are the same size so this is
2518   // either a BIT_CONVERT or a no-op.
2519   if (DestVT != N.getValueType())
2520     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
2521                              DestVT, N)); // convert types.
2522   else
2523     setValue(&I, N);            // noop cast.
2524 }
2525
2526 void SelectionDAGBuilder::visitInsertElement(const User &I) {
2527   SDValue InVec = getValue(I.getOperand(0));
2528   SDValue InVal = getValue(I.getOperand(1));
2529   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2530                               TLI.getPointerTy(),
2531                               getValue(I.getOperand(2)));
2532   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurDebugLoc(),
2533                            TLI.getValueType(I.getType()),
2534                            InVec, InVal, InIdx));
2535 }
2536
2537 void SelectionDAGBuilder::visitExtractElement(const User &I) {
2538   SDValue InVec = getValue(I.getOperand(0));
2539   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2540                               TLI.getPointerTy(),
2541                               getValue(I.getOperand(1)));
2542   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2543                            TLI.getValueType(I.getType()), InVec, InIdx));
2544 }
2545
2546 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2547 // from SIndx and increasing to the element length (undefs are allowed).
2548 static bool SequentialMask(SmallVectorImpl<int> &Mask, unsigned SIndx) {
2549   unsigned MaskNumElts = Mask.size();
2550   for (unsigned i = 0; i != MaskNumElts; ++i)
2551     if ((Mask[i] >= 0) && (Mask[i] != (int)(i + SIndx)))
2552       return false;
2553   return true;
2554 }
2555
2556 void SelectionDAGBuilder::visitShuffleVector(const User &I) {
2557   SmallVector<int, 8> Mask;
2558   SDValue Src1 = getValue(I.getOperand(0));
2559   SDValue Src2 = getValue(I.getOperand(1));
2560
2561   // Convert the ConstantVector mask operand into an array of ints, with -1
2562   // representing undef values.
2563   SmallVector<Constant*, 8> MaskElts;
2564   cast<Constant>(I.getOperand(2))->getVectorElements(MaskElts);
2565   unsigned MaskNumElts = MaskElts.size();
2566   for (unsigned i = 0; i != MaskNumElts; ++i) {
2567     if (isa<UndefValue>(MaskElts[i]))
2568       Mask.push_back(-1);
2569     else
2570       Mask.push_back(cast<ConstantInt>(MaskElts[i])->getSExtValue());
2571   }
2572
2573   EVT VT = TLI.getValueType(I.getType());
2574   EVT SrcVT = Src1.getValueType();
2575   unsigned SrcNumElts = SrcVT.getVectorNumElements();
2576
2577   if (SrcNumElts == MaskNumElts) {
2578     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2579                                       &Mask[0]));
2580     return;
2581   }
2582
2583   // Normalize the shuffle vector since mask and vector length don't match.
2584   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2585     // Mask is longer than the source vectors and is a multiple of the source
2586     // vectors.  We can use concatenate vector to make the mask and vectors
2587     // lengths match.
2588     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2589       // The shuffle is concatenating two vectors together.
2590       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2591                                VT, Src1, Src2));
2592       return;
2593     }
2594
2595     // Pad both vectors with undefs to make them the same length as the mask.
2596     unsigned NumConcat = MaskNumElts / SrcNumElts;
2597     bool Src1U = Src1.getOpcode() == ISD::UNDEF;
2598     bool Src2U = Src2.getOpcode() == ISD::UNDEF;
2599     SDValue UndefVal = DAG.getUNDEF(SrcVT);
2600
2601     SmallVector<SDValue, 8> MOps1(NumConcat, UndefVal);
2602     SmallVector<SDValue, 8> MOps2(NumConcat, UndefVal);
2603     MOps1[0] = Src1;
2604     MOps2[0] = Src2;
2605
2606     Src1 = Src1U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2607                                                   getCurDebugLoc(), VT,
2608                                                   &MOps1[0], NumConcat);
2609     Src2 = Src2U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2610                                                   getCurDebugLoc(), VT,
2611                                                   &MOps2[0], NumConcat);
2612
2613     // Readjust mask for new input vector length.
2614     SmallVector<int, 8> MappedOps;
2615     for (unsigned i = 0; i != MaskNumElts; ++i) {
2616       int Idx = Mask[i];
2617       if (Idx < (int)SrcNumElts)
2618         MappedOps.push_back(Idx);
2619       else
2620         MappedOps.push_back(Idx + MaskNumElts - SrcNumElts);
2621     }
2622
2623     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2624                                       &MappedOps[0]));
2625     return;
2626   }
2627
2628   if (SrcNumElts > MaskNumElts) {
2629     // Analyze the access pattern of the vector to see if we can extract
2630     // two subvectors and do the shuffle. The analysis is done by calculating
2631     // the range of elements the mask access on both vectors.
2632     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2633     int MaxRange[2] = {-1, -1};
2634
2635     for (unsigned i = 0; i != MaskNumElts; ++i) {
2636       int Idx = Mask[i];
2637       int Input = 0;
2638       if (Idx < 0)
2639         continue;
2640
2641       if (Idx >= (int)SrcNumElts) {
2642         Input = 1;
2643         Idx -= SrcNumElts;
2644       }
2645       if (Idx > MaxRange[Input])
2646         MaxRange[Input] = Idx;
2647       if (Idx < MinRange[Input])
2648         MinRange[Input] = Idx;
2649     }
2650
2651     // Check if the access is smaller than the vector size and can we find
2652     // a reasonable extract index.
2653     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not
2654                                  // Extract.
2655     int StartIdx[2];  // StartIdx to extract from
2656     for (int Input=0; Input < 2; ++Input) {
2657       if (MinRange[Input] == (int)(SrcNumElts+1) && MaxRange[Input] == -1) {
2658         RangeUse[Input] = 0; // Unused
2659         StartIdx[Input] = 0;
2660       } else if (MaxRange[Input] - MinRange[Input] < (int)MaskNumElts) {
2661         // Fits within range but we should see if we can find a good
2662         // start index that is a multiple of the mask length.
2663         if (MaxRange[Input] < (int)MaskNumElts) {
2664           RangeUse[Input] = 1; // Extract from beginning of the vector
2665           StartIdx[Input] = 0;
2666         } else {
2667           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2668           if (MaxRange[Input] - StartIdx[Input] < (int)MaskNumElts &&
2669               StartIdx[Input] + MaskNumElts < SrcNumElts)
2670             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2671         }
2672       }
2673     }
2674
2675     if (RangeUse[0] == 0 && RangeUse[1] == 0) {
2676       setValue(&I, DAG.getUNDEF(VT)); // Vectors are not used.
2677       return;
2678     }
2679     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2680       // Extract appropriate subvector and generate a vector shuffle
2681       for (int Input=0; Input < 2; ++Input) {
2682         SDValue &Src = Input == 0 ? Src1 : Src2;
2683         if (RangeUse[Input] == 0)
2684           Src = DAG.getUNDEF(VT);
2685         else
2686           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, getCurDebugLoc(), VT,
2687                             Src, DAG.getIntPtrConstant(StartIdx[Input]));
2688       }
2689
2690       // Calculate new mask.
2691       SmallVector<int, 8> MappedOps;
2692       for (unsigned i = 0; i != MaskNumElts; ++i) {
2693         int Idx = Mask[i];
2694         if (Idx < 0)
2695           MappedOps.push_back(Idx);
2696         else if (Idx < (int)SrcNumElts)
2697           MappedOps.push_back(Idx - StartIdx[0]);
2698         else
2699           MappedOps.push_back(Idx - SrcNumElts - StartIdx[1] + MaskNumElts);
2700       }
2701
2702       setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2703                                         &MappedOps[0]));
2704       return;
2705     }
2706   }
2707
2708   // We can't use either concat vectors or extract subvectors so fall back to
2709   // replacing the shuffle with extract and build vector.
2710   // to insert and build vector.
2711   EVT EltVT = VT.getVectorElementType();
2712   EVT PtrVT = TLI.getPointerTy();
2713   SmallVector<SDValue,8> Ops;
2714   for (unsigned i = 0; i != MaskNumElts; ++i) {
2715     if (Mask[i] < 0) {
2716       Ops.push_back(DAG.getUNDEF(EltVT));
2717     } else {
2718       int Idx = Mask[i];
2719       SDValue Res;
2720
2721       if (Idx < (int)SrcNumElts)
2722         Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2723                           EltVT, Src1, DAG.getConstant(Idx, PtrVT));
2724       else
2725         Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2726                           EltVT, Src2,
2727                           DAG.getConstant(Idx - SrcNumElts, PtrVT));
2728
2729       Ops.push_back(Res);
2730     }
2731   }
2732
2733   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
2734                            VT, &Ops[0], Ops.size()));
2735 }
2736
2737 void SelectionDAGBuilder::visitInsertValue(const InsertValueInst &I) {
2738   const Value *Op0 = I.getOperand(0);
2739   const Value *Op1 = I.getOperand(1);
2740   const Type *AggTy = I.getType();
2741   const Type *ValTy = Op1->getType();
2742   bool IntoUndef = isa<UndefValue>(Op0);
2743   bool FromUndef = isa<UndefValue>(Op1);
2744
2745   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.idx_begin(), I.idx_end());
2746
2747   SmallVector<EVT, 4> AggValueVTs;
2748   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2749   SmallVector<EVT, 4> ValValueVTs;
2750   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2751
2752   unsigned NumAggValues = AggValueVTs.size();
2753   unsigned NumValValues = ValValueVTs.size();
2754   SmallVector<SDValue, 4> Values(NumAggValues);
2755
2756   SDValue Agg = getValue(Op0);
2757   SDValue Val = getValue(Op1);
2758   unsigned i = 0;
2759   // Copy the beginning value(s) from the original aggregate.
2760   for (; i != LinearIndex; ++i)
2761     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2762                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2763   // Copy values from the inserted value(s).
2764   for (; i != LinearIndex + NumValValues; ++i)
2765     Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2766                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2767   // Copy remaining value(s) from the original aggregate.
2768   for (; i != NumAggValues; ++i)
2769     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2770                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2771
2772   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2773                            DAG.getVTList(&AggValueVTs[0], NumAggValues),
2774                            &Values[0], NumAggValues));
2775 }
2776
2777 void SelectionDAGBuilder::visitExtractValue(const ExtractValueInst &I) {
2778   const Value *Op0 = I.getOperand(0);
2779   const Type *AggTy = Op0->getType();
2780   const Type *ValTy = I.getType();
2781   bool OutOfUndef = isa<UndefValue>(Op0);
2782
2783   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.idx_begin(), I.idx_end());
2784
2785   SmallVector<EVT, 4> ValValueVTs;
2786   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2787
2788   unsigned NumValValues = ValValueVTs.size();
2789   SmallVector<SDValue, 4> Values(NumValValues);
2790
2791   SDValue Agg = getValue(Op0);
2792   // Copy out the selected value(s).
2793   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2794     Values[i - LinearIndex] =
2795       OutOfUndef ?
2796         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2797         SDValue(Agg.getNode(), Agg.getResNo() + i);
2798
2799   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2800                            DAG.getVTList(&ValValueVTs[0], NumValValues),
2801                            &Values[0], NumValValues));
2802 }
2803
2804 void SelectionDAGBuilder::visitGetElementPtr(const User &I) {
2805   SDValue N = getValue(I.getOperand(0));
2806   const Type *Ty = I.getOperand(0)->getType();
2807
2808   for (GetElementPtrInst::const_op_iterator OI = I.op_begin()+1, E = I.op_end();
2809        OI != E; ++OI) {
2810     const Value *Idx = *OI;
2811     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2812       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2813       if (Field) {
2814         // N = N + Offset
2815         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2816         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2817                         DAG.getIntPtrConstant(Offset));
2818       }
2819
2820       Ty = StTy->getElementType(Field);
2821     } else {
2822       Ty = cast<SequentialType>(Ty)->getElementType();
2823
2824       // If this is a constant subscript, handle it quickly.
2825       if (const ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2826         if (CI->isZero()) continue;
2827         uint64_t Offs =
2828             TD->getTypeAllocSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2829         SDValue OffsVal;
2830         EVT PTy = TLI.getPointerTy();
2831         unsigned PtrBits = PTy.getSizeInBits();
2832         if (PtrBits < 64)
2833           OffsVal = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2834                                 TLI.getPointerTy(),
2835                                 DAG.getConstant(Offs, MVT::i64));
2836         else
2837           OffsVal = DAG.getIntPtrConstant(Offs);
2838
2839         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2840                         OffsVal);
2841         continue;
2842       }
2843
2844       // N = N + Idx * ElementSize;
2845       APInt ElementSize = APInt(TLI.getPointerTy().getSizeInBits(),
2846                                 TD->getTypeAllocSize(Ty));
2847       SDValue IdxN = getValue(Idx);
2848
2849       // If the index is smaller or larger than intptr_t, truncate or extend
2850       // it.
2851       IdxN = DAG.getSExtOrTrunc(IdxN, getCurDebugLoc(), N.getValueType());
2852
2853       // If this is a multiply by a power of two, turn it into a shl
2854       // immediately.  This is a very common case.
2855       if (ElementSize != 1) {
2856         if (ElementSize.isPowerOf2()) {
2857           unsigned Amt = ElementSize.logBase2();
2858           IdxN = DAG.getNode(ISD::SHL, getCurDebugLoc(),
2859                              N.getValueType(), IdxN,
2860                              DAG.getConstant(Amt, TLI.getPointerTy()));
2861         } else {
2862           SDValue Scale = DAG.getConstant(ElementSize, TLI.getPointerTy());
2863           IdxN = DAG.getNode(ISD::MUL, getCurDebugLoc(),
2864                              N.getValueType(), IdxN, Scale);
2865         }
2866       }
2867
2868       N = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2869                       N.getValueType(), N, IdxN);
2870     }
2871   }
2872
2873   setValue(&I, N);
2874 }
2875
2876 void SelectionDAGBuilder::visitAlloca(const AllocaInst &I) {
2877   // If this is a fixed sized alloca in the entry block of the function,
2878   // allocate it statically on the stack.
2879   if (FuncInfo.StaticAllocaMap.count(&I))
2880     return;   // getValue will auto-populate this.
2881
2882   const Type *Ty = I.getAllocatedType();
2883   uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
2884   unsigned Align =
2885     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2886              I.getAlignment());
2887
2888   SDValue AllocSize = getValue(I.getArraySize());
2889
2890   EVT IntPtr = TLI.getPointerTy();
2891   if (AllocSize.getValueType() != IntPtr)
2892     AllocSize = DAG.getZExtOrTrunc(AllocSize, getCurDebugLoc(), IntPtr);
2893
2894   AllocSize = DAG.getNode(ISD::MUL, getCurDebugLoc(), IntPtr,
2895                           AllocSize,
2896                           DAG.getConstant(TySize, IntPtr));
2897
2898   // Handle alignment.  If the requested alignment is less than or equal to
2899   // the stack alignment, ignore it.  If the size is greater than or equal to
2900   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2901   unsigned StackAlign = TM.getFrameInfo()->getStackAlignment();
2902   if (Align <= StackAlign)
2903     Align = 0;
2904
2905   // Round the size of the allocation up to the stack alignment size
2906   // by add SA-1 to the size.
2907   AllocSize = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2908                           AllocSize.getValueType(), AllocSize,
2909                           DAG.getIntPtrConstant(StackAlign-1));
2910
2911   // Mask out the low bits for alignment purposes.
2912   AllocSize = DAG.getNode(ISD::AND, getCurDebugLoc(),
2913                           AllocSize.getValueType(), AllocSize,
2914                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2915
2916   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2917   SDVTList VTs = DAG.getVTList(AllocSize.getValueType(), MVT::Other);
2918   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurDebugLoc(),
2919                             VTs, Ops, 3);
2920   setValue(&I, DSA);
2921   DAG.setRoot(DSA.getValue(1));
2922
2923   // Inform the Frame Information that we have just allocated a variable-sized
2924   // object.
2925   FuncInfo.MF->getFrameInfo()->CreateVariableSizedObject(Align ? Align : 1);
2926 }
2927
2928 void SelectionDAGBuilder::visitLoad(const LoadInst &I) {
2929   const Value *SV = I.getOperand(0);
2930   SDValue Ptr = getValue(SV);
2931
2932   const Type *Ty = I.getType();
2933
2934   bool isVolatile = I.isVolatile();
2935   bool isNonTemporal = I.getMetadata("nontemporal") != 0;
2936   unsigned Alignment = I.getAlignment();
2937   const MDNode *TBAAInfo = I.getMetadata(LLVMContext::MD_tbaa);
2938
2939   SmallVector<EVT, 4> ValueVTs;
2940   SmallVector<uint64_t, 4> Offsets;
2941   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2942   unsigned NumValues = ValueVTs.size();
2943   if (NumValues == 0)
2944     return;
2945
2946   SDValue Root;
2947   bool ConstantMemory = false;
2948   if (I.isVolatile())
2949     // Serialize volatile loads with other side effects.
2950     Root = getRoot();
2951   else if (AA->pointsToConstantMemory(
2952              AliasAnalysis::Location(SV, AA->getTypeStoreSize(Ty), TBAAInfo))) {
2953     // Do not serialize (non-volatile) loads of constant memory with anything.
2954     Root = DAG.getEntryNode();
2955     ConstantMemory = true;
2956   } else {
2957     // Do not serialize non-volatile loads against each other.
2958     Root = DAG.getRoot();
2959   }
2960
2961   SmallVector<SDValue, 4> Values(NumValues);
2962   SmallVector<SDValue, 4> Chains(NumValues);
2963   EVT PtrVT = Ptr.getValueType();
2964   for (unsigned i = 0; i != NumValues; ++i) {
2965     SDValue A = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2966                             PtrVT, Ptr,
2967                             DAG.getConstant(Offsets[i], PtrVT));
2968     SDValue L = DAG.getLoad(ValueVTs[i], getCurDebugLoc(), Root,
2969                             A, MachinePointerInfo(SV, Offsets[i]), isVolatile,
2970                             isNonTemporal, Alignment, TBAAInfo);
2971
2972     Values[i] = L;
2973     Chains[i] = L.getValue(1);
2974   }
2975
2976   if (!ConstantMemory) {
2977     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
2978                                 MVT::Other, &Chains[0], NumValues);
2979     if (isVolatile)
2980       DAG.setRoot(Chain);
2981     else
2982       PendingLoads.push_back(Chain);
2983   }
2984
2985   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2986                            DAG.getVTList(&ValueVTs[0], NumValues),
2987                            &Values[0], NumValues));
2988 }
2989
2990 void SelectionDAGBuilder::visitStore(const StoreInst &I) {
2991   const Value *SrcV = I.getOperand(0);
2992   const Value *PtrV = I.getOperand(1);
2993
2994   SmallVector<EVT, 4> ValueVTs;
2995   SmallVector<uint64_t, 4> Offsets;
2996   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
2997   unsigned NumValues = ValueVTs.size();
2998   if (NumValues == 0)
2999     return;
3000
3001   // Get the lowered operands. Note that we do this after
3002   // checking if NumResults is zero, because with zero results
3003   // the operands won't have values in the map.
3004   SDValue Src = getValue(SrcV);
3005   SDValue Ptr = getValue(PtrV);
3006
3007   SDValue Root = getRoot();
3008   SmallVector<SDValue, 4> Chains(NumValues);
3009   EVT PtrVT = Ptr.getValueType();
3010   bool isVolatile = I.isVolatile();
3011   bool isNonTemporal = I.getMetadata("nontemporal") != 0;
3012   unsigned Alignment = I.getAlignment();
3013   const MDNode *TBAAInfo = I.getMetadata(LLVMContext::MD_tbaa);
3014
3015   for (unsigned i = 0; i != NumValues; ++i) {
3016     SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(), PtrVT, Ptr,
3017                               DAG.getConstant(Offsets[i], PtrVT));
3018     Chains[i] = DAG.getStore(Root, getCurDebugLoc(),
3019                              SDValue(Src.getNode(), Src.getResNo() + i),
3020                              Add, MachinePointerInfo(PtrV, Offsets[i]),
3021                              isVolatile, isNonTemporal, Alignment, TBAAInfo);
3022   }
3023
3024   DAG.setRoot(DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
3025                           MVT::Other, &Chains[0], NumValues));
3026 }
3027
3028 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
3029 /// node.
3030 void SelectionDAGBuilder::visitTargetIntrinsic(const CallInst &I,
3031                                                unsigned Intrinsic) {
3032   bool HasChain = !I.doesNotAccessMemory();
3033   bool OnlyLoad = HasChain && I.onlyReadsMemory();
3034
3035   // Build the operand list.
3036   SmallVector<SDValue, 8> Ops;
3037   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
3038     if (OnlyLoad) {
3039       // We don't need to serialize loads against other loads.
3040       Ops.push_back(DAG.getRoot());
3041     } else {
3042       Ops.push_back(getRoot());
3043     }
3044   }
3045
3046   // Info is set by getTgtMemInstrinsic
3047   TargetLowering::IntrinsicInfo Info;
3048   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
3049
3050   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
3051   if (!IsTgtIntrinsic || Info.opc == ISD::INTRINSIC_VOID ||
3052       Info.opc == ISD::INTRINSIC_W_CHAIN)
3053     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
3054
3055   // Add all operands of the call to the operand list.
3056   for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
3057     SDValue Op = getValue(I.getArgOperand(i));
3058     assert(TLI.isTypeLegal(Op.getValueType()) &&
3059            "Intrinsic uses a non-legal type?");
3060     Ops.push_back(Op);
3061   }
3062
3063   SmallVector<EVT, 4> ValueVTs;
3064   ComputeValueVTs(TLI, I.getType(), ValueVTs);
3065 #ifndef NDEBUG
3066   for (unsigned Val = 0, E = ValueVTs.size(); Val != E; ++Val) {
3067     assert(TLI.isTypeLegal(ValueVTs[Val]) &&
3068            "Intrinsic uses a non-legal type?");
3069   }
3070 #endif // NDEBUG
3071
3072   if (HasChain)
3073     ValueVTs.push_back(MVT::Other);
3074
3075   SDVTList VTs = DAG.getVTList(ValueVTs.data(), ValueVTs.size());
3076
3077   // Create the node.
3078   SDValue Result;
3079   if (IsTgtIntrinsic) {
3080     // This is target intrinsic that touches memory
3081     Result = DAG.getMemIntrinsicNode(Info.opc, getCurDebugLoc(),
3082                                      VTs, &Ops[0], Ops.size(),
3083                                      Info.memVT,
3084                                    MachinePointerInfo(Info.ptrVal, Info.offset),
3085                                      Info.align, Info.vol,
3086                                      Info.readMem, Info.writeMem);
3087   } else if (!HasChain) {
3088     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurDebugLoc(),
3089                          VTs, &Ops[0], Ops.size());
3090   } else if (!I.getType()->isVoidTy()) {
3091     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurDebugLoc(),
3092                          VTs, &Ops[0], Ops.size());
3093   } else {
3094     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurDebugLoc(),
3095                          VTs, &Ops[0], Ops.size());
3096   }
3097
3098   if (HasChain) {
3099     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
3100     if (OnlyLoad)
3101       PendingLoads.push_back(Chain);
3102     else
3103       DAG.setRoot(Chain);
3104   }
3105
3106   if (!I.getType()->isVoidTy()) {
3107     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
3108       EVT VT = TLI.getValueType(PTy);
3109       Result = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(), VT, Result);
3110     }
3111
3112     setValue(&I, Result);
3113   }
3114 }
3115
3116 /// GetSignificand - Get the significand and build it into a floating-point
3117 /// number with exponent of 1:
3118 ///
3119 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3120 ///
3121 /// where Op is the hexidecimal representation of floating point value.
3122 static SDValue
3123 GetSignificand(SelectionDAG &DAG, SDValue Op, DebugLoc dl) {
3124   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3125                            DAG.getConstant(0x007fffff, MVT::i32));
3126   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3127                            DAG.getConstant(0x3f800000, MVT::i32));
3128   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t2);
3129 }
3130
3131 /// GetExponent - Get the exponent:
3132 ///
3133 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3134 ///
3135 /// where Op is the hexidecimal representation of floating point value.
3136 static SDValue
3137 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3138             DebugLoc dl) {
3139   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3140                            DAG.getConstant(0x7f800000, MVT::i32));
3141   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3142                            DAG.getConstant(23, TLI.getPointerTy()));
3143   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3144                            DAG.getConstant(127, MVT::i32));
3145   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3146 }
3147
3148 /// getF32Constant - Get 32-bit floating point constant.
3149 static SDValue
3150 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3151   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
3152 }
3153
3154 /// Inlined utility function to implement binary input atomic intrinsics for
3155 /// visitIntrinsicCall: I is a call instruction
3156 ///                     Op is the associated NodeType for I
3157 const char *
3158 SelectionDAGBuilder::implVisitBinaryAtomic(const CallInst& I,
3159                                            ISD::NodeType Op) {
3160   SDValue Root = getRoot();
3161   SDValue L =
3162     DAG.getAtomic(Op, getCurDebugLoc(),
3163                   getValue(I.getArgOperand(1)).getValueType().getSimpleVT(),
3164                   Root,
3165                   getValue(I.getArgOperand(0)),
3166                   getValue(I.getArgOperand(1)),
3167                   I.getArgOperand(0));
3168   setValue(&I, L);
3169   DAG.setRoot(L.getValue(1));
3170   return 0;
3171 }
3172
3173 // implVisitAluOverflow - Lower arithmetic overflow instrinsics.
3174 const char *
3175 SelectionDAGBuilder::implVisitAluOverflow(const CallInst &I, ISD::NodeType Op) {
3176   SDValue Op1 = getValue(I.getArgOperand(0));
3177   SDValue Op2 = getValue(I.getArgOperand(1));
3178
3179   SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i1);
3180   setValue(&I, DAG.getNode(Op, getCurDebugLoc(), VTs, Op1, Op2));
3181   return 0;
3182 }
3183
3184 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
3185 /// limited-precision mode.
3186 void
3187 SelectionDAGBuilder::visitExp(const CallInst &I) {
3188   SDValue result;
3189   DebugLoc dl = getCurDebugLoc();
3190
3191   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3192       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3193     SDValue Op = getValue(I.getArgOperand(0));
3194
3195     // Put the exponent in the right bit position for later addition to the
3196     // final result:
3197     //
3198     //   #define LOG2OFe 1.4426950f
3199     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
3200     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3201                              getF32Constant(DAG, 0x3fb8aa3b));
3202     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3203
3204     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
3205     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3206     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3207
3208     //   IntegerPartOfX <<= 23;
3209     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3210                                  DAG.getConstant(23, TLI.getPointerTy()));
3211
3212     if (LimitFloatPrecision <= 6) {
3213       // For floating-point precision of 6:
3214       //
3215       //   TwoToFractionalPartOfX =
3216       //     0.997535578f +
3217       //       (0.735607626f + 0.252464424f * x) * x;
3218       //
3219       // error 0.0144103317, which is 6 bits
3220       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3221                                getF32Constant(DAG, 0x3e814304));
3222       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3223                                getF32Constant(DAG, 0x3f3c50c8));
3224       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3225       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3226                                getF32Constant(DAG, 0x3f7f5e7e));
3227       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t5);
3228
3229       // Add the exponent into the result in integer domain.
3230       SDValue t6 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3231                                TwoToFracPartOfX, IntegerPartOfX);
3232
3233       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t6);
3234     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3235       // For floating-point precision of 12:
3236       //
3237       //   TwoToFractionalPartOfX =
3238       //     0.999892986f +
3239       //       (0.696457318f +
3240       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3241       //
3242       // 0.000107046256 error, which is 13 to 14 bits
3243       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3244                                getF32Constant(DAG, 0x3da235e3));
3245       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3246                                getF32Constant(DAG, 0x3e65b8f3));
3247       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3248       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3249                                getF32Constant(DAG, 0x3f324b07));
3250       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3251       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3252                                getF32Constant(DAG, 0x3f7ff8fd));
3253       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t7);
3254
3255       // Add the exponent into the result in integer domain.
3256       SDValue t8 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3257                                TwoToFracPartOfX, IntegerPartOfX);
3258
3259       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t8);
3260     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3261       // For floating-point precision of 18:
3262       //
3263       //   TwoToFractionalPartOfX =
3264       //     0.999999982f +
3265       //       (0.693148872f +
3266       //         (0.240227044f +
3267       //           (0.554906021e-1f +
3268       //             (0.961591928e-2f +
3269       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3270       //
3271       // error 2.47208000*10^(-7), which is better than 18 bits
3272       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3273                                getF32Constant(DAG, 0x3924b03e));
3274       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3275                                getF32Constant(DAG, 0x3ab24b87));
3276       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3277       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3278                                getF32Constant(DAG, 0x3c1d8c17));
3279       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3280       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3281                                getF32Constant(DAG, 0x3d634a1d));
3282       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3283       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3284                                getF32Constant(DAG, 0x3e75fe14));
3285       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3286       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3287                                 getF32Constant(DAG, 0x3f317234));
3288       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3289       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3290                                 getF32Constant(DAG, 0x3f800000));
3291       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,
3292                                              MVT::i32, t13);
3293
3294       // Add the exponent into the result in integer domain.
3295       SDValue t14 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3296                                 TwoToFracPartOfX, IntegerPartOfX);
3297
3298       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t14);
3299     }
3300   } else {
3301     // No special expansion.
3302     result = DAG.getNode(ISD::FEXP, dl,
3303                          getValue(I.getArgOperand(0)).getValueType(),
3304                          getValue(I.getArgOperand(0)));
3305   }
3306
3307   setValue(&I, result);
3308 }
3309
3310 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3311 /// limited-precision mode.
3312 void
3313 SelectionDAGBuilder::visitLog(const CallInst &I) {
3314   SDValue result;
3315   DebugLoc dl = getCurDebugLoc();
3316
3317   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3318       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3319     SDValue Op = getValue(I.getArgOperand(0));
3320     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3321
3322     // Scale the exponent by log(2) [0.69314718f].
3323     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3324     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3325                                         getF32Constant(DAG, 0x3f317218));
3326
3327     // Get the significand and build it into a floating-point number with
3328     // exponent of 1.
3329     SDValue X = GetSignificand(DAG, Op1, dl);
3330
3331     if (LimitFloatPrecision <= 6) {
3332       // For floating-point precision of 6:
3333       //
3334       //   LogofMantissa =
3335       //     -1.1609546f +
3336       //       (1.4034025f - 0.23903021f * x) * x;
3337       //
3338       // error 0.0034276066, which is better than 8 bits
3339       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3340                                getF32Constant(DAG, 0xbe74c456));
3341       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3342                                getF32Constant(DAG, 0x3fb3a2b1));
3343       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3344       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3345                                           getF32Constant(DAG, 0x3f949a29));
3346
3347       result = DAG.getNode(ISD::FADD, dl,
3348                            MVT::f32, LogOfExponent, LogOfMantissa);
3349     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3350       // For floating-point precision of 12:
3351       //
3352       //   LogOfMantissa =
3353       //     -1.7417939f +
3354       //       (2.8212026f +
3355       //         (-1.4699568f +
3356       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3357       //
3358       // error 0.000061011436, which is 14 bits
3359       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3360                                getF32Constant(DAG, 0xbd67b6d6));
3361       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3362                                getF32Constant(DAG, 0x3ee4f4b8));
3363       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3364       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3365                                getF32Constant(DAG, 0x3fbc278b));
3366       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3367       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3368                                getF32Constant(DAG, 0x40348e95));
3369       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3370       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3371                                           getF32Constant(DAG, 0x3fdef31a));
3372
3373       result = DAG.getNode(ISD::FADD, dl,
3374                            MVT::f32, LogOfExponent, LogOfMantissa);
3375     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3376       // For floating-point precision of 18:
3377       //
3378       //   LogOfMantissa =
3379       //     -2.1072184f +
3380       //       (4.2372794f +
3381       //         (-3.7029485f +
3382       //           (2.2781945f +
3383       //             (-0.87823314f +
3384       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3385       //
3386       // error 0.0000023660568, which is better than 18 bits
3387       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3388                                getF32Constant(DAG, 0xbc91e5ac));
3389       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3390                                getF32Constant(DAG, 0x3e4350aa));
3391       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3392       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3393                                getF32Constant(DAG, 0x3f60d3e3));
3394       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3395       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3396                                getF32Constant(DAG, 0x4011cdf0));
3397       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3398       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3399                                getF32Constant(DAG, 0x406cfd1c));
3400       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3401       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3402                                getF32Constant(DAG, 0x408797cb));
3403       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3404       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3405                                           getF32Constant(DAG, 0x4006dcab));
3406
3407       result = DAG.getNode(ISD::FADD, dl,
3408                            MVT::f32, LogOfExponent, LogOfMantissa);
3409     }
3410   } else {
3411     // No special expansion.
3412     result = DAG.getNode(ISD::FLOG, dl,
3413                          getValue(I.getArgOperand(0)).getValueType(),
3414                          getValue(I.getArgOperand(0)));
3415   }
3416
3417   setValue(&I, result);
3418 }
3419
3420 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3421 /// limited-precision mode.
3422 void
3423 SelectionDAGBuilder::visitLog2(const CallInst &I) {
3424   SDValue result;
3425   DebugLoc dl = getCurDebugLoc();
3426
3427   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3428       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3429     SDValue Op = getValue(I.getArgOperand(0));
3430     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3431
3432     // Get the exponent.
3433     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3434
3435     // Get the significand and build it into a floating-point number with
3436     // exponent of 1.
3437     SDValue X = GetSignificand(DAG, Op1, dl);
3438
3439     // Different possible minimax approximations of significand in
3440     // floating-point for various degrees of accuracy over [1,2].
3441     if (LimitFloatPrecision <= 6) {
3442       // For floating-point precision of 6:
3443       //
3444       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3445       //
3446       // error 0.0049451742, which is more than 7 bits
3447       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3448                                getF32Constant(DAG, 0xbeb08fe0));
3449       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3450                                getF32Constant(DAG, 0x40019463));
3451       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3452       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3453                                            getF32Constant(DAG, 0x3fd6633d));
3454
3455       result = DAG.getNode(ISD::FADD, dl,
3456                            MVT::f32, LogOfExponent, Log2ofMantissa);
3457     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3458       // For floating-point precision of 12:
3459       //
3460       //   Log2ofMantissa =
3461       //     -2.51285454f +
3462       //       (4.07009056f +
3463       //         (-2.12067489f +
3464       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3465       //
3466       // error 0.0000876136000, which is better than 13 bits
3467       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3468                                getF32Constant(DAG, 0xbda7262e));
3469       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3470                                getF32Constant(DAG, 0x3f25280b));
3471       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3472       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3473                                getF32Constant(DAG, 0x4007b923));
3474       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3475       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3476                                getF32Constant(DAG, 0x40823e2f));
3477       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3478       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3479                                            getF32Constant(DAG, 0x4020d29c));
3480
3481       result = DAG.getNode(ISD::FADD, dl,
3482                            MVT::f32, LogOfExponent, Log2ofMantissa);
3483     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3484       // For floating-point precision of 18:
3485       //
3486       //   Log2ofMantissa =
3487       //     -3.0400495f +
3488       //       (6.1129976f +
3489       //         (-5.3420409f +
3490       //           (3.2865683f +
3491       //             (-1.2669343f +
3492       //               (0.27515199f -
3493       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3494       //
3495       // error 0.0000018516, which is better than 18 bits
3496       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3497                                getF32Constant(DAG, 0xbcd2769e));
3498       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3499                                getF32Constant(DAG, 0x3e8ce0b9));
3500       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3501       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3502                                getF32Constant(DAG, 0x3fa22ae7));
3503       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3504       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3505                                getF32Constant(DAG, 0x40525723));
3506       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3507       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3508                                getF32Constant(DAG, 0x40aaf200));
3509       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3510       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3511                                getF32Constant(DAG, 0x40c39dad));
3512       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3513       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3514                                            getF32Constant(DAG, 0x4042902c));
3515
3516       result = DAG.getNode(ISD::FADD, dl,
3517                            MVT::f32, LogOfExponent, Log2ofMantissa);
3518     }
3519   } else {
3520     // No special expansion.
3521     result = DAG.getNode(ISD::FLOG2, dl,
3522                          getValue(I.getArgOperand(0)).getValueType(),
3523                          getValue(I.getArgOperand(0)));
3524   }
3525
3526   setValue(&I, result);
3527 }
3528
3529 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3530 /// limited-precision mode.
3531 void
3532 SelectionDAGBuilder::visitLog10(const CallInst &I) {
3533   SDValue result;
3534   DebugLoc dl = getCurDebugLoc();
3535
3536   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3537       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3538     SDValue Op = getValue(I.getArgOperand(0));
3539     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3540
3541     // Scale the exponent by log10(2) [0.30102999f].
3542     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3543     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3544                                         getF32Constant(DAG, 0x3e9a209a));
3545
3546     // Get the significand and build it into a floating-point number with
3547     // exponent of 1.
3548     SDValue X = GetSignificand(DAG, Op1, dl);
3549
3550     if (LimitFloatPrecision <= 6) {
3551       // For floating-point precision of 6:
3552       //
3553       //   Log10ofMantissa =
3554       //     -0.50419619f +
3555       //       (0.60948995f - 0.10380950f * x) * x;
3556       //
3557       // error 0.0014886165, which is 6 bits
3558       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3559                                getF32Constant(DAG, 0xbdd49a13));
3560       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3561                                getF32Constant(DAG, 0x3f1c0789));
3562       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3563       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3564                                             getF32Constant(DAG, 0x3f011300));
3565
3566       result = DAG.getNode(ISD::FADD, dl,
3567                            MVT::f32, LogOfExponent, Log10ofMantissa);
3568     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3569       // For floating-point precision of 12:
3570       //
3571       //   Log10ofMantissa =
3572       //     -0.64831180f +
3573       //       (0.91751397f +
3574       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3575       //
3576       // error 0.00019228036, which is better than 12 bits
3577       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3578                                getF32Constant(DAG, 0x3d431f31));
3579       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3580                                getF32Constant(DAG, 0x3ea21fb2));
3581       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3582       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3583                                getF32Constant(DAG, 0x3f6ae232));
3584       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3585       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3586                                             getF32Constant(DAG, 0x3f25f7c3));
3587
3588       result = DAG.getNode(ISD::FADD, dl,
3589                            MVT::f32, LogOfExponent, Log10ofMantissa);
3590     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3591       // For floating-point precision of 18:
3592       //
3593       //   Log10ofMantissa =
3594       //     -0.84299375f +
3595       //       (1.5327582f +
3596       //         (-1.0688956f +
3597       //           (0.49102474f +
3598       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3599       //
3600       // error 0.0000037995730, which is better than 18 bits
3601       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3602                                getF32Constant(DAG, 0x3c5d51ce));
3603       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3604                                getF32Constant(DAG, 0x3e00685a));
3605       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3606       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3607                                getF32Constant(DAG, 0x3efb6798));
3608       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3609       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3610                                getF32Constant(DAG, 0x3f88d192));
3611       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3612       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3613                                getF32Constant(DAG, 0x3fc4316c));
3614       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3615       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3616                                             getF32Constant(DAG, 0x3f57ce70));
3617
3618       result = DAG.getNode(ISD::FADD, dl,
3619                            MVT::f32, LogOfExponent, Log10ofMantissa);
3620     }
3621   } else {
3622     // No special expansion.
3623     result = DAG.getNode(ISD::FLOG10, dl,
3624                          getValue(I.getArgOperand(0)).getValueType(),
3625                          getValue(I.getArgOperand(0)));
3626   }
3627
3628   setValue(&I, result);
3629 }
3630
3631 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3632 /// limited-precision mode.
3633 void
3634 SelectionDAGBuilder::visitExp2(const CallInst &I) {
3635   SDValue result;
3636   DebugLoc dl = getCurDebugLoc();
3637
3638   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3639       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3640     SDValue Op = getValue(I.getArgOperand(0));
3641
3642     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, Op);
3643
3644     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3645     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3646     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, Op, t1);
3647
3648     //   IntegerPartOfX <<= 23;
3649     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3650                                  DAG.getConstant(23, TLI.getPointerTy()));
3651
3652     if (LimitFloatPrecision <= 6) {
3653       // For floating-point precision of 6:
3654       //
3655       //   TwoToFractionalPartOfX =
3656       //     0.997535578f +
3657       //       (0.735607626f + 0.252464424f * x) * x;
3658       //
3659       // error 0.0144103317, which is 6 bits
3660       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3661                                getF32Constant(DAG, 0x3e814304));
3662       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3663                                getF32Constant(DAG, 0x3f3c50c8));
3664       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3665       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3666                                getF32Constant(DAG, 0x3f7f5e7e));
3667       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3668       SDValue TwoToFractionalPartOfX =
3669         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3670
3671       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3672                            MVT::f32, TwoToFractionalPartOfX);
3673     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3674       // For floating-point precision of 12:
3675       //
3676       //   TwoToFractionalPartOfX =
3677       //     0.999892986f +
3678       //       (0.696457318f +
3679       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3680       //
3681       // error 0.000107046256, which is 13 to 14 bits
3682       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3683                                getF32Constant(DAG, 0x3da235e3));
3684       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3685                                getF32Constant(DAG, 0x3e65b8f3));
3686       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3687       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3688                                getF32Constant(DAG, 0x3f324b07));
3689       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3690       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3691                                getF32Constant(DAG, 0x3f7ff8fd));
3692       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3693       SDValue TwoToFractionalPartOfX =
3694         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3695
3696       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3697                            MVT::f32, TwoToFractionalPartOfX);
3698     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3699       // For floating-point precision of 18:
3700       //
3701       //   TwoToFractionalPartOfX =
3702       //     0.999999982f +
3703       //       (0.693148872f +
3704       //         (0.240227044f +
3705       //           (0.554906021e-1f +
3706       //             (0.961591928e-2f +
3707       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3708       // error 2.47208000*10^(-7), which is better than 18 bits
3709       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3710                                getF32Constant(DAG, 0x3924b03e));
3711       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3712                                getF32Constant(DAG, 0x3ab24b87));
3713       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3714       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3715                                getF32Constant(DAG, 0x3c1d8c17));
3716       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3717       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3718                                getF32Constant(DAG, 0x3d634a1d));
3719       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3720       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3721                                getF32Constant(DAG, 0x3e75fe14));
3722       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3723       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3724                                 getF32Constant(DAG, 0x3f317234));
3725       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3726       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3727                                 getF32Constant(DAG, 0x3f800000));
3728       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3729       SDValue TwoToFractionalPartOfX =
3730         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3731
3732       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3733                            MVT::f32, TwoToFractionalPartOfX);
3734     }
3735   } else {
3736     // No special expansion.
3737     result = DAG.getNode(ISD::FEXP2, dl,
3738                          getValue(I.getArgOperand(0)).getValueType(),
3739                          getValue(I.getArgOperand(0)));
3740   }
3741
3742   setValue(&I, result);
3743 }
3744
3745 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3746 /// limited-precision mode with x == 10.0f.
3747 void
3748 SelectionDAGBuilder::visitPow(const CallInst &I) {
3749   SDValue result;
3750   const Value *Val = I.getArgOperand(0);
3751   DebugLoc dl = getCurDebugLoc();
3752   bool IsExp10 = false;
3753
3754   if (getValue(Val).getValueType() == MVT::f32 &&
3755       getValue(I.getArgOperand(1)).getValueType() == MVT::f32 &&
3756       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3757     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3758       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3759         APFloat Ten(10.0f);
3760         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3761       }
3762     }
3763   }
3764
3765   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3766     SDValue Op = getValue(I.getArgOperand(1));
3767
3768     // Put the exponent in the right bit position for later addition to the
3769     // final result:
3770     //
3771     //   #define LOG2OF10 3.3219281f
3772     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3773     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3774                              getF32Constant(DAG, 0x40549a78));
3775     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3776
3777     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3778     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3779     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3780
3781     //   IntegerPartOfX <<= 23;
3782     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3783                                  DAG.getConstant(23, TLI.getPointerTy()));
3784
3785     if (LimitFloatPrecision <= 6) {
3786       // For floating-point precision of 6:
3787       //
3788       //   twoToFractionalPartOfX =
3789       //     0.997535578f +
3790       //       (0.735607626f + 0.252464424f * x) * x;
3791       //
3792       // error 0.0144103317, which is 6 bits
3793       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3794                                getF32Constant(DAG, 0x3e814304));
3795       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3796                                getF32Constant(DAG, 0x3f3c50c8));
3797       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3798       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3799                                getF32Constant(DAG, 0x3f7f5e7e));
3800       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3801       SDValue TwoToFractionalPartOfX =
3802         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3803
3804       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3805                            MVT::f32, TwoToFractionalPartOfX);
3806     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3807       // For floating-point precision of 12:
3808       //
3809       //   TwoToFractionalPartOfX =
3810       //     0.999892986f +
3811       //       (0.696457318f +
3812       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3813       //
3814       // error 0.000107046256, which is 13 to 14 bits
3815       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3816                                getF32Constant(DAG, 0x3da235e3));
3817       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3818                                getF32Constant(DAG, 0x3e65b8f3));
3819       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3820       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3821                                getF32Constant(DAG, 0x3f324b07));
3822       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3823       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3824                                getF32Constant(DAG, 0x3f7ff8fd));
3825       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3826       SDValue TwoToFractionalPartOfX =
3827         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3828
3829       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3830                            MVT::f32, TwoToFractionalPartOfX);
3831     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3832       // For floating-point precision of 18:
3833       //
3834       //   TwoToFractionalPartOfX =
3835       //     0.999999982f +
3836       //       (0.693148872f +
3837       //         (0.240227044f +
3838       //           (0.554906021e-1f +
3839       //             (0.961591928e-2f +
3840       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3841       // error 2.47208000*10^(-7), which is better than 18 bits
3842       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3843                                getF32Constant(DAG, 0x3924b03e));
3844       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3845                                getF32Constant(DAG, 0x3ab24b87));
3846       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3847       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3848                                getF32Constant(DAG, 0x3c1d8c17));
3849       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3850       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3851                                getF32Constant(DAG, 0x3d634a1d));
3852       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3853       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3854                                getF32Constant(DAG, 0x3e75fe14));
3855       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3856       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3857                                 getF32Constant(DAG, 0x3f317234));
3858       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3859       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3860                                 getF32Constant(DAG, 0x3f800000));
3861       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3862       SDValue TwoToFractionalPartOfX =
3863         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3864
3865       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3866                            MVT::f32, TwoToFractionalPartOfX);
3867     }
3868   } else {
3869     // No special expansion.
3870     result = DAG.getNode(ISD::FPOW, dl,
3871                          getValue(I.getArgOperand(0)).getValueType(),
3872                          getValue(I.getArgOperand(0)),
3873                          getValue(I.getArgOperand(1)));
3874   }
3875
3876   setValue(&I, result);
3877 }
3878
3879
3880 /// ExpandPowI - Expand a llvm.powi intrinsic.
3881 static SDValue ExpandPowI(DebugLoc DL, SDValue LHS, SDValue RHS,
3882                           SelectionDAG &DAG) {
3883   // If RHS is a constant, we can expand this out to a multiplication tree,
3884   // otherwise we end up lowering to a call to __powidf2 (for example).  When
3885   // optimizing for size, we only want to do this if the expansion would produce
3886   // a small number of multiplies, otherwise we do the full expansion.
3887   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3888     // Get the exponent as a positive value.
3889     unsigned Val = RHSC->getSExtValue();
3890     if ((int)Val < 0) Val = -Val;
3891
3892     // powi(x, 0) -> 1.0
3893     if (Val == 0)
3894       return DAG.getConstantFP(1.0, LHS.getValueType());
3895
3896     const Function *F = DAG.getMachineFunction().getFunction();
3897     if (!F->hasFnAttr(Attribute::OptimizeForSize) ||
3898         // If optimizing for size, don't insert too many multiplies.  This
3899         // inserts up to 5 multiplies.
3900         CountPopulation_32(Val)+Log2_32(Val) < 7) {
3901       // We use the simple binary decomposition method to generate the multiply
3902       // sequence.  There are more optimal ways to do this (for example,
3903       // powi(x,15) generates one more multiply than it should), but this has
3904       // the benefit of being both really simple and much better than a libcall.
3905       SDValue Res;  // Logically starts equal to 1.0
3906       SDValue CurSquare = LHS;
3907       while (Val) {
3908         if (Val & 1) {
3909           if (Res.getNode())
3910             Res = DAG.getNode(ISD::FMUL, DL,Res.getValueType(), Res, CurSquare);
3911           else
3912             Res = CurSquare;  // 1.0*CurSquare.
3913         }
3914
3915         CurSquare = DAG.getNode(ISD::FMUL, DL, CurSquare.getValueType(),
3916                                 CurSquare, CurSquare);
3917         Val >>= 1;
3918       }
3919
3920       // If the original was negative, invert the result, producing 1/(x*x*x).
3921       if (RHSC->getSExtValue() < 0)
3922         Res = DAG.getNode(ISD::FDIV, DL, LHS.getValueType(),
3923                           DAG.getConstantFP(1.0, LHS.getValueType()), Res);
3924       return Res;
3925     }
3926   }
3927
3928   // Otherwise, expand to a libcall.
3929   return DAG.getNode(ISD::FPOWI, DL, LHS.getValueType(), LHS, RHS);
3930 }
3931
3932 /// EmitFuncArgumentDbgValue - If the DbgValueInst is a dbg_value of a function
3933 /// argument, create the corresponding DBG_VALUE machine instruction for it now.
3934 /// At the end of instruction selection, they will be inserted to the entry BB.
3935 bool
3936 SelectionDAGBuilder::EmitFuncArgumentDbgValue(const Value *V, MDNode *Variable,
3937                                               int64_t Offset,
3938                                               const SDValue &N) {
3939   const Argument *Arg = dyn_cast<Argument>(V);
3940   if (!Arg)
3941     return false;
3942
3943   MachineFunction &MF = DAG.getMachineFunction();
3944   // Ignore inlined function arguments here.
3945   DIVariable DV(Variable);
3946   if (DV.isInlinedFnArgument(MF.getFunction()))
3947     return false;
3948
3949   MachineBasicBlock *MBB = FuncInfo.MBB;
3950   if (MBB != &MF.front())
3951     return false;
3952
3953   unsigned Reg = 0;
3954   if (Arg->hasByValAttr()) {
3955     // Byval arguments' frame index is recorded during argument lowering.
3956     // Use this info directly.
3957     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
3958     Reg = TRI->getFrameRegister(MF);
3959     Offset = FuncInfo.getByValArgumentFrameIndex(Arg);
3960     // If byval argument ofset is not recorded then ignore this.
3961     if (!Offset)
3962       Reg = 0;
3963   }
3964
3965   if (N.getNode() && N.getOpcode() == ISD::CopyFromReg) {
3966     Reg = cast<RegisterSDNode>(N.getOperand(1))->getReg();
3967     if (Reg && TargetRegisterInfo::isVirtualRegister(Reg)) {
3968       MachineRegisterInfo &RegInfo = MF.getRegInfo();
3969       unsigned PR = RegInfo.getLiveInPhysReg(Reg);
3970       if (PR)
3971         Reg = PR;
3972     }
3973   }
3974
3975   if (!Reg) {
3976     DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
3977     if (VMI == FuncInfo.ValueMap.end())
3978       return false;
3979     Reg = VMI->second;
3980   }
3981
3982   const TargetInstrInfo *TII = DAG.getTarget().getInstrInfo();
3983   MachineInstrBuilder MIB = BuildMI(MF, getCurDebugLoc(),
3984                                     TII->get(TargetOpcode::DBG_VALUE))
3985     .addReg(Reg, RegState::Debug).addImm(Offset).addMetadata(Variable);
3986   FuncInfo.ArgDbgValues.push_back(&*MIB);
3987   return true;
3988 }
3989
3990 // VisualStudio defines setjmp as _setjmp
3991 #if defined(_MSC_VER) && defined(setjmp) && \
3992                          !defined(setjmp_undefined_for_msvc)
3993 #  pragma push_macro("setjmp")
3994 #  undef setjmp
3995 #  define setjmp_undefined_for_msvc
3996 #endif
3997
3998 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
3999 /// we want to emit this as a call to a named external function, return the name
4000 /// otherwise lower it and return null.
4001 const char *
4002 SelectionDAGBuilder::visitIntrinsicCall(const CallInst &I, unsigned Intrinsic) {
4003   DebugLoc dl = getCurDebugLoc();
4004   SDValue Res;
4005
4006   switch (Intrinsic) {
4007   default:
4008     // By default, turn this into a target intrinsic node.
4009     visitTargetIntrinsic(I, Intrinsic);
4010     return 0;
4011   case Intrinsic::vastart:  visitVAStart(I); return 0;
4012   case Intrinsic::vaend:    visitVAEnd(I); return 0;
4013   case Intrinsic::vacopy:   visitVACopy(I); return 0;
4014   case Intrinsic::returnaddress:
4015     setValue(&I, DAG.getNode(ISD::RETURNADDR, dl, TLI.getPointerTy(),
4016                              getValue(I.getArgOperand(0))));
4017     return 0;
4018   case Intrinsic::frameaddress:
4019     setValue(&I, DAG.getNode(ISD::FRAMEADDR, dl, TLI.getPointerTy(),
4020                              getValue(I.getArgOperand(0))));
4021     return 0;
4022   case Intrinsic::setjmp:
4023     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
4024   case Intrinsic::longjmp:
4025     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
4026   case Intrinsic::memcpy: {
4027     // Assert for address < 256 since we support only user defined address
4028     // spaces.
4029     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4030            < 256 &&
4031            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4032            < 256 &&
4033            "Unknown address space");
4034     SDValue Op1 = getValue(I.getArgOperand(0));
4035     SDValue Op2 = getValue(I.getArgOperand(1));
4036     SDValue Op3 = getValue(I.getArgOperand(2));
4037     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4038     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4039     DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, isVol, false,
4040                               MachinePointerInfo(I.getArgOperand(0)),
4041                               MachinePointerInfo(I.getArgOperand(1))));
4042     return 0;
4043   }
4044   case Intrinsic::memset: {
4045     // Assert for address < 256 since we support only user defined address
4046     // spaces.
4047     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4048            < 256 &&
4049            "Unknown address space");
4050     SDValue Op1 = getValue(I.getArgOperand(0));
4051     SDValue Op2 = getValue(I.getArgOperand(1));
4052     SDValue Op3 = getValue(I.getArgOperand(2));
4053     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4054     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4055     DAG.setRoot(DAG.getMemset(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4056                               MachinePointerInfo(I.getArgOperand(0))));
4057     return 0;
4058   }
4059   case Intrinsic::memmove: {
4060     // Assert for address < 256 since we support only user defined address
4061     // spaces.
4062     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4063            < 256 &&
4064            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4065            < 256 &&
4066            "Unknown address space");
4067     SDValue Op1 = getValue(I.getArgOperand(0));
4068     SDValue Op2 = getValue(I.getArgOperand(1));
4069     SDValue Op3 = getValue(I.getArgOperand(2));
4070     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4071     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4072
4073     // If the source and destination are known to not be aliases, we can
4074     // lower memmove as memcpy.
4075     uint64_t Size = -1ULL;
4076     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
4077       Size = C->getZExtValue();
4078     if (AA->alias(I.getArgOperand(0), Size, I.getArgOperand(1), Size) ==
4079         AliasAnalysis::NoAlias) {
4080       DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4081                                 false, MachinePointerInfo(I.getArgOperand(0)),
4082                                 MachinePointerInfo(I.getArgOperand(1))));
4083       return 0;
4084     }
4085
4086     DAG.setRoot(DAG.getMemmove(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4087                                MachinePointerInfo(I.getArgOperand(0)),
4088                                MachinePointerInfo(I.getArgOperand(1))));
4089     return 0;
4090   }
4091   case Intrinsic::dbg_declare: {
4092     const DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
4093     MDNode *Variable = DI.getVariable();
4094     const Value *Address = DI.getAddress();
4095     if (!Address || !DIVariable(DI.getVariable()).Verify())
4096       return 0;
4097
4098     // Build an entry in DbgOrdering.  Debug info input nodes get an SDNodeOrder
4099     // but do not always have a corresponding SDNode built.  The SDNodeOrder
4100     // absolute, but not relative, values are different depending on whether
4101     // debug info exists.
4102     ++SDNodeOrder;
4103
4104     // Check if address has undef value.
4105     if (isa<UndefValue>(Address) ||
4106         (Address->use_empty() && !isa<Argument>(Address))) {
4107       SDDbgValue*SDV =
4108         DAG.getDbgValue(Variable, UndefValue::get(Address->getType()),
4109                         0, dl, SDNodeOrder);
4110       DAG.AddDbgValue(SDV, 0, false);
4111       return 0;
4112     }
4113
4114     SDValue &N = NodeMap[Address];
4115     if (!N.getNode() && isa<Argument>(Address))
4116       // Check unused arguments map.
4117       N = UnusedArgNodeMap[Address];
4118     SDDbgValue *SDV;
4119     if (N.getNode()) {
4120       // Parameters are handled specially.
4121       bool isParameter =
4122         DIVariable(Variable).getTag() == dwarf::DW_TAG_arg_variable;
4123       if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
4124         Address = BCI->getOperand(0);
4125       const AllocaInst *AI = dyn_cast<AllocaInst>(Address);
4126
4127       if (isParameter && !AI) {
4128         FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(N.getNode());
4129         if (FINode)
4130           // Byval parameter.  We have a frame index at this point.
4131           SDV = DAG.getDbgValue(Variable, FINode->getIndex(),
4132                                 0, dl, SDNodeOrder);
4133         else
4134           // Can't do anything with other non-AI cases yet.  This might be a
4135           // parameter of a callee function that got inlined, for example.
4136           return 0;
4137       } else if (AI)
4138         SDV = DAG.getDbgValue(Variable, N.getNode(), N.getResNo(),
4139                               0, dl, SDNodeOrder);
4140       else
4141         // Can't do anything with other non-AI cases yet.
4142         return 0;
4143       DAG.AddDbgValue(SDV, N.getNode(), isParameter);
4144     } else {
4145       // If Address is an argument then try to emit its dbg value using
4146       // virtual register info from the FuncInfo.ValueMap.
4147       if (!EmitFuncArgumentDbgValue(Address, Variable, 0, N)) {
4148         // If variable is pinned by a alloca in dominating bb then
4149         // use StaticAllocaMap.
4150         if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
4151           if (AI->getParent() != DI.getParent()) {
4152             DenseMap<const AllocaInst*, int>::iterator SI =
4153               FuncInfo.StaticAllocaMap.find(AI);
4154             if (SI != FuncInfo.StaticAllocaMap.end()) {
4155               SDV = DAG.getDbgValue(Variable, SI->second,
4156                                     0, dl, SDNodeOrder);
4157               DAG.AddDbgValue(SDV, 0, false);
4158               return 0;
4159             }
4160           }
4161         }
4162         // Otherwise add undef to help track missing debug info.
4163         SDV = DAG.getDbgValue(Variable, UndefValue::get(Address->getType()),
4164                               0, dl, SDNodeOrder);
4165         DAG.AddDbgValue(SDV, 0, false);
4166       }
4167     }
4168     return 0;
4169   }
4170   case Intrinsic::dbg_value: {
4171     const DbgValueInst &DI = cast<DbgValueInst>(I);
4172     if (!DIVariable(DI.getVariable()).Verify())
4173       return 0;
4174
4175     MDNode *Variable = DI.getVariable();
4176     uint64_t Offset = DI.getOffset();
4177     const Value *V = DI.getValue();
4178     if (!V)
4179       return 0;
4180
4181     // Build an entry in DbgOrdering.  Debug info input nodes get an SDNodeOrder
4182     // but do not always have a corresponding SDNode built.  The SDNodeOrder
4183     // absolute, but not relative, values are different depending on whether
4184     // debug info exists.
4185     ++SDNodeOrder;
4186     SDDbgValue *SDV;
4187     if (isa<ConstantInt>(V) || isa<ConstantFP>(V)) {
4188       SDV = DAG.getDbgValue(Variable, V, Offset, dl, SDNodeOrder);
4189       DAG.AddDbgValue(SDV, 0, false);
4190     } else {
4191       // Do not use getValue() in here; we don't want to generate code at
4192       // this point if it hasn't been done yet.
4193       SDValue N = NodeMap[V];
4194       if (!N.getNode() && isa<Argument>(V))
4195         // Check unused arguments map.
4196         N = UnusedArgNodeMap[V];
4197       if (N.getNode()) {
4198         if (!EmitFuncArgumentDbgValue(V, Variable, Offset, N)) {
4199           SDV = DAG.getDbgValue(Variable, N.getNode(),
4200                                 N.getResNo(), Offset, dl, SDNodeOrder);
4201           DAG.AddDbgValue(SDV, N.getNode(), false);
4202         }
4203       } else if (isa<PHINode>(V) && !V->use_empty() ) {
4204         // Do not call getValue(V) yet, as we don't want to generate code.
4205         // Remember it for later.
4206         DanglingDebugInfo DDI(&DI, dl, SDNodeOrder);
4207         DanglingDebugInfoMap[V] = DDI;
4208       } else {
4209         // We may expand this to cover more cases.  One case where we have no
4210         // data available is an unreferenced parameter; we need this fallback.
4211         SDV = DAG.getDbgValue(Variable, UndefValue::get(V->getType()),
4212                               Offset, dl, SDNodeOrder);
4213         DAG.AddDbgValue(SDV, 0, false);
4214       }
4215     }
4216
4217     // Build a debug info table entry.
4218     if (const BitCastInst *BCI = dyn_cast<BitCastInst>(V))
4219       V = BCI->getOperand(0);
4220     const AllocaInst *AI = dyn_cast<AllocaInst>(V);
4221     // Don't handle byval struct arguments or VLAs, for example.
4222     if (!AI)
4223       return 0;
4224     DenseMap<const AllocaInst*, int>::iterator SI =
4225       FuncInfo.StaticAllocaMap.find(AI);
4226     if (SI == FuncInfo.StaticAllocaMap.end())
4227       return 0; // VLAs.
4228     int FI = SI->second;
4229
4230     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4231     if (!DI.getDebugLoc().isUnknown() && MMI.hasDebugInfo())
4232       MMI.setVariableDbgInfo(Variable, FI, DI.getDebugLoc());
4233     return 0;
4234   }
4235   case Intrinsic::eh_exception: {
4236     // Insert the EXCEPTIONADDR instruction.
4237     assert(FuncInfo.MBB->isLandingPad() &&
4238            "Call to eh.exception not in landing pad!");
4239     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
4240     SDValue Ops[1];
4241     Ops[0] = DAG.getRoot();
4242     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, dl, VTs, Ops, 1);
4243     setValue(&I, Op);
4244     DAG.setRoot(Op.getValue(1));
4245     return 0;
4246   }
4247
4248   case Intrinsic::eh_selector: {
4249     MachineBasicBlock *CallMBB = FuncInfo.MBB;
4250     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4251     if (CallMBB->isLandingPad())
4252       AddCatchInfo(I, &MMI, CallMBB);
4253     else {
4254 #ifndef NDEBUG
4255       FuncInfo.CatchInfoLost.insert(&I);
4256 #endif
4257       // FIXME: Mark exception selector register as live in.  Hack for PR1508.
4258       unsigned Reg = TLI.getExceptionSelectorRegister();
4259       if (Reg) FuncInfo.MBB->addLiveIn(Reg);
4260     }
4261
4262     // Insert the EHSELECTION instruction.
4263     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
4264     SDValue Ops[2];
4265     Ops[0] = getValue(I.getArgOperand(0));
4266     Ops[1] = getRoot();
4267     SDValue Op = DAG.getNode(ISD::EHSELECTION, dl, VTs, Ops, 2);
4268     DAG.setRoot(Op.getValue(1));
4269     setValue(&I, DAG.getSExtOrTrunc(Op, dl, MVT::i32));
4270     return 0;
4271   }
4272
4273   case Intrinsic::eh_typeid_for: {
4274     // Find the type id for the given typeinfo.
4275     GlobalVariable *GV = ExtractTypeInfo(I.getArgOperand(0));
4276     unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(GV);
4277     Res = DAG.getConstant(TypeID, MVT::i32);
4278     setValue(&I, Res);
4279     return 0;
4280   }
4281
4282   case Intrinsic::eh_return_i32:
4283   case Intrinsic::eh_return_i64:
4284     DAG.getMachineFunction().getMMI().setCallsEHReturn(true);
4285     DAG.setRoot(DAG.getNode(ISD::EH_RETURN, dl,
4286                             MVT::Other,
4287                             getControlRoot(),
4288                             getValue(I.getArgOperand(0)),
4289                             getValue(I.getArgOperand(1))));
4290     return 0;
4291   case Intrinsic::eh_unwind_init:
4292     DAG.getMachineFunction().getMMI().setCallsUnwindInit(true);
4293     return 0;
4294   case Intrinsic::eh_dwarf_cfa: {
4295     SDValue CfaArg = DAG.getSExtOrTrunc(getValue(I.getArgOperand(0)), dl,
4296                                         TLI.getPointerTy());
4297     SDValue Offset = DAG.getNode(ISD::ADD, dl,
4298                                  TLI.getPointerTy(),
4299                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, dl,
4300                                              TLI.getPointerTy()),
4301                                  CfaArg);
4302     SDValue FA = DAG.getNode(ISD::FRAMEADDR, dl,
4303                              TLI.getPointerTy(),
4304                              DAG.getConstant(0, TLI.getPointerTy()));
4305     setValue(&I, DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
4306                              FA, Offset));
4307     return 0;
4308   }
4309   case Intrinsic::eh_sjlj_callsite: {
4310     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4311     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(0));
4312     assert(CI && "Non-constant call site value in eh.sjlj.callsite!");
4313     assert(MMI.getCurrentCallSite() == 0 && "Overlapping call sites!");
4314
4315     MMI.setCurrentCallSite(CI->getZExtValue());
4316     return 0;
4317   }
4318   case Intrinsic::eh_sjlj_setjmp: {
4319     setValue(&I, DAG.getNode(ISD::EH_SJLJ_SETJMP, dl, MVT::i32, getRoot(),
4320                              getValue(I.getArgOperand(0))));
4321     return 0;
4322   }
4323   case Intrinsic::eh_sjlj_longjmp: {
4324     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_LONGJMP, dl, MVT::Other,
4325                             getRoot(), getValue(I.getArgOperand(0))));
4326     return 0;
4327   }
4328   case Intrinsic::eh_sjlj_dispatch_setup: {
4329     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_DISPATCHSETUP, dl, MVT::Other,
4330                             getRoot(), getValue(I.getArgOperand(0))));
4331     return 0;
4332   }
4333
4334   case Intrinsic::x86_mmx_pslli_w:
4335   case Intrinsic::x86_mmx_pslli_d:
4336   case Intrinsic::x86_mmx_pslli_q:
4337   case Intrinsic::x86_mmx_psrli_w:
4338   case Intrinsic::x86_mmx_psrli_d:
4339   case Intrinsic::x86_mmx_psrli_q:
4340   case Intrinsic::x86_mmx_psrai_w:
4341   case Intrinsic::x86_mmx_psrai_d: {
4342     SDValue ShAmt = getValue(I.getArgOperand(1));
4343     if (isa<ConstantSDNode>(ShAmt)) {
4344       visitTargetIntrinsic(I, Intrinsic);
4345       return 0;
4346     }
4347     unsigned NewIntrinsic = 0;
4348     EVT ShAmtVT = MVT::v2i32;
4349     switch (Intrinsic) {
4350     case Intrinsic::x86_mmx_pslli_w:
4351       NewIntrinsic = Intrinsic::x86_mmx_psll_w;
4352       break;
4353     case Intrinsic::x86_mmx_pslli_d:
4354       NewIntrinsic = Intrinsic::x86_mmx_psll_d;
4355       break;
4356     case Intrinsic::x86_mmx_pslli_q:
4357       NewIntrinsic = Intrinsic::x86_mmx_psll_q;
4358       break;
4359     case Intrinsic::x86_mmx_psrli_w:
4360       NewIntrinsic = Intrinsic::x86_mmx_psrl_w;
4361       break;
4362     case Intrinsic::x86_mmx_psrli_d:
4363       NewIntrinsic = Intrinsic::x86_mmx_psrl_d;
4364       break;
4365     case Intrinsic::x86_mmx_psrli_q:
4366       NewIntrinsic = Intrinsic::x86_mmx_psrl_q;
4367       break;
4368     case Intrinsic::x86_mmx_psrai_w:
4369       NewIntrinsic = Intrinsic::x86_mmx_psra_w;
4370       break;
4371     case Intrinsic::x86_mmx_psrai_d:
4372       NewIntrinsic = Intrinsic::x86_mmx_psra_d;
4373       break;
4374     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4375     }
4376
4377     // The vector shift intrinsics with scalars uses 32b shift amounts but
4378     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
4379     // to be zero.
4380     // We must do this early because v2i32 is not a legal type.
4381     DebugLoc dl = getCurDebugLoc();
4382     SDValue ShOps[2];
4383     ShOps[0] = ShAmt;
4384     ShOps[1] = DAG.getConstant(0, MVT::i32);
4385     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
4386     EVT DestVT = TLI.getValueType(I.getType());
4387     ShAmt = DAG.getNode(ISD::BIT_CONVERT, dl, DestVT, ShAmt);
4388     Res = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
4389                        DAG.getConstant(NewIntrinsic, MVT::i32),
4390                        getValue(I.getArgOperand(0)), ShAmt);
4391     setValue(&I, Res);
4392     return 0;
4393   }
4394   case Intrinsic::convertff:
4395   case Intrinsic::convertfsi:
4396   case Intrinsic::convertfui:
4397   case Intrinsic::convertsif:
4398   case Intrinsic::convertuif:
4399   case Intrinsic::convertss:
4400   case Intrinsic::convertsu:
4401   case Intrinsic::convertus:
4402   case Intrinsic::convertuu: {
4403     ISD::CvtCode Code = ISD::CVT_INVALID;
4404     switch (Intrinsic) {
4405     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4406     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4407     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4408     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4409     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4410     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4411     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4412     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4413     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4414     }
4415     EVT DestVT = TLI.getValueType(I.getType());
4416     const Value *Op1 = I.getArgOperand(0);
4417     Res = DAG.getConvertRndSat(DestVT, getCurDebugLoc(), getValue(Op1),
4418                                DAG.getValueType(DestVT),
4419                                DAG.getValueType(getValue(Op1).getValueType()),
4420                                getValue(I.getArgOperand(1)),
4421                                getValue(I.getArgOperand(2)),
4422                                Code);
4423     setValue(&I, Res);
4424     return 0;
4425   }
4426   case Intrinsic::sqrt:
4427     setValue(&I, DAG.getNode(ISD::FSQRT, dl,
4428                              getValue(I.getArgOperand(0)).getValueType(),
4429                              getValue(I.getArgOperand(0))));
4430     return 0;
4431   case Intrinsic::powi:
4432     setValue(&I, ExpandPowI(dl, getValue(I.getArgOperand(0)),
4433                             getValue(I.getArgOperand(1)), DAG));
4434     return 0;
4435   case Intrinsic::sin:
4436     setValue(&I, DAG.getNode(ISD::FSIN, dl,
4437                              getValue(I.getArgOperand(0)).getValueType(),
4438                              getValue(I.getArgOperand(0))));
4439     return 0;
4440   case Intrinsic::cos:
4441     setValue(&I, DAG.getNode(ISD::FCOS, dl,
4442                              getValue(I.getArgOperand(0)).getValueType(),
4443                              getValue(I.getArgOperand(0))));
4444     return 0;
4445   case Intrinsic::log:
4446     visitLog(I);
4447     return 0;
4448   case Intrinsic::log2:
4449     visitLog2(I);
4450     return 0;
4451   case Intrinsic::log10:
4452     visitLog10(I);
4453     return 0;
4454   case Intrinsic::exp:
4455     visitExp(I);
4456     return 0;
4457   case Intrinsic::exp2:
4458     visitExp2(I);
4459     return 0;
4460   case Intrinsic::pow:
4461     visitPow(I);
4462     return 0;
4463   case Intrinsic::convert_to_fp16:
4464     setValue(&I, DAG.getNode(ISD::FP32_TO_FP16, dl,
4465                              MVT::i16, getValue(I.getArgOperand(0))));
4466     return 0;
4467   case Intrinsic::convert_from_fp16:
4468     setValue(&I, DAG.getNode(ISD::FP16_TO_FP32, dl,
4469                              MVT::f32, getValue(I.getArgOperand(0))));
4470     return 0;
4471   case Intrinsic::pcmarker: {
4472     SDValue Tmp = getValue(I.getArgOperand(0));
4473     DAG.setRoot(DAG.getNode(ISD::PCMARKER, dl, MVT::Other, getRoot(), Tmp));
4474     return 0;
4475   }
4476   case Intrinsic::readcyclecounter: {
4477     SDValue Op = getRoot();
4478     Res = DAG.getNode(ISD::READCYCLECOUNTER, dl,
4479                       DAG.getVTList(MVT::i64, MVT::Other),
4480                       &Op, 1);
4481     setValue(&I, Res);
4482     DAG.setRoot(Res.getValue(1));
4483     return 0;
4484   }
4485   case Intrinsic::bswap:
4486     setValue(&I, DAG.getNode(ISD::BSWAP, dl,
4487                              getValue(I.getArgOperand(0)).getValueType(),
4488                              getValue(I.getArgOperand(0))));
4489     return 0;
4490   case Intrinsic::cttz: {
4491     SDValue Arg = getValue(I.getArgOperand(0));
4492     EVT Ty = Arg.getValueType();
4493     setValue(&I, DAG.getNode(ISD::CTTZ, dl, Ty, Arg));
4494     return 0;
4495   }
4496   case Intrinsic::ctlz: {
4497     SDValue Arg = getValue(I.getArgOperand(0));
4498     EVT Ty = Arg.getValueType();
4499     setValue(&I, DAG.getNode(ISD::CTLZ, dl, Ty, Arg));
4500     return 0;
4501   }
4502   case Intrinsic::ctpop: {
4503     SDValue Arg = getValue(I.getArgOperand(0));
4504     EVT Ty = Arg.getValueType();
4505     setValue(&I, DAG.getNode(ISD::CTPOP, dl, Ty, Arg));
4506     return 0;
4507   }
4508   case Intrinsic::stacksave: {
4509     SDValue Op = getRoot();
4510     Res = DAG.getNode(ISD::STACKSAVE, dl,
4511                       DAG.getVTList(TLI.getPointerTy(), MVT::Other), &Op, 1);
4512     setValue(&I, Res);
4513     DAG.setRoot(Res.getValue(1));
4514     return 0;
4515   }
4516   case Intrinsic::stackrestore: {
4517     Res = getValue(I.getArgOperand(0));
4518     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, dl, MVT::Other, getRoot(), Res));
4519     return 0;
4520   }
4521   case Intrinsic::stackprotector: {
4522     // Emit code into the DAG to store the stack guard onto the stack.
4523     MachineFunction &MF = DAG.getMachineFunction();
4524     MachineFrameInfo *MFI = MF.getFrameInfo();
4525     EVT PtrTy = TLI.getPointerTy();
4526
4527     SDValue Src = getValue(I.getArgOperand(0));   // The guard's value.
4528     AllocaInst *Slot = cast<AllocaInst>(I.getArgOperand(1));
4529
4530     int FI = FuncInfo.StaticAllocaMap[Slot];
4531     MFI->setStackProtectorIndex(FI);
4532
4533     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4534
4535     // Store the stack protector onto the stack.
4536     Res = DAG.getStore(getRoot(), getCurDebugLoc(), Src, FIN,
4537                        MachinePointerInfo::getFixedStack(FI),
4538                        true, false, 0);
4539     setValue(&I, Res);
4540     DAG.setRoot(Res);
4541     return 0;
4542   }
4543   case Intrinsic::objectsize: {
4544     // If we don't know by now, we're never going to know.
4545     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(1));
4546
4547     assert(CI && "Non-constant type in __builtin_object_size?");
4548
4549     SDValue Arg = getValue(I.getCalledValue());
4550     EVT Ty = Arg.getValueType();
4551
4552     if (CI->isZero())
4553       Res = DAG.getConstant(-1ULL, Ty);
4554     else
4555       Res = DAG.getConstant(0, Ty);
4556
4557     setValue(&I, Res);
4558     return 0;
4559   }
4560   case Intrinsic::var_annotation:
4561     // Discard annotate attributes
4562     return 0;
4563
4564   case Intrinsic::init_trampoline: {
4565     const Function *F = cast<Function>(I.getArgOperand(1)->stripPointerCasts());
4566
4567     SDValue Ops[6];
4568     Ops[0] = getRoot();
4569     Ops[1] = getValue(I.getArgOperand(0));
4570     Ops[2] = getValue(I.getArgOperand(1));
4571     Ops[3] = getValue(I.getArgOperand(2));
4572     Ops[4] = DAG.getSrcValue(I.getArgOperand(0));
4573     Ops[5] = DAG.getSrcValue(F);
4574
4575     Res = DAG.getNode(ISD::TRAMPOLINE, dl,
4576                       DAG.getVTList(TLI.getPointerTy(), MVT::Other),
4577                       Ops, 6);
4578
4579     setValue(&I, Res);
4580     DAG.setRoot(Res.getValue(1));
4581     return 0;
4582   }
4583   case Intrinsic::gcroot:
4584     if (GFI) {
4585       const Value *Alloca = I.getArgOperand(0);
4586       const Constant *TypeMap = cast<Constant>(I.getArgOperand(1));
4587
4588       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4589       GFI->addStackRoot(FI->getIndex(), TypeMap);
4590     }
4591     return 0;
4592   case Intrinsic::gcread:
4593   case Intrinsic::gcwrite:
4594     llvm_unreachable("GC failed to lower gcread/gcwrite intrinsics!");
4595     return 0;
4596   case Intrinsic::flt_rounds:
4597     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, dl, MVT::i32));
4598     return 0;
4599   case Intrinsic::trap:
4600     DAG.setRoot(DAG.getNode(ISD::TRAP, dl,MVT::Other, getRoot()));
4601     return 0;
4602   case Intrinsic::uadd_with_overflow:
4603     return implVisitAluOverflow(I, ISD::UADDO);
4604   case Intrinsic::sadd_with_overflow:
4605     return implVisitAluOverflow(I, ISD::SADDO);
4606   case Intrinsic::usub_with_overflow:
4607     return implVisitAluOverflow(I, ISD::USUBO);
4608   case Intrinsic::ssub_with_overflow:
4609     return implVisitAluOverflow(I, ISD::SSUBO);
4610   case Intrinsic::umul_with_overflow:
4611     return implVisitAluOverflow(I, ISD::UMULO);
4612   case Intrinsic::smul_with_overflow:
4613     return implVisitAluOverflow(I, ISD::SMULO);
4614
4615   case Intrinsic::prefetch: {
4616     SDValue Ops[4];
4617     Ops[0] = getRoot();
4618     Ops[1] = getValue(I.getArgOperand(0));
4619     Ops[2] = getValue(I.getArgOperand(1));
4620     Ops[3] = getValue(I.getArgOperand(2));
4621     DAG.setRoot(DAG.getNode(ISD::PREFETCH, dl, MVT::Other, &Ops[0], 4));
4622     return 0;
4623   }
4624
4625   case Intrinsic::memory_barrier: {
4626     SDValue Ops[6];
4627     Ops[0] = getRoot();
4628     for (int x = 1; x < 6; ++x)
4629       Ops[x] = getValue(I.getArgOperand(x - 1));
4630
4631     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, dl, MVT::Other, &Ops[0], 6));
4632     return 0;
4633   }
4634   case Intrinsic::atomic_cmp_swap: {
4635     SDValue Root = getRoot();
4636     SDValue L =
4637       DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, getCurDebugLoc(),
4638                     getValue(I.getArgOperand(1)).getValueType().getSimpleVT(),
4639                     Root,
4640                     getValue(I.getArgOperand(0)),
4641                     getValue(I.getArgOperand(1)),
4642                     getValue(I.getArgOperand(2)),
4643                     MachinePointerInfo(I.getArgOperand(0)));
4644     setValue(&I, L);
4645     DAG.setRoot(L.getValue(1));
4646     return 0;
4647   }
4648   case Intrinsic::atomic_load_add:
4649     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD);
4650   case Intrinsic::atomic_load_sub:
4651     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB);
4652   case Intrinsic::atomic_load_or:
4653     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR);
4654   case Intrinsic::atomic_load_xor:
4655     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR);
4656   case Intrinsic::atomic_load_and:
4657     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND);
4658   case Intrinsic::atomic_load_nand:
4659     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND);
4660   case Intrinsic::atomic_load_max:
4661     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX);
4662   case Intrinsic::atomic_load_min:
4663     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN);
4664   case Intrinsic::atomic_load_umin:
4665     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN);
4666   case Intrinsic::atomic_load_umax:
4667     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX);
4668   case Intrinsic::atomic_swap:
4669     return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP);
4670
4671   case Intrinsic::invariant_start:
4672   case Intrinsic::lifetime_start:
4673     // Discard region information.
4674     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
4675     return 0;
4676   case Intrinsic::invariant_end:
4677   case Intrinsic::lifetime_end:
4678     // Discard region information.
4679     return 0;
4680   }
4681 }
4682
4683 void SelectionDAGBuilder::LowerCallTo(ImmutableCallSite CS, SDValue Callee,
4684                                       bool isTailCall,
4685                                       MachineBasicBlock *LandingPad) {
4686   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4687   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4688   const Type *RetTy = FTy->getReturnType();
4689   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4690   MCSymbol *BeginLabel = 0;
4691
4692   TargetLowering::ArgListTy Args;
4693   TargetLowering::ArgListEntry Entry;
4694   Args.reserve(CS.arg_size());
4695
4696   // Check whether the function can return without sret-demotion.
4697   SmallVector<ISD::OutputArg, 4> Outs;
4698   SmallVector<uint64_t, 4> Offsets;
4699   GetReturnInfo(RetTy, CS.getAttributes().getRetAttributes(),
4700                 Outs, TLI, &Offsets);
4701
4702   bool CanLowerReturn = TLI.CanLowerReturn(CS.getCallingConv(),
4703                         FTy->isVarArg(), Outs, FTy->getContext());
4704
4705   SDValue DemoteStackSlot;
4706   int DemoteStackIdx = -100;
4707
4708   if (!CanLowerReturn) {
4709     uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(
4710                       FTy->getReturnType());
4711     unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(
4712                       FTy->getReturnType());
4713     MachineFunction &MF = DAG.getMachineFunction();
4714     DemoteStackIdx = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
4715     const Type *StackSlotPtrType = PointerType::getUnqual(FTy->getReturnType());
4716
4717     DemoteStackSlot = DAG.getFrameIndex(DemoteStackIdx, TLI.getPointerTy());
4718     Entry.Node = DemoteStackSlot;
4719     Entry.Ty = StackSlotPtrType;
4720     Entry.isSExt = false;
4721     Entry.isZExt = false;
4722     Entry.isInReg = false;
4723     Entry.isSRet = true;
4724     Entry.isNest = false;
4725     Entry.isByVal = false;
4726     Entry.Alignment = Align;
4727     Args.push_back(Entry);
4728     RetTy = Type::getVoidTy(FTy->getContext());
4729   }
4730
4731   for (ImmutableCallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4732        i != e; ++i) {
4733     SDValue ArgNode = getValue(*i);
4734     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4735
4736     unsigned attrInd = i - CS.arg_begin() + 1;
4737     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4738     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4739     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4740     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4741     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4742     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4743     Entry.Alignment = CS.getParamAlignment(attrInd);
4744     Args.push_back(Entry);
4745   }
4746
4747   if (LandingPad) {
4748     // Insert a label before the invoke call to mark the try range.  This can be
4749     // used to detect deletion of the invoke via the MachineModuleInfo.
4750     BeginLabel = MMI.getContext().CreateTempSymbol();
4751
4752     // For SjLj, keep track of which landing pads go with which invokes
4753     // so as to maintain the ordering of pads in the LSDA.
4754     unsigned CallSiteIndex = MMI.getCurrentCallSite();
4755     if (CallSiteIndex) {
4756       MMI.setCallSiteBeginLabel(BeginLabel, CallSiteIndex);
4757       // Now that the call site is handled, stop tracking it.
4758       MMI.setCurrentCallSite(0);
4759     }
4760
4761     // Both PendingLoads and PendingExports must be flushed here;
4762     // this call might not return.
4763     (void)getRoot();
4764     DAG.setRoot(DAG.getEHLabel(getCurDebugLoc(), getControlRoot(), BeginLabel));
4765   }
4766
4767   // Check if target-independent constraints permit a tail call here.
4768   // Target-dependent constraints are checked within TLI.LowerCallTo.
4769   if (isTailCall &&
4770       !isInTailCallPosition(CS, CS.getAttributes().getRetAttributes(), TLI))
4771     isTailCall = false;
4772
4773   // If there's a possibility that fast-isel has already selected some amount
4774   // of the current basic block, don't emit a tail call.
4775   if (isTailCall && EnableFastISel)
4776     isTailCall = false;
4777
4778   std::pair<SDValue,SDValue> Result =
4779     TLI.LowerCallTo(getRoot(), RetTy,
4780                     CS.paramHasAttr(0, Attribute::SExt),
4781                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4782                     CS.paramHasAttr(0, Attribute::InReg), FTy->getNumParams(),
4783                     CS.getCallingConv(),
4784                     isTailCall,
4785                     !CS.getInstruction()->use_empty(),
4786                     Callee, Args, DAG, getCurDebugLoc());
4787   assert((isTailCall || Result.second.getNode()) &&
4788          "Non-null chain expected with non-tail call!");
4789   assert((Result.second.getNode() || !Result.first.getNode()) &&
4790          "Null value expected with tail call!");
4791   if (Result.first.getNode()) {
4792     setValue(CS.getInstruction(), Result.first);
4793   } else if (!CanLowerReturn && Result.second.getNode()) {
4794     // The instruction result is the result of loading from the
4795     // hidden sret parameter.
4796     SmallVector<EVT, 1> PVTs;
4797     const Type *PtrRetTy = PointerType::getUnqual(FTy->getReturnType());
4798
4799     ComputeValueVTs(TLI, PtrRetTy, PVTs);
4800     assert(PVTs.size() == 1 && "Pointers should fit in one register");
4801     EVT PtrVT = PVTs[0];
4802     unsigned NumValues = Outs.size();
4803     SmallVector<SDValue, 4> Values(NumValues);
4804     SmallVector<SDValue, 4> Chains(NumValues);
4805
4806     for (unsigned i = 0; i < NumValues; ++i) {
4807       SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(), PtrVT,
4808                                 DemoteStackSlot,
4809                                 DAG.getConstant(Offsets[i], PtrVT));
4810       SDValue L = DAG.getLoad(Outs[i].VT, getCurDebugLoc(), Result.second,
4811                               Add,
4812                   MachinePointerInfo::getFixedStack(DemoteStackIdx, Offsets[i]),
4813                               false, false, 1);
4814       Values[i] = L;
4815       Chains[i] = L.getValue(1);
4816     }
4817
4818     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
4819                                 MVT::Other, &Chains[0], NumValues);
4820     PendingLoads.push_back(Chain);
4821
4822     // Collect the legal value parts into potentially illegal values
4823     // that correspond to the original function's return values.
4824     SmallVector<EVT, 4> RetTys;
4825     RetTy = FTy->getReturnType();
4826     ComputeValueVTs(TLI, RetTy, RetTys);
4827     ISD::NodeType AssertOp = ISD::DELETED_NODE;
4828     SmallVector<SDValue, 4> ReturnValues;
4829     unsigned CurReg = 0;
4830     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
4831       EVT VT = RetTys[I];
4832       EVT RegisterVT = TLI.getRegisterType(RetTy->getContext(), VT);
4833       unsigned NumRegs = TLI.getNumRegisters(RetTy->getContext(), VT);
4834
4835       SDValue ReturnValue =
4836         getCopyFromParts(DAG, getCurDebugLoc(), &Values[CurReg], NumRegs,
4837                          RegisterVT, VT, AssertOp);
4838       ReturnValues.push_back(ReturnValue);
4839       CurReg += NumRegs;
4840     }
4841
4842     setValue(CS.getInstruction(),
4843              DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
4844                          DAG.getVTList(&RetTys[0], RetTys.size()),
4845                          &ReturnValues[0], ReturnValues.size()));
4846
4847   }
4848
4849   // As a special case, a null chain means that a tail call has been emitted and
4850   // the DAG root is already updated.
4851   if (Result.second.getNode())
4852     DAG.setRoot(Result.second);
4853   else
4854     HasTailCall = true;
4855
4856   if (LandingPad) {
4857     // Insert a label at the end of the invoke call to mark the try range.  This
4858     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4859     MCSymbol *EndLabel = MMI.getContext().CreateTempSymbol();
4860     DAG.setRoot(DAG.getEHLabel(getCurDebugLoc(), getRoot(), EndLabel));
4861
4862     // Inform MachineModuleInfo of range.
4863     MMI.addInvoke(LandingPad, BeginLabel, EndLabel);
4864   }
4865 }
4866
4867 /// IsOnlyUsedInZeroEqualityComparison - Return true if it only matters that the
4868 /// value is equal or not-equal to zero.
4869 static bool IsOnlyUsedInZeroEqualityComparison(const Value *V) {
4870   for (Value::const_use_iterator UI = V->use_begin(), E = V->use_end();
4871        UI != E; ++UI) {
4872     if (const ICmpInst *IC = dyn_cast<ICmpInst>(*UI))
4873       if (IC->isEquality())
4874         if (const Constant *C = dyn_cast<Constant>(IC->getOperand(1)))
4875           if (C->isNullValue())
4876             continue;
4877     // Unknown instruction.
4878     return false;
4879   }
4880   return true;
4881 }
4882
4883 static SDValue getMemCmpLoad(const Value *PtrVal, MVT LoadVT,
4884                              const Type *LoadTy,
4885                              SelectionDAGBuilder &Builder) {
4886
4887   // Check to see if this load can be trivially constant folded, e.g. if the
4888   // input is from a string literal.
4889   if (const Constant *LoadInput = dyn_cast<Constant>(PtrVal)) {
4890     // Cast pointer to the type we really want to load.
4891     LoadInput = ConstantExpr::getBitCast(const_cast<Constant *>(LoadInput),
4892                                          PointerType::getUnqual(LoadTy));
4893
4894     if (const Constant *LoadCst =
4895           ConstantFoldLoadFromConstPtr(const_cast<Constant *>(LoadInput),
4896                                        Builder.TD))
4897       return Builder.getValue(LoadCst);
4898   }
4899
4900   // Otherwise, we have to emit the load.  If the pointer is to unfoldable but
4901   // still constant memory, the input chain can be the entry node.
4902   SDValue Root;
4903   bool ConstantMemory = false;
4904
4905   // Do not serialize (non-volatile) loads of constant memory with anything.
4906   if (Builder.AA->pointsToConstantMemory(PtrVal)) {
4907     Root = Builder.DAG.getEntryNode();
4908     ConstantMemory = true;
4909   } else {
4910     // Do not serialize non-volatile loads against each other.
4911     Root = Builder.DAG.getRoot();
4912   }
4913
4914   SDValue Ptr = Builder.getValue(PtrVal);
4915   SDValue LoadVal = Builder.DAG.getLoad(LoadVT, Builder.getCurDebugLoc(), Root,
4916                                         Ptr, MachinePointerInfo(PtrVal),
4917                                         false /*volatile*/,
4918                                         false /*nontemporal*/, 1 /* align=1 */);
4919
4920   if (!ConstantMemory)
4921     Builder.PendingLoads.push_back(LoadVal.getValue(1));
4922   return LoadVal;
4923 }
4924
4925
4926 /// visitMemCmpCall - See if we can lower a call to memcmp in an optimized form.
4927 /// If so, return true and lower it, otherwise return false and it will be
4928 /// lowered like a normal call.
4929 bool SelectionDAGBuilder::visitMemCmpCall(const CallInst &I) {
4930   // Verify that the prototype makes sense.  int memcmp(void*,void*,size_t)
4931   if (I.getNumArgOperands() != 3)
4932     return false;
4933
4934   const Value *LHS = I.getArgOperand(0), *RHS = I.getArgOperand(1);
4935   if (!LHS->getType()->isPointerTy() || !RHS->getType()->isPointerTy() ||
4936       !I.getArgOperand(2)->getType()->isIntegerTy() ||
4937       !I.getType()->isIntegerTy())
4938     return false;
4939
4940   const ConstantInt *Size = dyn_cast<ConstantInt>(I.getArgOperand(2));
4941
4942   // memcmp(S1,S2,2) != 0 -> (*(short*)LHS != *(short*)RHS)  != 0
4943   // memcmp(S1,S2,4) != 0 -> (*(int*)LHS != *(int*)RHS)  != 0
4944   if (Size && IsOnlyUsedInZeroEqualityComparison(&I)) {
4945     bool ActuallyDoIt = true;
4946     MVT LoadVT;
4947     const Type *LoadTy;
4948     switch (Size->getZExtValue()) {
4949     default:
4950       LoadVT = MVT::Other;
4951       LoadTy = 0;
4952       ActuallyDoIt = false;
4953       break;
4954     case 2:
4955       LoadVT = MVT::i16;
4956       LoadTy = Type::getInt16Ty(Size->getContext());
4957       break;
4958     case 4:
4959       LoadVT = MVT::i32;
4960       LoadTy = Type::getInt32Ty(Size->getContext());
4961       break;
4962     case 8:
4963       LoadVT = MVT::i64;
4964       LoadTy = Type::getInt64Ty(Size->getContext());
4965       break;
4966         /*
4967     case 16:
4968       LoadVT = MVT::v4i32;
4969       LoadTy = Type::getInt32Ty(Size->getContext());
4970       LoadTy = VectorType::get(LoadTy, 4);
4971       break;
4972          */
4973     }
4974
4975     // This turns into unaligned loads.  We only do this if the target natively
4976     // supports the MVT we'll be loading or if it is small enough (<= 4) that
4977     // we'll only produce a small number of byte loads.
4978
4979     // Require that we can find a legal MVT, and only do this if the target
4980     // supports unaligned loads of that type.  Expanding into byte loads would
4981     // bloat the code.
4982     if (ActuallyDoIt && Size->getZExtValue() > 4) {
4983       // TODO: Handle 5 byte compare as 4-byte + 1 byte.
4984       // TODO: Handle 8 byte compare on x86-32 as two 32-bit loads.
4985       if (!TLI.isTypeLegal(LoadVT) ||!TLI.allowsUnalignedMemoryAccesses(LoadVT))
4986         ActuallyDoIt = false;
4987     }
4988
4989     if (ActuallyDoIt) {
4990       SDValue LHSVal = getMemCmpLoad(LHS, LoadVT, LoadTy, *this);
4991       SDValue RHSVal = getMemCmpLoad(RHS, LoadVT, LoadTy, *this);
4992
4993       SDValue Res = DAG.getSetCC(getCurDebugLoc(), MVT::i1, LHSVal, RHSVal,
4994                                  ISD::SETNE);
4995       EVT CallVT = TLI.getValueType(I.getType(), true);
4996       setValue(&I, DAG.getZExtOrTrunc(Res, getCurDebugLoc(), CallVT));
4997       return true;
4998     }
4999   }
5000
5001
5002   return false;
5003 }
5004
5005
5006 void SelectionDAGBuilder::visitCall(const CallInst &I) {
5007   // Handle inline assembly differently.
5008   if (isa<InlineAsm>(I.getCalledValue())) {
5009     visitInlineAsm(&I);
5010     return;
5011   }
5012
5013   const char *RenameFn = 0;
5014   if (Function *F = I.getCalledFunction()) {
5015     if (F->isDeclaration()) {
5016       if (const TargetIntrinsicInfo *II = TM.getIntrinsicInfo()) {
5017         if (unsigned IID = II->getIntrinsicID(F)) {
5018           RenameFn = visitIntrinsicCall(I, IID);
5019           if (!RenameFn)
5020             return;
5021         }
5022       }
5023       if (unsigned IID = F->getIntrinsicID()) {
5024         RenameFn = visitIntrinsicCall(I, IID);
5025         if (!RenameFn)
5026           return;
5027       }
5028     }
5029
5030     // See if any floating point values are being passed to this external
5031     // function. This is used to emit an undefined reference to fltused on
5032     // Windows.
5033     if (!F->hasLocalLinkage() && F->hasName()) {
5034       MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
5035       for (unsigned i = 0, e = I.getNumArgOperands(); i != e &&
5036                   !MMI.callsExternalFunctionWithFloatingPointArguments(); ++i) {
5037         const Type* T = I.getArgOperand(i)->getType();
5038         for (po_iterator<const Type*> i = po_begin(T),
5039                                       e = po_end(T);
5040                                       i != e; ++i) {
5041           if (i->isFloatingPointTy()) {
5042             MMI.setCallsExternalFunctionWithFloatingPointArguments(true);
5043             break;
5044           }
5045         }
5046       }
5047     }
5048
5049     // Check for well-known libc/libm calls.  If the function is internal, it
5050     // can't be a library call.
5051     if (!F->hasLocalLinkage() && F->hasName()) {
5052       StringRef Name = F->getName();
5053       if (Name == "copysign" || Name == "copysignf" || Name == "copysignl") {
5054         if (I.getNumArgOperands() == 2 &&   // Basic sanity checks.
5055             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5056             I.getType() == I.getArgOperand(0)->getType() &&
5057             I.getType() == I.getArgOperand(1)->getType()) {
5058           SDValue LHS = getValue(I.getArgOperand(0));
5059           SDValue RHS = getValue(I.getArgOperand(1));
5060           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurDebugLoc(),
5061                                    LHS.getValueType(), LHS, RHS));
5062           return;
5063         }
5064       } else if (Name == "fabs" || Name == "fabsf" || Name == "fabsl") {
5065         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5066             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5067             I.getType() == I.getArgOperand(0)->getType()) {
5068           SDValue Tmp = getValue(I.getArgOperand(0));
5069           setValue(&I, DAG.getNode(ISD::FABS, getCurDebugLoc(),
5070                                    Tmp.getValueType(), Tmp));
5071           return;
5072         }
5073       } else if (Name == "sin" || Name == "sinf" || Name == "sinl") {
5074         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5075             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5076             I.getType() == I.getArgOperand(0)->getType() &&
5077             I.onlyReadsMemory()) {
5078           SDValue Tmp = getValue(I.getArgOperand(0));
5079           setValue(&I, DAG.getNode(ISD::FSIN, getCurDebugLoc(),
5080                                    Tmp.getValueType(), Tmp));
5081           return;
5082         }
5083       } else if (Name == "cos" || Name == "cosf" || Name == "cosl") {
5084         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5085             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5086             I.getType() == I.getArgOperand(0)->getType() &&
5087             I.onlyReadsMemory()) {
5088           SDValue Tmp = getValue(I.getArgOperand(0));
5089           setValue(&I, DAG.getNode(ISD::FCOS, getCurDebugLoc(),
5090                                    Tmp.getValueType(), Tmp));
5091           return;
5092         }
5093       } else if (Name == "sqrt" || Name == "sqrtf" || Name == "sqrtl") {
5094         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5095             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5096             I.getType() == I.getArgOperand(0)->getType() &&
5097             I.onlyReadsMemory()) {
5098           SDValue Tmp = getValue(I.getArgOperand(0));
5099           setValue(&I, DAG.getNode(ISD::FSQRT, getCurDebugLoc(),
5100                                    Tmp.getValueType(), Tmp));
5101           return;
5102         }
5103       } else if (Name == "memcmp") {
5104         if (visitMemCmpCall(I))
5105           return;
5106       }
5107     }
5108   }
5109
5110   SDValue Callee;
5111   if (!RenameFn)
5112     Callee = getValue(I.getCalledValue());
5113   else
5114     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
5115
5116   // Check if we can potentially perform a tail call. More detailed checking is
5117   // be done within LowerCallTo, after more information about the call is known.
5118   LowerCallTo(&I, Callee, I.isTailCall());
5119 }
5120
5121 namespace llvm {
5122
5123 /// AsmOperandInfo - This contains information for each constraint that we are
5124 /// lowering.
5125 class LLVM_LIBRARY_VISIBILITY SDISelAsmOperandInfo :
5126     public TargetLowering::AsmOperandInfo {
5127 public:
5128   /// CallOperand - If this is the result output operand or a clobber
5129   /// this is null, otherwise it is the incoming operand to the CallInst.
5130   /// This gets modified as the asm is processed.
5131   SDValue CallOperand;
5132
5133   /// AssignedRegs - If this is a register or register class operand, this
5134   /// contains the set of register corresponding to the operand.
5135   RegsForValue AssignedRegs;
5136
5137   explicit SDISelAsmOperandInfo(const TargetLowering::AsmOperandInfo &info)
5138     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
5139   }
5140
5141   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
5142   /// busy in OutputRegs/InputRegs.
5143   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
5144                          std::set<unsigned> &OutputRegs,
5145                          std::set<unsigned> &InputRegs,
5146                          const TargetRegisterInfo &TRI) const {
5147     if (isOutReg) {
5148       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
5149         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
5150     }
5151     if (isInReg) {
5152       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
5153         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
5154     }
5155   }
5156
5157   /// getCallOperandValEVT - Return the EVT of the Value* that this operand
5158   /// corresponds to.  If there is no Value* for this operand, it returns
5159   /// MVT::Other.
5160   EVT getCallOperandValEVT(LLVMContext &Context,
5161                            const TargetLowering &TLI,
5162                            const TargetData *TD) const {
5163     if (CallOperandVal == 0) return MVT::Other;
5164
5165     if (isa<BasicBlock>(CallOperandVal))
5166       return TLI.getPointerTy();
5167
5168     const llvm::Type *OpTy = CallOperandVal->getType();
5169
5170     // If this is an indirect operand, the operand is a pointer to the
5171     // accessed type.
5172     if (isIndirect) {
5173       const llvm::PointerType *PtrTy = dyn_cast<PointerType>(OpTy);
5174       if (!PtrTy)
5175         report_fatal_error("Indirect operand for inline asm not a pointer!");
5176       OpTy = PtrTy->getElementType();
5177     }
5178
5179     // If OpTy is not a single value, it may be a struct/union that we
5180     // can tile with integers.
5181     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
5182       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
5183       switch (BitSize) {
5184       default: break;
5185       case 1:
5186       case 8:
5187       case 16:
5188       case 32:
5189       case 64:
5190       case 128:
5191         OpTy = IntegerType::get(Context, BitSize);
5192         break;
5193       }
5194     }
5195
5196     return TLI.getValueType(OpTy, true);
5197   }
5198
5199 private:
5200   /// MarkRegAndAliases - Mark the specified register and all aliases in the
5201   /// specified set.
5202   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs,
5203                                 const TargetRegisterInfo &TRI) {
5204     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
5205     Regs.insert(Reg);
5206     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
5207       for (; *Aliases; ++Aliases)
5208         Regs.insert(*Aliases);
5209   }
5210 };
5211
5212 } // end llvm namespace.
5213
5214 /// isAllocatableRegister - If the specified register is safe to allocate,
5215 /// i.e. it isn't a stack pointer or some other special register, return the
5216 /// register class for the register.  Otherwise, return null.
5217 static const TargetRegisterClass *
5218 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
5219                       const TargetLowering &TLI,
5220                       const TargetRegisterInfo *TRI) {
5221   EVT FoundVT = MVT::Other;
5222   const TargetRegisterClass *FoundRC = 0;
5223   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
5224        E = TRI->regclass_end(); RCI != E; ++RCI) {
5225     EVT ThisVT = MVT::Other;
5226
5227     const TargetRegisterClass *RC = *RCI;
5228     // If none of the value types for this register class are valid, we
5229     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
5230     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
5231          I != E; ++I) {
5232       if (TLI.isTypeLegal(*I)) {
5233         // If we have already found this register in a different register class,
5234         // choose the one with the largest VT specified.  For example, on
5235         // PowerPC, we favor f64 register classes over f32.
5236         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
5237           ThisVT = *I;
5238           break;
5239         }
5240       }
5241     }
5242
5243     if (ThisVT == MVT::Other) continue;
5244
5245     // NOTE: This isn't ideal.  In particular, this might allocate the
5246     // frame pointer in functions that need it (due to them not being taken
5247     // out of allocation, because a variable sized allocation hasn't been seen
5248     // yet).  This is a slight code pessimization, but should still work.
5249     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
5250          E = RC->allocation_order_end(MF); I != E; ++I)
5251       if (*I == Reg) {
5252         // We found a matching register class.  Keep looking at others in case
5253         // we find one with larger registers that this physreg is also in.
5254         FoundRC = RC;
5255         FoundVT = ThisVT;
5256         break;
5257       }
5258   }
5259   return FoundRC;
5260 }
5261
5262 /// GetRegistersForValue - Assign registers (virtual or physical) for the
5263 /// specified operand.  We prefer to assign virtual registers, to allow the
5264 /// register allocator to handle the assignment process.  However, if the asm
5265 /// uses features that we can't model on machineinstrs, we have SDISel do the
5266 /// allocation.  This produces generally horrible, but correct, code.
5267 ///
5268 ///   OpInfo describes the operand.
5269 ///   Input and OutputRegs are the set of already allocated physical registers.
5270 ///
5271 void SelectionDAGBuilder::
5272 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
5273                      std::set<unsigned> &OutputRegs,
5274                      std::set<unsigned> &InputRegs) {
5275   LLVMContext &Context = FuncInfo.Fn->getContext();
5276
5277   // Compute whether this value requires an input register, an output register,
5278   // or both.
5279   bool isOutReg = false;
5280   bool isInReg = false;
5281   switch (OpInfo.Type) {
5282   case InlineAsm::isOutput:
5283     isOutReg = true;
5284
5285     // If there is an input constraint that matches this, we need to reserve
5286     // the input register so no other inputs allocate to it.
5287     isInReg = OpInfo.hasMatchingInput();
5288     break;
5289   case InlineAsm::isInput:
5290     isInReg = true;
5291     isOutReg = false;
5292     break;
5293   case InlineAsm::isClobber:
5294     isOutReg = true;
5295     isInReg = true;
5296     break;
5297   }
5298
5299
5300   MachineFunction &MF = DAG.getMachineFunction();
5301   SmallVector<unsigned, 4> Regs;
5302
5303   // If this is a constraint for a single physreg, or a constraint for a
5304   // register class, find it.
5305   std::pair<unsigned, const TargetRegisterClass*> PhysReg =
5306     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
5307                                      OpInfo.ConstraintVT);
5308
5309   unsigned NumRegs = 1;
5310   if (OpInfo.ConstraintVT != MVT::Other) {
5311     // If this is a FP input in an integer register (or visa versa) insert a bit
5312     // cast of the input value.  More generally, handle any case where the input
5313     // value disagrees with the register class we plan to stick this in.
5314     if (OpInfo.Type == InlineAsm::isInput &&
5315         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
5316       // Try to convert to the first EVT that the reg class contains.  If the
5317       // types are identical size, use a bitcast to convert (e.g. two differing
5318       // vector types).
5319       EVT RegVT = *PhysReg.second->vt_begin();
5320       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
5321         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5322                                          RegVT, OpInfo.CallOperand);
5323         OpInfo.ConstraintVT = RegVT;
5324       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
5325         // If the input is a FP value and we want it in FP registers, do a
5326         // bitcast to the corresponding integer type.  This turns an f64 value
5327         // into i64, which can be passed with two i32 values on a 32-bit
5328         // machine.
5329         RegVT = EVT::getIntegerVT(Context,
5330                                   OpInfo.ConstraintVT.getSizeInBits());
5331         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5332                                          RegVT, OpInfo.CallOperand);
5333         OpInfo.ConstraintVT = RegVT;
5334       }
5335     }
5336
5337     NumRegs = TLI.getNumRegisters(Context, OpInfo.ConstraintVT);
5338   }
5339
5340   EVT RegVT;
5341   EVT ValueVT = OpInfo.ConstraintVT;
5342
5343   // If this is a constraint for a specific physical register, like {r17},
5344   // assign it now.
5345   if (unsigned AssignedReg = PhysReg.first) {
5346     const TargetRegisterClass *RC = PhysReg.second;
5347     if (OpInfo.ConstraintVT == MVT::Other)
5348       ValueVT = *RC->vt_begin();
5349
5350     // Get the actual register value type.  This is important, because the user
5351     // may have asked for (e.g.) the AX register in i32 type.  We need to
5352     // remember that AX is actually i16 to get the right extension.
5353     RegVT = *RC->vt_begin();
5354
5355     // This is a explicit reference to a physical register.
5356     Regs.push_back(AssignedReg);
5357
5358     // If this is an expanded reference, add the rest of the regs to Regs.
5359     if (NumRegs != 1) {
5360       TargetRegisterClass::iterator I = RC->begin();
5361       for (; *I != AssignedReg; ++I)
5362         assert(I != RC->end() && "Didn't find reg!");
5363
5364       // Already added the first reg.
5365       --NumRegs; ++I;
5366       for (; NumRegs; --NumRegs, ++I) {
5367         assert(I != RC->end() && "Ran out of registers to allocate!");
5368         Regs.push_back(*I);
5369       }
5370     }
5371
5372     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5373     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5374     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5375     return;
5376   }
5377
5378   // Otherwise, if this was a reference to an LLVM register class, create vregs
5379   // for this reference.
5380   if (const TargetRegisterClass *RC = PhysReg.second) {
5381     RegVT = *RC->vt_begin();
5382     if (OpInfo.ConstraintVT == MVT::Other)
5383       ValueVT = RegVT;
5384
5385     // Create the appropriate number of virtual registers.
5386     MachineRegisterInfo &RegInfo = MF.getRegInfo();
5387     for (; NumRegs; --NumRegs)
5388       Regs.push_back(RegInfo.createVirtualRegister(RC));
5389
5390     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5391     return;
5392   }
5393
5394   // This is a reference to a register class that doesn't directly correspond
5395   // to an LLVM register class.  Allocate NumRegs consecutive, available,
5396   // registers from the class.
5397   std::vector<unsigned> RegClassRegs
5398     = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
5399                                             OpInfo.ConstraintVT);
5400
5401   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5402   unsigned NumAllocated = 0;
5403   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
5404     unsigned Reg = RegClassRegs[i];
5405     // See if this register is available.
5406     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
5407         (isInReg  && InputRegs.count(Reg))) {    // Already used.
5408       // Make sure we find consecutive registers.
5409       NumAllocated = 0;
5410       continue;
5411     }
5412
5413     // Check to see if this register is allocatable (i.e. don't give out the
5414     // stack pointer).
5415     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, TRI);
5416     if (!RC) {        // Couldn't allocate this register.
5417       // Reset NumAllocated to make sure we return consecutive registers.
5418       NumAllocated = 0;
5419       continue;
5420     }
5421
5422     // Okay, this register is good, we can use it.
5423     ++NumAllocated;
5424
5425     // If we allocated enough consecutive registers, succeed.
5426     if (NumAllocated == NumRegs) {
5427       unsigned RegStart = (i-NumAllocated)+1;
5428       unsigned RegEnd   = i+1;
5429       // Mark all of the allocated registers used.
5430       for (unsigned i = RegStart; i != RegEnd; ++i)
5431         Regs.push_back(RegClassRegs[i]);
5432
5433       OpInfo.AssignedRegs = RegsForValue(Regs, *RC->vt_begin(),
5434                                          OpInfo.ConstraintVT);
5435       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5436       return;
5437     }
5438   }
5439
5440   // Otherwise, we couldn't allocate enough registers for this.
5441 }
5442
5443 /// visitInlineAsm - Handle a call to an InlineAsm object.
5444 ///
5445 void SelectionDAGBuilder::visitInlineAsm(ImmutableCallSite CS) {
5446   const InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
5447
5448   /// ConstraintOperands - Information about all of the constraints.
5449   std::vector<SDISelAsmOperandInfo> ConstraintOperands;
5450
5451   std::set<unsigned> OutputRegs, InputRegs;
5452
5453   std::vector<TargetLowering::AsmOperandInfo> TargetConstraints = TLI.ParseConstraints(CS);
5454   bool hasMemory = false;
5455
5456   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5457   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5458   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
5459     ConstraintOperands.push_back(SDISelAsmOperandInfo(TargetConstraints[i]));
5460     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5461
5462     EVT OpVT = MVT::Other;
5463
5464     // Compute the value type for each operand.
5465     switch (OpInfo.Type) {
5466     case InlineAsm::isOutput:
5467       // Indirect outputs just consume an argument.
5468       if (OpInfo.isIndirect) {
5469         OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5470         break;
5471       }
5472
5473       // The return value of the call is this value.  As such, there is no
5474       // corresponding argument.
5475       assert(!CS.getType()->isVoidTy() &&
5476              "Bad inline asm!");
5477       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
5478         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5479       } else {
5480         assert(ResNo == 0 && "Asm only has one result!");
5481         OpVT = TLI.getValueType(CS.getType());
5482       }
5483       ++ResNo;
5484       break;
5485     case InlineAsm::isInput:
5486       OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5487       break;
5488     case InlineAsm::isClobber:
5489       // Nothing to do.
5490       break;
5491     }
5492
5493     // If this is an input or an indirect output, process the call argument.
5494     // BasicBlocks are labels, currently appearing only in asm's.
5495     if (OpInfo.CallOperandVal) {
5496       // Strip bitcasts, if any.  This mostly comes up for functions.
5497       OpInfo.CallOperandVal = OpInfo.CallOperandVal->stripPointerCasts();
5498
5499       if (const BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5500         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5501       } else {
5502         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5503       }
5504
5505       OpVT = OpInfo.getCallOperandValEVT(*DAG.getContext(), TLI, TD);
5506     }
5507
5508     OpInfo.ConstraintVT = OpVT;
5509
5510     // Indirect operand accesses access memory.
5511     if (OpInfo.isIndirect)
5512       hasMemory = true;
5513     else {
5514       for (unsigned j = 0, ee = OpInfo.Codes.size(); j != ee; ++j) {
5515         TargetLowering::ConstraintType CType = TLI.getConstraintType(OpInfo.Codes[j]);
5516         if (CType == TargetLowering::C_Memory) {
5517           hasMemory = true;
5518           break;
5519         }
5520       }
5521     }
5522   }
5523
5524   SDValue Chain, Flag;
5525
5526   // We won't need to flush pending loads if this asm doesn't touch
5527   // memory and is nonvolatile.
5528   if (hasMemory || IA->hasSideEffects())
5529     Chain = getRoot();
5530   else
5531     Chain = DAG.getRoot();
5532
5533   // Second pass over the constraints: compute which constraint option to use
5534   // and assign registers to constraints that want a specific physreg.
5535   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5536     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5537
5538     // If this is an output operand with a matching input operand, look up the
5539     // matching input. If their types mismatch, e.g. one is an integer, the
5540     // other is floating point, or their sizes are different, flag it as an
5541     // error.
5542     if (OpInfo.hasMatchingInput()) {
5543       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5544
5545       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5546         if ((OpInfo.ConstraintVT.isInteger() !=
5547              Input.ConstraintVT.isInteger()) ||
5548             (OpInfo.ConstraintVT.getSizeInBits() !=
5549              Input.ConstraintVT.getSizeInBits())) {
5550           report_fatal_error("Unsupported asm: input constraint"
5551                              " with a matching output constraint of"
5552                              " incompatible type!");
5553         }
5554         Input.ConstraintVT = OpInfo.ConstraintVT;
5555       }
5556     }
5557
5558     // Compute the constraint code and ConstraintType to use.
5559     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, &DAG);
5560
5561     // If this is a memory input, and if the operand is not indirect, do what we
5562     // need to to provide an address for the memory input.
5563     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5564         !OpInfo.isIndirect) {
5565       assert((OpInfo.isMultipleAlternative || (OpInfo.Type == InlineAsm::isInput)) &&
5566              "Can only indirectify direct input operands!");
5567
5568       // Memory operands really want the address of the value.  If we don't have
5569       // an indirect input, put it in the constpool if we can, otherwise spill
5570       // it to a stack slot.
5571
5572       // If the operand is a float, integer, or vector constant, spill to a
5573       // constant pool entry to get its address.
5574       const Value *OpVal = OpInfo.CallOperandVal;
5575       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5576           isa<ConstantVector>(OpVal)) {
5577         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5578                                                  TLI.getPointerTy());
5579       } else {
5580         // Otherwise, create a stack slot and emit a store to it before the
5581         // asm.
5582         const Type *Ty = OpVal->getType();
5583         uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
5584         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5585         MachineFunction &MF = DAG.getMachineFunction();
5586         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
5587         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5588         Chain = DAG.getStore(Chain, getCurDebugLoc(),
5589                              OpInfo.CallOperand, StackSlot,
5590                              MachinePointerInfo::getFixedStack(SSFI),
5591                              false, false, 0);
5592         OpInfo.CallOperand = StackSlot;
5593       }
5594
5595       // There is no longer a Value* corresponding to this operand.
5596       OpInfo.CallOperandVal = 0;
5597
5598       // It is now an indirect operand.
5599       OpInfo.isIndirect = true;
5600     }
5601
5602     // If this constraint is for a specific register, allocate it before
5603     // anything else.
5604     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5605       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5606   }
5607
5608   // Second pass - Loop over all of the operands, assigning virtual or physregs
5609   // to register class operands.
5610   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5611     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5612
5613     // C_Register operands have already been allocated, Other/Memory don't need
5614     // to be.
5615     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5616       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5617   }
5618
5619   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5620   std::vector<SDValue> AsmNodeOperands;
5621   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5622   AsmNodeOperands.push_back(
5623           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
5624                                       TLI.getPointerTy()));
5625
5626   // If we have a !srcloc metadata node associated with it, we want to attach
5627   // this to the ultimately generated inline asm machineinstr.  To do this, we
5628   // pass in the third operand as this (potentially null) inline asm MDNode.
5629   const MDNode *SrcLoc = CS.getInstruction()->getMetadata("srcloc");
5630   AsmNodeOperands.push_back(DAG.getMDNode(SrcLoc));
5631
5632   // Remember the AlignStack bit as operand 3.
5633   AsmNodeOperands.push_back(DAG.getTargetConstant(IA->isAlignStack() ? 1 : 0,
5634                                             MVT::i1));
5635
5636   // Loop over all of the inputs, copying the operand values into the
5637   // appropriate registers and processing the output regs.
5638   RegsForValue RetValRegs;
5639
5640   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5641   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5642
5643   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5644     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5645
5646     switch (OpInfo.Type) {
5647     case InlineAsm::isOutput: {
5648       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5649           OpInfo.ConstraintType != TargetLowering::C_Register) {
5650         // Memory output, or 'other' output (e.g. 'X' constraint).
5651         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5652
5653         // Add information to the INLINEASM node to know about this output.
5654         unsigned OpFlags = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
5655         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlags,
5656                                                         TLI.getPointerTy()));
5657         AsmNodeOperands.push_back(OpInfo.CallOperand);
5658         break;
5659       }
5660
5661       // Otherwise, this is a register or register class output.
5662
5663       // Copy the output from the appropriate register.  Find a register that
5664       // we can use.
5665       if (OpInfo.AssignedRegs.Regs.empty())
5666         report_fatal_error("Couldn't allocate output reg for constraint '" +
5667                            Twine(OpInfo.ConstraintCode) + "'!");
5668
5669       // If this is an indirect operand, store through the pointer after the
5670       // asm.
5671       if (OpInfo.isIndirect) {
5672         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5673                                                       OpInfo.CallOperandVal));
5674       } else {
5675         // This is the result value of the call.
5676         assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
5677         // Concatenate this output onto the outputs list.
5678         RetValRegs.append(OpInfo.AssignedRegs);
5679       }
5680
5681       // Add information to the INLINEASM node to know that this register is
5682       // set.
5683       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5684                                            InlineAsm::Kind_RegDefEarlyClobber :
5685                                                InlineAsm::Kind_RegDef,
5686                                                false,
5687                                                0,
5688                                                DAG,
5689                                                AsmNodeOperands);
5690       break;
5691     }
5692     case InlineAsm::isInput: {
5693       SDValue InOperandVal = OpInfo.CallOperand;
5694
5695       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5696         // If this is required to match an output register we have already set,
5697         // just use its register.
5698         unsigned OperandNo = OpInfo.getMatchedOperand();
5699
5700         // Scan until we find the definition we already emitted of this operand.
5701         // When we find it, create a RegsForValue operand.
5702         unsigned CurOp = InlineAsm::Op_FirstOperand;
5703         for (; OperandNo; --OperandNo) {
5704           // Advance to the next operand.
5705           unsigned OpFlag =
5706             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5707           assert((InlineAsm::isRegDefKind(OpFlag) ||
5708                   InlineAsm::isRegDefEarlyClobberKind(OpFlag) ||
5709                   InlineAsm::isMemKind(OpFlag)) && "Skipped past definitions?");
5710           CurOp += InlineAsm::getNumOperandRegisters(OpFlag)+1;
5711         }
5712
5713         unsigned OpFlag =
5714           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5715         if (InlineAsm::isRegDefKind(OpFlag) ||
5716             InlineAsm::isRegDefEarlyClobberKind(OpFlag)) {
5717           // Add (OpFlag&0xffff)>>3 registers to MatchedRegs.
5718           if (OpInfo.isIndirect) {
5719             // This happens on gcc/testsuite/gcc.dg/pr8788-1.c
5720             LLVMContext &Ctx = *DAG.getContext();
5721             Ctx.emitError(CS.getInstruction(),  "inline asm not supported yet:"
5722                           " don't know how to handle tied "
5723                           "indirect register inputs");
5724           }
5725
5726           RegsForValue MatchedRegs;
5727           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5728           EVT RegVT = AsmNodeOperands[CurOp+1].getValueType();
5729           MatchedRegs.RegVTs.push_back(RegVT);
5730           MachineRegisterInfo &RegInfo = DAG.getMachineFunction().getRegInfo();
5731           for (unsigned i = 0, e = InlineAsm::getNumOperandRegisters(OpFlag);
5732                i != e; ++i)
5733             MatchedRegs.Regs.push_back
5734               (RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT)));
5735
5736           // Use the produced MatchedRegs object to
5737           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5738                                     Chain, &Flag);
5739           MatchedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse,
5740                                            true, OpInfo.getMatchedOperand(),
5741                                            DAG, AsmNodeOperands);
5742           break;
5743         }
5744
5745         assert(InlineAsm::isMemKind(OpFlag) && "Unknown matching constraint!");
5746         assert(InlineAsm::getNumOperandRegisters(OpFlag) == 1 &&
5747                "Unexpected number of operands");
5748         // Add information to the INLINEASM node to know about this input.
5749         // See InlineAsm.h isUseOperandTiedToDef.
5750         OpFlag = InlineAsm::getFlagWordForMatchingOp(OpFlag,
5751                                                     OpInfo.getMatchedOperand());
5752         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlag,
5753                                                         TLI.getPointerTy()));
5754         AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5755         break;
5756       }
5757
5758       // Treat indirect 'X' constraint as memory.
5759       if (OpInfo.ConstraintType == TargetLowering::C_Other &&
5760           OpInfo.isIndirect)
5761         OpInfo.ConstraintType = TargetLowering::C_Memory;
5762
5763       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5764         std::vector<SDValue> Ops;
5765         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5766                                          Ops, DAG);
5767         if (Ops.empty())
5768           report_fatal_error("Invalid operand for inline asm constraint '" +
5769                              Twine(OpInfo.ConstraintCode) + "'!");
5770
5771         // Add information to the INLINEASM node to know about this input.
5772         unsigned ResOpType =
5773           InlineAsm::getFlagWord(InlineAsm::Kind_Imm, Ops.size());
5774         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5775                                                         TLI.getPointerTy()));
5776         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5777         break;
5778       }
5779
5780       if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5781         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5782         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5783                "Memory operands expect pointer values");
5784
5785         // Add information to the INLINEASM node to know about this input.
5786         unsigned ResOpType = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
5787         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5788                                                         TLI.getPointerTy()));
5789         AsmNodeOperands.push_back(InOperandVal);
5790         break;
5791       }
5792
5793       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5794               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5795              "Unknown constraint type!");
5796       assert(!OpInfo.isIndirect &&
5797              "Don't know how to handle indirect register inputs yet!");
5798
5799       // Copy the input into the appropriate registers.
5800       if (OpInfo.AssignedRegs.Regs.empty() ||
5801           !OpInfo.AssignedRegs.areValueTypesLegal(TLI))
5802         report_fatal_error("Couldn't allocate input reg for constraint '" +
5803                            Twine(OpInfo.ConstraintCode) + "'!");
5804
5805       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5806                                         Chain, &Flag);
5807
5808       OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse, false, 0,
5809                                                DAG, AsmNodeOperands);
5810       break;
5811     }
5812     case InlineAsm::isClobber: {
5813       // Add the clobbered value to the operand list, so that the register
5814       // allocator is aware that the physreg got clobbered.
5815       if (!OpInfo.AssignedRegs.Regs.empty())
5816         OpInfo.AssignedRegs.AddInlineAsmOperands(
5817                                             InlineAsm::Kind_RegDefEarlyClobber,
5818                                                  false, 0, DAG,
5819                                                  AsmNodeOperands);
5820       break;
5821     }
5822     }
5823   }
5824
5825   // Finish up input operands.  Set the input chain and add the flag last.
5826   AsmNodeOperands[InlineAsm::Op_InputChain] = Chain;
5827   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5828
5829   Chain = DAG.getNode(ISD::INLINEASM, getCurDebugLoc(),
5830                       DAG.getVTList(MVT::Other, MVT::Flag),
5831                       &AsmNodeOperands[0], AsmNodeOperands.size());
5832   Flag = Chain.getValue(1);
5833
5834   // If this asm returns a register value, copy the result from that register
5835   // and set it as the value of the call.
5836   if (!RetValRegs.Regs.empty()) {
5837     SDValue Val = RetValRegs.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(),
5838                                              Chain, &Flag);
5839
5840     // FIXME: Why don't we do this for inline asms with MRVs?
5841     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5842       EVT ResultType = TLI.getValueType(CS.getType());
5843
5844       // If any of the results of the inline asm is a vector, it may have the
5845       // wrong width/num elts.  This can happen for register classes that can
5846       // contain multiple different value types.  The preg or vreg allocated may
5847       // not have the same VT as was expected.  Convert it to the right type
5848       // with bit_convert.
5849       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5850         Val = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5851                           ResultType, Val);
5852
5853       } else if (ResultType != Val.getValueType() &&
5854                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5855         // If a result value was tied to an input value, the computed result may
5856         // have a wider width than the expected result.  Extract the relevant
5857         // portion.
5858         Val = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), ResultType, Val);
5859       }
5860
5861       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5862     }
5863
5864     setValue(CS.getInstruction(), Val);
5865     // Don't need to use this as a chain in this case.
5866     if (!IA->hasSideEffects() && !hasMemory && IndirectStoresToEmit.empty())
5867       return;
5868   }
5869
5870   std::vector<std::pair<SDValue, const Value *> > StoresToEmit;
5871
5872   // Process indirect outputs, first output all of the flagged copies out of
5873   // physregs.
5874   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5875     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5876     const Value *Ptr = IndirectStoresToEmit[i].second;
5877     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(),
5878                                              Chain, &Flag);
5879     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5880   }
5881
5882   // Emit the non-flagged stores from the physregs.
5883   SmallVector<SDValue, 8> OutChains;
5884   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i) {
5885     SDValue Val = DAG.getStore(Chain, getCurDebugLoc(),
5886                                StoresToEmit[i].first,
5887                                getValue(StoresToEmit[i].second),
5888                                MachinePointerInfo(StoresToEmit[i].second),
5889                                false, false, 0);
5890     OutChains.push_back(Val);
5891   }
5892
5893   if (!OutChains.empty())
5894     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
5895                         &OutChains[0], OutChains.size());
5896
5897   DAG.setRoot(Chain);
5898 }
5899
5900 void SelectionDAGBuilder::visitVAStart(const CallInst &I) {
5901   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurDebugLoc(),
5902                           MVT::Other, getRoot(),
5903                           getValue(I.getArgOperand(0)),
5904                           DAG.getSrcValue(I.getArgOperand(0))));
5905 }
5906
5907 void SelectionDAGBuilder::visitVAArg(const VAArgInst &I) {
5908   const TargetData &TD = *TLI.getTargetData();
5909   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurDebugLoc(),
5910                            getRoot(), getValue(I.getOperand(0)),
5911                            DAG.getSrcValue(I.getOperand(0)),
5912                            TD.getABITypeAlignment(I.getType()));
5913   setValue(&I, V);
5914   DAG.setRoot(V.getValue(1));
5915 }
5916
5917 void SelectionDAGBuilder::visitVAEnd(const CallInst &I) {
5918   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurDebugLoc(),
5919                           MVT::Other, getRoot(),
5920                           getValue(I.getArgOperand(0)),
5921                           DAG.getSrcValue(I.getArgOperand(0))));
5922 }
5923
5924 void SelectionDAGBuilder::visitVACopy(const CallInst &I) {
5925   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurDebugLoc(),
5926                           MVT::Other, getRoot(),
5927                           getValue(I.getArgOperand(0)),
5928                           getValue(I.getArgOperand(1)),
5929                           DAG.getSrcValue(I.getArgOperand(0)),
5930                           DAG.getSrcValue(I.getArgOperand(1))));
5931 }
5932
5933 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
5934 /// implementation, which just calls LowerCall.
5935 /// FIXME: When all targets are
5936 /// migrated to using LowerCall, this hook should be integrated into SDISel.
5937 std::pair<SDValue, SDValue>
5938 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
5939                             bool RetSExt, bool RetZExt, bool isVarArg,
5940                             bool isInreg, unsigned NumFixedArgs,
5941                             CallingConv::ID CallConv, bool isTailCall,
5942                             bool isReturnValueUsed,
5943                             SDValue Callee,
5944                             ArgListTy &Args, SelectionDAG &DAG,
5945                             DebugLoc dl) const {
5946   // Handle all of the outgoing arguments.
5947   SmallVector<ISD::OutputArg, 32> Outs;
5948   SmallVector<SDValue, 32> OutVals;
5949   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
5950     SmallVector<EVT, 4> ValueVTs;
5951     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
5952     for (unsigned Value = 0, NumValues = ValueVTs.size();
5953          Value != NumValues; ++Value) {
5954       EVT VT = ValueVTs[Value];
5955       const Type *ArgTy = VT.getTypeForEVT(RetTy->getContext());
5956       SDValue Op = SDValue(Args[i].Node.getNode(),
5957                            Args[i].Node.getResNo() + Value);
5958       ISD::ArgFlagsTy Flags;
5959       unsigned OriginalAlignment =
5960         getTargetData()->getABITypeAlignment(ArgTy);
5961
5962       if (Args[i].isZExt)
5963         Flags.setZExt();
5964       if (Args[i].isSExt)
5965         Flags.setSExt();
5966       if (Args[i].isInReg)
5967         Flags.setInReg();
5968       if (Args[i].isSRet)
5969         Flags.setSRet();
5970       if (Args[i].isByVal) {
5971         Flags.setByVal();
5972         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
5973         const Type *ElementTy = Ty->getElementType();
5974         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5975         unsigned FrameSize  = getTargetData()->getTypeAllocSize(ElementTy);
5976         // For ByVal, alignment should come from FE.  BE will guess if this
5977         // info is not there but there are cases it cannot get right.
5978         if (Args[i].Alignment)
5979           FrameAlign = Args[i].Alignment;
5980         Flags.setByValAlign(FrameAlign);
5981         Flags.setByValSize(FrameSize);
5982       }
5983       if (Args[i].isNest)
5984         Flags.setNest();
5985       Flags.setOrigAlign(OriginalAlignment);
5986
5987       EVT PartVT = getRegisterType(RetTy->getContext(), VT);
5988       unsigned NumParts = getNumRegisters(RetTy->getContext(), VT);
5989       SmallVector<SDValue, 4> Parts(NumParts);
5990       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
5991
5992       if (Args[i].isSExt)
5993         ExtendKind = ISD::SIGN_EXTEND;
5994       else if (Args[i].isZExt)
5995         ExtendKind = ISD::ZERO_EXTEND;
5996
5997       getCopyToParts(DAG, dl, Op, &Parts[0], NumParts,
5998                      PartVT, ExtendKind);
5999
6000       for (unsigned j = 0; j != NumParts; ++j) {
6001         // if it isn't first piece, alignment must be 1
6002         ISD::OutputArg MyFlags(Flags, Parts[j].getValueType(),
6003                                i < NumFixedArgs);
6004         if (NumParts > 1 && j == 0)
6005           MyFlags.Flags.setSplit();
6006         else if (j != 0)
6007           MyFlags.Flags.setOrigAlign(1);
6008
6009         Outs.push_back(MyFlags);
6010         OutVals.push_back(Parts[j]);
6011       }
6012     }
6013   }
6014
6015   // Handle the incoming return values from the call.
6016   SmallVector<ISD::InputArg, 32> Ins;
6017   SmallVector<EVT, 4> RetTys;
6018   ComputeValueVTs(*this, RetTy, RetTys);
6019   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
6020     EVT VT = RetTys[I];
6021     EVT RegisterVT = getRegisterType(RetTy->getContext(), VT);
6022     unsigned NumRegs = getNumRegisters(RetTy->getContext(), VT);
6023     for (unsigned i = 0; i != NumRegs; ++i) {
6024       ISD::InputArg MyFlags;
6025       MyFlags.VT = RegisterVT;
6026       MyFlags.Used = isReturnValueUsed;
6027       if (RetSExt)
6028         MyFlags.Flags.setSExt();
6029       if (RetZExt)
6030         MyFlags.Flags.setZExt();
6031       if (isInreg)
6032         MyFlags.Flags.setInReg();
6033       Ins.push_back(MyFlags);
6034     }
6035   }
6036
6037   SmallVector<SDValue, 4> InVals;
6038   Chain = LowerCall(Chain, Callee, CallConv, isVarArg, isTailCall,
6039                     Outs, OutVals, Ins, dl, DAG, InVals);
6040
6041   // Verify that the target's LowerCall behaved as expected.
6042   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
6043          "LowerCall didn't return a valid chain!");
6044   assert((!isTailCall || InVals.empty()) &&
6045          "LowerCall emitted a return value for a tail call!");
6046   assert((isTailCall || InVals.size() == Ins.size()) &&
6047          "LowerCall didn't emit the correct number of values!");
6048
6049   // For a tail call, the return value is merely live-out and there aren't
6050   // any nodes in the DAG representing it. Return a special value to
6051   // indicate that a tail call has been emitted and no more Instructions
6052   // should be processed in the current block.
6053   if (isTailCall) {
6054     DAG.setRoot(Chain);
6055     return std::make_pair(SDValue(), SDValue());
6056   }
6057
6058   DEBUG(for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
6059           assert(InVals[i].getNode() &&
6060                  "LowerCall emitted a null value!");
6061           assert(Ins[i].VT == InVals[i].getValueType() &&
6062                  "LowerCall emitted a value with the wrong type!");
6063         });
6064
6065   // Collect the legal value parts into potentially illegal values
6066   // that correspond to the original function's return values.
6067   ISD::NodeType AssertOp = ISD::DELETED_NODE;
6068   if (RetSExt)
6069     AssertOp = ISD::AssertSext;
6070   else if (RetZExt)
6071     AssertOp = ISD::AssertZext;
6072   SmallVector<SDValue, 4> ReturnValues;
6073   unsigned CurReg = 0;
6074   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
6075     EVT VT = RetTys[I];
6076     EVT RegisterVT = getRegisterType(RetTy->getContext(), VT);
6077     unsigned NumRegs = getNumRegisters(RetTy->getContext(), VT);
6078
6079     ReturnValues.push_back(getCopyFromParts(DAG, dl, &InVals[CurReg],
6080                                             NumRegs, RegisterVT, VT,
6081                                             AssertOp));
6082     CurReg += NumRegs;
6083   }
6084
6085   // For a function returning void, there is no return value. We can't create
6086   // such a node, so we just return a null return value in that case. In
6087   // that case, nothing will actualy look at the value.
6088   if (ReturnValues.empty())
6089     return std::make_pair(SDValue(), Chain);
6090
6091   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, dl,
6092                             DAG.getVTList(&RetTys[0], RetTys.size()),
6093                             &ReturnValues[0], ReturnValues.size());
6094   return std::make_pair(Res, Chain);
6095 }
6096
6097 void TargetLowering::LowerOperationWrapper(SDNode *N,
6098                                            SmallVectorImpl<SDValue> &Results,
6099                                            SelectionDAG &DAG) const {
6100   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
6101   if (Res.getNode())
6102     Results.push_back(Res);
6103 }
6104
6105 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6106   llvm_unreachable("LowerOperation not implemented for this target!");
6107   return SDValue();
6108 }
6109
6110 void
6111 SelectionDAGBuilder::CopyValueToVirtualRegister(const Value *V, unsigned Reg) {
6112   SDValue Op = getNonRegisterValue(V);
6113   assert((Op.getOpcode() != ISD::CopyFromReg ||
6114           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
6115          "Copy from a reg to the same reg!");
6116   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
6117
6118   RegsForValue RFV(V->getContext(), TLI, Reg, V->getType());
6119   SDValue Chain = DAG.getEntryNode();
6120   RFV.getCopyToRegs(Op, DAG, getCurDebugLoc(), Chain, 0);
6121   PendingExports.push_back(Chain);
6122 }
6123
6124 #include "llvm/CodeGen/SelectionDAGISel.h"
6125
6126 void SelectionDAGISel::LowerArguments(const BasicBlock *LLVMBB) {
6127   // If this is the entry block, emit arguments.
6128   const Function &F = *LLVMBB->getParent();
6129   SelectionDAG &DAG = SDB->DAG;
6130   DebugLoc dl = SDB->getCurDebugLoc();
6131   const TargetData *TD = TLI.getTargetData();
6132   SmallVector<ISD::InputArg, 16> Ins;
6133
6134   // Check whether the function can return without sret-demotion.
6135   SmallVector<ISD::OutputArg, 4> Outs;
6136   GetReturnInfo(F.getReturnType(), F.getAttributes().getRetAttributes(),
6137                 Outs, TLI);
6138
6139   if (!FuncInfo->CanLowerReturn) {
6140     // Put in an sret pointer parameter before all the other parameters.
6141     SmallVector<EVT, 1> ValueVTs;
6142     ComputeValueVTs(TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6143
6144     // NOTE: Assuming that a pointer will never break down to more than one VT
6145     // or one register.
6146     ISD::ArgFlagsTy Flags;
6147     Flags.setSRet();
6148     EVT RegisterVT = TLI.getRegisterType(*DAG.getContext(), ValueVTs[0]);
6149     ISD::InputArg RetArg(Flags, RegisterVT, true);
6150     Ins.push_back(RetArg);
6151   }
6152
6153   // Set up the incoming argument description vector.
6154   unsigned Idx = 1;
6155   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end();
6156        I != E; ++I, ++Idx) {
6157     SmallVector<EVT, 4> ValueVTs;
6158     ComputeValueVTs(TLI, I->getType(), ValueVTs);
6159     bool isArgValueUsed = !I->use_empty();
6160     for (unsigned Value = 0, NumValues = ValueVTs.size();
6161          Value != NumValues; ++Value) {
6162       EVT VT = ValueVTs[Value];
6163       const Type *ArgTy = VT.getTypeForEVT(*DAG.getContext());
6164       ISD::ArgFlagsTy Flags;
6165       unsigned OriginalAlignment =
6166         TD->getABITypeAlignment(ArgTy);
6167
6168       if (F.paramHasAttr(Idx, Attribute::ZExt))
6169         Flags.setZExt();
6170       if (F.paramHasAttr(Idx, Attribute::SExt))
6171         Flags.setSExt();
6172       if (F.paramHasAttr(Idx, Attribute::InReg))
6173         Flags.setInReg();
6174       if (F.paramHasAttr(Idx, Attribute::StructRet))
6175         Flags.setSRet();
6176       if (F.paramHasAttr(Idx, Attribute::ByVal)) {
6177         Flags.setByVal();
6178         const PointerType *Ty = cast<PointerType>(I->getType());
6179         const Type *ElementTy = Ty->getElementType();
6180         unsigned FrameAlign = TLI.getByValTypeAlignment(ElementTy);
6181         unsigned FrameSize  = TD->getTypeAllocSize(ElementTy);
6182         // For ByVal, alignment should be passed from FE.  BE will guess if
6183         // this info is not there but there are cases it cannot get right.
6184         if (F.getParamAlignment(Idx))
6185           FrameAlign = F.getParamAlignment(Idx);
6186         Flags.setByValAlign(FrameAlign);
6187         Flags.setByValSize(FrameSize);
6188       }
6189       if (F.paramHasAttr(Idx, Attribute::Nest))
6190         Flags.setNest();
6191       Flags.setOrigAlign(OriginalAlignment);
6192
6193       EVT RegisterVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6194       unsigned NumRegs = TLI.getNumRegisters(*CurDAG->getContext(), VT);
6195       for (unsigned i = 0; i != NumRegs; ++i) {
6196         ISD::InputArg MyFlags(Flags, RegisterVT, isArgValueUsed);
6197         if (NumRegs > 1 && i == 0)
6198           MyFlags.Flags.setSplit();
6199         // if it isn't first piece, alignment must be 1
6200         else if (i > 0)
6201           MyFlags.Flags.setOrigAlign(1);
6202         Ins.push_back(MyFlags);
6203       }
6204     }
6205   }
6206
6207   // Call the target to set up the argument values.
6208   SmallVector<SDValue, 8> InVals;
6209   SDValue NewRoot = TLI.LowerFormalArguments(DAG.getRoot(), F.getCallingConv(),
6210                                              F.isVarArg(), Ins,
6211                                              dl, DAG, InVals);
6212
6213   // Verify that the target's LowerFormalArguments behaved as expected.
6214   assert(NewRoot.getNode() && NewRoot.getValueType() == MVT::Other &&
6215          "LowerFormalArguments didn't return a valid chain!");
6216   assert(InVals.size() == Ins.size() &&
6217          "LowerFormalArguments didn't emit the correct number of values!");
6218   DEBUG({
6219       for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
6220         assert(InVals[i].getNode() &&
6221                "LowerFormalArguments emitted a null value!");
6222         assert(Ins[i].VT == InVals[i].getValueType() &&
6223                "LowerFormalArguments emitted a value with the wrong type!");
6224       }
6225     });
6226
6227   // Update the DAG with the new chain value resulting from argument lowering.
6228   DAG.setRoot(NewRoot);
6229
6230   // Set up the argument values.
6231   unsigned i = 0;
6232   Idx = 1;
6233   if (!FuncInfo->CanLowerReturn) {
6234     // Create a virtual register for the sret pointer, and put in a copy
6235     // from the sret argument into it.
6236     SmallVector<EVT, 1> ValueVTs;
6237     ComputeValueVTs(TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6238     EVT VT = ValueVTs[0];
6239     EVT RegVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6240     ISD::NodeType AssertOp = ISD::DELETED_NODE;
6241     SDValue ArgValue = getCopyFromParts(DAG, dl, &InVals[0], 1,
6242                                         RegVT, VT, AssertOp);
6243
6244     MachineFunction& MF = SDB->DAG.getMachineFunction();
6245     MachineRegisterInfo& RegInfo = MF.getRegInfo();
6246     unsigned SRetReg = RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT));
6247     FuncInfo->DemoteRegister = SRetReg;
6248     NewRoot = SDB->DAG.getCopyToReg(NewRoot, SDB->getCurDebugLoc(),
6249                                     SRetReg, ArgValue);
6250     DAG.setRoot(NewRoot);
6251
6252     // i indexes lowered arguments.  Bump it past the hidden sret argument.
6253     // Idx indexes LLVM arguments.  Don't touch it.
6254     ++i;
6255   }
6256
6257   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
6258       ++I, ++Idx) {
6259     SmallVector<SDValue, 4> ArgValues;
6260     SmallVector<EVT, 4> ValueVTs;
6261     ComputeValueVTs(TLI, I->getType(), ValueVTs);
6262     unsigned NumValues = ValueVTs.size();
6263
6264     // If this argument is unused then remember its value. It is used to generate
6265     // debugging information.
6266     if (I->use_empty() && NumValues)
6267       SDB->setUnusedArgValue(I, InVals[i]);
6268
6269     for (unsigned Value = 0; Value != NumValues; ++Value) {
6270       EVT VT = ValueVTs[Value];
6271       EVT PartVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6272       unsigned NumParts = TLI.getNumRegisters(*CurDAG->getContext(), VT);
6273
6274       if (!I->use_empty()) {
6275         ISD::NodeType AssertOp = ISD::DELETED_NODE;
6276         if (F.paramHasAttr(Idx, Attribute::SExt))
6277           AssertOp = ISD::AssertSext;
6278         else if (F.paramHasAttr(Idx, Attribute::ZExt))
6279           AssertOp = ISD::AssertZext;
6280
6281         ArgValues.push_back(getCopyFromParts(DAG, dl, &InVals[i],
6282                                              NumParts, PartVT, VT,
6283                                              AssertOp));
6284       }
6285
6286       i += NumParts;
6287     }
6288
6289     // Note down frame index for byval arguments.
6290     if (I->hasByValAttr() && !ArgValues.empty())
6291       if (FrameIndexSDNode *FI =
6292           dyn_cast<FrameIndexSDNode>(ArgValues[0].getNode()))
6293         FuncInfo->setByValArgumentFrameIndex(I, FI->getIndex());
6294
6295     if (!I->use_empty()) {
6296       SDValue Res;
6297       if (!ArgValues.empty())
6298         Res = DAG.getMergeValues(&ArgValues[0], NumValues,
6299                                  SDB->getCurDebugLoc());
6300       SDB->setValue(I, Res);
6301
6302       // If this argument is live outside of the entry block, insert a copy from
6303       // whereever we got it to the vreg that other BB's will reference it as.
6304       SDB->CopyToExportRegsIfNeeded(I);
6305     }
6306   }
6307
6308   assert(i == InVals.size() && "Argument register count mismatch!");
6309
6310   // Finally, if the target has anything special to do, allow it to do so.
6311   // FIXME: this should insert code into the DAG!
6312   EmitFunctionEntryCode();
6313 }
6314
6315 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
6316 /// ensure constants are generated when needed.  Remember the virtual registers
6317 /// that need to be added to the Machine PHI nodes as input.  We cannot just
6318 /// directly add them, because expansion might result in multiple MBB's for one
6319 /// BB.  As such, the start of the BB might correspond to a different MBB than
6320 /// the end.
6321 ///
6322 void
6323 SelectionDAGBuilder::HandlePHINodesInSuccessorBlocks(const BasicBlock *LLVMBB) {
6324   const TerminatorInst *TI = LLVMBB->getTerminator();
6325
6326   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
6327
6328   // Check successor nodes' PHI nodes that expect a constant to be available
6329   // from this block.
6330   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
6331     const BasicBlock *SuccBB = TI->getSuccessor(succ);
6332     if (!isa<PHINode>(SuccBB->begin())) continue;
6333     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
6334
6335     // If this terminator has multiple identical successors (common for
6336     // switches), only handle each succ once.
6337     if (!SuccsHandled.insert(SuccMBB)) continue;
6338
6339     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
6340
6341     // At this point we know that there is a 1-1 correspondence between LLVM PHI
6342     // nodes and Machine PHI nodes, but the incoming operands have not been
6343     // emitted yet.
6344     for (BasicBlock::const_iterator I = SuccBB->begin();
6345          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
6346       // Ignore dead phi's.
6347       if (PN->use_empty()) continue;
6348
6349       unsigned Reg;
6350       const Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
6351
6352       if (const Constant *C = dyn_cast<Constant>(PHIOp)) {
6353         unsigned &RegOut = ConstantsOut[C];
6354         if (RegOut == 0) {
6355           RegOut = FuncInfo.CreateRegs(C->getType());
6356           CopyValueToVirtualRegister(C, RegOut);
6357         }
6358         Reg = RegOut;
6359       } else {
6360         DenseMap<const Value *, unsigned>::iterator I =
6361           FuncInfo.ValueMap.find(PHIOp);
6362         if (I != FuncInfo.ValueMap.end())
6363           Reg = I->second;
6364         else {
6365           assert(isa<AllocaInst>(PHIOp) &&
6366                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
6367                  "Didn't codegen value into a register!??");
6368           Reg = FuncInfo.CreateRegs(PHIOp->getType());
6369           CopyValueToVirtualRegister(PHIOp, Reg);
6370         }
6371       }
6372
6373       // Remember that this register needs to added to the machine PHI node as
6374       // the input for this MBB.
6375       SmallVector<EVT, 4> ValueVTs;
6376       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
6377       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
6378         EVT VT = ValueVTs[vti];
6379         unsigned NumRegisters = TLI.getNumRegisters(*DAG.getContext(), VT);
6380         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
6381           FuncInfo.PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
6382         Reg += NumRegisters;
6383       }
6384     }
6385   }
6386   ConstantsOut.clear();
6387 }