Revisit my fix for PR9028: the issue is that DAGCombine was
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuilder.cpp
1 //===-- SelectionDAGBuilder.cpp - Selection-DAG building ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SDNodeDbgValue.h"
16 #include "SelectionDAGBuilder.h"
17 #include "llvm/ADT/BitVector.h"
18 #include "llvm/ADT/PostOrderIterator.h"
19 #include "llvm/ADT/SmallSet.h"
20 #include "llvm/Analysis/AliasAnalysis.h"
21 #include "llvm/Analysis/ConstantFolding.h"
22 #include "llvm/Constants.h"
23 #include "llvm/CallingConv.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/Function.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/InlineAsm.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/IntrinsicInst.h"
31 #include "llvm/LLVMContext.h"
32 #include "llvm/Module.h"
33 #include "llvm/CodeGen/Analysis.h"
34 #include "llvm/CodeGen/FastISel.h"
35 #include "llvm/CodeGen/FunctionLoweringInfo.h"
36 #include "llvm/CodeGen/GCStrategy.h"
37 #include "llvm/CodeGen/GCMetadata.h"
38 #include "llvm/CodeGen/MachineFunction.h"
39 #include "llvm/CodeGen/MachineFrameInfo.h"
40 #include "llvm/CodeGen/MachineInstrBuilder.h"
41 #include "llvm/CodeGen/MachineJumpTableInfo.h"
42 #include "llvm/CodeGen/MachineModuleInfo.h"
43 #include "llvm/CodeGen/MachineRegisterInfo.h"
44 #include "llvm/CodeGen/PseudoSourceValue.h"
45 #include "llvm/CodeGen/SelectionDAG.h"
46 #include "llvm/Analysis/DebugInfo.h"
47 #include "llvm/Target/TargetData.h"
48 #include "llvm/Target/TargetFrameLowering.h"
49 #include "llvm/Target/TargetInstrInfo.h"
50 #include "llvm/Target/TargetIntrinsicInfo.h"
51 #include "llvm/Target/TargetLowering.h"
52 #include "llvm/Target/TargetOptions.h"
53 #include "llvm/Support/Compiler.h"
54 #include "llvm/Support/CommandLine.h"
55 #include "llvm/Support/Debug.h"
56 #include "llvm/Support/ErrorHandling.h"
57 #include "llvm/Support/MathExtras.h"
58 #include "llvm/Support/raw_ostream.h"
59 #include <algorithm>
60 using namespace llvm;
61
62 /// LimitFloatPrecision - Generate low-precision inline sequences for
63 /// some float libcalls (6, 8 or 12 bits).
64 static unsigned LimitFloatPrecision;
65
66 static cl::opt<unsigned, true>
67 LimitFPPrecision("limit-float-precision",
68                  cl::desc("Generate low-precision inline sequences "
69                           "for some float libcalls"),
70                  cl::location(LimitFloatPrecision),
71                  cl::init(0));
72
73 // Limit the width of DAG chains. This is important in general to prevent
74 // prevent DAG-based analysis from blowing up. For example, alias analysis and
75 // load clustering may not complete in reasonable time. It is difficult to
76 // recognize and avoid this situation within each individual analysis, and
77 // future analyses are likely to have the same behavior. Limiting DAG width is
78 // the safe approach, and will be especially important with global DAGs.
79 //
80 // MaxParallelChains default is arbitrarily high to avoid affecting
81 // optimization, but could be lowered to improve compile time. Any ld-ld-st-st
82 // sequence over this should have been converted to llvm.memcpy by the
83 // frontend. It easy to induce this behavior with .ll code such as:
84 // %buffer = alloca [4096 x i8]
85 // %data = load [4096 x i8]* %argPtr
86 // store [4096 x i8] %data, [4096 x i8]* %buffer
87 static cl::opt<unsigned>
88 MaxParallelChains("dag-chain-limit", cl::desc("Max parallel isel dag chains"),
89                   cl::init(64), cl::Hidden);
90
91 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, DebugLoc DL,
92                                       const SDValue *Parts, unsigned NumParts,
93                                       EVT PartVT, EVT ValueVT);
94
95 /// getCopyFromParts - Create a value that contains the specified legal parts
96 /// combined into the value they represent.  If the parts combine to a type
97 /// larger then ValueVT then AssertOp can be used to specify whether the extra
98 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
99 /// (ISD::AssertSext).
100 static SDValue getCopyFromParts(SelectionDAG &DAG, DebugLoc DL,
101                                 const SDValue *Parts,
102                                 unsigned NumParts, EVT PartVT, EVT ValueVT,
103                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
104   if (ValueVT.isVector())
105     return getCopyFromPartsVector(DAG, DL, Parts, NumParts, PartVT, ValueVT);
106
107   assert(NumParts > 0 && "No parts to assemble!");
108   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
109   SDValue Val = Parts[0];
110
111   if (NumParts > 1) {
112     // Assemble the value from multiple parts.
113     if (ValueVT.isInteger()) {
114       unsigned PartBits = PartVT.getSizeInBits();
115       unsigned ValueBits = ValueVT.getSizeInBits();
116
117       // Assemble the power of 2 part.
118       unsigned RoundParts = NumParts & (NumParts - 1) ?
119         1 << Log2_32(NumParts) : NumParts;
120       unsigned RoundBits = PartBits * RoundParts;
121       EVT RoundVT = RoundBits == ValueBits ?
122         ValueVT : EVT::getIntegerVT(*DAG.getContext(), RoundBits);
123       SDValue Lo, Hi;
124
125       EVT HalfVT = EVT::getIntegerVT(*DAG.getContext(), RoundBits/2);
126
127       if (RoundParts > 2) {
128         Lo = getCopyFromParts(DAG, DL, Parts, RoundParts / 2,
129                               PartVT, HalfVT);
130         Hi = getCopyFromParts(DAG, DL, Parts + RoundParts / 2,
131                               RoundParts / 2, PartVT, HalfVT);
132       } else {
133         Lo = DAG.getNode(ISD::BITCAST, DL, HalfVT, Parts[0]);
134         Hi = DAG.getNode(ISD::BITCAST, DL, HalfVT, Parts[1]);
135       }
136
137       if (TLI.isBigEndian())
138         std::swap(Lo, Hi);
139
140       Val = DAG.getNode(ISD::BUILD_PAIR, DL, RoundVT, Lo, Hi);
141
142       if (RoundParts < NumParts) {
143         // Assemble the trailing non-power-of-2 part.
144         unsigned OddParts = NumParts - RoundParts;
145         EVT OddVT = EVT::getIntegerVT(*DAG.getContext(), OddParts * PartBits);
146         Hi = getCopyFromParts(DAG, DL,
147                               Parts + RoundParts, OddParts, PartVT, OddVT);
148
149         // Combine the round and odd parts.
150         Lo = Val;
151         if (TLI.isBigEndian())
152           std::swap(Lo, Hi);
153         EVT TotalVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
154         Hi = DAG.getNode(ISD::ANY_EXTEND, DL, TotalVT, Hi);
155         Hi = DAG.getNode(ISD::SHL, DL, TotalVT, Hi,
156                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
157                                          TLI.getPointerTy()));
158         Lo = DAG.getNode(ISD::ZERO_EXTEND, DL, TotalVT, Lo);
159         Val = DAG.getNode(ISD::OR, DL, TotalVT, Lo, Hi);
160       }
161     } else if (PartVT.isFloatingPoint()) {
162       // FP split into multiple FP parts (for ppcf128)
163       assert(ValueVT == EVT(MVT::ppcf128) && PartVT == EVT(MVT::f64) &&
164              "Unexpected split");
165       SDValue Lo, Hi;
166       Lo = DAG.getNode(ISD::BITCAST, DL, EVT(MVT::f64), Parts[0]);
167       Hi = DAG.getNode(ISD::BITCAST, DL, EVT(MVT::f64), Parts[1]);
168       if (TLI.isBigEndian())
169         std::swap(Lo, Hi);
170       Val = DAG.getNode(ISD::BUILD_PAIR, DL, ValueVT, Lo, Hi);
171     } else {
172       // FP split into integer parts (soft fp)
173       assert(ValueVT.isFloatingPoint() && PartVT.isInteger() &&
174              !PartVT.isVector() && "Unexpected split");
175       EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), ValueVT.getSizeInBits());
176       Val = getCopyFromParts(DAG, DL, Parts, NumParts, PartVT, IntVT);
177     }
178   }
179
180   // There is now one part, held in Val.  Correct it to match ValueVT.
181   PartVT = Val.getValueType();
182
183   if (PartVT == ValueVT)
184     return Val;
185
186   if (PartVT.isInteger() && ValueVT.isInteger()) {
187     if (ValueVT.bitsLT(PartVT)) {
188       // For a truncate, see if we have any information to
189       // indicate whether the truncated bits will always be
190       // zero or sign-extension.
191       if (AssertOp != ISD::DELETED_NODE)
192         Val = DAG.getNode(AssertOp, DL, PartVT, Val,
193                           DAG.getValueType(ValueVT));
194       return DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
195     }
196     return DAG.getNode(ISD::ANY_EXTEND, DL, ValueVT, Val);
197   }
198
199   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
200     // FP_ROUND's are always exact here.
201     if (ValueVT.bitsLT(Val.getValueType()))
202       return DAG.getNode(ISD::FP_ROUND, DL, ValueVT, Val,
203                          DAG.getIntPtrConstant(1));
204
205     return DAG.getNode(ISD::FP_EXTEND, DL, ValueVT, Val);
206   }
207
208   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
209     return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
210
211   llvm_unreachable("Unknown mismatch!");
212   return SDValue();
213 }
214
215 /// getCopyFromParts - Create a value that contains the specified legal parts
216 /// combined into the value they represent.  If the parts combine to a type
217 /// larger then ValueVT then AssertOp can be used to specify whether the extra
218 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
219 /// (ISD::AssertSext).
220 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, DebugLoc DL,
221                                       const SDValue *Parts, unsigned NumParts,
222                                       EVT PartVT, EVT ValueVT) {
223   assert(ValueVT.isVector() && "Not a vector value");
224   assert(NumParts > 0 && "No parts to assemble!");
225   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
226   SDValue Val = Parts[0];
227
228   // Handle a multi-element vector.
229   if (NumParts > 1) {
230     EVT IntermediateVT, RegisterVT;
231     unsigned NumIntermediates;
232     unsigned NumRegs =
233     TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT, IntermediateVT,
234                                NumIntermediates, RegisterVT);
235     assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
236     NumParts = NumRegs; // Silence a compiler warning.
237     assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
238     assert(RegisterVT == Parts[0].getValueType() &&
239            "Part type doesn't match part!");
240
241     // Assemble the parts into intermediate operands.
242     SmallVector<SDValue, 8> Ops(NumIntermediates);
243     if (NumIntermediates == NumParts) {
244       // If the register was not expanded, truncate or copy the value,
245       // as appropriate.
246       for (unsigned i = 0; i != NumParts; ++i)
247         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i], 1,
248                                   PartVT, IntermediateVT);
249     } else if (NumParts > 0) {
250       // If the intermediate type was expanded, build the intermediate
251       // operands from the parts.
252       assert(NumParts % NumIntermediates == 0 &&
253              "Must expand into a divisible number of parts!");
254       unsigned Factor = NumParts / NumIntermediates;
255       for (unsigned i = 0; i != NumIntermediates; ++i)
256         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i * Factor], Factor,
257                                   PartVT, IntermediateVT);
258     }
259
260     // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the
261     // intermediate operands.
262     Val = DAG.getNode(IntermediateVT.isVector() ?
263                       ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR, DL,
264                       ValueVT, &Ops[0], NumIntermediates);
265   }
266
267   // There is now one part, held in Val.  Correct it to match ValueVT.
268   PartVT = Val.getValueType();
269
270   if (PartVT == ValueVT)
271     return Val;
272
273   if (PartVT.isVector()) {
274     // If the element type of the source/dest vectors are the same, but the
275     // parts vector has more elements than the value vector, then we have a
276     // vector widening case (e.g. <2 x float> -> <4 x float>).  Extract the
277     // elements we want.
278     if (PartVT.getVectorElementType() == ValueVT.getVectorElementType()) {
279       assert(PartVT.getVectorNumElements() > ValueVT.getVectorNumElements() &&
280              "Cannot narrow, it would be a lossy transformation");
281       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, ValueVT, Val,
282                          DAG.getIntPtrConstant(0));
283     }
284
285     // Vector/Vector bitcast.
286     return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
287   }
288
289   assert(ValueVT.getVectorElementType() == PartVT &&
290          ValueVT.getVectorNumElements() == 1 &&
291          "Only trivial scalar-to-vector conversions should get here!");
292   return DAG.getNode(ISD::BUILD_VECTOR, DL, ValueVT, Val);
293 }
294
295
296
297
298 static void getCopyToPartsVector(SelectionDAG &DAG, DebugLoc dl,
299                                  SDValue Val, SDValue *Parts, unsigned NumParts,
300                                  EVT PartVT);
301
302 /// getCopyToParts - Create a series of nodes that contain the specified value
303 /// split into legal parts.  If the parts contain more bits than Val, then, for
304 /// integers, ExtendKind can be used to specify how to generate the extra bits.
305 static void getCopyToParts(SelectionDAG &DAG, DebugLoc DL,
306                            SDValue Val, SDValue *Parts, unsigned NumParts,
307                            EVT PartVT,
308                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
309   EVT ValueVT = Val.getValueType();
310
311   // Handle the vector case separately.
312   if (ValueVT.isVector())
313     return getCopyToPartsVector(DAG, DL, Val, Parts, NumParts, PartVT);
314
315   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
316   unsigned PartBits = PartVT.getSizeInBits();
317   unsigned OrigNumParts = NumParts;
318   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
319
320   if (NumParts == 0)
321     return;
322
323   assert(!ValueVT.isVector() && "Vector case handled elsewhere");
324   if (PartVT == ValueVT) {
325     assert(NumParts == 1 && "No-op copy with multiple parts!");
326     Parts[0] = Val;
327     return;
328   }
329
330   if (NumParts * PartBits > ValueVT.getSizeInBits()) {
331     // If the parts cover more bits than the value has, promote the value.
332     if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
333       assert(NumParts == 1 && "Do not know what to promote to!");
334       Val = DAG.getNode(ISD::FP_EXTEND, DL, PartVT, Val);
335     } else {
336       assert(PartVT.isInteger() && ValueVT.isInteger() &&
337              "Unknown mismatch!");
338       ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
339       Val = DAG.getNode(ExtendKind, DL, ValueVT, Val);
340     }
341   } else if (PartBits == ValueVT.getSizeInBits()) {
342     // Different types of the same size.
343     assert(NumParts == 1 && PartVT != ValueVT);
344     Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
345   } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
346     // If the parts cover less bits than value has, truncate the value.
347     assert(PartVT.isInteger() && ValueVT.isInteger() &&
348            "Unknown mismatch!");
349     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
350     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
351   }
352
353   // The value may have changed - recompute ValueVT.
354   ValueVT = Val.getValueType();
355   assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
356          "Failed to tile the value with PartVT!");
357
358   if (NumParts == 1) {
359     assert(PartVT == ValueVT && "Type conversion failed!");
360     Parts[0] = Val;
361     return;
362   }
363
364   // Expand the value into multiple parts.
365   if (NumParts & (NumParts - 1)) {
366     // The number of parts is not a power of 2.  Split off and copy the tail.
367     assert(PartVT.isInteger() && ValueVT.isInteger() &&
368            "Do not know what to expand to!");
369     unsigned RoundParts = 1 << Log2_32(NumParts);
370     unsigned RoundBits = RoundParts * PartBits;
371     unsigned OddParts = NumParts - RoundParts;
372     SDValue OddVal = DAG.getNode(ISD::SRL, DL, ValueVT, Val,
373                                  DAG.getIntPtrConstant(RoundBits));
374     getCopyToParts(DAG, DL, OddVal, Parts + RoundParts, OddParts, PartVT);
375
376     if (TLI.isBigEndian())
377       // The odd parts were reversed by getCopyToParts - unreverse them.
378       std::reverse(Parts + RoundParts, Parts + NumParts);
379
380     NumParts = RoundParts;
381     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
382     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
383   }
384
385   // The number of parts is a power of 2.  Repeatedly bisect the value using
386   // EXTRACT_ELEMENT.
387   Parts[0] = DAG.getNode(ISD::BITCAST, DL,
388                          EVT::getIntegerVT(*DAG.getContext(),
389                                            ValueVT.getSizeInBits()),
390                          Val);
391
392   for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
393     for (unsigned i = 0; i < NumParts; i += StepSize) {
394       unsigned ThisBits = StepSize * PartBits / 2;
395       EVT ThisVT = EVT::getIntegerVT(*DAG.getContext(), ThisBits);
396       SDValue &Part0 = Parts[i];
397       SDValue &Part1 = Parts[i+StepSize/2];
398
399       Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
400                           ThisVT, Part0, DAG.getIntPtrConstant(1));
401       Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
402                           ThisVT, Part0, DAG.getIntPtrConstant(0));
403
404       if (ThisBits == PartBits && ThisVT != PartVT) {
405         Part0 = DAG.getNode(ISD::BITCAST, DL, PartVT, Part0);
406         Part1 = DAG.getNode(ISD::BITCAST, DL, PartVT, Part1);
407       }
408     }
409   }
410
411   if (TLI.isBigEndian())
412     std::reverse(Parts, Parts + OrigNumParts);
413 }
414
415
416 /// getCopyToPartsVector - Create a series of nodes that contain the specified
417 /// value split into legal parts.
418 static void getCopyToPartsVector(SelectionDAG &DAG, DebugLoc DL,
419                                  SDValue Val, SDValue *Parts, unsigned NumParts,
420                                  EVT PartVT) {
421   EVT ValueVT = Val.getValueType();
422   assert(ValueVT.isVector() && "Not a vector");
423   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
424
425   if (NumParts == 1) {
426     if (PartVT == ValueVT) {
427       // Nothing to do.
428     } else if (PartVT.getSizeInBits() == ValueVT.getSizeInBits()) {
429       // Bitconvert vector->vector case.
430       Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
431     } else if (PartVT.isVector() &&
432                PartVT.getVectorElementType() == ValueVT.getVectorElementType()&&
433                PartVT.getVectorNumElements() > ValueVT.getVectorNumElements()) {
434       EVT ElementVT = PartVT.getVectorElementType();
435       // Vector widening case, e.g. <2 x float> -> <4 x float>.  Shuffle in
436       // undef elements.
437       SmallVector<SDValue, 16> Ops;
438       for (unsigned i = 0, e = ValueVT.getVectorNumElements(); i != e; ++i)
439         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
440                                   ElementVT, Val, DAG.getIntPtrConstant(i)));
441
442       for (unsigned i = ValueVT.getVectorNumElements(),
443            e = PartVT.getVectorNumElements(); i != e; ++i)
444         Ops.push_back(DAG.getUNDEF(ElementVT));
445
446       Val = DAG.getNode(ISD::BUILD_VECTOR, DL, PartVT, &Ops[0], Ops.size());
447
448       // FIXME: Use CONCAT for 2x -> 4x.
449
450       //SDValue UndefElts = DAG.getUNDEF(VectorTy);
451       //Val = DAG.getNode(ISD::CONCAT_VECTORS, DL, PartVT, Val, UndefElts);
452     } else {
453       // Vector -> scalar conversion.
454       assert(ValueVT.getVectorElementType() == PartVT &&
455              ValueVT.getVectorNumElements() == 1 &&
456              "Only trivial vector-to-scalar conversions should get here!");
457       Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
458                         PartVT, Val, DAG.getIntPtrConstant(0));
459     }
460
461     Parts[0] = Val;
462     return;
463   }
464
465   // Handle a multi-element vector.
466   EVT IntermediateVT, RegisterVT;
467   unsigned NumIntermediates;
468   unsigned NumRegs = TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT,
469                                                 IntermediateVT,
470                                                 NumIntermediates, RegisterVT);
471   unsigned NumElements = ValueVT.getVectorNumElements();
472
473   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
474   NumParts = NumRegs; // Silence a compiler warning.
475   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
476
477   // Split the vector into intermediate operands.
478   SmallVector<SDValue, 8> Ops(NumIntermediates);
479   for (unsigned i = 0; i != NumIntermediates; ++i) {
480     if (IntermediateVT.isVector())
481       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL,
482                            IntermediateVT, Val,
483                    DAG.getIntPtrConstant(i * (NumElements / NumIntermediates)));
484     else
485       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
486                            IntermediateVT, Val, DAG.getIntPtrConstant(i));
487   }
488
489   // Split the intermediate operands into legal parts.
490   if (NumParts == NumIntermediates) {
491     // If the register was not expanded, promote or copy the value,
492     // as appropriate.
493     for (unsigned i = 0; i != NumParts; ++i)
494       getCopyToParts(DAG, DL, Ops[i], &Parts[i], 1, PartVT);
495   } else if (NumParts > 0) {
496     // If the intermediate type was expanded, split each the value into
497     // legal parts.
498     assert(NumParts % NumIntermediates == 0 &&
499            "Must expand into a divisible number of parts!");
500     unsigned Factor = NumParts / NumIntermediates;
501     for (unsigned i = 0; i != NumIntermediates; ++i)
502       getCopyToParts(DAG, DL, Ops[i], &Parts[i*Factor], Factor, PartVT);
503   }
504 }
505
506
507
508
509 namespace {
510   /// RegsForValue - This struct represents the registers (physical or virtual)
511   /// that a particular set of values is assigned, and the type information
512   /// about the value. The most common situation is to represent one value at a
513   /// time, but struct or array values are handled element-wise as multiple
514   /// values.  The splitting of aggregates is performed recursively, so that we
515   /// never have aggregate-typed registers. The values at this point do not
516   /// necessarily have legal types, so each value may require one or more
517   /// registers of some legal type.
518   ///
519   struct RegsForValue {
520     /// ValueVTs - The value types of the values, which may not be legal, and
521     /// may need be promoted or synthesized from one or more registers.
522     ///
523     SmallVector<EVT, 4> ValueVTs;
524
525     /// RegVTs - The value types of the registers. This is the same size as
526     /// ValueVTs and it records, for each value, what the type of the assigned
527     /// register or registers are. (Individual values are never synthesized
528     /// from more than one type of register.)
529     ///
530     /// With virtual registers, the contents of RegVTs is redundant with TLI's
531     /// getRegisterType member function, however when with physical registers
532     /// it is necessary to have a separate record of the types.
533     ///
534     SmallVector<EVT, 4> RegVTs;
535
536     /// Regs - This list holds the registers assigned to the values.
537     /// Each legal or promoted value requires one register, and each
538     /// expanded value requires multiple registers.
539     ///
540     SmallVector<unsigned, 4> Regs;
541
542     RegsForValue() {}
543
544     RegsForValue(const SmallVector<unsigned, 4> &regs,
545                  EVT regvt, EVT valuevt)
546       : ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
547
548     RegsForValue(LLVMContext &Context, const TargetLowering &tli,
549                  unsigned Reg, const Type *Ty) {
550       ComputeValueVTs(tli, Ty, ValueVTs);
551
552       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
553         EVT ValueVT = ValueVTs[Value];
554         unsigned NumRegs = tli.getNumRegisters(Context, ValueVT);
555         EVT RegisterVT = tli.getRegisterType(Context, ValueVT);
556         for (unsigned i = 0; i != NumRegs; ++i)
557           Regs.push_back(Reg + i);
558         RegVTs.push_back(RegisterVT);
559         Reg += NumRegs;
560       }
561     }
562
563     /// areValueTypesLegal - Return true if types of all the values are legal.
564     bool areValueTypesLegal(const TargetLowering &TLI) {
565       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
566         EVT RegisterVT = RegVTs[Value];
567         if (!TLI.isTypeLegal(RegisterVT))
568           return false;
569       }
570       return true;
571     }
572
573     /// append - Add the specified values to this one.
574     void append(const RegsForValue &RHS) {
575       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
576       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
577       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
578     }
579
580     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
581     /// this value and returns the result as a ValueVTs value.  This uses
582     /// Chain/Flag as the input and updates them for the output Chain/Flag.
583     /// If the Flag pointer is NULL, no flag is used.
584     SDValue getCopyFromRegs(SelectionDAG &DAG, FunctionLoweringInfo &FuncInfo,
585                             DebugLoc dl,
586                             SDValue &Chain, SDValue *Flag) const;
587
588     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
589     /// specified value into the registers specified by this object.  This uses
590     /// Chain/Flag as the input and updates them for the output Chain/Flag.
591     /// If the Flag pointer is NULL, no flag is used.
592     void getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
593                        SDValue &Chain, SDValue *Flag) const;
594
595     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
596     /// operand list.  This adds the code marker, matching input operand index
597     /// (if applicable), and includes the number of values added into it.
598     void AddInlineAsmOperands(unsigned Kind,
599                               bool HasMatching, unsigned MatchingIdx,
600                               SelectionDAG &DAG,
601                               std::vector<SDValue> &Ops) const;
602   };
603 }
604
605 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
606 /// this value and returns the result as a ValueVT value.  This uses
607 /// Chain/Flag as the input and updates them for the output Chain/Flag.
608 /// If the Flag pointer is NULL, no flag is used.
609 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
610                                       FunctionLoweringInfo &FuncInfo,
611                                       DebugLoc dl,
612                                       SDValue &Chain, SDValue *Flag) const {
613   // A Value with type {} or [0 x %t] needs no registers.
614   if (ValueVTs.empty())
615     return SDValue();
616
617   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
618
619   // Assemble the legal parts into the final values.
620   SmallVector<SDValue, 4> Values(ValueVTs.size());
621   SmallVector<SDValue, 8> Parts;
622   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
623     // Copy the legal parts from the registers.
624     EVT ValueVT = ValueVTs[Value];
625     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
626     EVT RegisterVT = RegVTs[Value];
627
628     Parts.resize(NumRegs);
629     for (unsigned i = 0; i != NumRegs; ++i) {
630       SDValue P;
631       if (Flag == 0) {
632         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
633       } else {
634         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
635         *Flag = P.getValue(2);
636       }
637
638       Chain = P.getValue(1);
639       Parts[i] = P;
640
641       // If the source register was virtual and if we know something about it,
642       // add an assert node.
643       if (!TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) ||
644           !RegisterVT.isInteger() || RegisterVT.isVector() ||
645           !FuncInfo.LiveOutRegInfo.inBounds(Regs[Part+i]))
646         continue;
647       
648       const FunctionLoweringInfo::LiveOutInfo &LOI =
649         FuncInfo.LiveOutRegInfo[Regs[Part+i]];
650
651       unsigned RegSize = RegisterVT.getSizeInBits();
652       unsigned NumSignBits = LOI.NumSignBits;
653       unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
654
655       // FIXME: We capture more information than the dag can represent.  For
656       // now, just use the tightest assertzext/assertsext possible.
657       bool isSExt = true;
658       EVT FromVT(MVT::Other);
659       if (NumSignBits == RegSize)
660         isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
661       else if (NumZeroBits >= RegSize-1)
662         isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
663       else if (NumSignBits > RegSize-8)
664         isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
665       else if (NumZeroBits >= RegSize-8)
666         isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
667       else if (NumSignBits > RegSize-16)
668         isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
669       else if (NumZeroBits >= RegSize-16)
670         isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
671       else if (NumSignBits > RegSize-32)
672         isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
673       else if (NumZeroBits >= RegSize-32)
674         isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
675       else
676         continue;
677
678       // Add an assertion node.
679       assert(FromVT != MVT::Other);
680       Parts[i] = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
681                              RegisterVT, P, DAG.getValueType(FromVT));
682     }
683
684     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
685                                      NumRegs, RegisterVT, ValueVT);
686     Part += NumRegs;
687     Parts.clear();
688   }
689
690   return DAG.getNode(ISD::MERGE_VALUES, dl,
691                      DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
692                      &Values[0], ValueVTs.size());
693 }
694
695 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
696 /// specified value into the registers specified by this object.  This uses
697 /// Chain/Flag as the input and updates them for the output Chain/Flag.
698 /// If the Flag pointer is NULL, no flag is used.
699 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
700                                  SDValue &Chain, SDValue *Flag) const {
701   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
702
703   // Get the list of the values's legal parts.
704   unsigned NumRegs = Regs.size();
705   SmallVector<SDValue, 8> Parts(NumRegs);
706   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
707     EVT ValueVT = ValueVTs[Value];
708     unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
709     EVT RegisterVT = RegVTs[Value];
710
711     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
712                    &Parts[Part], NumParts, RegisterVT);
713     Part += NumParts;
714   }
715
716   // Copy the parts into the registers.
717   SmallVector<SDValue, 8> Chains(NumRegs);
718   for (unsigned i = 0; i != NumRegs; ++i) {
719     SDValue Part;
720     if (Flag == 0) {
721       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
722     } else {
723       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
724       *Flag = Part.getValue(1);
725     }
726
727     Chains[i] = Part.getValue(0);
728   }
729
730   if (NumRegs == 1 || Flag)
731     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
732     // flagged to it. That is the CopyToReg nodes and the user are considered
733     // a single scheduling unit. If we create a TokenFactor and return it as
734     // chain, then the TokenFactor is both a predecessor (operand) of the
735     // user as well as a successor (the TF operands are flagged to the user).
736     // c1, f1 = CopyToReg
737     // c2, f2 = CopyToReg
738     // c3     = TokenFactor c1, c2
739     // ...
740     //        = op c3, ..., f2
741     Chain = Chains[NumRegs-1];
742   else
743     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0], NumRegs);
744 }
745
746 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
747 /// operand list.  This adds the code marker and includes the number of
748 /// values added into it.
749 void RegsForValue::AddInlineAsmOperands(unsigned Code, bool HasMatching,
750                                         unsigned MatchingIdx,
751                                         SelectionDAG &DAG,
752                                         std::vector<SDValue> &Ops) const {
753   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
754
755   unsigned Flag = InlineAsm::getFlagWord(Code, Regs.size());
756   if (HasMatching)
757     Flag = InlineAsm::getFlagWordForMatchingOp(Flag, MatchingIdx);
758   SDValue Res = DAG.getTargetConstant(Flag, MVT::i32);
759   Ops.push_back(Res);
760
761   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
762     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVTs[Value]);
763     EVT RegisterVT = RegVTs[Value];
764     for (unsigned i = 0; i != NumRegs; ++i) {
765       assert(Reg < Regs.size() && "Mismatch in # registers expected");
766       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
767     }
768   }
769 }
770
771 void SelectionDAGBuilder::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
772   AA = &aa;
773   GFI = gfi;
774   TD = DAG.getTarget().getTargetData();
775 }
776
777 /// clear - Clear out the current SelectionDAG and the associated
778 /// state and prepare this SelectionDAGBuilder object to be used
779 /// for a new block. This doesn't clear out information about
780 /// additional blocks that are needed to complete switch lowering
781 /// or PHI node updating; that information is cleared out as it is
782 /// consumed.
783 void SelectionDAGBuilder::clear() {
784   NodeMap.clear();
785   UnusedArgNodeMap.clear();
786   PendingLoads.clear();
787   PendingExports.clear();
788   DanglingDebugInfoMap.clear();
789   CurDebugLoc = DebugLoc();
790   HasTailCall = false;
791 }
792
793 /// getRoot - Return the current virtual root of the Selection DAG,
794 /// flushing any PendingLoad items. This must be done before emitting
795 /// a store or any other node that may need to be ordered after any
796 /// prior load instructions.
797 ///
798 SDValue SelectionDAGBuilder::getRoot() {
799   if (PendingLoads.empty())
800     return DAG.getRoot();
801
802   if (PendingLoads.size() == 1) {
803     SDValue Root = PendingLoads[0];
804     DAG.setRoot(Root);
805     PendingLoads.clear();
806     return Root;
807   }
808
809   // Otherwise, we have to make a token factor node.
810   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
811                                &PendingLoads[0], PendingLoads.size());
812   PendingLoads.clear();
813   DAG.setRoot(Root);
814   return Root;
815 }
816
817 /// getControlRoot - Similar to getRoot, but instead of flushing all the
818 /// PendingLoad items, flush all the PendingExports items. It is necessary
819 /// to do this before emitting a terminator instruction.
820 ///
821 SDValue SelectionDAGBuilder::getControlRoot() {
822   SDValue Root = DAG.getRoot();
823
824   if (PendingExports.empty())
825     return Root;
826
827   // Turn all of the CopyToReg chains into one factored node.
828   if (Root.getOpcode() != ISD::EntryToken) {
829     unsigned i = 0, e = PendingExports.size();
830     for (; i != e; ++i) {
831       assert(PendingExports[i].getNode()->getNumOperands() > 1);
832       if (PendingExports[i].getNode()->getOperand(0) == Root)
833         break;  // Don't add the root if we already indirectly depend on it.
834     }
835
836     if (i == e)
837       PendingExports.push_back(Root);
838   }
839
840   Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
841                      &PendingExports[0],
842                      PendingExports.size());
843   PendingExports.clear();
844   DAG.setRoot(Root);
845   return Root;
846 }
847
848 void SelectionDAGBuilder::AssignOrderingToNode(const SDNode *Node) {
849   if (DAG.GetOrdering(Node) != 0) return; // Already has ordering.
850   DAG.AssignOrdering(Node, SDNodeOrder);
851
852   for (unsigned I = 0, E = Node->getNumOperands(); I != E; ++I)
853     AssignOrderingToNode(Node->getOperand(I).getNode());
854 }
855
856 void SelectionDAGBuilder::visit(const Instruction &I) {
857   // Set up outgoing PHI node register values before emitting the terminator.
858   if (isa<TerminatorInst>(&I))
859     HandlePHINodesInSuccessorBlocks(I.getParent());
860
861   CurDebugLoc = I.getDebugLoc();
862
863   visit(I.getOpcode(), I);
864
865   if (!isa<TerminatorInst>(&I) && !HasTailCall)
866     CopyToExportRegsIfNeeded(&I);
867
868   CurDebugLoc = DebugLoc();
869 }
870
871 void SelectionDAGBuilder::visitPHI(const PHINode &) {
872   llvm_unreachable("SelectionDAGBuilder shouldn't visit PHI nodes!");
873 }
874
875 void SelectionDAGBuilder::visit(unsigned Opcode, const User &I) {
876   // Note: this doesn't use InstVisitor, because it has to work with
877   // ConstantExpr's in addition to instructions.
878   switch (Opcode) {
879   default: llvm_unreachable("Unknown instruction type encountered!");
880     // Build the switch statement using the Instruction.def file.
881 #define HANDLE_INST(NUM, OPCODE, CLASS) \
882     case Instruction::OPCODE: visit##OPCODE((CLASS&)I); break;
883 #include "llvm/Instruction.def"
884   }
885
886   // Assign the ordering to the freshly created DAG nodes.
887   if (NodeMap.count(&I)) {
888     ++SDNodeOrder;
889     AssignOrderingToNode(getValue(&I).getNode());
890   }
891 }
892
893 // resolveDanglingDebugInfo - if we saw an earlier dbg_value referring to V,
894 // generate the debug data structures now that we've seen its definition.
895 void SelectionDAGBuilder::resolveDanglingDebugInfo(const Value *V,
896                                                    SDValue Val) {
897   DanglingDebugInfo &DDI = DanglingDebugInfoMap[V];
898   if (DDI.getDI()) {
899     const DbgValueInst *DI = DDI.getDI();
900     DebugLoc dl = DDI.getdl();
901     unsigned DbgSDNodeOrder = DDI.getSDNodeOrder();
902     MDNode *Variable = DI->getVariable();
903     uint64_t Offset = DI->getOffset();
904     SDDbgValue *SDV;
905     if (Val.getNode()) {
906       if (!EmitFuncArgumentDbgValue(V, Variable, Offset, Val)) {
907         SDV = DAG.getDbgValue(Variable, Val.getNode(),
908                               Val.getResNo(), Offset, dl, DbgSDNodeOrder);
909         DAG.AddDbgValue(SDV, Val.getNode(), false);
910       }
911     } else 
912       DEBUG(dbgs() << "Dropping debug info for " << DI);
913     DanglingDebugInfoMap[V] = DanglingDebugInfo();
914   }
915 }
916
917 // getValue - Return an SDValue for the given Value.
918 SDValue SelectionDAGBuilder::getValue(const Value *V) {
919   // If we already have an SDValue for this value, use it. It's important
920   // to do this first, so that we don't create a CopyFromReg if we already
921   // have a regular SDValue.
922   SDValue &N = NodeMap[V];
923   if (N.getNode()) return N;
924
925   // If there's a virtual register allocated and initialized for this
926   // value, use it.
927   DenseMap<const Value *, unsigned>::iterator It = FuncInfo.ValueMap.find(V);
928   if (It != FuncInfo.ValueMap.end()) {
929     unsigned InReg = It->second;
930     RegsForValue RFV(*DAG.getContext(), TLI, InReg, V->getType());
931     SDValue Chain = DAG.getEntryNode();
932     N = RFV.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(), Chain,NULL);
933     resolveDanglingDebugInfo(V, N);
934     return N;
935   }
936
937   // Otherwise create a new SDValue and remember it.
938   SDValue Val = getValueImpl(V);
939   NodeMap[V] = Val;
940   resolveDanglingDebugInfo(V, Val);
941   return Val;
942 }
943
944 /// getNonRegisterValue - Return an SDValue for the given Value, but
945 /// don't look in FuncInfo.ValueMap for a virtual register.
946 SDValue SelectionDAGBuilder::getNonRegisterValue(const Value *V) {
947   // If we already have an SDValue for this value, use it.
948   SDValue &N = NodeMap[V];
949   if (N.getNode()) return N;
950
951   // Otherwise create a new SDValue and remember it.
952   SDValue Val = getValueImpl(V);
953   NodeMap[V] = Val;
954   resolveDanglingDebugInfo(V, Val);
955   return Val;
956 }
957
958 /// getValueImpl - Helper function for getValue and getNonRegisterValue.
959 /// Create an SDValue for the given value.
960 SDValue SelectionDAGBuilder::getValueImpl(const Value *V) {
961   if (const Constant *C = dyn_cast<Constant>(V)) {
962     EVT VT = TLI.getValueType(V->getType(), true);
963
964     if (const ConstantInt *CI = dyn_cast<ConstantInt>(C))
965       return DAG.getConstant(*CI, VT);
966
967     if (const GlobalValue *GV = dyn_cast<GlobalValue>(C))
968       return DAG.getGlobalAddress(GV, getCurDebugLoc(), VT);
969
970     if (isa<ConstantPointerNull>(C))
971       return DAG.getConstant(0, TLI.getPointerTy());
972
973     if (const ConstantFP *CFP = dyn_cast<ConstantFP>(C))
974       return DAG.getConstantFP(*CFP, VT);
975
976     if (isa<UndefValue>(C) && !V->getType()->isAggregateType())
977       return DAG.getUNDEF(VT);
978
979     if (const ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
980       visit(CE->getOpcode(), *CE);
981       SDValue N1 = NodeMap[V];
982       assert(N1.getNode() && "visit didn't populate the NodeMap!");
983       return N1;
984     }
985
986     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
987       SmallVector<SDValue, 4> Constants;
988       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
989            OI != OE; ++OI) {
990         SDNode *Val = getValue(*OI).getNode();
991         // If the operand is an empty aggregate, there are no values.
992         if (!Val) continue;
993         // Add each leaf value from the operand to the Constants list
994         // to form a flattened list of all the values.
995         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
996           Constants.push_back(SDValue(Val, i));
997       }
998
999       return DAG.getMergeValues(&Constants[0], Constants.size(),
1000                                 getCurDebugLoc());
1001     }
1002
1003     if (C->getType()->isStructTy() || C->getType()->isArrayTy()) {
1004       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
1005              "Unknown struct or array constant!");
1006
1007       SmallVector<EVT, 4> ValueVTs;
1008       ComputeValueVTs(TLI, C->getType(), ValueVTs);
1009       unsigned NumElts = ValueVTs.size();
1010       if (NumElts == 0)
1011         return SDValue(); // empty struct
1012       SmallVector<SDValue, 4> Constants(NumElts);
1013       for (unsigned i = 0; i != NumElts; ++i) {
1014         EVT EltVT = ValueVTs[i];
1015         if (isa<UndefValue>(C))
1016           Constants[i] = DAG.getUNDEF(EltVT);
1017         else if (EltVT.isFloatingPoint())
1018           Constants[i] = DAG.getConstantFP(0, EltVT);
1019         else
1020           Constants[i] = DAG.getConstant(0, EltVT);
1021       }
1022
1023       return DAG.getMergeValues(&Constants[0], NumElts,
1024                                 getCurDebugLoc());
1025     }
1026
1027     if (const BlockAddress *BA = dyn_cast<BlockAddress>(C))
1028       return DAG.getBlockAddress(BA, VT);
1029
1030     const VectorType *VecTy = cast<VectorType>(V->getType());
1031     unsigned NumElements = VecTy->getNumElements();
1032
1033     // Now that we know the number and type of the elements, get that number of
1034     // elements into the Ops array based on what kind of constant it is.
1035     SmallVector<SDValue, 16> Ops;
1036     if (const ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
1037       for (unsigned i = 0; i != NumElements; ++i)
1038         Ops.push_back(getValue(CP->getOperand(i)));
1039     } else {
1040       assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
1041       EVT EltVT = TLI.getValueType(VecTy->getElementType());
1042
1043       SDValue Op;
1044       if (EltVT.isFloatingPoint())
1045         Op = DAG.getConstantFP(0, EltVT);
1046       else
1047         Op = DAG.getConstant(0, EltVT);
1048       Ops.assign(NumElements, Op);
1049     }
1050
1051     // Create a BUILD_VECTOR node.
1052     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
1053                                     VT, &Ops[0], Ops.size());
1054   }
1055
1056   // If this is a static alloca, generate it as the frameindex instead of
1057   // computation.
1058   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
1059     DenseMap<const AllocaInst*, int>::iterator SI =
1060       FuncInfo.StaticAllocaMap.find(AI);
1061     if (SI != FuncInfo.StaticAllocaMap.end())
1062       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
1063   }
1064
1065   // If this is an instruction which fast-isel has deferred, select it now.
1066   if (const Instruction *Inst = dyn_cast<Instruction>(V)) {
1067     unsigned InReg = FuncInfo.InitializeRegForValue(Inst);
1068     RegsForValue RFV(*DAG.getContext(), TLI, InReg, Inst->getType());
1069     SDValue Chain = DAG.getEntryNode();
1070     return RFV.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(), Chain, NULL);
1071   }
1072
1073   llvm_unreachable("Can't get register for value!");
1074   return SDValue();
1075 }
1076
1077 void SelectionDAGBuilder::visitRet(const ReturnInst &I) {
1078   SDValue Chain = getControlRoot();
1079   SmallVector<ISD::OutputArg, 8> Outs;
1080   SmallVector<SDValue, 8> OutVals;
1081
1082   if (!FuncInfo.CanLowerReturn) {
1083     unsigned DemoteReg = FuncInfo.DemoteRegister;
1084     const Function *F = I.getParent()->getParent();
1085
1086     // Emit a store of the return value through the virtual register.
1087     // Leave Outs empty so that LowerReturn won't try to load return
1088     // registers the usual way.
1089     SmallVector<EVT, 1> PtrValueVTs;
1090     ComputeValueVTs(TLI, PointerType::getUnqual(F->getReturnType()),
1091                     PtrValueVTs);
1092
1093     SDValue RetPtr = DAG.getRegister(DemoteReg, PtrValueVTs[0]);
1094     SDValue RetOp = getValue(I.getOperand(0));
1095
1096     SmallVector<EVT, 4> ValueVTs;
1097     SmallVector<uint64_t, 4> Offsets;
1098     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs, &Offsets);
1099     unsigned NumValues = ValueVTs.size();
1100
1101     SmallVector<SDValue, 4> Chains(NumValues);
1102     for (unsigned i = 0; i != NumValues; ++i) {
1103       SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(),
1104                                 RetPtr.getValueType(), RetPtr,
1105                                 DAG.getIntPtrConstant(Offsets[i]));
1106       Chains[i] =
1107         DAG.getStore(Chain, getCurDebugLoc(),
1108                      SDValue(RetOp.getNode(), RetOp.getResNo() + i),
1109                      // FIXME: better loc info would be nice.
1110                      Add, MachinePointerInfo(), false, false, 0);
1111     }
1112
1113     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
1114                         MVT::Other, &Chains[0], NumValues);
1115   } else if (I.getNumOperands() != 0) {
1116     SmallVector<EVT, 4> ValueVTs;
1117     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs);
1118     unsigned NumValues = ValueVTs.size();
1119     if (NumValues) {
1120       SDValue RetOp = getValue(I.getOperand(0));
1121       for (unsigned j = 0, f = NumValues; j != f; ++j) {
1122         EVT VT = ValueVTs[j];
1123
1124         ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
1125
1126         const Function *F = I.getParent()->getParent();
1127         if (F->paramHasAttr(0, Attribute::SExt))
1128           ExtendKind = ISD::SIGN_EXTEND;
1129         else if (F->paramHasAttr(0, Attribute::ZExt))
1130           ExtendKind = ISD::ZERO_EXTEND;
1131
1132         // FIXME: C calling convention requires the return type to be promoted
1133         // to at least 32-bit. But this is not necessary for non-C calling
1134         // conventions. The frontend should mark functions whose return values
1135         // require promoting with signext or zeroext attributes.
1136         if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger()) {
1137           EVT MinVT = TLI.getRegisterType(*DAG.getContext(), MVT::i32);
1138           if (VT.bitsLT(MinVT))
1139             VT = MinVT;
1140         }
1141
1142         unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), VT);
1143         EVT PartVT = TLI.getRegisterType(*DAG.getContext(), VT);
1144         SmallVector<SDValue, 4> Parts(NumParts);
1145         getCopyToParts(DAG, getCurDebugLoc(),
1146                        SDValue(RetOp.getNode(), RetOp.getResNo() + j),
1147                        &Parts[0], NumParts, PartVT, ExtendKind);
1148
1149         // 'inreg' on function refers to return value
1150         ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1151         if (F->paramHasAttr(0, Attribute::InReg))
1152           Flags.setInReg();
1153
1154         // Propagate extension type if any
1155         if (F->paramHasAttr(0, Attribute::SExt))
1156           Flags.setSExt();
1157         else if (F->paramHasAttr(0, Attribute::ZExt))
1158           Flags.setZExt();
1159
1160         for (unsigned i = 0; i < NumParts; ++i) {
1161           Outs.push_back(ISD::OutputArg(Flags, Parts[i].getValueType(),
1162                                         /*isfixed=*/true));
1163           OutVals.push_back(Parts[i]);
1164         }
1165       }
1166     }
1167   }
1168
1169   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
1170   CallingConv::ID CallConv =
1171     DAG.getMachineFunction().getFunction()->getCallingConv();
1172   Chain = TLI.LowerReturn(Chain, CallConv, isVarArg,
1173                           Outs, OutVals, getCurDebugLoc(), DAG);
1174
1175   // Verify that the target's LowerReturn behaved as expected.
1176   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
1177          "LowerReturn didn't return a valid chain!");
1178
1179   // Update the DAG with the new chain value resulting from return lowering.
1180   DAG.setRoot(Chain);
1181 }
1182
1183 /// CopyToExportRegsIfNeeded - If the given value has virtual registers
1184 /// created for it, emit nodes to copy the value into the virtual
1185 /// registers.
1186 void SelectionDAGBuilder::CopyToExportRegsIfNeeded(const Value *V) {
1187   DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
1188   if (VMI != FuncInfo.ValueMap.end()) {
1189     assert(!V->use_empty() && "Unused value assigned virtual registers!");
1190     CopyValueToVirtualRegister(V, VMI->second);
1191   }
1192 }
1193
1194 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1195 /// the current basic block, add it to ValueMap now so that we'll get a
1196 /// CopyTo/FromReg.
1197 void SelectionDAGBuilder::ExportFromCurrentBlock(const Value *V) {
1198   // No need to export constants.
1199   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1200
1201   // Already exported?
1202   if (FuncInfo.isExportedInst(V)) return;
1203
1204   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1205   CopyValueToVirtualRegister(V, Reg);
1206 }
1207
1208 bool SelectionDAGBuilder::isExportableFromCurrentBlock(const Value *V,
1209                                                      const BasicBlock *FromBB) {
1210   // The operands of the setcc have to be in this block.  We don't know
1211   // how to export them from some other block.
1212   if (const Instruction *VI = dyn_cast<Instruction>(V)) {
1213     // Can export from current BB.
1214     if (VI->getParent() == FromBB)
1215       return true;
1216
1217     // Is already exported, noop.
1218     return FuncInfo.isExportedInst(V);
1219   }
1220
1221   // If this is an argument, we can export it if the BB is the entry block or
1222   // if it is already exported.
1223   if (isa<Argument>(V)) {
1224     if (FromBB == &FromBB->getParent()->getEntryBlock())
1225       return true;
1226
1227     // Otherwise, can only export this if it is already exported.
1228     return FuncInfo.isExportedInst(V);
1229   }
1230
1231   // Otherwise, constants can always be exported.
1232   return true;
1233 }
1234
1235 static bool InBlock(const Value *V, const BasicBlock *BB) {
1236   if (const Instruction *I = dyn_cast<Instruction>(V))
1237     return I->getParent() == BB;
1238   return true;
1239 }
1240
1241 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1242 /// This function emits a branch and is used at the leaves of an OR or an
1243 /// AND operator tree.
1244 ///
1245 void
1246 SelectionDAGBuilder::EmitBranchForMergedCondition(const Value *Cond,
1247                                                   MachineBasicBlock *TBB,
1248                                                   MachineBasicBlock *FBB,
1249                                                   MachineBasicBlock *CurBB,
1250                                                   MachineBasicBlock *SwitchBB) {
1251   const BasicBlock *BB = CurBB->getBasicBlock();
1252
1253   // If the leaf of the tree is a comparison, merge the condition into
1254   // the caseblock.
1255   if (const CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1256     // The operands of the cmp have to be in this block.  We don't know
1257     // how to export them from some other block.  If this is the first block
1258     // of the sequence, no exporting is needed.
1259     if (CurBB == SwitchBB ||
1260         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1261          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1262       ISD::CondCode Condition;
1263       if (const ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1264         Condition = getICmpCondCode(IC->getPredicate());
1265       } else if (const FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1266         Condition = getFCmpCondCode(FC->getPredicate());
1267       } else {
1268         Condition = ISD::SETEQ; // silence warning.
1269         llvm_unreachable("Unknown compare instruction");
1270       }
1271
1272       CaseBlock CB(Condition, BOp->getOperand(0),
1273                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1274       SwitchCases.push_back(CB);
1275       return;
1276     }
1277   }
1278
1279   // Create a CaseBlock record representing this branch.
1280   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(*DAG.getContext()),
1281                NULL, TBB, FBB, CurBB);
1282   SwitchCases.push_back(CB);
1283 }
1284
1285 /// FindMergedConditions - If Cond is an expression like
1286 void SelectionDAGBuilder::FindMergedConditions(const Value *Cond,
1287                                                MachineBasicBlock *TBB,
1288                                                MachineBasicBlock *FBB,
1289                                                MachineBasicBlock *CurBB,
1290                                                MachineBasicBlock *SwitchBB,
1291                                                unsigned Opc) {
1292   // If this node is not part of the or/and tree, emit it as a branch.
1293   const Instruction *BOp = dyn_cast<Instruction>(Cond);
1294   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1295       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1296       BOp->getParent() != CurBB->getBasicBlock() ||
1297       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1298       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1299     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB, SwitchBB);
1300     return;
1301   }
1302
1303   //  Create TmpBB after CurBB.
1304   MachineFunction::iterator BBI = CurBB;
1305   MachineFunction &MF = DAG.getMachineFunction();
1306   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1307   CurBB->getParent()->insert(++BBI, TmpBB);
1308
1309   if (Opc == Instruction::Or) {
1310     // Codegen X | Y as:
1311     //   jmp_if_X TBB
1312     //   jmp TmpBB
1313     // TmpBB:
1314     //   jmp_if_Y TBB
1315     //   jmp FBB
1316     //
1317
1318     // Emit the LHS condition.
1319     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, SwitchBB, Opc);
1320
1321     // Emit the RHS condition into TmpBB.
1322     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc);
1323   } else {
1324     assert(Opc == Instruction::And && "Unknown merge op!");
1325     // Codegen X & Y as:
1326     //   jmp_if_X TmpBB
1327     //   jmp FBB
1328     // TmpBB:
1329     //   jmp_if_Y TBB
1330     //   jmp FBB
1331     //
1332     //  This requires creation of TmpBB after CurBB.
1333
1334     // Emit the LHS condition.
1335     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, SwitchBB, Opc);
1336
1337     // Emit the RHS condition into TmpBB.
1338     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc);
1339   }
1340 }
1341
1342 /// If the set of cases should be emitted as a series of branches, return true.
1343 /// If we should emit this as a bunch of and/or'd together conditions, return
1344 /// false.
1345 bool
1346 SelectionDAGBuilder::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1347   if (Cases.size() != 2) return true;
1348
1349   // If this is two comparisons of the same values or'd or and'd together, they
1350   // will get folded into a single comparison, so don't emit two blocks.
1351   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1352        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1353       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1354        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1355     return false;
1356   }
1357
1358   // Handle: (X != null) | (Y != null) --> (X|Y) != 0
1359   // Handle: (X == null) & (Y == null) --> (X|Y) == 0
1360   if (Cases[0].CmpRHS == Cases[1].CmpRHS &&
1361       Cases[0].CC == Cases[1].CC &&
1362       isa<Constant>(Cases[0].CmpRHS) &&
1363       cast<Constant>(Cases[0].CmpRHS)->isNullValue()) {
1364     if (Cases[0].CC == ISD::SETEQ && Cases[0].TrueBB == Cases[1].ThisBB)
1365       return false;
1366     if (Cases[0].CC == ISD::SETNE && Cases[0].FalseBB == Cases[1].ThisBB)
1367       return false;
1368   }
1369
1370   return true;
1371 }
1372
1373 void SelectionDAGBuilder::visitBr(const BranchInst &I) {
1374   MachineBasicBlock *BrMBB = FuncInfo.MBB;
1375
1376   // Update machine-CFG edges.
1377   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1378
1379   // Figure out which block is immediately after the current one.
1380   MachineBasicBlock *NextBlock = 0;
1381   MachineFunction::iterator BBI = BrMBB;
1382   if (++BBI != FuncInfo.MF->end())
1383     NextBlock = BBI;
1384
1385   if (I.isUnconditional()) {
1386     // Update machine-CFG edges.
1387     BrMBB->addSuccessor(Succ0MBB);
1388
1389     // If this is not a fall-through branch, emit the branch.
1390     if (Succ0MBB != NextBlock)
1391       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1392                               MVT::Other, getControlRoot(),
1393                               DAG.getBasicBlock(Succ0MBB)));
1394
1395     return;
1396   }
1397
1398   // If this condition is one of the special cases we handle, do special stuff
1399   // now.
1400   const Value *CondVal = I.getCondition();
1401   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1402
1403   // If this is a series of conditions that are or'd or and'd together, emit
1404   // this as a sequence of branches instead of setcc's with and/or operations.
1405   // As long as jumps are not expensive, this should improve performance.
1406   // For example, instead of something like:
1407   //     cmp A, B
1408   //     C = seteq
1409   //     cmp D, E
1410   //     F = setle
1411   //     or C, F
1412   //     jnz foo
1413   // Emit:
1414   //     cmp A, B
1415   //     je foo
1416   //     cmp D, E
1417   //     jle foo
1418   //
1419   if (const BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1420     if (!TLI.isJumpExpensive() && 
1421         BOp->hasOneUse() &&
1422         (BOp->getOpcode() == Instruction::And ||
1423          BOp->getOpcode() == Instruction::Or)) {
1424       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, BrMBB, BrMBB,
1425                            BOp->getOpcode());
1426       // If the compares in later blocks need to use values not currently
1427       // exported from this block, export them now.  This block should always
1428       // be the first entry.
1429       assert(SwitchCases[0].ThisBB == BrMBB && "Unexpected lowering!");
1430
1431       // Allow some cases to be rejected.
1432       if (ShouldEmitAsBranches(SwitchCases)) {
1433         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1434           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1435           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1436         }
1437
1438         // Emit the branch for this block.
1439         visitSwitchCase(SwitchCases[0], BrMBB);
1440         SwitchCases.erase(SwitchCases.begin());
1441         return;
1442       }
1443
1444       // Okay, we decided not to do this, remove any inserted MBB's and clear
1445       // SwitchCases.
1446       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1447         FuncInfo.MF->erase(SwitchCases[i].ThisBB);
1448
1449       SwitchCases.clear();
1450     }
1451   }
1452
1453   // Create a CaseBlock record representing this branch.
1454   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(*DAG.getContext()),
1455                NULL, Succ0MBB, Succ1MBB, BrMBB);
1456
1457   // Use visitSwitchCase to actually insert the fast branch sequence for this
1458   // cond branch.
1459   visitSwitchCase(CB, BrMBB);
1460 }
1461
1462 /// visitSwitchCase - Emits the necessary code to represent a single node in
1463 /// the binary search tree resulting from lowering a switch instruction.
1464 void SelectionDAGBuilder::visitSwitchCase(CaseBlock &CB,
1465                                           MachineBasicBlock *SwitchBB) {
1466   SDValue Cond;
1467   SDValue CondLHS = getValue(CB.CmpLHS);
1468   DebugLoc dl = getCurDebugLoc();
1469
1470   // Build the setcc now.
1471   if (CB.CmpMHS == NULL) {
1472     // Fold "(X == true)" to X and "(X == false)" to !X to
1473     // handle common cases produced by branch lowering.
1474     if (CB.CmpRHS == ConstantInt::getTrue(*DAG.getContext()) &&
1475         CB.CC == ISD::SETEQ)
1476       Cond = CondLHS;
1477     else if (CB.CmpRHS == ConstantInt::getFalse(*DAG.getContext()) &&
1478              CB.CC == ISD::SETEQ) {
1479       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1480       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1481     } else
1482       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1483   } else {
1484     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1485
1486     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1487     const APInt& High  = cast<ConstantInt>(CB.CmpRHS)->getValue();
1488
1489     SDValue CmpOp = getValue(CB.CmpMHS);
1490     EVT VT = CmpOp.getValueType();
1491
1492     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1493       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, VT),
1494                           ISD::SETLE);
1495     } else {
1496       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1497                                 VT, CmpOp, DAG.getConstant(Low, VT));
1498       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1499                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1500     }
1501   }
1502
1503   // Update successor info
1504   SwitchBB->addSuccessor(CB.TrueBB);
1505   SwitchBB->addSuccessor(CB.FalseBB);
1506
1507   // Set NextBlock to be the MBB immediately after the current one, if any.
1508   // This is used to avoid emitting unnecessary branches to the next block.
1509   MachineBasicBlock *NextBlock = 0;
1510   MachineFunction::iterator BBI = SwitchBB;
1511   if (++BBI != FuncInfo.MF->end())
1512     NextBlock = BBI;
1513
1514   // If the lhs block is the next block, invert the condition so that we can
1515   // fall through to the lhs instead of the rhs block.
1516   if (CB.TrueBB == NextBlock) {
1517     std::swap(CB.TrueBB, CB.FalseBB);
1518     SDValue True = DAG.getConstant(1, Cond.getValueType());
1519     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1520   }
1521
1522   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1523                                MVT::Other, getControlRoot(), Cond,
1524                                DAG.getBasicBlock(CB.TrueBB));
1525
1526   // Insert the false branch. Do this even if it's a fall through branch,
1527   // this makes it easier to do DAG optimizations which require inverting
1528   // the branch condition.
1529   BrCond = DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1530                        DAG.getBasicBlock(CB.FalseBB));
1531
1532   DAG.setRoot(BrCond);
1533 }
1534
1535 /// visitJumpTable - Emit JumpTable node in the current MBB
1536 void SelectionDAGBuilder::visitJumpTable(JumpTable &JT) {
1537   // Emit the code for the jump table
1538   assert(JT.Reg != -1U && "Should lower JT Header first!");
1539   EVT PTy = TLI.getPointerTy();
1540   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1541                                      JT.Reg, PTy);
1542   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1543   SDValue BrJumpTable = DAG.getNode(ISD::BR_JT, getCurDebugLoc(),
1544                                     MVT::Other, Index.getValue(1),
1545                                     Table, Index);
1546   DAG.setRoot(BrJumpTable);
1547 }
1548
1549 /// visitJumpTableHeader - This function emits necessary code to produce index
1550 /// in the JumpTable from switch case.
1551 void SelectionDAGBuilder::visitJumpTableHeader(JumpTable &JT,
1552                                                JumpTableHeader &JTH,
1553                                                MachineBasicBlock *SwitchBB) {
1554   // Subtract the lowest switch case value from the value being switched on and
1555   // conditional branch to default mbb if the result is greater than the
1556   // difference between smallest and largest cases.
1557   SDValue SwitchOp = getValue(JTH.SValue);
1558   EVT VT = SwitchOp.getValueType();
1559   SDValue Sub = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1560                             DAG.getConstant(JTH.First, VT));
1561
1562   // The SDNode we just created, which holds the value being switched on minus
1563   // the smallest case value, needs to be copied to a virtual register so it
1564   // can be used as an index into the jump table in a subsequent basic block.
1565   // This value may be smaller or larger than the target's pointer type, and
1566   // therefore require extension or truncating.
1567   SwitchOp = DAG.getZExtOrTrunc(Sub, getCurDebugLoc(), TLI.getPointerTy());
1568
1569   unsigned JumpTableReg = FuncInfo.CreateReg(TLI.getPointerTy());
1570   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1571                                     JumpTableReg, SwitchOp);
1572   JT.Reg = JumpTableReg;
1573
1574   // Emit the range check for the jump table, and branch to the default block
1575   // for the switch statement if the value being switched on exceeds the largest
1576   // case in the switch.
1577   SDValue CMP = DAG.getSetCC(getCurDebugLoc(),
1578                              TLI.getSetCCResultType(Sub.getValueType()), Sub,
1579                              DAG.getConstant(JTH.Last-JTH.First,VT),
1580                              ISD::SETUGT);
1581
1582   // Set NextBlock to be the MBB immediately after the current one, if any.
1583   // This is used to avoid emitting unnecessary branches to the next block.
1584   MachineBasicBlock *NextBlock = 0;
1585   MachineFunction::iterator BBI = SwitchBB;
1586
1587   if (++BBI != FuncInfo.MF->end())
1588     NextBlock = BBI;
1589
1590   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1591                                MVT::Other, CopyTo, CMP,
1592                                DAG.getBasicBlock(JT.Default));
1593
1594   if (JT.MBB != NextBlock)
1595     BrCond = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1596                          DAG.getBasicBlock(JT.MBB));
1597
1598   DAG.setRoot(BrCond);
1599 }
1600
1601 /// visitBitTestHeader - This function emits necessary code to produce value
1602 /// suitable for "bit tests"
1603 void SelectionDAGBuilder::visitBitTestHeader(BitTestBlock &B,
1604                                              MachineBasicBlock *SwitchBB) {
1605   // Subtract the minimum value
1606   SDValue SwitchOp = getValue(B.SValue);
1607   EVT VT = SwitchOp.getValueType();
1608   SDValue Sub = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1609                             DAG.getConstant(B.First, VT));
1610
1611   // Check range
1612   SDValue RangeCmp = DAG.getSetCC(getCurDebugLoc(),
1613                                   TLI.getSetCCResultType(Sub.getValueType()),
1614                                   Sub, DAG.getConstant(B.Range, VT),
1615                                   ISD::SETUGT);
1616
1617   // Determine the type of the test operands.
1618   bool UsePtrType = false;
1619   if (!TLI.isTypeLegal(VT))
1620     UsePtrType = true;
1621   else {
1622     for (unsigned i = 0, e = B.Cases.size(); i != e; ++i)
1623       if ((uint64_t)((int64_t)B.Cases[i].Mask >> VT.getSizeInBits()) + 1 >= 2) {
1624         // Switch table case range are encoded into series of masks.
1625         // Just use pointer type, it's guaranteed to fit.
1626         UsePtrType = true;
1627         break;
1628       }
1629   }
1630   if (UsePtrType) {
1631     VT = TLI.getPointerTy();
1632     Sub = DAG.getZExtOrTrunc(Sub, getCurDebugLoc(), VT);
1633   }
1634
1635   B.RegVT = VT;
1636   B.Reg = FuncInfo.CreateReg(VT);
1637   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1638                                     B.Reg, Sub);
1639
1640   // Set NextBlock to be the MBB immediately after the current one, if any.
1641   // This is used to avoid emitting unnecessary branches to the next block.
1642   MachineBasicBlock *NextBlock = 0;
1643   MachineFunction::iterator BBI = SwitchBB;
1644   if (++BBI != FuncInfo.MF->end())
1645     NextBlock = BBI;
1646
1647   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1648
1649   SwitchBB->addSuccessor(B.Default);
1650   SwitchBB->addSuccessor(MBB);
1651
1652   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1653                                 MVT::Other, CopyTo, RangeCmp,
1654                                 DAG.getBasicBlock(B.Default));
1655
1656   if (MBB != NextBlock)
1657     BrRange = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, CopyTo,
1658                           DAG.getBasicBlock(MBB));
1659
1660   DAG.setRoot(BrRange);
1661 }
1662
1663 /// visitBitTestCase - this function produces one "bit test"
1664 void SelectionDAGBuilder::visitBitTestCase(BitTestBlock &BB,
1665                                            MachineBasicBlock* NextMBB,
1666                                            unsigned Reg,
1667                                            BitTestCase &B,
1668                                            MachineBasicBlock *SwitchBB) {
1669   EVT VT = BB.RegVT;
1670   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1671                                        Reg, VT);
1672   SDValue Cmp;
1673   if (CountPopulation_64(B.Mask) == 1) {
1674     // Testing for a single bit; just compare the shift count with what it
1675     // would need to be to shift a 1 bit in that position.
1676     Cmp = DAG.getSetCC(getCurDebugLoc(),
1677                        TLI.getSetCCResultType(VT),
1678                        ShiftOp,
1679                        DAG.getConstant(CountTrailingZeros_64(B.Mask), VT),
1680                        ISD::SETEQ);
1681   } else {
1682     // Make desired shift
1683     SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurDebugLoc(), VT,
1684                                     DAG.getConstant(1, VT), ShiftOp);
1685
1686     // Emit bit tests and jumps
1687     SDValue AndOp = DAG.getNode(ISD::AND, getCurDebugLoc(),
1688                                 VT, SwitchVal, DAG.getConstant(B.Mask, VT));
1689     Cmp = DAG.getSetCC(getCurDebugLoc(),
1690                        TLI.getSetCCResultType(VT),
1691                        AndOp, DAG.getConstant(0, VT),
1692                        ISD::SETNE);
1693   }
1694
1695   SwitchBB->addSuccessor(B.TargetBB);
1696   SwitchBB->addSuccessor(NextMBB);
1697
1698   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1699                               MVT::Other, getControlRoot(),
1700                               Cmp, DAG.getBasicBlock(B.TargetBB));
1701
1702   // Set NextBlock to be the MBB immediately after the current one, if any.
1703   // This is used to avoid emitting unnecessary branches to the next block.
1704   MachineBasicBlock *NextBlock = 0;
1705   MachineFunction::iterator BBI = SwitchBB;
1706   if (++BBI != FuncInfo.MF->end())
1707     NextBlock = BBI;
1708
1709   if (NextMBB != NextBlock)
1710     BrAnd = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrAnd,
1711                         DAG.getBasicBlock(NextMBB));
1712
1713   DAG.setRoot(BrAnd);
1714 }
1715
1716 void SelectionDAGBuilder::visitInvoke(const InvokeInst &I) {
1717   MachineBasicBlock *InvokeMBB = FuncInfo.MBB;
1718
1719   // Retrieve successors.
1720   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1721   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1722
1723   const Value *Callee(I.getCalledValue());
1724   if (isa<InlineAsm>(Callee))
1725     visitInlineAsm(&I);
1726   else
1727     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1728
1729   // If the value of the invoke is used outside of its defining block, make it
1730   // available as a virtual register.
1731   CopyToExportRegsIfNeeded(&I);
1732
1733   // Update successor info
1734   InvokeMBB->addSuccessor(Return);
1735   InvokeMBB->addSuccessor(LandingPad);
1736
1737   // Drop into normal successor.
1738   DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1739                           MVT::Other, getControlRoot(),
1740                           DAG.getBasicBlock(Return)));
1741 }
1742
1743 void SelectionDAGBuilder::visitUnwind(const UnwindInst &I) {
1744 }
1745
1746 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1747 /// small case ranges).
1748 bool SelectionDAGBuilder::handleSmallSwitchRange(CaseRec& CR,
1749                                                  CaseRecVector& WorkList,
1750                                                  const Value* SV,
1751                                                  MachineBasicBlock *Default,
1752                                                  MachineBasicBlock *SwitchBB) {
1753   Case& BackCase  = *(CR.Range.second-1);
1754
1755   // Size is the number of Cases represented by this range.
1756   size_t Size = CR.Range.second - CR.Range.first;
1757   if (Size > 3)
1758     return false;
1759
1760   // Get the MachineFunction which holds the current MBB.  This is used when
1761   // inserting any additional MBBs necessary to represent the switch.
1762   MachineFunction *CurMF = FuncInfo.MF;
1763
1764   // Figure out which block is immediately after the current one.
1765   MachineBasicBlock *NextBlock = 0;
1766   MachineFunction::iterator BBI = CR.CaseBB;
1767
1768   if (++BBI != FuncInfo.MF->end())
1769     NextBlock = BBI;
1770
1771   // If any two of the cases has the same destination, and if one value
1772   // is the same as the other, but has one bit unset that the other has set,
1773   // use bit manipulation to do two compares at once.  For example:
1774   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1775   // TODO: This could be extended to merge any 2 cases in switches with 3 cases.
1776   // TODO: Handle cases where CR.CaseBB != SwitchBB.
1777   if (Size == 2 && CR.CaseBB == SwitchBB) {
1778     Case &Small = *CR.Range.first;
1779     Case &Big = *(CR.Range.second-1);
1780
1781     if (Small.Low == Small.High && Big.Low == Big.High && Small.BB == Big.BB) {
1782       const APInt& SmallValue = cast<ConstantInt>(Small.Low)->getValue();
1783       const APInt& BigValue = cast<ConstantInt>(Big.Low)->getValue();
1784
1785       // Check that there is only one bit different.
1786       if (BigValue.countPopulation() == SmallValue.countPopulation() + 1 &&
1787           (SmallValue | BigValue) == BigValue) {
1788         // Isolate the common bit.
1789         APInt CommonBit = BigValue & ~SmallValue;
1790         assert((SmallValue | CommonBit) == BigValue &&
1791                CommonBit.countPopulation() == 1 && "Not a common bit?");
1792
1793         SDValue CondLHS = getValue(SV);
1794         EVT VT = CondLHS.getValueType();
1795         DebugLoc DL = getCurDebugLoc();
1796
1797         SDValue Or = DAG.getNode(ISD::OR, DL, VT, CondLHS,
1798                                  DAG.getConstant(CommonBit, VT));
1799         SDValue Cond = DAG.getSetCC(DL, MVT::i1,
1800                                     Or, DAG.getConstant(BigValue, VT),
1801                                     ISD::SETEQ);
1802
1803         // Update successor info.
1804         SwitchBB->addSuccessor(Small.BB);
1805         SwitchBB->addSuccessor(Default);
1806
1807         // Insert the true branch.
1808         SDValue BrCond = DAG.getNode(ISD::BRCOND, DL, MVT::Other,
1809                                      getControlRoot(), Cond,
1810                                      DAG.getBasicBlock(Small.BB));
1811
1812         // Insert the false branch.
1813         BrCond = DAG.getNode(ISD::BR, DL, MVT::Other, BrCond,
1814                              DAG.getBasicBlock(Default));
1815
1816         DAG.setRoot(BrCond);
1817         return true;
1818       }
1819     }
1820   }
1821
1822   // Rearrange the case blocks so that the last one falls through if possible.
1823   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1824     // The last case block won't fall through into 'NextBlock' if we emit the
1825     // branches in this order.  See if rearranging a case value would help.
1826     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1827       if (I->BB == NextBlock) {
1828         std::swap(*I, BackCase);
1829         break;
1830       }
1831     }
1832   }
1833
1834   // Create a CaseBlock record representing a conditional branch to
1835   // the Case's target mbb if the value being switched on SV is equal
1836   // to C.
1837   MachineBasicBlock *CurBlock = CR.CaseBB;
1838   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1839     MachineBasicBlock *FallThrough;
1840     if (I != E-1) {
1841       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1842       CurMF->insert(BBI, FallThrough);
1843
1844       // Put SV in a virtual register to make it available from the new blocks.
1845       ExportFromCurrentBlock(SV);
1846     } else {
1847       // If the last case doesn't match, go to the default block.
1848       FallThrough = Default;
1849     }
1850
1851     const Value *RHS, *LHS, *MHS;
1852     ISD::CondCode CC;
1853     if (I->High == I->Low) {
1854       // This is just small small case range :) containing exactly 1 case
1855       CC = ISD::SETEQ;
1856       LHS = SV; RHS = I->High; MHS = NULL;
1857     } else {
1858       CC = ISD::SETLE;
1859       LHS = I->Low; MHS = SV; RHS = I->High;
1860     }
1861     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1862
1863     // If emitting the first comparison, just call visitSwitchCase to emit the
1864     // code into the current block.  Otherwise, push the CaseBlock onto the
1865     // vector to be later processed by SDISel, and insert the node's MBB
1866     // before the next MBB.
1867     if (CurBlock == SwitchBB)
1868       visitSwitchCase(CB, SwitchBB);
1869     else
1870       SwitchCases.push_back(CB);
1871
1872     CurBlock = FallThrough;
1873   }
1874
1875   return true;
1876 }
1877
1878 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1879   return !DisableJumpTables &&
1880           (TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
1881            TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other));
1882 }
1883
1884 static APInt ComputeRange(const APInt &First, const APInt &Last) {
1885   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
1886   APInt LastExt = Last.sext(BitWidth), FirstExt = First.sext(BitWidth);
1887   return (LastExt - FirstExt + 1ULL);
1888 }
1889
1890 /// handleJTSwitchCase - Emit jumptable for current switch case range
1891 bool SelectionDAGBuilder::handleJTSwitchCase(CaseRec& CR,
1892                                              CaseRecVector& WorkList,
1893                                              const Value* SV,
1894                                              MachineBasicBlock* Default,
1895                                              MachineBasicBlock *SwitchBB) {
1896   Case& FrontCase = *CR.Range.first;
1897   Case& BackCase  = *(CR.Range.second-1);
1898
1899   const APInt &First = cast<ConstantInt>(FrontCase.Low)->getValue();
1900   const APInt &Last  = cast<ConstantInt>(BackCase.High)->getValue();
1901
1902   APInt TSize(First.getBitWidth(), 0);
1903   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1904        I!=E; ++I)
1905     TSize += I->size();
1906
1907   if (!areJTsAllowed(TLI) || TSize.ult(4))
1908     return false;
1909
1910   APInt Range = ComputeRange(First, Last);
1911   double Density = TSize.roundToDouble() / Range.roundToDouble();
1912   if (Density < 0.4)
1913     return false;
1914
1915   DEBUG(dbgs() << "Lowering jump table\n"
1916                << "First entry: " << First << ". Last entry: " << Last << '\n'
1917                << "Range: " << Range
1918                << "Size: " << TSize << ". Density: " << Density << "\n\n");
1919
1920   // Get the MachineFunction which holds the current MBB.  This is used when
1921   // inserting any additional MBBs necessary to represent the switch.
1922   MachineFunction *CurMF = FuncInfo.MF;
1923
1924   // Figure out which block is immediately after the current one.
1925   MachineFunction::iterator BBI = CR.CaseBB;
1926   ++BBI;
1927
1928   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1929
1930   // Create a new basic block to hold the code for loading the address
1931   // of the jump table, and jumping to it.  Update successor information;
1932   // we will either branch to the default case for the switch, or the jump
1933   // table.
1934   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1935   CurMF->insert(BBI, JumpTableBB);
1936   CR.CaseBB->addSuccessor(Default);
1937   CR.CaseBB->addSuccessor(JumpTableBB);
1938
1939   // Build a vector of destination BBs, corresponding to each target
1940   // of the jump table. If the value of the jump table slot corresponds to
1941   // a case statement, push the case's BB onto the vector, otherwise, push
1942   // the default BB.
1943   std::vector<MachineBasicBlock*> DestBBs;
1944   APInt TEI = First;
1945   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1946     const APInt &Low = cast<ConstantInt>(I->Low)->getValue();
1947     const APInt &High = cast<ConstantInt>(I->High)->getValue();
1948
1949     if (Low.sle(TEI) && TEI.sle(High)) {
1950       DestBBs.push_back(I->BB);
1951       if (TEI==High)
1952         ++I;
1953     } else {
1954       DestBBs.push_back(Default);
1955     }
1956   }
1957
1958   // Update successor info. Add one edge to each unique successor.
1959   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
1960   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(),
1961          E = DestBBs.end(); I != E; ++I) {
1962     if (!SuccsHandled[(*I)->getNumber()]) {
1963       SuccsHandled[(*I)->getNumber()] = true;
1964       JumpTableBB->addSuccessor(*I);
1965     }
1966   }
1967
1968   // Create a jump table index for this jump table.
1969   unsigned JTEncoding = TLI.getJumpTableEncoding();
1970   unsigned JTI = CurMF->getOrCreateJumpTableInfo(JTEncoding)
1971                        ->createJumpTableIndex(DestBBs);
1972
1973   // Set the jump table information so that we can codegen it as a second
1974   // MachineBasicBlock
1975   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1976   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == SwitchBB));
1977   if (CR.CaseBB == SwitchBB)
1978     visitJumpTableHeader(JT, JTH, SwitchBB);
1979
1980   JTCases.push_back(JumpTableBlock(JTH, JT));
1981
1982   return true;
1983 }
1984
1985 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1986 /// 2 subtrees.
1987 bool SelectionDAGBuilder::handleBTSplitSwitchCase(CaseRec& CR,
1988                                                   CaseRecVector& WorkList,
1989                                                   const Value* SV,
1990                                                   MachineBasicBlock *Default,
1991                                                   MachineBasicBlock *SwitchBB) {
1992   // Get the MachineFunction which holds the current MBB.  This is used when
1993   // inserting any additional MBBs necessary to represent the switch.
1994   MachineFunction *CurMF = FuncInfo.MF;
1995
1996   // Figure out which block is immediately after the current one.
1997   MachineFunction::iterator BBI = CR.CaseBB;
1998   ++BBI;
1999
2000   Case& FrontCase = *CR.Range.first;
2001   Case& BackCase  = *(CR.Range.second-1);
2002   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2003
2004   // Size is the number of Cases represented by this range.
2005   unsigned Size = CR.Range.second - CR.Range.first;
2006
2007   const APInt &First = cast<ConstantInt>(FrontCase.Low)->getValue();
2008   const APInt &Last  = cast<ConstantInt>(BackCase.High)->getValue();
2009   double FMetric = 0;
2010   CaseItr Pivot = CR.Range.first + Size/2;
2011
2012   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
2013   // (heuristically) allow us to emit JumpTable's later.
2014   APInt TSize(First.getBitWidth(), 0);
2015   for (CaseItr I = CR.Range.first, E = CR.Range.second;
2016        I!=E; ++I)
2017     TSize += I->size();
2018
2019   APInt LSize = FrontCase.size();
2020   APInt RSize = TSize-LSize;
2021   DEBUG(dbgs() << "Selecting best pivot: \n"
2022                << "First: " << First << ", Last: " << Last <<'\n'
2023                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
2024   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
2025        J!=E; ++I, ++J) {
2026     const APInt &LEnd = cast<ConstantInt>(I->High)->getValue();
2027     const APInt &RBegin = cast<ConstantInt>(J->Low)->getValue();
2028     APInt Range = ComputeRange(LEnd, RBegin);
2029     assert((Range - 2ULL).isNonNegative() &&
2030            "Invalid case distance");
2031     double LDensity = (double)LSize.roundToDouble() /
2032                            (LEnd - First + 1ULL).roundToDouble();
2033     double RDensity = (double)RSize.roundToDouble() /
2034                            (Last - RBegin + 1ULL).roundToDouble();
2035     double Metric = Range.logBase2()*(LDensity+RDensity);
2036     // Should always split in some non-trivial place
2037     DEBUG(dbgs() <<"=>Step\n"
2038                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
2039                  << "LDensity: " << LDensity
2040                  << ", RDensity: " << RDensity << '\n'
2041                  << "Metric: " << Metric << '\n');
2042     if (FMetric < Metric) {
2043       Pivot = J;
2044       FMetric = Metric;
2045       DEBUG(dbgs() << "Current metric set to: " << FMetric << '\n');
2046     }
2047
2048     LSize += J->size();
2049     RSize -= J->size();
2050   }
2051   if (areJTsAllowed(TLI)) {
2052     // If our case is dense we *really* should handle it earlier!
2053     assert((FMetric > 0) && "Should handle dense range earlier!");
2054   } else {
2055     Pivot = CR.Range.first + Size/2;
2056   }
2057
2058   CaseRange LHSR(CR.Range.first, Pivot);
2059   CaseRange RHSR(Pivot, CR.Range.second);
2060   Constant *C = Pivot->Low;
2061   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
2062
2063   // We know that we branch to the LHS if the Value being switched on is
2064   // less than the Pivot value, C.  We use this to optimize our binary
2065   // tree a bit, by recognizing that if SV is greater than or equal to the
2066   // LHS's Case Value, and that Case Value is exactly one less than the
2067   // Pivot's Value, then we can branch directly to the LHS's Target,
2068   // rather than creating a leaf node for it.
2069   if ((LHSR.second - LHSR.first) == 1 &&
2070       LHSR.first->High == CR.GE &&
2071       cast<ConstantInt>(C)->getValue() ==
2072       (cast<ConstantInt>(CR.GE)->getValue() + 1LL)) {
2073     TrueBB = LHSR.first->BB;
2074   } else {
2075     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2076     CurMF->insert(BBI, TrueBB);
2077     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
2078
2079     // Put SV in a virtual register to make it available from the new blocks.
2080     ExportFromCurrentBlock(SV);
2081   }
2082
2083   // Similar to the optimization above, if the Value being switched on is
2084   // known to be less than the Constant CR.LT, and the current Case Value
2085   // is CR.LT - 1, then we can branch directly to the target block for
2086   // the current Case Value, rather than emitting a RHS leaf node for it.
2087   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
2088       cast<ConstantInt>(RHSR.first->Low)->getValue() ==
2089       (cast<ConstantInt>(CR.LT)->getValue() - 1LL)) {
2090     FalseBB = RHSR.first->BB;
2091   } else {
2092     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2093     CurMF->insert(BBI, FalseBB);
2094     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
2095
2096     // Put SV in a virtual register to make it available from the new blocks.
2097     ExportFromCurrentBlock(SV);
2098   }
2099
2100   // Create a CaseBlock record representing a conditional branch to
2101   // the LHS node if the value being switched on SV is less than C.
2102   // Otherwise, branch to LHS.
2103   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
2104
2105   if (CR.CaseBB == SwitchBB)
2106     visitSwitchCase(CB, SwitchBB);
2107   else
2108     SwitchCases.push_back(CB);
2109
2110   return true;
2111 }
2112
2113 /// handleBitTestsSwitchCase - if current case range has few destination and
2114 /// range span less, than machine word bitwidth, encode case range into series
2115 /// of masks and emit bit tests with these masks.
2116 bool SelectionDAGBuilder::handleBitTestsSwitchCase(CaseRec& CR,
2117                                                    CaseRecVector& WorkList,
2118                                                    const Value* SV,
2119                                                    MachineBasicBlock* Default,
2120                                                    MachineBasicBlock *SwitchBB){
2121   EVT PTy = TLI.getPointerTy();
2122   unsigned IntPtrBits = PTy.getSizeInBits();
2123
2124   Case& FrontCase = *CR.Range.first;
2125   Case& BackCase  = *(CR.Range.second-1);
2126
2127   // Get the MachineFunction which holds the current MBB.  This is used when
2128   // inserting any additional MBBs necessary to represent the switch.
2129   MachineFunction *CurMF = FuncInfo.MF;
2130
2131   // If target does not have legal shift left, do not emit bit tests at all.
2132   if (!TLI.isOperationLegal(ISD::SHL, TLI.getPointerTy()))
2133     return false;
2134
2135   size_t numCmps = 0;
2136   for (CaseItr I = CR.Range.first, E = CR.Range.second;
2137        I!=E; ++I) {
2138     // Single case counts one, case range - two.
2139     numCmps += (I->Low == I->High ? 1 : 2);
2140   }
2141
2142   // Count unique destinations
2143   SmallSet<MachineBasicBlock*, 4> Dests;
2144   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2145     Dests.insert(I->BB);
2146     if (Dests.size() > 3)
2147       // Don't bother the code below, if there are too much unique destinations
2148       return false;
2149   }
2150   DEBUG(dbgs() << "Total number of unique destinations: "
2151         << Dests.size() << '\n'
2152         << "Total number of comparisons: " << numCmps << '\n');
2153
2154   // Compute span of values.
2155   const APInt& minValue = cast<ConstantInt>(FrontCase.Low)->getValue();
2156   const APInt& maxValue = cast<ConstantInt>(BackCase.High)->getValue();
2157   APInt cmpRange = maxValue - minValue;
2158
2159   DEBUG(dbgs() << "Compare range: " << cmpRange << '\n'
2160                << "Low bound: " << minValue << '\n'
2161                << "High bound: " << maxValue << '\n');
2162
2163   if (cmpRange.uge(IntPtrBits) ||
2164       (!(Dests.size() == 1 && numCmps >= 3) &&
2165        !(Dests.size() == 2 && numCmps >= 5) &&
2166        !(Dests.size() >= 3 && numCmps >= 6)))
2167     return false;
2168
2169   DEBUG(dbgs() << "Emitting bit tests\n");
2170   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
2171
2172   // Optimize the case where all the case values fit in a
2173   // word without having to subtract minValue. In this case,
2174   // we can optimize away the subtraction.
2175   if (minValue.isNonNegative() && maxValue.slt(IntPtrBits)) {
2176     cmpRange = maxValue;
2177   } else {
2178     lowBound = minValue;
2179   }
2180
2181   CaseBitsVector CasesBits;
2182   unsigned i, count = 0;
2183
2184   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2185     MachineBasicBlock* Dest = I->BB;
2186     for (i = 0; i < count; ++i)
2187       if (Dest == CasesBits[i].BB)
2188         break;
2189
2190     if (i == count) {
2191       assert((count < 3) && "Too much destinations to test!");
2192       CasesBits.push_back(CaseBits(0, Dest, 0));
2193       count++;
2194     }
2195
2196     const APInt& lowValue = cast<ConstantInt>(I->Low)->getValue();
2197     const APInt& highValue = cast<ConstantInt>(I->High)->getValue();
2198
2199     uint64_t lo = (lowValue - lowBound).getZExtValue();
2200     uint64_t hi = (highValue - lowBound).getZExtValue();
2201
2202     for (uint64_t j = lo; j <= hi; j++) {
2203       CasesBits[i].Mask |=  1ULL << j;
2204       CasesBits[i].Bits++;
2205     }
2206
2207   }
2208   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
2209
2210   BitTestInfo BTC;
2211
2212   // Figure out which block is immediately after the current one.
2213   MachineFunction::iterator BBI = CR.CaseBB;
2214   ++BBI;
2215
2216   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2217
2218   DEBUG(dbgs() << "Cases:\n");
2219   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
2220     DEBUG(dbgs() << "Mask: " << CasesBits[i].Mask
2221                  << ", Bits: " << CasesBits[i].Bits
2222                  << ", BB: " << CasesBits[i].BB << '\n');
2223
2224     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2225     CurMF->insert(BBI, CaseBB);
2226     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2227                               CaseBB,
2228                               CasesBits[i].BB));
2229
2230     // Put SV in a virtual register to make it available from the new blocks.
2231     ExportFromCurrentBlock(SV);
2232   }
2233
2234   BitTestBlock BTB(lowBound, cmpRange, SV,
2235                    -1U, MVT::Other, (CR.CaseBB == SwitchBB),
2236                    CR.CaseBB, Default, BTC);
2237
2238   if (CR.CaseBB == SwitchBB)
2239     visitBitTestHeader(BTB, SwitchBB);
2240
2241   BitTestCases.push_back(BTB);
2242
2243   return true;
2244 }
2245
2246 /// Clusterify - Transform simple list of Cases into list of CaseRange's
2247 size_t SelectionDAGBuilder::Clusterify(CaseVector& Cases,
2248                                        const SwitchInst& SI) {
2249   size_t numCmps = 0;
2250
2251   // Start with "simple" cases
2252   for (size_t i = 1; i < SI.getNumSuccessors(); ++i) {
2253     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
2254     Cases.push_back(Case(SI.getSuccessorValue(i),
2255                          SI.getSuccessorValue(i),
2256                          SMBB));
2257   }
2258   std::sort(Cases.begin(), Cases.end(), CaseCmp());
2259
2260   // Merge case into clusters
2261   if (Cases.size() >= 2)
2262     // Must recompute end() each iteration because it may be
2263     // invalidated by erase if we hold on to it
2264     for (CaseItr I = Cases.begin(), J = llvm::next(Cases.begin());
2265          J != Cases.end(); ) {
2266       const APInt& nextValue = cast<ConstantInt>(J->Low)->getValue();
2267       const APInt& currentValue = cast<ConstantInt>(I->High)->getValue();
2268       MachineBasicBlock* nextBB = J->BB;
2269       MachineBasicBlock* currentBB = I->BB;
2270
2271       // If the two neighboring cases go to the same destination, merge them
2272       // into a single case.
2273       if ((nextValue - currentValue == 1) && (currentBB == nextBB)) {
2274         I->High = J->High;
2275         J = Cases.erase(J);
2276       } else {
2277         I = J++;
2278       }
2279     }
2280
2281   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
2282     if (I->Low != I->High)
2283       // A range counts double, since it requires two compares.
2284       ++numCmps;
2285   }
2286
2287   return numCmps;
2288 }
2289
2290 void SelectionDAGBuilder::UpdateSplitBlock(MachineBasicBlock *First,
2291                                            MachineBasicBlock *Last) {
2292   // Update JTCases.
2293   for (unsigned i = 0, e = JTCases.size(); i != e; ++i)
2294     if (JTCases[i].first.HeaderBB == First)
2295       JTCases[i].first.HeaderBB = Last;
2296
2297   // Update BitTestCases.
2298   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i)
2299     if (BitTestCases[i].Parent == First)
2300       BitTestCases[i].Parent = Last;
2301 }
2302
2303 void SelectionDAGBuilder::visitSwitch(const SwitchInst &SI) {
2304   MachineBasicBlock *SwitchMBB = FuncInfo.MBB;
2305
2306   // Figure out which block is immediately after the current one.
2307   MachineBasicBlock *NextBlock = 0;
2308   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2309
2310   // If there is only the default destination, branch to it if it is not the
2311   // next basic block.  Otherwise, just fall through.
2312   if (SI.getNumOperands() == 2) {
2313     // Update machine-CFG edges.
2314
2315     // If this is not a fall-through branch, emit the branch.
2316     SwitchMBB->addSuccessor(Default);
2317     if (Default != NextBlock)
2318       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
2319                               MVT::Other, getControlRoot(),
2320                               DAG.getBasicBlock(Default)));
2321
2322     return;
2323   }
2324
2325   // If there are any non-default case statements, create a vector of Cases
2326   // representing each one, and sort the vector so that we can efficiently
2327   // create a binary search tree from them.
2328   CaseVector Cases;
2329   size_t numCmps = Clusterify(Cases, SI);
2330   DEBUG(dbgs() << "Clusterify finished. Total clusters: " << Cases.size()
2331                << ". Total compares: " << numCmps << '\n');
2332   numCmps = 0;
2333
2334   // Get the Value to be switched on and default basic blocks, which will be
2335   // inserted into CaseBlock records, representing basic blocks in the binary
2336   // search tree.
2337   const Value *SV = SI.getOperand(0);
2338
2339   // Push the initial CaseRec onto the worklist
2340   CaseRecVector WorkList;
2341   WorkList.push_back(CaseRec(SwitchMBB,0,0,
2342                              CaseRange(Cases.begin(),Cases.end())));
2343
2344   while (!WorkList.empty()) {
2345     // Grab a record representing a case range to process off the worklist
2346     CaseRec CR = WorkList.back();
2347     WorkList.pop_back();
2348
2349     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2350       continue;
2351
2352     // If the range has few cases (two or less) emit a series of specific
2353     // tests.
2354     if (handleSmallSwitchRange(CR, WorkList, SV, Default, SwitchMBB))
2355       continue;
2356
2357     // If the switch has more than 5 blocks, and at least 40% dense, and the
2358     // target supports indirect branches, then emit a jump table rather than
2359     // lowering the switch to a binary tree of conditional branches.
2360     if (handleJTSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2361       continue;
2362
2363     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2364     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2365     handleBTSplitSwitchCase(CR, WorkList, SV, Default, SwitchMBB);
2366   }
2367 }
2368
2369 void SelectionDAGBuilder::visitIndirectBr(const IndirectBrInst &I) {
2370   MachineBasicBlock *IndirectBrMBB = FuncInfo.MBB;
2371
2372   // Update machine-CFG edges with unique successors.
2373   SmallVector<BasicBlock*, 32> succs;
2374   succs.reserve(I.getNumSuccessors());
2375   for (unsigned i = 0, e = I.getNumSuccessors(); i != e; ++i)
2376     succs.push_back(I.getSuccessor(i));
2377   array_pod_sort(succs.begin(), succs.end());
2378   succs.erase(std::unique(succs.begin(), succs.end()), succs.end());
2379   for (unsigned i = 0, e = succs.size(); i != e; ++i)
2380     IndirectBrMBB->addSuccessor(FuncInfo.MBBMap[succs[i]]);
2381
2382   DAG.setRoot(DAG.getNode(ISD::BRIND, getCurDebugLoc(),
2383                           MVT::Other, getControlRoot(),
2384                           getValue(I.getAddress())));
2385 }
2386
2387 void SelectionDAGBuilder::visitFSub(const User &I) {
2388   // -0.0 - X --> fneg
2389   const Type *Ty = I.getType();
2390   if (Ty->isVectorTy()) {
2391     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2392       const VectorType *DestTy = cast<VectorType>(I.getType());
2393       const Type *ElTy = DestTy->getElementType();
2394       unsigned VL = DestTy->getNumElements();
2395       std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2396       Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2397       if (CV == CNZ) {
2398         SDValue Op2 = getValue(I.getOperand(1));
2399         setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2400                                  Op2.getValueType(), Op2));
2401         return;
2402       }
2403     }
2404   }
2405
2406   if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2407     if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2408       SDValue Op2 = getValue(I.getOperand(1));
2409       setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2410                                Op2.getValueType(), Op2));
2411       return;
2412     }
2413
2414   visitBinary(I, ISD::FSUB);
2415 }
2416
2417 void SelectionDAGBuilder::visitBinary(const User &I, unsigned OpCode) {
2418   SDValue Op1 = getValue(I.getOperand(0));
2419   SDValue Op2 = getValue(I.getOperand(1));
2420   setValue(&I, DAG.getNode(OpCode, getCurDebugLoc(),
2421                            Op1.getValueType(), Op1, Op2));
2422 }
2423
2424 void SelectionDAGBuilder::visitShift(const User &I, unsigned Opcode) {
2425   SDValue Op1 = getValue(I.getOperand(0));
2426   SDValue Op2 = getValue(I.getOperand(1));
2427   
2428   MVT ShiftTy = TLI.getShiftAmountTy();
2429   
2430   // Coerce the shift amount to the right type if we can.
2431   if (!I.getType()->isVectorTy() && Op2.getValueType() != ShiftTy) {
2432     unsigned ShiftSize = ShiftTy.getSizeInBits();
2433     unsigned Op2Size = Op2.getValueType().getSizeInBits();
2434     DebugLoc DL = getCurDebugLoc();
2435     
2436     // If the operand is smaller than the shift count type, promote it.
2437     if (ShiftSize > Op2Size)
2438       Op2 = DAG.getNode(ISD::ZERO_EXTEND, DL, ShiftTy, Op2);
2439     
2440     // If the operand is larger than the shift count type but the shift
2441     // count type has enough bits to represent any shift value, truncate
2442     // it now. This is a common case and it exposes the truncate to
2443     // optimization early.
2444     else if (ShiftSize >= Log2_32_Ceil(Op2.getValueType().getSizeInBits()))
2445       Op2 = DAG.getNode(ISD::TRUNCATE, DL, ShiftTy, Op2);
2446     // Otherwise we'll need to temporarily settle for some other convenient
2447     // type.  Type legalization will make adjustments once the shiftee is split.
2448     else
2449       Op2 = DAG.getZExtOrTrunc(Op2, DL, MVT::i32);
2450   }
2451
2452   setValue(&I, DAG.getNode(Opcode, getCurDebugLoc(),
2453                            Op1.getValueType(), Op1, Op2));
2454 }
2455
2456 void SelectionDAGBuilder::visitICmp(const User &I) {
2457   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2458   if (const ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2459     predicate = IC->getPredicate();
2460   else if (const ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2461     predicate = ICmpInst::Predicate(IC->getPredicate());
2462   SDValue Op1 = getValue(I.getOperand(0));
2463   SDValue Op2 = getValue(I.getOperand(1));
2464   ISD::CondCode Opcode = getICmpCondCode(predicate);
2465
2466   EVT DestVT = TLI.getValueType(I.getType());
2467   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Opcode));
2468 }
2469
2470 void SelectionDAGBuilder::visitFCmp(const User &I) {
2471   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2472   if (const FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2473     predicate = FC->getPredicate();
2474   else if (const ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2475     predicate = FCmpInst::Predicate(FC->getPredicate());
2476   SDValue Op1 = getValue(I.getOperand(0));
2477   SDValue Op2 = getValue(I.getOperand(1));
2478   ISD::CondCode Condition = getFCmpCondCode(predicate);
2479   EVT DestVT = TLI.getValueType(I.getType());
2480   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Condition));
2481 }
2482
2483 void SelectionDAGBuilder::visitSelect(const User &I) {
2484   SmallVector<EVT, 4> ValueVTs;
2485   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2486   unsigned NumValues = ValueVTs.size();
2487   if (NumValues == 0) return;
2488
2489   SmallVector<SDValue, 4> Values(NumValues);
2490   SDValue Cond     = getValue(I.getOperand(0));
2491   SDValue TrueVal  = getValue(I.getOperand(1));
2492   SDValue FalseVal = getValue(I.getOperand(2));
2493
2494   for (unsigned i = 0; i != NumValues; ++i)
2495     Values[i] = DAG.getNode(ISD::SELECT, getCurDebugLoc(),
2496                           TrueVal.getNode()->getValueType(TrueVal.getResNo()+i),
2497                             Cond,
2498                             SDValue(TrueVal.getNode(),
2499                                     TrueVal.getResNo() + i),
2500                             SDValue(FalseVal.getNode(),
2501                                     FalseVal.getResNo() + i));
2502
2503   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2504                            DAG.getVTList(&ValueVTs[0], NumValues),
2505                            &Values[0], NumValues));
2506 }
2507
2508 void SelectionDAGBuilder::visitTrunc(const User &I) {
2509   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2510   SDValue N = getValue(I.getOperand(0));
2511   EVT DestVT = TLI.getValueType(I.getType());
2512   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2513 }
2514
2515 void SelectionDAGBuilder::visitZExt(const User &I) {
2516   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2517   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2518   SDValue N = getValue(I.getOperand(0));
2519   EVT DestVT = TLI.getValueType(I.getType());
2520   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N));
2521 }
2522
2523 void SelectionDAGBuilder::visitSExt(const User &I) {
2524   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2525   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2526   SDValue N = getValue(I.getOperand(0));
2527   EVT DestVT = TLI.getValueType(I.getType());
2528   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), DestVT, N));
2529 }
2530
2531 void SelectionDAGBuilder::visitFPTrunc(const User &I) {
2532   // FPTrunc is never a no-op cast, no need to check
2533   SDValue N = getValue(I.getOperand(0));
2534   EVT DestVT = TLI.getValueType(I.getType());
2535   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurDebugLoc(),
2536                            DestVT, N, DAG.getIntPtrConstant(0)));
2537 }
2538
2539 void SelectionDAGBuilder::visitFPExt(const User &I){
2540   // FPTrunc is never a no-op cast, no need to check
2541   SDValue N = getValue(I.getOperand(0));
2542   EVT DestVT = TLI.getValueType(I.getType());
2543   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurDebugLoc(), DestVT, N));
2544 }
2545
2546 void SelectionDAGBuilder::visitFPToUI(const User &I) {
2547   // FPToUI is never a no-op cast, no need to check
2548   SDValue N = getValue(I.getOperand(0));
2549   EVT DestVT = TLI.getValueType(I.getType());
2550   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurDebugLoc(), DestVT, N));
2551 }
2552
2553 void SelectionDAGBuilder::visitFPToSI(const User &I) {
2554   // FPToSI is never a no-op cast, no need to check
2555   SDValue N = getValue(I.getOperand(0));
2556   EVT DestVT = TLI.getValueType(I.getType());
2557   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurDebugLoc(), DestVT, N));
2558 }
2559
2560 void SelectionDAGBuilder::visitUIToFP(const User &I) {
2561   // UIToFP is never a no-op cast, no need to check
2562   SDValue N = getValue(I.getOperand(0));
2563   EVT DestVT = TLI.getValueType(I.getType());
2564   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurDebugLoc(), DestVT, N));
2565 }
2566
2567 void SelectionDAGBuilder::visitSIToFP(const User &I){
2568   // SIToFP is never a no-op cast, no need to check
2569   SDValue N = getValue(I.getOperand(0));
2570   EVT DestVT = TLI.getValueType(I.getType());
2571   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurDebugLoc(), DestVT, N));
2572 }
2573
2574 void SelectionDAGBuilder::visitPtrToInt(const User &I) {
2575   // What to do depends on the size of the integer and the size of the pointer.
2576   // We can either truncate, zero extend, or no-op, accordingly.
2577   SDValue N = getValue(I.getOperand(0));
2578   EVT DestVT = TLI.getValueType(I.getType());
2579   setValue(&I, DAG.getZExtOrTrunc(N, getCurDebugLoc(), DestVT));
2580 }
2581
2582 void SelectionDAGBuilder::visitIntToPtr(const User &I) {
2583   // What to do depends on the size of the integer and the size of the pointer.
2584   // We can either truncate, zero extend, or no-op, accordingly.
2585   SDValue N = getValue(I.getOperand(0));
2586   EVT DestVT = TLI.getValueType(I.getType());
2587   setValue(&I, DAG.getZExtOrTrunc(N, getCurDebugLoc(), DestVT));
2588 }
2589
2590 void SelectionDAGBuilder::visitBitCast(const User &I) {
2591   SDValue N = getValue(I.getOperand(0));
2592   EVT DestVT = TLI.getValueType(I.getType());
2593
2594   // BitCast assures us that source and destination are the same size so this is
2595   // either a BITCAST or a no-op.
2596   if (DestVT != N.getValueType())
2597     setValue(&I, DAG.getNode(ISD::BITCAST, getCurDebugLoc(),
2598                              DestVT, N)); // convert types.
2599   else
2600     setValue(&I, N);            // noop cast.
2601 }
2602
2603 void SelectionDAGBuilder::visitInsertElement(const User &I) {
2604   SDValue InVec = getValue(I.getOperand(0));
2605   SDValue InVal = getValue(I.getOperand(1));
2606   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2607                               TLI.getPointerTy(),
2608                               getValue(I.getOperand(2)));
2609   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurDebugLoc(),
2610                            TLI.getValueType(I.getType()),
2611                            InVec, InVal, InIdx));
2612 }
2613
2614 void SelectionDAGBuilder::visitExtractElement(const User &I) {
2615   SDValue InVec = getValue(I.getOperand(0));
2616   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2617                               TLI.getPointerTy(),
2618                               getValue(I.getOperand(1)));
2619   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2620                            TLI.getValueType(I.getType()), InVec, InIdx));
2621 }
2622
2623 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2624 // from SIndx and increasing to the element length (undefs are allowed).
2625 static bool SequentialMask(SmallVectorImpl<int> &Mask, unsigned SIndx) {
2626   unsigned MaskNumElts = Mask.size();
2627   for (unsigned i = 0; i != MaskNumElts; ++i)
2628     if ((Mask[i] >= 0) && (Mask[i] != (int)(i + SIndx)))
2629       return false;
2630   return true;
2631 }
2632
2633 void SelectionDAGBuilder::visitShuffleVector(const User &I) {
2634   SmallVector<int, 8> Mask;
2635   SDValue Src1 = getValue(I.getOperand(0));
2636   SDValue Src2 = getValue(I.getOperand(1));
2637
2638   // Convert the ConstantVector mask operand into an array of ints, with -1
2639   // representing undef values.
2640   SmallVector<Constant*, 8> MaskElts;
2641   cast<Constant>(I.getOperand(2))->getVectorElements(MaskElts);
2642   unsigned MaskNumElts = MaskElts.size();
2643   for (unsigned i = 0; i != MaskNumElts; ++i) {
2644     if (isa<UndefValue>(MaskElts[i]))
2645       Mask.push_back(-1);
2646     else
2647       Mask.push_back(cast<ConstantInt>(MaskElts[i])->getSExtValue());
2648   }
2649
2650   EVT VT = TLI.getValueType(I.getType());
2651   EVT SrcVT = Src1.getValueType();
2652   unsigned SrcNumElts = SrcVT.getVectorNumElements();
2653
2654   if (SrcNumElts == MaskNumElts) {
2655     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2656                                       &Mask[0]));
2657     return;
2658   }
2659
2660   // Normalize the shuffle vector since mask and vector length don't match.
2661   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2662     // Mask is longer than the source vectors and is a multiple of the source
2663     // vectors.  We can use concatenate vector to make the mask and vectors
2664     // lengths match.
2665     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2666       // The shuffle is concatenating two vectors together.
2667       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2668                                VT, Src1, Src2));
2669       return;
2670     }
2671
2672     // Pad both vectors with undefs to make them the same length as the mask.
2673     unsigned NumConcat = MaskNumElts / SrcNumElts;
2674     bool Src1U = Src1.getOpcode() == ISD::UNDEF;
2675     bool Src2U = Src2.getOpcode() == ISD::UNDEF;
2676     SDValue UndefVal = DAG.getUNDEF(SrcVT);
2677
2678     SmallVector<SDValue, 8> MOps1(NumConcat, UndefVal);
2679     SmallVector<SDValue, 8> MOps2(NumConcat, UndefVal);
2680     MOps1[0] = Src1;
2681     MOps2[0] = Src2;
2682
2683     Src1 = Src1U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2684                                                   getCurDebugLoc(), VT,
2685                                                   &MOps1[0], NumConcat);
2686     Src2 = Src2U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2687                                                   getCurDebugLoc(), VT,
2688                                                   &MOps2[0], NumConcat);
2689
2690     // Readjust mask for new input vector length.
2691     SmallVector<int, 8> MappedOps;
2692     for (unsigned i = 0; i != MaskNumElts; ++i) {
2693       int Idx = Mask[i];
2694       if (Idx < (int)SrcNumElts)
2695         MappedOps.push_back(Idx);
2696       else
2697         MappedOps.push_back(Idx + MaskNumElts - SrcNumElts);
2698     }
2699
2700     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2701                                       &MappedOps[0]));
2702     return;
2703   }
2704
2705   if (SrcNumElts > MaskNumElts) {
2706     // Analyze the access pattern of the vector to see if we can extract
2707     // two subvectors and do the shuffle. The analysis is done by calculating
2708     // the range of elements the mask access on both vectors.
2709     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2710     int MaxRange[2] = {-1, -1};
2711
2712     for (unsigned i = 0; i != MaskNumElts; ++i) {
2713       int Idx = Mask[i];
2714       int Input = 0;
2715       if (Idx < 0)
2716         continue;
2717
2718       if (Idx >= (int)SrcNumElts) {
2719         Input = 1;
2720         Idx -= SrcNumElts;
2721       }
2722       if (Idx > MaxRange[Input])
2723         MaxRange[Input] = Idx;
2724       if (Idx < MinRange[Input])
2725         MinRange[Input] = Idx;
2726     }
2727
2728     // Check if the access is smaller than the vector size and can we find
2729     // a reasonable extract index.
2730     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not
2731                                  // Extract.
2732     int StartIdx[2];  // StartIdx to extract from
2733     for (int Input=0; Input < 2; ++Input) {
2734       if (MinRange[Input] == (int)(SrcNumElts+1) && MaxRange[Input] == -1) {
2735         RangeUse[Input] = 0; // Unused
2736         StartIdx[Input] = 0;
2737       } else if (MaxRange[Input] - MinRange[Input] < (int)MaskNumElts) {
2738         // Fits within range but we should see if we can find a good
2739         // start index that is a multiple of the mask length.
2740         if (MaxRange[Input] < (int)MaskNumElts) {
2741           RangeUse[Input] = 1; // Extract from beginning of the vector
2742           StartIdx[Input] = 0;
2743         } else {
2744           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2745           if (MaxRange[Input] - StartIdx[Input] < (int)MaskNumElts &&
2746               StartIdx[Input] + MaskNumElts <= SrcNumElts)
2747             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2748         }
2749       }
2750     }
2751
2752     if (RangeUse[0] == 0 && RangeUse[1] == 0) {
2753       setValue(&I, DAG.getUNDEF(VT)); // Vectors are not used.
2754       return;
2755     }
2756     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2757       // Extract appropriate subvector and generate a vector shuffle
2758       for (int Input=0; Input < 2; ++Input) {
2759         SDValue &Src = Input == 0 ? Src1 : Src2;
2760         if (RangeUse[Input] == 0)
2761           Src = DAG.getUNDEF(VT);
2762         else
2763           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, getCurDebugLoc(), VT,
2764                             Src, DAG.getIntPtrConstant(StartIdx[Input]));
2765       }
2766
2767       // Calculate new mask.
2768       SmallVector<int, 8> MappedOps;
2769       for (unsigned i = 0; i != MaskNumElts; ++i) {
2770         int Idx = Mask[i];
2771         if (Idx < 0)
2772           MappedOps.push_back(Idx);
2773         else if (Idx < (int)SrcNumElts)
2774           MappedOps.push_back(Idx - StartIdx[0]);
2775         else
2776           MappedOps.push_back(Idx - SrcNumElts - StartIdx[1] + MaskNumElts);
2777       }
2778
2779       setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2780                                         &MappedOps[0]));
2781       return;
2782     }
2783   }
2784
2785   // We can't use either concat vectors or extract subvectors so fall back to
2786   // replacing the shuffle with extract and build vector.
2787   // to insert and build vector.
2788   EVT EltVT = VT.getVectorElementType();
2789   EVT PtrVT = TLI.getPointerTy();
2790   SmallVector<SDValue,8> Ops;
2791   for (unsigned i = 0; i != MaskNumElts; ++i) {
2792     if (Mask[i] < 0) {
2793       Ops.push_back(DAG.getUNDEF(EltVT));
2794     } else {
2795       int Idx = Mask[i];
2796       SDValue Res;
2797
2798       if (Idx < (int)SrcNumElts)
2799         Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2800                           EltVT, Src1, DAG.getConstant(Idx, PtrVT));
2801       else
2802         Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2803                           EltVT, Src2,
2804                           DAG.getConstant(Idx - SrcNumElts, PtrVT));
2805
2806       Ops.push_back(Res);
2807     }
2808   }
2809
2810   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
2811                            VT, &Ops[0], Ops.size()));
2812 }
2813
2814 void SelectionDAGBuilder::visitInsertValue(const InsertValueInst &I) {
2815   const Value *Op0 = I.getOperand(0);
2816   const Value *Op1 = I.getOperand(1);
2817   const Type *AggTy = I.getType();
2818   const Type *ValTy = Op1->getType();
2819   bool IntoUndef = isa<UndefValue>(Op0);
2820   bool FromUndef = isa<UndefValue>(Op1);
2821
2822   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.idx_begin(), I.idx_end());
2823
2824   SmallVector<EVT, 4> AggValueVTs;
2825   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2826   SmallVector<EVT, 4> ValValueVTs;
2827   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2828
2829   unsigned NumAggValues = AggValueVTs.size();
2830   unsigned NumValValues = ValValueVTs.size();
2831   SmallVector<SDValue, 4> Values(NumAggValues);
2832
2833   SDValue Agg = getValue(Op0);
2834   SDValue Val = getValue(Op1);
2835   unsigned i = 0;
2836   // Copy the beginning value(s) from the original aggregate.
2837   for (; i != LinearIndex; ++i)
2838     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2839                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2840   // Copy values from the inserted value(s).
2841   for (; i != LinearIndex + NumValValues; ++i)
2842     Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2843                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2844   // Copy remaining value(s) from the original aggregate.
2845   for (; i != NumAggValues; ++i)
2846     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2847                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2848
2849   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2850                            DAG.getVTList(&AggValueVTs[0], NumAggValues),
2851                            &Values[0], NumAggValues));
2852 }
2853
2854 void SelectionDAGBuilder::visitExtractValue(const ExtractValueInst &I) {
2855   const Value *Op0 = I.getOperand(0);
2856   const Type *AggTy = Op0->getType();
2857   const Type *ValTy = I.getType();
2858   bool OutOfUndef = isa<UndefValue>(Op0);
2859
2860   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.idx_begin(), I.idx_end());
2861
2862   SmallVector<EVT, 4> ValValueVTs;
2863   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2864
2865   unsigned NumValValues = ValValueVTs.size();
2866   SmallVector<SDValue, 4> Values(NumValValues);
2867
2868   SDValue Agg = getValue(Op0);
2869   // Copy out the selected value(s).
2870   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2871     Values[i - LinearIndex] =
2872       OutOfUndef ?
2873         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2874         SDValue(Agg.getNode(), Agg.getResNo() + i);
2875
2876   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2877                            DAG.getVTList(&ValValueVTs[0], NumValValues),
2878                            &Values[0], NumValValues));
2879 }
2880
2881 void SelectionDAGBuilder::visitGetElementPtr(const User &I) {
2882   SDValue N = getValue(I.getOperand(0));
2883   const Type *Ty = I.getOperand(0)->getType();
2884
2885   for (GetElementPtrInst::const_op_iterator OI = I.op_begin()+1, E = I.op_end();
2886        OI != E; ++OI) {
2887     const Value *Idx = *OI;
2888     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2889       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2890       if (Field) {
2891         // N = N + Offset
2892         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2893         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2894                         DAG.getIntPtrConstant(Offset));
2895       }
2896
2897       Ty = StTy->getElementType(Field);
2898     } else {
2899       Ty = cast<SequentialType>(Ty)->getElementType();
2900
2901       // If this is a constant subscript, handle it quickly.
2902       if (const ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2903         if (CI->isZero()) continue;
2904         uint64_t Offs =
2905             TD->getTypeAllocSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2906         SDValue OffsVal;
2907         EVT PTy = TLI.getPointerTy();
2908         unsigned PtrBits = PTy.getSizeInBits();
2909         if (PtrBits < 64)
2910           OffsVal = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2911                                 TLI.getPointerTy(),
2912                                 DAG.getConstant(Offs, MVT::i64));
2913         else
2914           OffsVal = DAG.getIntPtrConstant(Offs);
2915
2916         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2917                         OffsVal);
2918         continue;
2919       }
2920
2921       // N = N + Idx * ElementSize;
2922       APInt ElementSize = APInt(TLI.getPointerTy().getSizeInBits(),
2923                                 TD->getTypeAllocSize(Ty));
2924       SDValue IdxN = getValue(Idx);
2925
2926       // If the index is smaller or larger than intptr_t, truncate or extend
2927       // it.
2928       IdxN = DAG.getSExtOrTrunc(IdxN, getCurDebugLoc(), N.getValueType());
2929
2930       // If this is a multiply by a power of two, turn it into a shl
2931       // immediately.  This is a very common case.
2932       if (ElementSize != 1) {
2933         if (ElementSize.isPowerOf2()) {
2934           unsigned Amt = ElementSize.logBase2();
2935           IdxN = DAG.getNode(ISD::SHL, getCurDebugLoc(),
2936                              N.getValueType(), IdxN,
2937                              DAG.getConstant(Amt, TLI.getPointerTy()));
2938         } else {
2939           SDValue Scale = DAG.getConstant(ElementSize, TLI.getPointerTy());
2940           IdxN = DAG.getNode(ISD::MUL, getCurDebugLoc(),
2941                              N.getValueType(), IdxN, Scale);
2942         }
2943       }
2944
2945       N = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2946                       N.getValueType(), N, IdxN);
2947     }
2948   }
2949
2950   setValue(&I, N);
2951 }
2952
2953 void SelectionDAGBuilder::visitAlloca(const AllocaInst &I) {
2954   // If this is a fixed sized alloca in the entry block of the function,
2955   // allocate it statically on the stack.
2956   if (FuncInfo.StaticAllocaMap.count(&I))
2957     return;   // getValue will auto-populate this.
2958
2959   const Type *Ty = I.getAllocatedType();
2960   uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
2961   unsigned Align =
2962     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2963              I.getAlignment());
2964
2965   SDValue AllocSize = getValue(I.getArraySize());
2966
2967   EVT IntPtr = TLI.getPointerTy();
2968   if (AllocSize.getValueType() != IntPtr)
2969     AllocSize = DAG.getZExtOrTrunc(AllocSize, getCurDebugLoc(), IntPtr);
2970
2971   AllocSize = DAG.getNode(ISD::MUL, getCurDebugLoc(), IntPtr,
2972                           AllocSize,
2973                           DAG.getConstant(TySize, IntPtr));
2974
2975   // Handle alignment.  If the requested alignment is less than or equal to
2976   // the stack alignment, ignore it.  If the size is greater than or equal to
2977   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2978   unsigned StackAlign = TM.getFrameLowering()->getStackAlignment();
2979   if (Align <= StackAlign)
2980     Align = 0;
2981
2982   // Round the size of the allocation up to the stack alignment size
2983   // by add SA-1 to the size.
2984   AllocSize = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2985                           AllocSize.getValueType(), AllocSize,
2986                           DAG.getIntPtrConstant(StackAlign-1));
2987
2988   // Mask out the low bits for alignment purposes.
2989   AllocSize = DAG.getNode(ISD::AND, getCurDebugLoc(),
2990                           AllocSize.getValueType(), AllocSize,
2991                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2992
2993   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2994   SDVTList VTs = DAG.getVTList(AllocSize.getValueType(), MVT::Other);
2995   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurDebugLoc(),
2996                             VTs, Ops, 3);
2997   setValue(&I, DSA);
2998   DAG.setRoot(DSA.getValue(1));
2999
3000   // Inform the Frame Information that we have just allocated a variable-sized
3001   // object.
3002   FuncInfo.MF->getFrameInfo()->CreateVariableSizedObject(Align ? Align : 1);
3003 }
3004
3005 void SelectionDAGBuilder::visitLoad(const LoadInst &I) {
3006   const Value *SV = I.getOperand(0);
3007   SDValue Ptr = getValue(SV);
3008
3009   const Type *Ty = I.getType();
3010
3011   bool isVolatile = I.isVolatile();
3012   bool isNonTemporal = I.getMetadata("nontemporal") != 0;
3013   unsigned Alignment = I.getAlignment();
3014   const MDNode *TBAAInfo = I.getMetadata(LLVMContext::MD_tbaa);
3015
3016   SmallVector<EVT, 4> ValueVTs;
3017   SmallVector<uint64_t, 4> Offsets;
3018   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
3019   unsigned NumValues = ValueVTs.size();
3020   if (NumValues == 0)
3021     return;
3022
3023   SDValue Root;
3024   bool ConstantMemory = false;
3025   if (I.isVolatile() || NumValues > MaxParallelChains)
3026     // Serialize volatile loads with other side effects.
3027     Root = getRoot();
3028   else if (AA->pointsToConstantMemory(
3029              AliasAnalysis::Location(SV, AA->getTypeStoreSize(Ty), TBAAInfo))) {
3030     // Do not serialize (non-volatile) loads of constant memory with anything.
3031     Root = DAG.getEntryNode();
3032     ConstantMemory = true;
3033   } else {
3034     // Do not serialize non-volatile loads against each other.
3035     Root = DAG.getRoot();
3036   }
3037
3038   SmallVector<SDValue, 4> Values(NumValues);
3039   SmallVector<SDValue, 4> Chains(std::min(unsigned(MaxParallelChains),
3040                                           NumValues));
3041   EVT PtrVT = Ptr.getValueType();
3042   unsigned ChainI = 0;
3043   for (unsigned i = 0; i != NumValues; ++i, ++ChainI) {
3044     // Serializing loads here may result in excessive register pressure, and
3045     // TokenFactor places arbitrary choke points on the scheduler. SD scheduling
3046     // could recover a bit by hoisting nodes upward in the chain by recognizing
3047     // they are side-effect free or do not alias. The optimizer should really
3048     // avoid this case by converting large object/array copies to llvm.memcpy
3049     // (MaxParallelChains should always remain as failsafe).
3050     if (ChainI == MaxParallelChains) {
3051       assert(PendingLoads.empty() && "PendingLoads must be serialized first");
3052       SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
3053                                   MVT::Other, &Chains[0], ChainI);
3054       Root = Chain;
3055       ChainI = 0;
3056     }
3057     SDValue A = DAG.getNode(ISD::ADD, getCurDebugLoc(),
3058                             PtrVT, Ptr,
3059                             DAG.getConstant(Offsets[i], PtrVT));
3060     SDValue L = DAG.getLoad(ValueVTs[i], getCurDebugLoc(), Root,
3061                             A, MachinePointerInfo(SV, Offsets[i]), isVolatile,
3062                             isNonTemporal, Alignment, TBAAInfo);
3063
3064     Values[i] = L;
3065     Chains[ChainI] = L.getValue(1);
3066   }
3067
3068   if (!ConstantMemory) {
3069     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
3070                                 MVT::Other, &Chains[0], ChainI);
3071     if (isVolatile)
3072       DAG.setRoot(Chain);
3073     else
3074       PendingLoads.push_back(Chain);
3075   }
3076
3077   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
3078                            DAG.getVTList(&ValueVTs[0], NumValues),
3079                            &Values[0], NumValues));
3080 }
3081
3082 void SelectionDAGBuilder::visitStore(const StoreInst &I) {
3083   const Value *SrcV = I.getOperand(0);
3084   const Value *PtrV = I.getOperand(1);
3085
3086   SmallVector<EVT, 4> ValueVTs;
3087   SmallVector<uint64_t, 4> Offsets;
3088   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
3089   unsigned NumValues = ValueVTs.size();
3090   if (NumValues == 0)
3091     return;
3092
3093   // Get the lowered operands. Note that we do this after
3094   // checking if NumResults is zero, because with zero results
3095   // the operands won't have values in the map.
3096   SDValue Src = getValue(SrcV);
3097   SDValue Ptr = getValue(PtrV);
3098
3099   SDValue Root = getRoot();
3100   SmallVector<SDValue, 4> Chains(std::min(unsigned(MaxParallelChains),
3101                                           NumValues));
3102   EVT PtrVT = Ptr.getValueType();
3103   bool isVolatile = I.isVolatile();
3104   bool isNonTemporal = I.getMetadata("nontemporal") != 0;
3105   unsigned Alignment = I.getAlignment();
3106   const MDNode *TBAAInfo = I.getMetadata(LLVMContext::MD_tbaa);
3107
3108   unsigned ChainI = 0;
3109   for (unsigned i = 0; i != NumValues; ++i, ++ChainI) {
3110     // See visitLoad comments.
3111     if (ChainI == MaxParallelChains) {
3112       SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
3113                                   MVT::Other, &Chains[0], ChainI);
3114       Root = Chain;
3115       ChainI = 0;
3116     }
3117     SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(), PtrVT, Ptr,
3118                               DAG.getConstant(Offsets[i], PtrVT));
3119     SDValue St = DAG.getStore(Root, getCurDebugLoc(),
3120                               SDValue(Src.getNode(), Src.getResNo() + i),
3121                               Add, MachinePointerInfo(PtrV, Offsets[i]),
3122                               isVolatile, isNonTemporal, Alignment, TBAAInfo);
3123     Chains[ChainI] = St;
3124   }
3125
3126   SDValue StoreNode = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
3127                                   MVT::Other, &Chains[0], ChainI);
3128   ++SDNodeOrder;
3129   AssignOrderingToNode(StoreNode.getNode());
3130   DAG.setRoot(StoreNode);
3131 }
3132
3133 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
3134 /// node.
3135 void SelectionDAGBuilder::visitTargetIntrinsic(const CallInst &I,
3136                                                unsigned Intrinsic) {
3137   bool HasChain = !I.doesNotAccessMemory();
3138   bool OnlyLoad = HasChain && I.onlyReadsMemory();
3139
3140   // Build the operand list.
3141   SmallVector<SDValue, 8> Ops;
3142   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
3143     if (OnlyLoad) {
3144       // We don't need to serialize loads against other loads.
3145       Ops.push_back(DAG.getRoot());
3146     } else {
3147       Ops.push_back(getRoot());
3148     }
3149   }
3150
3151   // Info is set by getTgtMemInstrinsic
3152   TargetLowering::IntrinsicInfo Info;
3153   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
3154
3155   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
3156   if (!IsTgtIntrinsic || Info.opc == ISD::INTRINSIC_VOID ||
3157       Info.opc == ISD::INTRINSIC_W_CHAIN)
3158     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
3159
3160   // Add all operands of the call to the operand list.
3161   for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
3162     SDValue Op = getValue(I.getArgOperand(i));
3163     assert(TLI.isTypeLegal(Op.getValueType()) &&
3164            "Intrinsic uses a non-legal type?");
3165     Ops.push_back(Op);
3166   }
3167
3168   SmallVector<EVT, 4> ValueVTs;
3169   ComputeValueVTs(TLI, I.getType(), ValueVTs);
3170 #ifndef NDEBUG
3171   for (unsigned Val = 0, E = ValueVTs.size(); Val != E; ++Val) {
3172     assert(TLI.isTypeLegal(ValueVTs[Val]) &&
3173            "Intrinsic uses a non-legal type?");
3174   }
3175 #endif // NDEBUG
3176
3177   if (HasChain)
3178     ValueVTs.push_back(MVT::Other);
3179
3180   SDVTList VTs = DAG.getVTList(ValueVTs.data(), ValueVTs.size());
3181
3182   // Create the node.
3183   SDValue Result;
3184   if (IsTgtIntrinsic) {
3185     // This is target intrinsic that touches memory
3186     Result = DAG.getMemIntrinsicNode(Info.opc, getCurDebugLoc(),
3187                                      VTs, &Ops[0], Ops.size(),
3188                                      Info.memVT,
3189                                    MachinePointerInfo(Info.ptrVal, Info.offset),
3190                                      Info.align, Info.vol,
3191                                      Info.readMem, Info.writeMem);
3192   } else if (!HasChain) {
3193     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurDebugLoc(),
3194                          VTs, &Ops[0], Ops.size());
3195   } else if (!I.getType()->isVoidTy()) {
3196     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurDebugLoc(),
3197                          VTs, &Ops[0], Ops.size());
3198   } else {
3199     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurDebugLoc(),
3200                          VTs, &Ops[0], Ops.size());
3201   }
3202
3203   if (HasChain) {
3204     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
3205     if (OnlyLoad)
3206       PendingLoads.push_back(Chain);
3207     else
3208       DAG.setRoot(Chain);
3209   }
3210
3211   if (!I.getType()->isVoidTy()) {
3212     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
3213       EVT VT = TLI.getValueType(PTy);
3214       Result = DAG.getNode(ISD::BITCAST, getCurDebugLoc(), VT, Result);
3215     }
3216
3217     setValue(&I, Result);
3218   }
3219 }
3220
3221 /// GetSignificand - Get the significand and build it into a floating-point
3222 /// number with exponent of 1:
3223 ///
3224 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3225 ///
3226 /// where Op is the hexidecimal representation of floating point value.
3227 static SDValue
3228 GetSignificand(SelectionDAG &DAG, SDValue Op, DebugLoc dl) {
3229   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3230                            DAG.getConstant(0x007fffff, MVT::i32));
3231   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3232                            DAG.getConstant(0x3f800000, MVT::i32));
3233   return DAG.getNode(ISD::BITCAST, dl, MVT::f32, t2);
3234 }
3235
3236 /// GetExponent - Get the exponent:
3237 ///
3238 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3239 ///
3240 /// where Op is the hexidecimal representation of floating point value.
3241 static SDValue
3242 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3243             DebugLoc dl) {
3244   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3245                            DAG.getConstant(0x7f800000, MVT::i32));
3246   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3247                            DAG.getConstant(23, TLI.getPointerTy()));
3248   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3249                            DAG.getConstant(127, MVT::i32));
3250   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3251 }
3252
3253 /// getF32Constant - Get 32-bit floating point constant.
3254 static SDValue
3255 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3256   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
3257 }
3258
3259 /// Inlined utility function to implement binary input atomic intrinsics for
3260 /// visitIntrinsicCall: I is a call instruction
3261 ///                     Op is the associated NodeType for I
3262 const char *
3263 SelectionDAGBuilder::implVisitBinaryAtomic(const CallInst& I,
3264                                            ISD::NodeType Op) {
3265   SDValue Root = getRoot();
3266   SDValue L =
3267     DAG.getAtomic(Op, getCurDebugLoc(),
3268                   getValue(I.getArgOperand(1)).getValueType().getSimpleVT(),
3269                   Root,
3270                   getValue(I.getArgOperand(0)),
3271                   getValue(I.getArgOperand(1)),
3272                   I.getArgOperand(0));
3273   setValue(&I, L);
3274   DAG.setRoot(L.getValue(1));
3275   return 0;
3276 }
3277
3278 // implVisitAluOverflow - Lower arithmetic overflow instrinsics.
3279 const char *
3280 SelectionDAGBuilder::implVisitAluOverflow(const CallInst &I, ISD::NodeType Op) {
3281   SDValue Op1 = getValue(I.getArgOperand(0));
3282   SDValue Op2 = getValue(I.getArgOperand(1));
3283
3284   SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i1);
3285   setValue(&I, DAG.getNode(Op, getCurDebugLoc(), VTs, Op1, Op2));
3286   return 0;
3287 }
3288
3289 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
3290 /// limited-precision mode.
3291 void
3292 SelectionDAGBuilder::visitExp(const CallInst &I) {
3293   SDValue result;
3294   DebugLoc dl = getCurDebugLoc();
3295
3296   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3297       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3298     SDValue Op = getValue(I.getArgOperand(0));
3299
3300     // Put the exponent in the right bit position for later addition to the
3301     // final result:
3302     //
3303     //   #define LOG2OFe 1.4426950f
3304     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
3305     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3306                              getF32Constant(DAG, 0x3fb8aa3b));
3307     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3308
3309     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
3310     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3311     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3312
3313     //   IntegerPartOfX <<= 23;
3314     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3315                                  DAG.getConstant(23, TLI.getPointerTy()));
3316
3317     if (LimitFloatPrecision <= 6) {
3318       // For floating-point precision of 6:
3319       //
3320       //   TwoToFractionalPartOfX =
3321       //     0.997535578f +
3322       //       (0.735607626f + 0.252464424f * x) * x;
3323       //
3324       // error 0.0144103317, which is 6 bits
3325       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3326                                getF32Constant(DAG, 0x3e814304));
3327       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3328                                getF32Constant(DAG, 0x3f3c50c8));
3329       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3330       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3331                                getF32Constant(DAG, 0x3f7f5e7e));
3332       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BITCAST, dl,MVT::i32, t5);
3333
3334       // Add the exponent into the result in integer domain.
3335       SDValue t6 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3336                                TwoToFracPartOfX, IntegerPartOfX);
3337
3338       result = DAG.getNode(ISD::BITCAST, dl, MVT::f32, t6);
3339     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3340       // For floating-point precision of 12:
3341       //
3342       //   TwoToFractionalPartOfX =
3343       //     0.999892986f +
3344       //       (0.696457318f +
3345       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3346       //
3347       // 0.000107046256 error, which is 13 to 14 bits
3348       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3349                                getF32Constant(DAG, 0x3da235e3));
3350       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3351                                getF32Constant(DAG, 0x3e65b8f3));
3352       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3353       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3354                                getF32Constant(DAG, 0x3f324b07));
3355       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3356       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3357                                getF32Constant(DAG, 0x3f7ff8fd));
3358       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BITCAST, dl,MVT::i32, t7);
3359
3360       // Add the exponent into the result in integer domain.
3361       SDValue t8 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3362                                TwoToFracPartOfX, IntegerPartOfX);
3363
3364       result = DAG.getNode(ISD::BITCAST, dl, MVT::f32, t8);
3365     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3366       // For floating-point precision of 18:
3367       //
3368       //   TwoToFractionalPartOfX =
3369       //     0.999999982f +
3370       //       (0.693148872f +
3371       //         (0.240227044f +
3372       //           (0.554906021e-1f +
3373       //             (0.961591928e-2f +
3374       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3375       //
3376       // error 2.47208000*10^(-7), which is better than 18 bits
3377       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3378                                getF32Constant(DAG, 0x3924b03e));
3379       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3380                                getF32Constant(DAG, 0x3ab24b87));
3381       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3382       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3383                                getF32Constant(DAG, 0x3c1d8c17));
3384       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3385       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3386                                getF32Constant(DAG, 0x3d634a1d));
3387       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3388       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3389                                getF32Constant(DAG, 0x3e75fe14));
3390       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3391       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3392                                 getF32Constant(DAG, 0x3f317234));
3393       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3394       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3395                                 getF32Constant(DAG, 0x3f800000));
3396       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BITCAST, dl,
3397                                              MVT::i32, t13);
3398
3399       // Add the exponent into the result in integer domain.
3400       SDValue t14 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3401                                 TwoToFracPartOfX, IntegerPartOfX);
3402
3403       result = DAG.getNode(ISD::BITCAST, dl, MVT::f32, t14);
3404     }
3405   } else {
3406     // No special expansion.
3407     result = DAG.getNode(ISD::FEXP, dl,
3408                          getValue(I.getArgOperand(0)).getValueType(),
3409                          getValue(I.getArgOperand(0)));
3410   }
3411
3412   setValue(&I, result);
3413 }
3414
3415 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3416 /// limited-precision mode.
3417 void
3418 SelectionDAGBuilder::visitLog(const CallInst &I) {
3419   SDValue result;
3420   DebugLoc dl = getCurDebugLoc();
3421
3422   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3423       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3424     SDValue Op = getValue(I.getArgOperand(0));
3425     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
3426
3427     // Scale the exponent by log(2) [0.69314718f].
3428     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3429     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3430                                         getF32Constant(DAG, 0x3f317218));
3431
3432     // Get the significand and build it into a floating-point number with
3433     // exponent of 1.
3434     SDValue X = GetSignificand(DAG, Op1, dl);
3435
3436     if (LimitFloatPrecision <= 6) {
3437       // For floating-point precision of 6:
3438       //
3439       //   LogofMantissa =
3440       //     -1.1609546f +
3441       //       (1.4034025f - 0.23903021f * x) * x;
3442       //
3443       // error 0.0034276066, which is better than 8 bits
3444       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3445                                getF32Constant(DAG, 0xbe74c456));
3446       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3447                                getF32Constant(DAG, 0x3fb3a2b1));
3448       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3449       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3450                                           getF32Constant(DAG, 0x3f949a29));
3451
3452       result = DAG.getNode(ISD::FADD, dl,
3453                            MVT::f32, LogOfExponent, LogOfMantissa);
3454     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3455       // For floating-point precision of 12:
3456       //
3457       //   LogOfMantissa =
3458       //     -1.7417939f +
3459       //       (2.8212026f +
3460       //         (-1.4699568f +
3461       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3462       //
3463       // error 0.000061011436, which is 14 bits
3464       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3465                                getF32Constant(DAG, 0xbd67b6d6));
3466       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3467                                getF32Constant(DAG, 0x3ee4f4b8));
3468       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3469       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3470                                getF32Constant(DAG, 0x3fbc278b));
3471       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3472       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3473                                getF32Constant(DAG, 0x40348e95));
3474       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3475       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3476                                           getF32Constant(DAG, 0x3fdef31a));
3477
3478       result = DAG.getNode(ISD::FADD, dl,
3479                            MVT::f32, LogOfExponent, LogOfMantissa);
3480     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3481       // For floating-point precision of 18:
3482       //
3483       //   LogOfMantissa =
3484       //     -2.1072184f +
3485       //       (4.2372794f +
3486       //         (-3.7029485f +
3487       //           (2.2781945f +
3488       //             (-0.87823314f +
3489       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3490       //
3491       // error 0.0000023660568, which is better than 18 bits
3492       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3493                                getF32Constant(DAG, 0xbc91e5ac));
3494       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3495                                getF32Constant(DAG, 0x3e4350aa));
3496       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3497       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3498                                getF32Constant(DAG, 0x3f60d3e3));
3499       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3500       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3501                                getF32Constant(DAG, 0x4011cdf0));
3502       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3503       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3504                                getF32Constant(DAG, 0x406cfd1c));
3505       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3506       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3507                                getF32Constant(DAG, 0x408797cb));
3508       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3509       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3510                                           getF32Constant(DAG, 0x4006dcab));
3511
3512       result = DAG.getNode(ISD::FADD, dl,
3513                            MVT::f32, LogOfExponent, LogOfMantissa);
3514     }
3515   } else {
3516     // No special expansion.
3517     result = DAG.getNode(ISD::FLOG, dl,
3518                          getValue(I.getArgOperand(0)).getValueType(),
3519                          getValue(I.getArgOperand(0)));
3520   }
3521
3522   setValue(&I, result);
3523 }
3524
3525 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3526 /// limited-precision mode.
3527 void
3528 SelectionDAGBuilder::visitLog2(const CallInst &I) {
3529   SDValue result;
3530   DebugLoc dl = getCurDebugLoc();
3531
3532   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3533       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3534     SDValue Op = getValue(I.getArgOperand(0));
3535     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
3536
3537     // Get the exponent.
3538     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3539
3540     // Get the significand and build it into a floating-point number with
3541     // exponent of 1.
3542     SDValue X = GetSignificand(DAG, Op1, dl);
3543
3544     // Different possible minimax approximations of significand in
3545     // floating-point for various degrees of accuracy over [1,2].
3546     if (LimitFloatPrecision <= 6) {
3547       // For floating-point precision of 6:
3548       //
3549       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3550       //
3551       // error 0.0049451742, which is more than 7 bits
3552       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3553                                getF32Constant(DAG, 0xbeb08fe0));
3554       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3555                                getF32Constant(DAG, 0x40019463));
3556       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3557       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3558                                            getF32Constant(DAG, 0x3fd6633d));
3559
3560       result = DAG.getNode(ISD::FADD, dl,
3561                            MVT::f32, LogOfExponent, Log2ofMantissa);
3562     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3563       // For floating-point precision of 12:
3564       //
3565       //   Log2ofMantissa =
3566       //     -2.51285454f +
3567       //       (4.07009056f +
3568       //         (-2.12067489f +
3569       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3570       //
3571       // error 0.0000876136000, which is better than 13 bits
3572       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3573                                getF32Constant(DAG, 0xbda7262e));
3574       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3575                                getF32Constant(DAG, 0x3f25280b));
3576       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3577       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3578                                getF32Constant(DAG, 0x4007b923));
3579       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3580       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3581                                getF32Constant(DAG, 0x40823e2f));
3582       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3583       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3584                                            getF32Constant(DAG, 0x4020d29c));
3585
3586       result = DAG.getNode(ISD::FADD, dl,
3587                            MVT::f32, LogOfExponent, Log2ofMantissa);
3588     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3589       // For floating-point precision of 18:
3590       //
3591       //   Log2ofMantissa =
3592       //     -3.0400495f +
3593       //       (6.1129976f +
3594       //         (-5.3420409f +
3595       //           (3.2865683f +
3596       //             (-1.2669343f +
3597       //               (0.27515199f -
3598       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3599       //
3600       // error 0.0000018516, which is better than 18 bits
3601       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3602                                getF32Constant(DAG, 0xbcd2769e));
3603       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3604                                getF32Constant(DAG, 0x3e8ce0b9));
3605       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3606       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3607                                getF32Constant(DAG, 0x3fa22ae7));
3608       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3609       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3610                                getF32Constant(DAG, 0x40525723));
3611       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3612       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3613                                getF32Constant(DAG, 0x40aaf200));
3614       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3615       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3616                                getF32Constant(DAG, 0x40c39dad));
3617       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3618       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3619                                            getF32Constant(DAG, 0x4042902c));
3620
3621       result = DAG.getNode(ISD::FADD, dl,
3622                            MVT::f32, LogOfExponent, Log2ofMantissa);
3623     }
3624   } else {
3625     // No special expansion.
3626     result = DAG.getNode(ISD::FLOG2, dl,
3627                          getValue(I.getArgOperand(0)).getValueType(),
3628                          getValue(I.getArgOperand(0)));
3629   }
3630
3631   setValue(&I, result);
3632 }
3633
3634 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3635 /// limited-precision mode.
3636 void
3637 SelectionDAGBuilder::visitLog10(const CallInst &I) {
3638   SDValue result;
3639   DebugLoc dl = getCurDebugLoc();
3640
3641   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3642       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3643     SDValue Op = getValue(I.getArgOperand(0));
3644     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
3645
3646     // Scale the exponent by log10(2) [0.30102999f].
3647     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3648     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3649                                         getF32Constant(DAG, 0x3e9a209a));
3650
3651     // Get the significand and build it into a floating-point number with
3652     // exponent of 1.
3653     SDValue X = GetSignificand(DAG, Op1, dl);
3654
3655     if (LimitFloatPrecision <= 6) {
3656       // For floating-point precision of 6:
3657       //
3658       //   Log10ofMantissa =
3659       //     -0.50419619f +
3660       //       (0.60948995f - 0.10380950f * x) * x;
3661       //
3662       // error 0.0014886165, which is 6 bits
3663       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3664                                getF32Constant(DAG, 0xbdd49a13));
3665       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3666                                getF32Constant(DAG, 0x3f1c0789));
3667       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3668       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3669                                             getF32Constant(DAG, 0x3f011300));
3670
3671       result = DAG.getNode(ISD::FADD, dl,
3672                            MVT::f32, LogOfExponent, Log10ofMantissa);
3673     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3674       // For floating-point precision of 12:
3675       //
3676       //   Log10ofMantissa =
3677       //     -0.64831180f +
3678       //       (0.91751397f +
3679       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3680       //
3681       // error 0.00019228036, which is better than 12 bits
3682       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3683                                getF32Constant(DAG, 0x3d431f31));
3684       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3685                                getF32Constant(DAG, 0x3ea21fb2));
3686       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3687       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3688                                getF32Constant(DAG, 0x3f6ae232));
3689       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3690       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3691                                             getF32Constant(DAG, 0x3f25f7c3));
3692
3693       result = DAG.getNode(ISD::FADD, dl,
3694                            MVT::f32, LogOfExponent, Log10ofMantissa);
3695     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3696       // For floating-point precision of 18:
3697       //
3698       //   Log10ofMantissa =
3699       //     -0.84299375f +
3700       //       (1.5327582f +
3701       //         (-1.0688956f +
3702       //           (0.49102474f +
3703       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3704       //
3705       // error 0.0000037995730, which is better than 18 bits
3706       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3707                                getF32Constant(DAG, 0x3c5d51ce));
3708       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3709                                getF32Constant(DAG, 0x3e00685a));
3710       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3711       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3712                                getF32Constant(DAG, 0x3efb6798));
3713       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3714       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3715                                getF32Constant(DAG, 0x3f88d192));
3716       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3717       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3718                                getF32Constant(DAG, 0x3fc4316c));
3719       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3720       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3721                                             getF32Constant(DAG, 0x3f57ce70));
3722
3723       result = DAG.getNode(ISD::FADD, dl,
3724                            MVT::f32, LogOfExponent, Log10ofMantissa);
3725     }
3726   } else {
3727     // No special expansion.
3728     result = DAG.getNode(ISD::FLOG10, dl,
3729                          getValue(I.getArgOperand(0)).getValueType(),
3730                          getValue(I.getArgOperand(0)));
3731   }
3732
3733   setValue(&I, result);
3734 }
3735
3736 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3737 /// limited-precision mode.
3738 void
3739 SelectionDAGBuilder::visitExp2(const CallInst &I) {
3740   SDValue result;
3741   DebugLoc dl = getCurDebugLoc();
3742
3743   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3744       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3745     SDValue Op = getValue(I.getArgOperand(0));
3746
3747     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, Op);
3748
3749     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3750     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3751     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, Op, t1);
3752
3753     //   IntegerPartOfX <<= 23;
3754     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3755                                  DAG.getConstant(23, TLI.getPointerTy()));
3756
3757     if (LimitFloatPrecision <= 6) {
3758       // For floating-point precision of 6:
3759       //
3760       //   TwoToFractionalPartOfX =
3761       //     0.997535578f +
3762       //       (0.735607626f + 0.252464424f * x) * x;
3763       //
3764       // error 0.0144103317, which is 6 bits
3765       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3766                                getF32Constant(DAG, 0x3e814304));
3767       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3768                                getF32Constant(DAG, 0x3f3c50c8));
3769       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3770       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3771                                getF32Constant(DAG, 0x3f7f5e7e));
3772       SDValue t6 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, t5);
3773       SDValue TwoToFractionalPartOfX =
3774         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3775
3776       result = DAG.getNode(ISD::BITCAST, dl,
3777                            MVT::f32, TwoToFractionalPartOfX);
3778     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3779       // For floating-point precision of 12:
3780       //
3781       //   TwoToFractionalPartOfX =
3782       //     0.999892986f +
3783       //       (0.696457318f +
3784       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3785       //
3786       // error 0.000107046256, which is 13 to 14 bits
3787       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3788                                getF32Constant(DAG, 0x3da235e3));
3789       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3790                                getF32Constant(DAG, 0x3e65b8f3));
3791       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3792       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3793                                getF32Constant(DAG, 0x3f324b07));
3794       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3795       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3796                                getF32Constant(DAG, 0x3f7ff8fd));
3797       SDValue t8 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, t7);
3798       SDValue TwoToFractionalPartOfX =
3799         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3800
3801       result = DAG.getNode(ISD::BITCAST, dl,
3802                            MVT::f32, TwoToFractionalPartOfX);
3803     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3804       // For floating-point precision of 18:
3805       //
3806       //   TwoToFractionalPartOfX =
3807       //     0.999999982f +
3808       //       (0.693148872f +
3809       //         (0.240227044f +
3810       //           (0.554906021e-1f +
3811       //             (0.961591928e-2f +
3812       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3813       // error 2.47208000*10^(-7), which is better than 18 bits
3814       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3815                                getF32Constant(DAG, 0x3924b03e));
3816       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3817                                getF32Constant(DAG, 0x3ab24b87));
3818       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3819       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3820                                getF32Constant(DAG, 0x3c1d8c17));
3821       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3822       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3823                                getF32Constant(DAG, 0x3d634a1d));
3824       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3825       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3826                                getF32Constant(DAG, 0x3e75fe14));
3827       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3828       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3829                                 getF32Constant(DAG, 0x3f317234));
3830       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3831       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3832                                 getF32Constant(DAG, 0x3f800000));
3833       SDValue t14 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, t13);
3834       SDValue TwoToFractionalPartOfX =
3835         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3836
3837       result = DAG.getNode(ISD::BITCAST, dl,
3838                            MVT::f32, TwoToFractionalPartOfX);
3839     }
3840   } else {
3841     // No special expansion.
3842     result = DAG.getNode(ISD::FEXP2, dl,
3843                          getValue(I.getArgOperand(0)).getValueType(),
3844                          getValue(I.getArgOperand(0)));
3845   }
3846
3847   setValue(&I, result);
3848 }
3849
3850 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3851 /// limited-precision mode with x == 10.0f.
3852 void
3853 SelectionDAGBuilder::visitPow(const CallInst &I) {
3854   SDValue result;
3855   const Value *Val = I.getArgOperand(0);
3856   DebugLoc dl = getCurDebugLoc();
3857   bool IsExp10 = false;
3858
3859   if (getValue(Val).getValueType() == MVT::f32 &&
3860       getValue(I.getArgOperand(1)).getValueType() == MVT::f32 &&
3861       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3862     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3863       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3864         APFloat Ten(10.0f);
3865         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3866       }
3867     }
3868   }
3869
3870   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3871     SDValue Op = getValue(I.getArgOperand(1));
3872
3873     // Put the exponent in the right bit position for later addition to the
3874     // final result:
3875     //
3876     //   #define LOG2OF10 3.3219281f
3877     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3878     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3879                              getF32Constant(DAG, 0x40549a78));
3880     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3881
3882     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3883     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3884     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3885
3886     //   IntegerPartOfX <<= 23;
3887     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3888                                  DAG.getConstant(23, TLI.getPointerTy()));
3889
3890     if (LimitFloatPrecision <= 6) {
3891       // For floating-point precision of 6:
3892       //
3893       //   twoToFractionalPartOfX =
3894       //     0.997535578f +
3895       //       (0.735607626f + 0.252464424f * x) * x;
3896       //
3897       // error 0.0144103317, which is 6 bits
3898       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3899                                getF32Constant(DAG, 0x3e814304));
3900       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3901                                getF32Constant(DAG, 0x3f3c50c8));
3902       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3903       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3904                                getF32Constant(DAG, 0x3f7f5e7e));
3905       SDValue t6 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, t5);
3906       SDValue TwoToFractionalPartOfX =
3907         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3908
3909       result = DAG.getNode(ISD::BITCAST, dl,
3910                            MVT::f32, TwoToFractionalPartOfX);
3911     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3912       // For floating-point precision of 12:
3913       //
3914       //   TwoToFractionalPartOfX =
3915       //     0.999892986f +
3916       //       (0.696457318f +
3917       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3918       //
3919       // error 0.000107046256, which is 13 to 14 bits
3920       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3921                                getF32Constant(DAG, 0x3da235e3));
3922       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3923                                getF32Constant(DAG, 0x3e65b8f3));
3924       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3925       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3926                                getF32Constant(DAG, 0x3f324b07));
3927       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3928       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3929                                getF32Constant(DAG, 0x3f7ff8fd));
3930       SDValue t8 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, t7);
3931       SDValue TwoToFractionalPartOfX =
3932         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3933
3934       result = DAG.getNode(ISD::BITCAST, dl,
3935                            MVT::f32, TwoToFractionalPartOfX);
3936     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3937       // For floating-point precision of 18:
3938       //
3939       //   TwoToFractionalPartOfX =
3940       //     0.999999982f +
3941       //       (0.693148872f +
3942       //         (0.240227044f +
3943       //           (0.554906021e-1f +
3944       //             (0.961591928e-2f +
3945       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3946       // error 2.47208000*10^(-7), which is better than 18 bits
3947       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3948                                getF32Constant(DAG, 0x3924b03e));
3949       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3950                                getF32Constant(DAG, 0x3ab24b87));
3951       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3952       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3953                                getF32Constant(DAG, 0x3c1d8c17));
3954       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3955       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3956                                getF32Constant(DAG, 0x3d634a1d));
3957       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3958       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3959                                getF32Constant(DAG, 0x3e75fe14));
3960       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3961       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3962                                 getF32Constant(DAG, 0x3f317234));
3963       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3964       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3965                                 getF32Constant(DAG, 0x3f800000));
3966       SDValue t14 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, t13);
3967       SDValue TwoToFractionalPartOfX =
3968         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3969
3970       result = DAG.getNode(ISD::BITCAST, dl,
3971                            MVT::f32, TwoToFractionalPartOfX);
3972     }
3973   } else {
3974     // No special expansion.
3975     result = DAG.getNode(ISD::FPOW, dl,
3976                          getValue(I.getArgOperand(0)).getValueType(),
3977                          getValue(I.getArgOperand(0)),
3978                          getValue(I.getArgOperand(1)));
3979   }
3980
3981   setValue(&I, result);
3982 }
3983
3984
3985 /// ExpandPowI - Expand a llvm.powi intrinsic.
3986 static SDValue ExpandPowI(DebugLoc DL, SDValue LHS, SDValue RHS,
3987                           SelectionDAG &DAG) {
3988   // If RHS is a constant, we can expand this out to a multiplication tree,
3989   // otherwise we end up lowering to a call to __powidf2 (for example).  When
3990   // optimizing for size, we only want to do this if the expansion would produce
3991   // a small number of multiplies, otherwise we do the full expansion.
3992   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3993     // Get the exponent as a positive value.
3994     unsigned Val = RHSC->getSExtValue();
3995     if ((int)Val < 0) Val = -Val;
3996
3997     // powi(x, 0) -> 1.0
3998     if (Val == 0)
3999       return DAG.getConstantFP(1.0, LHS.getValueType());
4000
4001     const Function *F = DAG.getMachineFunction().getFunction();
4002     if (!F->hasFnAttr(Attribute::OptimizeForSize) ||
4003         // If optimizing for size, don't insert too many multiplies.  This
4004         // inserts up to 5 multiplies.
4005         CountPopulation_32(Val)+Log2_32(Val) < 7) {
4006       // We use the simple binary decomposition method to generate the multiply
4007       // sequence.  There are more optimal ways to do this (for example,
4008       // powi(x,15) generates one more multiply than it should), but this has
4009       // the benefit of being both really simple and much better than a libcall.
4010       SDValue Res;  // Logically starts equal to 1.0
4011       SDValue CurSquare = LHS;
4012       while (Val) {
4013         if (Val & 1) {
4014           if (Res.getNode())
4015             Res = DAG.getNode(ISD::FMUL, DL,Res.getValueType(), Res, CurSquare);
4016           else
4017             Res = CurSquare;  // 1.0*CurSquare.
4018         }
4019
4020         CurSquare = DAG.getNode(ISD::FMUL, DL, CurSquare.getValueType(),
4021                                 CurSquare, CurSquare);
4022         Val >>= 1;
4023       }
4024
4025       // If the original was negative, invert the result, producing 1/(x*x*x).
4026       if (RHSC->getSExtValue() < 0)
4027         Res = DAG.getNode(ISD::FDIV, DL, LHS.getValueType(),
4028                           DAG.getConstantFP(1.0, LHS.getValueType()), Res);
4029       return Res;
4030     }
4031   }
4032
4033   // Otherwise, expand to a libcall.
4034   return DAG.getNode(ISD::FPOWI, DL, LHS.getValueType(), LHS, RHS);
4035 }
4036
4037 /// EmitFuncArgumentDbgValue - If the DbgValueInst is a dbg_value of a function
4038 /// argument, create the corresponding DBG_VALUE machine instruction for it now.
4039 /// At the end of instruction selection, they will be inserted to the entry BB.
4040 bool
4041 SelectionDAGBuilder::EmitFuncArgumentDbgValue(const Value *V, MDNode *Variable,
4042                                               int64_t Offset,
4043                                               const SDValue &N) {
4044   const Argument *Arg = dyn_cast<Argument>(V);
4045   if (!Arg)
4046     return false;
4047
4048   MachineFunction &MF = DAG.getMachineFunction();
4049   const TargetInstrInfo *TII = DAG.getTarget().getInstrInfo();
4050   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4051
4052   // Ignore inlined function arguments here.
4053   DIVariable DV(Variable);
4054   if (DV.isInlinedFnArgument(MF.getFunction()))
4055     return false;
4056
4057   MachineBasicBlock *MBB = FuncInfo.MBB;
4058   if (MBB != &MF.front())
4059     return false;
4060
4061   unsigned Reg = 0;
4062   if (Arg->hasByValAttr()) {
4063     // Byval arguments' frame index is recorded during argument lowering.
4064     // Use this info directly.
4065     Reg = TRI->getFrameRegister(MF);
4066     Offset = FuncInfo.getByValArgumentFrameIndex(Arg);
4067     // If byval argument ofset is not recorded then ignore this.
4068     if (!Offset)
4069       Reg = 0;
4070   }
4071
4072   if (N.getNode() && N.getOpcode() == ISD::CopyFromReg) {
4073     Reg = cast<RegisterSDNode>(N.getOperand(1))->getReg();
4074     if (TargetRegisterInfo::isVirtualRegister(Reg)) {
4075       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4076       unsigned PR = RegInfo.getLiveInPhysReg(Reg);
4077       if (PR)
4078         Reg = PR;
4079     }
4080   }
4081
4082   if (!Reg) {
4083     // Check if ValueMap has reg number.
4084     DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
4085     if (VMI != FuncInfo.ValueMap.end())
4086       Reg = VMI->second;
4087   }
4088
4089   if (!Reg && N.getNode()) {
4090     // Check if frame index is available.
4091     if (LoadSDNode *LNode = dyn_cast<LoadSDNode>(N.getNode()))
4092       if (FrameIndexSDNode *FINode =
4093           dyn_cast<FrameIndexSDNode>(LNode->getBasePtr().getNode())) {
4094         Reg = TRI->getFrameRegister(MF);
4095         Offset = FINode->getIndex();
4096       }
4097   }
4098
4099   if (!Reg)
4100     return false;
4101
4102   MachineInstrBuilder MIB = BuildMI(MF, getCurDebugLoc(),
4103                                     TII->get(TargetOpcode::DBG_VALUE))
4104     .addReg(Reg, RegState::Debug).addImm(Offset).addMetadata(Variable);
4105   FuncInfo.ArgDbgValues.push_back(&*MIB);
4106   return true;
4107 }
4108
4109 // VisualStudio defines setjmp as _setjmp
4110 #if defined(_MSC_VER) && defined(setjmp) && \
4111                          !defined(setjmp_undefined_for_msvc)
4112 #  pragma push_macro("setjmp")
4113 #  undef setjmp
4114 #  define setjmp_undefined_for_msvc
4115 #endif
4116
4117 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
4118 /// we want to emit this as a call to a named external function, return the name
4119 /// otherwise lower it and return null.
4120 const char *
4121 SelectionDAGBuilder::visitIntrinsicCall(const CallInst &I, unsigned Intrinsic) {
4122   DebugLoc dl = getCurDebugLoc();
4123   SDValue Res;
4124
4125   switch (Intrinsic) {
4126   default:
4127     // By default, turn this into a target intrinsic node.
4128     visitTargetIntrinsic(I, Intrinsic);
4129     return 0;
4130   case Intrinsic::vastart:  visitVAStart(I); return 0;
4131   case Intrinsic::vaend:    visitVAEnd(I); return 0;
4132   case Intrinsic::vacopy:   visitVACopy(I); return 0;
4133   case Intrinsic::returnaddress:
4134     setValue(&I, DAG.getNode(ISD::RETURNADDR, dl, TLI.getPointerTy(),
4135                              getValue(I.getArgOperand(0))));
4136     return 0;
4137   case Intrinsic::frameaddress:
4138     setValue(&I, DAG.getNode(ISD::FRAMEADDR, dl, TLI.getPointerTy(),
4139                              getValue(I.getArgOperand(0))));
4140     return 0;
4141   case Intrinsic::setjmp:
4142     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
4143   case Intrinsic::longjmp:
4144     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
4145   case Intrinsic::memcpy: {
4146     // Assert for address < 256 since we support only user defined address
4147     // spaces.
4148     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4149            < 256 &&
4150            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4151            < 256 &&
4152            "Unknown address space");
4153     SDValue Op1 = getValue(I.getArgOperand(0));
4154     SDValue Op2 = getValue(I.getArgOperand(1));
4155     SDValue Op3 = getValue(I.getArgOperand(2));
4156     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4157     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4158     DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, isVol, false,
4159                               MachinePointerInfo(I.getArgOperand(0)),
4160                               MachinePointerInfo(I.getArgOperand(1))));
4161     return 0;
4162   }
4163   case Intrinsic::memset: {
4164     // Assert for address < 256 since we support only user defined address
4165     // spaces.
4166     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4167            < 256 &&
4168            "Unknown address space");
4169     SDValue Op1 = getValue(I.getArgOperand(0));
4170     SDValue Op2 = getValue(I.getArgOperand(1));
4171     SDValue Op3 = getValue(I.getArgOperand(2));
4172     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4173     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4174     DAG.setRoot(DAG.getMemset(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4175                               MachinePointerInfo(I.getArgOperand(0))));
4176     return 0;
4177   }
4178   case Intrinsic::memmove: {
4179     // Assert for address < 256 since we support only user defined address
4180     // spaces.
4181     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4182            < 256 &&
4183            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4184            < 256 &&
4185            "Unknown address space");
4186     SDValue Op1 = getValue(I.getArgOperand(0));
4187     SDValue Op2 = getValue(I.getArgOperand(1));
4188     SDValue Op3 = getValue(I.getArgOperand(2));
4189     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4190     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4191     DAG.setRoot(DAG.getMemmove(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4192                                MachinePointerInfo(I.getArgOperand(0)),
4193                                MachinePointerInfo(I.getArgOperand(1))));
4194     return 0;
4195   }
4196   case Intrinsic::dbg_declare: {
4197     const DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
4198     MDNode *Variable = DI.getVariable();
4199     const Value *Address = DI.getAddress();
4200     if (!Address || !DIVariable(DI.getVariable()).Verify())
4201       return 0;
4202
4203     // Build an entry in DbgOrdering.  Debug info input nodes get an SDNodeOrder
4204     // but do not always have a corresponding SDNode built.  The SDNodeOrder
4205     // absolute, but not relative, values are different depending on whether
4206     // debug info exists.
4207     ++SDNodeOrder;
4208
4209     // Check if address has undef value.
4210     if (isa<UndefValue>(Address) ||
4211         (Address->use_empty() && !isa<Argument>(Address))) {
4212       DEBUG(dbgs() << "Dropping debug info for " << DI);
4213       return 0;
4214     }
4215
4216     SDValue &N = NodeMap[Address];
4217     if (!N.getNode() && isa<Argument>(Address))
4218       // Check unused arguments map.
4219       N = UnusedArgNodeMap[Address];
4220     SDDbgValue *SDV;
4221     if (N.getNode()) {
4222       // Parameters are handled specially.
4223       bool isParameter =
4224         DIVariable(Variable).getTag() == dwarf::DW_TAG_arg_variable;
4225       if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
4226         Address = BCI->getOperand(0);
4227       const AllocaInst *AI = dyn_cast<AllocaInst>(Address);
4228
4229       if (isParameter && !AI) {
4230         FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(N.getNode());
4231         if (FINode)
4232           // Byval parameter.  We have a frame index at this point.
4233           SDV = DAG.getDbgValue(Variable, FINode->getIndex(),
4234                                 0, dl, SDNodeOrder);
4235         else {
4236           // Can't do anything with other non-AI cases yet.  This might be a
4237           // parameter of a callee function that got inlined, for example.
4238           DEBUG(dbgs() << "Dropping debug info for " << DI);
4239           return 0;
4240         }
4241       } else if (AI)
4242         SDV = DAG.getDbgValue(Variable, N.getNode(), N.getResNo(),
4243                               0, dl, SDNodeOrder);
4244       else {
4245         // Can't do anything with other non-AI cases yet.
4246         DEBUG(dbgs() << "Dropping debug info for " << DI);
4247         return 0;
4248       }
4249       DAG.AddDbgValue(SDV, N.getNode(), isParameter);
4250     } else {
4251       // If Address is an argument then try to emit its dbg value using
4252       // virtual register info from the FuncInfo.ValueMap.
4253       if (!EmitFuncArgumentDbgValue(Address, Variable, 0, N)) {
4254         // If variable is pinned by a alloca in dominating bb then
4255         // use StaticAllocaMap.
4256         if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
4257           if (AI->getParent() != DI.getParent()) {
4258             DenseMap<const AllocaInst*, int>::iterator SI =
4259               FuncInfo.StaticAllocaMap.find(AI);
4260             if (SI != FuncInfo.StaticAllocaMap.end()) {
4261               SDV = DAG.getDbgValue(Variable, SI->second,
4262                                     0, dl, SDNodeOrder);
4263               DAG.AddDbgValue(SDV, 0, false);
4264               return 0;
4265             }
4266           }
4267         }
4268         DEBUG(dbgs() << "Dropping debug info for " << DI);
4269       }
4270     }
4271     return 0;
4272   }
4273   case Intrinsic::dbg_value: {
4274     const DbgValueInst &DI = cast<DbgValueInst>(I);
4275     if (!DIVariable(DI.getVariable()).Verify())
4276       return 0;
4277
4278     MDNode *Variable = DI.getVariable();
4279     uint64_t Offset = DI.getOffset();
4280     const Value *V = DI.getValue();
4281     if (!V)
4282       return 0;
4283
4284     // Build an entry in DbgOrdering.  Debug info input nodes get an SDNodeOrder
4285     // but do not always have a corresponding SDNode built.  The SDNodeOrder
4286     // absolute, but not relative, values are different depending on whether
4287     // debug info exists.
4288     ++SDNodeOrder;
4289     SDDbgValue *SDV;
4290     if (isa<ConstantInt>(V) || isa<ConstantFP>(V)) {
4291       SDV = DAG.getDbgValue(Variable, V, Offset, dl, SDNodeOrder);
4292       DAG.AddDbgValue(SDV, 0, false);
4293     } else {
4294       // Do not use getValue() in here; we don't want to generate code at
4295       // this point if it hasn't been done yet.
4296       SDValue N = NodeMap[V];
4297       if (!N.getNode() && isa<Argument>(V))
4298         // Check unused arguments map.
4299         N = UnusedArgNodeMap[V];
4300       if (N.getNode()) {
4301         if (!EmitFuncArgumentDbgValue(V, Variable, Offset, N)) {
4302           SDV = DAG.getDbgValue(Variable, N.getNode(),
4303                                 N.getResNo(), Offset, dl, SDNodeOrder);
4304           DAG.AddDbgValue(SDV, N.getNode(), false);
4305         }
4306       } else if (isa<PHINode>(V) && !V->use_empty() ) {
4307         // Do not call getValue(V) yet, as we don't want to generate code.
4308         // Remember it for later.
4309         DanglingDebugInfo DDI(&DI, dl, SDNodeOrder);
4310         DanglingDebugInfoMap[V] = DDI;
4311       } else {
4312         // We may expand this to cover more cases.  One case where we have no
4313         // data available is an unreferenced parameter.
4314         DEBUG(dbgs() << "Dropping debug info for " << DI);
4315       }
4316     }
4317
4318     // Build a debug info table entry.
4319     if (const BitCastInst *BCI = dyn_cast<BitCastInst>(V))
4320       V = BCI->getOperand(0);
4321     const AllocaInst *AI = dyn_cast<AllocaInst>(V);
4322     // Don't handle byval struct arguments or VLAs, for example.
4323     if (!AI)
4324       return 0;
4325     DenseMap<const AllocaInst*, int>::iterator SI =
4326       FuncInfo.StaticAllocaMap.find(AI);
4327     if (SI == FuncInfo.StaticAllocaMap.end())
4328       return 0; // VLAs.
4329     int FI = SI->second;
4330
4331     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4332     if (!DI.getDebugLoc().isUnknown() && MMI.hasDebugInfo())
4333       MMI.setVariableDbgInfo(Variable, FI, DI.getDebugLoc());
4334     return 0;
4335   }
4336   case Intrinsic::eh_exception: {
4337     // Insert the EXCEPTIONADDR instruction.
4338     assert(FuncInfo.MBB->isLandingPad() &&
4339            "Call to eh.exception not in landing pad!");
4340     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
4341     SDValue Ops[1];
4342     Ops[0] = DAG.getRoot();
4343     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, dl, VTs, Ops, 1);
4344     setValue(&I, Op);
4345     DAG.setRoot(Op.getValue(1));
4346     return 0;
4347   }
4348
4349   case Intrinsic::eh_selector: {
4350     MachineBasicBlock *CallMBB = FuncInfo.MBB;
4351     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4352     if (CallMBB->isLandingPad())
4353       AddCatchInfo(I, &MMI, CallMBB);
4354     else {
4355 #ifndef NDEBUG
4356       FuncInfo.CatchInfoLost.insert(&I);
4357 #endif
4358       // FIXME: Mark exception selector register as live in.  Hack for PR1508.
4359       unsigned Reg = TLI.getExceptionSelectorRegister();
4360       if (Reg) FuncInfo.MBB->addLiveIn(Reg);
4361     }
4362
4363     // Insert the EHSELECTION instruction.
4364     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
4365     SDValue Ops[2];
4366     Ops[0] = getValue(I.getArgOperand(0));
4367     Ops[1] = getRoot();
4368     SDValue Op = DAG.getNode(ISD::EHSELECTION, dl, VTs, Ops, 2);
4369     DAG.setRoot(Op.getValue(1));
4370     setValue(&I, DAG.getSExtOrTrunc(Op, dl, MVT::i32));
4371     return 0;
4372   }
4373
4374   case Intrinsic::eh_typeid_for: {
4375     // Find the type id for the given typeinfo.
4376     GlobalVariable *GV = ExtractTypeInfo(I.getArgOperand(0));
4377     unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(GV);
4378     Res = DAG.getConstant(TypeID, MVT::i32);
4379     setValue(&I, Res);
4380     return 0;
4381   }
4382
4383   case Intrinsic::eh_return_i32:
4384   case Intrinsic::eh_return_i64:
4385     DAG.getMachineFunction().getMMI().setCallsEHReturn(true);
4386     DAG.setRoot(DAG.getNode(ISD::EH_RETURN, dl,
4387                             MVT::Other,
4388                             getControlRoot(),
4389                             getValue(I.getArgOperand(0)),
4390                             getValue(I.getArgOperand(1))));
4391     return 0;
4392   case Intrinsic::eh_unwind_init:
4393     DAG.getMachineFunction().getMMI().setCallsUnwindInit(true);
4394     return 0;
4395   case Intrinsic::eh_dwarf_cfa: {
4396     SDValue CfaArg = DAG.getSExtOrTrunc(getValue(I.getArgOperand(0)), dl,
4397                                         TLI.getPointerTy());
4398     SDValue Offset = DAG.getNode(ISD::ADD, dl,
4399                                  TLI.getPointerTy(),
4400                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, dl,
4401                                              TLI.getPointerTy()),
4402                                  CfaArg);
4403     SDValue FA = DAG.getNode(ISD::FRAMEADDR, dl,
4404                              TLI.getPointerTy(),
4405                              DAG.getConstant(0, TLI.getPointerTy()));
4406     setValue(&I, DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
4407                              FA, Offset));
4408     return 0;
4409   }
4410   case Intrinsic::eh_sjlj_callsite: {
4411     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4412     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(0));
4413     assert(CI && "Non-constant call site value in eh.sjlj.callsite!");
4414     assert(MMI.getCurrentCallSite() == 0 && "Overlapping call sites!");
4415
4416     MMI.setCurrentCallSite(CI->getZExtValue());
4417     return 0;
4418   }
4419   case Intrinsic::eh_sjlj_setjmp: {
4420     setValue(&I, DAG.getNode(ISD::EH_SJLJ_SETJMP, dl, MVT::i32, getRoot(),
4421                              getValue(I.getArgOperand(0))));
4422     return 0;
4423   }
4424   case Intrinsic::eh_sjlj_longjmp: {
4425     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_LONGJMP, dl, MVT::Other,
4426                             getRoot(), getValue(I.getArgOperand(0))));
4427     return 0;
4428   }
4429   case Intrinsic::eh_sjlj_dispatch_setup: {
4430     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_DISPATCHSETUP, dl, MVT::Other,
4431                             getRoot(), getValue(I.getArgOperand(0))));
4432     return 0;
4433   }
4434
4435   case Intrinsic::x86_mmx_pslli_w:
4436   case Intrinsic::x86_mmx_pslli_d:
4437   case Intrinsic::x86_mmx_pslli_q:
4438   case Intrinsic::x86_mmx_psrli_w:
4439   case Intrinsic::x86_mmx_psrli_d:
4440   case Intrinsic::x86_mmx_psrli_q:
4441   case Intrinsic::x86_mmx_psrai_w:
4442   case Intrinsic::x86_mmx_psrai_d: {
4443     SDValue ShAmt = getValue(I.getArgOperand(1));
4444     if (isa<ConstantSDNode>(ShAmt)) {
4445       visitTargetIntrinsic(I, Intrinsic);
4446       return 0;
4447     }
4448     unsigned NewIntrinsic = 0;
4449     EVT ShAmtVT = MVT::v2i32;
4450     switch (Intrinsic) {
4451     case Intrinsic::x86_mmx_pslli_w:
4452       NewIntrinsic = Intrinsic::x86_mmx_psll_w;
4453       break;
4454     case Intrinsic::x86_mmx_pslli_d:
4455       NewIntrinsic = Intrinsic::x86_mmx_psll_d;
4456       break;
4457     case Intrinsic::x86_mmx_pslli_q:
4458       NewIntrinsic = Intrinsic::x86_mmx_psll_q;
4459       break;
4460     case Intrinsic::x86_mmx_psrli_w:
4461       NewIntrinsic = Intrinsic::x86_mmx_psrl_w;
4462       break;
4463     case Intrinsic::x86_mmx_psrli_d:
4464       NewIntrinsic = Intrinsic::x86_mmx_psrl_d;
4465       break;
4466     case Intrinsic::x86_mmx_psrli_q:
4467       NewIntrinsic = Intrinsic::x86_mmx_psrl_q;
4468       break;
4469     case Intrinsic::x86_mmx_psrai_w:
4470       NewIntrinsic = Intrinsic::x86_mmx_psra_w;
4471       break;
4472     case Intrinsic::x86_mmx_psrai_d:
4473       NewIntrinsic = Intrinsic::x86_mmx_psra_d;
4474       break;
4475     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4476     }
4477
4478     // The vector shift intrinsics with scalars uses 32b shift amounts but
4479     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
4480     // to be zero.
4481     // We must do this early because v2i32 is not a legal type.
4482     DebugLoc dl = getCurDebugLoc();
4483     SDValue ShOps[2];
4484     ShOps[0] = ShAmt;
4485     ShOps[1] = DAG.getConstant(0, MVT::i32);
4486     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
4487     EVT DestVT = TLI.getValueType(I.getType());
4488     ShAmt = DAG.getNode(ISD::BITCAST, dl, DestVT, ShAmt);
4489     Res = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
4490                        DAG.getConstant(NewIntrinsic, MVT::i32),
4491                        getValue(I.getArgOperand(0)), ShAmt);
4492     setValue(&I, Res);
4493     return 0;
4494   }
4495   case Intrinsic::convertff:
4496   case Intrinsic::convertfsi:
4497   case Intrinsic::convertfui:
4498   case Intrinsic::convertsif:
4499   case Intrinsic::convertuif:
4500   case Intrinsic::convertss:
4501   case Intrinsic::convertsu:
4502   case Intrinsic::convertus:
4503   case Intrinsic::convertuu: {
4504     ISD::CvtCode Code = ISD::CVT_INVALID;
4505     switch (Intrinsic) {
4506     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4507     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4508     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4509     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4510     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4511     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4512     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4513     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4514     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4515     }
4516     EVT DestVT = TLI.getValueType(I.getType());
4517     const Value *Op1 = I.getArgOperand(0);
4518     Res = DAG.getConvertRndSat(DestVT, getCurDebugLoc(), getValue(Op1),
4519                                DAG.getValueType(DestVT),
4520                                DAG.getValueType(getValue(Op1).getValueType()),
4521                                getValue(I.getArgOperand(1)),
4522                                getValue(I.getArgOperand(2)),
4523                                Code);
4524     setValue(&I, Res);
4525     return 0;
4526   }
4527   case Intrinsic::sqrt:
4528     setValue(&I, DAG.getNode(ISD::FSQRT, dl,
4529                              getValue(I.getArgOperand(0)).getValueType(),
4530                              getValue(I.getArgOperand(0))));
4531     return 0;
4532   case Intrinsic::powi:
4533     setValue(&I, ExpandPowI(dl, getValue(I.getArgOperand(0)),
4534                             getValue(I.getArgOperand(1)), DAG));
4535     return 0;
4536   case Intrinsic::sin:
4537     setValue(&I, DAG.getNode(ISD::FSIN, dl,
4538                              getValue(I.getArgOperand(0)).getValueType(),
4539                              getValue(I.getArgOperand(0))));
4540     return 0;
4541   case Intrinsic::cos:
4542     setValue(&I, DAG.getNode(ISD::FCOS, dl,
4543                              getValue(I.getArgOperand(0)).getValueType(),
4544                              getValue(I.getArgOperand(0))));
4545     return 0;
4546   case Intrinsic::log:
4547     visitLog(I);
4548     return 0;
4549   case Intrinsic::log2:
4550     visitLog2(I);
4551     return 0;
4552   case Intrinsic::log10:
4553     visitLog10(I);
4554     return 0;
4555   case Intrinsic::exp:
4556     visitExp(I);
4557     return 0;
4558   case Intrinsic::exp2:
4559     visitExp2(I);
4560     return 0;
4561   case Intrinsic::pow:
4562     visitPow(I);
4563     return 0;
4564   case Intrinsic::convert_to_fp16:
4565     setValue(&I, DAG.getNode(ISD::FP32_TO_FP16, dl,
4566                              MVT::i16, getValue(I.getArgOperand(0))));
4567     return 0;
4568   case Intrinsic::convert_from_fp16:
4569     setValue(&I, DAG.getNode(ISD::FP16_TO_FP32, dl,
4570                              MVT::f32, getValue(I.getArgOperand(0))));
4571     return 0;
4572   case Intrinsic::pcmarker: {
4573     SDValue Tmp = getValue(I.getArgOperand(0));
4574     DAG.setRoot(DAG.getNode(ISD::PCMARKER, dl, MVT::Other, getRoot(), Tmp));
4575     return 0;
4576   }
4577   case Intrinsic::readcyclecounter: {
4578     SDValue Op = getRoot();
4579     Res = DAG.getNode(ISD::READCYCLECOUNTER, dl,
4580                       DAG.getVTList(MVT::i64, MVT::Other),
4581                       &Op, 1);
4582     setValue(&I, Res);
4583     DAG.setRoot(Res.getValue(1));
4584     return 0;
4585   }
4586   case Intrinsic::bswap:
4587     setValue(&I, DAG.getNode(ISD::BSWAP, dl,
4588                              getValue(I.getArgOperand(0)).getValueType(),
4589                              getValue(I.getArgOperand(0))));
4590     return 0;
4591   case Intrinsic::cttz: {
4592     SDValue Arg = getValue(I.getArgOperand(0));
4593     EVT Ty = Arg.getValueType();
4594     setValue(&I, DAG.getNode(ISD::CTTZ, dl, Ty, Arg));
4595     return 0;
4596   }
4597   case Intrinsic::ctlz: {
4598     SDValue Arg = getValue(I.getArgOperand(0));
4599     EVT Ty = Arg.getValueType();
4600     setValue(&I, DAG.getNode(ISD::CTLZ, dl, Ty, Arg));
4601     return 0;
4602   }
4603   case Intrinsic::ctpop: {
4604     SDValue Arg = getValue(I.getArgOperand(0));
4605     EVT Ty = Arg.getValueType();
4606     setValue(&I, DAG.getNode(ISD::CTPOP, dl, Ty, Arg));
4607     return 0;
4608   }
4609   case Intrinsic::stacksave: {
4610     SDValue Op = getRoot();
4611     Res = DAG.getNode(ISD::STACKSAVE, dl,
4612                       DAG.getVTList(TLI.getPointerTy(), MVT::Other), &Op, 1);
4613     setValue(&I, Res);
4614     DAG.setRoot(Res.getValue(1));
4615     return 0;
4616   }
4617   case Intrinsic::stackrestore: {
4618     Res = getValue(I.getArgOperand(0));
4619     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, dl, MVT::Other, getRoot(), Res));
4620     return 0;
4621   }
4622   case Intrinsic::stackprotector: {
4623     // Emit code into the DAG to store the stack guard onto the stack.
4624     MachineFunction &MF = DAG.getMachineFunction();
4625     MachineFrameInfo *MFI = MF.getFrameInfo();
4626     EVT PtrTy = TLI.getPointerTy();
4627
4628     SDValue Src = getValue(I.getArgOperand(0));   // The guard's value.
4629     AllocaInst *Slot = cast<AllocaInst>(I.getArgOperand(1));
4630
4631     int FI = FuncInfo.StaticAllocaMap[Slot];
4632     MFI->setStackProtectorIndex(FI);
4633
4634     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4635
4636     // Store the stack protector onto the stack.
4637     Res = DAG.getStore(getRoot(), getCurDebugLoc(), Src, FIN,
4638                        MachinePointerInfo::getFixedStack(FI),
4639                        true, false, 0);
4640     setValue(&I, Res);
4641     DAG.setRoot(Res);
4642     return 0;
4643   }
4644   case Intrinsic::objectsize: {
4645     // If we don't know by now, we're never going to know.
4646     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(1));
4647
4648     assert(CI && "Non-constant type in __builtin_object_size?");
4649
4650     SDValue Arg = getValue(I.getCalledValue());
4651     EVT Ty = Arg.getValueType();
4652
4653     if (CI->isZero())
4654       Res = DAG.getConstant(-1ULL, Ty);
4655     else
4656       Res = DAG.getConstant(0, Ty);
4657
4658     setValue(&I, Res);
4659     return 0;
4660   }
4661   case Intrinsic::var_annotation:
4662     // Discard annotate attributes
4663     return 0;
4664
4665   case Intrinsic::init_trampoline: {
4666     const Function *F = cast<Function>(I.getArgOperand(1)->stripPointerCasts());
4667
4668     SDValue Ops[6];
4669     Ops[0] = getRoot();
4670     Ops[1] = getValue(I.getArgOperand(0));
4671     Ops[2] = getValue(I.getArgOperand(1));
4672     Ops[3] = getValue(I.getArgOperand(2));
4673     Ops[4] = DAG.getSrcValue(I.getArgOperand(0));
4674     Ops[5] = DAG.getSrcValue(F);
4675
4676     Res = DAG.getNode(ISD::TRAMPOLINE, dl,
4677                       DAG.getVTList(TLI.getPointerTy(), MVT::Other),
4678                       Ops, 6);
4679
4680     setValue(&I, Res);
4681     DAG.setRoot(Res.getValue(1));
4682     return 0;
4683   }
4684   case Intrinsic::gcroot:
4685     if (GFI) {
4686       const Value *Alloca = I.getArgOperand(0);
4687       const Constant *TypeMap = cast<Constant>(I.getArgOperand(1));
4688
4689       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4690       GFI->addStackRoot(FI->getIndex(), TypeMap);
4691     }
4692     return 0;
4693   case Intrinsic::gcread:
4694   case Intrinsic::gcwrite:
4695     llvm_unreachable("GC failed to lower gcread/gcwrite intrinsics!");
4696     return 0;
4697   case Intrinsic::flt_rounds:
4698     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, dl, MVT::i32));
4699     return 0;
4700   case Intrinsic::trap:
4701     DAG.setRoot(DAG.getNode(ISD::TRAP, dl,MVT::Other, getRoot()));
4702     return 0;
4703   case Intrinsic::uadd_with_overflow:
4704     return implVisitAluOverflow(I, ISD::UADDO);
4705   case Intrinsic::sadd_with_overflow:
4706     return implVisitAluOverflow(I, ISD::SADDO);
4707   case Intrinsic::usub_with_overflow:
4708     return implVisitAluOverflow(I, ISD::USUBO);
4709   case Intrinsic::ssub_with_overflow:
4710     return implVisitAluOverflow(I, ISD::SSUBO);
4711   case Intrinsic::umul_with_overflow:
4712     return implVisitAluOverflow(I, ISD::UMULO);
4713   case Intrinsic::smul_with_overflow:
4714     return implVisitAluOverflow(I, ISD::SMULO);
4715
4716   case Intrinsic::prefetch: {
4717     SDValue Ops[4];
4718     unsigned rw = cast<ConstantInt>(I.getArgOperand(1))->getZExtValue();
4719     Ops[0] = getRoot();
4720     Ops[1] = getValue(I.getArgOperand(0));
4721     Ops[2] = getValue(I.getArgOperand(1));
4722     Ops[3] = getValue(I.getArgOperand(2));
4723     DAG.setRoot(DAG.getMemIntrinsicNode(ISD::PREFETCH, dl,
4724                                         DAG.getVTList(MVT::Other),
4725                                         &Ops[0], 4,
4726                                         EVT::getIntegerVT(*Context, 8),
4727                                         MachinePointerInfo(I.getArgOperand(0)),
4728                                         0, /* align */
4729                                         false, /* volatile */
4730                                         rw==0, /* read */
4731                                         rw==1)); /* write */
4732     return 0;
4733   }
4734   case Intrinsic::memory_barrier: {
4735     SDValue Ops[6];
4736     Ops[0] = getRoot();
4737     for (int x = 1; x < 6; ++x)
4738       Ops[x] = getValue(I.getArgOperand(x - 1));
4739
4740     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, dl, MVT::Other, &Ops[0], 6));
4741     return 0;
4742   }
4743   case Intrinsic::atomic_cmp_swap: {
4744     SDValue Root = getRoot();
4745     SDValue L =
4746       DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, getCurDebugLoc(),
4747                     getValue(I.getArgOperand(1)).getValueType().getSimpleVT(),
4748                     Root,
4749                     getValue(I.getArgOperand(0)),
4750                     getValue(I.getArgOperand(1)),
4751                     getValue(I.getArgOperand(2)),
4752                     MachinePointerInfo(I.getArgOperand(0)));
4753     setValue(&I, L);
4754     DAG.setRoot(L.getValue(1));
4755     return 0;
4756   }
4757   case Intrinsic::atomic_load_add:
4758     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD);
4759   case Intrinsic::atomic_load_sub:
4760     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB);
4761   case Intrinsic::atomic_load_or:
4762     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR);
4763   case Intrinsic::atomic_load_xor:
4764     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR);
4765   case Intrinsic::atomic_load_and:
4766     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND);
4767   case Intrinsic::atomic_load_nand:
4768     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND);
4769   case Intrinsic::atomic_load_max:
4770     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX);
4771   case Intrinsic::atomic_load_min:
4772     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN);
4773   case Intrinsic::atomic_load_umin:
4774     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN);
4775   case Intrinsic::atomic_load_umax:
4776     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX);
4777   case Intrinsic::atomic_swap:
4778     return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP);
4779
4780   case Intrinsic::invariant_start:
4781   case Intrinsic::lifetime_start:
4782     // Discard region information.
4783     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
4784     return 0;
4785   case Intrinsic::invariant_end:
4786   case Intrinsic::lifetime_end:
4787     // Discard region information.
4788     return 0;
4789   }
4790 }
4791
4792 void SelectionDAGBuilder::LowerCallTo(ImmutableCallSite CS, SDValue Callee,
4793                                       bool isTailCall,
4794                                       MachineBasicBlock *LandingPad) {
4795   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4796   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4797   const Type *RetTy = FTy->getReturnType();
4798   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4799   MCSymbol *BeginLabel = 0;
4800
4801   TargetLowering::ArgListTy Args;
4802   TargetLowering::ArgListEntry Entry;
4803   Args.reserve(CS.arg_size());
4804
4805   // Check whether the function can return without sret-demotion.
4806   SmallVector<ISD::OutputArg, 4> Outs;
4807   SmallVector<uint64_t, 4> Offsets;
4808   GetReturnInfo(RetTy, CS.getAttributes().getRetAttributes(),
4809                 Outs, TLI, &Offsets);
4810
4811   bool CanLowerReturn = TLI.CanLowerReturn(CS.getCallingConv(),
4812                         FTy->isVarArg(), Outs, FTy->getContext());
4813
4814   SDValue DemoteStackSlot;
4815   int DemoteStackIdx = -100;
4816
4817   if (!CanLowerReturn) {
4818     uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(
4819                       FTy->getReturnType());
4820     unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(
4821                       FTy->getReturnType());
4822     MachineFunction &MF = DAG.getMachineFunction();
4823     DemoteStackIdx = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
4824     const Type *StackSlotPtrType = PointerType::getUnqual(FTy->getReturnType());
4825
4826     DemoteStackSlot = DAG.getFrameIndex(DemoteStackIdx, TLI.getPointerTy());
4827     Entry.Node = DemoteStackSlot;
4828     Entry.Ty = StackSlotPtrType;
4829     Entry.isSExt = false;
4830     Entry.isZExt = false;
4831     Entry.isInReg = false;
4832     Entry.isSRet = true;
4833     Entry.isNest = false;
4834     Entry.isByVal = false;
4835     Entry.Alignment = Align;
4836     Args.push_back(Entry);
4837     RetTy = Type::getVoidTy(FTy->getContext());
4838   }
4839
4840   for (ImmutableCallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4841        i != e; ++i) {
4842     SDValue ArgNode = getValue(*i);
4843     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4844
4845     unsigned attrInd = i - CS.arg_begin() + 1;
4846     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4847     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4848     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4849     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4850     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4851     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4852     Entry.Alignment = CS.getParamAlignment(attrInd);
4853     Args.push_back(Entry);
4854   }
4855
4856   if (LandingPad) {
4857     // Insert a label before the invoke call to mark the try range.  This can be
4858     // used to detect deletion of the invoke via the MachineModuleInfo.
4859     BeginLabel = MMI.getContext().CreateTempSymbol();
4860
4861     // For SjLj, keep track of which landing pads go with which invokes
4862     // so as to maintain the ordering of pads in the LSDA.
4863     unsigned CallSiteIndex = MMI.getCurrentCallSite();
4864     if (CallSiteIndex) {
4865       MMI.setCallSiteBeginLabel(BeginLabel, CallSiteIndex);
4866       // Now that the call site is handled, stop tracking it.
4867       MMI.setCurrentCallSite(0);
4868     }
4869
4870     // Both PendingLoads and PendingExports must be flushed here;
4871     // this call might not return.
4872     (void)getRoot();
4873     DAG.setRoot(DAG.getEHLabel(getCurDebugLoc(), getControlRoot(), BeginLabel));
4874   }
4875
4876   // Check if target-independent constraints permit a tail call here.
4877   // Target-dependent constraints are checked within TLI.LowerCallTo.
4878   if (isTailCall &&
4879       !isInTailCallPosition(CS, CS.getAttributes().getRetAttributes(), TLI))
4880     isTailCall = false;
4881
4882   // If there's a possibility that fast-isel has already selected some amount
4883   // of the current basic block, don't emit a tail call.
4884   if (isTailCall && EnableFastISel)
4885     isTailCall = false;
4886
4887   std::pair<SDValue,SDValue> Result =
4888     TLI.LowerCallTo(getRoot(), RetTy,
4889                     CS.paramHasAttr(0, Attribute::SExt),
4890                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4891                     CS.paramHasAttr(0, Attribute::InReg), FTy->getNumParams(),
4892                     CS.getCallingConv(),
4893                     isTailCall,
4894                     !CS.getInstruction()->use_empty(),
4895                     Callee, Args, DAG, getCurDebugLoc());
4896   assert((isTailCall || Result.second.getNode()) &&
4897          "Non-null chain expected with non-tail call!");
4898   assert((Result.second.getNode() || !Result.first.getNode()) &&
4899          "Null value expected with tail call!");
4900   if (Result.first.getNode()) {
4901     setValue(CS.getInstruction(), Result.first);
4902   } else if (!CanLowerReturn && Result.second.getNode()) {
4903     // The instruction result is the result of loading from the
4904     // hidden sret parameter.
4905     SmallVector<EVT, 1> PVTs;
4906     const Type *PtrRetTy = PointerType::getUnqual(FTy->getReturnType());
4907
4908     ComputeValueVTs(TLI, PtrRetTy, PVTs);
4909     assert(PVTs.size() == 1 && "Pointers should fit in one register");
4910     EVT PtrVT = PVTs[0];
4911     unsigned NumValues = Outs.size();
4912     SmallVector<SDValue, 4> Values(NumValues);
4913     SmallVector<SDValue, 4> Chains(NumValues);
4914
4915     for (unsigned i = 0; i < NumValues; ++i) {
4916       SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(), PtrVT,
4917                                 DemoteStackSlot,
4918                                 DAG.getConstant(Offsets[i], PtrVT));
4919       SDValue L = DAG.getLoad(Outs[i].VT, getCurDebugLoc(), Result.second,
4920                               Add,
4921                   MachinePointerInfo::getFixedStack(DemoteStackIdx, Offsets[i]),
4922                               false, false, 1);
4923       Values[i] = L;
4924       Chains[i] = L.getValue(1);
4925     }
4926
4927     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
4928                                 MVT::Other, &Chains[0], NumValues);
4929     PendingLoads.push_back(Chain);
4930
4931     // Collect the legal value parts into potentially illegal values
4932     // that correspond to the original function's return values.
4933     SmallVector<EVT, 4> RetTys;
4934     RetTy = FTy->getReturnType();
4935     ComputeValueVTs(TLI, RetTy, RetTys);
4936     ISD::NodeType AssertOp = ISD::DELETED_NODE;
4937     SmallVector<SDValue, 4> ReturnValues;
4938     unsigned CurReg = 0;
4939     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
4940       EVT VT = RetTys[I];
4941       EVT RegisterVT = TLI.getRegisterType(RetTy->getContext(), VT);
4942       unsigned NumRegs = TLI.getNumRegisters(RetTy->getContext(), VT);
4943
4944       SDValue ReturnValue =
4945         getCopyFromParts(DAG, getCurDebugLoc(), &Values[CurReg], NumRegs,
4946                          RegisterVT, VT, AssertOp);
4947       ReturnValues.push_back(ReturnValue);
4948       CurReg += NumRegs;
4949     }
4950
4951     setValue(CS.getInstruction(),
4952              DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
4953                          DAG.getVTList(&RetTys[0], RetTys.size()),
4954                          &ReturnValues[0], ReturnValues.size()));
4955
4956   }
4957
4958   // As a special case, a null chain means that a tail call has been emitted and
4959   // the DAG root is already updated.
4960   if (Result.second.getNode())
4961     DAG.setRoot(Result.second);
4962   else
4963     HasTailCall = true;
4964
4965   if (LandingPad) {
4966     // Insert a label at the end of the invoke call to mark the try range.  This
4967     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4968     MCSymbol *EndLabel = MMI.getContext().CreateTempSymbol();
4969     DAG.setRoot(DAG.getEHLabel(getCurDebugLoc(), getRoot(), EndLabel));
4970
4971     // Inform MachineModuleInfo of range.
4972     MMI.addInvoke(LandingPad, BeginLabel, EndLabel);
4973   }
4974 }
4975
4976 /// IsOnlyUsedInZeroEqualityComparison - Return true if it only matters that the
4977 /// value is equal or not-equal to zero.
4978 static bool IsOnlyUsedInZeroEqualityComparison(const Value *V) {
4979   for (Value::const_use_iterator UI = V->use_begin(), E = V->use_end();
4980        UI != E; ++UI) {
4981     if (const ICmpInst *IC = dyn_cast<ICmpInst>(*UI))
4982       if (IC->isEquality())
4983         if (const Constant *C = dyn_cast<Constant>(IC->getOperand(1)))
4984           if (C->isNullValue())
4985             continue;
4986     // Unknown instruction.
4987     return false;
4988   }
4989   return true;
4990 }
4991
4992 static SDValue getMemCmpLoad(const Value *PtrVal, MVT LoadVT,
4993                              const Type *LoadTy,
4994                              SelectionDAGBuilder &Builder) {
4995
4996   // Check to see if this load can be trivially constant folded, e.g. if the
4997   // input is from a string literal.
4998   if (const Constant *LoadInput = dyn_cast<Constant>(PtrVal)) {
4999     // Cast pointer to the type we really want to load.
5000     LoadInput = ConstantExpr::getBitCast(const_cast<Constant *>(LoadInput),
5001                                          PointerType::getUnqual(LoadTy));
5002
5003     if (const Constant *LoadCst =
5004           ConstantFoldLoadFromConstPtr(const_cast<Constant *>(LoadInput),
5005                                        Builder.TD))
5006       return Builder.getValue(LoadCst);
5007   }
5008
5009   // Otherwise, we have to emit the load.  If the pointer is to unfoldable but
5010   // still constant memory, the input chain can be the entry node.
5011   SDValue Root;
5012   bool ConstantMemory = false;
5013
5014   // Do not serialize (non-volatile) loads of constant memory with anything.
5015   if (Builder.AA->pointsToConstantMemory(PtrVal)) {
5016     Root = Builder.DAG.getEntryNode();
5017     ConstantMemory = true;
5018   } else {
5019     // Do not serialize non-volatile loads against each other.
5020     Root = Builder.DAG.getRoot();
5021   }
5022
5023   SDValue Ptr = Builder.getValue(PtrVal);
5024   SDValue LoadVal = Builder.DAG.getLoad(LoadVT, Builder.getCurDebugLoc(), Root,
5025                                         Ptr, MachinePointerInfo(PtrVal),
5026                                         false /*volatile*/,
5027                                         false /*nontemporal*/, 1 /* align=1 */);
5028
5029   if (!ConstantMemory)
5030     Builder.PendingLoads.push_back(LoadVal.getValue(1));
5031   return LoadVal;
5032 }
5033
5034
5035 /// visitMemCmpCall - See if we can lower a call to memcmp in an optimized form.
5036 /// If so, return true and lower it, otherwise return false and it will be
5037 /// lowered like a normal call.
5038 bool SelectionDAGBuilder::visitMemCmpCall(const CallInst &I) {
5039   // Verify that the prototype makes sense.  int memcmp(void*,void*,size_t)
5040   if (I.getNumArgOperands() != 3)
5041     return false;
5042
5043   const Value *LHS = I.getArgOperand(0), *RHS = I.getArgOperand(1);
5044   if (!LHS->getType()->isPointerTy() || !RHS->getType()->isPointerTy() ||
5045       !I.getArgOperand(2)->getType()->isIntegerTy() ||
5046       !I.getType()->isIntegerTy())
5047     return false;
5048
5049   const ConstantInt *Size = dyn_cast<ConstantInt>(I.getArgOperand(2));
5050
5051   // memcmp(S1,S2,2) != 0 -> (*(short*)LHS != *(short*)RHS)  != 0
5052   // memcmp(S1,S2,4) != 0 -> (*(int*)LHS != *(int*)RHS)  != 0
5053   if (Size && IsOnlyUsedInZeroEqualityComparison(&I)) {
5054     bool ActuallyDoIt = true;
5055     MVT LoadVT;
5056     const Type *LoadTy;
5057     switch (Size->getZExtValue()) {
5058     default:
5059       LoadVT = MVT::Other;
5060       LoadTy = 0;
5061       ActuallyDoIt = false;
5062       break;
5063     case 2:
5064       LoadVT = MVT::i16;
5065       LoadTy = Type::getInt16Ty(Size->getContext());
5066       break;
5067     case 4:
5068       LoadVT = MVT::i32;
5069       LoadTy = Type::getInt32Ty(Size->getContext());
5070       break;
5071     case 8:
5072       LoadVT = MVT::i64;
5073       LoadTy = Type::getInt64Ty(Size->getContext());
5074       break;
5075         /*
5076     case 16:
5077       LoadVT = MVT::v4i32;
5078       LoadTy = Type::getInt32Ty(Size->getContext());
5079       LoadTy = VectorType::get(LoadTy, 4);
5080       break;
5081          */
5082     }
5083
5084     // This turns into unaligned loads.  We only do this if the target natively
5085     // supports the MVT we'll be loading or if it is small enough (<= 4) that
5086     // we'll only produce a small number of byte loads.
5087
5088     // Require that we can find a legal MVT, and only do this if the target
5089     // supports unaligned loads of that type.  Expanding into byte loads would
5090     // bloat the code.
5091     if (ActuallyDoIt && Size->getZExtValue() > 4) {
5092       // TODO: Handle 5 byte compare as 4-byte + 1 byte.
5093       // TODO: Handle 8 byte compare on x86-32 as two 32-bit loads.
5094       if (!TLI.isTypeLegal(LoadVT) ||!TLI.allowsUnalignedMemoryAccesses(LoadVT))
5095         ActuallyDoIt = false;
5096     }
5097
5098     if (ActuallyDoIt) {
5099       SDValue LHSVal = getMemCmpLoad(LHS, LoadVT, LoadTy, *this);
5100       SDValue RHSVal = getMemCmpLoad(RHS, LoadVT, LoadTy, *this);
5101
5102       SDValue Res = DAG.getSetCC(getCurDebugLoc(), MVT::i1, LHSVal, RHSVal,
5103                                  ISD::SETNE);
5104       EVT CallVT = TLI.getValueType(I.getType(), true);
5105       setValue(&I, DAG.getZExtOrTrunc(Res, getCurDebugLoc(), CallVT));
5106       return true;
5107     }
5108   }
5109
5110
5111   return false;
5112 }
5113
5114
5115 void SelectionDAGBuilder::visitCall(const CallInst &I) {
5116   // Handle inline assembly differently.
5117   if (isa<InlineAsm>(I.getCalledValue())) {
5118     visitInlineAsm(&I);
5119     return;
5120   }
5121
5122   // See if any floating point values are being passed to this function. This is
5123   // used to emit an undefined reference to fltused on Windows.
5124   const FunctionType *FT =
5125     cast<FunctionType>(I.getCalledValue()->getType()->getContainedType(0));
5126   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
5127   if (FT->isVarArg() &&
5128       !MMI.callsExternalVAFunctionWithFloatingPointArguments()) {
5129     for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
5130       const Type* T = I.getArgOperand(i)->getType();
5131       for (po_iterator<const Type*> i = po_begin(T), e = po_end(T);
5132            i != e; ++i) {
5133         if (!i->isFloatingPointTy()) continue;
5134         MMI.setCallsExternalVAFunctionWithFloatingPointArguments(true);
5135         break;
5136       }
5137     }
5138   }
5139
5140   const char *RenameFn = 0;
5141   if (Function *F = I.getCalledFunction()) {
5142     if (F->isDeclaration()) {
5143       if (const TargetIntrinsicInfo *II = TM.getIntrinsicInfo()) {
5144         if (unsigned IID = II->getIntrinsicID(F)) {
5145           RenameFn = visitIntrinsicCall(I, IID);
5146           if (!RenameFn)
5147             return;
5148         }
5149       }
5150       if (unsigned IID = F->getIntrinsicID()) {
5151         RenameFn = visitIntrinsicCall(I, IID);
5152         if (!RenameFn)
5153           return;
5154       }
5155     }
5156
5157     // Check for well-known libc/libm calls.  If the function is internal, it
5158     // can't be a library call.
5159     if (!F->hasLocalLinkage() && F->hasName()) {
5160       StringRef Name = F->getName();
5161       if (Name == "copysign" || Name == "copysignf" || Name == "copysignl") {
5162         if (I.getNumArgOperands() == 2 &&   // Basic sanity checks.
5163             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5164             I.getType() == I.getArgOperand(0)->getType() &&
5165             I.getType() == I.getArgOperand(1)->getType()) {
5166           SDValue LHS = getValue(I.getArgOperand(0));
5167           SDValue RHS = getValue(I.getArgOperand(1));
5168           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurDebugLoc(),
5169                                    LHS.getValueType(), LHS, RHS));
5170           return;
5171         }
5172       } else if (Name == "fabs" || Name == "fabsf" || Name == "fabsl") {
5173         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5174             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5175             I.getType() == I.getArgOperand(0)->getType()) {
5176           SDValue Tmp = getValue(I.getArgOperand(0));
5177           setValue(&I, DAG.getNode(ISD::FABS, getCurDebugLoc(),
5178                                    Tmp.getValueType(), Tmp));
5179           return;
5180         }
5181       } else if (Name == "sin" || Name == "sinf" || Name == "sinl") {
5182         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5183             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5184             I.getType() == I.getArgOperand(0)->getType() &&
5185             I.onlyReadsMemory()) {
5186           SDValue Tmp = getValue(I.getArgOperand(0));
5187           setValue(&I, DAG.getNode(ISD::FSIN, getCurDebugLoc(),
5188                                    Tmp.getValueType(), Tmp));
5189           return;
5190         }
5191       } else if (Name == "cos" || Name == "cosf" || Name == "cosl") {
5192         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5193             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5194             I.getType() == I.getArgOperand(0)->getType() &&
5195             I.onlyReadsMemory()) {
5196           SDValue Tmp = getValue(I.getArgOperand(0));
5197           setValue(&I, DAG.getNode(ISD::FCOS, getCurDebugLoc(),
5198                                    Tmp.getValueType(), Tmp));
5199           return;
5200         }
5201       } else if (Name == "sqrt" || Name == "sqrtf" || Name == "sqrtl") {
5202         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
5203             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5204             I.getType() == I.getArgOperand(0)->getType() &&
5205             I.onlyReadsMemory()) {
5206           SDValue Tmp = getValue(I.getArgOperand(0));
5207           setValue(&I, DAG.getNode(ISD::FSQRT, getCurDebugLoc(),
5208                                    Tmp.getValueType(), Tmp));
5209           return;
5210         }
5211       } else if (Name == "memcmp") {
5212         if (visitMemCmpCall(I))
5213           return;
5214       }
5215     }
5216   }
5217
5218   SDValue Callee;
5219   if (!RenameFn)
5220     Callee = getValue(I.getCalledValue());
5221   else
5222     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
5223
5224   // Check if we can potentially perform a tail call. More detailed checking is
5225   // be done within LowerCallTo, after more information about the call is known.
5226   LowerCallTo(&I, Callee, I.isTailCall());
5227 }
5228
5229 namespace llvm {
5230
5231 /// AsmOperandInfo - This contains information for each constraint that we are
5232 /// lowering.
5233 class LLVM_LIBRARY_VISIBILITY SDISelAsmOperandInfo :
5234     public TargetLowering::AsmOperandInfo {
5235 public:
5236   /// CallOperand - If this is the result output operand or a clobber
5237   /// this is null, otherwise it is the incoming operand to the CallInst.
5238   /// This gets modified as the asm is processed.
5239   SDValue CallOperand;
5240
5241   /// AssignedRegs - If this is a register or register class operand, this
5242   /// contains the set of register corresponding to the operand.
5243   RegsForValue AssignedRegs;
5244
5245   explicit SDISelAsmOperandInfo(const TargetLowering::AsmOperandInfo &info)
5246     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
5247   }
5248
5249   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
5250   /// busy in OutputRegs/InputRegs.
5251   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
5252                          std::set<unsigned> &OutputRegs,
5253                          std::set<unsigned> &InputRegs,
5254                          const TargetRegisterInfo &TRI) const {
5255     if (isOutReg) {
5256       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
5257         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
5258     }
5259     if (isInReg) {
5260       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
5261         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
5262     }
5263   }
5264
5265   /// getCallOperandValEVT - Return the EVT of the Value* that this operand
5266   /// corresponds to.  If there is no Value* for this operand, it returns
5267   /// MVT::Other.
5268   EVT getCallOperandValEVT(LLVMContext &Context,
5269                            const TargetLowering &TLI,
5270                            const TargetData *TD) const {
5271     if (CallOperandVal == 0) return MVT::Other;
5272
5273     if (isa<BasicBlock>(CallOperandVal))
5274       return TLI.getPointerTy();
5275
5276     const llvm::Type *OpTy = CallOperandVal->getType();
5277
5278     // If this is an indirect operand, the operand is a pointer to the
5279     // accessed type.
5280     if (isIndirect) {
5281       const llvm::PointerType *PtrTy = dyn_cast<PointerType>(OpTy);
5282       if (!PtrTy)
5283         report_fatal_error("Indirect operand for inline asm not a pointer!");
5284       OpTy = PtrTy->getElementType();
5285     }
5286
5287     // If OpTy is not a single value, it may be a struct/union that we
5288     // can tile with integers.
5289     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
5290       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
5291       switch (BitSize) {
5292       default: break;
5293       case 1:
5294       case 8:
5295       case 16:
5296       case 32:
5297       case 64:
5298       case 128:
5299         OpTy = IntegerType::get(Context, BitSize);
5300         break;
5301       }
5302     }
5303
5304     return TLI.getValueType(OpTy, true);
5305   }
5306
5307 private:
5308   /// MarkRegAndAliases - Mark the specified register and all aliases in the
5309   /// specified set.
5310   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs,
5311                                 const TargetRegisterInfo &TRI) {
5312     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
5313     Regs.insert(Reg);
5314     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
5315       for (; *Aliases; ++Aliases)
5316         Regs.insert(*Aliases);
5317   }
5318 };
5319
5320 typedef SmallVector<SDISelAsmOperandInfo,16> SDISelAsmOperandInfoVector;
5321
5322 } // end llvm namespace.
5323
5324 /// isAllocatableRegister - If the specified register is safe to allocate,
5325 /// i.e. it isn't a stack pointer or some other special register, return the
5326 /// register class for the register.  Otherwise, return null.
5327 static const TargetRegisterClass *
5328 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
5329                       const TargetLowering &TLI,
5330                       const TargetRegisterInfo *TRI) {
5331   EVT FoundVT = MVT::Other;
5332   const TargetRegisterClass *FoundRC = 0;
5333   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
5334        E = TRI->regclass_end(); RCI != E; ++RCI) {
5335     EVT ThisVT = MVT::Other;
5336
5337     const TargetRegisterClass *RC = *RCI;
5338     // If none of the value types for this register class are valid, we
5339     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
5340     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
5341          I != E; ++I) {
5342       if (TLI.isTypeLegal(*I)) {
5343         // If we have already found this register in a different register class,
5344         // choose the one with the largest VT specified.  For example, on
5345         // PowerPC, we favor f64 register classes over f32.
5346         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
5347           ThisVT = *I;
5348           break;
5349         }
5350       }
5351     }
5352
5353     if (ThisVT == MVT::Other) continue;
5354
5355     // NOTE: This isn't ideal.  In particular, this might allocate the
5356     // frame pointer in functions that need it (due to them not being taken
5357     // out of allocation, because a variable sized allocation hasn't been seen
5358     // yet).  This is a slight code pessimization, but should still work.
5359     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
5360          E = RC->allocation_order_end(MF); I != E; ++I)
5361       if (*I == Reg) {
5362         // We found a matching register class.  Keep looking at others in case
5363         // we find one with larger registers that this physreg is also in.
5364         FoundRC = RC;
5365         FoundVT = ThisVT;
5366         break;
5367       }
5368   }
5369   return FoundRC;
5370 }
5371
5372 /// GetRegistersForValue - Assign registers (virtual or physical) for the
5373 /// specified operand.  We prefer to assign virtual registers, to allow the
5374 /// register allocator to handle the assignment process.  However, if the asm
5375 /// uses features that we can't model on machineinstrs, we have SDISel do the
5376 /// allocation.  This produces generally horrible, but correct, code.
5377 ///
5378 ///   OpInfo describes the operand.
5379 ///   Input and OutputRegs are the set of already allocated physical registers.
5380 ///
5381 void SelectionDAGBuilder::
5382 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
5383                      std::set<unsigned> &OutputRegs,
5384                      std::set<unsigned> &InputRegs) {
5385   LLVMContext &Context = FuncInfo.Fn->getContext();
5386
5387   // Compute whether this value requires an input register, an output register,
5388   // or both.
5389   bool isOutReg = false;
5390   bool isInReg = false;
5391   switch (OpInfo.Type) {
5392   case InlineAsm::isOutput:
5393     isOutReg = true;
5394
5395     // If there is an input constraint that matches this, we need to reserve
5396     // the input register so no other inputs allocate to it.
5397     isInReg = OpInfo.hasMatchingInput();
5398     break;
5399   case InlineAsm::isInput:
5400     isInReg = true;
5401     isOutReg = false;
5402     break;
5403   case InlineAsm::isClobber:
5404     isOutReg = true;
5405     isInReg = true;
5406     break;
5407   }
5408
5409
5410   MachineFunction &MF = DAG.getMachineFunction();
5411   SmallVector<unsigned, 4> Regs;
5412
5413   // If this is a constraint for a single physreg, or a constraint for a
5414   // register class, find it.
5415   std::pair<unsigned, const TargetRegisterClass*> PhysReg =
5416     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
5417                                      OpInfo.ConstraintVT);
5418
5419   unsigned NumRegs = 1;
5420   if (OpInfo.ConstraintVT != MVT::Other) {
5421     // If this is a FP input in an integer register (or visa versa) insert a bit
5422     // cast of the input value.  More generally, handle any case where the input
5423     // value disagrees with the register class we plan to stick this in.
5424     if (OpInfo.Type == InlineAsm::isInput &&
5425         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
5426       // Try to convert to the first EVT that the reg class contains.  If the
5427       // types are identical size, use a bitcast to convert (e.g. two differing
5428       // vector types).
5429       EVT RegVT = *PhysReg.second->vt_begin();
5430       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
5431         OpInfo.CallOperand = DAG.getNode(ISD::BITCAST, getCurDebugLoc(),
5432                                          RegVT, OpInfo.CallOperand);
5433         OpInfo.ConstraintVT = RegVT;
5434       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
5435         // If the input is a FP value and we want it in FP registers, do a
5436         // bitcast to the corresponding integer type.  This turns an f64 value
5437         // into i64, which can be passed with two i32 values on a 32-bit
5438         // machine.
5439         RegVT = EVT::getIntegerVT(Context,
5440                                   OpInfo.ConstraintVT.getSizeInBits());
5441         OpInfo.CallOperand = DAG.getNode(ISD::BITCAST, getCurDebugLoc(),
5442                                          RegVT, OpInfo.CallOperand);
5443         OpInfo.ConstraintVT = RegVT;
5444       }
5445     }
5446
5447     NumRegs = TLI.getNumRegisters(Context, OpInfo.ConstraintVT);
5448   }
5449
5450   EVT RegVT;
5451   EVT ValueVT = OpInfo.ConstraintVT;
5452
5453   // If this is a constraint for a specific physical register, like {r17},
5454   // assign it now.
5455   if (unsigned AssignedReg = PhysReg.first) {
5456     const TargetRegisterClass *RC = PhysReg.second;
5457     if (OpInfo.ConstraintVT == MVT::Other)
5458       ValueVT = *RC->vt_begin();
5459
5460     // Get the actual register value type.  This is important, because the user
5461     // may have asked for (e.g.) the AX register in i32 type.  We need to
5462     // remember that AX is actually i16 to get the right extension.
5463     RegVT = *RC->vt_begin();
5464
5465     // This is a explicit reference to a physical register.
5466     Regs.push_back(AssignedReg);
5467
5468     // If this is an expanded reference, add the rest of the regs to Regs.
5469     if (NumRegs != 1) {
5470       TargetRegisterClass::iterator I = RC->begin();
5471       for (; *I != AssignedReg; ++I)
5472         assert(I != RC->end() && "Didn't find reg!");
5473
5474       // Already added the first reg.
5475       --NumRegs; ++I;
5476       for (; NumRegs; --NumRegs, ++I) {
5477         assert(I != RC->end() && "Ran out of registers to allocate!");
5478         Regs.push_back(*I);
5479       }
5480     }
5481
5482     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5483     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5484     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5485     return;
5486   }
5487
5488   // Otherwise, if this was a reference to an LLVM register class, create vregs
5489   // for this reference.
5490   if (const TargetRegisterClass *RC = PhysReg.second) {
5491     RegVT = *RC->vt_begin();
5492     if (OpInfo.ConstraintVT == MVT::Other)
5493       ValueVT = RegVT;
5494
5495     // Create the appropriate number of virtual registers.
5496     MachineRegisterInfo &RegInfo = MF.getRegInfo();
5497     for (; NumRegs; --NumRegs)
5498       Regs.push_back(RegInfo.createVirtualRegister(RC));
5499
5500     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5501     return;
5502   }
5503
5504   // This is a reference to a register class that doesn't directly correspond
5505   // to an LLVM register class.  Allocate NumRegs consecutive, available,
5506   // registers from the class.
5507   std::vector<unsigned> RegClassRegs
5508     = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
5509                                             OpInfo.ConstraintVT);
5510
5511   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5512   unsigned NumAllocated = 0;
5513   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
5514     unsigned Reg = RegClassRegs[i];
5515     // See if this register is available.
5516     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
5517         (isInReg  && InputRegs.count(Reg))) {    // Already used.
5518       // Make sure we find consecutive registers.
5519       NumAllocated = 0;
5520       continue;
5521     }
5522
5523     // Check to see if this register is allocatable (i.e. don't give out the
5524     // stack pointer).
5525     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, TRI);
5526     if (!RC) {        // Couldn't allocate this register.
5527       // Reset NumAllocated to make sure we return consecutive registers.
5528       NumAllocated = 0;
5529       continue;
5530     }
5531
5532     // Okay, this register is good, we can use it.
5533     ++NumAllocated;
5534
5535     // If we allocated enough consecutive registers, succeed.
5536     if (NumAllocated == NumRegs) {
5537       unsigned RegStart = (i-NumAllocated)+1;
5538       unsigned RegEnd   = i+1;
5539       // Mark all of the allocated registers used.
5540       for (unsigned i = RegStart; i != RegEnd; ++i)
5541         Regs.push_back(RegClassRegs[i]);
5542
5543       OpInfo.AssignedRegs = RegsForValue(Regs, *RC->vt_begin(),
5544                                          OpInfo.ConstraintVT);
5545       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5546       return;
5547     }
5548   }
5549
5550   // Otherwise, we couldn't allocate enough registers for this.
5551 }
5552
5553 /// visitInlineAsm - Handle a call to an InlineAsm object.
5554 ///
5555 void SelectionDAGBuilder::visitInlineAsm(ImmutableCallSite CS) {
5556   const InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
5557
5558   /// ConstraintOperands - Information about all of the constraints.
5559   SDISelAsmOperandInfoVector ConstraintOperands;
5560
5561   std::set<unsigned> OutputRegs, InputRegs;
5562
5563   TargetLowering::AsmOperandInfoVector TargetConstraints = TLI.ParseConstraints(CS);
5564   bool hasMemory = false;
5565
5566   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5567   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5568   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
5569     ConstraintOperands.push_back(SDISelAsmOperandInfo(TargetConstraints[i]));
5570     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5571
5572     EVT OpVT = MVT::Other;
5573
5574     // Compute the value type for each operand.
5575     switch (OpInfo.Type) {
5576     case InlineAsm::isOutput:
5577       // Indirect outputs just consume an argument.
5578       if (OpInfo.isIndirect) {
5579         OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5580         break;
5581       }
5582
5583       // The return value of the call is this value.  As such, there is no
5584       // corresponding argument.
5585       assert(!CS.getType()->isVoidTy() &&
5586              "Bad inline asm!");
5587       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
5588         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5589       } else {
5590         assert(ResNo == 0 && "Asm only has one result!");
5591         OpVT = TLI.getValueType(CS.getType());
5592       }
5593       ++ResNo;
5594       break;
5595     case InlineAsm::isInput:
5596       OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5597       break;
5598     case InlineAsm::isClobber:
5599       // Nothing to do.
5600       break;
5601     }
5602
5603     // If this is an input or an indirect output, process the call argument.
5604     // BasicBlocks are labels, currently appearing only in asm's.
5605     if (OpInfo.CallOperandVal) {
5606       if (const BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5607         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5608       } else {
5609         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5610       }
5611
5612       OpVT = OpInfo.getCallOperandValEVT(*DAG.getContext(), TLI, TD);
5613     }
5614
5615     OpInfo.ConstraintVT = OpVT;
5616
5617     // Indirect operand accesses access memory.
5618     if (OpInfo.isIndirect)
5619       hasMemory = true;
5620     else {
5621       for (unsigned j = 0, ee = OpInfo.Codes.size(); j != ee; ++j) {
5622         TargetLowering::ConstraintType CType = TLI.getConstraintType(OpInfo.Codes[j]);
5623         if (CType == TargetLowering::C_Memory) {
5624           hasMemory = true;
5625           break;
5626         }
5627       }
5628     }
5629   }
5630
5631   SDValue Chain, Flag;
5632
5633   // We won't need to flush pending loads if this asm doesn't touch
5634   // memory and is nonvolatile.
5635   if (hasMemory || IA->hasSideEffects())
5636     Chain = getRoot();
5637   else
5638     Chain = DAG.getRoot();
5639
5640   // Second pass over the constraints: compute which constraint option to use
5641   // and assign registers to constraints that want a specific physreg.
5642   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5643     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5644
5645     // If this is an output operand with a matching input operand, look up the
5646     // matching input. If their types mismatch, e.g. one is an integer, the
5647     // other is floating point, or their sizes are different, flag it as an
5648     // error.
5649     if (OpInfo.hasMatchingInput()) {
5650       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5651
5652       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5653         if ((OpInfo.ConstraintVT.isInteger() !=
5654              Input.ConstraintVT.isInteger()) ||
5655             (OpInfo.ConstraintVT.getSizeInBits() !=
5656              Input.ConstraintVT.getSizeInBits())) {
5657           report_fatal_error("Unsupported asm: input constraint"
5658                              " with a matching output constraint of"
5659                              " incompatible type!");
5660         }
5661         Input.ConstraintVT = OpInfo.ConstraintVT;
5662       }
5663     }
5664
5665     // Compute the constraint code and ConstraintType to use.
5666     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, &DAG);
5667
5668     // If this is a memory input, and if the operand is not indirect, do what we
5669     // need to to provide an address for the memory input.
5670     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5671         !OpInfo.isIndirect) {
5672       assert((OpInfo.isMultipleAlternative || (OpInfo.Type == InlineAsm::isInput)) &&
5673              "Can only indirectify direct input operands!");
5674
5675       // Memory operands really want the address of the value.  If we don't have
5676       // an indirect input, put it in the constpool if we can, otherwise spill
5677       // it to a stack slot.
5678
5679       // If the operand is a float, integer, or vector constant, spill to a
5680       // constant pool entry to get its address.
5681       const Value *OpVal = OpInfo.CallOperandVal;
5682       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5683           isa<ConstantVector>(OpVal)) {
5684         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5685                                                  TLI.getPointerTy());
5686       } else {
5687         // Otherwise, create a stack slot and emit a store to it before the
5688         // asm.
5689         const Type *Ty = OpVal->getType();
5690         uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
5691         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5692         MachineFunction &MF = DAG.getMachineFunction();
5693         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
5694         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5695         Chain = DAG.getStore(Chain, getCurDebugLoc(),
5696                              OpInfo.CallOperand, StackSlot,
5697                              MachinePointerInfo::getFixedStack(SSFI),
5698                              false, false, 0);
5699         OpInfo.CallOperand = StackSlot;
5700       }
5701
5702       // There is no longer a Value* corresponding to this operand.
5703       OpInfo.CallOperandVal = 0;
5704
5705       // It is now an indirect operand.
5706       OpInfo.isIndirect = true;
5707     }
5708
5709     // If this constraint is for a specific register, allocate it before
5710     // anything else.
5711     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5712       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5713   }
5714
5715   // Second pass - Loop over all of the operands, assigning virtual or physregs
5716   // to register class operands.
5717   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5718     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5719
5720     // C_Register operands have already been allocated, Other/Memory don't need
5721     // to be.
5722     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5723       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5724   }
5725
5726   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5727   std::vector<SDValue> AsmNodeOperands;
5728   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5729   AsmNodeOperands.push_back(
5730           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
5731                                       TLI.getPointerTy()));
5732
5733   // If we have a !srcloc metadata node associated with it, we want to attach
5734   // this to the ultimately generated inline asm machineinstr.  To do this, we
5735   // pass in the third operand as this (potentially null) inline asm MDNode.
5736   const MDNode *SrcLoc = CS.getInstruction()->getMetadata("srcloc");
5737   AsmNodeOperands.push_back(DAG.getMDNode(SrcLoc));
5738
5739   // Remember the HasSideEffect and AlignStack bits as operand 3.
5740   unsigned ExtraInfo = 0;
5741   if (IA->hasSideEffects())
5742     ExtraInfo |= InlineAsm::Extra_HasSideEffects;
5743   if (IA->isAlignStack())
5744     ExtraInfo |= InlineAsm::Extra_IsAlignStack;
5745   AsmNodeOperands.push_back(DAG.getTargetConstant(ExtraInfo,
5746                                                   TLI.getPointerTy()));
5747
5748   // Loop over all of the inputs, copying the operand values into the
5749   // appropriate registers and processing the output regs.
5750   RegsForValue RetValRegs;
5751
5752   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5753   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5754
5755   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5756     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5757
5758     switch (OpInfo.Type) {
5759     case InlineAsm::isOutput: {
5760       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5761           OpInfo.ConstraintType != TargetLowering::C_Register) {
5762         // Memory output, or 'other' output (e.g. 'X' constraint).
5763         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5764
5765         // Add information to the INLINEASM node to know about this output.
5766         unsigned OpFlags = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
5767         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlags,
5768                                                         TLI.getPointerTy()));
5769         AsmNodeOperands.push_back(OpInfo.CallOperand);
5770         break;
5771       }
5772
5773       // Otherwise, this is a register or register class output.
5774
5775       // Copy the output from the appropriate register.  Find a register that
5776       // we can use.
5777       if (OpInfo.AssignedRegs.Regs.empty())
5778         report_fatal_error("Couldn't allocate output reg for constraint '" +
5779                            Twine(OpInfo.ConstraintCode) + "'!");
5780
5781       // If this is an indirect operand, store through the pointer after the
5782       // asm.
5783       if (OpInfo.isIndirect) {
5784         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5785                                                       OpInfo.CallOperandVal));
5786       } else {
5787         // This is the result value of the call.
5788         assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
5789         // Concatenate this output onto the outputs list.
5790         RetValRegs.append(OpInfo.AssignedRegs);
5791       }
5792
5793       // Add information to the INLINEASM node to know that this register is
5794       // set.
5795       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5796                                            InlineAsm::Kind_RegDefEarlyClobber :
5797                                                InlineAsm::Kind_RegDef,
5798                                                false,
5799                                                0,
5800                                                DAG,
5801                                                AsmNodeOperands);
5802       break;
5803     }
5804     case InlineAsm::isInput: {
5805       SDValue InOperandVal = OpInfo.CallOperand;
5806
5807       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5808         // If this is required to match an output register we have already set,
5809         // just use its register.
5810         unsigned OperandNo = OpInfo.getMatchedOperand();
5811
5812         // Scan until we find the definition we already emitted of this operand.
5813         // When we find it, create a RegsForValue operand.
5814         unsigned CurOp = InlineAsm::Op_FirstOperand;
5815         for (; OperandNo; --OperandNo) {
5816           // Advance to the next operand.
5817           unsigned OpFlag =
5818             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5819           assert((InlineAsm::isRegDefKind(OpFlag) ||
5820                   InlineAsm::isRegDefEarlyClobberKind(OpFlag) ||
5821                   InlineAsm::isMemKind(OpFlag)) && "Skipped past definitions?");
5822           CurOp += InlineAsm::getNumOperandRegisters(OpFlag)+1;
5823         }
5824
5825         unsigned OpFlag =
5826           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5827         if (InlineAsm::isRegDefKind(OpFlag) ||
5828             InlineAsm::isRegDefEarlyClobberKind(OpFlag)) {
5829           // Add (OpFlag&0xffff)>>3 registers to MatchedRegs.
5830           if (OpInfo.isIndirect) {
5831             // This happens on gcc/testsuite/gcc.dg/pr8788-1.c
5832             LLVMContext &Ctx = *DAG.getContext();
5833             Ctx.emitError(CS.getInstruction(),  "inline asm not supported yet:"
5834                           " don't know how to handle tied "
5835                           "indirect register inputs");
5836           }
5837
5838           RegsForValue MatchedRegs;
5839           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5840           EVT RegVT = AsmNodeOperands[CurOp+1].getValueType();
5841           MatchedRegs.RegVTs.push_back(RegVT);
5842           MachineRegisterInfo &RegInfo = DAG.getMachineFunction().getRegInfo();
5843           for (unsigned i = 0, e = InlineAsm::getNumOperandRegisters(OpFlag);
5844                i != e; ++i)
5845             MatchedRegs.Regs.push_back
5846               (RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT)));
5847
5848           // Use the produced MatchedRegs object to
5849           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5850                                     Chain, &Flag);
5851           MatchedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse,
5852                                            true, OpInfo.getMatchedOperand(),
5853                                            DAG, AsmNodeOperands);
5854           break;
5855         }
5856
5857         assert(InlineAsm::isMemKind(OpFlag) && "Unknown matching constraint!");
5858         assert(InlineAsm::getNumOperandRegisters(OpFlag) == 1 &&
5859                "Unexpected number of operands");
5860         // Add information to the INLINEASM node to know about this input.
5861         // See InlineAsm.h isUseOperandTiedToDef.
5862         OpFlag = InlineAsm::getFlagWordForMatchingOp(OpFlag,
5863                                                     OpInfo.getMatchedOperand());
5864         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlag,
5865                                                         TLI.getPointerTy()));
5866         AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5867         break;
5868       }
5869
5870       // Treat indirect 'X' constraint as memory.
5871       if (OpInfo.ConstraintType == TargetLowering::C_Other &&
5872           OpInfo.isIndirect)
5873         OpInfo.ConstraintType = TargetLowering::C_Memory;
5874
5875       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5876         std::vector<SDValue> Ops;
5877         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5878                                          Ops, DAG);
5879         if (Ops.empty())
5880           report_fatal_error("Invalid operand for inline asm constraint '" +
5881                              Twine(OpInfo.ConstraintCode) + "'!");
5882
5883         // Add information to the INLINEASM node to know about this input.
5884         unsigned ResOpType =
5885           InlineAsm::getFlagWord(InlineAsm::Kind_Imm, Ops.size());
5886         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5887                                                         TLI.getPointerTy()));
5888         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5889         break;
5890       }
5891
5892       if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5893         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5894         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5895                "Memory operands expect pointer values");
5896
5897         // Add information to the INLINEASM node to know about this input.
5898         unsigned ResOpType = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
5899         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5900                                                         TLI.getPointerTy()));
5901         AsmNodeOperands.push_back(InOperandVal);
5902         break;
5903       }
5904
5905       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5906               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5907              "Unknown constraint type!");
5908       assert(!OpInfo.isIndirect &&
5909              "Don't know how to handle indirect register inputs yet!");
5910
5911       // Copy the input into the appropriate registers.
5912       if (OpInfo.AssignedRegs.Regs.empty() ||
5913           !OpInfo.AssignedRegs.areValueTypesLegal(TLI))
5914         report_fatal_error("Couldn't allocate input reg for constraint '" +
5915                            Twine(OpInfo.ConstraintCode) + "'!");
5916
5917       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5918                                         Chain, &Flag);
5919
5920       OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse, false, 0,
5921                                                DAG, AsmNodeOperands);
5922       break;
5923     }
5924     case InlineAsm::isClobber: {
5925       // Add the clobbered value to the operand list, so that the register
5926       // allocator is aware that the physreg got clobbered.
5927       if (!OpInfo.AssignedRegs.Regs.empty())
5928         OpInfo.AssignedRegs.AddInlineAsmOperands(
5929                                             InlineAsm::Kind_RegDefEarlyClobber,
5930                                                  false, 0, DAG,
5931                                                  AsmNodeOperands);
5932       break;
5933     }
5934     }
5935   }
5936
5937   // Finish up input operands.  Set the input chain and add the flag last.
5938   AsmNodeOperands[InlineAsm::Op_InputChain] = Chain;
5939   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5940
5941   Chain = DAG.getNode(ISD::INLINEASM, getCurDebugLoc(),
5942                       DAG.getVTList(MVT::Other, MVT::Glue),
5943                       &AsmNodeOperands[0], AsmNodeOperands.size());
5944   Flag = Chain.getValue(1);
5945
5946   // If this asm returns a register value, copy the result from that register
5947   // and set it as the value of the call.
5948   if (!RetValRegs.Regs.empty()) {
5949     SDValue Val = RetValRegs.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(),
5950                                              Chain, &Flag);
5951
5952     // FIXME: Why don't we do this for inline asms with MRVs?
5953     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5954       EVT ResultType = TLI.getValueType(CS.getType());
5955
5956       // If any of the results of the inline asm is a vector, it may have the
5957       // wrong width/num elts.  This can happen for register classes that can
5958       // contain multiple different value types.  The preg or vreg allocated may
5959       // not have the same VT as was expected.  Convert it to the right type
5960       // with bit_convert.
5961       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5962         Val = DAG.getNode(ISD::BITCAST, getCurDebugLoc(),
5963                           ResultType, Val);
5964
5965       } else if (ResultType != Val.getValueType() &&
5966                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5967         // If a result value was tied to an input value, the computed result may
5968         // have a wider width than the expected result.  Extract the relevant
5969         // portion.
5970         Val = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), ResultType, Val);
5971       }
5972
5973       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5974     }
5975
5976     setValue(CS.getInstruction(), Val);
5977     // Don't need to use this as a chain in this case.
5978     if (!IA->hasSideEffects() && !hasMemory && IndirectStoresToEmit.empty())
5979       return;
5980   }
5981
5982   std::vector<std::pair<SDValue, const Value *> > StoresToEmit;
5983
5984   // Process indirect outputs, first output all of the flagged copies out of
5985   // physregs.
5986   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5987     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5988     const Value *Ptr = IndirectStoresToEmit[i].second;
5989     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(),
5990                                              Chain, &Flag);
5991     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5992   }
5993
5994   // Emit the non-flagged stores from the physregs.
5995   SmallVector<SDValue, 8> OutChains;
5996   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i) {
5997     SDValue Val = DAG.getStore(Chain, getCurDebugLoc(),
5998                                StoresToEmit[i].first,
5999                                getValue(StoresToEmit[i].second),
6000                                MachinePointerInfo(StoresToEmit[i].second),
6001                                false, false, 0);
6002     OutChains.push_back(Val);
6003   }
6004
6005   if (!OutChains.empty())
6006     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
6007                         &OutChains[0], OutChains.size());
6008
6009   DAG.setRoot(Chain);
6010 }
6011
6012 void SelectionDAGBuilder::visitVAStart(const CallInst &I) {
6013   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurDebugLoc(),
6014                           MVT::Other, getRoot(),
6015                           getValue(I.getArgOperand(0)),
6016                           DAG.getSrcValue(I.getArgOperand(0))));
6017 }
6018
6019 void SelectionDAGBuilder::visitVAArg(const VAArgInst &I) {
6020   const TargetData &TD = *TLI.getTargetData();
6021   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurDebugLoc(),
6022                            getRoot(), getValue(I.getOperand(0)),
6023                            DAG.getSrcValue(I.getOperand(0)),
6024                            TD.getABITypeAlignment(I.getType()));
6025   setValue(&I, V);
6026   DAG.setRoot(V.getValue(1));
6027 }
6028
6029 void SelectionDAGBuilder::visitVAEnd(const CallInst &I) {
6030   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurDebugLoc(),
6031                           MVT::Other, getRoot(),
6032                           getValue(I.getArgOperand(0)),
6033                           DAG.getSrcValue(I.getArgOperand(0))));
6034 }
6035
6036 void SelectionDAGBuilder::visitVACopy(const CallInst &I) {
6037   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurDebugLoc(),
6038                           MVT::Other, getRoot(),
6039                           getValue(I.getArgOperand(0)),
6040                           getValue(I.getArgOperand(1)),
6041                           DAG.getSrcValue(I.getArgOperand(0)),
6042                           DAG.getSrcValue(I.getArgOperand(1))));
6043 }
6044
6045 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
6046 /// implementation, which just calls LowerCall.
6047 /// FIXME: When all targets are
6048 /// migrated to using LowerCall, this hook should be integrated into SDISel.
6049 std::pair<SDValue, SDValue>
6050 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
6051                             bool RetSExt, bool RetZExt, bool isVarArg,
6052                             bool isInreg, unsigned NumFixedArgs,
6053                             CallingConv::ID CallConv, bool isTailCall,
6054                             bool isReturnValueUsed,
6055                             SDValue Callee,
6056                             ArgListTy &Args, SelectionDAG &DAG,
6057                             DebugLoc dl) const {
6058   // Handle all of the outgoing arguments.
6059   SmallVector<ISD::OutputArg, 32> Outs;
6060   SmallVector<SDValue, 32> OutVals;
6061   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
6062     SmallVector<EVT, 4> ValueVTs;
6063     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
6064     for (unsigned Value = 0, NumValues = ValueVTs.size();
6065          Value != NumValues; ++Value) {
6066       EVT VT = ValueVTs[Value];
6067       const Type *ArgTy = VT.getTypeForEVT(RetTy->getContext());
6068       SDValue Op = SDValue(Args[i].Node.getNode(),
6069                            Args[i].Node.getResNo() + Value);
6070       ISD::ArgFlagsTy Flags;
6071       unsigned OriginalAlignment =
6072         getTargetData()->getABITypeAlignment(ArgTy);
6073
6074       if (Args[i].isZExt)
6075         Flags.setZExt();
6076       if (Args[i].isSExt)
6077         Flags.setSExt();
6078       if (Args[i].isInReg)
6079         Flags.setInReg();
6080       if (Args[i].isSRet)
6081         Flags.setSRet();
6082       if (Args[i].isByVal) {
6083         Flags.setByVal();
6084         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
6085         const Type *ElementTy = Ty->getElementType();
6086         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
6087         unsigned FrameSize  = getTargetData()->getTypeAllocSize(ElementTy);
6088         // For ByVal, alignment should come from FE.  BE will guess if this
6089         // info is not there but there are cases it cannot get right.
6090         if (Args[i].Alignment)
6091           FrameAlign = Args[i].Alignment;
6092         Flags.setByValAlign(FrameAlign);
6093         Flags.setByValSize(FrameSize);
6094       }
6095       if (Args[i].isNest)
6096         Flags.setNest();
6097       Flags.setOrigAlign(OriginalAlignment);
6098
6099       EVT PartVT = getRegisterType(RetTy->getContext(), VT);
6100       unsigned NumParts = getNumRegisters(RetTy->getContext(), VT);
6101       SmallVector<SDValue, 4> Parts(NumParts);
6102       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
6103
6104       if (Args[i].isSExt)
6105         ExtendKind = ISD::SIGN_EXTEND;
6106       else if (Args[i].isZExt)
6107         ExtendKind = ISD::ZERO_EXTEND;
6108
6109       getCopyToParts(DAG, dl, Op, &Parts[0], NumParts,
6110                      PartVT, ExtendKind);
6111
6112       for (unsigned j = 0; j != NumParts; ++j) {
6113         // if it isn't first piece, alignment must be 1
6114         ISD::OutputArg MyFlags(Flags, Parts[j].getValueType(),
6115                                i < NumFixedArgs);
6116         if (NumParts > 1 && j == 0)
6117           MyFlags.Flags.setSplit();
6118         else if (j != 0)
6119           MyFlags.Flags.setOrigAlign(1);
6120
6121         Outs.push_back(MyFlags);
6122         OutVals.push_back(Parts[j]);
6123       }
6124     }
6125   }
6126
6127   // Handle the incoming return values from the call.
6128   SmallVector<ISD::InputArg, 32> Ins;
6129   SmallVector<EVT, 4> RetTys;
6130   ComputeValueVTs(*this, RetTy, RetTys);
6131   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
6132     EVT VT = RetTys[I];
6133     EVT RegisterVT = getRegisterType(RetTy->getContext(), VT);
6134     unsigned NumRegs = getNumRegisters(RetTy->getContext(), VT);
6135     for (unsigned i = 0; i != NumRegs; ++i) {
6136       ISD::InputArg MyFlags;
6137       MyFlags.VT = RegisterVT.getSimpleVT();
6138       MyFlags.Used = isReturnValueUsed;
6139       if (RetSExt)
6140         MyFlags.Flags.setSExt();
6141       if (RetZExt)
6142         MyFlags.Flags.setZExt();
6143       if (isInreg)
6144         MyFlags.Flags.setInReg();
6145       Ins.push_back(MyFlags);
6146     }
6147   }
6148
6149   SmallVector<SDValue, 4> InVals;
6150   Chain = LowerCall(Chain, Callee, CallConv, isVarArg, isTailCall,
6151                     Outs, OutVals, Ins, dl, DAG, InVals);
6152
6153   // Verify that the target's LowerCall behaved as expected.
6154   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
6155          "LowerCall didn't return a valid chain!");
6156   assert((!isTailCall || InVals.empty()) &&
6157          "LowerCall emitted a return value for a tail call!");
6158   assert((isTailCall || InVals.size() == Ins.size()) &&
6159          "LowerCall didn't emit the correct number of values!");
6160
6161   // For a tail call, the return value is merely live-out and there aren't
6162   // any nodes in the DAG representing it. Return a special value to
6163   // indicate that a tail call has been emitted and no more Instructions
6164   // should be processed in the current block.
6165   if (isTailCall) {
6166     DAG.setRoot(Chain);
6167     return std::make_pair(SDValue(), SDValue());
6168   }
6169
6170   DEBUG(for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
6171           assert(InVals[i].getNode() &&
6172                  "LowerCall emitted a null value!");
6173           assert(EVT(Ins[i].VT) == InVals[i].getValueType() &&
6174                  "LowerCall emitted a value with the wrong type!");
6175         });
6176
6177   // Collect the legal value parts into potentially illegal values
6178   // that correspond to the original function's return values.
6179   ISD::NodeType AssertOp = ISD::DELETED_NODE;
6180   if (RetSExt)
6181     AssertOp = ISD::AssertSext;
6182   else if (RetZExt)
6183     AssertOp = ISD::AssertZext;
6184   SmallVector<SDValue, 4> ReturnValues;
6185   unsigned CurReg = 0;
6186   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
6187     EVT VT = RetTys[I];
6188     EVT RegisterVT = getRegisterType(RetTy->getContext(), VT);
6189     unsigned NumRegs = getNumRegisters(RetTy->getContext(), VT);
6190
6191     ReturnValues.push_back(getCopyFromParts(DAG, dl, &InVals[CurReg],
6192                                             NumRegs, RegisterVT, VT,
6193                                             AssertOp));
6194     CurReg += NumRegs;
6195   }
6196
6197   // For a function returning void, there is no return value. We can't create
6198   // such a node, so we just return a null return value in that case. In
6199   // that case, nothing will actualy look at the value.
6200   if (ReturnValues.empty())
6201     return std::make_pair(SDValue(), Chain);
6202
6203   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, dl,
6204                             DAG.getVTList(&RetTys[0], RetTys.size()),
6205                             &ReturnValues[0], ReturnValues.size());
6206   return std::make_pair(Res, Chain);
6207 }
6208
6209 void TargetLowering::LowerOperationWrapper(SDNode *N,
6210                                            SmallVectorImpl<SDValue> &Results,
6211                                            SelectionDAG &DAG) const {
6212   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
6213   if (Res.getNode())
6214     Results.push_back(Res);
6215 }
6216
6217 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6218   llvm_unreachable("LowerOperation not implemented for this target!");
6219   return SDValue();
6220 }
6221
6222 void
6223 SelectionDAGBuilder::CopyValueToVirtualRegister(const Value *V, unsigned Reg) {
6224   SDValue Op = getNonRegisterValue(V);
6225   assert((Op.getOpcode() != ISD::CopyFromReg ||
6226           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
6227          "Copy from a reg to the same reg!");
6228   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
6229
6230   RegsForValue RFV(V->getContext(), TLI, Reg, V->getType());
6231   SDValue Chain = DAG.getEntryNode();
6232   RFV.getCopyToRegs(Op, DAG, getCurDebugLoc(), Chain, 0);
6233   PendingExports.push_back(Chain);
6234 }
6235
6236 #include "llvm/CodeGen/SelectionDAGISel.h"
6237
6238 void SelectionDAGISel::LowerArguments(const BasicBlock *LLVMBB) {
6239   // If this is the entry block, emit arguments.
6240   const Function &F = *LLVMBB->getParent();
6241   SelectionDAG &DAG = SDB->DAG;
6242   DebugLoc dl = SDB->getCurDebugLoc();
6243   const TargetData *TD = TLI.getTargetData();
6244   SmallVector<ISD::InputArg, 16> Ins;
6245
6246   // Check whether the function can return without sret-demotion.
6247   SmallVector<ISD::OutputArg, 4> Outs;
6248   GetReturnInfo(F.getReturnType(), F.getAttributes().getRetAttributes(),
6249                 Outs, TLI);
6250
6251   if (!FuncInfo->CanLowerReturn) {
6252     // Put in an sret pointer parameter before all the other parameters.
6253     SmallVector<EVT, 1> ValueVTs;
6254     ComputeValueVTs(TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6255
6256     // NOTE: Assuming that a pointer will never break down to more than one VT
6257     // or one register.
6258     ISD::ArgFlagsTy Flags;
6259     Flags.setSRet();
6260     EVT RegisterVT = TLI.getRegisterType(*DAG.getContext(), ValueVTs[0]);
6261     ISD::InputArg RetArg(Flags, RegisterVT, true);
6262     Ins.push_back(RetArg);
6263   }
6264
6265   // Set up the incoming argument description vector.
6266   unsigned Idx = 1;
6267   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end();
6268        I != E; ++I, ++Idx) {
6269     SmallVector<EVT, 4> ValueVTs;
6270     ComputeValueVTs(TLI, I->getType(), ValueVTs);
6271     bool isArgValueUsed = !I->use_empty();
6272     for (unsigned Value = 0, NumValues = ValueVTs.size();
6273          Value != NumValues; ++Value) {
6274       EVT VT = ValueVTs[Value];
6275       const Type *ArgTy = VT.getTypeForEVT(*DAG.getContext());
6276       ISD::ArgFlagsTy Flags;
6277       unsigned OriginalAlignment =
6278         TD->getABITypeAlignment(ArgTy);
6279
6280       if (F.paramHasAttr(Idx, Attribute::ZExt))
6281         Flags.setZExt();
6282       if (F.paramHasAttr(Idx, Attribute::SExt))
6283         Flags.setSExt();
6284       if (F.paramHasAttr(Idx, Attribute::InReg))
6285         Flags.setInReg();
6286       if (F.paramHasAttr(Idx, Attribute::StructRet))
6287         Flags.setSRet();
6288       if (F.paramHasAttr(Idx, Attribute::ByVal)) {
6289         Flags.setByVal();
6290         const PointerType *Ty = cast<PointerType>(I->getType());
6291         const Type *ElementTy = Ty->getElementType();
6292         unsigned FrameAlign = TLI.getByValTypeAlignment(ElementTy);
6293         unsigned FrameSize  = TD->getTypeAllocSize(ElementTy);
6294         // For ByVal, alignment should be passed from FE.  BE will guess if
6295         // this info is not there but there are cases it cannot get right.
6296         if (F.getParamAlignment(Idx))
6297           FrameAlign = F.getParamAlignment(Idx);
6298         Flags.setByValAlign(FrameAlign);
6299         Flags.setByValSize(FrameSize);
6300       }
6301       if (F.paramHasAttr(Idx, Attribute::Nest))
6302         Flags.setNest();
6303       Flags.setOrigAlign(OriginalAlignment);
6304
6305       EVT RegisterVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6306       unsigned NumRegs = TLI.getNumRegisters(*CurDAG->getContext(), VT);
6307       for (unsigned i = 0; i != NumRegs; ++i) {
6308         ISD::InputArg MyFlags(Flags, RegisterVT, isArgValueUsed);
6309         if (NumRegs > 1 && i == 0)
6310           MyFlags.Flags.setSplit();
6311         // if it isn't first piece, alignment must be 1
6312         else if (i > 0)
6313           MyFlags.Flags.setOrigAlign(1);
6314         Ins.push_back(MyFlags);
6315       }
6316     }
6317   }
6318
6319   // Call the target to set up the argument values.
6320   SmallVector<SDValue, 8> InVals;
6321   SDValue NewRoot = TLI.LowerFormalArguments(DAG.getRoot(), F.getCallingConv(),
6322                                              F.isVarArg(), Ins,
6323                                              dl, DAG, InVals);
6324
6325   // Verify that the target's LowerFormalArguments behaved as expected.
6326   assert(NewRoot.getNode() && NewRoot.getValueType() == MVT::Other &&
6327          "LowerFormalArguments didn't return a valid chain!");
6328   assert(InVals.size() == Ins.size() &&
6329          "LowerFormalArguments didn't emit the correct number of values!");
6330   DEBUG({
6331       for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
6332         assert(InVals[i].getNode() &&
6333                "LowerFormalArguments emitted a null value!");
6334         assert(EVT(Ins[i].VT) == InVals[i].getValueType() &&
6335                "LowerFormalArguments emitted a value with the wrong type!");
6336       }
6337     });
6338
6339   // Update the DAG with the new chain value resulting from argument lowering.
6340   DAG.setRoot(NewRoot);
6341
6342   // Set up the argument values.
6343   unsigned i = 0;
6344   Idx = 1;
6345   if (!FuncInfo->CanLowerReturn) {
6346     // Create a virtual register for the sret pointer, and put in a copy
6347     // from the sret argument into it.
6348     SmallVector<EVT, 1> ValueVTs;
6349     ComputeValueVTs(TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6350     EVT VT = ValueVTs[0];
6351     EVT RegVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6352     ISD::NodeType AssertOp = ISD::DELETED_NODE;
6353     SDValue ArgValue = getCopyFromParts(DAG, dl, &InVals[0], 1,
6354                                         RegVT, VT, AssertOp);
6355
6356     MachineFunction& MF = SDB->DAG.getMachineFunction();
6357     MachineRegisterInfo& RegInfo = MF.getRegInfo();
6358     unsigned SRetReg = RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT));
6359     FuncInfo->DemoteRegister = SRetReg;
6360     NewRoot = SDB->DAG.getCopyToReg(NewRoot, SDB->getCurDebugLoc(),
6361                                     SRetReg, ArgValue);
6362     DAG.setRoot(NewRoot);
6363
6364     // i indexes lowered arguments.  Bump it past the hidden sret argument.
6365     // Idx indexes LLVM arguments.  Don't touch it.
6366     ++i;
6367   }
6368
6369   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
6370       ++I, ++Idx) {
6371     SmallVector<SDValue, 4> ArgValues;
6372     SmallVector<EVT, 4> ValueVTs;
6373     ComputeValueVTs(TLI, I->getType(), ValueVTs);
6374     unsigned NumValues = ValueVTs.size();
6375
6376     // If this argument is unused then remember its value. It is used to generate
6377     // debugging information.
6378     if (I->use_empty() && NumValues)
6379       SDB->setUnusedArgValue(I, InVals[i]);
6380
6381     for (unsigned Value = 0; Value != NumValues; ++Value) {
6382       EVT VT = ValueVTs[Value];
6383       EVT PartVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6384       unsigned NumParts = TLI.getNumRegisters(*CurDAG->getContext(), VT);
6385
6386       if (!I->use_empty()) {
6387         ISD::NodeType AssertOp = ISD::DELETED_NODE;
6388         if (F.paramHasAttr(Idx, Attribute::SExt))
6389           AssertOp = ISD::AssertSext;
6390         else if (F.paramHasAttr(Idx, Attribute::ZExt))
6391           AssertOp = ISD::AssertZext;
6392
6393         ArgValues.push_back(getCopyFromParts(DAG, dl, &InVals[i],
6394                                              NumParts, PartVT, VT,
6395                                              AssertOp));
6396       }
6397
6398       i += NumParts;
6399     }
6400
6401     // Note down frame index for byval arguments.
6402     if (I->hasByValAttr() && !ArgValues.empty())
6403       if (FrameIndexSDNode *FI =
6404           dyn_cast<FrameIndexSDNode>(ArgValues[0].getNode()))
6405         FuncInfo->setByValArgumentFrameIndex(I, FI->getIndex());
6406
6407     if (!I->use_empty()) {
6408       SDValue Res;
6409       if (!ArgValues.empty())
6410         Res = DAG.getMergeValues(&ArgValues[0], NumValues,
6411                                  SDB->getCurDebugLoc());
6412       SDB->setValue(I, Res);
6413
6414       // If this argument is live outside of the entry block, insert a copy from
6415       // whereever we got it to the vreg that other BB's will reference it as.
6416       SDB->CopyToExportRegsIfNeeded(I);
6417     }
6418   }
6419
6420   assert(i == InVals.size() && "Argument register count mismatch!");
6421
6422   // Finally, if the target has anything special to do, allow it to do so.
6423   // FIXME: this should insert code into the DAG!
6424   EmitFunctionEntryCode();
6425 }
6426
6427 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
6428 /// ensure constants are generated when needed.  Remember the virtual registers
6429 /// that need to be added to the Machine PHI nodes as input.  We cannot just
6430 /// directly add them, because expansion might result in multiple MBB's for one
6431 /// BB.  As such, the start of the BB might correspond to a different MBB than
6432 /// the end.
6433 ///
6434 void
6435 SelectionDAGBuilder::HandlePHINodesInSuccessorBlocks(const BasicBlock *LLVMBB) {
6436   const TerminatorInst *TI = LLVMBB->getTerminator();
6437
6438   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
6439
6440   // Check successor nodes' PHI nodes that expect a constant to be available
6441   // from this block.
6442   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
6443     const BasicBlock *SuccBB = TI->getSuccessor(succ);
6444     if (!isa<PHINode>(SuccBB->begin())) continue;
6445     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
6446
6447     // If this terminator has multiple identical successors (common for
6448     // switches), only handle each succ once.
6449     if (!SuccsHandled.insert(SuccMBB)) continue;
6450
6451     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
6452
6453     // At this point we know that there is a 1-1 correspondence between LLVM PHI
6454     // nodes and Machine PHI nodes, but the incoming operands have not been
6455     // emitted yet.
6456     for (BasicBlock::const_iterator I = SuccBB->begin();
6457          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
6458       // Ignore dead phi's.
6459       if (PN->use_empty()) continue;
6460
6461       unsigned Reg;
6462       const Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
6463
6464       if (const Constant *C = dyn_cast<Constant>(PHIOp)) {
6465         unsigned &RegOut = ConstantsOut[C];
6466         if (RegOut == 0) {
6467           RegOut = FuncInfo.CreateRegs(C->getType());
6468           CopyValueToVirtualRegister(C, RegOut);
6469         }
6470         Reg = RegOut;
6471       } else {
6472         DenseMap<const Value *, unsigned>::iterator I =
6473           FuncInfo.ValueMap.find(PHIOp);
6474         if (I != FuncInfo.ValueMap.end())
6475           Reg = I->second;
6476         else {
6477           assert(isa<AllocaInst>(PHIOp) &&
6478                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
6479                  "Didn't codegen value into a register!??");
6480           Reg = FuncInfo.CreateRegs(PHIOp->getType());
6481           CopyValueToVirtualRegister(PHIOp, Reg);
6482         }
6483       }
6484
6485       // Remember that this register needs to added to the machine PHI node as
6486       // the input for this MBB.
6487       SmallVector<EVT, 4> ValueVTs;
6488       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
6489       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
6490         EVT VT = ValueVTs[vti];
6491         unsigned NumRegisters = TLI.getNumRegisters(*DAG.getContext(), VT);
6492         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
6493           FuncInfo.PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
6494         Reg += NumRegisters;
6495       }
6496     }
6497   }
6498   ConstantsOut.clear();
6499 }