[LLVM - ARM/AArch64] Add ACLE special register intrinsics
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuilder.cpp
1 //===-- SelectionDAGBuilder.cpp - Selection-DAG building ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SelectionDAGBuilder.h"
15 #include "SDNodeDbgValue.h"
16 #include "llvm/ADT/BitVector.h"
17 #include "llvm/ADT/Optional.h"
18 #include "llvm/ADT/SmallSet.h"
19 #include "llvm/ADT/Statistic.h"
20 #include "llvm/Analysis/AliasAnalysis.h"
21 #include "llvm/Analysis/BranchProbabilityInfo.h"
22 #include "llvm/Analysis/ConstantFolding.h"
23 #include "llvm/Analysis/TargetLibraryInfo.h"
24 #include "llvm/Analysis/ValueTracking.h"
25 #include "llvm/CodeGen/FastISel.h"
26 #include "llvm/CodeGen/FunctionLoweringInfo.h"
27 #include "llvm/CodeGen/GCMetadata.h"
28 #include "llvm/CodeGen/GCStrategy.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/CodeGen/StackMaps.h"
37 #include "llvm/CodeGen/WinEHFuncInfo.h"
38 #include "llvm/IR/CallingConv.h"
39 #include "llvm/IR/Constants.h"
40 #include "llvm/IR/DataLayout.h"
41 #include "llvm/IR/DebugInfo.h"
42 #include "llvm/IR/DerivedTypes.h"
43 #include "llvm/IR/Function.h"
44 #include "llvm/IR/GlobalVariable.h"
45 #include "llvm/IR/InlineAsm.h"
46 #include "llvm/IR/Instructions.h"
47 #include "llvm/IR/IntrinsicInst.h"
48 #include "llvm/IR/Intrinsics.h"
49 #include "llvm/IR/LLVMContext.h"
50 #include "llvm/IR/Module.h"
51 #include "llvm/IR/Statepoint.h"
52 #include "llvm/MC/MCSymbol.h"
53 #include "llvm/Support/CommandLine.h"
54 #include "llvm/Support/Debug.h"
55 #include "llvm/Support/ErrorHandling.h"
56 #include "llvm/Support/MathExtras.h"
57 #include "llvm/Support/raw_ostream.h"
58 #include "llvm/Target/TargetFrameLowering.h"
59 #include "llvm/Target/TargetInstrInfo.h"
60 #include "llvm/Target/TargetIntrinsicInfo.h"
61 #include "llvm/Target/TargetLowering.h"
62 #include "llvm/Target/TargetOptions.h"
63 #include "llvm/Target/TargetSelectionDAGInfo.h"
64 #include "llvm/Target/TargetSubtargetInfo.h"
65 #include <algorithm>
66 using namespace llvm;
67
68 #define DEBUG_TYPE "isel"
69
70 /// LimitFloatPrecision - Generate low-precision inline sequences for
71 /// some float libcalls (6, 8 or 12 bits).
72 static unsigned LimitFloatPrecision;
73
74 static cl::opt<unsigned, true>
75 LimitFPPrecision("limit-float-precision",
76                  cl::desc("Generate low-precision inline sequences "
77                           "for some float libcalls"),
78                  cl::location(LimitFloatPrecision),
79                  cl::init(0));
80
81 // Limit the width of DAG chains. This is important in general to prevent
82 // prevent DAG-based analysis from blowing up. For example, alias analysis and
83 // load clustering may not complete in reasonable time. It is difficult to
84 // recognize and avoid this situation within each individual analysis, and
85 // future analyses are likely to have the same behavior. Limiting DAG width is
86 // the safe approach, and will be especially important with global DAGs.
87 //
88 // MaxParallelChains default is arbitrarily high to avoid affecting
89 // optimization, but could be lowered to improve compile time. Any ld-ld-st-st
90 // sequence over this should have been converted to llvm.memcpy by the
91 // frontend. It easy to induce this behavior with .ll code such as:
92 // %buffer = alloca [4096 x i8]
93 // %data = load [4096 x i8]* %argPtr
94 // store [4096 x i8] %data, [4096 x i8]* %buffer
95 static const unsigned MaxParallelChains = 64;
96
97 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, SDLoc DL,
98                                       const SDValue *Parts, unsigned NumParts,
99                                       MVT PartVT, EVT ValueVT, const Value *V);
100
101 /// getCopyFromParts - Create a value that contains the specified legal parts
102 /// combined into the value they represent.  If the parts combine to a type
103 /// larger then ValueVT then AssertOp can be used to specify whether the extra
104 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
105 /// (ISD::AssertSext).
106 static SDValue getCopyFromParts(SelectionDAG &DAG, SDLoc DL,
107                                 const SDValue *Parts,
108                                 unsigned NumParts, MVT PartVT, EVT ValueVT,
109                                 const Value *V,
110                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
111   if (ValueVT.isVector())
112     return getCopyFromPartsVector(DAG, DL, Parts, NumParts,
113                                   PartVT, ValueVT, V);
114
115   assert(NumParts > 0 && "No parts to assemble!");
116   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
117   SDValue Val = Parts[0];
118
119   if (NumParts > 1) {
120     // Assemble the value from multiple parts.
121     if (ValueVT.isInteger()) {
122       unsigned PartBits = PartVT.getSizeInBits();
123       unsigned ValueBits = ValueVT.getSizeInBits();
124
125       // Assemble the power of 2 part.
126       unsigned RoundParts = NumParts & (NumParts - 1) ?
127         1 << Log2_32(NumParts) : NumParts;
128       unsigned RoundBits = PartBits * RoundParts;
129       EVT RoundVT = RoundBits == ValueBits ?
130         ValueVT : EVT::getIntegerVT(*DAG.getContext(), RoundBits);
131       SDValue Lo, Hi;
132
133       EVT HalfVT = EVT::getIntegerVT(*DAG.getContext(), RoundBits/2);
134
135       if (RoundParts > 2) {
136         Lo = getCopyFromParts(DAG, DL, Parts, RoundParts / 2,
137                               PartVT, HalfVT, V);
138         Hi = getCopyFromParts(DAG, DL, Parts + RoundParts / 2,
139                               RoundParts / 2, PartVT, HalfVT, V);
140       } else {
141         Lo = DAG.getNode(ISD::BITCAST, DL, HalfVT, Parts[0]);
142         Hi = DAG.getNode(ISD::BITCAST, DL, HalfVT, Parts[1]);
143       }
144
145       if (TLI.isBigEndian())
146         std::swap(Lo, Hi);
147
148       Val = DAG.getNode(ISD::BUILD_PAIR, DL, RoundVT, Lo, Hi);
149
150       if (RoundParts < NumParts) {
151         // Assemble the trailing non-power-of-2 part.
152         unsigned OddParts = NumParts - RoundParts;
153         EVT OddVT = EVT::getIntegerVT(*DAG.getContext(), OddParts * PartBits);
154         Hi = getCopyFromParts(DAG, DL,
155                               Parts + RoundParts, OddParts, PartVT, OddVT, V);
156
157         // Combine the round and odd parts.
158         Lo = Val;
159         if (TLI.isBigEndian())
160           std::swap(Lo, Hi);
161         EVT TotalVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
162         Hi = DAG.getNode(ISD::ANY_EXTEND, DL, TotalVT, Hi);
163         Hi = DAG.getNode(ISD::SHL, DL, TotalVT, Hi,
164                          DAG.getConstant(Lo.getValueType().getSizeInBits(), DL,
165                                          TLI.getPointerTy()));
166         Lo = DAG.getNode(ISD::ZERO_EXTEND, DL, TotalVT, Lo);
167         Val = DAG.getNode(ISD::OR, DL, TotalVT, Lo, Hi);
168       }
169     } else if (PartVT.isFloatingPoint()) {
170       // FP split into multiple FP parts (for ppcf128)
171       assert(ValueVT == EVT(MVT::ppcf128) && PartVT == MVT::f64 &&
172              "Unexpected split");
173       SDValue Lo, Hi;
174       Lo = DAG.getNode(ISD::BITCAST, DL, EVT(MVT::f64), Parts[0]);
175       Hi = DAG.getNode(ISD::BITCAST, DL, EVT(MVT::f64), Parts[1]);
176       if (TLI.hasBigEndianPartOrdering(ValueVT))
177         std::swap(Lo, Hi);
178       Val = DAG.getNode(ISD::BUILD_PAIR, DL, ValueVT, Lo, Hi);
179     } else {
180       // FP split into integer parts (soft fp)
181       assert(ValueVT.isFloatingPoint() && PartVT.isInteger() &&
182              !PartVT.isVector() && "Unexpected split");
183       EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), ValueVT.getSizeInBits());
184       Val = getCopyFromParts(DAG, DL, Parts, NumParts, PartVT, IntVT, V);
185     }
186   }
187
188   // There is now one part, held in Val.  Correct it to match ValueVT.
189   EVT PartEVT = Val.getValueType();
190
191   if (PartEVT == ValueVT)
192     return Val;
193
194   if (PartEVT.isInteger() && ValueVT.isInteger()) {
195     if (ValueVT.bitsLT(PartEVT)) {
196       // For a truncate, see if we have any information to
197       // indicate whether the truncated bits will always be
198       // zero or sign-extension.
199       if (AssertOp != ISD::DELETED_NODE)
200         Val = DAG.getNode(AssertOp, DL, PartEVT, Val,
201                           DAG.getValueType(ValueVT));
202       return DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
203     }
204     return DAG.getNode(ISD::ANY_EXTEND, DL, ValueVT, Val);
205   }
206
207   if (PartEVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
208     // FP_ROUND's are always exact here.
209     if (ValueVT.bitsLT(Val.getValueType()))
210       return DAG.getNode(ISD::FP_ROUND, DL, ValueVT, Val,
211                          DAG.getTargetConstant(1, DL, TLI.getPointerTy()));
212
213     return DAG.getNode(ISD::FP_EXTEND, DL, ValueVT, Val);
214   }
215
216   if (PartEVT.getSizeInBits() == ValueVT.getSizeInBits())
217     return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
218
219   llvm_unreachable("Unknown mismatch!");
220 }
221
222 static void diagnosePossiblyInvalidConstraint(LLVMContext &Ctx, const Value *V,
223                                               const Twine &ErrMsg) {
224   const Instruction *I = dyn_cast_or_null<Instruction>(V);
225   if (!V)
226     return Ctx.emitError(ErrMsg);
227
228   const char *AsmError = ", possible invalid constraint for vector type";
229   if (const CallInst *CI = dyn_cast<CallInst>(I))
230     if (isa<InlineAsm>(CI->getCalledValue()))
231       return Ctx.emitError(I, ErrMsg + AsmError);
232
233   return Ctx.emitError(I, ErrMsg);
234 }
235
236 /// getCopyFromPartsVector - Create a value that contains the specified legal
237 /// parts combined into the value they represent.  If the parts combine to a
238 /// type larger then ValueVT then AssertOp can be used to specify whether the
239 /// extra bits are known to be zero (ISD::AssertZext) or sign extended from
240 /// ValueVT (ISD::AssertSext).
241 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, SDLoc DL,
242                                       const SDValue *Parts, unsigned NumParts,
243                                       MVT PartVT, EVT ValueVT, const Value *V) {
244   assert(ValueVT.isVector() && "Not a vector value");
245   assert(NumParts > 0 && "No parts to assemble!");
246   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
247   SDValue Val = Parts[0];
248
249   // Handle a multi-element vector.
250   if (NumParts > 1) {
251     EVT IntermediateVT;
252     MVT RegisterVT;
253     unsigned NumIntermediates;
254     unsigned NumRegs =
255     TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT, IntermediateVT,
256                                NumIntermediates, RegisterVT);
257     assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
258     NumParts = NumRegs; // Silence a compiler warning.
259     assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
260     assert(RegisterVT == Parts[0].getSimpleValueType() &&
261            "Part type doesn't match part!");
262
263     // Assemble the parts into intermediate operands.
264     SmallVector<SDValue, 8> Ops(NumIntermediates);
265     if (NumIntermediates == NumParts) {
266       // If the register was not expanded, truncate or copy the value,
267       // as appropriate.
268       for (unsigned i = 0; i != NumParts; ++i)
269         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i], 1,
270                                   PartVT, IntermediateVT, V);
271     } else if (NumParts > 0) {
272       // If the intermediate type was expanded, build the intermediate
273       // operands from the parts.
274       assert(NumParts % NumIntermediates == 0 &&
275              "Must expand into a divisible number of parts!");
276       unsigned Factor = NumParts / NumIntermediates;
277       for (unsigned i = 0; i != NumIntermediates; ++i)
278         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i * Factor], Factor,
279                                   PartVT, IntermediateVT, V);
280     }
281
282     // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the
283     // intermediate operands.
284     Val = DAG.getNode(IntermediateVT.isVector() ? ISD::CONCAT_VECTORS
285                                                 : ISD::BUILD_VECTOR,
286                       DL, ValueVT, Ops);
287   }
288
289   // There is now one part, held in Val.  Correct it to match ValueVT.
290   EVT PartEVT = Val.getValueType();
291
292   if (PartEVT == ValueVT)
293     return Val;
294
295   if (PartEVT.isVector()) {
296     // If the element type of the source/dest vectors are the same, but the
297     // parts vector has more elements than the value vector, then we have a
298     // vector widening case (e.g. <2 x float> -> <4 x float>).  Extract the
299     // elements we want.
300     if (PartEVT.getVectorElementType() == ValueVT.getVectorElementType()) {
301       assert(PartEVT.getVectorNumElements() > ValueVT.getVectorNumElements() &&
302              "Cannot narrow, it would be a lossy transformation");
303       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, ValueVT, Val,
304                          DAG.getConstant(0, DL, TLI.getVectorIdxTy()));
305     }
306
307     // Vector/Vector bitcast.
308     if (ValueVT.getSizeInBits() == PartEVT.getSizeInBits())
309       return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
310
311     assert(PartEVT.getVectorNumElements() == ValueVT.getVectorNumElements() &&
312       "Cannot handle this kind of promotion");
313     // Promoted vector extract
314     bool Smaller = ValueVT.bitsLE(PartEVT);
315     return DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
316                        DL, ValueVT, Val);
317
318   }
319
320   // Trivial bitcast if the types are the same size and the destination
321   // vector type is legal.
322   if (PartEVT.getSizeInBits() == ValueVT.getSizeInBits() &&
323       TLI.isTypeLegal(ValueVT))
324     return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
325
326   // Handle cases such as i8 -> <1 x i1>
327   if (ValueVT.getVectorNumElements() != 1) {
328     diagnosePossiblyInvalidConstraint(*DAG.getContext(), V,
329                                       "non-trivial scalar-to-vector conversion");
330     return DAG.getUNDEF(ValueVT);
331   }
332
333   if (ValueVT.getVectorNumElements() == 1 &&
334       ValueVT.getVectorElementType() != PartEVT) {
335     bool Smaller = ValueVT.bitsLE(PartEVT);
336     Val = DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
337                        DL, ValueVT.getScalarType(), Val);
338   }
339
340   return DAG.getNode(ISD::BUILD_VECTOR, DL, ValueVT, Val);
341 }
342
343 static void getCopyToPartsVector(SelectionDAG &DAG, SDLoc dl,
344                                  SDValue Val, SDValue *Parts, unsigned NumParts,
345                                  MVT PartVT, const Value *V);
346
347 /// getCopyToParts - Create a series of nodes that contain the specified value
348 /// split into legal parts.  If the parts contain more bits than Val, then, for
349 /// integers, ExtendKind can be used to specify how to generate the extra bits.
350 static void getCopyToParts(SelectionDAG &DAG, SDLoc DL,
351                            SDValue Val, SDValue *Parts, unsigned NumParts,
352                            MVT PartVT, const Value *V,
353                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
354   EVT ValueVT = Val.getValueType();
355
356   // Handle the vector case separately.
357   if (ValueVT.isVector())
358     return getCopyToPartsVector(DAG, DL, Val, Parts, NumParts, PartVT, V);
359
360   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
361   unsigned PartBits = PartVT.getSizeInBits();
362   unsigned OrigNumParts = NumParts;
363   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
364
365   if (NumParts == 0)
366     return;
367
368   assert(!ValueVT.isVector() && "Vector case handled elsewhere");
369   EVT PartEVT = PartVT;
370   if (PartEVT == ValueVT) {
371     assert(NumParts == 1 && "No-op copy with multiple parts!");
372     Parts[0] = Val;
373     return;
374   }
375
376   if (NumParts * PartBits > ValueVT.getSizeInBits()) {
377     // If the parts cover more bits than the value has, promote the value.
378     if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
379       assert(NumParts == 1 && "Do not know what to promote to!");
380       Val = DAG.getNode(ISD::FP_EXTEND, DL, PartVT, Val);
381     } else {
382       assert((PartVT.isInteger() || PartVT == MVT::x86mmx) &&
383              ValueVT.isInteger() &&
384              "Unknown mismatch!");
385       ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
386       Val = DAG.getNode(ExtendKind, DL, ValueVT, Val);
387       if (PartVT == MVT::x86mmx)
388         Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
389     }
390   } else if (PartBits == ValueVT.getSizeInBits()) {
391     // Different types of the same size.
392     assert(NumParts == 1 && PartEVT != ValueVT);
393     Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
394   } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
395     // If the parts cover less bits than value has, truncate the value.
396     assert((PartVT.isInteger() || PartVT == MVT::x86mmx) &&
397            ValueVT.isInteger() &&
398            "Unknown mismatch!");
399     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
400     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
401     if (PartVT == MVT::x86mmx)
402       Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
403   }
404
405   // The value may have changed - recompute ValueVT.
406   ValueVT = Val.getValueType();
407   assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
408          "Failed to tile the value with PartVT!");
409
410   if (NumParts == 1) {
411     if (PartEVT != ValueVT)
412       diagnosePossiblyInvalidConstraint(*DAG.getContext(), V,
413                                         "scalar-to-vector conversion failed");
414
415     Parts[0] = Val;
416     return;
417   }
418
419   // Expand the value into multiple parts.
420   if (NumParts & (NumParts - 1)) {
421     // The number of parts is not a power of 2.  Split off and copy the tail.
422     assert(PartVT.isInteger() && ValueVT.isInteger() &&
423            "Do not know what to expand to!");
424     unsigned RoundParts = 1 << Log2_32(NumParts);
425     unsigned RoundBits = RoundParts * PartBits;
426     unsigned OddParts = NumParts - RoundParts;
427     SDValue OddVal = DAG.getNode(ISD::SRL, DL, ValueVT, Val,
428                                  DAG.getIntPtrConstant(RoundBits, DL));
429     getCopyToParts(DAG, DL, OddVal, Parts + RoundParts, OddParts, PartVT, V);
430
431     if (TLI.isBigEndian())
432       // The odd parts were reversed by getCopyToParts - unreverse them.
433       std::reverse(Parts + RoundParts, Parts + NumParts);
434
435     NumParts = RoundParts;
436     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
437     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
438   }
439
440   // The number of parts is a power of 2.  Repeatedly bisect the value using
441   // EXTRACT_ELEMENT.
442   Parts[0] = DAG.getNode(ISD::BITCAST, DL,
443                          EVT::getIntegerVT(*DAG.getContext(),
444                                            ValueVT.getSizeInBits()),
445                          Val);
446
447   for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
448     for (unsigned i = 0; i < NumParts; i += StepSize) {
449       unsigned ThisBits = StepSize * PartBits / 2;
450       EVT ThisVT = EVT::getIntegerVT(*DAG.getContext(), ThisBits);
451       SDValue &Part0 = Parts[i];
452       SDValue &Part1 = Parts[i+StepSize/2];
453
454       Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
455                           ThisVT, Part0, DAG.getIntPtrConstant(1, DL));
456       Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
457                           ThisVT, Part0, DAG.getIntPtrConstant(0, DL));
458
459       if (ThisBits == PartBits && ThisVT != PartVT) {
460         Part0 = DAG.getNode(ISD::BITCAST, DL, PartVT, Part0);
461         Part1 = DAG.getNode(ISD::BITCAST, DL, PartVT, Part1);
462       }
463     }
464   }
465
466   if (TLI.isBigEndian())
467     std::reverse(Parts, Parts + OrigNumParts);
468 }
469
470
471 /// getCopyToPartsVector - Create a series of nodes that contain the specified
472 /// value split into legal parts.
473 static void getCopyToPartsVector(SelectionDAG &DAG, SDLoc DL,
474                                  SDValue Val, SDValue *Parts, unsigned NumParts,
475                                  MVT PartVT, const Value *V) {
476   EVT ValueVT = Val.getValueType();
477   assert(ValueVT.isVector() && "Not a vector");
478   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
479
480   if (NumParts == 1) {
481     EVT PartEVT = PartVT;
482     if (PartEVT == ValueVT) {
483       // Nothing to do.
484     } else if (PartVT.getSizeInBits() == ValueVT.getSizeInBits()) {
485       // Bitconvert vector->vector case.
486       Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
487     } else if (PartVT.isVector() &&
488                PartEVT.getVectorElementType() == ValueVT.getVectorElementType() &&
489                PartEVT.getVectorNumElements() > ValueVT.getVectorNumElements()) {
490       EVT ElementVT = PartVT.getVectorElementType();
491       // Vector widening case, e.g. <2 x float> -> <4 x float>.  Shuffle in
492       // undef elements.
493       SmallVector<SDValue, 16> Ops;
494       for (unsigned i = 0, e = ValueVT.getVectorNumElements(); i != e; ++i)
495         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
496                                   ElementVT, Val, DAG.getConstant(i, DL,
497                                                   TLI.getVectorIdxTy())));
498
499       for (unsigned i = ValueVT.getVectorNumElements(),
500            e = PartVT.getVectorNumElements(); i != e; ++i)
501         Ops.push_back(DAG.getUNDEF(ElementVT));
502
503       Val = DAG.getNode(ISD::BUILD_VECTOR, DL, PartVT, Ops);
504
505       // FIXME: Use CONCAT for 2x -> 4x.
506
507       //SDValue UndefElts = DAG.getUNDEF(VectorTy);
508       //Val = DAG.getNode(ISD::CONCAT_VECTORS, DL, PartVT, Val, UndefElts);
509     } else if (PartVT.isVector() &&
510                PartEVT.getVectorElementType().bitsGE(
511                  ValueVT.getVectorElementType()) &&
512                PartEVT.getVectorNumElements() == ValueVT.getVectorNumElements()) {
513
514       // Promoted vector extract
515       bool Smaller = PartEVT.bitsLE(ValueVT);
516       Val = DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
517                         DL, PartVT, Val);
518     } else{
519       // Vector -> scalar conversion.
520       assert(ValueVT.getVectorNumElements() == 1 &&
521              "Only trivial vector-to-scalar conversions should get here!");
522       Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
523                         PartVT, Val,
524                         DAG.getConstant(0, DL, TLI.getVectorIdxTy()));
525
526       bool Smaller = ValueVT.bitsLE(PartVT);
527       Val = DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
528                          DL, PartVT, Val);
529     }
530
531     Parts[0] = Val;
532     return;
533   }
534
535   // Handle a multi-element vector.
536   EVT IntermediateVT;
537   MVT RegisterVT;
538   unsigned NumIntermediates;
539   unsigned NumRegs = TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT,
540                                                 IntermediateVT,
541                                                 NumIntermediates, RegisterVT);
542   unsigned NumElements = ValueVT.getVectorNumElements();
543
544   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
545   NumParts = NumRegs; // Silence a compiler warning.
546   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
547
548   // Split the vector into intermediate operands.
549   SmallVector<SDValue, 8> Ops(NumIntermediates);
550   for (unsigned i = 0; i != NumIntermediates; ++i) {
551     if (IntermediateVT.isVector())
552       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL,
553                            IntermediateVT, Val,
554                    DAG.getConstant(i * (NumElements / NumIntermediates), DL,
555                                    TLI.getVectorIdxTy()));
556     else
557       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
558                            IntermediateVT, Val,
559                            DAG.getConstant(i, DL, TLI.getVectorIdxTy()));
560   }
561
562   // Split the intermediate operands into legal parts.
563   if (NumParts == NumIntermediates) {
564     // If the register was not expanded, promote or copy the value,
565     // as appropriate.
566     for (unsigned i = 0; i != NumParts; ++i)
567       getCopyToParts(DAG, DL, Ops[i], &Parts[i], 1, PartVT, V);
568   } else if (NumParts > 0) {
569     // If the intermediate type was expanded, split each the value into
570     // legal parts.
571     assert(NumIntermediates != 0 && "division by zero");
572     assert(NumParts % NumIntermediates == 0 &&
573            "Must expand into a divisible number of parts!");
574     unsigned Factor = NumParts / NumIntermediates;
575     for (unsigned i = 0; i != NumIntermediates; ++i)
576       getCopyToParts(DAG, DL, Ops[i], &Parts[i*Factor], Factor, PartVT, V);
577   }
578 }
579
580 RegsForValue::RegsForValue() {}
581
582 RegsForValue::RegsForValue(const SmallVector<unsigned, 4> &regs, MVT regvt,
583                            EVT valuevt)
584     : ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
585
586 RegsForValue::RegsForValue(LLVMContext &Context, const TargetLowering &tli,
587                            unsigned Reg, Type *Ty) {
588   ComputeValueVTs(tli, Ty, ValueVTs);
589
590   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
591     EVT ValueVT = ValueVTs[Value];
592     unsigned NumRegs = tli.getNumRegisters(Context, ValueVT);
593     MVT RegisterVT = tli.getRegisterType(Context, ValueVT);
594     for (unsigned i = 0; i != NumRegs; ++i)
595       Regs.push_back(Reg + i);
596     RegVTs.push_back(RegisterVT);
597     Reg += NumRegs;
598   }
599 }
600
601 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
602 /// this value and returns the result as a ValueVT value.  This uses
603 /// Chain/Flag as the input and updates them for the output Chain/Flag.
604 /// If the Flag pointer is NULL, no flag is used.
605 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
606                                       FunctionLoweringInfo &FuncInfo,
607                                       SDLoc dl,
608                                       SDValue &Chain, SDValue *Flag,
609                                       const Value *V) const {
610   // A Value with type {} or [0 x %t] needs no registers.
611   if (ValueVTs.empty())
612     return SDValue();
613
614   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
615
616   // Assemble the legal parts into the final values.
617   SmallVector<SDValue, 4> Values(ValueVTs.size());
618   SmallVector<SDValue, 8> Parts;
619   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
620     // Copy the legal parts from the registers.
621     EVT ValueVT = ValueVTs[Value];
622     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
623     MVT RegisterVT = RegVTs[Value];
624
625     Parts.resize(NumRegs);
626     for (unsigned i = 0; i != NumRegs; ++i) {
627       SDValue P;
628       if (!Flag) {
629         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
630       } else {
631         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
632         *Flag = P.getValue(2);
633       }
634
635       Chain = P.getValue(1);
636       Parts[i] = P;
637
638       // If the source register was virtual and if we know something about it,
639       // add an assert node.
640       if (!TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) ||
641           !RegisterVT.isInteger() || RegisterVT.isVector())
642         continue;
643
644       const FunctionLoweringInfo::LiveOutInfo *LOI =
645         FuncInfo.GetLiveOutRegInfo(Regs[Part+i]);
646       if (!LOI)
647         continue;
648
649       unsigned RegSize = RegisterVT.getSizeInBits();
650       unsigned NumSignBits = LOI->NumSignBits;
651       unsigned NumZeroBits = LOI->KnownZero.countLeadingOnes();
652
653       if (NumZeroBits == RegSize) {
654         // The current value is a zero.
655         // Explicitly express that as it would be easier for
656         // optimizations to kick in.
657         Parts[i] = DAG.getConstant(0, dl, RegisterVT);
658         continue;
659       }
660
661       // FIXME: We capture more information than the dag can represent.  For
662       // now, just use the tightest assertzext/assertsext possible.
663       bool isSExt = true;
664       EVT FromVT(MVT::Other);
665       if (NumSignBits == RegSize)
666         isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
667       else if (NumZeroBits >= RegSize-1)
668         isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
669       else if (NumSignBits > RegSize-8)
670         isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
671       else if (NumZeroBits >= RegSize-8)
672         isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
673       else if (NumSignBits > RegSize-16)
674         isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
675       else if (NumZeroBits >= RegSize-16)
676         isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
677       else if (NumSignBits > RegSize-32)
678         isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
679       else if (NumZeroBits >= RegSize-32)
680         isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
681       else
682         continue;
683
684       // Add an assertion node.
685       assert(FromVT != MVT::Other);
686       Parts[i] = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
687                              RegisterVT, P, DAG.getValueType(FromVT));
688     }
689
690     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
691                                      NumRegs, RegisterVT, ValueVT, V);
692     Part += NumRegs;
693     Parts.clear();
694   }
695
696   return DAG.getNode(ISD::MERGE_VALUES, dl, DAG.getVTList(ValueVTs), Values);
697 }
698
699 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
700 /// specified value into the registers specified by this object.  This uses
701 /// Chain/Flag as the input and updates them for the output Chain/Flag.
702 /// If the Flag pointer is NULL, no flag is used.
703 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, SDLoc dl,
704                                  SDValue &Chain, SDValue *Flag, const Value *V,
705                                  ISD::NodeType PreferredExtendType) const {
706   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
707   ISD::NodeType ExtendKind = PreferredExtendType;
708
709   // Get the list of the values's legal parts.
710   unsigned NumRegs = Regs.size();
711   SmallVector<SDValue, 8> Parts(NumRegs);
712   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
713     EVT ValueVT = ValueVTs[Value];
714     unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
715     MVT RegisterVT = RegVTs[Value];
716
717     if (ExtendKind == ISD::ANY_EXTEND && TLI.isZExtFree(Val, RegisterVT))
718       ExtendKind = ISD::ZERO_EXTEND;
719
720     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
721                    &Parts[Part], NumParts, RegisterVT, V, ExtendKind);
722     Part += NumParts;
723   }
724
725   // Copy the parts into the registers.
726   SmallVector<SDValue, 8> Chains(NumRegs);
727   for (unsigned i = 0; i != NumRegs; ++i) {
728     SDValue Part;
729     if (!Flag) {
730       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
731     } else {
732       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
733       *Flag = Part.getValue(1);
734     }
735
736     Chains[i] = Part.getValue(0);
737   }
738
739   if (NumRegs == 1 || Flag)
740     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
741     // flagged to it. That is the CopyToReg nodes and the user are considered
742     // a single scheduling unit. If we create a TokenFactor and return it as
743     // chain, then the TokenFactor is both a predecessor (operand) of the
744     // user as well as a successor (the TF operands are flagged to the user).
745     // c1, f1 = CopyToReg
746     // c2, f2 = CopyToReg
747     // c3     = TokenFactor c1, c2
748     // ...
749     //        = op c3, ..., f2
750     Chain = Chains[NumRegs-1];
751   else
752     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
753 }
754
755 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
756 /// operand list.  This adds the code marker and includes the number of
757 /// values added into it.
758 void RegsForValue::AddInlineAsmOperands(unsigned Code, bool HasMatching,
759                                         unsigned MatchingIdx, SDLoc dl,
760                                         SelectionDAG &DAG,
761                                         std::vector<SDValue> &Ops) const {
762   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
763
764   unsigned Flag = InlineAsm::getFlagWord(Code, Regs.size());
765   if (HasMatching)
766     Flag = InlineAsm::getFlagWordForMatchingOp(Flag, MatchingIdx);
767   else if (!Regs.empty() &&
768            TargetRegisterInfo::isVirtualRegister(Regs.front())) {
769     // Put the register class of the virtual registers in the flag word.  That
770     // way, later passes can recompute register class constraints for inline
771     // assembly as well as normal instructions.
772     // Don't do this for tied operands that can use the regclass information
773     // from the def.
774     const MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
775     const TargetRegisterClass *RC = MRI.getRegClass(Regs.front());
776     Flag = InlineAsm::getFlagWordForRegClass(Flag, RC->getID());
777   }
778
779   SDValue Res = DAG.getTargetConstant(Flag, dl, MVT::i32);
780   Ops.push_back(Res);
781
782   unsigned SP = TLI.getStackPointerRegisterToSaveRestore();
783   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
784     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVTs[Value]);
785     MVT RegisterVT = RegVTs[Value];
786     for (unsigned i = 0; i != NumRegs; ++i) {
787       assert(Reg < Regs.size() && "Mismatch in # registers expected");
788       unsigned TheReg = Regs[Reg++];
789       Ops.push_back(DAG.getRegister(TheReg, RegisterVT));
790
791       if (TheReg == SP && Code == InlineAsm::Kind_Clobber) {
792         // If we clobbered the stack pointer, MFI should know about it.
793         assert(DAG.getMachineFunction().getFrameInfo()->
794             hasInlineAsmWithSPAdjust());
795       }
796     }
797   }
798 }
799
800 void SelectionDAGBuilder::init(GCFunctionInfo *gfi, AliasAnalysis &aa,
801                                const TargetLibraryInfo *li) {
802   AA = &aa;
803   GFI = gfi;
804   LibInfo = li;
805   DL = DAG.getTarget().getDataLayout();
806   Context = DAG.getContext();
807   LPadToCallSiteMap.clear();
808 }
809
810 /// clear - Clear out the current SelectionDAG and the associated
811 /// state and prepare this SelectionDAGBuilder object to be used
812 /// for a new block. This doesn't clear out information about
813 /// additional blocks that are needed to complete switch lowering
814 /// or PHI node updating; that information is cleared out as it is
815 /// consumed.
816 void SelectionDAGBuilder::clear() {
817   NodeMap.clear();
818   UnusedArgNodeMap.clear();
819   PendingLoads.clear();
820   PendingExports.clear();
821   CurInst = nullptr;
822   HasTailCall = false;
823   SDNodeOrder = LowestSDNodeOrder;
824   StatepointLowering.clear();
825 }
826
827 /// clearDanglingDebugInfo - Clear the dangling debug information
828 /// map. This function is separated from the clear so that debug
829 /// information that is dangling in a basic block can be properly
830 /// resolved in a different basic block. This allows the
831 /// SelectionDAG to resolve dangling debug information attached
832 /// to PHI nodes.
833 void SelectionDAGBuilder::clearDanglingDebugInfo() {
834   DanglingDebugInfoMap.clear();
835 }
836
837 /// getRoot - Return the current virtual root of the Selection DAG,
838 /// flushing any PendingLoad items. This must be done before emitting
839 /// a store or any other node that may need to be ordered after any
840 /// prior load instructions.
841 ///
842 SDValue SelectionDAGBuilder::getRoot() {
843   if (PendingLoads.empty())
844     return DAG.getRoot();
845
846   if (PendingLoads.size() == 1) {
847     SDValue Root = PendingLoads[0];
848     DAG.setRoot(Root);
849     PendingLoads.clear();
850     return Root;
851   }
852
853   // Otherwise, we have to make a token factor node.
854   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
855                              PendingLoads);
856   PendingLoads.clear();
857   DAG.setRoot(Root);
858   return Root;
859 }
860
861 /// getControlRoot - Similar to getRoot, but instead of flushing all the
862 /// PendingLoad items, flush all the PendingExports items. It is necessary
863 /// to do this before emitting a terminator instruction.
864 ///
865 SDValue SelectionDAGBuilder::getControlRoot() {
866   SDValue Root = DAG.getRoot();
867
868   if (PendingExports.empty())
869     return Root;
870
871   // Turn all of the CopyToReg chains into one factored node.
872   if (Root.getOpcode() != ISD::EntryToken) {
873     unsigned i = 0, e = PendingExports.size();
874     for (; i != e; ++i) {
875       assert(PendingExports[i].getNode()->getNumOperands() > 1);
876       if (PendingExports[i].getNode()->getOperand(0) == Root)
877         break;  // Don't add the root if we already indirectly depend on it.
878     }
879
880     if (i == e)
881       PendingExports.push_back(Root);
882   }
883
884   Root = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
885                      PendingExports);
886   PendingExports.clear();
887   DAG.setRoot(Root);
888   return Root;
889 }
890
891 void SelectionDAGBuilder::visit(const Instruction &I) {
892   // Set up outgoing PHI node register values before emitting the terminator.
893   if (isa<TerminatorInst>(&I))
894     HandlePHINodesInSuccessorBlocks(I.getParent());
895
896   ++SDNodeOrder;
897
898   CurInst = &I;
899
900   visit(I.getOpcode(), I);
901
902   if (!isa<TerminatorInst>(&I) && !HasTailCall)
903     CopyToExportRegsIfNeeded(&I);
904
905   CurInst = nullptr;
906 }
907
908 void SelectionDAGBuilder::visitPHI(const PHINode &) {
909   llvm_unreachable("SelectionDAGBuilder shouldn't visit PHI nodes!");
910 }
911
912 void SelectionDAGBuilder::visit(unsigned Opcode, const User &I) {
913   // Note: this doesn't use InstVisitor, because it has to work with
914   // ConstantExpr's in addition to instructions.
915   switch (Opcode) {
916   default: llvm_unreachable("Unknown instruction type encountered!");
917     // Build the switch statement using the Instruction.def file.
918 #define HANDLE_INST(NUM, OPCODE, CLASS) \
919     case Instruction::OPCODE: visit##OPCODE((const CLASS&)I); break;
920 #include "llvm/IR/Instruction.def"
921   }
922 }
923
924 // resolveDanglingDebugInfo - if we saw an earlier dbg_value referring to V,
925 // generate the debug data structures now that we've seen its definition.
926 void SelectionDAGBuilder::resolveDanglingDebugInfo(const Value *V,
927                                                    SDValue Val) {
928   DanglingDebugInfo &DDI = DanglingDebugInfoMap[V];
929   if (DDI.getDI()) {
930     const DbgValueInst *DI = DDI.getDI();
931     DebugLoc dl = DDI.getdl();
932     unsigned DbgSDNodeOrder = DDI.getSDNodeOrder();
933     DILocalVariable *Variable = DI->getVariable();
934     DIExpression *Expr = DI->getExpression();
935     assert(Variable->isValidLocationForIntrinsic(dl) &&
936            "Expected inlined-at fields to agree");
937     uint64_t Offset = DI->getOffset();
938     // A dbg.value for an alloca is always indirect.
939     bool IsIndirect = isa<AllocaInst>(V) || Offset != 0;
940     SDDbgValue *SDV;
941     if (Val.getNode()) {
942       if (!EmitFuncArgumentDbgValue(V, Variable, Expr, dl, Offset, IsIndirect,
943                                     Val)) {
944         SDV = DAG.getDbgValue(Variable, Expr, Val.getNode(), Val.getResNo(),
945                               IsIndirect, Offset, dl, DbgSDNodeOrder);
946         DAG.AddDbgValue(SDV, Val.getNode(), false);
947       }
948     } else
949       DEBUG(dbgs() << "Dropping debug info for " << *DI << "\n");
950     DanglingDebugInfoMap[V] = DanglingDebugInfo();
951   }
952 }
953
954 /// getCopyFromRegs - If there was virtual register allocated for the value V
955 /// emit CopyFromReg of the specified type Ty. Return empty SDValue() otherwise.
956 SDValue SelectionDAGBuilder::getCopyFromRegs(const Value *V, Type *Ty) {
957   DenseMap<const Value *, unsigned>::iterator It = FuncInfo.ValueMap.find(V);
958   SDValue Result;
959
960   if (It != FuncInfo.ValueMap.end()) {
961     unsigned InReg = It->second;
962     RegsForValue RFV(*DAG.getContext(), DAG.getTargetLoweringInfo(), InReg,
963                      Ty);
964     SDValue Chain = DAG.getEntryNode();
965     Result = RFV.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(), Chain, nullptr, V);
966     resolveDanglingDebugInfo(V, Result);
967   }
968
969   return Result;
970 }
971
972 /// getValue - Return an SDValue for the given Value.
973 SDValue SelectionDAGBuilder::getValue(const Value *V) {
974   // If we already have an SDValue for this value, use it. It's important
975   // to do this first, so that we don't create a CopyFromReg if we already
976   // have a regular SDValue.
977   SDValue &N = NodeMap[V];
978   if (N.getNode()) return N;
979
980   // If there's a virtual register allocated and initialized for this
981   // value, use it.
982   SDValue copyFromReg = getCopyFromRegs(V, V->getType());
983   if (copyFromReg.getNode()) {
984     return copyFromReg;
985   }
986
987   // Otherwise create a new SDValue and remember it.
988   SDValue Val = getValueImpl(V);
989   NodeMap[V] = Val;
990   resolveDanglingDebugInfo(V, Val);
991   return Val;
992 }
993
994 // Return true if SDValue exists for the given Value
995 bool SelectionDAGBuilder::findValue(const Value *V) const {
996   return (NodeMap.find(V) != NodeMap.end()) ||
997     (FuncInfo.ValueMap.find(V) != FuncInfo.ValueMap.end());
998 }
999
1000 /// getNonRegisterValue - Return an SDValue for the given Value, but
1001 /// don't look in FuncInfo.ValueMap for a virtual register.
1002 SDValue SelectionDAGBuilder::getNonRegisterValue(const Value *V) {
1003   // If we already have an SDValue for this value, use it.
1004   SDValue &N = NodeMap[V];
1005   if (N.getNode()) return N;
1006
1007   // Otherwise create a new SDValue and remember it.
1008   SDValue Val = getValueImpl(V);
1009   NodeMap[V] = Val;
1010   resolveDanglingDebugInfo(V, Val);
1011   return Val;
1012 }
1013
1014 /// getValueImpl - Helper function for getValue and getNonRegisterValue.
1015 /// Create an SDValue for the given value.
1016 SDValue SelectionDAGBuilder::getValueImpl(const Value *V) {
1017   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1018
1019   if (const Constant *C = dyn_cast<Constant>(V)) {
1020     EVT VT = TLI.getValueType(V->getType(), true);
1021
1022     if (const ConstantInt *CI = dyn_cast<ConstantInt>(C))
1023       return DAG.getConstant(*CI, getCurSDLoc(), VT);
1024
1025     if (const GlobalValue *GV = dyn_cast<GlobalValue>(C))
1026       return DAG.getGlobalAddress(GV, getCurSDLoc(), VT);
1027
1028     if (isa<ConstantPointerNull>(C)) {
1029       unsigned AS = V->getType()->getPointerAddressSpace();
1030       return DAG.getConstant(0, getCurSDLoc(), TLI.getPointerTy(AS));
1031     }
1032
1033     if (const ConstantFP *CFP = dyn_cast<ConstantFP>(C))
1034       return DAG.getConstantFP(*CFP, getCurSDLoc(), VT);
1035
1036     if (isa<UndefValue>(C) && !V->getType()->isAggregateType())
1037       return DAG.getUNDEF(VT);
1038
1039     if (const ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
1040       visit(CE->getOpcode(), *CE);
1041       SDValue N1 = NodeMap[V];
1042       assert(N1.getNode() && "visit didn't populate the NodeMap!");
1043       return N1;
1044     }
1045
1046     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
1047       SmallVector<SDValue, 4> Constants;
1048       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
1049            OI != OE; ++OI) {
1050         SDNode *Val = getValue(*OI).getNode();
1051         // If the operand is an empty aggregate, there are no values.
1052         if (!Val) continue;
1053         // Add each leaf value from the operand to the Constants list
1054         // to form a flattened list of all the values.
1055         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
1056           Constants.push_back(SDValue(Val, i));
1057       }
1058
1059       return DAG.getMergeValues(Constants, getCurSDLoc());
1060     }
1061
1062     if (const ConstantDataSequential *CDS =
1063           dyn_cast<ConstantDataSequential>(C)) {
1064       SmallVector<SDValue, 4> Ops;
1065       for (unsigned i = 0, e = CDS->getNumElements(); i != e; ++i) {
1066         SDNode *Val = getValue(CDS->getElementAsConstant(i)).getNode();
1067         // Add each leaf value from the operand to the Constants list
1068         // to form a flattened list of all the values.
1069         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
1070           Ops.push_back(SDValue(Val, i));
1071       }
1072
1073       if (isa<ArrayType>(CDS->getType()))
1074         return DAG.getMergeValues(Ops, getCurSDLoc());
1075       return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurSDLoc(),
1076                                       VT, Ops);
1077     }
1078
1079     if (C->getType()->isStructTy() || C->getType()->isArrayTy()) {
1080       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
1081              "Unknown struct or array constant!");
1082
1083       SmallVector<EVT, 4> ValueVTs;
1084       ComputeValueVTs(TLI, C->getType(), ValueVTs);
1085       unsigned NumElts = ValueVTs.size();
1086       if (NumElts == 0)
1087         return SDValue(); // empty struct
1088       SmallVector<SDValue, 4> Constants(NumElts);
1089       for (unsigned i = 0; i != NumElts; ++i) {
1090         EVT EltVT = ValueVTs[i];
1091         if (isa<UndefValue>(C))
1092           Constants[i] = DAG.getUNDEF(EltVT);
1093         else if (EltVT.isFloatingPoint())
1094           Constants[i] = DAG.getConstantFP(0, getCurSDLoc(), EltVT);
1095         else
1096           Constants[i] = DAG.getConstant(0, getCurSDLoc(), EltVT);
1097       }
1098
1099       return DAG.getMergeValues(Constants, getCurSDLoc());
1100     }
1101
1102     if (const BlockAddress *BA = dyn_cast<BlockAddress>(C))
1103       return DAG.getBlockAddress(BA, VT);
1104
1105     VectorType *VecTy = cast<VectorType>(V->getType());
1106     unsigned NumElements = VecTy->getNumElements();
1107
1108     // Now that we know the number and type of the elements, get that number of
1109     // elements into the Ops array based on what kind of constant it is.
1110     SmallVector<SDValue, 16> Ops;
1111     if (const ConstantVector *CV = dyn_cast<ConstantVector>(C)) {
1112       for (unsigned i = 0; i != NumElements; ++i)
1113         Ops.push_back(getValue(CV->getOperand(i)));
1114     } else {
1115       assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
1116       EVT EltVT = TLI.getValueType(VecTy->getElementType());
1117
1118       SDValue Op;
1119       if (EltVT.isFloatingPoint())
1120         Op = DAG.getConstantFP(0, getCurSDLoc(), EltVT);
1121       else
1122         Op = DAG.getConstant(0, getCurSDLoc(), EltVT);
1123       Ops.assign(NumElements, Op);
1124     }
1125
1126     // Create a BUILD_VECTOR node.
1127     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurSDLoc(), VT, Ops);
1128   }
1129
1130   // If this is a static alloca, generate it as the frameindex instead of
1131   // computation.
1132   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
1133     DenseMap<const AllocaInst*, int>::iterator SI =
1134       FuncInfo.StaticAllocaMap.find(AI);
1135     if (SI != FuncInfo.StaticAllocaMap.end())
1136       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
1137   }
1138
1139   // If this is an instruction which fast-isel has deferred, select it now.
1140   if (const Instruction *Inst = dyn_cast<Instruction>(V)) {
1141     unsigned InReg = FuncInfo.InitializeRegForValue(Inst);
1142     RegsForValue RFV(*DAG.getContext(), TLI, InReg, Inst->getType());
1143     SDValue Chain = DAG.getEntryNode();
1144     return RFV.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(), Chain, nullptr, V);
1145   }
1146
1147   llvm_unreachable("Can't get register for value!");
1148 }
1149
1150 void SelectionDAGBuilder::visitRet(const ReturnInst &I) {
1151   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1152   SDValue Chain = getControlRoot();
1153   SmallVector<ISD::OutputArg, 8> Outs;
1154   SmallVector<SDValue, 8> OutVals;
1155
1156   if (!FuncInfo.CanLowerReturn) {
1157     unsigned DemoteReg = FuncInfo.DemoteRegister;
1158     const Function *F = I.getParent()->getParent();
1159
1160     // Emit a store of the return value through the virtual register.
1161     // Leave Outs empty so that LowerReturn won't try to load return
1162     // registers the usual way.
1163     SmallVector<EVT, 1> PtrValueVTs;
1164     ComputeValueVTs(TLI, PointerType::getUnqual(F->getReturnType()),
1165                     PtrValueVTs);
1166
1167     SDValue RetPtr = DAG.getRegister(DemoteReg, PtrValueVTs[0]);
1168     SDValue RetOp = getValue(I.getOperand(0));
1169
1170     SmallVector<EVT, 4> ValueVTs;
1171     SmallVector<uint64_t, 4> Offsets;
1172     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs, &Offsets);
1173     unsigned NumValues = ValueVTs.size();
1174
1175     SmallVector<SDValue, 4> Chains(NumValues);
1176     for (unsigned i = 0; i != NumValues; ++i) {
1177       SDValue Add = DAG.getNode(ISD::ADD, getCurSDLoc(),
1178                                 RetPtr.getValueType(), RetPtr,
1179                                 DAG.getIntPtrConstant(Offsets[i],
1180                                                       getCurSDLoc()));
1181       Chains[i] =
1182         DAG.getStore(Chain, getCurSDLoc(),
1183                      SDValue(RetOp.getNode(), RetOp.getResNo() + i),
1184                      // FIXME: better loc info would be nice.
1185                      Add, MachinePointerInfo(), false, false, 0);
1186     }
1187
1188     Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(),
1189                         MVT::Other, Chains);
1190   } else if (I.getNumOperands() != 0) {
1191     SmallVector<EVT, 4> ValueVTs;
1192     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs);
1193     unsigned NumValues = ValueVTs.size();
1194     if (NumValues) {
1195       SDValue RetOp = getValue(I.getOperand(0));
1196
1197       const Function *F = I.getParent()->getParent();
1198
1199       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
1200       if (F->getAttributes().hasAttribute(AttributeSet::ReturnIndex,
1201                                           Attribute::SExt))
1202         ExtendKind = ISD::SIGN_EXTEND;
1203       else if (F->getAttributes().hasAttribute(AttributeSet::ReturnIndex,
1204                                                Attribute::ZExt))
1205         ExtendKind = ISD::ZERO_EXTEND;
1206
1207       LLVMContext &Context = F->getContext();
1208       bool RetInReg = F->getAttributes().hasAttribute(AttributeSet::ReturnIndex,
1209                                                       Attribute::InReg);
1210
1211       for (unsigned j = 0; j != NumValues; ++j) {
1212         EVT VT = ValueVTs[j];
1213
1214         if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger())
1215           VT = TLI.getTypeForExtArgOrReturn(Context, VT, ExtendKind);
1216
1217         unsigned NumParts = TLI.getNumRegisters(Context, VT);
1218         MVT PartVT = TLI.getRegisterType(Context, VT);
1219         SmallVector<SDValue, 4> Parts(NumParts);
1220         getCopyToParts(DAG, getCurSDLoc(),
1221                        SDValue(RetOp.getNode(), RetOp.getResNo() + j),
1222                        &Parts[0], NumParts, PartVT, &I, ExtendKind);
1223
1224         // 'inreg' on function refers to return value
1225         ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1226         if (RetInReg)
1227           Flags.setInReg();
1228
1229         // Propagate extension type if any
1230         if (ExtendKind == ISD::SIGN_EXTEND)
1231           Flags.setSExt();
1232         else if (ExtendKind == ISD::ZERO_EXTEND)
1233           Flags.setZExt();
1234
1235         for (unsigned i = 0; i < NumParts; ++i) {
1236           Outs.push_back(ISD::OutputArg(Flags, Parts[i].getValueType(),
1237                                         VT, /*isfixed=*/true, 0, 0));
1238           OutVals.push_back(Parts[i]);
1239         }
1240       }
1241     }
1242   }
1243
1244   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
1245   CallingConv::ID CallConv =
1246     DAG.getMachineFunction().getFunction()->getCallingConv();
1247   Chain = DAG.getTargetLoweringInfo().LowerReturn(
1248       Chain, CallConv, isVarArg, Outs, OutVals, getCurSDLoc(), DAG);
1249
1250   // Verify that the target's LowerReturn behaved as expected.
1251   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
1252          "LowerReturn didn't return a valid chain!");
1253
1254   // Update the DAG with the new chain value resulting from return lowering.
1255   DAG.setRoot(Chain);
1256 }
1257
1258 /// CopyToExportRegsIfNeeded - If the given value has virtual registers
1259 /// created for it, emit nodes to copy the value into the virtual
1260 /// registers.
1261 void SelectionDAGBuilder::CopyToExportRegsIfNeeded(const Value *V) {
1262   // Skip empty types
1263   if (V->getType()->isEmptyTy())
1264     return;
1265
1266   DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
1267   if (VMI != FuncInfo.ValueMap.end()) {
1268     assert(!V->use_empty() && "Unused value assigned virtual registers!");
1269     CopyValueToVirtualRegister(V, VMI->second);
1270   }
1271 }
1272
1273 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1274 /// the current basic block, add it to ValueMap now so that we'll get a
1275 /// CopyTo/FromReg.
1276 void SelectionDAGBuilder::ExportFromCurrentBlock(const Value *V) {
1277   // No need to export constants.
1278   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1279
1280   // Already exported?
1281   if (FuncInfo.isExportedInst(V)) return;
1282
1283   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1284   CopyValueToVirtualRegister(V, Reg);
1285 }
1286
1287 bool SelectionDAGBuilder::isExportableFromCurrentBlock(const Value *V,
1288                                                      const BasicBlock *FromBB) {
1289   // The operands of the setcc have to be in this block.  We don't know
1290   // how to export them from some other block.
1291   if (const Instruction *VI = dyn_cast<Instruction>(V)) {
1292     // Can export from current BB.
1293     if (VI->getParent() == FromBB)
1294       return true;
1295
1296     // Is already exported, noop.
1297     return FuncInfo.isExportedInst(V);
1298   }
1299
1300   // If this is an argument, we can export it if the BB is the entry block or
1301   // if it is already exported.
1302   if (isa<Argument>(V)) {
1303     if (FromBB == &FromBB->getParent()->getEntryBlock())
1304       return true;
1305
1306     // Otherwise, can only export this if it is already exported.
1307     return FuncInfo.isExportedInst(V);
1308   }
1309
1310   // Otherwise, constants can always be exported.
1311   return true;
1312 }
1313
1314 /// Return branch probability calculated by BranchProbabilityInfo for IR blocks.
1315 uint32_t SelectionDAGBuilder::getEdgeWeight(const MachineBasicBlock *Src,
1316                                             const MachineBasicBlock *Dst) const {
1317   BranchProbabilityInfo *BPI = FuncInfo.BPI;
1318   if (!BPI)
1319     return 0;
1320   const BasicBlock *SrcBB = Src->getBasicBlock();
1321   const BasicBlock *DstBB = Dst->getBasicBlock();
1322   return BPI->getEdgeWeight(SrcBB, DstBB);
1323 }
1324
1325 void SelectionDAGBuilder::
1326 addSuccessorWithWeight(MachineBasicBlock *Src, MachineBasicBlock *Dst,
1327                        uint32_t Weight /* = 0 */) {
1328   if (!Weight)
1329     Weight = getEdgeWeight(Src, Dst);
1330   Src->addSuccessor(Dst, Weight);
1331 }
1332
1333
1334 static bool InBlock(const Value *V, const BasicBlock *BB) {
1335   if (const Instruction *I = dyn_cast<Instruction>(V))
1336     return I->getParent() == BB;
1337   return true;
1338 }
1339
1340 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1341 /// This function emits a branch and is used at the leaves of an OR or an
1342 /// AND operator tree.
1343 ///
1344 void
1345 SelectionDAGBuilder::EmitBranchForMergedCondition(const Value *Cond,
1346                                                   MachineBasicBlock *TBB,
1347                                                   MachineBasicBlock *FBB,
1348                                                   MachineBasicBlock *CurBB,
1349                                                   MachineBasicBlock *SwitchBB,
1350                                                   uint32_t TWeight,
1351                                                   uint32_t FWeight) {
1352   const BasicBlock *BB = CurBB->getBasicBlock();
1353
1354   // If the leaf of the tree is a comparison, merge the condition into
1355   // the caseblock.
1356   if (const CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1357     // The operands of the cmp have to be in this block.  We don't know
1358     // how to export them from some other block.  If this is the first block
1359     // of the sequence, no exporting is needed.
1360     if (CurBB == SwitchBB ||
1361         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1362          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1363       ISD::CondCode Condition;
1364       if (const ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1365         Condition = getICmpCondCode(IC->getPredicate());
1366       } else if (const FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1367         Condition = getFCmpCondCode(FC->getPredicate());
1368         if (TM.Options.NoNaNsFPMath)
1369           Condition = getFCmpCodeWithoutNaN(Condition);
1370       } else {
1371         (void)Condition; // silence warning.
1372         llvm_unreachable("Unknown compare instruction");
1373       }
1374
1375       CaseBlock CB(Condition, BOp->getOperand(0), BOp->getOperand(1), nullptr,
1376                    TBB, FBB, CurBB, TWeight, FWeight);
1377       SwitchCases.push_back(CB);
1378       return;
1379     }
1380   }
1381
1382   // Create a CaseBlock record representing this branch.
1383   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(*DAG.getContext()),
1384                nullptr, TBB, FBB, CurBB, TWeight, FWeight);
1385   SwitchCases.push_back(CB);
1386 }
1387
1388 /// Scale down both weights to fit into uint32_t.
1389 static void ScaleWeights(uint64_t &NewTrue, uint64_t &NewFalse) {
1390   uint64_t NewMax = (NewTrue > NewFalse) ? NewTrue : NewFalse;
1391   uint32_t Scale = (NewMax / UINT32_MAX) + 1;
1392   NewTrue = NewTrue / Scale;
1393   NewFalse = NewFalse / Scale;
1394 }
1395
1396 /// FindMergedConditions - If Cond is an expression like
1397 void SelectionDAGBuilder::FindMergedConditions(const Value *Cond,
1398                                                MachineBasicBlock *TBB,
1399                                                MachineBasicBlock *FBB,
1400                                                MachineBasicBlock *CurBB,
1401                                                MachineBasicBlock *SwitchBB,
1402                                                unsigned Opc, uint32_t TWeight,
1403                                                uint32_t FWeight) {
1404   // If this node is not part of the or/and tree, emit it as a branch.
1405   const Instruction *BOp = dyn_cast<Instruction>(Cond);
1406   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1407       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1408       BOp->getParent() != CurBB->getBasicBlock() ||
1409       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1410       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1411     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB, SwitchBB,
1412                                  TWeight, FWeight);
1413     return;
1414   }
1415
1416   //  Create TmpBB after CurBB.
1417   MachineFunction::iterator BBI = CurBB;
1418   MachineFunction &MF = DAG.getMachineFunction();
1419   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1420   CurBB->getParent()->insert(++BBI, TmpBB);
1421
1422   if (Opc == Instruction::Or) {
1423     // Codegen X | Y as:
1424     // BB1:
1425     //   jmp_if_X TBB
1426     //   jmp TmpBB
1427     // TmpBB:
1428     //   jmp_if_Y TBB
1429     //   jmp FBB
1430     //
1431
1432     // We have flexibility in setting Prob for BB1 and Prob for TmpBB.
1433     // The requirement is that
1434     //   TrueProb for BB1 + (FalseProb for BB1 * TrueProb for TmpBB)
1435     //     = TrueProb for orignal BB.
1436     // Assuming the orignal weights are A and B, one choice is to set BB1's
1437     // weights to A and A+2B, and set TmpBB's weights to A and 2B. This choice
1438     // assumes that
1439     //   TrueProb for BB1 == FalseProb for BB1 * TrueProb for TmpBB.
1440     // Another choice is to assume TrueProb for BB1 equals to TrueProb for
1441     // TmpBB, but the math is more complicated.
1442
1443     uint64_t NewTrueWeight = TWeight;
1444     uint64_t NewFalseWeight = (uint64_t)TWeight + 2 * (uint64_t)FWeight;
1445     ScaleWeights(NewTrueWeight, NewFalseWeight);
1446     // Emit the LHS condition.
1447     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, SwitchBB, Opc,
1448                          NewTrueWeight, NewFalseWeight);
1449
1450     NewTrueWeight = TWeight;
1451     NewFalseWeight = 2 * (uint64_t)FWeight;
1452     ScaleWeights(NewTrueWeight, NewFalseWeight);
1453     // Emit the RHS condition into TmpBB.
1454     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc,
1455                          NewTrueWeight, NewFalseWeight);
1456   } else {
1457     assert(Opc == Instruction::And && "Unknown merge op!");
1458     // Codegen X & Y as:
1459     // BB1:
1460     //   jmp_if_X TmpBB
1461     //   jmp FBB
1462     // TmpBB:
1463     //   jmp_if_Y TBB
1464     //   jmp FBB
1465     //
1466     //  This requires creation of TmpBB after CurBB.
1467
1468     // We have flexibility in setting Prob for BB1 and Prob for TmpBB.
1469     // The requirement is that
1470     //   FalseProb for BB1 + (TrueProb for BB1 * FalseProb for TmpBB)
1471     //     = FalseProb for orignal BB.
1472     // Assuming the orignal weights are A and B, one choice is to set BB1's
1473     // weights to 2A+B and B, and set TmpBB's weights to 2A and B. This choice
1474     // assumes that
1475     //   FalseProb for BB1 == TrueProb for BB1 * FalseProb for TmpBB.
1476
1477     uint64_t NewTrueWeight = 2 * (uint64_t)TWeight + (uint64_t)FWeight;
1478     uint64_t NewFalseWeight = FWeight;
1479     ScaleWeights(NewTrueWeight, NewFalseWeight);
1480     // Emit the LHS condition.
1481     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, SwitchBB, Opc,
1482                          NewTrueWeight, NewFalseWeight);
1483
1484     NewTrueWeight = 2 * (uint64_t)TWeight;
1485     NewFalseWeight = FWeight;
1486     ScaleWeights(NewTrueWeight, NewFalseWeight);
1487     // Emit the RHS condition into TmpBB.
1488     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc,
1489                          NewTrueWeight, NewFalseWeight);
1490   }
1491 }
1492
1493 /// If the set of cases should be emitted as a series of branches, return true.
1494 /// If we should emit this as a bunch of and/or'd together conditions, return
1495 /// false.
1496 bool
1497 SelectionDAGBuilder::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases) {
1498   if (Cases.size() != 2) return true;
1499
1500   // If this is two comparisons of the same values or'd or and'd together, they
1501   // will get folded into a single comparison, so don't emit two blocks.
1502   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1503        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1504       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1505        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1506     return false;
1507   }
1508
1509   // Handle: (X != null) | (Y != null) --> (X|Y) != 0
1510   // Handle: (X == null) & (Y == null) --> (X|Y) == 0
1511   if (Cases[0].CmpRHS == Cases[1].CmpRHS &&
1512       Cases[0].CC == Cases[1].CC &&
1513       isa<Constant>(Cases[0].CmpRHS) &&
1514       cast<Constant>(Cases[0].CmpRHS)->isNullValue()) {
1515     if (Cases[0].CC == ISD::SETEQ && Cases[0].TrueBB == Cases[1].ThisBB)
1516       return false;
1517     if (Cases[0].CC == ISD::SETNE && Cases[0].FalseBB == Cases[1].ThisBB)
1518       return false;
1519   }
1520
1521   return true;
1522 }
1523
1524 void SelectionDAGBuilder::visitBr(const BranchInst &I) {
1525   MachineBasicBlock *BrMBB = FuncInfo.MBB;
1526
1527   // Update machine-CFG edges.
1528   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1529
1530   if (I.isUnconditional()) {
1531     // Update machine-CFG edges.
1532     BrMBB->addSuccessor(Succ0MBB);
1533
1534     // If this is not a fall-through branch or optimizations are switched off,
1535     // emit the branch.
1536     if (Succ0MBB != NextBlock(BrMBB) || TM.getOptLevel() == CodeGenOpt::None)
1537       DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(),
1538                               MVT::Other, getControlRoot(),
1539                               DAG.getBasicBlock(Succ0MBB)));
1540
1541     return;
1542   }
1543
1544   // If this condition is one of the special cases we handle, do special stuff
1545   // now.
1546   const Value *CondVal = I.getCondition();
1547   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1548
1549   // If this is a series of conditions that are or'd or and'd together, emit
1550   // this as a sequence of branches instead of setcc's with and/or operations.
1551   // As long as jumps are not expensive, this should improve performance.
1552   // For example, instead of something like:
1553   //     cmp A, B
1554   //     C = seteq
1555   //     cmp D, E
1556   //     F = setle
1557   //     or C, F
1558   //     jnz foo
1559   // Emit:
1560   //     cmp A, B
1561   //     je foo
1562   //     cmp D, E
1563   //     jle foo
1564   //
1565   if (const BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1566     if (!DAG.getTargetLoweringInfo().isJumpExpensive() &&
1567         BOp->hasOneUse() && (BOp->getOpcode() == Instruction::And ||
1568                              BOp->getOpcode() == Instruction::Or)) {
1569       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, BrMBB, BrMBB,
1570                            BOp->getOpcode(), getEdgeWeight(BrMBB, Succ0MBB),
1571                            getEdgeWeight(BrMBB, Succ1MBB));
1572       // If the compares in later blocks need to use values not currently
1573       // exported from this block, export them now.  This block should always
1574       // be the first entry.
1575       assert(SwitchCases[0].ThisBB == BrMBB && "Unexpected lowering!");
1576
1577       // Allow some cases to be rejected.
1578       if (ShouldEmitAsBranches(SwitchCases)) {
1579         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1580           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1581           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1582         }
1583
1584         // Emit the branch for this block.
1585         visitSwitchCase(SwitchCases[0], BrMBB);
1586         SwitchCases.erase(SwitchCases.begin());
1587         return;
1588       }
1589
1590       // Okay, we decided not to do this, remove any inserted MBB's and clear
1591       // SwitchCases.
1592       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1593         FuncInfo.MF->erase(SwitchCases[i].ThisBB);
1594
1595       SwitchCases.clear();
1596     }
1597   }
1598
1599   // Create a CaseBlock record representing this branch.
1600   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(*DAG.getContext()),
1601                nullptr, Succ0MBB, Succ1MBB, BrMBB);
1602
1603   // Use visitSwitchCase to actually insert the fast branch sequence for this
1604   // cond branch.
1605   visitSwitchCase(CB, BrMBB);
1606 }
1607
1608 /// visitSwitchCase - Emits the necessary code to represent a single node in
1609 /// the binary search tree resulting from lowering a switch instruction.
1610 void SelectionDAGBuilder::visitSwitchCase(CaseBlock &CB,
1611                                           MachineBasicBlock *SwitchBB) {
1612   SDValue Cond;
1613   SDValue CondLHS = getValue(CB.CmpLHS);
1614   SDLoc dl = getCurSDLoc();
1615
1616   // Build the setcc now.
1617   if (!CB.CmpMHS) {
1618     // Fold "(X == true)" to X and "(X == false)" to !X to
1619     // handle common cases produced by branch lowering.
1620     if (CB.CmpRHS == ConstantInt::getTrue(*DAG.getContext()) &&
1621         CB.CC == ISD::SETEQ)
1622       Cond = CondLHS;
1623     else if (CB.CmpRHS == ConstantInt::getFalse(*DAG.getContext()) &&
1624              CB.CC == ISD::SETEQ) {
1625       SDValue True = DAG.getConstant(1, dl, CondLHS.getValueType());
1626       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1627     } else
1628       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1629   } else {
1630     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1631
1632     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1633     const APInt& High = cast<ConstantInt>(CB.CmpRHS)->getValue();
1634
1635     SDValue CmpOp = getValue(CB.CmpMHS);
1636     EVT VT = CmpOp.getValueType();
1637
1638     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1639       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, dl, VT),
1640                           ISD::SETLE);
1641     } else {
1642       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1643                                 VT, CmpOp, DAG.getConstant(Low, dl, VT));
1644       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1645                           DAG.getConstant(High-Low, dl, VT), ISD::SETULE);
1646     }
1647   }
1648
1649   // Update successor info
1650   addSuccessorWithWeight(SwitchBB, CB.TrueBB, CB.TrueWeight);
1651   // TrueBB and FalseBB are always different unless the incoming IR is
1652   // degenerate. This only happens when running llc on weird IR.
1653   if (CB.TrueBB != CB.FalseBB)
1654     addSuccessorWithWeight(SwitchBB, CB.FalseBB, CB.FalseWeight);
1655
1656   // If the lhs block is the next block, invert the condition so that we can
1657   // fall through to the lhs instead of the rhs block.
1658   if (CB.TrueBB == NextBlock(SwitchBB)) {
1659     std::swap(CB.TrueBB, CB.FalseBB);
1660     SDValue True = DAG.getConstant(1, dl, Cond.getValueType());
1661     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1662   }
1663
1664   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1665                                MVT::Other, getControlRoot(), Cond,
1666                                DAG.getBasicBlock(CB.TrueBB));
1667
1668   // Insert the false branch. Do this even if it's a fall through branch,
1669   // this makes it easier to do DAG optimizations which require inverting
1670   // the branch condition.
1671   BrCond = DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1672                        DAG.getBasicBlock(CB.FalseBB));
1673
1674   DAG.setRoot(BrCond);
1675 }
1676
1677 /// visitJumpTable - Emit JumpTable node in the current MBB
1678 void SelectionDAGBuilder::visitJumpTable(JumpTable &JT) {
1679   // Emit the code for the jump table
1680   assert(JT.Reg != -1U && "Should lower JT Header first!");
1681   EVT PTy = DAG.getTargetLoweringInfo().getPointerTy();
1682   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurSDLoc(),
1683                                      JT.Reg, PTy);
1684   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1685   SDValue BrJumpTable = DAG.getNode(ISD::BR_JT, getCurSDLoc(),
1686                                     MVT::Other, Index.getValue(1),
1687                                     Table, Index);
1688   DAG.setRoot(BrJumpTable);
1689 }
1690
1691 /// visitJumpTableHeader - This function emits necessary code to produce index
1692 /// in the JumpTable from switch case.
1693 void SelectionDAGBuilder::visitJumpTableHeader(JumpTable &JT,
1694                                                JumpTableHeader &JTH,
1695                                                MachineBasicBlock *SwitchBB) {
1696   SDLoc dl = getCurSDLoc();
1697
1698   // Subtract the lowest switch case value from the value being switched on and
1699   // conditional branch to default mbb if the result is greater than the
1700   // difference between smallest and largest cases.
1701   SDValue SwitchOp = getValue(JTH.SValue);
1702   EVT VT = SwitchOp.getValueType();
1703   SDValue Sub = DAG.getNode(ISD::SUB, dl, VT, SwitchOp,
1704                             DAG.getConstant(JTH.First, dl, VT));
1705
1706   // The SDNode we just created, which holds the value being switched on minus
1707   // the smallest case value, needs to be copied to a virtual register so it
1708   // can be used as an index into the jump table in a subsequent basic block.
1709   // This value may be smaller or larger than the target's pointer type, and
1710   // therefore require extension or truncating.
1711   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1712   SwitchOp = DAG.getZExtOrTrunc(Sub, dl, TLI.getPointerTy());
1713
1714   unsigned JumpTableReg = FuncInfo.CreateReg(TLI.getPointerTy());
1715   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), dl,
1716                                     JumpTableReg, SwitchOp);
1717   JT.Reg = JumpTableReg;
1718
1719   // Emit the range check for the jump table, and branch to the default block
1720   // for the switch statement if the value being switched on exceeds the largest
1721   // case in the switch.
1722   SDValue CMP =
1723       DAG.getSetCC(dl, TLI.getSetCCResultType(*DAG.getContext(),
1724                                               Sub.getValueType()),
1725                    Sub, DAG.getConstant(JTH.Last - JTH.First, dl, VT),
1726                    ISD::SETUGT);
1727
1728   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1729                                MVT::Other, CopyTo, CMP,
1730                                DAG.getBasicBlock(JT.Default));
1731
1732   // Avoid emitting unnecessary branches to the next block.
1733   if (JT.MBB != NextBlock(SwitchBB))
1734     BrCond = DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1735                          DAG.getBasicBlock(JT.MBB));
1736
1737   DAG.setRoot(BrCond);
1738 }
1739
1740 /// Codegen a new tail for a stack protector check ParentMBB which has had its
1741 /// tail spliced into a stack protector check success bb.
1742 ///
1743 /// For a high level explanation of how this fits into the stack protector
1744 /// generation see the comment on the declaration of class
1745 /// StackProtectorDescriptor.
1746 void SelectionDAGBuilder::visitSPDescriptorParent(StackProtectorDescriptor &SPD,
1747                                                   MachineBasicBlock *ParentBB) {
1748
1749   // First create the loads to the guard/stack slot for the comparison.
1750   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1751   EVT PtrTy = TLI.getPointerTy();
1752
1753   MachineFrameInfo *MFI = ParentBB->getParent()->getFrameInfo();
1754   int FI = MFI->getStackProtectorIndex();
1755
1756   const Value *IRGuard = SPD.getGuard();
1757   SDValue GuardPtr = getValue(IRGuard);
1758   SDValue StackSlotPtr = DAG.getFrameIndex(FI, PtrTy);
1759
1760   unsigned Align =
1761     TLI.getDataLayout()->getPrefTypeAlignment(IRGuard->getType());
1762
1763   SDValue Guard;
1764   SDLoc dl = getCurSDLoc();
1765
1766   // If GuardReg is set and useLoadStackGuardNode returns true, retrieve the
1767   // guard value from the virtual register holding the value. Otherwise, emit a
1768   // volatile load to retrieve the stack guard value.
1769   unsigned GuardReg = SPD.getGuardReg();
1770
1771   if (GuardReg && TLI.useLoadStackGuardNode())
1772     Guard = DAG.getCopyFromReg(DAG.getEntryNode(), dl, GuardReg,
1773                                PtrTy);
1774   else
1775     Guard = DAG.getLoad(PtrTy, dl, DAG.getEntryNode(),
1776                         GuardPtr, MachinePointerInfo(IRGuard, 0),
1777                         true, false, false, Align);
1778
1779   SDValue StackSlot = DAG.getLoad(PtrTy, dl, DAG.getEntryNode(),
1780                                   StackSlotPtr,
1781                                   MachinePointerInfo::getFixedStack(FI),
1782                                   true, false, false, Align);
1783
1784   // Perform the comparison via a subtract/getsetcc.
1785   EVT VT = Guard.getValueType();
1786   SDValue Sub = DAG.getNode(ISD::SUB, dl, VT, Guard, StackSlot);
1787
1788   SDValue Cmp =
1789       DAG.getSetCC(dl, TLI.getSetCCResultType(*DAG.getContext(),
1790                                                          Sub.getValueType()),
1791                    Sub, DAG.getConstant(0, dl, VT), ISD::SETNE);
1792
1793   // If the sub is not 0, then we know the guard/stackslot do not equal, so
1794   // branch to failure MBB.
1795   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1796                                MVT::Other, StackSlot.getOperand(0),
1797                                Cmp, DAG.getBasicBlock(SPD.getFailureMBB()));
1798   // Otherwise branch to success MBB.
1799   SDValue Br = DAG.getNode(ISD::BR, dl,
1800                            MVT::Other, BrCond,
1801                            DAG.getBasicBlock(SPD.getSuccessMBB()));
1802
1803   DAG.setRoot(Br);
1804 }
1805
1806 /// Codegen the failure basic block for a stack protector check.
1807 ///
1808 /// A failure stack protector machine basic block consists simply of a call to
1809 /// __stack_chk_fail().
1810 ///
1811 /// For a high level explanation of how this fits into the stack protector
1812 /// generation see the comment on the declaration of class
1813 /// StackProtectorDescriptor.
1814 void
1815 SelectionDAGBuilder::visitSPDescriptorFailure(StackProtectorDescriptor &SPD) {
1816   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1817   SDValue Chain =
1818       TLI.makeLibCall(DAG, RTLIB::STACKPROTECTOR_CHECK_FAIL, MVT::isVoid,
1819                       nullptr, 0, false, getCurSDLoc(), false, false).second;
1820   DAG.setRoot(Chain);
1821 }
1822
1823 /// visitBitTestHeader - This function emits necessary code to produce value
1824 /// suitable for "bit tests"
1825 void SelectionDAGBuilder::visitBitTestHeader(BitTestBlock &B,
1826                                              MachineBasicBlock *SwitchBB) {
1827   SDLoc dl = getCurSDLoc();
1828
1829   // Subtract the minimum value
1830   SDValue SwitchOp = getValue(B.SValue);
1831   EVT VT = SwitchOp.getValueType();
1832   SDValue Sub = DAG.getNode(ISD::SUB, dl, VT, SwitchOp,
1833                             DAG.getConstant(B.First, dl, VT));
1834
1835   // Check range
1836   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1837   SDValue RangeCmp =
1838       DAG.getSetCC(dl, TLI.getSetCCResultType(*DAG.getContext(),
1839                                               Sub.getValueType()),
1840                    Sub, DAG.getConstant(B.Range, dl, VT), ISD::SETUGT);
1841
1842   // Determine the type of the test operands.
1843   bool UsePtrType = false;
1844   if (!TLI.isTypeLegal(VT))
1845     UsePtrType = true;
1846   else {
1847     for (unsigned i = 0, e = B.Cases.size(); i != e; ++i)
1848       if (!isUIntN(VT.getSizeInBits(), B.Cases[i].Mask)) {
1849         // Switch table case range are encoded into series of masks.
1850         // Just use pointer type, it's guaranteed to fit.
1851         UsePtrType = true;
1852         break;
1853       }
1854   }
1855   if (UsePtrType) {
1856     VT = TLI.getPointerTy();
1857     Sub = DAG.getZExtOrTrunc(Sub, dl, VT);
1858   }
1859
1860   B.RegVT = VT.getSimpleVT();
1861   B.Reg = FuncInfo.CreateReg(B.RegVT);
1862   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), dl, B.Reg, Sub);
1863
1864   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1865
1866   addSuccessorWithWeight(SwitchBB, B.Default);
1867   addSuccessorWithWeight(SwitchBB, MBB);
1868
1869   SDValue BrRange = DAG.getNode(ISD::BRCOND, dl,
1870                                 MVT::Other, CopyTo, RangeCmp,
1871                                 DAG.getBasicBlock(B.Default));
1872
1873   // Avoid emitting unnecessary branches to the next block.
1874   if (MBB != NextBlock(SwitchBB))
1875     BrRange = DAG.getNode(ISD::BR, dl, MVT::Other, BrRange,
1876                           DAG.getBasicBlock(MBB));
1877
1878   DAG.setRoot(BrRange);
1879 }
1880
1881 /// visitBitTestCase - this function produces one "bit test"
1882 void SelectionDAGBuilder::visitBitTestCase(BitTestBlock &BB,
1883                                            MachineBasicBlock* NextMBB,
1884                                            uint32_t BranchWeightToNext,
1885                                            unsigned Reg,
1886                                            BitTestCase &B,
1887                                            MachineBasicBlock *SwitchBB) {
1888   SDLoc dl = getCurSDLoc();
1889   MVT VT = BB.RegVT;
1890   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), dl, Reg, VT);
1891   SDValue Cmp;
1892   unsigned PopCount = countPopulation(B.Mask);
1893   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1894   if (PopCount == 1) {
1895     // Testing for a single bit; just compare the shift count with what it
1896     // would need to be to shift a 1 bit in that position.
1897     Cmp = DAG.getSetCC(
1898         dl, TLI.getSetCCResultType(*DAG.getContext(), VT), ShiftOp,
1899         DAG.getConstant(countTrailingZeros(B.Mask), dl, VT), ISD::SETEQ);
1900   } else if (PopCount == BB.Range) {
1901     // There is only one zero bit in the range, test for it directly.
1902     Cmp = DAG.getSetCC(
1903         dl, TLI.getSetCCResultType(*DAG.getContext(), VT), ShiftOp,
1904         DAG.getConstant(countTrailingOnes(B.Mask), dl, VT), ISD::SETNE);
1905   } else {
1906     // Make desired shift
1907     SDValue SwitchVal = DAG.getNode(ISD::SHL, dl, VT,
1908                                     DAG.getConstant(1, dl, VT), ShiftOp);
1909
1910     // Emit bit tests and jumps
1911     SDValue AndOp = DAG.getNode(ISD::AND, dl,
1912                                 VT, SwitchVal, DAG.getConstant(B.Mask, dl, VT));
1913     Cmp = DAG.getSetCC(dl, TLI.getSetCCResultType(*DAG.getContext(), VT), AndOp,
1914                        DAG.getConstant(0, dl, VT), ISD::SETNE);
1915   }
1916
1917   // The branch weight from SwitchBB to B.TargetBB is B.ExtraWeight.
1918   addSuccessorWithWeight(SwitchBB, B.TargetBB, B.ExtraWeight);
1919   // The branch weight from SwitchBB to NextMBB is BranchWeightToNext.
1920   addSuccessorWithWeight(SwitchBB, NextMBB, BranchWeightToNext);
1921
1922   SDValue BrAnd = DAG.getNode(ISD::BRCOND, dl,
1923                               MVT::Other, getControlRoot(),
1924                               Cmp, DAG.getBasicBlock(B.TargetBB));
1925
1926   // Avoid emitting unnecessary branches to the next block.
1927   if (NextMBB != NextBlock(SwitchBB))
1928     BrAnd = DAG.getNode(ISD::BR, dl, MVT::Other, BrAnd,
1929                         DAG.getBasicBlock(NextMBB));
1930
1931   DAG.setRoot(BrAnd);
1932 }
1933
1934 void SelectionDAGBuilder::visitInvoke(const InvokeInst &I) {
1935   MachineBasicBlock *InvokeMBB = FuncInfo.MBB;
1936
1937   // Retrieve successors.
1938   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1939   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1940
1941   const Value *Callee(I.getCalledValue());
1942   const Function *Fn = dyn_cast<Function>(Callee);
1943   if (isa<InlineAsm>(Callee))
1944     visitInlineAsm(&I);
1945   else if (Fn && Fn->isIntrinsic()) {
1946     switch (Fn->getIntrinsicID()) {
1947     default:
1948       llvm_unreachable("Cannot invoke this intrinsic");
1949     case Intrinsic::donothing:
1950       // Ignore invokes to @llvm.donothing: jump directly to the next BB.
1951       break;
1952     case Intrinsic::experimental_patchpoint_void:
1953     case Intrinsic::experimental_patchpoint_i64:
1954       visitPatchpoint(&I, LandingPad);
1955       break;
1956     case Intrinsic::experimental_gc_statepoint:
1957       LowerStatepoint(ImmutableStatepoint(&I), LandingPad);
1958       break;
1959     }
1960   } else
1961     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1962
1963   // If the value of the invoke is used outside of its defining block, make it
1964   // available as a virtual register.
1965   // We already took care of the exported value for the statepoint instruction
1966   // during call to the LowerStatepoint.
1967   if (!isStatepoint(I)) {
1968     CopyToExportRegsIfNeeded(&I);
1969   }
1970
1971   // Update successor info
1972   addSuccessorWithWeight(InvokeMBB, Return);
1973   addSuccessorWithWeight(InvokeMBB, LandingPad);
1974
1975   // Drop into normal successor.
1976   DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(),
1977                           MVT::Other, getControlRoot(),
1978                           DAG.getBasicBlock(Return)));
1979 }
1980
1981 void SelectionDAGBuilder::visitResume(const ResumeInst &RI) {
1982   llvm_unreachable("SelectionDAGBuilder shouldn't visit resume instructions!");
1983 }
1984
1985 void SelectionDAGBuilder::visitLandingPad(const LandingPadInst &LP) {
1986   assert(FuncInfo.MBB->isLandingPad() &&
1987          "Call to landingpad not in landing pad!");
1988
1989   MachineBasicBlock *MBB = FuncInfo.MBB;
1990   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
1991   AddLandingPadInfo(LP, MMI, MBB);
1992
1993   // If there aren't registers to copy the values into (e.g., during SjLj
1994   // exceptions), then don't bother to create these DAG nodes.
1995   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1996   if (TLI.getExceptionPointerRegister() == 0 &&
1997       TLI.getExceptionSelectorRegister() == 0)
1998     return;
1999
2000   SmallVector<EVT, 2> ValueVTs;
2001   SDLoc dl = getCurSDLoc();
2002   ComputeValueVTs(TLI, LP.getType(), ValueVTs);
2003   assert(ValueVTs.size() == 2 && "Only two-valued landingpads are supported");
2004
2005   // Get the two live-in registers as SDValues. The physregs have already been
2006   // copied into virtual registers.
2007   SDValue Ops[2];
2008   if (FuncInfo.ExceptionPointerVirtReg) {
2009     Ops[0] = DAG.getZExtOrTrunc(
2010         DAG.getCopyFromReg(DAG.getEntryNode(), dl,
2011                            FuncInfo.ExceptionPointerVirtReg, TLI.getPointerTy()),
2012         dl, ValueVTs[0]);
2013   } else {
2014     Ops[0] = DAG.getConstant(0, dl, TLI.getPointerTy());
2015   }
2016   Ops[1] = DAG.getZExtOrTrunc(
2017       DAG.getCopyFromReg(DAG.getEntryNode(), dl,
2018                          FuncInfo.ExceptionSelectorVirtReg, TLI.getPointerTy()),
2019       dl, ValueVTs[1]);
2020
2021   // Merge into one.
2022   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, dl,
2023                             DAG.getVTList(ValueVTs), Ops);
2024   setValue(&LP, Res);
2025 }
2026
2027 unsigned
2028 SelectionDAGBuilder::visitLandingPadClauseBB(GlobalValue *ClauseGV,
2029                                              MachineBasicBlock *LPadBB) {
2030   SDValue Chain = getControlRoot();
2031   SDLoc dl = getCurSDLoc();
2032
2033   // Get the typeid that we will dispatch on later.
2034   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2035   const TargetRegisterClass *RC = TLI.getRegClassFor(TLI.getPointerTy());
2036   unsigned VReg = FuncInfo.MF->getRegInfo().createVirtualRegister(RC);
2037   unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(ClauseGV);
2038   SDValue Sel = DAG.getConstant(TypeID, dl, TLI.getPointerTy());
2039   Chain = DAG.getCopyToReg(Chain, dl, VReg, Sel);
2040
2041   // Branch to the main landing pad block.
2042   MachineBasicBlock *ClauseMBB = FuncInfo.MBB;
2043   ClauseMBB->addSuccessor(LPadBB);
2044   DAG.setRoot(DAG.getNode(ISD::BR, dl, MVT::Other, Chain,
2045                           DAG.getBasicBlock(LPadBB)));
2046   return VReg;
2047 }
2048
2049 void SelectionDAGBuilder::sortAndRangeify(CaseClusterVector &Clusters) {
2050 #ifndef NDEBUG
2051   for (const CaseCluster &CC : Clusters)
2052     assert(CC.Low == CC.High && "Input clusters must be single-case");
2053 #endif
2054
2055   std::sort(Clusters.begin(), Clusters.end(),
2056             [](const CaseCluster &a, const CaseCluster &b) {
2057     return a.Low->getValue().slt(b.Low->getValue());
2058   });
2059
2060   // Merge adjacent clusters with the same destination.
2061   const unsigned N = Clusters.size();
2062   unsigned DstIndex = 0;
2063   for (unsigned SrcIndex = 0; SrcIndex < N; ++SrcIndex) {
2064     CaseCluster &CC = Clusters[SrcIndex];
2065     const ConstantInt *CaseVal = CC.Low;
2066     MachineBasicBlock *Succ = CC.MBB;
2067
2068     if (DstIndex != 0 && Clusters[DstIndex - 1].MBB == Succ &&
2069         (CaseVal->getValue() - Clusters[DstIndex - 1].High->getValue()) == 1) {
2070       // If this case has the same successor and is a neighbour, merge it into
2071       // the previous cluster.
2072       Clusters[DstIndex - 1].High = CaseVal;
2073       Clusters[DstIndex - 1].Weight += CC.Weight;
2074       assert(Clusters[DstIndex - 1].Weight >= CC.Weight && "Weight overflow!");
2075     } else {
2076       std::memmove(&Clusters[DstIndex++], &Clusters[SrcIndex],
2077                    sizeof(Clusters[SrcIndex]));
2078     }
2079   }
2080   Clusters.resize(DstIndex);
2081 }
2082
2083 void SelectionDAGBuilder::UpdateSplitBlock(MachineBasicBlock *First,
2084                                            MachineBasicBlock *Last) {
2085   // Update JTCases.
2086   for (unsigned i = 0, e = JTCases.size(); i != e; ++i)
2087     if (JTCases[i].first.HeaderBB == First)
2088       JTCases[i].first.HeaderBB = Last;
2089
2090   // Update BitTestCases.
2091   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i)
2092     if (BitTestCases[i].Parent == First)
2093       BitTestCases[i].Parent = Last;
2094 }
2095
2096 void SelectionDAGBuilder::visitIndirectBr(const IndirectBrInst &I) {
2097   MachineBasicBlock *IndirectBrMBB = FuncInfo.MBB;
2098
2099   // Update machine-CFG edges with unique successors.
2100   SmallSet<BasicBlock*, 32> Done;
2101   for (unsigned i = 0, e = I.getNumSuccessors(); i != e; ++i) {
2102     BasicBlock *BB = I.getSuccessor(i);
2103     bool Inserted = Done.insert(BB).second;
2104     if (!Inserted)
2105         continue;
2106
2107     MachineBasicBlock *Succ = FuncInfo.MBBMap[BB];
2108     addSuccessorWithWeight(IndirectBrMBB, Succ);
2109   }
2110
2111   DAG.setRoot(DAG.getNode(ISD::BRIND, getCurSDLoc(),
2112                           MVT::Other, getControlRoot(),
2113                           getValue(I.getAddress())));
2114 }
2115
2116 void SelectionDAGBuilder::visitUnreachable(const UnreachableInst &I) {
2117   if (DAG.getTarget().Options.TrapUnreachable)
2118     DAG.setRoot(DAG.getNode(ISD::TRAP, getCurSDLoc(), MVT::Other, DAG.getRoot()));
2119 }
2120
2121 void SelectionDAGBuilder::visitFSub(const User &I) {
2122   // -0.0 - X --> fneg
2123   Type *Ty = I.getType();
2124   if (isa<Constant>(I.getOperand(0)) &&
2125       I.getOperand(0) == ConstantFP::getZeroValueForNegation(Ty)) {
2126     SDValue Op2 = getValue(I.getOperand(1));
2127     setValue(&I, DAG.getNode(ISD::FNEG, getCurSDLoc(),
2128                              Op2.getValueType(), Op2));
2129     return;
2130   }
2131
2132   visitBinary(I, ISD::FSUB);
2133 }
2134
2135 void SelectionDAGBuilder::visitBinary(const User &I, unsigned OpCode) {
2136   SDValue Op1 = getValue(I.getOperand(0));
2137   SDValue Op2 = getValue(I.getOperand(1));
2138
2139   bool nuw = false;
2140   bool nsw = false;
2141   bool exact = false;
2142   if (const OverflowingBinaryOperator *OFBinOp =
2143           dyn_cast<const OverflowingBinaryOperator>(&I)) {
2144     nuw = OFBinOp->hasNoUnsignedWrap();
2145     nsw = OFBinOp->hasNoSignedWrap();
2146   }
2147   if (const PossiblyExactOperator *ExactOp =
2148           dyn_cast<const PossiblyExactOperator>(&I))
2149     exact = ExactOp->isExact();
2150
2151   SDValue BinNodeValue = DAG.getNode(OpCode, getCurSDLoc(), Op1.getValueType(),
2152                                      Op1, Op2, nuw, nsw, exact);
2153   setValue(&I, BinNodeValue);
2154 }
2155
2156 void SelectionDAGBuilder::visitShift(const User &I, unsigned Opcode) {
2157   SDValue Op1 = getValue(I.getOperand(0));
2158   SDValue Op2 = getValue(I.getOperand(1));
2159
2160   EVT ShiftTy =
2161       DAG.getTargetLoweringInfo().getShiftAmountTy(Op2.getValueType());
2162
2163   // Coerce the shift amount to the right type if we can.
2164   if (!I.getType()->isVectorTy() && Op2.getValueType() != ShiftTy) {
2165     unsigned ShiftSize = ShiftTy.getSizeInBits();
2166     unsigned Op2Size = Op2.getValueType().getSizeInBits();
2167     SDLoc DL = getCurSDLoc();
2168
2169     // If the operand is smaller than the shift count type, promote it.
2170     if (ShiftSize > Op2Size)
2171       Op2 = DAG.getNode(ISD::ZERO_EXTEND, DL, ShiftTy, Op2);
2172
2173     // If the operand is larger than the shift count type but the shift
2174     // count type has enough bits to represent any shift value, truncate
2175     // it now. This is a common case and it exposes the truncate to
2176     // optimization early.
2177     else if (ShiftSize >= Log2_32_Ceil(Op2.getValueType().getSizeInBits()))
2178       Op2 = DAG.getNode(ISD::TRUNCATE, DL, ShiftTy, Op2);
2179     // Otherwise we'll need to temporarily settle for some other convenient
2180     // type.  Type legalization will make adjustments once the shiftee is split.
2181     else
2182       Op2 = DAG.getZExtOrTrunc(Op2, DL, MVT::i32);
2183   }
2184
2185   bool nuw = false;
2186   bool nsw = false;
2187   bool exact = false;
2188
2189   if (Opcode == ISD::SRL || Opcode == ISD::SRA || Opcode == ISD::SHL) {
2190
2191     if (const OverflowingBinaryOperator *OFBinOp =
2192             dyn_cast<const OverflowingBinaryOperator>(&I)) {
2193       nuw = OFBinOp->hasNoUnsignedWrap();
2194       nsw = OFBinOp->hasNoSignedWrap();
2195     }
2196     if (const PossiblyExactOperator *ExactOp =
2197             dyn_cast<const PossiblyExactOperator>(&I))
2198       exact = ExactOp->isExact();
2199   }
2200
2201   SDValue Res = DAG.getNode(Opcode, getCurSDLoc(), Op1.getValueType(), Op1, Op2,
2202                             nuw, nsw, exact);
2203   setValue(&I, Res);
2204 }
2205
2206 void SelectionDAGBuilder::visitSDiv(const User &I) {
2207   SDValue Op1 = getValue(I.getOperand(0));
2208   SDValue Op2 = getValue(I.getOperand(1));
2209
2210   // Turn exact SDivs into multiplications.
2211   // FIXME: This should be in DAGCombiner, but it doesn't have access to the
2212   // exact bit.
2213   if (isa<BinaryOperator>(&I) && cast<BinaryOperator>(&I)->isExact() &&
2214       !isa<ConstantSDNode>(Op1) &&
2215       isa<ConstantSDNode>(Op2) && !cast<ConstantSDNode>(Op2)->isNullValue())
2216     setValue(&I, DAG.getTargetLoweringInfo()
2217                      .BuildExactSDIV(Op1, Op2, getCurSDLoc(), DAG));
2218   else
2219     setValue(&I, DAG.getNode(ISD::SDIV, getCurSDLoc(), Op1.getValueType(),
2220                              Op1, Op2));
2221 }
2222
2223 void SelectionDAGBuilder::visitICmp(const User &I) {
2224   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2225   if (const ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2226     predicate = IC->getPredicate();
2227   else if (const ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2228     predicate = ICmpInst::Predicate(IC->getPredicate());
2229   SDValue Op1 = getValue(I.getOperand(0));
2230   SDValue Op2 = getValue(I.getOperand(1));
2231   ISD::CondCode Opcode = getICmpCondCode(predicate);
2232
2233   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2234   setValue(&I, DAG.getSetCC(getCurSDLoc(), DestVT, Op1, Op2, Opcode));
2235 }
2236
2237 void SelectionDAGBuilder::visitFCmp(const User &I) {
2238   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2239   if (const FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2240     predicate = FC->getPredicate();
2241   else if (const ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2242     predicate = FCmpInst::Predicate(FC->getPredicate());
2243   SDValue Op1 = getValue(I.getOperand(0));
2244   SDValue Op2 = getValue(I.getOperand(1));
2245   ISD::CondCode Condition = getFCmpCondCode(predicate);
2246   if (TM.Options.NoNaNsFPMath)
2247     Condition = getFCmpCodeWithoutNaN(Condition);
2248   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2249   setValue(&I, DAG.getSetCC(getCurSDLoc(), DestVT, Op1, Op2, Condition));
2250 }
2251
2252 void SelectionDAGBuilder::visitSelect(const User &I) {
2253   SmallVector<EVT, 4> ValueVTs;
2254   ComputeValueVTs(DAG.getTargetLoweringInfo(), I.getType(), ValueVTs);
2255   unsigned NumValues = ValueVTs.size();
2256   if (NumValues == 0) return;
2257
2258   SmallVector<SDValue, 4> Values(NumValues);
2259   SDValue Cond     = getValue(I.getOperand(0));
2260   SDValue LHSVal   = getValue(I.getOperand(1));
2261   SDValue RHSVal   = getValue(I.getOperand(2));
2262   auto BaseOps = {Cond};
2263   ISD::NodeType OpCode = Cond.getValueType().isVector() ?
2264     ISD::VSELECT : ISD::SELECT;
2265
2266   // Min/max matching is only viable if all output VTs are the same.
2267   if (std::equal(ValueVTs.begin(), ValueVTs.end(), ValueVTs.begin())) {
2268     Value *LHS, *RHS;
2269     SelectPatternFlavor SPF = matchSelectPattern(const_cast<User*>(&I), LHS, RHS);
2270     ISD::NodeType Opc = ISD::DELETED_NODE;
2271     switch (SPF) {
2272     case SPF_UMAX: Opc = ISD::UMAX; break;
2273     case SPF_UMIN: Opc = ISD::UMIN; break;
2274     case SPF_SMAX: Opc = ISD::SMAX; break;
2275     case SPF_SMIN: Opc = ISD::SMIN; break;
2276     default: break;
2277     }
2278
2279     EVT VT = ValueVTs[0];
2280     LLVMContext &Ctx = *DAG.getContext();
2281     auto &TLI = DAG.getTargetLoweringInfo();
2282     while (TLI.getTypeAction(Ctx, VT) == TargetLoweringBase::TypeSplitVector)
2283       VT = TLI.getTypeToTransformTo(Ctx, VT);
2284
2285     if (Opc != ISD::DELETED_NODE && TLI.isOperationLegalOrCustom(Opc, VT)) {
2286       OpCode = Opc;
2287       LHSVal = getValue(LHS);
2288       RHSVal = getValue(RHS);
2289       BaseOps = {};
2290     }
2291   }
2292
2293   for (unsigned i = 0; i != NumValues; ++i) {
2294     SmallVector<SDValue, 3> Ops(BaseOps.begin(), BaseOps.end());
2295     Ops.push_back(SDValue(LHSVal.getNode(), LHSVal.getResNo() + i));
2296     Ops.push_back(SDValue(RHSVal.getNode(), RHSVal.getResNo() + i));
2297     Values[i] = DAG.getNode(OpCode, getCurSDLoc(),
2298                             LHSVal.getNode()->getValueType(LHSVal.getResNo()+i),
2299                             Ops);
2300   }
2301
2302   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
2303                            DAG.getVTList(ValueVTs), Values));
2304 }
2305
2306 void SelectionDAGBuilder::visitTrunc(const User &I) {
2307   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2308   SDValue N = getValue(I.getOperand(0));
2309   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2310   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurSDLoc(), DestVT, N));
2311 }
2312
2313 void SelectionDAGBuilder::visitZExt(const User &I) {
2314   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2315   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2316   SDValue N = getValue(I.getOperand(0));
2317   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2318   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurSDLoc(), DestVT, N));
2319 }
2320
2321 void SelectionDAGBuilder::visitSExt(const User &I) {
2322   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2323   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2324   SDValue N = getValue(I.getOperand(0));
2325   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2326   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurSDLoc(), DestVT, N));
2327 }
2328
2329 void SelectionDAGBuilder::visitFPTrunc(const User &I) {
2330   // FPTrunc is never a no-op cast, no need to check
2331   SDValue N = getValue(I.getOperand(0));
2332   SDLoc dl = getCurSDLoc();
2333   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2334   EVT DestVT = TLI.getValueType(I.getType());
2335   setValue(&I, DAG.getNode(ISD::FP_ROUND, dl, DestVT, N,
2336                            DAG.getTargetConstant(0, dl, TLI.getPointerTy())));
2337 }
2338
2339 void SelectionDAGBuilder::visitFPExt(const User &I) {
2340   // FPExt is never a no-op cast, no need to check
2341   SDValue N = getValue(I.getOperand(0));
2342   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2343   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurSDLoc(), DestVT, N));
2344 }
2345
2346 void SelectionDAGBuilder::visitFPToUI(const User &I) {
2347   // FPToUI is never a no-op cast, no need to check
2348   SDValue N = getValue(I.getOperand(0));
2349   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2350   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurSDLoc(), DestVT, N));
2351 }
2352
2353 void SelectionDAGBuilder::visitFPToSI(const User &I) {
2354   // FPToSI is never a no-op cast, no need to check
2355   SDValue N = getValue(I.getOperand(0));
2356   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2357   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurSDLoc(), DestVT, N));
2358 }
2359
2360 void SelectionDAGBuilder::visitUIToFP(const User &I) {
2361   // UIToFP is never a no-op cast, no need to check
2362   SDValue N = getValue(I.getOperand(0));
2363   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2364   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurSDLoc(), DestVT, N));
2365 }
2366
2367 void SelectionDAGBuilder::visitSIToFP(const User &I) {
2368   // SIToFP is never a no-op cast, no need to check
2369   SDValue N = getValue(I.getOperand(0));
2370   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2371   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurSDLoc(), DestVT, N));
2372 }
2373
2374 void SelectionDAGBuilder::visitPtrToInt(const User &I) {
2375   // What to do depends on the size of the integer and the size of the pointer.
2376   // We can either truncate, zero extend, or no-op, accordingly.
2377   SDValue N = getValue(I.getOperand(0));
2378   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2379   setValue(&I, DAG.getZExtOrTrunc(N, getCurSDLoc(), DestVT));
2380 }
2381
2382 void SelectionDAGBuilder::visitIntToPtr(const User &I) {
2383   // What to do depends on the size of the integer and the size of the pointer.
2384   // We can either truncate, zero extend, or no-op, accordingly.
2385   SDValue N = getValue(I.getOperand(0));
2386   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2387   setValue(&I, DAG.getZExtOrTrunc(N, getCurSDLoc(), DestVT));
2388 }
2389
2390 void SelectionDAGBuilder::visitBitCast(const User &I) {
2391   SDValue N = getValue(I.getOperand(0));
2392   SDLoc dl = getCurSDLoc();
2393   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2394
2395   // BitCast assures us that source and destination are the same size so this is
2396   // either a BITCAST or a no-op.
2397   if (DestVT != N.getValueType())
2398     setValue(&I, DAG.getNode(ISD::BITCAST, dl,
2399                              DestVT, N)); // convert types.
2400   // Check if the original LLVM IR Operand was a ConstantInt, because getValue()
2401   // might fold any kind of constant expression to an integer constant and that
2402   // is not what we are looking for. Only regcognize a bitcast of a genuine
2403   // constant integer as an opaque constant.
2404   else if(ConstantInt *C = dyn_cast<ConstantInt>(I.getOperand(0)))
2405     setValue(&I, DAG.getConstant(C->getValue(), dl, DestVT, /*isTarget=*/false,
2406                                  /*isOpaque*/true));
2407   else
2408     setValue(&I, N);            // noop cast.
2409 }
2410
2411 void SelectionDAGBuilder::visitAddrSpaceCast(const User &I) {
2412   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2413   const Value *SV = I.getOperand(0);
2414   SDValue N = getValue(SV);
2415   EVT DestVT = TLI.getValueType(I.getType());
2416
2417   unsigned SrcAS = SV->getType()->getPointerAddressSpace();
2418   unsigned DestAS = I.getType()->getPointerAddressSpace();
2419
2420   if (!TLI.isNoopAddrSpaceCast(SrcAS, DestAS))
2421     N = DAG.getAddrSpaceCast(getCurSDLoc(), DestVT, N, SrcAS, DestAS);
2422
2423   setValue(&I, N);
2424 }
2425
2426 void SelectionDAGBuilder::visitInsertElement(const User &I) {
2427   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2428   SDValue InVec = getValue(I.getOperand(0));
2429   SDValue InVal = getValue(I.getOperand(1));
2430   SDValue InIdx = DAG.getSExtOrTrunc(getValue(I.getOperand(2)),
2431                                      getCurSDLoc(), TLI.getVectorIdxTy());
2432   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurSDLoc(),
2433                            TLI.getValueType(I.getType()), InVec, InVal, InIdx));
2434 }
2435
2436 void SelectionDAGBuilder::visitExtractElement(const User &I) {
2437   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2438   SDValue InVec = getValue(I.getOperand(0));
2439   SDValue InIdx = DAG.getSExtOrTrunc(getValue(I.getOperand(1)),
2440                                      getCurSDLoc(), TLI.getVectorIdxTy());
2441   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurSDLoc(),
2442                            TLI.getValueType(I.getType()), InVec, InIdx));
2443 }
2444
2445 // Utility for visitShuffleVector - Return true if every element in Mask,
2446 // beginning from position Pos and ending in Pos+Size, falls within the
2447 // specified sequential range [L, L+Pos). or is undef.
2448 static bool isSequentialInRange(const SmallVectorImpl<int> &Mask,
2449                                 unsigned Pos, unsigned Size, int Low) {
2450   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
2451     if (Mask[i] >= 0 && Mask[i] != Low)
2452       return false;
2453   return true;
2454 }
2455
2456 void SelectionDAGBuilder::visitShuffleVector(const User &I) {
2457   SDValue Src1 = getValue(I.getOperand(0));
2458   SDValue Src2 = getValue(I.getOperand(1));
2459
2460   SmallVector<int, 8> Mask;
2461   ShuffleVectorInst::getShuffleMask(cast<Constant>(I.getOperand(2)), Mask);
2462   unsigned MaskNumElts = Mask.size();
2463
2464   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2465   EVT VT = TLI.getValueType(I.getType());
2466   EVT SrcVT = Src1.getValueType();
2467   unsigned SrcNumElts = SrcVT.getVectorNumElements();
2468
2469   if (SrcNumElts == MaskNumElts) {
2470     setValue(&I, DAG.getVectorShuffle(VT, getCurSDLoc(), Src1, Src2,
2471                                       &Mask[0]));
2472     return;
2473   }
2474
2475   // Normalize the shuffle vector since mask and vector length don't match.
2476   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2477     // Mask is longer than the source vectors and is a multiple of the source
2478     // vectors.  We can use concatenate vector to make the mask and vectors
2479     // lengths match.
2480     if (SrcNumElts*2 == MaskNumElts) {
2481       // First check for Src1 in low and Src2 in high
2482       if (isSequentialInRange(Mask, 0, SrcNumElts, 0) &&
2483           isSequentialInRange(Mask, SrcNumElts, SrcNumElts, SrcNumElts)) {
2484         // The shuffle is concatenating two vectors together.
2485         setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurSDLoc(),
2486                                  VT, Src1, Src2));
2487         return;
2488       }
2489       // Then check for Src2 in low and Src1 in high
2490       if (isSequentialInRange(Mask, 0, SrcNumElts, SrcNumElts) &&
2491           isSequentialInRange(Mask, SrcNumElts, SrcNumElts, 0)) {
2492         // The shuffle is concatenating two vectors together.
2493         setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurSDLoc(),
2494                                  VT, Src2, Src1));
2495         return;
2496       }
2497     }
2498
2499     // Pad both vectors with undefs to make them the same length as the mask.
2500     unsigned NumConcat = MaskNumElts / SrcNumElts;
2501     bool Src1U = Src1.getOpcode() == ISD::UNDEF;
2502     bool Src2U = Src2.getOpcode() == ISD::UNDEF;
2503     SDValue UndefVal = DAG.getUNDEF(SrcVT);
2504
2505     SmallVector<SDValue, 8> MOps1(NumConcat, UndefVal);
2506     SmallVector<SDValue, 8> MOps2(NumConcat, UndefVal);
2507     MOps1[0] = Src1;
2508     MOps2[0] = Src2;
2509
2510     Src1 = Src1U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2511                                                   getCurSDLoc(), VT, MOps1);
2512     Src2 = Src2U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2513                                                   getCurSDLoc(), VT, MOps2);
2514
2515     // Readjust mask for new input vector length.
2516     SmallVector<int, 8> MappedOps;
2517     for (unsigned i = 0; i != MaskNumElts; ++i) {
2518       int Idx = Mask[i];
2519       if (Idx >= (int)SrcNumElts)
2520         Idx -= SrcNumElts - MaskNumElts;
2521       MappedOps.push_back(Idx);
2522     }
2523
2524     setValue(&I, DAG.getVectorShuffle(VT, getCurSDLoc(), Src1, Src2,
2525                                       &MappedOps[0]));
2526     return;
2527   }
2528
2529   if (SrcNumElts > MaskNumElts) {
2530     // Analyze the access pattern of the vector to see if we can extract
2531     // two subvectors and do the shuffle. The analysis is done by calculating
2532     // the range of elements the mask access on both vectors.
2533     int MinRange[2] = { static_cast<int>(SrcNumElts),
2534                         static_cast<int>(SrcNumElts)};
2535     int MaxRange[2] = {-1, -1};
2536
2537     for (unsigned i = 0; i != MaskNumElts; ++i) {
2538       int Idx = Mask[i];
2539       unsigned Input = 0;
2540       if (Idx < 0)
2541         continue;
2542
2543       if (Idx >= (int)SrcNumElts) {
2544         Input = 1;
2545         Idx -= SrcNumElts;
2546       }
2547       if (Idx > MaxRange[Input])
2548         MaxRange[Input] = Idx;
2549       if (Idx < MinRange[Input])
2550         MinRange[Input] = Idx;
2551     }
2552
2553     // Check if the access is smaller than the vector size and can we find
2554     // a reasonable extract index.
2555     int RangeUse[2] = { -1, -1 };  // 0 = Unused, 1 = Extract, -1 = Can not
2556                                    // Extract.
2557     int StartIdx[2];  // StartIdx to extract from
2558     for (unsigned Input = 0; Input < 2; ++Input) {
2559       if (MinRange[Input] >= (int)SrcNumElts && MaxRange[Input] < 0) {
2560         RangeUse[Input] = 0; // Unused
2561         StartIdx[Input] = 0;
2562         continue;
2563       }
2564
2565       // Find a good start index that is a multiple of the mask length. Then
2566       // see if the rest of the elements are in range.
2567       StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2568       if (MaxRange[Input] - StartIdx[Input] < (int)MaskNumElts &&
2569           StartIdx[Input] + MaskNumElts <= SrcNumElts)
2570         RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2571     }
2572
2573     if (RangeUse[0] == 0 && RangeUse[1] == 0) {
2574       setValue(&I, DAG.getUNDEF(VT)); // Vectors are not used.
2575       return;
2576     }
2577     if (RangeUse[0] >= 0 && RangeUse[1] >= 0) {
2578       // Extract appropriate subvector and generate a vector shuffle
2579       for (unsigned Input = 0; Input < 2; ++Input) {
2580         SDValue &Src = Input == 0 ? Src1 : Src2;
2581         if (RangeUse[Input] == 0)
2582           Src = DAG.getUNDEF(VT);
2583         else {
2584           SDLoc dl = getCurSDLoc();
2585           Src = DAG.getNode(
2586               ISD::EXTRACT_SUBVECTOR, dl, VT, Src,
2587               DAG.getConstant(StartIdx[Input], dl, TLI.getVectorIdxTy()));
2588         }
2589       }
2590
2591       // Calculate new mask.
2592       SmallVector<int, 8> MappedOps;
2593       for (unsigned i = 0; i != MaskNumElts; ++i) {
2594         int Idx = Mask[i];
2595         if (Idx >= 0) {
2596           if (Idx < (int)SrcNumElts)
2597             Idx -= StartIdx[0];
2598           else
2599             Idx -= SrcNumElts + StartIdx[1] - MaskNumElts;
2600         }
2601         MappedOps.push_back(Idx);
2602       }
2603
2604       setValue(&I, DAG.getVectorShuffle(VT, getCurSDLoc(), Src1, Src2,
2605                                         &MappedOps[0]));
2606       return;
2607     }
2608   }
2609
2610   // We can't use either concat vectors or extract subvectors so fall back to
2611   // replacing the shuffle with extract and build vector.
2612   // to insert and build vector.
2613   EVT EltVT = VT.getVectorElementType();
2614   EVT IdxVT = TLI.getVectorIdxTy();
2615   SDLoc dl = getCurSDLoc();
2616   SmallVector<SDValue,8> Ops;
2617   for (unsigned i = 0; i != MaskNumElts; ++i) {
2618     int Idx = Mask[i];
2619     SDValue Res;
2620
2621     if (Idx < 0) {
2622       Res = DAG.getUNDEF(EltVT);
2623     } else {
2624       SDValue &Src = Idx < (int)SrcNumElts ? Src1 : Src2;
2625       if (Idx >= (int)SrcNumElts) Idx -= SrcNumElts;
2626
2627       Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
2628                         EltVT, Src, DAG.getConstant(Idx, dl, IdxVT));
2629     }
2630
2631     Ops.push_back(Res);
2632   }
2633
2634   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops));
2635 }
2636
2637 void SelectionDAGBuilder::visitInsertValue(const InsertValueInst &I) {
2638   const Value *Op0 = I.getOperand(0);
2639   const Value *Op1 = I.getOperand(1);
2640   Type *AggTy = I.getType();
2641   Type *ValTy = Op1->getType();
2642   bool IntoUndef = isa<UndefValue>(Op0);
2643   bool FromUndef = isa<UndefValue>(Op1);
2644
2645   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.getIndices());
2646
2647   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2648   SmallVector<EVT, 4> AggValueVTs;
2649   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2650   SmallVector<EVT, 4> ValValueVTs;
2651   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2652
2653   unsigned NumAggValues = AggValueVTs.size();
2654   unsigned NumValValues = ValValueVTs.size();
2655   SmallVector<SDValue, 4> Values(NumAggValues);
2656
2657   // Ignore an insertvalue that produces an empty object
2658   if (!NumAggValues) {
2659     setValue(&I, DAG.getUNDEF(MVT(MVT::Other)));
2660     return;
2661   }
2662
2663   SDValue Agg = getValue(Op0);
2664   unsigned i = 0;
2665   // Copy the beginning value(s) from the original aggregate.
2666   for (; i != LinearIndex; ++i)
2667     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2668                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2669   // Copy values from the inserted value(s).
2670   if (NumValValues) {
2671     SDValue Val = getValue(Op1);
2672     for (; i != LinearIndex + NumValValues; ++i)
2673       Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2674                   SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2675   }
2676   // Copy remaining value(s) from the original aggregate.
2677   for (; i != NumAggValues; ++i)
2678     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2679                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2680
2681   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
2682                            DAG.getVTList(AggValueVTs), Values));
2683 }
2684
2685 void SelectionDAGBuilder::visitExtractValue(const ExtractValueInst &I) {
2686   const Value *Op0 = I.getOperand(0);
2687   Type *AggTy = Op0->getType();
2688   Type *ValTy = I.getType();
2689   bool OutOfUndef = isa<UndefValue>(Op0);
2690
2691   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.getIndices());
2692
2693   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2694   SmallVector<EVT, 4> ValValueVTs;
2695   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2696
2697   unsigned NumValValues = ValValueVTs.size();
2698
2699   // Ignore a extractvalue that produces an empty object
2700   if (!NumValValues) {
2701     setValue(&I, DAG.getUNDEF(MVT(MVT::Other)));
2702     return;
2703   }
2704
2705   SmallVector<SDValue, 4> Values(NumValValues);
2706
2707   SDValue Agg = getValue(Op0);
2708   // Copy out the selected value(s).
2709   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2710     Values[i - LinearIndex] =
2711       OutOfUndef ?
2712         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2713         SDValue(Agg.getNode(), Agg.getResNo() + i);
2714
2715   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
2716                            DAG.getVTList(ValValueVTs), Values));
2717 }
2718
2719 void SelectionDAGBuilder::visitGetElementPtr(const User &I) {
2720   Value *Op0 = I.getOperand(0);
2721   // Note that the pointer operand may be a vector of pointers. Take the scalar
2722   // element which holds a pointer.
2723   Type *Ty = Op0->getType()->getScalarType();
2724   unsigned AS = Ty->getPointerAddressSpace();
2725   SDValue N = getValue(Op0);
2726   SDLoc dl = getCurSDLoc();
2727
2728   for (GetElementPtrInst::const_op_iterator OI = I.op_begin()+1, E = I.op_end();
2729        OI != E; ++OI) {
2730     const Value *Idx = *OI;
2731     if (StructType *StTy = dyn_cast<StructType>(Ty)) {
2732       unsigned Field = cast<Constant>(Idx)->getUniqueInteger().getZExtValue();
2733       if (Field) {
2734         // N = N + Offset
2735         uint64_t Offset = DL->getStructLayout(StTy)->getElementOffset(Field);
2736         N = DAG.getNode(ISD::ADD, dl, N.getValueType(), N,
2737                         DAG.getConstant(Offset, dl, N.getValueType()));
2738       }
2739
2740       Ty = StTy->getElementType(Field);
2741     } else {
2742       Ty = cast<SequentialType>(Ty)->getElementType();
2743       MVT PtrTy = DAG.getTargetLoweringInfo().getPointerTy(AS);
2744       unsigned PtrSize = PtrTy.getSizeInBits();
2745       APInt ElementSize(PtrSize, DL->getTypeAllocSize(Ty));
2746
2747       // If this is a constant subscript, handle it quickly.
2748       if (const auto *CI = dyn_cast<ConstantInt>(Idx)) {
2749         if (CI->isZero())
2750           continue;
2751         APInt Offs = ElementSize * CI->getValue().sextOrTrunc(PtrSize);
2752         SDValue OffsVal = DAG.getConstant(Offs, dl, PtrTy);
2753         N = DAG.getNode(ISD::ADD, dl, N.getValueType(), N, OffsVal);
2754         continue;
2755       }
2756
2757       // N = N + Idx * ElementSize;
2758       SDValue IdxN = getValue(Idx);
2759
2760       // If the index is smaller or larger than intptr_t, truncate or extend
2761       // it.
2762       IdxN = DAG.getSExtOrTrunc(IdxN, dl, N.getValueType());
2763
2764       // If this is a multiply by a power of two, turn it into a shl
2765       // immediately.  This is a very common case.
2766       if (ElementSize != 1) {
2767         if (ElementSize.isPowerOf2()) {
2768           unsigned Amt = ElementSize.logBase2();
2769           IdxN = DAG.getNode(ISD::SHL, dl,
2770                              N.getValueType(), IdxN,
2771                              DAG.getConstant(Amt, dl, IdxN.getValueType()));
2772         } else {
2773           SDValue Scale = DAG.getConstant(ElementSize, dl, IdxN.getValueType());
2774           IdxN = DAG.getNode(ISD::MUL, dl,
2775                              N.getValueType(), IdxN, Scale);
2776         }
2777       }
2778
2779       N = DAG.getNode(ISD::ADD, dl,
2780                       N.getValueType(), N, IdxN);
2781     }
2782   }
2783
2784   setValue(&I, N);
2785 }
2786
2787 void SelectionDAGBuilder::visitAlloca(const AllocaInst &I) {
2788   // If this is a fixed sized alloca in the entry block of the function,
2789   // allocate it statically on the stack.
2790   if (FuncInfo.StaticAllocaMap.count(&I))
2791     return;   // getValue will auto-populate this.
2792
2793   SDLoc dl = getCurSDLoc();
2794   Type *Ty = I.getAllocatedType();
2795   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2796   uint64_t TySize = TLI.getDataLayout()->getTypeAllocSize(Ty);
2797   unsigned Align =
2798       std::max((unsigned)TLI.getDataLayout()->getPrefTypeAlignment(Ty),
2799                I.getAlignment());
2800
2801   SDValue AllocSize = getValue(I.getArraySize());
2802
2803   EVT IntPtr = TLI.getPointerTy();
2804   if (AllocSize.getValueType() != IntPtr)
2805     AllocSize = DAG.getZExtOrTrunc(AllocSize, dl, IntPtr);
2806
2807   AllocSize = DAG.getNode(ISD::MUL, dl, IntPtr,
2808                           AllocSize,
2809                           DAG.getConstant(TySize, dl, IntPtr));
2810
2811   // Handle alignment.  If the requested alignment is less than or equal to
2812   // the stack alignment, ignore it.  If the size is greater than or equal to
2813   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2814   unsigned StackAlign =
2815       DAG.getSubtarget().getFrameLowering()->getStackAlignment();
2816   if (Align <= StackAlign)
2817     Align = 0;
2818
2819   // Round the size of the allocation up to the stack alignment size
2820   // by add SA-1 to the size.
2821   AllocSize = DAG.getNode(ISD::ADD, dl,
2822                           AllocSize.getValueType(), AllocSize,
2823                           DAG.getIntPtrConstant(StackAlign - 1, dl));
2824
2825   // Mask out the low bits for alignment purposes.
2826   AllocSize = DAG.getNode(ISD::AND, dl,
2827                           AllocSize.getValueType(), AllocSize,
2828                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign - 1),
2829                                                 dl));
2830
2831   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align, dl) };
2832   SDVTList VTs = DAG.getVTList(AllocSize.getValueType(), MVT::Other);
2833   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, dl, VTs, Ops);
2834   setValue(&I, DSA);
2835   DAG.setRoot(DSA.getValue(1));
2836
2837   assert(FuncInfo.MF->getFrameInfo()->hasVarSizedObjects());
2838 }
2839
2840 void SelectionDAGBuilder::visitLoad(const LoadInst &I) {
2841   if (I.isAtomic())
2842     return visitAtomicLoad(I);
2843
2844   const Value *SV = I.getOperand(0);
2845   SDValue Ptr = getValue(SV);
2846
2847   Type *Ty = I.getType();
2848
2849   bool isVolatile = I.isVolatile();
2850   bool isNonTemporal = I.getMetadata(LLVMContext::MD_nontemporal) != nullptr;
2851   bool isInvariant = I.getMetadata(LLVMContext::MD_invariant_load) != nullptr;
2852   unsigned Alignment = I.getAlignment();
2853
2854   AAMDNodes AAInfo;
2855   I.getAAMetadata(AAInfo);
2856   const MDNode *Ranges = I.getMetadata(LLVMContext::MD_range);
2857
2858   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2859   SmallVector<EVT, 4> ValueVTs;
2860   SmallVector<uint64_t, 4> Offsets;
2861   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2862   unsigned NumValues = ValueVTs.size();
2863   if (NumValues == 0)
2864     return;
2865
2866   SDValue Root;
2867   bool ConstantMemory = false;
2868   if (isVolatile || NumValues > MaxParallelChains)
2869     // Serialize volatile loads with other side effects.
2870     Root = getRoot();
2871   else if (AA->pointsToConstantMemory(
2872              AliasAnalysis::Location(SV, AA->getTypeStoreSize(Ty), AAInfo))) {
2873     // Do not serialize (non-volatile) loads of constant memory with anything.
2874     Root = DAG.getEntryNode();
2875     ConstantMemory = true;
2876   } else {
2877     // Do not serialize non-volatile loads against each other.
2878     Root = DAG.getRoot();
2879   }
2880
2881   SDLoc dl = getCurSDLoc();
2882
2883   if (isVolatile)
2884     Root = TLI.prepareVolatileOrAtomicLoad(Root, dl, DAG);
2885
2886   SmallVector<SDValue, 4> Values(NumValues);
2887   SmallVector<SDValue, 4> Chains(std::min(unsigned(MaxParallelChains),
2888                                           NumValues));
2889   EVT PtrVT = Ptr.getValueType();
2890   unsigned ChainI = 0;
2891   for (unsigned i = 0; i != NumValues; ++i, ++ChainI) {
2892     // Serializing loads here may result in excessive register pressure, and
2893     // TokenFactor places arbitrary choke points on the scheduler. SD scheduling
2894     // could recover a bit by hoisting nodes upward in the chain by recognizing
2895     // they are side-effect free or do not alias. The optimizer should really
2896     // avoid this case by converting large object/array copies to llvm.memcpy
2897     // (MaxParallelChains should always remain as failsafe).
2898     if (ChainI == MaxParallelChains) {
2899       assert(PendingLoads.empty() && "PendingLoads must be serialized first");
2900       SDValue Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2901                                   makeArrayRef(Chains.data(), ChainI));
2902       Root = Chain;
2903       ChainI = 0;
2904     }
2905     SDValue A = DAG.getNode(ISD::ADD, dl,
2906                             PtrVT, Ptr,
2907                             DAG.getConstant(Offsets[i], dl, PtrVT));
2908     SDValue L = DAG.getLoad(ValueVTs[i], dl, Root,
2909                             A, MachinePointerInfo(SV, Offsets[i]), isVolatile,
2910                             isNonTemporal, isInvariant, Alignment, AAInfo,
2911                             Ranges);
2912
2913     Values[i] = L;
2914     Chains[ChainI] = L.getValue(1);
2915   }
2916
2917   if (!ConstantMemory) {
2918     SDValue Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2919                                 makeArrayRef(Chains.data(), ChainI));
2920     if (isVolatile)
2921       DAG.setRoot(Chain);
2922     else
2923       PendingLoads.push_back(Chain);
2924   }
2925
2926   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, dl,
2927                            DAG.getVTList(ValueVTs), Values));
2928 }
2929
2930 void SelectionDAGBuilder::visitStore(const StoreInst &I) {
2931   if (I.isAtomic())
2932     return visitAtomicStore(I);
2933
2934   const Value *SrcV = I.getOperand(0);
2935   const Value *PtrV = I.getOperand(1);
2936
2937   SmallVector<EVT, 4> ValueVTs;
2938   SmallVector<uint64_t, 4> Offsets;
2939   ComputeValueVTs(DAG.getTargetLoweringInfo(), SrcV->getType(),
2940                   ValueVTs, &Offsets);
2941   unsigned NumValues = ValueVTs.size();
2942   if (NumValues == 0)
2943     return;
2944
2945   // Get the lowered operands. Note that we do this after
2946   // checking if NumResults is zero, because with zero results
2947   // the operands won't have values in the map.
2948   SDValue Src = getValue(SrcV);
2949   SDValue Ptr = getValue(PtrV);
2950
2951   SDValue Root = getRoot();
2952   SmallVector<SDValue, 4> Chains(std::min(unsigned(MaxParallelChains),
2953                                           NumValues));
2954   EVT PtrVT = Ptr.getValueType();
2955   bool isVolatile = I.isVolatile();
2956   bool isNonTemporal = I.getMetadata(LLVMContext::MD_nontemporal) != nullptr;
2957   unsigned Alignment = I.getAlignment();
2958   SDLoc dl = getCurSDLoc();
2959
2960   AAMDNodes AAInfo;
2961   I.getAAMetadata(AAInfo);
2962
2963   unsigned ChainI = 0;
2964   for (unsigned i = 0; i != NumValues; ++i, ++ChainI) {
2965     // See visitLoad comments.
2966     if (ChainI == MaxParallelChains) {
2967       SDValue Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2968                                   makeArrayRef(Chains.data(), ChainI));
2969       Root = Chain;
2970       ChainI = 0;
2971     }
2972     SDValue Add = DAG.getNode(ISD::ADD, dl, PtrVT, Ptr,
2973                               DAG.getConstant(Offsets[i], dl, PtrVT));
2974     SDValue St = DAG.getStore(Root, dl,
2975                               SDValue(Src.getNode(), Src.getResNo() + i),
2976                               Add, MachinePointerInfo(PtrV, Offsets[i]),
2977                               isVolatile, isNonTemporal, Alignment, AAInfo);
2978     Chains[ChainI] = St;
2979   }
2980
2981   SDValue StoreNode = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2982                                   makeArrayRef(Chains.data(), ChainI));
2983   DAG.setRoot(StoreNode);
2984 }
2985
2986 void SelectionDAGBuilder::visitMaskedStore(const CallInst &I) {
2987   SDLoc sdl = getCurSDLoc();
2988
2989   // llvm.masked.store.*(Src0, Ptr, alignemt, Mask)
2990   Value  *PtrOperand = I.getArgOperand(1);
2991   SDValue Ptr = getValue(PtrOperand);
2992   SDValue Src0 = getValue(I.getArgOperand(0));
2993   SDValue Mask = getValue(I.getArgOperand(3));
2994   EVT VT = Src0.getValueType();
2995   unsigned Alignment = (cast<ConstantInt>(I.getArgOperand(2)))->getZExtValue();
2996   if (!Alignment)
2997     Alignment = DAG.getEVTAlignment(VT);
2998
2999   AAMDNodes AAInfo;
3000   I.getAAMetadata(AAInfo);
3001
3002   MachineMemOperand *MMO =
3003     DAG.getMachineFunction().
3004     getMachineMemOperand(MachinePointerInfo(PtrOperand),
3005                           MachineMemOperand::MOStore,  VT.getStoreSize(),
3006                           Alignment, AAInfo);
3007   SDValue StoreNode = DAG.getMaskedStore(getRoot(), sdl, Src0, Ptr, Mask, VT,
3008                                          MMO, false);
3009   DAG.setRoot(StoreNode);
3010   setValue(&I, StoreNode);
3011 }
3012
3013 // Gather/scatter receive a vector of pointers.
3014 // This vector of pointers may be represented as a base pointer + vector of 
3015 // indices, it depends on GEP and instruction preceeding GEP
3016 // that calculates indices
3017 static bool getUniformBase(Value *& Ptr, SDValue& Base, SDValue& Index,
3018                            SelectionDAGBuilder* SDB) {
3019
3020   assert (Ptr->getType()->isVectorTy() && "Uexpected pointer type");
3021   GetElementPtrInst *Gep = dyn_cast<GetElementPtrInst>(Ptr);
3022   if (!Gep || Gep->getNumOperands() > 2)
3023     return false;
3024   ShuffleVectorInst *ShuffleInst = 
3025     dyn_cast<ShuffleVectorInst>(Gep->getPointerOperand());
3026   if (!ShuffleInst || !ShuffleInst->getMask()->isNullValue() ||
3027       cast<Instruction>(ShuffleInst->getOperand(0))->getOpcode() !=
3028       Instruction::InsertElement)
3029     return false;
3030
3031   Ptr = cast<InsertElementInst>(ShuffleInst->getOperand(0))->getOperand(1);
3032
3033   SelectionDAG& DAG = SDB->DAG;
3034   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3035   // Check is the Ptr is inside current basic block
3036   // If not, look for the shuffle instruction
3037   if (SDB->findValue(Ptr))
3038     Base = SDB->getValue(Ptr);
3039   else if (SDB->findValue(ShuffleInst)) {
3040     SDValue ShuffleNode = SDB->getValue(ShuffleInst);
3041     SDLoc sdl = ShuffleNode;
3042     Base = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, sdl,
3043                        ShuffleNode.getValueType().getScalarType(), ShuffleNode,
3044                        DAG.getConstant(0, sdl, TLI.getVectorIdxTy()));
3045     SDB->setValue(Ptr, Base);
3046   }
3047   else
3048     return false;
3049
3050   Value *IndexVal = Gep->getOperand(1);
3051   if (SDB->findValue(IndexVal)) {
3052     Index = SDB->getValue(IndexVal);
3053
3054     if (SExtInst* Sext = dyn_cast<SExtInst>(IndexVal)) {
3055       IndexVal = Sext->getOperand(0);
3056       if (SDB->findValue(IndexVal))
3057         Index = SDB->getValue(IndexVal);
3058     }
3059     return true;
3060   }
3061   return false;
3062 }
3063
3064 void SelectionDAGBuilder::visitMaskedScatter(const CallInst &I) {
3065   SDLoc sdl = getCurSDLoc();
3066
3067   // llvm.masked.scatter.*(Src0, Ptrs, alignemt, Mask)
3068   Value  *Ptr = I.getArgOperand(1);
3069   SDValue Src0 = getValue(I.getArgOperand(0));
3070   SDValue Mask = getValue(I.getArgOperand(3));
3071   EVT VT = Src0.getValueType();
3072   unsigned Alignment = (cast<ConstantInt>(I.getArgOperand(2)))->getZExtValue();
3073   if (!Alignment)
3074     Alignment = DAG.getEVTAlignment(VT);
3075   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3076
3077   AAMDNodes AAInfo;
3078   I.getAAMetadata(AAInfo);
3079
3080   SDValue Base;
3081   SDValue Index;
3082   Value *BasePtr = Ptr;
3083   bool UniformBase = getUniformBase(BasePtr, Base, Index, this);
3084
3085   Value *MemOpBasePtr = UniformBase ? BasePtr : nullptr;
3086   MachineMemOperand *MMO = DAG.getMachineFunction().
3087     getMachineMemOperand(MachinePointerInfo(MemOpBasePtr),
3088                          MachineMemOperand::MOStore,  VT.getStoreSize(),
3089                          Alignment, AAInfo);
3090   if (!UniformBase) {
3091     Base = DAG.getTargetConstant(0, sdl, TLI.getPointerTy());
3092     Index = getValue(Ptr);
3093   }
3094   SDValue Ops[] = { getRoot(), Src0, Mask, Base, Index };
3095   SDValue Scatter = DAG.getMaskedScatter(DAG.getVTList(MVT::Other), VT, sdl,
3096                                          Ops, MMO);
3097   DAG.setRoot(Scatter);
3098   setValue(&I, Scatter);
3099 }
3100
3101 void SelectionDAGBuilder::visitMaskedLoad(const CallInst &I) {
3102   SDLoc sdl = getCurSDLoc();
3103
3104   // @llvm.masked.load.*(Ptr, alignment, Mask, Src0)
3105   Value  *PtrOperand = I.getArgOperand(0);
3106   SDValue Ptr = getValue(PtrOperand);
3107   SDValue Src0 = getValue(I.getArgOperand(3));
3108   SDValue Mask = getValue(I.getArgOperand(2));
3109
3110   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3111   EVT VT = TLI.getValueType(I.getType());
3112   unsigned Alignment = (cast<ConstantInt>(I.getArgOperand(1)))->getZExtValue();
3113   if (!Alignment)
3114     Alignment = DAG.getEVTAlignment(VT);
3115
3116   AAMDNodes AAInfo;
3117   I.getAAMetadata(AAInfo);
3118   const MDNode *Ranges = I.getMetadata(LLVMContext::MD_range);
3119
3120   SDValue InChain = DAG.getRoot();
3121   if (AA->pointsToConstantMemory(
3122       AliasAnalysis::Location(PtrOperand,
3123                               AA->getTypeStoreSize(I.getType()),
3124                               AAInfo))) {
3125     // Do not serialize (non-volatile) loads of constant memory with anything.
3126     InChain = DAG.getEntryNode();
3127   }
3128
3129   MachineMemOperand *MMO =
3130     DAG.getMachineFunction().
3131     getMachineMemOperand(MachinePointerInfo(PtrOperand),
3132                           MachineMemOperand::MOLoad,  VT.getStoreSize(),
3133                           Alignment, AAInfo, Ranges);
3134
3135   SDValue Load = DAG.getMaskedLoad(VT, sdl, InChain, Ptr, Mask, Src0, VT, MMO,
3136                                    ISD::NON_EXTLOAD);
3137   SDValue OutChain = Load.getValue(1);
3138   DAG.setRoot(OutChain);
3139   setValue(&I, Load);
3140 }
3141
3142 void SelectionDAGBuilder::visitMaskedGather(const CallInst &I) {
3143   SDLoc sdl = getCurSDLoc();
3144
3145   // @llvm.masked.gather.*(Ptrs, alignment, Mask, Src0)
3146   Value  *Ptr = I.getArgOperand(0);
3147   SDValue Src0 = getValue(I.getArgOperand(3));
3148   SDValue Mask = getValue(I.getArgOperand(2));
3149
3150   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3151   EVT VT = TLI.getValueType(I.getType());
3152   unsigned Alignment = (cast<ConstantInt>(I.getArgOperand(1)))->getZExtValue();
3153   if (!Alignment)
3154     Alignment = DAG.getEVTAlignment(VT);
3155
3156   AAMDNodes AAInfo;
3157   I.getAAMetadata(AAInfo);
3158   const MDNode *Ranges = I.getMetadata(LLVMContext::MD_range);
3159
3160   SDValue Root = DAG.getRoot();
3161   SDValue Base;
3162   SDValue Index;
3163   Value *BasePtr = Ptr;
3164   bool UniformBase = getUniformBase(BasePtr, Base, Index, this);
3165   bool ConstantMemory = false;
3166   if (UniformBase && AA->pointsToConstantMemory(
3167       AliasAnalysis::Location(BasePtr,
3168                                     AA->getTypeStoreSize(I.getType()),
3169                               AAInfo))) {
3170     // Do not serialize (non-volatile) loads of constant memory with anything.
3171     Root = DAG.getEntryNode();
3172     ConstantMemory = true;
3173   }
3174
3175   MachineMemOperand *MMO =
3176     DAG.getMachineFunction().
3177     getMachineMemOperand(MachinePointerInfo(UniformBase ? BasePtr : nullptr),
3178                          MachineMemOperand::MOLoad,  VT.getStoreSize(),
3179                          Alignment, AAInfo, Ranges);
3180
3181   if (!UniformBase) {
3182     Base = DAG.getTargetConstant(0, sdl, TLI.getPointerTy());
3183     Index = getValue(Ptr);
3184   }
3185   SDValue Ops[] = { Root, Src0, Mask, Base, Index };
3186   SDValue Gather = DAG.getMaskedGather(DAG.getVTList(VT, MVT::Other), VT, sdl,
3187                                        Ops, MMO);
3188
3189   SDValue OutChain = Gather.getValue(1);
3190   if (!ConstantMemory)
3191     PendingLoads.push_back(OutChain);
3192   setValue(&I, Gather);
3193 }
3194
3195 void SelectionDAGBuilder::visitAtomicCmpXchg(const AtomicCmpXchgInst &I) {
3196   SDLoc dl = getCurSDLoc();
3197   AtomicOrdering SuccessOrder = I.getSuccessOrdering();
3198   AtomicOrdering FailureOrder = I.getFailureOrdering();
3199   SynchronizationScope Scope = I.getSynchScope();
3200
3201   SDValue InChain = getRoot();
3202
3203   MVT MemVT = getValue(I.getCompareOperand()).getSimpleValueType();
3204   SDVTList VTs = DAG.getVTList(MemVT, MVT::i1, MVT::Other);
3205   SDValue L = DAG.getAtomicCmpSwap(
3206       ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, MemVT, VTs, InChain,
3207       getValue(I.getPointerOperand()), getValue(I.getCompareOperand()),
3208       getValue(I.getNewValOperand()), MachinePointerInfo(I.getPointerOperand()),
3209       /*Alignment=*/ 0, SuccessOrder, FailureOrder, Scope);
3210
3211   SDValue OutChain = L.getValue(2);
3212
3213   setValue(&I, L);
3214   DAG.setRoot(OutChain);
3215 }
3216
3217 void SelectionDAGBuilder::visitAtomicRMW(const AtomicRMWInst &I) {
3218   SDLoc dl = getCurSDLoc();
3219   ISD::NodeType NT;
3220   switch (I.getOperation()) {
3221   default: llvm_unreachable("Unknown atomicrmw operation");
3222   case AtomicRMWInst::Xchg: NT = ISD::ATOMIC_SWAP; break;
3223   case AtomicRMWInst::Add:  NT = ISD::ATOMIC_LOAD_ADD; break;
3224   case AtomicRMWInst::Sub:  NT = ISD::ATOMIC_LOAD_SUB; break;
3225   case AtomicRMWInst::And:  NT = ISD::ATOMIC_LOAD_AND; break;
3226   case AtomicRMWInst::Nand: NT = ISD::ATOMIC_LOAD_NAND; break;
3227   case AtomicRMWInst::Or:   NT = ISD::ATOMIC_LOAD_OR; break;
3228   case AtomicRMWInst::Xor:  NT = ISD::ATOMIC_LOAD_XOR; break;
3229   case AtomicRMWInst::Max:  NT = ISD::ATOMIC_LOAD_MAX; break;
3230   case AtomicRMWInst::Min:  NT = ISD::ATOMIC_LOAD_MIN; break;
3231   case AtomicRMWInst::UMax: NT = ISD::ATOMIC_LOAD_UMAX; break;
3232   case AtomicRMWInst::UMin: NT = ISD::ATOMIC_LOAD_UMIN; break;
3233   }
3234   AtomicOrdering Order = I.getOrdering();
3235   SynchronizationScope Scope = I.getSynchScope();
3236
3237   SDValue InChain = getRoot();
3238
3239   SDValue L =
3240     DAG.getAtomic(NT, dl,
3241                   getValue(I.getValOperand()).getSimpleValueType(),
3242                   InChain,
3243                   getValue(I.getPointerOperand()),
3244                   getValue(I.getValOperand()),
3245                   I.getPointerOperand(),
3246                   /* Alignment=*/ 0, Order, Scope);
3247
3248   SDValue OutChain = L.getValue(1);
3249
3250   setValue(&I, L);
3251   DAG.setRoot(OutChain);
3252 }
3253
3254 void SelectionDAGBuilder::visitFence(const FenceInst &I) {
3255   SDLoc dl = getCurSDLoc();
3256   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3257   SDValue Ops[3];
3258   Ops[0] = getRoot();
3259   Ops[1] = DAG.getConstant(I.getOrdering(), dl, TLI.getPointerTy());
3260   Ops[2] = DAG.getConstant(I.getSynchScope(), dl, TLI.getPointerTy());
3261   DAG.setRoot(DAG.getNode(ISD::ATOMIC_FENCE, dl, MVT::Other, Ops));
3262 }
3263
3264 void SelectionDAGBuilder::visitAtomicLoad(const LoadInst &I) {
3265   SDLoc dl = getCurSDLoc();
3266   AtomicOrdering Order = I.getOrdering();
3267   SynchronizationScope Scope = I.getSynchScope();
3268
3269   SDValue InChain = getRoot();
3270
3271   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3272   EVT VT = TLI.getValueType(I.getType());
3273
3274   if (I.getAlignment() < VT.getSizeInBits() / 8)
3275     report_fatal_error("Cannot generate unaligned atomic load");
3276
3277   MachineMemOperand *MMO =
3278       DAG.getMachineFunction().
3279       getMachineMemOperand(MachinePointerInfo(I.getPointerOperand()),
3280                            MachineMemOperand::MOVolatile |
3281                            MachineMemOperand::MOLoad,
3282                            VT.getStoreSize(),
3283                            I.getAlignment() ? I.getAlignment() :
3284                                               DAG.getEVTAlignment(VT));
3285
3286   InChain = TLI.prepareVolatileOrAtomicLoad(InChain, dl, DAG);
3287   SDValue L =
3288       DAG.getAtomic(ISD::ATOMIC_LOAD, dl, VT, VT, InChain,
3289                     getValue(I.getPointerOperand()), MMO,
3290                     Order, Scope);
3291
3292   SDValue OutChain = L.getValue(1);
3293
3294   setValue(&I, L);
3295   DAG.setRoot(OutChain);
3296 }
3297
3298 void SelectionDAGBuilder::visitAtomicStore(const StoreInst &I) {
3299   SDLoc dl = getCurSDLoc();
3300
3301   AtomicOrdering Order = I.getOrdering();
3302   SynchronizationScope Scope = I.getSynchScope();
3303
3304   SDValue InChain = getRoot();
3305
3306   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3307   EVT VT = TLI.getValueType(I.getValueOperand()->getType());
3308
3309   if (I.getAlignment() < VT.getSizeInBits() / 8)
3310     report_fatal_error("Cannot generate unaligned atomic store");
3311
3312   SDValue OutChain =
3313     DAG.getAtomic(ISD::ATOMIC_STORE, dl, VT,
3314                   InChain,
3315                   getValue(I.getPointerOperand()),
3316                   getValue(I.getValueOperand()),
3317                   I.getPointerOperand(), I.getAlignment(),
3318                   Order, Scope);
3319
3320   DAG.setRoot(OutChain);
3321 }
3322
3323 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
3324 /// node.
3325 void SelectionDAGBuilder::visitTargetIntrinsic(const CallInst &I,
3326                                                unsigned Intrinsic) {
3327   bool HasChain = !I.doesNotAccessMemory();
3328   bool OnlyLoad = HasChain && I.onlyReadsMemory();
3329
3330   // Build the operand list.
3331   SmallVector<SDValue, 8> Ops;
3332   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
3333     if (OnlyLoad) {
3334       // We don't need to serialize loads against other loads.
3335       Ops.push_back(DAG.getRoot());
3336     } else {
3337       Ops.push_back(getRoot());
3338     }
3339   }
3340
3341   // Info is set by getTgtMemInstrinsic
3342   TargetLowering::IntrinsicInfo Info;
3343   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3344   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
3345
3346   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
3347   if (!IsTgtIntrinsic || Info.opc == ISD::INTRINSIC_VOID ||
3348       Info.opc == ISD::INTRINSIC_W_CHAIN)
3349     Ops.push_back(DAG.getTargetConstant(Intrinsic, getCurSDLoc(),
3350                                         TLI.getPointerTy()));
3351
3352   // Add all operands of the call to the operand list.
3353   for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
3354     SDValue Op = getValue(I.getArgOperand(i));
3355     Ops.push_back(Op);
3356   }
3357
3358   SmallVector<EVT, 4> ValueVTs;
3359   ComputeValueVTs(TLI, I.getType(), ValueVTs);
3360
3361   if (HasChain)
3362     ValueVTs.push_back(MVT::Other);
3363
3364   SDVTList VTs = DAG.getVTList(ValueVTs);
3365
3366   // Create the node.
3367   SDValue Result;
3368   if (IsTgtIntrinsic) {
3369     // This is target intrinsic that touches memory
3370     Result = DAG.getMemIntrinsicNode(Info.opc, getCurSDLoc(),
3371                                      VTs, Ops, Info.memVT,
3372                                    MachinePointerInfo(Info.ptrVal, Info.offset),
3373                                      Info.align, Info.vol,
3374                                      Info.readMem, Info.writeMem, Info.size);
3375   } else if (!HasChain) {
3376     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurSDLoc(), VTs, Ops);
3377   } else if (!I.getType()->isVoidTy()) {
3378     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurSDLoc(), VTs, Ops);
3379   } else {
3380     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurSDLoc(), VTs, Ops);
3381   }
3382
3383   if (HasChain) {
3384     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
3385     if (OnlyLoad)
3386       PendingLoads.push_back(Chain);
3387     else
3388       DAG.setRoot(Chain);
3389   }
3390
3391   if (!I.getType()->isVoidTy()) {
3392     if (VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
3393       EVT VT = TLI.getValueType(PTy);
3394       Result = DAG.getNode(ISD::BITCAST, getCurSDLoc(), VT, Result);
3395     }
3396
3397     setValue(&I, Result);
3398   }
3399 }
3400
3401 /// GetSignificand - Get the significand and build it into a floating-point
3402 /// number with exponent of 1:
3403 ///
3404 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3405 ///
3406 /// where Op is the hexadecimal representation of floating point value.
3407 static SDValue
3408 GetSignificand(SelectionDAG &DAG, SDValue Op, SDLoc dl) {
3409   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3410                            DAG.getConstant(0x007fffff, dl, MVT::i32));
3411   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3412                            DAG.getConstant(0x3f800000, dl, MVT::i32));
3413   return DAG.getNode(ISD::BITCAST, dl, MVT::f32, t2);
3414 }
3415
3416 /// GetExponent - Get the exponent:
3417 ///
3418 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3419 ///
3420 /// where Op is the hexadecimal representation of floating point value.
3421 static SDValue
3422 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3423             SDLoc dl) {
3424   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3425                            DAG.getConstant(0x7f800000, dl, MVT::i32));
3426   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3427                            DAG.getConstant(23, dl, TLI.getPointerTy()));
3428   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3429                            DAG.getConstant(127, dl, MVT::i32));
3430   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3431 }
3432
3433 /// getF32Constant - Get 32-bit floating point constant.
3434 static SDValue
3435 getF32Constant(SelectionDAG &DAG, unsigned Flt, SDLoc dl) {
3436   return DAG.getConstantFP(APFloat(APFloat::IEEEsingle, APInt(32, Flt)), dl,
3437                            MVT::f32);
3438 }
3439
3440 static SDValue getLimitedPrecisionExp2(SDValue t0, SDLoc dl,
3441                                        SelectionDAG &DAG) {
3442   //   IntegerPartOfX = ((int32_t)(t0);
3443   SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3444
3445   //   FractionalPartOfX = t0 - (float)IntegerPartOfX;
3446   SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3447   SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3448
3449   //   IntegerPartOfX <<= 23;
3450   IntegerPartOfX = DAG.getNode(
3451       ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3452       DAG.getConstant(23, dl, DAG.getTargetLoweringInfo().getPointerTy()));
3453
3454   SDValue TwoToFractionalPartOfX;
3455   if (LimitFloatPrecision <= 6) {
3456     // For floating-point precision of 6:
3457     //
3458     //   TwoToFractionalPartOfX =
3459     //     0.997535578f +
3460     //       (0.735607626f + 0.252464424f * x) * x;
3461     //
3462     // error 0.0144103317, which is 6 bits
3463     SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3464                              getF32Constant(DAG, 0x3e814304, dl));
3465     SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3466                              getF32Constant(DAG, 0x3f3c50c8, dl));
3467     SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3468     TwoToFractionalPartOfX = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3469                                          getF32Constant(DAG, 0x3f7f5e7e, dl));
3470   } else if (LimitFloatPrecision <= 12) {
3471     // For floating-point precision of 12:
3472     //
3473     //   TwoToFractionalPartOfX =
3474     //     0.999892986f +
3475     //       (0.696457318f +
3476     //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3477     //
3478     // error 0.000107046256, which is 13 to 14 bits
3479     SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3480                              getF32Constant(DAG, 0x3da235e3, dl));
3481     SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3482                              getF32Constant(DAG, 0x3e65b8f3, dl));
3483     SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3484     SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3485                              getF32Constant(DAG, 0x3f324b07, dl));
3486     SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3487     TwoToFractionalPartOfX = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3488                                          getF32Constant(DAG, 0x3f7ff8fd, dl));
3489   } else { // LimitFloatPrecision <= 18
3490     // For floating-point precision of 18:
3491     //
3492     //   TwoToFractionalPartOfX =
3493     //     0.999999982f +
3494     //       (0.693148872f +
3495     //         (0.240227044f +
3496     //           (0.554906021e-1f +
3497     //             (0.961591928e-2f +
3498     //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3499     // error 2.47208000*10^(-7), which is better than 18 bits
3500     SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3501                              getF32Constant(DAG, 0x3924b03e, dl));
3502     SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3503                              getF32Constant(DAG, 0x3ab24b87, dl));
3504     SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3505     SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3506                              getF32Constant(DAG, 0x3c1d8c17, dl));
3507     SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3508     SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3509                              getF32Constant(DAG, 0x3d634a1d, dl));
3510     SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3511     SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3512                              getF32Constant(DAG, 0x3e75fe14, dl));
3513     SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3514     SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3515                               getF32Constant(DAG, 0x3f317234, dl));
3516     SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3517     TwoToFractionalPartOfX = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3518                                          getF32Constant(DAG, 0x3f800000, dl));
3519   }
3520
3521   // Add the exponent into the result in integer domain.
3522   SDValue t13 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, TwoToFractionalPartOfX);
3523   return DAG.getNode(ISD::BITCAST, dl, MVT::f32,
3524                      DAG.getNode(ISD::ADD, dl, MVT::i32, t13, IntegerPartOfX));
3525 }
3526
3527 /// expandExp - Lower an exp intrinsic. Handles the special sequences for
3528 /// limited-precision mode.
3529 static SDValue expandExp(SDLoc dl, SDValue Op, SelectionDAG &DAG,
3530                          const TargetLowering &TLI) {
3531   if (Op.getValueType() == MVT::f32 &&
3532       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3533
3534     // Put the exponent in the right bit position for later addition to the
3535     // final result:
3536     //
3537     //   #define LOG2OFe 1.4426950f
3538     //   t0 = Op * LOG2OFe
3539     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3540                              getF32Constant(DAG, 0x3fb8aa3b, dl));
3541     return getLimitedPrecisionExp2(t0, dl, DAG);
3542   }
3543
3544   // No special expansion.
3545   return DAG.getNode(ISD::FEXP, dl, Op.getValueType(), Op);
3546 }
3547
3548 /// expandLog - Lower a log intrinsic. Handles the special sequences for
3549 /// limited-precision mode.
3550 static SDValue expandLog(SDLoc dl, SDValue Op, SelectionDAG &DAG,
3551                          const TargetLowering &TLI) {
3552   if (Op.getValueType() == MVT::f32 &&
3553       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3554     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
3555
3556     // Scale the exponent by log(2) [0.69314718f].
3557     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3558     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3559                                         getF32Constant(DAG, 0x3f317218, dl));
3560
3561     // Get the significand and build it into a floating-point number with
3562     // exponent of 1.
3563     SDValue X = GetSignificand(DAG, Op1, dl);
3564
3565     SDValue LogOfMantissa;
3566     if (LimitFloatPrecision <= 6) {
3567       // For floating-point precision of 6:
3568       //
3569       //   LogofMantissa =
3570       //     -1.1609546f +
3571       //       (1.4034025f - 0.23903021f * x) * x;
3572       //
3573       // error 0.0034276066, which is better than 8 bits
3574       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3575                                getF32Constant(DAG, 0xbe74c456, dl));
3576       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3577                                getF32Constant(DAG, 0x3fb3a2b1, dl));
3578       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3579       LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3580                                   getF32Constant(DAG, 0x3f949a29, dl));
3581     } else if (LimitFloatPrecision <= 12) {
3582       // For floating-point precision of 12:
3583       //
3584       //   LogOfMantissa =
3585       //     -1.7417939f +
3586       //       (2.8212026f +
3587       //         (-1.4699568f +
3588       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3589       //
3590       // error 0.000061011436, which is 14 bits
3591       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3592                                getF32Constant(DAG, 0xbd67b6d6, dl));
3593       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3594                                getF32Constant(DAG, 0x3ee4f4b8, dl));
3595       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3596       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3597                                getF32Constant(DAG, 0x3fbc278b, dl));
3598       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3599       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3600                                getF32Constant(DAG, 0x40348e95, dl));
3601       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3602       LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3603                                   getF32Constant(DAG, 0x3fdef31a, dl));
3604     } else { // LimitFloatPrecision <= 18
3605       // For floating-point precision of 18:
3606       //
3607       //   LogOfMantissa =
3608       //     -2.1072184f +
3609       //       (4.2372794f +
3610       //         (-3.7029485f +
3611       //           (2.2781945f +
3612       //             (-0.87823314f +
3613       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3614       //
3615       // error 0.0000023660568, which is better than 18 bits
3616       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3617                                getF32Constant(DAG, 0xbc91e5ac, dl));
3618       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3619                                getF32Constant(DAG, 0x3e4350aa, dl));
3620       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3621       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3622                                getF32Constant(DAG, 0x3f60d3e3, dl));
3623       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3624       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3625                                getF32Constant(DAG, 0x4011cdf0, dl));
3626       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3627       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3628                                getF32Constant(DAG, 0x406cfd1c, dl));
3629       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3630       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3631                                getF32Constant(DAG, 0x408797cb, dl));
3632       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3633       LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3634                                   getF32Constant(DAG, 0x4006dcab, dl));
3635     }
3636
3637     return DAG.getNode(ISD::FADD, dl, MVT::f32, LogOfExponent, LogOfMantissa);
3638   }
3639
3640   // No special expansion.
3641   return DAG.getNode(ISD::FLOG, dl, Op.getValueType(), Op);
3642 }
3643
3644 /// expandLog2 - Lower a log2 intrinsic. Handles the special sequences for
3645 /// limited-precision mode.
3646 static SDValue expandLog2(SDLoc dl, SDValue Op, SelectionDAG &DAG,
3647                           const TargetLowering &TLI) {
3648   if (Op.getValueType() == MVT::f32 &&
3649       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3650     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
3651
3652     // Get the exponent.
3653     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3654
3655     // Get the significand and build it into a floating-point number with
3656     // exponent of 1.
3657     SDValue X = GetSignificand(DAG, Op1, dl);
3658
3659     // Different possible minimax approximations of significand in
3660     // floating-point for various degrees of accuracy over [1,2].
3661     SDValue Log2ofMantissa;
3662     if (LimitFloatPrecision <= 6) {
3663       // For floating-point precision of 6:
3664       //
3665       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3666       //
3667       // error 0.0049451742, which is more than 7 bits
3668       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3669                                getF32Constant(DAG, 0xbeb08fe0, dl));
3670       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3671                                getF32Constant(DAG, 0x40019463, dl));
3672       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3673       Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3674                                    getF32Constant(DAG, 0x3fd6633d, dl));
3675     } else if (LimitFloatPrecision <= 12) {
3676       // For floating-point precision of 12:
3677       //
3678       //   Log2ofMantissa =
3679       //     -2.51285454f +
3680       //       (4.07009056f +
3681       //         (-2.12067489f +
3682       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3683       //
3684       // error 0.0000876136000, which is better than 13 bits
3685       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3686                                getF32Constant(DAG, 0xbda7262e, dl));
3687       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3688                                getF32Constant(DAG, 0x3f25280b, dl));
3689       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3690       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3691                                getF32Constant(DAG, 0x4007b923, dl));
3692       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3693       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3694                                getF32Constant(DAG, 0x40823e2f, dl));
3695       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3696       Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3697                                    getF32Constant(DAG, 0x4020d29c, dl));
3698     } else { // LimitFloatPrecision <= 18
3699       // For floating-point precision of 18:
3700       //
3701       //   Log2ofMantissa =
3702       //     -3.0400495f +
3703       //       (6.1129976f +
3704       //         (-5.3420409f +
3705       //           (3.2865683f +
3706       //             (-1.2669343f +
3707       //               (0.27515199f -
3708       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3709       //
3710       // error 0.0000018516, which is better than 18 bits
3711       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3712                                getF32Constant(DAG, 0xbcd2769e, dl));
3713       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3714                                getF32Constant(DAG, 0x3e8ce0b9, dl));
3715       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3716       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3717                                getF32Constant(DAG, 0x3fa22ae7, dl));
3718       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3719       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3720                                getF32Constant(DAG, 0x40525723, dl));
3721       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3722       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3723                                getF32Constant(DAG, 0x40aaf200, dl));
3724       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3725       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3726                                getF32Constant(DAG, 0x40c39dad, dl));
3727       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3728       Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3729                                    getF32Constant(DAG, 0x4042902c, dl));
3730     }
3731
3732     return DAG.getNode(ISD::FADD, dl, MVT::f32, LogOfExponent, Log2ofMantissa);
3733   }
3734
3735   // No special expansion.
3736   return DAG.getNode(ISD::FLOG2, dl, Op.getValueType(), Op);
3737 }
3738
3739 /// expandLog10 - Lower a log10 intrinsic. Handles the special sequences for
3740 /// limited-precision mode.
3741 static SDValue expandLog10(SDLoc dl, SDValue Op, SelectionDAG &DAG,
3742                            const TargetLowering &TLI) {
3743   if (Op.getValueType() == MVT::f32 &&
3744       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3745     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
3746
3747     // Scale the exponent by log10(2) [0.30102999f].
3748     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3749     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3750                                         getF32Constant(DAG, 0x3e9a209a, dl));
3751
3752     // Get the significand and build it into a floating-point number with
3753     // exponent of 1.
3754     SDValue X = GetSignificand(DAG, Op1, dl);
3755
3756     SDValue Log10ofMantissa;
3757     if (LimitFloatPrecision <= 6) {
3758       // For floating-point precision of 6:
3759       //
3760       //   Log10ofMantissa =
3761       //     -0.50419619f +
3762       //       (0.60948995f - 0.10380950f * x) * x;
3763       //
3764       // error 0.0014886165, which is 6 bits
3765       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3766                                getF32Constant(DAG, 0xbdd49a13, dl));
3767       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3768                                getF32Constant(DAG, 0x3f1c0789, dl));
3769       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3770       Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3771                                     getF32Constant(DAG, 0x3f011300, dl));
3772     } else if (LimitFloatPrecision <= 12) {
3773       // For floating-point precision of 12:
3774       //
3775       //   Log10ofMantissa =
3776       //     -0.64831180f +
3777       //       (0.91751397f +
3778       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3779       //
3780       // error 0.00019228036, which is better than 12 bits
3781       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3782                                getF32Constant(DAG, 0x3d431f31, dl));
3783       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3784                                getF32Constant(DAG, 0x3ea21fb2, dl));
3785       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3786       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3787                                getF32Constant(DAG, 0x3f6ae232, dl));
3788       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3789       Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3790                                     getF32Constant(DAG, 0x3f25f7c3, dl));
3791     } else { // LimitFloatPrecision <= 18
3792       // For floating-point precision of 18:
3793       //
3794       //   Log10ofMantissa =
3795       //     -0.84299375f +
3796       //       (1.5327582f +
3797       //         (-1.0688956f +
3798       //           (0.49102474f +
3799       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3800       //
3801       // error 0.0000037995730, which is better than 18 bits
3802       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3803                                getF32Constant(DAG, 0x3c5d51ce, dl));
3804       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3805                                getF32Constant(DAG, 0x3e00685a, dl));
3806       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3807       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3808                                getF32Constant(DAG, 0x3efb6798, dl));
3809       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3810       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3811                                getF32Constant(DAG, 0x3f88d192, dl));
3812       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3813       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3814                                getF32Constant(DAG, 0x3fc4316c, dl));
3815       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3816       Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3817                                     getF32Constant(DAG, 0x3f57ce70, dl));
3818     }
3819
3820     return DAG.getNode(ISD::FADD, dl, MVT::f32, LogOfExponent, Log10ofMantissa);
3821   }
3822
3823   // No special expansion.
3824   return DAG.getNode(ISD::FLOG10, dl, Op.getValueType(), Op);
3825 }
3826
3827 /// expandExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3828 /// limited-precision mode.
3829 static SDValue expandExp2(SDLoc dl, SDValue Op, SelectionDAG &DAG,
3830                           const TargetLowering &TLI) {
3831   if (Op.getValueType() == MVT::f32 &&
3832       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18)
3833     return getLimitedPrecisionExp2(Op, dl, DAG);
3834
3835   // No special expansion.
3836   return DAG.getNode(ISD::FEXP2, dl, Op.getValueType(), Op);
3837 }
3838
3839 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3840 /// limited-precision mode with x == 10.0f.
3841 static SDValue expandPow(SDLoc dl, SDValue LHS, SDValue RHS,
3842                          SelectionDAG &DAG, const TargetLowering &TLI) {
3843   bool IsExp10 = false;
3844   if (LHS.getValueType() == MVT::f32 && RHS.getValueType() == MVT::f32 &&
3845       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3846     if (ConstantFPSDNode *LHSC = dyn_cast<ConstantFPSDNode>(LHS)) {
3847       APFloat Ten(10.0f);
3848       IsExp10 = LHSC->isExactlyValue(Ten);
3849     }
3850   }
3851
3852   if (IsExp10) {
3853     // Put the exponent in the right bit position for later addition to the
3854     // final result:
3855     //
3856     //   #define LOG2OF10 3.3219281f
3857     //   t0 = Op * LOG2OF10;
3858     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, RHS,
3859                              getF32Constant(DAG, 0x40549a78, dl));
3860     return getLimitedPrecisionExp2(t0, dl, DAG);
3861   }
3862
3863   // No special expansion.
3864   return DAG.getNode(ISD::FPOW, dl, LHS.getValueType(), LHS, RHS);
3865 }
3866
3867
3868 /// ExpandPowI - Expand a llvm.powi intrinsic.
3869 static SDValue ExpandPowI(SDLoc DL, SDValue LHS, SDValue RHS,
3870                           SelectionDAG &DAG) {
3871   // If RHS is a constant, we can expand this out to a multiplication tree,
3872   // otherwise we end up lowering to a call to __powidf2 (for example).  When
3873   // optimizing for size, we only want to do this if the expansion would produce
3874   // a small number of multiplies, otherwise we do the full expansion.
3875   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3876     // Get the exponent as a positive value.
3877     unsigned Val = RHSC->getSExtValue();
3878     if ((int)Val < 0) Val = -Val;
3879
3880     // powi(x, 0) -> 1.0
3881     if (Val == 0)
3882       return DAG.getConstantFP(1.0, DL, LHS.getValueType());
3883
3884     const Function *F = DAG.getMachineFunction().getFunction();
3885     if (!F->hasFnAttribute(Attribute::OptimizeForSize) ||
3886         // If optimizing for size, don't insert too many multiplies.  This
3887         // inserts up to 5 multiplies.
3888         countPopulation(Val) + Log2_32(Val) < 7) {
3889       // We use the simple binary decomposition method to generate the multiply
3890       // sequence.  There are more optimal ways to do this (for example,
3891       // powi(x,15) generates one more multiply than it should), but this has
3892       // the benefit of being both really simple and much better than a libcall.
3893       SDValue Res;  // Logically starts equal to 1.0
3894       SDValue CurSquare = LHS;
3895       while (Val) {
3896         if (Val & 1) {
3897           if (Res.getNode())
3898             Res = DAG.getNode(ISD::FMUL, DL,Res.getValueType(), Res, CurSquare);
3899           else
3900             Res = CurSquare;  // 1.0*CurSquare.
3901         }
3902
3903         CurSquare = DAG.getNode(ISD::FMUL, DL, CurSquare.getValueType(),
3904                                 CurSquare, CurSquare);
3905         Val >>= 1;
3906       }
3907
3908       // If the original was negative, invert the result, producing 1/(x*x*x).
3909       if (RHSC->getSExtValue() < 0)
3910         Res = DAG.getNode(ISD::FDIV, DL, LHS.getValueType(),
3911                           DAG.getConstantFP(1.0, DL, LHS.getValueType()), Res);
3912       return Res;
3913     }
3914   }
3915
3916   // Otherwise, expand to a libcall.
3917   return DAG.getNode(ISD::FPOWI, DL, LHS.getValueType(), LHS, RHS);
3918 }
3919
3920 // getTruncatedArgReg - Find underlying register used for an truncated
3921 // argument.
3922 static unsigned getTruncatedArgReg(const SDValue &N) {
3923   if (N.getOpcode() != ISD::TRUNCATE)
3924     return 0;
3925
3926   const SDValue &Ext = N.getOperand(0);
3927   if (Ext.getOpcode() == ISD::AssertZext ||
3928       Ext.getOpcode() == ISD::AssertSext) {
3929     const SDValue &CFR = Ext.getOperand(0);
3930     if (CFR.getOpcode() == ISD::CopyFromReg)
3931       return cast<RegisterSDNode>(CFR.getOperand(1))->getReg();
3932     if (CFR.getOpcode() == ISD::TRUNCATE)
3933       return getTruncatedArgReg(CFR);
3934   }
3935   return 0;
3936 }
3937
3938 /// EmitFuncArgumentDbgValue - If the DbgValueInst is a dbg_value of a function
3939 /// argument, create the corresponding DBG_VALUE machine instruction for it now.
3940 /// At the end of instruction selection, they will be inserted to the entry BB.
3941 bool SelectionDAGBuilder::EmitFuncArgumentDbgValue(
3942     const Value *V, DILocalVariable *Variable, DIExpression *Expr,
3943     DILocation *DL, int64_t Offset, bool IsIndirect, const SDValue &N) {
3944   const Argument *Arg = dyn_cast<Argument>(V);
3945   if (!Arg)
3946     return false;
3947
3948   MachineFunction &MF = DAG.getMachineFunction();
3949   const TargetInstrInfo *TII = DAG.getSubtarget().getInstrInfo();
3950
3951   // Ignore inlined function arguments here.
3952   //
3953   // FIXME: Should we be checking DL->inlinedAt() to determine this?
3954   if (!Variable->getScope()->getSubprogram()->describes(MF.getFunction()))
3955     return false;
3956
3957   Optional<MachineOperand> Op;
3958   // Some arguments' frame index is recorded during argument lowering.
3959   if (int FI = FuncInfo.getArgumentFrameIndex(Arg))
3960     Op = MachineOperand::CreateFI(FI);
3961
3962   if (!Op && N.getNode()) {
3963     unsigned Reg;
3964     if (N.getOpcode() == ISD::CopyFromReg)
3965       Reg = cast<RegisterSDNode>(N.getOperand(1))->getReg();
3966     else
3967       Reg = getTruncatedArgReg(N);
3968     if (Reg && TargetRegisterInfo::isVirtualRegister(Reg)) {
3969       MachineRegisterInfo &RegInfo = MF.getRegInfo();
3970       unsigned PR = RegInfo.getLiveInPhysReg(Reg);
3971       if (PR)
3972         Reg = PR;
3973     }
3974     if (Reg)
3975       Op = MachineOperand::CreateReg(Reg, false);
3976   }
3977
3978   if (!Op) {
3979     // Check if ValueMap has reg number.
3980     DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
3981     if (VMI != FuncInfo.ValueMap.end())
3982       Op = MachineOperand::CreateReg(VMI->second, false);
3983   }
3984
3985   if (!Op && N.getNode())
3986     // Check if frame index is available.
3987     if (LoadSDNode *LNode = dyn_cast<LoadSDNode>(N.getNode()))
3988       if (FrameIndexSDNode *FINode =
3989           dyn_cast<FrameIndexSDNode>(LNode->getBasePtr().getNode()))
3990         Op = MachineOperand::CreateFI(FINode->getIndex());
3991
3992   if (!Op)
3993     return false;
3994
3995   assert(Variable->isValidLocationForIntrinsic(DL) &&
3996          "Expected inlined-at fields to agree");
3997   if (Op->isReg())
3998     FuncInfo.ArgDbgValues.push_back(
3999         BuildMI(MF, DL, TII->get(TargetOpcode::DBG_VALUE), IsIndirect,
4000                 Op->getReg(), Offset, Variable, Expr));
4001   else
4002     FuncInfo.ArgDbgValues.push_back(
4003         BuildMI(MF, DL, TII->get(TargetOpcode::DBG_VALUE))
4004             .addOperand(*Op)
4005             .addImm(Offset)
4006             .addMetadata(Variable)
4007             .addMetadata(Expr));
4008
4009   return true;
4010 }
4011
4012 // VisualStudio defines setjmp as _setjmp
4013 #if defined(_MSC_VER) && defined(setjmp) && \
4014                          !defined(setjmp_undefined_for_msvc)
4015 #  pragma push_macro("setjmp")
4016 #  undef setjmp
4017 #  define setjmp_undefined_for_msvc
4018 #endif
4019
4020 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
4021 /// we want to emit this as a call to a named external function, return the name
4022 /// otherwise lower it and return null.
4023 const char *
4024 SelectionDAGBuilder::visitIntrinsicCall(const CallInst &I, unsigned Intrinsic) {
4025   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4026   SDLoc sdl = getCurSDLoc();
4027   DebugLoc dl = getCurDebugLoc();
4028   SDValue Res;
4029
4030   switch (Intrinsic) {
4031   default:
4032     // By default, turn this into a target intrinsic node.
4033     visitTargetIntrinsic(I, Intrinsic);
4034     return nullptr;
4035   case Intrinsic::vastart:  visitVAStart(I); return nullptr;
4036   case Intrinsic::vaend:    visitVAEnd(I); return nullptr;
4037   case Intrinsic::vacopy:   visitVACopy(I); return nullptr;
4038   case Intrinsic::returnaddress:
4039     setValue(&I, DAG.getNode(ISD::RETURNADDR, sdl, TLI.getPointerTy(),
4040                              getValue(I.getArgOperand(0))));
4041     return nullptr;
4042   case Intrinsic::frameaddress:
4043     setValue(&I, DAG.getNode(ISD::FRAMEADDR, sdl, TLI.getPointerTy(),
4044                              getValue(I.getArgOperand(0))));
4045     return nullptr;
4046   case Intrinsic::read_register: {
4047     Value *Reg = I.getArgOperand(0);
4048     SDValue RegName =
4049         DAG.getMDNode(cast<MDNode>(cast<MetadataAsValue>(Reg)->getMetadata()));
4050     EVT VT = TLI.getValueType(I.getType());
4051     setValue(&I, DAG.getNode(ISD::READ_REGISTER, sdl, VT, RegName));
4052     return nullptr;
4053   }
4054   case Intrinsic::write_register: {
4055     Value *Reg = I.getArgOperand(0);
4056     Value *RegValue = I.getArgOperand(1);
4057     SDValue RegName =
4058         DAG.getMDNode(cast<MDNode>(cast<MetadataAsValue>(Reg)->getMetadata()));
4059     DAG.setRoot(DAG.getNode(ISD::WRITE_REGISTER, sdl, MVT::Other, getRoot(),
4060                             RegName, getValue(RegValue)));
4061     return nullptr;
4062   }
4063   case Intrinsic::setjmp:
4064     return &"_setjmp"[!TLI.usesUnderscoreSetJmp()];
4065   case Intrinsic::longjmp:
4066     return &"_longjmp"[!TLI.usesUnderscoreLongJmp()];
4067   case Intrinsic::memcpy: {
4068     // FIXME: this definition of "user defined address space" is x86-specific
4069     // Assert for address < 256 since we support only user defined address
4070     // spaces.
4071     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4072            < 256 &&
4073            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4074            < 256 &&
4075            "Unknown address space");
4076     SDValue Op1 = getValue(I.getArgOperand(0));
4077     SDValue Op2 = getValue(I.getArgOperand(1));
4078     SDValue Op3 = getValue(I.getArgOperand(2));
4079     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4080     if (!Align)
4081       Align = 1; // @llvm.memcpy defines 0 and 1 to both mean no alignment.
4082     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4083     bool isTC = I.isTailCall() && isInTailCallPosition(&I, DAG.getTarget());
4084     SDValue MC = DAG.getMemcpy(getRoot(), sdl, Op1, Op2, Op3, Align, isVol,
4085                                false, isTC,
4086                                MachinePointerInfo(I.getArgOperand(0)),
4087                                MachinePointerInfo(I.getArgOperand(1)));
4088     updateDAGForMaybeTailCall(MC);
4089     return nullptr;
4090   }
4091   case Intrinsic::memset: {
4092     // FIXME: this definition of "user defined address space" is x86-specific
4093     // Assert for address < 256 since we support only user defined address
4094     // spaces.
4095     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4096            < 256 &&
4097            "Unknown address space");
4098     SDValue Op1 = getValue(I.getArgOperand(0));
4099     SDValue Op2 = getValue(I.getArgOperand(1));
4100     SDValue Op3 = getValue(I.getArgOperand(2));
4101     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4102     if (!Align)
4103       Align = 1; // @llvm.memset defines 0 and 1 to both mean no alignment.
4104     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4105     bool isTC = I.isTailCall() && isInTailCallPosition(&I, DAG.getTarget());
4106     SDValue MS = DAG.getMemset(getRoot(), sdl, Op1, Op2, Op3, Align, isVol,
4107                                isTC, MachinePointerInfo(I.getArgOperand(0)));
4108     updateDAGForMaybeTailCall(MS);
4109     return nullptr;
4110   }
4111   case Intrinsic::memmove: {
4112     // FIXME: this definition of "user defined address space" is x86-specific
4113     // Assert for address < 256 since we support only user defined address
4114     // spaces.
4115     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4116            < 256 &&
4117            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4118            < 256 &&
4119            "Unknown address space");
4120     SDValue Op1 = getValue(I.getArgOperand(0));
4121     SDValue Op2 = getValue(I.getArgOperand(1));
4122     SDValue Op3 = getValue(I.getArgOperand(2));
4123     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4124     if (!Align)
4125       Align = 1; // @llvm.memmove defines 0 and 1 to both mean no alignment.
4126     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4127     bool isTC = I.isTailCall() && isInTailCallPosition(&I, DAG.getTarget());
4128     SDValue MM = DAG.getMemmove(getRoot(), sdl, Op1, Op2, Op3, Align, isVol,
4129                                 isTC, MachinePointerInfo(I.getArgOperand(0)),
4130                                 MachinePointerInfo(I.getArgOperand(1)));
4131     updateDAGForMaybeTailCall(MM);
4132     return nullptr;
4133   }
4134   case Intrinsic::dbg_declare: {
4135     const DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
4136     DILocalVariable *Variable = DI.getVariable();
4137     DIExpression *Expression = DI.getExpression();
4138     const Value *Address = DI.getAddress();
4139     assert(Variable && "Missing variable");
4140     if (!Address) {
4141       DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4142       return nullptr;
4143     }
4144
4145     // Check if address has undef value.
4146     if (isa<UndefValue>(Address) ||
4147         (Address->use_empty() && !isa<Argument>(Address))) {
4148       DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4149       return nullptr;
4150     }
4151
4152     SDValue &N = NodeMap[Address];
4153     if (!N.getNode() && isa<Argument>(Address))
4154       // Check unused arguments map.
4155       N = UnusedArgNodeMap[Address];
4156     SDDbgValue *SDV;
4157     if (N.getNode()) {
4158       if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
4159         Address = BCI->getOperand(0);
4160       // Parameters are handled specially.
4161       bool isParameter = Variable->getTag() == dwarf::DW_TAG_arg_variable ||
4162                          isa<Argument>(Address);
4163
4164       const AllocaInst *AI = dyn_cast<AllocaInst>(Address);
4165
4166       if (isParameter && !AI) {
4167         FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(N.getNode());
4168         if (FINode)
4169           // Byval parameter.  We have a frame index at this point.
4170           SDV = DAG.getFrameIndexDbgValue(
4171               Variable, Expression, FINode->getIndex(), 0, dl, SDNodeOrder);
4172         else {
4173           // Address is an argument, so try to emit its dbg value using
4174           // virtual register info from the FuncInfo.ValueMap.
4175           EmitFuncArgumentDbgValue(Address, Variable, Expression, dl, 0, false,
4176                                    N);
4177           return nullptr;
4178         }
4179       } else if (AI)
4180         SDV = DAG.getDbgValue(Variable, Expression, N.getNode(), N.getResNo(),
4181                               true, 0, dl, SDNodeOrder);
4182       else {
4183         // Can't do anything with other non-AI cases yet.
4184         DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4185         DEBUG(dbgs() << "non-AllocaInst issue for Address: \n\t");
4186         DEBUG(Address->dump());
4187         return nullptr;
4188       }
4189       DAG.AddDbgValue(SDV, N.getNode(), isParameter);
4190     } else {
4191       // If Address is an argument then try to emit its dbg value using
4192       // virtual register info from the FuncInfo.ValueMap.
4193       if (!EmitFuncArgumentDbgValue(Address, Variable, Expression, dl, 0, false,
4194                                     N)) {
4195         // If variable is pinned by a alloca in dominating bb then
4196         // use StaticAllocaMap.
4197         if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
4198           if (AI->getParent() != DI.getParent()) {
4199             DenseMap<const AllocaInst*, int>::iterator SI =
4200               FuncInfo.StaticAllocaMap.find(AI);
4201             if (SI != FuncInfo.StaticAllocaMap.end()) {
4202               SDV = DAG.getFrameIndexDbgValue(Variable, Expression, SI->second,
4203                                               0, dl, SDNodeOrder);
4204               DAG.AddDbgValue(SDV, nullptr, false);
4205               return nullptr;
4206             }
4207           }
4208         }
4209         DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4210       }
4211     }
4212     return nullptr;
4213   }
4214   case Intrinsic::dbg_value: {
4215     const DbgValueInst &DI = cast<DbgValueInst>(I);
4216     assert(DI.getVariable() && "Missing variable");
4217
4218     DILocalVariable *Variable = DI.getVariable();
4219     DIExpression *Expression = DI.getExpression();
4220     uint64_t Offset = DI.getOffset();
4221     const Value *V = DI.getValue();
4222     if (!V)
4223       return nullptr;
4224
4225     SDDbgValue *SDV;
4226     if (isa<ConstantInt>(V) || isa<ConstantFP>(V) || isa<UndefValue>(V)) {
4227       SDV = DAG.getConstantDbgValue(Variable, Expression, V, Offset, dl,
4228                                     SDNodeOrder);
4229       DAG.AddDbgValue(SDV, nullptr, false);
4230     } else {
4231       // Do not use getValue() in here; we don't want to generate code at
4232       // this point if it hasn't been done yet.
4233       SDValue N = NodeMap[V];
4234       if (!N.getNode() && isa<Argument>(V))
4235         // Check unused arguments map.
4236         N = UnusedArgNodeMap[V];
4237       if (N.getNode()) {
4238         // A dbg.value for an alloca is always indirect.
4239         bool IsIndirect = isa<AllocaInst>(V) || Offset != 0;
4240         if (!EmitFuncArgumentDbgValue(V, Variable, Expression, dl, Offset,
4241                                       IsIndirect, N)) {
4242           SDV = DAG.getDbgValue(Variable, Expression, N.getNode(), N.getResNo(),
4243                                 IsIndirect, Offset, dl, SDNodeOrder);
4244           DAG.AddDbgValue(SDV, N.getNode(), false);
4245         }
4246       } else if (!V->use_empty() ) {
4247         // Do not call getValue(V) yet, as we don't want to generate code.
4248         // Remember it for later.
4249         DanglingDebugInfo DDI(&DI, dl, SDNodeOrder);
4250         DanglingDebugInfoMap[V] = DDI;
4251       } else {
4252         // We may expand this to cover more cases.  One case where we have no
4253         // data available is an unreferenced parameter.
4254         DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4255       }
4256     }
4257
4258     // Build a debug info table entry.
4259     if (const BitCastInst *BCI = dyn_cast<BitCastInst>(V))
4260       V = BCI->getOperand(0);
4261     const AllocaInst *AI = dyn_cast<AllocaInst>(V);
4262     // Don't handle byval struct arguments or VLAs, for example.
4263     if (!AI) {
4264       DEBUG(dbgs() << "Dropping debug location info for:\n  " << DI << "\n");
4265       DEBUG(dbgs() << "  Last seen at:\n    " << *V << "\n");
4266       return nullptr;
4267     }
4268     DenseMap<const AllocaInst*, int>::iterator SI =
4269       FuncInfo.StaticAllocaMap.find(AI);
4270     if (SI == FuncInfo.StaticAllocaMap.end())
4271       return nullptr; // VLAs.
4272     return nullptr;
4273   }
4274
4275   case Intrinsic::eh_typeid_for: {
4276     // Find the type id for the given typeinfo.
4277     GlobalValue *GV = ExtractTypeInfo(I.getArgOperand(0));
4278     unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(GV);
4279     Res = DAG.getConstant(TypeID, sdl, MVT::i32);
4280     setValue(&I, Res);
4281     return nullptr;
4282   }
4283
4284   case Intrinsic::eh_return_i32:
4285   case Intrinsic::eh_return_i64:
4286     DAG.getMachineFunction().getMMI().setCallsEHReturn(true);
4287     DAG.setRoot(DAG.getNode(ISD::EH_RETURN, sdl,
4288                             MVT::Other,
4289                             getControlRoot(),
4290                             getValue(I.getArgOperand(0)),
4291                             getValue(I.getArgOperand(1))));
4292     return nullptr;
4293   case Intrinsic::eh_unwind_init:
4294     DAG.getMachineFunction().getMMI().setCallsUnwindInit(true);
4295     return nullptr;
4296   case Intrinsic::eh_dwarf_cfa: {
4297     SDValue CfaArg = DAG.getSExtOrTrunc(getValue(I.getArgOperand(0)), sdl,
4298                                         TLI.getPointerTy());
4299     SDValue Offset = DAG.getNode(ISD::ADD, sdl,
4300                                  CfaArg.getValueType(),
4301                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, sdl,
4302                                              CfaArg.getValueType()),
4303                                  CfaArg);
4304     SDValue FA = DAG.getNode(ISD::FRAMEADDR, sdl, TLI.getPointerTy(),
4305                              DAG.getConstant(0, sdl, TLI.getPointerTy()));
4306     setValue(&I, DAG.getNode(ISD::ADD, sdl, FA.getValueType(),
4307                              FA, Offset));
4308     return nullptr;
4309   }
4310   case Intrinsic::eh_sjlj_callsite: {
4311     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4312     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(0));
4313     assert(CI && "Non-constant call site value in eh.sjlj.callsite!");
4314     assert(MMI.getCurrentCallSite() == 0 && "Overlapping call sites!");
4315
4316     MMI.setCurrentCallSite(CI->getZExtValue());
4317     return nullptr;
4318   }
4319   case Intrinsic::eh_sjlj_functioncontext: {
4320     // Get and store the index of the function context.
4321     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4322     AllocaInst *FnCtx =
4323       cast<AllocaInst>(I.getArgOperand(0)->stripPointerCasts());
4324     int FI = FuncInfo.StaticAllocaMap[FnCtx];
4325     MFI->setFunctionContextIndex(FI);
4326     return nullptr;
4327   }
4328   case Intrinsic::eh_sjlj_setjmp: {
4329     SDValue Ops[2];
4330     Ops[0] = getRoot();
4331     Ops[1] = getValue(I.getArgOperand(0));
4332     SDValue Op = DAG.getNode(ISD::EH_SJLJ_SETJMP, sdl,
4333                              DAG.getVTList(MVT::i32, MVT::Other), Ops);
4334     setValue(&I, Op.getValue(0));
4335     DAG.setRoot(Op.getValue(1));
4336     return nullptr;
4337   }
4338   case Intrinsic::eh_sjlj_longjmp: {
4339     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_LONGJMP, sdl, MVT::Other,
4340                             getRoot(), getValue(I.getArgOperand(0))));
4341     return nullptr;
4342   }
4343
4344   case Intrinsic::masked_gather:
4345     visitMaskedGather(I);
4346     return nullptr;
4347   case Intrinsic::masked_load:
4348     visitMaskedLoad(I);
4349     return nullptr;
4350   case Intrinsic::masked_scatter:
4351     visitMaskedScatter(I);
4352     return nullptr;
4353   case Intrinsic::masked_store:
4354     visitMaskedStore(I);
4355     return nullptr;
4356   case Intrinsic::x86_mmx_pslli_w:
4357   case Intrinsic::x86_mmx_pslli_d:
4358   case Intrinsic::x86_mmx_pslli_q:
4359   case Intrinsic::x86_mmx_psrli_w:
4360   case Intrinsic::x86_mmx_psrli_d:
4361   case Intrinsic::x86_mmx_psrli_q:
4362   case Intrinsic::x86_mmx_psrai_w:
4363   case Intrinsic::x86_mmx_psrai_d: {
4364     SDValue ShAmt = getValue(I.getArgOperand(1));
4365     if (isa<ConstantSDNode>(ShAmt)) {
4366       visitTargetIntrinsic(I, Intrinsic);
4367       return nullptr;
4368     }
4369     unsigned NewIntrinsic = 0;
4370     EVT ShAmtVT = MVT::v2i32;
4371     switch (Intrinsic) {
4372     case Intrinsic::x86_mmx_pslli_w:
4373       NewIntrinsic = Intrinsic::x86_mmx_psll_w;
4374       break;
4375     case Intrinsic::x86_mmx_pslli_d:
4376       NewIntrinsic = Intrinsic::x86_mmx_psll_d;
4377       break;
4378     case Intrinsic::x86_mmx_pslli_q:
4379       NewIntrinsic = Intrinsic::x86_mmx_psll_q;
4380       break;
4381     case Intrinsic::x86_mmx_psrli_w:
4382       NewIntrinsic = Intrinsic::x86_mmx_psrl_w;
4383       break;
4384     case Intrinsic::x86_mmx_psrli_d:
4385       NewIntrinsic = Intrinsic::x86_mmx_psrl_d;
4386       break;
4387     case Intrinsic::x86_mmx_psrli_q:
4388       NewIntrinsic = Intrinsic::x86_mmx_psrl_q;
4389       break;
4390     case Intrinsic::x86_mmx_psrai_w:
4391       NewIntrinsic = Intrinsic::x86_mmx_psra_w;
4392       break;
4393     case Intrinsic::x86_mmx_psrai_d:
4394       NewIntrinsic = Intrinsic::x86_mmx_psra_d;
4395       break;
4396     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4397     }
4398
4399     // The vector shift intrinsics with scalars uses 32b shift amounts but
4400     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
4401     // to be zero.
4402     // We must do this early because v2i32 is not a legal type.
4403     SDValue ShOps[2];
4404     ShOps[0] = ShAmt;
4405     ShOps[1] = DAG.getConstant(0, sdl, MVT::i32);
4406     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, sdl, ShAmtVT, ShOps);
4407     EVT DestVT = TLI.getValueType(I.getType());
4408     ShAmt = DAG.getNode(ISD::BITCAST, sdl, DestVT, ShAmt);
4409     Res = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, sdl, DestVT,
4410                        DAG.getConstant(NewIntrinsic, sdl, MVT::i32),
4411                        getValue(I.getArgOperand(0)), ShAmt);
4412     setValue(&I, Res);
4413     return nullptr;
4414   }
4415   case Intrinsic::convertff:
4416   case Intrinsic::convertfsi:
4417   case Intrinsic::convertfui:
4418   case Intrinsic::convertsif:
4419   case Intrinsic::convertuif:
4420   case Intrinsic::convertss:
4421   case Intrinsic::convertsu:
4422   case Intrinsic::convertus:
4423   case Intrinsic::convertuu: {
4424     ISD::CvtCode Code = ISD::CVT_INVALID;
4425     switch (Intrinsic) {
4426     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4427     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4428     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4429     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4430     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4431     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4432     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4433     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4434     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4435     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4436     }
4437     EVT DestVT = TLI.getValueType(I.getType());
4438     const Value *Op1 = I.getArgOperand(0);
4439     Res = DAG.getConvertRndSat(DestVT, sdl, getValue(Op1),
4440                                DAG.getValueType(DestVT),
4441                                DAG.getValueType(getValue(Op1).getValueType()),
4442                                getValue(I.getArgOperand(1)),
4443                                getValue(I.getArgOperand(2)),
4444                                Code);
4445     setValue(&I, Res);
4446     return nullptr;
4447   }
4448   case Intrinsic::powi:
4449     setValue(&I, ExpandPowI(sdl, getValue(I.getArgOperand(0)),
4450                             getValue(I.getArgOperand(1)), DAG));
4451     return nullptr;
4452   case Intrinsic::log:
4453     setValue(&I, expandLog(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4454     return nullptr;
4455   case Intrinsic::log2:
4456     setValue(&I, expandLog2(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4457     return nullptr;
4458   case Intrinsic::log10:
4459     setValue(&I, expandLog10(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4460     return nullptr;
4461   case Intrinsic::exp:
4462     setValue(&I, expandExp(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4463     return nullptr;
4464   case Intrinsic::exp2:
4465     setValue(&I, expandExp2(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4466     return nullptr;
4467   case Intrinsic::pow:
4468     setValue(&I, expandPow(sdl, getValue(I.getArgOperand(0)),
4469                            getValue(I.getArgOperand(1)), DAG, TLI));
4470     return nullptr;
4471   case Intrinsic::sqrt:
4472   case Intrinsic::fabs:
4473   case Intrinsic::sin:
4474   case Intrinsic::cos:
4475   case Intrinsic::floor:
4476   case Intrinsic::ceil:
4477   case Intrinsic::trunc:
4478   case Intrinsic::rint:
4479   case Intrinsic::nearbyint:
4480   case Intrinsic::round: {
4481     unsigned Opcode;
4482     switch (Intrinsic) {
4483     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4484     case Intrinsic::sqrt:      Opcode = ISD::FSQRT;      break;
4485     case Intrinsic::fabs:      Opcode = ISD::FABS;       break;
4486     case Intrinsic::sin:       Opcode = ISD::FSIN;       break;
4487     case Intrinsic::cos:       Opcode = ISD::FCOS;       break;
4488     case Intrinsic::floor:     Opcode = ISD::FFLOOR;     break;
4489     case Intrinsic::ceil:      Opcode = ISD::FCEIL;      break;
4490     case Intrinsic::trunc:     Opcode = ISD::FTRUNC;     break;
4491     case Intrinsic::rint:      Opcode = ISD::FRINT;      break;
4492     case Intrinsic::nearbyint: Opcode = ISD::FNEARBYINT; break;
4493     case Intrinsic::round:     Opcode = ISD::FROUND;     break;
4494     }
4495
4496     setValue(&I, DAG.getNode(Opcode, sdl,
4497                              getValue(I.getArgOperand(0)).getValueType(),
4498                              getValue(I.getArgOperand(0))));
4499     return nullptr;
4500   }
4501   case Intrinsic::minnum:
4502     setValue(&I, DAG.getNode(ISD::FMINNUM, sdl,
4503                              getValue(I.getArgOperand(0)).getValueType(),
4504                              getValue(I.getArgOperand(0)),
4505                              getValue(I.getArgOperand(1))));
4506     return nullptr;
4507   case Intrinsic::maxnum:
4508     setValue(&I, DAG.getNode(ISD::FMAXNUM, sdl,
4509                              getValue(I.getArgOperand(0)).getValueType(),
4510                              getValue(I.getArgOperand(0)),
4511                              getValue(I.getArgOperand(1))));
4512     return nullptr;
4513   case Intrinsic::copysign:
4514     setValue(&I, DAG.getNode(ISD::FCOPYSIGN, sdl,
4515                              getValue(I.getArgOperand(0)).getValueType(),
4516                              getValue(I.getArgOperand(0)),
4517                              getValue(I.getArgOperand(1))));
4518     return nullptr;
4519   case Intrinsic::fma:
4520     setValue(&I, DAG.getNode(ISD::FMA, sdl,
4521                              getValue(I.getArgOperand(0)).getValueType(),
4522                              getValue(I.getArgOperand(0)),
4523                              getValue(I.getArgOperand(1)),
4524                              getValue(I.getArgOperand(2))));
4525     return nullptr;
4526   case Intrinsic::fmuladd: {
4527     EVT VT = TLI.getValueType(I.getType());
4528     if (TM.Options.AllowFPOpFusion != FPOpFusion::Strict &&
4529         TLI.isFMAFasterThanFMulAndFAdd(VT)) {
4530       setValue(&I, DAG.getNode(ISD::FMA, sdl,
4531                                getValue(I.getArgOperand(0)).getValueType(),
4532                                getValue(I.getArgOperand(0)),
4533                                getValue(I.getArgOperand(1)),
4534                                getValue(I.getArgOperand(2))));
4535     } else {
4536       SDValue Mul = DAG.getNode(ISD::FMUL, sdl,
4537                                 getValue(I.getArgOperand(0)).getValueType(),
4538                                 getValue(I.getArgOperand(0)),
4539                                 getValue(I.getArgOperand(1)));
4540       SDValue Add = DAG.getNode(ISD::FADD, sdl,
4541                                 getValue(I.getArgOperand(0)).getValueType(),
4542                                 Mul,
4543                                 getValue(I.getArgOperand(2)));
4544       setValue(&I, Add);
4545     }
4546     return nullptr;
4547   }
4548   case Intrinsic::convert_to_fp16:
4549     setValue(&I, DAG.getNode(ISD::BITCAST, sdl, MVT::i16,
4550                              DAG.getNode(ISD::FP_ROUND, sdl, MVT::f16,
4551                                          getValue(I.getArgOperand(0)),
4552                                          DAG.getTargetConstant(0, sdl,
4553                                                                MVT::i32))));
4554     return nullptr;
4555   case Intrinsic::convert_from_fp16:
4556     setValue(&I,
4557              DAG.getNode(ISD::FP_EXTEND, sdl, TLI.getValueType(I.getType()),
4558                          DAG.getNode(ISD::BITCAST, sdl, MVT::f16,
4559                                      getValue(I.getArgOperand(0)))));
4560     return nullptr;
4561   case Intrinsic::pcmarker: {
4562     SDValue Tmp = getValue(I.getArgOperand(0));
4563     DAG.setRoot(DAG.getNode(ISD::PCMARKER, sdl, MVT::Other, getRoot(), Tmp));
4564     return nullptr;
4565   }
4566   case Intrinsic::readcyclecounter: {
4567     SDValue Op = getRoot();
4568     Res = DAG.getNode(ISD::READCYCLECOUNTER, sdl,
4569                       DAG.getVTList(MVT::i64, MVT::Other), Op);
4570     setValue(&I, Res);
4571     DAG.setRoot(Res.getValue(1));
4572     return nullptr;
4573   }
4574   case Intrinsic::bswap:
4575     setValue(&I, DAG.getNode(ISD::BSWAP, sdl,
4576                              getValue(I.getArgOperand(0)).getValueType(),
4577                              getValue(I.getArgOperand(0))));
4578     return nullptr;
4579   case Intrinsic::cttz: {
4580     SDValue Arg = getValue(I.getArgOperand(0));
4581     ConstantInt *CI = cast<ConstantInt>(I.getArgOperand(1));
4582     EVT Ty = Arg.getValueType();
4583     setValue(&I, DAG.getNode(CI->isZero() ? ISD::CTTZ : ISD::CTTZ_ZERO_UNDEF,
4584                              sdl, Ty, Arg));
4585     return nullptr;
4586   }
4587   case Intrinsic::ctlz: {
4588     SDValue Arg = getValue(I.getArgOperand(0));
4589     ConstantInt *CI = cast<ConstantInt>(I.getArgOperand(1));
4590     EVT Ty = Arg.getValueType();
4591     setValue(&I, DAG.getNode(CI->isZero() ? ISD::CTLZ : ISD::CTLZ_ZERO_UNDEF,
4592                              sdl, Ty, Arg));
4593     return nullptr;
4594   }
4595   case Intrinsic::ctpop: {
4596     SDValue Arg = getValue(I.getArgOperand(0));
4597     EVT Ty = Arg.getValueType();
4598     setValue(&I, DAG.getNode(ISD::CTPOP, sdl, Ty, Arg));
4599     return nullptr;
4600   }
4601   case Intrinsic::stacksave: {
4602     SDValue Op = getRoot();
4603     Res = DAG.getNode(ISD::STACKSAVE, sdl,
4604                       DAG.getVTList(TLI.getPointerTy(), MVT::Other), Op);
4605     setValue(&I, Res);
4606     DAG.setRoot(Res.getValue(1));
4607     return nullptr;
4608   }
4609   case Intrinsic::stackrestore: {
4610     Res = getValue(I.getArgOperand(0));
4611     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, sdl, MVT::Other, getRoot(), Res));
4612     return nullptr;
4613   }
4614   case Intrinsic::stackprotector: {
4615     // Emit code into the DAG to store the stack guard onto the stack.
4616     MachineFunction &MF = DAG.getMachineFunction();
4617     MachineFrameInfo *MFI = MF.getFrameInfo();
4618     EVT PtrTy = TLI.getPointerTy();
4619     SDValue Src, Chain = getRoot();
4620     const Value *Ptr = cast<LoadInst>(I.getArgOperand(0))->getPointerOperand();
4621     const GlobalVariable *GV = dyn_cast<GlobalVariable>(Ptr);
4622
4623     // See if Ptr is a bitcast. If it is, look through it and see if we can get
4624     // global variable __stack_chk_guard.
4625     if (!GV)
4626       if (const Operator *BC = dyn_cast<Operator>(Ptr))
4627         if (BC->getOpcode() == Instruction::BitCast)
4628           GV = dyn_cast<GlobalVariable>(BC->getOperand(0));
4629
4630     if (GV && TLI.useLoadStackGuardNode()) {
4631       // Emit a LOAD_STACK_GUARD node.
4632       MachineSDNode *Node = DAG.getMachineNode(TargetOpcode::LOAD_STACK_GUARD,
4633                                                sdl, PtrTy, Chain);
4634       MachinePointerInfo MPInfo(GV);
4635       MachineInstr::mmo_iterator MemRefs = MF.allocateMemRefsArray(1);
4636       unsigned Flags = MachineMemOperand::MOLoad |
4637                        MachineMemOperand::MOInvariant;
4638       *MemRefs = MF.getMachineMemOperand(MPInfo, Flags,
4639                                          PtrTy.getSizeInBits() / 8,
4640                                          DAG.getEVTAlignment(PtrTy));
4641       Node->setMemRefs(MemRefs, MemRefs + 1);
4642
4643       // Copy the guard value to a virtual register so that it can be
4644       // retrieved in the epilogue.
4645       Src = SDValue(Node, 0);
4646       const TargetRegisterClass *RC =
4647           TLI.getRegClassFor(Src.getSimpleValueType());
4648       unsigned Reg = MF.getRegInfo().createVirtualRegister(RC);
4649
4650       SPDescriptor.setGuardReg(Reg);
4651       Chain = DAG.getCopyToReg(Chain, sdl, Reg, Src);
4652     } else {
4653       Src = getValue(I.getArgOperand(0));   // The guard's value.
4654     }
4655
4656     AllocaInst *Slot = cast<AllocaInst>(I.getArgOperand(1));
4657
4658     int FI = FuncInfo.StaticAllocaMap[Slot];
4659     MFI->setStackProtectorIndex(FI);
4660
4661     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4662
4663     // Store the stack protector onto the stack.
4664     Res = DAG.getStore(Chain, sdl, Src, FIN,
4665                        MachinePointerInfo::getFixedStack(FI),
4666                        true, false, 0);
4667     setValue(&I, Res);
4668     DAG.setRoot(Res);
4669     return nullptr;
4670   }
4671   case Intrinsic::objectsize: {
4672     // If we don't know by now, we're never going to know.
4673     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(1));
4674
4675     assert(CI && "Non-constant type in __builtin_object_size?");
4676
4677     SDValue Arg = getValue(I.getCalledValue());
4678     EVT Ty = Arg.getValueType();
4679
4680     if (CI->isZero())
4681       Res = DAG.getConstant(-1ULL, sdl, Ty);
4682     else
4683       Res = DAG.getConstant(0, sdl, Ty);
4684
4685     setValue(&I, Res);
4686     return nullptr;
4687   }
4688   case Intrinsic::annotation:
4689   case Intrinsic::ptr_annotation:
4690     // Drop the intrinsic, but forward the value
4691     setValue(&I, getValue(I.getOperand(0)));
4692     return nullptr;
4693   case Intrinsic::assume:
4694   case Intrinsic::var_annotation:
4695     // Discard annotate attributes and assumptions
4696     return nullptr;
4697
4698   case Intrinsic::init_trampoline: {
4699     const Function *F = cast<Function>(I.getArgOperand(1)->stripPointerCasts());
4700
4701     SDValue Ops[6];
4702     Ops[0] = getRoot();
4703     Ops[1] = getValue(I.getArgOperand(0));
4704     Ops[2] = getValue(I.getArgOperand(1));
4705     Ops[3] = getValue(I.getArgOperand(2));
4706     Ops[4] = DAG.getSrcValue(I.getArgOperand(0));
4707     Ops[5] = DAG.getSrcValue(F);
4708
4709     Res = DAG.getNode(ISD::INIT_TRAMPOLINE, sdl, MVT::Other, Ops);
4710
4711     DAG.setRoot(Res);
4712     return nullptr;
4713   }
4714   case Intrinsic::adjust_trampoline: {
4715     setValue(&I, DAG.getNode(ISD::ADJUST_TRAMPOLINE, sdl,
4716                              TLI.getPointerTy(),
4717                              getValue(I.getArgOperand(0))));
4718     return nullptr;
4719   }
4720   case Intrinsic::gcroot:
4721     if (GFI) {
4722       const Value *Alloca = I.getArgOperand(0)->stripPointerCasts();
4723       const Constant *TypeMap = cast<Constant>(I.getArgOperand(1));
4724
4725       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4726       GFI->addStackRoot(FI->getIndex(), TypeMap);
4727     }
4728     return nullptr;
4729   case Intrinsic::gcread:
4730   case Intrinsic::gcwrite:
4731     llvm_unreachable("GC failed to lower gcread/gcwrite intrinsics!");
4732   case Intrinsic::flt_rounds:
4733     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, sdl, MVT::i32));
4734     return nullptr;
4735
4736   case Intrinsic::expect: {
4737     // Just replace __builtin_expect(exp, c) with EXP.
4738     setValue(&I, getValue(I.getArgOperand(0)));
4739     return nullptr;
4740   }
4741
4742   case Intrinsic::debugtrap:
4743   case Intrinsic::trap: {
4744     StringRef TrapFuncName = TM.Options.getTrapFunctionName();
4745     if (TrapFuncName.empty()) {
4746       ISD::NodeType Op = (Intrinsic == Intrinsic::trap) ?
4747         ISD::TRAP : ISD::DEBUGTRAP;
4748       DAG.setRoot(DAG.getNode(Op, sdl,MVT::Other, getRoot()));
4749       return nullptr;
4750     }
4751     TargetLowering::ArgListTy Args;
4752
4753     TargetLowering::CallLoweringInfo CLI(DAG);
4754     CLI.setDebugLoc(sdl).setChain(getRoot())
4755       .setCallee(CallingConv::C, I.getType(),
4756                  DAG.getExternalSymbol(TrapFuncName.data(), TLI.getPointerTy()),
4757                  std::move(Args), 0);
4758
4759     std::pair<SDValue, SDValue> Result = TLI.LowerCallTo(CLI);
4760     DAG.setRoot(Result.second);
4761     return nullptr;
4762   }
4763
4764   case Intrinsic::uadd_with_overflow:
4765   case Intrinsic::sadd_with_overflow:
4766   case Intrinsic::usub_with_overflow:
4767   case Intrinsic::ssub_with_overflow:
4768   case Intrinsic::umul_with_overflow:
4769   case Intrinsic::smul_with_overflow: {
4770     ISD::NodeType Op;
4771     switch (Intrinsic) {
4772     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4773     case Intrinsic::uadd_with_overflow: Op = ISD::UADDO; break;
4774     case Intrinsic::sadd_with_overflow: Op = ISD::SADDO; break;
4775     case Intrinsic::usub_with_overflow: Op = ISD::USUBO; break;
4776     case Intrinsic::ssub_with_overflow: Op = ISD::SSUBO; break;
4777     case Intrinsic::umul_with_overflow: Op = ISD::UMULO; break;
4778     case Intrinsic::smul_with_overflow: Op = ISD::SMULO; break;
4779     }
4780     SDValue Op1 = getValue(I.getArgOperand(0));
4781     SDValue Op2 = getValue(I.getArgOperand(1));
4782
4783     SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i1);
4784     setValue(&I, DAG.getNode(Op, sdl, VTs, Op1, Op2));
4785     return nullptr;
4786   }
4787   case Intrinsic::prefetch: {
4788     SDValue Ops[5];
4789     unsigned rw = cast<ConstantInt>(I.getArgOperand(1))->getZExtValue();
4790     Ops[0] = getRoot();
4791     Ops[1] = getValue(I.getArgOperand(0));
4792     Ops[2] = getValue(I.getArgOperand(1));
4793     Ops[3] = getValue(I.getArgOperand(2));
4794     Ops[4] = getValue(I.getArgOperand(3));
4795     DAG.setRoot(DAG.getMemIntrinsicNode(ISD::PREFETCH, sdl,
4796                                         DAG.getVTList(MVT::Other), Ops,
4797                                         EVT::getIntegerVT(*Context, 8),
4798                                         MachinePointerInfo(I.getArgOperand(0)),
4799                                         0, /* align */
4800                                         false, /* volatile */
4801                                         rw==0, /* read */
4802                                         rw==1)); /* write */
4803     return nullptr;
4804   }
4805   case Intrinsic::lifetime_start:
4806   case Intrinsic::lifetime_end: {
4807     bool IsStart = (Intrinsic == Intrinsic::lifetime_start);
4808     // Stack coloring is not enabled in O0, discard region information.
4809     if (TM.getOptLevel() == CodeGenOpt::None)
4810       return nullptr;
4811
4812     SmallVector<Value *, 4> Allocas;
4813     GetUnderlyingObjects(I.getArgOperand(1), Allocas, *DL);
4814
4815     for (SmallVectorImpl<Value*>::iterator Object = Allocas.begin(),
4816            E = Allocas.end(); Object != E; ++Object) {
4817       AllocaInst *LifetimeObject = dyn_cast_or_null<AllocaInst>(*Object);
4818
4819       // Could not find an Alloca.
4820       if (!LifetimeObject)
4821         continue;
4822
4823       // First check that the Alloca is static, otherwise it won't have a
4824       // valid frame index.
4825       auto SI = FuncInfo.StaticAllocaMap.find(LifetimeObject);
4826       if (SI == FuncInfo.StaticAllocaMap.end())
4827         return nullptr;
4828
4829       int FI = SI->second;
4830
4831       SDValue Ops[2];
4832       Ops[0] = getRoot();
4833       Ops[1] = DAG.getFrameIndex(FI, TLI.getPointerTy(), true);
4834       unsigned Opcode = (IsStart ? ISD::LIFETIME_START : ISD::LIFETIME_END);
4835
4836       Res = DAG.getNode(Opcode, sdl, MVT::Other, Ops);
4837       DAG.setRoot(Res);
4838     }
4839     return nullptr;
4840   }
4841   case Intrinsic::invariant_start:
4842     // Discard region information.
4843     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
4844     return nullptr;
4845   case Intrinsic::invariant_end:
4846     // Discard region information.
4847     return nullptr;
4848   case Intrinsic::stackprotectorcheck: {
4849     // Do not actually emit anything for this basic block. Instead we initialize
4850     // the stack protector descriptor and export the guard variable so we can
4851     // access it in FinishBasicBlock.
4852     const BasicBlock *BB = I.getParent();
4853     SPDescriptor.initialize(BB, FuncInfo.MBBMap[BB], I);
4854     ExportFromCurrentBlock(SPDescriptor.getGuard());
4855
4856     // Flush our exports since we are going to process a terminator.
4857     (void)getControlRoot();
4858     return nullptr;
4859   }
4860   case Intrinsic::clear_cache:
4861     return TLI.getClearCacheBuiltinName();
4862   case Intrinsic::eh_actions:
4863     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
4864     return nullptr;
4865   case Intrinsic::donothing:
4866     // ignore
4867     return nullptr;
4868   case Intrinsic::experimental_stackmap: {
4869     visitStackmap(I);
4870     return nullptr;
4871   }
4872   case Intrinsic::experimental_patchpoint_void:
4873   case Intrinsic::experimental_patchpoint_i64: {
4874     visitPatchpoint(&I);
4875     return nullptr;
4876   }
4877   case Intrinsic::experimental_gc_statepoint: {
4878     visitStatepoint(I);
4879     return nullptr;
4880   }
4881   case Intrinsic::experimental_gc_result_int:
4882   case Intrinsic::experimental_gc_result_float:
4883   case Intrinsic::experimental_gc_result_ptr:
4884   case Intrinsic::experimental_gc_result: {
4885     visitGCResult(I);
4886     return nullptr;
4887   }
4888   case Intrinsic::experimental_gc_relocate: {
4889     visitGCRelocate(I);
4890     return nullptr;
4891   }
4892   case Intrinsic::instrprof_increment:
4893     llvm_unreachable("instrprof failed to lower an increment");
4894
4895   case Intrinsic::frameescape: {
4896     MachineFunction &MF = DAG.getMachineFunction();
4897     const TargetInstrInfo *TII = DAG.getSubtarget().getInstrInfo();
4898
4899     // Directly emit some FRAME_ALLOC machine instrs. Label assignment emission
4900     // is the same on all targets.
4901     for (unsigned Idx = 0, E = I.getNumArgOperands(); Idx < E; ++Idx) {
4902       Value *Arg = I.getArgOperand(Idx)->stripPointerCasts();
4903       if (isa<ConstantPointerNull>(Arg))
4904         continue; // Skip null pointers. They represent a hole in index space.
4905       AllocaInst *Slot = cast<AllocaInst>(Arg);
4906       assert(FuncInfo.StaticAllocaMap.count(Slot) &&
4907              "can only escape static allocas");
4908       int FI = FuncInfo.StaticAllocaMap[Slot];
4909       MCSymbol *FrameAllocSym =
4910           MF.getMMI().getContext().getOrCreateFrameAllocSymbol(
4911               GlobalValue::getRealLinkageName(MF.getName()), Idx);
4912       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, dl,
4913               TII->get(TargetOpcode::FRAME_ALLOC))
4914           .addSym(FrameAllocSym)
4915           .addFrameIndex(FI);
4916     }
4917
4918     return nullptr;
4919   }
4920
4921   case Intrinsic::framerecover: {
4922     // i8* @llvm.framerecover(i8* %fn, i8* %fp, i32 %idx)
4923     MachineFunction &MF = DAG.getMachineFunction();
4924     MVT PtrVT = TLI.getPointerTy(0);
4925
4926     // Get the symbol that defines the frame offset.
4927     auto *Fn = cast<Function>(I.getArgOperand(0)->stripPointerCasts());
4928     auto *Idx = cast<ConstantInt>(I.getArgOperand(2));
4929     unsigned IdxVal = unsigned(Idx->getLimitedValue(INT_MAX));
4930     MCSymbol *FrameAllocSym =
4931         MF.getMMI().getContext().getOrCreateFrameAllocSymbol(
4932             GlobalValue::getRealLinkageName(Fn->getName()), IdxVal);
4933
4934     // Create a TargetExternalSymbol for the label to avoid any target lowering
4935     // that would make this PC relative.
4936     StringRef Name = FrameAllocSym->getName();
4937     assert(Name.data()[Name.size()] == '\0' && "not null terminated");
4938     SDValue OffsetSym = DAG.getTargetExternalSymbol(Name.data(), PtrVT);
4939     SDValue OffsetVal =
4940         DAG.getNode(ISD::FRAME_ALLOC_RECOVER, sdl, PtrVT, OffsetSym);
4941
4942     // Add the offset to the FP.
4943     Value *FP = I.getArgOperand(1);
4944     SDValue FPVal = getValue(FP);
4945     SDValue Add = DAG.getNode(ISD::ADD, sdl, PtrVT, FPVal, OffsetVal);
4946     setValue(&I, Add);
4947
4948     return nullptr;
4949   }
4950   case Intrinsic::eh_begincatch:
4951   case Intrinsic::eh_endcatch:
4952     llvm_unreachable("begin/end catch intrinsics not lowered in codegen");
4953   case Intrinsic::eh_exceptioncode: {
4954     unsigned Reg = TLI.getExceptionPointerRegister();
4955     assert(Reg && "cannot get exception code on this platform");
4956     MVT PtrVT = TLI.getPointerTy();
4957     const TargetRegisterClass *PtrRC = TLI.getRegClassFor(PtrVT);
4958     unsigned VReg = FuncInfo.MBB->addLiveIn(Reg, PtrRC);
4959     SDValue N =
4960         DAG.getCopyFromReg(DAG.getEntryNode(), getCurSDLoc(), VReg, PtrVT);
4961     N = DAG.getZExtOrTrunc(N, getCurSDLoc(), MVT::i32);
4962     setValue(&I, N);
4963     return nullptr;
4964   }
4965   }
4966 }
4967
4968 std::pair<SDValue, SDValue>
4969 SelectionDAGBuilder::lowerInvokable(TargetLowering::CallLoweringInfo &CLI,
4970                                     MachineBasicBlock *LandingPad) {
4971   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4972   MCSymbol *BeginLabel = nullptr;
4973
4974   if (LandingPad) {
4975     // Insert a label before the invoke call to mark the try range.  This can be
4976     // used to detect deletion of the invoke via the MachineModuleInfo.
4977     BeginLabel = MMI.getContext().CreateTempSymbol();
4978
4979     // For SjLj, keep track of which landing pads go with which invokes
4980     // so as to maintain the ordering of pads in the LSDA.
4981     unsigned CallSiteIndex = MMI.getCurrentCallSite();
4982     if (CallSiteIndex) {
4983       MMI.setCallSiteBeginLabel(BeginLabel, CallSiteIndex);
4984       LPadToCallSiteMap[LandingPad].push_back(CallSiteIndex);
4985
4986       // Now that the call site is handled, stop tracking it.
4987       MMI.setCurrentCallSite(0);
4988     }
4989
4990     // Both PendingLoads and PendingExports must be flushed here;
4991     // this call might not return.
4992     (void)getRoot();
4993     DAG.setRoot(DAG.getEHLabel(getCurSDLoc(), getControlRoot(), BeginLabel));
4994
4995     CLI.setChain(getRoot());
4996   }
4997   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4998   std::pair<SDValue, SDValue> Result = TLI.LowerCallTo(CLI);
4999
5000   assert((CLI.IsTailCall || Result.second.getNode()) &&
5001          "Non-null chain expected with non-tail call!");
5002   assert((Result.second.getNode() || !Result.first.getNode()) &&
5003          "Null value expected with tail call!");
5004
5005   if (!Result.second.getNode()) {
5006     // As a special case, a null chain means that a tail call has been emitted
5007     // and the DAG root is already updated.
5008     HasTailCall = true;
5009
5010     // Since there's no actual continuation from this block, nothing can be
5011     // relying on us setting vregs for them.
5012     PendingExports.clear();
5013   } else {
5014     DAG.setRoot(Result.second);
5015   }
5016
5017   if (LandingPad) {
5018     // Insert a label at the end of the invoke call to mark the try range.  This
5019     // can be used to detect deletion of the invoke via the MachineModuleInfo.
5020     MCSymbol *EndLabel = MMI.getContext().CreateTempSymbol();
5021     DAG.setRoot(DAG.getEHLabel(getCurSDLoc(), getRoot(), EndLabel));
5022
5023     // Inform MachineModuleInfo of range.
5024     MMI.addInvoke(LandingPad, BeginLabel, EndLabel);
5025   }
5026
5027   return Result;
5028 }
5029
5030 void SelectionDAGBuilder::LowerCallTo(ImmutableCallSite CS, SDValue Callee,
5031                                       bool isTailCall,
5032                                       MachineBasicBlock *LandingPad) {
5033   PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
5034   FunctionType *FTy = cast<FunctionType>(PT->getElementType());
5035   Type *RetTy = FTy->getReturnType();
5036
5037   TargetLowering::ArgListTy Args;
5038   TargetLowering::ArgListEntry Entry;
5039   Args.reserve(CS.arg_size());
5040
5041   for (ImmutableCallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
5042        i != e; ++i) {
5043     const Value *V = *i;
5044
5045     // Skip empty types
5046     if (V->getType()->isEmptyTy())
5047       continue;
5048
5049     SDValue ArgNode = getValue(V);
5050     Entry.Node = ArgNode; Entry.Ty = V->getType();
5051
5052     // Skip the first return-type Attribute to get to params.
5053     Entry.setAttributes(&CS, i - CS.arg_begin() + 1);
5054     Args.push_back(Entry);
5055
5056     // If we have an explicit sret argument that is an Instruction, (i.e., it
5057     // might point to function-local memory), we can't meaningfully tail-call.
5058     if (Entry.isSRet && isa<Instruction>(V))
5059       isTailCall = false;
5060   }
5061
5062   // Check if target-independent constraints permit a tail call here.
5063   // Target-dependent constraints are checked within TLI->LowerCallTo.
5064   if (isTailCall && !isInTailCallPosition(CS, DAG.getTarget()))
5065     isTailCall = false;
5066
5067   TargetLowering::CallLoweringInfo CLI(DAG);
5068   CLI.setDebugLoc(getCurSDLoc()).setChain(getRoot())
5069     .setCallee(RetTy, FTy, Callee, std::move(Args), CS)
5070     .setTailCall(isTailCall);
5071   std::pair<SDValue,SDValue> Result = lowerInvokable(CLI, LandingPad);
5072
5073   if (Result.first.getNode())
5074     setValue(CS.getInstruction(), Result.first);
5075 }
5076
5077 /// IsOnlyUsedInZeroEqualityComparison - Return true if it only matters that the
5078 /// value is equal or not-equal to zero.
5079 static bool IsOnlyUsedInZeroEqualityComparison(const Value *V) {
5080   for (const User *U : V->users()) {
5081     if (const ICmpInst *IC = dyn_cast<ICmpInst>(U))
5082       if (IC->isEquality())
5083         if (const Constant *C = dyn_cast<Constant>(IC->getOperand(1)))
5084           if (C->isNullValue())
5085             continue;
5086     // Unknown instruction.
5087     return false;
5088   }
5089   return true;
5090 }
5091
5092 static SDValue getMemCmpLoad(const Value *PtrVal, MVT LoadVT,
5093                              Type *LoadTy,
5094                              SelectionDAGBuilder &Builder) {
5095
5096   // Check to see if this load can be trivially constant folded, e.g. if the
5097   // input is from a string literal.
5098   if (const Constant *LoadInput = dyn_cast<Constant>(PtrVal)) {
5099     // Cast pointer to the type we really want to load.
5100     LoadInput = ConstantExpr::getBitCast(const_cast<Constant *>(LoadInput),
5101                                          PointerType::getUnqual(LoadTy));
5102
5103     if (const Constant *LoadCst = ConstantFoldLoadFromConstPtr(
5104             const_cast<Constant *>(LoadInput), *Builder.DL))
5105       return Builder.getValue(LoadCst);
5106   }
5107
5108   // Otherwise, we have to emit the load.  If the pointer is to unfoldable but
5109   // still constant memory, the input chain can be the entry node.
5110   SDValue Root;
5111   bool ConstantMemory = false;
5112
5113   // Do not serialize (non-volatile) loads of constant memory with anything.
5114   if (Builder.AA->pointsToConstantMemory(PtrVal)) {
5115     Root = Builder.DAG.getEntryNode();
5116     ConstantMemory = true;
5117   } else {
5118     // Do not serialize non-volatile loads against each other.
5119     Root = Builder.DAG.getRoot();
5120   }
5121
5122   SDValue Ptr = Builder.getValue(PtrVal);
5123   SDValue LoadVal = Builder.DAG.getLoad(LoadVT, Builder.getCurSDLoc(), Root,
5124                                         Ptr, MachinePointerInfo(PtrVal),
5125                                         false /*volatile*/,
5126                                         false /*nontemporal*/,
5127                                         false /*isinvariant*/, 1 /* align=1 */);
5128
5129   if (!ConstantMemory)
5130     Builder.PendingLoads.push_back(LoadVal.getValue(1));
5131   return LoadVal;
5132 }
5133
5134 /// processIntegerCallValue - Record the value for an instruction that
5135 /// produces an integer result, converting the type where necessary.
5136 void SelectionDAGBuilder::processIntegerCallValue(const Instruction &I,
5137                                                   SDValue Value,
5138                                                   bool IsSigned) {
5139   EVT VT = DAG.getTargetLoweringInfo().getValueType(I.getType(), true);
5140   if (IsSigned)
5141     Value = DAG.getSExtOrTrunc(Value, getCurSDLoc(), VT);
5142   else
5143     Value = DAG.getZExtOrTrunc(Value, getCurSDLoc(), VT);
5144   setValue(&I, Value);
5145 }
5146
5147 /// visitMemCmpCall - See if we can lower a call to memcmp in an optimized form.
5148 /// If so, return true and lower it, otherwise return false and it will be
5149 /// lowered like a normal call.
5150 bool SelectionDAGBuilder::visitMemCmpCall(const CallInst &I) {
5151   // Verify that the prototype makes sense.  int memcmp(void*,void*,size_t)
5152   if (I.getNumArgOperands() != 3)
5153     return false;
5154
5155   const Value *LHS = I.getArgOperand(0), *RHS = I.getArgOperand(1);
5156   if (!LHS->getType()->isPointerTy() || !RHS->getType()->isPointerTy() ||
5157       !I.getArgOperand(2)->getType()->isIntegerTy() ||
5158       !I.getType()->isIntegerTy())
5159     return false;
5160
5161   const Value *Size = I.getArgOperand(2);
5162   const ConstantInt *CSize = dyn_cast<ConstantInt>(Size);
5163   if (CSize && CSize->getZExtValue() == 0) {
5164     EVT CallVT = DAG.getTargetLoweringInfo().getValueType(I.getType(), true);
5165     setValue(&I, DAG.getConstant(0, getCurSDLoc(), CallVT));
5166     return true;
5167   }
5168
5169   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5170   std::pair<SDValue, SDValue> Res =
5171     TSI.EmitTargetCodeForMemcmp(DAG, getCurSDLoc(), DAG.getRoot(),
5172                                 getValue(LHS), getValue(RHS), getValue(Size),
5173                                 MachinePointerInfo(LHS),
5174                                 MachinePointerInfo(RHS));
5175   if (Res.first.getNode()) {
5176     processIntegerCallValue(I, Res.first, true);
5177     PendingLoads.push_back(Res.second);
5178     return true;
5179   }
5180
5181   // memcmp(S1,S2,2) != 0 -> (*(short*)LHS != *(short*)RHS)  != 0
5182   // memcmp(S1,S2,4) != 0 -> (*(int*)LHS != *(int*)RHS)  != 0
5183   if (CSize && IsOnlyUsedInZeroEqualityComparison(&I)) {
5184     bool ActuallyDoIt = true;
5185     MVT LoadVT;
5186     Type *LoadTy;
5187     switch (CSize->getZExtValue()) {
5188     default:
5189       LoadVT = MVT::Other;
5190       LoadTy = nullptr;
5191       ActuallyDoIt = false;
5192       break;
5193     case 2:
5194       LoadVT = MVT::i16;
5195       LoadTy = Type::getInt16Ty(CSize->getContext());
5196       break;
5197     case 4:
5198       LoadVT = MVT::i32;
5199       LoadTy = Type::getInt32Ty(CSize->getContext());
5200       break;
5201     case 8:
5202       LoadVT = MVT::i64;
5203       LoadTy = Type::getInt64Ty(CSize->getContext());
5204       break;
5205         /*
5206     case 16:
5207       LoadVT = MVT::v4i32;
5208       LoadTy = Type::getInt32Ty(CSize->getContext());
5209       LoadTy = VectorType::get(LoadTy, 4);
5210       break;
5211          */
5212     }
5213
5214     // This turns into unaligned loads.  We only do this if the target natively
5215     // supports the MVT we'll be loading or if it is small enough (<= 4) that
5216     // we'll only produce a small number of byte loads.
5217
5218     // Require that we can find a legal MVT, and only do this if the target
5219     // supports unaligned loads of that type.  Expanding into byte loads would
5220     // bloat the code.
5221     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5222     if (ActuallyDoIt && CSize->getZExtValue() > 4) {
5223       unsigned DstAS = LHS->getType()->getPointerAddressSpace();
5224       unsigned SrcAS = RHS->getType()->getPointerAddressSpace();
5225       // TODO: Handle 5 byte compare as 4-byte + 1 byte.
5226       // TODO: Handle 8 byte compare on x86-32 as two 32-bit loads.
5227       // TODO: Check alignment of src and dest ptrs.
5228       if (!TLI.isTypeLegal(LoadVT) ||
5229           !TLI.allowsMisalignedMemoryAccesses(LoadVT, SrcAS) ||
5230           !TLI.allowsMisalignedMemoryAccesses(LoadVT, DstAS))
5231         ActuallyDoIt = false;
5232     }
5233
5234     if (ActuallyDoIt) {
5235       SDValue LHSVal = getMemCmpLoad(LHS, LoadVT, LoadTy, *this);
5236       SDValue RHSVal = getMemCmpLoad(RHS, LoadVT, LoadTy, *this);
5237
5238       SDValue Res = DAG.getSetCC(getCurSDLoc(), MVT::i1, LHSVal, RHSVal,
5239                                  ISD::SETNE);
5240       processIntegerCallValue(I, Res, false);
5241       return true;
5242     }
5243   }
5244
5245
5246   return false;
5247 }
5248
5249 /// visitMemChrCall -- See if we can lower a memchr call into an optimized
5250 /// form.  If so, return true and lower it, otherwise return false and it
5251 /// will be lowered like a normal call.
5252 bool SelectionDAGBuilder::visitMemChrCall(const CallInst &I) {
5253   // Verify that the prototype makes sense.  void *memchr(void *, int, size_t)
5254   if (I.getNumArgOperands() != 3)
5255     return false;
5256
5257   const Value *Src = I.getArgOperand(0);
5258   const Value *Char = I.getArgOperand(1);
5259   const Value *Length = I.getArgOperand(2);
5260   if (!Src->getType()->isPointerTy() ||
5261       !Char->getType()->isIntegerTy() ||
5262       !Length->getType()->isIntegerTy() ||
5263       !I.getType()->isPointerTy())
5264     return false;
5265
5266   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5267   std::pair<SDValue, SDValue> Res =
5268     TSI.EmitTargetCodeForMemchr(DAG, getCurSDLoc(), DAG.getRoot(),
5269                                 getValue(Src), getValue(Char), getValue(Length),
5270                                 MachinePointerInfo(Src));
5271   if (Res.first.getNode()) {
5272     setValue(&I, Res.first);
5273     PendingLoads.push_back(Res.second);
5274     return true;
5275   }
5276
5277   return false;
5278 }
5279
5280 /// visitStrCpyCall -- See if we can lower a strcpy or stpcpy call into an
5281 /// optimized form.  If so, return true and lower it, otherwise return false
5282 /// and it will be lowered like a normal call.
5283 bool SelectionDAGBuilder::visitStrCpyCall(const CallInst &I, bool isStpcpy) {
5284   // Verify that the prototype makes sense.  char *strcpy(char *, char *)
5285   if (I.getNumArgOperands() != 2)
5286     return false;
5287
5288   const Value *Arg0 = I.getArgOperand(0), *Arg1 = I.getArgOperand(1);
5289   if (!Arg0->getType()->isPointerTy() ||
5290       !Arg1->getType()->isPointerTy() ||
5291       !I.getType()->isPointerTy())
5292     return false;
5293
5294   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5295   std::pair<SDValue, SDValue> Res =
5296     TSI.EmitTargetCodeForStrcpy(DAG, getCurSDLoc(), getRoot(),
5297                                 getValue(Arg0), getValue(Arg1),
5298                                 MachinePointerInfo(Arg0),
5299                                 MachinePointerInfo(Arg1), isStpcpy);
5300   if (Res.first.getNode()) {
5301     setValue(&I, Res.first);
5302     DAG.setRoot(Res.second);
5303     return true;
5304   }
5305
5306   return false;
5307 }
5308
5309 /// visitStrCmpCall - See if we can lower a call to strcmp in an optimized form.
5310 /// If so, return true and lower it, otherwise return false and it will be
5311 /// lowered like a normal call.
5312 bool SelectionDAGBuilder::visitStrCmpCall(const CallInst &I) {
5313   // Verify that the prototype makes sense.  int strcmp(void*,void*)
5314   if (I.getNumArgOperands() != 2)
5315     return false;
5316
5317   const Value *Arg0 = I.getArgOperand(0), *Arg1 = I.getArgOperand(1);
5318   if (!Arg0->getType()->isPointerTy() ||
5319       !Arg1->getType()->isPointerTy() ||
5320       !I.getType()->isIntegerTy())
5321     return false;
5322
5323   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5324   std::pair<SDValue, SDValue> Res =
5325     TSI.EmitTargetCodeForStrcmp(DAG, getCurSDLoc(), DAG.getRoot(),
5326                                 getValue(Arg0), getValue(Arg1),
5327                                 MachinePointerInfo(Arg0),
5328                                 MachinePointerInfo(Arg1));
5329   if (Res.first.getNode()) {
5330     processIntegerCallValue(I, Res.first, true);
5331     PendingLoads.push_back(Res.second);
5332     return true;
5333   }
5334
5335   return false;
5336 }
5337
5338 /// visitStrLenCall -- See if we can lower a strlen call into an optimized
5339 /// form.  If so, return true and lower it, otherwise return false and it
5340 /// will be lowered like a normal call.
5341 bool SelectionDAGBuilder::visitStrLenCall(const CallInst &I) {
5342   // Verify that the prototype makes sense.  size_t strlen(char *)
5343   if (I.getNumArgOperands() != 1)
5344     return false;
5345
5346   const Value *Arg0 = I.getArgOperand(0);
5347   if (!Arg0->getType()->isPointerTy() || !I.getType()->isIntegerTy())
5348     return false;
5349
5350   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5351   std::pair<SDValue, SDValue> Res =
5352     TSI.EmitTargetCodeForStrlen(DAG, getCurSDLoc(), DAG.getRoot(),
5353                                 getValue(Arg0), MachinePointerInfo(Arg0));
5354   if (Res.first.getNode()) {
5355     processIntegerCallValue(I, Res.first, false);
5356     PendingLoads.push_back(Res.second);
5357     return true;
5358   }
5359
5360   return false;
5361 }
5362
5363 /// visitStrNLenCall -- See if we can lower a strnlen call into an optimized
5364 /// form.  If so, return true and lower it, otherwise return false and it
5365 /// will be lowered like a normal call.
5366 bool SelectionDAGBuilder::visitStrNLenCall(const CallInst &I) {
5367   // Verify that the prototype makes sense.  size_t strnlen(char *, size_t)
5368   if (I.getNumArgOperands() != 2)
5369     return false;
5370
5371   const Value *Arg0 = I.getArgOperand(0), *Arg1 = I.getArgOperand(1);
5372   if (!Arg0->getType()->isPointerTy() ||
5373       !Arg1->getType()->isIntegerTy() ||
5374       !I.getType()->isIntegerTy())
5375     return false;
5376
5377   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5378   std::pair<SDValue, SDValue> Res =
5379     TSI.EmitTargetCodeForStrnlen(DAG, getCurSDLoc(), DAG.getRoot(),
5380                                  getValue(Arg0), getValue(Arg1),
5381                                  MachinePointerInfo(Arg0));
5382   if (Res.first.getNode()) {
5383     processIntegerCallValue(I, Res.first, false);
5384     PendingLoads.push_back(Res.second);
5385     return true;
5386   }
5387
5388   return false;
5389 }
5390
5391 /// visitUnaryFloatCall - If a call instruction is a unary floating-point
5392 /// operation (as expected), translate it to an SDNode with the specified opcode
5393 /// and return true.
5394 bool SelectionDAGBuilder::visitUnaryFloatCall(const CallInst &I,
5395                                               unsigned Opcode) {
5396   // Sanity check that it really is a unary floating-point call.
5397   if (I.getNumArgOperands() != 1 ||
5398       !I.getArgOperand(0)->getType()->isFloatingPointTy() ||
5399       I.getType() != I.getArgOperand(0)->getType() ||
5400       !I.onlyReadsMemory())
5401     return false;
5402
5403   SDValue Tmp = getValue(I.getArgOperand(0));
5404   setValue(&I, DAG.getNode(Opcode, getCurSDLoc(), Tmp.getValueType(), Tmp));
5405   return true;
5406 }
5407
5408 /// visitBinaryFloatCall - If a call instruction is a binary floating-point
5409 /// operation (as expected), translate it to an SDNode with the specified opcode
5410 /// and return true.
5411 bool SelectionDAGBuilder::visitBinaryFloatCall(const CallInst &I,
5412                                                unsigned Opcode) {
5413   // Sanity check that it really is a binary floating-point call.
5414   if (I.getNumArgOperands() != 2 ||
5415       !I.getArgOperand(0)->getType()->isFloatingPointTy() ||
5416       I.getType() != I.getArgOperand(0)->getType() ||
5417       I.getType() != I.getArgOperand(1)->getType() ||
5418       !I.onlyReadsMemory())
5419     return false;
5420
5421   SDValue Tmp0 = getValue(I.getArgOperand(0));
5422   SDValue Tmp1 = getValue(I.getArgOperand(1));
5423   EVT VT = Tmp0.getValueType();
5424   setValue(&I, DAG.getNode(Opcode, getCurSDLoc(), VT, Tmp0, Tmp1));
5425   return true;
5426 }
5427
5428 void SelectionDAGBuilder::visitCall(const CallInst &I) {
5429   // Handle inline assembly differently.
5430   if (isa<InlineAsm>(I.getCalledValue())) {
5431     visitInlineAsm(&I);
5432     return;
5433   }
5434
5435   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
5436   ComputeUsesVAFloatArgument(I, &MMI);
5437
5438   const char *RenameFn = nullptr;
5439   if (Function *F = I.getCalledFunction()) {
5440     if (F->isDeclaration()) {
5441       if (const TargetIntrinsicInfo *II = TM.getIntrinsicInfo()) {
5442         if (unsigned IID = II->getIntrinsicID(F)) {
5443           RenameFn = visitIntrinsicCall(I, IID);
5444           if (!RenameFn)
5445             return;
5446         }
5447       }
5448       if (unsigned IID = F->getIntrinsicID()) {
5449         RenameFn = visitIntrinsicCall(I, IID);
5450         if (!RenameFn)
5451           return;
5452       }
5453     }
5454
5455     // Check for well-known libc/libm calls.  If the function is internal, it
5456     // can't be a library call.
5457     LibFunc::Func Func;
5458     if (!F->hasLocalLinkage() && F->hasName() &&
5459         LibInfo->getLibFunc(F->getName(), Func) &&
5460         LibInfo->hasOptimizedCodeGen(Func)) {
5461       switch (Func) {
5462       default: break;
5463       case LibFunc::copysign:
5464       case LibFunc::copysignf:
5465       case LibFunc::copysignl:
5466         if (I.getNumArgOperands() == 2 &&   // Basic sanity checks.
5467             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5468             I.getType() == I.getArgOperand(0)->getType() &&
5469             I.getType() == I.getArgOperand(1)->getType() &&
5470             I.onlyReadsMemory()) {
5471           SDValue LHS = getValue(I.getArgOperand(0));
5472           SDValue RHS = getValue(I.getArgOperand(1));
5473           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurSDLoc(),
5474                                    LHS.getValueType(), LHS, RHS));
5475           return;
5476         }
5477         break;
5478       case LibFunc::fabs:
5479       case LibFunc::fabsf:
5480       case LibFunc::fabsl:
5481         if (visitUnaryFloatCall(I, ISD::FABS))
5482           return;
5483         break;
5484       case LibFunc::fmin:
5485       case LibFunc::fminf:
5486       case LibFunc::fminl:
5487         if (visitBinaryFloatCall(I, ISD::FMINNUM))
5488           return;
5489         break;
5490       case LibFunc::fmax:
5491       case LibFunc::fmaxf:
5492       case LibFunc::fmaxl:
5493         if (visitBinaryFloatCall(I, ISD::FMAXNUM))
5494           return;
5495         break;
5496       case LibFunc::sin:
5497       case LibFunc::sinf:
5498       case LibFunc::sinl:
5499         if (visitUnaryFloatCall(I, ISD::FSIN))
5500           return;
5501         break;
5502       case LibFunc::cos:
5503       case LibFunc::cosf:
5504       case LibFunc::cosl:
5505         if (visitUnaryFloatCall(I, ISD::FCOS))
5506           return;
5507         break;
5508       case LibFunc::sqrt:
5509       case LibFunc::sqrtf:
5510       case LibFunc::sqrtl:
5511       case LibFunc::sqrt_finite:
5512       case LibFunc::sqrtf_finite:
5513       case LibFunc::sqrtl_finite:
5514         if (visitUnaryFloatCall(I, ISD::FSQRT))
5515           return;
5516         break;
5517       case LibFunc::floor:
5518       case LibFunc::floorf:
5519       case LibFunc::floorl:
5520         if (visitUnaryFloatCall(I, ISD::FFLOOR))
5521           return;
5522         break;
5523       case LibFunc::nearbyint:
5524       case LibFunc::nearbyintf:
5525       case LibFunc::nearbyintl:
5526         if (visitUnaryFloatCall(I, ISD::FNEARBYINT))
5527           return;
5528         break;
5529       case LibFunc::ceil:
5530       case LibFunc::ceilf:
5531       case LibFunc::ceill:
5532         if (visitUnaryFloatCall(I, ISD::FCEIL))
5533           return;
5534         break;
5535       case LibFunc::rint:
5536       case LibFunc::rintf:
5537       case LibFunc::rintl:
5538         if (visitUnaryFloatCall(I, ISD::FRINT))
5539           return;
5540         break;
5541       case LibFunc::round:
5542       case LibFunc::roundf:
5543       case LibFunc::roundl:
5544         if (visitUnaryFloatCall(I, ISD::FROUND))
5545           return;
5546         break;
5547       case LibFunc::trunc:
5548       case LibFunc::truncf:
5549       case LibFunc::truncl:
5550         if (visitUnaryFloatCall(I, ISD::FTRUNC))
5551           return;
5552         break;
5553       case LibFunc::log2:
5554       case LibFunc::log2f:
5555       case LibFunc::log2l:
5556         if (visitUnaryFloatCall(I, ISD::FLOG2))
5557           return;
5558         break;
5559       case LibFunc::exp2:
5560       case LibFunc::exp2f:
5561       case LibFunc::exp2l:
5562         if (visitUnaryFloatCall(I, ISD::FEXP2))
5563           return;
5564         break;
5565       case LibFunc::memcmp:
5566         if (visitMemCmpCall(I))
5567           return;
5568         break;
5569       case LibFunc::memchr:
5570         if (visitMemChrCall(I))
5571           return;
5572         break;
5573       case LibFunc::strcpy:
5574         if (visitStrCpyCall(I, false))
5575           return;
5576         break;
5577       case LibFunc::stpcpy:
5578         if (visitStrCpyCall(I, true))
5579           return;
5580         break;
5581       case LibFunc::strcmp:
5582         if (visitStrCmpCall(I))
5583           return;
5584         break;
5585       case LibFunc::strlen:
5586         if (visitStrLenCall(I))
5587           return;
5588         break;
5589       case LibFunc::strnlen:
5590         if (visitStrNLenCall(I))
5591           return;
5592         break;
5593       }
5594     }
5595   }
5596
5597   SDValue Callee;
5598   if (!RenameFn)
5599     Callee = getValue(I.getCalledValue());
5600   else
5601     Callee = DAG.getExternalSymbol(RenameFn,
5602                                    DAG.getTargetLoweringInfo().getPointerTy());
5603
5604   // Check if we can potentially perform a tail call. More detailed checking is
5605   // be done within LowerCallTo, after more information about the call is known.
5606   LowerCallTo(&I, Callee, I.isTailCall());
5607 }
5608
5609 namespace {
5610
5611 /// AsmOperandInfo - This contains information for each constraint that we are
5612 /// lowering.
5613 class SDISelAsmOperandInfo : public TargetLowering::AsmOperandInfo {
5614 public:
5615   /// CallOperand - If this is the result output operand or a clobber
5616   /// this is null, otherwise it is the incoming operand to the CallInst.
5617   /// This gets modified as the asm is processed.
5618   SDValue CallOperand;
5619
5620   /// AssignedRegs - If this is a register or register class operand, this
5621   /// contains the set of register corresponding to the operand.
5622   RegsForValue AssignedRegs;
5623
5624   explicit SDISelAsmOperandInfo(const TargetLowering::AsmOperandInfo &info)
5625     : TargetLowering::AsmOperandInfo(info), CallOperand(nullptr,0) {
5626   }
5627
5628   /// getCallOperandValEVT - Return the EVT of the Value* that this operand
5629   /// corresponds to.  If there is no Value* for this operand, it returns
5630   /// MVT::Other.
5631   EVT getCallOperandValEVT(LLVMContext &Context,
5632                            const TargetLowering &TLI,
5633                            const DataLayout *DL) const {
5634     if (!CallOperandVal) return MVT::Other;
5635
5636     if (isa<BasicBlock>(CallOperandVal))
5637       return TLI.getPointerTy();
5638
5639     llvm::Type *OpTy = CallOperandVal->getType();
5640
5641     // FIXME: code duplicated from TargetLowering::ParseConstraints().
5642     // If this is an indirect operand, the operand is a pointer to the
5643     // accessed type.
5644     if (isIndirect) {
5645       llvm::PointerType *PtrTy = dyn_cast<PointerType>(OpTy);
5646       if (!PtrTy)
5647         report_fatal_error("Indirect operand for inline asm not a pointer!");
5648       OpTy = PtrTy->getElementType();
5649     }
5650
5651     // Look for vector wrapped in a struct. e.g. { <16 x i8> }.
5652     if (StructType *STy = dyn_cast<StructType>(OpTy))
5653       if (STy->getNumElements() == 1)
5654         OpTy = STy->getElementType(0);
5655
5656     // If OpTy is not a single value, it may be a struct/union that we
5657     // can tile with integers.
5658     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
5659       unsigned BitSize = DL->getTypeSizeInBits(OpTy);
5660       switch (BitSize) {
5661       default: break;
5662       case 1:
5663       case 8:
5664       case 16:
5665       case 32:
5666       case 64:
5667       case 128:
5668         OpTy = IntegerType::get(Context, BitSize);
5669         break;
5670       }
5671     }
5672
5673     return TLI.getValueType(OpTy, true);
5674   }
5675 };
5676
5677 typedef SmallVector<SDISelAsmOperandInfo,16> SDISelAsmOperandInfoVector;
5678
5679 } // end anonymous namespace
5680
5681 /// GetRegistersForValue - Assign registers (virtual or physical) for the
5682 /// specified operand.  We prefer to assign virtual registers, to allow the
5683 /// register allocator to handle the assignment process.  However, if the asm
5684 /// uses features that we can't model on machineinstrs, we have SDISel do the
5685 /// allocation.  This produces generally horrible, but correct, code.
5686 ///
5687 ///   OpInfo describes the operand.
5688 ///
5689 static void GetRegistersForValue(SelectionDAG &DAG,
5690                                  const TargetLowering &TLI,
5691                                  SDLoc DL,
5692                                  SDISelAsmOperandInfo &OpInfo) {
5693   LLVMContext &Context = *DAG.getContext();
5694
5695   MachineFunction &MF = DAG.getMachineFunction();
5696   SmallVector<unsigned, 4> Regs;
5697
5698   // If this is a constraint for a single physreg, or a constraint for a
5699   // register class, find it.
5700   std::pair<unsigned, const TargetRegisterClass *> PhysReg =
5701       TLI.getRegForInlineAsmConstraint(MF.getSubtarget().getRegisterInfo(),
5702                                        OpInfo.ConstraintCode,
5703                                        OpInfo.ConstraintVT);
5704
5705   unsigned NumRegs = 1;
5706   if (OpInfo.ConstraintVT != MVT::Other) {
5707     // If this is a FP input in an integer register (or visa versa) insert a bit
5708     // cast of the input value.  More generally, handle any case where the input
5709     // value disagrees with the register class we plan to stick this in.
5710     if (OpInfo.Type == InlineAsm::isInput &&
5711         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
5712       // Try to convert to the first EVT that the reg class contains.  If the
5713       // types are identical size, use a bitcast to convert (e.g. two differing
5714       // vector types).
5715       MVT RegVT = *PhysReg.second->vt_begin();
5716       if (RegVT.getSizeInBits() == OpInfo.CallOperand.getValueSizeInBits()) {
5717         OpInfo.CallOperand = DAG.getNode(ISD::BITCAST, DL,
5718                                          RegVT, OpInfo.CallOperand);
5719         OpInfo.ConstraintVT = RegVT;
5720       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
5721         // If the input is a FP value and we want it in FP registers, do a
5722         // bitcast to the corresponding integer type.  This turns an f64 value
5723         // into i64, which can be passed with two i32 values on a 32-bit
5724         // machine.
5725         RegVT = MVT::getIntegerVT(OpInfo.ConstraintVT.getSizeInBits());
5726         OpInfo.CallOperand = DAG.getNode(ISD::BITCAST, DL,
5727                                          RegVT, OpInfo.CallOperand);
5728         OpInfo.ConstraintVT = RegVT;
5729       }
5730     }
5731
5732     NumRegs = TLI.getNumRegisters(Context, OpInfo.ConstraintVT);
5733   }
5734
5735   MVT RegVT;
5736   EVT ValueVT = OpInfo.ConstraintVT;
5737
5738   // If this is a constraint for a specific physical register, like {r17},
5739   // assign it now.
5740   if (unsigned AssignedReg = PhysReg.first) {
5741     const TargetRegisterClass *RC = PhysReg.second;
5742     if (OpInfo.ConstraintVT == MVT::Other)
5743       ValueVT = *RC->vt_begin();
5744
5745     // Get the actual register value type.  This is important, because the user
5746     // may have asked for (e.g.) the AX register in i32 type.  We need to
5747     // remember that AX is actually i16 to get the right extension.
5748     RegVT = *RC->vt_begin();
5749
5750     // This is a explicit reference to a physical register.
5751     Regs.push_back(AssignedReg);
5752
5753     // If this is an expanded reference, add the rest of the regs to Regs.
5754     if (NumRegs != 1) {
5755       TargetRegisterClass::iterator I = RC->begin();
5756       for (; *I != AssignedReg; ++I)
5757         assert(I != RC->end() && "Didn't find reg!");
5758
5759       // Already added the first reg.
5760       --NumRegs; ++I;
5761       for (; NumRegs; --NumRegs, ++I) {
5762         assert(I != RC->end() && "Ran out of registers to allocate!");
5763         Regs.push_back(*I);
5764       }
5765     }
5766
5767     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5768     return;
5769   }
5770
5771   // Otherwise, if this was a reference to an LLVM register class, create vregs
5772   // for this reference.
5773   if (const TargetRegisterClass *RC = PhysReg.second) {
5774     RegVT = *RC->vt_begin();
5775     if (OpInfo.ConstraintVT == MVT::Other)
5776       ValueVT = RegVT;
5777
5778     // Create the appropriate number of virtual registers.
5779     MachineRegisterInfo &RegInfo = MF.getRegInfo();
5780     for (; NumRegs; --NumRegs)
5781       Regs.push_back(RegInfo.createVirtualRegister(RC));
5782
5783     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5784     return;
5785   }
5786
5787   // Otherwise, we couldn't allocate enough registers for this.
5788 }
5789
5790 /// visitInlineAsm - Handle a call to an InlineAsm object.
5791 ///
5792 void SelectionDAGBuilder::visitInlineAsm(ImmutableCallSite CS) {
5793   const InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
5794
5795   /// ConstraintOperands - Information about all of the constraints.
5796   SDISelAsmOperandInfoVector ConstraintOperands;
5797
5798   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5799   TargetLowering::AsmOperandInfoVector TargetConstraints =
5800       TLI.ParseConstraints(DAG.getSubtarget().getRegisterInfo(), CS);
5801
5802   bool hasMemory = false;
5803
5804   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5805   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5806   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
5807     ConstraintOperands.push_back(SDISelAsmOperandInfo(TargetConstraints[i]));
5808     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5809
5810     MVT OpVT = MVT::Other;
5811
5812     // Compute the value type for each operand.
5813     switch (OpInfo.Type) {
5814     case InlineAsm::isOutput:
5815       // Indirect outputs just consume an argument.
5816       if (OpInfo.isIndirect) {
5817         OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5818         break;
5819       }
5820
5821       // The return value of the call is this value.  As such, there is no
5822       // corresponding argument.
5823       assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
5824       if (StructType *STy = dyn_cast<StructType>(CS.getType())) {
5825         OpVT = TLI.getSimpleValueType(STy->getElementType(ResNo));
5826       } else {
5827         assert(ResNo == 0 && "Asm only has one result!");
5828         OpVT = TLI.getSimpleValueType(CS.getType());
5829       }
5830       ++ResNo;
5831       break;
5832     case InlineAsm::isInput:
5833       OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5834       break;
5835     case InlineAsm::isClobber:
5836       // Nothing to do.
5837       break;
5838     }
5839
5840     // If this is an input or an indirect output, process the call argument.
5841     // BasicBlocks are labels, currently appearing only in asm's.
5842     if (OpInfo.CallOperandVal) {
5843       if (const BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5844         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5845       } else {
5846         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5847       }
5848
5849       OpVT =
5850           OpInfo.getCallOperandValEVT(*DAG.getContext(), TLI, DL).getSimpleVT();
5851     }
5852
5853     OpInfo.ConstraintVT = OpVT;
5854
5855     // Indirect operand accesses access memory.
5856     if (OpInfo.isIndirect)
5857       hasMemory = true;
5858     else {
5859       for (unsigned j = 0, ee = OpInfo.Codes.size(); j != ee; ++j) {
5860         TargetLowering::ConstraintType
5861           CType = TLI.getConstraintType(OpInfo.Codes[j]);
5862         if (CType == TargetLowering::C_Memory) {
5863           hasMemory = true;
5864           break;
5865         }
5866       }
5867     }
5868   }
5869
5870   SDValue Chain, Flag;
5871
5872   // We won't need to flush pending loads if this asm doesn't touch
5873   // memory and is nonvolatile.
5874   if (hasMemory || IA->hasSideEffects())
5875     Chain = getRoot();
5876   else
5877     Chain = DAG.getRoot();
5878
5879   // Second pass over the constraints: compute which constraint option to use
5880   // and assign registers to constraints that want a specific physreg.
5881   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5882     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5883
5884     // If this is an output operand with a matching input operand, look up the
5885     // matching input. If their types mismatch, e.g. one is an integer, the
5886     // other is floating point, or their sizes are different, flag it as an
5887     // error.
5888     if (OpInfo.hasMatchingInput()) {
5889       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5890
5891       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5892         const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
5893         std::pair<unsigned, const TargetRegisterClass *> MatchRC =
5894             TLI.getRegForInlineAsmConstraint(TRI, OpInfo.ConstraintCode,
5895                                              OpInfo.ConstraintVT);
5896         std::pair<unsigned, const TargetRegisterClass *> InputRC =
5897             TLI.getRegForInlineAsmConstraint(TRI, Input.ConstraintCode,
5898                                              Input.ConstraintVT);
5899         if ((OpInfo.ConstraintVT.isInteger() !=
5900              Input.ConstraintVT.isInteger()) ||
5901             (MatchRC.second != InputRC.second)) {
5902           report_fatal_error("Unsupported asm: input constraint"
5903                              " with a matching output constraint of"
5904                              " incompatible type!");
5905         }
5906         Input.ConstraintVT = OpInfo.ConstraintVT;
5907       }
5908     }
5909
5910     // Compute the constraint code and ConstraintType to use.
5911     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, &DAG);
5912
5913     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5914         OpInfo.Type == InlineAsm::isClobber)
5915       continue;
5916
5917     // If this is a memory input, and if the operand is not indirect, do what we
5918     // need to to provide an address for the memory input.
5919     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5920         !OpInfo.isIndirect) {
5921       assert((OpInfo.isMultipleAlternative ||
5922               (OpInfo.Type == InlineAsm::isInput)) &&
5923              "Can only indirectify direct input operands!");
5924
5925       // Memory operands really want the address of the value.  If we don't have
5926       // an indirect input, put it in the constpool if we can, otherwise spill
5927       // it to a stack slot.
5928       // TODO: This isn't quite right. We need to handle these according to
5929       // the addressing mode that the constraint wants. Also, this may take
5930       // an additional register for the computation and we don't want that
5931       // either.
5932
5933       // If the operand is a float, integer, or vector constant, spill to a
5934       // constant pool entry to get its address.
5935       const Value *OpVal = OpInfo.CallOperandVal;
5936       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5937           isa<ConstantVector>(OpVal) || isa<ConstantDataVector>(OpVal)) {
5938         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5939                                                  TLI.getPointerTy());
5940       } else {
5941         // Otherwise, create a stack slot and emit a store to it before the
5942         // asm.
5943         Type *Ty = OpVal->getType();
5944         uint64_t TySize = TLI.getDataLayout()->getTypeAllocSize(Ty);
5945         unsigned Align  = TLI.getDataLayout()->getPrefTypeAlignment(Ty);
5946         MachineFunction &MF = DAG.getMachineFunction();
5947         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
5948         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5949         Chain = DAG.getStore(Chain, getCurSDLoc(),
5950                              OpInfo.CallOperand, StackSlot,
5951                              MachinePointerInfo::getFixedStack(SSFI),
5952                              false, false, 0);
5953         OpInfo.CallOperand = StackSlot;
5954       }
5955
5956       // There is no longer a Value* corresponding to this operand.
5957       OpInfo.CallOperandVal = nullptr;
5958
5959       // It is now an indirect operand.
5960       OpInfo.isIndirect = true;
5961     }
5962
5963     // If this constraint is for a specific register, allocate it before
5964     // anything else.
5965     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5966       GetRegistersForValue(DAG, TLI, getCurSDLoc(), OpInfo);
5967   }
5968
5969   // Second pass - Loop over all of the operands, assigning virtual or physregs
5970   // to register class operands.
5971   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5972     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5973
5974     // C_Register operands have already been allocated, Other/Memory don't need
5975     // to be.
5976     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5977       GetRegistersForValue(DAG, TLI, getCurSDLoc(), OpInfo);
5978   }
5979
5980   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5981   std::vector<SDValue> AsmNodeOperands;
5982   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5983   AsmNodeOperands.push_back(
5984           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
5985                                       TLI.getPointerTy()));
5986
5987   // If we have a !srcloc metadata node associated with it, we want to attach
5988   // this to the ultimately generated inline asm machineinstr.  To do this, we
5989   // pass in the third operand as this (potentially null) inline asm MDNode.
5990   const MDNode *SrcLoc = CS.getInstruction()->getMetadata("srcloc");
5991   AsmNodeOperands.push_back(DAG.getMDNode(SrcLoc));
5992
5993   // Remember the HasSideEffect, AlignStack, AsmDialect, MayLoad and MayStore
5994   // bits as operand 3.
5995   unsigned ExtraInfo = 0;
5996   if (IA->hasSideEffects())
5997     ExtraInfo |= InlineAsm::Extra_HasSideEffects;
5998   if (IA->isAlignStack())
5999     ExtraInfo |= InlineAsm::Extra_IsAlignStack;
6000   // Set the asm dialect.
6001   ExtraInfo |= IA->getDialect() * InlineAsm::Extra_AsmDialect;
6002
6003   // Determine if this InlineAsm MayLoad or MayStore based on the constraints.
6004   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
6005     TargetLowering::AsmOperandInfo &OpInfo = TargetConstraints[i];
6006
6007     // Compute the constraint code and ConstraintType to use.
6008     TLI.ComputeConstraintToUse(OpInfo, SDValue());
6009
6010     // Ideally, we would only check against memory constraints.  However, the
6011     // meaning of an other constraint can be target-specific and we can't easily
6012     // reason about it.  Therefore, be conservative and set MayLoad/MayStore
6013     // for other constriants as well.
6014     if (OpInfo.ConstraintType == TargetLowering::C_Memory ||
6015         OpInfo.ConstraintType == TargetLowering::C_Other) {
6016       if (OpInfo.Type == InlineAsm::isInput)
6017         ExtraInfo |= InlineAsm::Extra_MayLoad;
6018       else if (OpInfo.Type == InlineAsm::isOutput)
6019         ExtraInfo |= InlineAsm::Extra_MayStore;
6020       else if (OpInfo.Type == InlineAsm::isClobber)
6021         ExtraInfo |= (InlineAsm::Extra_MayLoad | InlineAsm::Extra_MayStore);
6022     }
6023   }
6024
6025   AsmNodeOperands.push_back(DAG.getTargetConstant(ExtraInfo, getCurSDLoc(),
6026                                                   TLI.getPointerTy()));
6027
6028   // Loop over all of the inputs, copying the operand values into the
6029   // appropriate registers and processing the output regs.
6030   RegsForValue RetValRegs;
6031
6032   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
6033   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
6034
6035   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
6036     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
6037
6038     switch (OpInfo.Type) {
6039     case InlineAsm::isOutput: {
6040       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
6041           OpInfo.ConstraintType != TargetLowering::C_Register) {
6042         // Memory output, or 'other' output (e.g. 'X' constraint).
6043         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
6044
6045         unsigned ConstraintID =
6046             TLI.getInlineAsmMemConstraint(OpInfo.ConstraintCode);
6047         assert(ConstraintID != InlineAsm::Constraint_Unknown &&
6048                "Failed to convert memory constraint code to constraint id.");
6049
6050         // Add information to the INLINEASM node to know about this output.
6051         unsigned OpFlags = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
6052         OpFlags = InlineAsm::getFlagWordForMem(OpFlags, ConstraintID);
6053         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlags, getCurSDLoc(),
6054                                                         MVT::i32));
6055         AsmNodeOperands.push_back(OpInfo.CallOperand);
6056         break;
6057       }
6058
6059       // Otherwise, this is a register or register class output.
6060
6061       // Copy the output from the appropriate register.  Find a register that
6062       // we can use.
6063       if (OpInfo.AssignedRegs.Regs.empty()) {
6064         LLVMContext &Ctx = *DAG.getContext();
6065         Ctx.emitError(CS.getInstruction(),
6066                       "couldn't allocate output register for constraint '" +
6067                           Twine(OpInfo.ConstraintCode) + "'");
6068         return;
6069       }
6070
6071       // If this is an indirect operand, store through the pointer after the
6072       // asm.
6073       if (OpInfo.isIndirect) {
6074         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
6075                                                       OpInfo.CallOperandVal));
6076       } else {
6077         // This is the result value of the call.
6078         assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
6079         // Concatenate this output onto the outputs list.
6080         RetValRegs.append(OpInfo.AssignedRegs);
6081       }
6082
6083       // Add information to the INLINEASM node to know that this register is
6084       // set.
6085       OpInfo.AssignedRegs
6086           .AddInlineAsmOperands(OpInfo.isEarlyClobber
6087                                     ? InlineAsm::Kind_RegDefEarlyClobber
6088                                     : InlineAsm::Kind_RegDef,
6089                                 false, 0, getCurSDLoc(), DAG, AsmNodeOperands);
6090       break;
6091     }
6092     case InlineAsm::isInput: {
6093       SDValue InOperandVal = OpInfo.CallOperand;
6094
6095       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
6096         // If this is required to match an output register we have already set,
6097         // just use its register.
6098         unsigned OperandNo = OpInfo.getMatchedOperand();
6099
6100         // Scan until we find the definition we already emitted of this operand.
6101         // When we find it, create a RegsForValue operand.
6102         unsigned CurOp = InlineAsm::Op_FirstOperand;
6103         for (; OperandNo; --OperandNo) {
6104           // Advance to the next operand.
6105           unsigned OpFlag =
6106             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
6107           assert((InlineAsm::isRegDefKind(OpFlag) ||
6108                   InlineAsm::isRegDefEarlyClobberKind(OpFlag) ||
6109                   InlineAsm::isMemKind(OpFlag)) && "Skipped past definitions?");
6110           CurOp += InlineAsm::getNumOperandRegisters(OpFlag)+1;
6111         }
6112
6113         unsigned OpFlag =
6114           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
6115         if (InlineAsm::isRegDefKind(OpFlag) ||
6116             InlineAsm::isRegDefEarlyClobberKind(OpFlag)) {
6117           // Add (OpFlag&0xffff)>>3 registers to MatchedRegs.
6118           if (OpInfo.isIndirect) {
6119             // This happens on gcc/testsuite/gcc.dg/pr8788-1.c
6120             LLVMContext &Ctx = *DAG.getContext();
6121             Ctx.emitError(CS.getInstruction(), "inline asm not supported yet:"
6122                                                " don't know how to handle tied "
6123                                                "indirect register inputs");
6124             return;
6125           }
6126
6127           RegsForValue MatchedRegs;
6128           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
6129           MVT RegVT = AsmNodeOperands[CurOp+1].getSimpleValueType();
6130           MatchedRegs.RegVTs.push_back(RegVT);
6131           MachineRegisterInfo &RegInfo = DAG.getMachineFunction().getRegInfo();
6132           for (unsigned i = 0, e = InlineAsm::getNumOperandRegisters(OpFlag);
6133                i != e; ++i) {
6134             if (const TargetRegisterClass *RC = TLI.getRegClassFor(RegVT))
6135               MatchedRegs.Regs.push_back(RegInfo.createVirtualRegister(RC));
6136             else {
6137               LLVMContext &Ctx = *DAG.getContext();
6138               Ctx.emitError(CS.getInstruction(),
6139                             "inline asm error: This value"
6140                             " type register class is not natively supported!");
6141               return;
6142             }
6143           }
6144           SDLoc dl = getCurSDLoc();
6145           // Use the produced MatchedRegs object to
6146           MatchedRegs.getCopyToRegs(InOperandVal, DAG, dl,
6147                                     Chain, &Flag, CS.getInstruction());
6148           MatchedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse,
6149                                            true, OpInfo.getMatchedOperand(), dl,
6150                                            DAG, AsmNodeOperands);
6151           break;
6152         }
6153
6154         assert(InlineAsm::isMemKind(OpFlag) && "Unknown matching constraint!");
6155         assert(InlineAsm::getNumOperandRegisters(OpFlag) == 1 &&
6156                "Unexpected number of operands");
6157         // Add information to the INLINEASM node to know about this input.
6158         // See InlineAsm.h isUseOperandTiedToDef.
6159         OpFlag = InlineAsm::convertMemFlagWordToMatchingFlagWord(OpFlag);
6160         OpFlag = InlineAsm::getFlagWordForMatchingOp(OpFlag,
6161                                                     OpInfo.getMatchedOperand());
6162         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlag, getCurSDLoc(),
6163                                                         TLI.getPointerTy()));
6164         AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
6165         break;
6166       }
6167
6168       // Treat indirect 'X' constraint as memory.
6169       if (OpInfo.ConstraintType == TargetLowering::C_Other &&
6170           OpInfo.isIndirect)
6171         OpInfo.ConstraintType = TargetLowering::C_Memory;
6172
6173       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
6174         std::vector<SDValue> Ops;
6175         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode,
6176                                           Ops, DAG);
6177         if (Ops.empty()) {
6178           LLVMContext &Ctx = *DAG.getContext();
6179           Ctx.emitError(CS.getInstruction(),
6180                         "invalid operand for inline asm constraint '" +
6181                             Twine(OpInfo.ConstraintCode) + "'");
6182           return;
6183         }
6184
6185         // Add information to the INLINEASM node to know about this input.
6186         unsigned ResOpType =
6187           InlineAsm::getFlagWord(InlineAsm::Kind_Imm, Ops.size());
6188         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
6189                                                         getCurSDLoc(),
6190                                                         TLI.getPointerTy()));
6191         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
6192         break;
6193       }
6194
6195       if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
6196         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
6197         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
6198                "Memory operands expect pointer values");
6199
6200         unsigned ConstraintID =
6201             TLI.getInlineAsmMemConstraint(OpInfo.ConstraintCode);
6202         assert(ConstraintID != InlineAsm::Constraint_Unknown &&
6203                "Failed to convert memory constraint code to constraint id.");
6204
6205         // Add information to the INLINEASM node to know about this input.
6206         unsigned ResOpType = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
6207         ResOpType = InlineAsm::getFlagWordForMem(ResOpType, ConstraintID);
6208         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
6209                                                         getCurSDLoc(),
6210                                                         MVT::i32));
6211         AsmNodeOperands.push_back(InOperandVal);
6212         break;
6213       }
6214
6215       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
6216               OpInfo.ConstraintType == TargetLowering::C_Register) &&
6217              "Unknown constraint type!");
6218
6219       // TODO: Support this.
6220       if (OpInfo.isIndirect) {
6221         LLVMContext &Ctx = *DAG.getContext();
6222         Ctx.emitError(CS.getInstruction(),
6223                       "Don't know how to handle indirect register inputs yet "
6224                       "for constraint '" +
6225                           Twine(OpInfo.ConstraintCode) + "'");
6226         return;
6227       }
6228
6229       // Copy the input into the appropriate registers.
6230       if (OpInfo.AssignedRegs.Regs.empty()) {
6231         LLVMContext &Ctx = *DAG.getContext();
6232         Ctx.emitError(CS.getInstruction(),
6233                       "couldn't allocate input reg for constraint '" +
6234                           Twine(OpInfo.ConstraintCode) + "'");
6235         return;
6236       }
6237
6238       SDLoc dl = getCurSDLoc();
6239
6240       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, dl,
6241                                         Chain, &Flag, CS.getInstruction());
6242
6243       OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse, false, 0,
6244                                                dl, DAG, AsmNodeOperands);
6245       break;
6246     }
6247     case InlineAsm::isClobber: {
6248       // Add the clobbered value to the operand list, so that the register
6249       // allocator is aware that the physreg got clobbered.
6250       if (!OpInfo.AssignedRegs.Regs.empty())
6251         OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_Clobber,
6252                                                  false, 0, getCurSDLoc(), DAG,
6253                                                  AsmNodeOperands);
6254       break;
6255     }
6256     }
6257   }
6258
6259   // Finish up input operands.  Set the input chain and add the flag last.
6260   AsmNodeOperands[InlineAsm::Op_InputChain] = Chain;
6261   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
6262
6263   Chain = DAG.getNode(ISD::INLINEASM, getCurSDLoc(),
6264                       DAG.getVTList(MVT::Other, MVT::Glue), AsmNodeOperands);
6265   Flag = Chain.getValue(1);
6266
6267   // If this asm returns a register value, copy the result from that register
6268   // and set it as the value of the call.
6269   if (!RetValRegs.Regs.empty()) {
6270     SDValue Val = RetValRegs.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(),
6271                                              Chain, &Flag, CS.getInstruction());
6272
6273     // FIXME: Why don't we do this for inline asms with MRVs?
6274     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
6275       EVT ResultType = TLI.getValueType(CS.getType());
6276
6277       // If any of the results of the inline asm is a vector, it may have the
6278       // wrong width/num elts.  This can happen for register classes that can
6279       // contain multiple different value types.  The preg or vreg allocated may
6280       // not have the same VT as was expected.  Convert it to the right type
6281       // with bit_convert.
6282       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
6283         Val = DAG.getNode(ISD::BITCAST, getCurSDLoc(),
6284                           ResultType, Val);
6285
6286       } else if (ResultType != Val.getValueType() &&
6287                  ResultType.isInteger() && Val.getValueType().isInteger()) {
6288         // If a result value was tied to an input value, the computed result may
6289         // have a wider width than the expected result.  Extract the relevant
6290         // portion.
6291         Val = DAG.getNode(ISD::TRUNCATE, getCurSDLoc(), ResultType, Val);
6292       }
6293
6294       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
6295     }
6296
6297     setValue(CS.getInstruction(), Val);
6298     // Don't need to use this as a chain in this case.
6299     if (!IA->hasSideEffects() && !hasMemory && IndirectStoresToEmit.empty())
6300       return;
6301   }
6302
6303   std::vector<std::pair<SDValue, const Value *> > StoresToEmit;
6304
6305   // Process indirect outputs, first output all of the flagged copies out of
6306   // physregs.
6307   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
6308     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
6309     const Value *Ptr = IndirectStoresToEmit[i].second;
6310     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(),
6311                                              Chain, &Flag, IA);
6312     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
6313   }
6314
6315   // Emit the non-flagged stores from the physregs.
6316   SmallVector<SDValue, 8> OutChains;
6317   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i) {
6318     SDValue Val = DAG.getStore(Chain, getCurSDLoc(),
6319                                StoresToEmit[i].first,
6320                                getValue(StoresToEmit[i].second),
6321                                MachinePointerInfo(StoresToEmit[i].second),
6322                                false, false, 0);
6323     OutChains.push_back(Val);
6324   }
6325
6326   if (!OutChains.empty())
6327     Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other, OutChains);
6328
6329   DAG.setRoot(Chain);
6330 }
6331
6332 void SelectionDAGBuilder::visitVAStart(const CallInst &I) {
6333   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurSDLoc(),
6334                           MVT::Other, getRoot(),
6335                           getValue(I.getArgOperand(0)),
6336                           DAG.getSrcValue(I.getArgOperand(0))));
6337 }
6338
6339 void SelectionDAGBuilder::visitVAArg(const VAArgInst &I) {
6340   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6341   const DataLayout &DL = *TLI.getDataLayout();
6342   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurSDLoc(),
6343                            getRoot(), getValue(I.getOperand(0)),
6344                            DAG.getSrcValue(I.getOperand(0)),
6345                            DL.getABITypeAlignment(I.getType()));
6346   setValue(&I, V);
6347   DAG.setRoot(V.getValue(1));
6348 }
6349
6350 void SelectionDAGBuilder::visitVAEnd(const CallInst &I) {
6351   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurSDLoc(),
6352                           MVT::Other, getRoot(),
6353                           getValue(I.getArgOperand(0)),
6354                           DAG.getSrcValue(I.getArgOperand(0))));
6355 }
6356
6357 void SelectionDAGBuilder::visitVACopy(const CallInst &I) {
6358   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurSDLoc(),
6359                           MVT::Other, getRoot(),
6360                           getValue(I.getArgOperand(0)),
6361                           getValue(I.getArgOperand(1)),
6362                           DAG.getSrcValue(I.getArgOperand(0)),
6363                           DAG.getSrcValue(I.getArgOperand(1))));
6364 }
6365
6366 /// \brief Lower an argument list according to the target calling convention.
6367 ///
6368 /// \return A tuple of <return-value, token-chain>
6369 ///
6370 /// This is a helper for lowering intrinsics that follow a target calling
6371 /// convention or require stack pointer adjustment. Only a subset of the
6372 /// intrinsic's operands need to participate in the calling convention.
6373 std::pair<SDValue, SDValue>
6374 SelectionDAGBuilder::lowerCallOperands(ImmutableCallSite CS, unsigned ArgIdx,
6375                                        unsigned NumArgs, SDValue Callee,
6376                                        Type *ReturnTy,
6377                                        MachineBasicBlock *LandingPad,
6378                                        bool IsPatchPoint) {
6379   TargetLowering::ArgListTy Args;
6380   Args.reserve(NumArgs);
6381
6382   // Populate the argument list.
6383   // Attributes for args start at offset 1, after the return attribute.
6384   for (unsigned ArgI = ArgIdx, ArgE = ArgIdx + NumArgs, AttrI = ArgIdx + 1;
6385        ArgI != ArgE; ++ArgI) {
6386     const Value *V = CS->getOperand(ArgI);
6387
6388     assert(!V->getType()->isEmptyTy() && "Empty type passed to intrinsic.");
6389
6390     TargetLowering::ArgListEntry Entry;
6391     Entry.Node = getValue(V);
6392     Entry.Ty = V->getType();
6393     Entry.setAttributes(&CS, AttrI);
6394     Args.push_back(Entry);
6395   }
6396
6397   TargetLowering::CallLoweringInfo CLI(DAG);
6398   CLI.setDebugLoc(getCurSDLoc()).setChain(getRoot())
6399     .setCallee(CS.getCallingConv(), ReturnTy, Callee, std::move(Args), NumArgs)
6400     .setDiscardResult(CS->use_empty()).setIsPatchPoint(IsPatchPoint);
6401
6402   return lowerInvokable(CLI, LandingPad);
6403 }
6404
6405 /// \brief Add a stack map intrinsic call's live variable operands to a stackmap
6406 /// or patchpoint target node's operand list.
6407 ///
6408 /// Constants are converted to TargetConstants purely as an optimization to
6409 /// avoid constant materialization and register allocation.
6410 ///
6411 /// FrameIndex operands are converted to TargetFrameIndex so that ISEL does not
6412 /// generate addess computation nodes, and so ExpandISelPseudo can convert the
6413 /// TargetFrameIndex into a DirectMemRefOp StackMap location. This avoids
6414 /// address materialization and register allocation, but may also be required
6415 /// for correctness. If a StackMap (or PatchPoint) intrinsic directly uses an
6416 /// alloca in the entry block, then the runtime may assume that the alloca's
6417 /// StackMap location can be read immediately after compilation and that the
6418 /// location is valid at any point during execution (this is similar to the
6419 /// assumption made by the llvm.gcroot intrinsic). If the alloca's location were
6420 /// only available in a register, then the runtime would need to trap when
6421 /// execution reaches the StackMap in order to read the alloca's location.
6422 static void addStackMapLiveVars(ImmutableCallSite CS, unsigned StartIdx,
6423                                 SDLoc DL, SmallVectorImpl<SDValue> &Ops,
6424                                 SelectionDAGBuilder &Builder) {
6425   for (unsigned i = StartIdx, e = CS.arg_size(); i != e; ++i) {
6426     SDValue OpVal = Builder.getValue(CS.getArgument(i));
6427     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(OpVal)) {
6428       Ops.push_back(
6429         Builder.DAG.getTargetConstant(StackMaps::ConstantOp, DL, MVT::i64));
6430       Ops.push_back(
6431         Builder.DAG.getTargetConstant(C->getSExtValue(), DL, MVT::i64));
6432     } else if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(OpVal)) {
6433       const TargetLowering &TLI = Builder.DAG.getTargetLoweringInfo();
6434       Ops.push_back(
6435         Builder.DAG.getTargetFrameIndex(FI->getIndex(), TLI.getPointerTy()));
6436     } else
6437       Ops.push_back(OpVal);
6438   }
6439 }
6440
6441 /// \brief Lower llvm.experimental.stackmap directly to its target opcode.
6442 void SelectionDAGBuilder::visitStackmap(const CallInst &CI) {
6443   // void @llvm.experimental.stackmap(i32 <id>, i32 <numShadowBytes>,
6444   //                                  [live variables...])
6445
6446   assert(CI.getType()->isVoidTy() && "Stackmap cannot return a value.");
6447
6448   SDValue Chain, InFlag, Callee, NullPtr;
6449   SmallVector<SDValue, 32> Ops;
6450
6451   SDLoc DL = getCurSDLoc();
6452   Callee = getValue(CI.getCalledValue());
6453   NullPtr = DAG.getIntPtrConstant(0, DL, true);
6454
6455   // The stackmap intrinsic only records the live variables (the arguemnts
6456   // passed to it) and emits NOPS (if requested). Unlike the patchpoint
6457   // intrinsic, this won't be lowered to a function call. This means we don't
6458   // have to worry about calling conventions and target specific lowering code.
6459   // Instead we perform the call lowering right here.
6460   //
6461   // chain, flag = CALLSEQ_START(chain, 0)
6462   // chain, flag = STACKMAP(id, nbytes, ..., chain, flag)
6463   // chain, flag = CALLSEQ_END(chain, 0, 0, flag)
6464   //
6465   Chain = DAG.getCALLSEQ_START(getRoot(), NullPtr, DL);
6466   InFlag = Chain.getValue(1);
6467
6468   // Add the <id> and <numBytes> constants.
6469   SDValue IDVal = getValue(CI.getOperand(PatchPointOpers::IDPos));
6470   Ops.push_back(DAG.getTargetConstant(
6471                   cast<ConstantSDNode>(IDVal)->getZExtValue(), DL, MVT::i64));
6472   SDValue NBytesVal = getValue(CI.getOperand(PatchPointOpers::NBytesPos));
6473   Ops.push_back(DAG.getTargetConstant(
6474                   cast<ConstantSDNode>(NBytesVal)->getZExtValue(), DL,
6475                   MVT::i32));
6476
6477   // Push live variables for the stack map.
6478   addStackMapLiveVars(&CI, 2, DL, Ops, *this);
6479
6480   // We are not pushing any register mask info here on the operands list,
6481   // because the stackmap doesn't clobber anything.
6482
6483   // Push the chain and the glue flag.
6484   Ops.push_back(Chain);
6485   Ops.push_back(InFlag);
6486
6487   // Create the STACKMAP node.
6488   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
6489   SDNode *SM = DAG.getMachineNode(TargetOpcode::STACKMAP, DL, NodeTys, Ops);
6490   Chain = SDValue(SM, 0);
6491   InFlag = Chain.getValue(1);
6492
6493   Chain = DAG.getCALLSEQ_END(Chain, NullPtr, NullPtr, InFlag, DL);
6494
6495   // Stackmaps don't generate values, so nothing goes into the NodeMap.
6496
6497   // Set the root to the target-lowered call chain.
6498   DAG.setRoot(Chain);
6499
6500   // Inform the Frame Information that we have a stackmap in this function.
6501   FuncInfo.MF->getFrameInfo()->setHasStackMap();
6502 }
6503
6504 /// \brief Lower llvm.experimental.patchpoint directly to its target opcode.
6505 void SelectionDAGBuilder::visitPatchpoint(ImmutableCallSite CS,
6506                                           MachineBasicBlock *LandingPad) {
6507   // void|i64 @llvm.experimental.patchpoint.void|i64(i64 <id>,
6508   //                                                 i32 <numBytes>,
6509   //                                                 i8* <target>,
6510   //                                                 i32 <numArgs>,
6511   //                                                 [Args...],
6512   //                                                 [live variables...])
6513
6514   CallingConv::ID CC = CS.getCallingConv();
6515   bool IsAnyRegCC = CC == CallingConv::AnyReg;
6516   bool HasDef = !CS->getType()->isVoidTy();
6517   SDLoc dl = getCurSDLoc();
6518   SDValue Callee = getValue(CS->getOperand(PatchPointOpers::TargetPos));
6519
6520   // Handle immediate and symbolic callees.
6521   if (auto* ConstCallee = dyn_cast<ConstantSDNode>(Callee))
6522     Callee = DAG.getIntPtrConstant(ConstCallee->getZExtValue(), dl,
6523                                    /*isTarget=*/true);
6524   else if (auto* SymbolicCallee = dyn_cast<GlobalAddressSDNode>(Callee))
6525     Callee =  DAG.getTargetGlobalAddress(SymbolicCallee->getGlobal(),
6526                                          SDLoc(SymbolicCallee),
6527                                          SymbolicCallee->getValueType(0));
6528
6529   // Get the real number of arguments participating in the call <numArgs>
6530   SDValue NArgVal = getValue(CS.getArgument(PatchPointOpers::NArgPos));
6531   unsigned NumArgs = cast<ConstantSDNode>(NArgVal)->getZExtValue();
6532
6533   // Skip the four meta args: <id>, <numNopBytes>, <target>, <numArgs>
6534   // Intrinsics include all meta-operands up to but not including CC.
6535   unsigned NumMetaOpers = PatchPointOpers::CCPos;
6536   assert(CS.arg_size() >= NumMetaOpers + NumArgs &&
6537          "Not enough arguments provided to the patchpoint intrinsic");
6538
6539   // For AnyRegCC the arguments are lowered later on manually.
6540   unsigned NumCallArgs = IsAnyRegCC ? 0 : NumArgs;
6541   Type *ReturnTy =
6542     IsAnyRegCC ? Type::getVoidTy(*DAG.getContext()) : CS->getType();
6543   std::pair<SDValue, SDValue> Result =
6544     lowerCallOperands(CS, NumMetaOpers, NumCallArgs, Callee, ReturnTy,
6545                       LandingPad, true);
6546
6547   SDNode *CallEnd = Result.second.getNode();
6548   if (HasDef && (CallEnd->getOpcode() == ISD::CopyFromReg))
6549     CallEnd = CallEnd->getOperand(0).getNode();
6550
6551   /// Get a call instruction from the call sequence chain.
6552   /// Tail calls are not allowed.
6553   assert(CallEnd->getOpcode() == ISD::CALLSEQ_END &&
6554          "Expected a callseq node.");
6555   SDNode *Call = CallEnd->getOperand(0).getNode();
6556   bool HasGlue = Call->getGluedNode();
6557
6558   // Replace the target specific call node with the patchable intrinsic.
6559   SmallVector<SDValue, 8> Ops;
6560
6561   // Add the <id> and <numBytes> constants.
6562   SDValue IDVal = getValue(CS->getOperand(PatchPointOpers::IDPos));
6563   Ops.push_back(DAG.getTargetConstant(
6564                   cast<ConstantSDNode>(IDVal)->getZExtValue(), dl, MVT::i64));
6565   SDValue NBytesVal = getValue(CS->getOperand(PatchPointOpers::NBytesPos));
6566   Ops.push_back(DAG.getTargetConstant(
6567                   cast<ConstantSDNode>(NBytesVal)->getZExtValue(), dl,
6568                   MVT::i32));
6569
6570   // Add the callee.
6571   Ops.push_back(Callee);
6572
6573   // Adjust <numArgs> to account for any arguments that have been passed on the
6574   // stack instead.
6575   // Call Node: Chain, Target, {Args}, RegMask, [Glue]
6576   unsigned NumCallRegArgs = Call->getNumOperands() - (HasGlue ? 4 : 3);
6577   NumCallRegArgs = IsAnyRegCC ? NumArgs : NumCallRegArgs;
6578   Ops.push_back(DAG.getTargetConstant(NumCallRegArgs, dl, MVT::i32));
6579
6580   // Add the calling convention
6581   Ops.push_back(DAG.getTargetConstant((unsigned)CC, dl, MVT::i32));
6582
6583   // Add the arguments we omitted previously. The register allocator should
6584   // place these in any free register.
6585   if (IsAnyRegCC)
6586     for (unsigned i = NumMetaOpers, e = NumMetaOpers + NumArgs; i != e; ++i)
6587       Ops.push_back(getValue(CS.getArgument(i)));
6588
6589   // Push the arguments from the call instruction up to the register mask.
6590   SDNode::op_iterator e = HasGlue ? Call->op_end()-2 : Call->op_end()-1;
6591   Ops.append(Call->op_begin() + 2, e);
6592
6593   // Push live variables for the stack map.
6594   addStackMapLiveVars(CS, NumMetaOpers + NumArgs, dl, Ops, *this);
6595
6596   // Push the register mask info.
6597   if (HasGlue)
6598     Ops.push_back(*(Call->op_end()-2));
6599   else
6600     Ops.push_back(*(Call->op_end()-1));
6601
6602   // Push the chain (this is originally the first operand of the call, but
6603   // becomes now the last or second to last operand).
6604   Ops.push_back(*(Call->op_begin()));
6605
6606   // Push the glue flag (last operand).
6607   if (HasGlue)
6608     Ops.push_back(*(Call->op_end()-1));
6609
6610   SDVTList NodeTys;
6611   if (IsAnyRegCC && HasDef) {
6612     // Create the return types based on the intrinsic definition
6613     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6614     SmallVector<EVT, 3> ValueVTs;
6615     ComputeValueVTs(TLI, CS->getType(), ValueVTs);
6616     assert(ValueVTs.size() == 1 && "Expected only one return value type.");
6617
6618     // There is always a chain and a glue type at the end
6619     ValueVTs.push_back(MVT::Other);
6620     ValueVTs.push_back(MVT::Glue);
6621     NodeTys = DAG.getVTList(ValueVTs);
6622   } else
6623     NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
6624
6625   // Replace the target specific call node with a PATCHPOINT node.
6626   MachineSDNode *MN = DAG.getMachineNode(TargetOpcode::PATCHPOINT,
6627                                          dl, NodeTys, Ops);
6628
6629   // Update the NodeMap.
6630   if (HasDef) {
6631     if (IsAnyRegCC)
6632       setValue(CS.getInstruction(), SDValue(MN, 0));
6633     else
6634       setValue(CS.getInstruction(), Result.first);
6635   }
6636
6637   // Fixup the consumers of the intrinsic. The chain and glue may be used in the
6638   // call sequence. Furthermore the location of the chain and glue can change
6639   // when the AnyReg calling convention is used and the intrinsic returns a
6640   // value.
6641   if (IsAnyRegCC && HasDef) {
6642     SDValue From[] = {SDValue(Call, 0), SDValue(Call, 1)};
6643     SDValue To[] = {SDValue(MN, 1), SDValue(MN, 2)};
6644     DAG.ReplaceAllUsesOfValuesWith(From, To, 2);
6645   } else
6646     DAG.ReplaceAllUsesWith(Call, MN);
6647   DAG.DeleteNode(Call);
6648
6649   // Inform the Frame Information that we have a patchpoint in this function.
6650   FuncInfo.MF->getFrameInfo()->setHasPatchPoint();
6651 }
6652
6653 /// Returns an AttributeSet representing the attributes applied to the return
6654 /// value of the given call.
6655 static AttributeSet getReturnAttrs(TargetLowering::CallLoweringInfo &CLI) {
6656   SmallVector<Attribute::AttrKind, 2> Attrs;
6657   if (CLI.RetSExt)
6658     Attrs.push_back(Attribute::SExt);
6659   if (CLI.RetZExt)
6660     Attrs.push_back(Attribute::ZExt);
6661   if (CLI.IsInReg)
6662     Attrs.push_back(Attribute::InReg);
6663
6664   return AttributeSet::get(CLI.RetTy->getContext(), AttributeSet::ReturnIndex,
6665                            Attrs);
6666 }
6667
6668 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
6669 /// implementation, which just calls LowerCall.
6670 /// FIXME: When all targets are
6671 /// migrated to using LowerCall, this hook should be integrated into SDISel.
6672 std::pair<SDValue, SDValue>
6673 TargetLowering::LowerCallTo(TargetLowering::CallLoweringInfo &CLI) const {
6674   // Handle the incoming return values from the call.
6675   CLI.Ins.clear();
6676   Type *OrigRetTy = CLI.RetTy;
6677   SmallVector<EVT, 4> RetTys;
6678   SmallVector<uint64_t, 4> Offsets;
6679   ComputeValueVTs(*this, CLI.RetTy, RetTys, &Offsets);
6680
6681   SmallVector<ISD::OutputArg, 4> Outs;
6682   GetReturnInfo(CLI.RetTy, getReturnAttrs(CLI), Outs, *this);
6683
6684   bool CanLowerReturn =
6685       this->CanLowerReturn(CLI.CallConv, CLI.DAG.getMachineFunction(),
6686                            CLI.IsVarArg, Outs, CLI.RetTy->getContext());
6687
6688   SDValue DemoteStackSlot;
6689   int DemoteStackIdx = -100;
6690   if (!CanLowerReturn) {
6691     // FIXME: equivalent assert?
6692     // assert(!CS.hasInAllocaArgument() &&
6693     //        "sret demotion is incompatible with inalloca");
6694     uint64_t TySize = getDataLayout()->getTypeAllocSize(CLI.RetTy);
6695     unsigned Align  = getDataLayout()->getPrefTypeAlignment(CLI.RetTy);
6696     MachineFunction &MF = CLI.DAG.getMachineFunction();
6697     DemoteStackIdx = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
6698     Type *StackSlotPtrType = PointerType::getUnqual(CLI.RetTy);
6699
6700     DemoteStackSlot = CLI.DAG.getFrameIndex(DemoteStackIdx, getPointerTy());
6701     ArgListEntry Entry;
6702     Entry.Node = DemoteStackSlot;
6703     Entry.Ty = StackSlotPtrType;
6704     Entry.isSExt = false;
6705     Entry.isZExt = false;
6706     Entry.isInReg = false;
6707     Entry.isSRet = true;
6708     Entry.isNest = false;
6709     Entry.isByVal = false;
6710     Entry.isReturned = false;
6711     Entry.Alignment = Align;
6712     CLI.getArgs().insert(CLI.getArgs().begin(), Entry);
6713     CLI.RetTy = Type::getVoidTy(CLI.RetTy->getContext());
6714
6715     // sret demotion isn't compatible with tail-calls, since the sret argument
6716     // points into the callers stack frame.
6717     CLI.IsTailCall = false;
6718   } else {
6719     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
6720       EVT VT = RetTys[I];
6721       MVT RegisterVT = getRegisterType(CLI.RetTy->getContext(), VT);
6722       unsigned NumRegs = getNumRegisters(CLI.RetTy->getContext(), VT);
6723       for (unsigned i = 0; i != NumRegs; ++i) {
6724         ISD::InputArg MyFlags;
6725         MyFlags.VT = RegisterVT;
6726         MyFlags.ArgVT = VT;
6727         MyFlags.Used = CLI.IsReturnValueUsed;
6728         if (CLI.RetSExt)
6729           MyFlags.Flags.setSExt();
6730         if (CLI.RetZExt)
6731           MyFlags.Flags.setZExt();
6732         if (CLI.IsInReg)
6733           MyFlags.Flags.setInReg();
6734         CLI.Ins.push_back(MyFlags);
6735       }
6736     }
6737   }
6738
6739   // Handle all of the outgoing arguments.
6740   CLI.Outs.clear();
6741   CLI.OutVals.clear();
6742   ArgListTy &Args = CLI.getArgs();
6743   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
6744     SmallVector<EVT, 4> ValueVTs;
6745     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
6746     Type *FinalType = Args[i].Ty;
6747     if (Args[i].isByVal)
6748       FinalType = cast<PointerType>(Args[i].Ty)->getElementType();
6749     bool NeedsRegBlock = functionArgumentNeedsConsecutiveRegisters(
6750         FinalType, CLI.CallConv, CLI.IsVarArg);
6751     for (unsigned Value = 0, NumValues = ValueVTs.size(); Value != NumValues;
6752          ++Value) {
6753       EVT VT = ValueVTs[Value];
6754       Type *ArgTy = VT.getTypeForEVT(CLI.RetTy->getContext());
6755       SDValue Op = SDValue(Args[i].Node.getNode(),
6756                            Args[i].Node.getResNo() + Value);
6757       ISD::ArgFlagsTy Flags;
6758       unsigned OriginalAlignment = getDataLayout()->getABITypeAlignment(ArgTy);
6759
6760       if (Args[i].isZExt)
6761         Flags.setZExt();
6762       if (Args[i].isSExt)
6763         Flags.setSExt();
6764       if (Args[i].isInReg)
6765         Flags.setInReg();
6766       if (Args[i].isSRet)
6767         Flags.setSRet();
6768       if (Args[i].isByVal)
6769         Flags.setByVal();
6770       if (Args[i].isInAlloca) {
6771         Flags.setInAlloca();
6772         // Set the byval flag for CCAssignFn callbacks that don't know about
6773         // inalloca.  This way we can know how many bytes we should've allocated
6774         // and how many bytes a callee cleanup function will pop.  If we port
6775         // inalloca to more targets, we'll have to add custom inalloca handling
6776         // in the various CC lowering callbacks.
6777         Flags.setByVal();
6778       }
6779       if (Args[i].isByVal || Args[i].isInAlloca) {
6780         PointerType *Ty = cast<PointerType>(Args[i].Ty);
6781         Type *ElementTy = Ty->getElementType();
6782         Flags.setByValSize(getDataLayout()->getTypeAllocSize(ElementTy));
6783         // For ByVal, alignment should come from FE.  BE will guess if this
6784         // info is not there but there are cases it cannot get right.
6785         unsigned FrameAlign;
6786         if (Args[i].Alignment)
6787           FrameAlign = Args[i].Alignment;
6788         else
6789           FrameAlign = getByValTypeAlignment(ElementTy);
6790         Flags.setByValAlign(FrameAlign);
6791       }
6792       if (Args[i].isNest)
6793         Flags.setNest();
6794       if (NeedsRegBlock)
6795         Flags.setInConsecutiveRegs();
6796       Flags.setOrigAlign(OriginalAlignment);
6797
6798       MVT PartVT = getRegisterType(CLI.RetTy->getContext(), VT);
6799       unsigned NumParts = getNumRegisters(CLI.RetTy->getContext(), VT);
6800       SmallVector<SDValue, 4> Parts(NumParts);
6801       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
6802
6803       if (Args[i].isSExt)
6804         ExtendKind = ISD::SIGN_EXTEND;
6805       else if (Args[i].isZExt)
6806         ExtendKind = ISD::ZERO_EXTEND;
6807
6808       // Conservatively only handle 'returned' on non-vectors for now
6809       if (Args[i].isReturned && !Op.getValueType().isVector()) {
6810         assert(CLI.RetTy == Args[i].Ty && RetTys.size() == NumValues &&
6811                "unexpected use of 'returned'");
6812         // Before passing 'returned' to the target lowering code, ensure that
6813         // either the register MVT and the actual EVT are the same size or that
6814         // the return value and argument are extended in the same way; in these
6815         // cases it's safe to pass the argument register value unchanged as the
6816         // return register value (although it's at the target's option whether
6817         // to do so)
6818         // TODO: allow code generation to take advantage of partially preserved
6819         // registers rather than clobbering the entire register when the
6820         // parameter extension method is not compatible with the return
6821         // extension method
6822         if ((NumParts * PartVT.getSizeInBits() == VT.getSizeInBits()) ||
6823             (ExtendKind != ISD::ANY_EXTEND &&
6824              CLI.RetSExt == Args[i].isSExt && CLI.RetZExt == Args[i].isZExt))
6825         Flags.setReturned();
6826       }
6827
6828       getCopyToParts(CLI.DAG, CLI.DL, Op, &Parts[0], NumParts, PartVT,
6829                      CLI.CS ? CLI.CS->getInstruction() : nullptr, ExtendKind);
6830
6831       for (unsigned j = 0; j != NumParts; ++j) {
6832         // if it isn't first piece, alignment must be 1
6833         ISD::OutputArg MyFlags(Flags, Parts[j].getValueType(), VT,
6834                                i < CLI.NumFixedArgs,
6835                                i, j*Parts[j].getValueType().getStoreSize());
6836         if (NumParts > 1 && j == 0)
6837           MyFlags.Flags.setSplit();
6838         else if (j != 0)
6839           MyFlags.Flags.setOrigAlign(1);
6840
6841         CLI.Outs.push_back(MyFlags);
6842         CLI.OutVals.push_back(Parts[j]);
6843       }
6844
6845       if (NeedsRegBlock && Value == NumValues - 1)
6846         CLI.Outs[CLI.Outs.size() - 1].Flags.setInConsecutiveRegsLast();
6847     }
6848   }
6849
6850   SmallVector<SDValue, 4> InVals;
6851   CLI.Chain = LowerCall(CLI, InVals);
6852
6853   // Verify that the target's LowerCall behaved as expected.
6854   assert(CLI.Chain.getNode() && CLI.Chain.getValueType() == MVT::Other &&
6855          "LowerCall didn't return a valid chain!");
6856   assert((!CLI.IsTailCall || InVals.empty()) &&
6857          "LowerCall emitted a return value for a tail call!");
6858   assert((CLI.IsTailCall || InVals.size() == CLI.Ins.size()) &&
6859          "LowerCall didn't emit the correct number of values!");
6860
6861   // For a tail call, the return value is merely live-out and there aren't
6862   // any nodes in the DAG representing it. Return a special value to
6863   // indicate that a tail call has been emitted and no more Instructions
6864   // should be processed in the current block.
6865   if (CLI.IsTailCall) {
6866     CLI.DAG.setRoot(CLI.Chain);
6867     return std::make_pair(SDValue(), SDValue());
6868   }
6869
6870   DEBUG(for (unsigned i = 0, e = CLI.Ins.size(); i != e; ++i) {
6871           assert(InVals[i].getNode() &&
6872                  "LowerCall emitted a null value!");
6873           assert(EVT(CLI.Ins[i].VT) == InVals[i].getValueType() &&
6874                  "LowerCall emitted a value with the wrong type!");
6875         });
6876
6877   SmallVector<SDValue, 4> ReturnValues;
6878   if (!CanLowerReturn) {
6879     // The instruction result is the result of loading from the
6880     // hidden sret parameter.
6881     SmallVector<EVT, 1> PVTs;
6882     Type *PtrRetTy = PointerType::getUnqual(OrigRetTy);
6883
6884     ComputeValueVTs(*this, PtrRetTy, PVTs);
6885     assert(PVTs.size() == 1 && "Pointers should fit in one register");
6886     EVT PtrVT = PVTs[0];
6887
6888     unsigned NumValues = RetTys.size();
6889     ReturnValues.resize(NumValues);
6890     SmallVector<SDValue, 4> Chains(NumValues);
6891
6892     for (unsigned i = 0; i < NumValues; ++i) {
6893       SDValue Add = CLI.DAG.getNode(ISD::ADD, CLI.DL, PtrVT, DemoteStackSlot,
6894                                     CLI.DAG.getConstant(Offsets[i], CLI.DL,
6895                                                         PtrVT));
6896       SDValue L = CLI.DAG.getLoad(
6897           RetTys[i], CLI.DL, CLI.Chain, Add,
6898           MachinePointerInfo::getFixedStack(DemoteStackIdx, Offsets[i]), false,
6899           false, false, 1);
6900       ReturnValues[i] = L;
6901       Chains[i] = L.getValue(1);
6902     }
6903
6904     CLI.Chain = CLI.DAG.getNode(ISD::TokenFactor, CLI.DL, MVT::Other, Chains);
6905   } else {
6906     // Collect the legal value parts into potentially illegal values
6907     // that correspond to the original function's return values.
6908     ISD::NodeType AssertOp = ISD::DELETED_NODE;
6909     if (CLI.RetSExt)
6910       AssertOp = ISD::AssertSext;
6911     else if (CLI.RetZExt)
6912       AssertOp = ISD::AssertZext;
6913     unsigned CurReg = 0;
6914     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
6915       EVT VT = RetTys[I];
6916       MVT RegisterVT = getRegisterType(CLI.RetTy->getContext(), VT);
6917       unsigned NumRegs = getNumRegisters(CLI.RetTy->getContext(), VT);
6918
6919       ReturnValues.push_back(getCopyFromParts(CLI.DAG, CLI.DL, &InVals[CurReg],
6920                                               NumRegs, RegisterVT, VT, nullptr,
6921                                               AssertOp));
6922       CurReg += NumRegs;
6923     }
6924
6925     // For a function returning void, there is no return value. We can't create
6926     // such a node, so we just return a null return value in that case. In
6927     // that case, nothing will actually look at the value.
6928     if (ReturnValues.empty())
6929       return std::make_pair(SDValue(), CLI.Chain);
6930   }
6931
6932   SDValue Res = CLI.DAG.getNode(ISD::MERGE_VALUES, CLI.DL,
6933                                 CLI.DAG.getVTList(RetTys), ReturnValues);
6934   return std::make_pair(Res, CLI.Chain);
6935 }
6936
6937 void TargetLowering::LowerOperationWrapper(SDNode *N,
6938                                            SmallVectorImpl<SDValue> &Results,
6939                                            SelectionDAG &DAG) const {
6940   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
6941   if (Res.getNode())
6942     Results.push_back(Res);
6943 }
6944
6945 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6946   llvm_unreachable("LowerOperation not implemented for this target!");
6947 }
6948
6949 void
6950 SelectionDAGBuilder::CopyValueToVirtualRegister(const Value *V, unsigned Reg) {
6951   SDValue Op = getNonRegisterValue(V);
6952   assert((Op.getOpcode() != ISD::CopyFromReg ||
6953           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
6954          "Copy from a reg to the same reg!");
6955   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
6956
6957   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6958   RegsForValue RFV(V->getContext(), TLI, Reg, V->getType());
6959   SDValue Chain = DAG.getEntryNode();
6960
6961   ISD::NodeType ExtendType = (FuncInfo.PreferredExtendType.find(V) ==
6962                               FuncInfo.PreferredExtendType.end())
6963                                  ? ISD::ANY_EXTEND
6964                                  : FuncInfo.PreferredExtendType[V];
6965   RFV.getCopyToRegs(Op, DAG, getCurSDLoc(), Chain, nullptr, V, ExtendType);
6966   PendingExports.push_back(Chain);
6967 }
6968
6969 #include "llvm/CodeGen/SelectionDAGISel.h"
6970
6971 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
6972 /// entry block, return true.  This includes arguments used by switches, since
6973 /// the switch may expand into multiple basic blocks.
6974 static bool isOnlyUsedInEntryBlock(const Argument *A, bool FastISel) {
6975   // With FastISel active, we may be splitting blocks, so force creation
6976   // of virtual registers for all non-dead arguments.
6977   if (FastISel)
6978     return A->use_empty();
6979
6980   const BasicBlock *Entry = A->getParent()->begin();
6981   for (const User *U : A->users())
6982     if (cast<Instruction>(U)->getParent() != Entry || isa<SwitchInst>(U))
6983       return false;  // Use not in entry block.
6984
6985   return true;
6986 }
6987
6988 void SelectionDAGISel::LowerArguments(const Function &F) {
6989   SelectionDAG &DAG = SDB->DAG;
6990   SDLoc dl = SDB->getCurSDLoc();
6991   const DataLayout *DL = TLI->getDataLayout();
6992   SmallVector<ISD::InputArg, 16> Ins;
6993
6994   if (!FuncInfo->CanLowerReturn) {
6995     // Put in an sret pointer parameter before all the other parameters.
6996     SmallVector<EVT, 1> ValueVTs;
6997     ComputeValueVTs(*TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6998
6999     // NOTE: Assuming that a pointer will never break down to more than one VT
7000     // or one register.
7001     ISD::ArgFlagsTy Flags;
7002     Flags.setSRet();
7003     MVT RegisterVT = TLI->getRegisterType(*DAG.getContext(), ValueVTs[0]);
7004     ISD::InputArg RetArg(Flags, RegisterVT, ValueVTs[0], true,
7005                          ISD::InputArg::NoArgIndex, 0);
7006     Ins.push_back(RetArg);
7007   }
7008
7009   // Set up the incoming argument description vector.
7010   unsigned Idx = 1;
7011   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end();
7012        I != E; ++I, ++Idx) {
7013     SmallVector<EVT, 4> ValueVTs;
7014     ComputeValueVTs(*TLI, I->getType(), ValueVTs);
7015     bool isArgValueUsed = !I->use_empty();
7016     unsigned PartBase = 0;
7017     Type *FinalType = I->getType();
7018     if (F.getAttributes().hasAttribute(Idx, Attribute::ByVal))
7019       FinalType = cast<PointerType>(FinalType)->getElementType();
7020     bool NeedsRegBlock = TLI->functionArgumentNeedsConsecutiveRegisters(
7021         FinalType, F.getCallingConv(), F.isVarArg());
7022     for (unsigned Value = 0, NumValues = ValueVTs.size();
7023          Value != NumValues; ++Value) {
7024       EVT VT = ValueVTs[Value];
7025       Type *ArgTy = VT.getTypeForEVT(*DAG.getContext());
7026       ISD::ArgFlagsTy Flags;
7027       unsigned OriginalAlignment = DL->getABITypeAlignment(ArgTy);
7028
7029       if (F.getAttributes().hasAttribute(Idx, Attribute::ZExt))
7030         Flags.setZExt();
7031       if (F.getAttributes().hasAttribute(Idx, Attribute::SExt))
7032         Flags.setSExt();
7033       if (F.getAttributes().hasAttribute(Idx, Attribute::InReg))
7034         Flags.setInReg();
7035       if (F.getAttributes().hasAttribute(Idx, Attribute::StructRet))
7036         Flags.setSRet();
7037       if (F.getAttributes().hasAttribute(Idx, Attribute::ByVal))
7038         Flags.setByVal();
7039       if (F.getAttributes().hasAttribute(Idx, Attribute::InAlloca)) {
7040         Flags.setInAlloca();
7041         // Set the byval flag for CCAssignFn callbacks that don't know about
7042         // inalloca.  This way we can know how many bytes we should've allocated
7043         // and how many bytes a callee cleanup function will pop.  If we port
7044         // inalloca to more targets, we'll have to add custom inalloca handling
7045         // in the various CC lowering callbacks.
7046         Flags.setByVal();
7047       }
7048       if (Flags.isByVal() || Flags.isInAlloca()) {
7049         PointerType *Ty = cast<PointerType>(I->getType());
7050         Type *ElementTy = Ty->getElementType();
7051         Flags.setByValSize(DL->getTypeAllocSize(ElementTy));
7052         // For ByVal, alignment should be passed from FE.  BE will guess if
7053         // this info is not there but there are cases it cannot get right.
7054         unsigned FrameAlign;
7055         if (F.getParamAlignment(Idx))
7056           FrameAlign = F.getParamAlignment(Idx);
7057         else
7058           FrameAlign = TLI->getByValTypeAlignment(ElementTy);
7059         Flags.setByValAlign(FrameAlign);
7060       }
7061       if (F.getAttributes().hasAttribute(Idx, Attribute::Nest))
7062         Flags.setNest();
7063       if (NeedsRegBlock)
7064         Flags.setInConsecutiveRegs();
7065       Flags.setOrigAlign(OriginalAlignment);
7066
7067       MVT RegisterVT = TLI->getRegisterType(*CurDAG->getContext(), VT);
7068       unsigned NumRegs = TLI->getNumRegisters(*CurDAG->getContext(), VT);
7069       for (unsigned i = 0; i != NumRegs; ++i) {
7070         ISD::InputArg MyFlags(Flags, RegisterVT, VT, isArgValueUsed,
7071                               Idx-1, PartBase+i*RegisterVT.getStoreSize());
7072         if (NumRegs > 1 && i == 0)
7073           MyFlags.Flags.setSplit();
7074         // if it isn't first piece, alignment must be 1
7075         else if (i > 0)
7076           MyFlags.Flags.setOrigAlign(1);
7077         Ins.push_back(MyFlags);
7078       }
7079       if (NeedsRegBlock && Value == NumValues - 1)
7080         Ins[Ins.size() - 1].Flags.setInConsecutiveRegsLast();
7081       PartBase += VT.getStoreSize();
7082     }
7083   }
7084
7085   // Call the target to set up the argument values.
7086   SmallVector<SDValue, 8> InVals;
7087   SDValue NewRoot = TLI->LowerFormalArguments(
7088       DAG.getRoot(), F.getCallingConv(), F.isVarArg(), Ins, dl, DAG, InVals);
7089
7090   // Verify that the target's LowerFormalArguments behaved as expected.
7091   assert(NewRoot.getNode() && NewRoot.getValueType() == MVT::Other &&
7092          "LowerFormalArguments didn't return a valid chain!");
7093   assert(InVals.size() == Ins.size() &&
7094          "LowerFormalArguments didn't emit the correct number of values!");
7095   DEBUG({
7096       for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
7097         assert(InVals[i].getNode() &&
7098                "LowerFormalArguments emitted a null value!");
7099         assert(EVT(Ins[i].VT) == InVals[i].getValueType() &&
7100                "LowerFormalArguments emitted a value with the wrong type!");
7101       }
7102     });
7103
7104   // Update the DAG with the new chain value resulting from argument lowering.
7105   DAG.setRoot(NewRoot);
7106
7107   // Set up the argument values.
7108   unsigned i = 0;
7109   Idx = 1;
7110   if (!FuncInfo->CanLowerReturn) {
7111     // Create a virtual register for the sret pointer, and put in a copy
7112     // from the sret argument into it.
7113     SmallVector<EVT, 1> ValueVTs;
7114     ComputeValueVTs(*TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
7115     MVT VT = ValueVTs[0].getSimpleVT();
7116     MVT RegVT = TLI->getRegisterType(*CurDAG->getContext(), VT);
7117     ISD::NodeType AssertOp = ISD::DELETED_NODE;
7118     SDValue ArgValue = getCopyFromParts(DAG, dl, &InVals[0], 1,
7119                                         RegVT, VT, nullptr, AssertOp);
7120
7121     MachineFunction& MF = SDB->DAG.getMachineFunction();
7122     MachineRegisterInfo& RegInfo = MF.getRegInfo();
7123     unsigned SRetReg = RegInfo.createVirtualRegister(TLI->getRegClassFor(RegVT));
7124     FuncInfo->DemoteRegister = SRetReg;
7125     NewRoot =
7126         SDB->DAG.getCopyToReg(NewRoot, SDB->getCurSDLoc(), SRetReg, ArgValue);
7127     DAG.setRoot(NewRoot);
7128
7129     // i indexes lowered arguments.  Bump it past the hidden sret argument.
7130     // Idx indexes LLVM arguments.  Don't touch it.
7131     ++i;
7132   }
7133
7134   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
7135       ++I, ++Idx) {
7136     SmallVector<SDValue, 4> ArgValues;
7137     SmallVector<EVT, 4> ValueVTs;
7138     ComputeValueVTs(*TLI, I->getType(), ValueVTs);
7139     unsigned NumValues = ValueVTs.size();
7140
7141     // If this argument is unused then remember its value. It is used to generate
7142     // debugging information.
7143     if (I->use_empty() && NumValues) {
7144       SDB->setUnusedArgValue(I, InVals[i]);
7145
7146       // Also remember any frame index for use in FastISel.
7147       if (FrameIndexSDNode *FI =
7148           dyn_cast<FrameIndexSDNode>(InVals[i].getNode()))
7149         FuncInfo->setArgumentFrameIndex(I, FI->getIndex());
7150     }
7151
7152     for (unsigned Val = 0; Val != NumValues; ++Val) {
7153       EVT VT = ValueVTs[Val];
7154       MVT PartVT = TLI->getRegisterType(*CurDAG->getContext(), VT);
7155       unsigned NumParts = TLI->getNumRegisters(*CurDAG->getContext(), VT);
7156
7157       if (!I->use_empty()) {
7158         ISD::NodeType AssertOp = ISD::DELETED_NODE;
7159         if (F.getAttributes().hasAttribute(Idx, Attribute::SExt))
7160           AssertOp = ISD::AssertSext;
7161         else if (F.getAttributes().hasAttribute(Idx, Attribute::ZExt))
7162           AssertOp = ISD::AssertZext;
7163
7164         ArgValues.push_back(getCopyFromParts(DAG, dl, &InVals[i],
7165                                              NumParts, PartVT, VT,
7166                                              nullptr, AssertOp));
7167       }
7168
7169       i += NumParts;
7170     }
7171
7172     // We don't need to do anything else for unused arguments.
7173     if (ArgValues.empty())
7174       continue;
7175
7176     // Note down frame index.
7177     if (FrameIndexSDNode *FI =
7178         dyn_cast<FrameIndexSDNode>(ArgValues[0].getNode()))
7179       FuncInfo->setArgumentFrameIndex(I, FI->getIndex());
7180
7181     SDValue Res = DAG.getMergeValues(makeArrayRef(ArgValues.data(), NumValues),
7182                                      SDB->getCurSDLoc());
7183
7184     SDB->setValue(I, Res);
7185     if (!TM.Options.EnableFastISel && Res.getOpcode() == ISD::BUILD_PAIR) {
7186       if (LoadSDNode *LNode =
7187           dyn_cast<LoadSDNode>(Res.getOperand(0).getNode()))
7188         if (FrameIndexSDNode *FI =
7189             dyn_cast<FrameIndexSDNode>(LNode->getBasePtr().getNode()))
7190         FuncInfo->setArgumentFrameIndex(I, FI->getIndex());
7191     }
7192
7193     // If this argument is live outside of the entry block, insert a copy from
7194     // wherever we got it to the vreg that other BB's will reference it as.
7195     if (!TM.Options.EnableFastISel && Res.getOpcode() == ISD::CopyFromReg) {
7196       // If we can, though, try to skip creating an unnecessary vreg.
7197       // FIXME: This isn't very clean... it would be nice to make this more
7198       // general.  It's also subtly incompatible with the hacks FastISel
7199       // uses with vregs.
7200       unsigned Reg = cast<RegisterSDNode>(Res.getOperand(1))->getReg();
7201       if (TargetRegisterInfo::isVirtualRegister(Reg)) {
7202         FuncInfo->ValueMap[I] = Reg;
7203         continue;
7204       }
7205     }
7206     if (!isOnlyUsedInEntryBlock(I, TM.Options.EnableFastISel)) {
7207       FuncInfo->InitializeRegForValue(I);
7208       SDB->CopyToExportRegsIfNeeded(I);
7209     }
7210   }
7211
7212   assert(i == InVals.size() && "Argument register count mismatch!");
7213
7214   // Finally, if the target has anything special to do, allow it to do so.
7215   EmitFunctionEntryCode();
7216 }
7217
7218 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
7219 /// ensure constants are generated when needed.  Remember the virtual registers
7220 /// that need to be added to the Machine PHI nodes as input.  We cannot just
7221 /// directly add them, because expansion might result in multiple MBB's for one
7222 /// BB.  As such, the start of the BB might correspond to a different MBB than
7223 /// the end.
7224 ///
7225 void
7226 SelectionDAGBuilder::HandlePHINodesInSuccessorBlocks(const BasicBlock *LLVMBB) {
7227   const TerminatorInst *TI = LLVMBB->getTerminator();
7228
7229   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
7230
7231   // Check PHI nodes in successors that expect a value to be available from this
7232   // block.
7233   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
7234     const BasicBlock *SuccBB = TI->getSuccessor(succ);
7235     if (!isa<PHINode>(SuccBB->begin())) continue;
7236     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
7237
7238     // If this terminator has multiple identical successors (common for
7239     // switches), only handle each succ once.
7240     if (!SuccsHandled.insert(SuccMBB).second)
7241       continue;
7242
7243     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
7244
7245     // At this point we know that there is a 1-1 correspondence between LLVM PHI
7246     // nodes and Machine PHI nodes, but the incoming operands have not been
7247     // emitted yet.
7248     for (BasicBlock::const_iterator I = SuccBB->begin();
7249          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
7250       // Ignore dead phi's.
7251       if (PN->use_empty()) continue;
7252
7253       // Skip empty types
7254       if (PN->getType()->isEmptyTy())
7255         continue;
7256
7257       unsigned Reg;
7258       const Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
7259
7260       if (const Constant *C = dyn_cast<Constant>(PHIOp)) {
7261         unsigned &RegOut = ConstantsOut[C];
7262         if (RegOut == 0) {
7263           RegOut = FuncInfo.CreateRegs(C->getType());
7264           CopyValueToVirtualRegister(C, RegOut);
7265         }
7266         Reg = RegOut;
7267       } else {
7268         DenseMap<const Value *, unsigned>::iterator I =
7269           FuncInfo.ValueMap.find(PHIOp);
7270         if (I != FuncInfo.ValueMap.end())
7271           Reg = I->second;
7272         else {
7273           assert(isa<AllocaInst>(PHIOp) &&
7274                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
7275                  "Didn't codegen value into a register!??");
7276           Reg = FuncInfo.CreateRegs(PHIOp->getType());
7277           CopyValueToVirtualRegister(PHIOp, Reg);
7278         }
7279       }
7280
7281       // Remember that this register needs to added to the machine PHI node as
7282       // the input for this MBB.
7283       SmallVector<EVT, 4> ValueVTs;
7284       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7285       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
7286       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
7287         EVT VT = ValueVTs[vti];
7288         unsigned NumRegisters = TLI.getNumRegisters(*DAG.getContext(), VT);
7289         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
7290           FuncInfo.PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
7291         Reg += NumRegisters;
7292       }
7293     }
7294   }
7295
7296   ConstantsOut.clear();
7297 }
7298
7299 /// Add a successor MBB to ParentMBB< creating a new MachineBB for BB if SuccMBB
7300 /// is 0.
7301 MachineBasicBlock *
7302 SelectionDAGBuilder::StackProtectorDescriptor::
7303 AddSuccessorMBB(const BasicBlock *BB,
7304                 MachineBasicBlock *ParentMBB,
7305                 bool IsLikely,
7306                 MachineBasicBlock *SuccMBB) {
7307   // If SuccBB has not been created yet, create it.
7308   if (!SuccMBB) {
7309     MachineFunction *MF = ParentMBB->getParent();
7310     MachineFunction::iterator BBI = ParentMBB;
7311     SuccMBB = MF->CreateMachineBasicBlock(BB);
7312     MF->insert(++BBI, SuccMBB);
7313   }
7314   // Add it as a successor of ParentMBB.
7315   ParentMBB->addSuccessor(
7316       SuccMBB, BranchProbabilityInfo::getBranchWeightStackProtector(IsLikely));
7317   return SuccMBB;
7318 }
7319
7320 MachineBasicBlock *SelectionDAGBuilder::NextBlock(MachineBasicBlock *MBB) {
7321   MachineFunction::iterator I = MBB;
7322   if (++I == FuncInfo.MF->end())
7323     return nullptr;
7324   return I;
7325 }
7326
7327 /// During lowering new call nodes can be created (such as memset, etc.).
7328 /// Those will become new roots of the current DAG, but complications arise
7329 /// when they are tail calls. In such cases, the call lowering will update
7330 /// the root, but the builder still needs to know that a tail call has been
7331 /// lowered in order to avoid generating an additional return.
7332 void SelectionDAGBuilder::updateDAGForMaybeTailCall(SDValue MaybeTC) {
7333   // If the node is null, we do have a tail call.
7334   if (MaybeTC.getNode() != nullptr)
7335     DAG.setRoot(MaybeTC);
7336   else
7337     HasTailCall = true;
7338 }
7339
7340 bool SelectionDAGBuilder::isDense(const CaseClusterVector &Clusters,
7341                                   unsigned *TotalCases, unsigned First,
7342                                   unsigned Last) {
7343   assert(Last >= First);
7344   assert(TotalCases[Last] >= TotalCases[First]);
7345
7346   APInt LowCase = Clusters[First].Low->getValue();
7347   APInt HighCase = Clusters[Last].High->getValue();
7348   assert(LowCase.getBitWidth() == HighCase.getBitWidth());
7349
7350   // FIXME: A range of consecutive cases has 100% density, but only requires one
7351   // comparison to lower. We should discriminate against such consecutive ranges
7352   // in jump tables.
7353
7354   uint64_t Diff = (HighCase - LowCase).getLimitedValue((UINT64_MAX - 1) / 100);
7355   uint64_t Range = Diff + 1;
7356
7357   uint64_t NumCases =
7358       TotalCases[Last] - (First == 0 ? 0 : TotalCases[First - 1]);
7359
7360   assert(NumCases < UINT64_MAX / 100);
7361   assert(Range >= NumCases);
7362
7363   return NumCases * 100 >= Range * MinJumpTableDensity;
7364 }
7365
7366 static inline bool areJTsAllowed(const TargetLowering &TLI) {
7367   return TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
7368          TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other);
7369 }
7370
7371 bool SelectionDAGBuilder::buildJumpTable(CaseClusterVector &Clusters,
7372                                          unsigned First, unsigned Last,
7373                                          const SwitchInst *SI,
7374                                          MachineBasicBlock *DefaultMBB,
7375                                          CaseCluster &JTCluster) {
7376   assert(First <= Last);
7377
7378   uint32_t Weight = 0;
7379   unsigned NumCmps = 0;
7380   std::vector<MachineBasicBlock*> Table;
7381   DenseMap<MachineBasicBlock*, uint32_t> JTWeights;
7382   for (unsigned I = First; I <= Last; ++I) {
7383     assert(Clusters[I].Kind == CC_Range);
7384     Weight += Clusters[I].Weight;
7385     assert(Weight >= Clusters[I].Weight && "Weight overflow!");
7386     APInt Low = Clusters[I].Low->getValue();
7387     APInt High = Clusters[I].High->getValue();
7388     NumCmps += (Low == High) ? 1 : 2;
7389     if (I != First) {
7390       // Fill the gap between this and the previous cluster.
7391       APInt PreviousHigh = Clusters[I - 1].High->getValue();
7392       assert(PreviousHigh.slt(Low));
7393       uint64_t Gap = (Low - PreviousHigh).getLimitedValue() - 1;
7394       for (uint64_t J = 0; J < Gap; J++)
7395         Table.push_back(DefaultMBB);
7396     }
7397     uint64_t ClusterSize = (High - Low).getLimitedValue() + 1;
7398     for (uint64_t J = 0; J < ClusterSize; ++J)
7399       Table.push_back(Clusters[I].MBB);
7400     JTWeights[Clusters[I].MBB] += Clusters[I].Weight;
7401   }
7402
7403   unsigned NumDests = JTWeights.size();
7404   if (isSuitableForBitTests(NumDests, NumCmps,
7405                             Clusters[First].Low->getValue(),
7406                             Clusters[Last].High->getValue())) {
7407     // Clusters[First..Last] should be lowered as bit tests instead.
7408     return false;
7409   }
7410
7411   // Create the MBB that will load from and jump through the table.
7412   // Note: We create it here, but it's not inserted into the function yet.
7413   MachineFunction *CurMF = FuncInfo.MF;
7414   MachineBasicBlock *JumpTableMBB =
7415       CurMF->CreateMachineBasicBlock(SI->getParent());
7416
7417   // Add successors. Note: use table order for determinism.
7418   SmallPtrSet<MachineBasicBlock *, 8> Done;
7419   for (MachineBasicBlock *Succ : Table) {
7420     if (Done.count(Succ))
7421       continue;
7422     addSuccessorWithWeight(JumpTableMBB, Succ, JTWeights[Succ]);
7423     Done.insert(Succ);
7424   }
7425
7426   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7427   unsigned JTI = CurMF->getOrCreateJumpTableInfo(TLI.getJumpTableEncoding())
7428                      ->createJumpTableIndex(Table);
7429
7430   // Set up the jump table info.
7431   JumpTable JT(-1U, JTI, JumpTableMBB, nullptr);
7432   JumpTableHeader JTH(Clusters[First].Low->getValue(),
7433                       Clusters[Last].High->getValue(), SI->getCondition(),
7434                       nullptr, false);
7435   JTCases.push_back(JumpTableBlock(JTH, JT));
7436
7437   JTCluster = CaseCluster::jumpTable(Clusters[First].Low, Clusters[Last].High,
7438                                      JTCases.size() - 1, Weight);
7439   return true;
7440 }
7441
7442 void SelectionDAGBuilder::findJumpTables(CaseClusterVector &Clusters,
7443                                          const SwitchInst *SI,
7444                                          MachineBasicBlock *DefaultMBB) {
7445 #ifndef NDEBUG
7446   // Clusters must be non-empty, sorted, and only contain Range clusters.
7447   assert(!Clusters.empty());
7448   for (CaseCluster &C : Clusters)
7449     assert(C.Kind == CC_Range);
7450   for (unsigned i = 1, e = Clusters.size(); i < e; ++i)
7451     assert(Clusters[i - 1].High->getValue().slt(Clusters[i].Low->getValue()));
7452 #endif
7453
7454   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7455   if (!areJTsAllowed(TLI))
7456     return;
7457
7458   const int64_t N = Clusters.size();
7459   const unsigned MinJumpTableSize = TLI.getMinimumJumpTableEntries();
7460
7461   // Split Clusters into minimum number of dense partitions. The algorithm uses
7462   // the same idea as Kannan & Proebsting "Correction to 'Producing Good Code
7463   // for the Case Statement'" (1994), but builds the MinPartitions array in
7464   // reverse order to make it easier to reconstruct the partitions in ascending
7465   // order. In the choice between two optimal partitionings, it picks the one
7466   // which yields more jump tables.
7467
7468   // MinPartitions[i] is the minimum nbr of partitions of Clusters[i..N-1].
7469   SmallVector<unsigned, 8> MinPartitions(N);
7470   // LastElement[i] is the last element of the partition starting at i.
7471   SmallVector<unsigned, 8> LastElement(N);
7472   // NumTables[i]: nbr of >= MinJumpTableSize partitions from Clusters[i..N-1].
7473   SmallVector<unsigned, 8> NumTables(N);
7474   // TotalCases[i]: Total nbr of cases in Clusters[0..i].
7475   SmallVector<unsigned, 8> TotalCases(N);
7476
7477   for (unsigned i = 0; i < N; ++i) {
7478     APInt Hi = Clusters[i].High->getValue();
7479     APInt Lo = Clusters[i].Low->getValue();
7480     TotalCases[i] = (Hi - Lo).getLimitedValue() + 1;
7481     if (i != 0)
7482       TotalCases[i] += TotalCases[i - 1];
7483   }
7484
7485   // Base case: There is only one way to partition Clusters[N-1].
7486   MinPartitions[N - 1] = 1;
7487   LastElement[N - 1] = N - 1;
7488   assert(MinJumpTableSize > 1);
7489   NumTables[N - 1] = 0;
7490
7491   // Note: loop indexes are signed to avoid underflow.
7492   for (int64_t i = N - 2; i >= 0; i--) {
7493     // Find optimal partitioning of Clusters[i..N-1].
7494     // Baseline: Put Clusters[i] into a partition on its own.
7495     MinPartitions[i] = MinPartitions[i + 1] + 1;
7496     LastElement[i] = i;
7497     NumTables[i] = NumTables[i + 1];
7498
7499     // Search for a solution that results in fewer partitions.
7500     for (int64_t j = N - 1; j > i; j--) {
7501       // Try building a partition from Clusters[i..j].
7502       if (isDense(Clusters, &TotalCases[0], i, j)) {
7503         unsigned NumPartitions = 1 + (j == N - 1 ? 0 : MinPartitions[j + 1]);
7504         bool IsTable = j - i + 1 >= MinJumpTableSize;
7505         unsigned Tables = IsTable + (j == N - 1 ? 0 : NumTables[j + 1]);
7506
7507         // If this j leads to fewer partitions, or same number of partitions
7508         // with more lookup tables, it is a better partitioning.
7509         if (NumPartitions < MinPartitions[i] ||
7510             (NumPartitions == MinPartitions[i] && Tables > NumTables[i])) {
7511           MinPartitions[i] = NumPartitions;
7512           LastElement[i] = j;
7513           NumTables[i] = Tables;
7514         }
7515       }
7516     }
7517   }
7518
7519   // Iterate over the partitions, replacing some with jump tables in-place.
7520   unsigned DstIndex = 0;
7521   for (unsigned First = 0, Last; First < N; First = Last + 1) {
7522     Last = LastElement[First];
7523     assert(Last >= First);
7524     assert(DstIndex <= First);
7525     unsigned NumClusters = Last - First + 1;
7526
7527     CaseCluster JTCluster;
7528     if (NumClusters >= MinJumpTableSize &&
7529         buildJumpTable(Clusters, First, Last, SI, DefaultMBB, JTCluster)) {
7530       Clusters[DstIndex++] = JTCluster;
7531     } else {
7532       for (unsigned I = First; I <= Last; ++I)
7533         std::memmove(&Clusters[DstIndex++], &Clusters[I], sizeof(Clusters[I]));
7534     }
7535   }
7536   Clusters.resize(DstIndex);
7537 }
7538
7539 bool SelectionDAGBuilder::rangeFitsInWord(const APInt &Low, const APInt &High) {
7540   // FIXME: Using the pointer type doesn't seem ideal.
7541   uint64_t BW = DAG.getTargetLoweringInfo().getPointerTy().getSizeInBits();
7542   uint64_t Range = (High - Low).getLimitedValue(UINT64_MAX - 1) + 1;
7543   return Range <= BW;
7544 }
7545
7546 bool SelectionDAGBuilder::isSuitableForBitTests(unsigned NumDests,
7547                                                 unsigned NumCmps,
7548                                                 const APInt &Low,
7549                                                 const APInt &High) {
7550   // FIXME: I don't think NumCmps is the correct metric: a single case and a
7551   // range of cases both require only one branch to lower. Just looking at the
7552   // number of clusters and destinations should be enough to decide whether to
7553   // build bit tests.
7554
7555   // To lower a range with bit tests, the range must fit the bitwidth of a
7556   // machine word.
7557   if (!rangeFitsInWord(Low, High))
7558     return false;
7559
7560   // Decide whether it's profitable to lower this range with bit tests. Each
7561   // destination requires a bit test and branch, and there is an overall range
7562   // check branch. For a small number of clusters, separate comparisons might be
7563   // cheaper, and for many destinations, splitting the range might be better.
7564   return (NumDests == 1 && NumCmps >= 3) ||
7565          (NumDests == 2 && NumCmps >= 5) ||
7566          (NumDests == 3 && NumCmps >= 6);
7567 }
7568
7569 bool SelectionDAGBuilder::buildBitTests(CaseClusterVector &Clusters,
7570                                         unsigned First, unsigned Last,
7571                                         const SwitchInst *SI,
7572                                         CaseCluster &BTCluster) {
7573   assert(First <= Last);
7574   if (First == Last)
7575     return false;
7576
7577   BitVector Dests(FuncInfo.MF->getNumBlockIDs());
7578   unsigned NumCmps = 0;
7579   for (int64_t I = First; I <= Last; ++I) {
7580     assert(Clusters[I].Kind == CC_Range);
7581     Dests.set(Clusters[I].MBB->getNumber());
7582     NumCmps += (Clusters[I].Low == Clusters[I].High) ? 1 : 2;
7583   }
7584   unsigned NumDests = Dests.count();
7585
7586   APInt Low = Clusters[First].Low->getValue();
7587   APInt High = Clusters[Last].High->getValue();
7588   assert(Low.slt(High));
7589
7590   if (!isSuitableForBitTests(NumDests, NumCmps, Low, High))
7591     return false;
7592
7593   APInt LowBound;
7594   APInt CmpRange;
7595
7596   const int BitWidth =
7597       DAG.getTargetLoweringInfo().getPointerTy().getSizeInBits();
7598   assert((High - Low + 1).sle(BitWidth) && "Case range must fit in bit mask!");
7599
7600   if (Low.isNonNegative() && High.slt(BitWidth)) {
7601     // Optimize the case where all the case values fit in a
7602     // word without having to subtract minValue. In this case,
7603     // we can optimize away the subtraction.
7604     LowBound = APInt::getNullValue(Low.getBitWidth());
7605     CmpRange = High;
7606   } else {
7607     LowBound = Low;
7608     CmpRange = High - Low;
7609   }
7610
7611   CaseBitsVector CBV;
7612   uint32_t TotalWeight = 0;
7613   for (unsigned i = First; i <= Last; ++i) {
7614     // Find the CaseBits for this destination.
7615     unsigned j;
7616     for (j = 0; j < CBV.size(); ++j)
7617       if (CBV[j].BB == Clusters[i].MBB)
7618         break;
7619     if (j == CBV.size())
7620       CBV.push_back(CaseBits(0, Clusters[i].MBB, 0, 0));
7621     CaseBits *CB = &CBV[j];
7622
7623     // Update Mask, Bits and ExtraWeight.
7624     uint64_t Lo = (Clusters[i].Low->getValue() - LowBound).getZExtValue();
7625     uint64_t Hi = (Clusters[i].High->getValue() - LowBound).getZExtValue();
7626     for (uint64_t j = Lo; j <= Hi; ++j) {
7627       CB->Mask |= 1ULL << j;
7628       CB->Bits++;
7629     }
7630     CB->ExtraWeight += Clusters[i].Weight;
7631     TotalWeight += Clusters[i].Weight;
7632     assert(TotalWeight >= Clusters[i].Weight && "Weight overflow!");
7633   }
7634
7635   BitTestInfo BTI;
7636   std::sort(CBV.begin(), CBV.end(), [](const CaseBits &a, const CaseBits &b) {
7637     // Sort by weight first, number of bits second.
7638     if (a.ExtraWeight != b.ExtraWeight)
7639       return a.ExtraWeight > b.ExtraWeight;
7640     return a.Bits > b.Bits;
7641   });
7642
7643   for (auto &CB : CBV) {
7644     MachineBasicBlock *BitTestBB =
7645         FuncInfo.MF->CreateMachineBasicBlock(SI->getParent());
7646     BTI.push_back(BitTestCase(CB.Mask, BitTestBB, CB.BB, CB.ExtraWeight));
7647   }
7648   BitTestCases.push_back(BitTestBlock(LowBound, CmpRange, SI->getCondition(),
7649                                       -1U, MVT::Other, false, nullptr,
7650                                       nullptr, std::move(BTI)));
7651
7652   BTCluster = CaseCluster::bitTests(Clusters[First].Low, Clusters[Last].High,
7653                                     BitTestCases.size() - 1, TotalWeight);
7654   return true;
7655 }
7656
7657 void SelectionDAGBuilder::findBitTestClusters(CaseClusterVector &Clusters,
7658                                               const SwitchInst *SI) {
7659 // Partition Clusters into as few subsets as possible, where each subset has a
7660 // range that fits in a machine word and has <= 3 unique destinations.
7661
7662 #ifndef NDEBUG
7663   // Clusters must be sorted and contain Range or JumpTable clusters.
7664   assert(!Clusters.empty());
7665   assert(Clusters[0].Kind == CC_Range || Clusters[0].Kind == CC_JumpTable);
7666   for (const CaseCluster &C : Clusters)
7667     assert(C.Kind == CC_Range || C.Kind == CC_JumpTable);
7668   for (unsigned i = 1; i < Clusters.size(); ++i)
7669     assert(Clusters[i-1].High->getValue().slt(Clusters[i].Low->getValue()));
7670 #endif
7671
7672   // If target does not have legal shift left, do not emit bit tests at all.
7673   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7674   EVT PTy = TLI.getPointerTy();
7675   if (!TLI.isOperationLegal(ISD::SHL, PTy))
7676     return;
7677
7678   int BitWidth = PTy.getSizeInBits();
7679   const int64_t N = Clusters.size();
7680
7681   // MinPartitions[i] is the minimum nbr of partitions of Clusters[i..N-1].
7682   SmallVector<unsigned, 8> MinPartitions(N);
7683   // LastElement[i] is the last element of the partition starting at i.
7684   SmallVector<unsigned, 8> LastElement(N);
7685
7686   // FIXME: This might not be the best algorithm for finding bit test clusters.
7687
7688   // Base case: There is only one way to partition Clusters[N-1].
7689   MinPartitions[N - 1] = 1;
7690   LastElement[N - 1] = N - 1;
7691
7692   // Note: loop indexes are signed to avoid underflow.
7693   for (int64_t i = N - 2; i >= 0; --i) {
7694     // Find optimal partitioning of Clusters[i..N-1].
7695     // Baseline: Put Clusters[i] into a partition on its own.
7696     MinPartitions[i] = MinPartitions[i + 1] + 1;
7697     LastElement[i] = i;
7698
7699     // Search for a solution that results in fewer partitions.
7700     // Note: the search is limited by BitWidth, reducing time complexity.
7701     for (int64_t j = std::min(N - 1, i + BitWidth - 1); j > i; --j) {
7702       // Try building a partition from Clusters[i..j].
7703
7704       // Check the range.
7705       if (!rangeFitsInWord(Clusters[i].Low->getValue(),
7706                            Clusters[j].High->getValue()))
7707         continue;
7708
7709       // Check nbr of destinations and cluster types.
7710       // FIXME: This works, but doesn't seem very efficient.
7711       bool RangesOnly = true;
7712       BitVector Dests(FuncInfo.MF->getNumBlockIDs());
7713       for (int64_t k = i; k <= j; k++) {
7714         if (Clusters[k].Kind != CC_Range) {
7715           RangesOnly = false;
7716           break;
7717         }
7718         Dests.set(Clusters[k].MBB->getNumber());
7719       }
7720       if (!RangesOnly || Dests.count() > 3)
7721         break;
7722
7723       // Check if it's a better partition.
7724       unsigned NumPartitions = 1 + (j == N - 1 ? 0 : MinPartitions[j + 1]);
7725       if (NumPartitions < MinPartitions[i]) {
7726         // Found a better partition.
7727         MinPartitions[i] = NumPartitions;
7728         LastElement[i] = j;
7729       }
7730     }
7731   }
7732
7733   // Iterate over the partitions, replacing with bit-test clusters in-place.
7734   unsigned DstIndex = 0;
7735   for (unsigned First = 0, Last; First < N; First = Last + 1) {
7736     Last = LastElement[First];
7737     assert(First <= Last);
7738     assert(DstIndex <= First);
7739
7740     CaseCluster BitTestCluster;
7741     if (buildBitTests(Clusters, First, Last, SI, BitTestCluster)) {
7742       Clusters[DstIndex++] = BitTestCluster;
7743     } else {
7744       for (unsigned I = First; I <= Last; ++I)
7745         std::memmove(&Clusters[DstIndex++], &Clusters[I], sizeof(Clusters[I]));
7746     }
7747   }
7748   Clusters.resize(DstIndex);
7749 }
7750
7751 void SelectionDAGBuilder::lowerWorkItem(SwitchWorkListItem W, Value *Cond,
7752                                         MachineBasicBlock *SwitchMBB,
7753                                         MachineBasicBlock *DefaultMBB) {
7754   MachineFunction *CurMF = FuncInfo.MF;
7755   MachineBasicBlock *NextMBB = nullptr;
7756   MachineFunction::iterator BBI = W.MBB;
7757   if (++BBI != FuncInfo.MF->end())
7758     NextMBB = BBI;
7759
7760   unsigned Size = W.LastCluster - W.FirstCluster + 1;
7761
7762   BranchProbabilityInfo *BPI = FuncInfo.BPI;
7763
7764   if (Size == 2 && W.MBB == SwitchMBB) {
7765     // If any two of the cases has the same destination, and if one value
7766     // is the same as the other, but has one bit unset that the other has set,
7767     // use bit manipulation to do two compares at once.  For example:
7768     // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
7769     // TODO: This could be extended to merge any 2 cases in switches with 3
7770     // cases.
7771     // TODO: Handle cases where W.CaseBB != SwitchBB.
7772     CaseCluster &Small = *W.FirstCluster;
7773     CaseCluster &Big = *W.LastCluster;
7774
7775     if (Small.Low == Small.High && Big.Low == Big.High &&
7776         Small.MBB == Big.MBB) {
7777       const APInt &SmallValue = Small.Low->getValue();
7778       const APInt &BigValue = Big.Low->getValue();
7779
7780       // Check that there is only one bit different.
7781       if (BigValue.countPopulation() == SmallValue.countPopulation() + 1 &&
7782           (SmallValue | BigValue) == BigValue) {
7783         // Isolate the common bit.
7784         APInt CommonBit = BigValue & ~SmallValue;
7785         assert((SmallValue | CommonBit) == BigValue &&
7786                CommonBit.countPopulation() == 1 && "Not a common bit?");
7787
7788         SDValue CondLHS = getValue(Cond);
7789         EVT VT = CondLHS.getValueType();
7790         SDLoc DL = getCurSDLoc();
7791
7792         SDValue Or = DAG.getNode(ISD::OR, DL, VT, CondLHS,
7793                                  DAG.getConstant(CommonBit, DL, VT));
7794         SDValue Cond = DAG.getSetCC(DL, MVT::i1, Or,
7795                                     DAG.getConstant(BigValue, DL, VT),
7796                                     ISD::SETEQ);
7797
7798         // Update successor info.
7799         // Both Small and Big will jump to Small.BB, so we sum up the weights.
7800         addSuccessorWithWeight(SwitchMBB, Small.MBB, Small.Weight + Big.Weight);
7801         addSuccessorWithWeight(
7802             SwitchMBB, DefaultMBB,
7803             // The default destination is the first successor in IR.
7804             BPI ? BPI->getEdgeWeight(SwitchMBB->getBasicBlock(), (unsigned)0)
7805                 : 0);
7806
7807         // Insert the true branch.
7808         SDValue BrCond =
7809             DAG.getNode(ISD::BRCOND, DL, MVT::Other, getControlRoot(), Cond,
7810                         DAG.getBasicBlock(Small.MBB));
7811         // Insert the false branch.
7812         BrCond = DAG.getNode(ISD::BR, DL, MVT::Other, BrCond,
7813                              DAG.getBasicBlock(DefaultMBB));
7814
7815         DAG.setRoot(BrCond);
7816         return;
7817       }
7818     }
7819   }
7820
7821   if (TM.getOptLevel() != CodeGenOpt::None) {
7822     // Order cases by weight so the most likely case will be checked first.
7823     std::sort(W.FirstCluster, W.LastCluster + 1,
7824               [](const CaseCluster &a, const CaseCluster &b) {
7825       return a.Weight > b.Weight;
7826     });
7827
7828     // Rearrange the case blocks so that the last one falls through if possible
7829     // without without changing the order of weights.
7830     for (CaseClusterIt I = W.LastCluster; I > W.FirstCluster; ) {
7831       --I;
7832       if (I->Weight > W.LastCluster->Weight)
7833         break;
7834       if (I->Kind == CC_Range && I->MBB == NextMBB) {
7835         std::swap(*I, *W.LastCluster);
7836         break;
7837       }
7838     }
7839   }
7840
7841   // Compute total weight.
7842   uint32_t UnhandledWeights = 0;
7843   for (CaseClusterIt I = W.FirstCluster; I <= W.LastCluster; ++I) {
7844     UnhandledWeights += I->Weight;
7845     assert(UnhandledWeights >= I->Weight && "Weight overflow!");
7846   }
7847
7848   MachineBasicBlock *CurMBB = W.MBB;
7849   for (CaseClusterIt I = W.FirstCluster, E = W.LastCluster; I <= E; ++I) {
7850     MachineBasicBlock *Fallthrough;
7851     if (I == W.LastCluster) {
7852       // For the last cluster, fall through to the default destination.
7853       Fallthrough = DefaultMBB;
7854     } else {
7855       Fallthrough = CurMF->CreateMachineBasicBlock(CurMBB->getBasicBlock());
7856       CurMF->insert(BBI, Fallthrough);
7857       // Put Cond in a virtual register to make it available from the new blocks.
7858       ExportFromCurrentBlock(Cond);
7859     }
7860
7861     switch (I->Kind) {
7862       case CC_JumpTable: {
7863         // FIXME: Optimize away range check based on pivot comparisons.
7864         JumpTableHeader *JTH = &JTCases[I->JTCasesIndex].first;
7865         JumpTable *JT = &JTCases[I->JTCasesIndex].second;
7866
7867         // The jump block hasn't been inserted yet; insert it here.
7868         MachineBasicBlock *JumpMBB = JT->MBB;
7869         CurMF->insert(BBI, JumpMBB);
7870         addSuccessorWithWeight(CurMBB, Fallthrough);
7871         addSuccessorWithWeight(CurMBB, JumpMBB);
7872
7873         // The jump table header will be inserted in our current block, do the
7874         // range check, and fall through to our fallthrough block.
7875         JTH->HeaderBB = CurMBB;
7876         JT->Default = Fallthrough; // FIXME: Move Default to JumpTableHeader.
7877
7878         // If we're in the right place, emit the jump table header right now.
7879         if (CurMBB == SwitchMBB) {
7880           visitJumpTableHeader(*JT, *JTH, SwitchMBB);
7881           JTH->Emitted = true;
7882         }
7883         break;
7884       }
7885       case CC_BitTests: {
7886         // FIXME: Optimize away range check based on pivot comparisons.
7887         BitTestBlock *BTB = &BitTestCases[I->BTCasesIndex];
7888
7889         // The bit test blocks haven't been inserted yet; insert them here.
7890         for (BitTestCase &BTC : BTB->Cases)
7891           CurMF->insert(BBI, BTC.ThisBB);
7892
7893         // Fill in fields of the BitTestBlock.
7894         BTB->Parent = CurMBB;
7895         BTB->Default = Fallthrough;
7896
7897         // If we're in the right place, emit the bit test header header right now.
7898         if (CurMBB ==SwitchMBB) {
7899           visitBitTestHeader(*BTB, SwitchMBB);
7900           BTB->Emitted = true;
7901         }
7902         break;
7903       }
7904       case CC_Range: {
7905         const Value *RHS, *LHS, *MHS;
7906         ISD::CondCode CC;
7907         if (I->Low == I->High) {
7908           // Check Cond == I->Low.
7909           CC = ISD::SETEQ;
7910           LHS = Cond;
7911           RHS=I->Low;
7912           MHS = nullptr;
7913         } else {
7914           // Check I->Low <= Cond <= I->High.
7915           CC = ISD::SETLE;
7916           LHS = I->Low;
7917           MHS = Cond;
7918           RHS = I->High;
7919         }
7920
7921         // The false weight is the sum of all unhandled cases.
7922         UnhandledWeights -= I->Weight;
7923         CaseBlock CB(CC, LHS, RHS, MHS, I->MBB, Fallthrough, CurMBB, I->Weight,
7924                      UnhandledWeights);
7925
7926         if (CurMBB == SwitchMBB)
7927           visitSwitchCase(CB, SwitchMBB);
7928         else
7929           SwitchCases.push_back(CB);
7930
7931         break;
7932       }
7933     }
7934     CurMBB = Fallthrough;
7935   }
7936 }
7937
7938 void SelectionDAGBuilder::splitWorkItem(SwitchWorkList &WorkList,
7939                                         const SwitchWorkListItem &W,
7940                                         Value *Cond,
7941                                         MachineBasicBlock *SwitchMBB) {
7942   assert(W.FirstCluster->Low->getValue().slt(W.LastCluster->Low->getValue()) &&
7943          "Clusters not sorted?");
7944
7945   assert(W.LastCluster - W.FirstCluster + 1 >= 2 && "Too small to split!");
7946
7947   // Balance the tree based on branch weights to create a near-optimal (in terms
7948   // of search time given key frequency) binary search tree. See e.g. Kurt
7949   // Mehlhorn "Nearly Optimal Binary Search Trees" (1975).
7950   CaseClusterIt LastLeft = W.FirstCluster;
7951   CaseClusterIt FirstRight = W.LastCluster;
7952   uint32_t LeftWeight = LastLeft->Weight;
7953   uint32_t RightWeight = FirstRight->Weight;
7954
7955   // Move LastLeft and FirstRight towards each other from opposite directions to
7956   // find a partitioning of the clusters which balances the weight on both
7957   // sides. If LeftWeight and RightWeight are equal, alternate which side is
7958   // taken to ensure 0-weight nodes are distributed evenly.
7959   unsigned I = 0;
7960   while (LastLeft + 1 < FirstRight) {
7961     if (LeftWeight < RightWeight || (LeftWeight == RightWeight && (I & 1)))
7962       LeftWeight += (++LastLeft)->Weight;
7963     else
7964       RightWeight += (--FirstRight)->Weight;
7965     I++;
7966   }
7967   assert(LastLeft + 1 == FirstRight);
7968   assert(LastLeft >= W.FirstCluster);
7969   assert(FirstRight <= W.LastCluster);
7970
7971   // Use the first element on the right as pivot since we will make less-than
7972   // comparisons against it.
7973   CaseClusterIt PivotCluster = FirstRight;
7974   assert(PivotCluster > W.FirstCluster);
7975   assert(PivotCluster <= W.LastCluster);
7976
7977   CaseClusterIt FirstLeft = W.FirstCluster;
7978   CaseClusterIt LastRight = W.LastCluster;
7979
7980   const ConstantInt *Pivot = PivotCluster->Low;
7981
7982   // New blocks will be inserted immediately after the current one.
7983   MachineFunction::iterator BBI = W.MBB;
7984   ++BBI;
7985
7986   // We will branch to the LHS if Value < Pivot. If LHS is a single cluster,
7987   // we can branch to its destination directly if it's squeezed exactly in
7988   // between the known lower bound and Pivot - 1.
7989   MachineBasicBlock *LeftMBB;
7990   if (FirstLeft == LastLeft && FirstLeft->Kind == CC_Range &&
7991       FirstLeft->Low == W.GE &&
7992       (FirstLeft->High->getValue() + 1LL) == Pivot->getValue()) {
7993     LeftMBB = FirstLeft->MBB;
7994   } else {
7995     LeftMBB = FuncInfo.MF->CreateMachineBasicBlock(W.MBB->getBasicBlock());
7996     FuncInfo.MF->insert(BBI, LeftMBB);
7997     WorkList.push_back({LeftMBB, FirstLeft, LastLeft, W.GE, Pivot});
7998     // Put Cond in a virtual register to make it available from the new blocks.
7999     ExportFromCurrentBlock(Cond);
8000   }
8001
8002   // Similarly, we will branch to the RHS if Value >= Pivot. If RHS is a
8003   // single cluster, RHS.Low == Pivot, and we can branch to its destination
8004   // directly if RHS.High equals the current upper bound.
8005   MachineBasicBlock *RightMBB;
8006   if (FirstRight == LastRight && FirstRight->Kind == CC_Range &&
8007       W.LT && (FirstRight->High->getValue() + 1ULL) == W.LT->getValue()) {
8008     RightMBB = FirstRight->MBB;
8009   } else {
8010     RightMBB = FuncInfo.MF->CreateMachineBasicBlock(W.MBB->getBasicBlock());
8011     FuncInfo.MF->insert(BBI, RightMBB);
8012     WorkList.push_back({RightMBB, FirstRight, LastRight, Pivot, W.LT});
8013     // Put Cond in a virtual register to make it available from the new blocks.
8014     ExportFromCurrentBlock(Cond);
8015   }
8016
8017   // Create the CaseBlock record that will be used to lower the branch.
8018   CaseBlock CB(ISD::SETLT, Cond, Pivot, nullptr, LeftMBB, RightMBB, W.MBB,
8019                LeftWeight, RightWeight);
8020
8021   if (W.MBB == SwitchMBB)
8022     visitSwitchCase(CB, SwitchMBB);
8023   else
8024     SwitchCases.push_back(CB);
8025 }
8026
8027 void SelectionDAGBuilder::visitSwitch(const SwitchInst &SI) {
8028   // Extract cases from the switch.
8029   BranchProbabilityInfo *BPI = FuncInfo.BPI;
8030   CaseClusterVector Clusters;
8031   Clusters.reserve(SI.getNumCases());
8032   for (auto I : SI.cases()) {
8033     MachineBasicBlock *Succ = FuncInfo.MBBMap[I.getCaseSuccessor()];
8034     const ConstantInt *CaseVal = I.getCaseValue();
8035     uint32_t Weight =
8036         BPI ? BPI->getEdgeWeight(SI.getParent(), I.getSuccessorIndex()) : 0;
8037     Clusters.push_back(CaseCluster::range(CaseVal, CaseVal, Succ, Weight));
8038   }
8039
8040   MachineBasicBlock *DefaultMBB = FuncInfo.MBBMap[SI.getDefaultDest()];
8041
8042   // Cluster adjacent cases with the same destination. We do this at all
8043   // optimization levels because it's cheap to do and will make codegen faster
8044   // if there are many clusters.
8045   sortAndRangeify(Clusters);
8046
8047   if (TM.getOptLevel() != CodeGenOpt::None) {
8048     // Replace an unreachable default with the most popular destination.
8049     // FIXME: Exploit unreachable default more aggressively.
8050     bool UnreachableDefault =
8051         isa<UnreachableInst>(SI.getDefaultDest()->getFirstNonPHIOrDbg());
8052     if (UnreachableDefault && !Clusters.empty()) {
8053       DenseMap<const BasicBlock *, unsigned> Popularity;
8054       unsigned MaxPop = 0;
8055       const BasicBlock *MaxBB = nullptr;
8056       for (auto I : SI.cases()) {
8057         const BasicBlock *BB = I.getCaseSuccessor();
8058         if (++Popularity[BB] > MaxPop) {
8059           MaxPop = Popularity[BB];
8060           MaxBB = BB;
8061         }
8062       }
8063       // Set new default.
8064       assert(MaxPop > 0 && MaxBB);
8065       DefaultMBB = FuncInfo.MBBMap[MaxBB];
8066
8067       // Remove cases that were pointing to the destination that is now the
8068       // default.
8069       CaseClusterVector New;
8070       New.reserve(Clusters.size());
8071       for (CaseCluster &CC : Clusters) {
8072         if (CC.MBB != DefaultMBB)
8073           New.push_back(CC);
8074       }
8075       Clusters = std::move(New);
8076     }
8077   }
8078
8079   // If there is only the default destination, jump there directly.
8080   MachineBasicBlock *SwitchMBB = FuncInfo.MBB;
8081   if (Clusters.empty()) {
8082     SwitchMBB->addSuccessor(DefaultMBB);
8083     if (DefaultMBB != NextBlock(SwitchMBB)) {
8084       DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(), MVT::Other,
8085                               getControlRoot(), DAG.getBasicBlock(DefaultMBB)));
8086     }
8087     return;
8088   }
8089
8090   if (TM.getOptLevel() != CodeGenOpt::None) {
8091     findJumpTables(Clusters, &SI, DefaultMBB);
8092     findBitTestClusters(Clusters, &SI);
8093   }
8094
8095
8096   DEBUG({
8097     dbgs() << "Case clusters: ";
8098     for (const CaseCluster &C : Clusters) {
8099       if (C.Kind == CC_JumpTable) dbgs() << "JT:";
8100       if (C.Kind == CC_BitTests) dbgs() << "BT:";
8101
8102       C.Low->getValue().print(dbgs(), true);
8103       if (C.Low != C.High) {
8104         dbgs() << '-';
8105         C.High->getValue().print(dbgs(), true);
8106       }
8107       dbgs() << ' ';
8108     }
8109     dbgs() << '\n';
8110   });
8111
8112   assert(!Clusters.empty());
8113   SwitchWorkList WorkList;
8114   CaseClusterIt First = Clusters.begin();
8115   CaseClusterIt Last = Clusters.end() - 1;
8116   WorkList.push_back({SwitchMBB, First, Last, nullptr, nullptr});
8117
8118   while (!WorkList.empty()) {
8119     SwitchWorkListItem W = WorkList.back();
8120     WorkList.pop_back();
8121     unsigned NumClusters = W.LastCluster - W.FirstCluster + 1;
8122
8123     if (NumClusters > 3 && TM.getOptLevel() != CodeGenOpt::None) {
8124       // For optimized builds, lower large range as a balanced binary tree.
8125       splitWorkItem(WorkList, W, SI.getCondition(), SwitchMBB);
8126       continue;
8127     }
8128
8129     lowerWorkItem(W, SI.getCondition(), SwitchMBB, DefaultMBB);
8130   }
8131 }