Use stripPointerCasts instead of partially rewriting it.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuild.cpp
1 //===-- SelectionDAGBuild.cpp - Selection-DAG building --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SelectionDAGBuild.h"
16 #include "llvm/ADT/BitVector.h"
17 #include "llvm/ADT/SmallSet.h"
18 #include "llvm/Analysis/AliasAnalysis.h"
19 #include "llvm/Constants.h"
20 #include "llvm/Constants.h"
21 #include "llvm/CallingConv.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/Function.h"
24 #include "llvm/GlobalVariable.h"
25 #include "llvm/InlineAsm.h"
26 #include "llvm/Instructions.h"
27 #include "llvm/Intrinsics.h"
28 #include "llvm/IntrinsicInst.h"
29 #include "llvm/Module.h"
30 #include "llvm/CodeGen/FastISel.h"
31 #include "llvm/CodeGen/GCStrategy.h"
32 #include "llvm/CodeGen/GCMetadata.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineFrameInfo.h"
35 #include "llvm/CodeGen/MachineInstrBuilder.h"
36 #include "llvm/CodeGen/MachineJumpTableInfo.h"
37 #include "llvm/CodeGen/MachineModuleInfo.h"
38 #include "llvm/CodeGen/MachineRegisterInfo.h"
39 #include "llvm/CodeGen/PseudoSourceValue.h"
40 #include "llvm/CodeGen/SelectionDAG.h"
41 #include "llvm/CodeGen/DwarfWriter.h"
42 #include "llvm/Analysis/DebugInfo.h"
43 #include "llvm/Target/TargetRegisterInfo.h"
44 #include "llvm/Target/TargetData.h"
45 #include "llvm/Target/TargetFrameInfo.h"
46 #include "llvm/Target/TargetInstrInfo.h"
47 #include "llvm/Target/TargetIntrinsicInfo.h"
48 #include "llvm/Target/TargetLowering.h"
49 #include "llvm/Target/TargetOptions.h"
50 #include "llvm/Support/Compiler.h"
51 #include "llvm/Support/CommandLine.h"
52 #include "llvm/Support/Debug.h"
53 #include "llvm/Support/ErrorHandling.h"
54 #include "llvm/Support/MathExtras.h"
55 #include "llvm/Support/raw_ostream.h"
56 #include <algorithm>
57 using namespace llvm;
58
59 /// LimitFloatPrecision - Generate low-precision inline sequences for
60 /// some float libcalls (6, 8 or 12 bits).
61 static unsigned LimitFloatPrecision;
62
63 static cl::opt<unsigned, true>
64 LimitFPPrecision("limit-float-precision",
65                  cl::desc("Generate low-precision inline sequences "
66                           "for some float libcalls"),
67                  cl::location(LimitFloatPrecision),
68                  cl::init(0));
69
70 /// ComputeLinearIndex - Given an LLVM IR aggregate type and a sequence
71 /// of insertvalue or extractvalue indices that identify a member, return
72 /// the linearized index of the start of the member.
73 ///
74 static unsigned ComputeLinearIndex(const TargetLowering &TLI, const Type *Ty,
75                                    const unsigned *Indices,
76                                    const unsigned *IndicesEnd,
77                                    unsigned CurIndex = 0) {
78   // Base case: We're done.
79   if (Indices && Indices == IndicesEnd)
80     return CurIndex;
81
82   // Given a struct type, recursively traverse the elements.
83   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
84     for (StructType::element_iterator EB = STy->element_begin(),
85                                       EI = EB,
86                                       EE = STy->element_end();
87         EI != EE; ++EI) {
88       if (Indices && *Indices == unsigned(EI - EB))
89         return ComputeLinearIndex(TLI, *EI, Indices+1, IndicesEnd, CurIndex);
90       CurIndex = ComputeLinearIndex(TLI, *EI, 0, 0, CurIndex);
91     }
92     return CurIndex;
93   }
94   // Given an array type, recursively traverse the elements.
95   else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
96     const Type *EltTy = ATy->getElementType();
97     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i) {
98       if (Indices && *Indices == i)
99         return ComputeLinearIndex(TLI, EltTy, Indices+1, IndicesEnd, CurIndex);
100       CurIndex = ComputeLinearIndex(TLI, EltTy, 0, 0, CurIndex);
101     }
102     return CurIndex;
103   }
104   // We haven't found the type we're looking for, so keep searching.
105   return CurIndex + 1;
106 }
107
108 /// ComputeValueVTs - Given an LLVM IR type, compute a sequence of
109 /// MVTs that represent all the individual underlying
110 /// non-aggregate types that comprise it.
111 ///
112 /// If Offsets is non-null, it points to a vector to be filled in
113 /// with the in-memory offsets of each of the individual values.
114 ///
115 static void ComputeValueVTs(const TargetLowering &TLI, const Type *Ty,
116                             SmallVectorImpl<MVT> &ValueVTs,
117                             SmallVectorImpl<uint64_t> *Offsets = 0,
118                             uint64_t StartingOffset = 0) {
119   // Given a struct type, recursively traverse the elements.
120   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
121     const StructLayout *SL = TLI.getTargetData()->getStructLayout(STy);
122     for (StructType::element_iterator EB = STy->element_begin(),
123                                       EI = EB,
124                                       EE = STy->element_end();
125          EI != EE; ++EI)
126       ComputeValueVTs(TLI, *EI, ValueVTs, Offsets,
127                       StartingOffset + SL->getElementOffset(EI - EB));
128     return;
129   }
130   // Given an array type, recursively traverse the elements.
131   if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
132     const Type *EltTy = ATy->getElementType();
133     uint64_t EltSize = TLI.getTargetData()->getTypeAllocSize(EltTy);
134     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i)
135       ComputeValueVTs(TLI, EltTy, ValueVTs, Offsets,
136                       StartingOffset + i * EltSize);
137     return;
138   }
139   // Interpret void as zero return values.
140   if (Ty == Type::VoidTy)
141     return;
142   // Base case: we can get an MVT for this LLVM IR type.
143   ValueVTs.push_back(TLI.getValueType(Ty));
144   if (Offsets)
145     Offsets->push_back(StartingOffset);
146 }
147
148 namespace llvm {
149   /// RegsForValue - This struct represents the registers (physical or virtual)
150   /// that a particular set of values is assigned, and the type information about
151   /// the value. The most common situation is to represent one value at a time,
152   /// but struct or array values are handled element-wise as multiple values.
153   /// The splitting of aggregates is performed recursively, so that we never
154   /// have aggregate-typed registers. The values at this point do not necessarily
155   /// have legal types, so each value may require one or more registers of some
156   /// legal type.
157   ///
158   struct VISIBILITY_HIDDEN RegsForValue {
159     /// TLI - The TargetLowering object.
160     ///
161     const TargetLowering *TLI;
162
163     /// ValueVTs - The value types of the values, which may not be legal, and
164     /// may need be promoted or synthesized from one or more registers.
165     ///
166     SmallVector<MVT, 4> ValueVTs;
167
168     /// RegVTs - The value types of the registers. This is the same size as
169     /// ValueVTs and it records, for each value, what the type of the assigned
170     /// register or registers are. (Individual values are never synthesized
171     /// from more than one type of register.)
172     ///
173     /// With virtual registers, the contents of RegVTs is redundant with TLI's
174     /// getRegisterType member function, however when with physical registers
175     /// it is necessary to have a separate record of the types.
176     ///
177     SmallVector<MVT, 4> RegVTs;
178
179     /// Regs - This list holds the registers assigned to the values.
180     /// Each legal or promoted value requires one register, and each
181     /// expanded value requires multiple registers.
182     ///
183     SmallVector<unsigned, 4> Regs;
184
185     RegsForValue() : TLI(0) {}
186
187     RegsForValue(const TargetLowering &tli,
188                  const SmallVector<unsigned, 4> &regs,
189                  MVT regvt, MVT valuevt)
190       : TLI(&tli),  ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
191     RegsForValue(const TargetLowering &tli,
192                  const SmallVector<unsigned, 4> &regs,
193                  const SmallVector<MVT, 4> &regvts,
194                  const SmallVector<MVT, 4> &valuevts)
195       : TLI(&tli), ValueVTs(valuevts), RegVTs(regvts), Regs(regs) {}
196     RegsForValue(const TargetLowering &tli,
197                  unsigned Reg, const Type *Ty) : TLI(&tli) {
198       ComputeValueVTs(tli, Ty, ValueVTs);
199
200       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
201         MVT ValueVT = ValueVTs[Value];
202         unsigned NumRegs = TLI->getNumRegisters(ValueVT);
203         MVT RegisterVT = TLI->getRegisterType(ValueVT);
204         for (unsigned i = 0; i != NumRegs; ++i)
205           Regs.push_back(Reg + i);
206         RegVTs.push_back(RegisterVT);
207         Reg += NumRegs;
208       }
209     }
210
211     /// append - Add the specified values to this one.
212     void append(const RegsForValue &RHS) {
213       TLI = RHS.TLI;
214       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
215       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
216       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
217     }
218
219
220     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
221     /// this value and returns the result as a ValueVTs value.  This uses
222     /// Chain/Flag as the input and updates them for the output Chain/Flag.
223     /// If the Flag pointer is NULL, no flag is used.
224     SDValue getCopyFromRegs(SelectionDAG &DAG, DebugLoc dl,
225                               SDValue &Chain, SDValue *Flag) const;
226
227     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
228     /// specified value into the registers specified by this object.  This uses
229     /// Chain/Flag as the input and updates them for the output Chain/Flag.
230     /// If the Flag pointer is NULL, no flag is used.
231     void getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
232                        SDValue &Chain, SDValue *Flag) const;
233
234     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
235     /// operand list.  This adds the code marker, matching input operand index
236     /// (if applicable), and includes the number of values added into it.
237     void AddInlineAsmOperands(unsigned Code,
238                               bool HasMatching, unsigned MatchingIdx,
239                               SelectionDAG &DAG, std::vector<SDValue> &Ops) const;
240   };
241 }
242
243 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
244 /// PHI nodes or outside of the basic block that defines it, or used by a
245 /// switch or atomic instruction, which may expand to multiple basic blocks.
246 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
247   if (isa<PHINode>(I)) return true;
248   BasicBlock *BB = I->getParent();
249   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
250     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI))
251       return true;
252   return false;
253 }
254
255 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
256 /// entry block, return true.  This includes arguments used by switches, since
257 /// the switch may expand into multiple basic blocks.
258 static bool isOnlyUsedInEntryBlock(Argument *A, bool EnableFastISel) {
259   // With FastISel active, we may be splitting blocks, so force creation
260   // of virtual registers for all non-dead arguments.
261   // Don't force virtual registers for byval arguments though, because
262   // fast-isel can't handle those in all cases.
263   if (EnableFastISel && !A->hasByValAttr())
264     return A->use_empty();
265
266   BasicBlock *Entry = A->getParent()->begin();
267   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
268     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
269       return false;  // Use not in entry block.
270   return true;
271 }
272
273 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli)
274   : TLI(tli) {
275 }
276
277 void FunctionLoweringInfo::set(Function &fn, MachineFunction &mf,
278                                SelectionDAG &DAG,
279                                bool EnableFastISel) {
280   Fn = &fn;
281   MF = &mf;
282   RegInfo = &MF->getRegInfo();
283
284   // Create a vreg for each argument register that is not dead and is used
285   // outside of the entry block for the function.
286   for (Function::arg_iterator AI = Fn->arg_begin(), E = Fn->arg_end();
287        AI != E; ++AI)
288     if (!isOnlyUsedInEntryBlock(AI, EnableFastISel))
289       InitializeRegForValue(AI);
290
291   // Initialize the mapping of values to registers.  This is only set up for
292   // instruction values that are used outside of the block that defines
293   // them.
294   Function::iterator BB = Fn->begin(), EB = Fn->end();
295   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
296     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
297       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
298         const Type *Ty = AI->getAllocatedType();
299         uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
300         unsigned Align =
301           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
302                    AI->getAlignment());
303
304         TySize *= CUI->getZExtValue();   // Get total allocated size.
305         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
306         StaticAllocaMap[AI] =
307           MF->getFrameInfo()->CreateStackObject(TySize, Align);
308       }
309
310   for (; BB != EB; ++BB)
311     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
312       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
313         if (!isa<AllocaInst>(I) ||
314             !StaticAllocaMap.count(cast<AllocaInst>(I)))
315           InitializeRegForValue(I);
316
317   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
318   // also creates the initial PHI MachineInstrs, though none of the input
319   // operands are populated.
320   for (BB = Fn->begin(), EB = Fn->end(); BB != EB; ++BB) {
321     MachineBasicBlock *MBB = mf.CreateMachineBasicBlock(BB);
322     MBBMap[BB] = MBB;
323     MF->push_back(MBB);
324
325     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
326     // appropriate.
327     PHINode *PN;
328     DebugLoc DL;
329     for (BasicBlock::iterator
330            I = BB->begin(), E = BB->end(); I != E; ++I) {
331       if (CallInst *CI = dyn_cast<CallInst>(I)) {
332         if (Function *F = CI->getCalledFunction()) {
333           switch (F->getIntrinsicID()) {
334           default: break;
335           case Intrinsic::dbg_stoppoint: {
336             DbgStopPointInst *SPI = cast<DbgStopPointInst>(I);
337             if (isValidDebugInfoIntrinsic(*SPI, CodeGenOpt::Default)) 
338               DL = ExtractDebugLocation(*SPI, MF->getDebugLocInfo());
339             break;
340           }
341           case Intrinsic::dbg_func_start: {
342             DbgFuncStartInst *FSI = cast<DbgFuncStartInst>(I);
343             if (isValidDebugInfoIntrinsic(*FSI, CodeGenOpt::Default)) 
344               DL = ExtractDebugLocation(*FSI, MF->getDebugLocInfo());
345             break;
346           }
347           }
348         }
349       }
350
351       PN = dyn_cast<PHINode>(I);
352       if (!PN || PN->use_empty()) continue;
353
354       unsigned PHIReg = ValueMap[PN];
355       assert(PHIReg && "PHI node does not have an assigned virtual register!");
356
357       SmallVector<MVT, 4> ValueVTs;
358       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
359       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
360         MVT VT = ValueVTs[vti];
361         unsigned NumRegisters = TLI.getNumRegisters(VT);
362         const TargetInstrInfo *TII = MF->getTarget().getInstrInfo();
363         for (unsigned i = 0; i != NumRegisters; ++i)
364           BuildMI(MBB, DL, TII->get(TargetInstrInfo::PHI), PHIReg + i);
365         PHIReg += NumRegisters;
366       }
367     }
368   }
369 }
370
371 unsigned FunctionLoweringInfo::MakeReg(MVT VT) {
372   return RegInfo->createVirtualRegister(TLI.getRegClassFor(VT));
373 }
374
375 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
376 /// the correctly promoted or expanded types.  Assign these registers
377 /// consecutive vreg numbers and return the first assigned number.
378 ///
379 /// In the case that the given value has struct or array type, this function
380 /// will assign registers for each member or element.
381 ///
382 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
383   SmallVector<MVT, 4> ValueVTs;
384   ComputeValueVTs(TLI, V->getType(), ValueVTs);
385
386   unsigned FirstReg = 0;
387   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
388     MVT ValueVT = ValueVTs[Value];
389     MVT RegisterVT = TLI.getRegisterType(ValueVT);
390
391     unsigned NumRegs = TLI.getNumRegisters(ValueVT);
392     for (unsigned i = 0; i != NumRegs; ++i) {
393       unsigned R = MakeReg(RegisterVT);
394       if (!FirstReg) FirstReg = R;
395     }
396   }
397   return FirstReg;
398 }
399
400 /// getCopyFromParts - Create a value that contains the specified legal parts
401 /// combined into the value they represent.  If the parts combine to a type
402 /// larger then ValueVT then AssertOp can be used to specify whether the extra
403 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
404 /// (ISD::AssertSext).
405 static SDValue getCopyFromParts(SelectionDAG &DAG, DebugLoc dl,
406                                 const SDValue *Parts,
407                                 unsigned NumParts, MVT PartVT, MVT ValueVT,
408                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
409   assert(NumParts > 0 && "No parts to assemble!");
410   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
411   SDValue Val = Parts[0];
412
413   if (NumParts > 1) {
414     // Assemble the value from multiple parts.
415     if (!ValueVT.isVector() && ValueVT.isInteger()) {
416       unsigned PartBits = PartVT.getSizeInBits();
417       unsigned ValueBits = ValueVT.getSizeInBits();
418
419       // Assemble the power of 2 part.
420       unsigned RoundParts = NumParts & (NumParts - 1) ?
421         1 << Log2_32(NumParts) : NumParts;
422       unsigned RoundBits = PartBits * RoundParts;
423       MVT RoundVT = RoundBits == ValueBits ?
424         ValueVT : MVT::getIntegerVT(RoundBits);
425       SDValue Lo, Hi;
426
427       MVT HalfVT = MVT::getIntegerVT(RoundBits/2);
428
429       if (RoundParts > 2) {
430         Lo = getCopyFromParts(DAG, dl, Parts, RoundParts/2, PartVT, HalfVT);
431         Hi = getCopyFromParts(DAG, dl, Parts+RoundParts/2, RoundParts/2,
432                               PartVT, HalfVT);
433       } else {
434         Lo = DAG.getNode(ISD::BIT_CONVERT, dl, HalfVT, Parts[0]);
435         Hi = DAG.getNode(ISD::BIT_CONVERT, dl, HalfVT, Parts[1]);
436       }
437       if (TLI.isBigEndian())
438         std::swap(Lo, Hi);
439       Val = DAG.getNode(ISD::BUILD_PAIR, dl, RoundVT, Lo, Hi);
440
441       if (RoundParts < NumParts) {
442         // Assemble the trailing non-power-of-2 part.
443         unsigned OddParts = NumParts - RoundParts;
444         MVT OddVT = MVT::getIntegerVT(OddParts * PartBits);
445         Hi = getCopyFromParts(DAG, dl,
446                               Parts+RoundParts, OddParts, PartVT, OddVT);
447
448         // Combine the round and odd parts.
449         Lo = Val;
450         if (TLI.isBigEndian())
451           std::swap(Lo, Hi);
452         MVT TotalVT = MVT::getIntegerVT(NumParts * PartBits);
453         Hi = DAG.getNode(ISD::ANY_EXTEND, dl, TotalVT, Hi);
454         Hi = DAG.getNode(ISD::SHL, dl, TotalVT, Hi,
455                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
456                                          TLI.getPointerTy()));
457         Lo = DAG.getNode(ISD::ZERO_EXTEND, dl, TotalVT, Lo);
458         Val = DAG.getNode(ISD::OR, dl, TotalVT, Lo, Hi);
459       }
460     } else if (ValueVT.isVector()) {
461       // Handle a multi-element vector.
462       MVT IntermediateVT, RegisterVT;
463       unsigned NumIntermediates;
464       unsigned NumRegs =
465         TLI.getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
466                                    RegisterVT);
467       assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
468       NumParts = NumRegs; // Silence a compiler warning.
469       assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
470       assert(RegisterVT == Parts[0].getValueType() &&
471              "Part type doesn't match part!");
472
473       // Assemble the parts into intermediate operands.
474       SmallVector<SDValue, 8> Ops(NumIntermediates);
475       if (NumIntermediates == NumParts) {
476         // If the register was not expanded, truncate or copy the value,
477         // as appropriate.
478         for (unsigned i = 0; i != NumParts; ++i)
479           Ops[i] = getCopyFromParts(DAG, dl, &Parts[i], 1,
480                                     PartVT, IntermediateVT);
481       } else if (NumParts > 0) {
482         // If the intermediate type was expanded, build the intermediate operands
483         // from the parts.
484         assert(NumParts % NumIntermediates == 0 &&
485                "Must expand into a divisible number of parts!");
486         unsigned Factor = NumParts / NumIntermediates;
487         for (unsigned i = 0; i != NumIntermediates; ++i)
488           Ops[i] = getCopyFromParts(DAG, dl, &Parts[i * Factor], Factor,
489                                     PartVT, IntermediateVT);
490       }
491
492       // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the intermediate
493       // operands.
494       Val = DAG.getNode(IntermediateVT.isVector() ?
495                         ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR, dl,
496                         ValueVT, &Ops[0], NumIntermediates);
497     } else if (PartVT.isFloatingPoint()) {
498       // FP split into multiple FP parts (for ppcf128)
499       assert(ValueVT == MVT(MVT::ppcf128) && PartVT == MVT(MVT::f64) &&
500              "Unexpected split");
501       SDValue Lo, Hi;
502       Lo = DAG.getNode(ISD::BIT_CONVERT, dl, MVT(MVT::f64), Parts[0]);
503       Hi = DAG.getNode(ISD::BIT_CONVERT, dl, MVT(MVT::f64), Parts[1]);
504       if (TLI.isBigEndian())
505         std::swap(Lo, Hi);
506       Val = DAG.getNode(ISD::BUILD_PAIR, dl, ValueVT, Lo, Hi);
507     } else {
508       // FP split into integer parts (soft fp)
509       assert(ValueVT.isFloatingPoint() && PartVT.isInteger() &&
510              !PartVT.isVector() && "Unexpected split");
511       MVT IntVT = MVT::getIntegerVT(ValueVT.getSizeInBits());
512       Val = getCopyFromParts(DAG, dl, Parts, NumParts, PartVT, IntVT);
513     }
514   }
515
516   // There is now one part, held in Val.  Correct it to match ValueVT.
517   PartVT = Val.getValueType();
518
519   if (PartVT == ValueVT)
520     return Val;
521
522   if (PartVT.isVector()) {
523     assert(ValueVT.isVector() && "Unknown vector conversion!");
524     return DAG.getNode(ISD::BIT_CONVERT, dl, ValueVT, Val);
525   }
526
527   if (ValueVT.isVector()) {
528     assert(ValueVT.getVectorElementType() == PartVT &&
529            ValueVT.getVectorNumElements() == 1 &&
530            "Only trivial scalar-to-vector conversions should get here!");
531     return DAG.getNode(ISD::BUILD_VECTOR, dl, ValueVT, Val);
532   }
533
534   if (PartVT.isInteger() &&
535       ValueVT.isInteger()) {
536     if (ValueVT.bitsLT(PartVT)) {
537       // For a truncate, see if we have any information to
538       // indicate whether the truncated bits will always be
539       // zero or sign-extension.
540       if (AssertOp != ISD::DELETED_NODE)
541         Val = DAG.getNode(AssertOp, dl, PartVT, Val,
542                           DAG.getValueType(ValueVT));
543       return DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
544     } else {
545       return DAG.getNode(ISD::ANY_EXTEND, dl, ValueVT, Val);
546     }
547   }
548
549   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
550     if (ValueVT.bitsLT(Val.getValueType()))
551       // FP_ROUND's are always exact here.
552       return DAG.getNode(ISD::FP_ROUND, dl, ValueVT, Val,
553                          DAG.getIntPtrConstant(1));
554     return DAG.getNode(ISD::FP_EXTEND, dl, ValueVT, Val);
555   }
556
557   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
558     return DAG.getNode(ISD::BIT_CONVERT, dl, ValueVT, Val);
559
560   llvm_unreachable("Unknown mismatch!");
561   return SDValue();
562 }
563
564 /// getCopyToParts - Create a series of nodes that contain the specified value
565 /// split into legal parts.  If the parts contain more bits than Val, then, for
566 /// integers, ExtendKind can be used to specify how to generate the extra bits.
567 static void getCopyToParts(SelectionDAG &DAG, DebugLoc dl, SDValue Val,
568                            SDValue *Parts, unsigned NumParts, MVT PartVT,
569                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
570   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
571   MVT PtrVT = TLI.getPointerTy();
572   MVT ValueVT = Val.getValueType();
573   unsigned PartBits = PartVT.getSizeInBits();
574   unsigned OrigNumParts = NumParts;
575   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
576
577   if (!NumParts)
578     return;
579
580   if (!ValueVT.isVector()) {
581     if (PartVT == ValueVT) {
582       assert(NumParts == 1 && "No-op copy with multiple parts!");
583       Parts[0] = Val;
584       return;
585     }
586
587     if (NumParts * PartBits > ValueVT.getSizeInBits()) {
588       // If the parts cover more bits than the value has, promote the value.
589       if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
590         assert(NumParts == 1 && "Do not know what to promote to!");
591         Val = DAG.getNode(ISD::FP_EXTEND, dl, PartVT, Val);
592       } else if (PartVT.isInteger() && ValueVT.isInteger()) {
593         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
594         Val = DAG.getNode(ExtendKind, dl, ValueVT, Val);
595       } else {
596         llvm_unreachable("Unknown mismatch!");
597       }
598     } else if (PartBits == ValueVT.getSizeInBits()) {
599       // Different types of the same size.
600       assert(NumParts == 1 && PartVT != ValueVT);
601       Val = DAG.getNode(ISD::BIT_CONVERT, dl, PartVT, Val);
602     } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
603       // If the parts cover less bits than value has, truncate the value.
604       if (PartVT.isInteger() && ValueVT.isInteger()) {
605         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
606         Val = DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
607       } else {
608         llvm_unreachable("Unknown mismatch!");
609       }
610     }
611
612     // The value may have changed - recompute ValueVT.
613     ValueVT = Val.getValueType();
614     assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
615            "Failed to tile the value with PartVT!");
616
617     if (NumParts == 1) {
618       assert(PartVT == ValueVT && "Type conversion failed!");
619       Parts[0] = Val;
620       return;
621     }
622
623     // Expand the value into multiple parts.
624     if (NumParts & (NumParts - 1)) {
625       // The number of parts is not a power of 2.  Split off and copy the tail.
626       assert(PartVT.isInteger() && ValueVT.isInteger() &&
627              "Do not know what to expand to!");
628       unsigned RoundParts = 1 << Log2_32(NumParts);
629       unsigned RoundBits = RoundParts * PartBits;
630       unsigned OddParts = NumParts - RoundParts;
631       SDValue OddVal = DAG.getNode(ISD::SRL, dl, ValueVT, Val,
632                                    DAG.getConstant(RoundBits,
633                                                    TLI.getPointerTy()));
634       getCopyToParts(DAG, dl, OddVal, Parts + RoundParts, OddParts, PartVT);
635       if (TLI.isBigEndian())
636         // The odd parts were reversed by getCopyToParts - unreverse them.
637         std::reverse(Parts + RoundParts, Parts + NumParts);
638       NumParts = RoundParts;
639       ValueVT = MVT::getIntegerVT(NumParts * PartBits);
640       Val = DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
641     }
642
643     // The number of parts is a power of 2.  Repeatedly bisect the value using
644     // EXTRACT_ELEMENT.
645     Parts[0] = DAG.getNode(ISD::BIT_CONVERT, dl,
646                            MVT::getIntegerVT(ValueVT.getSizeInBits()),
647                            Val);
648     for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
649       for (unsigned i = 0; i < NumParts; i += StepSize) {
650         unsigned ThisBits = StepSize * PartBits / 2;
651         MVT ThisVT = MVT::getIntegerVT (ThisBits);
652         SDValue &Part0 = Parts[i];
653         SDValue &Part1 = Parts[i+StepSize/2];
654
655         Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
656                             ThisVT, Part0,
657                             DAG.getConstant(1, PtrVT));
658         Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
659                             ThisVT, Part0,
660                             DAG.getConstant(0, PtrVT));
661
662         if (ThisBits == PartBits && ThisVT != PartVT) {
663           Part0 = DAG.getNode(ISD::BIT_CONVERT, dl,
664                                                 PartVT, Part0);
665           Part1 = DAG.getNode(ISD::BIT_CONVERT, dl,
666                                                 PartVT, Part1);
667         }
668       }
669     }
670
671     if (TLI.isBigEndian())
672       std::reverse(Parts, Parts + OrigNumParts);
673
674     return;
675   }
676
677   // Vector ValueVT.
678   if (NumParts == 1) {
679     if (PartVT != ValueVT) {
680       if (PartVT.isVector()) {
681         Val = DAG.getNode(ISD::BIT_CONVERT, dl, PartVT, Val);
682       } else {
683         assert(ValueVT.getVectorElementType() == PartVT &&
684                ValueVT.getVectorNumElements() == 1 &&
685                "Only trivial vector-to-scalar conversions should get here!");
686         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
687                           PartVT, Val,
688                           DAG.getConstant(0, PtrVT));
689       }
690     }
691
692     Parts[0] = Val;
693     return;
694   }
695
696   // Handle a multi-element vector.
697   MVT IntermediateVT, RegisterVT;
698   unsigned NumIntermediates;
699   unsigned NumRegs = TLI
700       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
701                               RegisterVT);
702   unsigned NumElements = ValueVT.getVectorNumElements();
703
704   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
705   NumParts = NumRegs; // Silence a compiler warning.
706   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
707
708   // Split the vector into intermediate operands.
709   SmallVector<SDValue, 8> Ops(NumIntermediates);
710   for (unsigned i = 0; i != NumIntermediates; ++i)
711     if (IntermediateVT.isVector())
712       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl,
713                            IntermediateVT, Val,
714                            DAG.getConstant(i * (NumElements / NumIntermediates),
715                                            PtrVT));
716     else
717       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
718                            IntermediateVT, Val,
719                            DAG.getConstant(i, PtrVT));
720
721   // Split the intermediate operands into legal parts.
722   if (NumParts == NumIntermediates) {
723     // If the register was not expanded, promote or copy the value,
724     // as appropriate.
725     for (unsigned i = 0; i != NumParts; ++i)
726       getCopyToParts(DAG, dl, Ops[i], &Parts[i], 1, PartVT);
727   } else if (NumParts > 0) {
728     // If the intermediate type was expanded, split each the value into
729     // legal parts.
730     assert(NumParts % NumIntermediates == 0 &&
731            "Must expand into a divisible number of parts!");
732     unsigned Factor = NumParts / NumIntermediates;
733     for (unsigned i = 0; i != NumIntermediates; ++i)
734       getCopyToParts(DAG, dl, Ops[i], &Parts[i * Factor], Factor, PartVT);
735   }
736 }
737
738
739 void SelectionDAGLowering::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
740   AA = &aa;
741   GFI = gfi;
742   TD = DAG.getTarget().getTargetData();
743 }
744
745 /// clear - Clear out the curret SelectionDAG and the associated
746 /// state and prepare this SelectionDAGLowering object to be used
747 /// for a new block. This doesn't clear out information about
748 /// additional blocks that are needed to complete switch lowering
749 /// or PHI node updating; that information is cleared out as it is
750 /// consumed.
751 void SelectionDAGLowering::clear() {
752   NodeMap.clear();
753   PendingLoads.clear();
754   PendingExports.clear();
755   DAG.clear();
756   CurDebugLoc = DebugLoc::getUnknownLoc();
757   HasTailCall = false;
758 }
759
760 /// getRoot - Return the current virtual root of the Selection DAG,
761 /// flushing any PendingLoad items. This must be done before emitting
762 /// a store or any other node that may need to be ordered after any
763 /// prior load instructions.
764 ///
765 SDValue SelectionDAGLowering::getRoot() {
766   if (PendingLoads.empty())
767     return DAG.getRoot();
768
769   if (PendingLoads.size() == 1) {
770     SDValue Root = PendingLoads[0];
771     DAG.setRoot(Root);
772     PendingLoads.clear();
773     return Root;
774   }
775
776   // Otherwise, we have to make a token factor node.
777   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
778                                &PendingLoads[0], PendingLoads.size());
779   PendingLoads.clear();
780   DAG.setRoot(Root);
781   return Root;
782 }
783
784 /// getControlRoot - Similar to getRoot, but instead of flushing all the
785 /// PendingLoad items, flush all the PendingExports items. It is necessary
786 /// to do this before emitting a terminator instruction.
787 ///
788 SDValue SelectionDAGLowering::getControlRoot() {
789   SDValue Root = DAG.getRoot();
790
791   if (PendingExports.empty())
792     return Root;
793
794   // Turn all of the CopyToReg chains into one factored node.
795   if (Root.getOpcode() != ISD::EntryToken) {
796     unsigned i = 0, e = PendingExports.size();
797     for (; i != e; ++i) {
798       assert(PendingExports[i].getNode()->getNumOperands() > 1);
799       if (PendingExports[i].getNode()->getOperand(0) == Root)
800         break;  // Don't add the root if we already indirectly depend on it.
801     }
802
803     if (i == e)
804       PendingExports.push_back(Root);
805   }
806
807   Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
808                      &PendingExports[0],
809                      PendingExports.size());
810   PendingExports.clear();
811   DAG.setRoot(Root);
812   return Root;
813 }
814
815 void SelectionDAGLowering::visit(Instruction &I) {
816   visit(I.getOpcode(), I);
817 }
818
819 void SelectionDAGLowering::visit(unsigned Opcode, User &I) {
820   // Note: this doesn't use InstVisitor, because it has to work with
821   // ConstantExpr's in addition to instructions.
822   switch (Opcode) {
823   default: llvm_unreachable("Unknown instruction type encountered!");
824     // Build the switch statement using the Instruction.def file.
825 #define HANDLE_INST(NUM, OPCODE, CLASS) \
826   case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
827 #include "llvm/Instruction.def"
828   }
829 }
830
831 SDValue SelectionDAGLowering::getValue(const Value *V) {
832   SDValue &N = NodeMap[V];
833   if (N.getNode()) return N;
834
835   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
836     MVT VT = TLI.getValueType(V->getType(), true);
837
838     if (ConstantInt *CI = dyn_cast<ConstantInt>(C))
839       return N = DAG.getConstant(*CI, VT);
840
841     if (GlobalValue *GV = dyn_cast<GlobalValue>(C))
842       return N = DAG.getGlobalAddress(GV, VT);
843
844     if (isa<ConstantPointerNull>(C))
845       return N = DAG.getConstant(0, TLI.getPointerTy());
846
847     if (ConstantFP *CFP = dyn_cast<ConstantFP>(C))
848       return N = DAG.getConstantFP(*CFP, VT);
849
850     if (isa<UndefValue>(C) && !V->getType()->isAggregateType())
851       return N = DAG.getUNDEF(VT);
852
853     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
854       visit(CE->getOpcode(), *CE);
855       SDValue N1 = NodeMap[V];
856       assert(N1.getNode() && "visit didn't populate the ValueMap!");
857       return N1;
858     }
859
860     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
861       SmallVector<SDValue, 4> Constants;
862       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
863            OI != OE; ++OI) {
864         SDNode *Val = getValue(*OI).getNode();
865         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
866           Constants.push_back(SDValue(Val, i));
867       }
868       return DAG.getMergeValues(&Constants[0], Constants.size(),
869                                 getCurDebugLoc());
870     }
871
872     if (isa<StructType>(C->getType()) || isa<ArrayType>(C->getType())) {
873       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
874              "Unknown struct or array constant!");
875
876       SmallVector<MVT, 4> ValueVTs;
877       ComputeValueVTs(TLI, C->getType(), ValueVTs);
878       unsigned NumElts = ValueVTs.size();
879       if (NumElts == 0)
880         return SDValue(); // empty struct
881       SmallVector<SDValue, 4> Constants(NumElts);
882       for (unsigned i = 0; i != NumElts; ++i) {
883         MVT EltVT = ValueVTs[i];
884         if (isa<UndefValue>(C))
885           Constants[i] = DAG.getUNDEF(EltVT);
886         else if (EltVT.isFloatingPoint())
887           Constants[i] = DAG.getConstantFP(0, EltVT);
888         else
889           Constants[i] = DAG.getConstant(0, EltVT);
890       }
891       return DAG.getMergeValues(&Constants[0], NumElts, getCurDebugLoc());
892     }
893
894     const VectorType *VecTy = cast<VectorType>(V->getType());
895     unsigned NumElements = VecTy->getNumElements();
896
897     // Now that we know the number and type of the elements, get that number of
898     // elements into the Ops array based on what kind of constant it is.
899     SmallVector<SDValue, 16> Ops;
900     if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
901       for (unsigned i = 0; i != NumElements; ++i)
902         Ops.push_back(getValue(CP->getOperand(i)));
903     } else {
904       assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
905       MVT EltVT = TLI.getValueType(VecTy->getElementType());
906
907       SDValue Op;
908       if (EltVT.isFloatingPoint())
909         Op = DAG.getConstantFP(0, EltVT);
910       else
911         Op = DAG.getConstant(0, EltVT);
912       Ops.assign(NumElements, Op);
913     }
914
915     // Create a BUILD_VECTOR node.
916     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
917                                     VT, &Ops[0], Ops.size());
918   }
919
920   // If this is a static alloca, generate it as the frameindex instead of
921   // computation.
922   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
923     DenseMap<const AllocaInst*, int>::iterator SI =
924       FuncInfo.StaticAllocaMap.find(AI);
925     if (SI != FuncInfo.StaticAllocaMap.end())
926       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
927   }
928
929   unsigned InReg = FuncInfo.ValueMap[V];
930   assert(InReg && "Value not in map!");
931
932   RegsForValue RFV(TLI, InReg, V->getType());
933   SDValue Chain = DAG.getEntryNode();
934   return RFV.getCopyFromRegs(DAG, getCurDebugLoc(), Chain, NULL);
935 }
936
937
938 void SelectionDAGLowering::visitRet(ReturnInst &I) {
939   SDValue Chain = getControlRoot();
940   SmallVector<ISD::OutputArg, 8> Outs;
941   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
942     SmallVector<MVT, 4> ValueVTs;
943     ComputeValueVTs(TLI, I.getOperand(i)->getType(), ValueVTs);
944     unsigned NumValues = ValueVTs.size();
945     if (NumValues == 0) continue;
946
947     SDValue RetOp = getValue(I.getOperand(i));
948     for (unsigned j = 0, f = NumValues; j != f; ++j) {
949       MVT VT = ValueVTs[j];
950
951       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
952
953       const Function *F = I.getParent()->getParent();
954       if (F->paramHasAttr(0, Attribute::SExt))
955         ExtendKind = ISD::SIGN_EXTEND;
956       else if (F->paramHasAttr(0, Attribute::ZExt))
957         ExtendKind = ISD::ZERO_EXTEND;
958
959       // FIXME: C calling convention requires the return type to be promoted to
960       // at least 32-bit. But this is not necessary for non-C calling
961       // conventions. The frontend should mark functions whose return values
962       // require promoting with signext or zeroext attributes.
963       if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger()) {
964         MVT MinVT = TLI.getRegisterType(MVT::i32);
965         if (VT.bitsLT(MinVT))
966           VT = MinVT;
967       }
968
969       unsigned NumParts = TLI.getNumRegisters(VT);
970       MVT PartVT = TLI.getRegisterType(VT);
971       SmallVector<SDValue, 4> Parts(NumParts);
972       getCopyToParts(DAG, getCurDebugLoc(),
973                      SDValue(RetOp.getNode(), RetOp.getResNo() + j),
974                      &Parts[0], NumParts, PartVT, ExtendKind);
975
976       // 'inreg' on function refers to return value
977       ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
978       if (F->paramHasAttr(0, Attribute::InReg))
979         Flags.setInReg();
980
981       // Propagate extension type if any
982       if (F->paramHasAttr(0, Attribute::SExt))
983         Flags.setSExt();
984       else if (F->paramHasAttr(0, Attribute::ZExt))
985         Flags.setZExt();
986
987       for (unsigned i = 0; i < NumParts; ++i)
988         Outs.push_back(ISD::OutputArg(Flags, Parts[i], /*isfixed=*/true));
989     }
990   }
991
992   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
993   unsigned CallConv = DAG.getMachineFunction().getFunction()->getCallingConv();
994   Chain = TLI.LowerReturn(Chain, CallConv, isVarArg,
995                           Outs, getCurDebugLoc(), DAG);
996
997   // Verify that the target's LowerReturn behaved as expected.
998   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
999          "LowerReturn didn't return a valid chain!");
1000
1001   // Update the DAG with the new chain value resulting from return lowering.
1002   DAG.setRoot(Chain);
1003 }
1004
1005 /// CopyToExportRegsIfNeeded - If the given value has virtual registers
1006 /// created for it, emit nodes to copy the value into the virtual
1007 /// registers.
1008 void SelectionDAGLowering::CopyToExportRegsIfNeeded(Value *V) {
1009   if (!V->use_empty()) {
1010     DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
1011     if (VMI != FuncInfo.ValueMap.end())
1012       CopyValueToVirtualRegister(V, VMI->second);
1013   }
1014 }
1015
1016 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1017 /// the current basic block, add it to ValueMap now so that we'll get a
1018 /// CopyTo/FromReg.
1019 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
1020   // No need to export constants.
1021   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1022
1023   // Already exported?
1024   if (FuncInfo.isExportedInst(V)) return;
1025
1026   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1027   CopyValueToVirtualRegister(V, Reg);
1028 }
1029
1030 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
1031                                                     const BasicBlock *FromBB) {
1032   // The operands of the setcc have to be in this block.  We don't know
1033   // how to export them from some other block.
1034   if (Instruction *VI = dyn_cast<Instruction>(V)) {
1035     // Can export from current BB.
1036     if (VI->getParent() == FromBB)
1037       return true;
1038
1039     // Is already exported, noop.
1040     return FuncInfo.isExportedInst(V);
1041   }
1042
1043   // If this is an argument, we can export it if the BB is the entry block or
1044   // if it is already exported.
1045   if (isa<Argument>(V)) {
1046     if (FromBB == &FromBB->getParent()->getEntryBlock())
1047       return true;
1048
1049     // Otherwise, can only export this if it is already exported.
1050     return FuncInfo.isExportedInst(V);
1051   }
1052
1053   // Otherwise, constants can always be exported.
1054   return true;
1055 }
1056
1057 static bool InBlock(const Value *V, const BasicBlock *BB) {
1058   if (const Instruction *I = dyn_cast<Instruction>(V))
1059     return I->getParent() == BB;
1060   return true;
1061 }
1062
1063 /// getFCmpCondCode - Return the ISD condition code corresponding to
1064 /// the given LLVM IR floating-point condition code.  This includes
1065 /// consideration of global floating-point math flags.
1066 ///
1067 static ISD::CondCode getFCmpCondCode(FCmpInst::Predicate Pred) {
1068   ISD::CondCode FPC, FOC;
1069   switch (Pred) {
1070   case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1071   case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1072   case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1073   case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1074   case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1075   case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1076   case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1077   case FCmpInst::FCMP_ORD:   FOC = FPC = ISD::SETO;   break;
1078   case FCmpInst::FCMP_UNO:   FOC = FPC = ISD::SETUO;  break;
1079   case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1080   case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1081   case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1082   case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1083   case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1084   case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1085   case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1086   default:
1087     llvm_unreachable("Invalid FCmp predicate opcode!");
1088     FOC = FPC = ISD::SETFALSE;
1089     break;
1090   }
1091   if (FiniteOnlyFPMath())
1092     return FOC;
1093   else
1094     return FPC;
1095 }
1096
1097 /// getICmpCondCode - Return the ISD condition code corresponding to
1098 /// the given LLVM IR integer condition code.
1099 ///
1100 static ISD::CondCode getICmpCondCode(ICmpInst::Predicate Pred) {
1101   switch (Pred) {
1102   case ICmpInst::ICMP_EQ:  return ISD::SETEQ;
1103   case ICmpInst::ICMP_NE:  return ISD::SETNE;
1104   case ICmpInst::ICMP_SLE: return ISD::SETLE;
1105   case ICmpInst::ICMP_ULE: return ISD::SETULE;
1106   case ICmpInst::ICMP_SGE: return ISD::SETGE;
1107   case ICmpInst::ICMP_UGE: return ISD::SETUGE;
1108   case ICmpInst::ICMP_SLT: return ISD::SETLT;
1109   case ICmpInst::ICMP_ULT: return ISD::SETULT;
1110   case ICmpInst::ICMP_SGT: return ISD::SETGT;
1111   case ICmpInst::ICMP_UGT: return ISD::SETUGT;
1112   default:
1113     llvm_unreachable("Invalid ICmp predicate opcode!");
1114     return ISD::SETNE;
1115   }
1116 }
1117
1118 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1119 /// This function emits a branch and is used at the leaves of an OR or an
1120 /// AND operator tree.
1121 ///
1122 void
1123 SelectionDAGLowering::EmitBranchForMergedCondition(Value *Cond,
1124                                                    MachineBasicBlock *TBB,
1125                                                    MachineBasicBlock *FBB,
1126                                                    MachineBasicBlock *CurBB) {
1127   const BasicBlock *BB = CurBB->getBasicBlock();
1128
1129   // If the leaf of the tree is a comparison, merge the condition into
1130   // the caseblock.
1131   if (CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1132     // The operands of the cmp have to be in this block.  We don't know
1133     // how to export them from some other block.  If this is the first block
1134     // of the sequence, no exporting is needed.
1135     if (CurBB == CurMBB ||
1136         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1137          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1138       ISD::CondCode Condition;
1139       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1140         Condition = getICmpCondCode(IC->getPredicate());
1141       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1142         Condition = getFCmpCondCode(FC->getPredicate());
1143       } else {
1144         Condition = ISD::SETEQ; // silence warning.
1145         llvm_unreachable("Unknown compare instruction");
1146       }
1147
1148       CaseBlock CB(Condition, BOp->getOperand(0),
1149                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1150       SwitchCases.push_back(CB);
1151       return;
1152     }
1153   }
1154
1155   // Create a CaseBlock record representing this branch.
1156   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(*DAG.getContext()),
1157                NULL, TBB, FBB, CurBB);
1158   SwitchCases.push_back(CB);
1159 }
1160
1161 /// FindMergedConditions - If Cond is an expression like
1162 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
1163                                                 MachineBasicBlock *TBB,
1164                                                 MachineBasicBlock *FBB,
1165                                                 MachineBasicBlock *CurBB,
1166                                                 unsigned Opc) {
1167   // If this node is not part of the or/and tree, emit it as a branch.
1168   Instruction *BOp = dyn_cast<Instruction>(Cond);
1169   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1170       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1171       BOp->getParent() != CurBB->getBasicBlock() ||
1172       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1173       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1174     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB);
1175     return;
1176   }
1177
1178   //  Create TmpBB after CurBB.
1179   MachineFunction::iterator BBI = CurBB;
1180   MachineFunction &MF = DAG.getMachineFunction();
1181   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1182   CurBB->getParent()->insert(++BBI, TmpBB);
1183
1184   if (Opc == Instruction::Or) {
1185     // Codegen X | Y as:
1186     //   jmp_if_X TBB
1187     //   jmp TmpBB
1188     // TmpBB:
1189     //   jmp_if_Y TBB
1190     //   jmp FBB
1191     //
1192
1193     // Emit the LHS condition.
1194     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
1195
1196     // Emit the RHS condition into TmpBB.
1197     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1198   } else {
1199     assert(Opc == Instruction::And && "Unknown merge op!");
1200     // Codegen X & Y as:
1201     //   jmp_if_X TmpBB
1202     //   jmp FBB
1203     // TmpBB:
1204     //   jmp_if_Y TBB
1205     //   jmp FBB
1206     //
1207     //  This requires creation of TmpBB after CurBB.
1208
1209     // Emit the LHS condition.
1210     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1211
1212     // Emit the RHS condition into TmpBB.
1213     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1214   }
1215 }
1216
1217 /// If the set of cases should be emitted as a series of branches, return true.
1218 /// If we should emit this as a bunch of and/or'd together conditions, return
1219 /// false.
1220 bool
1221 SelectionDAGLowering::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1222   if (Cases.size() != 2) return true;
1223
1224   // If this is two comparisons of the same values or'd or and'd together, they
1225   // will get folded into a single comparison, so don't emit two blocks.
1226   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1227        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1228       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1229        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1230     return false;
1231   }
1232
1233   return true;
1234 }
1235
1236 void SelectionDAGLowering::visitBr(BranchInst &I) {
1237   // Update machine-CFG edges.
1238   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1239
1240   // Figure out which block is immediately after the current one.
1241   MachineBasicBlock *NextBlock = 0;
1242   MachineFunction::iterator BBI = CurMBB;
1243   if (++BBI != CurMBB->getParent()->end())
1244     NextBlock = BBI;
1245
1246   if (I.isUnconditional()) {
1247     // Update machine-CFG edges.
1248     CurMBB->addSuccessor(Succ0MBB);
1249
1250     // If this is not a fall-through branch, emit the branch.
1251     if (Succ0MBB != NextBlock)
1252       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1253                               MVT::Other, getControlRoot(),
1254                               DAG.getBasicBlock(Succ0MBB)));
1255     return;
1256   }
1257
1258   // If this condition is one of the special cases we handle, do special stuff
1259   // now.
1260   Value *CondVal = I.getCondition();
1261   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1262
1263   // If this is a series of conditions that are or'd or and'd together, emit
1264   // this as a sequence of branches instead of setcc's with and/or operations.
1265   // For example, instead of something like:
1266   //     cmp A, B
1267   //     C = seteq
1268   //     cmp D, E
1269   //     F = setle
1270   //     or C, F
1271   //     jnz foo
1272   // Emit:
1273   //     cmp A, B
1274   //     je foo
1275   //     cmp D, E
1276   //     jle foo
1277   //
1278   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1279     if (BOp->hasOneUse() &&
1280         (BOp->getOpcode() == Instruction::And ||
1281          BOp->getOpcode() == Instruction::Or)) {
1282       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1283       // If the compares in later blocks need to use values not currently
1284       // exported from this block, export them now.  This block should always
1285       // be the first entry.
1286       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1287
1288       // Allow some cases to be rejected.
1289       if (ShouldEmitAsBranches(SwitchCases)) {
1290         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1291           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1292           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1293         }
1294
1295         // Emit the branch for this block.
1296         visitSwitchCase(SwitchCases[0]);
1297         SwitchCases.erase(SwitchCases.begin());
1298         return;
1299       }
1300
1301       // Okay, we decided not to do this, remove any inserted MBB's and clear
1302       // SwitchCases.
1303       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1304         CurMBB->getParent()->erase(SwitchCases[i].ThisBB);
1305
1306       SwitchCases.clear();
1307     }
1308   }
1309
1310   // Create a CaseBlock record representing this branch.
1311   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(*DAG.getContext()),
1312                NULL, Succ0MBB, Succ1MBB, CurMBB);
1313   // Use visitSwitchCase to actually insert the fast branch sequence for this
1314   // cond branch.
1315   visitSwitchCase(CB);
1316 }
1317
1318 /// visitSwitchCase - Emits the necessary code to represent a single node in
1319 /// the binary search tree resulting from lowering a switch instruction.
1320 void SelectionDAGLowering::visitSwitchCase(CaseBlock &CB) {
1321   SDValue Cond;
1322   SDValue CondLHS = getValue(CB.CmpLHS);
1323   DebugLoc dl = getCurDebugLoc();
1324
1325   // Build the setcc now.
1326   if (CB.CmpMHS == NULL) {
1327     // Fold "(X == true)" to X and "(X == false)" to !X to
1328     // handle common cases produced by branch lowering.
1329     if (CB.CmpRHS == ConstantInt::getTrue(*DAG.getContext()) &&
1330         CB.CC == ISD::SETEQ)
1331       Cond = CondLHS;
1332     else if (CB.CmpRHS == ConstantInt::getFalse(*DAG.getContext()) &&
1333              CB.CC == ISD::SETEQ) {
1334       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1335       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1336     } else
1337       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1338   } else {
1339     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1340
1341     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1342     const APInt& High  = cast<ConstantInt>(CB.CmpRHS)->getValue();
1343
1344     SDValue CmpOp = getValue(CB.CmpMHS);
1345     MVT VT = CmpOp.getValueType();
1346
1347     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1348       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, VT),
1349                           ISD::SETLE);
1350     } else {
1351       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1352                                 VT, CmpOp, DAG.getConstant(Low, VT));
1353       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1354                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1355     }
1356   }
1357
1358   // Update successor info
1359   CurMBB->addSuccessor(CB.TrueBB);
1360   CurMBB->addSuccessor(CB.FalseBB);
1361
1362   // Set NextBlock to be the MBB immediately after the current one, if any.
1363   // This is used to avoid emitting unnecessary branches to the next block.
1364   MachineBasicBlock *NextBlock = 0;
1365   MachineFunction::iterator BBI = CurMBB;
1366   if (++BBI != CurMBB->getParent()->end())
1367     NextBlock = BBI;
1368
1369   // If the lhs block is the next block, invert the condition so that we can
1370   // fall through to the lhs instead of the rhs block.
1371   if (CB.TrueBB == NextBlock) {
1372     std::swap(CB.TrueBB, CB.FalseBB);
1373     SDValue True = DAG.getConstant(1, Cond.getValueType());
1374     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1375   }
1376   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1377                                MVT::Other, getControlRoot(), Cond,
1378                                DAG.getBasicBlock(CB.TrueBB));
1379
1380   // If the branch was constant folded, fix up the CFG.
1381   if (BrCond.getOpcode() == ISD::BR) {
1382     CurMBB->removeSuccessor(CB.FalseBB);
1383     DAG.setRoot(BrCond);
1384   } else {
1385     // Otherwise, go ahead and insert the false branch.
1386     if (BrCond == getControlRoot())
1387       CurMBB->removeSuccessor(CB.TrueBB);
1388
1389     if (CB.FalseBB == NextBlock)
1390       DAG.setRoot(BrCond);
1391     else
1392       DAG.setRoot(DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1393                               DAG.getBasicBlock(CB.FalseBB)));
1394   }
1395 }
1396
1397 /// visitJumpTable - Emit JumpTable node in the current MBB
1398 void SelectionDAGLowering::visitJumpTable(JumpTable &JT) {
1399   // Emit the code for the jump table
1400   assert(JT.Reg != -1U && "Should lower JT Header first!");
1401   MVT PTy = TLI.getPointerTy();
1402   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1403                                      JT.Reg, PTy);
1404   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1405   DAG.setRoot(DAG.getNode(ISD::BR_JT, getCurDebugLoc(),
1406                           MVT::Other, Index.getValue(1),
1407                           Table, Index));
1408 }
1409
1410 /// visitJumpTableHeader - This function emits necessary code to produce index
1411 /// in the JumpTable from switch case.
1412 void SelectionDAGLowering::visitJumpTableHeader(JumpTable &JT,
1413                                                 JumpTableHeader &JTH) {
1414   // Subtract the lowest switch case value from the value being switched on and
1415   // conditional branch to default mbb if the result is greater than the
1416   // difference between smallest and largest cases.
1417   SDValue SwitchOp = getValue(JTH.SValue);
1418   MVT VT = SwitchOp.getValueType();
1419   SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1420                             DAG.getConstant(JTH.First, VT));
1421
1422   // The SDNode we just created, which holds the value being switched on minus
1423   // the the smallest case value, needs to be copied to a virtual register so it
1424   // can be used as an index into the jump table in a subsequent basic block.
1425   // This value may be smaller or larger than the target's pointer type, and
1426   // therefore require extension or truncating.
1427   if (VT.bitsGT(TLI.getPointerTy()))
1428     SwitchOp = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
1429                            TLI.getPointerTy(), SUB);
1430   else
1431     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
1432                            TLI.getPointerTy(), SUB);
1433
1434   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1435   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1436                                     JumpTableReg, SwitchOp);
1437   JT.Reg = JumpTableReg;
1438
1439   // Emit the range check for the jump table, and branch to the default block
1440   // for the switch statement if the value being switched on exceeds the largest
1441   // case in the switch.
1442   SDValue CMP = DAG.getSetCC(getCurDebugLoc(),
1443                              TLI.getSetCCResultType(SUB.getValueType()), SUB,
1444                              DAG.getConstant(JTH.Last-JTH.First,VT),
1445                              ISD::SETUGT);
1446
1447   // Set NextBlock to be the MBB immediately after the current one, if any.
1448   // This is used to avoid emitting unnecessary branches to the next block.
1449   MachineBasicBlock *NextBlock = 0;
1450   MachineFunction::iterator BBI = CurMBB;
1451   if (++BBI != CurMBB->getParent()->end())
1452     NextBlock = BBI;
1453
1454   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1455                                MVT::Other, CopyTo, CMP,
1456                                DAG.getBasicBlock(JT.Default));
1457
1458   if (JT.MBB == NextBlock)
1459     DAG.setRoot(BrCond);
1460   else
1461     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1462                             DAG.getBasicBlock(JT.MBB)));
1463 }
1464
1465 /// visitBitTestHeader - This function emits necessary code to produce value
1466 /// suitable for "bit tests"
1467 void SelectionDAGLowering::visitBitTestHeader(BitTestBlock &B) {
1468   // Subtract the minimum value
1469   SDValue SwitchOp = getValue(B.SValue);
1470   MVT VT = SwitchOp.getValueType();
1471   SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1472                             DAG.getConstant(B.First, VT));
1473
1474   // Check range
1475   SDValue RangeCmp = DAG.getSetCC(getCurDebugLoc(),
1476                                   TLI.getSetCCResultType(SUB.getValueType()),
1477                                   SUB, DAG.getConstant(B.Range, VT),
1478                                   ISD::SETUGT);
1479
1480   SDValue ShiftOp;
1481   if (VT.bitsGT(TLI.getPointerTy()))
1482     ShiftOp = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
1483                           TLI.getPointerTy(), SUB);
1484   else
1485     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
1486                           TLI.getPointerTy(), SUB);
1487
1488   B.Reg = FuncInfo.MakeReg(TLI.getPointerTy());
1489   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1490                                     B.Reg, ShiftOp);
1491
1492   // Set NextBlock to be the MBB immediately after the current one, if any.
1493   // This is used to avoid emitting unnecessary branches to the next block.
1494   MachineBasicBlock *NextBlock = 0;
1495   MachineFunction::iterator BBI = CurMBB;
1496   if (++BBI != CurMBB->getParent()->end())
1497     NextBlock = BBI;
1498
1499   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1500
1501   CurMBB->addSuccessor(B.Default);
1502   CurMBB->addSuccessor(MBB);
1503
1504   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1505                                 MVT::Other, CopyTo, RangeCmp,
1506                                 DAG.getBasicBlock(B.Default));
1507
1508   if (MBB == NextBlock)
1509     DAG.setRoot(BrRange);
1510   else
1511     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, CopyTo,
1512                             DAG.getBasicBlock(MBB)));
1513 }
1514
1515 /// visitBitTestCase - this function produces one "bit test"
1516 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1517                                             unsigned Reg,
1518                                             BitTestCase &B) {
1519   // Make desired shift
1520   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(), Reg,
1521                                        TLI.getPointerTy());
1522   SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurDebugLoc(),
1523                                   TLI.getPointerTy(),
1524                                   DAG.getConstant(1, TLI.getPointerTy()),
1525                                   ShiftOp);
1526
1527   // Emit bit tests and jumps
1528   SDValue AndOp = DAG.getNode(ISD::AND, getCurDebugLoc(),
1529                               TLI.getPointerTy(), SwitchVal,
1530                               DAG.getConstant(B.Mask, TLI.getPointerTy()));
1531   SDValue AndCmp = DAG.getSetCC(getCurDebugLoc(),
1532                                 TLI.getSetCCResultType(AndOp.getValueType()),
1533                                 AndOp, DAG.getConstant(0, TLI.getPointerTy()),
1534                                 ISD::SETNE);
1535
1536   CurMBB->addSuccessor(B.TargetBB);
1537   CurMBB->addSuccessor(NextMBB);
1538
1539   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1540                               MVT::Other, getControlRoot(),
1541                               AndCmp, DAG.getBasicBlock(B.TargetBB));
1542
1543   // Set NextBlock to be the MBB immediately after the current one, if any.
1544   // This is used to avoid emitting unnecessary branches to the next block.
1545   MachineBasicBlock *NextBlock = 0;
1546   MachineFunction::iterator BBI = CurMBB;
1547   if (++BBI != CurMBB->getParent()->end())
1548     NextBlock = BBI;
1549
1550   if (NextMBB == NextBlock)
1551     DAG.setRoot(BrAnd);
1552   else
1553     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrAnd,
1554                             DAG.getBasicBlock(NextMBB)));
1555 }
1556
1557 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1558   // Retrieve successors.
1559   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1560   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1561
1562   const Value *Callee(I.getCalledValue());
1563   if (isa<InlineAsm>(Callee))
1564     visitInlineAsm(&I);
1565   else
1566     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1567
1568   // If the value of the invoke is used outside of its defining block, make it
1569   // available as a virtual register.
1570   CopyToExportRegsIfNeeded(&I);
1571
1572   // Update successor info
1573   CurMBB->addSuccessor(Return);
1574   CurMBB->addSuccessor(LandingPad);
1575
1576   // Drop into normal successor.
1577   DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1578                           MVT::Other, getControlRoot(),
1579                           DAG.getBasicBlock(Return)));
1580 }
1581
1582 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1583 }
1584
1585 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1586 /// small case ranges).
1587 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1588                                                   CaseRecVector& WorkList,
1589                                                   Value* SV,
1590                                                   MachineBasicBlock* Default) {
1591   Case& BackCase  = *(CR.Range.second-1);
1592
1593   // Size is the number of Cases represented by this range.
1594   size_t Size = CR.Range.second - CR.Range.first;
1595   if (Size > 3)
1596     return false;
1597
1598   // Get the MachineFunction which holds the current MBB.  This is used when
1599   // inserting any additional MBBs necessary to represent the switch.
1600   MachineFunction *CurMF = CurMBB->getParent();
1601
1602   // Figure out which block is immediately after the current one.
1603   MachineBasicBlock *NextBlock = 0;
1604   MachineFunction::iterator BBI = CR.CaseBB;
1605
1606   if (++BBI != CurMBB->getParent()->end())
1607     NextBlock = BBI;
1608
1609   // TODO: If any two of the cases has the same destination, and if one value
1610   // is the same as the other, but has one bit unset that the other has set,
1611   // use bit manipulation to do two compares at once.  For example:
1612   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1613
1614   // Rearrange the case blocks so that the last one falls through if possible.
1615   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1616     // The last case block won't fall through into 'NextBlock' if we emit the
1617     // branches in this order.  See if rearranging a case value would help.
1618     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1619       if (I->BB == NextBlock) {
1620         std::swap(*I, BackCase);
1621         break;
1622       }
1623     }
1624   }
1625
1626   // Create a CaseBlock record representing a conditional branch to
1627   // the Case's target mbb if the value being switched on SV is equal
1628   // to C.
1629   MachineBasicBlock *CurBlock = CR.CaseBB;
1630   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1631     MachineBasicBlock *FallThrough;
1632     if (I != E-1) {
1633       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1634       CurMF->insert(BBI, FallThrough);
1635
1636       // Put SV in a virtual register to make it available from the new blocks.
1637       ExportFromCurrentBlock(SV);
1638     } else {
1639       // If the last case doesn't match, go to the default block.
1640       FallThrough = Default;
1641     }
1642
1643     Value *RHS, *LHS, *MHS;
1644     ISD::CondCode CC;
1645     if (I->High == I->Low) {
1646       // This is just small small case range :) containing exactly 1 case
1647       CC = ISD::SETEQ;
1648       LHS = SV; RHS = I->High; MHS = NULL;
1649     } else {
1650       CC = ISD::SETLE;
1651       LHS = I->Low; MHS = SV; RHS = I->High;
1652     }
1653     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1654
1655     // If emitting the first comparison, just call visitSwitchCase to emit the
1656     // code into the current block.  Otherwise, push the CaseBlock onto the
1657     // vector to be later processed by SDISel, and insert the node's MBB
1658     // before the next MBB.
1659     if (CurBlock == CurMBB)
1660       visitSwitchCase(CB);
1661     else
1662       SwitchCases.push_back(CB);
1663
1664     CurBlock = FallThrough;
1665   }
1666
1667   return true;
1668 }
1669
1670 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1671   return !DisableJumpTables &&
1672           (TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
1673            TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other));
1674 }
1675
1676 static APInt ComputeRange(const APInt &First, const APInt &Last) {
1677   APInt LastExt(Last), FirstExt(First);
1678   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
1679   LastExt.sext(BitWidth); FirstExt.sext(BitWidth);
1680   return (LastExt - FirstExt + 1ULL);
1681 }
1682
1683 /// handleJTSwitchCase - Emit jumptable for current switch case range
1684 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1685                                               CaseRecVector& WorkList,
1686                                               Value* SV,
1687                                               MachineBasicBlock* Default) {
1688   Case& FrontCase = *CR.Range.first;
1689   Case& BackCase  = *(CR.Range.second-1);
1690
1691   const APInt& First = cast<ConstantInt>(FrontCase.Low)->getValue();
1692   const APInt& Last  = cast<ConstantInt>(BackCase.High)->getValue();
1693
1694   size_t TSize = 0;
1695   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1696        I!=E; ++I)
1697     TSize += I->size();
1698
1699   if (!areJTsAllowed(TLI) || TSize <= 3)
1700     return false;
1701
1702   APInt Range = ComputeRange(First, Last);
1703   double Density = (double)TSize / Range.roundToDouble();
1704   if (Density < 0.4)
1705     return false;
1706
1707   DEBUG(errs() << "Lowering jump table\n"
1708                << "First entry: " << First << ". Last entry: " << Last << '\n'
1709                << "Range: " << Range
1710                << "Size: " << TSize << ". Density: " << Density << "\n\n");
1711
1712   // Get the MachineFunction which holds the current MBB.  This is used when
1713   // inserting any additional MBBs necessary to represent the switch.
1714   MachineFunction *CurMF = CurMBB->getParent();
1715
1716   // Figure out which block is immediately after the current one.
1717   MachineBasicBlock *NextBlock = 0;
1718   MachineFunction::iterator BBI = CR.CaseBB;
1719
1720   if (++BBI != CurMBB->getParent()->end())
1721     NextBlock = BBI;
1722
1723   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1724
1725   // Create a new basic block to hold the code for loading the address
1726   // of the jump table, and jumping to it.  Update successor information;
1727   // we will either branch to the default case for the switch, or the jump
1728   // table.
1729   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1730   CurMF->insert(BBI, JumpTableBB);
1731   CR.CaseBB->addSuccessor(Default);
1732   CR.CaseBB->addSuccessor(JumpTableBB);
1733
1734   // Build a vector of destination BBs, corresponding to each target
1735   // of the jump table. If the value of the jump table slot corresponds to
1736   // a case statement, push the case's BB onto the vector, otherwise, push
1737   // the default BB.
1738   std::vector<MachineBasicBlock*> DestBBs;
1739   APInt TEI = First;
1740   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1741     const APInt& Low = cast<ConstantInt>(I->Low)->getValue();
1742     const APInt& High = cast<ConstantInt>(I->High)->getValue();
1743
1744     if (Low.sle(TEI) && TEI.sle(High)) {
1745       DestBBs.push_back(I->BB);
1746       if (TEI==High)
1747         ++I;
1748     } else {
1749       DestBBs.push_back(Default);
1750     }
1751   }
1752
1753   // Update successor info. Add one edge to each unique successor.
1754   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
1755   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(),
1756          E = DestBBs.end(); I != E; ++I) {
1757     if (!SuccsHandled[(*I)->getNumber()]) {
1758       SuccsHandled[(*I)->getNumber()] = true;
1759       JumpTableBB->addSuccessor(*I);
1760     }
1761   }
1762
1763   // Create a jump table index for this jump table, or return an existing
1764   // one.
1765   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1766
1767   // Set the jump table information so that we can codegen it as a second
1768   // MachineBasicBlock
1769   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1770   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == CurMBB));
1771   if (CR.CaseBB == CurMBB)
1772     visitJumpTableHeader(JT, JTH);
1773
1774   JTCases.push_back(JumpTableBlock(JTH, JT));
1775
1776   return true;
1777 }
1778
1779 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1780 /// 2 subtrees.
1781 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1782                                                    CaseRecVector& WorkList,
1783                                                    Value* SV,
1784                                                    MachineBasicBlock* Default) {
1785   // Get the MachineFunction which holds the current MBB.  This is used when
1786   // inserting any additional MBBs necessary to represent the switch.
1787   MachineFunction *CurMF = CurMBB->getParent();
1788
1789   // Figure out which block is immediately after the current one.
1790   MachineBasicBlock *NextBlock = 0;
1791   MachineFunction::iterator BBI = CR.CaseBB;
1792
1793   if (++BBI != CurMBB->getParent()->end())
1794     NextBlock = BBI;
1795
1796   Case& FrontCase = *CR.Range.first;
1797   Case& BackCase  = *(CR.Range.second-1);
1798   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1799
1800   // Size is the number of Cases represented by this range.
1801   unsigned Size = CR.Range.second - CR.Range.first;
1802
1803   const APInt& First = cast<ConstantInt>(FrontCase.Low)->getValue();
1804   const APInt& Last  = cast<ConstantInt>(BackCase.High)->getValue();
1805   double FMetric = 0;
1806   CaseItr Pivot = CR.Range.first + Size/2;
1807
1808   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1809   // (heuristically) allow us to emit JumpTable's later.
1810   size_t TSize = 0;
1811   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1812        I!=E; ++I)
1813     TSize += I->size();
1814
1815   size_t LSize = FrontCase.size();
1816   size_t RSize = TSize-LSize;
1817   DEBUG(errs() << "Selecting best pivot: \n"
1818                << "First: " << First << ", Last: " << Last <<'\n'
1819                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
1820   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1821        J!=E; ++I, ++J) {
1822     const APInt& LEnd = cast<ConstantInt>(I->High)->getValue();
1823     const APInt& RBegin = cast<ConstantInt>(J->Low)->getValue();
1824     APInt Range = ComputeRange(LEnd, RBegin);
1825     assert((Range - 2ULL).isNonNegative() &&
1826            "Invalid case distance");
1827     double LDensity = (double)LSize / (LEnd - First + 1ULL).roundToDouble();
1828     double RDensity = (double)RSize / (Last - RBegin + 1ULL).roundToDouble();
1829     double Metric = Range.logBase2()*(LDensity+RDensity);
1830     // Should always split in some non-trivial place
1831     DEBUG(errs() <<"=>Step\n"
1832                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
1833                  << "LDensity: " << LDensity
1834                  << ", RDensity: " << RDensity << '\n'
1835                  << "Metric: " << Metric << '\n');
1836     if (FMetric < Metric) {
1837       Pivot = J;
1838       FMetric = Metric;
1839       DEBUG(errs() << "Current metric set to: " << FMetric << '\n');
1840     }
1841
1842     LSize += J->size();
1843     RSize -= J->size();
1844   }
1845   if (areJTsAllowed(TLI)) {
1846     // If our case is dense we *really* should handle it earlier!
1847     assert((FMetric > 0) && "Should handle dense range earlier!");
1848   } else {
1849     Pivot = CR.Range.first + Size/2;
1850   }
1851
1852   CaseRange LHSR(CR.Range.first, Pivot);
1853   CaseRange RHSR(Pivot, CR.Range.second);
1854   Constant *C = Pivot->Low;
1855   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1856
1857   // We know that we branch to the LHS if the Value being switched on is
1858   // less than the Pivot value, C.  We use this to optimize our binary
1859   // tree a bit, by recognizing that if SV is greater than or equal to the
1860   // LHS's Case Value, and that Case Value is exactly one less than the
1861   // Pivot's Value, then we can branch directly to the LHS's Target,
1862   // rather than creating a leaf node for it.
1863   if ((LHSR.second - LHSR.first) == 1 &&
1864       LHSR.first->High == CR.GE &&
1865       cast<ConstantInt>(C)->getValue() ==
1866       (cast<ConstantInt>(CR.GE)->getValue() + 1LL)) {
1867     TrueBB = LHSR.first->BB;
1868   } else {
1869     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1870     CurMF->insert(BBI, TrueBB);
1871     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1872
1873     // Put SV in a virtual register to make it available from the new blocks.
1874     ExportFromCurrentBlock(SV);
1875   }
1876
1877   // Similar to the optimization above, if the Value being switched on is
1878   // known to be less than the Constant CR.LT, and the current Case Value
1879   // is CR.LT - 1, then we can branch directly to the target block for
1880   // the current Case Value, rather than emitting a RHS leaf node for it.
1881   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1882       cast<ConstantInt>(RHSR.first->Low)->getValue() ==
1883       (cast<ConstantInt>(CR.LT)->getValue() - 1LL)) {
1884     FalseBB = RHSR.first->BB;
1885   } else {
1886     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1887     CurMF->insert(BBI, FalseBB);
1888     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1889
1890     // Put SV in a virtual register to make it available from the new blocks.
1891     ExportFromCurrentBlock(SV);
1892   }
1893
1894   // Create a CaseBlock record representing a conditional branch to
1895   // the LHS node if the value being switched on SV is less than C.
1896   // Otherwise, branch to LHS.
1897   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
1898
1899   if (CR.CaseBB == CurMBB)
1900     visitSwitchCase(CB);
1901   else
1902     SwitchCases.push_back(CB);
1903
1904   return true;
1905 }
1906
1907 /// handleBitTestsSwitchCase - if current case range has few destination and
1908 /// range span less, than machine word bitwidth, encode case range into series
1909 /// of masks and emit bit tests with these masks.
1910 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1911                                                     CaseRecVector& WorkList,
1912                                                     Value* SV,
1913                                                     MachineBasicBlock* Default){
1914   unsigned IntPtrBits = TLI.getPointerTy().getSizeInBits();
1915
1916   Case& FrontCase = *CR.Range.first;
1917   Case& BackCase  = *(CR.Range.second-1);
1918
1919   // Get the MachineFunction which holds the current MBB.  This is used when
1920   // inserting any additional MBBs necessary to represent the switch.
1921   MachineFunction *CurMF = CurMBB->getParent();
1922
1923   // If target does not have legal shift left, do not emit bit tests at all.
1924   if (!TLI.isOperationLegal(ISD::SHL, TLI.getPointerTy()))
1925     return false;
1926
1927   size_t numCmps = 0;
1928   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1929        I!=E; ++I) {
1930     // Single case counts one, case range - two.
1931     numCmps += (I->Low == I->High ? 1 : 2);
1932   }
1933
1934   // Count unique destinations
1935   SmallSet<MachineBasicBlock*, 4> Dests;
1936   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1937     Dests.insert(I->BB);
1938     if (Dests.size() > 3)
1939       // Don't bother the code below, if there are too much unique destinations
1940       return false;
1941   }
1942   DEBUG(errs() << "Total number of unique destinations: " << Dests.size() << '\n'
1943                << "Total number of comparisons: " << numCmps << '\n');
1944
1945   // Compute span of values.
1946   const APInt& minValue = cast<ConstantInt>(FrontCase.Low)->getValue();
1947   const APInt& maxValue = cast<ConstantInt>(BackCase.High)->getValue();
1948   APInt cmpRange = maxValue - minValue;
1949
1950   DEBUG(errs() << "Compare range: " << cmpRange << '\n'
1951                << "Low bound: " << minValue << '\n'
1952                << "High bound: " << maxValue << '\n');
1953
1954   if (cmpRange.uge(APInt(cmpRange.getBitWidth(), IntPtrBits)) ||
1955       (!(Dests.size() == 1 && numCmps >= 3) &&
1956        !(Dests.size() == 2 && numCmps >= 5) &&
1957        !(Dests.size() >= 3 && numCmps >= 6)))
1958     return false;
1959
1960   DEBUG(errs() << "Emitting bit tests\n");
1961   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
1962
1963   // Optimize the case where all the case values fit in a
1964   // word without having to subtract minValue. In this case,
1965   // we can optimize away the subtraction.
1966   if (minValue.isNonNegative() &&
1967       maxValue.slt(APInt(maxValue.getBitWidth(), IntPtrBits))) {
1968     cmpRange = maxValue;
1969   } else {
1970     lowBound = minValue;
1971   }
1972
1973   CaseBitsVector CasesBits;
1974   unsigned i, count = 0;
1975
1976   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1977     MachineBasicBlock* Dest = I->BB;
1978     for (i = 0; i < count; ++i)
1979       if (Dest == CasesBits[i].BB)
1980         break;
1981
1982     if (i == count) {
1983       assert((count < 3) && "Too much destinations to test!");
1984       CasesBits.push_back(CaseBits(0, Dest, 0));
1985       count++;
1986     }
1987
1988     const APInt& lowValue = cast<ConstantInt>(I->Low)->getValue();
1989     const APInt& highValue = cast<ConstantInt>(I->High)->getValue();
1990
1991     uint64_t lo = (lowValue - lowBound).getZExtValue();
1992     uint64_t hi = (highValue - lowBound).getZExtValue();
1993
1994     for (uint64_t j = lo; j <= hi; j++) {
1995       CasesBits[i].Mask |=  1ULL << j;
1996       CasesBits[i].Bits++;
1997     }
1998
1999   }
2000   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
2001
2002   BitTestInfo BTC;
2003
2004   // Figure out which block is immediately after the current one.
2005   MachineFunction::iterator BBI = CR.CaseBB;
2006   ++BBI;
2007
2008   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2009
2010   DEBUG(errs() << "Cases:\n");
2011   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
2012     DEBUG(errs() << "Mask: " << CasesBits[i].Mask
2013                  << ", Bits: " << CasesBits[i].Bits
2014                  << ", BB: " << CasesBits[i].BB << '\n');
2015
2016     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2017     CurMF->insert(BBI, CaseBB);
2018     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2019                               CaseBB,
2020                               CasesBits[i].BB));
2021
2022     // Put SV in a virtual register to make it available from the new blocks.
2023     ExportFromCurrentBlock(SV);
2024   }
2025
2026   BitTestBlock BTB(lowBound, cmpRange, SV,
2027                    -1U, (CR.CaseBB == CurMBB),
2028                    CR.CaseBB, Default, BTC);
2029
2030   if (CR.CaseBB == CurMBB)
2031     visitBitTestHeader(BTB);
2032
2033   BitTestCases.push_back(BTB);
2034
2035   return true;
2036 }
2037
2038
2039 /// Clusterify - Transform simple list of Cases into list of CaseRange's
2040 size_t SelectionDAGLowering::Clusterify(CaseVector& Cases,
2041                                           const SwitchInst& SI) {
2042   size_t numCmps = 0;
2043
2044   // Start with "simple" cases
2045   for (size_t i = 1; i < SI.getNumSuccessors(); ++i) {
2046     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
2047     Cases.push_back(Case(SI.getSuccessorValue(i),
2048                          SI.getSuccessorValue(i),
2049                          SMBB));
2050   }
2051   std::sort(Cases.begin(), Cases.end(), CaseCmp());
2052
2053   // Merge case into clusters
2054   if (Cases.size() >= 2)
2055     // Must recompute end() each iteration because it may be
2056     // invalidated by erase if we hold on to it
2057     for (CaseItr I = Cases.begin(), J = ++(Cases.begin()); J != Cases.end(); ) {
2058       const APInt& nextValue = cast<ConstantInt>(J->Low)->getValue();
2059       const APInt& currentValue = cast<ConstantInt>(I->High)->getValue();
2060       MachineBasicBlock* nextBB = J->BB;
2061       MachineBasicBlock* currentBB = I->BB;
2062
2063       // If the two neighboring cases go to the same destination, merge them
2064       // into a single case.
2065       if ((nextValue - currentValue == 1) && (currentBB == nextBB)) {
2066         I->High = J->High;
2067         J = Cases.erase(J);
2068       } else {
2069         I = J++;
2070       }
2071     }
2072
2073   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
2074     if (I->Low != I->High)
2075       // A range counts double, since it requires two compares.
2076       ++numCmps;
2077   }
2078
2079   return numCmps;
2080 }
2081
2082 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {
2083   // Figure out which block is immediately after the current one.
2084   MachineBasicBlock *NextBlock = 0;
2085   MachineFunction::iterator BBI = CurMBB;
2086
2087   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2088
2089   // If there is only the default destination, branch to it if it is not the
2090   // next basic block.  Otherwise, just fall through.
2091   if (SI.getNumOperands() == 2) {
2092     // Update machine-CFG edges.
2093
2094     // If this is not a fall-through branch, emit the branch.
2095     CurMBB->addSuccessor(Default);
2096     if (Default != NextBlock)
2097       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
2098                               MVT::Other, getControlRoot(),
2099                               DAG.getBasicBlock(Default)));
2100     return;
2101   }
2102
2103   // If there are any non-default case statements, create a vector of Cases
2104   // representing each one, and sort the vector so that we can efficiently
2105   // create a binary search tree from them.
2106   CaseVector Cases;
2107   size_t numCmps = Clusterify(Cases, SI);
2108   DEBUG(errs() << "Clusterify finished. Total clusters: " << Cases.size()
2109                << ". Total compares: " << numCmps << '\n');
2110   numCmps = 0;
2111
2112   // Get the Value to be switched on and default basic blocks, which will be
2113   // inserted into CaseBlock records, representing basic blocks in the binary
2114   // search tree.
2115   Value *SV = SI.getOperand(0);
2116
2117   // Push the initial CaseRec onto the worklist
2118   CaseRecVector WorkList;
2119   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
2120
2121   while (!WorkList.empty()) {
2122     // Grab a record representing a case range to process off the worklist
2123     CaseRec CR = WorkList.back();
2124     WorkList.pop_back();
2125
2126     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
2127       continue;
2128
2129     // If the range has few cases (two or less) emit a series of specific
2130     // tests.
2131     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
2132       continue;
2133
2134     // If the switch has more than 5 blocks, and at least 40% dense, and the
2135     // target supports indirect branches, then emit a jump table rather than
2136     // lowering the switch to a binary tree of conditional branches.
2137     if (handleJTSwitchCase(CR, WorkList, SV, Default))
2138       continue;
2139
2140     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2141     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2142     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
2143   }
2144 }
2145
2146
2147 void SelectionDAGLowering::visitFSub(User &I) {
2148   // -0.0 - X --> fneg
2149   const Type *Ty = I.getType();
2150   if (isa<VectorType>(Ty)) {
2151     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2152       const VectorType *DestTy = cast<VectorType>(I.getType());
2153       const Type *ElTy = DestTy->getElementType();
2154       unsigned VL = DestTy->getNumElements();
2155       std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2156       Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2157       if (CV == CNZ) {
2158         SDValue Op2 = getValue(I.getOperand(1));
2159         setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2160                                  Op2.getValueType(), Op2));
2161         return;
2162       }
2163     }
2164   }
2165   if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2166     if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2167       SDValue Op2 = getValue(I.getOperand(1));
2168       setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2169                                Op2.getValueType(), Op2));
2170       return;
2171     }
2172
2173   visitBinary(I, ISD::FSUB);
2174 }
2175
2176 void SelectionDAGLowering::visitBinary(User &I, unsigned OpCode) {
2177   SDValue Op1 = getValue(I.getOperand(0));
2178   SDValue Op2 = getValue(I.getOperand(1));
2179
2180   setValue(&I, DAG.getNode(OpCode, getCurDebugLoc(),
2181                            Op1.getValueType(), Op1, Op2));
2182 }
2183
2184 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
2185   SDValue Op1 = getValue(I.getOperand(0));
2186   SDValue Op2 = getValue(I.getOperand(1));
2187   if (!isa<VectorType>(I.getType()) &&
2188       Op2.getValueType() != TLI.getShiftAmountTy()) {
2189     // If the operand is smaller than the shift count type, promote it.
2190     if (TLI.getShiftAmountTy().bitsGT(Op2.getValueType()))
2191       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2192                         TLI.getShiftAmountTy(), Op2);
2193     // If the operand is larger than the shift count type but the shift
2194     // count type has enough bits to represent any shift value, truncate
2195     // it now. This is a common case and it exposes the truncate to
2196     // optimization early.
2197     else if (TLI.getShiftAmountTy().getSizeInBits() >=
2198              Log2_32_Ceil(Op2.getValueType().getSizeInBits()))
2199       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2200                         TLI.getShiftAmountTy(), Op2);
2201     // Otherwise we'll need to temporarily settle for some other
2202     // convenient type; type legalization will make adjustments as
2203     // needed.
2204     else if (TLI.getPointerTy().bitsLT(Op2.getValueType()))
2205       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2206                         TLI.getPointerTy(), Op2);
2207     else if (TLI.getPointerTy().bitsGT(Op2.getValueType()))
2208       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2209                         TLI.getPointerTy(), Op2);
2210   }
2211
2212   setValue(&I, DAG.getNode(Opcode, getCurDebugLoc(),
2213                            Op1.getValueType(), Op1, Op2));
2214 }
2215
2216 void SelectionDAGLowering::visitICmp(User &I) {
2217   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2218   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2219     predicate = IC->getPredicate();
2220   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2221     predicate = ICmpInst::Predicate(IC->getPredicate());
2222   SDValue Op1 = getValue(I.getOperand(0));
2223   SDValue Op2 = getValue(I.getOperand(1));
2224   ISD::CondCode Opcode = getICmpCondCode(predicate);
2225   
2226   MVT DestVT = TLI.getValueType(I.getType());
2227   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Opcode));
2228 }
2229
2230 void SelectionDAGLowering::visitFCmp(User &I) {
2231   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2232   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2233     predicate = FC->getPredicate();
2234   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2235     predicate = FCmpInst::Predicate(FC->getPredicate());
2236   SDValue Op1 = getValue(I.getOperand(0));
2237   SDValue Op2 = getValue(I.getOperand(1));
2238   ISD::CondCode Condition = getFCmpCondCode(predicate);
2239   MVT DestVT = TLI.getValueType(I.getType());
2240   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Condition));
2241 }
2242
2243 void SelectionDAGLowering::visitSelect(User &I) {
2244   SmallVector<MVT, 4> ValueVTs;
2245   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2246   unsigned NumValues = ValueVTs.size();
2247   if (NumValues != 0) {
2248     SmallVector<SDValue, 4> Values(NumValues);
2249     SDValue Cond     = getValue(I.getOperand(0));
2250     SDValue TrueVal  = getValue(I.getOperand(1));
2251     SDValue FalseVal = getValue(I.getOperand(2));
2252
2253     for (unsigned i = 0; i != NumValues; ++i)
2254       Values[i] = DAG.getNode(ISD::SELECT, getCurDebugLoc(),
2255                               TrueVal.getValueType(), Cond,
2256                               SDValue(TrueVal.getNode(), TrueVal.getResNo() + i),
2257                               SDValue(FalseVal.getNode(), FalseVal.getResNo() + i));
2258
2259     setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2260                              DAG.getVTList(&ValueVTs[0], NumValues),
2261                              &Values[0], NumValues));
2262   }
2263 }
2264
2265
2266 void SelectionDAGLowering::visitTrunc(User &I) {
2267   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2268   SDValue N = getValue(I.getOperand(0));
2269   MVT DestVT = TLI.getValueType(I.getType());
2270   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2271 }
2272
2273 void SelectionDAGLowering::visitZExt(User &I) {
2274   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2275   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2276   SDValue N = getValue(I.getOperand(0));
2277   MVT DestVT = TLI.getValueType(I.getType());
2278   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N));
2279 }
2280
2281 void SelectionDAGLowering::visitSExt(User &I) {
2282   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2283   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2284   SDValue N = getValue(I.getOperand(0));
2285   MVT DestVT = TLI.getValueType(I.getType());
2286   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), DestVT, N));
2287 }
2288
2289 void SelectionDAGLowering::visitFPTrunc(User &I) {
2290   // FPTrunc is never a no-op cast, no need to check
2291   SDValue N = getValue(I.getOperand(0));
2292   MVT DestVT = TLI.getValueType(I.getType());
2293   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurDebugLoc(),
2294                            DestVT, N, DAG.getIntPtrConstant(0)));
2295 }
2296
2297 void SelectionDAGLowering::visitFPExt(User &I){
2298   // FPTrunc is never a no-op cast, no need to check
2299   SDValue N = getValue(I.getOperand(0));
2300   MVT DestVT = TLI.getValueType(I.getType());
2301   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurDebugLoc(), DestVT, N));
2302 }
2303
2304 void SelectionDAGLowering::visitFPToUI(User &I) {
2305   // FPToUI is never a no-op cast, no need to check
2306   SDValue N = getValue(I.getOperand(0));
2307   MVT DestVT = TLI.getValueType(I.getType());
2308   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurDebugLoc(), DestVT, N));
2309 }
2310
2311 void SelectionDAGLowering::visitFPToSI(User &I) {
2312   // FPToSI is never a no-op cast, no need to check
2313   SDValue N = getValue(I.getOperand(0));
2314   MVT DestVT = TLI.getValueType(I.getType());
2315   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurDebugLoc(), DestVT, N));
2316 }
2317
2318 void SelectionDAGLowering::visitUIToFP(User &I) {
2319   // UIToFP is never a no-op cast, no need to check
2320   SDValue N = getValue(I.getOperand(0));
2321   MVT DestVT = TLI.getValueType(I.getType());
2322   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurDebugLoc(), DestVT, N));
2323 }
2324
2325 void SelectionDAGLowering::visitSIToFP(User &I){
2326   // SIToFP is never a no-op cast, no need to check
2327   SDValue N = getValue(I.getOperand(0));
2328   MVT DestVT = TLI.getValueType(I.getType());
2329   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurDebugLoc(), DestVT, N));
2330 }
2331
2332 void SelectionDAGLowering::visitPtrToInt(User &I) {
2333   // What to do depends on the size of the integer and the size of the pointer.
2334   // We can either truncate, zero extend, or no-op, accordingly.
2335   SDValue N = getValue(I.getOperand(0));
2336   MVT SrcVT = N.getValueType();
2337   MVT DestVT = TLI.getValueType(I.getType());
2338   SDValue Result;
2339   if (DestVT.bitsLT(SrcVT))
2340     Result = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N);
2341   else
2342     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2343     Result = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N);
2344   setValue(&I, Result);
2345 }
2346
2347 void SelectionDAGLowering::visitIntToPtr(User &I) {
2348   // What to do depends on the size of the integer and the size of the pointer.
2349   // We can either truncate, zero extend, or no-op, accordingly.
2350   SDValue N = getValue(I.getOperand(0));
2351   MVT SrcVT = N.getValueType();
2352   MVT DestVT = TLI.getValueType(I.getType());
2353   if (DestVT.bitsLT(SrcVT))
2354     setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2355   else
2356     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2357     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2358                              DestVT, N));
2359 }
2360
2361 void SelectionDAGLowering::visitBitCast(User &I) {
2362   SDValue N = getValue(I.getOperand(0));
2363   MVT DestVT = TLI.getValueType(I.getType());
2364
2365   // BitCast assures us that source and destination are the same size so this
2366   // is either a BIT_CONVERT or a no-op.
2367   if (DestVT != N.getValueType())
2368     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
2369                              DestVT, N)); // convert types
2370   else
2371     setValue(&I, N); // noop cast.
2372 }
2373
2374 void SelectionDAGLowering::visitInsertElement(User &I) {
2375   SDValue InVec = getValue(I.getOperand(0));
2376   SDValue InVal = getValue(I.getOperand(1));
2377   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2378                                 TLI.getPointerTy(),
2379                                 getValue(I.getOperand(2)));
2380
2381   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurDebugLoc(),
2382                            TLI.getValueType(I.getType()),
2383                            InVec, InVal, InIdx));
2384 }
2385
2386 void SelectionDAGLowering::visitExtractElement(User &I) {
2387   SDValue InVec = getValue(I.getOperand(0));
2388   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2389                                 TLI.getPointerTy(),
2390                                 getValue(I.getOperand(1)));
2391   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2392                            TLI.getValueType(I.getType()), InVec, InIdx));
2393 }
2394
2395
2396 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2397 // from SIndx and increasing to the element length (undefs are allowed).
2398 static bool SequentialMask(SmallVectorImpl<int> &Mask, unsigned SIndx) {
2399   unsigned MaskNumElts = Mask.size();
2400   for (unsigned i = 0; i != MaskNumElts; ++i)
2401     if ((Mask[i] >= 0) && (Mask[i] != (int)(i + SIndx)))
2402       return false;
2403   return true;
2404 }
2405
2406 void SelectionDAGLowering::visitShuffleVector(User &I) {
2407   SmallVector<int, 8> Mask;
2408   SDValue Src1 = getValue(I.getOperand(0));
2409   SDValue Src2 = getValue(I.getOperand(1));
2410
2411   // Convert the ConstantVector mask operand into an array of ints, with -1
2412   // representing undef values.
2413   SmallVector<Constant*, 8> MaskElts;
2414   cast<Constant>(I.getOperand(2))->getVectorElements(*DAG.getContext(), 
2415                                                      MaskElts);
2416   unsigned MaskNumElts = MaskElts.size();
2417   for (unsigned i = 0; i != MaskNumElts; ++i) {
2418     if (isa<UndefValue>(MaskElts[i]))
2419       Mask.push_back(-1);
2420     else
2421       Mask.push_back(cast<ConstantInt>(MaskElts[i])->getSExtValue());
2422   }
2423   
2424   MVT VT = TLI.getValueType(I.getType());
2425   MVT SrcVT = Src1.getValueType();
2426   unsigned SrcNumElts = SrcVT.getVectorNumElements();
2427
2428   if (SrcNumElts == MaskNumElts) {
2429     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2430                                       &Mask[0]));
2431     return;
2432   }
2433
2434   // Normalize the shuffle vector since mask and vector length don't match.
2435   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2436     // Mask is longer than the source vectors and is a multiple of the source
2437     // vectors.  We can use concatenate vector to make the mask and vectors
2438     // lengths match.
2439     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2440       // The shuffle is concatenating two vectors together.
2441       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2442                                VT, Src1, Src2));
2443       return;
2444     }
2445
2446     // Pad both vectors with undefs to make them the same length as the mask.
2447     unsigned NumConcat = MaskNumElts / SrcNumElts;
2448     bool Src1U = Src1.getOpcode() == ISD::UNDEF;
2449     bool Src2U = Src2.getOpcode() == ISD::UNDEF;
2450     SDValue UndefVal = DAG.getUNDEF(SrcVT);
2451
2452     SmallVector<SDValue, 8> MOps1(NumConcat, UndefVal);
2453     SmallVector<SDValue, 8> MOps2(NumConcat, UndefVal);
2454     MOps1[0] = Src1;
2455     MOps2[0] = Src2;
2456     
2457     Src1 = Src1U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS, 
2458                                                   getCurDebugLoc(), VT, 
2459                                                   &MOps1[0], NumConcat);
2460     Src2 = Src2U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2461                                                   getCurDebugLoc(), VT, 
2462                                                   &MOps2[0], NumConcat);
2463
2464     // Readjust mask for new input vector length.
2465     SmallVector<int, 8> MappedOps;
2466     for (unsigned i = 0; i != MaskNumElts; ++i) {
2467       int Idx = Mask[i];
2468       if (Idx < (int)SrcNumElts)
2469         MappedOps.push_back(Idx);
2470       else
2471         MappedOps.push_back(Idx + MaskNumElts - SrcNumElts);
2472     }
2473     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2, 
2474                                       &MappedOps[0]));
2475     return;
2476   }
2477
2478   if (SrcNumElts > MaskNumElts) {
2479     // Analyze the access pattern of the vector to see if we can extract
2480     // two subvectors and do the shuffle. The analysis is done by calculating
2481     // the range of elements the mask access on both vectors.
2482     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2483     int MaxRange[2] = {-1, -1};
2484
2485     for (unsigned i = 0; i != MaskNumElts; ++i) {
2486       int Idx = Mask[i];
2487       int Input = 0;
2488       if (Idx < 0)
2489         continue;
2490       
2491       if (Idx >= (int)SrcNumElts) {
2492         Input = 1;
2493         Idx -= SrcNumElts;
2494       }
2495       if (Idx > MaxRange[Input])
2496         MaxRange[Input] = Idx;
2497       if (Idx < MinRange[Input])
2498         MinRange[Input] = Idx;
2499     }
2500
2501     // Check if the access is smaller than the vector size and can we find
2502     // a reasonable extract index.
2503     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not Extract.
2504     int StartIdx[2];  // StartIdx to extract from
2505     for (int Input=0; Input < 2; ++Input) {
2506       if (MinRange[Input] == (int)(SrcNumElts+1) && MaxRange[Input] == -1) {
2507         RangeUse[Input] = 0; // Unused
2508         StartIdx[Input] = 0;
2509       } else if (MaxRange[Input] - MinRange[Input] < (int)MaskNumElts) {
2510         // Fits within range but we should see if we can find a good
2511         // start index that is a multiple of the mask length.
2512         if (MaxRange[Input] < (int)MaskNumElts) {
2513           RangeUse[Input] = 1; // Extract from beginning of the vector
2514           StartIdx[Input] = 0;
2515         } else {
2516           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2517           if (MaxRange[Input] - StartIdx[Input] < (int)MaskNumElts &&
2518               StartIdx[Input] + MaskNumElts < SrcNumElts)
2519             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2520         }
2521       }
2522     }
2523
2524     if (RangeUse[0] == 0 && RangeUse[0] == 0) {
2525       setValue(&I, DAG.getUNDEF(VT));  // Vectors are not used.
2526       return;
2527     }
2528     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2529       // Extract appropriate subvector and generate a vector shuffle
2530       for (int Input=0; Input < 2; ++Input) {
2531         SDValue& Src = Input == 0 ? Src1 : Src2;
2532         if (RangeUse[Input] == 0) {
2533           Src = DAG.getUNDEF(VT);
2534         } else {
2535           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, getCurDebugLoc(), VT,
2536                             Src, DAG.getIntPtrConstant(StartIdx[Input]));
2537         }
2538       }
2539       // Calculate new mask.
2540       SmallVector<int, 8> MappedOps;
2541       for (unsigned i = 0; i != MaskNumElts; ++i) {
2542         int Idx = Mask[i];
2543         if (Idx < 0)
2544           MappedOps.push_back(Idx);
2545         else if (Idx < (int)SrcNumElts)
2546           MappedOps.push_back(Idx - StartIdx[0]);
2547         else
2548           MappedOps.push_back(Idx - SrcNumElts - StartIdx[1] + MaskNumElts);
2549       }
2550       setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2551                                         &MappedOps[0]));
2552       return;
2553     }
2554   }
2555
2556   // We can't use either concat vectors or extract subvectors so fall back to
2557   // replacing the shuffle with extract and build vector.
2558   // to insert and build vector.
2559   MVT EltVT = VT.getVectorElementType();
2560   MVT PtrVT = TLI.getPointerTy();
2561   SmallVector<SDValue,8> Ops;
2562   for (unsigned i = 0; i != MaskNumElts; ++i) {
2563     if (Mask[i] < 0) {
2564       Ops.push_back(DAG.getUNDEF(EltVT));
2565     } else {
2566       int Idx = Mask[i];
2567       if (Idx < (int)SrcNumElts)
2568         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2569                                   EltVT, Src1, DAG.getConstant(Idx, PtrVT)));
2570       else
2571         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2572                                   EltVT, Src2,
2573                                   DAG.getConstant(Idx - SrcNumElts, PtrVT)));
2574     }
2575   }
2576   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
2577                            VT, &Ops[0], Ops.size()));
2578 }
2579
2580 void SelectionDAGLowering::visitInsertValue(InsertValueInst &I) {
2581   const Value *Op0 = I.getOperand(0);
2582   const Value *Op1 = I.getOperand(1);
2583   const Type *AggTy = I.getType();
2584   const Type *ValTy = Op1->getType();
2585   bool IntoUndef = isa<UndefValue>(Op0);
2586   bool FromUndef = isa<UndefValue>(Op1);
2587
2588   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2589                                             I.idx_begin(), I.idx_end());
2590
2591   SmallVector<MVT, 4> AggValueVTs;
2592   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2593   SmallVector<MVT, 4> ValValueVTs;
2594   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2595
2596   unsigned NumAggValues = AggValueVTs.size();
2597   unsigned NumValValues = ValValueVTs.size();
2598   SmallVector<SDValue, 4> Values(NumAggValues);
2599
2600   SDValue Agg = getValue(Op0);
2601   SDValue Val = getValue(Op1);
2602   unsigned i = 0;
2603   // Copy the beginning value(s) from the original aggregate.
2604   for (; i != LinearIndex; ++i)
2605     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2606                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2607   // Copy values from the inserted value(s).
2608   for (; i != LinearIndex + NumValValues; ++i)
2609     Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2610                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2611   // Copy remaining value(s) from the original aggregate.
2612   for (; i != NumAggValues; ++i)
2613     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2614                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2615
2616   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2617                            DAG.getVTList(&AggValueVTs[0], NumAggValues),
2618                            &Values[0], NumAggValues));
2619 }
2620
2621 void SelectionDAGLowering::visitExtractValue(ExtractValueInst &I) {
2622   const Value *Op0 = I.getOperand(0);
2623   const Type *AggTy = Op0->getType();
2624   const Type *ValTy = I.getType();
2625   bool OutOfUndef = isa<UndefValue>(Op0);
2626
2627   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2628                                             I.idx_begin(), I.idx_end());
2629
2630   SmallVector<MVT, 4> ValValueVTs;
2631   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2632
2633   unsigned NumValValues = ValValueVTs.size();
2634   SmallVector<SDValue, 4> Values(NumValValues);
2635
2636   SDValue Agg = getValue(Op0);
2637   // Copy out the selected value(s).
2638   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2639     Values[i - LinearIndex] =
2640       OutOfUndef ?
2641         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2642         SDValue(Agg.getNode(), Agg.getResNo() + i);
2643
2644   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2645                            DAG.getVTList(&ValValueVTs[0], NumValValues),
2646                            &Values[0], NumValValues));
2647 }
2648
2649
2650 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2651   SDValue N = getValue(I.getOperand(0));
2652   const Type *Ty = I.getOperand(0)->getType();
2653
2654   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2655        OI != E; ++OI) {
2656     Value *Idx = *OI;
2657     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2658       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2659       if (Field) {
2660         // N = N + Offset
2661         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2662         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2663                         DAG.getIntPtrConstant(Offset));
2664       }
2665       Ty = StTy->getElementType(Field);
2666     } else {
2667       Ty = cast<SequentialType>(Ty)->getElementType();
2668
2669       // If this is a constant subscript, handle it quickly.
2670       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2671         if (CI->getZExtValue() == 0) continue;
2672         uint64_t Offs =
2673             TD->getTypeAllocSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2674         SDValue OffsVal;
2675         unsigned PtrBits = TLI.getPointerTy().getSizeInBits();
2676         if (PtrBits < 64) {
2677           OffsVal = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2678                                 TLI.getPointerTy(),
2679                                 DAG.getConstant(Offs, MVT::i64));
2680         } else
2681           OffsVal = DAG.getIntPtrConstant(Offs);
2682         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2683                         OffsVal);
2684         continue;
2685       }
2686
2687       // N = N + Idx * ElementSize;
2688       uint64_t ElementSize = TD->getTypeAllocSize(Ty);
2689       SDValue IdxN = getValue(Idx);
2690
2691       // If the index is smaller or larger than intptr_t, truncate or extend
2692       // it.
2693       if (IdxN.getValueType().bitsLT(N.getValueType()))
2694         IdxN = DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(),
2695                            N.getValueType(), IdxN);
2696       else if (IdxN.getValueType().bitsGT(N.getValueType()))
2697         IdxN = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2698                            N.getValueType(), IdxN);
2699
2700       // If this is a multiply by a power of two, turn it into a shl
2701       // immediately.  This is a very common case.
2702       if (ElementSize != 1) {
2703         if (isPowerOf2_64(ElementSize)) {
2704           unsigned Amt = Log2_64(ElementSize);
2705           IdxN = DAG.getNode(ISD::SHL, getCurDebugLoc(),
2706                              N.getValueType(), IdxN,
2707                              DAG.getConstant(Amt, TLI.getPointerTy()));
2708         } else {
2709           SDValue Scale = DAG.getIntPtrConstant(ElementSize);
2710           IdxN = DAG.getNode(ISD::MUL, getCurDebugLoc(),
2711                              N.getValueType(), IdxN, Scale);
2712         }
2713       }
2714
2715       N = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2716                       N.getValueType(), N, IdxN);
2717     }
2718   }
2719   setValue(&I, N);
2720 }
2721
2722 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2723   // If this is a fixed sized alloca in the entry block of the function,
2724   // allocate it statically on the stack.
2725   if (FuncInfo.StaticAllocaMap.count(&I))
2726     return;   // getValue will auto-populate this.
2727
2728   const Type *Ty = I.getAllocatedType();
2729   uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
2730   unsigned Align =
2731     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2732              I.getAlignment());
2733
2734   SDValue AllocSize = getValue(I.getArraySize());
2735   
2736   AllocSize = DAG.getNode(ISD::MUL, getCurDebugLoc(), AllocSize.getValueType(),
2737                           AllocSize,
2738                           DAG.getConstant(TySize, AllocSize.getValueType()));
2739   
2740   
2741   
2742   MVT IntPtr = TLI.getPointerTy();
2743   if (IntPtr.bitsLT(AllocSize.getValueType()))
2744     AllocSize = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2745                             IntPtr, AllocSize);
2746   else if (IntPtr.bitsGT(AllocSize.getValueType()))
2747     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2748                             IntPtr, AllocSize);
2749
2750   // Handle alignment.  If the requested alignment is less than or equal to
2751   // the stack alignment, ignore it.  If the size is greater than or equal to
2752   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2753   unsigned StackAlign =
2754     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2755   if (Align <= StackAlign)
2756     Align = 0;
2757
2758   // Round the size of the allocation up to the stack alignment size
2759   // by add SA-1 to the size.
2760   AllocSize = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2761                           AllocSize.getValueType(), AllocSize,
2762                           DAG.getIntPtrConstant(StackAlign-1));
2763   // Mask out the low bits for alignment purposes.
2764   AllocSize = DAG.getNode(ISD::AND, getCurDebugLoc(),
2765                           AllocSize.getValueType(), AllocSize,
2766                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2767
2768   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2769   SDVTList VTs = DAG.getVTList(AllocSize.getValueType(), MVT::Other);
2770   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurDebugLoc(),
2771                             VTs, Ops, 3);
2772   setValue(&I, DSA);
2773   DAG.setRoot(DSA.getValue(1));
2774
2775   // Inform the Frame Information that we have just allocated a variable-sized
2776   // object.
2777   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2778 }
2779
2780 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2781   const Value *SV = I.getOperand(0);
2782   SDValue Ptr = getValue(SV);
2783
2784   const Type *Ty = I.getType();
2785   bool isVolatile = I.isVolatile();
2786   unsigned Alignment = I.getAlignment();
2787
2788   SmallVector<MVT, 4> ValueVTs;
2789   SmallVector<uint64_t, 4> Offsets;
2790   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2791   unsigned NumValues = ValueVTs.size();
2792   if (NumValues == 0)
2793     return;
2794
2795   SDValue Root;
2796   bool ConstantMemory = false;
2797   if (I.isVolatile())
2798     // Serialize volatile loads with other side effects.
2799     Root = getRoot();
2800   else if (AA->pointsToConstantMemory(SV)) {
2801     // Do not serialize (non-volatile) loads of constant memory with anything.
2802     Root = DAG.getEntryNode();
2803     ConstantMemory = true;
2804   } else {
2805     // Do not serialize non-volatile loads against each other.
2806     Root = DAG.getRoot();
2807   }
2808
2809   SmallVector<SDValue, 4> Values(NumValues);
2810   SmallVector<SDValue, 4> Chains(NumValues);
2811   MVT PtrVT = Ptr.getValueType();
2812   for (unsigned i = 0; i != NumValues; ++i) {
2813     SDValue L = DAG.getLoad(ValueVTs[i], getCurDebugLoc(), Root,
2814                               DAG.getNode(ISD::ADD, getCurDebugLoc(),
2815                                           PtrVT, Ptr,
2816                                           DAG.getConstant(Offsets[i], PtrVT)),
2817                               SV, Offsets[i],
2818                               isVolatile, Alignment);
2819     Values[i] = L;
2820     Chains[i] = L.getValue(1);
2821   }
2822
2823   if (!ConstantMemory) {
2824     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
2825                                   MVT::Other,
2826                                   &Chains[0], NumValues);
2827     if (isVolatile)
2828       DAG.setRoot(Chain);
2829     else
2830       PendingLoads.push_back(Chain);
2831   }
2832
2833   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2834                            DAG.getVTList(&ValueVTs[0], NumValues),
2835                            &Values[0], NumValues));
2836 }
2837
2838
2839 void SelectionDAGLowering::visitStore(StoreInst &I) {
2840   Value *SrcV = I.getOperand(0);
2841   Value *PtrV = I.getOperand(1);
2842
2843   SmallVector<MVT, 4> ValueVTs;
2844   SmallVector<uint64_t, 4> Offsets;
2845   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
2846   unsigned NumValues = ValueVTs.size();
2847   if (NumValues == 0)
2848     return;
2849
2850   // Get the lowered operands. Note that we do this after
2851   // checking if NumResults is zero, because with zero results
2852   // the operands won't have values in the map.
2853   SDValue Src = getValue(SrcV);
2854   SDValue Ptr = getValue(PtrV);
2855
2856   SDValue Root = getRoot();
2857   SmallVector<SDValue, 4> Chains(NumValues);
2858   MVT PtrVT = Ptr.getValueType();
2859   bool isVolatile = I.isVolatile();
2860   unsigned Alignment = I.getAlignment();
2861   for (unsigned i = 0; i != NumValues; ++i)
2862     Chains[i] = DAG.getStore(Root, getCurDebugLoc(),
2863                              SDValue(Src.getNode(), Src.getResNo() + i),
2864                              DAG.getNode(ISD::ADD, getCurDebugLoc(),
2865                                          PtrVT, Ptr,
2866                                          DAG.getConstant(Offsets[i], PtrVT)),
2867                              PtrV, Offsets[i],
2868                              isVolatile, Alignment);
2869
2870   DAG.setRoot(DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
2871                           MVT::Other, &Chains[0], NumValues));
2872 }
2873
2874 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2875 /// node.
2876 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I,
2877                                                 unsigned Intrinsic) {
2878   bool HasChain = !I.doesNotAccessMemory();
2879   bool OnlyLoad = HasChain && I.onlyReadsMemory();
2880
2881   // Build the operand list.
2882   SmallVector<SDValue, 8> Ops;
2883   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2884     if (OnlyLoad) {
2885       // We don't need to serialize loads against other loads.
2886       Ops.push_back(DAG.getRoot());
2887     } else {
2888       Ops.push_back(getRoot());
2889     }
2890   }
2891
2892   // Info is set by getTgtMemInstrinsic
2893   TargetLowering::IntrinsicInfo Info;
2894   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
2895
2896   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
2897   if (!IsTgtIntrinsic)
2898     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2899
2900   // Add all operands of the call to the operand list.
2901   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2902     SDValue Op = getValue(I.getOperand(i));
2903     assert(TLI.isTypeLegal(Op.getValueType()) &&
2904            "Intrinsic uses a non-legal type?");
2905     Ops.push_back(Op);
2906   }
2907
2908   SmallVector<MVT, 4> ValueVTs;
2909   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2910 #ifndef NDEBUG
2911   for (unsigned Val = 0, E = ValueVTs.size(); Val != E; ++Val) {
2912     assert(TLI.isTypeLegal(ValueVTs[Val]) &&
2913            "Intrinsic uses a non-legal type?");
2914   }
2915 #endif // NDEBUG
2916   if (HasChain)
2917     ValueVTs.push_back(MVT::Other);
2918
2919   SDVTList VTs = DAG.getVTList(ValueVTs.data(), ValueVTs.size());
2920
2921   // Create the node.
2922   SDValue Result;
2923   if (IsTgtIntrinsic) {
2924     // This is target intrinsic that touches memory
2925     Result = DAG.getMemIntrinsicNode(Info.opc, getCurDebugLoc(),
2926                                      VTs, &Ops[0], Ops.size(),
2927                                      Info.memVT, Info.ptrVal, Info.offset,
2928                                      Info.align, Info.vol,
2929                                      Info.readMem, Info.writeMem);
2930   }
2931   else if (!HasChain)
2932     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurDebugLoc(),
2933                          VTs, &Ops[0], Ops.size());
2934   else if (I.getType() != Type::VoidTy)
2935     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurDebugLoc(),
2936                          VTs, &Ops[0], Ops.size());
2937   else
2938     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurDebugLoc(),
2939                          VTs, &Ops[0], Ops.size());
2940
2941   if (HasChain) {
2942     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
2943     if (OnlyLoad)
2944       PendingLoads.push_back(Chain);
2945     else
2946       DAG.setRoot(Chain);
2947   }
2948   if (I.getType() != Type::VoidTy) {
2949     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2950       MVT VT = TLI.getValueType(PTy);
2951       Result = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(), VT, Result);
2952     }
2953     setValue(&I, Result);
2954   }
2955 }
2956
2957 /// ExtractTypeInfo - Returns the type info, possibly bitcast, encoded in V.
2958 static GlobalVariable *ExtractTypeInfo(Value *V) {
2959   V = V->stripPointerCasts();
2960   GlobalVariable *GV = dyn_cast<GlobalVariable>(V);
2961   assert ((GV || isa<ConstantPointerNull>(V)) &&
2962           "TypeInfo must be a global variable or NULL");
2963   return GV;
2964 }
2965
2966 namespace llvm {
2967
2968 /// AddCatchInfo - Extract the personality and type infos from an eh.selector
2969 /// call, and add them to the specified machine basic block.
2970 void AddCatchInfo(CallInst &I, MachineModuleInfo *MMI,
2971                   MachineBasicBlock *MBB) {
2972   // Inform the MachineModuleInfo of the personality for this landing pad.
2973   ConstantExpr *CE = cast<ConstantExpr>(I.getOperand(2));
2974   assert(CE->getOpcode() == Instruction::BitCast &&
2975          isa<Function>(CE->getOperand(0)) &&
2976          "Personality should be a function");
2977   MMI->addPersonality(MBB, cast<Function>(CE->getOperand(0)));
2978
2979   // Gather all the type infos for this landing pad and pass them along to
2980   // MachineModuleInfo.
2981   std::vector<GlobalVariable *> TyInfo;
2982   unsigned N = I.getNumOperands();
2983
2984   for (unsigned i = N - 1; i > 2; --i) {
2985     if (ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i))) {
2986       unsigned FilterLength = CI->getZExtValue();
2987       unsigned FirstCatch = i + FilterLength + !FilterLength;
2988       assert (FirstCatch <= N && "Invalid filter length");
2989
2990       if (FirstCatch < N) {
2991         TyInfo.reserve(N - FirstCatch);
2992         for (unsigned j = FirstCatch; j < N; ++j)
2993           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2994         MMI->addCatchTypeInfo(MBB, TyInfo);
2995         TyInfo.clear();
2996       }
2997
2998       if (!FilterLength) {
2999         // Cleanup.
3000         MMI->addCleanup(MBB);
3001       } else {
3002         // Filter.
3003         TyInfo.reserve(FilterLength - 1);
3004         for (unsigned j = i + 1; j < FirstCatch; ++j)
3005           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3006         MMI->addFilterTypeInfo(MBB, TyInfo);
3007         TyInfo.clear();
3008       }
3009
3010       N = i;
3011     }
3012   }
3013
3014   if (N > 3) {
3015     TyInfo.reserve(N - 3);
3016     for (unsigned j = 3; j < N; ++j)
3017       TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3018     MMI->addCatchTypeInfo(MBB, TyInfo);
3019   }
3020 }
3021
3022 }
3023
3024 /// GetSignificand - Get the significand and build it into a floating-point
3025 /// number with exponent of 1:
3026 ///
3027 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3028 ///
3029 /// where Op is the hexidecimal representation of floating point value.
3030 static SDValue
3031 GetSignificand(SelectionDAG &DAG, SDValue Op, DebugLoc dl) {
3032   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3033                            DAG.getConstant(0x007fffff, MVT::i32));
3034   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3035                            DAG.getConstant(0x3f800000, MVT::i32));
3036   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t2);
3037 }
3038
3039 /// GetExponent - Get the exponent:
3040 ///
3041 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3042 ///
3043 /// where Op is the hexidecimal representation of floating point value.
3044 static SDValue
3045 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3046             DebugLoc dl) {
3047   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3048                            DAG.getConstant(0x7f800000, MVT::i32));
3049   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3050                            DAG.getConstant(23, TLI.getPointerTy()));
3051   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3052                            DAG.getConstant(127, MVT::i32));
3053   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3054 }
3055
3056 /// getF32Constant - Get 32-bit floating point constant.
3057 static SDValue
3058 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3059   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
3060 }
3061
3062 /// Inlined utility function to implement binary input atomic intrinsics for
3063 /// visitIntrinsicCall: I is a call instruction
3064 ///                     Op is the associated NodeType for I
3065 const char *
3066 SelectionDAGLowering::implVisitBinaryAtomic(CallInst& I, ISD::NodeType Op) {
3067   SDValue Root = getRoot();
3068   SDValue L =
3069     DAG.getAtomic(Op, getCurDebugLoc(),
3070                   getValue(I.getOperand(2)).getValueType().getSimpleVT(),
3071                   Root,
3072                   getValue(I.getOperand(1)),
3073                   getValue(I.getOperand(2)),
3074                   I.getOperand(1));
3075   setValue(&I, L);
3076   DAG.setRoot(L.getValue(1));
3077   return 0;
3078 }
3079
3080 // implVisitAluOverflow - Lower arithmetic overflow instrinsics.
3081 const char *
3082 SelectionDAGLowering::implVisitAluOverflow(CallInst &I, ISD::NodeType Op) {
3083   SDValue Op1 = getValue(I.getOperand(1));
3084   SDValue Op2 = getValue(I.getOperand(2));
3085
3086   SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i1);
3087   SDValue Result = DAG.getNode(Op, getCurDebugLoc(), VTs, Op1, Op2);
3088
3089   setValue(&I, Result);
3090   return 0;
3091 }
3092
3093 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
3094 /// limited-precision mode.
3095 void
3096 SelectionDAGLowering::visitExp(CallInst &I) {
3097   SDValue result;
3098   DebugLoc dl = getCurDebugLoc();
3099
3100   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3101       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3102     SDValue Op = getValue(I.getOperand(1));
3103
3104     // Put the exponent in the right bit position for later addition to the
3105     // final result:
3106     //
3107     //   #define LOG2OFe 1.4426950f
3108     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
3109     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3110                              getF32Constant(DAG, 0x3fb8aa3b));
3111     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3112
3113     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
3114     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3115     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3116
3117     //   IntegerPartOfX <<= 23;
3118     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3119                                  DAG.getConstant(23, TLI.getPointerTy()));
3120
3121     if (LimitFloatPrecision <= 6) {
3122       // For floating-point precision of 6:
3123       //
3124       //   TwoToFractionalPartOfX =
3125       //     0.997535578f +
3126       //       (0.735607626f + 0.252464424f * x) * x;
3127       //
3128       // error 0.0144103317, which is 6 bits
3129       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3130                                getF32Constant(DAG, 0x3e814304));
3131       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3132                                getF32Constant(DAG, 0x3f3c50c8));
3133       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3134       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3135                                getF32Constant(DAG, 0x3f7f5e7e));
3136       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t5);
3137
3138       // Add the exponent into the result in integer domain.
3139       SDValue t6 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3140                                TwoToFracPartOfX, IntegerPartOfX);
3141
3142       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t6);
3143     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3144       // For floating-point precision of 12:
3145       //
3146       //   TwoToFractionalPartOfX =
3147       //     0.999892986f +
3148       //       (0.696457318f +
3149       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3150       //
3151       // 0.000107046256 error, which is 13 to 14 bits
3152       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3153                                getF32Constant(DAG, 0x3da235e3));
3154       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3155                                getF32Constant(DAG, 0x3e65b8f3));
3156       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3157       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3158                                getF32Constant(DAG, 0x3f324b07));
3159       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3160       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3161                                getF32Constant(DAG, 0x3f7ff8fd));
3162       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t7);
3163
3164       // Add the exponent into the result in integer domain.
3165       SDValue t8 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3166                                TwoToFracPartOfX, IntegerPartOfX);
3167
3168       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t8);
3169     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3170       // For floating-point precision of 18:
3171       //
3172       //   TwoToFractionalPartOfX =
3173       //     0.999999982f +
3174       //       (0.693148872f +
3175       //         (0.240227044f +
3176       //           (0.554906021e-1f +
3177       //             (0.961591928e-2f +
3178       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3179       //
3180       // error 2.47208000*10^(-7), which is better than 18 bits
3181       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3182                                getF32Constant(DAG, 0x3924b03e));
3183       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3184                                getF32Constant(DAG, 0x3ab24b87));
3185       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3186       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3187                                getF32Constant(DAG, 0x3c1d8c17));
3188       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3189       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3190                                getF32Constant(DAG, 0x3d634a1d));
3191       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3192       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3193                                getF32Constant(DAG, 0x3e75fe14));
3194       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3195       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3196                                 getF32Constant(DAG, 0x3f317234));
3197       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3198       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3199                                 getF32Constant(DAG, 0x3f800000));
3200       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,
3201                                              MVT::i32, t13);
3202
3203       // Add the exponent into the result in integer domain.
3204       SDValue t14 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3205                                 TwoToFracPartOfX, IntegerPartOfX);
3206
3207       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t14);
3208     }
3209   } else {
3210     // No special expansion.
3211     result = DAG.getNode(ISD::FEXP, dl,
3212                          getValue(I.getOperand(1)).getValueType(),
3213                          getValue(I.getOperand(1)));
3214   }
3215
3216   setValue(&I, result);
3217 }
3218
3219 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3220 /// limited-precision mode.
3221 void
3222 SelectionDAGLowering::visitLog(CallInst &I) {
3223   SDValue result;
3224   DebugLoc dl = getCurDebugLoc();
3225
3226   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3227       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3228     SDValue Op = getValue(I.getOperand(1));
3229     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3230
3231     // Scale the exponent by log(2) [0.69314718f].
3232     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3233     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3234                                         getF32Constant(DAG, 0x3f317218));
3235
3236     // Get the significand and build it into a floating-point number with
3237     // exponent of 1.
3238     SDValue X = GetSignificand(DAG, Op1, dl);
3239
3240     if (LimitFloatPrecision <= 6) {
3241       // For floating-point precision of 6:
3242       //
3243       //   LogofMantissa =
3244       //     -1.1609546f +
3245       //       (1.4034025f - 0.23903021f * x) * x;
3246       //
3247       // error 0.0034276066, which is better than 8 bits
3248       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3249                                getF32Constant(DAG, 0xbe74c456));
3250       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3251                                getF32Constant(DAG, 0x3fb3a2b1));
3252       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3253       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3254                                           getF32Constant(DAG, 0x3f949a29));
3255
3256       result = DAG.getNode(ISD::FADD, dl,
3257                            MVT::f32, LogOfExponent, LogOfMantissa);
3258     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3259       // For floating-point precision of 12:
3260       //
3261       //   LogOfMantissa =
3262       //     -1.7417939f +
3263       //       (2.8212026f +
3264       //         (-1.4699568f +
3265       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3266       //
3267       // error 0.000061011436, which is 14 bits
3268       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3269                                getF32Constant(DAG, 0xbd67b6d6));
3270       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3271                                getF32Constant(DAG, 0x3ee4f4b8));
3272       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3273       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3274                                getF32Constant(DAG, 0x3fbc278b));
3275       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3276       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3277                                getF32Constant(DAG, 0x40348e95));
3278       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3279       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3280                                           getF32Constant(DAG, 0x3fdef31a));
3281
3282       result = DAG.getNode(ISD::FADD, dl,
3283                            MVT::f32, LogOfExponent, LogOfMantissa);
3284     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3285       // For floating-point precision of 18:
3286       //
3287       //   LogOfMantissa =
3288       //     -2.1072184f +
3289       //       (4.2372794f +
3290       //         (-3.7029485f +
3291       //           (2.2781945f +
3292       //             (-0.87823314f +
3293       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3294       //
3295       // error 0.0000023660568, which is better than 18 bits
3296       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3297                                getF32Constant(DAG, 0xbc91e5ac));
3298       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3299                                getF32Constant(DAG, 0x3e4350aa));
3300       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3301       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3302                                getF32Constant(DAG, 0x3f60d3e3));
3303       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3304       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3305                                getF32Constant(DAG, 0x4011cdf0));
3306       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3307       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3308                                getF32Constant(DAG, 0x406cfd1c));
3309       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3310       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3311                                getF32Constant(DAG, 0x408797cb));
3312       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3313       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3314                                           getF32Constant(DAG, 0x4006dcab));
3315
3316       result = DAG.getNode(ISD::FADD, dl,
3317                            MVT::f32, LogOfExponent, LogOfMantissa);
3318     }
3319   } else {
3320     // No special expansion.
3321     result = DAG.getNode(ISD::FLOG, dl,
3322                          getValue(I.getOperand(1)).getValueType(),
3323                          getValue(I.getOperand(1)));
3324   }
3325
3326   setValue(&I, result);
3327 }
3328
3329 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3330 /// limited-precision mode.
3331 void
3332 SelectionDAGLowering::visitLog2(CallInst &I) {
3333   SDValue result;
3334   DebugLoc dl = getCurDebugLoc();
3335
3336   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3337       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3338     SDValue Op = getValue(I.getOperand(1));
3339     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3340
3341     // Get the exponent.
3342     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3343
3344     // Get the significand and build it into a floating-point number with
3345     // exponent of 1.
3346     SDValue X = GetSignificand(DAG, Op1, dl);
3347
3348     // Different possible minimax approximations of significand in
3349     // floating-point for various degrees of accuracy over [1,2].
3350     if (LimitFloatPrecision <= 6) {
3351       // For floating-point precision of 6:
3352       //
3353       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3354       //
3355       // error 0.0049451742, which is more than 7 bits
3356       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3357                                getF32Constant(DAG, 0xbeb08fe0));
3358       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3359                                getF32Constant(DAG, 0x40019463));
3360       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3361       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3362                                            getF32Constant(DAG, 0x3fd6633d));
3363
3364       result = DAG.getNode(ISD::FADD, dl,
3365                            MVT::f32, LogOfExponent, Log2ofMantissa);
3366     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3367       // For floating-point precision of 12:
3368       //
3369       //   Log2ofMantissa =
3370       //     -2.51285454f +
3371       //       (4.07009056f +
3372       //         (-2.12067489f +
3373       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3374       //
3375       // error 0.0000876136000, which is better than 13 bits
3376       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3377                                getF32Constant(DAG, 0xbda7262e));
3378       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3379                                getF32Constant(DAG, 0x3f25280b));
3380       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3381       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3382                                getF32Constant(DAG, 0x4007b923));
3383       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3384       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3385                                getF32Constant(DAG, 0x40823e2f));
3386       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3387       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3388                                            getF32Constant(DAG, 0x4020d29c));
3389
3390       result = DAG.getNode(ISD::FADD, dl,
3391                            MVT::f32, LogOfExponent, Log2ofMantissa);
3392     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3393       // For floating-point precision of 18:
3394       //
3395       //   Log2ofMantissa =
3396       //     -3.0400495f +
3397       //       (6.1129976f +
3398       //         (-5.3420409f +
3399       //           (3.2865683f +
3400       //             (-1.2669343f +
3401       //               (0.27515199f -
3402       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3403       //
3404       // error 0.0000018516, which is better than 18 bits
3405       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3406                                getF32Constant(DAG, 0xbcd2769e));
3407       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3408                                getF32Constant(DAG, 0x3e8ce0b9));
3409       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3410       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3411                                getF32Constant(DAG, 0x3fa22ae7));
3412       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3413       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3414                                getF32Constant(DAG, 0x40525723));
3415       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3416       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3417                                getF32Constant(DAG, 0x40aaf200));
3418       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3419       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3420                                getF32Constant(DAG, 0x40c39dad));
3421       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3422       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3423                                            getF32Constant(DAG, 0x4042902c));
3424
3425       result = DAG.getNode(ISD::FADD, dl,
3426                            MVT::f32, LogOfExponent, Log2ofMantissa);
3427     }
3428   } else {
3429     // No special expansion.
3430     result = DAG.getNode(ISD::FLOG2, dl,
3431                          getValue(I.getOperand(1)).getValueType(),
3432                          getValue(I.getOperand(1)));
3433   }
3434
3435   setValue(&I, result);
3436 }
3437
3438 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3439 /// limited-precision mode.
3440 void
3441 SelectionDAGLowering::visitLog10(CallInst &I) {
3442   SDValue result;
3443   DebugLoc dl = getCurDebugLoc();
3444
3445   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3446       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3447     SDValue Op = getValue(I.getOperand(1));
3448     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3449
3450     // Scale the exponent by log10(2) [0.30102999f].
3451     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3452     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3453                                         getF32Constant(DAG, 0x3e9a209a));
3454
3455     // Get the significand and build it into a floating-point number with
3456     // exponent of 1.
3457     SDValue X = GetSignificand(DAG, Op1, dl);
3458
3459     if (LimitFloatPrecision <= 6) {
3460       // For floating-point precision of 6:
3461       //
3462       //   Log10ofMantissa =
3463       //     -0.50419619f +
3464       //       (0.60948995f - 0.10380950f * x) * x;
3465       //
3466       // error 0.0014886165, which is 6 bits
3467       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3468                                getF32Constant(DAG, 0xbdd49a13));
3469       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3470                                getF32Constant(DAG, 0x3f1c0789));
3471       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3472       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3473                                             getF32Constant(DAG, 0x3f011300));
3474
3475       result = DAG.getNode(ISD::FADD, dl,
3476                            MVT::f32, LogOfExponent, Log10ofMantissa);
3477     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3478       // For floating-point precision of 12:
3479       //
3480       //   Log10ofMantissa =
3481       //     -0.64831180f +
3482       //       (0.91751397f +
3483       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3484       //
3485       // error 0.00019228036, which is better than 12 bits
3486       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3487                                getF32Constant(DAG, 0x3d431f31));
3488       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3489                                getF32Constant(DAG, 0x3ea21fb2));
3490       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3491       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3492                                getF32Constant(DAG, 0x3f6ae232));
3493       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3494       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3495                                             getF32Constant(DAG, 0x3f25f7c3));
3496
3497       result = DAG.getNode(ISD::FADD, dl,
3498                            MVT::f32, LogOfExponent, Log10ofMantissa);
3499     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3500       // For floating-point precision of 18:
3501       //
3502       //   Log10ofMantissa =
3503       //     -0.84299375f +
3504       //       (1.5327582f +
3505       //         (-1.0688956f +
3506       //           (0.49102474f +
3507       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3508       //
3509       // error 0.0000037995730, which is better than 18 bits
3510       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3511                                getF32Constant(DAG, 0x3c5d51ce));
3512       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3513                                getF32Constant(DAG, 0x3e00685a));
3514       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3515       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3516                                getF32Constant(DAG, 0x3efb6798));
3517       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3518       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3519                                getF32Constant(DAG, 0x3f88d192));
3520       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3521       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3522                                getF32Constant(DAG, 0x3fc4316c));
3523       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3524       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3525                                             getF32Constant(DAG, 0x3f57ce70));
3526
3527       result = DAG.getNode(ISD::FADD, dl,
3528                            MVT::f32, LogOfExponent, Log10ofMantissa);
3529     }
3530   } else {
3531     // No special expansion.
3532     result = DAG.getNode(ISD::FLOG10, dl,
3533                          getValue(I.getOperand(1)).getValueType(),
3534                          getValue(I.getOperand(1)));
3535   }
3536
3537   setValue(&I, result);
3538 }
3539
3540 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3541 /// limited-precision mode.
3542 void
3543 SelectionDAGLowering::visitExp2(CallInst &I) {
3544   SDValue result;
3545   DebugLoc dl = getCurDebugLoc();
3546
3547   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3548       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3549     SDValue Op = getValue(I.getOperand(1));
3550
3551     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, Op);
3552
3553     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3554     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3555     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, Op, t1);
3556
3557     //   IntegerPartOfX <<= 23;
3558     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3559                                  DAG.getConstant(23, TLI.getPointerTy()));
3560
3561     if (LimitFloatPrecision <= 6) {
3562       // For floating-point precision of 6:
3563       //
3564       //   TwoToFractionalPartOfX =
3565       //     0.997535578f +
3566       //       (0.735607626f + 0.252464424f * x) * x;
3567       //
3568       // error 0.0144103317, which is 6 bits
3569       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3570                                getF32Constant(DAG, 0x3e814304));
3571       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3572                                getF32Constant(DAG, 0x3f3c50c8));
3573       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3574       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3575                                getF32Constant(DAG, 0x3f7f5e7e));
3576       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3577       SDValue TwoToFractionalPartOfX =
3578         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3579
3580       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3581                            MVT::f32, TwoToFractionalPartOfX);
3582     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3583       // For floating-point precision of 12:
3584       //
3585       //   TwoToFractionalPartOfX =
3586       //     0.999892986f +
3587       //       (0.696457318f +
3588       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3589       //
3590       // error 0.000107046256, which is 13 to 14 bits
3591       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3592                                getF32Constant(DAG, 0x3da235e3));
3593       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3594                                getF32Constant(DAG, 0x3e65b8f3));
3595       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3596       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3597                                getF32Constant(DAG, 0x3f324b07));
3598       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3599       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3600                                getF32Constant(DAG, 0x3f7ff8fd));
3601       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3602       SDValue TwoToFractionalPartOfX =
3603         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3604
3605       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3606                            MVT::f32, TwoToFractionalPartOfX);
3607     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3608       // For floating-point precision of 18:
3609       //
3610       //   TwoToFractionalPartOfX =
3611       //     0.999999982f +
3612       //       (0.693148872f +
3613       //         (0.240227044f +
3614       //           (0.554906021e-1f +
3615       //             (0.961591928e-2f +
3616       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3617       // error 2.47208000*10^(-7), which is better than 18 bits
3618       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3619                                getF32Constant(DAG, 0x3924b03e));
3620       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3621                                getF32Constant(DAG, 0x3ab24b87));
3622       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3623       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3624                                getF32Constant(DAG, 0x3c1d8c17));
3625       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3626       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3627                                getF32Constant(DAG, 0x3d634a1d));
3628       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3629       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3630                                getF32Constant(DAG, 0x3e75fe14));
3631       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3632       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3633                                 getF32Constant(DAG, 0x3f317234));
3634       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3635       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3636                                 getF32Constant(DAG, 0x3f800000));
3637       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3638       SDValue TwoToFractionalPartOfX =
3639         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3640
3641       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3642                            MVT::f32, TwoToFractionalPartOfX);
3643     }
3644   } else {
3645     // No special expansion.
3646     result = DAG.getNode(ISD::FEXP2, dl,
3647                          getValue(I.getOperand(1)).getValueType(),
3648                          getValue(I.getOperand(1)));
3649   }
3650
3651   setValue(&I, result);
3652 }
3653
3654 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3655 /// limited-precision mode with x == 10.0f.
3656 void
3657 SelectionDAGLowering::visitPow(CallInst &I) {
3658   SDValue result;
3659   Value *Val = I.getOperand(1);
3660   DebugLoc dl = getCurDebugLoc();
3661   bool IsExp10 = false;
3662
3663   if (getValue(Val).getValueType() == MVT::f32 &&
3664       getValue(I.getOperand(2)).getValueType() == MVT::f32 &&
3665       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3666     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3667       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3668         APFloat Ten(10.0f);
3669         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3670       }
3671     }
3672   }
3673
3674   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3675     SDValue Op = getValue(I.getOperand(2));
3676
3677     // Put the exponent in the right bit position for later addition to the
3678     // final result:
3679     //
3680     //   #define LOG2OF10 3.3219281f
3681     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3682     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3683                              getF32Constant(DAG, 0x40549a78));
3684     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3685
3686     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3687     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3688     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3689
3690     //   IntegerPartOfX <<= 23;
3691     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3692                                  DAG.getConstant(23, TLI.getPointerTy()));
3693
3694     if (LimitFloatPrecision <= 6) {
3695       // For floating-point precision of 6:
3696       //
3697       //   twoToFractionalPartOfX =
3698       //     0.997535578f +
3699       //       (0.735607626f + 0.252464424f * x) * x;
3700       //
3701       // error 0.0144103317, which is 6 bits
3702       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3703                                getF32Constant(DAG, 0x3e814304));
3704       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3705                                getF32Constant(DAG, 0x3f3c50c8));
3706       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3707       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3708                                getF32Constant(DAG, 0x3f7f5e7e));
3709       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3710       SDValue TwoToFractionalPartOfX =
3711         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3712
3713       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3714                            MVT::f32, TwoToFractionalPartOfX);
3715     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3716       // For floating-point precision of 12:
3717       //
3718       //   TwoToFractionalPartOfX =
3719       //     0.999892986f +
3720       //       (0.696457318f +
3721       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3722       //
3723       // error 0.000107046256, which is 13 to 14 bits
3724       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3725                                getF32Constant(DAG, 0x3da235e3));
3726       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3727                                getF32Constant(DAG, 0x3e65b8f3));
3728       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3729       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3730                                getF32Constant(DAG, 0x3f324b07));
3731       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3732       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3733                                getF32Constant(DAG, 0x3f7ff8fd));
3734       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3735       SDValue TwoToFractionalPartOfX =
3736         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3737
3738       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3739                            MVT::f32, TwoToFractionalPartOfX);
3740     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3741       // For floating-point precision of 18:
3742       //
3743       //   TwoToFractionalPartOfX =
3744       //     0.999999982f +
3745       //       (0.693148872f +
3746       //         (0.240227044f +
3747       //           (0.554906021e-1f +
3748       //             (0.961591928e-2f +
3749       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3750       // error 2.47208000*10^(-7), which is better than 18 bits
3751       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3752                                getF32Constant(DAG, 0x3924b03e));
3753       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3754                                getF32Constant(DAG, 0x3ab24b87));
3755       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3756       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3757                                getF32Constant(DAG, 0x3c1d8c17));
3758       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3759       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3760                                getF32Constant(DAG, 0x3d634a1d));
3761       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3762       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3763                                getF32Constant(DAG, 0x3e75fe14));
3764       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3765       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3766                                 getF32Constant(DAG, 0x3f317234));
3767       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3768       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3769                                 getF32Constant(DAG, 0x3f800000));
3770       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3771       SDValue TwoToFractionalPartOfX =
3772         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3773
3774       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3775                            MVT::f32, TwoToFractionalPartOfX);
3776     }
3777   } else {
3778     // No special expansion.
3779     result = DAG.getNode(ISD::FPOW, dl,
3780                          getValue(I.getOperand(1)).getValueType(),
3781                          getValue(I.getOperand(1)),
3782                          getValue(I.getOperand(2)));
3783   }
3784
3785   setValue(&I, result);
3786 }
3787
3788 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
3789 /// we want to emit this as a call to a named external function, return the name
3790 /// otherwise lower it and return null.
3791 const char *
3792 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
3793   DebugLoc dl = getCurDebugLoc();
3794   switch (Intrinsic) {
3795   default:
3796     // By default, turn this into a target intrinsic node.
3797     visitTargetIntrinsic(I, Intrinsic);
3798     return 0;
3799   case Intrinsic::vastart:  visitVAStart(I); return 0;
3800   case Intrinsic::vaend:    visitVAEnd(I); return 0;
3801   case Intrinsic::vacopy:   visitVACopy(I); return 0;
3802   case Intrinsic::returnaddress:
3803     setValue(&I, DAG.getNode(ISD::RETURNADDR, dl, TLI.getPointerTy(),
3804                              getValue(I.getOperand(1))));
3805     return 0;
3806   case Intrinsic::frameaddress:
3807     setValue(&I, DAG.getNode(ISD::FRAMEADDR, dl, TLI.getPointerTy(),
3808                              getValue(I.getOperand(1))));
3809     return 0;
3810   case Intrinsic::setjmp:
3811     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
3812     break;
3813   case Intrinsic::longjmp:
3814     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
3815     break;
3816   case Intrinsic::memcpy: {
3817     SDValue Op1 = getValue(I.getOperand(1));
3818     SDValue Op2 = getValue(I.getOperand(2));
3819     SDValue Op3 = getValue(I.getOperand(3));
3820     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3821     DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, false,
3822                               I.getOperand(1), 0, I.getOperand(2), 0));
3823     return 0;
3824   }
3825   case Intrinsic::memset: {
3826     SDValue Op1 = getValue(I.getOperand(1));
3827     SDValue Op2 = getValue(I.getOperand(2));
3828     SDValue Op3 = getValue(I.getOperand(3));
3829     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3830     DAG.setRoot(DAG.getMemset(getRoot(), dl, Op1, Op2, Op3, Align,
3831                               I.getOperand(1), 0));
3832     return 0;
3833   }
3834   case Intrinsic::memmove: {
3835     SDValue Op1 = getValue(I.getOperand(1));
3836     SDValue Op2 = getValue(I.getOperand(2));
3837     SDValue Op3 = getValue(I.getOperand(3));
3838     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3839
3840     // If the source and destination are known to not be aliases, we can
3841     // lower memmove as memcpy.
3842     uint64_t Size = -1ULL;
3843     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
3844       Size = C->getZExtValue();
3845     if (AA->alias(I.getOperand(1), Size, I.getOperand(2), Size) ==
3846         AliasAnalysis::NoAlias) {
3847       DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, false,
3848                                 I.getOperand(1), 0, I.getOperand(2), 0));
3849       return 0;
3850     }
3851
3852     DAG.setRoot(DAG.getMemmove(getRoot(), dl, Op1, Op2, Op3, Align,
3853                                I.getOperand(1), 0, I.getOperand(2), 0));
3854     return 0;
3855   }
3856   case Intrinsic::dbg_stoppoint: {
3857     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
3858     if (isValidDebugInfoIntrinsic(SPI, CodeGenOpt::Default)) {
3859       MachineFunction &MF = DAG.getMachineFunction();
3860       DebugLoc Loc = ExtractDebugLocation(SPI, MF.getDebugLocInfo());
3861       setCurDebugLoc(Loc);
3862
3863       if (OptLevel == CodeGenOpt::None)
3864         DAG.setRoot(DAG.getDbgStopPoint(Loc, getRoot(),
3865                                         SPI.getLine(),
3866                                         SPI.getColumn(),
3867                                         SPI.getContext()));
3868     }
3869     return 0;
3870   }
3871   case Intrinsic::dbg_region_start: {
3872     DwarfWriter *DW = DAG.getDwarfWriter();
3873     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
3874     if (isValidDebugInfoIntrinsic(RSI, OptLevel) && DW
3875         && DW->ShouldEmitDwarfDebug()) {
3876       unsigned LabelID =
3877         DW->RecordRegionStart(cast<GlobalVariable>(RSI.getContext()));
3878       DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(),
3879                                getRoot(), LabelID));
3880     }
3881     return 0;
3882   }
3883   case Intrinsic::dbg_region_end: {
3884     DwarfWriter *DW = DAG.getDwarfWriter();
3885     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
3886
3887     if (!isValidDebugInfoIntrinsic(REI, OptLevel) || !DW
3888         || !DW->ShouldEmitDwarfDebug()) 
3889       return 0;
3890
3891     MachineFunction &MF = DAG.getMachineFunction();
3892     DISubprogram Subprogram(cast<GlobalVariable>(REI.getContext()));
3893     
3894     if (isInlinedFnEnd(REI, MF.getFunction())) {
3895       // This is end of inlined function. Debugging information for inlined
3896       // function is not handled yet (only supported by FastISel).
3897       if (OptLevel == CodeGenOpt::None) {
3898         unsigned ID = DW->RecordInlinedFnEnd(Subprogram);
3899         if (ID != 0)
3900           // Returned ID is 0 if this is unbalanced "end of inlined
3901           // scope". This could happen if optimizer eats dbg intrinsics or
3902           // "beginning of inlined scope" is not recoginized due to missing
3903           // location info. In such cases, do ignore this region.end.
3904           DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(), 
3905                                    getRoot(), ID));
3906       }
3907       return 0;
3908     } 
3909
3910     unsigned LabelID =
3911       DW->RecordRegionEnd(cast<GlobalVariable>(REI.getContext()));
3912     DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(),
3913                              getRoot(), LabelID));
3914     return 0;
3915   }
3916   case Intrinsic::dbg_func_start: {
3917     DwarfWriter *DW = DAG.getDwarfWriter();
3918     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
3919     if (!isValidDebugInfoIntrinsic(FSI, CodeGenOpt::None))
3920       return 0;
3921
3922     MachineFunction &MF = DAG.getMachineFunction();
3923     // This is a beginning of an inlined function.
3924     if (isInlinedFnStart(FSI, MF.getFunction())) {
3925       if (OptLevel != CodeGenOpt::None)
3926         // FIXME: Debugging informaation for inlined function is only
3927         // supported at CodeGenOpt::Node.
3928         return 0;
3929       
3930       DebugLoc PrevLoc = CurDebugLoc;
3931       // If llvm.dbg.func.start is seen in a new block before any
3932       // llvm.dbg.stoppoint intrinsic then the location info is unknown.
3933       // FIXME : Why DebugLoc is reset at the beginning of each block ?
3934       if (PrevLoc.isUnknown())
3935         return 0;
3936       
3937       // Record the source line.
3938       setCurDebugLoc(ExtractDebugLocation(FSI, MF.getDebugLocInfo()));
3939       
3940       if (!DW || !DW->ShouldEmitDwarfDebug())
3941         return 0;
3942       DebugLocTuple PrevLocTpl = MF.getDebugLocTuple(PrevLoc);
3943       DISubprogram SP(cast<GlobalVariable>(FSI.getSubprogram()));
3944       DICompileUnit CU(PrevLocTpl.CompileUnit);
3945       unsigned LabelID = DW->RecordInlinedFnStart(SP, CU,
3946                                                   PrevLocTpl.Line,
3947                                                   PrevLocTpl.Col);
3948       DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(),
3949                                getRoot(), LabelID));
3950       return 0;
3951     }
3952
3953     // This is a beginning of a new function.
3954     MF.setDefaultDebugLoc(ExtractDebugLocation(FSI, MF.getDebugLocInfo()));
3955
3956     if (!DW || !DW->ShouldEmitDwarfDebug())
3957       return 0;
3958     // llvm.dbg.func_start also defines beginning of function scope.
3959     DW->RecordRegionStart(cast<GlobalVariable>(FSI.getSubprogram()));
3960     return 0;
3961   }
3962   case Intrinsic::dbg_declare: {
3963     if (OptLevel != CodeGenOpt::None) 
3964       // FIXME: Variable debug info is not supported here.
3965       return 0;
3966
3967     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
3968     if (!isValidDebugInfoIntrinsic(DI, CodeGenOpt::None))
3969       return 0;
3970
3971     Value *Variable = DI.getVariable();
3972     DAG.setRoot(DAG.getNode(ISD::DECLARE, dl, MVT::Other, getRoot(),
3973                             getValue(DI.getAddress()), getValue(Variable)));
3974     return 0;
3975   }
3976   case Intrinsic::eh_exception: {
3977     // Insert the EXCEPTIONADDR instruction.
3978     assert(CurMBB->isLandingPad() &&"Call to eh.exception not in landing pad!");
3979     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
3980     SDValue Ops[1];
3981     Ops[0] = DAG.getRoot();
3982     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, dl, VTs, Ops, 1);
3983     setValue(&I, Op);
3984     DAG.setRoot(Op.getValue(1));
3985     return 0;
3986   }
3987
3988   case Intrinsic::eh_selector_i32:
3989   case Intrinsic::eh_selector_i64: {
3990     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3991     MVT VT = (Intrinsic == Intrinsic::eh_selector_i32 ?
3992                          MVT::i32 : MVT::i64);
3993
3994     if (MMI) {
3995       if (CurMBB->isLandingPad())
3996         AddCatchInfo(I, MMI, CurMBB);
3997       else {
3998 #ifndef NDEBUG
3999         FuncInfo.CatchInfoLost.insert(&I);
4000 #endif
4001         // FIXME: Mark exception selector register as live in.  Hack for PR1508.
4002         unsigned Reg = TLI.getExceptionSelectorRegister();
4003         if (Reg) CurMBB->addLiveIn(Reg);
4004       }
4005
4006       // Insert the EHSELECTION instruction.
4007       SDVTList VTs = DAG.getVTList(VT, MVT::Other);
4008       SDValue Ops[2];
4009       Ops[0] = getValue(I.getOperand(1));
4010       Ops[1] = getRoot();
4011       SDValue Op = DAG.getNode(ISD::EHSELECTION, dl, VTs, Ops, 2);
4012       setValue(&I, Op);
4013       DAG.setRoot(Op.getValue(1));
4014     } else {
4015       setValue(&I, DAG.getConstant(0, VT));
4016     }
4017
4018     return 0;
4019   }
4020
4021   case Intrinsic::eh_typeid_for_i32:
4022   case Intrinsic::eh_typeid_for_i64: {
4023     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4024     MVT VT = (Intrinsic == Intrinsic::eh_typeid_for_i32 ?
4025                          MVT::i32 : MVT::i64);
4026
4027     if (MMI) {
4028       // Find the type id for the given typeinfo.
4029       GlobalVariable *GV = ExtractTypeInfo(I.getOperand(1));
4030
4031       unsigned TypeID = MMI->getTypeIDFor(GV);
4032       setValue(&I, DAG.getConstant(TypeID, VT));
4033     } else {
4034       // Return something different to eh_selector.
4035       setValue(&I, DAG.getConstant(1, VT));
4036     }
4037
4038     return 0;
4039   }
4040
4041   case Intrinsic::eh_return_i32:
4042   case Intrinsic::eh_return_i64:
4043     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
4044       MMI->setCallsEHReturn(true);
4045       DAG.setRoot(DAG.getNode(ISD::EH_RETURN, dl,
4046                               MVT::Other,
4047                               getControlRoot(),
4048                               getValue(I.getOperand(1)),
4049                               getValue(I.getOperand(2))));
4050     } else {
4051       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
4052     }
4053
4054     return 0;
4055   case Intrinsic::eh_unwind_init:
4056     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
4057       MMI->setCallsUnwindInit(true);
4058     }
4059
4060     return 0;
4061
4062   case Intrinsic::eh_dwarf_cfa: {
4063     MVT VT = getValue(I.getOperand(1)).getValueType();
4064     SDValue CfaArg;
4065     if (VT.bitsGT(TLI.getPointerTy()))
4066       CfaArg = DAG.getNode(ISD::TRUNCATE, dl,
4067                            TLI.getPointerTy(), getValue(I.getOperand(1)));
4068     else
4069       CfaArg = DAG.getNode(ISD::SIGN_EXTEND, dl,
4070                            TLI.getPointerTy(), getValue(I.getOperand(1)));
4071
4072     SDValue Offset = DAG.getNode(ISD::ADD, dl,
4073                                  TLI.getPointerTy(),
4074                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, dl,
4075                                              TLI.getPointerTy()),
4076                                  CfaArg);
4077     setValue(&I, DAG.getNode(ISD::ADD, dl,
4078                              TLI.getPointerTy(),
4079                              DAG.getNode(ISD::FRAMEADDR, dl,
4080                                          TLI.getPointerTy(),
4081                                          DAG.getConstant(0,
4082                                                          TLI.getPointerTy())),
4083                              Offset));
4084     return 0;
4085   }
4086
4087   case Intrinsic::convertff:
4088   case Intrinsic::convertfsi:
4089   case Intrinsic::convertfui:
4090   case Intrinsic::convertsif:
4091   case Intrinsic::convertuif:
4092   case Intrinsic::convertss:
4093   case Intrinsic::convertsu:
4094   case Intrinsic::convertus:
4095   case Intrinsic::convertuu: {
4096     ISD::CvtCode Code = ISD::CVT_INVALID;
4097     switch (Intrinsic) {
4098     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4099     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4100     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4101     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4102     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4103     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4104     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4105     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4106     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4107     }
4108     MVT DestVT = TLI.getValueType(I.getType());
4109     Value* Op1 = I.getOperand(1);
4110     setValue(&I, DAG.getConvertRndSat(DestVT, getCurDebugLoc(), getValue(Op1),
4111                                 DAG.getValueType(DestVT),
4112                                 DAG.getValueType(getValue(Op1).getValueType()),
4113                                 getValue(I.getOperand(2)),
4114                                 getValue(I.getOperand(3)),
4115                                 Code));
4116     return 0;
4117   }
4118
4119   case Intrinsic::sqrt:
4120     setValue(&I, DAG.getNode(ISD::FSQRT, dl,
4121                              getValue(I.getOperand(1)).getValueType(),
4122                              getValue(I.getOperand(1))));
4123     return 0;
4124   case Intrinsic::powi:
4125     setValue(&I, DAG.getNode(ISD::FPOWI, dl,
4126                              getValue(I.getOperand(1)).getValueType(),
4127                              getValue(I.getOperand(1)),
4128                              getValue(I.getOperand(2))));
4129     return 0;
4130   case Intrinsic::sin:
4131     setValue(&I, DAG.getNode(ISD::FSIN, dl,
4132                              getValue(I.getOperand(1)).getValueType(),
4133                              getValue(I.getOperand(1))));
4134     return 0;
4135   case Intrinsic::cos:
4136     setValue(&I, DAG.getNode(ISD::FCOS, dl,
4137                              getValue(I.getOperand(1)).getValueType(),
4138                              getValue(I.getOperand(1))));
4139     return 0;
4140   case Intrinsic::log:
4141     visitLog(I);
4142     return 0;
4143   case Intrinsic::log2:
4144     visitLog2(I);
4145     return 0;
4146   case Intrinsic::log10:
4147     visitLog10(I);
4148     return 0;
4149   case Intrinsic::exp:
4150     visitExp(I);
4151     return 0;
4152   case Intrinsic::exp2:
4153     visitExp2(I);
4154     return 0;
4155   case Intrinsic::pow:
4156     visitPow(I);
4157     return 0;
4158   case Intrinsic::pcmarker: {
4159     SDValue Tmp = getValue(I.getOperand(1));
4160     DAG.setRoot(DAG.getNode(ISD::PCMARKER, dl, MVT::Other, getRoot(), Tmp));
4161     return 0;
4162   }
4163   case Intrinsic::readcyclecounter: {
4164     SDValue Op = getRoot();
4165     SDValue Tmp = DAG.getNode(ISD::READCYCLECOUNTER, dl,
4166                               DAG.getVTList(MVT::i64, MVT::Other),
4167                               &Op, 1);
4168     setValue(&I, Tmp);
4169     DAG.setRoot(Tmp.getValue(1));
4170     return 0;
4171   }
4172   case Intrinsic::bswap:
4173     setValue(&I, DAG.getNode(ISD::BSWAP, dl,
4174                              getValue(I.getOperand(1)).getValueType(),
4175                              getValue(I.getOperand(1))));
4176     return 0;
4177   case Intrinsic::cttz: {
4178     SDValue Arg = getValue(I.getOperand(1));
4179     MVT Ty = Arg.getValueType();
4180     SDValue result = DAG.getNode(ISD::CTTZ, dl, Ty, Arg);
4181     setValue(&I, result);
4182     return 0;
4183   }
4184   case Intrinsic::ctlz: {
4185     SDValue Arg = getValue(I.getOperand(1));
4186     MVT Ty = Arg.getValueType();
4187     SDValue result = DAG.getNode(ISD::CTLZ, dl, Ty, Arg);
4188     setValue(&I, result);
4189     return 0;
4190   }
4191   case Intrinsic::ctpop: {
4192     SDValue Arg = getValue(I.getOperand(1));
4193     MVT Ty = Arg.getValueType();
4194     SDValue result = DAG.getNode(ISD::CTPOP, dl, Ty, Arg);
4195     setValue(&I, result);
4196     return 0;
4197   }
4198   case Intrinsic::stacksave: {
4199     SDValue Op = getRoot();
4200     SDValue Tmp = DAG.getNode(ISD::STACKSAVE, dl,
4201               DAG.getVTList(TLI.getPointerTy(), MVT::Other), &Op, 1);
4202     setValue(&I, Tmp);
4203     DAG.setRoot(Tmp.getValue(1));
4204     return 0;
4205   }
4206   case Intrinsic::stackrestore: {
4207     SDValue Tmp = getValue(I.getOperand(1));
4208     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, dl, MVT::Other, getRoot(), Tmp));
4209     return 0;
4210   }
4211   case Intrinsic::stackprotector: {
4212     // Emit code into the DAG to store the stack guard onto the stack.
4213     MachineFunction &MF = DAG.getMachineFunction();
4214     MachineFrameInfo *MFI = MF.getFrameInfo();
4215     MVT PtrTy = TLI.getPointerTy();
4216
4217     SDValue Src = getValue(I.getOperand(1));   // The guard's value.
4218     AllocaInst *Slot = cast<AllocaInst>(I.getOperand(2));
4219
4220     int FI = FuncInfo.StaticAllocaMap[Slot];
4221     MFI->setStackProtectorIndex(FI);
4222
4223     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4224
4225     // Store the stack protector onto the stack.
4226     SDValue Result = DAG.getStore(getRoot(), getCurDebugLoc(), Src, FIN,
4227                                   PseudoSourceValue::getFixedStack(FI),
4228                                   0, true);
4229     setValue(&I, Result);
4230     DAG.setRoot(Result);
4231     return 0;
4232   }
4233   case Intrinsic::var_annotation:
4234     // Discard annotate attributes
4235     return 0;
4236
4237   case Intrinsic::init_trampoline: {
4238     const Function *F = cast<Function>(I.getOperand(2)->stripPointerCasts());
4239
4240     SDValue Ops[6];
4241     Ops[0] = getRoot();
4242     Ops[1] = getValue(I.getOperand(1));
4243     Ops[2] = getValue(I.getOperand(2));
4244     Ops[3] = getValue(I.getOperand(3));
4245     Ops[4] = DAG.getSrcValue(I.getOperand(1));
4246     Ops[5] = DAG.getSrcValue(F);
4247
4248     SDValue Tmp = DAG.getNode(ISD::TRAMPOLINE, dl,
4249                               DAG.getVTList(TLI.getPointerTy(), MVT::Other),
4250                               Ops, 6);
4251
4252     setValue(&I, Tmp);
4253     DAG.setRoot(Tmp.getValue(1));
4254     return 0;
4255   }
4256
4257   case Intrinsic::gcroot:
4258     if (GFI) {
4259       Value *Alloca = I.getOperand(1);
4260       Constant *TypeMap = cast<Constant>(I.getOperand(2));
4261
4262       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4263       GFI->addStackRoot(FI->getIndex(), TypeMap);
4264     }
4265     return 0;
4266
4267   case Intrinsic::gcread:
4268   case Intrinsic::gcwrite:
4269     llvm_unreachable("GC failed to lower gcread/gcwrite intrinsics!");
4270     return 0;
4271
4272   case Intrinsic::flt_rounds: {
4273     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, dl, MVT::i32));
4274     return 0;
4275   }
4276
4277   case Intrinsic::trap: {
4278     DAG.setRoot(DAG.getNode(ISD::TRAP, dl,MVT::Other, getRoot()));
4279     return 0;
4280   }
4281
4282   case Intrinsic::uadd_with_overflow:
4283     return implVisitAluOverflow(I, ISD::UADDO);
4284   case Intrinsic::sadd_with_overflow:
4285     return implVisitAluOverflow(I, ISD::SADDO);
4286   case Intrinsic::usub_with_overflow:
4287     return implVisitAluOverflow(I, ISD::USUBO);
4288   case Intrinsic::ssub_with_overflow:
4289     return implVisitAluOverflow(I, ISD::SSUBO);
4290   case Intrinsic::umul_with_overflow:
4291     return implVisitAluOverflow(I, ISD::UMULO);
4292   case Intrinsic::smul_with_overflow:
4293     return implVisitAluOverflow(I, ISD::SMULO);
4294
4295   case Intrinsic::prefetch: {
4296     SDValue Ops[4];
4297     Ops[0] = getRoot();
4298     Ops[1] = getValue(I.getOperand(1));
4299     Ops[2] = getValue(I.getOperand(2));
4300     Ops[3] = getValue(I.getOperand(3));
4301     DAG.setRoot(DAG.getNode(ISD::PREFETCH, dl, MVT::Other, &Ops[0], 4));
4302     return 0;
4303   }
4304
4305   case Intrinsic::memory_barrier: {
4306     SDValue Ops[6];
4307     Ops[0] = getRoot();
4308     for (int x = 1; x < 6; ++x)
4309       Ops[x] = getValue(I.getOperand(x));
4310
4311     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, dl, MVT::Other, &Ops[0], 6));
4312     return 0;
4313   }
4314   case Intrinsic::atomic_cmp_swap: {
4315     SDValue Root = getRoot();
4316     SDValue L =
4317       DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, getCurDebugLoc(),
4318                     getValue(I.getOperand(2)).getValueType().getSimpleVT(),
4319                     Root,
4320                     getValue(I.getOperand(1)),
4321                     getValue(I.getOperand(2)),
4322                     getValue(I.getOperand(3)),
4323                     I.getOperand(1));
4324     setValue(&I, L);
4325     DAG.setRoot(L.getValue(1));
4326     return 0;
4327   }
4328   case Intrinsic::atomic_load_add:
4329     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD);
4330   case Intrinsic::atomic_load_sub:
4331     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB);
4332   case Intrinsic::atomic_load_or:
4333     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR);
4334   case Intrinsic::atomic_load_xor:
4335     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR);
4336   case Intrinsic::atomic_load_and:
4337     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND);
4338   case Intrinsic::atomic_load_nand:
4339     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND);
4340   case Intrinsic::atomic_load_max:
4341     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX);
4342   case Intrinsic::atomic_load_min:
4343     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN);
4344   case Intrinsic::atomic_load_umin:
4345     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN);
4346   case Intrinsic::atomic_load_umax:
4347     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX);
4348   case Intrinsic::atomic_swap:
4349     return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP);
4350   }
4351 }
4352
4353 /// Test if the given instruction is in a position to be optimized
4354 /// with a tail-call. This roughly means that it's in a block with
4355 /// a return and there's nothing that needs to be scheduled
4356 /// between it and the return.
4357 ///
4358 /// This function only tests target-independent requirements.
4359 /// For target-dependent requirements, a target should override
4360 /// TargetLowering::IsEligibleForTailCallOptimization.
4361 ///
4362 static bool
4363 isInTailCallPosition(const Instruction *I, Attributes RetAttr,
4364                      const TargetLowering &TLI) {
4365   const BasicBlock *ExitBB = I->getParent();
4366   const TerminatorInst *Term = ExitBB->getTerminator();
4367   const ReturnInst *Ret = dyn_cast<ReturnInst>(Term);
4368   const Function *F = ExitBB->getParent();
4369
4370   // The block must end in a return statement or an unreachable.
4371   if (!Ret && !isa<UnreachableInst>(Term)) return false;
4372
4373   // If I will have a chain, make sure no other instruction that will have a
4374   // chain interposes between I and the return.
4375   if (I->mayHaveSideEffects() || I->mayReadFromMemory() ||
4376       !I->isSafeToSpeculativelyExecute())
4377     for (BasicBlock::const_iterator BBI = prior(prior(ExitBB->end())); ;
4378          --BBI) {
4379       if (&*BBI == I)
4380         break;
4381       if (BBI->mayHaveSideEffects() || BBI->mayReadFromMemory() ||
4382           !BBI->isSafeToSpeculativelyExecute())
4383         return false;
4384     }
4385
4386   // If the block ends with a void return or unreachable, it doesn't matter
4387   // what the call's return type is.
4388   if (!Ret || Ret->getNumOperands() == 0) return true;
4389
4390   // Conservatively require the attributes of the call to match those of
4391   // the return.
4392   if (F->getAttributes().getRetAttributes() != RetAttr)
4393     return false;
4394
4395   // Otherwise, make sure the unmodified return value of I is the return value.
4396   for (const Instruction *U = dyn_cast<Instruction>(Ret->getOperand(0)); ;
4397        U = dyn_cast<Instruction>(U->getOperand(0))) {
4398     if (!U)
4399       return false;
4400     if (!U->hasOneUse())
4401       return false;
4402     if (U == I)
4403       break;
4404     // Check for a truly no-op truncate.
4405     if (isa<TruncInst>(U) &&
4406         TLI.isTruncateFree(U->getOperand(0)->getType(), U->getType()))
4407       continue;
4408     // Check for a truly no-op bitcast.
4409     if (isa<BitCastInst>(U) &&
4410         (U->getOperand(0)->getType() == U->getType() ||
4411          (isa<PointerType>(U->getOperand(0)->getType()) &&
4412           isa<PointerType>(U->getType()))))
4413       continue;
4414     // Otherwise it's not a true no-op.
4415     return false;
4416   }
4417
4418   return true;
4419 }
4420
4421 void SelectionDAGLowering::LowerCallTo(CallSite CS, SDValue Callee,
4422                                        bool isTailCall,
4423                                        MachineBasicBlock *LandingPad) {
4424   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4425   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4426   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4427   unsigned BeginLabel = 0, EndLabel = 0;
4428
4429   TargetLowering::ArgListTy Args;
4430   TargetLowering::ArgListEntry Entry;
4431   Args.reserve(CS.arg_size());
4432   unsigned j = 1;
4433   for (CallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4434        i != e; ++i, ++j) {
4435     SDValue ArgNode = getValue(*i);
4436     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4437
4438     unsigned attrInd = i - CS.arg_begin() + 1;
4439     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4440     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4441     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4442     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4443     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4444     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4445     Entry.Alignment = CS.getParamAlignment(attrInd);
4446     Args.push_back(Entry);
4447   }
4448
4449   if (LandingPad && MMI) {
4450     // Insert a label before the invoke call to mark the try range.  This can be
4451     // used to detect deletion of the invoke via the MachineModuleInfo.
4452     BeginLabel = MMI->NextLabelID();
4453     // Both PendingLoads and PendingExports must be flushed here;
4454     // this call might not return.
4455     (void)getRoot();
4456     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getCurDebugLoc(),
4457                              getControlRoot(), BeginLabel));
4458   }
4459
4460   // Check if target-independent constraints permit a tail call here.
4461   // Target-dependent constraints are checked within TLI.LowerCallTo.
4462   if (isTailCall &&
4463       !isInTailCallPosition(CS.getInstruction(),
4464                             CS.getAttributes().getRetAttributes(),
4465                             TLI))
4466     isTailCall = false;
4467
4468   std::pair<SDValue,SDValue> Result =
4469     TLI.LowerCallTo(getRoot(), CS.getType(),
4470                     CS.paramHasAttr(0, Attribute::SExt),
4471                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4472                     CS.paramHasAttr(0, Attribute::InReg), FTy->getNumParams(),
4473                     CS.getCallingConv(),
4474                     isTailCall,
4475                     !CS.getInstruction()->use_empty(),
4476                     Callee, Args, DAG, getCurDebugLoc());
4477   assert((isTailCall || Result.second.getNode()) &&
4478          "Non-null chain expected with non-tail call!");
4479   assert((Result.second.getNode() || !Result.first.getNode()) &&
4480          "Null value expected with tail call!");
4481   if (Result.first.getNode())
4482     setValue(CS.getInstruction(), Result.first);
4483   // As a special case, a null chain means that a tail call has
4484   // been emitted and the DAG root is already updated.
4485   if (Result.second.getNode())
4486     DAG.setRoot(Result.second);
4487   else
4488     HasTailCall = true;
4489
4490   if (LandingPad && MMI) {
4491     // Insert a label at the end of the invoke call to mark the try range.  This
4492     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4493     EndLabel = MMI->NextLabelID();
4494     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getCurDebugLoc(),
4495                              getRoot(), EndLabel));
4496
4497     // Inform MachineModuleInfo of range.
4498     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
4499   }
4500 }
4501
4502
4503 void SelectionDAGLowering::visitCall(CallInst &I) {
4504   const char *RenameFn = 0;
4505   if (Function *F = I.getCalledFunction()) {
4506     if (F->isDeclaration()) {
4507       const TargetIntrinsicInfo *II = TLI.getTargetMachine().getIntrinsicInfo();
4508       if (II) {
4509         if (unsigned IID = II->getIntrinsicID(F)) {
4510           RenameFn = visitIntrinsicCall(I, IID);
4511           if (!RenameFn)
4512             return;
4513         }
4514       }
4515       if (unsigned IID = F->getIntrinsicID()) {
4516         RenameFn = visitIntrinsicCall(I, IID);
4517         if (!RenameFn)
4518           return;
4519       }
4520     }
4521
4522     // Check for well-known libc/libm calls.  If the function is internal, it
4523     // can't be a library call.
4524     if (!F->hasLocalLinkage() && F->hasName()) {
4525       StringRef Name = F->getName();
4526       if (Name == "copysign" || Name == "copysignf") {
4527         if (I.getNumOperands() == 3 &&   // Basic sanity checks.
4528             I.getOperand(1)->getType()->isFloatingPoint() &&
4529             I.getType() == I.getOperand(1)->getType() &&
4530             I.getType() == I.getOperand(2)->getType()) {
4531           SDValue LHS = getValue(I.getOperand(1));
4532           SDValue RHS = getValue(I.getOperand(2));
4533           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurDebugLoc(),
4534                                    LHS.getValueType(), LHS, RHS));
4535           return;
4536         }
4537       } else if (Name == "fabs" || Name == "fabsf" || Name == "fabsl") {
4538         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4539             I.getOperand(1)->getType()->isFloatingPoint() &&
4540             I.getType() == I.getOperand(1)->getType()) {
4541           SDValue Tmp = getValue(I.getOperand(1));
4542           setValue(&I, DAG.getNode(ISD::FABS, getCurDebugLoc(),
4543                                    Tmp.getValueType(), Tmp));
4544           return;
4545         }
4546       } else if (Name == "sin" || Name == "sinf" || Name == "sinl") {
4547         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4548             I.getOperand(1)->getType()->isFloatingPoint() &&
4549             I.getType() == I.getOperand(1)->getType()) {
4550           SDValue Tmp = getValue(I.getOperand(1));
4551           setValue(&I, DAG.getNode(ISD::FSIN, getCurDebugLoc(),
4552                                    Tmp.getValueType(), Tmp));
4553           return;
4554         }
4555       } else if (Name == "cos" || Name == "cosf" || Name == "cosl") {
4556         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4557             I.getOperand(1)->getType()->isFloatingPoint() &&
4558             I.getType() == I.getOperand(1)->getType()) {
4559           SDValue Tmp = getValue(I.getOperand(1));
4560           setValue(&I, DAG.getNode(ISD::FCOS, getCurDebugLoc(),
4561                                    Tmp.getValueType(), Tmp));
4562           return;
4563         }
4564       }
4565     }
4566   } else if (isa<InlineAsm>(I.getOperand(0))) {
4567     visitInlineAsm(&I);
4568     return;
4569   }
4570
4571   SDValue Callee;
4572   if (!RenameFn)
4573     Callee = getValue(I.getOperand(0));
4574   else
4575     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
4576
4577   // Check if we can potentially perform a tail call. More detailed
4578   // checking is be done within LowerCallTo, after more information
4579   // about the call is known.
4580   bool isTailCall = PerformTailCallOpt && I.isTailCall();
4581
4582   LowerCallTo(&I, Callee, isTailCall);
4583 }
4584
4585
4586 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
4587 /// this value and returns the result as a ValueVT value.  This uses
4588 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4589 /// If the Flag pointer is NULL, no flag is used.
4590 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG, DebugLoc dl,
4591                                       SDValue &Chain,
4592                                       SDValue *Flag) const {
4593   // Assemble the legal parts into the final values.
4594   SmallVector<SDValue, 4> Values(ValueVTs.size());
4595   SmallVector<SDValue, 8> Parts;
4596   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4597     // Copy the legal parts from the registers.
4598     MVT ValueVT = ValueVTs[Value];
4599     unsigned NumRegs = TLI->getNumRegisters(ValueVT);
4600     MVT RegisterVT = RegVTs[Value];
4601
4602     Parts.resize(NumRegs);
4603     for (unsigned i = 0; i != NumRegs; ++i) {
4604       SDValue P;
4605       if (Flag == 0)
4606         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
4607       else {
4608         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
4609         *Flag = P.getValue(2);
4610       }
4611       Chain = P.getValue(1);
4612
4613       // If the source register was virtual and if we know something about it,
4614       // add an assert node.
4615       if (TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) &&
4616           RegisterVT.isInteger() && !RegisterVT.isVector()) {
4617         unsigned SlotNo = Regs[Part+i]-TargetRegisterInfo::FirstVirtualRegister;
4618         FunctionLoweringInfo &FLI = DAG.getFunctionLoweringInfo();
4619         if (FLI.LiveOutRegInfo.size() > SlotNo) {
4620           FunctionLoweringInfo::LiveOutInfo &LOI = FLI.LiveOutRegInfo[SlotNo];
4621
4622           unsigned RegSize = RegisterVT.getSizeInBits();
4623           unsigned NumSignBits = LOI.NumSignBits;
4624           unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
4625
4626           // FIXME: We capture more information than the dag can represent.  For
4627           // now, just use the tightest assertzext/assertsext possible.
4628           bool isSExt = true;
4629           MVT FromVT(MVT::Other);
4630           if (NumSignBits == RegSize)
4631             isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
4632           else if (NumZeroBits >= RegSize-1)
4633             isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
4634           else if (NumSignBits > RegSize-8)
4635             isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
4636           else if (NumZeroBits >= RegSize-8)
4637             isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
4638           else if (NumSignBits > RegSize-16)
4639             isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
4640           else if (NumZeroBits >= RegSize-16)
4641             isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
4642           else if (NumSignBits > RegSize-32)
4643             isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
4644           else if (NumZeroBits >= RegSize-32)
4645             isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
4646
4647           if (FromVT != MVT::Other) {
4648             P = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
4649                             RegisterVT, P, DAG.getValueType(FromVT));
4650
4651           }
4652         }
4653       }
4654
4655       Parts[i] = P;
4656     }
4657
4658     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
4659                                      NumRegs, RegisterVT, ValueVT);
4660     Part += NumRegs;
4661     Parts.clear();
4662   }
4663
4664   return DAG.getNode(ISD::MERGE_VALUES, dl,
4665                      DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
4666                      &Values[0], ValueVTs.size());
4667 }
4668
4669 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
4670 /// specified value into the registers specified by this object.  This uses
4671 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4672 /// If the Flag pointer is NULL, no flag is used.
4673 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
4674                                  SDValue &Chain, SDValue *Flag) const {
4675   // Get the list of the values's legal parts.
4676   unsigned NumRegs = Regs.size();
4677   SmallVector<SDValue, 8> Parts(NumRegs);
4678   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4679     MVT ValueVT = ValueVTs[Value];
4680     unsigned NumParts = TLI->getNumRegisters(ValueVT);
4681     MVT RegisterVT = RegVTs[Value];
4682
4683     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
4684                    &Parts[Part], NumParts, RegisterVT);
4685     Part += NumParts;
4686   }
4687
4688   // Copy the parts into the registers.
4689   SmallVector<SDValue, 8> Chains(NumRegs);
4690   for (unsigned i = 0; i != NumRegs; ++i) {
4691     SDValue Part;
4692     if (Flag == 0)
4693       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
4694     else {
4695       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
4696       *Flag = Part.getValue(1);
4697     }
4698     Chains[i] = Part.getValue(0);
4699   }
4700
4701   if (NumRegs == 1 || Flag)
4702     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
4703     // flagged to it. That is the CopyToReg nodes and the user are considered
4704     // a single scheduling unit. If we create a TokenFactor and return it as
4705     // chain, then the TokenFactor is both a predecessor (operand) of the
4706     // user as well as a successor (the TF operands are flagged to the user).
4707     // c1, f1 = CopyToReg
4708     // c2, f2 = CopyToReg
4709     // c3     = TokenFactor c1, c2
4710     // ...
4711     //        = op c3, ..., f2
4712     Chain = Chains[NumRegs-1];
4713   else
4714     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0], NumRegs);
4715 }
4716
4717 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
4718 /// operand list.  This adds the code marker and includes the number of
4719 /// values added into it.
4720 void RegsForValue::AddInlineAsmOperands(unsigned Code,
4721                                         bool HasMatching,unsigned MatchingIdx,
4722                                         SelectionDAG &DAG,
4723                                         std::vector<SDValue> &Ops) const {
4724   MVT IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
4725   assert(Regs.size() < (1 << 13) && "Too many inline asm outputs!");
4726   unsigned Flag = Code | (Regs.size() << 3);
4727   if (HasMatching)
4728     Flag |= 0x80000000 | (MatchingIdx << 16);
4729   Ops.push_back(DAG.getTargetConstant(Flag, IntPtrTy));
4730   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
4731     unsigned NumRegs = TLI->getNumRegisters(ValueVTs[Value]);
4732     MVT RegisterVT = RegVTs[Value];
4733     for (unsigned i = 0; i != NumRegs; ++i) {
4734       assert(Reg < Regs.size() && "Mismatch in # registers expected");
4735       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
4736     }
4737   }
4738 }
4739
4740 /// isAllocatableRegister - If the specified register is safe to allocate,
4741 /// i.e. it isn't a stack pointer or some other special register, return the
4742 /// register class for the register.  Otherwise, return null.
4743 static const TargetRegisterClass *
4744 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
4745                       const TargetLowering &TLI,
4746                       const TargetRegisterInfo *TRI) {
4747   MVT FoundVT = MVT::Other;
4748   const TargetRegisterClass *FoundRC = 0;
4749   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
4750        E = TRI->regclass_end(); RCI != E; ++RCI) {
4751     MVT ThisVT = MVT::Other;
4752
4753     const TargetRegisterClass *RC = *RCI;
4754     // If none of the the value types for this register class are valid, we
4755     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
4756     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
4757          I != E; ++I) {
4758       if (TLI.isTypeLegal(*I)) {
4759         // If we have already found this register in a different register class,
4760         // choose the one with the largest VT specified.  For example, on
4761         // PowerPC, we favor f64 register classes over f32.
4762         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
4763           ThisVT = *I;
4764           break;
4765         }
4766       }
4767     }
4768
4769     if (ThisVT == MVT::Other) continue;
4770
4771     // NOTE: This isn't ideal.  In particular, this might allocate the
4772     // frame pointer in functions that need it (due to them not being taken
4773     // out of allocation, because a variable sized allocation hasn't been seen
4774     // yet).  This is a slight code pessimization, but should still work.
4775     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
4776          E = RC->allocation_order_end(MF); I != E; ++I)
4777       if (*I == Reg) {
4778         // We found a matching register class.  Keep looking at others in case
4779         // we find one with larger registers that this physreg is also in.
4780         FoundRC = RC;
4781         FoundVT = ThisVT;
4782         break;
4783       }
4784   }
4785   return FoundRC;
4786 }
4787
4788
4789 namespace llvm {
4790 /// AsmOperandInfo - This contains information for each constraint that we are
4791 /// lowering.
4792 class VISIBILITY_HIDDEN SDISelAsmOperandInfo :
4793     public TargetLowering::AsmOperandInfo {
4794 public:
4795   /// CallOperand - If this is the result output operand or a clobber
4796   /// this is null, otherwise it is the incoming operand to the CallInst.
4797   /// This gets modified as the asm is processed.
4798   SDValue CallOperand;
4799
4800   /// AssignedRegs - If this is a register or register class operand, this
4801   /// contains the set of register corresponding to the operand.
4802   RegsForValue AssignedRegs;
4803
4804   explicit SDISelAsmOperandInfo(const InlineAsm::ConstraintInfo &info)
4805     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
4806   }
4807
4808   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
4809   /// busy in OutputRegs/InputRegs.
4810   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
4811                          std::set<unsigned> &OutputRegs,
4812                          std::set<unsigned> &InputRegs,
4813                          const TargetRegisterInfo &TRI) const {
4814     if (isOutReg) {
4815       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4816         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
4817     }
4818     if (isInReg) {
4819       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4820         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
4821     }
4822   }
4823
4824   /// getCallOperandValMVT - Return the MVT of the Value* that this operand
4825   /// corresponds to.  If there is no Value* for this operand, it returns
4826   /// MVT::Other.
4827   MVT getCallOperandValMVT(const TargetLowering &TLI,
4828                            const TargetData *TD) const {
4829     if (CallOperandVal == 0) return MVT::Other;
4830
4831     if (isa<BasicBlock>(CallOperandVal))
4832       return TLI.getPointerTy();
4833
4834     const llvm::Type *OpTy = CallOperandVal->getType();
4835
4836     // If this is an indirect operand, the operand is a pointer to the
4837     // accessed type.
4838     if (isIndirect)
4839       OpTy = cast<PointerType>(OpTy)->getElementType();
4840
4841     // If OpTy is not a single value, it may be a struct/union that we
4842     // can tile with integers.
4843     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
4844       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
4845       switch (BitSize) {
4846       default: break;
4847       case 1:
4848       case 8:
4849       case 16:
4850       case 32:
4851       case 64:
4852       case 128:
4853         OpTy = IntegerType::get(BitSize);
4854         break;
4855       }
4856     }
4857
4858     return TLI.getValueType(OpTy, true);
4859   }
4860
4861 private:
4862   /// MarkRegAndAliases - Mark the specified register and all aliases in the
4863   /// specified set.
4864   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs,
4865                                 const TargetRegisterInfo &TRI) {
4866     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
4867     Regs.insert(Reg);
4868     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
4869       for (; *Aliases; ++Aliases)
4870         Regs.insert(*Aliases);
4871   }
4872 };
4873 } // end llvm namespace.
4874
4875
4876 /// GetRegistersForValue - Assign registers (virtual or physical) for the
4877 /// specified operand.  We prefer to assign virtual registers, to allow the
4878 /// register allocator handle the assignment process.  However, if the asm uses
4879 /// features that we can't model on machineinstrs, we have SDISel do the
4880 /// allocation.  This produces generally horrible, but correct, code.
4881 ///
4882 ///   OpInfo describes the operand.
4883 ///   Input and OutputRegs are the set of already allocated physical registers.
4884 ///
4885 void SelectionDAGLowering::
4886 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
4887                      std::set<unsigned> &OutputRegs,
4888                      std::set<unsigned> &InputRegs) {
4889   // Compute whether this value requires an input register, an output register,
4890   // or both.
4891   bool isOutReg = false;
4892   bool isInReg = false;
4893   switch (OpInfo.Type) {
4894   case InlineAsm::isOutput:
4895     isOutReg = true;
4896
4897     // If there is an input constraint that matches this, we need to reserve
4898     // the input register so no other inputs allocate to it.
4899     isInReg = OpInfo.hasMatchingInput();
4900     break;
4901   case InlineAsm::isInput:
4902     isInReg = true;
4903     isOutReg = false;
4904     break;
4905   case InlineAsm::isClobber:
4906     isOutReg = true;
4907     isInReg = true;
4908     break;
4909   }
4910
4911
4912   MachineFunction &MF = DAG.getMachineFunction();
4913   SmallVector<unsigned, 4> Regs;
4914
4915   // If this is a constraint for a single physreg, or a constraint for a
4916   // register class, find it.
4917   std::pair<unsigned, const TargetRegisterClass*> PhysReg =
4918     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
4919                                      OpInfo.ConstraintVT);
4920
4921   unsigned NumRegs = 1;
4922   if (OpInfo.ConstraintVT != MVT::Other) {
4923     // If this is a FP input in an integer register (or visa versa) insert a bit
4924     // cast of the input value.  More generally, handle any case where the input
4925     // value disagrees with the register class we plan to stick this in.
4926     if (OpInfo.Type == InlineAsm::isInput &&
4927         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
4928       // Try to convert to the first MVT that the reg class contains.  If the
4929       // types are identical size, use a bitcast to convert (e.g. two differing
4930       // vector types).
4931       MVT RegVT = *PhysReg.second->vt_begin();
4932       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
4933         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
4934                                          RegVT, OpInfo.CallOperand);
4935         OpInfo.ConstraintVT = RegVT;
4936       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
4937         // If the input is a FP value and we want it in FP registers, do a
4938         // bitcast to the corresponding integer type.  This turns an f64 value
4939         // into i64, which can be passed with two i32 values on a 32-bit
4940         // machine.
4941         RegVT = MVT::getIntegerVT(OpInfo.ConstraintVT.getSizeInBits());
4942         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
4943                                          RegVT, OpInfo.CallOperand);
4944         OpInfo.ConstraintVT = RegVT;
4945       }
4946     }
4947
4948     NumRegs = TLI.getNumRegisters(OpInfo.ConstraintVT);
4949   }
4950
4951   MVT RegVT;
4952   MVT ValueVT = OpInfo.ConstraintVT;
4953
4954   // If this is a constraint for a specific physical register, like {r17},
4955   // assign it now.
4956   if (unsigned AssignedReg = PhysReg.first) {
4957     const TargetRegisterClass *RC = PhysReg.second;
4958     if (OpInfo.ConstraintVT == MVT::Other)
4959       ValueVT = *RC->vt_begin();
4960
4961     // Get the actual register value type.  This is important, because the user
4962     // may have asked for (e.g.) the AX register in i32 type.  We need to
4963     // remember that AX is actually i16 to get the right extension.
4964     RegVT = *RC->vt_begin();
4965
4966     // This is a explicit reference to a physical register.
4967     Regs.push_back(AssignedReg);
4968
4969     // If this is an expanded reference, add the rest of the regs to Regs.
4970     if (NumRegs != 1) {
4971       TargetRegisterClass::iterator I = RC->begin();
4972       for (; *I != AssignedReg; ++I)
4973         assert(I != RC->end() && "Didn't find reg!");
4974
4975       // Already added the first reg.
4976       --NumRegs; ++I;
4977       for (; NumRegs; --NumRegs, ++I) {
4978         assert(I != RC->end() && "Ran out of registers to allocate!");
4979         Regs.push_back(*I);
4980       }
4981     }
4982     OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4983     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4984     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4985     return;
4986   }
4987
4988   // Otherwise, if this was a reference to an LLVM register class, create vregs
4989   // for this reference.
4990   if (const TargetRegisterClass *RC = PhysReg.second) {
4991     RegVT = *RC->vt_begin();
4992     if (OpInfo.ConstraintVT == MVT::Other)
4993       ValueVT = RegVT;
4994
4995     // Create the appropriate number of virtual registers.
4996     MachineRegisterInfo &RegInfo = MF.getRegInfo();
4997     for (; NumRegs; --NumRegs)
4998       Regs.push_back(RegInfo.createVirtualRegister(RC));
4999
5000     OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
5001     return;
5002   }
5003   
5004   // This is a reference to a register class that doesn't directly correspond
5005   // to an LLVM register class.  Allocate NumRegs consecutive, available,
5006   // registers from the class.
5007   std::vector<unsigned> RegClassRegs
5008     = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
5009                                             OpInfo.ConstraintVT);
5010
5011   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5012   unsigned NumAllocated = 0;
5013   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
5014     unsigned Reg = RegClassRegs[i];
5015     // See if this register is available.
5016     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
5017         (isInReg  && InputRegs.count(Reg))) {    // Already used.
5018       // Make sure we find consecutive registers.
5019       NumAllocated = 0;
5020       continue;
5021     }
5022
5023     // Check to see if this register is allocatable (i.e. don't give out the
5024     // stack pointer).
5025     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, TRI);
5026     if (!RC) {        // Couldn't allocate this register.
5027       // Reset NumAllocated to make sure we return consecutive registers.
5028       NumAllocated = 0;
5029       continue;
5030     }
5031
5032     // Okay, this register is good, we can use it.
5033     ++NumAllocated;
5034
5035     // If we allocated enough consecutive registers, succeed.
5036     if (NumAllocated == NumRegs) {
5037       unsigned RegStart = (i-NumAllocated)+1;
5038       unsigned RegEnd   = i+1;
5039       // Mark all of the allocated registers used.
5040       for (unsigned i = RegStart; i != RegEnd; ++i)
5041         Regs.push_back(RegClassRegs[i]);
5042
5043       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, *RC->vt_begin(),
5044                                          OpInfo.ConstraintVT);
5045       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5046       return;
5047     }
5048   }
5049
5050   // Otherwise, we couldn't allocate enough registers for this.
5051 }
5052
5053 /// hasInlineAsmMemConstraint - Return true if the inline asm instruction being
5054 /// processed uses a memory 'm' constraint.
5055 static bool
5056 hasInlineAsmMemConstraint(std::vector<InlineAsm::ConstraintInfo> &CInfos,
5057                           const TargetLowering &TLI) {
5058   for (unsigned i = 0, e = CInfos.size(); i != e; ++i) {
5059     InlineAsm::ConstraintInfo &CI = CInfos[i];
5060     for (unsigned j = 0, ee = CI.Codes.size(); j != ee; ++j) {
5061       TargetLowering::ConstraintType CType = TLI.getConstraintType(CI.Codes[j]);
5062       if (CType == TargetLowering::C_Memory)
5063         return true;
5064     }
5065     
5066     // Indirect operand accesses access memory.
5067     if (CI.isIndirect)
5068       return true;
5069   }
5070
5071   return false;
5072 }
5073
5074 /// visitInlineAsm - Handle a call to an InlineAsm object.
5075 ///
5076 void SelectionDAGLowering::visitInlineAsm(CallSite CS) {
5077   InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
5078
5079   /// ConstraintOperands - Information about all of the constraints.
5080   std::vector<SDISelAsmOperandInfo> ConstraintOperands;
5081
5082   std::set<unsigned> OutputRegs, InputRegs;
5083
5084   // Do a prepass over the constraints, canonicalizing them, and building up the
5085   // ConstraintOperands list.
5086   std::vector<InlineAsm::ConstraintInfo>
5087     ConstraintInfos = IA->ParseConstraints();
5088
5089   bool hasMemory = hasInlineAsmMemConstraint(ConstraintInfos, TLI);
5090   
5091   SDValue Chain, Flag;
5092   
5093   // We won't need to flush pending loads if this asm doesn't touch
5094   // memory and is nonvolatile.
5095   if (hasMemory || IA->hasSideEffects())
5096     Chain = getRoot();
5097   else
5098     Chain = DAG.getRoot();
5099
5100   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5101   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5102   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5103     ConstraintOperands.push_back(SDISelAsmOperandInfo(ConstraintInfos[i]));
5104     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5105
5106     MVT OpVT = MVT::Other;
5107
5108     // Compute the value type for each operand.
5109     switch (OpInfo.Type) {
5110     case InlineAsm::isOutput:
5111       // Indirect outputs just consume an argument.
5112       if (OpInfo.isIndirect) {
5113         OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5114         break;
5115       }
5116
5117       // The return value of the call is this value.  As such, there is no
5118       // corresponding argument.
5119       assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5120       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
5121         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5122       } else {
5123         assert(ResNo == 0 && "Asm only has one result!");
5124         OpVT = TLI.getValueType(CS.getType());
5125       }
5126       ++ResNo;
5127       break;
5128     case InlineAsm::isInput:
5129       OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5130       break;
5131     case InlineAsm::isClobber:
5132       // Nothing to do.
5133       break;
5134     }
5135
5136     // If this is an input or an indirect output, process the call argument.
5137     // BasicBlocks are labels, currently appearing only in asm's.
5138     if (OpInfo.CallOperandVal) {
5139       // Strip bitcasts, if any.  This mostly comes up for functions.
5140       OpInfo.CallOperandVal = OpInfo.CallOperandVal->stripPointerCasts();
5141
5142       if (BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5143         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5144       } else {
5145         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5146       }
5147
5148       OpVT = OpInfo.getCallOperandValMVT(TLI, TD);
5149     }
5150
5151     OpInfo.ConstraintVT = OpVT;
5152   }
5153
5154   // Second pass over the constraints: compute which constraint option to use
5155   // and assign registers to constraints that want a specific physreg.
5156   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5157     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5158
5159     // If this is an output operand with a matching input operand, look up the
5160     // matching input. If their types mismatch, e.g. one is an integer, the
5161     // other is floating point, or their sizes are different, flag it as an
5162     // error.
5163     if (OpInfo.hasMatchingInput()) {
5164       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5165       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5166         if ((OpInfo.ConstraintVT.isInteger() !=
5167              Input.ConstraintVT.isInteger()) ||
5168             (OpInfo.ConstraintVT.getSizeInBits() !=
5169              Input.ConstraintVT.getSizeInBits())) {
5170           llvm_report_error("Unsupported asm: input constraint"
5171                             " with a matching output constraint of incompatible"
5172                             " type!");
5173         }
5174         Input.ConstraintVT = OpInfo.ConstraintVT;
5175       }
5176     }
5177
5178     // Compute the constraint code and ConstraintType to use.
5179     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, hasMemory, &DAG);
5180
5181     // If this is a memory input, and if the operand is not indirect, do what we
5182     // need to to provide an address for the memory input.
5183     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5184         !OpInfo.isIndirect) {
5185       assert(OpInfo.Type == InlineAsm::isInput &&
5186              "Can only indirectify direct input operands!");
5187
5188       // Memory operands really want the address of the value.  If we don't have
5189       // an indirect input, put it in the constpool if we can, otherwise spill
5190       // it to a stack slot.
5191
5192       // If the operand is a float, integer, or vector constant, spill to a
5193       // constant pool entry to get its address.
5194       Value *OpVal = OpInfo.CallOperandVal;
5195       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5196           isa<ConstantVector>(OpVal)) {
5197         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5198                                                  TLI.getPointerTy());
5199       } else {
5200         // Otherwise, create a stack slot and emit a store to it before the
5201         // asm.
5202         const Type *Ty = OpVal->getType();
5203         uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
5204         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5205         MachineFunction &MF = DAG.getMachineFunction();
5206         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
5207         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5208         Chain = DAG.getStore(Chain, getCurDebugLoc(),
5209                              OpInfo.CallOperand, StackSlot, NULL, 0);
5210         OpInfo.CallOperand = StackSlot;
5211       }
5212
5213       // There is no longer a Value* corresponding to this operand.
5214       OpInfo.CallOperandVal = 0;
5215       // It is now an indirect operand.
5216       OpInfo.isIndirect = true;
5217     }
5218
5219     // If this constraint is for a specific register, allocate it before
5220     // anything else.
5221     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5222       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5223   }
5224   ConstraintInfos.clear();
5225
5226
5227   // Second pass - Loop over all of the operands, assigning virtual or physregs
5228   // to register class operands.
5229   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5230     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5231
5232     // C_Register operands have already been allocated, Other/Memory don't need
5233     // to be.
5234     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5235       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5236   }
5237
5238   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5239   std::vector<SDValue> AsmNodeOperands;
5240   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5241   AsmNodeOperands.push_back(
5242           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
5243
5244
5245   // Loop over all of the inputs, copying the operand values into the
5246   // appropriate registers and processing the output regs.
5247   RegsForValue RetValRegs;
5248
5249   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5250   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5251
5252   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5253     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5254
5255     switch (OpInfo.Type) {
5256     case InlineAsm::isOutput: {
5257       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5258           OpInfo.ConstraintType != TargetLowering::C_Register) {
5259         // Memory output, or 'other' output (e.g. 'X' constraint).
5260         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5261
5262         // Add information to the INLINEASM node to know about this output.
5263         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5264         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5265                                                         TLI.getPointerTy()));
5266         AsmNodeOperands.push_back(OpInfo.CallOperand);
5267         break;
5268       }
5269
5270       // Otherwise, this is a register or register class output.
5271
5272       // Copy the output from the appropriate register.  Find a register that
5273       // we can use.
5274       if (OpInfo.AssignedRegs.Regs.empty()) {
5275         llvm_report_error("Couldn't allocate output reg for"
5276                           " constraint '" + OpInfo.ConstraintCode + "'!");
5277       }
5278
5279       // If this is an indirect operand, store through the pointer after the
5280       // asm.
5281       if (OpInfo.isIndirect) {
5282         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5283                                                       OpInfo.CallOperandVal));
5284       } else {
5285         // This is the result value of the call.
5286         assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5287         // Concatenate this output onto the outputs list.
5288         RetValRegs.append(OpInfo.AssignedRegs);
5289       }
5290
5291       // Add information to the INLINEASM node to know that this register is
5292       // set.
5293       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5294                                                6 /* EARLYCLOBBER REGDEF */ :
5295                                                2 /* REGDEF */ ,
5296                                                false,
5297                                                0,
5298                                                DAG, AsmNodeOperands);
5299       break;
5300     }
5301     case InlineAsm::isInput: {
5302       SDValue InOperandVal = OpInfo.CallOperand;
5303
5304       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5305         // If this is required to match an output register we have already set,
5306         // just use its register.
5307         unsigned OperandNo = OpInfo.getMatchedOperand();
5308
5309         // Scan until we find the definition we already emitted of this operand.
5310         // When we find it, create a RegsForValue operand.
5311         unsigned CurOp = 2;  // The first operand.
5312         for (; OperandNo; --OperandNo) {
5313           // Advance to the next operand.
5314           unsigned OpFlag =
5315             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5316           assert(((OpFlag & 7) == 2 /*REGDEF*/ ||
5317                   (OpFlag & 7) == 6 /*EARLYCLOBBER REGDEF*/ ||
5318                   (OpFlag & 7) == 4 /*MEM*/) &&
5319                  "Skipped past definitions?");
5320           CurOp += InlineAsm::getNumOperandRegisters(OpFlag)+1;
5321         }
5322
5323         unsigned OpFlag =
5324           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5325         if ((OpFlag & 7) == 2 /*REGDEF*/
5326             || (OpFlag & 7) == 6 /* EARLYCLOBBER REGDEF */) {
5327           // Add (OpFlag&0xffff)>>3 registers to MatchedRegs.
5328           if (OpInfo.isIndirect) {
5329             llvm_report_error("Don't know how to handle tied indirect "
5330                               "register inputs yet!");
5331           }
5332           RegsForValue MatchedRegs;
5333           MatchedRegs.TLI = &TLI;
5334           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5335           MVT RegVT = AsmNodeOperands[CurOp+1].getValueType();
5336           MatchedRegs.RegVTs.push_back(RegVT);
5337           MachineRegisterInfo &RegInfo = DAG.getMachineFunction().getRegInfo();
5338           for (unsigned i = 0, e = InlineAsm::getNumOperandRegisters(OpFlag);
5339                i != e; ++i)
5340             MatchedRegs.Regs.
5341               push_back(RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT)));
5342
5343           // Use the produced MatchedRegs object to
5344           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5345                                     Chain, &Flag);
5346           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/,
5347                                            true, OpInfo.getMatchedOperand(),
5348                                            DAG, AsmNodeOperands);
5349           break;
5350         } else {
5351           assert(((OpFlag & 7) == 4) && "Unknown matching constraint!");
5352           assert((InlineAsm::getNumOperandRegisters(OpFlag)) == 1 &&
5353                  "Unexpected number of operands");
5354           // Add information to the INLINEASM node to know about this input.
5355           // See InlineAsm.h isUseOperandTiedToDef.
5356           OpFlag |= 0x80000000 | (OpInfo.getMatchedOperand() << 16);
5357           AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlag,
5358                                                           TLI.getPointerTy()));
5359           AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5360           break;
5361         }
5362       }
5363
5364       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5365         assert(!OpInfo.isIndirect &&
5366                "Don't know how to handle indirect other inputs yet!");
5367
5368         std::vector<SDValue> Ops;
5369         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5370                                          hasMemory, Ops, DAG);
5371         if (Ops.empty()) {
5372           llvm_report_error("Invalid operand for inline asm"
5373                             " constraint '" + OpInfo.ConstraintCode + "'!");
5374         }
5375
5376         // Add information to the INLINEASM node to know about this input.
5377         unsigned ResOpType = 3 /*IMM*/ | (Ops.size() << 3);
5378         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5379                                                         TLI.getPointerTy()));
5380         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5381         break;
5382       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5383         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5384         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5385                "Memory operands expect pointer values");
5386
5387         // Add information to the INLINEASM node to know about this input.
5388         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5389         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5390                                                         TLI.getPointerTy()));
5391         AsmNodeOperands.push_back(InOperandVal);
5392         break;
5393       }
5394
5395       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5396               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5397              "Unknown constraint type!");
5398       assert(!OpInfo.isIndirect &&
5399              "Don't know how to handle indirect register inputs yet!");
5400
5401       // Copy the input into the appropriate registers.
5402       if (OpInfo.AssignedRegs.Regs.empty()) {
5403         llvm_report_error("Couldn't allocate input reg for"
5404                           " constraint '"+ OpInfo.ConstraintCode +"'!");
5405       }
5406
5407       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5408                                         Chain, &Flag);
5409
5410       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/, false, 0,
5411                                                DAG, AsmNodeOperands);
5412       break;
5413     }
5414     case InlineAsm::isClobber: {
5415       // Add the clobbered value to the operand list, so that the register
5416       // allocator is aware that the physreg got clobbered.
5417       if (!OpInfo.AssignedRegs.Regs.empty())
5418         OpInfo.AssignedRegs.AddInlineAsmOperands(6 /* EARLYCLOBBER REGDEF */,
5419                                                  false, 0, DAG,AsmNodeOperands);
5420       break;
5421     }
5422     }
5423   }
5424
5425   // Finish up input operands.
5426   AsmNodeOperands[0] = Chain;
5427   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5428
5429   Chain = DAG.getNode(ISD::INLINEASM, getCurDebugLoc(),
5430                       DAG.getVTList(MVT::Other, MVT::Flag),
5431                       &AsmNodeOperands[0], AsmNodeOperands.size());
5432   Flag = Chain.getValue(1);
5433
5434   // If this asm returns a register value, copy the result from that register
5435   // and set it as the value of the call.
5436   if (!RetValRegs.Regs.empty()) {
5437     SDValue Val = RetValRegs.getCopyFromRegs(DAG, getCurDebugLoc(),
5438                                              Chain, &Flag);
5439
5440     // FIXME: Why don't we do this for inline asms with MRVs?
5441     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5442       MVT ResultType = TLI.getValueType(CS.getType());
5443
5444       // If any of the results of the inline asm is a vector, it may have the
5445       // wrong width/num elts.  This can happen for register classes that can
5446       // contain multiple different value types.  The preg or vreg allocated may
5447       // not have the same VT as was expected.  Convert it to the right type
5448       // with bit_convert.
5449       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5450         Val = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5451                           ResultType, Val);
5452
5453       } else if (ResultType != Val.getValueType() &&
5454                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5455         // If a result value was tied to an input value, the computed result may
5456         // have a wider width than the expected result.  Extract the relevant
5457         // portion.
5458         Val = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), ResultType, Val);
5459       }
5460
5461       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5462     }
5463
5464     setValue(CS.getInstruction(), Val);
5465     // Don't need to use this as a chain in this case.
5466     if (!IA->hasSideEffects() && !hasMemory && IndirectStoresToEmit.empty())
5467       return;
5468   }
5469
5470   std::vector<std::pair<SDValue, Value*> > StoresToEmit;
5471
5472   // Process indirect outputs, first output all of the flagged copies out of
5473   // physregs.
5474   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5475     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5476     Value *Ptr = IndirectStoresToEmit[i].second;
5477     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, getCurDebugLoc(),
5478                                              Chain, &Flag);
5479     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5480
5481   }
5482
5483   // Emit the non-flagged stores from the physregs.
5484   SmallVector<SDValue, 8> OutChains;
5485   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
5486     OutChains.push_back(DAG.getStore(Chain, getCurDebugLoc(),
5487                                     StoresToEmit[i].first,
5488                                     getValue(StoresToEmit[i].second),
5489                                     StoresToEmit[i].second, 0));
5490   if (!OutChains.empty())
5491     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
5492                         &OutChains[0], OutChains.size());
5493   DAG.setRoot(Chain);
5494 }
5495
5496
5497 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
5498   SDValue Src = getValue(I.getOperand(0));
5499
5500   // Scale up by the type size in the original i32 type width.  Various
5501   // mid-level optimizers may make assumptions about demanded bits etc from the
5502   // i32-ness of the optimizer: we do not want to promote to i64 and then
5503   // multiply on 64-bit targets.
5504   // FIXME: Malloc inst should go away: PR715.
5505   uint64_t ElementSize = TD->getTypeAllocSize(I.getType()->getElementType());
5506   if (ElementSize != 1) {
5507     // Src is always 32-bits, make sure the constant fits.
5508     assert(Src.getValueType() == MVT::i32);
5509     ElementSize = (uint32_t)ElementSize;
5510     Src = DAG.getNode(ISD::MUL, getCurDebugLoc(), Src.getValueType(),
5511                       Src, DAG.getConstant(ElementSize, Src.getValueType()));
5512   }
5513   
5514   MVT IntPtr = TLI.getPointerTy();
5515
5516   if (IntPtr.bitsLT(Src.getValueType()))
5517     Src = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), IntPtr, Src);
5518   else if (IntPtr.bitsGT(Src.getValueType()))
5519     Src = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), IntPtr, Src);
5520
5521   TargetLowering::ArgListTy Args;
5522   TargetLowering::ArgListEntry Entry;
5523   Entry.Node = Src;
5524   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5525   Args.push_back(Entry);
5526
5527   bool isTailCall = PerformTailCallOpt &&
5528                     isInTailCallPosition(&I, Attribute::None, TLI);
5529   std::pair<SDValue,SDValue> Result =
5530     TLI.LowerCallTo(getRoot(), I.getType(), false, false, false, false,
5531                     0, CallingConv::C, isTailCall,
5532                     /*isReturnValueUsed=*/true,
5533                     DAG.getExternalSymbol("malloc", IntPtr),
5534                     Args, DAG, getCurDebugLoc());
5535   if (Result.first.getNode())
5536     setValue(&I, Result.first);  // Pointers always fit in registers
5537   if (Result.second.getNode())
5538     DAG.setRoot(Result.second);
5539 }
5540
5541 void SelectionDAGLowering::visitFree(FreeInst &I) {
5542   TargetLowering::ArgListTy Args;
5543   TargetLowering::ArgListEntry Entry;
5544   Entry.Node = getValue(I.getOperand(0));
5545   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5546   Args.push_back(Entry);
5547   MVT IntPtr = TLI.getPointerTy();
5548   bool isTailCall = PerformTailCallOpt &&
5549                     isInTailCallPosition(&I, Attribute::None, TLI);
5550   std::pair<SDValue,SDValue> Result =
5551     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, false, false,
5552                     0, CallingConv::C, isTailCall,
5553                     /*isReturnValueUsed=*/true,
5554                     DAG.getExternalSymbol("free", IntPtr), Args, DAG,
5555                     getCurDebugLoc());
5556   if (Result.second.getNode())
5557     DAG.setRoot(Result.second);
5558 }
5559
5560 void SelectionDAGLowering::visitVAStart(CallInst &I) {
5561   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurDebugLoc(),
5562                           MVT::Other, getRoot(),
5563                           getValue(I.getOperand(1)),
5564                           DAG.getSrcValue(I.getOperand(1))));
5565 }
5566
5567 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
5568   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurDebugLoc(),
5569                            getRoot(), getValue(I.getOperand(0)),
5570                            DAG.getSrcValue(I.getOperand(0)));
5571   setValue(&I, V);
5572   DAG.setRoot(V.getValue(1));
5573 }
5574
5575 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
5576   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurDebugLoc(),
5577                           MVT::Other, getRoot(),
5578                           getValue(I.getOperand(1)),
5579                           DAG.getSrcValue(I.getOperand(1))));
5580 }
5581
5582 void SelectionDAGLowering::visitVACopy(CallInst &I) {
5583   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurDebugLoc(),
5584                           MVT::Other, getRoot(),
5585                           getValue(I.getOperand(1)),
5586                           getValue(I.getOperand(2)),
5587                           DAG.getSrcValue(I.getOperand(1)),
5588                           DAG.getSrcValue(I.getOperand(2))));
5589 }
5590
5591 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
5592 /// implementation, which just calls LowerCall.
5593 /// FIXME: When all targets are
5594 /// migrated to using LowerCall, this hook should be integrated into SDISel.
5595 std::pair<SDValue, SDValue>
5596 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
5597                             bool RetSExt, bool RetZExt, bool isVarArg,
5598                             bool isInreg, unsigned NumFixedArgs,
5599                             unsigned CallConv, bool isTailCall,
5600                             bool isReturnValueUsed,
5601                             SDValue Callee,
5602                             ArgListTy &Args, SelectionDAG &DAG, DebugLoc dl) {
5603
5604   assert((!isTailCall || PerformTailCallOpt) &&
5605          "isTailCall set when tail-call optimizations are disabled!");
5606
5607   // Handle all of the outgoing arguments.
5608   SmallVector<ISD::OutputArg, 32> Outs;
5609   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
5610     SmallVector<MVT, 4> ValueVTs;
5611     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
5612     for (unsigned Value = 0, NumValues = ValueVTs.size();
5613          Value != NumValues; ++Value) {
5614       MVT VT = ValueVTs[Value];
5615       const Type *ArgTy = VT.getTypeForMVT();
5616       SDValue Op = SDValue(Args[i].Node.getNode(),
5617                            Args[i].Node.getResNo() + Value);
5618       ISD::ArgFlagsTy Flags;
5619       unsigned OriginalAlignment =
5620         getTargetData()->getABITypeAlignment(ArgTy);
5621
5622       if (Args[i].isZExt)
5623         Flags.setZExt();
5624       if (Args[i].isSExt)
5625         Flags.setSExt();
5626       if (Args[i].isInReg)
5627         Flags.setInReg();
5628       if (Args[i].isSRet)
5629         Flags.setSRet();
5630       if (Args[i].isByVal) {
5631         Flags.setByVal();
5632         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
5633         const Type *ElementTy = Ty->getElementType();
5634         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5635         unsigned FrameSize  = getTargetData()->getTypeAllocSize(ElementTy);
5636         // For ByVal, alignment should come from FE.  BE will guess if this
5637         // info is not there but there are cases it cannot get right.
5638         if (Args[i].Alignment)
5639           FrameAlign = Args[i].Alignment;
5640         Flags.setByValAlign(FrameAlign);
5641         Flags.setByValSize(FrameSize);
5642       }
5643       if (Args[i].isNest)
5644         Flags.setNest();
5645       Flags.setOrigAlign(OriginalAlignment);
5646
5647       MVT PartVT = getRegisterType(VT);
5648       unsigned NumParts = getNumRegisters(VT);
5649       SmallVector<SDValue, 4> Parts(NumParts);
5650       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
5651
5652       if (Args[i].isSExt)
5653         ExtendKind = ISD::SIGN_EXTEND;
5654       else if (Args[i].isZExt)
5655         ExtendKind = ISD::ZERO_EXTEND;
5656
5657       getCopyToParts(DAG, dl, Op, &Parts[0], NumParts, PartVT, ExtendKind);
5658
5659       for (unsigned j = 0; j != NumParts; ++j) {
5660         // if it isn't first piece, alignment must be 1
5661         ISD::OutputArg MyFlags(Flags, Parts[j], i < NumFixedArgs);
5662         if (NumParts > 1 && j == 0)
5663           MyFlags.Flags.setSplit();
5664         else if (j != 0)
5665           MyFlags.Flags.setOrigAlign(1);
5666
5667         Outs.push_back(MyFlags);
5668       }
5669     }
5670   }
5671
5672   // Handle the incoming return values from the call.
5673   SmallVector<ISD::InputArg, 32> Ins;
5674   SmallVector<MVT, 4> RetTys;
5675   ComputeValueVTs(*this, RetTy, RetTys);
5676   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5677     MVT VT = RetTys[I];
5678     MVT RegisterVT = getRegisterType(VT);
5679     unsigned NumRegs = getNumRegisters(VT);
5680     for (unsigned i = 0; i != NumRegs; ++i) {
5681       ISD::InputArg MyFlags;
5682       MyFlags.VT = RegisterVT;
5683       MyFlags.Used = isReturnValueUsed;
5684       if (RetSExt)
5685         MyFlags.Flags.setSExt();
5686       if (RetZExt)
5687         MyFlags.Flags.setZExt();
5688       if (isInreg)
5689         MyFlags.Flags.setInReg();
5690       Ins.push_back(MyFlags);
5691     }
5692   }
5693
5694   // Check if target-dependent constraints permit a tail call here.
5695   // Target-independent constraints should be checked by the caller.
5696   if (isTailCall &&
5697       !IsEligibleForTailCallOptimization(Callee, CallConv, isVarArg, Ins, DAG))
5698     isTailCall = false;
5699
5700   SmallVector<SDValue, 4> InVals;
5701   Chain = LowerCall(Chain, Callee, CallConv, isVarArg, isTailCall,
5702                     Outs, Ins, dl, DAG, InVals);
5703
5704   // Verify that the target's LowerCall behaved as expected.
5705   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
5706          "LowerCall didn't return a valid chain!");
5707   assert((!isTailCall || InVals.empty()) &&
5708          "LowerCall emitted a return value for a tail call!");
5709   assert((isTailCall || InVals.size() == Ins.size()) &&
5710          "LowerCall didn't emit the correct number of values!");
5711   DEBUG(for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
5712           assert(InVals[i].getNode() &&
5713                  "LowerCall emitted a null value!");
5714           assert(Ins[i].VT == InVals[i].getValueType() &&
5715                  "LowerCall emitted a value with the wrong type!");
5716         });
5717
5718   // For a tail call, the return value is merely live-out and there aren't
5719   // any nodes in the DAG representing it. Return a special value to
5720   // indicate that a tail call has been emitted and no more Instructions
5721   // should be processed in the current block.
5722   if (isTailCall) {
5723     DAG.setRoot(Chain);
5724     return std::make_pair(SDValue(), SDValue());
5725   }
5726
5727   // Collect the legal value parts into potentially illegal values
5728   // that correspond to the original function's return values.
5729   ISD::NodeType AssertOp = ISD::DELETED_NODE;
5730   if (RetSExt)
5731     AssertOp = ISD::AssertSext;
5732   else if (RetZExt)
5733     AssertOp = ISD::AssertZext;
5734   SmallVector<SDValue, 4> ReturnValues;
5735   unsigned CurReg = 0;
5736   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5737     MVT VT = RetTys[I];
5738     MVT RegisterVT = getRegisterType(VT);
5739     unsigned NumRegs = getNumRegisters(VT);
5740
5741     SDValue ReturnValue =
5742       getCopyFromParts(DAG, dl, &InVals[CurReg], NumRegs, RegisterVT, VT,
5743                        AssertOp);
5744     ReturnValues.push_back(ReturnValue);
5745     CurReg += NumRegs;
5746   }
5747
5748   // For a function returning void, there is no return value. We can't create
5749   // such a node, so we just return a null return value in that case. In
5750   // that case, nothing will actualy look at the value.
5751   if (ReturnValues.empty())
5752     return std::make_pair(SDValue(), Chain);
5753
5754   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, dl,
5755                             DAG.getVTList(&RetTys[0], RetTys.size()),
5756                             &ReturnValues[0], ReturnValues.size());
5757
5758   return std::make_pair(Res, Chain);
5759 }
5760
5761 void TargetLowering::LowerOperationWrapper(SDNode *N,
5762                                            SmallVectorImpl<SDValue> &Results,
5763                                            SelectionDAG &DAG) {
5764   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
5765   if (Res.getNode())
5766     Results.push_back(Res);
5767 }
5768
5769 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
5770   llvm_unreachable("LowerOperation not implemented for this target!");
5771   return SDValue();
5772 }
5773
5774
5775 void SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, unsigned Reg) {
5776   SDValue Op = getValue(V);
5777   assert((Op.getOpcode() != ISD::CopyFromReg ||
5778           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
5779          "Copy from a reg to the same reg!");
5780   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
5781
5782   RegsForValue RFV(TLI, Reg, V->getType());
5783   SDValue Chain = DAG.getEntryNode();
5784   RFV.getCopyToRegs(Op, DAG, getCurDebugLoc(), Chain, 0);
5785   PendingExports.push_back(Chain);
5786 }
5787
5788 #include "llvm/CodeGen/SelectionDAGISel.h"
5789
5790 void SelectionDAGISel::
5791 LowerArguments(BasicBlock *LLVMBB) {
5792   // If this is the entry block, emit arguments.
5793   Function &F = *LLVMBB->getParent();
5794   SelectionDAG &DAG = SDL->DAG;
5795   SDValue OldRoot = DAG.getRoot();
5796   DebugLoc dl = SDL->getCurDebugLoc();
5797   const TargetData *TD = TLI.getTargetData();
5798
5799   // Set up the incoming argument description vector.
5800   SmallVector<ISD::InputArg, 16> Ins;
5801   unsigned Idx = 1;
5802   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
5803        I != E; ++I, ++Idx) {
5804     SmallVector<MVT, 4> ValueVTs;
5805     ComputeValueVTs(TLI, I->getType(), ValueVTs);
5806     bool isArgValueUsed = !I->use_empty();
5807     for (unsigned Value = 0, NumValues = ValueVTs.size();
5808          Value != NumValues; ++Value) {
5809       MVT VT = ValueVTs[Value];
5810       const Type *ArgTy = VT.getTypeForMVT();
5811       ISD::ArgFlagsTy Flags;
5812       unsigned OriginalAlignment =
5813         TD->getABITypeAlignment(ArgTy);
5814
5815       if (F.paramHasAttr(Idx, Attribute::ZExt))
5816         Flags.setZExt();
5817       if (F.paramHasAttr(Idx, Attribute::SExt))
5818         Flags.setSExt();
5819       if (F.paramHasAttr(Idx, Attribute::InReg))
5820         Flags.setInReg();
5821       if (F.paramHasAttr(Idx, Attribute::StructRet))
5822         Flags.setSRet();
5823       if (F.paramHasAttr(Idx, Attribute::ByVal)) {
5824         Flags.setByVal();
5825         const PointerType *Ty = cast<PointerType>(I->getType());
5826         const Type *ElementTy = Ty->getElementType();
5827         unsigned FrameAlign = TLI.getByValTypeAlignment(ElementTy);
5828         unsigned FrameSize  = TD->getTypeAllocSize(ElementTy);
5829         // For ByVal, alignment should be passed from FE.  BE will guess if
5830         // this info is not there but there are cases it cannot get right.
5831         if (F.getParamAlignment(Idx))
5832           FrameAlign = F.getParamAlignment(Idx);
5833         Flags.setByValAlign(FrameAlign);
5834         Flags.setByValSize(FrameSize);
5835       }
5836       if (F.paramHasAttr(Idx, Attribute::Nest))
5837         Flags.setNest();
5838       Flags.setOrigAlign(OriginalAlignment);
5839
5840       MVT RegisterVT = TLI.getRegisterType(VT);
5841       unsigned NumRegs = TLI.getNumRegisters(VT);
5842       for (unsigned i = 0; i != NumRegs; ++i) {
5843         ISD::InputArg MyFlags(Flags, RegisterVT, isArgValueUsed);
5844         if (NumRegs > 1 && i == 0)
5845           MyFlags.Flags.setSplit();
5846         // if it isn't first piece, alignment must be 1
5847         else if (i > 0)
5848           MyFlags.Flags.setOrigAlign(1);
5849         Ins.push_back(MyFlags);
5850       }
5851     }
5852   }
5853
5854   // Call the target to set up the argument values.
5855   SmallVector<SDValue, 8> InVals;
5856   SDValue NewRoot = TLI.LowerFormalArguments(DAG.getRoot(), F.getCallingConv(),
5857                                              F.isVarArg(), Ins,
5858                                              dl, DAG, InVals);
5859
5860   // Verify that the target's LowerFormalArguments behaved as expected.
5861   assert(NewRoot.getNode() && NewRoot.getValueType() == MVT::Other &&
5862          "LowerFormalArguments didn't return a valid chain!");
5863   assert(InVals.size() == Ins.size() &&
5864          "LowerFormalArguments didn't emit the correct number of values!");
5865   DEBUG(for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
5866           assert(InVals[i].getNode() &&
5867                  "LowerFormalArguments emitted a null value!");
5868           assert(Ins[i].VT == InVals[i].getValueType() &&
5869                  "LowerFormalArguments emitted a value with the wrong type!");
5870         });
5871
5872   // Update the DAG with the new chain value resulting from argument lowering.
5873   DAG.setRoot(NewRoot);
5874
5875   // Set up the argument values.
5876   unsigned i = 0;
5877   Idx = 1;
5878   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
5879       ++I, ++Idx) {
5880     SmallVector<SDValue, 4> ArgValues;
5881     SmallVector<MVT, 4> ValueVTs;
5882     ComputeValueVTs(TLI, I->getType(), ValueVTs);
5883     unsigned NumValues = ValueVTs.size();
5884     for (unsigned Value = 0; Value != NumValues; ++Value) {
5885       MVT VT = ValueVTs[Value];
5886       MVT PartVT = TLI.getRegisterType(VT);
5887       unsigned NumParts = TLI.getNumRegisters(VT);
5888
5889       if (!I->use_empty()) {
5890         ISD::NodeType AssertOp = ISD::DELETED_NODE;
5891         if (F.paramHasAttr(Idx, Attribute::SExt))
5892           AssertOp = ISD::AssertSext;
5893         else if (F.paramHasAttr(Idx, Attribute::ZExt))
5894           AssertOp = ISD::AssertZext;
5895
5896         ArgValues.push_back(getCopyFromParts(DAG, dl, &InVals[i], NumParts,
5897                                              PartVT, VT, AssertOp));
5898       }
5899       i += NumParts;
5900     }
5901     if (!I->use_empty()) {
5902       SDL->setValue(I, DAG.getMergeValues(&ArgValues[0], NumValues,
5903                                           SDL->getCurDebugLoc()));
5904       // If this argument is live outside of the entry block, insert a copy from
5905       // whereever we got it to the vreg that other BB's will reference it as.
5906       SDL->CopyToExportRegsIfNeeded(I);
5907     }
5908   }
5909   assert(i == InVals.size() && "Argument register count mismatch!");
5910
5911   // Finally, if the target has anything special to do, allow it to do so.
5912   // FIXME: this should insert code into the DAG!
5913   EmitFunctionEntryCode(F, SDL->DAG.getMachineFunction());
5914 }
5915
5916 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
5917 /// ensure constants are generated when needed.  Remember the virtual registers
5918 /// that need to be added to the Machine PHI nodes as input.  We cannot just
5919 /// directly add them, because expansion might result in multiple MBB's for one
5920 /// BB.  As such, the start of the BB might correspond to a different MBB than
5921 /// the end.
5922 ///
5923 void
5924 SelectionDAGISel::HandlePHINodesInSuccessorBlocks(BasicBlock *LLVMBB) {
5925   TerminatorInst *TI = LLVMBB->getTerminator();
5926
5927   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5928
5929   // Check successor nodes' PHI nodes that expect a constant to be available
5930   // from this block.
5931   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5932     BasicBlock *SuccBB = TI->getSuccessor(succ);
5933     if (!isa<PHINode>(SuccBB->begin())) continue;
5934     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5935
5936     // If this terminator has multiple identical successors (common for
5937     // switches), only handle each succ once.
5938     if (!SuccsHandled.insert(SuccMBB)) continue;
5939
5940     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5941     PHINode *PN;
5942
5943     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5944     // nodes and Machine PHI nodes, but the incoming operands have not been
5945     // emitted yet.
5946     for (BasicBlock::iterator I = SuccBB->begin();
5947          (PN = dyn_cast<PHINode>(I)); ++I) {
5948       // Ignore dead phi's.
5949       if (PN->use_empty()) continue;
5950
5951       unsigned Reg;
5952       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5953
5954       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
5955         unsigned &RegOut = SDL->ConstantsOut[C];
5956         if (RegOut == 0) {
5957           RegOut = FuncInfo->CreateRegForValue(C);
5958           SDL->CopyValueToVirtualRegister(C, RegOut);
5959         }
5960         Reg = RegOut;
5961       } else {
5962         Reg = FuncInfo->ValueMap[PHIOp];
5963         if (Reg == 0) {
5964           assert(isa<AllocaInst>(PHIOp) &&
5965                  FuncInfo->StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
5966                  "Didn't codegen value into a register!??");
5967           Reg = FuncInfo->CreateRegForValue(PHIOp);
5968           SDL->CopyValueToVirtualRegister(PHIOp, Reg);
5969         }
5970       }
5971
5972       // Remember that this register needs to added to the machine PHI node as
5973       // the input for this MBB.
5974       SmallVector<MVT, 4> ValueVTs;
5975       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
5976       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
5977         MVT VT = ValueVTs[vti];
5978         unsigned NumRegisters = TLI.getNumRegisters(VT);
5979         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
5980           SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
5981         Reg += NumRegisters;
5982       }
5983     }
5984   }
5985   SDL->ConstantsOut.clear();
5986 }
5987
5988 /// This is the Fast-ISel version of HandlePHINodesInSuccessorBlocks. It only
5989 /// supports legal types, and it emits MachineInstrs directly instead of
5990 /// creating SelectionDAG nodes.
5991 ///
5992 bool
5993 SelectionDAGISel::HandlePHINodesInSuccessorBlocksFast(BasicBlock *LLVMBB,
5994                                                       FastISel *F) {
5995   TerminatorInst *TI = LLVMBB->getTerminator();
5996
5997   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5998   unsigned OrigNumPHINodesToUpdate = SDL->PHINodesToUpdate.size();
5999
6000   // Check successor nodes' PHI nodes that expect a constant to be available
6001   // from this block.
6002   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
6003     BasicBlock *SuccBB = TI->getSuccessor(succ);
6004     if (!isa<PHINode>(SuccBB->begin())) continue;
6005     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
6006
6007     // If this terminator has multiple identical successors (common for
6008     // switches), only handle each succ once.
6009     if (!SuccsHandled.insert(SuccMBB)) continue;
6010
6011     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
6012     PHINode *PN;
6013
6014     // At this point we know that there is a 1-1 correspondence between LLVM PHI
6015     // nodes and Machine PHI nodes, but the incoming operands have not been
6016     // emitted yet.
6017     for (BasicBlock::iterator I = SuccBB->begin();
6018          (PN = dyn_cast<PHINode>(I)); ++I) {
6019       // Ignore dead phi's.
6020       if (PN->use_empty()) continue;
6021
6022       // Only handle legal types. Two interesting things to note here. First,
6023       // by bailing out early, we may leave behind some dead instructions,
6024       // since SelectionDAG's HandlePHINodesInSuccessorBlocks will insert its
6025       // own moves. Second, this check is necessary becuase FastISel doesn't
6026       // use CreateRegForValue to create registers, so it always creates
6027       // exactly one register for each non-void instruction.
6028       MVT VT = TLI.getValueType(PN->getType(), /*AllowUnknown=*/true);
6029       if (VT == MVT::Other || !TLI.isTypeLegal(VT)) {
6030         // Promote MVT::i1.
6031         if (VT == MVT::i1)
6032           VT = TLI.getTypeToTransformTo(VT);
6033         else {
6034           SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
6035           return false;
6036         }
6037       }
6038
6039       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
6040
6041       unsigned Reg = F->getRegForValue(PHIOp);
6042       if (Reg == 0) {
6043         SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
6044         return false;
6045       }
6046       SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg));
6047     }
6048   }
6049
6050   return true;
6051 }