Use SDValue bool check. NFCI.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAG.cpp
1 //===-- SelectionDAG.cpp - Implement the SelectionDAG data structures -----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAG class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/SelectionDAG.h"
15 #include "SDNodeDbgValue.h"
16 #include "llvm/ADT/APSInt.h"
17 #include "llvm/ADT/SetVector.h"
18 #include "llvm/ADT/SmallPtrSet.h"
19 #include "llvm/ADT/SmallSet.h"
20 #include "llvm/ADT/SmallVector.h"
21 #include "llvm/ADT/StringExtras.h"
22 #include "llvm/Analysis/ValueTracking.h"
23 #include "llvm/CodeGen/MachineBasicBlock.h"
24 #include "llvm/CodeGen/MachineConstantPool.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineModuleInfo.h"
27 #include "llvm/IR/CallingConv.h"
28 #include "llvm/IR/Constants.h"
29 #include "llvm/IR/DataLayout.h"
30 #include "llvm/IR/DebugInfo.h"
31 #include "llvm/IR/DerivedTypes.h"
32 #include "llvm/IR/Function.h"
33 #include "llvm/IR/GlobalAlias.h"
34 #include "llvm/IR/GlobalVariable.h"
35 #include "llvm/IR/Intrinsics.h"
36 #include "llvm/Support/CommandLine.h"
37 #include "llvm/Support/Debug.h"
38 #include "llvm/Support/ErrorHandling.h"
39 #include "llvm/Support/ManagedStatic.h"
40 #include "llvm/Support/MathExtras.h"
41 #include "llvm/Support/Mutex.h"
42 #include "llvm/Support/raw_ostream.h"
43 #include "llvm/Target/TargetInstrInfo.h"
44 #include "llvm/Target/TargetIntrinsicInfo.h"
45 #include "llvm/Target/TargetLowering.h"
46 #include "llvm/Target/TargetMachine.h"
47 #include "llvm/Target/TargetOptions.h"
48 #include "llvm/Target/TargetRegisterInfo.h"
49 #include "llvm/Target/TargetSelectionDAGInfo.h"
50 #include "llvm/Target/TargetSubtargetInfo.h"
51 #include <algorithm>
52 #include <cmath>
53 #include <utility>
54
55 using namespace llvm;
56
57 /// makeVTList - Return an instance of the SDVTList struct initialized with the
58 /// specified members.
59 static SDVTList makeVTList(const EVT *VTs, unsigned NumVTs) {
60   SDVTList Res = {VTs, NumVTs};
61   return Res;
62 }
63
64 // Default null implementations of the callbacks.
65 void SelectionDAG::DAGUpdateListener::NodeDeleted(SDNode*, SDNode*) {}
66 void SelectionDAG::DAGUpdateListener::NodeUpdated(SDNode*) {}
67
68 //===----------------------------------------------------------------------===//
69 //                              ConstantFPSDNode Class
70 //===----------------------------------------------------------------------===//
71
72 /// isExactlyValue - We don't rely on operator== working on double values, as
73 /// it returns true for things that are clearly not equal, like -0.0 and 0.0.
74 /// As such, this method can be used to do an exact bit-for-bit comparison of
75 /// two floating point values.
76 bool ConstantFPSDNode::isExactlyValue(const APFloat& V) const {
77   return getValueAPF().bitwiseIsEqual(V);
78 }
79
80 bool ConstantFPSDNode::isValueValidForType(EVT VT,
81                                            const APFloat& Val) {
82   assert(VT.isFloatingPoint() && "Can only convert between FP types");
83
84   // convert modifies in place, so make a copy.
85   APFloat Val2 = APFloat(Val);
86   bool losesInfo;
87   (void) Val2.convert(SelectionDAG::EVTToAPFloatSemantics(VT),
88                       APFloat::rmNearestTiesToEven,
89                       &losesInfo);
90   return !losesInfo;
91 }
92
93 //===----------------------------------------------------------------------===//
94 //                              ISD Namespace
95 //===----------------------------------------------------------------------===//
96
97 /// isBuildVectorAllOnes - Return true if the specified node is a
98 /// BUILD_VECTOR where all of the elements are ~0 or undef.
99 bool ISD::isBuildVectorAllOnes(const SDNode *N) {
100   // Look through a bit convert.
101   while (N->getOpcode() == ISD::BITCAST)
102     N = N->getOperand(0).getNode();
103
104   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
105
106   unsigned i = 0, e = N->getNumOperands();
107
108   // Skip over all of the undef values.
109   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
110     ++i;
111
112   // Do not accept an all-undef vector.
113   if (i == e) return false;
114
115   // Do not accept build_vectors that aren't all constants or which have non-~0
116   // elements. We have to be a bit careful here, as the type of the constant
117   // may not be the same as the type of the vector elements due to type
118   // legalization (the elements are promoted to a legal type for the target and
119   // a vector of a type may be legal when the base element type is not).
120   // We only want to check enough bits to cover the vector elements, because
121   // we care if the resultant vector is all ones, not whether the individual
122   // constants are.
123   SDValue NotZero = N->getOperand(i);
124   unsigned EltSize = N->getValueType(0).getVectorElementType().getSizeInBits();
125   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(NotZero)) {
126     if (CN->getAPIntValue().countTrailingOnes() < EltSize)
127       return false;
128   } else if (ConstantFPSDNode *CFPN = dyn_cast<ConstantFPSDNode>(NotZero)) {
129     if (CFPN->getValueAPF().bitcastToAPInt().countTrailingOnes() < EltSize)
130       return false;
131   } else
132     return false;
133
134   // Okay, we have at least one ~0 value, check to see if the rest match or are
135   // undefs. Even with the above element type twiddling, this should be OK, as
136   // the same type legalization should have applied to all the elements.
137   for (++i; i != e; ++i)
138     if (N->getOperand(i) != NotZero &&
139         N->getOperand(i).getOpcode() != ISD::UNDEF)
140       return false;
141   return true;
142 }
143
144
145 /// isBuildVectorAllZeros - Return true if the specified node is a
146 /// BUILD_VECTOR where all of the elements are 0 or undef.
147 bool ISD::isBuildVectorAllZeros(const SDNode *N) {
148   // Look through a bit convert.
149   while (N->getOpcode() == ISD::BITCAST)
150     N = N->getOperand(0).getNode();
151
152   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
153
154   bool IsAllUndef = true;
155   for (const SDValue &Op : N->op_values()) {
156     if (Op.getOpcode() == ISD::UNDEF)
157       continue;
158     IsAllUndef = false;
159     // Do not accept build_vectors that aren't all constants or which have non-0
160     // elements. We have to be a bit careful here, as the type of the constant
161     // may not be the same as the type of the vector elements due to type
162     // legalization (the elements are promoted to a legal type for the target
163     // and a vector of a type may be legal when the base element type is not).
164     // We only want to check enough bits to cover the vector elements, because
165     // we care if the resultant vector is all zeros, not whether the individual
166     // constants are.
167     unsigned EltSize = N->getValueType(0).getVectorElementType().getSizeInBits();
168     if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(Op)) {
169       if (CN->getAPIntValue().countTrailingZeros() < EltSize)
170         return false;
171     } else if (ConstantFPSDNode *CFPN = dyn_cast<ConstantFPSDNode>(Op)) {
172       if (CFPN->getValueAPF().bitcastToAPInt().countTrailingZeros() < EltSize)
173         return false;
174     } else
175       return false;
176   }
177
178   // Do not accept an all-undef vector.
179   if (IsAllUndef)
180     return false;
181   return true;
182 }
183
184 /// \brief Return true if the specified node is a BUILD_VECTOR node of
185 /// all ConstantSDNode or undef.
186 bool ISD::isBuildVectorOfConstantSDNodes(const SDNode *N) {
187   if (N->getOpcode() != ISD::BUILD_VECTOR)
188     return false;
189
190   for (const SDValue &Op : N->op_values()) {
191     if (Op.getOpcode() == ISD::UNDEF)
192       continue;
193     if (!isa<ConstantSDNode>(Op))
194       return false;
195   }
196   return true;
197 }
198
199 /// \brief Return true if the specified node is a BUILD_VECTOR node of
200 /// all ConstantFPSDNode or undef.
201 bool ISD::isBuildVectorOfConstantFPSDNodes(const SDNode *N) {
202   if (N->getOpcode() != ISD::BUILD_VECTOR)
203     return false;
204
205   for (const SDValue &Op : N->op_values()) {
206     if (Op.getOpcode() == ISD::UNDEF)
207       continue;
208     if (!isa<ConstantFPSDNode>(Op))
209       return false;
210   }
211   return true;
212 }
213
214 /// allOperandsUndef - Return true if the node has at least one operand
215 /// and all operands of the specified node are ISD::UNDEF.
216 bool ISD::allOperandsUndef(const SDNode *N) {
217   // Return false if the node has no operands.
218   // This is "logically inconsistent" with the definition of "all" but
219   // is probably the desired behavior.
220   if (N->getNumOperands() == 0)
221     return false;
222
223   for (const SDValue &Op : N->op_values())
224     if (Op.getOpcode() != ISD::UNDEF)
225       return false;
226
227   return true;
228 }
229
230 ISD::NodeType ISD::getExtForLoadExtType(bool IsFP, ISD::LoadExtType ExtType) {
231   switch (ExtType) {
232   case ISD::EXTLOAD:
233     return IsFP ? ISD::FP_EXTEND : ISD::ANY_EXTEND;
234   case ISD::SEXTLOAD:
235     return ISD::SIGN_EXTEND;
236   case ISD::ZEXTLOAD:
237     return ISD::ZERO_EXTEND;
238   default:
239     break;
240   }
241
242   llvm_unreachable("Invalid LoadExtType");
243 }
244
245 /// getSetCCSwappedOperands - Return the operation corresponding to (Y op X)
246 /// when given the operation for (X op Y).
247 ISD::CondCode ISD::getSetCCSwappedOperands(ISD::CondCode Operation) {
248   // To perform this operation, we just need to swap the L and G bits of the
249   // operation.
250   unsigned OldL = (Operation >> 2) & 1;
251   unsigned OldG = (Operation >> 1) & 1;
252   return ISD::CondCode((Operation & ~6) |  // Keep the N, U, E bits
253                        (OldL << 1) |       // New G bit
254                        (OldG << 2));       // New L bit.
255 }
256
257 /// getSetCCInverse - Return the operation corresponding to !(X op Y), where
258 /// 'op' is a valid SetCC operation.
259 ISD::CondCode ISD::getSetCCInverse(ISD::CondCode Op, bool isInteger) {
260   unsigned Operation = Op;
261   if (isInteger)
262     Operation ^= 7;   // Flip L, G, E bits, but not U.
263   else
264     Operation ^= 15;  // Flip all of the condition bits.
265
266   if (Operation > ISD::SETTRUE2)
267     Operation &= ~8;  // Don't let N and U bits get set.
268
269   return ISD::CondCode(Operation);
270 }
271
272
273 /// isSignedOp - For an integer comparison, return 1 if the comparison is a
274 /// signed operation and 2 if the result is an unsigned comparison.  Return zero
275 /// if the operation does not depend on the sign of the input (setne and seteq).
276 static int isSignedOp(ISD::CondCode Opcode) {
277   switch (Opcode) {
278   default: llvm_unreachable("Illegal integer setcc operation!");
279   case ISD::SETEQ:
280   case ISD::SETNE: return 0;
281   case ISD::SETLT:
282   case ISD::SETLE:
283   case ISD::SETGT:
284   case ISD::SETGE: return 1;
285   case ISD::SETULT:
286   case ISD::SETULE:
287   case ISD::SETUGT:
288   case ISD::SETUGE: return 2;
289   }
290 }
291
292 /// getSetCCOrOperation - Return the result of a logical OR between different
293 /// comparisons of identical values: ((X op1 Y) | (X op2 Y)).  This function
294 /// returns SETCC_INVALID if it is not possible to represent the resultant
295 /// comparison.
296 ISD::CondCode ISD::getSetCCOrOperation(ISD::CondCode Op1, ISD::CondCode Op2,
297                                        bool isInteger) {
298   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
299     // Cannot fold a signed integer setcc with an unsigned integer setcc.
300     return ISD::SETCC_INVALID;
301
302   unsigned Op = Op1 | Op2;  // Combine all of the condition bits.
303
304   // If the N and U bits get set then the resultant comparison DOES suddenly
305   // care about orderedness, and is true when ordered.
306   if (Op > ISD::SETTRUE2)
307     Op &= ~16;     // Clear the U bit if the N bit is set.
308
309   // Canonicalize illegal integer setcc's.
310   if (isInteger && Op == ISD::SETUNE)  // e.g. SETUGT | SETULT
311     Op = ISD::SETNE;
312
313   return ISD::CondCode(Op);
314 }
315
316 /// getSetCCAndOperation - Return the result of a logical AND between different
317 /// comparisons of identical values: ((X op1 Y) & (X op2 Y)).  This
318 /// function returns zero if it is not possible to represent the resultant
319 /// comparison.
320 ISD::CondCode ISD::getSetCCAndOperation(ISD::CondCode Op1, ISD::CondCode Op2,
321                                         bool isInteger) {
322   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
323     // Cannot fold a signed setcc with an unsigned setcc.
324     return ISD::SETCC_INVALID;
325
326   // Combine all of the condition bits.
327   ISD::CondCode Result = ISD::CondCode(Op1 & Op2);
328
329   // Canonicalize illegal integer setcc's.
330   if (isInteger) {
331     switch (Result) {
332     default: break;
333     case ISD::SETUO : Result = ISD::SETFALSE; break;  // SETUGT & SETULT
334     case ISD::SETOEQ:                                 // SETEQ  & SETU[LG]E
335     case ISD::SETUEQ: Result = ISD::SETEQ   ; break;  // SETUGE & SETULE
336     case ISD::SETOLT: Result = ISD::SETULT  ; break;  // SETULT & SETNE
337     case ISD::SETOGT: Result = ISD::SETUGT  ; break;  // SETUGT & SETNE
338     }
339   }
340
341   return Result;
342 }
343
344 //===----------------------------------------------------------------------===//
345 //                           SDNode Profile Support
346 //===----------------------------------------------------------------------===//
347
348 /// AddNodeIDOpcode - Add the node opcode to the NodeID data.
349 ///
350 static void AddNodeIDOpcode(FoldingSetNodeID &ID, unsigned OpC)  {
351   ID.AddInteger(OpC);
352 }
353
354 /// AddNodeIDValueTypes - Value type lists are intern'd so we can represent them
355 /// solely with their pointer.
356 static void AddNodeIDValueTypes(FoldingSetNodeID &ID, SDVTList VTList) {
357   ID.AddPointer(VTList.VTs);
358 }
359
360 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
361 ///
362 static void AddNodeIDOperands(FoldingSetNodeID &ID,
363                               ArrayRef<SDValue> Ops) {
364   for (auto& Op : Ops) {
365     ID.AddPointer(Op.getNode());
366     ID.AddInteger(Op.getResNo());
367   }
368 }
369
370 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
371 ///
372 static void AddNodeIDOperands(FoldingSetNodeID &ID,
373                               ArrayRef<SDUse> Ops) {
374   for (auto& Op : Ops) {
375     ID.AddPointer(Op.getNode());
376     ID.AddInteger(Op.getResNo());
377   }
378 }
379
380 /// Add logical or fast math flag values to FoldingSetNodeID value.
381 static void AddNodeIDFlags(FoldingSetNodeID &ID, unsigned Opcode,
382                            const SDNodeFlags *Flags) {
383   if (!isBinOpWithFlags(Opcode))
384     return;
385
386   unsigned RawFlags = 0;
387   if (Flags)
388     RawFlags = Flags->getRawFlags();
389   ID.AddInteger(RawFlags);
390 }
391
392 static void AddNodeIDFlags(FoldingSetNodeID &ID, const SDNode *N) {
393   AddNodeIDFlags(ID, N->getOpcode(), N->getFlags());
394 }
395
396 static void AddNodeIDNode(FoldingSetNodeID &ID, unsigned short OpC,
397                           SDVTList VTList, ArrayRef<SDValue> OpList) {
398   AddNodeIDOpcode(ID, OpC);
399   AddNodeIDValueTypes(ID, VTList);
400   AddNodeIDOperands(ID, OpList);
401 }
402
403 /// If this is an SDNode with special info, add this info to the NodeID data.
404 static void AddNodeIDCustom(FoldingSetNodeID &ID, const SDNode *N) {
405   switch (N->getOpcode()) {
406   case ISD::TargetExternalSymbol:
407   case ISD::ExternalSymbol:
408   case ISD::MCSymbol:
409     llvm_unreachable("Should only be used on nodes with operands");
410   default: break;  // Normal nodes don't need extra info.
411   case ISD::TargetConstant:
412   case ISD::Constant: {
413     const ConstantSDNode *C = cast<ConstantSDNode>(N);
414     ID.AddPointer(C->getConstantIntValue());
415     ID.AddBoolean(C->isOpaque());
416     break;
417   }
418   case ISD::TargetConstantFP:
419   case ISD::ConstantFP: {
420     ID.AddPointer(cast<ConstantFPSDNode>(N)->getConstantFPValue());
421     break;
422   }
423   case ISD::TargetGlobalAddress:
424   case ISD::GlobalAddress:
425   case ISD::TargetGlobalTLSAddress:
426   case ISD::GlobalTLSAddress: {
427     const GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(N);
428     ID.AddPointer(GA->getGlobal());
429     ID.AddInteger(GA->getOffset());
430     ID.AddInteger(GA->getTargetFlags());
431     ID.AddInteger(GA->getAddressSpace());
432     break;
433   }
434   case ISD::BasicBlock:
435     ID.AddPointer(cast<BasicBlockSDNode>(N)->getBasicBlock());
436     break;
437   case ISD::Register:
438     ID.AddInteger(cast<RegisterSDNode>(N)->getReg());
439     break;
440   case ISD::RegisterMask:
441     ID.AddPointer(cast<RegisterMaskSDNode>(N)->getRegMask());
442     break;
443   case ISD::SRCVALUE:
444     ID.AddPointer(cast<SrcValueSDNode>(N)->getValue());
445     break;
446   case ISD::FrameIndex:
447   case ISD::TargetFrameIndex:
448     ID.AddInteger(cast<FrameIndexSDNode>(N)->getIndex());
449     break;
450   case ISD::JumpTable:
451   case ISD::TargetJumpTable:
452     ID.AddInteger(cast<JumpTableSDNode>(N)->getIndex());
453     ID.AddInteger(cast<JumpTableSDNode>(N)->getTargetFlags());
454     break;
455   case ISD::ConstantPool:
456   case ISD::TargetConstantPool: {
457     const ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(N);
458     ID.AddInteger(CP->getAlignment());
459     ID.AddInteger(CP->getOffset());
460     if (CP->isMachineConstantPoolEntry())
461       CP->getMachineCPVal()->addSelectionDAGCSEId(ID);
462     else
463       ID.AddPointer(CP->getConstVal());
464     ID.AddInteger(CP->getTargetFlags());
465     break;
466   }
467   case ISD::TargetIndex: {
468     const TargetIndexSDNode *TI = cast<TargetIndexSDNode>(N);
469     ID.AddInteger(TI->getIndex());
470     ID.AddInteger(TI->getOffset());
471     ID.AddInteger(TI->getTargetFlags());
472     break;
473   }
474   case ISD::LOAD: {
475     const LoadSDNode *LD = cast<LoadSDNode>(N);
476     ID.AddInteger(LD->getMemoryVT().getRawBits());
477     ID.AddInteger(LD->getRawSubclassData());
478     ID.AddInteger(LD->getPointerInfo().getAddrSpace());
479     break;
480   }
481   case ISD::STORE: {
482     const StoreSDNode *ST = cast<StoreSDNode>(N);
483     ID.AddInteger(ST->getMemoryVT().getRawBits());
484     ID.AddInteger(ST->getRawSubclassData());
485     ID.AddInteger(ST->getPointerInfo().getAddrSpace());
486     break;
487   }
488   case ISD::ATOMIC_CMP_SWAP:
489   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
490   case ISD::ATOMIC_SWAP:
491   case ISD::ATOMIC_LOAD_ADD:
492   case ISD::ATOMIC_LOAD_SUB:
493   case ISD::ATOMIC_LOAD_AND:
494   case ISD::ATOMIC_LOAD_OR:
495   case ISD::ATOMIC_LOAD_XOR:
496   case ISD::ATOMIC_LOAD_NAND:
497   case ISD::ATOMIC_LOAD_MIN:
498   case ISD::ATOMIC_LOAD_MAX:
499   case ISD::ATOMIC_LOAD_UMIN:
500   case ISD::ATOMIC_LOAD_UMAX:
501   case ISD::ATOMIC_LOAD:
502   case ISD::ATOMIC_STORE: {
503     const AtomicSDNode *AT = cast<AtomicSDNode>(N);
504     ID.AddInteger(AT->getMemoryVT().getRawBits());
505     ID.AddInteger(AT->getRawSubclassData());
506     ID.AddInteger(AT->getPointerInfo().getAddrSpace());
507     break;
508   }
509   case ISD::PREFETCH: {
510     const MemSDNode *PF = cast<MemSDNode>(N);
511     ID.AddInteger(PF->getPointerInfo().getAddrSpace());
512     break;
513   }
514   case ISD::VECTOR_SHUFFLE: {
515     const ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(N);
516     for (unsigned i = 0, e = N->getValueType(0).getVectorNumElements();
517          i != e; ++i)
518       ID.AddInteger(SVN->getMaskElt(i));
519     break;
520   }
521   case ISD::TargetBlockAddress:
522   case ISD::BlockAddress: {
523     const BlockAddressSDNode *BA = cast<BlockAddressSDNode>(N);
524     ID.AddPointer(BA->getBlockAddress());
525     ID.AddInteger(BA->getOffset());
526     ID.AddInteger(BA->getTargetFlags());
527     break;
528   }
529   } // end switch (N->getOpcode())
530
531   AddNodeIDFlags(ID, N);
532
533   // Target specific memory nodes could also have address spaces to check.
534   if (N->isTargetMemoryOpcode())
535     ID.AddInteger(cast<MemSDNode>(N)->getPointerInfo().getAddrSpace());
536 }
537
538 /// AddNodeIDNode - Generic routine for adding a nodes info to the NodeID
539 /// data.
540 static void AddNodeIDNode(FoldingSetNodeID &ID, const SDNode *N) {
541   AddNodeIDOpcode(ID, N->getOpcode());
542   // Add the return value info.
543   AddNodeIDValueTypes(ID, N->getVTList());
544   // Add the operand info.
545   AddNodeIDOperands(ID, N->ops());
546
547   // Handle SDNode leafs with special info.
548   AddNodeIDCustom(ID, N);
549 }
550
551 /// encodeMemSDNodeFlags - Generic routine for computing a value for use in
552 /// the CSE map that carries volatility, temporalness, indexing mode, and
553 /// extension/truncation information.
554 ///
555 static inline unsigned
556 encodeMemSDNodeFlags(int ConvType, ISD::MemIndexedMode AM, bool isVolatile,
557                      bool isNonTemporal, bool isInvariant) {
558   assert((ConvType & 3) == ConvType &&
559          "ConvType may not require more than 2 bits!");
560   assert((AM & 7) == AM &&
561          "AM may not require more than 3 bits!");
562   return ConvType |
563          (AM << 2) |
564          (isVolatile << 5) |
565          (isNonTemporal << 6) |
566          (isInvariant << 7);
567 }
568
569 //===----------------------------------------------------------------------===//
570 //                              SelectionDAG Class
571 //===----------------------------------------------------------------------===//
572
573 /// doNotCSE - Return true if CSE should not be performed for this node.
574 static bool doNotCSE(SDNode *N) {
575   if (N->getValueType(0) == MVT::Glue)
576     return true; // Never CSE anything that produces a flag.
577
578   switch (N->getOpcode()) {
579   default: break;
580   case ISD::HANDLENODE:
581   case ISD::EH_LABEL:
582     return true;   // Never CSE these nodes.
583   }
584
585   // Check that remaining values produced are not flags.
586   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
587     if (N->getValueType(i) == MVT::Glue)
588       return true; // Never CSE anything that produces a flag.
589
590   return false;
591 }
592
593 /// RemoveDeadNodes - This method deletes all unreachable nodes in the
594 /// SelectionDAG.
595 void SelectionDAG::RemoveDeadNodes() {
596   // Create a dummy node (which is not added to allnodes), that adds a reference
597   // to the root node, preventing it from being deleted.
598   HandleSDNode Dummy(getRoot());
599
600   SmallVector<SDNode*, 128> DeadNodes;
601
602   // Add all obviously-dead nodes to the DeadNodes worklist.
603   for (SDNode &Node : allnodes())
604     if (Node.use_empty())
605       DeadNodes.push_back(&Node);
606
607   RemoveDeadNodes(DeadNodes);
608
609   // If the root changed (e.g. it was a dead load, update the root).
610   setRoot(Dummy.getValue());
611 }
612
613 /// RemoveDeadNodes - This method deletes the unreachable nodes in the
614 /// given list, and any nodes that become unreachable as a result.
615 void SelectionDAG::RemoveDeadNodes(SmallVectorImpl<SDNode *> &DeadNodes) {
616
617   // Process the worklist, deleting the nodes and adding their uses to the
618   // worklist.
619   while (!DeadNodes.empty()) {
620     SDNode *N = DeadNodes.pop_back_val();
621
622     for (DAGUpdateListener *DUL = UpdateListeners; DUL; DUL = DUL->Next)
623       DUL->NodeDeleted(N, nullptr);
624
625     // Take the node out of the appropriate CSE map.
626     RemoveNodeFromCSEMaps(N);
627
628     // Next, brutally remove the operand list.  This is safe to do, as there are
629     // no cycles in the graph.
630     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
631       SDUse &Use = *I++;
632       SDNode *Operand = Use.getNode();
633       Use.set(SDValue());
634
635       // Now that we removed this operand, see if there are no uses of it left.
636       if (Operand->use_empty())
637         DeadNodes.push_back(Operand);
638     }
639
640     DeallocateNode(N);
641   }
642 }
643
644 void SelectionDAG::RemoveDeadNode(SDNode *N){
645   SmallVector<SDNode*, 16> DeadNodes(1, N);
646
647   // Create a dummy node that adds a reference to the root node, preventing
648   // it from being deleted.  (This matters if the root is an operand of the
649   // dead node.)
650   HandleSDNode Dummy(getRoot());
651
652   RemoveDeadNodes(DeadNodes);
653 }
654
655 void SelectionDAG::DeleteNode(SDNode *N) {
656   // First take this out of the appropriate CSE map.
657   RemoveNodeFromCSEMaps(N);
658
659   // Finally, remove uses due to operands of this node, remove from the
660   // AllNodes list, and delete the node.
661   DeleteNodeNotInCSEMaps(N);
662 }
663
664 void SelectionDAG::DeleteNodeNotInCSEMaps(SDNode *N) {
665   assert(N != AllNodes.begin() && "Cannot delete the entry node!");
666   assert(N->use_empty() && "Cannot delete a node that is not dead!");
667
668   // Drop all of the operands and decrement used node's use counts.
669   N->DropOperands();
670
671   DeallocateNode(N);
672 }
673
674 void SDDbgInfo::erase(const SDNode *Node) {
675   DbgValMapType::iterator I = DbgValMap.find(Node);
676   if (I == DbgValMap.end())
677     return;
678   for (auto &Val: I->second)
679     Val->setIsInvalidated();
680   DbgValMap.erase(I);
681 }
682
683 void SelectionDAG::DeallocateNode(SDNode *N) {
684   if (N->OperandsNeedDelete)
685     delete[] N->OperandList;
686
687   // Set the opcode to DELETED_NODE to help catch bugs when node
688   // memory is reallocated.
689   N->NodeType = ISD::DELETED_NODE;
690
691   NodeAllocator.Deallocate(AllNodes.remove(N));
692
693   // If any of the SDDbgValue nodes refer to this SDNode, invalidate
694   // them and forget about that node.
695   DbgInfo->erase(N);
696 }
697
698 #ifndef NDEBUG
699 /// VerifySDNode - Sanity check the given SDNode.  Aborts if it is invalid.
700 static void VerifySDNode(SDNode *N) {
701   switch (N->getOpcode()) {
702   default:
703     break;
704   case ISD::BUILD_PAIR: {
705     EVT VT = N->getValueType(0);
706     assert(N->getNumValues() == 1 && "Too many results!");
707     assert(!VT.isVector() && (VT.isInteger() || VT.isFloatingPoint()) &&
708            "Wrong return type!");
709     assert(N->getNumOperands() == 2 && "Wrong number of operands!");
710     assert(N->getOperand(0).getValueType() == N->getOperand(1).getValueType() &&
711            "Mismatched operand types!");
712     assert(N->getOperand(0).getValueType().isInteger() == VT.isInteger() &&
713            "Wrong operand type!");
714     assert(VT.getSizeInBits() == 2 * N->getOperand(0).getValueSizeInBits() &&
715            "Wrong return type size");
716     break;
717   }
718   case ISD::BUILD_VECTOR: {
719     assert(N->getNumValues() == 1 && "Too many results!");
720     assert(N->getValueType(0).isVector() && "Wrong return type!");
721     assert(N->getNumOperands() == N->getValueType(0).getVectorNumElements() &&
722            "Wrong number of operands!");
723     EVT EltVT = N->getValueType(0).getVectorElementType();
724     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I) {
725       assert((I->getValueType() == EltVT ||
726              (EltVT.isInteger() && I->getValueType().isInteger() &&
727               EltVT.bitsLE(I->getValueType()))) &&
728             "Wrong operand type!");
729       assert(I->getValueType() == N->getOperand(0).getValueType() &&
730              "Operands must all have the same type");
731     }
732     break;
733   }
734   }
735 }
736 #endif // NDEBUG
737
738 /// \brief Insert a newly allocated node into the DAG.
739 ///
740 /// Handles insertion into the all nodes list and CSE map, as well as
741 /// verification and other common operations when a new node is allocated.
742 void SelectionDAG::InsertNode(SDNode *N) {
743   AllNodes.push_back(N);
744 #ifndef NDEBUG
745   N->PersistentId = NextPersistentId++;
746   VerifySDNode(N);
747 #endif
748 }
749
750 /// RemoveNodeFromCSEMaps - Take the specified node out of the CSE map that
751 /// correspond to it.  This is useful when we're about to delete or repurpose
752 /// the node.  We don't want future request for structurally identical nodes
753 /// to return N anymore.
754 bool SelectionDAG::RemoveNodeFromCSEMaps(SDNode *N) {
755   bool Erased = false;
756   switch (N->getOpcode()) {
757   case ISD::HANDLENODE: return false;  // noop.
758   case ISD::CONDCODE:
759     assert(CondCodeNodes[cast<CondCodeSDNode>(N)->get()] &&
760            "Cond code doesn't exist!");
761     Erased = CondCodeNodes[cast<CondCodeSDNode>(N)->get()] != nullptr;
762     CondCodeNodes[cast<CondCodeSDNode>(N)->get()] = nullptr;
763     break;
764   case ISD::ExternalSymbol:
765     Erased = ExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
766     break;
767   case ISD::TargetExternalSymbol: {
768     ExternalSymbolSDNode *ESN = cast<ExternalSymbolSDNode>(N);
769     Erased = TargetExternalSymbols.erase(
770                std::pair<std::string,unsigned char>(ESN->getSymbol(),
771                                                     ESN->getTargetFlags()));
772     break;
773   }
774   case ISD::MCSymbol: {
775     auto *MCSN = cast<MCSymbolSDNode>(N);
776     Erased = MCSymbols.erase(MCSN->getMCSymbol());
777     break;
778   }
779   case ISD::VALUETYPE: {
780     EVT VT = cast<VTSDNode>(N)->getVT();
781     if (VT.isExtended()) {
782       Erased = ExtendedValueTypeNodes.erase(VT);
783     } else {
784       Erased = ValueTypeNodes[VT.getSimpleVT().SimpleTy] != nullptr;
785       ValueTypeNodes[VT.getSimpleVT().SimpleTy] = nullptr;
786     }
787     break;
788   }
789   default:
790     // Remove it from the CSE Map.
791     assert(N->getOpcode() != ISD::DELETED_NODE && "DELETED_NODE in CSEMap!");
792     assert(N->getOpcode() != ISD::EntryToken && "EntryToken in CSEMap!");
793     Erased = CSEMap.RemoveNode(N);
794     break;
795   }
796 #ifndef NDEBUG
797   // Verify that the node was actually in one of the CSE maps, unless it has a
798   // flag result (which cannot be CSE'd) or is one of the special cases that are
799   // not subject to CSE.
800   if (!Erased && N->getValueType(N->getNumValues()-1) != MVT::Glue &&
801       !N->isMachineOpcode() && !doNotCSE(N)) {
802     N->dump(this);
803     dbgs() << "\n";
804     llvm_unreachable("Node is not in map!");
805   }
806 #endif
807   return Erased;
808 }
809
810 /// AddModifiedNodeToCSEMaps - The specified node has been removed from the CSE
811 /// maps and modified in place. Add it back to the CSE maps, unless an identical
812 /// node already exists, in which case transfer all its users to the existing
813 /// node. This transfer can potentially trigger recursive merging.
814 ///
815 void
816 SelectionDAG::AddModifiedNodeToCSEMaps(SDNode *N) {
817   // For node types that aren't CSE'd, just act as if no identical node
818   // already exists.
819   if (!doNotCSE(N)) {
820     SDNode *Existing = CSEMap.GetOrInsertNode(N);
821     if (Existing != N) {
822       // If there was already an existing matching node, use ReplaceAllUsesWith
823       // to replace the dead one with the existing one.  This can cause
824       // recursive merging of other unrelated nodes down the line.
825       ReplaceAllUsesWith(N, Existing);
826
827       // N is now dead. Inform the listeners and delete it.
828       for (DAGUpdateListener *DUL = UpdateListeners; DUL; DUL = DUL->Next)
829         DUL->NodeDeleted(N, Existing);
830       DeleteNodeNotInCSEMaps(N);
831       return;
832     }
833   }
834
835   // If the node doesn't already exist, we updated it.  Inform listeners.
836   for (DAGUpdateListener *DUL = UpdateListeners; DUL; DUL = DUL->Next)
837     DUL->NodeUpdated(N);
838 }
839
840 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
841 /// were replaced with those specified.  If this node is never memoized,
842 /// return null, otherwise return a pointer to the slot it would take.  If a
843 /// node already exists with these operands, the slot will be non-null.
844 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, SDValue Op,
845                                            void *&InsertPos) {
846   if (doNotCSE(N))
847     return nullptr;
848
849   SDValue Ops[] = { Op };
850   FoldingSetNodeID ID;
851   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops);
852   AddNodeIDCustom(ID, N);
853   SDNode *Node = FindNodeOrInsertPos(ID, N->getDebugLoc(), InsertPos);
854   return Node;
855 }
856
857 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
858 /// were replaced with those specified.  If this node is never memoized,
859 /// return null, otherwise return a pointer to the slot it would take.  If a
860 /// node already exists with these operands, the slot will be non-null.
861 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N,
862                                            SDValue Op1, SDValue Op2,
863                                            void *&InsertPos) {
864   if (doNotCSE(N))
865     return nullptr;
866
867   SDValue Ops[] = { Op1, Op2 };
868   FoldingSetNodeID ID;
869   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops);
870   AddNodeIDCustom(ID, N);
871   SDNode *Node = FindNodeOrInsertPos(ID, N->getDebugLoc(), InsertPos);
872   return Node;
873 }
874
875
876 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
877 /// were replaced with those specified.  If this node is never memoized,
878 /// return null, otherwise return a pointer to the slot it would take.  If a
879 /// node already exists with these operands, the slot will be non-null.
880 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, ArrayRef<SDValue> Ops,
881                                            void *&InsertPos) {
882   if (doNotCSE(N))
883     return nullptr;
884
885   FoldingSetNodeID ID;
886   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops);
887   AddNodeIDCustom(ID, N);
888   SDNode *Node = FindNodeOrInsertPos(ID, N->getDebugLoc(), InsertPos);
889   return Node;
890 }
891
892 /// getEVTAlignment - Compute the default alignment value for the
893 /// given type.
894 ///
895 unsigned SelectionDAG::getEVTAlignment(EVT VT) const {
896   Type *Ty = VT == MVT::iPTR ?
897                    PointerType::get(Type::getInt8Ty(*getContext()), 0) :
898                    VT.getTypeForEVT(*getContext());
899
900   return getDataLayout().getABITypeAlignment(Ty);
901 }
902
903 // EntryNode could meaningfully have debug info if we can find it...
904 SelectionDAG::SelectionDAG(const TargetMachine &tm, CodeGenOpt::Level OL)
905     : TM(tm), TSI(nullptr), TLI(nullptr), OptLevel(OL),
906       EntryNode(ISD::EntryToken, 0, DebugLoc(), getVTList(MVT::Other)),
907       Root(getEntryNode()), NewNodesMustHaveLegalTypes(false),
908       UpdateListeners(nullptr) {
909   InsertNode(&EntryNode);
910   DbgInfo = new SDDbgInfo();
911 }
912
913 void SelectionDAG::init(MachineFunction &mf) {
914   MF = &mf;
915   TLI = getSubtarget().getTargetLowering();
916   TSI = getSubtarget().getSelectionDAGInfo();
917   Context = &mf.getFunction()->getContext();
918 }
919
920 SelectionDAG::~SelectionDAG() {
921   assert(!UpdateListeners && "Dangling registered DAGUpdateListeners");
922   allnodes_clear();
923   delete DbgInfo;
924 }
925
926 void SelectionDAG::allnodes_clear() {
927   assert(&*AllNodes.begin() == &EntryNode);
928   AllNodes.remove(AllNodes.begin());
929   while (!AllNodes.empty())
930     DeallocateNode(&AllNodes.front());
931 #ifndef NDEBUG
932   NextPersistentId = 0;
933 #endif
934 }
935
936 BinarySDNode *SelectionDAG::GetBinarySDNode(unsigned Opcode, SDLoc DL,
937                                             SDVTList VTs, SDValue N1,
938                                             SDValue N2,
939                                             const SDNodeFlags *Flags) {
940   if (isBinOpWithFlags(Opcode)) {
941     // If no flags were passed in, use a default flags object.
942     SDNodeFlags F;
943     if (Flags == nullptr)
944       Flags = &F;
945
946     BinaryWithFlagsSDNode *FN = new (NodeAllocator) BinaryWithFlagsSDNode(
947         Opcode, DL.getIROrder(), DL.getDebugLoc(), VTs, N1, N2, *Flags);
948
949     return FN;
950   }
951
952   BinarySDNode *N = new (NodeAllocator)
953       BinarySDNode(Opcode, DL.getIROrder(), DL.getDebugLoc(), VTs, N1, N2);
954   return N;
955 }
956
957 SDNode *SelectionDAG::FindNodeOrInsertPos(const FoldingSetNodeID &ID,
958                                           void *&InsertPos) {
959   SDNode *N = CSEMap.FindNodeOrInsertPos(ID, InsertPos);
960   if (N) {
961     switch (N->getOpcode()) {
962     default: break;
963     case ISD::Constant:
964     case ISD::ConstantFP:
965       llvm_unreachable("Querying for Constant and ConstantFP nodes requires "
966                        "debug location.  Use another overload.");
967     }
968   }
969   return N;
970 }
971
972 SDNode *SelectionDAG::FindNodeOrInsertPos(const FoldingSetNodeID &ID,
973                                           DebugLoc DL, void *&InsertPos) {
974   SDNode *N = CSEMap.FindNodeOrInsertPos(ID, InsertPos);
975   if (N) {
976     switch (N->getOpcode()) {
977     default: break; // Process only regular (non-target) constant nodes.
978     case ISD::Constant:
979     case ISD::ConstantFP:
980       // Erase debug location from the node if the node is used at several
981       // different places to do not propagate one location to all uses as it
982       // leads to incorrect debug info.
983       if (N->getDebugLoc() != DL)
984         N->setDebugLoc(DebugLoc());
985       break;
986     }
987   }
988   return N;
989 }
990
991 void SelectionDAG::clear() {
992   allnodes_clear();
993   OperandAllocator.Reset();
994   CSEMap.clear();
995
996   ExtendedValueTypeNodes.clear();
997   ExternalSymbols.clear();
998   TargetExternalSymbols.clear();
999   MCSymbols.clear();
1000   std::fill(CondCodeNodes.begin(), CondCodeNodes.end(),
1001             static_cast<CondCodeSDNode*>(nullptr));
1002   std::fill(ValueTypeNodes.begin(), ValueTypeNodes.end(),
1003             static_cast<SDNode*>(nullptr));
1004
1005   EntryNode.UseList = nullptr;
1006   InsertNode(&EntryNode);
1007   Root = getEntryNode();
1008   DbgInfo->clear();
1009 }
1010
1011 SDValue SelectionDAG::getAnyExtOrTrunc(SDValue Op, SDLoc DL, EVT VT) {
1012   return VT.bitsGT(Op.getValueType()) ?
1013     getNode(ISD::ANY_EXTEND, DL, VT, Op) :
1014     getNode(ISD::TRUNCATE, DL, VT, Op);
1015 }
1016
1017 SDValue SelectionDAG::getSExtOrTrunc(SDValue Op, SDLoc DL, EVT VT) {
1018   return VT.bitsGT(Op.getValueType()) ?
1019     getNode(ISD::SIGN_EXTEND, DL, VT, Op) :
1020     getNode(ISD::TRUNCATE, DL, VT, Op);
1021 }
1022
1023 SDValue SelectionDAG::getZExtOrTrunc(SDValue Op, SDLoc DL, EVT VT) {
1024   return VT.bitsGT(Op.getValueType()) ?
1025     getNode(ISD::ZERO_EXTEND, DL, VT, Op) :
1026     getNode(ISD::TRUNCATE, DL, VT, Op);
1027 }
1028
1029 SDValue SelectionDAG::getBoolExtOrTrunc(SDValue Op, SDLoc SL, EVT VT,
1030                                         EVT OpVT) {
1031   if (VT.bitsLE(Op.getValueType()))
1032     return getNode(ISD::TRUNCATE, SL, VT, Op);
1033
1034   TargetLowering::BooleanContent BType = TLI->getBooleanContents(OpVT);
1035   return getNode(TLI->getExtendForContent(BType), SL, VT, Op);
1036 }
1037
1038 SDValue SelectionDAG::getZeroExtendInReg(SDValue Op, SDLoc DL, EVT VT) {
1039   assert(!VT.isVector() &&
1040          "getZeroExtendInReg should use the vector element type instead of "
1041          "the vector type!");
1042   if (Op.getValueType() == VT) return Op;
1043   unsigned BitWidth = Op.getValueType().getScalarType().getSizeInBits();
1044   APInt Imm = APInt::getLowBitsSet(BitWidth,
1045                                    VT.getSizeInBits());
1046   return getNode(ISD::AND, DL, Op.getValueType(), Op,
1047                  getConstant(Imm, DL, Op.getValueType()));
1048 }
1049
1050 SDValue SelectionDAG::getAnyExtendVectorInReg(SDValue Op, SDLoc DL, EVT VT) {
1051   assert(VT.isVector() && "This DAG node is restricted to vector types.");
1052   assert(VT.getSizeInBits() == Op.getValueType().getSizeInBits() &&
1053          "The sizes of the input and result must match in order to perform the "
1054          "extend in-register.");
1055   assert(VT.getVectorNumElements() < Op.getValueType().getVectorNumElements() &&
1056          "The destination vector type must have fewer lanes than the input.");
1057   return getNode(ISD::ANY_EXTEND_VECTOR_INREG, DL, VT, Op);
1058 }
1059
1060 SDValue SelectionDAG::getSignExtendVectorInReg(SDValue Op, SDLoc DL, EVT VT) {
1061   assert(VT.isVector() && "This DAG node is restricted to vector types.");
1062   assert(VT.getSizeInBits() == Op.getValueType().getSizeInBits() &&
1063          "The sizes of the input and result must match in order to perform the "
1064          "extend in-register.");
1065   assert(VT.getVectorNumElements() < Op.getValueType().getVectorNumElements() &&
1066          "The destination vector type must have fewer lanes than the input.");
1067   return getNode(ISD::SIGN_EXTEND_VECTOR_INREG, DL, VT, Op);
1068 }
1069
1070 SDValue SelectionDAG::getZeroExtendVectorInReg(SDValue Op, SDLoc DL, EVT VT) {
1071   assert(VT.isVector() && "This DAG node is restricted to vector types.");
1072   assert(VT.getSizeInBits() == Op.getValueType().getSizeInBits() &&
1073          "The sizes of the input and result must match in order to perform the "
1074          "extend in-register.");
1075   assert(VT.getVectorNumElements() < Op.getValueType().getVectorNumElements() &&
1076          "The destination vector type must have fewer lanes than the input.");
1077   return getNode(ISD::ZERO_EXTEND_VECTOR_INREG, DL, VT, Op);
1078 }
1079
1080 /// getNOT - Create a bitwise NOT operation as (XOR Val, -1).
1081 ///
1082 SDValue SelectionDAG::getNOT(SDLoc DL, SDValue Val, EVT VT) {
1083   EVT EltVT = VT.getScalarType();
1084   SDValue NegOne =
1085     getConstant(APInt::getAllOnesValue(EltVT.getSizeInBits()), DL, VT);
1086   return getNode(ISD::XOR, DL, VT, Val, NegOne);
1087 }
1088
1089 SDValue SelectionDAG::getLogicalNOT(SDLoc DL, SDValue Val, EVT VT) {
1090   EVT EltVT = VT.getScalarType();
1091   SDValue TrueValue;
1092   switch (TLI->getBooleanContents(VT)) {
1093     case TargetLowering::ZeroOrOneBooleanContent:
1094     case TargetLowering::UndefinedBooleanContent:
1095       TrueValue = getConstant(1, DL, VT);
1096       break;
1097     case TargetLowering::ZeroOrNegativeOneBooleanContent:
1098       TrueValue = getConstant(APInt::getAllOnesValue(EltVT.getSizeInBits()), DL,
1099                               VT);
1100       break;
1101   }
1102   return getNode(ISD::XOR, DL, VT, Val, TrueValue);
1103 }
1104
1105 SDValue SelectionDAG::getConstant(uint64_t Val, SDLoc DL, EVT VT, bool isT,
1106                                   bool isO) {
1107   EVT EltVT = VT.getScalarType();
1108   assert((EltVT.getSizeInBits() >= 64 ||
1109          (uint64_t)((int64_t)Val >> EltVT.getSizeInBits()) + 1 < 2) &&
1110          "getConstant with a uint64_t value that doesn't fit in the type!");
1111   return getConstant(APInt(EltVT.getSizeInBits(), Val), DL, VT, isT, isO);
1112 }
1113
1114 SDValue SelectionDAG::getConstant(const APInt &Val, SDLoc DL, EVT VT, bool isT,
1115                                   bool isO)
1116 {
1117   return getConstant(*ConstantInt::get(*Context, Val), DL, VT, isT, isO);
1118 }
1119
1120 SDValue SelectionDAG::getConstant(const ConstantInt &Val, SDLoc DL, EVT VT,
1121                                   bool isT, bool isO) {
1122   assert(VT.isInteger() && "Cannot create FP integer constant!");
1123
1124   EVT EltVT = VT.getScalarType();
1125   const ConstantInt *Elt = &Val;
1126
1127   // In some cases the vector type is legal but the element type is illegal and
1128   // needs to be promoted, for example v8i8 on ARM.  In this case, promote the
1129   // inserted value (the type does not need to match the vector element type).
1130   // Any extra bits introduced will be truncated away.
1131   if (VT.isVector() && TLI->getTypeAction(*getContext(), EltVT) ==
1132       TargetLowering::TypePromoteInteger) {
1133    EltVT = TLI->getTypeToTransformTo(*getContext(), EltVT);
1134    APInt NewVal = Elt->getValue().zext(EltVT.getSizeInBits());
1135    Elt = ConstantInt::get(*getContext(), NewVal);
1136   }
1137   // In other cases the element type is illegal and needs to be expanded, for
1138   // example v2i64 on MIPS32. In this case, find the nearest legal type, split
1139   // the value into n parts and use a vector type with n-times the elements.
1140   // Then bitcast to the type requested.
1141   // Legalizing constants too early makes the DAGCombiner's job harder so we
1142   // only legalize if the DAG tells us we must produce legal types.
1143   else if (NewNodesMustHaveLegalTypes && VT.isVector() &&
1144            TLI->getTypeAction(*getContext(), EltVT) ==
1145            TargetLowering::TypeExpandInteger) {
1146     APInt NewVal = Elt->getValue();
1147     EVT ViaEltVT = TLI->getTypeToTransformTo(*getContext(), EltVT);
1148     unsigned ViaEltSizeInBits = ViaEltVT.getSizeInBits();
1149     unsigned ViaVecNumElts = VT.getSizeInBits() / ViaEltSizeInBits;
1150     EVT ViaVecVT = EVT::getVectorVT(*getContext(), ViaEltVT, ViaVecNumElts);
1151
1152     // Check the temporary vector is the correct size. If this fails then
1153     // getTypeToTransformTo() probably returned a type whose size (in bits)
1154     // isn't a power-of-2 factor of the requested type size.
1155     assert(ViaVecVT.getSizeInBits() == VT.getSizeInBits());
1156
1157     SmallVector<SDValue, 2> EltParts;
1158     for (unsigned i = 0; i < ViaVecNumElts / VT.getVectorNumElements(); ++i) {
1159       EltParts.push_back(getConstant(NewVal.lshr(i * ViaEltSizeInBits)
1160                                            .trunc(ViaEltSizeInBits), DL,
1161                                      ViaEltVT, isT, isO));
1162     }
1163
1164     // EltParts is currently in little endian order. If we actually want
1165     // big-endian order then reverse it now.
1166     if (getDataLayout().isBigEndian())
1167       std::reverse(EltParts.begin(), EltParts.end());
1168
1169     // The elements must be reversed when the element order is different
1170     // to the endianness of the elements (because the BITCAST is itself a
1171     // vector shuffle in this situation). However, we do not need any code to
1172     // perform this reversal because getConstant() is producing a vector
1173     // splat.
1174     // This situation occurs in MIPS MSA.
1175
1176     SmallVector<SDValue, 8> Ops;
1177     for (unsigned i = 0; i < VT.getVectorNumElements(); ++i)
1178       Ops.insert(Ops.end(), EltParts.begin(), EltParts.end());
1179
1180     SDValue Result = getNode(ISD::BITCAST, SDLoc(), VT,
1181                              getNode(ISD::BUILD_VECTOR, SDLoc(), ViaVecVT,
1182                                      Ops));
1183     return Result;
1184   }
1185
1186   assert(Elt->getBitWidth() == EltVT.getSizeInBits() &&
1187          "APInt size does not match type size!");
1188   unsigned Opc = isT ? ISD::TargetConstant : ISD::Constant;
1189   FoldingSetNodeID ID;
1190   AddNodeIDNode(ID, Opc, getVTList(EltVT), None);
1191   ID.AddPointer(Elt);
1192   ID.AddBoolean(isO);
1193   void *IP = nullptr;
1194   SDNode *N = nullptr;
1195   if ((N = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP)))
1196     if (!VT.isVector())
1197       return SDValue(N, 0);
1198
1199   if (!N) {
1200     N = new (NodeAllocator) ConstantSDNode(isT, isO, Elt, DL.getDebugLoc(),
1201                                            EltVT);
1202     CSEMap.InsertNode(N, IP);
1203     InsertNode(N);
1204   }
1205
1206   SDValue Result(N, 0);
1207   if (VT.isVector()) {
1208     SmallVector<SDValue, 8> Ops;
1209     Ops.assign(VT.getVectorNumElements(), Result);
1210     Result = getNode(ISD::BUILD_VECTOR, SDLoc(), VT, Ops);
1211   }
1212   return Result;
1213 }
1214
1215 SDValue SelectionDAG::getIntPtrConstant(uint64_t Val, SDLoc DL, bool isTarget) {
1216   return getConstant(Val, DL, TLI->getPointerTy(getDataLayout()), isTarget);
1217 }
1218
1219 SDValue SelectionDAG::getConstantFP(const APFloat& V, SDLoc DL, EVT VT,
1220                                     bool isTarget) {
1221   return getConstantFP(*ConstantFP::get(*getContext(), V), DL, VT, isTarget);
1222 }
1223
1224 SDValue SelectionDAG::getConstantFP(const ConstantFP& V, SDLoc DL, EVT VT,
1225                                     bool isTarget){
1226   assert(VT.isFloatingPoint() && "Cannot create integer FP constant!");
1227
1228   EVT EltVT = VT.getScalarType();
1229
1230   // Do the map lookup using the actual bit pattern for the floating point
1231   // value, so that we don't have problems with 0.0 comparing equal to -0.0, and
1232   // we don't have issues with SNANs.
1233   unsigned Opc = isTarget ? ISD::TargetConstantFP : ISD::ConstantFP;
1234   FoldingSetNodeID ID;
1235   AddNodeIDNode(ID, Opc, getVTList(EltVT), None);
1236   ID.AddPointer(&V);
1237   void *IP = nullptr;
1238   SDNode *N = nullptr;
1239   if ((N = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP)))
1240     if (!VT.isVector())
1241       return SDValue(N, 0);
1242
1243   if (!N) {
1244     N = new (NodeAllocator) ConstantFPSDNode(isTarget, &V, DL.getDebugLoc(),
1245                                              EltVT);
1246     CSEMap.InsertNode(N, IP);
1247     InsertNode(N);
1248   }
1249
1250   SDValue Result(N, 0);
1251   if (VT.isVector()) {
1252     SmallVector<SDValue, 8> Ops;
1253     Ops.assign(VT.getVectorNumElements(), Result);
1254     Result = getNode(ISD::BUILD_VECTOR, SDLoc(), VT, Ops);
1255   }
1256   return Result;
1257 }
1258
1259 SDValue SelectionDAG::getConstantFP(double Val, SDLoc DL, EVT VT,
1260                                     bool isTarget) {
1261   EVT EltVT = VT.getScalarType();
1262   if (EltVT==MVT::f32)
1263     return getConstantFP(APFloat((float)Val), DL, VT, isTarget);
1264   else if (EltVT==MVT::f64)
1265     return getConstantFP(APFloat(Val), DL, VT, isTarget);
1266   else if (EltVT==MVT::f80 || EltVT==MVT::f128 || EltVT==MVT::ppcf128 ||
1267            EltVT==MVT::f16) {
1268     bool ignored;
1269     APFloat apf = APFloat(Val);
1270     apf.convert(EVTToAPFloatSemantics(EltVT), APFloat::rmNearestTiesToEven,
1271                 &ignored);
1272     return getConstantFP(apf, DL, VT, isTarget);
1273   } else
1274     llvm_unreachable("Unsupported type in getConstantFP");
1275 }
1276
1277 SDValue SelectionDAG::getGlobalAddress(const GlobalValue *GV, SDLoc DL,
1278                                        EVT VT, int64_t Offset,
1279                                        bool isTargetGA,
1280                                        unsigned char TargetFlags) {
1281   assert((TargetFlags == 0 || isTargetGA) &&
1282          "Cannot set target flags on target-independent globals");
1283
1284   // Truncate (with sign-extension) the offset value to the pointer size.
1285   unsigned BitWidth = getDataLayout().getPointerTypeSizeInBits(GV->getType());
1286   if (BitWidth < 64)
1287     Offset = SignExtend64(Offset, BitWidth);
1288
1289   unsigned Opc;
1290   if (GV->isThreadLocal())
1291     Opc = isTargetGA ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress;
1292   else
1293     Opc = isTargetGA ? ISD::TargetGlobalAddress : ISD::GlobalAddress;
1294
1295   FoldingSetNodeID ID;
1296   AddNodeIDNode(ID, Opc, getVTList(VT), None);
1297   ID.AddPointer(GV);
1298   ID.AddInteger(Offset);
1299   ID.AddInteger(TargetFlags);
1300   ID.AddInteger(GV->getType()->getAddressSpace());
1301   void *IP = nullptr;
1302   if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
1303     return SDValue(E, 0);
1304
1305   SDNode *N = new (NodeAllocator) GlobalAddressSDNode(Opc, DL.getIROrder(),
1306                                                       DL.getDebugLoc(), GV, VT,
1307                                                       Offset, TargetFlags);
1308   CSEMap.InsertNode(N, IP);
1309     InsertNode(N);
1310   return SDValue(N, 0);
1311 }
1312
1313 SDValue SelectionDAG::getFrameIndex(int FI, EVT VT, bool isTarget) {
1314   unsigned Opc = isTarget ? ISD::TargetFrameIndex : ISD::FrameIndex;
1315   FoldingSetNodeID ID;
1316   AddNodeIDNode(ID, Opc, getVTList(VT), None);
1317   ID.AddInteger(FI);
1318   void *IP = nullptr;
1319   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1320     return SDValue(E, 0);
1321
1322   SDNode *N = new (NodeAllocator) FrameIndexSDNode(FI, VT, isTarget);
1323   CSEMap.InsertNode(N, IP);
1324   InsertNode(N);
1325   return SDValue(N, 0);
1326 }
1327
1328 SDValue SelectionDAG::getJumpTable(int JTI, EVT VT, bool isTarget,
1329                                    unsigned char TargetFlags) {
1330   assert((TargetFlags == 0 || isTarget) &&
1331          "Cannot set target flags on target-independent jump tables");
1332   unsigned Opc = isTarget ? ISD::TargetJumpTable : ISD::JumpTable;
1333   FoldingSetNodeID ID;
1334   AddNodeIDNode(ID, Opc, getVTList(VT), None);
1335   ID.AddInteger(JTI);
1336   ID.AddInteger(TargetFlags);
1337   void *IP = nullptr;
1338   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1339     return SDValue(E, 0);
1340
1341   SDNode *N = new (NodeAllocator) JumpTableSDNode(JTI, VT, isTarget,
1342                                                   TargetFlags);
1343   CSEMap.InsertNode(N, IP);
1344   InsertNode(N);
1345   return SDValue(N, 0);
1346 }
1347
1348 SDValue SelectionDAG::getConstantPool(const Constant *C, EVT VT,
1349                                       unsigned Alignment, int Offset,
1350                                       bool isTarget,
1351                                       unsigned char TargetFlags) {
1352   assert((TargetFlags == 0 || isTarget) &&
1353          "Cannot set target flags on target-independent globals");
1354   if (Alignment == 0)
1355     Alignment = getDataLayout().getPrefTypeAlignment(C->getType());
1356   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1357   FoldingSetNodeID ID;
1358   AddNodeIDNode(ID, Opc, getVTList(VT), None);
1359   ID.AddInteger(Alignment);
1360   ID.AddInteger(Offset);
1361   ID.AddPointer(C);
1362   ID.AddInteger(TargetFlags);
1363   void *IP = nullptr;
1364   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1365     return SDValue(E, 0);
1366
1367   SDNode *N = new (NodeAllocator) ConstantPoolSDNode(isTarget, C, VT, Offset,
1368                                                      Alignment, TargetFlags);
1369   CSEMap.InsertNode(N, IP);
1370   InsertNode(N);
1371   return SDValue(N, 0);
1372 }
1373
1374
1375 SDValue SelectionDAG::getConstantPool(MachineConstantPoolValue *C, EVT VT,
1376                                       unsigned Alignment, int Offset,
1377                                       bool isTarget,
1378                                       unsigned char TargetFlags) {
1379   assert((TargetFlags == 0 || isTarget) &&
1380          "Cannot set target flags on target-independent globals");
1381   if (Alignment == 0)
1382     Alignment = getDataLayout().getPrefTypeAlignment(C->getType());
1383   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1384   FoldingSetNodeID ID;
1385   AddNodeIDNode(ID, Opc, getVTList(VT), None);
1386   ID.AddInteger(Alignment);
1387   ID.AddInteger(Offset);
1388   C->addSelectionDAGCSEId(ID);
1389   ID.AddInteger(TargetFlags);
1390   void *IP = nullptr;
1391   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1392     return SDValue(E, 0);
1393
1394   SDNode *N = new (NodeAllocator) ConstantPoolSDNode(isTarget, C, VT, Offset,
1395                                                      Alignment, TargetFlags);
1396   CSEMap.InsertNode(N, IP);
1397   InsertNode(N);
1398   return SDValue(N, 0);
1399 }
1400
1401 SDValue SelectionDAG::getBasicBlock(MachineBasicBlock *MBB) {
1402   FoldingSetNodeID ID;
1403   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), None);
1404   ID.AddPointer(MBB);
1405   void *IP = nullptr;
1406   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1407     return SDValue(E, 0);
1408
1409   SDNode *N = new (NodeAllocator) BasicBlockSDNode(MBB);
1410   CSEMap.InsertNode(N, IP);
1411   InsertNode(N);
1412   return SDValue(N, 0);
1413 }
1414
1415 SDValue SelectionDAG::getValueType(EVT VT) {
1416   if (VT.isSimple() && (unsigned)VT.getSimpleVT().SimpleTy >=
1417       ValueTypeNodes.size())
1418     ValueTypeNodes.resize(VT.getSimpleVT().SimpleTy+1);
1419
1420   SDNode *&N = VT.isExtended() ?
1421     ExtendedValueTypeNodes[VT] : ValueTypeNodes[VT.getSimpleVT().SimpleTy];
1422
1423   if (N) return SDValue(N, 0);
1424   N = new (NodeAllocator) VTSDNode(VT);
1425   InsertNode(N);
1426   return SDValue(N, 0);
1427 }
1428
1429 SDValue SelectionDAG::getExternalSymbol(const char *Sym, EVT VT) {
1430   SDNode *&N = ExternalSymbols[Sym];
1431   if (N) return SDValue(N, 0);
1432   N = new (NodeAllocator) ExternalSymbolSDNode(false, Sym, 0, VT);
1433   InsertNode(N);
1434   return SDValue(N, 0);
1435 }
1436
1437 SDValue SelectionDAG::getMCSymbol(MCSymbol *Sym, EVT VT) {
1438   SDNode *&N = MCSymbols[Sym];
1439   if (N)
1440     return SDValue(N, 0);
1441   N = new (NodeAllocator) MCSymbolSDNode(Sym, VT);
1442   InsertNode(N);
1443   return SDValue(N, 0);
1444 }
1445
1446 SDValue SelectionDAG::getTargetExternalSymbol(const char *Sym, EVT VT,
1447                                               unsigned char TargetFlags) {
1448   SDNode *&N =
1449     TargetExternalSymbols[std::pair<std::string,unsigned char>(Sym,
1450                                                                TargetFlags)];
1451   if (N) return SDValue(N, 0);
1452   N = new (NodeAllocator) ExternalSymbolSDNode(true, Sym, TargetFlags, VT);
1453   InsertNode(N);
1454   return SDValue(N, 0);
1455 }
1456
1457 SDValue SelectionDAG::getCondCode(ISD::CondCode Cond) {
1458   if ((unsigned)Cond >= CondCodeNodes.size())
1459     CondCodeNodes.resize(Cond+1);
1460
1461   if (!CondCodeNodes[Cond]) {
1462     CondCodeSDNode *N = new (NodeAllocator) CondCodeSDNode(Cond);
1463     CondCodeNodes[Cond] = N;
1464     InsertNode(N);
1465   }
1466
1467   return SDValue(CondCodeNodes[Cond], 0);
1468 }
1469
1470 // commuteShuffle - swaps the values of N1 and N2, and swaps all indices in
1471 // the shuffle mask M that point at N1 to point at N2, and indices that point
1472 // N2 to point at N1.
1473 static void commuteShuffle(SDValue &N1, SDValue &N2, SmallVectorImpl<int> &M) {
1474   std::swap(N1, N2);
1475   ShuffleVectorSDNode::commuteMask(M);
1476 }
1477
1478 SDValue SelectionDAG::getVectorShuffle(EVT VT, SDLoc dl, SDValue N1,
1479                                        SDValue N2, const int *Mask) {
1480   assert(VT == N1.getValueType() && VT == N2.getValueType() &&
1481          "Invalid VECTOR_SHUFFLE");
1482
1483   // Canonicalize shuffle undef, undef -> undef
1484   if (N1.getOpcode() == ISD::UNDEF && N2.getOpcode() == ISD::UNDEF)
1485     return getUNDEF(VT);
1486
1487   // Validate that all indices in Mask are within the range of the elements
1488   // input to the shuffle.
1489   unsigned NElts = VT.getVectorNumElements();
1490   SmallVector<int, 8> MaskVec;
1491   for (unsigned i = 0; i != NElts; ++i) {
1492     assert(Mask[i] < (int)(NElts * 2) && "Index out of range");
1493     MaskVec.push_back(Mask[i]);
1494   }
1495
1496   // Canonicalize shuffle v, v -> v, undef
1497   if (N1 == N2) {
1498     N2 = getUNDEF(VT);
1499     for (unsigned i = 0; i != NElts; ++i)
1500       if (MaskVec[i] >= (int)NElts) MaskVec[i] -= NElts;
1501   }
1502
1503   // Canonicalize shuffle undef, v -> v, undef.  Commute the shuffle mask.
1504   if (N1.getOpcode() == ISD::UNDEF)
1505     commuteShuffle(N1, N2, MaskVec);
1506
1507   // If shuffling a splat, try to blend the splat instead. We do this here so
1508   // that even when this arises during lowering we don't have to re-handle it.
1509   auto BlendSplat = [&](BuildVectorSDNode *BV, int Offset) {
1510     BitVector UndefElements;
1511     SDValue Splat = BV->getSplatValue(&UndefElements);
1512     if (!Splat)
1513       return;
1514
1515     for (int i = 0; i < (int)NElts; ++i) {
1516       if (MaskVec[i] < Offset || MaskVec[i] >= (Offset + (int)NElts))
1517         continue;
1518
1519       // If this input comes from undef, mark it as such.
1520       if (UndefElements[MaskVec[i] - Offset]) {
1521         MaskVec[i] = -1;
1522         continue;
1523       }
1524
1525       // If we can blend a non-undef lane, use that instead.
1526       if (!UndefElements[i])
1527         MaskVec[i] = i + Offset;
1528     }
1529   };
1530   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
1531     BlendSplat(N1BV, 0);
1532   if (auto *N2BV = dyn_cast<BuildVectorSDNode>(N2))
1533     BlendSplat(N2BV, NElts);
1534
1535   // Canonicalize all index into lhs, -> shuffle lhs, undef
1536   // Canonicalize all index into rhs, -> shuffle rhs, undef
1537   bool AllLHS = true, AllRHS = true;
1538   bool N2Undef = N2.getOpcode() == ISD::UNDEF;
1539   for (unsigned i = 0; i != NElts; ++i) {
1540     if (MaskVec[i] >= (int)NElts) {
1541       if (N2Undef)
1542         MaskVec[i] = -1;
1543       else
1544         AllLHS = false;
1545     } else if (MaskVec[i] >= 0) {
1546       AllRHS = false;
1547     }
1548   }
1549   if (AllLHS && AllRHS)
1550     return getUNDEF(VT);
1551   if (AllLHS && !N2Undef)
1552     N2 = getUNDEF(VT);
1553   if (AllRHS) {
1554     N1 = getUNDEF(VT);
1555     commuteShuffle(N1, N2, MaskVec);
1556   }
1557   // Reset our undef status after accounting for the mask.
1558   N2Undef = N2.getOpcode() == ISD::UNDEF;
1559   // Re-check whether both sides ended up undef.
1560   if (N1.getOpcode() == ISD::UNDEF && N2Undef)
1561     return getUNDEF(VT);
1562
1563   // If Identity shuffle return that node.
1564   bool Identity = true, AllSame = true;
1565   for (unsigned i = 0; i != NElts; ++i) {
1566     if (MaskVec[i] >= 0 && MaskVec[i] != (int)i) Identity = false;
1567     if (MaskVec[i] != MaskVec[0]) AllSame = false;
1568   }
1569   if (Identity && NElts)
1570     return N1;
1571
1572   // Shuffling a constant splat doesn't change the result.
1573   if (N2Undef) {
1574     SDValue V = N1;
1575
1576     // Look through any bitcasts. We check that these don't change the number
1577     // (and size) of elements and just changes their types.
1578     while (V.getOpcode() == ISD::BITCAST)
1579       V = V->getOperand(0);
1580
1581     // A splat should always show up as a build vector node.
1582     if (auto *BV = dyn_cast<BuildVectorSDNode>(V)) {
1583       BitVector UndefElements;
1584       SDValue Splat = BV->getSplatValue(&UndefElements);
1585       // If this is a splat of an undef, shuffling it is also undef.
1586       if (Splat && Splat.getOpcode() == ISD::UNDEF)
1587         return getUNDEF(VT);
1588
1589       bool SameNumElts =
1590           V.getValueType().getVectorNumElements() == VT.getVectorNumElements();
1591
1592       // We only have a splat which can skip shuffles if there is a splatted
1593       // value and no undef lanes rearranged by the shuffle.
1594       if (Splat && UndefElements.none()) {
1595         // Splat of <x, x, ..., x>, return <x, x, ..., x>, provided that the
1596         // number of elements match or the value splatted is a zero constant.
1597         if (SameNumElts)
1598           return N1;
1599         if (auto *C = dyn_cast<ConstantSDNode>(Splat))
1600           if (C->isNullValue())
1601             return N1;
1602       }
1603
1604       // If the shuffle itself creates a splat, build the vector directly.
1605       if (AllSame && SameNumElts) {
1606         const SDValue &Splatted = BV->getOperand(MaskVec[0]);
1607         SmallVector<SDValue, 8> Ops(NElts, Splatted);
1608
1609         EVT BuildVT = BV->getValueType(0);
1610         SDValue NewBV = getNode(ISD::BUILD_VECTOR, dl, BuildVT, Ops);
1611
1612         // We may have jumped through bitcasts, so the type of the
1613         // BUILD_VECTOR may not match the type of the shuffle.
1614         if (BuildVT != VT)
1615           NewBV = getNode(ISD::BITCAST, dl, VT, NewBV);
1616         return NewBV;
1617       }
1618     }
1619   }
1620
1621   FoldingSetNodeID ID;
1622   SDValue Ops[2] = { N1, N2 };
1623   AddNodeIDNode(ID, ISD::VECTOR_SHUFFLE, getVTList(VT), Ops);
1624   for (unsigned i = 0; i != NElts; ++i)
1625     ID.AddInteger(MaskVec[i]);
1626
1627   void* IP = nullptr;
1628   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP))
1629     return SDValue(E, 0);
1630
1631   // Allocate the mask array for the node out of the BumpPtrAllocator, since
1632   // SDNode doesn't have access to it.  This memory will be "leaked" when
1633   // the node is deallocated, but recovered when the NodeAllocator is released.
1634   int *MaskAlloc = OperandAllocator.Allocate<int>(NElts);
1635   memcpy(MaskAlloc, &MaskVec[0], NElts * sizeof(int));
1636
1637   ShuffleVectorSDNode *N =
1638     new (NodeAllocator) ShuffleVectorSDNode(VT, dl.getIROrder(),
1639                                             dl.getDebugLoc(), N1, N2,
1640                                             MaskAlloc);
1641   CSEMap.InsertNode(N, IP);
1642   InsertNode(N);
1643   return SDValue(N, 0);
1644 }
1645
1646 SDValue SelectionDAG::getCommutedVectorShuffle(const ShuffleVectorSDNode &SV) {
1647   MVT VT = SV.getSimpleValueType(0);
1648   SmallVector<int, 8> MaskVec(SV.getMask().begin(), SV.getMask().end());
1649   ShuffleVectorSDNode::commuteMask(MaskVec);
1650
1651   SDValue Op0 = SV.getOperand(0);
1652   SDValue Op1 = SV.getOperand(1);
1653   return getVectorShuffle(VT, SDLoc(&SV), Op1, Op0, &MaskVec[0]);
1654 }
1655
1656 SDValue SelectionDAG::getConvertRndSat(EVT VT, SDLoc dl,
1657                                        SDValue Val, SDValue DTy,
1658                                        SDValue STy, SDValue Rnd, SDValue Sat,
1659                                        ISD::CvtCode Code) {
1660   // If the src and dest types are the same and the conversion is between
1661   // integer types of the same sign or two floats, no conversion is necessary.
1662   if (DTy == STy &&
1663       (Code == ISD::CVT_UU || Code == ISD::CVT_SS || Code == ISD::CVT_FF))
1664     return Val;
1665
1666   FoldingSetNodeID ID;
1667   SDValue Ops[] = { Val, DTy, STy, Rnd, Sat };
1668   AddNodeIDNode(ID, ISD::CONVERT_RNDSAT, getVTList(VT), Ops);
1669   void* IP = nullptr;
1670   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP))
1671     return SDValue(E, 0);
1672
1673   CvtRndSatSDNode *N = new (NodeAllocator) CvtRndSatSDNode(VT, dl.getIROrder(),
1674                                                            dl.getDebugLoc(),
1675                                                            Ops, Code);
1676   CSEMap.InsertNode(N, IP);
1677   InsertNode(N);
1678   return SDValue(N, 0);
1679 }
1680
1681 SDValue SelectionDAG::getRegister(unsigned RegNo, EVT VT) {
1682   FoldingSetNodeID ID;
1683   AddNodeIDNode(ID, ISD::Register, getVTList(VT), None);
1684   ID.AddInteger(RegNo);
1685   void *IP = nullptr;
1686   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1687     return SDValue(E, 0);
1688
1689   SDNode *N = new (NodeAllocator) RegisterSDNode(RegNo, VT);
1690   CSEMap.InsertNode(N, IP);
1691   InsertNode(N);
1692   return SDValue(N, 0);
1693 }
1694
1695 SDValue SelectionDAG::getRegisterMask(const uint32_t *RegMask) {
1696   FoldingSetNodeID ID;
1697   AddNodeIDNode(ID, ISD::RegisterMask, getVTList(MVT::Untyped), None);
1698   ID.AddPointer(RegMask);
1699   void *IP = nullptr;
1700   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1701     return SDValue(E, 0);
1702
1703   SDNode *N = new (NodeAllocator) RegisterMaskSDNode(RegMask);
1704   CSEMap.InsertNode(N, IP);
1705   InsertNode(N);
1706   return SDValue(N, 0);
1707 }
1708
1709 SDValue SelectionDAG::getEHLabel(SDLoc dl, SDValue Root, MCSymbol *Label) {
1710   FoldingSetNodeID ID;
1711   SDValue Ops[] = { Root };
1712   AddNodeIDNode(ID, ISD::EH_LABEL, getVTList(MVT::Other), Ops);
1713   ID.AddPointer(Label);
1714   void *IP = nullptr;
1715   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1716     return SDValue(E, 0);
1717
1718   SDNode *N = new (NodeAllocator) EHLabelSDNode(dl.getIROrder(),
1719                                                 dl.getDebugLoc(), Root, Label);
1720   CSEMap.InsertNode(N, IP);
1721   InsertNode(N);
1722   return SDValue(N, 0);
1723 }
1724
1725
1726 SDValue SelectionDAG::getBlockAddress(const BlockAddress *BA, EVT VT,
1727                                       int64_t Offset,
1728                                       bool isTarget,
1729                                       unsigned char TargetFlags) {
1730   unsigned Opc = isTarget ? ISD::TargetBlockAddress : ISD::BlockAddress;
1731
1732   FoldingSetNodeID ID;
1733   AddNodeIDNode(ID, Opc, getVTList(VT), None);
1734   ID.AddPointer(BA);
1735   ID.AddInteger(Offset);
1736   ID.AddInteger(TargetFlags);
1737   void *IP = nullptr;
1738   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1739     return SDValue(E, 0);
1740
1741   SDNode *N = new (NodeAllocator) BlockAddressSDNode(Opc, VT, BA, Offset,
1742                                                      TargetFlags);
1743   CSEMap.InsertNode(N, IP);
1744   InsertNode(N);
1745   return SDValue(N, 0);
1746 }
1747
1748 SDValue SelectionDAG::getSrcValue(const Value *V) {
1749   assert((!V || V->getType()->isPointerTy()) &&
1750          "SrcValue is not a pointer?");
1751
1752   FoldingSetNodeID ID;
1753   AddNodeIDNode(ID, ISD::SRCVALUE, getVTList(MVT::Other), None);
1754   ID.AddPointer(V);
1755
1756   void *IP = nullptr;
1757   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1758     return SDValue(E, 0);
1759
1760   SDNode *N = new (NodeAllocator) SrcValueSDNode(V);
1761   CSEMap.InsertNode(N, IP);
1762   InsertNode(N);
1763   return SDValue(N, 0);
1764 }
1765
1766 /// getMDNode - Return an MDNodeSDNode which holds an MDNode.
1767 SDValue SelectionDAG::getMDNode(const MDNode *MD) {
1768   FoldingSetNodeID ID;
1769   AddNodeIDNode(ID, ISD::MDNODE_SDNODE, getVTList(MVT::Other), None);
1770   ID.AddPointer(MD);
1771
1772   void *IP = nullptr;
1773   if (SDNode *E = FindNodeOrInsertPos(ID, IP))
1774     return SDValue(E, 0);
1775
1776   SDNode *N = new (NodeAllocator) MDNodeSDNode(MD);
1777   CSEMap.InsertNode(N, IP);
1778   InsertNode(N);
1779   return SDValue(N, 0);
1780 }
1781
1782 SDValue SelectionDAG::getBitcast(EVT VT, SDValue V) {
1783   if (VT == V.getValueType())
1784     return V;
1785
1786   return getNode(ISD::BITCAST, SDLoc(V), VT, V);
1787 }
1788
1789 /// getAddrSpaceCast - Return an AddrSpaceCastSDNode.
1790 SDValue SelectionDAG::getAddrSpaceCast(SDLoc dl, EVT VT, SDValue Ptr,
1791                                        unsigned SrcAS, unsigned DestAS) {
1792   SDValue Ops[] = {Ptr};
1793   FoldingSetNodeID ID;
1794   AddNodeIDNode(ID, ISD::ADDRSPACECAST, getVTList(VT), Ops);
1795   ID.AddInteger(SrcAS);
1796   ID.AddInteger(DestAS);
1797
1798   void *IP = nullptr;
1799   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP))
1800     return SDValue(E, 0);
1801
1802   SDNode *N = new (NodeAllocator) AddrSpaceCastSDNode(dl.getIROrder(),
1803                                                       dl.getDebugLoc(),
1804                                                       VT, Ptr, SrcAS, DestAS);
1805   CSEMap.InsertNode(N, IP);
1806   InsertNode(N);
1807   return SDValue(N, 0);
1808 }
1809
1810 /// getShiftAmountOperand - Return the specified value casted to
1811 /// the target's desired shift amount type.
1812 SDValue SelectionDAG::getShiftAmountOperand(EVT LHSTy, SDValue Op) {
1813   EVT OpTy = Op.getValueType();
1814   EVT ShTy = TLI->getShiftAmountTy(LHSTy, getDataLayout());
1815   if (OpTy == ShTy || OpTy.isVector()) return Op;
1816
1817   return getZExtOrTrunc(Op, SDLoc(Op), ShTy);
1818 }
1819
1820 SDValue SelectionDAG::expandVAArg(SDNode *Node) {
1821   SDLoc dl(Node);
1822   const TargetLowering &TLI = getTargetLoweringInfo();
1823   const Value *V = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
1824   EVT VT = Node->getValueType(0);
1825   SDValue Tmp1 = Node->getOperand(0);
1826   SDValue Tmp2 = Node->getOperand(1);
1827   unsigned Align = Node->getConstantOperandVal(3);
1828
1829   SDValue VAListLoad =
1830     getLoad(TLI.getPointerTy(getDataLayout()), dl, Tmp1, Tmp2,
1831             MachinePointerInfo(V), false, false, false, 0);
1832   SDValue VAList = VAListLoad;
1833
1834   if (Align > TLI.getMinStackArgumentAlignment()) {
1835     assert(((Align & (Align-1)) == 0) && "Expected Align to be a power of 2");
1836
1837     VAList = getNode(ISD::ADD, dl, VAList.getValueType(), VAList,
1838                      getConstant(Align - 1, dl, VAList.getValueType()));
1839
1840     VAList = getNode(ISD::AND, dl, VAList.getValueType(), VAList,
1841                      getConstant(-(int64_t)Align, dl, VAList.getValueType()));
1842   }
1843
1844   // Increment the pointer, VAList, to the next vaarg
1845   Tmp1 = getNode(ISD::ADD, dl, VAList.getValueType(), VAList,
1846                  getConstant(getDataLayout().getTypeAllocSize(
1847                                                VT.getTypeForEVT(*getContext())),
1848                              dl, VAList.getValueType()));
1849   // Store the incremented VAList to the legalized pointer
1850   Tmp1 = getStore(VAListLoad.getValue(1), dl, Tmp1, Tmp2,
1851                   MachinePointerInfo(V), false, false, 0);
1852   // Load the actual argument out of the pointer VAList
1853   return getLoad(VT, dl, Tmp1, VAList, MachinePointerInfo(),
1854                  false, false, false, 0);
1855 }
1856
1857 SDValue SelectionDAG::expandVACopy(SDNode *Node) {
1858   SDLoc dl(Node);
1859   const TargetLowering &TLI = getTargetLoweringInfo();
1860   // This defaults to loading a pointer from the input and storing it to the
1861   // output, returning the chain.
1862   const Value *VD = cast<SrcValueSDNode>(Node->getOperand(3))->getValue();
1863   const Value *VS = cast<SrcValueSDNode>(Node->getOperand(4))->getValue();
1864   SDValue Tmp1 = getLoad(TLI.getPointerTy(getDataLayout()), dl,
1865                          Node->getOperand(0), Node->getOperand(2),
1866                          MachinePointerInfo(VS), false, false, false, 0);
1867   return getStore(Tmp1.getValue(1), dl, Tmp1, Node->getOperand(1),
1868                   MachinePointerInfo(VD), false, false, 0);
1869 }
1870
1871 /// CreateStackTemporary - Create a stack temporary, suitable for holding the
1872 /// specified value type.
1873 SDValue SelectionDAG::CreateStackTemporary(EVT VT, unsigned minAlign) {
1874   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1875   unsigned ByteSize = VT.getStoreSize();
1876   Type *Ty = VT.getTypeForEVT(*getContext());
1877   unsigned StackAlign =
1878       std::max((unsigned)getDataLayout().getPrefTypeAlignment(Ty), minAlign);
1879
1880   int FrameIdx = FrameInfo->CreateStackObject(ByteSize, StackAlign, false);
1881   return getFrameIndex(FrameIdx, TLI->getPointerTy(getDataLayout()));
1882 }
1883
1884 /// CreateStackTemporary - Create a stack temporary suitable for holding
1885 /// either of the specified value types.
1886 SDValue SelectionDAG::CreateStackTemporary(EVT VT1, EVT VT2) {
1887   unsigned Bytes = std::max(VT1.getStoreSize(), VT2.getStoreSize());
1888   Type *Ty1 = VT1.getTypeForEVT(*getContext());
1889   Type *Ty2 = VT2.getTypeForEVT(*getContext());
1890   const DataLayout &DL = getDataLayout();
1891   unsigned Align =
1892       std::max(DL.getPrefTypeAlignment(Ty1), DL.getPrefTypeAlignment(Ty2));
1893
1894   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1895   int FrameIdx = FrameInfo->CreateStackObject(Bytes, Align, false);
1896   return getFrameIndex(FrameIdx, TLI->getPointerTy(getDataLayout()));
1897 }
1898
1899 SDValue SelectionDAG::FoldSetCC(EVT VT, SDValue N1,
1900                                 SDValue N2, ISD::CondCode Cond, SDLoc dl) {
1901   // These setcc operations always fold.
1902   switch (Cond) {
1903   default: break;
1904   case ISD::SETFALSE:
1905   case ISD::SETFALSE2: return getConstant(0, dl, VT);
1906   case ISD::SETTRUE:
1907   case ISD::SETTRUE2: {
1908     TargetLowering::BooleanContent Cnt =
1909         TLI->getBooleanContents(N1->getValueType(0));
1910     return getConstant(
1911         Cnt == TargetLowering::ZeroOrNegativeOneBooleanContent ? -1ULL : 1, dl,
1912         VT);
1913   }
1914
1915   case ISD::SETOEQ:
1916   case ISD::SETOGT:
1917   case ISD::SETOGE:
1918   case ISD::SETOLT:
1919   case ISD::SETOLE:
1920   case ISD::SETONE:
1921   case ISD::SETO:
1922   case ISD::SETUO:
1923   case ISD::SETUEQ:
1924   case ISD::SETUNE:
1925     assert(!N1.getValueType().isInteger() && "Illegal setcc for integer!");
1926     break;
1927   }
1928
1929   if (ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2)) {
1930     const APInt &C2 = N2C->getAPIntValue();
1931     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1)) {
1932       const APInt &C1 = N1C->getAPIntValue();
1933
1934       switch (Cond) {
1935       default: llvm_unreachable("Unknown integer setcc!");
1936       case ISD::SETEQ:  return getConstant(C1 == C2, dl, VT);
1937       case ISD::SETNE:  return getConstant(C1 != C2, dl, VT);
1938       case ISD::SETULT: return getConstant(C1.ult(C2), dl, VT);
1939       case ISD::SETUGT: return getConstant(C1.ugt(C2), dl, VT);
1940       case ISD::SETULE: return getConstant(C1.ule(C2), dl, VT);
1941       case ISD::SETUGE: return getConstant(C1.uge(C2), dl, VT);
1942       case ISD::SETLT:  return getConstant(C1.slt(C2), dl, VT);
1943       case ISD::SETGT:  return getConstant(C1.sgt(C2), dl, VT);
1944       case ISD::SETLE:  return getConstant(C1.sle(C2), dl, VT);
1945       case ISD::SETGE:  return getConstant(C1.sge(C2), dl, VT);
1946       }
1947     }
1948   }
1949   if (ConstantFPSDNode *N1C = dyn_cast<ConstantFPSDNode>(N1)) {
1950     if (ConstantFPSDNode *N2C = dyn_cast<ConstantFPSDNode>(N2)) {
1951       APFloat::cmpResult R = N1C->getValueAPF().compare(N2C->getValueAPF());
1952       switch (Cond) {
1953       default: break;
1954       case ISD::SETEQ:  if (R==APFloat::cmpUnordered)
1955                           return getUNDEF(VT);
1956                         // fall through
1957       case ISD::SETOEQ: return getConstant(R==APFloat::cmpEqual, dl, VT);
1958       case ISD::SETNE:  if (R==APFloat::cmpUnordered)
1959                           return getUNDEF(VT);
1960                         // fall through
1961       case ISD::SETONE: return getConstant(R==APFloat::cmpGreaterThan ||
1962                                            R==APFloat::cmpLessThan, dl, VT);
1963       case ISD::SETLT:  if (R==APFloat::cmpUnordered)
1964                           return getUNDEF(VT);
1965                         // fall through
1966       case ISD::SETOLT: return getConstant(R==APFloat::cmpLessThan, dl, VT);
1967       case ISD::SETGT:  if (R==APFloat::cmpUnordered)
1968                           return getUNDEF(VT);
1969                         // fall through
1970       case ISD::SETOGT: return getConstant(R==APFloat::cmpGreaterThan, dl, VT);
1971       case ISD::SETLE:  if (R==APFloat::cmpUnordered)
1972                           return getUNDEF(VT);
1973                         // fall through
1974       case ISD::SETOLE: return getConstant(R==APFloat::cmpLessThan ||
1975                                            R==APFloat::cmpEqual, dl, VT);
1976       case ISD::SETGE:  if (R==APFloat::cmpUnordered)
1977                           return getUNDEF(VT);
1978                         // fall through
1979       case ISD::SETOGE: return getConstant(R==APFloat::cmpGreaterThan ||
1980                                            R==APFloat::cmpEqual, dl, VT);
1981       case ISD::SETO:   return getConstant(R!=APFloat::cmpUnordered, dl, VT);
1982       case ISD::SETUO:  return getConstant(R==APFloat::cmpUnordered, dl, VT);
1983       case ISD::SETUEQ: return getConstant(R==APFloat::cmpUnordered ||
1984                                            R==APFloat::cmpEqual, dl, VT);
1985       case ISD::SETUNE: return getConstant(R!=APFloat::cmpEqual, dl, VT);
1986       case ISD::SETULT: return getConstant(R==APFloat::cmpUnordered ||
1987                                            R==APFloat::cmpLessThan, dl, VT);
1988       case ISD::SETUGT: return getConstant(R==APFloat::cmpGreaterThan ||
1989                                            R==APFloat::cmpUnordered, dl, VT);
1990       case ISD::SETULE: return getConstant(R!=APFloat::cmpGreaterThan, dl, VT);
1991       case ISD::SETUGE: return getConstant(R!=APFloat::cmpLessThan, dl, VT);
1992       }
1993     } else {
1994       // Ensure that the constant occurs on the RHS.
1995       ISD::CondCode SwappedCond = ISD::getSetCCSwappedOperands(Cond);
1996       MVT CompVT = N1.getValueType().getSimpleVT();
1997       if (!TLI->isCondCodeLegal(SwappedCond, CompVT))
1998         return SDValue();
1999
2000       return getSetCC(dl, VT, N2, N1, SwappedCond);
2001     }
2002   }
2003
2004   // Could not fold it.
2005   return SDValue();
2006 }
2007
2008 /// SignBitIsZero - Return true if the sign bit of Op is known to be zero.  We
2009 /// use this predicate to simplify operations downstream.
2010 bool SelectionDAG::SignBitIsZero(SDValue Op, unsigned Depth) const {
2011   // This predicate is not safe for vector operations.
2012   if (Op.getValueType().isVector())
2013     return false;
2014
2015   unsigned BitWidth = Op.getValueType().getScalarType().getSizeInBits();
2016   return MaskedValueIsZero(Op, APInt::getSignBit(BitWidth), Depth);
2017 }
2018
2019 /// MaskedValueIsZero - Return true if 'V & Mask' is known to be zero.  We use
2020 /// this predicate to simplify operations downstream.  Mask is known to be zero
2021 /// for bits that V cannot have.
2022 bool SelectionDAG::MaskedValueIsZero(SDValue Op, const APInt &Mask,
2023                                      unsigned Depth) const {
2024   APInt KnownZero, KnownOne;
2025   computeKnownBits(Op, KnownZero, KnownOne, Depth);
2026   return (KnownZero & Mask) == Mask;
2027 }
2028
2029 /// Determine which bits of Op are known to be either zero or one and return
2030 /// them in the KnownZero/KnownOne bitsets.
2031 void SelectionDAG::computeKnownBits(SDValue Op, APInt &KnownZero,
2032                                     APInt &KnownOne, unsigned Depth) const {
2033   unsigned BitWidth = Op.getValueType().getScalarType().getSizeInBits();
2034
2035   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
2036   if (Depth == 6)
2037     return;  // Limit search depth.
2038
2039   APInt KnownZero2, KnownOne2;
2040
2041   switch (Op.getOpcode()) {
2042   case ISD::Constant:
2043     // We know all of the bits for a constant!
2044     KnownOne = cast<ConstantSDNode>(Op)->getAPIntValue();
2045     KnownZero = ~KnownOne;
2046     break;
2047   case ISD::AND:
2048     // If either the LHS or the RHS are Zero, the result is zero.
2049     computeKnownBits(Op.getOperand(1), KnownZero, KnownOne, Depth+1);
2050     computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth+1);
2051
2052     // Output known-1 bits are only known if set in both the LHS & RHS.
2053     KnownOne &= KnownOne2;
2054     // Output known-0 are known to be clear if zero in either the LHS | RHS.
2055     KnownZero |= KnownZero2;
2056     break;
2057   case ISD::OR:
2058     computeKnownBits(Op.getOperand(1), KnownZero, KnownOne, Depth+1);
2059     computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth+1);
2060
2061     // Output known-0 bits are only known if clear in both the LHS & RHS.
2062     KnownZero &= KnownZero2;
2063     // Output known-1 are known to be set if set in either the LHS | RHS.
2064     KnownOne |= KnownOne2;
2065     break;
2066   case ISD::XOR: {
2067     computeKnownBits(Op.getOperand(1), KnownZero, KnownOne, Depth+1);
2068     computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth+1);
2069
2070     // Output known-0 bits are known if clear or set in both the LHS & RHS.
2071     APInt KnownZeroOut = (KnownZero & KnownZero2) | (KnownOne & KnownOne2);
2072     // Output known-1 are known to be set if set in only one of the LHS, RHS.
2073     KnownOne = (KnownZero & KnownOne2) | (KnownOne & KnownZero2);
2074     KnownZero = KnownZeroOut;
2075     break;
2076   }
2077   case ISD::MUL: {
2078     computeKnownBits(Op.getOperand(1), KnownZero, KnownOne, Depth+1);
2079     computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth+1);
2080
2081     // If low bits are zero in either operand, output low known-0 bits.
2082     // Also compute a conserative estimate for high known-0 bits.
2083     // More trickiness is possible, but this is sufficient for the
2084     // interesting case of alignment computation.
2085     KnownOne.clearAllBits();
2086     unsigned TrailZ = KnownZero.countTrailingOnes() +
2087                       KnownZero2.countTrailingOnes();
2088     unsigned LeadZ =  std::max(KnownZero.countLeadingOnes() +
2089                                KnownZero2.countLeadingOnes(),
2090                                BitWidth) - BitWidth;
2091
2092     TrailZ = std::min(TrailZ, BitWidth);
2093     LeadZ = std::min(LeadZ, BitWidth);
2094     KnownZero = APInt::getLowBitsSet(BitWidth, TrailZ) |
2095                 APInt::getHighBitsSet(BitWidth, LeadZ);
2096     break;
2097   }
2098   case ISD::UDIV: {
2099     // For the purposes of computing leading zeros we can conservatively
2100     // treat a udiv as a logical right shift by the power of 2 known to
2101     // be less than the denominator.
2102     computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth+1);
2103     unsigned LeadZ = KnownZero2.countLeadingOnes();
2104
2105     KnownOne2.clearAllBits();
2106     KnownZero2.clearAllBits();
2107     computeKnownBits(Op.getOperand(1), KnownZero2, KnownOne2, Depth+1);
2108     unsigned RHSUnknownLeadingOnes = KnownOne2.countLeadingZeros();
2109     if (RHSUnknownLeadingOnes != BitWidth)
2110       LeadZ = std::min(BitWidth,
2111                        LeadZ + BitWidth - RHSUnknownLeadingOnes - 1);
2112
2113     KnownZero = APInt::getHighBitsSet(BitWidth, LeadZ);
2114     break;
2115   }
2116   case ISD::SELECT:
2117     computeKnownBits(Op.getOperand(2), KnownZero, KnownOne, Depth+1);
2118     computeKnownBits(Op.getOperand(1), KnownZero2, KnownOne2, Depth+1);
2119
2120     // Only known if known in both the LHS and RHS.
2121     KnownOne &= KnownOne2;
2122     KnownZero &= KnownZero2;
2123     break;
2124   case ISD::SELECT_CC:
2125     computeKnownBits(Op.getOperand(3), KnownZero, KnownOne, Depth+1);
2126     computeKnownBits(Op.getOperand(2), KnownZero2, KnownOne2, Depth+1);
2127
2128     // Only known if known in both the LHS and RHS.
2129     KnownOne &= KnownOne2;
2130     KnownZero &= KnownZero2;
2131     break;
2132   case ISD::SADDO:
2133   case ISD::UADDO:
2134   case ISD::SSUBO:
2135   case ISD::USUBO:
2136   case ISD::SMULO:
2137   case ISD::UMULO:
2138     if (Op.getResNo() != 1)
2139       break;
2140     // The boolean result conforms to getBooleanContents.
2141     // If we know the result of a setcc has the top bits zero, use this info.
2142     // We know that we have an integer-based boolean since these operations
2143     // are only available for integer.
2144     if (TLI->getBooleanContents(Op.getValueType().isVector(), false) ==
2145             TargetLowering::ZeroOrOneBooleanContent &&
2146         BitWidth > 1)
2147       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
2148     break;
2149   case ISD::SETCC:
2150     // If we know the result of a setcc has the top bits zero, use this info.
2151     if (TLI->getBooleanContents(Op.getOperand(0).getValueType()) ==
2152             TargetLowering::ZeroOrOneBooleanContent &&
2153         BitWidth > 1)
2154       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
2155     break;
2156   case ISD::SHL:
2157     // (shl X, C1) & C2 == 0   iff   (X & C2 >>u C1) == 0
2158     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2159       unsigned ShAmt = SA->getZExtValue();
2160
2161       // If the shift count is an invalid immediate, don't do anything.
2162       if (ShAmt >= BitWidth)
2163         break;
2164
2165       computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2166       KnownZero <<= ShAmt;
2167       KnownOne  <<= ShAmt;
2168       // low bits known zero.
2169       KnownZero |= APInt::getLowBitsSet(BitWidth, ShAmt);
2170     }
2171     break;
2172   case ISD::SRL:
2173     // (ushr X, C1) & C2 == 0   iff  (-1 >> C1) & C2 == 0
2174     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2175       unsigned ShAmt = SA->getZExtValue();
2176
2177       // If the shift count is an invalid immediate, don't do anything.
2178       if (ShAmt >= BitWidth)
2179         break;
2180
2181       computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2182       KnownZero = KnownZero.lshr(ShAmt);
2183       KnownOne  = KnownOne.lshr(ShAmt);
2184
2185       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt);
2186       KnownZero |= HighBits;  // High bits known zero.
2187     }
2188     break;
2189   case ISD::SRA:
2190     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2191       unsigned ShAmt = SA->getZExtValue();
2192
2193       // If the shift count is an invalid immediate, don't do anything.
2194       if (ShAmt >= BitWidth)
2195         break;
2196
2197       // If any of the demanded bits are produced by the sign extension, we also
2198       // demand the input sign bit.
2199       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt);
2200
2201       computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2202       KnownZero = KnownZero.lshr(ShAmt);
2203       KnownOne  = KnownOne.lshr(ShAmt);
2204
2205       // Handle the sign bits.
2206       APInt SignBit = APInt::getSignBit(BitWidth);
2207       SignBit = SignBit.lshr(ShAmt);  // Adjust to where it is now in the mask.
2208
2209       if (KnownZero.intersects(SignBit)) {
2210         KnownZero |= HighBits;  // New bits are known zero.
2211       } else if (KnownOne.intersects(SignBit)) {
2212         KnownOne  |= HighBits;  // New bits are known one.
2213       }
2214     }
2215     break;
2216   case ISD::SIGN_EXTEND_INREG: {
2217     EVT EVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
2218     unsigned EBits = EVT.getScalarType().getSizeInBits();
2219
2220     // Sign extension.  Compute the demanded bits in the result that are not
2221     // present in the input.
2222     APInt NewBits = APInt::getHighBitsSet(BitWidth, BitWidth - EBits);
2223
2224     APInt InSignBit = APInt::getSignBit(EBits);
2225     APInt InputDemandedBits = APInt::getLowBitsSet(BitWidth, EBits);
2226
2227     // If the sign extended bits are demanded, we know that the sign
2228     // bit is demanded.
2229     InSignBit = InSignBit.zext(BitWidth);
2230     if (NewBits.getBoolValue())
2231       InputDemandedBits |= InSignBit;
2232
2233     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2234     KnownOne &= InputDemandedBits;
2235     KnownZero &= InputDemandedBits;
2236
2237     // If the sign bit of the input is known set or clear, then we know the
2238     // top bits of the result.
2239     if (KnownZero.intersects(InSignBit)) {         // Input sign bit known clear
2240       KnownZero |= NewBits;
2241       KnownOne  &= ~NewBits;
2242     } else if (KnownOne.intersects(InSignBit)) {   // Input sign bit known set
2243       KnownOne  |= NewBits;
2244       KnownZero &= ~NewBits;
2245     } else {                              // Input sign bit unknown
2246       KnownZero &= ~NewBits;
2247       KnownOne  &= ~NewBits;
2248     }
2249     break;
2250   }
2251   case ISD::CTTZ:
2252   case ISD::CTTZ_ZERO_UNDEF:
2253   case ISD::CTLZ:
2254   case ISD::CTLZ_ZERO_UNDEF:
2255   case ISD::CTPOP: {
2256     unsigned LowBits = Log2_32(BitWidth)+1;
2257     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - LowBits);
2258     KnownOne.clearAllBits();
2259     break;
2260   }
2261   case ISD::LOAD: {
2262     LoadSDNode *LD = cast<LoadSDNode>(Op);
2263     // If this is a ZEXTLoad and we are looking at the loaded value.
2264     if (ISD::isZEXTLoad(Op.getNode()) && Op.getResNo() == 0) {
2265       EVT VT = LD->getMemoryVT();
2266       unsigned MemBits = VT.getScalarType().getSizeInBits();
2267       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - MemBits);
2268     } else if (const MDNode *Ranges = LD->getRanges()) {
2269       computeKnownBitsFromRangeMetadata(*Ranges, KnownZero);
2270     }
2271     break;
2272   }
2273   case ISD::ZERO_EXTEND: {
2274     EVT InVT = Op.getOperand(0).getValueType();
2275     unsigned InBits = InVT.getScalarType().getSizeInBits();
2276     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits);
2277     KnownZero = KnownZero.trunc(InBits);
2278     KnownOne = KnownOne.trunc(InBits);
2279     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2280     KnownZero = KnownZero.zext(BitWidth);
2281     KnownOne = KnownOne.zext(BitWidth);
2282     KnownZero |= NewBits;
2283     break;
2284   }
2285   case ISD::SIGN_EXTEND: {
2286     EVT InVT = Op.getOperand(0).getValueType();
2287     unsigned InBits = InVT.getScalarType().getSizeInBits();
2288     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits);
2289
2290     KnownZero = KnownZero.trunc(InBits);
2291     KnownOne = KnownOne.trunc(InBits);
2292     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2293
2294     // Note if the sign bit is known to be zero or one.
2295     bool SignBitKnownZero = KnownZero.isNegative();
2296     bool SignBitKnownOne  = KnownOne.isNegative();
2297
2298     KnownZero = KnownZero.zext(BitWidth);
2299     KnownOne = KnownOne.zext(BitWidth);
2300
2301     // If the sign bit is known zero or one, the top bits match.
2302     if (SignBitKnownZero)
2303       KnownZero |= NewBits;
2304     else if (SignBitKnownOne)
2305       KnownOne  |= NewBits;
2306     break;
2307   }
2308   case ISD::ANY_EXTEND: {
2309     EVT InVT = Op.getOperand(0).getValueType();
2310     unsigned InBits = InVT.getScalarType().getSizeInBits();
2311     KnownZero = KnownZero.trunc(InBits);
2312     KnownOne = KnownOne.trunc(InBits);
2313     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2314     KnownZero = KnownZero.zext(BitWidth);
2315     KnownOne = KnownOne.zext(BitWidth);
2316     break;
2317   }
2318   case ISD::TRUNCATE: {
2319     EVT InVT = Op.getOperand(0).getValueType();
2320     unsigned InBits = InVT.getScalarType().getSizeInBits();
2321     KnownZero = KnownZero.zext(InBits);
2322     KnownOne = KnownOne.zext(InBits);
2323     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2324     KnownZero = KnownZero.trunc(BitWidth);
2325     KnownOne = KnownOne.trunc(BitWidth);
2326     break;
2327   }
2328   case ISD::AssertZext: {
2329     EVT VT = cast<VTSDNode>(Op.getOperand(1))->getVT();
2330     APInt InMask = APInt::getLowBitsSet(BitWidth, VT.getSizeInBits());
2331     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2332     KnownZero |= (~InMask);
2333     KnownOne  &= (~KnownZero);
2334     break;
2335   }
2336   case ISD::FGETSIGN:
2337     // All bits are zero except the low bit.
2338     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - 1);
2339     break;
2340
2341   case ISD::SUB: {
2342     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0))) {
2343       // We know that the top bits of C-X are clear if X contains less bits
2344       // than C (i.e. no wrap-around can happen).  For example, 20-X is
2345       // positive if we can prove that X is >= 0 and < 16.
2346       if (CLHS->getAPIntValue().isNonNegative()) {
2347         unsigned NLZ = (CLHS->getAPIntValue()+1).countLeadingZeros();
2348         // NLZ can't be BitWidth with no sign bit
2349         APInt MaskV = APInt::getHighBitsSet(BitWidth, NLZ+1);
2350         computeKnownBits(Op.getOperand(1), KnownZero2, KnownOne2, Depth+1);
2351
2352         // If all of the MaskV bits are known to be zero, then we know the
2353         // output top bits are zero, because we now know that the output is
2354         // from [0-C].
2355         if ((KnownZero2 & MaskV) == MaskV) {
2356           unsigned NLZ2 = CLHS->getAPIntValue().countLeadingZeros();
2357           // Top bits known zero.
2358           KnownZero = APInt::getHighBitsSet(BitWidth, NLZ2);
2359         }
2360       }
2361     }
2362   }
2363   // fall through
2364   case ISD::ADD:
2365   case ISD::ADDE: {
2366     // Output known-0 bits are known if clear or set in both the low clear bits
2367     // common to both LHS & RHS.  For example, 8+(X<<3) is known to have the
2368     // low 3 bits clear.
2369     // Output known-0 bits are also known if the top bits of each input are
2370     // known to be clear. For example, if one input has the top 10 bits clear
2371     // and the other has the top 8 bits clear, we know the top 7 bits of the
2372     // output must be clear.
2373     computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth+1);
2374     unsigned KnownZeroHigh = KnownZero2.countLeadingOnes();
2375     unsigned KnownZeroLow = KnownZero2.countTrailingOnes();
2376
2377     computeKnownBits(Op.getOperand(1), KnownZero2, KnownOne2, Depth+1);
2378     KnownZeroHigh = std::min(KnownZeroHigh,
2379                              KnownZero2.countLeadingOnes());
2380     KnownZeroLow = std::min(KnownZeroLow,
2381                             KnownZero2.countTrailingOnes());
2382
2383     if (Op.getOpcode() == ISD::ADD) {
2384       KnownZero |= APInt::getLowBitsSet(BitWidth, KnownZeroLow);
2385       if (KnownZeroHigh > 1)
2386         KnownZero |= APInt::getHighBitsSet(BitWidth, KnownZeroHigh - 1);
2387       break;
2388     }
2389
2390     // With ADDE, a carry bit may be added in, so we can only use this
2391     // information if we know (at least) that the low two bits are clear.  We
2392     // then return to the caller that the low bit is unknown but that other bits
2393     // are known zero.
2394     if (KnownZeroLow >= 2) // ADDE
2395       KnownZero |= APInt::getBitsSet(BitWidth, 1, KnownZeroLow);
2396     break;
2397   }
2398   case ISD::SREM:
2399     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2400       const APInt &RA = Rem->getAPIntValue().abs();
2401       if (RA.isPowerOf2()) {
2402         APInt LowBits = RA - 1;
2403         computeKnownBits(Op.getOperand(0), KnownZero2,KnownOne2,Depth+1);
2404
2405         // The low bits of the first operand are unchanged by the srem.
2406         KnownZero = KnownZero2 & LowBits;
2407         KnownOne = KnownOne2 & LowBits;
2408
2409         // If the first operand is non-negative or has all low bits zero, then
2410         // the upper bits are all zero.
2411         if (KnownZero2[BitWidth-1] || ((KnownZero2 & LowBits) == LowBits))
2412           KnownZero |= ~LowBits;
2413
2414         // If the first operand is negative and not all low bits are zero, then
2415         // the upper bits are all one.
2416         if (KnownOne2[BitWidth-1] && ((KnownOne2 & LowBits) != 0))
2417           KnownOne |= ~LowBits;
2418         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
2419       }
2420     }
2421     break;
2422   case ISD::UREM: {
2423     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2424       const APInt &RA = Rem->getAPIntValue();
2425       if (RA.isPowerOf2()) {
2426         APInt LowBits = (RA - 1);
2427         computeKnownBits(Op.getOperand(0), KnownZero2, KnownOne2, Depth + 1);
2428
2429         // The upper bits are all zero, the lower ones are unchanged.
2430         KnownZero = KnownZero2 | ~LowBits;
2431         KnownOne = KnownOne2 & LowBits;
2432         break;
2433       }
2434     }
2435
2436     // Since the result is less than or equal to either operand, any leading
2437     // zero bits in either operand must also exist in the result.
2438     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2439     computeKnownBits(Op.getOperand(1), KnownZero2, KnownOne2, Depth+1);
2440
2441     uint32_t Leaders = std::max(KnownZero.countLeadingOnes(),
2442                                 KnownZero2.countLeadingOnes());
2443     KnownOne.clearAllBits();
2444     KnownZero = APInt::getHighBitsSet(BitWidth, Leaders);
2445     break;
2446   }
2447   case ISD::EXTRACT_ELEMENT: {
2448     computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2449     const unsigned Index =
2450       cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
2451     const unsigned BitWidth = Op.getValueType().getSizeInBits();
2452
2453     // Remove low part of known bits mask
2454     KnownZero = KnownZero.getHiBits(KnownZero.getBitWidth() - Index * BitWidth);
2455     KnownOne = KnownOne.getHiBits(KnownOne.getBitWidth() - Index * BitWidth);
2456
2457     // Remove high part of known bit mask
2458     KnownZero = KnownZero.trunc(BitWidth);
2459     KnownOne = KnownOne.trunc(BitWidth);
2460     break;
2461   }
2462   case ISD::SMIN:
2463   case ISD::SMAX:
2464   case ISD::UMIN:
2465   case ISD::UMAX: {
2466     APInt Op0Zero, Op0One;
2467     APInt Op1Zero, Op1One;
2468     computeKnownBits(Op.getOperand(0), Op0Zero, Op0One, Depth);
2469     computeKnownBits(Op.getOperand(1), Op1Zero, Op1One, Depth);
2470
2471     KnownZero = Op0Zero & Op1Zero;
2472     KnownOne = Op0One & Op1One;
2473     break;
2474   }
2475   case ISD::FrameIndex:
2476   case ISD::TargetFrameIndex:
2477     if (unsigned Align = InferPtrAlignment(Op)) {
2478       // The low bits are known zero if the pointer is aligned.
2479       KnownZero = APInt::getLowBitsSet(BitWidth, Log2_32(Align));
2480       break;
2481     }
2482     break;
2483
2484   default:
2485     if (Op.getOpcode() < ISD::BUILTIN_OP_END)
2486       break;
2487     // Fallthrough
2488   case ISD::INTRINSIC_WO_CHAIN:
2489   case ISD::INTRINSIC_W_CHAIN:
2490   case ISD::INTRINSIC_VOID:
2491     // Allow the target to implement this method for its nodes.
2492     TLI->computeKnownBitsForTargetNode(Op, KnownZero, KnownOne, *this, Depth);
2493     break;
2494   }
2495
2496   assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
2497 }
2498
2499 /// ComputeNumSignBits - Return the number of times the sign bit of the
2500 /// register is replicated into the other bits.  We know that at least 1 bit
2501 /// is always equal to the sign bit (itself), but other cases can give us
2502 /// information.  For example, immediately after an "SRA X, 2", we know that
2503 /// the top 3 bits are all equal to each other, so we return 3.
2504 unsigned SelectionDAG::ComputeNumSignBits(SDValue Op, unsigned Depth) const{
2505   EVT VT = Op.getValueType();
2506   assert(VT.isInteger() && "Invalid VT!");
2507   unsigned VTBits = VT.getScalarType().getSizeInBits();
2508   unsigned Tmp, Tmp2;
2509   unsigned FirstAnswer = 1;
2510
2511   if (Depth == 6)
2512     return 1;  // Limit search depth.
2513
2514   switch (Op.getOpcode()) {
2515   default: break;
2516   case ISD::AssertSext:
2517     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
2518     return VTBits-Tmp+1;
2519   case ISD::AssertZext:
2520     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
2521     return VTBits-Tmp;
2522
2523   case ISD::Constant: {
2524     const APInt &Val = cast<ConstantSDNode>(Op)->getAPIntValue();
2525     return Val.getNumSignBits();
2526   }
2527
2528   case ISD::SIGN_EXTEND:
2529     Tmp =
2530         VTBits-Op.getOperand(0).getValueType().getScalarType().getSizeInBits();
2531     return ComputeNumSignBits(Op.getOperand(0), Depth+1) + Tmp;
2532
2533   case ISD::SIGN_EXTEND_INREG:
2534     // Max of the input and what this extends.
2535     Tmp =
2536       cast<VTSDNode>(Op.getOperand(1))->getVT().getScalarType().getSizeInBits();
2537     Tmp = VTBits-Tmp+1;
2538
2539     Tmp2 = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2540     return std::max(Tmp, Tmp2);
2541
2542   case ISD::SRA:
2543     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2544     // SRA X, C   -> adds C sign bits.
2545     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2546       Tmp += C->getZExtValue();
2547       if (Tmp > VTBits) Tmp = VTBits;
2548     }
2549     return Tmp;
2550   case ISD::SHL:
2551     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2552       // shl destroys sign bits.
2553       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2554       if (C->getZExtValue() >= VTBits ||      // Bad shift.
2555           C->getZExtValue() >= Tmp) break;    // Shifted all sign bits out.
2556       return Tmp - C->getZExtValue();
2557     }
2558     break;
2559   case ISD::AND:
2560   case ISD::OR:
2561   case ISD::XOR:    // NOT is handled here.
2562     // Logical binary ops preserve the number of sign bits at the worst.
2563     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2564     if (Tmp != 1) {
2565       Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2566       FirstAnswer = std::min(Tmp, Tmp2);
2567       // We computed what we know about the sign bits as our first
2568       // answer. Now proceed to the generic code that uses
2569       // computeKnownBits, and pick whichever answer is better.
2570     }
2571     break;
2572
2573   case ISD::SELECT:
2574     Tmp = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2575     if (Tmp == 1) return 1;  // Early out.
2576     Tmp2 = ComputeNumSignBits(Op.getOperand(2), Depth+1);
2577     return std::min(Tmp, Tmp2);
2578   case ISD::SELECT_CC:
2579     Tmp = ComputeNumSignBits(Op.getOperand(2), Depth+1);
2580     if (Tmp == 1) return 1;  // Early out.
2581     Tmp2 = ComputeNumSignBits(Op.getOperand(3), Depth+1);
2582     return std::min(Tmp, Tmp2);
2583   case ISD::SMIN:
2584   case ISD::SMAX:
2585   case ISD::UMIN:
2586   case ISD::UMAX:
2587     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth + 1);
2588     if (Tmp == 1)
2589       return 1;  // Early out.
2590     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth + 1);
2591     return std::min(Tmp, Tmp2);
2592   case ISD::SADDO:
2593   case ISD::UADDO:
2594   case ISD::SSUBO:
2595   case ISD::USUBO:
2596   case ISD::SMULO:
2597   case ISD::UMULO:
2598     if (Op.getResNo() != 1)
2599       break;
2600     // The boolean result conforms to getBooleanContents.  Fall through.
2601     // If setcc returns 0/-1, all bits are sign bits.
2602     // We know that we have an integer-based boolean since these operations
2603     // are only available for integer.
2604     if (TLI->getBooleanContents(Op.getValueType().isVector(), false) ==
2605         TargetLowering::ZeroOrNegativeOneBooleanContent)
2606       return VTBits;
2607     break;
2608   case ISD::SETCC:
2609     // If setcc returns 0/-1, all bits are sign bits.
2610     if (TLI->getBooleanContents(Op.getOperand(0).getValueType()) ==
2611         TargetLowering::ZeroOrNegativeOneBooleanContent)
2612       return VTBits;
2613     break;
2614   case ISD::ROTL:
2615   case ISD::ROTR:
2616     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2617       unsigned RotAmt = C->getZExtValue() & (VTBits-1);
2618
2619       // Handle rotate right by N like a rotate left by 32-N.
2620       if (Op.getOpcode() == ISD::ROTR)
2621         RotAmt = (VTBits-RotAmt) & (VTBits-1);
2622
2623       // If we aren't rotating out all of the known-in sign bits, return the
2624       // number that are left.  This handles rotl(sext(x), 1) for example.
2625       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2626       if (Tmp > RotAmt+1) return Tmp-RotAmt;
2627     }
2628     break;
2629   case ISD::ADD:
2630     // Add can have at most one carry bit.  Thus we know that the output
2631     // is, at worst, one more bit than the inputs.
2632     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2633     if (Tmp == 1) return 1;  // Early out.
2634
2635     // Special case decrementing a value (ADD X, -1):
2636     if (ConstantSDNode *CRHS = dyn_cast<ConstantSDNode>(Op.getOperand(1)))
2637       if (CRHS->isAllOnesValue()) {
2638         APInt KnownZero, KnownOne;
2639         computeKnownBits(Op.getOperand(0), KnownZero, KnownOne, Depth+1);
2640
2641         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2642         // sign bits set.
2643         if ((KnownZero | APInt(VTBits, 1)).isAllOnesValue())
2644           return VTBits;
2645
2646         // If we are subtracting one from a positive number, there is no carry
2647         // out of the result.
2648         if (KnownZero.isNegative())
2649           return Tmp;
2650       }
2651
2652     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2653     if (Tmp2 == 1) return 1;
2654     return std::min(Tmp, Tmp2)-1;
2655
2656   case ISD::SUB:
2657     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2658     if (Tmp2 == 1) return 1;
2659
2660     // Handle NEG.
2661     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
2662       if (CLHS->isNullValue()) {
2663         APInt KnownZero, KnownOne;
2664         computeKnownBits(Op.getOperand(1), KnownZero, KnownOne, Depth+1);
2665         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2666         // sign bits set.
2667         if ((KnownZero | APInt(VTBits, 1)).isAllOnesValue())
2668           return VTBits;
2669
2670         // If the input is known to be positive (the sign bit is known clear),
2671         // the output of the NEG has the same number of sign bits as the input.
2672         if (KnownZero.isNegative())
2673           return Tmp2;
2674
2675         // Otherwise, we treat this like a SUB.
2676       }
2677
2678     // Sub can have at most one carry bit.  Thus we know that the output
2679     // is, at worst, one more bit than the inputs.
2680     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2681     if (Tmp == 1) return 1;  // Early out.
2682     return std::min(Tmp, Tmp2)-1;
2683   case ISD::TRUNCATE:
2684     // FIXME: it's tricky to do anything useful for this, but it is an important
2685     // case for targets like X86.
2686     break;
2687   case ISD::EXTRACT_ELEMENT: {
2688     const int KnownSign = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2689     const int BitWidth = Op.getValueType().getSizeInBits();
2690     const int Items =
2691       Op.getOperand(0).getValueType().getSizeInBits() / BitWidth;
2692
2693     // Get reverse index (starting from 1), Op1 value indexes elements from
2694     // little end. Sign starts at big end.
2695     const int rIndex = Items - 1 -
2696       cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
2697
2698     // If the sign portion ends in our element the subtraction gives correct
2699     // result. Otherwise it gives either negative or > bitwidth result
2700     return std::max(std::min(KnownSign - rIndex * BitWidth, BitWidth), 0);
2701   }
2702   }
2703
2704   // If we are looking at the loaded value of the SDNode.
2705   if (Op.getResNo() == 0) {
2706     // Handle LOADX separately here. EXTLOAD case will fallthrough.
2707     if (LoadSDNode *LD = dyn_cast<LoadSDNode>(Op)) {
2708       unsigned ExtType = LD->getExtensionType();
2709       switch (ExtType) {
2710         default: break;
2711         case ISD::SEXTLOAD:    // '17' bits known
2712           Tmp = LD->getMemoryVT().getScalarType().getSizeInBits();
2713           return VTBits-Tmp+1;
2714         case ISD::ZEXTLOAD:    // '16' bits known
2715           Tmp = LD->getMemoryVT().getScalarType().getSizeInBits();
2716           return VTBits-Tmp;
2717       }
2718     }
2719   }
2720
2721   // Allow the target to implement this method for its nodes.
2722   if (Op.getOpcode() >= ISD::BUILTIN_OP_END ||
2723       Op.getOpcode() == ISD::INTRINSIC_WO_CHAIN ||
2724       Op.getOpcode() == ISD::INTRINSIC_W_CHAIN ||
2725       Op.getOpcode() == ISD::INTRINSIC_VOID) {
2726     unsigned NumBits = TLI->ComputeNumSignBitsForTargetNode(Op, *this, Depth);
2727     if (NumBits > 1) FirstAnswer = std::max(FirstAnswer, NumBits);
2728   }
2729
2730   // Finally, if we can prove that the top bits of the result are 0's or 1's,
2731   // use this information.
2732   APInt KnownZero, KnownOne;
2733   computeKnownBits(Op, KnownZero, KnownOne, Depth);
2734
2735   APInt Mask;
2736   if (KnownZero.isNegative()) {        // sign bit is 0
2737     Mask = KnownZero;
2738   } else if (KnownOne.isNegative()) {  // sign bit is 1;
2739     Mask = KnownOne;
2740   } else {
2741     // Nothing known.
2742     return FirstAnswer;
2743   }
2744
2745   // Okay, we know that the sign bit in Mask is set.  Use CLZ to determine
2746   // the number of identical bits in the top of the input value.
2747   Mask = ~Mask;
2748   Mask <<= Mask.getBitWidth()-VTBits;
2749   // Return # leading zeros.  We use 'min' here in case Val was zero before
2750   // shifting.  We don't want to return '64' as for an i32 "0".
2751   return std::max(FirstAnswer, std::min(VTBits, Mask.countLeadingZeros()));
2752 }
2753
2754 /// isBaseWithConstantOffset - Return true if the specified operand is an
2755 /// ISD::ADD with a ConstantSDNode on the right-hand side, or if it is an
2756 /// ISD::OR with a ConstantSDNode that is guaranteed to have the same
2757 /// semantics as an ADD.  This handles the equivalence:
2758 ///     X|Cst == X+Cst iff X&Cst = 0.
2759 bool SelectionDAG::isBaseWithConstantOffset(SDValue Op) const {
2760   if ((Op.getOpcode() != ISD::ADD && Op.getOpcode() != ISD::OR) ||
2761       !isa<ConstantSDNode>(Op.getOperand(1)))
2762     return false;
2763
2764   if (Op.getOpcode() == ISD::OR &&
2765       !MaskedValueIsZero(Op.getOperand(0),
2766                      cast<ConstantSDNode>(Op.getOperand(1))->getAPIntValue()))
2767     return false;
2768
2769   return true;
2770 }
2771
2772
2773 bool SelectionDAG::isKnownNeverNaN(SDValue Op) const {
2774   // If we're told that NaNs won't happen, assume they won't.
2775   if (getTarget().Options.NoNaNsFPMath)
2776     return true;
2777
2778   // If the value is a constant, we can obviously see if it is a NaN or not.
2779   if (const ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Op))
2780     return !C->getValueAPF().isNaN();
2781
2782   // TODO: Recognize more cases here.
2783
2784   return false;
2785 }
2786
2787 bool SelectionDAG::isKnownNeverZero(SDValue Op) const {
2788   // If the value is a constant, we can obviously see if it is a zero or not.
2789   if (const ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Op))
2790     return !C->isZero();
2791
2792   // TODO: Recognize more cases here.
2793   switch (Op.getOpcode()) {
2794   default: break;
2795   case ISD::OR:
2796     if (const ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1)))
2797       return !C->isNullValue();
2798     break;
2799   }
2800
2801   return false;
2802 }
2803
2804 bool SelectionDAG::isEqualTo(SDValue A, SDValue B) const {
2805   // Check the obvious case.
2806   if (A == B) return true;
2807
2808   // For for negative and positive zero.
2809   if (const ConstantFPSDNode *CA = dyn_cast<ConstantFPSDNode>(A))
2810     if (const ConstantFPSDNode *CB = dyn_cast<ConstantFPSDNode>(B))
2811       if (CA->isZero() && CB->isZero()) return true;
2812
2813   // Otherwise they may not be equal.
2814   return false;
2815 }
2816
2817 /// getNode - Gets or creates the specified node.
2818 ///
2819 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT) {
2820   FoldingSetNodeID ID;
2821   AddNodeIDNode(ID, Opcode, getVTList(VT), None);
2822   void *IP = nullptr;
2823   if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
2824     return SDValue(E, 0);
2825
2826   SDNode *N = new (NodeAllocator) SDNode(Opcode, DL.getIROrder(),
2827                                          DL.getDebugLoc(), getVTList(VT));
2828   CSEMap.InsertNode(N, IP);
2829
2830   InsertNode(N);
2831   return SDValue(N, 0);
2832 }
2833
2834 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL,
2835                               EVT VT, SDValue Operand) {
2836   // Constant fold unary operations with an integer constant operand. Even
2837   // opaque constant will be folded, because the folding of unary operations
2838   // doesn't create new constants with different values. Nevertheless, the
2839   // opaque flag is preserved during folding to prevent future folding with
2840   // other constants.
2841   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Operand)) {
2842     const APInt &Val = C->getAPIntValue();
2843     switch (Opcode) {
2844     default: break;
2845     case ISD::SIGN_EXTEND:
2846       return getConstant(Val.sextOrTrunc(VT.getSizeInBits()), DL, VT,
2847                          C->isTargetOpcode(), C->isOpaque());
2848     case ISD::ANY_EXTEND:
2849     case ISD::ZERO_EXTEND:
2850     case ISD::TRUNCATE:
2851       return getConstant(Val.zextOrTrunc(VT.getSizeInBits()), DL, VT,
2852                          C->isTargetOpcode(), C->isOpaque());
2853     case ISD::UINT_TO_FP:
2854     case ISD::SINT_TO_FP: {
2855       APFloat apf(EVTToAPFloatSemantics(VT),
2856                   APInt::getNullValue(VT.getSizeInBits()));
2857       (void)apf.convertFromAPInt(Val,
2858                                  Opcode==ISD::SINT_TO_FP,
2859                                  APFloat::rmNearestTiesToEven);
2860       return getConstantFP(apf, DL, VT);
2861     }
2862     case ISD::BITCAST:
2863       if (VT == MVT::f16 && C->getValueType(0) == MVT::i16)
2864         return getConstantFP(APFloat(APFloat::IEEEhalf, Val), DL, VT);
2865       if (VT == MVT::f32 && C->getValueType(0) == MVT::i32)
2866         return getConstantFP(APFloat(APFloat::IEEEsingle, Val), DL, VT);
2867       else if (VT == MVT::f64 && C->getValueType(0) == MVT::i64)
2868         return getConstantFP(APFloat(APFloat::IEEEdouble, Val), DL, VT);
2869       break;
2870     case ISD::BSWAP:
2871       return getConstant(Val.byteSwap(), DL, VT, C->isTargetOpcode(),
2872                          C->isOpaque());
2873     case ISD::CTPOP:
2874       return getConstant(Val.countPopulation(), DL, VT, C->isTargetOpcode(),
2875                          C->isOpaque());
2876     case ISD::CTLZ:
2877     case ISD::CTLZ_ZERO_UNDEF:
2878       return getConstant(Val.countLeadingZeros(), DL, VT, C->isTargetOpcode(),
2879                          C->isOpaque());
2880     case ISD::CTTZ:
2881     case ISD::CTTZ_ZERO_UNDEF:
2882       return getConstant(Val.countTrailingZeros(), DL, VT, C->isTargetOpcode(),
2883                          C->isOpaque());
2884     }
2885   }
2886
2887   // Constant fold unary operations with a floating point constant operand.
2888   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Operand)) {
2889     APFloat V = C->getValueAPF();    // make copy
2890     switch (Opcode) {
2891     case ISD::FNEG:
2892       V.changeSign();
2893       return getConstantFP(V, DL, VT);
2894     case ISD::FABS:
2895       V.clearSign();
2896       return getConstantFP(V, DL, VT);
2897     case ISD::FCEIL: {
2898       APFloat::opStatus fs = V.roundToIntegral(APFloat::rmTowardPositive);
2899       if (fs == APFloat::opOK || fs == APFloat::opInexact)
2900         return getConstantFP(V, DL, VT);
2901       break;
2902     }
2903     case ISD::FTRUNC: {
2904       APFloat::opStatus fs = V.roundToIntegral(APFloat::rmTowardZero);
2905       if (fs == APFloat::opOK || fs == APFloat::opInexact)
2906         return getConstantFP(V, DL, VT);
2907       break;
2908     }
2909     case ISD::FFLOOR: {
2910       APFloat::opStatus fs = V.roundToIntegral(APFloat::rmTowardNegative);
2911       if (fs == APFloat::opOK || fs == APFloat::opInexact)
2912         return getConstantFP(V, DL, VT);
2913       break;
2914     }
2915     case ISD::FP_EXTEND: {
2916       bool ignored;
2917       // This can return overflow, underflow, or inexact; we don't care.
2918       // FIXME need to be more flexible about rounding mode.
2919       (void)V.convert(EVTToAPFloatSemantics(VT),
2920                       APFloat::rmNearestTiesToEven, &ignored);
2921       return getConstantFP(V, DL, VT);
2922     }
2923     case ISD::FP_TO_SINT:
2924     case ISD::FP_TO_UINT: {
2925       integerPart x[2];
2926       bool ignored;
2927       static_assert(integerPartWidth >= 64, "APFloat parts too small!");
2928       // FIXME need to be more flexible about rounding mode.
2929       APFloat::opStatus s = V.convertToInteger(x, VT.getSizeInBits(),
2930                             Opcode==ISD::FP_TO_SINT,
2931                             APFloat::rmTowardZero, &ignored);
2932       if (s==APFloat::opInvalidOp)     // inexact is OK, in fact usual
2933         break;
2934       APInt api(VT.getSizeInBits(), x);
2935       return getConstant(api, DL, VT);
2936     }
2937     case ISD::BITCAST:
2938       if (VT == MVT::i16 && C->getValueType(0) == MVT::f16)
2939         return getConstant((uint16_t)V.bitcastToAPInt().getZExtValue(), DL, VT);
2940       else if (VT == MVT::i32 && C->getValueType(0) == MVT::f32)
2941         return getConstant((uint32_t)V.bitcastToAPInt().getZExtValue(), DL, VT);
2942       else if (VT == MVT::i64 && C->getValueType(0) == MVT::f64)
2943         return getConstant(V.bitcastToAPInt().getZExtValue(), DL, VT);
2944       break;
2945     }
2946   }
2947
2948   // Constant fold unary operations with a vector integer or float operand.
2949   if (BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Operand)) {
2950     if (BV->isConstant()) {
2951       switch (Opcode) {
2952       default:
2953         // FIXME: Entirely reasonable to perform folding of other unary
2954         // operations here as the need arises.
2955         break;
2956       case ISD::FNEG:
2957       case ISD::FABS:
2958       case ISD::FCEIL:
2959       case ISD::FTRUNC:
2960       case ISD::FFLOOR:
2961       case ISD::FP_EXTEND:
2962       case ISD::FP_TO_SINT:
2963       case ISD::FP_TO_UINT:
2964       case ISD::TRUNCATE:
2965       case ISD::UINT_TO_FP:
2966       case ISD::SINT_TO_FP:
2967       case ISD::BSWAP:
2968       case ISD::CTLZ:
2969       case ISD::CTLZ_ZERO_UNDEF:
2970       case ISD::CTTZ:
2971       case ISD::CTTZ_ZERO_UNDEF:
2972       case ISD::CTPOP: {
2973         SDValue Ops = { Operand };
2974         if (SDValue Fold = FoldConstantVectorArithmetic(Opcode, DL, VT, Ops))
2975           return Fold;
2976       }
2977       }
2978     }
2979   }
2980
2981   unsigned OpOpcode = Operand.getNode()->getOpcode();
2982   switch (Opcode) {
2983   case ISD::TokenFactor:
2984   case ISD::MERGE_VALUES:
2985   case ISD::CONCAT_VECTORS:
2986     return Operand;         // Factor, merge or concat of one node?  No need.
2987   case ISD::FP_ROUND: llvm_unreachable("Invalid method to make FP_ROUND node");
2988   case ISD::FP_EXTEND:
2989     assert(VT.isFloatingPoint() &&
2990            Operand.getValueType().isFloatingPoint() && "Invalid FP cast!");
2991     if (Operand.getValueType() == VT) return Operand;  // noop conversion.
2992     assert((!VT.isVector() ||
2993             VT.getVectorNumElements() ==
2994             Operand.getValueType().getVectorNumElements()) &&
2995            "Vector element count mismatch!");
2996     assert(Operand.getValueType().bitsLT(VT) &&
2997            "Invalid fpext node, dst < src!");
2998     if (Operand.getOpcode() == ISD::UNDEF)
2999       return getUNDEF(VT);
3000     break;
3001   case ISD::SIGN_EXTEND:
3002     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
3003            "Invalid SIGN_EXTEND!");
3004     if (Operand.getValueType() == VT) return Operand;   // noop extension
3005     assert((!VT.isVector() ||
3006             VT.getVectorNumElements() ==
3007             Operand.getValueType().getVectorNumElements()) &&
3008            "Vector element count mismatch!");
3009     assert(Operand.getValueType().bitsLT(VT) &&
3010            "Invalid sext node, dst < src!");
3011     if (OpOpcode == ISD::SIGN_EXTEND || OpOpcode == ISD::ZERO_EXTEND)
3012       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
3013     else if (OpOpcode == ISD::UNDEF)
3014       // sext(undef) = 0, because the top bits will all be the same.
3015       return getConstant(0, DL, VT);
3016     break;
3017   case ISD::ZERO_EXTEND:
3018     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
3019            "Invalid ZERO_EXTEND!");
3020     if (Operand.getValueType() == VT) return Operand;   // noop extension
3021     assert((!VT.isVector() ||
3022             VT.getVectorNumElements() ==
3023             Operand.getValueType().getVectorNumElements()) &&
3024            "Vector element count mismatch!");
3025     assert(Operand.getValueType().bitsLT(VT) &&
3026            "Invalid zext node, dst < src!");
3027     if (OpOpcode == ISD::ZERO_EXTEND)   // (zext (zext x)) -> (zext x)
3028       return getNode(ISD::ZERO_EXTEND, DL, VT,
3029                      Operand.getNode()->getOperand(0));
3030     else if (OpOpcode == ISD::UNDEF)
3031       // zext(undef) = 0, because the top bits will be zero.
3032       return getConstant(0, DL, VT);
3033     break;
3034   case ISD::ANY_EXTEND:
3035     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
3036            "Invalid ANY_EXTEND!");
3037     if (Operand.getValueType() == VT) return Operand;   // noop extension
3038     assert((!VT.isVector() ||
3039             VT.getVectorNumElements() ==
3040             Operand.getValueType().getVectorNumElements()) &&
3041            "Vector element count mismatch!");
3042     assert(Operand.getValueType().bitsLT(VT) &&
3043            "Invalid anyext node, dst < src!");
3044
3045     if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
3046         OpOpcode == ISD::ANY_EXTEND)
3047       // (ext (zext x)) -> (zext x)  and  (ext (sext x)) -> (sext x)
3048       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
3049     else if (OpOpcode == ISD::UNDEF)
3050       return getUNDEF(VT);
3051
3052     // (ext (trunx x)) -> x
3053     if (OpOpcode == ISD::TRUNCATE) {
3054       SDValue OpOp = Operand.getNode()->getOperand(0);
3055       if (OpOp.getValueType() == VT)
3056         return OpOp;
3057     }
3058     break;
3059   case ISD::TRUNCATE:
3060     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
3061            "Invalid TRUNCATE!");
3062     if (Operand.getValueType() == VT) return Operand;   // noop truncate
3063     assert((!VT.isVector() ||
3064             VT.getVectorNumElements() ==
3065             Operand.getValueType().getVectorNumElements()) &&
3066            "Vector element count mismatch!");
3067     assert(Operand.getValueType().bitsGT(VT) &&
3068            "Invalid truncate node, src < dst!");
3069     if (OpOpcode == ISD::TRUNCATE)
3070       return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
3071     if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
3072         OpOpcode == ISD::ANY_EXTEND) {
3073       // If the source is smaller than the dest, we still need an extend.
3074       if (Operand.getNode()->getOperand(0).getValueType().getScalarType()
3075             .bitsLT(VT.getScalarType()))
3076         return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
3077       if (Operand.getNode()->getOperand(0).getValueType().bitsGT(VT))
3078         return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
3079       return Operand.getNode()->getOperand(0);
3080     }
3081     if (OpOpcode == ISD::UNDEF)
3082       return getUNDEF(VT);
3083     break;
3084   case ISD::BSWAP:
3085     assert(VT.isInteger() && VT == Operand.getValueType() &&
3086            "Invalid BSWAP!");
3087     assert((VT.getScalarSizeInBits() % 16 == 0) &&
3088            "BSWAP types must be a multiple of 16 bits!");
3089     if (OpOpcode == ISD::UNDEF)
3090       return getUNDEF(VT);
3091     break;
3092   case ISD::BITCAST:
3093     // Basic sanity checking.
3094     assert(VT.getSizeInBits() == Operand.getValueType().getSizeInBits()
3095            && "Cannot BITCAST between types of different sizes!");
3096     if (VT == Operand.getValueType()) return Operand;  // noop conversion.
3097     if (OpOpcode == ISD::BITCAST)  // bitconv(bitconv(x)) -> bitconv(x)
3098       return getNode(ISD::BITCAST, DL, VT, Operand.getOperand(0));
3099     if (OpOpcode == ISD::UNDEF)
3100       return getUNDEF(VT);
3101     break;
3102   case ISD::SCALAR_TO_VECTOR:
3103     assert(VT.isVector() && !Operand.getValueType().isVector() &&
3104            (VT.getVectorElementType() == Operand.getValueType() ||
3105             (VT.getVectorElementType().isInteger() &&
3106              Operand.getValueType().isInteger() &&
3107              VT.getVectorElementType().bitsLE(Operand.getValueType()))) &&
3108            "Illegal SCALAR_TO_VECTOR node!");
3109     if (OpOpcode == ISD::UNDEF)
3110       return getUNDEF(VT);
3111     // scalar_to_vector(extract_vector_elt V, 0) -> V, top bits are undefined.
3112     if (OpOpcode == ISD::EXTRACT_VECTOR_ELT &&
3113         isa<ConstantSDNode>(Operand.getOperand(1)) &&
3114         Operand.getConstantOperandVal(1) == 0 &&
3115         Operand.getOperand(0).getValueType() == VT)
3116       return Operand.getOperand(0);
3117     break;
3118   case ISD::FNEG:
3119     // -(X-Y) -> (Y-X) is unsafe because when X==Y, -0.0 != +0.0
3120     if (getTarget().Options.UnsafeFPMath && OpOpcode == ISD::FSUB)
3121       // FIXME: FNEG has no fast-math-flags to propagate; use the FSUB's flags?
3122       return getNode(ISD::FSUB, DL, VT, Operand.getNode()->getOperand(1),
3123                        Operand.getNode()->getOperand(0),
3124                        &cast<BinaryWithFlagsSDNode>(Operand.getNode())->Flags);
3125     if (OpOpcode == ISD::FNEG)  // --X -> X
3126       return Operand.getNode()->getOperand(0);
3127     break;
3128   case ISD::FABS:
3129     if (OpOpcode == ISD::FNEG)  // abs(-X) -> abs(X)
3130       return getNode(ISD::FABS, DL, VT, Operand.getNode()->getOperand(0));
3131     break;
3132   }
3133
3134   SDNode *N;
3135   SDVTList VTs = getVTList(VT);
3136   if (VT != MVT::Glue) { // Don't CSE flag producing nodes
3137     FoldingSetNodeID ID;
3138     SDValue Ops[1] = { Operand };
3139     AddNodeIDNode(ID, Opcode, VTs, Ops);
3140     void *IP = nullptr;
3141     if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
3142       return SDValue(E, 0);
3143
3144     N = new (NodeAllocator) UnarySDNode(Opcode, DL.getIROrder(),
3145                                         DL.getDebugLoc(), VTs, Operand);
3146     CSEMap.InsertNode(N, IP);
3147   } else {
3148     N = new (NodeAllocator) UnarySDNode(Opcode, DL.getIROrder(),
3149                                         DL.getDebugLoc(), VTs, Operand);
3150   }
3151
3152   InsertNode(N);
3153   return SDValue(N, 0);
3154 }
3155
3156 static std::pair<APInt, bool> FoldValue(unsigned Opcode, const APInt &C1,
3157                                         const APInt &C2) {
3158   switch (Opcode) {
3159   case ISD::ADD:  return std::make_pair(C1 + C2, true);
3160   case ISD::SUB:  return std::make_pair(C1 - C2, true);
3161   case ISD::MUL:  return std::make_pair(C1 * C2, true);
3162   case ISD::AND:  return std::make_pair(C1 & C2, true);
3163   case ISD::OR:   return std::make_pair(C1 | C2, true);
3164   case ISD::XOR:  return std::make_pair(C1 ^ C2, true);
3165   case ISD::SHL:  return std::make_pair(C1 << C2, true);
3166   case ISD::SRL:  return std::make_pair(C1.lshr(C2), true);
3167   case ISD::SRA:  return std::make_pair(C1.ashr(C2), true);
3168   case ISD::ROTL: return std::make_pair(C1.rotl(C2), true);
3169   case ISD::ROTR: return std::make_pair(C1.rotr(C2), true);
3170   case ISD::SMIN: return std::make_pair(C1.sle(C2) ? C1 : C2, true);
3171   case ISD::SMAX: return std::make_pair(C1.sge(C2) ? C1 : C2, true);
3172   case ISD::UMIN: return std::make_pair(C1.ule(C2) ? C1 : C2, true);
3173   case ISD::UMAX: return std::make_pair(C1.uge(C2) ? C1 : C2, true);
3174   case ISD::UDIV:
3175     if (!C2.getBoolValue())
3176       break;
3177     return std::make_pair(C1.udiv(C2), true);
3178   case ISD::UREM:
3179     if (!C2.getBoolValue())
3180       break;
3181     return std::make_pair(C1.urem(C2), true);
3182   case ISD::SDIV:
3183     if (!C2.getBoolValue())
3184       break;
3185     return std::make_pair(C1.sdiv(C2), true);
3186   case ISD::SREM:
3187     if (!C2.getBoolValue())
3188       break;
3189     return std::make_pair(C1.srem(C2), true);
3190   }
3191   return std::make_pair(APInt(1, 0), false);
3192 }
3193
3194 SDValue SelectionDAG::FoldConstantArithmetic(unsigned Opcode, SDLoc DL, EVT VT,
3195                                              const ConstantSDNode *Cst1,
3196                                              const ConstantSDNode *Cst2) {
3197   if (Cst1->isOpaque() || Cst2->isOpaque())
3198     return SDValue();
3199
3200   std::pair<APInt, bool> Folded = FoldValue(Opcode, Cst1->getAPIntValue(),
3201                                             Cst2->getAPIntValue());
3202   if (!Folded.second)
3203     return SDValue();
3204   return getConstant(Folded.first, DL, VT);
3205 }
3206
3207 SDValue SelectionDAG::FoldConstantArithmetic(unsigned Opcode, SDLoc DL, EVT VT,
3208                                              SDNode *Cst1, SDNode *Cst2) {
3209   // If the opcode is a target-specific ISD node, there's nothing we can
3210   // do here and the operand rules may not line up with the below, so
3211   // bail early.
3212   if (Opcode >= ISD::BUILTIN_OP_END)
3213     return SDValue();
3214
3215   // Handle the case of two scalars.
3216   if (const ConstantSDNode *Scalar1 = dyn_cast<ConstantSDNode>(Cst1)) {
3217     if (const ConstantSDNode *Scalar2 = dyn_cast<ConstantSDNode>(Cst2)) {
3218       if (SDValue Folded =
3219           FoldConstantArithmetic(Opcode, DL, VT, Scalar1, Scalar2)) {
3220         if (!VT.isVector())
3221           return Folded;
3222         SmallVector<SDValue, 4> Outputs;
3223         // We may have a vector type but a scalar result. Create a splat.
3224         Outputs.resize(VT.getVectorNumElements(), Outputs.back());
3225         // Build a big vector out of the scalar elements we generated.
3226         return getNode(ISD::BUILD_VECTOR, SDLoc(), VT, Outputs);
3227       } else {
3228         return SDValue();
3229       }
3230     }
3231   }
3232
3233   // For vectors extract each constant element into Inputs so we can constant
3234   // fold them individually.
3235   BuildVectorSDNode *BV1 = dyn_cast<BuildVectorSDNode>(Cst1);
3236   BuildVectorSDNode *BV2 = dyn_cast<BuildVectorSDNode>(Cst2);
3237   if (!BV1 || !BV2)
3238     return SDValue();
3239
3240   assert(BV1->getNumOperands() == BV2->getNumOperands() && "Out of sync!");
3241
3242   EVT SVT = VT.getScalarType();
3243   SmallVector<SDValue, 4> Outputs;
3244   for (unsigned I = 0, E = BV1->getNumOperands(); I != E; ++I) {
3245     ConstantSDNode *V1 = dyn_cast<ConstantSDNode>(BV1->getOperand(I));
3246     ConstantSDNode *V2 = dyn_cast<ConstantSDNode>(BV2->getOperand(I));
3247     if (!V1 || !V2) // Not a constant, bail.
3248       return SDValue();
3249
3250     if (V1->isOpaque() || V2->isOpaque())
3251       return SDValue();
3252
3253     // Avoid BUILD_VECTOR nodes that perform implicit truncation.
3254     // FIXME: This is valid and could be handled by truncating the APInts.
3255     if (V1->getValueType(0) != SVT || V2->getValueType(0) != SVT)
3256       return SDValue();
3257
3258     // Fold one vector element.
3259     std::pair<APInt, bool> Folded = FoldValue(Opcode, V1->getAPIntValue(),
3260                                               V2->getAPIntValue());
3261     if (!Folded.second)
3262       return SDValue();
3263     Outputs.push_back(getConstant(Folded.first, DL, SVT));
3264   }
3265
3266   assert(VT.getVectorNumElements() == Outputs.size() &&
3267          "Vector size mismatch!");
3268
3269   // We may have a vector type but a scalar result. Create a splat.
3270   Outputs.resize(VT.getVectorNumElements(), Outputs.back());
3271
3272   // Build a big vector out of the scalar elements we generated.
3273   return getNode(ISD::BUILD_VECTOR, SDLoc(), VT, Outputs);
3274 }
3275
3276 SDValue SelectionDAG::FoldConstantVectorArithmetic(unsigned Opcode, SDLoc DL,
3277                                                    EVT VT,
3278                                                    ArrayRef<SDValue> Ops,
3279                                                    const SDNodeFlags *Flags) {
3280   // If the opcode is a target-specific ISD node, there's nothing we can
3281   // do here and the operand rules may not line up with the below, so
3282   // bail early.
3283   if (Opcode >= ISD::BUILTIN_OP_END)
3284     return SDValue();
3285
3286   // We can only fold vectors - maybe merge with FoldConstantArithmetic someday?
3287   if (!VT.isVector())
3288     return SDValue();
3289
3290   unsigned NumElts = VT.getVectorNumElements();
3291
3292   auto IsSameVectorSize = [&](const SDValue &Op) {
3293     return Op.getValueType().isVector() &&
3294            Op.getValueType().getVectorNumElements() == NumElts;
3295   };
3296
3297   auto IsConstantBuildVectorOrUndef = [&](const SDValue &Op) {
3298     BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op);
3299     return (Op.getOpcode() == ISD::UNDEF) || (BV && BV->isConstant());
3300   };
3301
3302   // All operands must be vector types with the same number of elements as
3303   // the result type and must be either UNDEF or a build vector of constant
3304   // or UNDEF scalars.
3305   if (!std::all_of(Ops.begin(), Ops.end(), IsConstantBuildVectorOrUndef) ||
3306       !std::all_of(Ops.begin(), Ops.end(), IsSameVectorSize))
3307     return SDValue();
3308
3309   // Find legal integer scalar type for constant promotion and
3310   // ensure that its scalar size is at least as large as source.
3311   EVT SVT = VT.getScalarType();
3312   EVT LegalSVT = SVT;
3313   if (SVT.isInteger()) {
3314     LegalSVT = TLI->getTypeToTransformTo(*getContext(), SVT);
3315     if (LegalSVT.bitsLT(SVT))
3316       return SDValue();
3317   }
3318
3319   // Constant fold each scalar lane separately.
3320   SmallVector<SDValue, 4> ScalarResults;
3321   for (unsigned i = 0; i != NumElts; i++) {
3322     SmallVector<SDValue, 4> ScalarOps;
3323     for (SDValue Op : Ops) {
3324       EVT InSVT = Op.getValueType().getScalarType();
3325       BuildVectorSDNode *InBV = dyn_cast<BuildVectorSDNode>(Op);
3326       if (!InBV) {
3327         // We've checked that this is UNDEF above.
3328         ScalarOps.push_back(getUNDEF(InSVT));
3329         continue;
3330       }
3331
3332       SDValue ScalarOp = InBV->getOperand(i);
3333       EVT ScalarVT = ScalarOp.getValueType();
3334
3335       // Build vector (integer) scalar operands may need implicit
3336       // truncation - do this before constant folding.
3337       if (ScalarVT.isInteger() && ScalarVT.bitsGT(InSVT))
3338         ScalarOp = getNode(ISD::TRUNCATE, DL, InSVT, ScalarOp);
3339
3340       ScalarOps.push_back(ScalarOp);
3341     }
3342
3343     // Constant fold the scalar operands.
3344     SDValue ScalarResult = getNode(Opcode, DL, SVT, ScalarOps, Flags);
3345
3346     // Legalize the (integer) scalar constant if necessary.
3347     if (LegalSVT != SVT)
3348       ScalarResult = getNode(ISD::ANY_EXTEND, DL, LegalSVT, ScalarResult);
3349
3350     // Scalar folding only succeeded if the result is a constant or UNDEF.
3351     if (ScalarResult.getOpcode() != ISD::UNDEF &&
3352         ScalarResult.getOpcode() != ISD::Constant &&
3353         ScalarResult.getOpcode() != ISD::ConstantFP)
3354       return SDValue();
3355     ScalarResults.push_back(ScalarResult);
3356   }
3357
3358   assert(ScalarResults.size() == NumElts &&
3359          "Unexpected number of scalar results for BUILD_VECTOR");
3360   return getNode(ISD::BUILD_VECTOR, DL, VT, ScalarResults);
3361 }
3362
3363 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT, SDValue N1,
3364                               SDValue N2, const SDNodeFlags *Flags) {
3365   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
3366   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2);
3367
3368   // Canonicalize constant to RHS if commutative.
3369   if (N1C && !N2C && isCommutativeBinOp(Opcode)) {
3370     std::swap(N1C, N2C);
3371     std::swap(N1, N2);
3372   }
3373
3374   switch (Opcode) {
3375   default: break;
3376   case ISD::TokenFactor:
3377     assert(VT == MVT::Other && N1.getValueType() == MVT::Other &&
3378            N2.getValueType() == MVT::Other && "Invalid token factor!");
3379     // Fold trivial token factors.
3380     if (N1.getOpcode() == ISD::EntryToken) return N2;
3381     if (N2.getOpcode() == ISD::EntryToken) return N1;
3382     if (N1 == N2) return N1;
3383     break;
3384   case ISD::CONCAT_VECTORS:
3385     // Concat of UNDEFs is UNDEF.
3386     if (N1.getOpcode() == ISD::UNDEF &&
3387         N2.getOpcode() == ISD::UNDEF)
3388       return getUNDEF(VT);
3389
3390     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
3391     // one big BUILD_VECTOR.
3392     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
3393         N2.getOpcode() == ISD::BUILD_VECTOR) {
3394       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(),
3395                                     N1.getNode()->op_end());
3396       Elts.append(N2.getNode()->op_begin(), N2.getNode()->op_end());
3397
3398       // BUILD_VECTOR requires all inputs to be of the same type, find the
3399       // maximum type and extend them all.
3400       EVT SVT = VT.getScalarType();
3401       for (SDValue Op : Elts)
3402         SVT = (SVT.bitsLT(Op.getValueType()) ? Op.getValueType() : SVT);
3403       if (SVT.bitsGT(VT.getScalarType()))
3404         for (SDValue &Op : Elts)
3405           Op = TLI->isZExtFree(Op.getValueType(), SVT)
3406              ? getZExtOrTrunc(Op, DL, SVT)
3407              : getSExtOrTrunc(Op, DL, SVT);
3408
3409       return getNode(ISD::BUILD_VECTOR, DL, VT, Elts);
3410     }
3411     break;
3412   case ISD::AND:
3413     assert(VT.isInteger() && "This operator does not apply to FP types!");
3414     assert(N1.getValueType() == N2.getValueType() &&
3415            N1.getValueType() == VT && "Binary operator types must match!");
3416     // (X & 0) -> 0.  This commonly occurs when legalizing i64 values, so it's
3417     // worth handling here.
3418     if (N2C && N2C->isNullValue())
3419       return N2;
3420     if (N2C && N2C->isAllOnesValue())  // X & -1 -> X
3421       return N1;
3422     break;
3423   case ISD::OR:
3424   case ISD::XOR:
3425   case ISD::ADD:
3426   case ISD::SUB:
3427     assert(VT.isInteger() && "This operator does not apply to FP types!");
3428     assert(N1.getValueType() == N2.getValueType() &&
3429            N1.getValueType() == VT && "Binary operator types must match!");
3430     // (X ^|+- 0) -> X.  This commonly occurs when legalizing i64 values, so
3431     // it's worth handling here.
3432     if (N2C && N2C->isNullValue())
3433       return N1;
3434     break;
3435   case ISD::UDIV:
3436   case ISD::UREM:
3437   case ISD::MULHU:
3438   case ISD::MULHS:
3439   case ISD::MUL:
3440   case ISD::SDIV:
3441   case ISD::SREM:
3442   case ISD::SMIN:
3443   case ISD::SMAX:
3444   case ISD::UMIN:
3445   case ISD::UMAX:
3446     assert(VT.isInteger() && "This operator does not apply to FP types!");
3447     assert(N1.getValueType() == N2.getValueType() &&
3448            N1.getValueType() == VT && "Binary operator types must match!");
3449     break;
3450   case ISD::FADD:
3451   case ISD::FSUB:
3452   case ISD::FMUL:
3453   case ISD::FDIV:
3454   case ISD::FREM:
3455     if (getTarget().Options.UnsafeFPMath) {
3456       if (Opcode == ISD::FADD) {
3457         // 0+x --> x
3458         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1))
3459           if (CFP->getValueAPF().isZero())
3460             return N2;
3461         // x+0 --> x
3462         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
3463           if (CFP->getValueAPF().isZero())
3464             return N1;
3465       } else if (Opcode == ISD::FSUB) {
3466         // x-0 --> x
3467         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
3468           if (CFP->getValueAPF().isZero())
3469             return N1;
3470       } else if (Opcode == ISD::FMUL) {
3471         ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1);
3472         SDValue V = N2;
3473
3474         // If the first operand isn't the constant, try the second
3475         if (!CFP) {
3476           CFP = dyn_cast<ConstantFPSDNode>(N2);
3477           V = N1;
3478         }
3479
3480         if (CFP) {
3481           // 0*x --> 0
3482           if (CFP->isZero())
3483             return SDValue(CFP,0);
3484           // 1*x --> x
3485           if (CFP->isExactlyValue(1.0))
3486             return V;
3487         }
3488       }
3489     }
3490     assert(VT.isFloatingPoint() && "This operator only applies to FP types!");
3491     assert(N1.getValueType() == N2.getValueType() &&
3492            N1.getValueType() == VT && "Binary operator types must match!");
3493     break;
3494   case ISD::FCOPYSIGN:   // N1 and result must match.  N1/N2 need not match.
3495     assert(N1.getValueType() == VT &&
3496            N1.getValueType().isFloatingPoint() &&
3497            N2.getValueType().isFloatingPoint() &&
3498            "Invalid FCOPYSIGN!");
3499     break;
3500   case ISD::SHL:
3501   case ISD::SRA:
3502   case ISD::SRL:
3503   case ISD::ROTL:
3504   case ISD::ROTR:
3505     assert(VT == N1.getValueType() &&
3506            "Shift operators return type must be the same as their first arg");
3507     assert(VT.isInteger() && N2.getValueType().isInteger() &&
3508            "Shifts only work on integers");
3509     assert((!VT.isVector() || VT == N2.getValueType()) &&
3510            "Vector shift amounts must be in the same as their first arg");
3511     // Verify that the shift amount VT is bit enough to hold valid shift
3512     // amounts.  This catches things like trying to shift an i1024 value by an
3513     // i8, which is easy to fall into in generic code that uses
3514     // TLI.getShiftAmount().
3515     assert(N2.getValueType().getSizeInBits() >=
3516                    Log2_32_Ceil(N1.getValueType().getSizeInBits()) &&
3517            "Invalid use of small shift amount with oversized value!");
3518
3519     // Always fold shifts of i1 values so the code generator doesn't need to
3520     // handle them.  Since we know the size of the shift has to be less than the
3521     // size of the value, the shift/rotate count is guaranteed to be zero.
3522     if (VT == MVT::i1)
3523       return N1;
3524     if (N2C && N2C->isNullValue())
3525       return N1;
3526     break;
3527   case ISD::FP_ROUND_INREG: {
3528     EVT EVT = cast<VTSDNode>(N2)->getVT();
3529     assert(VT == N1.getValueType() && "Not an inreg round!");
3530     assert(VT.isFloatingPoint() && EVT.isFloatingPoint() &&
3531            "Cannot FP_ROUND_INREG integer types");
3532     assert(EVT.isVector() == VT.isVector() &&
3533            "FP_ROUND_INREG type should be vector iff the operand "
3534            "type is vector!");
3535     assert((!EVT.isVector() ||
3536             EVT.getVectorNumElements() == VT.getVectorNumElements()) &&
3537            "Vector element counts must match in FP_ROUND_INREG");
3538     assert(EVT.bitsLE(VT) && "Not rounding down!");
3539     (void)EVT;
3540     if (cast<VTSDNode>(N2)->getVT() == VT) return N1;  // Not actually rounding.
3541     break;
3542   }
3543   case ISD::FP_ROUND:
3544     assert(VT.isFloatingPoint() &&
3545            N1.getValueType().isFloatingPoint() &&
3546            VT.bitsLE(N1.getValueType()) &&
3547            isa<ConstantSDNode>(N2) && "Invalid FP_ROUND!");
3548     if (N1.getValueType() == VT) return N1;  // noop conversion.
3549     break;
3550   case ISD::AssertSext:
3551   case ISD::AssertZext: {
3552     EVT EVT = cast<VTSDNode>(N2)->getVT();
3553     assert(VT == N1.getValueType() && "Not an inreg extend!");
3554     assert(VT.isInteger() && EVT.isInteger() &&
3555            "Cannot *_EXTEND_INREG FP types");
3556     assert(!EVT.isVector() &&
3557            "AssertSExt/AssertZExt type should be the vector element type "
3558            "rather than the vector type!");
3559     assert(EVT.bitsLE(VT) && "Not extending!");
3560     if (VT == EVT) return N1; // noop assertion.
3561     break;
3562   }
3563   case ISD::SIGN_EXTEND_INREG: {
3564     EVT EVT = cast<VTSDNode>(N2)->getVT();
3565     assert(VT == N1.getValueType() && "Not an inreg extend!");
3566     assert(VT.isInteger() && EVT.isInteger() &&
3567            "Cannot *_EXTEND_INREG FP types");
3568     assert(EVT.isVector() == VT.isVector() &&
3569            "SIGN_EXTEND_INREG type should be vector iff the operand "
3570            "type is vector!");
3571     assert((!EVT.isVector() ||
3572             EVT.getVectorNumElements() == VT.getVectorNumElements()) &&
3573            "Vector element counts must match in SIGN_EXTEND_INREG");
3574     assert(EVT.bitsLE(VT) && "Not extending!");
3575     if (EVT == VT) return N1;  // Not actually extending
3576
3577     auto SignExtendInReg = [&](APInt Val) {
3578       unsigned FromBits = EVT.getScalarType().getSizeInBits();
3579       Val <<= Val.getBitWidth() - FromBits;
3580       Val = Val.ashr(Val.getBitWidth() - FromBits);
3581       return getConstant(Val, DL, VT.getScalarType());
3582     };
3583
3584     if (N1C) {
3585       APInt Val = N1C->getAPIntValue();
3586       return SignExtendInReg(Val);
3587     }
3588     if (ISD::isBuildVectorOfConstantSDNodes(N1.getNode())) {
3589       SmallVector<SDValue, 8> Ops;
3590       for (int i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
3591         SDValue Op = N1.getOperand(i);
3592         if (Op.getOpcode() == ISD::UNDEF) {
3593           Ops.push_back(getUNDEF(VT.getScalarType()));
3594           continue;
3595         }
3596         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
3597           APInt Val = C->getAPIntValue();
3598           Val = Val.zextOrTrunc(VT.getScalarSizeInBits());
3599           Ops.push_back(SignExtendInReg(Val));
3600           continue;
3601         }
3602         break;
3603       }
3604       if (Ops.size() == VT.getVectorNumElements())
3605         return getNode(ISD::BUILD_VECTOR, DL, VT, Ops);
3606     }
3607     break;
3608   }
3609   case ISD::EXTRACT_VECTOR_ELT:
3610     // EXTRACT_VECTOR_ELT of an UNDEF is an UNDEF.
3611     if (N1.getOpcode() == ISD::UNDEF)
3612       return getUNDEF(VT);
3613
3614     // EXTRACT_VECTOR_ELT of out-of-bounds element is an UNDEF
3615     if (N2C && N2C->getZExtValue() >= N1.getValueType().getVectorNumElements())
3616       return getUNDEF(VT);
3617
3618     // EXTRACT_VECTOR_ELT of CONCAT_VECTORS is often formed while lowering is
3619     // expanding copies of large vectors from registers.
3620     if (N2C &&
3621         N1.getOpcode() == ISD::CONCAT_VECTORS &&
3622         N1.getNumOperands() > 0) {
3623       unsigned Factor =
3624         N1.getOperand(0).getValueType().getVectorNumElements();
3625       return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT,
3626                      N1.getOperand(N2C->getZExtValue() / Factor),
3627                      getConstant(N2C->getZExtValue() % Factor, DL,
3628                                  N2.getValueType()));
3629     }
3630
3631     // EXTRACT_VECTOR_ELT of BUILD_VECTOR is often formed while lowering is
3632     // expanding large vector constants.
3633     if (N2C && N1.getOpcode() == ISD::BUILD_VECTOR) {
3634       SDValue Elt = N1.getOperand(N2C->getZExtValue());
3635
3636       if (VT != Elt.getValueType())
3637         // If the vector element type is not legal, the BUILD_VECTOR operands
3638         // are promoted and implicitly truncated, and the result implicitly
3639         // extended. Make that explicit here.
3640         Elt = getAnyExtOrTrunc(Elt, DL, VT);
3641
3642       return Elt;
3643     }
3644
3645     // EXTRACT_VECTOR_ELT of INSERT_VECTOR_ELT is often formed when vector
3646     // operations are lowered to scalars.
3647     if (N1.getOpcode() == ISD::INSERT_VECTOR_ELT) {
3648       // If the indices are the same, return the inserted element else
3649       // if the indices are known different, extract the element from
3650       // the original vector.
3651       SDValue N1Op2 = N1.getOperand(2);
3652       ConstantSDNode *N1Op2C = dyn_cast<ConstantSDNode>(N1Op2);
3653
3654       if (N1Op2C && N2C) {
3655         if (N1Op2C->getZExtValue() == N2C->getZExtValue()) {
3656           if (VT == N1.getOperand(1).getValueType())
3657             return N1.getOperand(1);
3658           else
3659             return getSExtOrTrunc(N1.getOperand(1), DL, VT);
3660         }
3661
3662         return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT, N1.getOperand(0), N2);
3663       }
3664     }
3665     break;
3666   case ISD::EXTRACT_ELEMENT:
3667     assert(N2C && (unsigned)N2C->getZExtValue() < 2 && "Bad EXTRACT_ELEMENT!");
3668     assert(!N1.getValueType().isVector() && !VT.isVector() &&
3669            (N1.getValueType().isInteger() == VT.isInteger()) &&
3670            N1.getValueType() != VT &&
3671            "Wrong types for EXTRACT_ELEMENT!");
3672
3673     // EXTRACT_ELEMENT of BUILD_PAIR is often formed while legalize is expanding
3674     // 64-bit integers into 32-bit parts.  Instead of building the extract of
3675     // the BUILD_PAIR, only to have legalize rip it apart, just do it now.
3676     if (N1.getOpcode() == ISD::BUILD_PAIR)
3677       return N1.getOperand(N2C->getZExtValue());
3678
3679     // EXTRACT_ELEMENT of a constant int is also very common.
3680     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N1)) {
3681       unsigned ElementSize = VT.getSizeInBits();
3682       unsigned Shift = ElementSize * N2C->getZExtValue();
3683       APInt ShiftedVal = C->getAPIntValue().lshr(Shift);
3684       return getConstant(ShiftedVal.trunc(ElementSize), DL, VT);
3685     }
3686     break;
3687   case ISD::EXTRACT_SUBVECTOR: {
3688     SDValue Index = N2;
3689     if (VT.isSimple() && N1.getValueType().isSimple()) {
3690       assert(VT.isVector() && N1.getValueType().isVector() &&
3691              "Extract subvector VTs must be a vectors!");
3692       assert(VT.getVectorElementType() ==
3693              N1.getValueType().getVectorElementType() &&
3694              "Extract subvector VTs must have the same element type!");
3695       assert(VT.getSimpleVT() <= N1.getSimpleValueType() &&
3696              "Extract subvector must be from larger vector to smaller vector!");
3697
3698       if (isa<ConstantSDNode>(Index)) {
3699         assert((VT.getVectorNumElements() +
3700                 cast<ConstantSDNode>(Index)->getZExtValue()
3701                 <= N1.getValueType().getVectorNumElements())
3702                && "Extract subvector overflow!");
3703       }
3704
3705       // Trivial extraction.
3706       if (VT.getSimpleVT() == N1.getSimpleValueType())
3707         return N1;
3708     }
3709     break;
3710   }
3711   }
3712
3713   // Perform trivial constant folding.
3714   if (SDValue SV =
3715           FoldConstantArithmetic(Opcode, DL, VT, N1.getNode(), N2.getNode()))
3716     return SV;
3717
3718   // Constant fold FP operations.
3719   bool HasFPExceptions = TLI->hasFloatingPointExceptions();
3720   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
3721   ConstantFPSDNode *N2CFP = dyn_cast<ConstantFPSDNode>(N2);
3722   if (N1CFP) {
3723     if (!N2CFP && isCommutativeBinOp(Opcode)) {
3724       // Canonicalize constant to RHS if commutative.
3725       std::swap(N1CFP, N2CFP);
3726       std::swap(N1, N2);
3727     } else if (N2CFP) {
3728       APFloat V1 = N1CFP->getValueAPF(), V2 = N2CFP->getValueAPF();
3729       APFloat::opStatus s;
3730       switch (Opcode) {
3731       case ISD::FADD:
3732         s = V1.add(V2, APFloat::rmNearestTiesToEven);
3733         if (!HasFPExceptions || s != APFloat::opInvalidOp)
3734           return getConstantFP(V1, DL, VT);
3735         break;
3736       case ISD::FSUB:
3737         s = V1.subtract(V2, APFloat::rmNearestTiesToEven);
3738         if (!HasFPExceptions || s!=APFloat::opInvalidOp)
3739           return getConstantFP(V1, DL, VT);
3740         break;
3741       case ISD::FMUL:
3742         s = V1.multiply(V2, APFloat::rmNearestTiesToEven);
3743         if (!HasFPExceptions || s!=APFloat::opInvalidOp)
3744           return getConstantFP(V1, DL, VT);
3745         break;
3746       case ISD::FDIV:
3747         s = V1.divide(V2, APFloat::rmNearestTiesToEven);
3748         if (!HasFPExceptions || (s!=APFloat::opInvalidOp &&
3749                                  s!=APFloat::opDivByZero)) {
3750           return getConstantFP(V1, DL, VT);
3751         }
3752         break;
3753       case ISD::FREM :
3754         s = V1.mod(V2);
3755         if (!HasFPExceptions || (s!=APFloat::opInvalidOp &&
3756                                  s!=APFloat::opDivByZero)) {
3757           return getConstantFP(V1, DL, VT);
3758         }
3759         break;
3760       case ISD::FCOPYSIGN:
3761         V1.copySign(V2);
3762         return getConstantFP(V1, DL, VT);
3763       default: break;
3764       }
3765     }
3766
3767     if (Opcode == ISD::FP_ROUND) {
3768       APFloat V = N1CFP->getValueAPF();    // make copy
3769       bool ignored;
3770       // This can return overflow, underflow, or inexact; we don't care.
3771       // FIXME need to be more flexible about rounding mode.
3772       (void)V.convert(EVTToAPFloatSemantics(VT),
3773                       APFloat::rmNearestTiesToEven, &ignored);
3774       return getConstantFP(V, DL, VT);
3775     }
3776   }
3777
3778   // Canonicalize an UNDEF to the RHS, even over a constant.
3779   if (N1.getOpcode() == ISD::UNDEF) {
3780     if (isCommutativeBinOp(Opcode)) {
3781       std::swap(N1, N2);
3782     } else {
3783       switch (Opcode) {
3784       case ISD::FP_ROUND_INREG:
3785       case ISD::SIGN_EXTEND_INREG:
3786       case ISD::SUB:
3787       case ISD::FSUB:
3788       case ISD::FDIV:
3789       case ISD::FREM:
3790       case ISD::SRA:
3791         return N1;     // fold op(undef, arg2) -> undef
3792       case ISD::UDIV:
3793       case ISD::SDIV:
3794       case ISD::UREM:
3795       case ISD::SREM:
3796       case ISD::SRL:
3797       case ISD::SHL:
3798         if (!VT.isVector())
3799           return getConstant(0, DL, VT);    // fold op(undef, arg2) -> 0
3800         // For vectors, we can't easily build an all zero vector, just return
3801         // the LHS.
3802         return N2;
3803       }
3804     }
3805   }
3806
3807   // Fold a bunch of operators when the RHS is undef.
3808   if (N2.getOpcode() == ISD::UNDEF) {
3809     switch (Opcode) {
3810     case ISD::XOR:
3811       if (N1.getOpcode() == ISD::UNDEF)
3812         // Handle undef ^ undef -> 0 special case. This is a common
3813         // idiom (misuse).
3814         return getConstant(0, DL, VT);
3815       // fallthrough
3816     case ISD::ADD:
3817     case ISD::ADDC:
3818     case ISD::ADDE:
3819     case ISD::SUB:
3820     case ISD::UDIV:
3821     case ISD::SDIV:
3822     case ISD::UREM:
3823     case ISD::SREM:
3824       return N2;       // fold op(arg1, undef) -> undef
3825     case ISD::FADD:
3826     case ISD::FSUB:
3827     case ISD::FMUL:
3828     case ISD::FDIV:
3829     case ISD::FREM:
3830       if (getTarget().Options.UnsafeFPMath)
3831         return N2;
3832       break;
3833     case ISD::MUL:
3834     case ISD::AND:
3835     case ISD::SRL:
3836     case ISD::SHL:
3837       if (!VT.isVector())
3838         return getConstant(0, DL, VT);  // fold op(arg1, undef) -> 0
3839       // For vectors, we can't easily build an all zero vector, just return
3840       // the LHS.
3841       return N1;
3842     case ISD::OR:
3843       if (!VT.isVector())
3844         return getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), DL, VT);
3845       // For vectors, we can't easily build an all one vector, just return
3846       // the LHS.
3847       return N1;
3848     case ISD::SRA:
3849       return N1;
3850     }
3851   }
3852
3853   // Memoize this node if possible.
3854   BinarySDNode *N;
3855   SDVTList VTs = getVTList(VT);
3856   if (VT != MVT::Glue) {
3857     SDValue Ops[] = {N1, N2};
3858     FoldingSetNodeID ID;
3859     AddNodeIDNode(ID, Opcode, VTs, Ops);
3860     AddNodeIDFlags(ID, Opcode, Flags);
3861     void *IP = nullptr;
3862     if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
3863       return SDValue(E, 0);
3864
3865     N = GetBinarySDNode(Opcode, DL, VTs, N1, N2, Flags);
3866
3867     CSEMap.InsertNode(N, IP);
3868   } else {
3869     N = GetBinarySDNode(Opcode, DL, VTs, N1, N2, Flags);
3870   }
3871
3872   InsertNode(N);
3873   return SDValue(N, 0);
3874 }
3875
3876 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT,
3877                               SDValue N1, SDValue N2, SDValue N3) {
3878   // Perform various simplifications.
3879   switch (Opcode) {
3880   case ISD::FMA: {
3881     ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
3882     ConstantFPSDNode *N2CFP = dyn_cast<ConstantFPSDNode>(N2);
3883     ConstantFPSDNode *N3CFP = dyn_cast<ConstantFPSDNode>(N3);
3884     if (N1CFP && N2CFP && N3CFP) {
3885       APFloat  V1 = N1CFP->getValueAPF();
3886       const APFloat &V2 = N2CFP->getValueAPF();
3887       const APFloat &V3 = N3CFP->getValueAPF();
3888       APFloat::opStatus s =
3889         V1.fusedMultiplyAdd(V2, V3, APFloat::rmNearestTiesToEven);
3890       if (!TLI->hasFloatingPointExceptions() || s != APFloat::opInvalidOp)
3891         return getConstantFP(V1, DL, VT);
3892     }
3893     break;
3894   }
3895   case ISD::CONCAT_VECTORS:
3896     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
3897     // one big BUILD_VECTOR.
3898     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
3899         N2.getOpcode() == ISD::BUILD_VECTOR &&
3900         N3.getOpcode() == ISD::BUILD_VECTOR) {
3901       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(),
3902                                     N1.getNode()->op_end());
3903       Elts.append(N2.getNode()->op_begin(), N2.getNode()->op_end());
3904       Elts.append(N3.getNode()->op_begin(), N3.getNode()->op_end());
3905       return getNode(ISD::BUILD_VECTOR, DL, VT, Elts);
3906     }
3907     break;
3908   case ISD::SETCC: {
3909     // Use FoldSetCC to simplify SETCC's.
3910     if (SDValue V = FoldSetCC(VT, N1, N2, cast<CondCodeSDNode>(N3)->get(), DL))
3911       return V;
3912     break;
3913   }
3914   case ISD::SELECT:
3915     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1)) {
3916      if (N1C->getZExtValue())
3917        return N2;             // select true, X, Y -> X
3918      return N3;             // select false, X, Y -> Y
3919     }
3920
3921     if (N2 == N3) return N2;   // select C, X, X -> X
3922     break;
3923   case ISD::VECTOR_SHUFFLE:
3924     llvm_unreachable("should use getVectorShuffle constructor!");
3925   case ISD::INSERT_SUBVECTOR: {
3926     SDValue Index = N3;
3927     if (VT.isSimple() && N1.getValueType().isSimple()
3928         && N2.getValueType().isSimple()) {
3929       assert(VT.isVector() && N1.getValueType().isVector() &&
3930              N2.getValueType().isVector() &&
3931              "Insert subvector VTs must be a vectors");
3932       assert(VT == N1.getValueType() &&
3933              "Dest and insert subvector source types must match!");
3934       assert(N2.getSimpleValueType() <= N1.getSimpleValueType() &&
3935              "Insert subvector must be from smaller vector to larger vector!");
3936       if (isa<ConstantSDNode>(Index)) {
3937         assert((N2.getValueType().getVectorNumElements() +
3938                 cast<ConstantSDNode>(Index)->getZExtValue()
3939                 <= VT.getVectorNumElements())
3940                && "Insert subvector overflow!");
3941       }
3942
3943       // Trivial insertion.
3944       if (VT.getSimpleVT() == N2.getSimpleValueType())
3945         return N2;
3946     }
3947     break;
3948   }
3949   case ISD::BITCAST:
3950     // Fold bit_convert nodes from a type to themselves.
3951     if (N1.getValueType() == VT)
3952       return N1;
3953     break;
3954   }
3955
3956   // Memoize node if it doesn't produce a flag.
3957   SDNode *N;
3958   SDVTList VTs = getVTList(VT);
3959   if (VT != MVT::Glue) {
3960     SDValue Ops[] = { N1, N2, N3 };
3961     FoldingSetNodeID ID;
3962     AddNodeIDNode(ID, Opcode, VTs, Ops);
3963     void *IP = nullptr;
3964     if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
3965       return SDValue(E, 0);
3966
3967     N = new (NodeAllocator) TernarySDNode(Opcode, DL.getIROrder(),
3968                                           DL.getDebugLoc(), VTs, N1, N2, N3);
3969     CSEMap.InsertNode(N, IP);
3970   } else {
3971     N = new (NodeAllocator) TernarySDNode(Opcode, DL.getIROrder(),
3972                                           DL.getDebugLoc(), VTs, N1, N2, N3);
3973   }
3974
3975   InsertNode(N);
3976   return SDValue(N, 0);
3977 }
3978
3979 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT,
3980                               SDValue N1, SDValue N2, SDValue N3,
3981                               SDValue N4) {
3982   SDValue Ops[] = { N1, N2, N3, N4 };
3983   return getNode(Opcode, DL, VT, Ops);
3984 }
3985
3986 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT,
3987                               SDValue N1, SDValue N2, SDValue N3,
3988                               SDValue N4, SDValue N5) {
3989   SDValue Ops[] = { N1, N2, N3, N4, N5 };
3990   return getNode(Opcode, DL, VT, Ops);
3991 }
3992
3993 /// getStackArgumentTokenFactor - Compute a TokenFactor to force all
3994 /// the incoming stack arguments to be loaded from the stack.
3995 SDValue SelectionDAG::getStackArgumentTokenFactor(SDValue Chain) {
3996   SmallVector<SDValue, 8> ArgChains;
3997
3998   // Include the original chain at the beginning of the list. When this is
3999   // used by target LowerCall hooks, this helps legalize find the
4000   // CALLSEQ_BEGIN node.
4001   ArgChains.push_back(Chain);
4002
4003   // Add a chain value for each stack argument.
4004   for (SDNode::use_iterator U = getEntryNode().getNode()->use_begin(),
4005        UE = getEntryNode().getNode()->use_end(); U != UE; ++U)
4006     if (LoadSDNode *L = dyn_cast<LoadSDNode>(*U))
4007       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(L->getBasePtr()))
4008         if (FI->getIndex() < 0)
4009           ArgChains.push_back(SDValue(L, 1));
4010
4011   // Build a tokenfactor for all the chains.
4012   return getNode(ISD::TokenFactor, SDLoc(Chain), MVT::Other, ArgChains);
4013 }
4014
4015 /// getMemsetValue - Vectorized representation of the memset value
4016 /// operand.
4017 static SDValue getMemsetValue(SDValue Value, EVT VT, SelectionDAG &DAG,
4018                               SDLoc dl) {
4019   assert(Value.getOpcode() != ISD::UNDEF);
4020
4021   unsigned NumBits = VT.getScalarType().getSizeInBits();
4022   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
4023     assert(C->getAPIntValue().getBitWidth() == 8);
4024     APInt Val = APInt::getSplat(NumBits, C->getAPIntValue());
4025     if (VT.isInteger())
4026       return DAG.getConstant(Val, dl, VT);
4027     return DAG.getConstantFP(APFloat(DAG.EVTToAPFloatSemantics(VT), Val), dl,
4028                              VT);
4029   }
4030
4031   assert(Value.getValueType() == MVT::i8 && "memset with non-byte fill value?");
4032   EVT IntVT = VT.getScalarType();
4033   if (!IntVT.isInteger())
4034     IntVT = EVT::getIntegerVT(*DAG.getContext(), IntVT.getSizeInBits());
4035
4036   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, IntVT, Value);
4037   if (NumBits > 8) {
4038     // Use a multiplication with 0x010101... to extend the input to the
4039     // required length.
4040     APInt Magic = APInt::getSplat(NumBits, APInt(8, 0x01));
4041     Value = DAG.getNode(ISD::MUL, dl, IntVT, Value,
4042                         DAG.getConstant(Magic, dl, IntVT));
4043   }
4044
4045   if (VT != Value.getValueType() && !VT.isInteger())
4046     Value = DAG.getNode(ISD::BITCAST, dl, VT.getScalarType(), Value);
4047   if (VT != Value.getValueType()) {
4048     assert(VT.getVectorElementType() == Value.getValueType() &&
4049            "value type should be one vector element here");
4050     SmallVector<SDValue, 8> BVOps(VT.getVectorNumElements(), Value);
4051     Value = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, BVOps);
4052   }
4053
4054   return Value;
4055 }
4056
4057 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
4058 /// used when a memcpy is turned into a memset when the source is a constant
4059 /// string ptr.
4060 static SDValue getMemsetStringVal(EVT VT, SDLoc dl, SelectionDAG &DAG,
4061                                   const TargetLowering &TLI, StringRef Str) {
4062   // Handle vector with all elements zero.
4063   if (Str.empty()) {
4064     if (VT.isInteger())
4065       return DAG.getConstant(0, dl, VT);
4066     else if (VT == MVT::f32 || VT == MVT::f64 || VT == MVT::f128)
4067       return DAG.getConstantFP(0.0, dl, VT);
4068     else if (VT.isVector()) {
4069       unsigned NumElts = VT.getVectorNumElements();
4070       MVT EltVT = (VT.getVectorElementType() == MVT::f32) ? MVT::i32 : MVT::i64;
4071       return DAG.getNode(ISD::BITCAST, dl, VT,
4072                          DAG.getConstant(0, dl,
4073                                          EVT::getVectorVT(*DAG.getContext(),
4074                                                           EltVT, NumElts)));
4075     } else
4076       llvm_unreachable("Expected type!");
4077   }
4078
4079   assert(!VT.isVector() && "Can't handle vector type here!");
4080   unsigned NumVTBits = VT.getSizeInBits();
4081   unsigned NumVTBytes = NumVTBits / 8;
4082   unsigned NumBytes = std::min(NumVTBytes, unsigned(Str.size()));
4083
4084   APInt Val(NumVTBits, 0);
4085   if (DAG.getDataLayout().isLittleEndian()) {
4086     for (unsigned i = 0; i != NumBytes; ++i)
4087       Val |= (uint64_t)(unsigned char)Str[i] << i*8;
4088   } else {
4089     for (unsigned i = 0; i != NumBytes; ++i)
4090       Val |= (uint64_t)(unsigned char)Str[i] << (NumVTBytes-i-1)*8;
4091   }
4092
4093   // If the "cost" of materializing the integer immediate is less than the cost
4094   // of a load, then it is cost effective to turn the load into the immediate.
4095   Type *Ty = VT.getTypeForEVT(*DAG.getContext());
4096   if (TLI.shouldConvertConstantLoadToIntImm(Val, Ty))
4097     return DAG.getConstant(Val, dl, VT);
4098   return SDValue(nullptr, 0);
4099 }
4100
4101 /// getMemBasePlusOffset - Returns base and offset node for the
4102 ///
4103 static SDValue getMemBasePlusOffset(SDValue Base, unsigned Offset, SDLoc dl,
4104                                       SelectionDAG &DAG) {
4105   EVT VT = Base.getValueType();
4106   return DAG.getNode(ISD::ADD, dl,
4107                      VT, Base, DAG.getConstant(Offset, dl, VT));
4108 }
4109
4110 /// isMemSrcFromString - Returns true if memcpy source is a string constant.
4111 ///
4112 static bool isMemSrcFromString(SDValue Src, StringRef &Str) {
4113   unsigned SrcDelta = 0;
4114   GlobalAddressSDNode *G = nullptr;
4115   if (Src.getOpcode() == ISD::GlobalAddress)
4116     G = cast<GlobalAddressSDNode>(Src);
4117   else if (Src.getOpcode() == ISD::ADD &&
4118            Src.getOperand(0).getOpcode() == ISD::GlobalAddress &&
4119            Src.getOperand(1).getOpcode() == ISD::Constant) {
4120     G = cast<GlobalAddressSDNode>(Src.getOperand(0));
4121     SrcDelta = cast<ConstantSDNode>(Src.getOperand(1))->getZExtValue();
4122   }
4123   if (!G)
4124     return false;
4125
4126   return getConstantStringInfo(G->getGlobal(), Str, SrcDelta, false);
4127 }
4128
4129 /// Determines the optimal series of memory ops to replace the memset / memcpy.
4130 /// Return true if the number of memory ops is below the threshold (Limit).
4131 /// It returns the types of the sequence of memory ops to perform
4132 /// memset / memcpy by reference.
4133 static bool FindOptimalMemOpLowering(std::vector<EVT> &MemOps,
4134                                      unsigned Limit, uint64_t Size,
4135                                      unsigned DstAlign, unsigned SrcAlign,
4136                                      bool IsMemset,
4137                                      bool ZeroMemset,
4138                                      bool MemcpyStrSrc,
4139                                      bool AllowOverlap,
4140                                      SelectionDAG &DAG,
4141                                      const TargetLowering &TLI) {
4142   assert((SrcAlign == 0 || SrcAlign >= DstAlign) &&
4143          "Expecting memcpy / memset source to meet alignment requirement!");
4144   // If 'SrcAlign' is zero, that means the memory operation does not need to
4145   // load the value, i.e. memset or memcpy from constant string. Otherwise,
4146   // it's the inferred alignment of the source. 'DstAlign', on the other hand,
4147   // is the specified alignment of the memory operation. If it is zero, that
4148   // means it's possible to change the alignment of the destination.
4149   // 'MemcpyStrSrc' indicates whether the memcpy source is constant so it does
4150   // not need to be loaded.
4151   EVT VT = TLI.getOptimalMemOpType(Size, DstAlign, SrcAlign,
4152                                    IsMemset, ZeroMemset, MemcpyStrSrc,
4153                                    DAG.getMachineFunction());
4154
4155   if (VT == MVT::Other) {
4156     unsigned AS = 0;
4157     if (DstAlign >= DAG.getDataLayout().getPointerPrefAlignment(AS) ||
4158         TLI.allowsMisalignedMemoryAccesses(VT, AS, DstAlign)) {
4159       VT = TLI.getPointerTy(DAG.getDataLayout());
4160     } else {
4161       switch (DstAlign & 7) {
4162       case 0:  VT = MVT::i64; break;
4163       case 4:  VT = MVT::i32; break;
4164       case 2:  VT = MVT::i16; break;
4165       default: VT = MVT::i8;  break;
4166       }
4167     }
4168
4169     MVT LVT = MVT::i64;
4170     while (!TLI.isTypeLegal(LVT))
4171       LVT = (MVT::SimpleValueType)(LVT.SimpleTy - 1);
4172     assert(LVT.isInteger());
4173
4174     if (VT.bitsGT(LVT))
4175       VT = LVT;
4176   }
4177
4178   unsigned NumMemOps = 0;
4179   while (Size != 0) {
4180     unsigned VTSize = VT.getSizeInBits() / 8;
4181     while (VTSize > Size) {
4182       // For now, only use non-vector load / store's for the left-over pieces.
4183       EVT NewVT = VT;
4184       unsigned NewVTSize;
4185
4186       bool Found = false;
4187       if (VT.isVector() || VT.isFloatingPoint()) {
4188         NewVT = (VT.getSizeInBits() > 64) ? MVT::i64 : MVT::i32;
4189         if (TLI.isOperationLegalOrCustom(ISD::STORE, NewVT) &&
4190             TLI.isSafeMemOpType(NewVT.getSimpleVT()))
4191           Found = true;
4192         else if (NewVT == MVT::i64 &&
4193                  TLI.isOperationLegalOrCustom(ISD::STORE, MVT::f64) &&
4194                  TLI.isSafeMemOpType(MVT::f64)) {
4195           // i64 is usually not legal on 32-bit targets, but f64 may be.
4196           NewVT = MVT::f64;
4197           Found = true;
4198         }
4199       }
4200
4201       if (!Found) {
4202         do {
4203           NewVT = (MVT::SimpleValueType)(NewVT.getSimpleVT().SimpleTy - 1);
4204           if (NewVT == MVT::i8)
4205             break;
4206         } while (!TLI.isSafeMemOpType(NewVT.getSimpleVT()));
4207       }
4208       NewVTSize = NewVT.getSizeInBits() / 8;
4209
4210       // If the new VT cannot cover all of the remaining bits, then consider
4211       // issuing a (or a pair of) unaligned and overlapping load / store.
4212       // FIXME: Only does this for 64-bit or more since we don't have proper
4213       // cost model for unaligned load / store.
4214       bool Fast;
4215       unsigned AS = 0;
4216       if (NumMemOps && AllowOverlap &&
4217           VTSize >= 8 && NewVTSize < Size &&
4218           TLI.allowsMisalignedMemoryAccesses(VT, AS, DstAlign, &Fast) && Fast)
4219         VTSize = Size;
4220       else {
4221         VT = NewVT;
4222         VTSize = NewVTSize;
4223       }
4224     }
4225
4226     if (++NumMemOps > Limit)
4227       return false;
4228
4229     MemOps.push_back(VT);
4230     Size -= VTSize;
4231   }
4232
4233   return true;
4234 }
4235
4236 static bool shouldLowerMemFuncForSize(const MachineFunction &MF) {
4237   // On Darwin, -Os means optimize for size without hurting performance, so
4238   // only really optimize for size when -Oz (MinSize) is used.
4239   if (MF.getTarget().getTargetTriple().isOSDarwin())
4240     return MF.getFunction()->optForMinSize();
4241   return MF.getFunction()->optForSize();
4242 }
4243
4244 static SDValue getMemcpyLoadsAndStores(SelectionDAG &DAG, SDLoc dl,
4245                                        SDValue Chain, SDValue Dst,
4246                                        SDValue Src, uint64_t Size,
4247                                        unsigned Align, bool isVol,
4248                                        bool AlwaysInline,
4249                                        MachinePointerInfo DstPtrInfo,
4250                                        MachinePointerInfo SrcPtrInfo) {
4251   // Turn a memcpy of undef to nop.
4252   if (Src.getOpcode() == ISD::UNDEF)
4253     return Chain;
4254
4255   // Expand memcpy to a series of load and store ops if the size operand falls
4256   // below a certain threshold.
4257   // TODO: In the AlwaysInline case, if the size is big then generate a loop
4258   // rather than maybe a humongous number of loads and stores.
4259   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4260   std::vector<EVT> MemOps;
4261   bool DstAlignCanChange = false;
4262   MachineFunction &MF = DAG.getMachineFunction();
4263   MachineFrameInfo *MFI = MF.getFrameInfo();
4264   bool OptSize = shouldLowerMemFuncForSize(MF);
4265   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Dst);
4266   if (FI && !MFI->isFixedObjectIndex(FI->getIndex()))
4267     DstAlignCanChange = true;
4268   unsigned SrcAlign = DAG.InferPtrAlignment(Src);
4269   if (Align > SrcAlign)
4270     SrcAlign = Align;
4271   StringRef Str;
4272   bool CopyFromStr = isMemSrcFromString(Src, Str);
4273   bool isZeroStr = CopyFromStr && Str.empty();
4274   unsigned Limit = AlwaysInline ? ~0U : TLI.getMaxStoresPerMemcpy(OptSize);
4275
4276   if (!FindOptimalMemOpLowering(MemOps, Limit, Size,
4277                                 (DstAlignCanChange ? 0 : Align),
4278                                 (isZeroStr ? 0 : SrcAlign),
4279                                 false, false, CopyFromStr, true, DAG, TLI))
4280     return SDValue();
4281
4282   if (DstAlignCanChange) {
4283     Type *Ty = MemOps[0].getTypeForEVT(*DAG.getContext());
4284     unsigned NewAlign = (unsigned)DAG.getDataLayout().getABITypeAlignment(Ty);
4285
4286     // Don't promote to an alignment that would require dynamic stack
4287     // realignment.
4288     const TargetRegisterInfo *TRI = MF.getSubtarget().getRegisterInfo();
4289     if (!TRI->needsStackRealignment(MF))
4290       while (NewAlign > Align &&
4291              DAG.getDataLayout().exceedsNaturalStackAlignment(NewAlign))
4292           NewAlign /= 2;
4293
4294     if (NewAlign > Align) {
4295       // Give the stack frame object a larger alignment if needed.
4296       if (MFI->getObjectAlignment(FI->getIndex()) < NewAlign)
4297         MFI->setObjectAlignment(FI->getIndex(), NewAlign);
4298       Align = NewAlign;
4299     }
4300   }
4301
4302   SmallVector<SDValue, 8> OutChains;
4303   unsigned NumMemOps = MemOps.size();
4304   uint64_t SrcOff = 0, DstOff = 0;
4305   for (unsigned i = 0; i != NumMemOps; ++i) {
4306     EVT VT = MemOps[i];
4307     unsigned VTSize = VT.getSizeInBits() / 8;
4308     SDValue Value, Store;
4309
4310     if (VTSize > Size) {
4311       // Issuing an unaligned load / store pair  that overlaps with the previous
4312       // pair. Adjust the offset accordingly.
4313       assert(i == NumMemOps-1 && i != 0);
4314       SrcOff -= VTSize - Size;
4315       DstOff -= VTSize - Size;
4316     }
4317
4318     if (CopyFromStr &&
4319         (isZeroStr || (VT.isInteger() && !VT.isVector()))) {
4320       // It's unlikely a store of a vector immediate can be done in a single
4321       // instruction. It would require a load from a constantpool first.
4322       // We only handle zero vectors here.
4323       // FIXME: Handle other cases where store of vector immediate is done in
4324       // a single instruction.
4325       Value = getMemsetStringVal(VT, dl, DAG, TLI, Str.substr(SrcOff));
4326       if (Value.getNode())
4327         Store = DAG.getStore(Chain, dl, Value,
4328                              getMemBasePlusOffset(Dst, DstOff, dl, DAG),
4329                              DstPtrInfo.getWithOffset(DstOff), isVol,
4330                              false, Align);
4331     }
4332
4333     if (!Store.getNode()) {
4334       // The type might not be legal for the target.  This should only happen
4335       // if the type is smaller than a legal type, as on PPC, so the right
4336       // thing to do is generate a LoadExt/StoreTrunc pair.  These simplify
4337       // to Load/Store if NVT==VT.
4338       // FIXME does the case above also need this?
4339       EVT NVT = TLI.getTypeToTransformTo(*DAG.getContext(), VT);
4340       assert(NVT.bitsGE(VT));
4341       Value = DAG.getExtLoad(ISD::EXTLOAD, dl, NVT, Chain,
4342                              getMemBasePlusOffset(Src, SrcOff, dl, DAG),
4343                              SrcPtrInfo.getWithOffset(SrcOff), VT, isVol, false,
4344                              false, MinAlign(SrcAlign, SrcOff));
4345       Store = DAG.getTruncStore(Chain, dl, Value,
4346                                 getMemBasePlusOffset(Dst, DstOff, dl, DAG),
4347                                 DstPtrInfo.getWithOffset(DstOff), VT, isVol,
4348                                 false, Align);
4349     }
4350     OutChains.push_back(Store);
4351     SrcOff += VTSize;
4352     DstOff += VTSize;
4353     Size -= VTSize;
4354   }
4355
4356   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
4357 }
4358
4359 static SDValue getMemmoveLoadsAndStores(SelectionDAG &DAG, SDLoc dl,
4360                                         SDValue Chain, SDValue Dst,
4361                                         SDValue Src, uint64_t Size,
4362                                         unsigned Align,  bool isVol,
4363                                         bool AlwaysInline,
4364                                         MachinePointerInfo DstPtrInfo,
4365                                         MachinePointerInfo SrcPtrInfo) {
4366   // Turn a memmove of undef to nop.
4367   if (Src.getOpcode() == ISD::UNDEF)
4368     return Chain;
4369
4370   // Expand memmove to a series of load and store ops if the size operand falls
4371   // below a certain threshold.
4372   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4373   std::vector<EVT> MemOps;
4374   bool DstAlignCanChange = false;
4375   MachineFunction &MF = DAG.getMachineFunction();
4376   MachineFrameInfo *MFI = MF.getFrameInfo();
4377   bool OptSize = shouldLowerMemFuncForSize(MF);
4378   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Dst);
4379   if (FI && !MFI->isFixedObjectIndex(FI->getIndex()))
4380     DstAlignCanChange = true;
4381   unsigned SrcAlign = DAG.InferPtrAlignment(Src);
4382   if (Align > SrcAlign)
4383     SrcAlign = Align;
4384   unsigned Limit = AlwaysInline ? ~0U : TLI.getMaxStoresPerMemmove(OptSize);
4385
4386   if (!FindOptimalMemOpLowering(MemOps, Limit, Size,
4387                                 (DstAlignCanChange ? 0 : Align), SrcAlign,
4388                                 false, false, false, false, DAG, TLI))
4389     return SDValue();
4390
4391   if (DstAlignCanChange) {
4392     Type *Ty = MemOps[0].getTypeForEVT(*DAG.getContext());
4393     unsigned NewAlign = (unsigned)DAG.getDataLayout().getABITypeAlignment(Ty);
4394     if (NewAlign > Align) {
4395       // Give the stack frame object a larger alignment if needed.
4396       if (MFI->getObjectAlignment(FI->getIndex()) < NewAlign)
4397         MFI->setObjectAlignment(FI->getIndex(), NewAlign);
4398       Align = NewAlign;
4399     }
4400   }
4401
4402   uint64_t SrcOff = 0, DstOff = 0;
4403   SmallVector<SDValue, 8> LoadValues;
4404   SmallVector<SDValue, 8> LoadChains;
4405   SmallVector<SDValue, 8> OutChains;
4406   unsigned NumMemOps = MemOps.size();
4407   for (unsigned i = 0; i < NumMemOps; i++) {
4408     EVT VT = MemOps[i];
4409     unsigned VTSize = VT.getSizeInBits() / 8;
4410     SDValue Value;
4411
4412     Value = DAG.getLoad(VT, dl, Chain,
4413                         getMemBasePlusOffset(Src, SrcOff, dl, DAG),
4414                         SrcPtrInfo.getWithOffset(SrcOff), isVol,
4415                         false, false, SrcAlign);
4416     LoadValues.push_back(Value);
4417     LoadChains.push_back(Value.getValue(1));
4418     SrcOff += VTSize;
4419   }
4420   Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, LoadChains);
4421   OutChains.clear();
4422   for (unsigned i = 0; i < NumMemOps; i++) {
4423     EVT VT = MemOps[i];
4424     unsigned VTSize = VT.getSizeInBits() / 8;
4425     SDValue Store;
4426
4427     Store = DAG.getStore(Chain, dl, LoadValues[i],
4428                          getMemBasePlusOffset(Dst, DstOff, dl, DAG),
4429                          DstPtrInfo.getWithOffset(DstOff), isVol, false, Align);
4430     OutChains.push_back(Store);
4431     DstOff += VTSize;
4432   }
4433
4434   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
4435 }
4436
4437 /// \brief Lower the call to 'memset' intrinsic function into a series of store
4438 /// operations.
4439 ///
4440 /// \param DAG Selection DAG where lowered code is placed.
4441 /// \param dl Link to corresponding IR location.
4442 /// \param Chain Control flow dependency.
4443 /// \param Dst Pointer to destination memory location.
4444 /// \param Src Value of byte to write into the memory.
4445 /// \param Size Number of bytes to write.
4446 /// \param Align Alignment of the destination in bytes.
4447 /// \param isVol True if destination is volatile.
4448 /// \param DstPtrInfo IR information on the memory pointer.
4449 /// \returns New head in the control flow, if lowering was successful, empty
4450 /// SDValue otherwise.
4451 ///
4452 /// The function tries to replace 'llvm.memset' intrinsic with several store
4453 /// operations and value calculation code. This is usually profitable for small
4454 /// memory size.
4455 static SDValue getMemsetStores(SelectionDAG &DAG, SDLoc dl,
4456                                SDValue Chain, SDValue Dst,
4457                                SDValue Src, uint64_t Size,
4458                                unsigned Align, bool isVol,
4459                                MachinePointerInfo DstPtrInfo) {
4460   // Turn a memset of undef to nop.
4461   if (Src.getOpcode() == ISD::UNDEF)
4462     return Chain;
4463
4464   // Expand memset to a series of load/store ops if the size operand
4465   // falls below a certain threshold.
4466   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4467   std::vector<EVT> MemOps;
4468   bool DstAlignCanChange = false;
4469   MachineFunction &MF = DAG.getMachineFunction();
4470   MachineFrameInfo *MFI = MF.getFrameInfo();
4471   bool OptSize = shouldLowerMemFuncForSize(MF);
4472   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Dst);
4473   if (FI && !MFI->isFixedObjectIndex(FI->getIndex()))
4474     DstAlignCanChange = true;
4475   bool IsZeroVal =
4476     isa<ConstantSDNode>(Src) && cast<ConstantSDNode>(Src)->isNullValue();
4477   if (!FindOptimalMemOpLowering(MemOps, TLI.getMaxStoresPerMemset(OptSize),
4478                                 Size, (DstAlignCanChange ? 0 : Align), 0,
4479                                 true, IsZeroVal, false, true, DAG, TLI))
4480     return SDValue();
4481
4482   if (DstAlignCanChange) {
4483     Type *Ty = MemOps[0].getTypeForEVT(*DAG.getContext());
4484     unsigned NewAlign = (unsigned)DAG.getDataLayout().getABITypeAlignment(Ty);
4485     if (NewAlign > Align) {
4486       // Give the stack frame object a larger alignment if needed.
4487       if (MFI->getObjectAlignment(FI->getIndex()) < NewAlign)
4488         MFI->setObjectAlignment(FI->getIndex(), NewAlign);
4489       Align = NewAlign;
4490     }
4491   }
4492
4493   SmallVector<SDValue, 8> OutChains;
4494   uint64_t DstOff = 0;
4495   unsigned NumMemOps = MemOps.size();
4496
4497   // Find the largest store and generate the bit pattern for it.
4498   EVT LargestVT = MemOps[0];
4499   for (unsigned i = 1; i < NumMemOps; i++)
4500     if (MemOps[i].bitsGT(LargestVT))
4501       LargestVT = MemOps[i];
4502   SDValue MemSetValue = getMemsetValue(Src, LargestVT, DAG, dl);
4503
4504   for (unsigned i = 0; i < NumMemOps; i++) {
4505     EVT VT = MemOps[i];
4506     unsigned VTSize = VT.getSizeInBits() / 8;
4507     if (VTSize > Size) {
4508       // Issuing an unaligned load / store pair  that overlaps with the previous
4509       // pair. Adjust the offset accordingly.
4510       assert(i == NumMemOps-1 && i != 0);
4511       DstOff -= VTSize - Size;
4512     }
4513
4514     // If this store is smaller than the largest store see whether we can get
4515     // the smaller value for free with a truncate.
4516     SDValue Value = MemSetValue;
4517     if (VT.bitsLT(LargestVT)) {
4518       if (!LargestVT.isVector() && !VT.isVector() &&
4519           TLI.isTruncateFree(LargestVT, VT))
4520         Value = DAG.getNode(ISD::TRUNCATE, dl, VT, MemSetValue);
4521       else
4522         Value = getMemsetValue(Src, VT, DAG, dl);
4523     }
4524     assert(Value.getValueType() == VT && "Value with wrong type.");
4525     SDValue Store = DAG.getStore(Chain, dl, Value,
4526                                  getMemBasePlusOffset(Dst, DstOff, dl, DAG),
4527                                  DstPtrInfo.getWithOffset(DstOff),
4528                                  isVol, false, Align);
4529     OutChains.push_back(Store);
4530     DstOff += VT.getSizeInBits() / 8;
4531     Size -= VTSize;
4532   }
4533
4534   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
4535 }
4536
4537 SDValue SelectionDAG::getMemcpy(SDValue Chain, SDLoc dl, SDValue Dst,
4538                                 SDValue Src, SDValue Size,
4539                                 unsigned Align, bool isVol, bool AlwaysInline,
4540                                 bool isTailCall, MachinePointerInfo DstPtrInfo,
4541                                 MachinePointerInfo SrcPtrInfo) {
4542   assert(Align && "The SDAG layer expects explicit alignment and reserves 0");
4543
4544   // Check to see if we should lower the memcpy to loads and stores first.
4545   // For cases within the target-specified limits, this is the best choice.
4546   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
4547   if (ConstantSize) {
4548     // Memcpy with size zero? Just return the original chain.
4549     if (ConstantSize->isNullValue())
4550       return Chain;
4551
4552     SDValue Result = getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
4553                                              ConstantSize->getZExtValue(),Align,
4554                                 isVol, false, DstPtrInfo, SrcPtrInfo);
4555     if (Result.getNode())
4556       return Result;
4557   }
4558
4559   // Then check to see if we should lower the memcpy with target-specific
4560   // code. If the target chooses to do this, this is the next best.
4561   if (TSI) {
4562     SDValue Result = TSI->EmitTargetCodeForMemcpy(
4563         *this, dl, Chain, Dst, Src, Size, Align, isVol, AlwaysInline,
4564         DstPtrInfo, SrcPtrInfo);
4565     if (Result.getNode())
4566       return Result;
4567   }
4568
4569   // If we really need inline code and the target declined to provide it,
4570   // use a (potentially long) sequence of loads and stores.
4571   if (AlwaysInline) {
4572     assert(ConstantSize && "AlwaysInline requires a constant size!");
4573     return getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
4574                                    ConstantSize->getZExtValue(), Align, isVol,
4575                                    true, DstPtrInfo, SrcPtrInfo);
4576   }
4577
4578   // FIXME: If the memcpy is volatile (isVol), lowering it to a plain libc
4579   // memcpy is not guaranteed to be safe. libc memcpys aren't required to
4580   // respect volatile, so they may do things like read or write memory
4581   // beyond the given memory regions. But fixing this isn't easy, and most
4582   // people don't care.
4583
4584   // Emit a library call.
4585   TargetLowering::ArgListTy Args;
4586   TargetLowering::ArgListEntry Entry;
4587   Entry.Ty = getDataLayout().getIntPtrType(*getContext());
4588   Entry.Node = Dst; Args.push_back(Entry);
4589   Entry.Node = Src; Args.push_back(Entry);
4590   Entry.Node = Size; Args.push_back(Entry);
4591   // FIXME: pass in SDLoc
4592   TargetLowering::CallLoweringInfo CLI(*this);
4593   CLI.setDebugLoc(dl)
4594       .setChain(Chain)
4595       .setCallee(TLI->getLibcallCallingConv(RTLIB::MEMCPY),
4596                  Type::getVoidTy(*getContext()),
4597                  getExternalSymbol(TLI->getLibcallName(RTLIB::MEMCPY),
4598                                    TLI->getPointerTy(getDataLayout())),
4599                  std::move(Args), 0)
4600       .setDiscardResult()
4601       .setTailCall(isTailCall);
4602
4603   std::pair<SDValue,SDValue> CallResult = TLI->LowerCallTo(CLI);
4604   return CallResult.second;
4605 }
4606
4607 SDValue SelectionDAG::getMemmove(SDValue Chain, SDLoc dl, SDValue Dst,
4608                                  SDValue Src, SDValue Size,
4609                                  unsigned Align, bool isVol, bool isTailCall,
4610                                  MachinePointerInfo DstPtrInfo,
4611                                  MachinePointerInfo SrcPtrInfo) {
4612   assert(Align && "The SDAG layer expects explicit alignment and reserves 0");
4613
4614   // Check to see if we should lower the memmove to loads and stores first.
4615   // For cases within the target-specified limits, this is the best choice.
4616   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
4617   if (ConstantSize) {
4618     // Memmove with size zero? Just return the original chain.
4619     if (ConstantSize->isNullValue())
4620       return Chain;
4621
4622     SDValue Result =
4623       getMemmoveLoadsAndStores(*this, dl, Chain, Dst, Src,
4624                                ConstantSize->getZExtValue(), Align, isVol,
4625                                false, DstPtrInfo, SrcPtrInfo);
4626     if (Result.getNode())
4627       return Result;
4628   }
4629
4630   // Then check to see if we should lower the memmove with target-specific
4631   // code. If the target chooses to do this, this is the next best.
4632   if (TSI) {
4633     SDValue Result = TSI->EmitTargetCodeForMemmove(
4634         *this, dl, Chain, Dst, Src, Size, Align, isVol, DstPtrInfo, SrcPtrInfo);
4635     if (Result.getNode())
4636       return Result;
4637   }
4638
4639   // FIXME: If the memmove is volatile, lowering it to plain libc memmove may
4640   // not be safe.  See memcpy above for more details.
4641
4642   // Emit a library call.
4643   TargetLowering::ArgListTy Args;
4644   TargetLowering::ArgListEntry Entry;
4645   Entry.Ty = getDataLayout().getIntPtrType(*getContext());
4646   Entry.Node = Dst; Args.push_back(Entry);
4647   Entry.Node = Src; Args.push_back(Entry);
4648   Entry.Node = Size; Args.push_back(Entry);
4649   // FIXME:  pass in SDLoc
4650   TargetLowering::CallLoweringInfo CLI(*this);
4651   CLI.setDebugLoc(dl)
4652       .setChain(Chain)
4653       .setCallee(TLI->getLibcallCallingConv(RTLIB::MEMMOVE),
4654                  Type::getVoidTy(*getContext()),
4655                  getExternalSymbol(TLI->getLibcallName(RTLIB::MEMMOVE),
4656                                    TLI->getPointerTy(getDataLayout())),
4657                  std::move(Args), 0)
4658       .setDiscardResult()
4659       .setTailCall(isTailCall);
4660
4661   std::pair<SDValue,SDValue> CallResult = TLI->LowerCallTo(CLI);
4662   return CallResult.second;
4663 }
4664
4665 SDValue SelectionDAG::getMemset(SDValue Chain, SDLoc dl, SDValue Dst,
4666                                 SDValue Src, SDValue Size,
4667                                 unsigned Align, bool isVol, bool isTailCall,
4668                                 MachinePointerInfo DstPtrInfo) {
4669   assert(Align && "The SDAG layer expects explicit alignment and reserves 0");
4670
4671   // Check to see if we should lower the memset to stores first.
4672   // For cases within the target-specified limits, this is the best choice.
4673   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
4674   if (ConstantSize) {
4675     // Memset with size zero? Just return the original chain.
4676     if (ConstantSize->isNullValue())
4677       return Chain;
4678
4679     SDValue Result =
4680       getMemsetStores(*this, dl, Chain, Dst, Src, ConstantSize->getZExtValue(),
4681                       Align, isVol, DstPtrInfo);
4682
4683     if (Result.getNode())
4684       return Result;
4685   }
4686
4687   // Then check to see if we should lower the memset with target-specific
4688   // code. If the target chooses to do this, this is the next best.
4689   if (TSI) {
4690     SDValue Result = TSI->EmitTargetCodeForMemset(
4691         *this, dl, Chain, Dst, Src, Size, Align, isVol, DstPtrInfo);
4692     if (Result.getNode())
4693       return Result;
4694   }
4695
4696   // Emit a library call.
4697   Type *IntPtrTy = getDataLayout().getIntPtrType(*getContext());
4698   TargetLowering::ArgListTy Args;
4699   TargetLowering::ArgListEntry Entry;
4700   Entry.Node = Dst; Entry.Ty = IntPtrTy;
4701   Args.push_back(Entry);
4702   Entry.Node = Src;
4703   Entry.Ty = Src.getValueType().getTypeForEVT(*getContext());
4704   Args.push_back(Entry);
4705   Entry.Node = Size;
4706   Entry.Ty = IntPtrTy;
4707   Args.push_back(Entry);
4708
4709   // FIXME: pass in SDLoc
4710   TargetLowering::CallLoweringInfo CLI(*this);
4711   CLI.setDebugLoc(dl)
4712       .setChain(Chain)
4713       .setCallee(TLI->getLibcallCallingConv(RTLIB::MEMSET),
4714                  Type::getVoidTy(*getContext()),
4715                  getExternalSymbol(TLI->getLibcallName(RTLIB::MEMSET),
4716                                    TLI->getPointerTy(getDataLayout())),
4717                  std::move(Args), 0)
4718       .setDiscardResult()
4719       .setTailCall(isTailCall);
4720
4721   std::pair<SDValue,SDValue> CallResult = TLI->LowerCallTo(CLI);
4722   return CallResult.second;
4723 }
4724
4725 SDValue SelectionDAG::getAtomic(unsigned Opcode, SDLoc dl, EVT MemVT,
4726                                 SDVTList VTList, ArrayRef<SDValue> Ops,
4727                                 MachineMemOperand *MMO,
4728                                 AtomicOrdering SuccessOrdering,
4729                                 AtomicOrdering FailureOrdering,
4730                                 SynchronizationScope SynchScope) {
4731   FoldingSetNodeID ID;
4732   ID.AddInteger(MemVT.getRawBits());
4733   AddNodeIDNode(ID, Opcode, VTList, Ops);
4734   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
4735   void* IP = nullptr;
4736   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
4737     cast<AtomicSDNode>(E)->refineAlignment(MMO);
4738     return SDValue(E, 0);
4739   }
4740
4741   // Allocate the operands array for the node out of the BumpPtrAllocator, since
4742   // SDNode doesn't have access to it.  This memory will be "leaked" when
4743   // the node is deallocated, but recovered when the allocator is released.
4744   // If the number of operands is less than 5 we use AtomicSDNode's internal
4745   // storage.
4746   unsigned NumOps = Ops.size();
4747   SDUse *DynOps = NumOps > 4 ? OperandAllocator.Allocate<SDUse>(NumOps)
4748                              : nullptr;
4749
4750   SDNode *N = new (NodeAllocator) AtomicSDNode(Opcode, dl.getIROrder(),
4751                                                dl.getDebugLoc(), VTList, MemVT,
4752                                                Ops.data(), DynOps, NumOps, MMO,
4753                                                SuccessOrdering, FailureOrdering,
4754                                                SynchScope);
4755   CSEMap.InsertNode(N, IP);
4756   InsertNode(N);
4757   return SDValue(N, 0);
4758 }
4759
4760 SDValue SelectionDAG::getAtomic(unsigned Opcode, SDLoc dl, EVT MemVT,
4761                                 SDVTList VTList, ArrayRef<SDValue> Ops,
4762                                 MachineMemOperand *MMO,
4763                                 AtomicOrdering Ordering,
4764                                 SynchronizationScope SynchScope) {
4765   return getAtomic(Opcode, dl, MemVT, VTList, Ops, MMO, Ordering,
4766                    Ordering, SynchScope);
4767 }
4768
4769 SDValue SelectionDAG::getAtomicCmpSwap(
4770     unsigned Opcode, SDLoc dl, EVT MemVT, SDVTList VTs, SDValue Chain,
4771     SDValue Ptr, SDValue Cmp, SDValue Swp, MachinePointerInfo PtrInfo,
4772     unsigned Alignment, AtomicOrdering SuccessOrdering,
4773     AtomicOrdering FailureOrdering, SynchronizationScope SynchScope) {
4774   assert(Opcode == ISD::ATOMIC_CMP_SWAP ||
4775          Opcode == ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS);
4776   assert(Cmp.getValueType() == Swp.getValueType() && "Invalid Atomic Op Types");
4777
4778   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
4779     Alignment = getEVTAlignment(MemVT);
4780
4781   MachineFunction &MF = getMachineFunction();
4782
4783   // FIXME: Volatile isn't really correct; we should keep track of atomic
4784   // orderings in the memoperand.
4785   unsigned Flags = MachineMemOperand::MOVolatile;
4786   Flags |= MachineMemOperand::MOLoad;
4787   Flags |= MachineMemOperand::MOStore;
4788
4789   MachineMemOperand *MMO =
4790     MF.getMachineMemOperand(PtrInfo, Flags, MemVT.getStoreSize(), Alignment);
4791
4792   return getAtomicCmpSwap(Opcode, dl, MemVT, VTs, Chain, Ptr, Cmp, Swp, MMO,
4793                           SuccessOrdering, FailureOrdering, SynchScope);
4794 }
4795
4796 SDValue SelectionDAG::getAtomicCmpSwap(unsigned Opcode, SDLoc dl, EVT MemVT,
4797                                        SDVTList VTs, SDValue Chain, SDValue Ptr,
4798                                        SDValue Cmp, SDValue Swp,
4799                                        MachineMemOperand *MMO,
4800                                        AtomicOrdering SuccessOrdering,
4801                                        AtomicOrdering FailureOrdering,
4802                                        SynchronizationScope SynchScope) {
4803   assert(Opcode == ISD::ATOMIC_CMP_SWAP ||
4804          Opcode == ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS);
4805   assert(Cmp.getValueType() == Swp.getValueType() && "Invalid Atomic Op Types");
4806
4807   SDValue Ops[] = {Chain, Ptr, Cmp, Swp};
4808   return getAtomic(Opcode, dl, MemVT, VTs, Ops, MMO,
4809                    SuccessOrdering, FailureOrdering, SynchScope);
4810 }
4811
4812 SDValue SelectionDAG::getAtomic(unsigned Opcode, SDLoc dl, EVT MemVT,
4813                                 SDValue Chain,
4814                                 SDValue Ptr, SDValue Val,
4815                                 const Value* PtrVal,
4816                                 unsigned Alignment,
4817                                 AtomicOrdering Ordering,
4818                                 SynchronizationScope SynchScope) {
4819   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
4820     Alignment = getEVTAlignment(MemVT);
4821
4822   MachineFunction &MF = getMachineFunction();
4823   // An atomic store does not load. An atomic load does not store.
4824   // (An atomicrmw obviously both loads and stores.)
4825   // For now, atomics are considered to be volatile always, and they are
4826   // chained as such.
4827   // FIXME: Volatile isn't really correct; we should keep track of atomic
4828   // orderings in the memoperand.
4829   unsigned Flags = MachineMemOperand::MOVolatile;
4830   if (Opcode != ISD::ATOMIC_STORE)
4831     Flags |= MachineMemOperand::MOLoad;
4832   if (Opcode != ISD::ATOMIC_LOAD)
4833     Flags |= MachineMemOperand::MOStore;
4834
4835   MachineMemOperand *MMO =
4836     MF.getMachineMemOperand(MachinePointerInfo(PtrVal), Flags,
4837                             MemVT.getStoreSize(), Alignment);
4838
4839   return getAtomic(Opcode, dl, MemVT, Chain, Ptr, Val, MMO,
4840                    Ordering, SynchScope);
4841 }
4842
4843 SDValue SelectionDAG::getAtomic(unsigned Opcode, SDLoc dl, EVT MemVT,
4844                                 SDValue Chain,
4845                                 SDValue Ptr, SDValue Val,
4846                                 MachineMemOperand *MMO,
4847                                 AtomicOrdering Ordering,
4848                                 SynchronizationScope SynchScope) {
4849   assert((Opcode == ISD::ATOMIC_LOAD_ADD ||
4850           Opcode == ISD::ATOMIC_LOAD_SUB ||
4851           Opcode == ISD::ATOMIC_LOAD_AND ||
4852           Opcode == ISD::ATOMIC_LOAD_OR ||
4853           Opcode == ISD::ATOMIC_LOAD_XOR ||
4854           Opcode == ISD::ATOMIC_LOAD_NAND ||
4855           Opcode == ISD::ATOMIC_LOAD_MIN ||
4856           Opcode == ISD::ATOMIC_LOAD_MAX ||
4857           Opcode == ISD::ATOMIC_LOAD_UMIN ||
4858           Opcode == ISD::ATOMIC_LOAD_UMAX ||
4859           Opcode == ISD::ATOMIC_SWAP ||
4860           Opcode == ISD::ATOMIC_STORE) &&
4861          "Invalid Atomic Op");
4862
4863   EVT VT = Val.getValueType();
4864
4865   SDVTList VTs = Opcode == ISD::ATOMIC_STORE ? getVTList(MVT::Other) :
4866                                                getVTList(VT, MVT::Other);
4867   SDValue Ops[] = {Chain, Ptr, Val};
4868   return getAtomic(Opcode, dl, MemVT, VTs, Ops, MMO, Ordering, SynchScope);
4869 }
4870
4871 SDValue SelectionDAG::getAtomic(unsigned Opcode, SDLoc dl, EVT MemVT,
4872                                 EVT VT, SDValue Chain,
4873                                 SDValue Ptr,
4874                                 MachineMemOperand *MMO,
4875                                 AtomicOrdering Ordering,
4876                                 SynchronizationScope SynchScope) {
4877   assert(Opcode == ISD::ATOMIC_LOAD && "Invalid Atomic Op");
4878
4879   SDVTList VTs = getVTList(VT, MVT::Other);
4880   SDValue Ops[] = {Chain, Ptr};
4881   return getAtomic(Opcode, dl, MemVT, VTs, Ops, MMO, Ordering, SynchScope);
4882 }
4883
4884 /// getMergeValues - Create a MERGE_VALUES node from the given operands.
4885 SDValue SelectionDAG::getMergeValues(ArrayRef<SDValue> Ops, SDLoc dl) {
4886   if (Ops.size() == 1)
4887     return Ops[0];
4888
4889   SmallVector<EVT, 4> VTs;
4890   VTs.reserve(Ops.size());
4891   for (unsigned i = 0; i < Ops.size(); ++i)
4892     VTs.push_back(Ops[i].getValueType());
4893   return getNode(ISD::MERGE_VALUES, dl, getVTList(VTs), Ops);
4894 }
4895
4896 SDValue
4897 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, SDLoc dl, SDVTList VTList,
4898                                   ArrayRef<SDValue> Ops,
4899                                   EVT MemVT, MachinePointerInfo PtrInfo,
4900                                   unsigned Align, bool Vol,
4901                                   bool ReadMem, bool WriteMem, unsigned Size) {
4902   if (Align == 0)  // Ensure that codegen never sees alignment 0
4903     Align = getEVTAlignment(MemVT);
4904
4905   MachineFunction &MF = getMachineFunction();
4906   unsigned Flags = 0;
4907   if (WriteMem)
4908     Flags |= MachineMemOperand::MOStore;
4909   if (ReadMem)
4910     Flags |= MachineMemOperand::MOLoad;
4911   if (Vol)
4912     Flags |= MachineMemOperand::MOVolatile;
4913   if (!Size)
4914     Size = MemVT.getStoreSize();
4915   MachineMemOperand *MMO =
4916     MF.getMachineMemOperand(PtrInfo, Flags, Size, Align);
4917
4918   return getMemIntrinsicNode(Opcode, dl, VTList, Ops, MemVT, MMO);
4919 }
4920
4921 SDValue
4922 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, SDLoc dl, SDVTList VTList,
4923                                   ArrayRef<SDValue> Ops, EVT MemVT,
4924                                   MachineMemOperand *MMO) {
4925   assert((Opcode == ISD::INTRINSIC_VOID ||
4926           Opcode == ISD::INTRINSIC_W_CHAIN ||
4927           Opcode == ISD::PREFETCH ||
4928           Opcode == ISD::LIFETIME_START ||
4929           Opcode == ISD::LIFETIME_END ||
4930           (Opcode <= INT_MAX &&
4931            (int)Opcode >= ISD::FIRST_TARGET_MEMORY_OPCODE)) &&
4932          "Opcode is not a memory-accessing opcode!");
4933
4934   // Memoize the node unless it returns a flag.
4935   MemIntrinsicSDNode *N;
4936   if (VTList.VTs[VTList.NumVTs-1] != MVT::Glue) {
4937     FoldingSetNodeID ID;
4938     AddNodeIDNode(ID, Opcode, VTList, Ops);
4939     ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
4940     void *IP = nullptr;
4941     if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
4942       cast<MemIntrinsicSDNode>(E)->refineAlignment(MMO);
4943       return SDValue(E, 0);
4944     }
4945
4946     N = new (NodeAllocator) MemIntrinsicSDNode(Opcode, dl.getIROrder(),
4947                                                dl.getDebugLoc(), VTList, Ops,
4948                                                MemVT, MMO);
4949     CSEMap.InsertNode(N, IP);
4950   } else {
4951     N = new (NodeAllocator) MemIntrinsicSDNode(Opcode, dl.getIROrder(),
4952                                                dl.getDebugLoc(), VTList, Ops,
4953                                                MemVT, MMO);
4954   }
4955   InsertNode(N);
4956   return SDValue(N, 0);
4957 }
4958
4959 /// InferPointerInfo - If the specified ptr/offset is a frame index, infer a
4960 /// MachinePointerInfo record from it.  This is particularly useful because the
4961 /// code generator has many cases where it doesn't bother passing in a
4962 /// MachinePointerInfo to getLoad or getStore when it has "FI+Cst".
4963 static MachinePointerInfo InferPointerInfo(SelectionDAG &DAG, SDValue Ptr,
4964                                            int64_t Offset = 0) {
4965   // If this is FI+Offset, we can model it.
4966   if (const FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Ptr))
4967     return MachinePointerInfo::getFixedStack(DAG.getMachineFunction(),
4968                                              FI->getIndex(), Offset);
4969
4970   // If this is (FI+Offset1)+Offset2, we can model it.
4971   if (Ptr.getOpcode() != ISD::ADD ||
4972       !isa<ConstantSDNode>(Ptr.getOperand(1)) ||
4973       !isa<FrameIndexSDNode>(Ptr.getOperand(0)))
4974     return MachinePointerInfo();
4975
4976   int FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4977   return MachinePointerInfo::getFixedStack(
4978       DAG.getMachineFunction(), FI,
4979       Offset + cast<ConstantSDNode>(Ptr.getOperand(1))->getSExtValue());
4980 }
4981
4982 /// InferPointerInfo - If the specified ptr/offset is a frame index, infer a
4983 /// MachinePointerInfo record from it.  This is particularly useful because the
4984 /// code generator has many cases where it doesn't bother passing in a
4985 /// MachinePointerInfo to getLoad or getStore when it has "FI+Cst".
4986 static MachinePointerInfo InferPointerInfo(SelectionDAG &DAG, SDValue Ptr,
4987                                            SDValue OffsetOp) {
4988   // If the 'Offset' value isn't a constant, we can't handle this.
4989   if (ConstantSDNode *OffsetNode = dyn_cast<ConstantSDNode>(OffsetOp))
4990     return InferPointerInfo(DAG, Ptr, OffsetNode->getSExtValue());
4991   if (OffsetOp.getOpcode() == ISD::UNDEF)
4992     return InferPointerInfo(DAG, Ptr);
4993   return MachinePointerInfo();
4994 }
4995
4996
4997 SDValue
4998 SelectionDAG::getLoad(ISD::MemIndexedMode AM, ISD::LoadExtType ExtType,
4999                       EVT VT, SDLoc dl, SDValue Chain,
5000                       SDValue Ptr, SDValue Offset,
5001                       MachinePointerInfo PtrInfo, EVT MemVT,
5002                       bool isVolatile, bool isNonTemporal, bool isInvariant,
5003                       unsigned Alignment, const AAMDNodes &AAInfo,
5004                       const MDNode *Ranges) {
5005   assert(Chain.getValueType() == MVT::Other &&
5006         "Invalid chain type");
5007   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
5008     Alignment = getEVTAlignment(VT);
5009
5010   unsigned Flags = MachineMemOperand::MOLoad;
5011   if (isVolatile)
5012     Flags |= MachineMemOperand::MOVolatile;
5013   if (isNonTemporal)
5014     Flags |= MachineMemOperand::MONonTemporal;
5015   if (isInvariant)
5016     Flags |= MachineMemOperand::MOInvariant;
5017
5018   // If we don't have a PtrInfo, infer the trivial frame index case to simplify
5019   // clients.
5020   if (PtrInfo.V.isNull())
5021     PtrInfo = InferPointerInfo(*this, Ptr, Offset);
5022
5023   MachineFunction &MF = getMachineFunction();
5024   MachineMemOperand *MMO =
5025     MF.getMachineMemOperand(PtrInfo, Flags, MemVT.getStoreSize(), Alignment,
5026                             AAInfo, Ranges);
5027   return getLoad(AM, ExtType, VT, dl, Chain, Ptr, Offset, MemVT, MMO);
5028 }
5029
5030 SDValue
5031 SelectionDAG::getLoad(ISD::MemIndexedMode AM, ISD::LoadExtType ExtType,
5032                       EVT VT, SDLoc dl, SDValue Chain,
5033                       SDValue Ptr, SDValue Offset, EVT MemVT,
5034                       MachineMemOperand *MMO) {
5035   if (VT == MemVT) {
5036     ExtType = ISD::NON_EXTLOAD;
5037   } else if (ExtType == ISD::NON_EXTLOAD) {
5038     assert(VT == MemVT && "Non-extending load from different memory type!");
5039   } else {
5040     // Extending load.
5041     assert(MemVT.getScalarType().bitsLT(VT.getScalarType()) &&
5042            "Should only be an extending load, not truncating!");
5043     assert(VT.isInteger() == MemVT.isInteger() &&
5044            "Cannot convert from FP to Int or Int -> FP!");
5045     assert(VT.isVector() == MemVT.isVector() &&
5046            "Cannot use an ext load to convert to or from a vector!");
5047     assert((!VT.isVector() ||
5048             VT.getVectorNumElements() == MemVT.getVectorNumElements()) &&
5049            "Cannot use an ext load to change the number of vector elements!");
5050   }
5051
5052   bool Indexed = AM != ISD::UNINDEXED;
5053   assert((Indexed || Offset.getOpcode() == ISD::UNDEF) &&
5054          "Unindexed load with an offset!");
5055
5056   SDVTList VTs = Indexed ?
5057     getVTList(VT, Ptr.getValueType(), MVT::Other) : getVTList(VT, MVT::Other);
5058   SDValue Ops[] = { Chain, Ptr, Offset };
5059   FoldingSetNodeID ID;
5060   AddNodeIDNode(ID, ISD::LOAD, VTs, Ops);
5061   ID.AddInteger(MemVT.getRawBits());
5062   ID.AddInteger(encodeMemSDNodeFlags(ExtType, AM, MMO->isVolatile(),
5063                                      MMO->isNonTemporal(),
5064                                      MMO->isInvariant()));
5065   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5066   void *IP = nullptr;
5067   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5068     cast<LoadSDNode>(E)->refineAlignment(MMO);
5069     return SDValue(E, 0);
5070   }
5071   SDNode *N = new (NodeAllocator) LoadSDNode(Ops, dl.getIROrder(),
5072                                              dl.getDebugLoc(), VTs, AM, ExtType,
5073                                              MemVT, MMO);
5074   CSEMap.InsertNode(N, IP);
5075   InsertNode(N);
5076   return SDValue(N, 0);
5077 }
5078
5079 SDValue SelectionDAG::getLoad(EVT VT, SDLoc dl,
5080                               SDValue Chain, SDValue Ptr,
5081                               MachinePointerInfo PtrInfo,
5082                               bool isVolatile, bool isNonTemporal,
5083                               bool isInvariant, unsigned Alignment,
5084                               const AAMDNodes &AAInfo,
5085                               const MDNode *Ranges) {
5086   SDValue Undef = getUNDEF(Ptr.getValueType());
5087   return getLoad(ISD::UNINDEXED, ISD::NON_EXTLOAD, VT, dl, Chain, Ptr, Undef,
5088                  PtrInfo, VT, isVolatile, isNonTemporal, isInvariant, Alignment,
5089                  AAInfo, Ranges);
5090 }
5091
5092 SDValue SelectionDAG::getLoad(EVT VT, SDLoc dl,
5093                               SDValue Chain, SDValue Ptr,
5094                               MachineMemOperand *MMO) {
5095   SDValue Undef = getUNDEF(Ptr.getValueType());
5096   return getLoad(ISD::UNINDEXED, ISD::NON_EXTLOAD, VT, dl, Chain, Ptr, Undef,
5097                  VT, MMO);
5098 }
5099
5100 SDValue SelectionDAG::getExtLoad(ISD::LoadExtType ExtType, SDLoc dl, EVT VT,
5101                                  SDValue Chain, SDValue Ptr,
5102                                  MachinePointerInfo PtrInfo, EVT MemVT,
5103                                  bool isVolatile, bool isNonTemporal,
5104                                  bool isInvariant, unsigned Alignment,
5105                                  const AAMDNodes &AAInfo) {
5106   SDValue Undef = getUNDEF(Ptr.getValueType());
5107   return getLoad(ISD::UNINDEXED, ExtType, VT, dl, Chain, Ptr, Undef,
5108                  PtrInfo, MemVT, isVolatile, isNonTemporal, isInvariant,
5109                  Alignment, AAInfo);
5110 }
5111
5112
5113 SDValue SelectionDAG::getExtLoad(ISD::LoadExtType ExtType, SDLoc dl, EVT VT,
5114                                  SDValue Chain, SDValue Ptr, EVT MemVT,
5115                                  MachineMemOperand *MMO) {
5116   SDValue Undef = getUNDEF(Ptr.getValueType());
5117   return getLoad(ISD::UNINDEXED, ExtType, VT, dl, Chain, Ptr, Undef,
5118                  MemVT, MMO);
5119 }
5120
5121 SDValue
5122 SelectionDAG::getIndexedLoad(SDValue OrigLoad, SDLoc dl, SDValue Base,
5123                              SDValue Offset, ISD::MemIndexedMode AM) {
5124   LoadSDNode *LD = cast<LoadSDNode>(OrigLoad);
5125   assert(LD->getOffset().getOpcode() == ISD::UNDEF &&
5126          "Load is already a indexed load!");
5127   return getLoad(AM, LD->getExtensionType(), OrigLoad.getValueType(), dl,
5128                  LD->getChain(), Base, Offset, LD->getPointerInfo(),
5129                  LD->getMemoryVT(), LD->isVolatile(), LD->isNonTemporal(),
5130                  false, LD->getAlignment());
5131 }
5132
5133 SDValue SelectionDAG::getStore(SDValue Chain, SDLoc dl, SDValue Val,
5134                                SDValue Ptr, MachinePointerInfo PtrInfo,
5135                                bool isVolatile, bool isNonTemporal,
5136                                unsigned Alignment, const AAMDNodes &AAInfo) {
5137   assert(Chain.getValueType() == MVT::Other &&
5138         "Invalid chain type");
5139   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
5140     Alignment = getEVTAlignment(Val.getValueType());
5141
5142   unsigned Flags = MachineMemOperand::MOStore;
5143   if (isVolatile)
5144     Flags |= MachineMemOperand::MOVolatile;
5145   if (isNonTemporal)
5146     Flags |= MachineMemOperand::MONonTemporal;
5147
5148   if (PtrInfo.V.isNull())
5149     PtrInfo = InferPointerInfo(*this, Ptr);
5150
5151   MachineFunction &MF = getMachineFunction();
5152   MachineMemOperand *MMO =
5153     MF.getMachineMemOperand(PtrInfo, Flags,
5154                             Val.getValueType().getStoreSize(), Alignment,
5155                             AAInfo);
5156
5157   return getStore(Chain, dl, Val, Ptr, MMO);
5158 }
5159
5160 SDValue SelectionDAG::getStore(SDValue Chain, SDLoc dl, SDValue Val,
5161                                SDValue Ptr, MachineMemOperand *MMO) {
5162   assert(Chain.getValueType() == MVT::Other &&
5163         "Invalid chain type");
5164   EVT VT = Val.getValueType();
5165   SDVTList VTs = getVTList(MVT::Other);
5166   SDValue Undef = getUNDEF(Ptr.getValueType());
5167   SDValue Ops[] = { Chain, Val, Ptr, Undef };
5168   FoldingSetNodeID ID;
5169   AddNodeIDNode(ID, ISD::STORE, VTs, Ops);
5170   ID.AddInteger(VT.getRawBits());
5171   ID.AddInteger(encodeMemSDNodeFlags(false, ISD::UNINDEXED, MMO->isVolatile(),
5172                                      MMO->isNonTemporal(), MMO->isInvariant()));
5173   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5174   void *IP = nullptr;
5175   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5176     cast<StoreSDNode>(E)->refineAlignment(MMO);
5177     return SDValue(E, 0);
5178   }
5179   SDNode *N = new (NodeAllocator) StoreSDNode(Ops, dl.getIROrder(),
5180                                               dl.getDebugLoc(), VTs,
5181                                               ISD::UNINDEXED, false, VT, MMO);
5182   CSEMap.InsertNode(N, IP);
5183   InsertNode(N);
5184   return SDValue(N, 0);
5185 }
5186
5187 SDValue SelectionDAG::getTruncStore(SDValue Chain, SDLoc dl, SDValue Val,
5188                                     SDValue Ptr, MachinePointerInfo PtrInfo,
5189                                     EVT SVT,bool isVolatile, bool isNonTemporal,
5190                                     unsigned Alignment,
5191                                     const AAMDNodes &AAInfo) {
5192   assert(Chain.getValueType() == MVT::Other &&
5193         "Invalid chain type");
5194   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
5195     Alignment = getEVTAlignment(SVT);
5196
5197   unsigned Flags = MachineMemOperand::MOStore;
5198   if (isVolatile)
5199     Flags |= MachineMemOperand::MOVolatile;
5200   if (isNonTemporal)
5201     Flags |= MachineMemOperand::MONonTemporal;
5202
5203   if (PtrInfo.V.isNull())
5204     PtrInfo = InferPointerInfo(*this, Ptr);
5205
5206   MachineFunction &MF = getMachineFunction();
5207   MachineMemOperand *MMO =
5208     MF.getMachineMemOperand(PtrInfo, Flags, SVT.getStoreSize(), Alignment,
5209                             AAInfo);
5210
5211   return getTruncStore(Chain, dl, Val, Ptr, SVT, MMO);
5212 }
5213
5214 SDValue SelectionDAG::getTruncStore(SDValue Chain, SDLoc dl, SDValue Val,
5215                                     SDValue Ptr, EVT SVT,
5216                                     MachineMemOperand *MMO) {
5217   EVT VT = Val.getValueType();
5218
5219   assert(Chain.getValueType() == MVT::Other &&
5220         "Invalid chain type");
5221   if (VT == SVT)
5222     return getStore(Chain, dl, Val, Ptr, MMO);
5223
5224   assert(SVT.getScalarType().bitsLT(VT.getScalarType()) &&
5225          "Should only be a truncating store, not extending!");
5226   assert(VT.isInteger() == SVT.isInteger() &&
5227          "Can't do FP-INT conversion!");
5228   assert(VT.isVector() == SVT.isVector() &&
5229          "Cannot use trunc store to convert to or from a vector!");
5230   assert((!VT.isVector() ||
5231           VT.getVectorNumElements() == SVT.getVectorNumElements()) &&
5232          "Cannot use trunc store to change the number of vector elements!");
5233
5234   SDVTList VTs = getVTList(MVT::Other);
5235   SDValue Undef = getUNDEF(Ptr.getValueType());
5236   SDValue Ops[] = { Chain, Val, Ptr, Undef };
5237   FoldingSetNodeID ID;
5238   AddNodeIDNode(ID, ISD::STORE, VTs, Ops);
5239   ID.AddInteger(SVT.getRawBits());
5240   ID.AddInteger(encodeMemSDNodeFlags(true, ISD::UNINDEXED, MMO->isVolatile(),
5241                                      MMO->isNonTemporal(), MMO->isInvariant()));
5242   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5243   void *IP = nullptr;
5244   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5245     cast<StoreSDNode>(E)->refineAlignment(MMO);
5246     return SDValue(E, 0);
5247   }
5248   SDNode *N = new (NodeAllocator) StoreSDNode(Ops, dl.getIROrder(),
5249                                               dl.getDebugLoc(), VTs,
5250                                               ISD::UNINDEXED, true, SVT, MMO);
5251   CSEMap.InsertNode(N, IP);
5252   InsertNode(N);
5253   return SDValue(N, 0);
5254 }
5255
5256 SDValue
5257 SelectionDAG::getIndexedStore(SDValue OrigStore, SDLoc dl, SDValue Base,
5258                               SDValue Offset, ISD::MemIndexedMode AM) {
5259   StoreSDNode *ST = cast<StoreSDNode>(OrigStore);
5260   assert(ST->getOffset().getOpcode() == ISD::UNDEF &&
5261          "Store is already a indexed store!");
5262   SDVTList VTs = getVTList(Base.getValueType(), MVT::Other);
5263   SDValue Ops[] = { ST->getChain(), ST->getValue(), Base, Offset };
5264   FoldingSetNodeID ID;
5265   AddNodeIDNode(ID, ISD::STORE, VTs, Ops);
5266   ID.AddInteger(ST->getMemoryVT().getRawBits());
5267   ID.AddInteger(ST->getRawSubclassData());
5268   ID.AddInteger(ST->getPointerInfo().getAddrSpace());
5269   void *IP = nullptr;
5270   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP))
5271     return SDValue(E, 0);
5272
5273   SDNode *N = new (NodeAllocator) StoreSDNode(Ops, dl.getIROrder(),
5274                                               dl.getDebugLoc(), VTs, AM,
5275                                               ST->isTruncatingStore(),
5276                                               ST->getMemoryVT(),
5277                                               ST->getMemOperand());
5278   CSEMap.InsertNode(N, IP);
5279   InsertNode(N);
5280   return SDValue(N, 0);
5281 }
5282
5283 SDValue
5284 SelectionDAG::getMaskedLoad(EVT VT, SDLoc dl, SDValue Chain,
5285                             SDValue Ptr, SDValue Mask, SDValue Src0, EVT MemVT,
5286                             MachineMemOperand *MMO, ISD::LoadExtType ExtTy) {
5287
5288   SDVTList VTs = getVTList(VT, MVT::Other);
5289   SDValue Ops[] = { Chain, Ptr, Mask, Src0 };
5290   FoldingSetNodeID ID;
5291   AddNodeIDNode(ID, ISD::MLOAD, VTs, Ops);
5292   ID.AddInteger(VT.getRawBits());
5293   ID.AddInteger(encodeMemSDNodeFlags(ExtTy, ISD::UNINDEXED,
5294                                      MMO->isVolatile(),
5295                                      MMO->isNonTemporal(),
5296                                      MMO->isInvariant()));
5297   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5298   void *IP = nullptr;
5299   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5300     cast<MaskedLoadSDNode>(E)->refineAlignment(MMO);
5301     return SDValue(E, 0);
5302   }
5303   SDNode *N = new (NodeAllocator) MaskedLoadSDNode(dl.getIROrder(),
5304                                              dl.getDebugLoc(), Ops, 4, VTs,
5305                                              ExtTy, MemVT, MMO);
5306   CSEMap.InsertNode(N, IP);
5307   InsertNode(N);
5308   return SDValue(N, 0);
5309 }
5310
5311 SDValue SelectionDAG::getMaskedStore(SDValue Chain, SDLoc dl, SDValue Val,
5312                                      SDValue Ptr, SDValue Mask, EVT MemVT,
5313                                      MachineMemOperand *MMO, bool isTrunc) {
5314   assert(Chain.getValueType() == MVT::Other &&
5315         "Invalid chain type");
5316   EVT VT = Val.getValueType();
5317   SDVTList VTs = getVTList(MVT::Other);
5318   SDValue Ops[] = { Chain, Ptr, Mask, Val };
5319   FoldingSetNodeID ID;
5320   AddNodeIDNode(ID, ISD::MSTORE, VTs, Ops);
5321   ID.AddInteger(VT.getRawBits());
5322   ID.AddInteger(encodeMemSDNodeFlags(false, ISD::UNINDEXED, MMO->isVolatile(),
5323                                      MMO->isNonTemporal(), MMO->isInvariant()));
5324   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5325   void *IP = nullptr;
5326   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5327     cast<MaskedStoreSDNode>(E)->refineAlignment(MMO);
5328     return SDValue(E, 0);
5329   }
5330   SDNode *N = new (NodeAllocator) MaskedStoreSDNode(dl.getIROrder(),
5331                                                     dl.getDebugLoc(), Ops, 4,
5332                                                     VTs, isTrunc, MemVT, MMO);
5333   CSEMap.InsertNode(N, IP);
5334   InsertNode(N);
5335   return SDValue(N, 0);
5336 }
5337
5338 SDValue
5339 SelectionDAG::getMaskedGather(SDVTList VTs, EVT VT, SDLoc dl,
5340                               ArrayRef<SDValue> Ops,
5341                               MachineMemOperand *MMO) {
5342
5343   FoldingSetNodeID ID;
5344   AddNodeIDNode(ID, ISD::MGATHER, VTs, Ops);
5345   ID.AddInteger(VT.getRawBits());
5346   ID.AddInteger(encodeMemSDNodeFlags(ISD::NON_EXTLOAD, ISD::UNINDEXED,
5347                                      MMO->isVolatile(),
5348                                      MMO->isNonTemporal(),
5349                                      MMO->isInvariant()));
5350   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5351   void *IP = nullptr;
5352   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5353     cast<MaskedGatherSDNode>(E)->refineAlignment(MMO);
5354     return SDValue(E, 0);
5355   }
5356   MaskedGatherSDNode *N =
5357     new (NodeAllocator) MaskedGatherSDNode(dl.getIROrder(), dl.getDebugLoc(),
5358                                            Ops, VTs, VT, MMO);
5359   CSEMap.InsertNode(N, IP);
5360   InsertNode(N);
5361   return SDValue(N, 0);
5362 }
5363
5364 SDValue SelectionDAG::getMaskedScatter(SDVTList VTs, EVT VT, SDLoc dl,
5365                                        ArrayRef<SDValue> Ops,
5366                                        MachineMemOperand *MMO) {
5367   FoldingSetNodeID ID;
5368   AddNodeIDNode(ID, ISD::MSCATTER, VTs, Ops);
5369   ID.AddInteger(VT.getRawBits());
5370   ID.AddInteger(encodeMemSDNodeFlags(false, ISD::UNINDEXED, MMO->isVolatile(),
5371                                      MMO->isNonTemporal(),
5372                                      MMO->isInvariant()));
5373   ID.AddInteger(MMO->getPointerInfo().getAddrSpace());
5374   void *IP = nullptr;
5375   if (SDNode *E = FindNodeOrInsertPos(ID, dl.getDebugLoc(), IP)) {
5376     cast<MaskedScatterSDNode>(E)->refineAlignment(MMO);
5377     return SDValue(E, 0);
5378   }
5379   SDNode *N =
5380     new (NodeAllocator) MaskedScatterSDNode(dl.getIROrder(), dl.getDebugLoc(),
5381                                             Ops, VTs, VT, MMO);
5382   CSEMap.InsertNode(N, IP);
5383   InsertNode(N);
5384   return SDValue(N, 0);
5385 }
5386
5387 SDValue SelectionDAG::getVAArg(EVT VT, SDLoc dl,
5388                                SDValue Chain, SDValue Ptr,
5389                                SDValue SV,
5390                                unsigned Align) {
5391   SDValue Ops[] = { Chain, Ptr, SV, getTargetConstant(Align, dl, MVT::i32) };
5392   return getNode(ISD::VAARG, dl, getVTList(VT, MVT::Other), Ops);
5393 }
5394
5395 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT,
5396                               ArrayRef<SDUse> Ops) {
5397   switch (Ops.size()) {
5398   case 0: return getNode(Opcode, DL, VT);
5399   case 1: return getNode(Opcode, DL, VT, static_cast<const SDValue>(Ops[0]));
5400   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
5401   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
5402   default: break;
5403   }
5404
5405   // Copy from an SDUse array into an SDValue array for use with
5406   // the regular getNode logic.
5407   SmallVector<SDValue, 8> NewOps(Ops.begin(), Ops.end());
5408   return getNode(Opcode, DL, VT, NewOps);
5409 }
5410
5411 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, EVT VT,
5412                               ArrayRef<SDValue> Ops, const SDNodeFlags *Flags) {
5413   unsigned NumOps = Ops.size();
5414   switch (NumOps) {
5415   case 0: return getNode(Opcode, DL, VT);
5416   case 1: return getNode(Opcode, DL, VT, Ops[0]);
5417   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Flags);
5418   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
5419   default: break;
5420   }
5421
5422   switch (Opcode) {
5423   default: break;
5424   case ISD::SELECT_CC: {
5425     assert(NumOps == 5 && "SELECT_CC takes 5 operands!");
5426     assert(Ops[0].getValueType() == Ops[1].getValueType() &&
5427            "LHS and RHS of condition must have same type!");
5428     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
5429            "True and False arms of SelectCC must have same type!");
5430     assert(Ops[2].getValueType() == VT &&
5431            "select_cc node must be of same type as true and false value!");
5432     break;
5433   }
5434   case ISD::BR_CC: {
5435     assert(NumOps == 5 && "BR_CC takes 5 operands!");
5436     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
5437            "LHS/RHS of comparison should match types!");
5438     break;
5439   }
5440   }
5441
5442   // Memoize nodes.
5443   SDNode *N;
5444   SDVTList VTs = getVTList(VT);
5445
5446   if (VT != MVT::Glue) {
5447     FoldingSetNodeID ID;
5448     AddNodeIDNode(ID, Opcode, VTs, Ops);
5449     void *IP = nullptr;
5450
5451     if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
5452       return SDValue(E, 0);
5453
5454     N = new (NodeAllocator) SDNode(Opcode, DL.getIROrder(), DL.getDebugLoc(),
5455                                    VTs, Ops);
5456     CSEMap.InsertNode(N, IP);
5457   } else {
5458     N = new (NodeAllocator) SDNode(Opcode, DL.getIROrder(), DL.getDebugLoc(),
5459                                    VTs, Ops);
5460   }
5461
5462   InsertNode(N);
5463   return SDValue(N, 0);
5464 }
5465
5466 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL,
5467                               ArrayRef<EVT> ResultTys, ArrayRef<SDValue> Ops) {
5468   return getNode(Opcode, DL, getVTList(ResultTys), Ops);
5469 }
5470
5471 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList,
5472                               ArrayRef<SDValue> Ops) {
5473   if (VTList.NumVTs == 1)
5474     return getNode(Opcode, DL, VTList.VTs[0], Ops);
5475
5476 #if 0
5477   switch (Opcode) {
5478   // FIXME: figure out how to safely handle things like
5479   // int foo(int x) { return 1 << (x & 255); }
5480   // int bar() { return foo(256); }
5481   case ISD::SRA_PARTS:
5482   case ISD::SRL_PARTS:
5483   case ISD::SHL_PARTS:
5484     if (N3.getOpcode() == ISD::SIGN_EXTEND_INREG &&
5485         cast<VTSDNode>(N3.getOperand(1))->getVT() != MVT::i1)
5486       return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
5487     else if (N3.getOpcode() == ISD::AND)
5488       if (ConstantSDNode *AndRHS = dyn_cast<ConstantSDNode>(N3.getOperand(1))) {
5489         // If the and is only masking out bits that cannot effect the shift,
5490         // eliminate the and.
5491         unsigned NumBits = VT.getScalarType().getSizeInBits()*2;
5492         if ((AndRHS->getValue() & (NumBits-1)) == NumBits-1)
5493           return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
5494       }
5495     break;
5496   }
5497 #endif
5498
5499   // Memoize the node unless it returns a flag.
5500   SDNode *N;
5501   unsigned NumOps = Ops.size();
5502   if (VTList.VTs[VTList.NumVTs-1] != MVT::Glue) {
5503     FoldingSetNodeID ID;
5504     AddNodeIDNode(ID, Opcode, VTList, Ops);
5505     void *IP = nullptr;
5506     if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP))
5507       return SDValue(E, 0);
5508
5509     if (NumOps == 1) {
5510       N = new (NodeAllocator) UnarySDNode(Opcode, DL.getIROrder(),
5511                                           DL.getDebugLoc(), VTList, Ops[0]);
5512     } else if (NumOps == 2) {
5513       N = new (NodeAllocator) BinarySDNode(Opcode, DL.getIROrder(),
5514                                            DL.getDebugLoc(), VTList, Ops[0],
5515                                            Ops[1]);
5516     } else if (NumOps == 3) {
5517       N = new (NodeAllocator) TernarySDNode(Opcode, DL.getIROrder(),
5518                                             DL.getDebugLoc(), VTList, Ops[0],
5519                                             Ops[1], Ops[2]);
5520     } else {
5521       N = new (NodeAllocator) SDNode(Opcode, DL.getIROrder(), DL.getDebugLoc(),
5522                                      VTList, Ops);
5523     }
5524     CSEMap.InsertNode(N, IP);
5525   } else {
5526     if (NumOps == 1) {
5527       N = new (NodeAllocator) UnarySDNode(Opcode, DL.getIROrder(),
5528                                           DL.getDebugLoc(), VTList, Ops[0]);
5529     } else if (NumOps == 2) {
5530       N = new (NodeAllocator) BinarySDNode(Opcode, DL.getIROrder(),
5531                                            DL.getDebugLoc(), VTList, Ops[0],
5532                                            Ops[1]);
5533     } else if (NumOps == 3) {
5534       N = new (NodeAllocator) TernarySDNode(Opcode, DL.getIROrder(),
5535                                             DL.getDebugLoc(), VTList, Ops[0],
5536                                             Ops[1], Ops[2]);
5537     } else {
5538       N = new (NodeAllocator) SDNode(Opcode, DL.getIROrder(), DL.getDebugLoc(),
5539                                      VTList, Ops);
5540     }
5541   }
5542   InsertNode(N);
5543   return SDValue(N, 0);
5544 }
5545
5546 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList) {
5547   return getNode(Opcode, DL, VTList, None);
5548 }
5549
5550 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList,
5551                               SDValue N1) {
5552   SDValue Ops[] = { N1 };
5553   return getNode(Opcode, DL, VTList, Ops);
5554 }
5555
5556 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList,
5557                               SDValue N1, SDValue N2) {
5558   SDValue Ops[] = { N1, N2 };
5559   return getNode(Opcode, DL, VTList, Ops);
5560 }
5561
5562 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList,
5563                               SDValue N1, SDValue N2, SDValue N3) {
5564   SDValue Ops[] = { N1, N2, N3 };
5565   return getNode(Opcode, DL, VTList, Ops);
5566 }
5567
5568 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList,
5569                               SDValue N1, SDValue N2, SDValue N3,
5570                               SDValue N4) {
5571   SDValue Ops[] = { N1, N2, N3, N4 };
5572   return getNode(Opcode, DL, VTList, Ops);
5573 }
5574
5575 SDValue SelectionDAG::getNode(unsigned Opcode, SDLoc DL, SDVTList VTList,
5576                               SDValue N1, SDValue N2, SDValue N3,
5577                               SDValue N4, SDValue N5) {
5578   SDValue Ops[] = { N1, N2, N3, N4, N5 };
5579   return getNode(Opcode, DL, VTList, Ops);
5580 }
5581
5582 SDVTList SelectionDAG::getVTList(EVT VT) {
5583   return makeVTList(SDNode::getValueTypeList(VT), 1);
5584 }
5585
5586 SDVTList SelectionDAG::getVTList(EVT VT1, EVT VT2) {
5587   FoldingSetNodeID ID;
5588   ID.AddInteger(2U);
5589   ID.AddInteger(VT1.getRawBits());
5590   ID.AddInteger(VT2.getRawBits());
5591
5592   void *IP = nullptr;
5593   SDVTListNode *Result = VTListMap.FindNodeOrInsertPos(ID, IP);
5594   if (!Result) {
5595     EVT *Array = Allocator.Allocate<EVT>(2);
5596     Array[0] = VT1;
5597     Array[1] = VT2;
5598     Result = new (Allocator) SDVTListNode(ID.Intern(Allocator), Array, 2);
5599     VTListMap.InsertNode(Result, IP);
5600   }
5601   return Result->getSDVTList();
5602 }
5603
5604 SDVTList SelectionDAG::getVTList(EVT VT1, EVT VT2, EVT VT3) {
5605   FoldingSetNodeID ID;
5606   ID.AddInteger(3U);
5607   ID.AddInteger(VT1.getRawBits());
5608   ID.AddInteger(VT2.getRawBits());
5609   ID.AddInteger(VT3.getRawBits());
5610
5611   void *IP = nullptr;
5612   SDVTListNode *Result = VTListMap.FindNodeOrInsertPos(ID, IP);
5613   if (!Result) {
5614     EVT *Array = Allocator.Allocate<EVT>(3);
5615     Array[0] = VT1;
5616     Array[1] = VT2;
5617     Array[2] = VT3;
5618     Result = new (Allocator) SDVTListNode(ID.Intern(Allocator), Array, 3);
5619     VTListMap.InsertNode(Result, IP);
5620   }
5621   return Result->getSDVTList();
5622 }
5623
5624 SDVTList SelectionDAG::getVTList(EVT VT1, EVT VT2, EVT VT3, EVT VT4) {
5625   FoldingSetNodeID ID;
5626   ID.AddInteger(4U);
5627   ID.AddInteger(VT1.getRawBits());
5628   ID.AddInteger(VT2.getRawBits());
5629   ID.AddInteger(VT3.getRawBits());
5630   ID.AddInteger(VT4.getRawBits());
5631
5632   void *IP = nullptr;
5633   SDVTListNode *Result = VTListMap.FindNodeOrInsertPos(ID, IP);
5634   if (!Result) {
5635     EVT *Array = Allocator.Allocate<EVT>(4);
5636     Array[0] = VT1;
5637     Array[1] = VT2;
5638     Array[2] = VT3;
5639     Array[3] = VT4;
5640     Result = new (Allocator) SDVTListNode(ID.Intern(Allocator), Array, 4);
5641     VTListMap.InsertNode(Result, IP);
5642   }
5643   return Result->getSDVTList();
5644 }
5645
5646 SDVTList SelectionDAG::getVTList(ArrayRef<EVT> VTs) {
5647   unsigned NumVTs = VTs.size();
5648   FoldingSetNodeID ID;
5649   ID.AddInteger(NumVTs);
5650   for (unsigned index = 0; index < NumVTs; index++) {
5651     ID.AddInteger(VTs[index].getRawBits());
5652   }
5653
5654   void *IP = nullptr;
5655   SDVTListNode *Result = VTListMap.FindNodeOrInsertPos(ID, IP);
5656   if (!Result) {
5657     EVT *Array = Allocator.Allocate<EVT>(NumVTs);
5658     std::copy(VTs.begin(), VTs.end(), Array);
5659     Result = new (Allocator) SDVTListNode(ID.Intern(Allocator), Array, NumVTs);
5660     VTListMap.InsertNode(Result, IP);
5661   }
5662   return Result->getSDVTList();
5663 }
5664
5665
5666 /// UpdateNodeOperands - *Mutate* the specified node in-place to have the
5667 /// specified operands.  If the resultant node already exists in the DAG,
5668 /// this does not modify the specified node, instead it returns the node that
5669 /// already exists.  If the resultant node does not exist in the DAG, the
5670 /// input node is returned.  As a degenerate case, if you specify the same
5671 /// input operands as the node already has, the input node is returned.
5672 SDNode *SelectionDAG::UpdateNodeOperands(SDNode *N, SDValue Op) {
5673   assert(N->getNumOperands() == 1 && "Update with wrong number of operands");
5674
5675   // Check to see if there is no change.
5676   if (Op == N->getOperand(0)) return N;
5677
5678   // See if the modified node already exists.
5679   void *InsertPos = nullptr;
5680   if (SDNode *Existing = FindModifiedNodeSlot(N, Op, InsertPos))
5681     return Existing;
5682
5683   // Nope it doesn't.  Remove the node from its current place in the maps.
5684   if (InsertPos)
5685     if (!RemoveNodeFromCSEMaps(N))
5686       InsertPos = nullptr;
5687
5688   // Now we update the operands.
5689   N->OperandList[0].set(Op);
5690
5691   // If this gets put into a CSE map, add it.
5692   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
5693   return N;
5694 }
5695
5696 SDNode *SelectionDAG::UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2) {
5697   assert(N->getNumOperands() == 2 && "Update with wrong number of operands");
5698
5699   // Check to see if there is no change.
5700   if (Op1 == N->getOperand(0) && Op2 == N->getOperand(1))
5701     return N;   // No operands changed, just return the input node.
5702
5703   // See if the modified node already exists.
5704   void *InsertPos = nullptr;
5705   if (SDNode *Existing = FindModifiedNodeSlot(N, Op1, Op2, InsertPos))
5706     return Existing;
5707
5708   // Nope it doesn't.  Remove the node from its current place in the maps.
5709   if (InsertPos)
5710     if (!RemoveNodeFromCSEMaps(N))
5711       InsertPos = nullptr;
5712
5713   // Now we update the operands.
5714   if (N->OperandList[0] != Op1)
5715     N->OperandList[0].set(Op1);
5716   if (N->OperandList[1] != Op2)
5717     N->OperandList[1].set(Op2);
5718
5719   // If this gets put into a CSE map, add it.
5720   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
5721   return N;
5722 }
5723
5724 SDNode *SelectionDAG::
5725 UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2, SDValue Op3) {
5726   SDValue Ops[] = { Op1, Op2, Op3 };
5727   return UpdateNodeOperands(N, Ops);
5728 }
5729
5730 SDNode *SelectionDAG::
5731 UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2,
5732                    SDValue Op3, SDValue Op4) {
5733   SDValue Ops[] = { Op1, Op2, Op3, Op4 };
5734   return UpdateNodeOperands(N, Ops);
5735 }
5736
5737 SDNode *SelectionDAG::
5738 UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2,
5739                    SDValue Op3, SDValue Op4, SDValue Op5) {
5740   SDValue Ops[] = { Op1, Op2, Op3, Op4, Op5 };
5741   return UpdateNodeOperands(N, Ops);
5742 }
5743
5744 SDNode *SelectionDAG::
5745 UpdateNodeOperands(SDNode *N, ArrayRef<SDValue> Ops) {
5746   unsigned NumOps = Ops.size();
5747   assert(N->getNumOperands() == NumOps &&
5748          "Update with wrong number of operands");
5749
5750   // If no operands changed just return the input node.
5751   if (std::equal(Ops.begin(), Ops.end(), N->op_begin()))
5752     return N;
5753
5754   // See if the modified node already exists.
5755   void *InsertPos = nullptr;
5756   if (SDNode *Existing = FindModifiedNodeSlot(N, Ops, InsertPos))
5757     return Existing;
5758
5759   // Nope it doesn't.  Remove the node from its current place in the maps.
5760   if (InsertPos)
5761     if (!RemoveNodeFromCSEMaps(N))
5762       InsertPos = nullptr;
5763
5764   // Now we update the operands.
5765   for (unsigned i = 0; i != NumOps; ++i)
5766     if (N->OperandList[i] != Ops[i])
5767       N->OperandList[i].set(Ops[i]);
5768
5769   // If this gets put into a CSE map, add it.
5770   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
5771   return N;
5772 }
5773
5774 /// DropOperands - Release the operands and set this node to have
5775 /// zero operands.
5776 void SDNode::DropOperands() {
5777   // Unlike the code in MorphNodeTo that does this, we don't need to
5778   // watch for dead nodes here.
5779   for (op_iterator I = op_begin(), E = op_end(); I != E; ) {
5780     SDUse &Use = *I++;
5781     Use.set(SDValue());
5782   }
5783 }
5784
5785 /// SelectNodeTo - These are wrappers around MorphNodeTo that accept a
5786 /// machine opcode.
5787 ///
5788 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5789                                    EVT VT) {
5790   SDVTList VTs = getVTList(VT);
5791   return SelectNodeTo(N, MachineOpc, VTs, None);
5792 }
5793
5794 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5795                                    EVT VT, SDValue Op1) {
5796   SDVTList VTs = getVTList(VT);
5797   SDValue Ops[] = { Op1 };
5798   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5799 }
5800
5801 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5802                                    EVT VT, SDValue Op1,
5803                                    SDValue Op2) {
5804   SDVTList VTs = getVTList(VT);
5805   SDValue Ops[] = { Op1, Op2 };
5806   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5807 }
5808
5809 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5810                                    EVT VT, SDValue Op1,
5811                                    SDValue Op2, SDValue Op3) {
5812   SDVTList VTs = getVTList(VT);
5813   SDValue Ops[] = { Op1, Op2, Op3 };
5814   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5815 }
5816
5817 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5818                                    EVT VT, ArrayRef<SDValue> Ops) {
5819   SDVTList VTs = getVTList(VT);
5820   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5821 }
5822
5823 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5824                                    EVT VT1, EVT VT2, ArrayRef<SDValue> Ops) {
5825   SDVTList VTs = getVTList(VT1, VT2);
5826   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5827 }
5828
5829 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5830                                    EVT VT1, EVT VT2) {
5831   SDVTList VTs = getVTList(VT1, VT2);
5832   return SelectNodeTo(N, MachineOpc, VTs, None);
5833 }
5834
5835 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5836                                    EVT VT1, EVT VT2, EVT VT3,
5837                                    ArrayRef<SDValue> Ops) {
5838   SDVTList VTs = getVTList(VT1, VT2, VT3);
5839   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5840 }
5841
5842 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5843                                    EVT VT1, EVT VT2, EVT VT3, EVT VT4,
5844                                    ArrayRef<SDValue> Ops) {
5845   SDVTList VTs = getVTList(VT1, VT2, VT3, VT4);
5846   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5847 }
5848
5849 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5850                                    EVT VT1, EVT VT2,
5851                                    SDValue Op1) {
5852   SDVTList VTs = getVTList(VT1, VT2);
5853   SDValue Ops[] = { Op1 };
5854   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5855 }
5856
5857 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5858                                    EVT VT1, EVT VT2,
5859                                    SDValue Op1, SDValue Op2) {
5860   SDVTList VTs = getVTList(VT1, VT2);
5861   SDValue Ops[] = { Op1, Op2 };
5862   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5863 }
5864
5865 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5866                                    EVT VT1, EVT VT2,
5867                                    SDValue Op1, SDValue Op2,
5868                                    SDValue Op3) {
5869   SDVTList VTs = getVTList(VT1, VT2);
5870   SDValue Ops[] = { Op1, Op2, Op3 };
5871   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5872 }
5873
5874 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5875                                    EVT VT1, EVT VT2, EVT VT3,
5876                                    SDValue Op1, SDValue Op2,
5877                                    SDValue Op3) {
5878   SDVTList VTs = getVTList(VT1, VT2, VT3);
5879   SDValue Ops[] = { Op1, Op2, Op3 };
5880   return SelectNodeTo(N, MachineOpc, VTs, Ops);
5881 }
5882
5883 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
5884                                    SDVTList VTs,ArrayRef<SDValue> Ops) {
5885   N = MorphNodeTo(N, ~MachineOpc, VTs, Ops);
5886   // Reset the NodeID to -1.
5887   N->setNodeId(-1);
5888   return N;
5889 }
5890
5891 /// UpdadeSDLocOnMergedSDNode - If the opt level is -O0 then it throws away
5892 /// the line number information on the merged node since it is not possible to
5893 /// preserve the information that operation is associated with multiple lines.
5894 /// This will make the debugger working better at -O0, were there is a higher
5895 /// probability having other instructions associated with that line.
5896 ///
5897 /// For IROrder, we keep the smaller of the two
5898 SDNode *SelectionDAG::UpdadeSDLocOnMergedSDNode(SDNode *N, SDLoc OLoc) {
5899   DebugLoc NLoc = N->getDebugLoc();
5900   if (NLoc && OptLevel == CodeGenOpt::None && OLoc.getDebugLoc() != NLoc) {
5901     N->setDebugLoc(DebugLoc());
5902   }
5903   unsigned Order = std::min(N->getIROrder(), OLoc.getIROrder());
5904   N->setIROrder(Order);
5905   return N;
5906 }
5907
5908 /// MorphNodeTo - This *mutates* the specified node to have the specified
5909 /// return type, opcode, and operands.
5910 ///
5911 /// Note that MorphNodeTo returns the resultant node.  If there is already a
5912 /// node of the specified opcode and operands, it returns that node instead of
5913 /// the current one.  Note that the SDLoc need not be the same.
5914 ///
5915 /// Using MorphNodeTo is faster than creating a new node and swapping it in
5916 /// with ReplaceAllUsesWith both because it often avoids allocating a new
5917 /// node, and because it doesn't require CSE recalculation for any of
5918 /// the node's users.
5919 ///
5920 /// However, note that MorphNodeTo recursively deletes dead nodes from the DAG.
5921 /// As a consequence it isn't appropriate to use from within the DAG combiner or
5922 /// the legalizer which maintain worklists that would need to be updated when
5923 /// deleting things.
5924 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
5925                                   SDVTList VTs, ArrayRef<SDValue> Ops) {
5926   unsigned NumOps = Ops.size();
5927   // If an identical node already exists, use it.
5928   void *IP = nullptr;
5929   if (VTs.VTs[VTs.NumVTs-1] != MVT::Glue) {
5930     FoldingSetNodeID ID;
5931     AddNodeIDNode(ID, Opc, VTs, Ops);
5932     if (SDNode *ON = FindNodeOrInsertPos(ID, N->getDebugLoc(), IP))
5933       return UpdadeSDLocOnMergedSDNode(ON, SDLoc(N));
5934   }
5935
5936   if (!RemoveNodeFromCSEMaps(N))
5937     IP = nullptr;
5938
5939   // Start the morphing.
5940   N->NodeType = Opc;
5941   N->ValueList = VTs.VTs;
5942   N->NumValues = VTs.NumVTs;
5943
5944   // Clear the operands list, updating used nodes to remove this from their
5945   // use list.  Keep track of any operands that become dead as a result.
5946   SmallPtrSet<SDNode*, 16> DeadNodeSet;
5947   for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
5948     SDUse &Use = *I++;
5949     SDNode *Used = Use.getNode();
5950     Use.set(SDValue());
5951     if (Used->use_empty())
5952       DeadNodeSet.insert(Used);
5953   }
5954
5955   if (MachineSDNode *MN = dyn_cast<MachineSDNode>(N)) {
5956     // Initialize the memory references information.
5957     MN->setMemRefs(nullptr, nullptr);
5958     // If NumOps is larger than the # of operands we can have in a
5959     // MachineSDNode, reallocate the operand list.
5960     if (NumOps > MN->NumOperands || !MN->OperandsNeedDelete) {
5961       if (MN->OperandsNeedDelete)
5962         delete[] MN->OperandList;
5963       if (NumOps > array_lengthof(MN->LocalOperands))
5964         // We're creating a final node that will live unmorphed for the
5965         // remainder of the current SelectionDAG iteration, so we can allocate
5966         // the operands directly out of a pool with no recycling metadata.
5967         MN->InitOperands(OperandAllocator.Allocate<SDUse>(NumOps),
5968                          Ops.data(), NumOps);
5969       else
5970         MN->InitOperands(MN->LocalOperands, Ops.data(), NumOps);
5971       MN->OperandsNeedDelete = false;
5972     } else
5973       MN->InitOperands(MN->OperandList, Ops.data(), NumOps);
5974   } else {
5975     // If NumOps is larger than the # of operands we currently have, reallocate
5976     // the operand list.
5977     if (NumOps > N->NumOperands) {
5978       if (N->OperandsNeedDelete)
5979         delete[] N->OperandList;
5980       N->InitOperands(new SDUse[NumOps], Ops.data(), NumOps);
5981       N->OperandsNeedDelete = true;
5982     } else
5983       N->InitOperands(N->OperandList, Ops.data(), NumOps);
5984   }
5985
5986   // Delete any nodes that are still dead after adding the uses for the
5987   // new operands.
5988   if (!DeadNodeSet.empty()) {
5989     SmallVector<SDNode *, 16> DeadNodes;
5990     for (SDNode *N : DeadNodeSet)
5991       if (N->use_empty())
5992         DeadNodes.push_back(N);
5993     RemoveDeadNodes(DeadNodes);
5994   }
5995
5996   if (IP)
5997     CSEMap.InsertNode(N, IP);   // Memoize the new node.
5998   return N;
5999 }
6000
6001
6002 /// getMachineNode - These are used for target selectors to create a new node
6003 /// with specified return type(s), MachineInstr opcode, and operands.
6004 ///
6005 /// Note that getMachineNode returns the resultant node.  If there is already a
6006 /// node of the specified opcode and operands, it returns that node instead of
6007 /// the current one.
6008 MachineSDNode *
6009 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT) {
6010   SDVTList VTs = getVTList(VT);
6011   return getMachineNode(Opcode, dl, VTs, None);
6012 }
6013
6014 MachineSDNode *
6015 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT, SDValue Op1) {
6016   SDVTList VTs = getVTList(VT);
6017   SDValue Ops[] = { Op1 };
6018   return getMachineNode(Opcode, dl, VTs, Ops);
6019 }
6020
6021 MachineSDNode *
6022 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT,
6023                              SDValue Op1, SDValue Op2) {
6024   SDVTList VTs = getVTList(VT);
6025   SDValue Ops[] = { Op1, Op2 };
6026   return getMachineNode(Opcode, dl, VTs, Ops);
6027 }
6028
6029 MachineSDNode *
6030 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT,
6031                              SDValue Op1, SDValue Op2, SDValue Op3) {
6032   SDVTList VTs = getVTList(VT);
6033   SDValue Ops[] = { Op1, Op2, Op3 };
6034   return getMachineNode(Opcode, dl, VTs, Ops);
6035 }
6036
6037 MachineSDNode *
6038 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT,
6039                              ArrayRef<SDValue> Ops) {
6040   SDVTList VTs = getVTList(VT);
6041   return getMachineNode(Opcode, dl, VTs, Ops);
6042 }
6043
6044 MachineSDNode *
6045 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT1, EVT VT2) {
6046   SDVTList VTs = getVTList(VT1, VT2);
6047   return getMachineNode(Opcode, dl, VTs, None);
6048 }
6049
6050 MachineSDNode *
6051 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6052                              EVT VT1, EVT VT2, SDValue Op1) {
6053   SDVTList VTs = getVTList(VT1, VT2);
6054   SDValue Ops[] = { Op1 };
6055   return getMachineNode(Opcode, dl, VTs, Ops);
6056 }
6057
6058 MachineSDNode *
6059 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6060                              EVT VT1, EVT VT2, SDValue Op1, SDValue Op2) {
6061   SDVTList VTs = getVTList(VT1, VT2);
6062   SDValue Ops[] = { Op1, Op2 };
6063   return getMachineNode(Opcode, dl, VTs, Ops);
6064 }
6065
6066 MachineSDNode *
6067 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6068                              EVT VT1, EVT VT2, SDValue Op1,
6069                              SDValue Op2, SDValue Op3) {
6070   SDVTList VTs = getVTList(VT1, VT2);
6071   SDValue Ops[] = { Op1, Op2, Op3 };
6072   return getMachineNode(Opcode, dl, VTs, Ops);
6073 }
6074
6075 MachineSDNode *
6076 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6077                              EVT VT1, EVT VT2,
6078                              ArrayRef<SDValue> Ops) {
6079   SDVTList VTs = getVTList(VT1, VT2);
6080   return getMachineNode(Opcode, dl, VTs, Ops);
6081 }
6082
6083 MachineSDNode *
6084 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6085                              EVT VT1, EVT VT2, EVT VT3,
6086                              SDValue Op1, SDValue Op2) {
6087   SDVTList VTs = getVTList(VT1, VT2, VT3);
6088   SDValue Ops[] = { Op1, Op2 };
6089   return getMachineNode(Opcode, dl, VTs, Ops);
6090 }
6091
6092 MachineSDNode *
6093 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6094                              EVT VT1, EVT VT2, EVT VT3,
6095                              SDValue Op1, SDValue Op2, SDValue Op3) {
6096   SDVTList VTs = getVTList(VT1, VT2, VT3);
6097   SDValue Ops[] = { Op1, Op2, Op3 };
6098   return getMachineNode(Opcode, dl, VTs, Ops);
6099 }
6100
6101 MachineSDNode *
6102 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6103                              EVT VT1, EVT VT2, EVT VT3,
6104                              ArrayRef<SDValue> Ops) {
6105   SDVTList VTs = getVTList(VT1, VT2, VT3);
6106   return getMachineNode(Opcode, dl, VTs, Ops);
6107 }
6108
6109 MachineSDNode *
6110 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl, EVT VT1,
6111                              EVT VT2, EVT VT3, EVT VT4,
6112                              ArrayRef<SDValue> Ops) {
6113   SDVTList VTs = getVTList(VT1, VT2, VT3, VT4);
6114   return getMachineNode(Opcode, dl, VTs, Ops);
6115 }
6116
6117 MachineSDNode *
6118 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc dl,
6119                              ArrayRef<EVT> ResultTys,
6120                              ArrayRef<SDValue> Ops) {
6121   SDVTList VTs = getVTList(ResultTys);
6122   return getMachineNode(Opcode, dl, VTs, Ops);
6123 }
6124
6125 MachineSDNode *
6126 SelectionDAG::getMachineNode(unsigned Opcode, SDLoc DL, SDVTList VTs,
6127                              ArrayRef<SDValue> OpsArray) {
6128   bool DoCSE = VTs.VTs[VTs.NumVTs-1] != MVT::Glue;
6129   MachineSDNode *N;
6130   void *IP = nullptr;
6131   const SDValue *Ops = OpsArray.data();
6132   unsigned NumOps = OpsArray.size();
6133
6134   if (DoCSE) {
6135     FoldingSetNodeID ID;
6136     AddNodeIDNode(ID, ~Opcode, VTs, OpsArray);
6137     IP = nullptr;
6138     if (SDNode *E = FindNodeOrInsertPos(ID, DL.getDebugLoc(), IP)) {
6139       return cast<MachineSDNode>(UpdadeSDLocOnMergedSDNode(E, DL));
6140     }
6141   }
6142
6143   // Allocate a new MachineSDNode.
6144   N = new (NodeAllocator) MachineSDNode(~Opcode, DL.getIROrder(),
6145                                         DL.getDebugLoc(), VTs);
6146
6147   // Initialize the operands list.
6148   if (NumOps > array_lengthof(N->LocalOperands))
6149     // We're creating a final node that will live unmorphed for the
6150     // remainder of the current SelectionDAG iteration, so we can allocate
6151     // the operands directly out of a pool with no recycling metadata.
6152     N->InitOperands(OperandAllocator.Allocate<SDUse>(NumOps),
6153                     Ops, NumOps);
6154   else
6155     N->InitOperands(N->LocalOperands, Ops, NumOps);
6156   N->OperandsNeedDelete = false;
6157
6158   if (DoCSE)
6159     CSEMap.InsertNode(N, IP);
6160
6161   InsertNode(N);
6162   return N;
6163 }
6164
6165 /// getTargetExtractSubreg - A convenience function for creating
6166 /// TargetOpcode::EXTRACT_SUBREG nodes.
6167 SDValue
6168 SelectionDAG::getTargetExtractSubreg(int SRIdx, SDLoc DL, EVT VT,
6169                                      SDValue Operand) {
6170   SDValue SRIdxVal = getTargetConstant(SRIdx, DL, MVT::i32);
6171   SDNode *Subreg = getMachineNode(TargetOpcode::EXTRACT_SUBREG, DL,
6172                                   VT, Operand, SRIdxVal);
6173   return SDValue(Subreg, 0);
6174 }
6175
6176 /// getTargetInsertSubreg - A convenience function for creating
6177 /// TargetOpcode::INSERT_SUBREG nodes.
6178 SDValue
6179 SelectionDAG::getTargetInsertSubreg(int SRIdx, SDLoc DL, EVT VT,
6180                                     SDValue Operand, SDValue Subreg) {
6181   SDValue SRIdxVal = getTargetConstant(SRIdx, DL, MVT::i32);
6182   SDNode *Result = getMachineNode(TargetOpcode::INSERT_SUBREG, DL,
6183                                   VT, Operand, Subreg, SRIdxVal);
6184   return SDValue(Result, 0);
6185 }
6186
6187 /// getNodeIfExists - Get the specified node if it's already available, or
6188 /// else return NULL.
6189 SDNode *SelectionDAG::getNodeIfExists(unsigned Opcode, SDVTList VTList,
6190                                       ArrayRef<SDValue> Ops,
6191                                       const SDNodeFlags *Flags) {
6192   if (VTList.VTs[VTList.NumVTs - 1] != MVT::Glue) {
6193     FoldingSetNodeID ID;
6194     AddNodeIDNode(ID, Opcode, VTList, Ops);
6195     AddNodeIDFlags(ID, Opcode, Flags);
6196     void *IP = nullptr;
6197     if (SDNode *E = FindNodeOrInsertPos(ID, DebugLoc(), IP))
6198       return E;
6199   }
6200   return nullptr;
6201 }
6202
6203 /// getDbgValue - Creates a SDDbgValue node.
6204 ///
6205 /// SDNode
6206 SDDbgValue *SelectionDAG::getDbgValue(MDNode *Var, MDNode *Expr, SDNode *N,
6207                                       unsigned R, bool IsIndirect, uint64_t Off,
6208                                       DebugLoc DL, unsigned O) {
6209   assert(cast<DILocalVariable>(Var)->isValidLocationForIntrinsic(DL) &&
6210          "Expected inlined-at fields to agree");
6211   return new (DbgInfo->getAlloc())
6212       SDDbgValue(Var, Expr, N, R, IsIndirect, Off, DL, O);
6213 }
6214
6215 /// Constant
6216 SDDbgValue *SelectionDAG::getConstantDbgValue(MDNode *Var, MDNode *Expr,
6217                                               const Value *C, uint64_t Off,
6218                                               DebugLoc DL, unsigned O) {
6219   assert(cast<DILocalVariable>(Var)->isValidLocationForIntrinsic(DL) &&
6220          "Expected inlined-at fields to agree");
6221   return new (DbgInfo->getAlloc()) SDDbgValue(Var, Expr, C, Off, DL, O);
6222 }
6223
6224 /// FrameIndex
6225 SDDbgValue *SelectionDAG::getFrameIndexDbgValue(MDNode *Var, MDNode *Expr,
6226                                                 unsigned FI, uint64_t Off,
6227                                                 DebugLoc DL, unsigned O) {
6228   assert(cast<DILocalVariable>(Var)->isValidLocationForIntrinsic(DL) &&
6229          "Expected inlined-at fields to agree");
6230   return new (DbgInfo->getAlloc()) SDDbgValue(Var, Expr, FI, Off, DL, O);
6231 }
6232
6233 namespace {
6234
6235 /// RAUWUpdateListener - Helper for ReplaceAllUsesWith - When the node
6236 /// pointed to by a use iterator is deleted, increment the use iterator
6237 /// so that it doesn't dangle.
6238 ///
6239 class RAUWUpdateListener : public SelectionDAG::DAGUpdateListener {
6240   SDNode::use_iterator &UI;
6241   SDNode::use_iterator &UE;
6242
6243   void NodeDeleted(SDNode *N, SDNode *E) override {
6244     // Increment the iterator as needed.
6245     while (UI != UE && N == *UI)
6246       ++UI;
6247   }
6248
6249 public:
6250   RAUWUpdateListener(SelectionDAG &d,
6251                      SDNode::use_iterator &ui,
6252                      SDNode::use_iterator &ue)
6253     : SelectionDAG::DAGUpdateListener(d), UI(ui), UE(ue) {}
6254 };
6255
6256 }
6257
6258 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
6259 /// This can cause recursive merging of nodes in the DAG.
6260 ///
6261 /// This version assumes From has a single result value.
6262 ///
6263 void SelectionDAG::ReplaceAllUsesWith(SDValue FromN, SDValue To) {
6264   SDNode *From = FromN.getNode();
6265   assert(From->getNumValues() == 1 && FromN.getResNo() == 0 &&
6266          "Cannot replace with this method!");
6267   assert(From != To.getNode() && "Cannot replace uses of with self");
6268
6269   // Iterate over all the existing uses of From. New uses will be added
6270   // to the beginning of the use list, which we avoid visiting.
6271   // This specifically avoids visiting uses of From that arise while the
6272   // replacement is happening, because any such uses would be the result
6273   // of CSE: If an existing node looks like From after one of its operands
6274   // is replaced by To, we don't want to replace of all its users with To
6275   // too. See PR3018 for more info.
6276   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
6277   RAUWUpdateListener Listener(*this, UI, UE);
6278   while (UI != UE) {
6279     SDNode *User = *UI;
6280
6281     // This node is about to morph, remove its old self from the CSE maps.
6282     RemoveNodeFromCSEMaps(User);
6283
6284     // A user can appear in a use list multiple times, and when this
6285     // happens the uses are usually next to each other in the list.
6286     // To help reduce the number of CSE recomputations, process all
6287     // the uses of this user that we can find this way.
6288     do {
6289       SDUse &Use = UI.getUse();
6290       ++UI;
6291       Use.set(To);
6292     } while (UI != UE && *UI == User);
6293
6294     // Now that we have modified User, add it back to the CSE maps.  If it
6295     // already exists there, recursively merge the results together.
6296     AddModifiedNodeToCSEMaps(User);
6297   }
6298
6299   // If we just RAUW'd the root, take note.
6300   if (FromN == getRoot())
6301     setRoot(To);
6302 }
6303
6304 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
6305 /// This can cause recursive merging of nodes in the DAG.
6306 ///
6307 /// This version assumes that for each value of From, there is a
6308 /// corresponding value in To in the same position with the same type.
6309 ///
6310 void SelectionDAG::ReplaceAllUsesWith(SDNode *From, SDNode *To) {
6311 #ifndef NDEBUG
6312   for (unsigned i = 0, e = From->getNumValues(); i != e; ++i)
6313     assert((!From->hasAnyUseOfValue(i) ||
6314             From->getValueType(i) == To->getValueType(i)) &&
6315            "Cannot use this version of ReplaceAllUsesWith!");
6316 #endif
6317
6318   // Handle the trivial case.
6319   if (From == To)
6320     return;
6321
6322   // Iterate over just the existing users of From. See the comments in
6323   // the ReplaceAllUsesWith above.
6324   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
6325   RAUWUpdateListener Listener(*this, UI, UE);
6326   while (UI != UE) {
6327     SDNode *User = *UI;
6328
6329     // This node is about to morph, remove its old self from the CSE maps.
6330     RemoveNodeFromCSEMaps(User);
6331
6332     // A user can appear in a use list multiple times, and when this
6333     // happens the uses are usually next to each other in the list.
6334     // To help reduce the number of CSE recomputations, process all
6335     // the uses of this user that we can find this way.
6336     do {
6337       SDUse &Use = UI.getUse();
6338       ++UI;
6339       Use.setNode(To);
6340     } while (UI != UE && *UI == User);
6341
6342     // Now that we have modified User, add it back to the CSE maps.  If it
6343     // already exists there, recursively merge the results together.
6344     AddModifiedNodeToCSEMaps(User);
6345   }
6346
6347   // If we just RAUW'd the root, take note.
6348   if (From == getRoot().getNode())
6349     setRoot(SDValue(To, getRoot().getResNo()));
6350 }
6351
6352 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
6353 /// This can cause recursive merging of nodes in the DAG.
6354 ///
6355 /// This version can replace From with any result values.  To must match the
6356 /// number and types of values returned by From.
6357 void SelectionDAG::ReplaceAllUsesWith(SDNode *From, const SDValue *To) {
6358   if (From->getNumValues() == 1)  // Handle the simple case efficiently.
6359     return ReplaceAllUsesWith(SDValue(From, 0), To[0]);
6360
6361   // Iterate over just the existing users of From. See the comments in
6362   // the ReplaceAllUsesWith above.
6363   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
6364   RAUWUpdateListener Listener(*this, UI, UE);
6365   while (UI != UE) {
6366     SDNode *User = *UI;
6367
6368     // This node is about to morph, remove its old self from the CSE maps.
6369     RemoveNodeFromCSEMaps(User);
6370
6371     // A user can appear in a use list multiple times, and when this
6372     // happens the uses are usually next to each other in the list.
6373     // To help reduce the number of CSE recomputations, process all
6374     // the uses of this user that we can find this way.
6375     do {
6376       SDUse &Use = UI.getUse();
6377       const SDValue &ToOp = To[Use.getResNo()];
6378       ++UI;
6379       Use.set(ToOp);
6380     } while (UI != UE && *UI == User);
6381
6382     // Now that we have modified User, add it back to the CSE maps.  If it
6383     // already exists there, recursively merge the results together.
6384     AddModifiedNodeToCSEMaps(User);
6385   }
6386
6387   // If we just RAUW'd the root, take note.
6388   if (From == getRoot().getNode())
6389     setRoot(SDValue(To[getRoot().getResNo()]));
6390 }
6391
6392 /// ReplaceAllUsesOfValueWith - Replace any uses of From with To, leaving
6393 /// uses of other values produced by From.getNode() alone.  The Deleted
6394 /// vector is handled the same way as for ReplaceAllUsesWith.
6395 void SelectionDAG::ReplaceAllUsesOfValueWith(SDValue From, SDValue To){
6396   // Handle the really simple, really trivial case efficiently.
6397   if (From == To) return;
6398
6399   // Handle the simple, trivial, case efficiently.
6400   if (From.getNode()->getNumValues() == 1) {
6401     ReplaceAllUsesWith(From, To);
6402     return;
6403   }
6404
6405   // Iterate over just the existing users of From. See the comments in
6406   // the ReplaceAllUsesWith above.
6407   SDNode::use_iterator UI = From.getNode()->use_begin(),
6408                        UE = From.getNode()->use_end();
6409   RAUWUpdateListener Listener(*this, UI, UE);
6410   while (UI != UE) {
6411     SDNode *User = *UI;
6412     bool UserRemovedFromCSEMaps = false;
6413
6414     // A user can appear in a use list multiple times, and when this
6415     // happens the uses are usually next to each other in the list.
6416     // To help reduce the number of CSE recomputations, process all
6417     // the uses of this user that we can find this way.
6418     do {
6419       SDUse &Use = UI.getUse();
6420
6421       // Skip uses of different values from the same node.
6422       if (Use.getResNo() != From.getResNo()) {
6423         ++UI;
6424         continue;
6425       }
6426
6427       // If this node hasn't been modified yet, it's still in the CSE maps,
6428       // so remove its old self from the CSE maps.
6429       if (!UserRemovedFromCSEMaps) {
6430         RemoveNodeFromCSEMaps(User);
6431         UserRemovedFromCSEMaps = true;
6432       }
6433
6434       ++UI;
6435       Use.set(To);
6436     } while (UI != UE && *UI == User);
6437
6438     // We are iterating over all uses of the From node, so if a use
6439     // doesn't use the specific value, no changes are made.
6440     if (!UserRemovedFromCSEMaps)
6441       continue;
6442
6443     // Now that we have modified User, add it back to the CSE maps.  If it
6444     // already exists there, recursively merge the results together.
6445     AddModifiedNodeToCSEMaps(User);
6446   }
6447
6448   // If we just RAUW'd the root, take note.
6449   if (From == getRoot())
6450     setRoot(To);
6451 }
6452
6453 namespace {
6454   /// UseMemo - This class is used by SelectionDAG::ReplaceAllUsesOfValuesWith
6455   /// to record information about a use.
6456   struct UseMemo {
6457     SDNode *User;
6458     unsigned Index;
6459     SDUse *Use;
6460   };
6461
6462   /// operator< - Sort Memos by User.
6463   bool operator<(const UseMemo &L, const UseMemo &R) {
6464     return (intptr_t)L.User < (intptr_t)R.User;
6465   }
6466 }
6467
6468 /// ReplaceAllUsesOfValuesWith - Replace any uses of From with To, leaving
6469 /// uses of other values produced by From.getNode() alone.  The same value
6470 /// may appear in both the From and To list.  The Deleted vector is
6471 /// handled the same way as for ReplaceAllUsesWith.
6472 void SelectionDAG::ReplaceAllUsesOfValuesWith(const SDValue *From,
6473                                               const SDValue *To,
6474                                               unsigned Num){
6475   // Handle the simple, trivial case efficiently.
6476   if (Num == 1)
6477     return ReplaceAllUsesOfValueWith(*From, *To);
6478
6479   // Read up all the uses and make records of them. This helps
6480   // processing new uses that are introduced during the
6481   // replacement process.
6482   SmallVector<UseMemo, 4> Uses;
6483   for (unsigned i = 0; i != Num; ++i) {
6484     unsigned FromResNo = From[i].getResNo();
6485     SDNode *FromNode = From[i].getNode();
6486     for (SDNode::use_iterator UI = FromNode->use_begin(),
6487          E = FromNode->use_end(); UI != E; ++UI) {
6488       SDUse &Use = UI.getUse();
6489       if (Use.getResNo() == FromResNo) {
6490         UseMemo Memo = { *UI, i, &Use };
6491         Uses.push_back(Memo);
6492       }
6493     }
6494   }
6495
6496   // Sort the uses, so that all the uses from a given User are together.
6497   std::sort(Uses.begin(), Uses.end());
6498
6499   for (unsigned UseIndex = 0, UseIndexEnd = Uses.size();
6500        UseIndex != UseIndexEnd; ) {
6501     // We know that this user uses some value of From.  If it is the right
6502     // value, update it.
6503     SDNode *User = Uses[UseIndex].User;
6504
6505     // This node is about to morph, remove its old self from the CSE maps.
6506     RemoveNodeFromCSEMaps(User);
6507
6508     // The Uses array is sorted, so all the uses for a given User
6509     // are next to each other in the list.
6510     // To help reduce the number of CSE recomputations, process all
6511     // the uses of this user that we can find this way.
6512     do {
6513       unsigned i = Uses[UseIndex].Index;
6514       SDUse &Use = *Uses[UseIndex].Use;
6515       ++UseIndex;
6516
6517       Use.set(To[i]);
6518     } while (UseIndex != UseIndexEnd && Uses[UseIndex].User == User);
6519
6520     // Now that we have modified User, add it back to the CSE maps.  If it
6521     // already exists there, recursively merge the results together.
6522     AddModifiedNodeToCSEMaps(User);
6523   }
6524 }
6525
6526 /// AssignTopologicalOrder - Assign a unique node id for each node in the DAG
6527 /// based on their topological order. It returns the maximum id and a vector
6528 /// of the SDNodes* in assigned order by reference.
6529 unsigned SelectionDAG::AssignTopologicalOrder() {
6530
6531   unsigned DAGSize = 0;
6532
6533   // SortedPos tracks the progress of the algorithm. Nodes before it are
6534   // sorted, nodes after it are unsorted. When the algorithm completes
6535   // it is at the end of the list.
6536   allnodes_iterator SortedPos = allnodes_begin();
6537
6538   // Visit all the nodes. Move nodes with no operands to the front of
6539   // the list immediately. Annotate nodes that do have operands with their
6540   // operand count. Before we do this, the Node Id fields of the nodes
6541   // may contain arbitrary values. After, the Node Id fields for nodes
6542   // before SortedPos will contain the topological sort index, and the
6543   // Node Id fields for nodes At SortedPos and after will contain the
6544   // count of outstanding operands.
6545   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ) {
6546     SDNode *N = &*I++;
6547     checkForCycles(N, this);
6548     unsigned Degree = N->getNumOperands();
6549     if (Degree == 0) {
6550       // A node with no uses, add it to the result array immediately.
6551       N->setNodeId(DAGSize++);
6552       allnodes_iterator Q(N);
6553       if (Q != SortedPos)
6554         SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(Q));
6555       assert(SortedPos != AllNodes.end() && "Overran node list");
6556       ++SortedPos;
6557     } else {
6558       // Temporarily use the Node Id as scratch space for the degree count.
6559       N->setNodeId(Degree);
6560     }
6561   }
6562
6563   // Visit all the nodes. As we iterate, move nodes into sorted order,
6564   // such that by the time the end is reached all nodes will be sorted.
6565   for (SDNode &Node : allnodes()) {
6566     SDNode *N = &Node;
6567     checkForCycles(N, this);
6568     // N is in sorted position, so all its uses have one less operand
6569     // that needs to be sorted.
6570     for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
6571          UI != UE; ++UI) {
6572       SDNode *P = *UI;
6573       unsigned Degree = P->getNodeId();
6574       assert(Degree != 0 && "Invalid node degree");
6575       --Degree;
6576       if (Degree == 0) {
6577         // All of P's operands are sorted, so P may sorted now.
6578         P->setNodeId(DAGSize++);
6579         if (P != SortedPos)
6580           SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(P));
6581         assert(SortedPos != AllNodes.end() && "Overran node list");
6582         ++SortedPos;
6583       } else {
6584         // Update P's outstanding operand count.
6585         P->setNodeId(Degree);
6586       }
6587     }
6588     if (&Node == SortedPos) {
6589 #ifndef NDEBUG
6590       allnodes_iterator I(N);
6591       SDNode *S = &*++I;
6592       dbgs() << "Overran sorted position:\n";
6593       S->dumprFull(this); dbgs() << "\n";
6594       dbgs() << "Checking if this is due to cycles\n";
6595       checkForCycles(this, true);
6596 #endif
6597       llvm_unreachable(nullptr);
6598     }
6599   }
6600
6601   assert(SortedPos == AllNodes.end() &&
6602          "Topological sort incomplete!");
6603   assert(AllNodes.front().getOpcode() == ISD::EntryToken &&
6604          "First node in topological sort is not the entry token!");
6605   assert(AllNodes.front().getNodeId() == 0 &&
6606          "First node in topological sort has non-zero id!");
6607   assert(AllNodes.front().getNumOperands() == 0 &&
6608          "First node in topological sort has operands!");
6609   assert(AllNodes.back().getNodeId() == (int)DAGSize-1 &&
6610          "Last node in topologic sort has unexpected id!");
6611   assert(AllNodes.back().use_empty() &&
6612          "Last node in topologic sort has users!");
6613   assert(DAGSize == allnodes_size() && "Node count mismatch!");
6614   return DAGSize;
6615 }
6616
6617 /// AddDbgValue - Add a dbg_value SDNode. If SD is non-null that means the
6618 /// value is produced by SD.
6619 void SelectionDAG::AddDbgValue(SDDbgValue *DB, SDNode *SD, bool isParameter) {
6620   if (SD) {
6621     assert(DbgInfo->getSDDbgValues(SD).empty() || SD->getHasDebugValue());
6622     SD->setHasDebugValue(true);
6623   }
6624   DbgInfo->add(DB, SD, isParameter);
6625 }
6626
6627 /// TransferDbgValues - Transfer SDDbgValues.
6628 void SelectionDAG::TransferDbgValues(SDValue From, SDValue To) {
6629   if (From == To || !From.getNode()->getHasDebugValue())
6630     return;
6631   SDNode *FromNode = From.getNode();
6632   SDNode *ToNode = To.getNode();
6633   ArrayRef<SDDbgValue *> DVs = GetDbgValues(FromNode);
6634   SmallVector<SDDbgValue *, 2> ClonedDVs;
6635   for (ArrayRef<SDDbgValue *>::iterator I = DVs.begin(), E = DVs.end();
6636        I != E; ++I) {
6637     SDDbgValue *Dbg = *I;
6638     if (Dbg->getKind() == SDDbgValue::SDNODE) {
6639       SDDbgValue *Clone =
6640           getDbgValue(Dbg->getVariable(), Dbg->getExpression(), ToNode,
6641                       To.getResNo(), Dbg->isIndirect(), Dbg->getOffset(),
6642                       Dbg->getDebugLoc(), Dbg->getOrder());
6643       ClonedDVs.push_back(Clone);
6644     }
6645   }
6646   for (SmallVectorImpl<SDDbgValue *>::iterator I = ClonedDVs.begin(),
6647          E = ClonedDVs.end(); I != E; ++I)
6648     AddDbgValue(*I, ToNode, false);
6649 }
6650
6651 //===----------------------------------------------------------------------===//
6652 //                              SDNode Class
6653 //===----------------------------------------------------------------------===//
6654
6655 HandleSDNode::~HandleSDNode() {
6656   DropOperands();
6657 }
6658
6659 GlobalAddressSDNode::GlobalAddressSDNode(unsigned Opc, unsigned Order,
6660                                          DebugLoc DL, const GlobalValue *GA,
6661                                          EVT VT, int64_t o, unsigned char TF)
6662   : SDNode(Opc, Order, DL, getSDVTList(VT)), Offset(o), TargetFlags(TF) {
6663   TheGlobal = GA;
6664 }
6665
6666 AddrSpaceCastSDNode::AddrSpaceCastSDNode(unsigned Order, DebugLoc dl, EVT VT,
6667                                          SDValue X, unsigned SrcAS,
6668                                          unsigned DestAS)
6669  : UnarySDNode(ISD::ADDRSPACECAST, Order, dl, getSDVTList(VT), X),
6670    SrcAddrSpace(SrcAS), DestAddrSpace(DestAS) {}
6671
6672 MemSDNode::MemSDNode(unsigned Opc, unsigned Order, DebugLoc dl, SDVTList VTs,
6673                      EVT memvt, MachineMemOperand *mmo)
6674  : SDNode(Opc, Order, dl, VTs), MemoryVT(memvt), MMO(mmo) {
6675   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, MMO->isVolatile(),
6676                                       MMO->isNonTemporal(), MMO->isInvariant());
6677   assert(isVolatile() == MMO->isVolatile() && "Volatile encoding error!");
6678   assert(isNonTemporal() == MMO->isNonTemporal() &&
6679          "Non-temporal encoding error!");
6680   // We check here that the size of the memory operand fits within the size of
6681   // the MMO. This is because the MMO might indicate only a possible address
6682   // range instead of specifying the affected memory addresses precisely.
6683   assert(memvt.getStoreSize() <= MMO->getSize() && "Size mismatch!");
6684 }
6685
6686 MemSDNode::MemSDNode(unsigned Opc, unsigned Order, DebugLoc dl, SDVTList VTs,
6687                      ArrayRef<SDValue> Ops, EVT memvt, MachineMemOperand *mmo)
6688    : SDNode(Opc, Order, dl, VTs, Ops),
6689      MemoryVT(memvt), MMO(mmo) {
6690   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, MMO->isVolatile(),
6691                                       MMO->isNonTemporal(), MMO->isInvariant());
6692   assert(isVolatile() == MMO->isVolatile() && "Volatile encoding error!");
6693   assert(memvt.getStoreSize() <= MMO->getSize() && "Size mismatch!");
6694 }
6695
6696 /// Profile - Gather unique data for the node.
6697 ///
6698 void SDNode::Profile(FoldingSetNodeID &ID) const {
6699   AddNodeIDNode(ID, this);
6700 }
6701
6702 namespace {
6703   struct EVTArray {
6704     std::vector<EVT> VTs;
6705
6706     EVTArray() {
6707       VTs.reserve(MVT::LAST_VALUETYPE);
6708       for (unsigned i = 0; i < MVT::LAST_VALUETYPE; ++i)
6709         VTs.push_back(MVT((MVT::SimpleValueType)i));
6710     }
6711   };
6712 }
6713
6714 static ManagedStatic<std::set<EVT, EVT::compareRawBits> > EVTs;
6715 static ManagedStatic<EVTArray> SimpleVTArray;
6716 static ManagedStatic<sys::SmartMutex<true> > VTMutex;
6717
6718 /// getValueTypeList - Return a pointer to the specified value type.
6719 ///
6720 const EVT *SDNode::getValueTypeList(EVT VT) {
6721   if (VT.isExtended()) {
6722     sys::SmartScopedLock<true> Lock(*VTMutex);
6723     return &(*EVTs->insert(VT).first);
6724   } else {
6725     assert(VT.getSimpleVT() < MVT::LAST_VALUETYPE &&
6726            "Value type out of range!");
6727     return &SimpleVTArray->VTs[VT.getSimpleVT().SimpleTy];
6728   }
6729 }
6730
6731 /// hasNUsesOfValue - Return true if there are exactly NUSES uses of the
6732 /// indicated value.  This method ignores uses of other values defined by this
6733 /// operation.
6734 bool SDNode::hasNUsesOfValue(unsigned NUses, unsigned Value) const {
6735   assert(Value < getNumValues() && "Bad value!");
6736
6737   // TODO: Only iterate over uses of a given value of the node
6738   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI) {
6739     if (UI.getUse().getResNo() == Value) {
6740       if (NUses == 0)
6741         return false;
6742       --NUses;
6743     }
6744   }
6745
6746   // Found exactly the right number of uses?
6747   return NUses == 0;
6748 }
6749
6750
6751 /// hasAnyUseOfValue - Return true if there are any use of the indicated
6752 /// value. This method ignores uses of other values defined by this operation.
6753 bool SDNode::hasAnyUseOfValue(unsigned Value) const {
6754   assert(Value < getNumValues() && "Bad value!");
6755
6756   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI)
6757     if (UI.getUse().getResNo() == Value)
6758       return true;
6759
6760   return false;
6761 }
6762
6763
6764 /// isOnlyUserOf - Return true if this node is the only use of N.
6765 ///
6766 bool SDNode::isOnlyUserOf(const SDNode *N) const {
6767   bool Seen = false;
6768   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
6769     SDNode *User = *I;
6770     if (User == this)
6771       Seen = true;
6772     else
6773       return false;
6774   }
6775
6776   return Seen;
6777 }
6778
6779 /// isOperand - Return true if this node is an operand of N.
6780 ///
6781 bool SDValue::isOperandOf(const SDNode *N) const {
6782   for (const SDValue &Op : N->op_values())
6783     if (*this == Op)
6784       return true;
6785   return false;
6786 }
6787
6788 bool SDNode::isOperandOf(const SDNode *N) const {
6789   for (const SDValue &Op : N->op_values())
6790     if (this == Op.getNode())
6791       return true;
6792   return false;
6793 }
6794
6795 /// reachesChainWithoutSideEffects - Return true if this operand (which must
6796 /// be a chain) reaches the specified operand without crossing any
6797 /// side-effecting instructions on any chain path.  In practice, this looks
6798 /// through token factors and non-volatile loads.  In order to remain efficient,
6799 /// this only looks a couple of nodes in, it does not do an exhaustive search.
6800 bool SDValue::reachesChainWithoutSideEffects(SDValue Dest,
6801                                                unsigned Depth) const {
6802   if (*this == Dest) return true;
6803
6804   // Don't search too deeply, we just want to be able to see through
6805   // TokenFactor's etc.
6806   if (Depth == 0) return false;
6807
6808   // If this is a token factor, all inputs to the TF happen in parallel.  If any
6809   // of the operands of the TF does not reach dest, then we cannot do the xform.
6810   if (getOpcode() == ISD::TokenFactor) {
6811     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
6812       if (!getOperand(i).reachesChainWithoutSideEffects(Dest, Depth-1))
6813         return false;
6814     return true;
6815   }
6816
6817   // Loads don't have side effects, look through them.
6818   if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(*this)) {
6819     if (!Ld->isVolatile())
6820       return Ld->getChain().reachesChainWithoutSideEffects(Dest, Depth-1);
6821   }
6822   return false;
6823 }
6824
6825 /// hasPredecessor - Return true if N is a predecessor of this node.
6826 /// N is either an operand of this node, or can be reached by recursively
6827 /// traversing up the operands.
6828 /// NOTE: This is an expensive method. Use it carefully.
6829 bool SDNode::hasPredecessor(const SDNode *N) const {
6830   SmallPtrSet<const SDNode *, 32> Visited;
6831   SmallVector<const SDNode *, 16> Worklist;
6832   return hasPredecessorHelper(N, Visited, Worklist);
6833 }
6834
6835 bool
6836 SDNode::hasPredecessorHelper(const SDNode *N,
6837                              SmallPtrSetImpl<const SDNode *> &Visited,
6838                              SmallVectorImpl<const SDNode *> &Worklist) const {
6839   if (Visited.empty()) {
6840     Worklist.push_back(this);
6841   } else {
6842     // Take a look in the visited set. If we've already encountered this node
6843     // we needn't search further.
6844     if (Visited.count(N))
6845       return true;
6846   }
6847
6848   // Haven't visited N yet. Continue the search.
6849   while (!Worklist.empty()) {
6850     const SDNode *M = Worklist.pop_back_val();
6851     for (const SDValue &OpV : M->op_values()) {
6852       SDNode *Op = OpV.getNode();
6853       if (Visited.insert(Op).second)
6854         Worklist.push_back(Op);
6855       if (Op == N)
6856         return true;
6857     }
6858   }
6859
6860   return false;
6861 }
6862
6863 uint64_t SDNode::getConstantOperandVal(unsigned Num) const {
6864   assert(Num < NumOperands && "Invalid child # of SDNode!");
6865   return cast<ConstantSDNode>(OperandList[Num])->getZExtValue();
6866 }
6867
6868 const SDNodeFlags *SDNode::getFlags() const {
6869   if (auto *FlagsNode = dyn_cast<BinaryWithFlagsSDNode>(this))
6870     return &FlagsNode->Flags;
6871   return nullptr;
6872 }
6873
6874 SDValue SelectionDAG::UnrollVectorOp(SDNode *N, unsigned ResNE) {
6875   assert(N->getNumValues() == 1 &&
6876          "Can't unroll a vector with multiple results!");
6877
6878   EVT VT = N->getValueType(0);
6879   unsigned NE = VT.getVectorNumElements();
6880   EVT EltVT = VT.getVectorElementType();
6881   SDLoc dl(N);
6882
6883   SmallVector<SDValue, 8> Scalars;
6884   SmallVector<SDValue, 4> Operands(N->getNumOperands());
6885
6886   // If ResNE is 0, fully unroll the vector op.
6887   if (ResNE == 0)
6888     ResNE = NE;
6889   else if (NE > ResNE)
6890     NE = ResNE;
6891
6892   unsigned i;
6893   for (i= 0; i != NE; ++i) {
6894     for (unsigned j = 0, e = N->getNumOperands(); j != e; ++j) {
6895       SDValue Operand = N->getOperand(j);
6896       EVT OperandVT = Operand.getValueType();
6897       if (OperandVT.isVector()) {
6898         // A vector operand; extract a single element.
6899         EVT OperandEltVT = OperandVT.getVectorElementType();
6900         Operands[j] =
6901             getNode(ISD::EXTRACT_VECTOR_ELT, dl, OperandEltVT, Operand,
6902                     getConstant(i, dl, TLI->getVectorIdxTy(getDataLayout())));
6903       } else {
6904         // A scalar operand; just use it as is.
6905         Operands[j] = Operand;
6906       }
6907     }
6908
6909     switch (N->getOpcode()) {
6910     default: {
6911       Scalars.push_back(getNode(N->getOpcode(), dl, EltVT, Operands,
6912                                 N->getFlags()));
6913       break;
6914     }
6915     case ISD::VSELECT:
6916       Scalars.push_back(getNode(ISD::SELECT, dl, EltVT, Operands));
6917       break;
6918     case ISD::SHL:
6919     case ISD::SRA:
6920     case ISD::SRL:
6921     case ISD::ROTL:
6922     case ISD::ROTR:
6923       Scalars.push_back(getNode(N->getOpcode(), dl, EltVT, Operands[0],
6924                                getShiftAmountOperand(Operands[0].getValueType(),
6925                                                      Operands[1])));
6926       break;
6927     case ISD::SIGN_EXTEND_INREG:
6928     case ISD::FP_ROUND_INREG: {
6929       EVT ExtVT = cast<VTSDNode>(Operands[1])->getVT().getVectorElementType();
6930       Scalars.push_back(getNode(N->getOpcode(), dl, EltVT,
6931                                 Operands[0],
6932                                 getValueType(ExtVT)));
6933     }
6934     }
6935   }
6936
6937   for (; i < ResNE; ++i)
6938     Scalars.push_back(getUNDEF(EltVT));
6939
6940   return getNode(ISD::BUILD_VECTOR, dl,
6941                  EVT::getVectorVT(*getContext(), EltVT, ResNE), Scalars);
6942 }
6943
6944
6945 /// isConsecutiveLoad - Return true if LD is loading 'Bytes' bytes from a
6946 /// location that is 'Dist' units away from the location that the 'Base' load
6947 /// is loading from.
6948 bool SelectionDAG::isConsecutiveLoad(LoadSDNode *LD, LoadSDNode *Base,
6949                                      unsigned Bytes, int Dist) const {
6950   if (LD->getChain() != Base->getChain())
6951     return false;
6952   EVT VT = LD->getValueType(0);
6953   if (VT.getSizeInBits() / 8 != Bytes)
6954     return false;
6955
6956   SDValue Loc = LD->getOperand(1);
6957   SDValue BaseLoc = Base->getOperand(1);
6958   if (Loc.getOpcode() == ISD::FrameIndex) {
6959     if (BaseLoc.getOpcode() != ISD::FrameIndex)
6960       return false;
6961     const MachineFrameInfo *MFI = getMachineFunction().getFrameInfo();
6962     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
6963     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
6964     int FS  = MFI->getObjectSize(FI);
6965     int BFS = MFI->getObjectSize(BFI);
6966     if (FS != BFS || FS != (int)Bytes) return false;
6967     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
6968   }
6969
6970   // Handle X + C.
6971   if (isBaseWithConstantOffset(Loc)) {
6972     int64_t LocOffset = cast<ConstantSDNode>(Loc.getOperand(1))->getSExtValue();
6973     if (Loc.getOperand(0) == BaseLoc) {
6974       // If the base location is a simple address with no offset itself, then
6975       // the second load's first add operand should be the base address.
6976       if (LocOffset == Dist * (int)Bytes)
6977         return true;
6978     } else if (isBaseWithConstantOffset(BaseLoc)) {
6979       // The base location itself has an offset, so subtract that value from the
6980       // second load's offset before comparing to distance * size.
6981       int64_t BOffset =
6982         cast<ConstantSDNode>(BaseLoc.getOperand(1))->getSExtValue();
6983       if (Loc.getOperand(0) == BaseLoc.getOperand(0)) {
6984         if ((LocOffset - BOffset) == Dist * (int)Bytes)
6985           return true;
6986       }
6987     }
6988   }
6989   const GlobalValue *GV1 = nullptr;
6990   const GlobalValue *GV2 = nullptr;
6991   int64_t Offset1 = 0;
6992   int64_t Offset2 = 0;
6993   bool isGA1 = TLI->isGAPlusOffset(Loc.getNode(), GV1, Offset1);
6994   bool isGA2 = TLI->isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
6995   if (isGA1 && isGA2 && GV1 == GV2)
6996     return Offset1 == (Offset2 + Dist*Bytes);
6997   return false;
6998 }
6999
7000
7001 /// InferPtrAlignment - Infer alignment of a load / store address. Return 0 if
7002 /// it cannot be inferred.
7003 unsigned SelectionDAG::InferPtrAlignment(SDValue Ptr) const {
7004   // If this is a GlobalAddress + cst, return the alignment.
7005   const GlobalValue *GV;
7006   int64_t GVOffset = 0;
7007   if (TLI->isGAPlusOffset(Ptr.getNode(), GV, GVOffset)) {
7008     unsigned PtrWidth = getDataLayout().getPointerTypeSizeInBits(GV->getType());
7009     APInt KnownZero(PtrWidth, 0), KnownOne(PtrWidth, 0);
7010     llvm::computeKnownBits(const_cast<GlobalValue *>(GV), KnownZero, KnownOne,
7011                            getDataLayout());
7012     unsigned AlignBits = KnownZero.countTrailingOnes();
7013     unsigned Align = AlignBits ? 1 << std::min(31U, AlignBits) : 0;
7014     if (Align)
7015       return MinAlign(Align, GVOffset);
7016   }
7017
7018   // If this is a direct reference to a stack slot, use information about the
7019   // stack slot's alignment.
7020   int FrameIdx = 1 << 31;
7021   int64_t FrameOffset = 0;
7022   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Ptr)) {
7023     FrameIdx = FI->getIndex();
7024   } else if (isBaseWithConstantOffset(Ptr) &&
7025              isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
7026     // Handle FI+Cst
7027     FrameIdx = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
7028     FrameOffset = Ptr.getConstantOperandVal(1);
7029   }
7030
7031   if (FrameIdx != (1 << 31)) {
7032     const MachineFrameInfo &MFI = *getMachineFunction().getFrameInfo();
7033     unsigned FIInfoAlign = MinAlign(MFI.getObjectAlignment(FrameIdx),
7034                                     FrameOffset);
7035     return FIInfoAlign;
7036   }
7037
7038   return 0;
7039 }
7040
7041 /// GetSplitDestVTs - Compute the VTs needed for the low/hi parts of a type
7042 /// which is split (or expanded) into two not necessarily identical pieces.
7043 std::pair<EVT, EVT> SelectionDAG::GetSplitDestVTs(const EVT &VT) const {
7044   // Currently all types are split in half.
7045   EVT LoVT, HiVT;
7046   if (!VT.isVector()) {
7047     LoVT = HiVT = TLI->getTypeToTransformTo(*getContext(), VT);
7048   } else {
7049     unsigned NumElements = VT.getVectorNumElements();
7050     assert(!(NumElements & 1) && "Splitting vector, but not in half!");
7051     LoVT = HiVT = EVT::getVectorVT(*getContext(), VT.getVectorElementType(),
7052                                    NumElements/2);
7053   }
7054   return std::make_pair(LoVT, HiVT);
7055 }
7056
7057 /// SplitVector - Split the vector with EXTRACT_SUBVECTOR and return the
7058 /// low/high part.
7059 std::pair<SDValue, SDValue>
7060 SelectionDAG::SplitVector(const SDValue &N, const SDLoc &DL, const EVT &LoVT,
7061                           const EVT &HiVT) {
7062   assert(LoVT.getVectorNumElements() + HiVT.getVectorNumElements() <=
7063          N.getValueType().getVectorNumElements() &&
7064          "More vector elements requested than available!");
7065   SDValue Lo, Hi;
7066   Lo = getNode(ISD::EXTRACT_SUBVECTOR, DL, LoVT, N,
7067                getConstant(0, DL, TLI->getVectorIdxTy(getDataLayout())));
7068   Hi = getNode(ISD::EXTRACT_SUBVECTOR, DL, HiVT, N,
7069                getConstant(LoVT.getVectorNumElements(), DL,
7070                            TLI->getVectorIdxTy(getDataLayout())));
7071   return std::make_pair(Lo, Hi);
7072 }
7073
7074 void SelectionDAG::ExtractVectorElements(SDValue Op,
7075                                          SmallVectorImpl<SDValue> &Args,
7076                                          unsigned Start, unsigned Count) {
7077   EVT VT = Op.getValueType();
7078   if (Count == 0)
7079     Count = VT.getVectorNumElements();
7080
7081   EVT EltVT = VT.getVectorElementType();
7082   EVT IdxTy = TLI->getVectorIdxTy(getDataLayout());
7083   SDLoc SL(Op);
7084   for (unsigned i = Start, e = Start + Count; i != e; ++i) {
7085     Args.push_back(getNode(ISD::EXTRACT_VECTOR_ELT, SL, EltVT,
7086                            Op, getConstant(i, SL, IdxTy)));
7087   }
7088 }
7089
7090 // getAddressSpace - Return the address space this GlobalAddress belongs to.
7091 unsigned GlobalAddressSDNode::getAddressSpace() const {
7092   return getGlobal()->getType()->getAddressSpace();
7093 }
7094
7095
7096 Type *ConstantPoolSDNode::getType() const {
7097   if (isMachineConstantPoolEntry())
7098     return Val.MachineCPVal->getType();
7099   return Val.ConstVal->getType();
7100 }
7101
7102 bool BuildVectorSDNode::isConstantSplat(APInt &SplatValue,
7103                                         APInt &SplatUndef,
7104                                         unsigned &SplatBitSize,
7105                                         bool &HasAnyUndefs,
7106                                         unsigned MinSplatBits,
7107                                         bool isBigEndian) const {
7108   EVT VT = getValueType(0);
7109   assert(VT.isVector() && "Expected a vector type");
7110   unsigned sz = VT.getSizeInBits();
7111   if (MinSplatBits > sz)
7112     return false;
7113
7114   SplatValue = APInt(sz, 0);
7115   SplatUndef = APInt(sz, 0);
7116
7117   // Get the bits.  Bits with undefined values (when the corresponding element
7118   // of the vector is an ISD::UNDEF value) are set in SplatUndef and cleared
7119   // in SplatValue.  If any of the values are not constant, give up and return
7120   // false.
7121   unsigned int nOps = getNumOperands();
7122   assert(nOps > 0 && "isConstantSplat has 0-size build vector");
7123   unsigned EltBitSize = VT.getVectorElementType().getSizeInBits();
7124
7125   for (unsigned j = 0; j < nOps; ++j) {
7126     unsigned i = isBigEndian ? nOps-1-j : j;
7127     SDValue OpVal = getOperand(i);
7128     unsigned BitPos = j * EltBitSize;
7129
7130     if (OpVal.getOpcode() == ISD::UNDEF)
7131       SplatUndef |= APInt::getBitsSet(sz, BitPos, BitPos + EltBitSize);
7132     else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal))
7133       SplatValue |= CN->getAPIntValue().zextOrTrunc(EltBitSize).
7134                     zextOrTrunc(sz) << BitPos;
7135     else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal))
7136       SplatValue |= CN->getValueAPF().bitcastToAPInt().zextOrTrunc(sz) <<BitPos;
7137      else
7138       return false;
7139   }
7140
7141   // The build_vector is all constants or undefs.  Find the smallest element
7142   // size that splats the vector.
7143
7144   HasAnyUndefs = (SplatUndef != 0);
7145   while (sz > 8) {
7146
7147     unsigned HalfSize = sz / 2;
7148     APInt HighValue = SplatValue.lshr(HalfSize).trunc(HalfSize);
7149     APInt LowValue = SplatValue.trunc(HalfSize);
7150     APInt HighUndef = SplatUndef.lshr(HalfSize).trunc(HalfSize);
7151     APInt LowUndef = SplatUndef.trunc(HalfSize);
7152
7153     // If the two halves do not match (ignoring undef bits), stop here.
7154     if ((HighValue & ~LowUndef) != (LowValue & ~HighUndef) ||
7155         MinSplatBits > HalfSize)
7156       break;
7157
7158     SplatValue = HighValue | LowValue;
7159     SplatUndef = HighUndef & LowUndef;
7160
7161     sz = HalfSize;
7162   }
7163
7164   SplatBitSize = sz;
7165   return true;
7166 }
7167
7168 SDValue BuildVectorSDNode::getSplatValue(BitVector *UndefElements) const {
7169   if (UndefElements) {
7170     UndefElements->clear();
7171     UndefElements->resize(getNumOperands());
7172   }
7173   SDValue Splatted;
7174   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
7175     SDValue Op = getOperand(i);
7176     if (Op.getOpcode() == ISD::UNDEF) {
7177       if (UndefElements)
7178         (*UndefElements)[i] = true;
7179     } else if (!Splatted) {
7180       Splatted = Op;
7181     } else if (Splatted != Op) {
7182       return SDValue();
7183     }
7184   }
7185
7186   if (!Splatted) {
7187     assert(getOperand(0).getOpcode() == ISD::UNDEF &&
7188            "Can only have a splat without a constant for all undefs.");
7189     return getOperand(0);
7190   }
7191
7192   return Splatted;
7193 }
7194
7195 ConstantSDNode *
7196 BuildVectorSDNode::getConstantSplatNode(BitVector *UndefElements) const {
7197   return dyn_cast_or_null<ConstantSDNode>(getSplatValue(UndefElements));
7198 }
7199
7200 ConstantFPSDNode *
7201 BuildVectorSDNode::getConstantFPSplatNode(BitVector *UndefElements) const {
7202   return dyn_cast_or_null<ConstantFPSDNode>(getSplatValue(UndefElements));
7203 }
7204
7205 int32_t
7206 BuildVectorSDNode::getConstantFPSplatPow2ToLog2Int(BitVector *UndefElements,
7207                                                    uint32_t BitWidth) const {
7208   if (ConstantFPSDNode *CN =
7209           dyn_cast_or_null<ConstantFPSDNode>(getSplatValue(UndefElements))) {
7210     bool IsExact;
7211     APSInt IntVal(BitWidth);
7212     APFloat APF = CN->getValueAPF();
7213     if (APF.convertToInteger(IntVal, APFloat::rmTowardZero, &IsExact) !=
7214             APFloat::opOK ||
7215         !IsExact)
7216       return -1;
7217
7218     return IntVal.exactLogBase2();
7219   }
7220   return -1;
7221 }
7222
7223 bool BuildVectorSDNode::isConstant() const {
7224   for (const SDValue &Op : op_values()) {
7225     unsigned Opc = Op.getOpcode();
7226     if (Opc != ISD::UNDEF && Opc != ISD::Constant && Opc != ISD::ConstantFP)
7227       return false;
7228   }
7229   return true;
7230 }
7231
7232 bool ShuffleVectorSDNode::isSplatMask(const int *Mask, EVT VT) {
7233   // Find the first non-undef value in the shuffle mask.
7234   unsigned i, e;
7235   for (i = 0, e = VT.getVectorNumElements(); i != e && Mask[i] < 0; ++i)
7236     /* search */;
7237
7238   assert(i != e && "VECTOR_SHUFFLE node with all undef indices!");
7239
7240   // Make sure all remaining elements are either undef or the same as the first
7241   // non-undef value.
7242   for (int Idx = Mask[i]; i != e; ++i)
7243     if (Mask[i] >= 0 && Mask[i] != Idx)
7244       return false;
7245   return true;
7246 }
7247
7248 #ifndef NDEBUG
7249 static void checkForCyclesHelper(const SDNode *N,
7250                                  SmallPtrSetImpl<const SDNode*> &Visited,
7251                                  SmallPtrSetImpl<const SDNode*> &Checked,
7252                                  const llvm::SelectionDAG *DAG) {
7253   // If this node has already been checked, don't check it again.
7254   if (Checked.count(N))
7255     return;
7256
7257   // If a node has already been visited on this depth-first walk, reject it as
7258   // a cycle.
7259   if (!Visited.insert(N).second) {
7260     errs() << "Detected cycle in SelectionDAG\n";
7261     dbgs() << "Offending node:\n";
7262     N->dumprFull(DAG); dbgs() << "\n";
7263     abort();
7264   }
7265
7266   for (const SDValue &Op : N->op_values())
7267     checkForCyclesHelper(Op.getNode(), Visited, Checked, DAG);
7268
7269   Checked.insert(N);
7270   Visited.erase(N);
7271 }
7272 #endif
7273
7274 void llvm::checkForCycles(const llvm::SDNode *N,
7275                           const llvm::SelectionDAG *DAG,
7276                           bool force) {
7277 #ifndef NDEBUG
7278   bool check = force;
7279 #ifdef XDEBUG
7280   check = true;
7281 #endif  // XDEBUG
7282   if (check) {
7283     assert(N && "Checking nonexistent SDNode");
7284     SmallPtrSet<const SDNode*, 32> visited;
7285     SmallPtrSet<const SDNode*, 32> checked;
7286     checkForCyclesHelper(N, visited, checked, DAG);
7287   }
7288 #endif  // !NDEBUG
7289 }
7290
7291 void llvm::checkForCycles(const llvm::SelectionDAG *DAG, bool force) {
7292   checkForCycles(DAG->getRoot().getNode(), DAG, force);
7293 }