Remove more non-DebugLoc getNode variants. Use
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAG.cpp
1 //===-- SelectionDAG.cpp - Implement the SelectionDAG data structures -----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAG class.
11 //
12 //===----------------------------------------------------------------------===//
13 #include "llvm/CodeGen/SelectionDAG.h"
14 #include "llvm/Constants.h"
15 #include "llvm/Analysis/ValueTracking.h"
16 #include "llvm/GlobalAlias.h"
17 #include "llvm/GlobalVariable.h"
18 #include "llvm/Intrinsics.h"
19 #include "llvm/DerivedTypes.h"
20 #include "llvm/Assembly/Writer.h"
21 #include "llvm/CallingConv.h"
22 #include "llvm/CodeGen/MachineBasicBlock.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineModuleInfo.h"
26 #include "llvm/CodeGen/PseudoSourceValue.h"
27 #include "llvm/Target/TargetRegisterInfo.h"
28 #include "llvm/Target/TargetData.h"
29 #include "llvm/Target/TargetLowering.h"
30 #include "llvm/Target/TargetOptions.h"
31 #include "llvm/Target/TargetInstrInfo.h"
32 #include "llvm/Target/TargetMachine.h"
33 #include "llvm/Support/CommandLine.h"
34 #include "llvm/Support/MathExtras.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include "llvm/ADT/SetVector.h"
37 #include "llvm/ADT/SmallPtrSet.h"
38 #include "llvm/ADT/SmallSet.h"
39 #include "llvm/ADT/SmallVector.h"
40 #include "llvm/ADT/StringExtras.h"
41 #include <algorithm>
42 #include <cmath>
43 using namespace llvm;
44
45 /// makeVTList - Return an instance of the SDVTList struct initialized with the
46 /// specified members.
47 static SDVTList makeVTList(const MVT *VTs, unsigned NumVTs) {
48   SDVTList Res = {VTs, NumVTs};
49   return Res;
50 }
51
52 static const fltSemantics *MVTToAPFloatSemantics(MVT VT) {
53   switch (VT.getSimpleVT()) {
54   default: assert(0 && "Unknown FP format");
55   case MVT::f32:     return &APFloat::IEEEsingle;
56   case MVT::f64:     return &APFloat::IEEEdouble;
57   case MVT::f80:     return &APFloat::x87DoubleExtended;
58   case MVT::f128:    return &APFloat::IEEEquad;
59   case MVT::ppcf128: return &APFloat::PPCDoubleDouble;
60   }
61 }
62
63 SelectionDAG::DAGUpdateListener::~DAGUpdateListener() {}
64
65 //===----------------------------------------------------------------------===//
66 //                              ConstantFPSDNode Class
67 //===----------------------------------------------------------------------===//
68
69 /// isExactlyValue - We don't rely on operator== working on double values, as
70 /// it returns true for things that are clearly not equal, like -0.0 and 0.0.
71 /// As such, this method can be used to do an exact bit-for-bit comparison of
72 /// two floating point values.
73 bool ConstantFPSDNode::isExactlyValue(const APFloat& V) const {
74   return getValueAPF().bitwiseIsEqual(V);
75 }
76
77 bool ConstantFPSDNode::isValueValidForType(MVT VT,
78                                            const APFloat& Val) {
79   assert(VT.isFloatingPoint() && "Can only convert between FP types");
80   
81   // PPC long double cannot be converted to any other type.
82   if (VT == MVT::ppcf128 ||
83       &Val.getSemantics() == &APFloat::PPCDoubleDouble)
84     return false;
85   
86   // convert modifies in place, so make a copy.
87   APFloat Val2 = APFloat(Val);
88   bool losesInfo;
89   (void) Val2.convert(*MVTToAPFloatSemantics(VT), APFloat::rmNearestTiesToEven,
90                       &losesInfo);
91   return !losesInfo;
92 }
93
94 //===----------------------------------------------------------------------===//
95 //                              ISD Namespace
96 //===----------------------------------------------------------------------===//
97
98 /// isBuildVectorAllOnes - Return true if the specified node is a
99 /// BUILD_VECTOR where all of the elements are ~0 or undef.
100 bool ISD::isBuildVectorAllOnes(const SDNode *N) {
101   // Look through a bit convert.
102   if (N->getOpcode() == ISD::BIT_CONVERT)
103     N = N->getOperand(0).getNode();
104   
105   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
106   
107   unsigned i = 0, e = N->getNumOperands();
108   
109   // Skip over all of the undef values.
110   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
111     ++i;
112   
113   // Do not accept an all-undef vector.
114   if (i == e) return false;
115   
116   // Do not accept build_vectors that aren't all constants or which have non-~0
117   // elements.
118   SDValue NotZero = N->getOperand(i);
119   if (isa<ConstantSDNode>(NotZero)) {
120     if (!cast<ConstantSDNode>(NotZero)->isAllOnesValue())
121       return false;
122   } else if (isa<ConstantFPSDNode>(NotZero)) {
123     if (!cast<ConstantFPSDNode>(NotZero)->getValueAPF().
124                 bitcastToAPInt().isAllOnesValue())
125       return false;
126   } else
127     return false;
128   
129   // Okay, we have at least one ~0 value, check to see if the rest match or are
130   // undefs.
131   for (++i; i != e; ++i)
132     if (N->getOperand(i) != NotZero &&
133         N->getOperand(i).getOpcode() != ISD::UNDEF)
134       return false;
135   return true;
136 }
137
138
139 /// isBuildVectorAllZeros - Return true if the specified node is a
140 /// BUILD_VECTOR where all of the elements are 0 or undef.
141 bool ISD::isBuildVectorAllZeros(const SDNode *N) {
142   // Look through a bit convert.
143   if (N->getOpcode() == ISD::BIT_CONVERT)
144     N = N->getOperand(0).getNode();
145   
146   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
147   
148   unsigned i = 0, e = N->getNumOperands();
149   
150   // Skip over all of the undef values.
151   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
152     ++i;
153   
154   // Do not accept an all-undef vector.
155   if (i == e) return false;
156   
157   // Do not accept build_vectors that aren't all constants or which have non-~0
158   // elements.
159   SDValue Zero = N->getOperand(i);
160   if (isa<ConstantSDNode>(Zero)) {
161     if (!cast<ConstantSDNode>(Zero)->isNullValue())
162       return false;
163   } else if (isa<ConstantFPSDNode>(Zero)) {
164     if (!cast<ConstantFPSDNode>(Zero)->getValueAPF().isPosZero())
165       return false;
166   } else
167     return false;
168   
169   // Okay, we have at least one ~0 value, check to see if the rest match or are
170   // undefs.
171   for (++i; i != e; ++i)
172     if (N->getOperand(i) != Zero &&
173         N->getOperand(i).getOpcode() != ISD::UNDEF)
174       return false;
175   return true;
176 }
177
178 /// isScalarToVector - Return true if the specified node is a
179 /// ISD::SCALAR_TO_VECTOR node or a BUILD_VECTOR node where only the low
180 /// element is not an undef.
181 bool ISD::isScalarToVector(const SDNode *N) {
182   if (N->getOpcode() == ISD::SCALAR_TO_VECTOR)
183     return true;
184
185   if (N->getOpcode() != ISD::BUILD_VECTOR)
186     return false;
187   if (N->getOperand(0).getOpcode() == ISD::UNDEF)
188     return false;
189   unsigned NumElems = N->getNumOperands();
190   for (unsigned i = 1; i < NumElems; ++i) {
191     SDValue V = N->getOperand(i);
192     if (V.getOpcode() != ISD::UNDEF)
193       return false;
194   }
195   return true;
196 }
197
198
199 /// isDebugLabel - Return true if the specified node represents a debug
200 /// label (i.e. ISD::DBG_LABEL or TargetInstrInfo::DBG_LABEL node).
201 bool ISD::isDebugLabel(const SDNode *N) {
202   SDValue Zero;
203   if (N->getOpcode() == ISD::DBG_LABEL)
204     return true;
205   if (N->isMachineOpcode() &&
206       N->getMachineOpcode() == TargetInstrInfo::DBG_LABEL)
207     return true;
208   return false;
209 }
210
211 /// getSetCCSwappedOperands - Return the operation corresponding to (Y op X)
212 /// when given the operation for (X op Y).
213 ISD::CondCode ISD::getSetCCSwappedOperands(ISD::CondCode Operation) {
214   // To perform this operation, we just need to swap the L and G bits of the
215   // operation.
216   unsigned OldL = (Operation >> 2) & 1;
217   unsigned OldG = (Operation >> 1) & 1;
218   return ISD::CondCode((Operation & ~6) |  // Keep the N, U, E bits
219                        (OldL << 1) |       // New G bit
220                        (OldG << 2));       // New L bit.
221 }
222
223 /// getSetCCInverse - Return the operation corresponding to !(X op Y), where
224 /// 'op' is a valid SetCC operation.
225 ISD::CondCode ISD::getSetCCInverse(ISD::CondCode Op, bool isInteger) {
226   unsigned Operation = Op;
227   if (isInteger)
228     Operation ^= 7;   // Flip L, G, E bits, but not U.
229   else
230     Operation ^= 15;  // Flip all of the condition bits.
231
232   if (Operation > ISD::SETTRUE2)
233     Operation &= ~8;  // Don't let N and U bits get set.
234
235   return ISD::CondCode(Operation);
236 }
237
238
239 /// isSignedOp - For an integer comparison, return 1 if the comparison is a
240 /// signed operation and 2 if the result is an unsigned comparison.  Return zero
241 /// if the operation does not depend on the sign of the input (setne and seteq).
242 static int isSignedOp(ISD::CondCode Opcode) {
243   switch (Opcode) {
244   default: assert(0 && "Illegal integer setcc operation!");
245   case ISD::SETEQ:
246   case ISD::SETNE: return 0;
247   case ISD::SETLT:
248   case ISD::SETLE:
249   case ISD::SETGT:
250   case ISD::SETGE: return 1;
251   case ISD::SETULT:
252   case ISD::SETULE:
253   case ISD::SETUGT:
254   case ISD::SETUGE: return 2;
255   }
256 }
257
258 /// getSetCCOrOperation - Return the result of a logical OR between different
259 /// comparisons of identical values: ((X op1 Y) | (X op2 Y)).  This function
260 /// returns SETCC_INVALID if it is not possible to represent the resultant
261 /// comparison.
262 ISD::CondCode ISD::getSetCCOrOperation(ISD::CondCode Op1, ISD::CondCode Op2,
263                                        bool isInteger) {
264   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
265     // Cannot fold a signed integer setcc with an unsigned integer setcc.
266     return ISD::SETCC_INVALID;
267
268   unsigned Op = Op1 | Op2;  // Combine all of the condition bits.
269
270   // If the N and U bits get set then the resultant comparison DOES suddenly
271   // care about orderedness, and is true when ordered.
272   if (Op > ISD::SETTRUE2)
273     Op &= ~16;     // Clear the U bit if the N bit is set.
274   
275   // Canonicalize illegal integer setcc's.
276   if (isInteger && Op == ISD::SETUNE)  // e.g. SETUGT | SETULT
277     Op = ISD::SETNE;
278   
279   return ISD::CondCode(Op);
280 }
281
282 /// getSetCCAndOperation - Return the result of a logical AND between different
283 /// comparisons of identical values: ((X op1 Y) & (X op2 Y)).  This
284 /// function returns zero if it is not possible to represent the resultant
285 /// comparison.
286 ISD::CondCode ISD::getSetCCAndOperation(ISD::CondCode Op1, ISD::CondCode Op2,
287                                         bool isInteger) {
288   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
289     // Cannot fold a signed setcc with an unsigned setcc.
290     return ISD::SETCC_INVALID;
291
292   // Combine all of the condition bits.
293   ISD::CondCode Result = ISD::CondCode(Op1 & Op2);
294   
295   // Canonicalize illegal integer setcc's.
296   if (isInteger) {
297     switch (Result) {
298     default: break;
299     case ISD::SETUO : Result = ISD::SETFALSE; break;  // SETUGT & SETULT
300     case ISD::SETOEQ:                                 // SETEQ  & SETU[LG]E
301     case ISD::SETUEQ: Result = ISD::SETEQ   ; break;  // SETUGE & SETULE
302     case ISD::SETOLT: Result = ISD::SETULT  ; break;  // SETULT & SETNE
303     case ISD::SETOGT: Result = ISD::SETUGT  ; break;  // SETUGT & SETNE
304     }
305   }
306   
307   return Result;
308 }
309
310 const TargetMachine &SelectionDAG::getTarget() const {
311   return MF->getTarget();
312 }
313
314 //===----------------------------------------------------------------------===//
315 //                           SDNode Profile Support
316 //===----------------------------------------------------------------------===//
317
318 /// AddNodeIDOpcode - Add the node opcode to the NodeID data.
319 ///
320 static void AddNodeIDOpcode(FoldingSetNodeID &ID, unsigned OpC)  {
321   ID.AddInteger(OpC);
322 }
323
324 /// AddNodeIDValueTypes - Value type lists are intern'd so we can represent them
325 /// solely with their pointer.
326 static void AddNodeIDValueTypes(FoldingSetNodeID &ID, SDVTList VTList) {
327   ID.AddPointer(VTList.VTs);  
328 }
329
330 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
331 ///
332 static void AddNodeIDOperands(FoldingSetNodeID &ID,
333                               const SDValue *Ops, unsigned NumOps) {
334   for (; NumOps; --NumOps, ++Ops) {
335     ID.AddPointer(Ops->getNode());
336     ID.AddInteger(Ops->getResNo());
337   }
338 }
339
340 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
341 ///
342 static void AddNodeIDOperands(FoldingSetNodeID &ID,
343                               const SDUse *Ops, unsigned NumOps) {
344   for (; NumOps; --NumOps, ++Ops) {
345     ID.AddPointer(Ops->getNode());
346     ID.AddInteger(Ops->getResNo());
347   }
348 }
349
350 static void AddNodeIDNode(FoldingSetNodeID &ID,
351                           unsigned short OpC, SDVTList VTList, 
352                           const SDValue *OpList, unsigned N) {
353   AddNodeIDOpcode(ID, OpC);
354   AddNodeIDValueTypes(ID, VTList);
355   AddNodeIDOperands(ID, OpList, N);
356 }
357
358 /// AddNodeIDCustom - If this is an SDNode with special info, add this info to
359 /// the NodeID data.
360 static void AddNodeIDCustom(FoldingSetNodeID &ID, const SDNode *N) {
361   switch (N->getOpcode()) {
362   default: break;  // Normal nodes don't need extra info.
363   case ISD::ARG_FLAGS:
364     ID.AddInteger(cast<ARG_FLAGSSDNode>(N)->getArgFlags().getRawBits());
365     break;
366   case ISD::TargetConstant:
367   case ISD::Constant:
368     ID.AddPointer(cast<ConstantSDNode>(N)->getConstantIntValue());
369     break;
370   case ISD::TargetConstantFP:
371   case ISD::ConstantFP: {
372     ID.AddPointer(cast<ConstantFPSDNode>(N)->getConstantFPValue());
373     break;
374   }
375   case ISD::TargetGlobalAddress:
376   case ISD::GlobalAddress:
377   case ISD::TargetGlobalTLSAddress:
378   case ISD::GlobalTLSAddress: {
379     const GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(N);
380     ID.AddPointer(GA->getGlobal());
381     ID.AddInteger(GA->getOffset());
382     break;
383   }
384   case ISD::BasicBlock:
385     ID.AddPointer(cast<BasicBlockSDNode>(N)->getBasicBlock());
386     break;
387   case ISD::Register:
388     ID.AddInteger(cast<RegisterSDNode>(N)->getReg());
389     break;
390   case ISD::DBG_STOPPOINT: {
391     const DbgStopPointSDNode *DSP = cast<DbgStopPointSDNode>(N);
392     ID.AddInteger(DSP->getLine());
393     ID.AddInteger(DSP->getColumn());
394     ID.AddPointer(DSP->getCompileUnit());
395     break;
396   }
397   case ISD::SRCVALUE:
398     ID.AddPointer(cast<SrcValueSDNode>(N)->getValue());
399     break;
400   case ISD::MEMOPERAND: {
401     const MachineMemOperand &MO = cast<MemOperandSDNode>(N)->MO;
402     MO.Profile(ID);
403     break;
404   }
405   case ISD::FrameIndex:
406   case ISD::TargetFrameIndex:
407     ID.AddInteger(cast<FrameIndexSDNode>(N)->getIndex());
408     break;
409   case ISD::JumpTable:
410   case ISD::TargetJumpTable:
411     ID.AddInteger(cast<JumpTableSDNode>(N)->getIndex());
412     break;
413   case ISD::ConstantPool:
414   case ISD::TargetConstantPool: {
415     const ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(N);
416     ID.AddInteger(CP->getAlignment());
417     ID.AddInteger(CP->getOffset());
418     if (CP->isMachineConstantPoolEntry())
419       CP->getMachineCPVal()->AddSelectionDAGCSEId(ID);
420     else
421       ID.AddPointer(CP->getConstVal());
422     break;
423   }
424   case ISD::CALL: {
425     const CallSDNode *Call = cast<CallSDNode>(N);
426     ID.AddInteger(Call->getCallingConv());
427     ID.AddInteger(Call->isVarArg());
428     break;
429   }
430   case ISD::LOAD: {
431     const LoadSDNode *LD = cast<LoadSDNode>(N);
432     ID.AddInteger(LD->getMemoryVT().getRawBits());
433     ID.AddInteger(LD->getRawSubclassData());
434     break;
435   }
436   case ISD::STORE: {
437     const StoreSDNode *ST = cast<StoreSDNode>(N);
438     ID.AddInteger(ST->getMemoryVT().getRawBits());
439     ID.AddInteger(ST->getRawSubclassData());
440     break;
441   }
442   case ISD::ATOMIC_CMP_SWAP:
443   case ISD::ATOMIC_SWAP:
444   case ISD::ATOMIC_LOAD_ADD:
445   case ISD::ATOMIC_LOAD_SUB:
446   case ISD::ATOMIC_LOAD_AND:
447   case ISD::ATOMIC_LOAD_OR:
448   case ISD::ATOMIC_LOAD_XOR:
449   case ISD::ATOMIC_LOAD_NAND:
450   case ISD::ATOMIC_LOAD_MIN:
451   case ISD::ATOMIC_LOAD_MAX:
452   case ISD::ATOMIC_LOAD_UMIN:
453   case ISD::ATOMIC_LOAD_UMAX: {
454     const AtomicSDNode *AT = cast<AtomicSDNode>(N);
455     ID.AddInteger(AT->getMemoryVT().getRawBits());
456     ID.AddInteger(AT->getRawSubclassData());
457     break;
458   }
459   } // end switch (N->getOpcode())
460 }
461
462 /// AddNodeIDNode - Generic routine for adding a nodes info to the NodeID
463 /// data.
464 static void AddNodeIDNode(FoldingSetNodeID &ID, const SDNode *N) {
465   AddNodeIDOpcode(ID, N->getOpcode());
466   // Add the return value info.
467   AddNodeIDValueTypes(ID, N->getVTList());
468   // Add the operand info.
469   AddNodeIDOperands(ID, N->op_begin(), N->getNumOperands());
470
471   // Handle SDNode leafs with special info.
472   AddNodeIDCustom(ID, N);
473 }
474
475 /// encodeMemSDNodeFlags - Generic routine for computing a value for use in
476 /// the CSE map that carries alignment, volatility, indexing mode, and
477 /// extension/truncation information.
478 ///
479 static inline unsigned
480 encodeMemSDNodeFlags(int ConvType, ISD::MemIndexedMode AM,
481                      bool isVolatile, unsigned Alignment) {
482   assert((ConvType & 3) == ConvType &&
483          "ConvType may not require more than 2 bits!");
484   assert((AM & 7) == AM &&
485          "AM may not require more than 3 bits!");
486   return ConvType |
487          (AM << 2) |
488          (isVolatile << 5) |
489          ((Log2_32(Alignment) + 1) << 6);
490 }
491
492 //===----------------------------------------------------------------------===//
493 //                              SelectionDAG Class
494 //===----------------------------------------------------------------------===//
495
496 /// doNotCSE - Return true if CSE should not be performed for this node.
497 static bool doNotCSE(SDNode *N) {
498   if (N->getValueType(0) == MVT::Flag)
499     return true; // Never CSE anything that produces a flag.
500
501   switch (N->getOpcode()) {
502   default: break;
503   case ISD::HANDLENODE:
504   case ISD::DBG_LABEL:
505   case ISD::DBG_STOPPOINT:
506   case ISD::EH_LABEL:
507   case ISD::DECLARE:
508     return true;   // Never CSE these nodes.
509   }
510
511   // Check that remaining values produced are not flags.
512   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
513     if (N->getValueType(i) == MVT::Flag)
514       return true; // Never CSE anything that produces a flag.
515
516   return false;
517 }
518
519 /// RemoveDeadNodes - This method deletes all unreachable nodes in the
520 /// SelectionDAG.
521 void SelectionDAG::RemoveDeadNodes() {
522   // Create a dummy node (which is not added to allnodes), that adds a reference
523   // to the root node, preventing it from being deleted.
524   HandleSDNode Dummy(getRoot());
525
526   SmallVector<SDNode*, 128> DeadNodes;
527   
528   // Add all obviously-dead nodes to the DeadNodes worklist.
529   for (allnodes_iterator I = allnodes_begin(), E = allnodes_end(); I != E; ++I)
530     if (I->use_empty())
531       DeadNodes.push_back(I);
532
533   RemoveDeadNodes(DeadNodes);
534   
535   // If the root changed (e.g. it was a dead load, update the root).
536   setRoot(Dummy.getValue());
537 }
538
539 /// RemoveDeadNodes - This method deletes the unreachable nodes in the
540 /// given list, and any nodes that become unreachable as a result.
541 void SelectionDAG::RemoveDeadNodes(SmallVectorImpl<SDNode *> &DeadNodes,
542                                    DAGUpdateListener *UpdateListener) {
543
544   // Process the worklist, deleting the nodes and adding their uses to the
545   // worklist.
546   while (!DeadNodes.empty()) {
547     SDNode *N = DeadNodes.pop_back_val();
548     
549     if (UpdateListener)
550       UpdateListener->NodeDeleted(N, 0);
551     
552     // Take the node out of the appropriate CSE map.
553     RemoveNodeFromCSEMaps(N);
554
555     // Next, brutally remove the operand list.  This is safe to do, as there are
556     // no cycles in the graph.
557     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
558       SDUse &Use = *I++;
559       SDNode *Operand = Use.getNode();
560       Use.set(SDValue());
561
562       // Now that we removed this operand, see if there are no uses of it left.
563       if (Operand->use_empty())
564         DeadNodes.push_back(Operand);
565     }
566
567     DeallocateNode(N);
568   }
569 }
570
571 void SelectionDAG::RemoveDeadNode(SDNode *N, DAGUpdateListener *UpdateListener){
572   SmallVector<SDNode*, 16> DeadNodes(1, N);
573   RemoveDeadNodes(DeadNodes, UpdateListener);
574 }
575
576 void SelectionDAG::DeleteNode(SDNode *N) {
577   // First take this out of the appropriate CSE map.
578   RemoveNodeFromCSEMaps(N);
579
580   // Finally, remove uses due to operands of this node, remove from the 
581   // AllNodes list, and delete the node.
582   DeleteNodeNotInCSEMaps(N);
583 }
584
585 void SelectionDAG::DeleteNodeNotInCSEMaps(SDNode *N) {
586   assert(N != AllNodes.begin() && "Cannot delete the entry node!");
587   assert(N->use_empty() && "Cannot delete a node that is not dead!");
588
589   // Drop all of the operands and decrement used node's use counts.
590   N->DropOperands();
591
592   DeallocateNode(N);
593 }
594
595 void SelectionDAG::DeallocateNode(SDNode *N) {
596   if (N->OperandsNeedDelete)
597     delete[] N->OperandList;
598   
599   // Set the opcode to DELETED_NODE to help catch bugs when node
600   // memory is reallocated.
601   N->NodeType = ISD::DELETED_NODE;
602
603   NodeAllocator.Deallocate(AllNodes.remove(N));
604 }
605
606 /// RemoveNodeFromCSEMaps - Take the specified node out of the CSE map that
607 /// correspond to it.  This is useful when we're about to delete or repurpose
608 /// the node.  We don't want future request for structurally identical nodes
609 /// to return N anymore.
610 bool SelectionDAG::RemoveNodeFromCSEMaps(SDNode *N) {
611   bool Erased = false;
612   switch (N->getOpcode()) {
613   case ISD::EntryToken:
614     assert(0 && "EntryToken should not be in CSEMaps!");
615     return false;
616   case ISD::HANDLENODE: return false;  // noop.
617   case ISD::CONDCODE:
618     assert(CondCodeNodes[cast<CondCodeSDNode>(N)->get()] &&
619            "Cond code doesn't exist!");
620     Erased = CondCodeNodes[cast<CondCodeSDNode>(N)->get()] != 0;
621     CondCodeNodes[cast<CondCodeSDNode>(N)->get()] = 0;
622     break;
623   case ISD::ExternalSymbol:
624     Erased = ExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
625     break;
626   case ISD::TargetExternalSymbol:
627     Erased =
628       TargetExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
629     break;
630   case ISD::VALUETYPE: {
631     MVT VT = cast<VTSDNode>(N)->getVT();
632     if (VT.isExtended()) {
633       Erased = ExtendedValueTypeNodes.erase(VT);
634     } else {
635       Erased = ValueTypeNodes[VT.getSimpleVT()] != 0;
636       ValueTypeNodes[VT.getSimpleVT()] = 0;
637     }
638     break;
639   }
640   default:
641     // Remove it from the CSE Map.
642     Erased = CSEMap.RemoveNode(N);
643     break;
644   }
645 #ifndef NDEBUG
646   // Verify that the node was actually in one of the CSE maps, unless it has a 
647   // flag result (which cannot be CSE'd) or is one of the special cases that are
648   // not subject to CSE.
649   if (!Erased && N->getValueType(N->getNumValues()-1) != MVT::Flag &&
650       !N->isMachineOpcode() && !doNotCSE(N)) {
651     N->dump(this);
652     cerr << "\n";
653     assert(0 && "Node is not in map!");
654   }
655 #endif
656   return Erased;
657 }
658
659 /// AddModifiedNodeToCSEMaps - The specified node has been removed from the CSE
660 /// maps and modified in place. Add it back to the CSE maps, unless an identical
661 /// node already exists, in which case transfer all its users to the existing
662 /// node. This transfer can potentially trigger recursive merging.
663 ///
664 void
665 SelectionDAG::AddModifiedNodeToCSEMaps(SDNode *N,
666                                        DAGUpdateListener *UpdateListener) {
667   // For node types that aren't CSE'd, just act as if no identical node
668   // already exists.
669   if (!doNotCSE(N)) {
670     SDNode *Existing = CSEMap.GetOrInsertNode(N);
671     if (Existing != N) {
672       // If there was already an existing matching node, use ReplaceAllUsesWith
673       // to replace the dead one with the existing one.  This can cause
674       // recursive merging of other unrelated nodes down the line.
675       ReplaceAllUsesWith(N, Existing, UpdateListener);
676
677       // N is now dead.  Inform the listener if it exists and delete it.
678       if (UpdateListener) 
679         UpdateListener->NodeDeleted(N, Existing);
680       DeleteNodeNotInCSEMaps(N);
681       return;
682     }
683   }
684
685   // If the node doesn't already exist, we updated it.  Inform a listener if
686   // it exists.
687   if (UpdateListener) 
688     UpdateListener->NodeUpdated(N);
689 }
690
691 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
692 /// were replaced with those specified.  If this node is never memoized, 
693 /// return null, otherwise return a pointer to the slot it would take.  If a
694 /// node already exists with these operands, the slot will be non-null.
695 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, SDValue Op,
696                                            void *&InsertPos) {
697   if (doNotCSE(N))
698     return 0;
699
700   SDValue Ops[] = { Op };
701   FoldingSetNodeID ID;
702   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 1);
703   AddNodeIDCustom(ID, N);
704   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
705 }
706
707 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
708 /// were replaced with those specified.  If this node is never memoized, 
709 /// return null, otherwise return a pointer to the slot it would take.  If a
710 /// node already exists with these operands, the slot will be non-null.
711 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, 
712                                            SDValue Op1, SDValue Op2,
713                                            void *&InsertPos) {
714   if (doNotCSE(N))
715     return 0;
716
717   SDValue Ops[] = { Op1, Op2 };
718   FoldingSetNodeID ID;
719   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 2);
720   AddNodeIDCustom(ID, N);
721   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
722 }
723
724
725 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
726 /// were replaced with those specified.  If this node is never memoized, 
727 /// return null, otherwise return a pointer to the slot it would take.  If a
728 /// node already exists with these operands, the slot will be non-null.
729 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, 
730                                            const SDValue *Ops,unsigned NumOps,
731                                            void *&InsertPos) {
732   if (doNotCSE(N))
733     return 0;
734
735   FoldingSetNodeID ID;
736   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, NumOps);
737   AddNodeIDCustom(ID, N);
738   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
739 }
740
741 /// VerifyNode - Sanity check the given node.  Aborts if it is invalid.
742 void SelectionDAG::VerifyNode(SDNode *N) {
743   switch (N->getOpcode()) {
744   default:
745     break;
746   case ISD::BUILD_PAIR: {
747     MVT VT = N->getValueType(0);
748     assert(N->getNumValues() == 1 && "Too many results!");
749     assert(!VT.isVector() && (VT.isInteger() || VT.isFloatingPoint()) &&
750            "Wrong return type!");
751     assert(N->getNumOperands() == 2 && "Wrong number of operands!");
752     assert(N->getOperand(0).getValueType() == N->getOperand(1).getValueType() &&
753            "Mismatched operand types!");
754     assert(N->getOperand(0).getValueType().isInteger() == VT.isInteger() &&
755            "Wrong operand type!");
756     assert(VT.getSizeInBits() == 2 * N->getOperand(0).getValueSizeInBits() &&
757            "Wrong return type size");
758     break;
759   }
760   case ISD::BUILD_VECTOR: {
761     assert(N->getNumValues() == 1 && "Too many results!");
762     assert(N->getValueType(0).isVector() && "Wrong return type!");
763     assert(N->getNumOperands() == N->getValueType(0).getVectorNumElements() &&
764            "Wrong number of operands!");
765     // FIXME: Change vector_shuffle to a variadic node with mask elements being
766     // operands of the node.  Currently the mask is a BUILD_VECTOR passed as an
767     // operand, and it is not always possible to legalize it.  Turning off the
768     // following checks at least makes it possible to legalize most of the time.
769 //    MVT EltVT = N->getValueType(0).getVectorElementType();
770 //    for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I)
771 //      assert(I->getValueType() == EltVT &&
772 //             "Wrong operand type!");
773     break;
774   }
775   }
776 }
777
778 /// getMVTAlignment - Compute the default alignment value for the
779 /// given type.
780 ///
781 unsigned SelectionDAG::getMVTAlignment(MVT VT) const {
782   const Type *Ty = VT == MVT::iPTR ?
783                    PointerType::get(Type::Int8Ty, 0) :
784                    VT.getTypeForMVT();
785
786   return TLI.getTargetData()->getABITypeAlignment(Ty);
787 }
788
789 SelectionDAG::SelectionDAG(TargetLowering &tli, FunctionLoweringInfo &fli)
790   : TLI(tli), FLI(fli), DW(0),
791     EntryNode(ISD::EntryToken, getVTList(MVT::Other)),
792     Root(getEntryNode()) {
793   AllNodes.push_back(&EntryNode);
794 }
795
796 void SelectionDAG::init(MachineFunction &mf, MachineModuleInfo *mmi,
797                         DwarfWriter *dw) {
798   MF = &mf;
799   MMI = mmi;
800   DW = dw;
801 }
802
803 SelectionDAG::~SelectionDAG() {
804   allnodes_clear();
805 }
806
807 void SelectionDAG::allnodes_clear() {
808   assert(&*AllNodes.begin() == &EntryNode);
809   AllNodes.remove(AllNodes.begin());
810   while (!AllNodes.empty())
811     DeallocateNode(AllNodes.begin());
812 }
813
814 void SelectionDAG::clear() {
815   allnodes_clear();
816   OperandAllocator.Reset();
817   CSEMap.clear();
818
819   ExtendedValueTypeNodes.clear();
820   ExternalSymbols.clear();
821   TargetExternalSymbols.clear();
822   std::fill(CondCodeNodes.begin(), CondCodeNodes.end(),
823             static_cast<CondCodeSDNode*>(0));
824   std::fill(ValueTypeNodes.begin(), ValueTypeNodes.end(),
825             static_cast<SDNode*>(0));
826
827   EntryNode.UseList = 0;
828   AllNodes.push_back(&EntryNode);
829   Root = getEntryNode();
830 }
831
832 SDValue SelectionDAG::getZeroExtendInReg(SDValue Op, DebugLoc DL, MVT VT) {
833   if (Op.getValueType() == VT) return Op;
834   APInt Imm = APInt::getLowBitsSet(Op.getValueSizeInBits(),
835                                    VT.getSizeInBits());
836   return getNode(ISD::AND, DL, Op.getValueType(), Op,
837                  getConstant(Imm, Op.getValueType()));
838 }
839
840 /// getNOT - Create a bitwise NOT operation as (XOR Val, -1).
841 ///
842 SDValue SelectionDAG::getNOT(DebugLoc DL, SDValue Val, MVT VT) {
843   SDValue NegOne;
844   if (VT.isVector()) {
845     MVT EltVT = VT.getVectorElementType();
846     SDValue NegOneElt =
847       getConstant(APInt::getAllOnesValue(EltVT.getSizeInBits()), EltVT);
848     std::vector<SDValue> NegOnes(VT.getVectorNumElements(), NegOneElt);
849     NegOne = getNode(ISD::BUILD_VECTOR, DL, VT, &NegOnes[0], NegOnes.size());
850   } else {
851     NegOne = getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT);
852   }
853   return getNode(ISD::XOR, DL, VT, Val, NegOne);
854 }
855
856 SDValue SelectionDAG::getConstant(uint64_t Val, MVT VT, bool isT) {
857   MVT EltVT = VT.isVector() ? VT.getVectorElementType() : VT;
858   assert((EltVT.getSizeInBits() >= 64 ||
859          (uint64_t)((int64_t)Val >> EltVT.getSizeInBits()) + 1 < 2) &&
860          "getConstant with a uint64_t value that doesn't fit in the type!");
861   return getConstant(APInt(EltVT.getSizeInBits(), Val), VT, isT);
862 }
863
864 SDValue SelectionDAG::getConstant(const APInt &Val, MVT VT, bool isT) {
865   return getConstant(*ConstantInt::get(Val), VT, isT);
866 }
867
868 SDValue SelectionDAG::getConstant(const ConstantInt &Val, MVT VT, bool isT) {
869   assert(VT.isInteger() && "Cannot create FP integer constant!");
870
871   MVT EltVT = VT.isVector() ? VT.getVectorElementType() : VT;
872   assert(Val.getBitWidth() == EltVT.getSizeInBits() &&
873          "APInt size does not match type size!");
874
875   unsigned Opc = isT ? ISD::TargetConstant : ISD::Constant;
876   FoldingSetNodeID ID;
877   AddNodeIDNode(ID, Opc, getVTList(EltVT), 0, 0);
878   ID.AddPointer(&Val);
879   void *IP = 0;
880   SDNode *N = NULL;
881   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
882     if (!VT.isVector())
883       return SDValue(N, 0);
884   if (!N) {
885     N = NodeAllocator.Allocate<ConstantSDNode>();
886     new (N) ConstantSDNode(isT, &Val, EltVT);
887     CSEMap.InsertNode(N, IP);
888     AllNodes.push_back(N);
889   }
890
891   SDValue Result(N, 0);
892   if (VT.isVector()) {
893     SmallVector<SDValue, 8> Ops;
894     Ops.assign(VT.getVectorNumElements(), Result);
895     Result = getNode(ISD::BUILD_VECTOR, DebugLoc::getUnknownLoc(),
896                      VT, &Ops[0], Ops.size());
897   }
898   return Result;
899 }
900
901 SDValue SelectionDAG::getIntPtrConstant(uint64_t Val, bool isTarget) {
902   return getConstant(Val, TLI.getPointerTy(), isTarget);
903 }
904
905
906 SDValue SelectionDAG::getConstantFP(const APFloat& V, MVT VT, bool isTarget) {
907   return getConstantFP(*ConstantFP::get(V), VT, isTarget);
908 }
909
910 SDValue SelectionDAG::getConstantFP(const ConstantFP& V, MVT VT, bool isTarget){
911   assert(VT.isFloatingPoint() && "Cannot create integer FP constant!");
912                                 
913   MVT EltVT =
914     VT.isVector() ? VT.getVectorElementType() : VT;
915
916   // Do the map lookup using the actual bit pattern for the floating point
917   // value, so that we don't have problems with 0.0 comparing equal to -0.0, and
918   // we don't have issues with SNANs.
919   unsigned Opc = isTarget ? ISD::TargetConstantFP : ISD::ConstantFP;
920   FoldingSetNodeID ID;
921   AddNodeIDNode(ID, Opc, getVTList(EltVT), 0, 0);
922   ID.AddPointer(&V);
923   void *IP = 0;
924   SDNode *N = NULL;
925   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
926     if (!VT.isVector())
927       return SDValue(N, 0);
928   if (!N) {
929     N = NodeAllocator.Allocate<ConstantFPSDNode>();
930     new (N) ConstantFPSDNode(isTarget, &V, EltVT);
931     CSEMap.InsertNode(N, IP);
932     AllNodes.push_back(N);
933   }
934
935   SDValue Result(N, 0);
936   if (VT.isVector()) {
937     SmallVector<SDValue, 8> Ops;
938     Ops.assign(VT.getVectorNumElements(), Result);
939     // FIXME DebugLoc info might be appropriate here
940     Result = getNode(ISD::BUILD_VECTOR, DebugLoc::getUnknownLoc(),
941                      VT, &Ops[0], Ops.size());
942   }
943   return Result;
944 }
945
946 SDValue SelectionDAG::getConstantFP(double Val, MVT VT, bool isTarget) {
947   MVT EltVT =
948     VT.isVector() ? VT.getVectorElementType() : VT;
949   if (EltVT==MVT::f32)
950     return getConstantFP(APFloat((float)Val), VT, isTarget);
951   else
952     return getConstantFP(APFloat(Val), VT, isTarget);
953 }
954
955 SDValue SelectionDAG::getGlobalAddress(const GlobalValue *GV,
956                                        MVT VT, int64_t Offset,
957                                        bool isTargetGA) {
958   unsigned Opc;
959
960   // Truncate (with sign-extension) the offset value to the pointer size.
961   unsigned BitWidth = TLI.getPointerTy().getSizeInBits();
962   if (BitWidth < 64)
963     Offset = (Offset << (64 - BitWidth) >> (64 - BitWidth));
964
965   const GlobalVariable *GVar = dyn_cast<GlobalVariable>(GV);
966   if (!GVar) {
967     // If GV is an alias then use the aliasee for determining thread-localness.
968     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
969       GVar = dyn_cast_or_null<GlobalVariable>(GA->resolveAliasedGlobal(false));
970   }
971
972   if (GVar && GVar->isThreadLocal())
973     Opc = isTargetGA ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress;
974   else
975     Opc = isTargetGA ? ISD::TargetGlobalAddress : ISD::GlobalAddress;
976
977   FoldingSetNodeID ID;
978   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
979   ID.AddPointer(GV);
980   ID.AddInteger(Offset);
981   void *IP = 0;
982   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
983     return SDValue(E, 0);
984   SDNode *N = NodeAllocator.Allocate<GlobalAddressSDNode>();
985   new (N) GlobalAddressSDNode(isTargetGA, GV, VT, Offset);
986   CSEMap.InsertNode(N, IP);
987   AllNodes.push_back(N);
988   return SDValue(N, 0);
989 }
990
991 SDValue SelectionDAG::getFrameIndex(int FI, MVT VT, bool isTarget) {
992   unsigned Opc = isTarget ? ISD::TargetFrameIndex : ISD::FrameIndex;
993   FoldingSetNodeID ID;
994   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
995   ID.AddInteger(FI);
996   void *IP = 0;
997   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
998     return SDValue(E, 0);
999   SDNode *N = NodeAllocator.Allocate<FrameIndexSDNode>();
1000   new (N) FrameIndexSDNode(FI, VT, isTarget);
1001   CSEMap.InsertNode(N, IP);
1002   AllNodes.push_back(N);
1003   return SDValue(N, 0);
1004 }
1005
1006 SDValue SelectionDAG::getJumpTable(int JTI, MVT VT, bool isTarget){
1007   unsigned Opc = isTarget ? ISD::TargetJumpTable : ISD::JumpTable;
1008   FoldingSetNodeID ID;
1009   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1010   ID.AddInteger(JTI);
1011   void *IP = 0;
1012   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1013     return SDValue(E, 0);
1014   SDNode *N = NodeAllocator.Allocate<JumpTableSDNode>();
1015   new (N) JumpTableSDNode(JTI, VT, isTarget);
1016   CSEMap.InsertNode(N, IP);
1017   AllNodes.push_back(N);
1018   return SDValue(N, 0);
1019 }
1020
1021 SDValue SelectionDAG::getConstantPool(Constant *C, MVT VT,
1022                                       unsigned Alignment, int Offset,
1023                                       bool isTarget) {
1024   if (Alignment == 0)
1025     Alignment =
1026       TLI.getTargetData()->getPreferredTypeAlignmentShift(C->getType());
1027   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1028   FoldingSetNodeID ID;
1029   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1030   ID.AddInteger(Alignment);
1031   ID.AddInteger(Offset);
1032   ID.AddPointer(C);
1033   void *IP = 0;
1034   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1035     return SDValue(E, 0);
1036   SDNode *N = NodeAllocator.Allocate<ConstantPoolSDNode>();
1037   new (N) ConstantPoolSDNode(isTarget, C, VT, Offset, Alignment);
1038   CSEMap.InsertNode(N, IP);
1039   AllNodes.push_back(N);
1040   return SDValue(N, 0);
1041 }
1042
1043
1044 SDValue SelectionDAG::getConstantPool(MachineConstantPoolValue *C, MVT VT,
1045                                       unsigned Alignment, int Offset,
1046                                       bool isTarget) {
1047   if (Alignment == 0)
1048     Alignment =
1049       TLI.getTargetData()->getPreferredTypeAlignmentShift(C->getType());
1050   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1051   FoldingSetNodeID ID;
1052   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1053   ID.AddInteger(Alignment);
1054   ID.AddInteger(Offset);
1055   C->AddSelectionDAGCSEId(ID);
1056   void *IP = 0;
1057   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1058     return SDValue(E, 0);
1059   SDNode *N = NodeAllocator.Allocate<ConstantPoolSDNode>();
1060   new (N) ConstantPoolSDNode(isTarget, C, VT, Offset, Alignment);
1061   CSEMap.InsertNode(N, IP);
1062   AllNodes.push_back(N);
1063   return SDValue(N, 0);
1064 }
1065
1066 SDValue SelectionDAG::getBasicBlock(MachineBasicBlock *MBB) {
1067   FoldingSetNodeID ID;
1068   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), 0, 0);
1069   ID.AddPointer(MBB);
1070   void *IP = 0;
1071   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1072     return SDValue(E, 0);
1073   SDNode *N = NodeAllocator.Allocate<BasicBlockSDNode>();
1074   new (N) BasicBlockSDNode(MBB);
1075   CSEMap.InsertNode(N, IP);
1076   AllNodes.push_back(N);
1077   return SDValue(N, 0);
1078 }
1079
1080 SDValue SelectionDAG::getBasicBlock(MachineBasicBlock *MBB, DebugLoc dl) {
1081   FoldingSetNodeID ID;
1082   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), 0, 0);
1083   ID.AddPointer(MBB);
1084   void *IP = 0;
1085   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1086     return SDValue(E, 0);
1087   SDNode *N = NodeAllocator.Allocate<BasicBlockSDNode>();
1088   new (N) BasicBlockSDNode(MBB, dl);
1089   CSEMap.InsertNode(N, IP);
1090   AllNodes.push_back(N);
1091   return SDValue(N, 0);
1092 }
1093
1094 SDValue SelectionDAG::getArgFlags(ISD::ArgFlagsTy Flags) {
1095   FoldingSetNodeID ID;
1096   AddNodeIDNode(ID, ISD::ARG_FLAGS, getVTList(MVT::Other), 0, 0);
1097   ID.AddInteger(Flags.getRawBits());
1098   void *IP = 0;
1099   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1100     return SDValue(E, 0);
1101   SDNode *N = NodeAllocator.Allocate<ARG_FLAGSSDNode>();
1102   new (N) ARG_FLAGSSDNode(Flags);
1103   CSEMap.InsertNode(N, IP);
1104   AllNodes.push_back(N);
1105   return SDValue(N, 0);
1106 }
1107
1108 SDValue SelectionDAG::getValueType(MVT VT) {
1109   if (VT.isSimple() && (unsigned)VT.getSimpleVT() >= ValueTypeNodes.size())
1110     ValueTypeNodes.resize(VT.getSimpleVT()+1);
1111
1112   SDNode *&N = VT.isExtended() ?
1113     ExtendedValueTypeNodes[VT] : ValueTypeNodes[VT.getSimpleVT()];
1114
1115   if (N) return SDValue(N, 0);
1116   N = NodeAllocator.Allocate<VTSDNode>();
1117   new (N) VTSDNode(VT);
1118   AllNodes.push_back(N);
1119   return SDValue(N, 0);
1120 }
1121
1122 SDValue SelectionDAG::getExternalSymbol(const char *Sym, MVT VT) {
1123   SDNode *&N = ExternalSymbols[Sym];
1124   if (N) return SDValue(N, 0);
1125   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1126   new (N) ExternalSymbolSDNode(false, Sym, VT);
1127   AllNodes.push_back(N);
1128   return SDValue(N, 0);
1129 }
1130
1131 SDValue SelectionDAG::getExternalSymbol(const char *Sym, DebugLoc dl, MVT VT) {
1132   SDNode *&N = ExternalSymbols[Sym];
1133   if (N) return SDValue(N, 0);
1134   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1135   new (N) ExternalSymbolSDNode(false, dl, Sym, VT);
1136   AllNodes.push_back(N);
1137   return SDValue(N, 0);
1138 }
1139
1140 SDValue SelectionDAG::getTargetExternalSymbol(const char *Sym, MVT VT) {
1141   SDNode *&N = TargetExternalSymbols[Sym];
1142   if (N) return SDValue(N, 0);
1143   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1144   new (N) ExternalSymbolSDNode(true, Sym, VT);
1145   AllNodes.push_back(N);
1146   return SDValue(N, 0);
1147 }
1148
1149 SDValue SelectionDAG::getTargetExternalSymbol(const char *Sym, DebugLoc dl, 
1150                                               MVT VT) {
1151   SDNode *&N = TargetExternalSymbols[Sym];
1152   if (N) return SDValue(N, 0);
1153   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1154   new (N) ExternalSymbolSDNode(true, dl, Sym, VT);
1155   AllNodes.push_back(N);
1156   return SDValue(N, 0);
1157 }
1158
1159 SDValue SelectionDAG::getCondCode(ISD::CondCode Cond) {
1160   if ((unsigned)Cond >= CondCodeNodes.size())
1161     CondCodeNodes.resize(Cond+1);
1162
1163   if (CondCodeNodes[Cond] == 0) {
1164     CondCodeSDNode *N = NodeAllocator.Allocate<CondCodeSDNode>();
1165     new (N) CondCodeSDNode(Cond);
1166     CondCodeNodes[Cond] = N;
1167     AllNodes.push_back(N);
1168   }
1169   return SDValue(CondCodeNodes[Cond], 0);
1170 }
1171
1172 SDValue SelectionDAG::getConvertRndSat(MVT VT, DebugLoc dl,
1173                                        SDValue Val, SDValue DTy,
1174                                        SDValue STy, SDValue Rnd, SDValue Sat,
1175                                        ISD::CvtCode Code) {
1176   // If the src and dest types are the same and the conversion is between
1177   // integer types of the same sign or two floats, no conversion is necessary.
1178   if (DTy == STy &&
1179       (Code == ISD::CVT_UU || Code == ISD::CVT_SS || Code == ISD::CVT_FF))
1180     return Val;
1181
1182   FoldingSetNodeID ID;
1183   void* IP = 0;
1184   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1185     return SDValue(E, 0);
1186   CvtRndSatSDNode *N = NodeAllocator.Allocate<CvtRndSatSDNode>();
1187   SDValue Ops[] = { Val, DTy, STy, Rnd, Sat };
1188   new (N) CvtRndSatSDNode(VT, dl, Ops, 5, Code);
1189   CSEMap.InsertNode(N, IP);
1190   AllNodes.push_back(N);
1191   return SDValue(N, 0);
1192 }
1193
1194 SDValue SelectionDAG::getRegister(unsigned RegNo, MVT VT) {
1195   FoldingSetNodeID ID;
1196   AddNodeIDNode(ID, ISD::Register, getVTList(VT), 0, 0);
1197   ID.AddInteger(RegNo);
1198   void *IP = 0;
1199   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1200     return SDValue(E, 0);
1201   SDNode *N = NodeAllocator.Allocate<RegisterSDNode>();
1202   new (N) RegisterSDNode(RegNo, VT);
1203   CSEMap.InsertNode(N, IP);
1204   AllNodes.push_back(N);
1205   return SDValue(N, 0);
1206 }
1207
1208 SDValue SelectionDAG::getDbgStopPoint(SDValue Root,
1209                                       unsigned Line, unsigned Col,
1210                                       Value *CU) {
1211   SDNode *N = NodeAllocator.Allocate<DbgStopPointSDNode>();
1212   new (N) DbgStopPointSDNode(Root, Line, Col, CU);
1213   AllNodes.push_back(N);
1214   return SDValue(N, 0);
1215 }
1216
1217 SDValue SelectionDAG::getLabel(unsigned Opcode, DebugLoc dl,
1218                                SDValue Root,
1219                                unsigned LabelID) {
1220   FoldingSetNodeID ID;
1221   SDValue Ops[] = { Root };
1222   AddNodeIDNode(ID, Opcode, getVTList(MVT::Other), &Ops[0], 1);
1223   ID.AddInteger(LabelID);
1224   void *IP = 0;
1225   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1226     return SDValue(E, 0);
1227   SDNode *N = NodeAllocator.Allocate<LabelSDNode>();
1228   new (N) LabelSDNode(Opcode, dl, Root, LabelID);
1229   CSEMap.InsertNode(N, IP);
1230   AllNodes.push_back(N);
1231   return SDValue(N, 0);
1232 }
1233
1234 SDValue SelectionDAG::getSrcValue(const Value *V) {
1235   assert((!V || isa<PointerType>(V->getType())) &&
1236          "SrcValue is not a pointer?");
1237
1238   FoldingSetNodeID ID;
1239   AddNodeIDNode(ID, ISD::SRCVALUE, getVTList(MVT::Other), 0, 0);
1240   ID.AddPointer(V);
1241
1242   void *IP = 0;
1243   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1244     return SDValue(E, 0);
1245
1246   SDNode *N = NodeAllocator.Allocate<SrcValueSDNode>();
1247   new (N) SrcValueSDNode(V);
1248   CSEMap.InsertNode(N, IP);
1249   AllNodes.push_back(N);
1250   return SDValue(N, 0);
1251 }
1252
1253 SDValue SelectionDAG::getMemOperand(const MachineMemOperand &MO) {
1254 #ifndef NDEBUG
1255   const Value *v = MO.getValue();
1256   assert((!v || isa<PointerType>(v->getType())) &&
1257          "SrcValue is not a pointer?");
1258 #endif
1259
1260   FoldingSetNodeID ID;
1261   AddNodeIDNode(ID, ISD::MEMOPERAND, getVTList(MVT::Other), 0, 0);
1262   MO.Profile(ID);
1263
1264   void *IP = 0;
1265   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1266     return SDValue(E, 0);
1267
1268   SDNode *N = NodeAllocator.Allocate<MemOperandSDNode>();
1269   new (N) MemOperandSDNode(MO);
1270   CSEMap.InsertNode(N, IP);
1271   AllNodes.push_back(N);
1272   return SDValue(N, 0);
1273 }
1274
1275 /// getShiftAmountOperand - Return the specified value casted to
1276 /// the target's desired shift amount type.
1277 SDValue SelectionDAG::getShiftAmountOperand(SDValue Op) {
1278   MVT OpTy = Op.getValueType();
1279   MVT ShTy = TLI.getShiftAmountTy();
1280   if (OpTy == ShTy || OpTy.isVector()) return Op;
1281
1282   ISD::NodeType Opcode = OpTy.bitsGT(ShTy) ?  ISD::TRUNCATE : ISD::ZERO_EXTEND;
1283   return getNode(Opcode, ShTy, Op);
1284 }
1285
1286 /// CreateStackTemporary - Create a stack temporary, suitable for holding the
1287 /// specified value type.
1288 SDValue SelectionDAG::CreateStackTemporary(MVT VT, unsigned minAlign) {
1289   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1290   unsigned ByteSize = VT.getStoreSizeInBits()/8;
1291   const Type *Ty = VT.getTypeForMVT();
1292   unsigned StackAlign =
1293   std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty), minAlign);
1294   
1295   int FrameIdx = FrameInfo->CreateStackObject(ByteSize, StackAlign);
1296   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1297 }
1298
1299 /// CreateStackTemporary - Create a stack temporary suitable for holding
1300 /// either of the specified value types.
1301 SDValue SelectionDAG::CreateStackTemporary(MVT VT1, MVT VT2) {
1302   unsigned Bytes = std::max(VT1.getStoreSizeInBits(),
1303                             VT2.getStoreSizeInBits())/8;
1304   const Type *Ty1 = VT1.getTypeForMVT();
1305   const Type *Ty2 = VT2.getTypeForMVT();
1306   const TargetData *TD = TLI.getTargetData();
1307   unsigned Align = std::max(TD->getPrefTypeAlignment(Ty1),
1308                             TD->getPrefTypeAlignment(Ty2));
1309
1310   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1311   int FrameIdx = FrameInfo->CreateStackObject(Bytes, Align);
1312   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1313 }
1314
1315 SDValue SelectionDAG::FoldSetCC(MVT VT, SDValue N1,
1316                                 SDValue N2, ISD::CondCode Cond, DebugLoc dl) {
1317   // These setcc operations always fold.
1318   switch (Cond) {
1319   default: break;
1320   case ISD::SETFALSE:
1321   case ISD::SETFALSE2: return getConstant(0, VT);
1322   case ISD::SETTRUE:
1323   case ISD::SETTRUE2:  return getConstant(1, VT);
1324     
1325   case ISD::SETOEQ:
1326   case ISD::SETOGT:
1327   case ISD::SETOGE:
1328   case ISD::SETOLT:
1329   case ISD::SETOLE:
1330   case ISD::SETONE:
1331   case ISD::SETO:
1332   case ISD::SETUO:
1333   case ISD::SETUEQ:
1334   case ISD::SETUNE:
1335     assert(!N1.getValueType().isInteger() && "Illegal setcc for integer!");
1336     break;
1337   }
1338   
1339   if (ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode())) {
1340     const APInt &C2 = N2C->getAPIntValue();
1341     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode())) {
1342       const APInt &C1 = N1C->getAPIntValue();
1343       
1344       switch (Cond) {
1345       default: assert(0 && "Unknown integer setcc!");
1346       case ISD::SETEQ:  return getConstant(C1 == C2, VT);
1347       case ISD::SETNE:  return getConstant(C1 != C2, VT);
1348       case ISD::SETULT: return getConstant(C1.ult(C2), VT);
1349       case ISD::SETUGT: return getConstant(C1.ugt(C2), VT);
1350       case ISD::SETULE: return getConstant(C1.ule(C2), VT);
1351       case ISD::SETUGE: return getConstant(C1.uge(C2), VT);
1352       case ISD::SETLT:  return getConstant(C1.slt(C2), VT);
1353       case ISD::SETGT:  return getConstant(C1.sgt(C2), VT);
1354       case ISD::SETLE:  return getConstant(C1.sle(C2), VT);
1355       case ISD::SETGE:  return getConstant(C1.sge(C2), VT);
1356       }
1357     }
1358   }
1359   if (ConstantFPSDNode *N1C = dyn_cast<ConstantFPSDNode>(N1.getNode())) {
1360     if (ConstantFPSDNode *N2C = dyn_cast<ConstantFPSDNode>(N2.getNode())) {
1361       // No compile time operations on this type yet.
1362       if (N1C->getValueType(0) == MVT::ppcf128)
1363         return SDValue();
1364
1365       APFloat::cmpResult R = N1C->getValueAPF().compare(N2C->getValueAPF());
1366       switch (Cond) {
1367       default: break;
1368       case ISD::SETEQ:  if (R==APFloat::cmpUnordered) 
1369                           return getUNDEF(VT);
1370                         // fall through
1371       case ISD::SETOEQ: return getConstant(R==APFloat::cmpEqual, VT);
1372       case ISD::SETNE:  if (R==APFloat::cmpUnordered) 
1373                           return getUNDEF(VT);
1374                         // fall through
1375       case ISD::SETONE: return getConstant(R==APFloat::cmpGreaterThan ||
1376                                            R==APFloat::cmpLessThan, VT);
1377       case ISD::SETLT:  if (R==APFloat::cmpUnordered) 
1378                           return getUNDEF(VT);
1379                         // fall through
1380       case ISD::SETOLT: return getConstant(R==APFloat::cmpLessThan, VT);
1381       case ISD::SETGT:  if (R==APFloat::cmpUnordered) 
1382                           return getUNDEF(VT);
1383                         // fall through
1384       case ISD::SETOGT: return getConstant(R==APFloat::cmpGreaterThan, VT);
1385       case ISD::SETLE:  if (R==APFloat::cmpUnordered) 
1386                           return getUNDEF(VT);
1387                         // fall through
1388       case ISD::SETOLE: return getConstant(R==APFloat::cmpLessThan ||
1389                                            R==APFloat::cmpEqual, VT);
1390       case ISD::SETGE:  if (R==APFloat::cmpUnordered) 
1391                           return getUNDEF(VT);
1392                         // fall through
1393       case ISD::SETOGE: return getConstant(R==APFloat::cmpGreaterThan ||
1394                                            R==APFloat::cmpEqual, VT);
1395       case ISD::SETO:   return getConstant(R!=APFloat::cmpUnordered, VT);
1396       case ISD::SETUO:  return getConstant(R==APFloat::cmpUnordered, VT);
1397       case ISD::SETUEQ: return getConstant(R==APFloat::cmpUnordered ||
1398                                            R==APFloat::cmpEqual, VT);
1399       case ISD::SETUNE: return getConstant(R!=APFloat::cmpEqual, VT);
1400       case ISD::SETULT: return getConstant(R==APFloat::cmpUnordered ||
1401                                            R==APFloat::cmpLessThan, VT);
1402       case ISD::SETUGT: return getConstant(R==APFloat::cmpGreaterThan ||
1403                                            R==APFloat::cmpUnordered, VT);
1404       case ISD::SETULE: return getConstant(R!=APFloat::cmpGreaterThan, VT);
1405       case ISD::SETUGE: return getConstant(R!=APFloat::cmpLessThan, VT);
1406       }
1407     } else {
1408       // Ensure that the constant occurs on the RHS.
1409       return getSetCC(dl, VT, N2, N1, ISD::getSetCCSwappedOperands(Cond));
1410     }
1411   }
1412
1413   // Could not fold it.
1414   return SDValue();
1415 }
1416
1417 /// SignBitIsZero - Return true if the sign bit of Op is known to be zero.  We
1418 /// use this predicate to simplify operations downstream.
1419 bool SelectionDAG::SignBitIsZero(SDValue Op, unsigned Depth) const {
1420   unsigned BitWidth = Op.getValueSizeInBits();
1421   return MaskedValueIsZero(Op, APInt::getSignBit(BitWidth), Depth);
1422 }
1423
1424 /// MaskedValueIsZero - Return true if 'V & Mask' is known to be zero.  We use
1425 /// this predicate to simplify operations downstream.  Mask is known to be zero
1426 /// for bits that V cannot have.
1427 bool SelectionDAG::MaskedValueIsZero(SDValue Op, const APInt &Mask, 
1428                                      unsigned Depth) const {
1429   APInt KnownZero, KnownOne;
1430   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
1431   assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1432   return (KnownZero & Mask) == Mask;
1433 }
1434
1435 /// ComputeMaskedBits - Determine which of the bits specified in Mask are
1436 /// known to be either zero or one and return them in the KnownZero/KnownOne
1437 /// bitsets.  This code only analyzes bits in Mask, in order to short-circuit
1438 /// processing.
1439 void SelectionDAG::ComputeMaskedBits(SDValue Op, const APInt &Mask, 
1440                                      APInt &KnownZero, APInt &KnownOne,
1441                                      unsigned Depth) const {
1442   unsigned BitWidth = Mask.getBitWidth();
1443   assert(BitWidth == Op.getValueType().getSizeInBits() &&
1444          "Mask size mismatches value type size!");
1445
1446   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
1447   if (Depth == 6 || Mask == 0)
1448     return;  // Limit search depth.
1449   
1450   APInt KnownZero2, KnownOne2;
1451
1452   switch (Op.getOpcode()) {
1453   case ISD::Constant:
1454     // We know all of the bits for a constant!
1455     KnownOne = cast<ConstantSDNode>(Op)->getAPIntValue() & Mask;
1456     KnownZero = ~KnownOne & Mask;
1457     return;
1458   case ISD::AND:
1459     // If either the LHS or the RHS are Zero, the result is zero.
1460     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1461     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownZero,
1462                       KnownZero2, KnownOne2, Depth+1);
1463     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1464     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1465
1466     // Output known-1 bits are only known if set in both the LHS & RHS.
1467     KnownOne &= KnownOne2;
1468     // Output known-0 are known to be clear if zero in either the LHS | RHS.
1469     KnownZero |= KnownZero2;
1470     return;
1471   case ISD::OR:
1472     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1473     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownOne,
1474                       KnownZero2, KnownOne2, Depth+1);
1475     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1476     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1477     
1478     // Output known-0 bits are only known if clear in both the LHS & RHS.
1479     KnownZero &= KnownZero2;
1480     // Output known-1 are known to be set if set in either the LHS | RHS.
1481     KnownOne |= KnownOne2;
1482     return;
1483   case ISD::XOR: {
1484     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1485     ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero2, KnownOne2, Depth+1);
1486     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1487     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1488     
1489     // Output known-0 bits are known if clear or set in both the LHS & RHS.
1490     APInt KnownZeroOut = (KnownZero & KnownZero2) | (KnownOne & KnownOne2);
1491     // Output known-1 are known to be set if set in only one of the LHS, RHS.
1492     KnownOne = (KnownZero & KnownOne2) | (KnownOne & KnownZero2);
1493     KnownZero = KnownZeroOut;
1494     return;
1495   }
1496   case ISD::MUL: {
1497     APInt Mask2 = APInt::getAllOnesValue(BitWidth);
1498     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero, KnownOne, Depth+1);
1499     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1500     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1501     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1502
1503     // If low bits are zero in either operand, output low known-0 bits.
1504     // Also compute a conserative estimate for high known-0 bits.
1505     // More trickiness is possible, but this is sufficient for the
1506     // interesting case of alignment computation.
1507     KnownOne.clear();
1508     unsigned TrailZ = KnownZero.countTrailingOnes() +
1509                       KnownZero2.countTrailingOnes();
1510     unsigned LeadZ =  std::max(KnownZero.countLeadingOnes() +
1511                                KnownZero2.countLeadingOnes(),
1512                                BitWidth) - BitWidth;
1513
1514     TrailZ = std::min(TrailZ, BitWidth);
1515     LeadZ = std::min(LeadZ, BitWidth);
1516     KnownZero = APInt::getLowBitsSet(BitWidth, TrailZ) |
1517                 APInt::getHighBitsSet(BitWidth, LeadZ);
1518     KnownZero &= Mask;
1519     return;
1520   }
1521   case ISD::UDIV: {
1522     // For the purposes of computing leading zeros we can conservatively
1523     // treat a udiv as a logical right shift by the power of 2 known to
1524     // be less than the denominator.
1525     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1526     ComputeMaskedBits(Op.getOperand(0),
1527                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1528     unsigned LeadZ = KnownZero2.countLeadingOnes();
1529
1530     KnownOne2.clear();
1531     KnownZero2.clear();
1532     ComputeMaskedBits(Op.getOperand(1),
1533                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1534     unsigned RHSUnknownLeadingOnes = KnownOne2.countLeadingZeros();
1535     if (RHSUnknownLeadingOnes != BitWidth)
1536       LeadZ = std::min(BitWidth,
1537                        LeadZ + BitWidth - RHSUnknownLeadingOnes - 1);
1538
1539     KnownZero = APInt::getHighBitsSet(BitWidth, LeadZ) & Mask;
1540     return;
1541   }
1542   case ISD::SELECT:
1543     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero, KnownOne, Depth+1);
1544     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero2, KnownOne2, Depth+1);
1545     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1546     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1547     
1548     // Only known if known in both the LHS and RHS.
1549     KnownOne &= KnownOne2;
1550     KnownZero &= KnownZero2;
1551     return;
1552   case ISD::SELECT_CC:
1553     ComputeMaskedBits(Op.getOperand(3), Mask, KnownZero, KnownOne, Depth+1);
1554     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero2, KnownOne2, Depth+1);
1555     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1556     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1557     
1558     // Only known if known in both the LHS and RHS.
1559     KnownOne &= KnownOne2;
1560     KnownZero &= KnownZero2;
1561     return;
1562   case ISD::SADDO:
1563   case ISD::UADDO:
1564   case ISD::SSUBO:
1565   case ISD::USUBO:
1566   case ISD::SMULO:
1567   case ISD::UMULO:
1568     if (Op.getResNo() != 1)
1569       return;
1570     // The boolean result conforms to getBooleanContents.  Fall through.
1571   case ISD::SETCC:
1572     // If we know the result of a setcc has the top bits zero, use this info.
1573     if (TLI.getBooleanContents() == TargetLowering::ZeroOrOneBooleanContent &&
1574         BitWidth > 1)
1575       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1576     return;
1577   case ISD::SHL:
1578     // (shl X, C1) & C2 == 0   iff   (X & C2 >>u C1) == 0
1579     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1580       unsigned ShAmt = SA->getZExtValue();
1581
1582       // If the shift count is an invalid immediate, don't do anything.
1583       if (ShAmt >= BitWidth)
1584         return;
1585
1586       ComputeMaskedBits(Op.getOperand(0), Mask.lshr(ShAmt),
1587                         KnownZero, KnownOne, Depth+1);
1588       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1589       KnownZero <<= ShAmt;
1590       KnownOne  <<= ShAmt;
1591       // low bits known zero.
1592       KnownZero |= APInt::getLowBitsSet(BitWidth, ShAmt);
1593     }
1594     return;
1595   case ISD::SRL:
1596     // (ushr X, C1) & C2 == 0   iff  (-1 >> C1) & C2 == 0
1597     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1598       unsigned ShAmt = SA->getZExtValue();
1599
1600       // If the shift count is an invalid immediate, don't do anything.
1601       if (ShAmt >= BitWidth)
1602         return;
1603
1604       ComputeMaskedBits(Op.getOperand(0), (Mask << ShAmt),
1605                         KnownZero, KnownOne, Depth+1);
1606       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1607       KnownZero = KnownZero.lshr(ShAmt);
1608       KnownOne  = KnownOne.lshr(ShAmt);
1609
1610       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1611       KnownZero |= HighBits;  // High bits known zero.
1612     }
1613     return;
1614   case ISD::SRA:
1615     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1616       unsigned ShAmt = SA->getZExtValue();
1617
1618       // If the shift count is an invalid immediate, don't do anything.
1619       if (ShAmt >= BitWidth)
1620         return;
1621
1622       APInt InDemandedMask = (Mask << ShAmt);
1623       // If any of the demanded bits are produced by the sign extension, we also
1624       // demand the input sign bit.
1625       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1626       if (HighBits.getBoolValue())
1627         InDemandedMask |= APInt::getSignBit(BitWidth);
1628       
1629       ComputeMaskedBits(Op.getOperand(0), InDemandedMask, KnownZero, KnownOne,
1630                         Depth+1);
1631       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1632       KnownZero = KnownZero.lshr(ShAmt);
1633       KnownOne  = KnownOne.lshr(ShAmt);
1634       
1635       // Handle the sign bits.
1636       APInt SignBit = APInt::getSignBit(BitWidth);
1637       SignBit = SignBit.lshr(ShAmt);  // Adjust to where it is now in the mask.
1638       
1639       if (KnownZero.intersects(SignBit)) {
1640         KnownZero |= HighBits;  // New bits are known zero.
1641       } else if (KnownOne.intersects(SignBit)) {
1642         KnownOne  |= HighBits;  // New bits are known one.
1643       }
1644     }
1645     return;
1646   case ISD::SIGN_EXTEND_INREG: {
1647     MVT EVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1648     unsigned EBits = EVT.getSizeInBits();
1649     
1650     // Sign extension.  Compute the demanded bits in the result that are not 
1651     // present in the input.
1652     APInt NewBits = APInt::getHighBitsSet(BitWidth, BitWidth - EBits) & Mask;
1653
1654     APInt InSignBit = APInt::getSignBit(EBits);
1655     APInt InputDemandedBits = Mask & APInt::getLowBitsSet(BitWidth, EBits);
1656     
1657     // If the sign extended bits are demanded, we know that the sign
1658     // bit is demanded.
1659     InSignBit.zext(BitWidth);
1660     if (NewBits.getBoolValue())
1661       InputDemandedBits |= InSignBit;
1662     
1663     ComputeMaskedBits(Op.getOperand(0), InputDemandedBits,
1664                       KnownZero, KnownOne, Depth+1);
1665     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1666     
1667     // If the sign bit of the input is known set or clear, then we know the
1668     // top bits of the result.
1669     if (KnownZero.intersects(InSignBit)) {         // Input sign bit known clear
1670       KnownZero |= NewBits;
1671       KnownOne  &= ~NewBits;
1672     } else if (KnownOne.intersects(InSignBit)) {   // Input sign bit known set
1673       KnownOne  |= NewBits;
1674       KnownZero &= ~NewBits;
1675     } else {                              // Input sign bit unknown
1676       KnownZero &= ~NewBits;
1677       KnownOne  &= ~NewBits;
1678     }
1679     return;
1680   }
1681   case ISD::CTTZ:
1682   case ISD::CTLZ:
1683   case ISD::CTPOP: {
1684     unsigned LowBits = Log2_32(BitWidth)+1;
1685     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - LowBits);
1686     KnownOne.clear();
1687     return;
1688   }
1689   case ISD::LOAD: {
1690     if (ISD::isZEXTLoad(Op.getNode())) {
1691       LoadSDNode *LD = cast<LoadSDNode>(Op);
1692       MVT VT = LD->getMemoryVT();
1693       unsigned MemBits = VT.getSizeInBits();
1694       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - MemBits) & Mask;
1695     }
1696     return;
1697   }
1698   case ISD::ZERO_EXTEND: {
1699     MVT InVT = Op.getOperand(0).getValueType();
1700     unsigned InBits = InVT.getSizeInBits();
1701     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1702     APInt InMask    = Mask;
1703     InMask.trunc(InBits);
1704     KnownZero.trunc(InBits);
1705     KnownOne.trunc(InBits);
1706     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1707     KnownZero.zext(BitWidth);
1708     KnownOne.zext(BitWidth);
1709     KnownZero |= NewBits;
1710     return;
1711   }
1712   case ISD::SIGN_EXTEND: {
1713     MVT InVT = Op.getOperand(0).getValueType();
1714     unsigned InBits = InVT.getSizeInBits();
1715     APInt InSignBit = APInt::getSignBit(InBits);
1716     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1717     APInt InMask = Mask;
1718     InMask.trunc(InBits);
1719
1720     // If any of the sign extended bits are demanded, we know that the sign
1721     // bit is demanded. Temporarily set this bit in the mask for our callee.
1722     if (NewBits.getBoolValue())
1723       InMask |= InSignBit;
1724
1725     KnownZero.trunc(InBits);
1726     KnownOne.trunc(InBits);
1727     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1728
1729     // Note if the sign bit is known to be zero or one.
1730     bool SignBitKnownZero = KnownZero.isNegative();
1731     bool SignBitKnownOne  = KnownOne.isNegative();
1732     assert(!(SignBitKnownZero && SignBitKnownOne) &&
1733            "Sign bit can't be known to be both zero and one!");
1734
1735     // If the sign bit wasn't actually demanded by our caller, we don't
1736     // want it set in the KnownZero and KnownOne result values. Reset the
1737     // mask and reapply it to the result values.
1738     InMask = Mask;
1739     InMask.trunc(InBits);
1740     KnownZero &= InMask;
1741     KnownOne  &= InMask;
1742
1743     KnownZero.zext(BitWidth);
1744     KnownOne.zext(BitWidth);
1745
1746     // If the sign bit is known zero or one, the top bits match.
1747     if (SignBitKnownZero)
1748       KnownZero |= NewBits;
1749     else if (SignBitKnownOne)
1750       KnownOne  |= NewBits;
1751     return;
1752   }
1753   case ISD::ANY_EXTEND: {
1754     MVT InVT = Op.getOperand(0).getValueType();
1755     unsigned InBits = InVT.getSizeInBits();
1756     APInt InMask = Mask;
1757     InMask.trunc(InBits);
1758     KnownZero.trunc(InBits);
1759     KnownOne.trunc(InBits);
1760     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1761     KnownZero.zext(BitWidth);
1762     KnownOne.zext(BitWidth);
1763     return;
1764   }
1765   case ISD::TRUNCATE: {
1766     MVT InVT = Op.getOperand(0).getValueType();
1767     unsigned InBits = InVT.getSizeInBits();
1768     APInt InMask = Mask;
1769     InMask.zext(InBits);
1770     KnownZero.zext(InBits);
1771     KnownOne.zext(InBits);
1772     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1773     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1774     KnownZero.trunc(BitWidth);
1775     KnownOne.trunc(BitWidth);
1776     break;
1777   }
1778   case ISD::AssertZext: {
1779     MVT VT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1780     APInt InMask = APInt::getLowBitsSet(BitWidth, VT.getSizeInBits());
1781     ComputeMaskedBits(Op.getOperand(0), Mask & InMask, KnownZero, 
1782                       KnownOne, Depth+1);
1783     KnownZero |= (~InMask) & Mask;
1784     return;
1785   }
1786   case ISD::FGETSIGN:
1787     // All bits are zero except the low bit.
1788     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1789     return;
1790   
1791   case ISD::SUB: {
1792     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0))) {
1793       // We know that the top bits of C-X are clear if X contains less bits
1794       // than C (i.e. no wrap-around can happen).  For example, 20-X is
1795       // positive if we can prove that X is >= 0 and < 16.
1796       if (CLHS->getAPIntValue().isNonNegative()) {
1797         unsigned NLZ = (CLHS->getAPIntValue()+1).countLeadingZeros();
1798         // NLZ can't be BitWidth with no sign bit
1799         APInt MaskV = APInt::getHighBitsSet(BitWidth, NLZ+1);
1800         ComputeMaskedBits(Op.getOperand(1), MaskV, KnownZero2, KnownOne2,
1801                           Depth+1);
1802
1803         // If all of the MaskV bits are known to be zero, then we know the
1804         // output top bits are zero, because we now know that the output is
1805         // from [0-C].
1806         if ((KnownZero2 & MaskV) == MaskV) {
1807           unsigned NLZ2 = CLHS->getAPIntValue().countLeadingZeros();
1808           // Top bits known zero.
1809           KnownZero = APInt::getHighBitsSet(BitWidth, NLZ2) & Mask;
1810         }
1811       }
1812     }
1813   }
1814   // fall through
1815   case ISD::ADD: {
1816     // Output known-0 bits are known if clear or set in both the low clear bits
1817     // common to both LHS & RHS.  For example, 8+(X<<3) is known to have the
1818     // low 3 bits clear.
1819     APInt Mask2 = APInt::getLowBitsSet(BitWidth, Mask.countTrailingOnes());
1820     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1821     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1822     unsigned KnownZeroOut = KnownZero2.countTrailingOnes();
1823
1824     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero2, KnownOne2, Depth+1);
1825     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1826     KnownZeroOut = std::min(KnownZeroOut,
1827                             KnownZero2.countTrailingOnes());
1828
1829     KnownZero |= APInt::getLowBitsSet(BitWidth, KnownZeroOut);
1830     return;
1831   }
1832   case ISD::SREM:
1833     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1834       const APInt &RA = Rem->getAPIntValue();
1835       if (RA.isPowerOf2() || (-RA).isPowerOf2()) {
1836         APInt LowBits = RA.isStrictlyPositive() ? (RA - 1) : ~RA;
1837         APInt Mask2 = LowBits | APInt::getSignBit(BitWidth);
1838         ComputeMaskedBits(Op.getOperand(0), Mask2,KnownZero2,KnownOne2,Depth+1);
1839
1840         // If the sign bit of the first operand is zero, the sign bit of
1841         // the result is zero. If the first operand has no one bits below
1842         // the second operand's single 1 bit, its sign will be zero.
1843         if (KnownZero2[BitWidth-1] || ((KnownZero2 & LowBits) == LowBits))
1844           KnownZero2 |= ~LowBits;
1845
1846         KnownZero |= KnownZero2 & Mask;
1847
1848         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
1849       }
1850     }
1851     return;
1852   case ISD::UREM: {
1853     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1854       const APInt &RA = Rem->getAPIntValue();
1855       if (RA.isPowerOf2()) {
1856         APInt LowBits = (RA - 1);
1857         APInt Mask2 = LowBits & Mask;
1858         KnownZero |= ~LowBits & Mask;
1859         ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero, KnownOne,Depth+1);
1860         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
1861         break;
1862       }
1863     }
1864
1865     // Since the result is less than or equal to either operand, any leading
1866     // zero bits in either operand must also exist in the result.
1867     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1868     ComputeMaskedBits(Op.getOperand(0), AllOnes, KnownZero, KnownOne,
1869                       Depth+1);
1870     ComputeMaskedBits(Op.getOperand(1), AllOnes, KnownZero2, KnownOne2,
1871                       Depth+1);
1872
1873     uint32_t Leaders = std::max(KnownZero.countLeadingOnes(),
1874                                 KnownZero2.countLeadingOnes());
1875     KnownOne.clear();
1876     KnownZero = APInt::getHighBitsSet(BitWidth, Leaders) & Mask;
1877     return;
1878   }
1879   default:
1880     // Allow the target to implement this method for its nodes.
1881     if (Op.getOpcode() >= ISD::BUILTIN_OP_END) {
1882   case ISD::INTRINSIC_WO_CHAIN:
1883   case ISD::INTRINSIC_W_CHAIN:
1884   case ISD::INTRINSIC_VOID:
1885       TLI.computeMaskedBitsForTargetNode(Op, Mask, KnownZero, KnownOne, *this);
1886     }
1887     return;
1888   }
1889 }
1890
1891 /// ComputeNumSignBits - Return the number of times the sign bit of the
1892 /// register is replicated into the other bits.  We know that at least 1 bit
1893 /// is always equal to the sign bit (itself), but other cases can give us
1894 /// information.  For example, immediately after an "SRA X, 2", we know that
1895 /// the top 3 bits are all equal to each other, so we return 3.
1896 unsigned SelectionDAG::ComputeNumSignBits(SDValue Op, unsigned Depth) const{
1897   MVT VT = Op.getValueType();
1898   assert(VT.isInteger() && "Invalid VT!");
1899   unsigned VTBits = VT.getSizeInBits();
1900   unsigned Tmp, Tmp2;
1901   unsigned FirstAnswer = 1;
1902   
1903   if (Depth == 6)
1904     return 1;  // Limit search depth.
1905
1906   switch (Op.getOpcode()) {
1907   default: break;
1908   case ISD::AssertSext:
1909     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1910     return VTBits-Tmp+1;
1911   case ISD::AssertZext:
1912     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1913     return VTBits-Tmp;
1914     
1915   case ISD::Constant: {
1916     const APInt &Val = cast<ConstantSDNode>(Op)->getAPIntValue();
1917     // If negative, return # leading ones.
1918     if (Val.isNegative())
1919       return Val.countLeadingOnes();
1920     
1921     // Return # leading zeros.
1922     return Val.countLeadingZeros();
1923   }
1924     
1925   case ISD::SIGN_EXTEND:
1926     Tmp = VTBits-Op.getOperand(0).getValueType().getSizeInBits();
1927     return ComputeNumSignBits(Op.getOperand(0), Depth+1) + Tmp;
1928     
1929   case ISD::SIGN_EXTEND_INREG:
1930     // Max of the input and what this extends.
1931     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1932     Tmp = VTBits-Tmp+1;
1933     
1934     Tmp2 = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1935     return std::max(Tmp, Tmp2);
1936
1937   case ISD::SRA:
1938     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1939     // SRA X, C   -> adds C sign bits.
1940     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1941       Tmp += C->getZExtValue();
1942       if (Tmp > VTBits) Tmp = VTBits;
1943     }
1944     return Tmp;
1945   case ISD::SHL:
1946     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1947       // shl destroys sign bits.
1948       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1949       if (C->getZExtValue() >= VTBits ||      // Bad shift.
1950           C->getZExtValue() >= Tmp) break;    // Shifted all sign bits out.
1951       return Tmp - C->getZExtValue();
1952     }
1953     break;
1954   case ISD::AND:
1955   case ISD::OR:
1956   case ISD::XOR:    // NOT is handled here.
1957     // Logical binary ops preserve the number of sign bits at the worst.
1958     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1959     if (Tmp != 1) {
1960       Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1961       FirstAnswer = std::min(Tmp, Tmp2);
1962       // We computed what we know about the sign bits as our first
1963       // answer. Now proceed to the generic code that uses
1964       // ComputeMaskedBits, and pick whichever answer is better.
1965     }
1966     break;
1967
1968   case ISD::SELECT:
1969     Tmp = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1970     if (Tmp == 1) return 1;  // Early out.
1971     Tmp2 = ComputeNumSignBits(Op.getOperand(2), Depth+1);
1972     return std::min(Tmp, Tmp2);
1973
1974   case ISD::SADDO:
1975   case ISD::UADDO:
1976   case ISD::SSUBO:
1977   case ISD::USUBO:
1978   case ISD::SMULO:
1979   case ISD::UMULO:
1980     if (Op.getResNo() != 1)
1981       break;
1982     // The boolean result conforms to getBooleanContents.  Fall through.
1983   case ISD::SETCC:
1984     // If setcc returns 0/-1, all bits are sign bits.
1985     if (TLI.getBooleanContents() ==
1986         TargetLowering::ZeroOrNegativeOneBooleanContent)
1987       return VTBits;
1988     break;
1989   case ISD::ROTL:
1990   case ISD::ROTR:
1991     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1992       unsigned RotAmt = C->getZExtValue() & (VTBits-1);
1993       
1994       // Handle rotate right by N like a rotate left by 32-N.
1995       if (Op.getOpcode() == ISD::ROTR)
1996         RotAmt = (VTBits-RotAmt) & (VTBits-1);
1997
1998       // If we aren't rotating out all of the known-in sign bits, return the
1999       // number that are left.  This handles rotl(sext(x), 1) for example.
2000       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2001       if (Tmp > RotAmt+1) return Tmp-RotAmt;
2002     }
2003     break;
2004   case ISD::ADD:
2005     // Add can have at most one carry bit.  Thus we know that the output
2006     // is, at worst, one more bit than the inputs.
2007     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2008     if (Tmp == 1) return 1;  // Early out.
2009       
2010     // Special case decrementing a value (ADD X, -1):
2011     if (ConstantSDNode *CRHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
2012       if (CRHS->isAllOnesValue()) {
2013         APInt KnownZero, KnownOne;
2014         APInt Mask = APInt::getAllOnesValue(VTBits);
2015         ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero, KnownOne, Depth+1);
2016         
2017         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2018         // sign bits set.
2019         if ((KnownZero | APInt(VTBits, 1)) == Mask)
2020           return VTBits;
2021         
2022         // If we are subtracting one from a positive number, there is no carry
2023         // out of the result.
2024         if (KnownZero.isNegative())
2025           return Tmp;
2026       }
2027       
2028     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2029     if (Tmp2 == 1) return 1;
2030       return std::min(Tmp, Tmp2)-1;
2031     break;
2032     
2033   case ISD::SUB:
2034     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2035     if (Tmp2 == 1) return 1;
2036       
2037     // Handle NEG.
2038     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
2039       if (CLHS->isNullValue()) {
2040         APInt KnownZero, KnownOne;
2041         APInt Mask = APInt::getAllOnesValue(VTBits);
2042         ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
2043         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2044         // sign bits set.
2045         if ((KnownZero | APInt(VTBits, 1)) == Mask)
2046           return VTBits;
2047         
2048         // If the input is known to be positive (the sign bit is known clear),
2049         // the output of the NEG has the same number of sign bits as the input.
2050         if (KnownZero.isNegative())
2051           return Tmp2;
2052         
2053         // Otherwise, we treat this like a SUB.
2054       }
2055     
2056     // Sub can have at most one carry bit.  Thus we know that the output
2057     // is, at worst, one more bit than the inputs.
2058     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2059     if (Tmp == 1) return 1;  // Early out.
2060       return std::min(Tmp, Tmp2)-1;
2061     break;
2062   case ISD::TRUNCATE:
2063     // FIXME: it's tricky to do anything useful for this, but it is an important
2064     // case for targets like X86.
2065     break;
2066   }
2067   
2068   // Handle LOADX separately here. EXTLOAD case will fallthrough.
2069   if (Op.getOpcode() == ISD::LOAD) {
2070     LoadSDNode *LD = cast<LoadSDNode>(Op);
2071     unsigned ExtType = LD->getExtensionType();
2072     switch (ExtType) {
2073     default: break;
2074     case ISD::SEXTLOAD:    // '17' bits known
2075       Tmp = LD->getMemoryVT().getSizeInBits();
2076       return VTBits-Tmp+1;
2077     case ISD::ZEXTLOAD:    // '16' bits known
2078       Tmp = LD->getMemoryVT().getSizeInBits();
2079       return VTBits-Tmp;
2080     }
2081   }
2082
2083   // Allow the target to implement this method for its nodes.
2084   if (Op.getOpcode() >= ISD::BUILTIN_OP_END ||
2085       Op.getOpcode() == ISD::INTRINSIC_WO_CHAIN || 
2086       Op.getOpcode() == ISD::INTRINSIC_W_CHAIN ||
2087       Op.getOpcode() == ISD::INTRINSIC_VOID) {
2088     unsigned NumBits = TLI.ComputeNumSignBitsForTargetNode(Op, Depth);
2089     if (NumBits > 1) FirstAnswer = std::max(FirstAnswer, NumBits);
2090   }
2091   
2092   // Finally, if we can prove that the top bits of the result are 0's or 1's,
2093   // use this information.
2094   APInt KnownZero, KnownOne;
2095   APInt Mask = APInt::getAllOnesValue(VTBits);
2096   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
2097   
2098   if (KnownZero.isNegative()) {        // sign bit is 0
2099     Mask = KnownZero;
2100   } else if (KnownOne.isNegative()) {  // sign bit is 1;
2101     Mask = KnownOne;
2102   } else {
2103     // Nothing known.
2104     return FirstAnswer;
2105   }
2106   
2107   // Okay, we know that the sign bit in Mask is set.  Use CLZ to determine
2108   // the number of identical bits in the top of the input value.
2109   Mask = ~Mask;
2110   Mask <<= Mask.getBitWidth()-VTBits;
2111   // Return # leading zeros.  We use 'min' here in case Val was zero before
2112   // shifting.  We don't want to return '64' as for an i32 "0".
2113   return std::max(FirstAnswer, std::min(VTBits, Mask.countLeadingZeros()));
2114 }
2115
2116
2117 bool SelectionDAG::isVerifiedDebugInfoDesc(SDValue Op) const {
2118   GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(Op);
2119   if (!GA) return false;
2120   if (GA->getOffset() != 0) return false;
2121   GlobalVariable *GV = dyn_cast<GlobalVariable>(GA->getGlobal());
2122   if (!GV) return false;
2123   MachineModuleInfo *MMI = getMachineModuleInfo();
2124   return MMI && MMI->hasDebugInfo();
2125 }
2126
2127
2128 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
2129 /// element of the result of the vector shuffle.
2130 SDValue SelectionDAG::getShuffleScalarElt(const SDNode *N, unsigned i) {
2131   MVT VT = N->getValueType(0);
2132   DebugLoc dl = N->getDebugLoc();
2133   SDValue PermMask = N->getOperand(2);
2134   SDValue Idx = PermMask.getOperand(i);
2135   if (Idx.getOpcode() == ISD::UNDEF)
2136     return getUNDEF(VT.getVectorElementType());
2137   unsigned Index = cast<ConstantSDNode>(Idx)->getZExtValue();
2138   unsigned NumElems = PermMask.getNumOperands();
2139   SDValue V = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
2140   Index %= NumElems;
2141
2142   if (V.getOpcode() == ISD::BIT_CONVERT) {
2143     V = V.getOperand(0);
2144     MVT VVT = V.getValueType();
2145     if (!VVT.isVector() || VVT.getVectorNumElements() != NumElems)
2146       return SDValue();
2147   }
2148   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
2149     return (Index == 0) ? V.getOperand(0)
2150                       : getUNDEF(VT.getVectorElementType());
2151   if (V.getOpcode() == ISD::BUILD_VECTOR)
2152     return V.getOperand(Index);
2153   if (V.getOpcode() == ISD::VECTOR_SHUFFLE)
2154     return getShuffleScalarElt(V.getNode(), Index);
2155   return SDValue();
2156 }
2157
2158
2159 /// getNode - Gets or creates the specified node.
2160 ///
2161 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT) {
2162   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT);
2163 }
2164
2165 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT) {
2166   FoldingSetNodeID ID;
2167   AddNodeIDNode(ID, Opcode, getVTList(VT), 0, 0);
2168   void *IP = 0;
2169   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2170     return SDValue(E, 0);
2171   SDNode *N = NodeAllocator.Allocate<SDNode>();
2172   new (N) SDNode(Opcode, DL, SDNode::getSDVTList(VT));
2173   CSEMap.InsertNode(N, IP);
2174   
2175   AllNodes.push_back(N);
2176 #ifndef NDEBUG
2177   VerifyNode(N);
2178 #endif
2179   return SDValue(N, 0);
2180 }
2181
2182 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT, SDValue Operand) {
2183   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, Operand);
2184 }
2185
2186 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
2187                               MVT VT, SDValue Operand) {
2188   // Constant fold unary operations with an integer constant operand.
2189   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Operand.getNode())) {
2190     const APInt &Val = C->getAPIntValue();
2191     unsigned BitWidth = VT.getSizeInBits();
2192     switch (Opcode) {
2193     default: break;
2194     case ISD::SIGN_EXTEND:
2195       return getConstant(APInt(Val).sextOrTrunc(BitWidth), VT);
2196     case ISD::ANY_EXTEND:
2197     case ISD::ZERO_EXTEND:
2198     case ISD::TRUNCATE:
2199       return getConstant(APInt(Val).zextOrTrunc(BitWidth), VT);
2200     case ISD::UINT_TO_FP:
2201     case ISD::SINT_TO_FP: {
2202       const uint64_t zero[] = {0, 0};
2203       // No compile time operations on this type.
2204       if (VT==MVT::ppcf128)
2205         break;
2206       APFloat apf = APFloat(APInt(BitWidth, 2, zero));
2207       (void)apf.convertFromAPInt(Val, 
2208                                  Opcode==ISD::SINT_TO_FP,
2209                                  APFloat::rmNearestTiesToEven);
2210       return getConstantFP(apf, VT);
2211     }
2212     case ISD::BIT_CONVERT:
2213       if (VT == MVT::f32 && C->getValueType(0) == MVT::i32)
2214         return getConstantFP(Val.bitsToFloat(), VT);
2215       else if (VT == MVT::f64 && C->getValueType(0) == MVT::i64)
2216         return getConstantFP(Val.bitsToDouble(), VT);
2217       break;
2218     case ISD::BSWAP:
2219       return getConstant(Val.byteSwap(), VT);
2220     case ISD::CTPOP:
2221       return getConstant(Val.countPopulation(), VT);
2222     case ISD::CTLZ:
2223       return getConstant(Val.countLeadingZeros(), VT);
2224     case ISD::CTTZ:
2225       return getConstant(Val.countTrailingZeros(), VT);
2226     }
2227   }
2228
2229   // Constant fold unary operations with a floating point constant operand.
2230   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Operand.getNode())) {
2231     APFloat V = C->getValueAPF();    // make copy
2232     if (VT != MVT::ppcf128 && Operand.getValueType() != MVT::ppcf128) {
2233       switch (Opcode) {
2234       case ISD::FNEG:
2235         V.changeSign();
2236         return getConstantFP(V, VT);
2237       case ISD::FABS:
2238         V.clearSign();
2239         return getConstantFP(V, VT);
2240       case ISD::FP_ROUND:
2241       case ISD::FP_EXTEND: {
2242         bool ignored;
2243         // This can return overflow, underflow, or inexact; we don't care.
2244         // FIXME need to be more flexible about rounding mode.
2245         (void)V.convert(*MVTToAPFloatSemantics(VT),
2246                         APFloat::rmNearestTiesToEven, &ignored);
2247         return getConstantFP(V, VT);
2248       }
2249       case ISD::FP_TO_SINT:
2250       case ISD::FP_TO_UINT: {
2251         integerPart x;
2252         bool ignored;
2253         assert(integerPartWidth >= 64);
2254         // FIXME need to be more flexible about rounding mode.
2255         APFloat::opStatus s = V.convertToInteger(&x, 64U,
2256                               Opcode==ISD::FP_TO_SINT,
2257                               APFloat::rmTowardZero, &ignored);
2258         if (s==APFloat::opInvalidOp)     // inexact is OK, in fact usual
2259           break;
2260         return getConstant(x, VT);
2261       }
2262       case ISD::BIT_CONVERT:
2263         if (VT == MVT::i32 && C->getValueType(0) == MVT::f32)
2264           return getConstant((uint32_t)V.bitcastToAPInt().getZExtValue(), VT);
2265         else if (VT == MVT::i64 && C->getValueType(0) == MVT::f64)
2266           return getConstant(V.bitcastToAPInt().getZExtValue(), VT);
2267         break;
2268       }
2269     }
2270   }
2271
2272   unsigned OpOpcode = Operand.getNode()->getOpcode();
2273   switch (Opcode) {
2274   case ISD::TokenFactor:
2275   case ISD::MERGE_VALUES:
2276   case ISD::CONCAT_VECTORS:
2277     return Operand;         // Factor, merge or concat of one node?  No need.
2278   case ISD::FP_ROUND: assert(0 && "Invalid method to make FP_ROUND node");
2279   case ISD::FP_EXTEND:
2280     assert(VT.isFloatingPoint() &&
2281            Operand.getValueType().isFloatingPoint() && "Invalid FP cast!");
2282     if (Operand.getValueType() == VT) return Operand;  // noop conversion.
2283     if (Operand.getOpcode() == ISD::UNDEF)
2284       return getUNDEF(VT);
2285     break;
2286   case ISD::SIGN_EXTEND:
2287     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2288            "Invalid SIGN_EXTEND!");
2289     if (Operand.getValueType() == VT) return Operand;   // noop extension
2290     assert(Operand.getValueType().bitsLT(VT)
2291            && "Invalid sext node, dst < src!");
2292     if (OpOpcode == ISD::SIGN_EXTEND || OpOpcode == ISD::ZERO_EXTEND)
2293       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2294     break;
2295   case ISD::ZERO_EXTEND:
2296     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2297            "Invalid ZERO_EXTEND!");
2298     if (Operand.getValueType() == VT) return Operand;   // noop extension
2299     assert(Operand.getValueType().bitsLT(VT)
2300            && "Invalid zext node, dst < src!");
2301     if (OpOpcode == ISD::ZERO_EXTEND)   // (zext (zext x)) -> (zext x)
2302       return getNode(ISD::ZERO_EXTEND, DL, VT, 
2303                      Operand.getNode()->getOperand(0));
2304     break;
2305   case ISD::ANY_EXTEND:
2306     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2307            "Invalid ANY_EXTEND!");
2308     if (Operand.getValueType() == VT) return Operand;   // noop extension
2309     assert(Operand.getValueType().bitsLT(VT)
2310            && "Invalid anyext node, dst < src!");
2311     if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND)
2312       // (ext (zext x)) -> (zext x)  and  (ext (sext x)) -> (sext x)
2313       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2314     break;
2315   case ISD::TRUNCATE:
2316     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2317            "Invalid TRUNCATE!");
2318     if (Operand.getValueType() == VT) return Operand;   // noop truncate
2319     assert(Operand.getValueType().bitsGT(VT)
2320            && "Invalid truncate node, src < dst!");
2321     if (OpOpcode == ISD::TRUNCATE)
2322       return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
2323     else if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
2324              OpOpcode == ISD::ANY_EXTEND) {
2325       // If the source is smaller than the dest, we still need an extend.
2326       if (Operand.getNode()->getOperand(0).getValueType().bitsLT(VT))
2327         return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2328       else if (Operand.getNode()->getOperand(0).getValueType().bitsGT(VT))
2329         return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
2330       else
2331         return Operand.getNode()->getOperand(0);
2332     }
2333     break;
2334   case ISD::BIT_CONVERT:
2335     // Basic sanity checking.
2336     assert(VT.getSizeInBits() == Operand.getValueType().getSizeInBits()
2337            && "Cannot BIT_CONVERT between types of different sizes!");
2338     if (VT == Operand.getValueType()) return Operand;  // noop conversion.
2339     if (OpOpcode == ISD::BIT_CONVERT)  // bitconv(bitconv(x)) -> bitconv(x)
2340       return getNode(ISD::BIT_CONVERT, DL, VT, Operand.getOperand(0));
2341     if (OpOpcode == ISD::UNDEF)
2342       return getUNDEF(VT);
2343     break;
2344   case ISD::SCALAR_TO_VECTOR:
2345     assert(VT.isVector() && !Operand.getValueType().isVector() &&
2346            VT.getVectorElementType() == Operand.getValueType() &&
2347            "Illegal SCALAR_TO_VECTOR node!");
2348     if (OpOpcode == ISD::UNDEF)
2349       return getUNDEF(VT);
2350     // scalar_to_vector(extract_vector_elt V, 0) -> V, top bits are undefined.
2351     if (OpOpcode == ISD::EXTRACT_VECTOR_ELT &&
2352         isa<ConstantSDNode>(Operand.getOperand(1)) &&
2353         Operand.getConstantOperandVal(1) == 0 &&
2354         Operand.getOperand(0).getValueType() == VT)
2355       return Operand.getOperand(0);
2356     break;
2357   case ISD::FNEG:
2358     // -(X-Y) -> (Y-X) is unsafe because when X==Y, -0.0 != +0.0
2359     if (UnsafeFPMath && OpOpcode == ISD::FSUB)
2360       return getNode(ISD::FSUB, DL, VT, Operand.getNode()->getOperand(1),
2361                      Operand.getNode()->getOperand(0));
2362     if (OpOpcode == ISD::FNEG)  // --X -> X
2363       return Operand.getNode()->getOperand(0);
2364     break;
2365   case ISD::FABS:
2366     if (OpOpcode == ISD::FNEG)  // abs(-X) -> abs(X)
2367       return getNode(ISD::FABS, DL, VT, Operand.getNode()->getOperand(0));
2368     break;
2369   }
2370
2371   SDNode *N;
2372   SDVTList VTs = getVTList(VT);
2373   if (VT != MVT::Flag) { // Don't CSE flag producing nodes
2374     FoldingSetNodeID ID;
2375     SDValue Ops[1] = { Operand };
2376     AddNodeIDNode(ID, Opcode, VTs, Ops, 1);
2377     void *IP = 0;
2378     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2379       return SDValue(E, 0);
2380     N = NodeAllocator.Allocate<UnarySDNode>();
2381     new (N) UnarySDNode(Opcode, DL, VTs, Operand);
2382     CSEMap.InsertNode(N, IP);
2383   } else {
2384     N = NodeAllocator.Allocate<UnarySDNode>();
2385     new (N) UnarySDNode(Opcode, DL, VTs, Operand);
2386   }
2387
2388   AllNodes.push_back(N);
2389 #ifndef NDEBUG
2390   VerifyNode(N);
2391 #endif
2392   return SDValue(N, 0);
2393 }
2394
2395 SDValue SelectionDAG::FoldConstantArithmetic(unsigned Opcode,
2396                                              MVT VT,
2397                                              ConstantSDNode *Cst1,
2398                                              ConstantSDNode *Cst2) {
2399   const APInt &C1 = Cst1->getAPIntValue(), &C2 = Cst2->getAPIntValue();
2400
2401   switch (Opcode) {
2402   case ISD::ADD:  return getConstant(C1 + C2, VT);
2403   case ISD::SUB:  return getConstant(C1 - C2, VT);
2404   case ISD::MUL:  return getConstant(C1 * C2, VT);
2405   case ISD::UDIV:
2406     if (C2.getBoolValue()) return getConstant(C1.udiv(C2), VT);
2407     break;
2408   case ISD::UREM:
2409     if (C2.getBoolValue()) return getConstant(C1.urem(C2), VT);
2410     break;
2411   case ISD::SDIV:
2412     if (C2.getBoolValue()) return getConstant(C1.sdiv(C2), VT);
2413     break;
2414   case ISD::SREM:
2415     if (C2.getBoolValue()) return getConstant(C1.srem(C2), VT);
2416     break;
2417   case ISD::AND:  return getConstant(C1 & C2, VT);
2418   case ISD::OR:   return getConstant(C1 | C2, VT);
2419   case ISD::XOR:  return getConstant(C1 ^ C2, VT);
2420   case ISD::SHL:  return getConstant(C1 << C2, VT);
2421   case ISD::SRL:  return getConstant(C1.lshr(C2), VT);
2422   case ISD::SRA:  return getConstant(C1.ashr(C2), VT);
2423   case ISD::ROTL: return getConstant(C1.rotl(C2), VT);
2424   case ISD::ROTR: return getConstant(C1.rotr(C2), VT);
2425   default: break;
2426   }
2427
2428   return SDValue();
2429 }
2430
2431 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2432                               SDValue N1, SDValue N2) {
2433   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
2434   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode());
2435   switch (Opcode) {
2436   default: break;
2437   case ISD::TokenFactor:
2438     assert(VT == MVT::Other && N1.getValueType() == MVT::Other &&
2439            N2.getValueType() == MVT::Other && "Invalid token factor!");
2440     // Fold trivial token factors.
2441     if (N1.getOpcode() == ISD::EntryToken) return N2;
2442     if (N2.getOpcode() == ISD::EntryToken) return N1;
2443     if (N1 == N2) return N1;
2444     break;
2445   case ISD::CONCAT_VECTORS:
2446     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
2447     // one big BUILD_VECTOR.
2448     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
2449         N2.getOpcode() == ISD::BUILD_VECTOR) {
2450       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(), N1.getNode()->op_end());
2451       Elts.insert(Elts.end(), N2.getNode()->op_begin(), N2.getNode()->op_end());
2452       return getNode(ISD::BUILD_VECTOR, DL, VT, &Elts[0], Elts.size());
2453     }
2454     break;
2455   case ISD::AND:
2456     assert(VT.isInteger() && N1.getValueType() == N2.getValueType() &&
2457            N1.getValueType() == VT && "Binary operator types must match!");
2458     // (X & 0) -> 0.  This commonly occurs when legalizing i64 values, so it's
2459     // worth handling here.
2460     if (N2C && N2C->isNullValue())
2461       return N2;
2462     if (N2C && N2C->isAllOnesValue())  // X & -1 -> X
2463       return N1;
2464     break;
2465   case ISD::OR:
2466   case ISD::XOR:
2467   case ISD::ADD:
2468   case ISD::SUB:
2469     assert(VT.isInteger() && N1.getValueType() == N2.getValueType() &&
2470            N1.getValueType() == VT && "Binary operator types must match!");
2471     // (X ^|+- 0) -> X.  This commonly occurs when legalizing i64 values, so
2472     // it's worth handling here.
2473     if (N2C && N2C->isNullValue())
2474       return N1;
2475     break;
2476   case ISD::UDIV:
2477   case ISD::UREM:
2478   case ISD::MULHU:
2479   case ISD::MULHS:
2480   case ISD::MUL:
2481   case ISD::SDIV:
2482   case ISD::SREM:
2483     assert(VT.isInteger() && "This operator does not apply to FP types!");
2484     // fall through
2485   case ISD::FADD:
2486   case ISD::FSUB:
2487   case ISD::FMUL:
2488   case ISD::FDIV:
2489   case ISD::FREM:
2490     if (UnsafeFPMath) {
2491       if (Opcode == ISD::FADD) {
2492         // 0+x --> x
2493         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1))
2494           if (CFP->getValueAPF().isZero())
2495             return N2;
2496         // x+0 --> x
2497         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
2498           if (CFP->getValueAPF().isZero())
2499             return N1;
2500       } else if (Opcode == ISD::FSUB) {
2501         // x-0 --> x
2502         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
2503           if (CFP->getValueAPF().isZero())
2504             return N1;
2505       }
2506     }
2507     assert(N1.getValueType() == N2.getValueType() &&
2508            N1.getValueType() == VT && "Binary operator types must match!");
2509     break;
2510   case ISD::FCOPYSIGN:   // N1 and result must match.  N1/N2 need not match.
2511     assert(N1.getValueType() == VT &&
2512            N1.getValueType().isFloatingPoint() &&
2513            N2.getValueType().isFloatingPoint() &&
2514            "Invalid FCOPYSIGN!");
2515     break;
2516   case ISD::SHL:
2517   case ISD::SRA:
2518   case ISD::SRL:
2519   case ISD::ROTL:
2520   case ISD::ROTR:
2521     assert(VT == N1.getValueType() &&
2522            "Shift operators return type must be the same as their first arg");
2523     assert(VT.isInteger() && N2.getValueType().isInteger() &&
2524            "Shifts only work on integers");
2525
2526     // Always fold shifts of i1 values so the code generator doesn't need to
2527     // handle them.  Since we know the size of the shift has to be less than the
2528     // size of the value, the shift/rotate count is guaranteed to be zero.
2529     if (VT == MVT::i1)
2530       return N1;
2531     break;
2532   case ISD::FP_ROUND_INREG: {
2533     MVT EVT = cast<VTSDNode>(N2)->getVT();
2534     assert(VT == N1.getValueType() && "Not an inreg round!");
2535     assert(VT.isFloatingPoint() && EVT.isFloatingPoint() &&
2536            "Cannot FP_ROUND_INREG integer types");
2537     assert(EVT.bitsLE(VT) && "Not rounding down!");
2538     if (cast<VTSDNode>(N2)->getVT() == VT) return N1;  // Not actually rounding.
2539     break;
2540   }
2541   case ISD::FP_ROUND:
2542     assert(VT.isFloatingPoint() &&
2543            N1.getValueType().isFloatingPoint() &&
2544            VT.bitsLE(N1.getValueType()) &&
2545            isa<ConstantSDNode>(N2) && "Invalid FP_ROUND!");
2546     if (N1.getValueType() == VT) return N1;  // noop conversion.
2547     break;
2548   case ISD::AssertSext:
2549   case ISD::AssertZext: {
2550     MVT EVT = cast<VTSDNode>(N2)->getVT();
2551     assert(VT == N1.getValueType() && "Not an inreg extend!");
2552     assert(VT.isInteger() && EVT.isInteger() &&
2553            "Cannot *_EXTEND_INREG FP types");
2554     assert(EVT.bitsLE(VT) && "Not extending!");
2555     if (VT == EVT) return N1; // noop assertion.
2556     break;
2557   }
2558   case ISD::SIGN_EXTEND_INREG: {
2559     MVT EVT = cast<VTSDNode>(N2)->getVT();
2560     assert(VT == N1.getValueType() && "Not an inreg extend!");
2561     assert(VT.isInteger() && EVT.isInteger() &&
2562            "Cannot *_EXTEND_INREG FP types");
2563     assert(EVT.bitsLE(VT) && "Not extending!");
2564     if (EVT == VT) return N1;  // Not actually extending
2565
2566     if (N1C) {
2567       APInt Val = N1C->getAPIntValue();
2568       unsigned FromBits = cast<VTSDNode>(N2)->getVT().getSizeInBits();
2569       Val <<= Val.getBitWidth()-FromBits;
2570       Val = Val.ashr(Val.getBitWidth()-FromBits);
2571       return getConstant(Val, VT);
2572     }
2573     break;
2574   }
2575   case ISD::EXTRACT_VECTOR_ELT:
2576     // EXTRACT_VECTOR_ELT of an UNDEF is an UNDEF.
2577     if (N1.getOpcode() == ISD::UNDEF)
2578       return getUNDEF(VT);
2579       
2580     // EXTRACT_VECTOR_ELT of CONCAT_VECTORS is often formed while lowering is
2581     // expanding copies of large vectors from registers.
2582     if (N2C &&
2583         N1.getOpcode() == ISD::CONCAT_VECTORS &&
2584         N1.getNumOperands() > 0) {
2585       unsigned Factor =
2586         N1.getOperand(0).getValueType().getVectorNumElements();
2587       return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT,
2588                      N1.getOperand(N2C->getZExtValue() / Factor),
2589                      getConstant(N2C->getZExtValue() % Factor,
2590                                  N2.getValueType()));
2591     }
2592
2593     // EXTRACT_VECTOR_ELT of BUILD_VECTOR is often formed while lowering is
2594     // expanding large vector constants.
2595     if (N2C && N1.getOpcode() == ISD::BUILD_VECTOR)
2596       return N1.getOperand(N2C->getZExtValue());
2597       
2598     // EXTRACT_VECTOR_ELT of INSERT_VECTOR_ELT is often formed when vector
2599     // operations are lowered to scalars.
2600     if (N1.getOpcode() == ISD::INSERT_VECTOR_ELT) {
2601       // If the indices are the same, return the inserted element.
2602       if (N1.getOperand(2) == N2)
2603         return N1.getOperand(1);
2604       // If the indices are known different, extract the element from
2605       // the original vector.
2606       else if (isa<ConstantSDNode>(N1.getOperand(2)) &&
2607                isa<ConstantSDNode>(N2))
2608         return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT, N1.getOperand(0), N2);
2609     }
2610     break;
2611   case ISD::EXTRACT_ELEMENT:
2612     assert(N2C && (unsigned)N2C->getZExtValue() < 2 && "Bad EXTRACT_ELEMENT!");
2613     assert(!N1.getValueType().isVector() && !VT.isVector() &&
2614            (N1.getValueType().isInteger() == VT.isInteger()) &&
2615            "Wrong types for EXTRACT_ELEMENT!");
2616
2617     // EXTRACT_ELEMENT of BUILD_PAIR is often formed while legalize is expanding
2618     // 64-bit integers into 32-bit parts.  Instead of building the extract of
2619     // the BUILD_PAIR, only to have legalize rip it apart, just do it now. 
2620     if (N1.getOpcode() == ISD::BUILD_PAIR)
2621       return N1.getOperand(N2C->getZExtValue());
2622
2623     // EXTRACT_ELEMENT of a constant int is also very common.
2624     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N1)) {
2625       unsigned ElementSize = VT.getSizeInBits();
2626       unsigned Shift = ElementSize * N2C->getZExtValue();
2627       APInt ShiftedVal = C->getAPIntValue().lshr(Shift);
2628       return getConstant(ShiftedVal.trunc(ElementSize), VT);
2629     }
2630     break;
2631   case ISD::EXTRACT_SUBVECTOR:
2632     if (N1.getValueType() == VT) // Trivial extraction.
2633       return N1;
2634     break;
2635   }
2636
2637   if (N1C) {
2638     if (N2C) {
2639       SDValue SV = FoldConstantArithmetic(Opcode, VT, N1C, N2C);
2640       if (SV.getNode()) return SV;
2641     } else {      // Cannonicalize constant to RHS if commutative
2642       if (isCommutativeBinOp(Opcode)) {
2643         std::swap(N1C, N2C);
2644         std::swap(N1, N2);
2645       }
2646     }
2647   }
2648
2649   // Constant fold FP operations.
2650   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1.getNode());
2651   ConstantFPSDNode *N2CFP = dyn_cast<ConstantFPSDNode>(N2.getNode());
2652   if (N1CFP) {
2653     if (!N2CFP && isCommutativeBinOp(Opcode)) {
2654       // Cannonicalize constant to RHS if commutative
2655       std::swap(N1CFP, N2CFP);
2656       std::swap(N1, N2);
2657     } else if (N2CFP && VT != MVT::ppcf128) {
2658       APFloat V1 = N1CFP->getValueAPF(), V2 = N2CFP->getValueAPF();
2659       APFloat::opStatus s;
2660       switch (Opcode) {
2661       case ISD::FADD: 
2662         s = V1.add(V2, APFloat::rmNearestTiesToEven);
2663         if (s != APFloat::opInvalidOp)
2664           return getConstantFP(V1, VT);
2665         break;
2666       case ISD::FSUB: 
2667         s = V1.subtract(V2, APFloat::rmNearestTiesToEven);
2668         if (s!=APFloat::opInvalidOp)
2669           return getConstantFP(V1, VT);
2670         break;
2671       case ISD::FMUL:
2672         s = V1.multiply(V2, APFloat::rmNearestTiesToEven);
2673         if (s!=APFloat::opInvalidOp)
2674           return getConstantFP(V1, VT);
2675         break;
2676       case ISD::FDIV:
2677         s = V1.divide(V2, APFloat::rmNearestTiesToEven);
2678         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2679           return getConstantFP(V1, VT);
2680         break;
2681       case ISD::FREM :
2682         s = V1.mod(V2, APFloat::rmNearestTiesToEven);
2683         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2684           return getConstantFP(V1, VT);
2685         break;
2686       case ISD::FCOPYSIGN:
2687         V1.copySign(V2);
2688         return getConstantFP(V1, VT);
2689       default: break;
2690       }
2691     }
2692   }
2693   
2694   // Canonicalize an UNDEF to the RHS, even over a constant.
2695   if (N1.getOpcode() == ISD::UNDEF) {
2696     if (isCommutativeBinOp(Opcode)) {
2697       std::swap(N1, N2);
2698     } else {
2699       switch (Opcode) {
2700       case ISD::FP_ROUND_INREG:
2701       case ISD::SIGN_EXTEND_INREG:
2702       case ISD::SUB:
2703       case ISD::FSUB:
2704       case ISD::FDIV:
2705       case ISD::FREM:
2706       case ISD::SRA:
2707         return N1;     // fold op(undef, arg2) -> undef
2708       case ISD::UDIV:
2709       case ISD::SDIV:
2710       case ISD::UREM:
2711       case ISD::SREM:
2712       case ISD::SRL:
2713       case ISD::SHL:
2714         if (!VT.isVector())
2715           return getConstant(0, VT);    // fold op(undef, arg2) -> 0
2716         // For vectors, we can't easily build an all zero vector, just return
2717         // the LHS.
2718         return N2;
2719       }
2720     }
2721   }
2722   
2723   // Fold a bunch of operators when the RHS is undef. 
2724   if (N2.getOpcode() == ISD::UNDEF) {
2725     switch (Opcode) {
2726     case ISD::XOR:
2727       if (N1.getOpcode() == ISD::UNDEF)
2728         // Handle undef ^ undef -> 0 special case. This is a common
2729         // idiom (misuse).
2730         return getConstant(0, VT);
2731       // fallthrough
2732     case ISD::ADD:
2733     case ISD::ADDC:
2734     case ISD::ADDE:
2735     case ISD::SUB:
2736     case ISD::FADD:
2737     case ISD::FSUB:
2738     case ISD::FMUL:
2739     case ISD::FDIV:
2740     case ISD::FREM:
2741     case ISD::UDIV:
2742     case ISD::SDIV:
2743     case ISD::UREM:
2744     case ISD::SREM:
2745       return N2;       // fold op(arg1, undef) -> undef
2746     case ISD::MUL: 
2747     case ISD::AND:
2748     case ISD::SRL:
2749     case ISD::SHL:
2750       if (!VT.isVector())
2751         return getConstant(0, VT);  // fold op(arg1, undef) -> 0
2752       // For vectors, we can't easily build an all zero vector, just return
2753       // the LHS.
2754       return N1;
2755     case ISD::OR:
2756       if (!VT.isVector())
2757         return getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT);
2758       // For vectors, we can't easily build an all one vector, just return
2759       // the LHS.
2760       return N1;
2761     case ISD::SRA:
2762       return N1;
2763     }
2764   }
2765
2766   // Memoize this node if possible.
2767   SDNode *N;
2768   SDVTList VTs = getVTList(VT);
2769   if (VT != MVT::Flag) {
2770     SDValue Ops[] = { N1, N2 };
2771     FoldingSetNodeID ID;
2772     AddNodeIDNode(ID, Opcode, VTs, Ops, 2);
2773     void *IP = 0;
2774     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2775       return SDValue(E, 0);
2776     N = NodeAllocator.Allocate<BinarySDNode>();
2777     new (N) BinarySDNode(Opcode, DL, VTs, N1, N2);
2778     CSEMap.InsertNode(N, IP);
2779   } else {
2780     N = NodeAllocator.Allocate<BinarySDNode>();
2781     new (N) BinarySDNode(Opcode, DL, VTs, N1, N2);
2782   }
2783
2784   AllNodes.push_back(N);
2785 #ifndef NDEBUG
2786   VerifyNode(N);
2787 #endif
2788   return SDValue(N, 0);
2789 }
2790
2791 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2792                               SDValue N1, SDValue N2, SDValue N3) {
2793   // Perform various simplifications.
2794   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
2795   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode());
2796   switch (Opcode) {
2797   case ISD::CONCAT_VECTORS:
2798     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
2799     // one big BUILD_VECTOR.
2800     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
2801         N2.getOpcode() == ISD::BUILD_VECTOR &&
2802         N3.getOpcode() == ISD::BUILD_VECTOR) {
2803       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(), N1.getNode()->op_end());
2804       Elts.insert(Elts.end(), N2.getNode()->op_begin(), N2.getNode()->op_end());
2805       Elts.insert(Elts.end(), N3.getNode()->op_begin(), N3.getNode()->op_end());
2806       return getNode(ISD::BUILD_VECTOR, DL, VT, &Elts[0], Elts.size());
2807     }
2808     break;
2809   case ISD::SETCC: {
2810     // Use FoldSetCC to simplify SETCC's.
2811     SDValue Simp = FoldSetCC(VT, N1, N2, cast<CondCodeSDNode>(N3)->get(), DL);
2812     if (Simp.getNode()) return Simp;
2813     break;
2814   }
2815   case ISD::SELECT:
2816     if (N1C) {
2817      if (N1C->getZExtValue())
2818         return N2;             // select true, X, Y -> X
2819       else
2820         return N3;             // select false, X, Y -> Y
2821     }
2822
2823     if (N2 == N3) return N2;   // select C, X, X -> X
2824     break;
2825   case ISD::BRCOND:
2826     if (N2C) {
2827       if (N2C->getZExtValue()) // Unconditional branch
2828         return getNode(ISD::BR, DL, MVT::Other, N1, N3);
2829       else
2830         return N1;         // Never-taken branch
2831     }
2832     break;
2833   case ISD::VECTOR_SHUFFLE:
2834     assert(N1.getValueType() == N2.getValueType() &&
2835            N1.getValueType().isVector() &&
2836            VT.isVector() && N3.getValueType().isVector() &&
2837            N3.getOpcode() == ISD::BUILD_VECTOR &&
2838            VT.getVectorNumElements() == N3.getNumOperands() &&
2839            "Illegal VECTOR_SHUFFLE node!");
2840     break;
2841   case ISD::BIT_CONVERT:
2842     // Fold bit_convert nodes from a type to themselves.
2843     if (N1.getValueType() == VT)
2844       return N1;
2845     break;
2846   }
2847
2848   // Memoize node if it doesn't produce a flag.
2849   SDNode *N;
2850   SDVTList VTs = getVTList(VT);
2851   if (VT != MVT::Flag) {
2852     SDValue Ops[] = { N1, N2, N3 };
2853     FoldingSetNodeID ID;
2854     AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
2855     void *IP = 0;
2856     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2857       return SDValue(E, 0);
2858     N = NodeAllocator.Allocate<TernarySDNode>();
2859     new (N) TernarySDNode(Opcode, DL, VTs, N1, N2, N3);
2860     CSEMap.InsertNode(N, IP);
2861   } else {
2862     N = NodeAllocator.Allocate<TernarySDNode>();
2863     new (N) TernarySDNode(Opcode, DL, VTs, N1, N2, N3);
2864   }
2865   AllNodes.push_back(N);
2866 #ifndef NDEBUG
2867   VerifyNode(N);
2868 #endif
2869   return SDValue(N, 0);
2870 }
2871
2872 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2873                               SDValue N1, SDValue N2, SDValue N3,
2874                               SDValue N4) {
2875   SDValue Ops[] = { N1, N2, N3, N4 };
2876   return getNode(Opcode, DL, VT, Ops, 4);
2877 }
2878
2879 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2880                               SDValue N1, SDValue N2, SDValue N3,
2881                               SDValue N4, SDValue N5) {
2882   SDValue Ops[] = { N1, N2, N3, N4, N5 };
2883   return getNode(Opcode, DL, VT, Ops, 5);
2884 }
2885
2886 /// getMemsetValue - Vectorized representation of the memset value
2887 /// operand.
2888 static SDValue getMemsetValue(SDValue Value, MVT VT, SelectionDAG &DAG,
2889                               DebugLoc dl) {
2890   unsigned NumBits = VT.isVector() ?
2891     VT.getVectorElementType().getSizeInBits() : VT.getSizeInBits();
2892   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
2893     APInt Val = APInt(NumBits, C->getZExtValue() & 255);
2894     unsigned Shift = 8;
2895     for (unsigned i = NumBits; i > 8; i >>= 1) {
2896       Val = (Val << Shift) | Val;
2897       Shift <<= 1;
2898     }
2899     if (VT.isInteger())
2900       return DAG.getConstant(Val, VT);
2901     return DAG.getConstantFP(APFloat(Val), VT);
2902   }
2903
2904   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2905   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Value);
2906   unsigned Shift = 8;
2907   for (unsigned i = NumBits; i > 8; i >>= 1) {
2908     Value = DAG.getNode(ISD::OR, dl, VT,
2909                         DAG.getNode(ISD::SHL, dl, VT, Value,
2910                                     DAG.getConstant(Shift,
2911                                                     TLI.getShiftAmountTy())),
2912                         Value);
2913     Shift <<= 1;
2914   }
2915
2916   return Value;
2917 }
2918
2919 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
2920 /// used when a memcpy is turned into a memset when the source is a constant
2921 /// string ptr.
2922 static SDValue getMemsetStringVal(MVT VT, DebugLoc dl, SelectionDAG &DAG,
2923                                     const TargetLowering &TLI,
2924                                     std::string &Str, unsigned Offset) {
2925   // Handle vector with all elements zero.
2926   if (Str.empty()) {
2927     if (VT.isInteger())
2928       return DAG.getConstant(0, VT);
2929     unsigned NumElts = VT.getVectorNumElements();
2930     MVT EltVT = (VT.getVectorElementType() == MVT::f32) ? MVT::i32 : MVT::i64;
2931     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
2932                        DAG.getConstant(0, MVT::getVectorVT(EltVT, NumElts)));
2933   }
2934
2935   assert(!VT.isVector() && "Can't handle vector type here!");
2936   unsigned NumBits = VT.getSizeInBits();
2937   unsigned MSB = NumBits / 8;
2938   uint64_t Val = 0;
2939   if (TLI.isLittleEndian())
2940     Offset = Offset + MSB - 1;
2941   for (unsigned i = 0; i != MSB; ++i) {
2942     Val = (Val << 8) | (unsigned char)Str[Offset];
2943     Offset += TLI.isLittleEndian() ? -1 : 1;
2944   }
2945   return DAG.getConstant(Val, VT);
2946 }
2947
2948 /// getMemBasePlusOffset - Returns base and offset node for the 
2949 ///
2950 static SDValue getMemBasePlusOffset(SDValue Base, unsigned Offset,
2951                                       SelectionDAG &DAG) {
2952   MVT VT = Base.getValueType();
2953   return DAG.getNode(ISD::ADD, Base.getNode()->getDebugLoc(),
2954                      VT, Base, DAG.getConstant(Offset, VT));
2955 }
2956
2957 /// isMemSrcFromString - Returns true if memcpy source is a string constant.
2958 ///
2959 static bool isMemSrcFromString(SDValue Src, std::string &Str) {
2960   unsigned SrcDelta = 0;
2961   GlobalAddressSDNode *G = NULL;
2962   if (Src.getOpcode() == ISD::GlobalAddress)
2963     G = cast<GlobalAddressSDNode>(Src);
2964   else if (Src.getOpcode() == ISD::ADD &&
2965            Src.getOperand(0).getOpcode() == ISD::GlobalAddress &&
2966            Src.getOperand(1).getOpcode() == ISD::Constant) {
2967     G = cast<GlobalAddressSDNode>(Src.getOperand(0));
2968     SrcDelta = cast<ConstantSDNode>(Src.getOperand(1))->getZExtValue();
2969   }
2970   if (!G)
2971     return false;
2972
2973   GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
2974   if (GV && GetConstantStringInfo(GV, Str, SrcDelta, false))
2975     return true;
2976
2977   return false;
2978 }
2979
2980 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
2981 /// to replace the memset / memcpy is below the threshold. It also returns the
2982 /// types of the sequence of memory ops to perform memset / memcpy.
2983 static
2984 bool MeetsMaxMemopRequirement(std::vector<MVT> &MemOps,
2985                               SDValue Dst, SDValue Src,
2986                               unsigned Limit, uint64_t Size, unsigned &Align,
2987                               std::string &Str, bool &isSrcStr,
2988                               SelectionDAG &DAG,
2989                               const TargetLowering &TLI) {
2990   isSrcStr = isMemSrcFromString(Src, Str);
2991   bool isSrcConst = isa<ConstantSDNode>(Src);
2992   bool AllowUnalign = TLI.allowsUnalignedMemoryAccesses();
2993   MVT VT = TLI.getOptimalMemOpType(Size, Align, isSrcConst, isSrcStr);
2994   if (VT != MVT::iAny) {
2995     unsigned NewAlign = (unsigned)
2996       TLI.getTargetData()->getABITypeAlignment(VT.getTypeForMVT());
2997     // If source is a string constant, this will require an unaligned load.
2998     if (NewAlign > Align && (isSrcConst || AllowUnalign)) {
2999       if (Dst.getOpcode() != ISD::FrameIndex) {
3000         // Can't change destination alignment. It requires a unaligned store.
3001         if (AllowUnalign)
3002           VT = MVT::iAny;
3003       } else {
3004         int FI = cast<FrameIndexSDNode>(Dst)->getIndex();
3005         MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
3006         if (MFI->isFixedObjectIndex(FI)) {
3007           // Can't change destination alignment. It requires a unaligned store.
3008           if (AllowUnalign)
3009             VT = MVT::iAny;
3010         } else {
3011           // Give the stack frame object a larger alignment if needed.
3012           if (MFI->getObjectAlignment(FI) < NewAlign)
3013             MFI->setObjectAlignment(FI, NewAlign);
3014           Align = NewAlign;
3015         }
3016       }
3017     }
3018   }
3019
3020   if (VT == MVT::iAny) {
3021     if (AllowUnalign) {
3022       VT = MVT::i64;
3023     } else {
3024       switch (Align & 7) {
3025       case 0:  VT = MVT::i64; break;
3026       case 4:  VT = MVT::i32; break;
3027       case 2:  VT = MVT::i16; break;
3028       default: VT = MVT::i8;  break;
3029       }
3030     }
3031
3032     MVT LVT = MVT::i64;
3033     while (!TLI.isTypeLegal(LVT))
3034       LVT = (MVT::SimpleValueType)(LVT.getSimpleVT() - 1);
3035     assert(LVT.isInteger());
3036
3037     if (VT.bitsGT(LVT))
3038       VT = LVT;
3039   }
3040
3041   unsigned NumMemOps = 0;
3042   while (Size != 0) {
3043     unsigned VTSize = VT.getSizeInBits() / 8;
3044     while (VTSize > Size) {
3045       // For now, only use non-vector load / store's for the left-over pieces.
3046       if (VT.isVector()) {
3047         VT = MVT::i64;
3048         while (!TLI.isTypeLegal(VT))
3049           VT = (MVT::SimpleValueType)(VT.getSimpleVT() - 1);
3050         VTSize = VT.getSizeInBits() / 8;
3051       } else {
3052         VT = (MVT::SimpleValueType)(VT.getSimpleVT() - 1);
3053         VTSize >>= 1;
3054       }
3055     }
3056
3057     if (++NumMemOps > Limit)
3058       return false;
3059     MemOps.push_back(VT);
3060     Size -= VTSize;
3061   }
3062
3063   return true;
3064 }
3065
3066 static SDValue getMemcpyLoadsAndStores(SelectionDAG &DAG, DebugLoc dl,
3067                                          SDValue Chain, SDValue Dst,
3068                                          SDValue Src, uint64_t Size,
3069                                          unsigned Align, bool AlwaysInline,
3070                                          const Value *DstSV, uint64_t DstSVOff,
3071                                          const Value *SrcSV, uint64_t SrcSVOff){
3072   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3073
3074   // Expand memcpy to a series of load and store ops if the size operand falls
3075   // below a certain threshold.
3076   std::vector<MVT> MemOps;
3077   uint64_t Limit = -1ULL;
3078   if (!AlwaysInline)
3079     Limit = TLI.getMaxStoresPerMemcpy();
3080   unsigned DstAlign = Align;  // Destination alignment can change.
3081   std::string Str;
3082   bool CopyFromStr;
3083   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, Limit, Size, DstAlign,
3084                                 Str, CopyFromStr, DAG, TLI))
3085     return SDValue();
3086
3087
3088   bool isZeroStr = CopyFromStr && Str.empty();
3089   SmallVector<SDValue, 8> OutChains;
3090   unsigned NumMemOps = MemOps.size();
3091   uint64_t SrcOff = 0, DstOff = 0;
3092   for (unsigned i = 0; i < NumMemOps; i++) {
3093     MVT VT = MemOps[i];
3094     unsigned VTSize = VT.getSizeInBits() / 8;
3095     SDValue Value, Store;
3096
3097     if (CopyFromStr && (isZeroStr || !VT.isVector())) {
3098       // It's unlikely a store of a vector immediate can be done in a single
3099       // instruction. It would require a load from a constantpool first.
3100       // We also handle store a vector with all zero's.
3101       // FIXME: Handle other cases where store of vector immediate is done in
3102       // a single instruction.
3103       Value = getMemsetStringVal(VT, dl, DAG, TLI, Str, SrcOff);
3104       Store = DAG.getStore(Chain, dl, Value,
3105                            getMemBasePlusOffset(Dst, DstOff, DAG),
3106                            DstSV, DstSVOff + DstOff, false, DstAlign);
3107     } else {
3108       Value = DAG.getLoad(VT, dl, Chain,
3109                           getMemBasePlusOffset(Src, SrcOff, DAG),
3110                           SrcSV, SrcSVOff + SrcOff, false, Align);
3111       Store = DAG.getStore(Chain, dl, Value,
3112                            getMemBasePlusOffset(Dst, DstOff, DAG),
3113                            DstSV, DstSVOff + DstOff, false, DstAlign);
3114     }
3115     OutChains.push_back(Store);
3116     SrcOff += VTSize;
3117     DstOff += VTSize;
3118   }
3119
3120   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3121                      &OutChains[0], OutChains.size());
3122 }
3123
3124 static SDValue getMemmoveLoadsAndStores(SelectionDAG &DAG, DebugLoc dl,
3125                                           SDValue Chain, SDValue Dst,
3126                                           SDValue Src, uint64_t Size,
3127                                           unsigned Align, bool AlwaysInline,
3128                                           const Value *DstSV, uint64_t DstSVOff,
3129                                           const Value *SrcSV, uint64_t SrcSVOff){
3130   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3131
3132   // Expand memmove to a series of load and store ops if the size operand falls
3133   // below a certain threshold.
3134   std::vector<MVT> MemOps;
3135   uint64_t Limit = -1ULL;
3136   if (!AlwaysInline)
3137     Limit = TLI.getMaxStoresPerMemmove();
3138   unsigned DstAlign = Align;  // Destination alignment can change.
3139   std::string Str;
3140   bool CopyFromStr;
3141   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, Limit, Size, DstAlign,
3142                                 Str, CopyFromStr, DAG, TLI))
3143     return SDValue();
3144
3145   uint64_t SrcOff = 0, DstOff = 0;
3146
3147   SmallVector<SDValue, 8> LoadValues;
3148   SmallVector<SDValue, 8> LoadChains;
3149   SmallVector<SDValue, 8> OutChains;
3150   unsigned NumMemOps = MemOps.size();
3151   for (unsigned i = 0; i < NumMemOps; i++) {
3152     MVT VT = MemOps[i];
3153     unsigned VTSize = VT.getSizeInBits() / 8;
3154     SDValue Value, Store;
3155
3156     Value = DAG.getLoad(VT, dl, Chain,
3157                         getMemBasePlusOffset(Src, SrcOff, DAG),
3158                         SrcSV, SrcSVOff + SrcOff, false, Align);
3159     LoadValues.push_back(Value);
3160     LoadChains.push_back(Value.getValue(1));
3161     SrcOff += VTSize;
3162   }
3163   Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3164                       &LoadChains[0], LoadChains.size());
3165   OutChains.clear();
3166   for (unsigned i = 0; i < NumMemOps; i++) {
3167     MVT VT = MemOps[i];
3168     unsigned VTSize = VT.getSizeInBits() / 8;
3169     SDValue Value, Store;
3170
3171     Store = DAG.getStore(Chain, dl, LoadValues[i],
3172                          getMemBasePlusOffset(Dst, DstOff, DAG),
3173                          DstSV, DstSVOff + DstOff, false, DstAlign);
3174     OutChains.push_back(Store);
3175     DstOff += VTSize;
3176   }
3177
3178   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3179                      &OutChains[0], OutChains.size());
3180 }
3181
3182 static SDValue getMemsetStores(SelectionDAG &DAG, DebugLoc dl,
3183                                  SDValue Chain, SDValue Dst,
3184                                  SDValue Src, uint64_t Size,
3185                                  unsigned Align,
3186                                  const Value *DstSV, uint64_t DstSVOff) {
3187   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3188
3189   // Expand memset to a series of load/store ops if the size operand
3190   // falls below a certain threshold.
3191   std::vector<MVT> MemOps;
3192   std::string Str;
3193   bool CopyFromStr;
3194   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, TLI.getMaxStoresPerMemset(),
3195                                 Size, Align, Str, CopyFromStr, DAG, TLI))
3196     return SDValue();
3197
3198   SmallVector<SDValue, 8> OutChains;
3199   uint64_t DstOff = 0;
3200
3201   unsigned NumMemOps = MemOps.size();
3202   for (unsigned i = 0; i < NumMemOps; i++) {
3203     MVT VT = MemOps[i];
3204     unsigned VTSize = VT.getSizeInBits() / 8;
3205     SDValue Value = getMemsetValue(Src, VT, DAG, dl);
3206     SDValue Store = DAG.getStore(Chain, dl, Value,
3207                                  getMemBasePlusOffset(Dst, DstOff, DAG),
3208                                  DstSV, DstSVOff + DstOff);
3209     OutChains.push_back(Store);
3210     DstOff += VTSize;
3211   }
3212
3213   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3214                      &OutChains[0], OutChains.size());
3215 }
3216
3217 SDValue SelectionDAG::getMemcpy(SDValue Chain, DebugLoc dl, SDValue Dst,
3218                                 SDValue Src, SDValue Size,
3219                                 unsigned Align, bool AlwaysInline,
3220                                 const Value *DstSV, uint64_t DstSVOff,
3221                                 const Value *SrcSV, uint64_t SrcSVOff) {
3222
3223   // Check to see if we should lower the memcpy to loads and stores first.
3224   // For cases within the target-specified limits, this is the best choice.
3225   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3226   if (ConstantSize) {
3227     // Memcpy with size zero? Just return the original chain.
3228     if (ConstantSize->isNullValue())
3229       return Chain;
3230
3231     SDValue Result =
3232       getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
3233                               ConstantSize->getZExtValue(),
3234                               Align, false, DstSV, DstSVOff, SrcSV, SrcSVOff);
3235     if (Result.getNode())
3236       return Result;
3237   }
3238
3239   // Then check to see if we should lower the memcpy with target-specific
3240   // code. If the target chooses to do this, this is the next best.
3241   SDValue Result =
3242     TLI.EmitTargetCodeForMemcpy(*this, dl, Chain, Dst, Src, Size, Align,
3243                                 AlwaysInline,
3244                                 DstSV, DstSVOff, SrcSV, SrcSVOff);
3245   if (Result.getNode())
3246     return Result;
3247
3248   // If we really need inline code and the target declined to provide it,
3249   // use a (potentially long) sequence of loads and stores.
3250   if (AlwaysInline) {
3251     assert(ConstantSize && "AlwaysInline requires a constant size!");
3252     return getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
3253                                    ConstantSize->getZExtValue(), Align, true,
3254                                    DstSV, DstSVOff, SrcSV, SrcSVOff);
3255   }
3256
3257   // Emit a library call.
3258   TargetLowering::ArgListTy Args;
3259   TargetLowering::ArgListEntry Entry;
3260   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3261   Entry.Node = Dst; Args.push_back(Entry);
3262   Entry.Node = Src; Args.push_back(Entry);
3263   Entry.Node = Size; Args.push_back(Entry);
3264   // FIXME: pass in DebugLoc
3265   std::pair<SDValue,SDValue> CallResult =
3266     TLI.LowerCallTo(Chain, Type::VoidTy,
3267                     false, false, false, false, CallingConv::C, false,
3268                     getExternalSymbol("memcpy", TLI.getPointerTy()),
3269                     Args, *this, dl);
3270   return CallResult.second;
3271 }
3272
3273 SDValue SelectionDAG::getMemmove(SDValue Chain, DebugLoc dl, SDValue Dst,
3274                                  SDValue Src, SDValue Size,
3275                                  unsigned Align,
3276                                  const Value *DstSV, uint64_t DstSVOff,
3277                                  const Value *SrcSV, uint64_t SrcSVOff) {
3278
3279   // Check to see if we should lower the memmove to loads and stores first.
3280   // For cases within the target-specified limits, this is the best choice.
3281   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3282   if (ConstantSize) {
3283     // Memmove with size zero? Just return the original chain.
3284     if (ConstantSize->isNullValue())
3285       return Chain;
3286
3287     SDValue Result =
3288       getMemmoveLoadsAndStores(*this, dl, Chain, Dst, Src,
3289                                ConstantSize->getZExtValue(),
3290                                Align, false, DstSV, DstSVOff, SrcSV, SrcSVOff);
3291     if (Result.getNode())
3292       return Result;
3293   }
3294
3295   // Then check to see if we should lower the memmove with target-specific
3296   // code. If the target chooses to do this, this is the next best.
3297   SDValue Result =
3298     TLI.EmitTargetCodeForMemmove(*this, dl, Chain, Dst, Src, Size, Align,
3299                                  DstSV, DstSVOff, SrcSV, SrcSVOff);
3300   if (Result.getNode())
3301     return Result;
3302
3303   // Emit a library call.
3304   TargetLowering::ArgListTy Args;
3305   TargetLowering::ArgListEntry Entry;
3306   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3307   Entry.Node = Dst; Args.push_back(Entry);
3308   Entry.Node = Src; Args.push_back(Entry);
3309   Entry.Node = Size; Args.push_back(Entry);
3310   // FIXME:  pass in DebugLoc
3311   std::pair<SDValue,SDValue> CallResult =
3312     TLI.LowerCallTo(Chain, Type::VoidTy,
3313                     false, false, false, false, CallingConv::C, false,
3314                     getExternalSymbol("memmove", TLI.getPointerTy()),
3315                     Args, *this, dl);
3316   return CallResult.second;
3317 }
3318
3319 SDValue SelectionDAG::getMemset(SDValue Chain, DebugLoc dl, SDValue Dst,
3320                                 SDValue Src, SDValue Size,
3321                                 unsigned Align,
3322                                 const Value *DstSV, uint64_t DstSVOff) {
3323
3324   // Check to see if we should lower the memset to stores first.
3325   // For cases within the target-specified limits, this is the best choice.
3326   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3327   if (ConstantSize) {
3328     // Memset with size zero? Just return the original chain.
3329     if (ConstantSize->isNullValue())
3330       return Chain;
3331
3332     SDValue Result =
3333       getMemsetStores(*this, dl, Chain, Dst, Src, ConstantSize->getZExtValue(),
3334                       Align, DstSV, DstSVOff);
3335     if (Result.getNode())
3336       return Result;
3337   }
3338
3339   // Then check to see if we should lower the memset with target-specific
3340   // code. If the target chooses to do this, this is the next best.
3341   SDValue Result =
3342     TLI.EmitTargetCodeForMemset(*this, dl, Chain, Dst, Src, Size, Align,
3343                                 DstSV, DstSVOff);
3344   if (Result.getNode())
3345     return Result;
3346
3347   // Emit a library call.
3348   const Type *IntPtrTy = TLI.getTargetData()->getIntPtrType();
3349   TargetLowering::ArgListTy Args;
3350   TargetLowering::ArgListEntry Entry;
3351   Entry.Node = Dst; Entry.Ty = IntPtrTy;
3352   Args.push_back(Entry);
3353   // Extend or truncate the argument to be an i32 value for the call.
3354   if (Src.getValueType().bitsGT(MVT::i32))
3355     Src = getNode(ISD::TRUNCATE, dl, MVT::i32, Src);
3356   else
3357     Src = getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Src);
3358   Entry.Node = Src; Entry.Ty = Type::Int32Ty; Entry.isSExt = true;
3359   Args.push_back(Entry);
3360   Entry.Node = Size; Entry.Ty = IntPtrTy; Entry.isSExt = false;
3361   Args.push_back(Entry);
3362   // FIXME: pass in DebugLoc
3363   std::pair<SDValue,SDValue> CallResult =
3364     TLI.LowerCallTo(Chain, Type::VoidTy,
3365                     false, false, false, false, CallingConv::C, false,
3366                     getExternalSymbol("memset", TLI.getPointerTy()),
3367                     Args, *this, dl);
3368   return CallResult.second;
3369 }
3370
3371 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, MVT MemVT,
3372                                 SDValue Chain,
3373                                 SDValue Ptr, SDValue Cmp, 
3374                                 SDValue Swp, const Value* PtrVal,
3375                                 unsigned Alignment) {
3376   assert(Opcode == ISD::ATOMIC_CMP_SWAP && "Invalid Atomic Op");
3377   assert(Cmp.getValueType() == Swp.getValueType() && "Invalid Atomic Op Types");
3378
3379   MVT VT = Cmp.getValueType();
3380
3381   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3382     Alignment = getMVTAlignment(MemVT);
3383
3384   SDVTList VTs = getVTList(VT, MVT::Other);
3385   FoldingSetNodeID ID;
3386   ID.AddInteger(MemVT.getRawBits());
3387   SDValue Ops[] = {Chain, Ptr, Cmp, Swp};
3388   AddNodeIDNode(ID, Opcode, VTs, Ops, 4);
3389   void* IP = 0;
3390   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3391     return SDValue(E, 0);
3392   SDNode* N = NodeAllocator.Allocate<AtomicSDNode>();
3393   new (N) AtomicSDNode(Opcode, dl, VTs, MemVT,
3394                        Chain, Ptr, Cmp, Swp, PtrVal, Alignment);
3395   CSEMap.InsertNode(N, IP);
3396   AllNodes.push_back(N);
3397   return SDValue(N, 0);
3398 }
3399
3400 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, MVT MemVT,
3401                                 SDValue Chain,
3402                                 SDValue Ptr, SDValue Val, 
3403                                 const Value* PtrVal,
3404                                 unsigned Alignment) {
3405   assert((Opcode == ISD::ATOMIC_LOAD_ADD ||
3406           Opcode == ISD::ATOMIC_LOAD_SUB ||
3407           Opcode == ISD::ATOMIC_LOAD_AND ||
3408           Opcode == ISD::ATOMIC_LOAD_OR ||
3409           Opcode == ISD::ATOMIC_LOAD_XOR ||
3410           Opcode == ISD::ATOMIC_LOAD_NAND ||
3411           Opcode == ISD::ATOMIC_LOAD_MIN || 
3412           Opcode == ISD::ATOMIC_LOAD_MAX ||
3413           Opcode == ISD::ATOMIC_LOAD_UMIN || 
3414           Opcode == ISD::ATOMIC_LOAD_UMAX ||
3415           Opcode == ISD::ATOMIC_SWAP) &&
3416          "Invalid Atomic Op");
3417
3418   MVT VT = Val.getValueType();
3419
3420   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3421     Alignment = getMVTAlignment(MemVT);
3422
3423   SDVTList VTs = getVTList(VT, MVT::Other);
3424   FoldingSetNodeID ID;
3425   ID.AddInteger(MemVT.getRawBits());
3426   SDValue Ops[] = {Chain, Ptr, Val};
3427   AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
3428   void* IP = 0;
3429   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3430     return SDValue(E, 0);
3431   SDNode* N = NodeAllocator.Allocate<AtomicSDNode>();
3432   new (N) AtomicSDNode(Opcode, dl, VTs, MemVT,
3433                        Chain, Ptr, Val, PtrVal, Alignment);
3434   CSEMap.InsertNode(N, IP);
3435   AllNodes.push_back(N);
3436   return SDValue(N, 0);
3437 }
3438
3439 /// getMergeValues - Create a MERGE_VALUES node from the given operands.
3440 /// Allowed to return something different (and simpler) if Simplify is true.
3441 SDValue SelectionDAG::getMergeValues(const SDValue *Ops, unsigned NumOps,
3442                                      DebugLoc dl) {
3443   if (NumOps == 1)
3444     return Ops[0];
3445
3446   SmallVector<MVT, 4> VTs;
3447   VTs.reserve(NumOps);
3448   for (unsigned i = 0; i < NumOps; ++i)
3449     VTs.push_back(Ops[i].getValueType());
3450   return getNode(ISD::MERGE_VALUES, dl, getVTList(&VTs[0], NumOps), 
3451                  Ops, NumOps);
3452 }
3453
3454 SDValue
3455 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl,
3456                                   const MVT *VTs, unsigned NumVTs,
3457                                   const SDValue *Ops, unsigned NumOps,
3458                                   MVT MemVT, const Value *srcValue, int SVOff,
3459                                   unsigned Align, bool Vol,
3460                                   bool ReadMem, bool WriteMem) {
3461   return getMemIntrinsicNode(Opcode, dl, makeVTList(VTs, NumVTs), Ops, NumOps,
3462                              MemVT, srcValue, SVOff, Align, Vol,
3463                              ReadMem, WriteMem);
3464 }
3465
3466 SDValue
3467 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl, SDVTList VTList,
3468                                   const SDValue *Ops, unsigned NumOps,
3469                                   MVT MemVT, const Value *srcValue, int SVOff,
3470                                   unsigned Align, bool Vol,
3471                                   bool ReadMem, bool WriteMem) {
3472   // Memoize the node unless it returns a flag.
3473   MemIntrinsicSDNode *N;
3474   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
3475     FoldingSetNodeID ID;
3476     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3477     void *IP = 0;
3478     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3479       return SDValue(E, 0);
3480     
3481     N = NodeAllocator.Allocate<MemIntrinsicSDNode>();
3482     new (N) MemIntrinsicSDNode(Opcode, dl, VTList, Ops, NumOps, MemVT,
3483                                srcValue, SVOff, Align, Vol, ReadMem, WriteMem);
3484     CSEMap.InsertNode(N, IP);
3485   } else {
3486     N = NodeAllocator.Allocate<MemIntrinsicSDNode>();
3487     new (N) MemIntrinsicSDNode(Opcode, dl, VTList, Ops, NumOps, MemVT,
3488                                srcValue, SVOff, Align, Vol, ReadMem, WriteMem);
3489   }
3490   AllNodes.push_back(N);
3491   return SDValue(N, 0);
3492 }
3493
3494 SDValue
3495 SelectionDAG::getCall(unsigned CallingConv, DebugLoc dl, bool IsVarArgs,
3496                       bool IsTailCall, bool IsInreg, SDVTList VTs,
3497                       const SDValue *Operands, unsigned NumOperands) {
3498   // Do not include isTailCall in the folding set profile.
3499   FoldingSetNodeID ID;
3500   AddNodeIDNode(ID, ISD::CALL, VTs, Operands, NumOperands);
3501   ID.AddInteger(CallingConv);
3502   ID.AddInteger(IsVarArgs);
3503   void *IP = 0;
3504   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
3505     // Instead of including isTailCall in the folding set, we just
3506     // set the flag of the existing node.
3507     if (!IsTailCall)
3508       cast<CallSDNode>(E)->setNotTailCall();
3509     return SDValue(E, 0);
3510   }
3511   SDNode *N = NodeAllocator.Allocate<CallSDNode>();
3512   new (N) CallSDNode(CallingConv, dl, IsVarArgs, IsTailCall, IsInreg,
3513                      VTs, Operands, NumOperands);
3514   CSEMap.InsertNode(N, IP);
3515   AllNodes.push_back(N);
3516   return SDValue(N, 0);
3517 }
3518
3519 SDValue
3520 SelectionDAG::getLoad(ISD::MemIndexedMode AM, DebugLoc dl, 
3521                       ISD::LoadExtType ExtType, MVT VT, SDValue Chain,
3522                       SDValue Ptr, SDValue Offset,
3523                       const Value *SV, int SVOffset, MVT EVT,
3524                       bool isVolatile, unsigned Alignment) {
3525   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3526     Alignment = getMVTAlignment(VT);
3527
3528   if (VT == EVT) {
3529     ExtType = ISD::NON_EXTLOAD;
3530   } else if (ExtType == ISD::NON_EXTLOAD) {
3531     assert(VT == EVT && "Non-extending load from different memory type!");
3532   } else {
3533     // Extending load.
3534     if (VT.isVector())
3535       assert(EVT.getVectorNumElements() == VT.getVectorNumElements() &&
3536              "Invalid vector extload!");
3537     else
3538       assert(EVT.bitsLT(VT) &&
3539              "Should only be an extending load, not truncating!");
3540     assert((ExtType == ISD::EXTLOAD || VT.isInteger()) &&
3541            "Cannot sign/zero extend a FP/Vector load!");
3542     assert(VT.isInteger() == EVT.isInteger() &&
3543            "Cannot convert from FP to Int or Int -> FP!");
3544   }
3545
3546   bool Indexed = AM != ISD::UNINDEXED;
3547   assert((Indexed || Offset.getOpcode() == ISD::UNDEF) &&
3548          "Unindexed load with an offset!");
3549
3550   SDVTList VTs = Indexed ?
3551     getVTList(VT, Ptr.getValueType(), MVT::Other) : getVTList(VT, MVT::Other);
3552   SDValue Ops[] = { Chain, Ptr, Offset };
3553   FoldingSetNodeID ID;
3554   AddNodeIDNode(ID, ISD::LOAD, VTs, Ops, 3);
3555   ID.AddInteger(EVT.getRawBits());
3556   ID.AddInteger(encodeMemSDNodeFlags(ExtType, AM, isVolatile, Alignment));
3557   void *IP = 0;
3558   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3559     return SDValue(E, 0);
3560   SDNode *N = NodeAllocator.Allocate<LoadSDNode>();
3561   new (N) LoadSDNode(Ops, dl, VTs, AM, ExtType, EVT, SV, SVOffset,
3562                      Alignment, isVolatile);
3563   CSEMap.InsertNode(N, IP);
3564   AllNodes.push_back(N);
3565   return SDValue(N, 0);
3566 }
3567
3568 SDValue SelectionDAG::getLoad(MVT VT, DebugLoc dl,
3569                               SDValue Chain, SDValue Ptr,
3570                               const Value *SV, int SVOffset,
3571                               bool isVolatile, unsigned Alignment) {
3572   SDValue Undef = getUNDEF(Ptr.getValueType());
3573   return getLoad(ISD::UNINDEXED, dl, ISD::NON_EXTLOAD, VT, Chain, Ptr, Undef,
3574                  SV, SVOffset, VT, isVolatile, Alignment);
3575 }
3576
3577 SDValue SelectionDAG::getExtLoad(ISD::LoadExtType ExtType, DebugLoc dl, MVT VT,
3578                                  SDValue Chain, SDValue Ptr,
3579                                  const Value *SV,
3580                                  int SVOffset, MVT EVT,
3581                                  bool isVolatile, unsigned Alignment) {
3582   SDValue Undef = getUNDEF(Ptr.getValueType());
3583   return getLoad(ISD::UNINDEXED, dl, ExtType, VT, Chain, Ptr, Undef,
3584                  SV, SVOffset, EVT, isVolatile, Alignment);
3585 }
3586
3587 SDValue
3588 SelectionDAG::getIndexedLoad(SDValue OrigLoad, DebugLoc dl, SDValue Base,
3589                              SDValue Offset, ISD::MemIndexedMode AM) {
3590   LoadSDNode *LD = cast<LoadSDNode>(OrigLoad);
3591   assert(LD->getOffset().getOpcode() == ISD::UNDEF &&
3592          "Load is already a indexed load!");
3593   return getLoad(AM, dl, LD->getExtensionType(), OrigLoad.getValueType(),
3594                  LD->getChain(), Base, Offset, LD->getSrcValue(),
3595                  LD->getSrcValueOffset(), LD->getMemoryVT(),
3596                  LD->isVolatile(), LD->getAlignment());
3597 }
3598
3599 SDValue SelectionDAG::getStore(SDValue Chain, DebugLoc dl, SDValue Val,
3600                                SDValue Ptr, const Value *SV, int SVOffset,
3601                                bool isVolatile, unsigned Alignment) {
3602   MVT VT = Val.getValueType();
3603
3604   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3605     Alignment = getMVTAlignment(VT);
3606
3607   SDVTList VTs = getVTList(MVT::Other);
3608   SDValue Undef = getUNDEF(Ptr.getValueType());
3609   SDValue Ops[] = { Chain, Val, Ptr, Undef };
3610   FoldingSetNodeID ID;
3611   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3612   ID.AddInteger(VT.getRawBits());
3613   ID.AddInteger(encodeMemSDNodeFlags(false, ISD::UNINDEXED,
3614                                      isVolatile, Alignment));
3615   void *IP = 0;
3616   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3617     return SDValue(E, 0);
3618   SDNode *N = NodeAllocator.Allocate<StoreSDNode>();
3619   new (N) StoreSDNode(Ops, dl, VTs, ISD::UNINDEXED, false,
3620                       VT, SV, SVOffset, Alignment, isVolatile);
3621   CSEMap.InsertNode(N, IP);
3622   AllNodes.push_back(N);
3623   return SDValue(N, 0);
3624 }
3625
3626 SDValue SelectionDAG::getTruncStore(SDValue Chain, DebugLoc dl, SDValue Val,
3627                                     SDValue Ptr, const Value *SV,
3628                                     int SVOffset, MVT SVT,
3629                                     bool isVolatile, unsigned Alignment) {
3630   MVT VT = Val.getValueType();
3631
3632   if (VT == SVT)
3633     return getStore(Chain, dl, Val, Ptr, SV, SVOffset, isVolatile, Alignment);
3634
3635   assert(VT.bitsGT(SVT) && "Not a truncation?");
3636   assert(VT.isInteger() == SVT.isInteger() &&
3637          "Can't do FP-INT conversion!");
3638
3639   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3640     Alignment = getMVTAlignment(VT);
3641
3642   SDVTList VTs = getVTList(MVT::Other);
3643   SDValue Undef = getUNDEF(Ptr.getValueType());
3644   SDValue Ops[] = { Chain, Val, Ptr, Undef };
3645   FoldingSetNodeID ID;
3646   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3647   ID.AddInteger(SVT.getRawBits());
3648   ID.AddInteger(encodeMemSDNodeFlags(true, ISD::UNINDEXED,
3649                                      isVolatile, Alignment));
3650   void *IP = 0;
3651   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3652     return SDValue(E, 0);
3653   SDNode *N = NodeAllocator.Allocate<StoreSDNode>();
3654   new (N) StoreSDNode(Ops, dl, VTs, ISD::UNINDEXED, true,
3655                       SVT, SV, SVOffset, Alignment, isVolatile);
3656   CSEMap.InsertNode(N, IP);
3657   AllNodes.push_back(N);
3658   return SDValue(N, 0);
3659 }
3660
3661 SDValue
3662 SelectionDAG::getIndexedStore(SDValue OrigStore, DebugLoc dl, SDValue Base,
3663                               SDValue Offset, ISD::MemIndexedMode AM) {
3664   StoreSDNode *ST = cast<StoreSDNode>(OrigStore);
3665   assert(ST->getOffset().getOpcode() == ISD::UNDEF &&
3666          "Store is already a indexed store!");
3667   SDVTList VTs = getVTList(Base.getValueType(), MVT::Other);
3668   SDValue Ops[] = { ST->getChain(), ST->getValue(), Base, Offset };
3669   FoldingSetNodeID ID;
3670   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3671   ID.AddInteger(ST->getMemoryVT().getRawBits());
3672   ID.AddInteger(ST->getRawSubclassData());
3673   void *IP = 0;
3674   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3675     return SDValue(E, 0);
3676   SDNode *N = NodeAllocator.Allocate<StoreSDNode>();
3677   new (N) StoreSDNode(Ops, dl, VTs, AM,
3678                       ST->isTruncatingStore(), ST->getMemoryVT(),
3679                       ST->getSrcValue(), ST->getSrcValueOffset(),
3680                       ST->getAlignment(), ST->isVolatile());
3681   CSEMap.InsertNode(N, IP);
3682   AllNodes.push_back(N);
3683   return SDValue(N, 0);
3684 }
3685
3686 SDValue SelectionDAG::getVAArg(MVT VT, DebugLoc dl,
3687                                SDValue Chain, SDValue Ptr,
3688                                SDValue SV) {
3689   SDValue Ops[] = { Chain, Ptr, SV };
3690   return getNode(ISD::VAARG, dl, getVTList(VT, MVT::Other), Ops, 3);
3691 }
3692
3693 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
3694                               const SDUse *Ops, unsigned NumOps) {
3695   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, Ops, NumOps);
3696 }
3697
3698 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
3699                               const SDUse *Ops, unsigned NumOps) {
3700   switch (NumOps) {
3701   case 0: return getNode(Opcode, DL, VT);
3702   case 1: return getNode(Opcode, DL, VT, Ops[0]);
3703   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
3704   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
3705   default: break;
3706   }
3707
3708   // Copy from an SDUse array into an SDValue array for use with
3709   // the regular getNode logic.
3710   SmallVector<SDValue, 8> NewOps(Ops, Ops + NumOps);
3711   return getNode(Opcode, DL, VT, &NewOps[0], NumOps);
3712 }
3713
3714 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
3715                               const SDValue *Ops, unsigned NumOps) {
3716   switch (NumOps) {
3717   case 0: return getNode(Opcode, DL, VT);
3718   case 1: return getNode(Opcode, DL, VT, Ops[0]);
3719   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
3720   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
3721   default: break;
3722   }
3723   
3724   switch (Opcode) {
3725   default: break;
3726   case ISD::SELECT_CC: {
3727     assert(NumOps == 5 && "SELECT_CC takes 5 operands!");
3728     assert(Ops[0].getValueType() == Ops[1].getValueType() &&
3729            "LHS and RHS of condition must have same type!");
3730     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
3731            "True and False arms of SelectCC must have same type!");
3732     assert(Ops[2].getValueType() == VT &&
3733            "select_cc node must be of same type as true and false value!");
3734     break;
3735   }
3736   case ISD::BR_CC: {
3737     assert(NumOps == 5 && "BR_CC takes 5 operands!");
3738     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
3739            "LHS/RHS of comparison should match types!");
3740     break;
3741   }
3742   }
3743
3744   // Memoize nodes.
3745   SDNode *N;
3746   SDVTList VTs = getVTList(VT);
3747
3748   if (VT != MVT::Flag) {
3749     FoldingSetNodeID ID;
3750     AddNodeIDNode(ID, Opcode, VTs, Ops, NumOps);
3751     void *IP = 0;
3752
3753     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3754       return SDValue(E, 0);
3755
3756     N = NodeAllocator.Allocate<SDNode>();
3757     new (N) SDNode(Opcode, DL, VTs, Ops, NumOps);
3758     CSEMap.InsertNode(N, IP);
3759   } else {
3760     N = NodeAllocator.Allocate<SDNode>();
3761     new (N) SDNode(Opcode, DL, VTs, Ops, NumOps);
3762   }
3763
3764   AllNodes.push_back(N);
3765 #ifndef NDEBUG
3766   VerifyNode(N);
3767 #endif
3768   return SDValue(N, 0);
3769 }
3770
3771 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
3772                               const std::vector<MVT> &ResultTys,
3773                               const SDValue *Ops, unsigned NumOps) {
3774   return getNode(Opcode, DL, getNodeValueTypes(ResultTys), ResultTys.size(),
3775                  Ops, NumOps);
3776 }
3777
3778 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
3779                               const MVT *VTs, unsigned NumVTs,
3780                               const SDValue *Ops, unsigned NumOps) {
3781   if (NumVTs == 1)
3782     return getNode(Opcode, DL, VTs[0], Ops, NumOps);
3783   return getNode(Opcode, DL, makeVTList(VTs, NumVTs), Ops, NumOps);
3784 }  
3785   
3786 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3787                               const SDValue *Ops, unsigned NumOps) {
3788   if (VTList.NumVTs == 1)
3789     return getNode(Opcode, DL, VTList.VTs[0], Ops, NumOps);
3790
3791   switch (Opcode) {
3792   // FIXME: figure out how to safely handle things like
3793   // int foo(int x) { return 1 << (x & 255); }
3794   // int bar() { return foo(256); }
3795 #if 0
3796   case ISD::SRA_PARTS:
3797   case ISD::SRL_PARTS:
3798   case ISD::SHL_PARTS:
3799     if (N3.getOpcode() == ISD::SIGN_EXTEND_INREG &&
3800         cast<VTSDNode>(N3.getOperand(1))->getVT() != MVT::i1)
3801       return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
3802     else if (N3.getOpcode() == ISD::AND)
3803       if (ConstantSDNode *AndRHS = dyn_cast<ConstantSDNode>(N3.getOperand(1))) {
3804         // If the and is only masking out bits that cannot effect the shift,
3805         // eliminate the and.
3806         unsigned NumBits = VT.getSizeInBits()*2;
3807         if ((AndRHS->getValue() & (NumBits-1)) == NumBits-1)
3808           return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
3809       }
3810     break;
3811 #endif
3812   }
3813
3814   // Memoize the node unless it returns a flag.
3815   SDNode *N;
3816   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
3817     FoldingSetNodeID ID;
3818     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3819     void *IP = 0;
3820     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3821       return SDValue(E, 0);
3822     if (NumOps == 1) {
3823       N = NodeAllocator.Allocate<UnarySDNode>();
3824       new (N) UnarySDNode(Opcode, DL, VTList, Ops[0]);
3825     } else if (NumOps == 2) {
3826       N = NodeAllocator.Allocate<BinarySDNode>();
3827       new (N) BinarySDNode(Opcode, DL, VTList, Ops[0], Ops[1]);
3828     } else if (NumOps == 3) {
3829       N = NodeAllocator.Allocate<TernarySDNode>();
3830       new (N) TernarySDNode(Opcode, DL, VTList, Ops[0], Ops[1], Ops[2]);
3831     } else {
3832       N = NodeAllocator.Allocate<SDNode>();
3833       new (N) SDNode(Opcode, DL, VTList, Ops, NumOps);
3834     }
3835     CSEMap.InsertNode(N, IP);
3836   } else {
3837     if (NumOps == 1) {
3838       N = NodeAllocator.Allocate<UnarySDNode>();
3839       new (N) UnarySDNode(Opcode, DL, VTList, Ops[0]);
3840     } else if (NumOps == 2) {
3841       N = NodeAllocator.Allocate<BinarySDNode>();
3842       new (N) BinarySDNode(Opcode, DL, VTList, Ops[0], Ops[1]);
3843     } else if (NumOps == 3) {
3844       N = NodeAllocator.Allocate<TernarySDNode>();
3845       new (N) TernarySDNode(Opcode, DL, VTList, Ops[0], Ops[1], Ops[2]);
3846     } else {
3847       N = NodeAllocator.Allocate<SDNode>();
3848       new (N) SDNode(Opcode, DL, VTList, Ops, NumOps);
3849     }
3850   }
3851   AllNodes.push_back(N);
3852 #ifndef NDEBUG
3853   VerifyNode(N);
3854 #endif
3855   return SDValue(N, 0);
3856 }
3857
3858 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList) {
3859   return getNode(Opcode, DL, VTList, 0, 0);
3860 }
3861
3862 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3863                               SDValue N1) {
3864   SDValue Ops[] = { N1 };
3865   return getNode(Opcode, DL, VTList, Ops, 1);
3866 }
3867
3868 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3869                               SDValue N1, SDValue N2) {
3870   SDValue Ops[] = { N1, N2 };
3871   return getNode(Opcode, DL, VTList, Ops, 2);
3872 }
3873
3874 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3875                               SDValue N1, SDValue N2, SDValue N3) {
3876   SDValue Ops[] = { N1, N2, N3 };
3877   return getNode(Opcode, DL, VTList, Ops, 3);
3878 }
3879
3880 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3881                               SDValue N1, SDValue N2, SDValue N3,
3882                               SDValue N4) {
3883   SDValue Ops[] = { N1, N2, N3, N4 };
3884   return getNode(Opcode, DL, VTList, Ops, 4);
3885 }
3886
3887 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3888                               SDValue N1, SDValue N2, SDValue N3,
3889                               SDValue N4, SDValue N5) {
3890   SDValue Ops[] = { N1, N2, N3, N4, N5 };
3891   return getNode(Opcode, DL, VTList, Ops, 5);
3892 }
3893
3894 SDVTList SelectionDAG::getVTList(MVT VT) {
3895   return makeVTList(SDNode::getValueTypeList(VT), 1);
3896 }
3897
3898 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2) {
3899   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
3900        E = VTList.rend(); I != E; ++I)
3901     if (I->NumVTs == 2 && I->VTs[0] == VT1 && I->VTs[1] == VT2)
3902       return *I;
3903
3904   MVT *Array = Allocator.Allocate<MVT>(2);
3905   Array[0] = VT1;
3906   Array[1] = VT2;
3907   SDVTList Result = makeVTList(Array, 2);
3908   VTList.push_back(Result);
3909   return Result;
3910 }
3911
3912 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2, MVT VT3) {
3913   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
3914        E = VTList.rend(); I != E; ++I)
3915     if (I->NumVTs == 3 && I->VTs[0] == VT1 && I->VTs[1] == VT2 &&
3916                           I->VTs[2] == VT3)
3917       return *I;
3918
3919   MVT *Array = Allocator.Allocate<MVT>(3);
3920   Array[0] = VT1;
3921   Array[1] = VT2;
3922   Array[2] = VT3;
3923   SDVTList Result = makeVTList(Array, 3);
3924   VTList.push_back(Result);
3925   return Result;
3926 }
3927
3928 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2, MVT VT3, MVT VT4) {
3929   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
3930        E = VTList.rend(); I != E; ++I)
3931     if (I->NumVTs == 4 && I->VTs[0] == VT1 && I->VTs[1] == VT2 &&
3932                           I->VTs[2] == VT3 && I->VTs[3] == VT4)
3933       return *I;
3934
3935   MVT *Array = Allocator.Allocate<MVT>(3);
3936   Array[0] = VT1;
3937   Array[1] = VT2;
3938   Array[2] = VT3;
3939   Array[3] = VT4;
3940   SDVTList Result = makeVTList(Array, 4);
3941   VTList.push_back(Result);
3942   return Result;
3943 }
3944
3945 SDVTList SelectionDAG::getVTList(const MVT *VTs, unsigned NumVTs) {
3946   switch (NumVTs) {
3947     case 0: assert(0 && "Cannot have nodes without results!");
3948     case 1: return getVTList(VTs[0]);
3949     case 2: return getVTList(VTs[0], VTs[1]);
3950     case 3: return getVTList(VTs[0], VTs[1], VTs[2]);
3951     default: break;
3952   }
3953
3954   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
3955        E = VTList.rend(); I != E; ++I) {
3956     if (I->NumVTs != NumVTs || VTs[0] != I->VTs[0] || VTs[1] != I->VTs[1])
3957       continue;
3958    
3959     bool NoMatch = false;
3960     for (unsigned i = 2; i != NumVTs; ++i)
3961       if (VTs[i] != I->VTs[i]) {
3962         NoMatch = true;
3963         break;
3964       }
3965     if (!NoMatch)
3966       return *I;
3967   }
3968   
3969   MVT *Array = Allocator.Allocate<MVT>(NumVTs);
3970   std::copy(VTs, VTs+NumVTs, Array);
3971   SDVTList Result = makeVTList(Array, NumVTs);
3972   VTList.push_back(Result);
3973   return Result;
3974 }
3975
3976
3977 /// UpdateNodeOperands - *Mutate* the specified node in-place to have the
3978 /// specified operands.  If the resultant node already exists in the DAG,
3979 /// this does not modify the specified node, instead it returns the node that
3980 /// already exists.  If the resultant node does not exist in the DAG, the
3981 /// input node is returned.  As a degenerate case, if you specify the same
3982 /// input operands as the node already has, the input node is returned.
3983 SDValue SelectionDAG::UpdateNodeOperands(SDValue InN, SDValue Op) {
3984   SDNode *N = InN.getNode();
3985   assert(N->getNumOperands() == 1 && "Update with wrong number of operands");
3986   
3987   // Check to see if there is no change.
3988   if (Op == N->getOperand(0)) return InN;
3989   
3990   // See if the modified node already exists.
3991   void *InsertPos = 0;
3992   if (SDNode *Existing = FindModifiedNodeSlot(N, Op, InsertPos))
3993     return SDValue(Existing, InN.getResNo());
3994   
3995   // Nope it doesn't.  Remove the node from its current place in the maps.
3996   if (InsertPos)
3997     if (!RemoveNodeFromCSEMaps(N))
3998       InsertPos = 0;
3999   
4000   // Now we update the operands.
4001   N->OperandList[0].set(Op);
4002   
4003   // If this gets put into a CSE map, add it.
4004   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4005   return InN;
4006 }
4007
4008 SDValue SelectionDAG::
4009 UpdateNodeOperands(SDValue InN, SDValue Op1, SDValue Op2) {
4010   SDNode *N = InN.getNode();
4011   assert(N->getNumOperands() == 2 && "Update with wrong number of operands");
4012   
4013   // Check to see if there is no change.
4014   if (Op1 == N->getOperand(0) && Op2 == N->getOperand(1))
4015     return InN;   // No operands changed, just return the input node.
4016   
4017   // See if the modified node already exists.
4018   void *InsertPos = 0;
4019   if (SDNode *Existing = FindModifiedNodeSlot(N, Op1, Op2, InsertPos))
4020     return SDValue(Existing, InN.getResNo());
4021   
4022   // Nope it doesn't.  Remove the node from its current place in the maps.
4023   if (InsertPos)
4024     if (!RemoveNodeFromCSEMaps(N))
4025       InsertPos = 0;
4026   
4027   // Now we update the operands.
4028   if (N->OperandList[0] != Op1)
4029     N->OperandList[0].set(Op1);
4030   if (N->OperandList[1] != Op2)
4031     N->OperandList[1].set(Op2);
4032   
4033   // If this gets put into a CSE map, add it.
4034   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4035   return InN;
4036 }
4037
4038 SDValue SelectionDAG::
4039 UpdateNodeOperands(SDValue N, SDValue Op1, SDValue Op2, SDValue Op3) {
4040   SDValue Ops[] = { Op1, Op2, Op3 };
4041   return UpdateNodeOperands(N, Ops, 3);
4042 }
4043
4044 SDValue SelectionDAG::
4045 UpdateNodeOperands(SDValue N, SDValue Op1, SDValue Op2, 
4046                    SDValue Op3, SDValue Op4) {
4047   SDValue Ops[] = { Op1, Op2, Op3, Op4 };
4048   return UpdateNodeOperands(N, Ops, 4);
4049 }
4050
4051 SDValue SelectionDAG::
4052 UpdateNodeOperands(SDValue N, SDValue Op1, SDValue Op2,
4053                    SDValue Op3, SDValue Op4, SDValue Op5) {
4054   SDValue Ops[] = { Op1, Op2, Op3, Op4, Op5 };
4055   return UpdateNodeOperands(N, Ops, 5);
4056 }
4057
4058 SDValue SelectionDAG::
4059 UpdateNodeOperands(SDValue InN, const SDValue *Ops, unsigned NumOps) {
4060   SDNode *N = InN.getNode();
4061   assert(N->getNumOperands() == NumOps &&
4062          "Update with wrong number of operands");
4063   
4064   // Check to see if there is no change.
4065   bool AnyChange = false;
4066   for (unsigned i = 0; i != NumOps; ++i) {
4067     if (Ops[i] != N->getOperand(i)) {
4068       AnyChange = true;
4069       break;
4070     }
4071   }
4072   
4073   // No operands changed, just return the input node.
4074   if (!AnyChange) return InN;
4075   
4076   // See if the modified node already exists.
4077   void *InsertPos = 0;
4078   if (SDNode *Existing = FindModifiedNodeSlot(N, Ops, NumOps, InsertPos))
4079     return SDValue(Existing, InN.getResNo());
4080   
4081   // Nope it doesn't.  Remove the node from its current place in the maps.
4082   if (InsertPos)
4083     if (!RemoveNodeFromCSEMaps(N))
4084       InsertPos = 0;
4085   
4086   // Now we update the operands.
4087   for (unsigned i = 0; i != NumOps; ++i)
4088     if (N->OperandList[i] != Ops[i])
4089       N->OperandList[i].set(Ops[i]);
4090
4091   // If this gets put into a CSE map, add it.
4092   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4093   return InN;
4094 }
4095
4096 /// DropOperands - Release the operands and set this node to have
4097 /// zero operands.
4098 void SDNode::DropOperands() {
4099   // Unlike the code in MorphNodeTo that does this, we don't need to
4100   // watch for dead nodes here.
4101   for (op_iterator I = op_begin(), E = op_end(); I != E; ) {
4102     SDUse &Use = *I++;
4103     Use.set(SDValue());
4104   }
4105 }
4106
4107 /// SelectNodeTo - These are wrappers around MorphNodeTo that accept a
4108 /// machine opcode.
4109 ///
4110 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4111                                    MVT VT) {
4112   SDVTList VTs = getVTList(VT);
4113   return SelectNodeTo(N, MachineOpc, VTs, 0, 0);
4114 }
4115
4116 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4117                                    MVT VT, SDValue Op1) {
4118   SDVTList VTs = getVTList(VT);
4119   SDValue Ops[] = { Op1 };
4120   return SelectNodeTo(N, MachineOpc, VTs, Ops, 1);
4121 }
4122
4123 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4124                                    MVT VT, SDValue Op1,
4125                                    SDValue Op2) {
4126   SDVTList VTs = getVTList(VT);
4127   SDValue Ops[] = { Op1, Op2 };
4128   return SelectNodeTo(N, MachineOpc, VTs, Ops, 2);
4129 }
4130
4131 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4132                                    MVT VT, SDValue Op1,
4133                                    SDValue Op2, SDValue Op3) {
4134   SDVTList VTs = getVTList(VT);
4135   SDValue Ops[] = { Op1, Op2, Op3 };
4136   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4137 }
4138
4139 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4140                                    MVT VT, const SDValue *Ops,
4141                                    unsigned NumOps) {
4142   SDVTList VTs = getVTList(VT);
4143   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4144 }
4145
4146 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4147                                    MVT VT1, MVT VT2, const SDValue *Ops,
4148                                    unsigned NumOps) {
4149   SDVTList VTs = getVTList(VT1, VT2);
4150   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4151 }
4152
4153 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4154                                    MVT VT1, MVT VT2) {
4155   SDVTList VTs = getVTList(VT1, VT2);
4156   return SelectNodeTo(N, MachineOpc, VTs, (SDValue *)0, 0);
4157 }
4158
4159 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4160                                    MVT VT1, MVT VT2, MVT VT3,
4161                                    const SDValue *Ops, unsigned NumOps) {
4162   SDVTList VTs = getVTList(VT1, VT2, VT3);
4163   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4164 }
4165
4166 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4167                                    MVT VT1, MVT VT2, MVT VT3, MVT VT4,
4168                                    const SDValue *Ops, unsigned NumOps) {
4169   SDVTList VTs = getVTList(VT1, VT2, VT3, VT4);
4170   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4171 }
4172
4173 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc, 
4174                                    MVT VT1, MVT VT2,
4175                                    SDValue Op1) {
4176   SDVTList VTs = getVTList(VT1, VT2);
4177   SDValue Ops[] = { Op1 };
4178   return SelectNodeTo(N, MachineOpc, VTs, Ops, 1);
4179 }
4180
4181 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc, 
4182                                    MVT VT1, MVT VT2,
4183                                    SDValue Op1, SDValue Op2) {
4184   SDVTList VTs = getVTList(VT1, VT2);
4185   SDValue Ops[] = { Op1, Op2 };
4186   return SelectNodeTo(N, MachineOpc, VTs, Ops, 2);
4187 }
4188
4189 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4190                                    MVT VT1, MVT VT2,
4191                                    SDValue Op1, SDValue Op2, 
4192                                    SDValue Op3) {
4193   SDVTList VTs = getVTList(VT1, VT2);
4194   SDValue Ops[] = { Op1, Op2, Op3 };
4195   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4196 }
4197
4198 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4199                                    MVT VT1, MVT VT2, MVT VT3,
4200                                    SDValue Op1, SDValue Op2, 
4201                                    SDValue Op3) {
4202   SDVTList VTs = getVTList(VT1, VT2, VT3);
4203   SDValue Ops[] = { Op1, Op2, Op3 };
4204   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4205 }
4206
4207 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4208                                    SDVTList VTs, const SDValue *Ops,
4209                                    unsigned NumOps) {
4210   return MorphNodeTo(N, ~MachineOpc, VTs, Ops, NumOps);
4211 }
4212
4213 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4214                                   MVT VT) {
4215   SDVTList VTs = getVTList(VT);
4216   return MorphNodeTo(N, Opc, VTs, 0, 0);
4217 }
4218
4219 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4220                                   MVT VT, SDValue Op1) {
4221   SDVTList VTs = getVTList(VT);
4222   SDValue Ops[] = { Op1 };
4223   return MorphNodeTo(N, Opc, VTs, Ops, 1);
4224 }
4225
4226 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4227                                   MVT VT, SDValue Op1,
4228                                   SDValue Op2) {
4229   SDVTList VTs = getVTList(VT);
4230   SDValue Ops[] = { Op1, Op2 };
4231   return MorphNodeTo(N, Opc, VTs, Ops, 2);
4232 }
4233
4234 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4235                                   MVT VT, SDValue Op1,
4236                                   SDValue Op2, SDValue Op3) {
4237   SDVTList VTs = getVTList(VT);
4238   SDValue Ops[] = { Op1, Op2, Op3 };
4239   return MorphNodeTo(N, Opc, VTs, Ops, 3);
4240 }
4241
4242 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4243                                   MVT VT, const SDValue *Ops,
4244                                   unsigned NumOps) {
4245   SDVTList VTs = getVTList(VT);
4246   return MorphNodeTo(N, Opc, VTs, Ops, NumOps);
4247 }
4248
4249 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4250                                   MVT VT1, MVT VT2, const SDValue *Ops,
4251                                   unsigned NumOps) {
4252   SDVTList VTs = getVTList(VT1, VT2);
4253   return MorphNodeTo(N, Opc, VTs, Ops, NumOps);
4254 }
4255
4256 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4257                                   MVT VT1, MVT VT2) {
4258   SDVTList VTs = getVTList(VT1, VT2);
4259   return MorphNodeTo(N, Opc, VTs, (SDValue *)0, 0);
4260 }
4261
4262 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4263                                   MVT VT1, MVT VT2, MVT VT3,
4264                                   const SDValue *Ops, unsigned NumOps) {
4265   SDVTList VTs = getVTList(VT1, VT2, VT3);
4266   return MorphNodeTo(N, Opc, VTs, Ops, NumOps);
4267 }
4268
4269 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc, 
4270                                   MVT VT1, MVT VT2,
4271                                   SDValue Op1) {
4272   SDVTList VTs = getVTList(VT1, VT2);
4273   SDValue Ops[] = { Op1 };
4274   return MorphNodeTo(N, Opc, VTs, Ops, 1);
4275 }
4276
4277 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc, 
4278                                   MVT VT1, MVT VT2,
4279                                   SDValue Op1, SDValue Op2) {
4280   SDVTList VTs = getVTList(VT1, VT2);
4281   SDValue Ops[] = { Op1, Op2 };
4282   return MorphNodeTo(N, Opc, VTs, Ops, 2);
4283 }
4284
4285 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4286                                   MVT VT1, MVT VT2,
4287                                   SDValue Op1, SDValue Op2, 
4288                                   SDValue Op3) {
4289   SDVTList VTs = getVTList(VT1, VT2);
4290   SDValue Ops[] = { Op1, Op2, Op3 };
4291   return MorphNodeTo(N, Opc, VTs, Ops, 3);
4292 }
4293
4294 /// MorphNodeTo - These *mutate* the specified node to have the specified
4295 /// return type, opcode, and operands.
4296 ///
4297 /// Note that MorphNodeTo returns the resultant node.  If there is already a
4298 /// node of the specified opcode and operands, it returns that node instead of
4299 /// the current one.  Note that the DebugLoc need not be the same.
4300 ///
4301 /// Using MorphNodeTo is faster than creating a new node and swapping it in
4302 /// with ReplaceAllUsesWith both because it often avoids allocating a new
4303 /// node, and because it doesn't require CSE recalculation for any of
4304 /// the node's users.
4305 ///
4306 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4307                                   SDVTList VTs, const SDValue *Ops,
4308                                   unsigned NumOps) {
4309   // If an identical node already exists, use it.
4310   void *IP = 0;
4311   if (VTs.VTs[VTs.NumVTs-1] != MVT::Flag) {
4312     FoldingSetNodeID ID;
4313     AddNodeIDNode(ID, Opc, VTs, Ops, NumOps);
4314     if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
4315       return ON;
4316   }
4317
4318   if (!RemoveNodeFromCSEMaps(N))
4319     IP = 0;
4320
4321   // Start the morphing.
4322   N->NodeType = Opc;
4323   N->ValueList = VTs.VTs;
4324   N->NumValues = VTs.NumVTs;
4325   
4326   // Clear the operands list, updating used nodes to remove this from their
4327   // use list.  Keep track of any operands that become dead as a result.
4328   SmallPtrSet<SDNode*, 16> DeadNodeSet;
4329   for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
4330     SDUse &Use = *I++;
4331     SDNode *Used = Use.getNode();
4332     Use.set(SDValue());
4333     if (Used->use_empty())
4334       DeadNodeSet.insert(Used);
4335   }
4336
4337   // If NumOps is larger than the # of operands we currently have, reallocate
4338   // the operand list.
4339   if (NumOps > N->NumOperands) {
4340     if (N->OperandsNeedDelete)
4341       delete[] N->OperandList;
4342
4343     if (N->isMachineOpcode()) {
4344       // We're creating a final node that will live unmorphed for the
4345       // remainder of the current SelectionDAG iteration, so we can allocate
4346       // the operands directly out of a pool with no recycling metadata.
4347       N->OperandList = OperandAllocator.Allocate<SDUse>(NumOps);
4348       N->OperandsNeedDelete = false;
4349     } else {
4350       N->OperandList = new SDUse[NumOps];
4351       N->OperandsNeedDelete = true;
4352     }
4353   }
4354   
4355   // Assign the new operands.
4356   N->NumOperands = NumOps;
4357   for (unsigned i = 0, e = NumOps; i != e; ++i) {
4358     N->OperandList[i].setUser(N);
4359     N->OperandList[i].setInitial(Ops[i]);
4360   }
4361
4362   // Delete any nodes that are still dead after adding the uses for the
4363   // new operands.
4364   SmallVector<SDNode *, 16> DeadNodes;
4365   for (SmallPtrSet<SDNode *, 16>::iterator I = DeadNodeSet.begin(),
4366        E = DeadNodeSet.end(); I != E; ++I)
4367     if ((*I)->use_empty())
4368       DeadNodes.push_back(*I);
4369   RemoveDeadNodes(DeadNodes);
4370
4371   if (IP)
4372     CSEMap.InsertNode(N, IP);   // Memoize the new node.
4373   return N;
4374 }
4375
4376
4377 /// getTargetNode - These are used for target selectors to create a new node
4378 /// with specified return type(s), target opcode, and operands.
4379 ///
4380 /// Note that getTargetNode returns the resultant node.  If there is already a
4381 /// node of the specified opcode and operands, it returns that node instead of
4382 /// the current one.
4383 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT) {
4384   return getNode(~Opcode, dl, VT).getNode();
4385 }
4386
4387 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4388                                     SDValue Op1) {
4389   return getNode(~Opcode, dl, VT, Op1).getNode();
4390 }
4391
4392 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4393                                     SDValue Op1, SDValue Op2) {
4394   return getNode(~Opcode, dl, VT, Op1, Op2).getNode();
4395 }
4396
4397 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4398                                     SDValue Op1, SDValue Op2,
4399                                     SDValue Op3) {
4400   return getNode(~Opcode, dl, VT, Op1, Op2, Op3).getNode();
4401 }
4402
4403 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4404                                     const SDValue *Ops, unsigned NumOps) {
4405   return getNode(~Opcode, dl, VT, Ops, NumOps).getNode();
4406 }
4407
4408 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, 
4409                                     MVT VT1, MVT VT2) {
4410   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4411   SDValue Op;
4412   return getNode(~Opcode, dl, VTs, 2, &Op, 0).getNode();
4413 }
4414
4415 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4416                                     MVT VT2, SDValue Op1) {
4417   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4418   return getNode(~Opcode, dl, VTs, 2, &Op1, 1).getNode();
4419 }
4420
4421 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4422                                     MVT VT2, SDValue Op1,
4423                                     SDValue Op2) {
4424   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4425   SDValue Ops[] = { Op1, Op2 };
4426   return getNode(~Opcode, dl, VTs, 2, Ops, 2).getNode();
4427 }
4428
4429 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4430                                     MVT VT2, SDValue Op1,
4431                                     SDValue Op2, SDValue Op3) {
4432   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4433   SDValue Ops[] = { Op1, Op2, Op3 };
4434   return getNode(~Opcode, dl, VTs, 2, Ops, 3).getNode();
4435 }
4436
4437 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, 
4438                                     MVT VT1, MVT VT2,
4439                                     const SDValue *Ops, unsigned NumOps) {
4440   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4441   return getNode(~Opcode, dl, VTs, 2, Ops, NumOps).getNode();
4442 }
4443
4444 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4445                                     MVT VT1, MVT VT2, MVT VT3,
4446                                     SDValue Op1, SDValue Op2) {
4447   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4448   SDValue Ops[] = { Op1, Op2 };
4449   return getNode(~Opcode, dl, VTs, 3, Ops, 2).getNode();
4450 }
4451
4452 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4453                                     MVT VT1, MVT VT2, MVT VT3,
4454                                     SDValue Op1, SDValue Op2,
4455                                     SDValue Op3) {
4456   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4457   SDValue Ops[] = { Op1, Op2, Op3 };
4458   return getNode(~Opcode, dl, VTs, 3, Ops, 3).getNode();
4459 }
4460
4461 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4462                                     MVT VT1, MVT VT2, MVT VT3,
4463                                     const SDValue *Ops, unsigned NumOps) {
4464   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4465   return getNode(~Opcode, dl, VTs, 3, Ops, NumOps).getNode();
4466 }
4467
4468 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4469                                     MVT VT2, MVT VT3, MVT VT4,
4470                                     const SDValue *Ops, unsigned NumOps) {
4471   std::vector<MVT> VTList;
4472   VTList.push_back(VT1);
4473   VTList.push_back(VT2);
4474   VTList.push_back(VT3);
4475   VTList.push_back(VT4);
4476   const MVT *VTs = getNodeValueTypes(VTList);
4477   return getNode(~Opcode, dl, VTs, 4, Ops, NumOps).getNode();
4478 }
4479
4480 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4481                                     const std::vector<MVT> &ResultTys,
4482                                     const SDValue *Ops, unsigned NumOps) {
4483   const MVT *VTs = getNodeValueTypes(ResultTys);
4484   return getNode(~Opcode, dl, VTs, ResultTys.size(),
4485                  Ops, NumOps).getNode();
4486 }
4487
4488 /// getNodeIfExists - Get the specified node if it's already available, or
4489 /// else return NULL.
4490 SDNode *SelectionDAG::getNodeIfExists(unsigned Opcode, SDVTList VTList,
4491                                       const SDValue *Ops, unsigned NumOps) {
4492   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
4493     FoldingSetNodeID ID;
4494     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
4495     void *IP = 0;
4496     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4497       return E;
4498   }
4499   return NULL;
4500 }
4501
4502 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
4503 /// This can cause recursive merging of nodes in the DAG.
4504 ///
4505 /// This version assumes From has a single result value.
4506 ///
4507 void SelectionDAG::ReplaceAllUsesWith(SDValue FromN, SDValue To,
4508                                       DAGUpdateListener *UpdateListener) {
4509   SDNode *From = FromN.getNode();
4510   assert(From->getNumValues() == 1 && FromN.getResNo() == 0 && 
4511          "Cannot replace with this method!");
4512   assert(From != To.getNode() && "Cannot replace uses of with self");
4513
4514   // Iterate over all the existing uses of From. New uses will be added
4515   // to the beginning of the use list, which we avoid visiting.
4516   // This specifically avoids visiting uses of From that arise while the
4517   // replacement is happening, because any such uses would be the result
4518   // of CSE: If an existing node looks like From after one of its operands
4519   // is replaced by To, we don't want to replace of all its users with To
4520   // too. See PR3018 for more info.
4521   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
4522   while (UI != UE) {
4523     SDNode *User = *UI;
4524
4525     // This node is about to morph, remove its old self from the CSE maps.
4526     RemoveNodeFromCSEMaps(User);
4527
4528     // A user can appear in a use list multiple times, and when this
4529     // happens the uses are usually next to each other in the list.
4530     // To help reduce the number of CSE recomputations, process all
4531     // the uses of this user that we can find this way.
4532     do {
4533       SDUse &Use = UI.getUse();
4534       ++UI;
4535       Use.set(To);
4536     } while (UI != UE && *UI == User);
4537
4538     // Now that we have modified User, add it back to the CSE maps.  If it
4539     // already exists there, recursively merge the results together.
4540     AddModifiedNodeToCSEMaps(User, UpdateListener);
4541   }
4542 }
4543
4544 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
4545 /// This can cause recursive merging of nodes in the DAG.
4546 ///
4547 /// This version assumes From/To have matching types and numbers of result
4548 /// values.
4549 ///
4550 void SelectionDAG::ReplaceAllUsesWith(SDNode *From, SDNode *To,
4551                                       DAGUpdateListener *UpdateListener) {
4552   assert(From->getVTList().VTs == To->getVTList().VTs &&
4553          From->getNumValues() == To->getNumValues() &&
4554          "Cannot use this version of ReplaceAllUsesWith!");
4555
4556   // Handle the trivial case.
4557   if (From == To)
4558     return;
4559
4560   // Iterate over just the existing users of From. See the comments in
4561   // the ReplaceAllUsesWith above.
4562   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
4563   while (UI != UE) {
4564     SDNode *User = *UI;
4565
4566     // This node is about to morph, remove its old self from the CSE maps.
4567     RemoveNodeFromCSEMaps(User);
4568
4569     // A user can appear in a use list multiple times, and when this
4570     // happens the uses are usually next to each other in the list.
4571     // To help reduce the number of CSE recomputations, process all
4572     // the uses of this user that we can find this way.
4573     do {
4574       SDUse &Use = UI.getUse();
4575       ++UI;
4576       Use.setNode(To);
4577     } while (UI != UE && *UI == User);
4578
4579     // Now that we have modified User, add it back to the CSE maps.  If it
4580     // already exists there, recursively merge the results together.
4581     AddModifiedNodeToCSEMaps(User, UpdateListener);
4582   }
4583 }
4584
4585 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
4586 /// This can cause recursive merging of nodes in the DAG.
4587 ///
4588 /// This version can replace From with any result values.  To must match the
4589 /// number and types of values returned by From.
4590 void SelectionDAG::ReplaceAllUsesWith(SDNode *From,
4591                                       const SDValue *To,
4592                                       DAGUpdateListener *UpdateListener) {
4593   if (From->getNumValues() == 1)  // Handle the simple case efficiently.
4594     return ReplaceAllUsesWith(SDValue(From, 0), To[0], UpdateListener);
4595
4596   // Iterate over just the existing users of From. See the comments in
4597   // the ReplaceAllUsesWith above.
4598   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
4599   while (UI != UE) {
4600     SDNode *User = *UI;
4601
4602     // This node is about to morph, remove its old self from the CSE maps.
4603     RemoveNodeFromCSEMaps(User);
4604
4605     // A user can appear in a use list multiple times, and when this
4606     // happens the uses are usually next to each other in the list.
4607     // To help reduce the number of CSE recomputations, process all
4608     // the uses of this user that we can find this way.
4609     do {
4610       SDUse &Use = UI.getUse();
4611       const SDValue &ToOp = To[Use.getResNo()];
4612       ++UI;
4613       Use.set(ToOp);
4614     } while (UI != UE && *UI == User);
4615
4616     // Now that we have modified User, add it back to the CSE maps.  If it
4617     // already exists there, recursively merge the results together.
4618     AddModifiedNodeToCSEMaps(User, UpdateListener);
4619   }
4620 }
4621
4622 /// ReplaceAllUsesOfValueWith - Replace any uses of From with To, leaving
4623 /// uses of other values produced by From.getNode() alone.  The Deleted
4624 /// vector is handled the same way as for ReplaceAllUsesWith.
4625 void SelectionDAG::ReplaceAllUsesOfValueWith(SDValue From, SDValue To,
4626                                              DAGUpdateListener *UpdateListener){
4627   // Handle the really simple, really trivial case efficiently.
4628   if (From == To) return;
4629
4630   // Handle the simple, trivial, case efficiently.
4631   if (From.getNode()->getNumValues() == 1) {
4632     ReplaceAllUsesWith(From, To, UpdateListener);
4633     return;
4634   }
4635
4636   // Iterate over just the existing users of From. See the comments in
4637   // the ReplaceAllUsesWith above.
4638   SDNode::use_iterator UI = From.getNode()->use_begin(),
4639                        UE = From.getNode()->use_end();
4640   while (UI != UE) {
4641     SDNode *User = *UI;
4642     bool UserRemovedFromCSEMaps = false;
4643
4644     // A user can appear in a use list multiple times, and when this
4645     // happens the uses are usually next to each other in the list.
4646     // To help reduce the number of CSE recomputations, process all
4647     // the uses of this user that we can find this way.
4648     do {
4649       SDUse &Use = UI.getUse();
4650
4651       // Skip uses of different values from the same node.
4652       if (Use.getResNo() != From.getResNo()) {
4653         ++UI;
4654         continue;
4655       }
4656
4657       // If this node hasn't been modified yet, it's still in the CSE maps,
4658       // so remove its old self from the CSE maps.
4659       if (!UserRemovedFromCSEMaps) {
4660         RemoveNodeFromCSEMaps(User);
4661         UserRemovedFromCSEMaps = true;
4662       }
4663
4664       ++UI;
4665       Use.set(To);
4666     } while (UI != UE && *UI == User);
4667
4668     // We are iterating over all uses of the From node, so if a use
4669     // doesn't use the specific value, no changes are made.
4670     if (!UserRemovedFromCSEMaps)
4671       continue;
4672
4673     // Now that we have modified User, add it back to the CSE maps.  If it
4674     // already exists there, recursively merge the results together.
4675     AddModifiedNodeToCSEMaps(User, UpdateListener);
4676   }
4677 }
4678
4679 namespace {
4680   /// UseMemo - This class is used by SelectionDAG::ReplaceAllUsesOfValuesWith
4681   /// to record information about a use.
4682   struct UseMemo {
4683     SDNode *User;
4684     unsigned Index;
4685     SDUse *Use;
4686   };
4687
4688   /// operator< - Sort Memos by User.
4689   bool operator<(const UseMemo &L, const UseMemo &R) {
4690     return (intptr_t)L.User < (intptr_t)R.User;
4691   }
4692 }
4693
4694 /// ReplaceAllUsesOfValuesWith - Replace any uses of From with To, leaving
4695 /// uses of other values produced by From.getNode() alone.  The same value
4696 /// may appear in both the From and To list.  The Deleted vector is
4697 /// handled the same way as for ReplaceAllUsesWith.
4698 void SelectionDAG::ReplaceAllUsesOfValuesWith(const SDValue *From,
4699                                               const SDValue *To,
4700                                               unsigned Num,
4701                                               DAGUpdateListener *UpdateListener){
4702   // Handle the simple, trivial case efficiently.
4703   if (Num == 1)
4704     return ReplaceAllUsesOfValueWith(*From, *To, UpdateListener);
4705
4706   // Read up all the uses and make records of them. This helps
4707   // processing new uses that are introduced during the
4708   // replacement process.
4709   SmallVector<UseMemo, 4> Uses;
4710   for (unsigned i = 0; i != Num; ++i) {
4711     unsigned FromResNo = From[i].getResNo();
4712     SDNode *FromNode = From[i].getNode();
4713     for (SDNode::use_iterator UI = FromNode->use_begin(), 
4714          E = FromNode->use_end(); UI != E; ++UI) {
4715       SDUse &Use = UI.getUse();
4716       if (Use.getResNo() == FromResNo) {
4717         UseMemo Memo = { *UI, i, &Use };
4718         Uses.push_back(Memo);
4719       }
4720     }
4721   }
4722
4723   // Sort the uses, so that all the uses from a given User are together.
4724   std::sort(Uses.begin(), Uses.end());
4725
4726   for (unsigned UseIndex = 0, UseIndexEnd = Uses.size();
4727        UseIndex != UseIndexEnd; ) {
4728     // We know that this user uses some value of From.  If it is the right
4729     // value, update it.
4730     SDNode *User = Uses[UseIndex].User;
4731
4732     // This node is about to morph, remove its old self from the CSE maps.
4733     RemoveNodeFromCSEMaps(User);
4734
4735     // The Uses array is sorted, so all the uses for a given User
4736     // are next to each other in the list.
4737     // To help reduce the number of CSE recomputations, process all
4738     // the uses of this user that we can find this way.
4739     do {
4740       unsigned i = Uses[UseIndex].Index;
4741       SDUse &Use = *Uses[UseIndex].Use;
4742       ++UseIndex;
4743
4744       Use.set(To[i]);
4745     } while (UseIndex != UseIndexEnd && Uses[UseIndex].User == User);
4746
4747     // Now that we have modified User, add it back to the CSE maps.  If it
4748     // already exists there, recursively merge the results together.
4749     AddModifiedNodeToCSEMaps(User, UpdateListener);
4750   }
4751 }
4752
4753 /// AssignTopologicalOrder - Assign a unique node id for each node in the DAG
4754 /// based on their topological order. It returns the maximum id and a vector
4755 /// of the SDNodes* in assigned order by reference.
4756 unsigned SelectionDAG::AssignTopologicalOrder() {
4757
4758   unsigned DAGSize = 0;
4759
4760   // SortedPos tracks the progress of the algorithm. Nodes before it are
4761   // sorted, nodes after it are unsorted. When the algorithm completes
4762   // it is at the end of the list.
4763   allnodes_iterator SortedPos = allnodes_begin();
4764
4765   // Visit all the nodes. Move nodes with no operands to the front of
4766   // the list immediately. Annotate nodes that do have operands with their
4767   // operand count. Before we do this, the Node Id fields of the nodes
4768   // may contain arbitrary values. After, the Node Id fields for nodes
4769   // before SortedPos will contain the topological sort index, and the
4770   // Node Id fields for nodes At SortedPos and after will contain the
4771   // count of outstanding operands.
4772   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ) {
4773     SDNode *N = I++;
4774     unsigned Degree = N->getNumOperands();
4775     if (Degree == 0) {
4776       // A node with no uses, add it to the result array immediately.
4777       N->setNodeId(DAGSize++);
4778       allnodes_iterator Q = N;
4779       if (Q != SortedPos)
4780         SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(Q));
4781       ++SortedPos;
4782     } else {
4783       // Temporarily use the Node Id as scratch space for the degree count.
4784       N->setNodeId(Degree);
4785     }
4786   }
4787
4788   // Visit all the nodes. As we iterate, moves nodes into sorted order,
4789   // such that by the time the end is reached all nodes will be sorted.
4790   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ++I) {
4791     SDNode *N = I;
4792     for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
4793          UI != UE; ++UI) {
4794       SDNode *P = *UI;
4795       unsigned Degree = P->getNodeId();
4796       --Degree;
4797       if (Degree == 0) {
4798         // All of P's operands are sorted, so P may sorted now.
4799         P->setNodeId(DAGSize++);
4800         if (P != SortedPos)
4801           SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(P));
4802         ++SortedPos;
4803       } else {
4804         // Update P's outstanding operand count.
4805         P->setNodeId(Degree);
4806       }
4807     }
4808   }
4809
4810   assert(SortedPos == AllNodes.end() &&
4811          "Topological sort incomplete!");
4812   assert(AllNodes.front().getOpcode() == ISD::EntryToken &&
4813          "First node in topological sort is not the entry token!");
4814   assert(AllNodes.front().getNodeId() == 0 &&
4815          "First node in topological sort has non-zero id!");
4816   assert(AllNodes.front().getNumOperands() == 0 &&
4817          "First node in topological sort has operands!");
4818   assert(AllNodes.back().getNodeId() == (int)DAGSize-1 &&
4819          "Last node in topologic sort has unexpected id!");
4820   assert(AllNodes.back().use_empty() &&
4821          "Last node in topologic sort has users!");
4822   assert(DAGSize == allnodes_size() && "Node count mismatch!");
4823   return DAGSize;
4824 }
4825
4826
4827
4828 //===----------------------------------------------------------------------===//
4829 //                              SDNode Class
4830 //===----------------------------------------------------------------------===//
4831
4832 HandleSDNode::~HandleSDNode() {
4833   DropOperands();
4834 }
4835
4836 GlobalAddressSDNode::GlobalAddressSDNode(bool isTarget, const GlobalValue *GA,
4837                                          MVT VT, int64_t o)
4838   : SDNode(isa<GlobalVariable>(GA) &&
4839            cast<GlobalVariable>(GA)->isThreadLocal() ?
4840            // Thread Local
4841            (isTarget ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress) :
4842            // Non Thread Local
4843            (isTarget ? ISD::TargetGlobalAddress : ISD::GlobalAddress),
4844            getSDVTList(VT)), Offset(o) {
4845   TheGlobal = const_cast<GlobalValue*>(GA);
4846 }
4847
4848 MemSDNode::MemSDNode(unsigned Opc, SDVTList VTs, MVT memvt,
4849                      const Value *srcValue, int SVO,
4850                      unsigned alignment, bool vol)
4851  : SDNode(Opc, VTs), MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
4852   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
4853   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
4854   assert(getAlignment() == alignment && "Alignment representation error!");
4855   assert(isVolatile() == vol && "Volatile representation error!");
4856 }
4857
4858 MemSDNode::MemSDNode(unsigned Opc, SDVTList VTs, const SDValue *Ops,
4859                      unsigned NumOps, MVT memvt, const Value *srcValue,
4860                      int SVO, unsigned alignment, bool vol)
4861    : SDNode(Opc, VTs, Ops, NumOps),
4862      MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
4863   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
4864   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
4865   assert(getAlignment() == alignment && "Alignment representation error!");
4866   assert(isVolatile() == vol && "Volatile representation error!");
4867 }
4868
4869 MemSDNode::MemSDNode(unsigned Opc, DebugLoc dl, SDVTList VTs, MVT memvt,
4870                      const Value *srcValue, int SVO,
4871                      unsigned alignment, bool vol)
4872  : SDNode(Opc, dl, VTs), MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
4873   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
4874   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
4875   assert(getAlignment() == alignment && "Alignment representation error!");
4876   assert(isVolatile() == vol && "Volatile representation error!");
4877 }
4878
4879 MemSDNode::MemSDNode(unsigned Opc, DebugLoc dl, SDVTList VTs, 
4880                      const SDValue *Ops,
4881                      unsigned NumOps, MVT memvt, const Value *srcValue,
4882                      int SVO, unsigned alignment, bool vol)
4883    : SDNode(Opc, dl, VTs, Ops, NumOps),
4884      MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
4885   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
4886   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
4887   assert(getAlignment() == alignment && "Alignment representation error!");
4888   assert(isVolatile() == vol && "Volatile representation error!");
4889 }
4890
4891 /// getMemOperand - Return a MachineMemOperand object describing the memory
4892 /// reference performed by this memory reference.
4893 MachineMemOperand MemSDNode::getMemOperand() const {
4894   int Flags = 0;
4895   if (isa<LoadSDNode>(this))
4896     Flags = MachineMemOperand::MOLoad;
4897   else if (isa<StoreSDNode>(this))
4898     Flags = MachineMemOperand::MOStore;
4899   else if (isa<AtomicSDNode>(this)) {
4900     Flags = MachineMemOperand::MOLoad | MachineMemOperand::MOStore;
4901   }
4902   else {
4903     const MemIntrinsicSDNode* MemIntrinNode = dyn_cast<MemIntrinsicSDNode>(this);
4904     assert(MemIntrinNode && "Unknown MemSDNode opcode!");
4905     if (MemIntrinNode->readMem()) Flags |= MachineMemOperand::MOLoad;
4906     if (MemIntrinNode->writeMem()) Flags |= MachineMemOperand::MOStore;
4907   }
4908
4909   int Size = (getMemoryVT().getSizeInBits() + 7) >> 3;
4910   if (isVolatile()) Flags |= MachineMemOperand::MOVolatile;
4911   
4912   // Check if the memory reference references a frame index
4913   const FrameIndexSDNode *FI = 
4914   dyn_cast<const FrameIndexSDNode>(getBasePtr().getNode());
4915   if (!getSrcValue() && FI)
4916     return MachineMemOperand(PseudoSourceValue::getFixedStack(FI->getIndex()),
4917                              Flags, 0, Size, getAlignment());
4918   else
4919     return MachineMemOperand(getSrcValue(), Flags, getSrcValueOffset(),
4920                              Size, getAlignment());
4921 }
4922
4923 /// Profile - Gather unique data for the node.
4924 ///
4925 void SDNode::Profile(FoldingSetNodeID &ID) const {
4926   AddNodeIDNode(ID, this);
4927 }
4928
4929 /// getValueTypeList - Return a pointer to the specified value type.
4930 ///
4931 const MVT *SDNode::getValueTypeList(MVT VT) {
4932   if (VT.isExtended()) {
4933     static std::set<MVT, MVT::compareRawBits> EVTs;
4934     return &(*EVTs.insert(VT).first);
4935   } else {
4936     static MVT VTs[MVT::LAST_VALUETYPE];
4937     VTs[VT.getSimpleVT()] = VT;
4938     return &VTs[VT.getSimpleVT()];
4939   }
4940 }
4941
4942 /// hasNUsesOfValue - Return true if there are exactly NUSES uses of the
4943 /// indicated value.  This method ignores uses of other values defined by this
4944 /// operation.
4945 bool SDNode::hasNUsesOfValue(unsigned NUses, unsigned Value) const {
4946   assert(Value < getNumValues() && "Bad value!");
4947
4948   // TODO: Only iterate over uses of a given value of the node
4949   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI) {
4950     if (UI.getUse().getResNo() == Value) {
4951       if (NUses == 0)
4952         return false;
4953       --NUses;
4954     }
4955   }
4956
4957   // Found exactly the right number of uses?
4958   return NUses == 0;
4959 }
4960
4961
4962 /// hasAnyUseOfValue - Return true if there are any use of the indicated
4963 /// value. This method ignores uses of other values defined by this operation.
4964 bool SDNode::hasAnyUseOfValue(unsigned Value) const {
4965   assert(Value < getNumValues() && "Bad value!");
4966
4967   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI)
4968     if (UI.getUse().getResNo() == Value)
4969       return true;
4970
4971   return false;
4972 }
4973
4974
4975 /// isOnlyUserOf - Return true if this node is the only use of N.
4976 ///
4977 bool SDNode::isOnlyUserOf(SDNode *N) const {
4978   bool Seen = false;
4979   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
4980     SDNode *User = *I;
4981     if (User == this)
4982       Seen = true;
4983     else
4984       return false;
4985   }
4986
4987   return Seen;
4988 }
4989
4990 /// isOperand - Return true if this node is an operand of N.
4991 ///
4992 bool SDValue::isOperandOf(SDNode *N) const {
4993   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4994     if (*this == N->getOperand(i))
4995       return true;
4996   return false;
4997 }
4998
4999 bool SDNode::isOperandOf(SDNode *N) const {
5000   for (unsigned i = 0, e = N->NumOperands; i != e; ++i)
5001     if (this == N->OperandList[i].getNode())
5002       return true;
5003   return false;
5004 }
5005
5006 /// reachesChainWithoutSideEffects - Return true if this operand (which must
5007 /// be a chain) reaches the specified operand without crossing any 
5008 /// side-effecting instructions.  In practice, this looks through token
5009 /// factors and non-volatile loads.  In order to remain efficient, this only
5010 /// looks a couple of nodes in, it does not do an exhaustive search.
5011 bool SDValue::reachesChainWithoutSideEffects(SDValue Dest, 
5012                                                unsigned Depth) const {
5013   if (*this == Dest) return true;
5014   
5015   // Don't search too deeply, we just want to be able to see through
5016   // TokenFactor's etc.
5017   if (Depth == 0) return false;
5018   
5019   // If this is a token factor, all inputs to the TF happen in parallel.  If any
5020   // of the operands of the TF reach dest, then we can do the xform.
5021   if (getOpcode() == ISD::TokenFactor) {
5022     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
5023       if (getOperand(i).reachesChainWithoutSideEffects(Dest, Depth-1))
5024         return true;
5025     return false;
5026   }
5027   
5028   // Loads don't have side effects, look through them.
5029   if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(*this)) {
5030     if (!Ld->isVolatile())
5031       return Ld->getChain().reachesChainWithoutSideEffects(Dest, Depth-1);
5032   }
5033   return false;
5034 }
5035
5036
5037 static void findPredecessor(SDNode *N, const SDNode *P, bool &found,
5038                             SmallPtrSet<SDNode *, 32> &Visited) {
5039   if (found || !Visited.insert(N))
5040     return;
5041
5042   for (unsigned i = 0, e = N->getNumOperands(); !found && i != e; ++i) {
5043     SDNode *Op = N->getOperand(i).getNode();
5044     if (Op == P) {
5045       found = true;
5046       return;
5047     }
5048     findPredecessor(Op, P, found, Visited);
5049   }
5050 }
5051
5052 /// isPredecessorOf - Return true if this node is a predecessor of N. This node
5053 /// is either an operand of N or it can be reached by recursively traversing
5054 /// up the operands.
5055 /// NOTE: this is an expensive method. Use it carefully.
5056 bool SDNode::isPredecessorOf(SDNode *N) const {
5057   SmallPtrSet<SDNode *, 32> Visited;
5058   bool found = false;
5059   findPredecessor(N, this, found, Visited);
5060   return found;
5061 }
5062
5063 uint64_t SDNode::getConstantOperandVal(unsigned Num) const {
5064   assert(Num < NumOperands && "Invalid child # of SDNode!");
5065   return cast<ConstantSDNode>(OperandList[Num])->getZExtValue();
5066 }
5067
5068 std::string SDNode::getOperationName(const SelectionDAG *G) const {
5069   switch (getOpcode()) {
5070   default:
5071     if (getOpcode() < ISD::BUILTIN_OP_END)
5072       return "<<Unknown DAG Node>>";
5073     if (isMachineOpcode()) {
5074       if (G)
5075         if (const TargetInstrInfo *TII = G->getTarget().getInstrInfo())
5076           if (getMachineOpcode() < TII->getNumOpcodes())
5077             return TII->get(getMachineOpcode()).getName();
5078       return "<<Unknown Machine Node>>";
5079     }
5080     if (G) {
5081       const TargetLowering &TLI = G->getTargetLoweringInfo();
5082       const char *Name = TLI.getTargetNodeName(getOpcode());
5083       if (Name) return Name;
5084       return "<<Unknown Target Node>>";
5085     }
5086     return "<<Unknown Node>>";
5087    
5088 #ifndef NDEBUG
5089   case ISD::DELETED_NODE:
5090     return "<<Deleted Node!>>";
5091 #endif
5092   case ISD::PREFETCH:      return "Prefetch";
5093   case ISD::MEMBARRIER:    return "MemBarrier";
5094   case ISD::ATOMIC_CMP_SWAP:    return "AtomicCmpSwap";
5095   case ISD::ATOMIC_SWAP:        return "AtomicSwap";
5096   case ISD::ATOMIC_LOAD_ADD:    return "AtomicLoadAdd";
5097   case ISD::ATOMIC_LOAD_SUB:    return "AtomicLoadSub";
5098   case ISD::ATOMIC_LOAD_AND:    return "AtomicLoadAnd";
5099   case ISD::ATOMIC_LOAD_OR:     return "AtomicLoadOr";
5100   case ISD::ATOMIC_LOAD_XOR:    return "AtomicLoadXor";
5101   case ISD::ATOMIC_LOAD_NAND:   return "AtomicLoadNand";
5102   case ISD::ATOMIC_LOAD_MIN:    return "AtomicLoadMin";
5103   case ISD::ATOMIC_LOAD_MAX:    return "AtomicLoadMax";
5104   case ISD::ATOMIC_LOAD_UMIN:   return "AtomicLoadUMin";
5105   case ISD::ATOMIC_LOAD_UMAX:   return "AtomicLoadUMax";
5106   case ISD::PCMARKER:      return "PCMarker";
5107   case ISD::READCYCLECOUNTER: return "ReadCycleCounter";
5108   case ISD::SRCVALUE:      return "SrcValue";
5109   case ISD::MEMOPERAND:    return "MemOperand";
5110   case ISD::EntryToken:    return "EntryToken";
5111   case ISD::TokenFactor:   return "TokenFactor";
5112   case ISD::AssertSext:    return "AssertSext";
5113   case ISD::AssertZext:    return "AssertZext";
5114
5115   case ISD::BasicBlock:    return "BasicBlock";
5116   case ISD::ARG_FLAGS:     return "ArgFlags";
5117   case ISD::VALUETYPE:     return "ValueType";
5118   case ISD::Register:      return "Register";
5119
5120   case ISD::Constant:      return "Constant";
5121   case ISD::ConstantFP:    return "ConstantFP";
5122   case ISD::GlobalAddress: return "GlobalAddress";
5123   case ISD::GlobalTLSAddress: return "GlobalTLSAddress";
5124   case ISD::FrameIndex:    return "FrameIndex";
5125   case ISD::JumpTable:     return "JumpTable";
5126   case ISD::GLOBAL_OFFSET_TABLE: return "GLOBAL_OFFSET_TABLE";
5127   case ISD::RETURNADDR: return "RETURNADDR";
5128   case ISD::FRAMEADDR: return "FRAMEADDR";
5129   case ISD::FRAME_TO_ARGS_OFFSET: return "FRAME_TO_ARGS_OFFSET";
5130   case ISD::EXCEPTIONADDR: return "EXCEPTIONADDR";
5131   case ISD::EHSELECTION: return "EHSELECTION";
5132   case ISD::EH_RETURN: return "EH_RETURN";
5133   case ISD::ConstantPool:  return "ConstantPool";
5134   case ISD::ExternalSymbol: return "ExternalSymbol";
5135   case ISD::INTRINSIC_WO_CHAIN: {
5136     unsigned IID = cast<ConstantSDNode>(getOperand(0))->getZExtValue();
5137     return Intrinsic::getName((Intrinsic::ID)IID);
5138   }
5139   case ISD::INTRINSIC_VOID:
5140   case ISD::INTRINSIC_W_CHAIN: {
5141     unsigned IID = cast<ConstantSDNode>(getOperand(1))->getZExtValue();
5142     return Intrinsic::getName((Intrinsic::ID)IID);
5143   }
5144
5145   case ISD::BUILD_VECTOR:   return "BUILD_VECTOR";
5146   case ISD::TargetConstant: return "TargetConstant";
5147   case ISD::TargetConstantFP:return "TargetConstantFP";
5148   case ISD::TargetGlobalAddress: return "TargetGlobalAddress";
5149   case ISD::TargetGlobalTLSAddress: return "TargetGlobalTLSAddress";
5150   case ISD::TargetFrameIndex: return "TargetFrameIndex";
5151   case ISD::TargetJumpTable:  return "TargetJumpTable";
5152   case ISD::TargetConstantPool:  return "TargetConstantPool";
5153   case ISD::TargetExternalSymbol: return "TargetExternalSymbol";
5154
5155   case ISD::CopyToReg:     return "CopyToReg";
5156   case ISD::CopyFromReg:   return "CopyFromReg";
5157   case ISD::UNDEF:         return "undef";
5158   case ISD::MERGE_VALUES:  return "merge_values";
5159   case ISD::INLINEASM:     return "inlineasm";
5160   case ISD::DBG_LABEL:     return "dbg_label";
5161   case ISD::EH_LABEL:      return "eh_label";
5162   case ISD::DECLARE:       return "declare";
5163   case ISD::HANDLENODE:    return "handlenode";
5164   case ISD::FORMAL_ARGUMENTS: return "formal_arguments";
5165   case ISD::CALL:          return "call";
5166     
5167   // Unary operators
5168   case ISD::FABS:   return "fabs";
5169   case ISD::FNEG:   return "fneg";
5170   case ISD::FSQRT:  return "fsqrt";
5171   case ISD::FSIN:   return "fsin";
5172   case ISD::FCOS:   return "fcos";
5173   case ISD::FPOWI:  return "fpowi";
5174   case ISD::FPOW:   return "fpow";
5175   case ISD::FTRUNC: return "ftrunc";
5176   case ISD::FFLOOR: return "ffloor";
5177   case ISD::FCEIL:  return "fceil";
5178   case ISD::FRINT:  return "frint";
5179   case ISD::FNEARBYINT: return "fnearbyint";
5180
5181   // Binary operators
5182   case ISD::ADD:    return "add";
5183   case ISD::SUB:    return "sub";
5184   case ISD::MUL:    return "mul";
5185   case ISD::MULHU:  return "mulhu";
5186   case ISD::MULHS:  return "mulhs";
5187   case ISD::SDIV:   return "sdiv";
5188   case ISD::UDIV:   return "udiv";
5189   case ISD::SREM:   return "srem";
5190   case ISD::UREM:   return "urem";
5191   case ISD::SMUL_LOHI:  return "smul_lohi";
5192   case ISD::UMUL_LOHI:  return "umul_lohi";
5193   case ISD::SDIVREM:    return "sdivrem";
5194   case ISD::UDIVREM:    return "udivrem";
5195   case ISD::AND:    return "and";
5196   case ISD::OR:     return "or";
5197   case ISD::XOR:    return "xor";
5198   case ISD::SHL:    return "shl";
5199   case ISD::SRA:    return "sra";
5200   case ISD::SRL:    return "srl";
5201   case ISD::ROTL:   return "rotl";
5202   case ISD::ROTR:   return "rotr";
5203   case ISD::FADD:   return "fadd";
5204   case ISD::FSUB:   return "fsub";
5205   case ISD::FMUL:   return "fmul";
5206   case ISD::FDIV:   return "fdiv";
5207   case ISD::FREM:   return "frem";
5208   case ISD::FCOPYSIGN: return "fcopysign";
5209   case ISD::FGETSIGN:  return "fgetsign";
5210
5211   case ISD::SETCC:       return "setcc";
5212   case ISD::VSETCC:      return "vsetcc";
5213   case ISD::SELECT:      return "select";
5214   case ISD::SELECT_CC:   return "select_cc";
5215   case ISD::INSERT_VECTOR_ELT:   return "insert_vector_elt";
5216   case ISD::EXTRACT_VECTOR_ELT:  return "extract_vector_elt";
5217   case ISD::CONCAT_VECTORS:      return "concat_vectors";
5218   case ISD::EXTRACT_SUBVECTOR:   return "extract_subvector";
5219   case ISD::SCALAR_TO_VECTOR:    return "scalar_to_vector";
5220   case ISD::VECTOR_SHUFFLE:      return "vector_shuffle";
5221   case ISD::CARRY_FALSE:         return "carry_false";
5222   case ISD::ADDC:        return "addc";
5223   case ISD::ADDE:        return "adde";
5224   case ISD::SADDO:       return "saddo";
5225   case ISD::UADDO:       return "uaddo";
5226   case ISD::SSUBO:       return "ssubo";
5227   case ISD::USUBO:       return "usubo";
5228   case ISD::SMULO:       return "smulo";
5229   case ISD::UMULO:       return "umulo";
5230   case ISD::SUBC:        return "subc";
5231   case ISD::SUBE:        return "sube";
5232   case ISD::SHL_PARTS:   return "shl_parts";
5233   case ISD::SRA_PARTS:   return "sra_parts";
5234   case ISD::SRL_PARTS:   return "srl_parts";
5235   
5236   case ISD::EXTRACT_SUBREG:     return "extract_subreg";
5237   case ISD::INSERT_SUBREG:      return "insert_subreg";
5238   
5239   // Conversion operators.
5240   case ISD::SIGN_EXTEND: return "sign_extend";
5241   case ISD::ZERO_EXTEND: return "zero_extend";
5242   case ISD::ANY_EXTEND:  return "any_extend";
5243   case ISD::SIGN_EXTEND_INREG: return "sign_extend_inreg";
5244   case ISD::TRUNCATE:    return "truncate";
5245   case ISD::FP_ROUND:    return "fp_round";
5246   case ISD::FLT_ROUNDS_: return "flt_rounds";
5247   case ISD::FP_ROUND_INREG: return "fp_round_inreg";
5248   case ISD::FP_EXTEND:   return "fp_extend";
5249
5250   case ISD::SINT_TO_FP:  return "sint_to_fp";
5251   case ISD::UINT_TO_FP:  return "uint_to_fp";
5252   case ISD::FP_TO_SINT:  return "fp_to_sint";
5253   case ISD::FP_TO_UINT:  return "fp_to_uint";
5254   case ISD::BIT_CONVERT: return "bit_convert";
5255   
5256   case ISD::CONVERT_RNDSAT: {
5257     switch (cast<CvtRndSatSDNode>(this)->getCvtCode()) {
5258     default: assert(0 && "Unknown cvt code!");
5259     case ISD::CVT_FF:  return "cvt_ff";
5260     case ISD::CVT_FS:  return "cvt_fs";
5261     case ISD::CVT_FU:  return "cvt_fu";
5262     case ISD::CVT_SF:  return "cvt_sf";
5263     case ISD::CVT_UF:  return "cvt_uf";
5264     case ISD::CVT_SS:  return "cvt_ss";
5265     case ISD::CVT_SU:  return "cvt_su";
5266     case ISD::CVT_US:  return "cvt_us";
5267     case ISD::CVT_UU:  return "cvt_uu";
5268     }
5269   }
5270
5271     // Control flow instructions
5272   case ISD::BR:      return "br";
5273   case ISD::BRIND:   return "brind";
5274   case ISD::BR_JT:   return "br_jt";
5275   case ISD::BRCOND:  return "brcond";
5276   case ISD::BR_CC:   return "br_cc";
5277   case ISD::RET:     return "ret";
5278   case ISD::CALLSEQ_START:  return "callseq_start";
5279   case ISD::CALLSEQ_END:    return "callseq_end";
5280
5281     // Other operators
5282   case ISD::LOAD:               return "load";
5283   case ISD::STORE:              return "store";
5284   case ISD::VAARG:              return "vaarg";
5285   case ISD::VACOPY:             return "vacopy";
5286   case ISD::VAEND:              return "vaend";
5287   case ISD::VASTART:            return "vastart";
5288   case ISD::DYNAMIC_STACKALLOC: return "dynamic_stackalloc";
5289   case ISD::EXTRACT_ELEMENT:    return "extract_element";
5290   case ISD::BUILD_PAIR:         return "build_pair";
5291   case ISD::STACKSAVE:          return "stacksave";
5292   case ISD::STACKRESTORE:       return "stackrestore";
5293   case ISD::TRAP:               return "trap";
5294
5295   // Bit manipulation
5296   case ISD::BSWAP:   return "bswap";
5297   case ISD::CTPOP:   return "ctpop";
5298   case ISD::CTTZ:    return "cttz";
5299   case ISD::CTLZ:    return "ctlz";
5300
5301   // Debug info
5302   case ISD::DBG_STOPPOINT: return "dbg_stoppoint";
5303   case ISD::DEBUG_LOC: return "debug_loc";
5304
5305   // Trampolines
5306   case ISD::TRAMPOLINE: return "trampoline";
5307
5308   case ISD::CONDCODE:
5309     switch (cast<CondCodeSDNode>(this)->get()) {
5310     default: assert(0 && "Unknown setcc condition!");
5311     case ISD::SETOEQ:  return "setoeq";
5312     case ISD::SETOGT:  return "setogt";
5313     case ISD::SETOGE:  return "setoge";
5314     case ISD::SETOLT:  return "setolt";
5315     case ISD::SETOLE:  return "setole";
5316     case ISD::SETONE:  return "setone";
5317
5318     case ISD::SETO:    return "seto";
5319     case ISD::SETUO:   return "setuo";
5320     case ISD::SETUEQ:  return "setue";
5321     case ISD::SETUGT:  return "setugt";
5322     case ISD::SETUGE:  return "setuge";
5323     case ISD::SETULT:  return "setult";
5324     case ISD::SETULE:  return "setule";
5325     case ISD::SETUNE:  return "setune";
5326
5327     case ISD::SETEQ:   return "seteq";
5328     case ISD::SETGT:   return "setgt";
5329     case ISD::SETGE:   return "setge";
5330     case ISD::SETLT:   return "setlt";
5331     case ISD::SETLE:   return "setle";
5332     case ISD::SETNE:   return "setne";
5333     }
5334   }
5335 }
5336
5337 const char *SDNode::getIndexedModeName(ISD::MemIndexedMode AM) {
5338   switch (AM) {
5339   default:
5340     return "";
5341   case ISD::PRE_INC:
5342     return "<pre-inc>";
5343   case ISD::PRE_DEC:
5344     return "<pre-dec>";
5345   case ISD::POST_INC:
5346     return "<post-inc>";
5347   case ISD::POST_DEC:
5348     return "<post-dec>";
5349   }
5350 }
5351
5352 std::string ISD::ArgFlagsTy::getArgFlagsString() {
5353   std::string S = "< ";
5354
5355   if (isZExt())
5356     S += "zext ";
5357   if (isSExt())
5358     S += "sext ";
5359   if (isInReg())
5360     S += "inreg ";
5361   if (isSRet())
5362     S += "sret ";
5363   if (isByVal())
5364     S += "byval ";
5365   if (isNest())
5366     S += "nest ";
5367   if (getByValAlign())
5368     S += "byval-align:" + utostr(getByValAlign()) + " ";
5369   if (getOrigAlign())
5370     S += "orig-align:" + utostr(getOrigAlign()) + " ";
5371   if (getByValSize())
5372     S += "byval-size:" + utostr(getByValSize()) + " ";
5373   return S + ">";
5374 }
5375
5376 void SDNode::dump() const { dump(0); }
5377 void SDNode::dump(const SelectionDAG *G) const {
5378   print(errs(), G);
5379   errs().flush();
5380 }
5381
5382 void SDNode::print_types(raw_ostream &OS, const SelectionDAG *G) const {
5383   OS << (void*)this << ": ";
5384
5385   for (unsigned i = 0, e = getNumValues(); i != e; ++i) {
5386     if (i) OS << ",";
5387     if (getValueType(i) == MVT::Other)
5388       OS << "ch";
5389     else
5390       OS << getValueType(i).getMVTString();
5391   }
5392   OS << " = " << getOperationName(G);
5393 }
5394
5395 void SDNode::print_details(raw_ostream &OS, const SelectionDAG *G) const {
5396   if (!isTargetOpcode() && getOpcode() == ISD::VECTOR_SHUFFLE) {
5397     SDNode *Mask = getOperand(2).getNode();
5398     OS << "<";
5399     for (unsigned i = 0, e = Mask->getNumOperands(); i != e; ++i) {
5400       if (i) OS << ",";
5401       if (Mask->getOperand(i).getOpcode() == ISD::UNDEF)
5402         OS << "u";
5403       else
5404         OS << cast<ConstantSDNode>(Mask->getOperand(i))->getZExtValue();
5405     }
5406     OS << ">";
5407   }
5408
5409   if (const ConstantSDNode *CSDN = dyn_cast<ConstantSDNode>(this)) {
5410     OS << '<' << CSDN->getAPIntValue() << '>';
5411   } else if (const ConstantFPSDNode *CSDN = dyn_cast<ConstantFPSDNode>(this)) {
5412     if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEsingle)
5413       OS << '<' << CSDN->getValueAPF().convertToFloat() << '>';
5414     else if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEdouble)
5415       OS << '<' << CSDN->getValueAPF().convertToDouble() << '>';
5416     else {
5417       OS << "<APFloat(";
5418       CSDN->getValueAPF().bitcastToAPInt().dump();
5419       OS << ")>";
5420     }
5421   } else if (const GlobalAddressSDNode *GADN =
5422              dyn_cast<GlobalAddressSDNode>(this)) {
5423     int64_t offset = GADN->getOffset();
5424     OS << '<';
5425     WriteAsOperand(OS, GADN->getGlobal());
5426     OS << '>';
5427     if (offset > 0)
5428       OS << " + " << offset;
5429     else
5430       OS << " " << offset;
5431   } else if (const FrameIndexSDNode *FIDN = dyn_cast<FrameIndexSDNode>(this)) {
5432     OS << "<" << FIDN->getIndex() << ">";
5433   } else if (const JumpTableSDNode *JTDN = dyn_cast<JumpTableSDNode>(this)) {
5434     OS << "<" << JTDN->getIndex() << ">";
5435   } else if (const ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(this)){
5436     int offset = CP->getOffset();
5437     if (CP->isMachineConstantPoolEntry())
5438       OS << "<" << *CP->getMachineCPVal() << ">";
5439     else
5440       OS << "<" << *CP->getConstVal() << ">";
5441     if (offset > 0)
5442       OS << " + " << offset;
5443     else
5444       OS << " " << offset;
5445   } else if (const BasicBlockSDNode *BBDN = dyn_cast<BasicBlockSDNode>(this)) {
5446     OS << "<";
5447     const Value *LBB = (const Value*)BBDN->getBasicBlock()->getBasicBlock();
5448     if (LBB)
5449       OS << LBB->getName() << " ";
5450     OS << (const void*)BBDN->getBasicBlock() << ">";
5451   } else if (const RegisterSDNode *R = dyn_cast<RegisterSDNode>(this)) {
5452     if (G && R->getReg() &&
5453         TargetRegisterInfo::isPhysicalRegister(R->getReg())) {
5454       OS << " " << G->getTarget().getRegisterInfo()->getName(R->getReg());
5455     } else {
5456       OS << " #" << R->getReg();
5457     }
5458   } else if (const ExternalSymbolSDNode *ES =
5459              dyn_cast<ExternalSymbolSDNode>(this)) {
5460     OS << "'" << ES->getSymbol() << "'";
5461   } else if (const SrcValueSDNode *M = dyn_cast<SrcValueSDNode>(this)) {
5462     if (M->getValue())
5463       OS << "<" << M->getValue() << ">";
5464     else
5465       OS << "<null>";
5466   } else if (const MemOperandSDNode *M = dyn_cast<MemOperandSDNode>(this)) {
5467     if (M->MO.getValue())
5468       OS << "<" << M->MO.getValue() << ":" << M->MO.getOffset() << ">";
5469     else
5470       OS << "<null:" << M->MO.getOffset() << ">";
5471   } else if (const ARG_FLAGSSDNode *N = dyn_cast<ARG_FLAGSSDNode>(this)) {
5472     OS << N->getArgFlags().getArgFlagsString();
5473   } else if (const VTSDNode *N = dyn_cast<VTSDNode>(this)) {
5474     OS << ":" << N->getVT().getMVTString();
5475   }
5476   else if (const LoadSDNode *LD = dyn_cast<LoadSDNode>(this)) {
5477     const Value *SrcValue = LD->getSrcValue();
5478     int SrcOffset = LD->getSrcValueOffset();
5479     OS << " <";
5480     if (SrcValue)
5481       OS << SrcValue;
5482     else
5483       OS << "null";
5484     OS << ":" << SrcOffset << ">";
5485
5486     bool doExt = true;
5487     switch (LD->getExtensionType()) {
5488     default: doExt = false; break;
5489     case ISD::EXTLOAD: OS << " <anyext "; break;
5490     case ISD::SEXTLOAD: OS << " <sext "; break;
5491     case ISD::ZEXTLOAD: OS << " <zext "; break;
5492     }
5493     if (doExt)
5494       OS << LD->getMemoryVT().getMVTString() << ">";
5495
5496     const char *AM = getIndexedModeName(LD->getAddressingMode());
5497     if (*AM)
5498       OS << " " << AM;
5499     if (LD->isVolatile())
5500       OS << " <volatile>";
5501     OS << " alignment=" << LD->getAlignment();
5502   } else if (const StoreSDNode *ST = dyn_cast<StoreSDNode>(this)) {
5503     const Value *SrcValue = ST->getSrcValue();
5504     int SrcOffset = ST->getSrcValueOffset();
5505     OS << " <";
5506     if (SrcValue)
5507       OS << SrcValue;
5508     else
5509       OS << "null";
5510     OS << ":" << SrcOffset << ">";
5511
5512     if (ST->isTruncatingStore())
5513       OS << " <trunc " << ST->getMemoryVT().getMVTString() << ">";
5514
5515     const char *AM = getIndexedModeName(ST->getAddressingMode());
5516     if (*AM)
5517       OS << " " << AM;
5518     if (ST->isVolatile())
5519       OS << " <volatile>";
5520     OS << " alignment=" << ST->getAlignment();
5521   } else if (const AtomicSDNode* AT = dyn_cast<AtomicSDNode>(this)) {
5522     const Value *SrcValue = AT->getSrcValue();
5523     int SrcOffset = AT->getSrcValueOffset();
5524     OS << " <";
5525     if (SrcValue)
5526       OS << SrcValue;
5527     else
5528       OS << "null";
5529     OS << ":" << SrcOffset << ">";
5530     if (AT->isVolatile())
5531       OS << " <volatile>";
5532     OS << " alignment=" << AT->getAlignment();
5533   }
5534 }
5535
5536 void SDNode::print(raw_ostream &OS, const SelectionDAG *G) const {
5537   print_types(OS, G);
5538   OS << " ";
5539   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
5540     if (i) OS << ", ";
5541     OS << (void*)getOperand(i).getNode();
5542     if (unsigned RN = getOperand(i).getResNo())
5543       OS << ":" << RN;
5544   }
5545   print_details(OS, G);
5546 }
5547
5548 static void DumpNodes(const SDNode *N, unsigned indent, const SelectionDAG *G) {
5549   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
5550     if (N->getOperand(i).getNode()->hasOneUse())
5551       DumpNodes(N->getOperand(i).getNode(), indent+2, G);
5552     else
5553       cerr << "\n" << std::string(indent+2, ' ')
5554            << (void*)N->getOperand(i).getNode() << ": <multiple use>";
5555
5556
5557   cerr << "\n" << std::string(indent, ' ');
5558   N->dump(G);
5559 }
5560
5561 void SelectionDAG::dump() const {
5562   cerr << "SelectionDAG has " << AllNodes.size() << " nodes:";
5563   
5564   for (allnodes_const_iterator I = allnodes_begin(), E = allnodes_end();
5565        I != E; ++I) {
5566     const SDNode *N = I;
5567     if (!N->hasOneUse() && N != getRoot().getNode())
5568       DumpNodes(N, 2, this);
5569   }
5570
5571   if (getRoot().getNode()) DumpNodes(getRoot().getNode(), 2, this);
5572
5573   cerr << "\n\n";
5574 }
5575
5576 void SDNode::printr(raw_ostream &OS, const SelectionDAG *G) const {
5577   print_types(OS, G);
5578   print_details(OS, G);
5579 }
5580
5581 typedef SmallPtrSet<const SDNode *, 128> VisitedSDNodeSet;
5582 static void DumpNodesr(raw_ostream &OS, const SDNode *N, unsigned indent,
5583                        const SelectionDAG *G, VisitedSDNodeSet &once) {
5584   if (!once.insert(N))  // If we've been here before, return now.
5585     return;
5586   // Dump the current SDNode, but don't end the line yet.
5587   OS << std::string(indent, ' ');
5588   N->printr(OS, G);
5589   // Having printed this SDNode, walk the children:
5590   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
5591     const SDNode *child = N->getOperand(i).getNode();
5592     if (i) OS << ",";
5593     OS << " ";
5594     if (child->getNumOperands() == 0) {
5595       // This child has no grandchildren; print it inline right here.
5596       child->printr(OS, G);
5597       once.insert(child);
5598     } else {    // Just the address.  FIXME: also print the child's opcode
5599       OS << (void*)child;
5600       if (unsigned RN = N->getOperand(i).getResNo())
5601         OS << ":" << RN;
5602     }
5603   }
5604   OS << "\n";
5605   // Dump children that have grandchildren on their own line(s).
5606   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
5607     const SDNode *child = N->getOperand(i).getNode();
5608     DumpNodesr(OS, child, indent+2, G, once);
5609   }
5610 }
5611
5612 void SDNode::dumpr() const {
5613   VisitedSDNodeSet once;
5614   DumpNodesr(errs(), this, 0, 0, once);
5615   errs().flush();
5616 }
5617
5618 const Type *ConstantPoolSDNode::getType() const {
5619   if (isMachineConstantPoolEntry())
5620     return Val.MachineCPVal->getType();
5621   return Val.ConstVal->getType();
5622 }