Make LABEL a builtin opcode.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / ScheduleDAG.cpp
1 //===---- ScheduleDAG.cpp - Implement the ScheduleDAG class ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by James M. Laskey and is distributed under the
6 // University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements a simple two pass scheduler.  The first pass attempts to push
11 // backward any lengthy instructions and critical paths.  The second pass packs
12 // instructions into semi-optimal time slots.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #define DEBUG_TYPE "sched"
17 #include "llvm/Type.h"
18 #include "llvm/CodeGen/ScheduleDAG.h"
19 #include "llvm/CodeGen/MachineConstantPool.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/SSARegMap.h"
22 #include "llvm/Target/TargetData.h"
23 #include "llvm/Target/TargetMachine.h"
24 #include "llvm/Target/TargetInstrInfo.h"
25 #include "llvm/Target/TargetLowering.h"
26 #include "llvm/Support/Debug.h"
27 #include "llvm/Support/MathExtras.h"
28 using namespace llvm;
29
30 /// BuildSchedUnits - Build SUnits from the selection dag that we are input.
31 /// This SUnit graph is similar to the SelectionDAG, but represents flagged
32 /// together nodes with a single SUnit.
33 void ScheduleDAG::BuildSchedUnits() {
34   // Reserve entries in the vector for each of the SUnits we are creating.  This
35   // ensure that reallocation of the vector won't happen, so SUnit*'s won't get
36   // invalidated.
37   SUnits.reserve(std::distance(DAG.allnodes_begin(), DAG.allnodes_end()));
38   
39   const InstrItineraryData &InstrItins = TM.getInstrItineraryData();
40   
41   for (SelectionDAG::allnodes_iterator NI = DAG.allnodes_begin(),
42        E = DAG.allnodes_end(); NI != E; ++NI) {
43     if (isPassiveNode(NI))  // Leaf node, e.g. a TargetImmediate.
44       continue;
45     
46     // If this node has already been processed, stop now.
47     if (SUnitMap[NI]) continue;
48     
49     SUnit *NodeSUnit = NewSUnit(NI);
50     
51     // See if anything is flagged to this node, if so, add them to flagged
52     // nodes.  Nodes can have at most one flag input and one flag output.  Flags
53     // are required the be the last operand and result of a node.
54     
55     // Scan up, adding flagged preds to FlaggedNodes.
56     SDNode *N = NI;
57     if (N->getNumOperands() &&
58         N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Flag) {
59       do {
60         N = N->getOperand(N->getNumOperands()-1).Val;
61         NodeSUnit->FlaggedNodes.push_back(N);
62         SUnitMap[N] = NodeSUnit;
63       } while (N->getNumOperands() &&
64                N->getOperand(N->getNumOperands()-1).getValueType()== MVT::Flag);
65       std::reverse(NodeSUnit->FlaggedNodes.begin(),
66                    NodeSUnit->FlaggedNodes.end());
67     }
68     
69     // Scan down, adding this node and any flagged succs to FlaggedNodes if they
70     // have a user of the flag operand.
71     N = NI;
72     while (N->getValueType(N->getNumValues()-1) == MVT::Flag) {
73       SDOperand FlagVal(N, N->getNumValues()-1);
74       
75       // There are either zero or one users of the Flag result.
76       bool HasFlagUse = false;
77       for (SDNode::use_iterator UI = N->use_begin(), E = N->use_end(); 
78            UI != E; ++UI)
79         if (FlagVal.isOperand(*UI)) {
80           HasFlagUse = true;
81           NodeSUnit->FlaggedNodes.push_back(N);
82           SUnitMap[N] = NodeSUnit;
83           N = *UI;
84           break;
85         }
86       if (!HasFlagUse) break;
87     }
88     
89     // Now all flagged nodes are in FlaggedNodes and N is the bottom-most node.
90     // Update the SUnit
91     NodeSUnit->Node = N;
92     SUnitMap[N] = NodeSUnit;
93     
94     // Compute the latency for the node.  We use the sum of the latencies for
95     // all nodes flagged together into this SUnit.
96     if (InstrItins.isEmpty()) {
97       // No latency information.
98       NodeSUnit->Latency = 1;
99     } else {
100       NodeSUnit->Latency = 0;
101       if (N->isTargetOpcode()) {
102         unsigned SchedClass = TII->getSchedClass(N->getTargetOpcode());
103         InstrStage *S = InstrItins.begin(SchedClass);
104         InstrStage *E = InstrItins.end(SchedClass);
105         for (; S != E; ++S)
106           NodeSUnit->Latency += S->Cycles;
107       }
108       for (unsigned i = 0, e = NodeSUnit->FlaggedNodes.size(); i != e; ++i) {
109         SDNode *FNode = NodeSUnit->FlaggedNodes[i];
110         if (FNode->isTargetOpcode()) {
111           unsigned SchedClass = TII->getSchedClass(FNode->getTargetOpcode());
112           InstrStage *S = InstrItins.begin(SchedClass);
113           InstrStage *E = InstrItins.end(SchedClass);
114           for (; S != E; ++S)
115             NodeSUnit->Latency += S->Cycles;
116         }
117       }
118     }
119   }
120   
121   // Pass 2: add the preds, succs, etc.
122   for (unsigned su = 0, e = SUnits.size(); su != e; ++su) {
123     SUnit *SU = &SUnits[su];
124     SDNode *MainNode = SU->Node;
125     
126     if (MainNode->isTargetOpcode()) {
127       unsigned Opc = MainNode->getTargetOpcode();
128       for (unsigned i = 0, ee = TII->getNumOperands(Opc); i != ee; ++i) {
129         if (TII->getOperandConstraint(Opc, i, TOI::TIED_TO) != -1) {
130           SU->isTwoAddress = true;
131           break;
132         }
133       }
134       if (TII->isCommutableInstr(Opc))
135         SU->isCommutable = true;
136     }
137     
138     // Find all predecessors and successors of the group.
139     // Temporarily add N to make code simpler.
140     SU->FlaggedNodes.push_back(MainNode);
141     
142     for (unsigned n = 0, e = SU->FlaggedNodes.size(); n != e; ++n) {
143       SDNode *N = SU->FlaggedNodes[n];
144       
145       for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
146         SDNode *OpN = N->getOperand(i).Val;
147         if (isPassiveNode(OpN)) continue;   // Not scheduled.
148         SUnit *OpSU = SUnitMap[OpN];
149         assert(OpSU && "Node has no SUnit!");
150         if (OpSU == SU) continue;           // In the same group.
151
152         MVT::ValueType OpVT = N->getOperand(i).getValueType();
153         assert(OpVT != MVT::Flag && "Flagged nodes should be in same sunit!");
154         bool isChain = OpVT == MVT::Other;
155         
156         if (SU->addPred(OpSU, isChain)) {
157           if (!isChain) {
158             SU->NumPreds++;
159             SU->NumPredsLeft++;
160           } else {
161             SU->NumChainPredsLeft++;
162           }
163         }
164         if (OpSU->addSucc(SU, isChain)) {
165           if (!isChain) {
166             OpSU->NumSuccs++;
167             OpSU->NumSuccsLeft++;
168           } else {
169             OpSU->NumChainSuccsLeft++;
170           }
171         }
172       }
173     }
174     
175     // Remove MainNode from FlaggedNodes again.
176     SU->FlaggedNodes.pop_back();
177   }
178   
179   return;
180 }
181
182 static void CalculateDepths(SUnit &SU, unsigned Depth) {
183   if (SU.Depth == 0 || Depth > SU.Depth) {
184     SU.Depth = Depth;
185     for (SUnit::succ_iterator I = SU.Succs.begin(), E = SU.Succs.end();
186          I != E; ++I)
187       CalculateDepths(*I->first, Depth+1);
188   }
189 }
190
191 void ScheduleDAG::CalculateDepths() {
192   SUnit *Entry = SUnitMap[DAG.getEntryNode().Val];
193   ::CalculateDepths(*Entry, 0U);
194   for (unsigned i = 0, e = SUnits.size(); i != e; ++i)
195     if (SUnits[i].Preds.size() == 0 && &SUnits[i] != Entry) {
196       ::CalculateDepths(SUnits[i], 0U);
197     }
198 }
199
200 static void CalculateHeights(SUnit &SU, unsigned Height) {
201   if (SU.Height == 0 || Height > SU.Height) {
202     SU.Height = Height;
203     for (SUnit::pred_iterator I = SU.Preds.begin(), E = SU.Preds.end();
204          I != E; ++I)
205       CalculateHeights(*I->first, Height+1);
206   }
207 }
208 void ScheduleDAG::CalculateHeights() {
209   SUnit *Root = SUnitMap[DAG.getRoot().Val];
210   ::CalculateHeights(*Root, 0U);
211 }
212
213 /// CountResults - The results of target nodes have register or immediate
214 /// operands first, then an optional chain, and optional flag operands (which do
215 /// not go into the machine instrs.)
216 unsigned ScheduleDAG::CountResults(SDNode *Node) {
217   unsigned N = Node->getNumValues();
218   while (N && Node->getValueType(N - 1) == MVT::Flag)
219     --N;
220   if (N && Node->getValueType(N - 1) == MVT::Other)
221     --N;    // Skip over chain result.
222   return N;
223 }
224
225 /// CountOperands  The inputs to target nodes have any actual inputs first,
226 /// followed by an optional chain operand, then flag operands.  Compute the
227 /// number of actual operands that  will go into the machine instr.
228 unsigned ScheduleDAG::CountOperands(SDNode *Node) {
229   unsigned N = Node->getNumOperands();
230   while (N && Node->getOperand(N - 1).getValueType() == MVT::Flag)
231     --N;
232   if (N && Node->getOperand(N - 1).getValueType() == MVT::Other)
233     --N; // Ignore chain if it exists.
234   return N;
235 }
236
237 static const TargetRegisterClass *getInstrOperandRegClass(
238         const MRegisterInfo *MRI, 
239         const TargetInstrInfo *TII,
240         const TargetInstrDescriptor *II,
241         unsigned Op) {
242   if (Op >= II->numOperands) {
243     assert((II->Flags & M_VARIABLE_OPS)&& "Invalid operand # of instruction");
244     return NULL;
245   }
246   const TargetOperandInfo &toi = II->OpInfo[Op];
247   return (toi.Flags & M_LOOK_UP_PTR_REG_CLASS)
248          ? TII->getPointerRegClass() : MRI->getRegClass(toi.RegClass);
249 }
250
251 static unsigned CreateVirtualRegisters(const MRegisterInfo *MRI,
252                                        MachineInstr *MI,
253                                        unsigned NumResults,
254                                        SSARegMap *RegMap,
255                                        const TargetInstrInfo *TII,
256                                        const TargetInstrDescriptor &II) {
257   // Create the result registers for this node and add the result regs to
258   // the machine instruction.
259   unsigned ResultReg =
260     RegMap->createVirtualRegister(getInstrOperandRegClass(MRI, TII, &II, 0));
261   MI->addRegOperand(ResultReg, true);
262   for (unsigned i = 1; i != NumResults; ++i) {
263     const TargetRegisterClass *RC = getInstrOperandRegClass(MRI, TII, &II, i);
264     assert(RC && "Isn't a register operand!");
265     MI->addRegOperand(RegMap->createVirtualRegister(RC), true);
266   }
267   return ResultReg;
268 }
269
270 /// getVR - Return the virtual register corresponding to the specified result
271 /// of the specified node.
272 static unsigned getVR(SDOperand Op, std::map<SDNode*, unsigned> &VRBaseMap) {
273   std::map<SDNode*, unsigned>::iterator I = VRBaseMap.find(Op.Val);
274   assert(I != VRBaseMap.end() && "Node emitted out of order - late");
275   return I->second + Op.ResNo;
276 }
277
278
279 /// AddOperand - Add the specified operand to the specified machine instr.  II
280 /// specifies the instruction information for the node, and IIOpNum is the
281 /// operand number (in the II) that we are adding. IIOpNum and II are used for 
282 /// assertions only.
283 void ScheduleDAG::AddOperand(MachineInstr *MI, SDOperand Op,
284                              unsigned IIOpNum,
285                              const TargetInstrDescriptor *II,
286                              std::map<SDNode*, unsigned> &VRBaseMap) {
287   if (Op.isTargetOpcode()) {
288     // Note that this case is redundant with the final else block, but we
289     // include it because it is the most common and it makes the logic
290     // simpler here.
291     assert(Op.getValueType() != MVT::Other &&
292            Op.getValueType() != MVT::Flag &&
293            "Chain and flag operands should occur at end of operand list!");
294     
295     // Get/emit the operand.
296     unsigned VReg = getVR(Op, VRBaseMap);
297     MI->addRegOperand(VReg, false);
298     
299     // Verify that it is right.
300     assert(MRegisterInfo::isVirtualRegister(VReg) && "Not a vreg?");
301     if (II) {
302       const TargetRegisterClass *RC =
303                           getInstrOperandRegClass(MRI, TII, II, IIOpNum);
304       assert(RC && "Don't have operand info for this instruction!");
305       assert(RegMap->getRegClass(VReg) == RC &&
306              "Register class of operand and regclass of use don't agree!");
307     }
308   } else if (ConstantSDNode *C =
309              dyn_cast<ConstantSDNode>(Op)) {
310     MI->addImmOperand(C->getValue());
311   } else if (RegisterSDNode *R =
312              dyn_cast<RegisterSDNode>(Op)) {
313     MI->addRegOperand(R->getReg(), false);
314   } else if (GlobalAddressSDNode *TGA =
315              dyn_cast<GlobalAddressSDNode>(Op)) {
316     MI->addGlobalAddressOperand(TGA->getGlobal(), TGA->getOffset());
317   } else if (BasicBlockSDNode *BB =
318              dyn_cast<BasicBlockSDNode>(Op)) {
319     MI->addMachineBasicBlockOperand(BB->getBasicBlock());
320   } else if (FrameIndexSDNode *FI =
321              dyn_cast<FrameIndexSDNode>(Op)) {
322     MI->addFrameIndexOperand(FI->getIndex());
323   } else if (JumpTableSDNode *JT =
324              dyn_cast<JumpTableSDNode>(Op)) {
325     MI->addJumpTableIndexOperand(JT->getIndex());
326   } else if (ConstantPoolSDNode *CP = 
327              dyn_cast<ConstantPoolSDNode>(Op)) {
328     int Offset = CP->getOffset();
329     unsigned Align = CP->getAlignment();
330     const Type *Type = CP->getType();
331     // MachineConstantPool wants an explicit alignment.
332     if (Align == 0) {
333       Align = TM.getTargetData()->getPreferredTypeAlignmentShift(Type);
334       if (Align == 0) {
335         // Alignment of packed types.  FIXME!
336         Align = TM.getTargetData()->getTypeSize(Type);
337         Align = Log2_64(Align);
338       }
339     }
340     
341     unsigned Idx;
342     if (CP->isMachineConstantPoolEntry())
343       Idx = ConstPool->getConstantPoolIndex(CP->getMachineCPVal(), Align);
344     else
345       Idx = ConstPool->getConstantPoolIndex(CP->getConstVal(), Align);
346     MI->addConstantPoolIndexOperand(Idx, Offset);
347   } else if (ExternalSymbolSDNode *ES = 
348              dyn_cast<ExternalSymbolSDNode>(Op)) {
349     MI->addExternalSymbolOperand(ES->getSymbol());
350   } else {
351     assert(Op.getValueType() != MVT::Other &&
352            Op.getValueType() != MVT::Flag &&
353            "Chain and flag operands should occur at end of operand list!");
354     unsigned VReg = getVR(Op, VRBaseMap);
355     MI->addRegOperand(VReg, false);
356     
357     // Verify that it is right.
358     assert(MRegisterInfo::isVirtualRegister(VReg) && "Not a vreg?");
359     if (II) {
360       const TargetRegisterClass *RC =
361                             getInstrOperandRegClass(MRI, TII, II, IIOpNum);
362       assert(RC && "Don't have operand info for this instruction!");
363       assert(RegMap->getRegClass(VReg) == RC &&
364              "Register class of operand and regclass of use don't agree!");
365     }
366   }
367   
368 }
369
370
371 /// EmitNode - Generate machine code for an node and needed dependencies.
372 ///
373 void ScheduleDAG::EmitNode(SDNode *Node, 
374                            std::map<SDNode*, unsigned> &VRBaseMap) {
375   unsigned VRBase = 0;                 // First virtual register for node
376   
377   // If machine instruction
378   if (Node->isTargetOpcode()) {
379     unsigned Opc = Node->getTargetOpcode();
380     const TargetInstrDescriptor &II = TII->get(Opc);
381
382     unsigned NumResults = CountResults(Node);
383     unsigned NodeOperands = CountOperands(Node);
384     unsigned NumMIOperands = NodeOperands + NumResults;
385 #ifndef NDEBUG
386     assert((unsigned(II.numOperands) == NumMIOperands ||
387             (II.Flags & M_VARIABLE_OPS)) &&
388            "#operands for dag node doesn't match .td file!"); 
389 #endif
390
391     // Create the new machine instruction.
392     MachineInstr *MI = new MachineInstr(II);
393     
394     // Add result register values for things that are defined by this
395     // instruction.
396     
397     // If the node is only used by a CopyToReg and the dest reg is a vreg, use
398     // the CopyToReg'd destination register instead of creating a new vreg.
399     if (NumResults == 1) {
400       for (SDNode::use_iterator UI = Node->use_begin(), E = Node->use_end();
401            UI != E; ++UI) {
402         SDNode *Use = *UI;
403         if (Use->getOpcode() == ISD::CopyToReg && 
404             Use->getOperand(2).Val == Node) {
405           unsigned Reg = cast<RegisterSDNode>(Use->getOperand(1))->getReg();
406           if (MRegisterInfo::isVirtualRegister(Reg)) {
407             VRBase = Reg;
408             MI->addRegOperand(Reg, true);
409             break;
410           }
411         }
412       }
413     }
414     
415     // Otherwise, create new virtual registers.
416     if (NumResults && VRBase == 0)
417       VRBase = CreateVirtualRegisters(MRI, MI, NumResults, RegMap, TII, II);
418     
419     // Emit all of the actual operands of this instruction, adding them to the
420     // instruction as appropriate.
421     for (unsigned i = 0; i != NodeOperands; ++i)
422       AddOperand(MI, Node->getOperand(i), i+NumResults, &II, VRBaseMap);
423
424     // Commute node if it has been determined to be profitable.
425     if (CommuteSet.count(Node)) {
426       MachineInstr *NewMI = TII->commuteInstruction(MI);
427       if (NewMI == 0)
428         DOUT << "Sched: COMMUTING FAILED!\n";
429       else {
430         DOUT << "Sched: COMMUTED TO: " << *NewMI;
431         if (MI != NewMI) {
432           delete MI;
433           MI = NewMI;
434         }
435       }
436     }
437
438     // Now that we have emitted all operands, emit this instruction itself.
439     if ((II.Flags & M_USES_CUSTOM_DAG_SCHED_INSERTION) == 0) {
440       BB->insert(BB->end(), MI);
441     } else {
442       // Insert this instruction into the end of the basic block, potentially
443       // taking some custom action.
444       BB = DAG.getTargetLoweringInfo().InsertAtEndOfBasicBlock(MI, BB);
445     }
446   } else {
447     switch (Node->getOpcode()) {
448     default:
449 #ifndef NDEBUG
450       Node->dump();
451 #endif
452       assert(0 && "This target-independent node should have been selected!");
453     case ISD::EntryToken: // fall thru
454     case ISD::TokenFactor:
455     case ISD::LABEL:
456       break;
457     case ISD::CopyToReg: {
458       unsigned InReg;
459       if (RegisterSDNode *R = dyn_cast<RegisterSDNode>(Node->getOperand(2)))
460         InReg = R->getReg();
461       else
462         InReg = getVR(Node->getOperand(2), VRBaseMap);
463       unsigned DestReg = cast<RegisterSDNode>(Node->getOperand(1))->getReg();
464       if (InReg != DestReg)   // Coalesced away the copy?
465         MRI->copyRegToReg(*BB, BB->end(), DestReg, InReg,
466                           RegMap->getRegClass(InReg));
467       break;
468     }
469     case ISD::CopyFromReg: {
470       unsigned SrcReg = cast<RegisterSDNode>(Node->getOperand(1))->getReg();
471       if (MRegisterInfo::isVirtualRegister(SrcReg)) {
472         VRBase = SrcReg;  // Just use the input register directly!
473         break;
474       }
475
476       // If the node is only used by a CopyToReg and the dest reg is a vreg, use
477       // the CopyToReg'd destination register instead of creating a new vreg.
478       for (SDNode::use_iterator UI = Node->use_begin(), E = Node->use_end();
479            UI != E; ++UI) {
480         SDNode *Use = *UI;
481         if (Use->getOpcode() == ISD::CopyToReg && 
482             Use->getOperand(2).Val == Node) {
483           unsigned DestReg = cast<RegisterSDNode>(Use->getOperand(1))->getReg();
484           if (MRegisterInfo::isVirtualRegister(DestReg)) {
485             VRBase = DestReg;
486             break;
487           }
488         }
489       }
490
491       // Figure out the register class to create for the destreg.
492       const TargetRegisterClass *TRC = 0;
493       if (VRBase) {
494         TRC = RegMap->getRegClass(VRBase);
495       } else {
496
497         // Pick the register class of the right type that contains this physreg.
498         for (MRegisterInfo::regclass_iterator I = MRI->regclass_begin(),
499              E = MRI->regclass_end(); I != E; ++I)
500           if ((*I)->hasType(Node->getValueType(0)) &&
501               (*I)->contains(SrcReg)) {
502             TRC = *I;
503             break;
504           }
505         assert(TRC && "Couldn't find register class for reg copy!");
506       
507         // Create the reg, emit the copy.
508         VRBase = RegMap->createVirtualRegister(TRC);
509       }
510       MRI->copyRegToReg(*BB, BB->end(), VRBase, SrcReg, TRC);
511       break;
512     }
513     case ISD::INLINEASM: {
514       unsigned NumOps = Node->getNumOperands();
515       if (Node->getOperand(NumOps-1).getValueType() == MVT::Flag)
516         --NumOps;  // Ignore the flag operand.
517       
518       // Create the inline asm machine instruction.
519       MachineInstr *MI =
520         new MachineInstr(BB, TII->get(TargetInstrInfo::INLINEASM));
521
522       // Add the asm string as an external symbol operand.
523       const char *AsmStr =
524         cast<ExternalSymbolSDNode>(Node->getOperand(1))->getSymbol();
525       MI->addExternalSymbolOperand(AsmStr);
526       
527       // Add all of the operand registers to the instruction.
528       for (unsigned i = 2; i != NumOps;) {
529         unsigned Flags = cast<ConstantSDNode>(Node->getOperand(i))->getValue();
530         unsigned NumVals = Flags >> 3;
531         
532         MI->addImmOperand(Flags);
533         ++i;  // Skip the ID value.
534         
535         switch (Flags & 7) {
536         default: assert(0 && "Bad flags!");
537         case 1:  // Use of register.
538           for (; NumVals; --NumVals, ++i) {
539             unsigned Reg = cast<RegisterSDNode>(Node->getOperand(i))->getReg();
540             MI->addRegOperand(Reg, false);
541           }
542           break;
543         case 2:   // Def of register.
544           for (; NumVals; --NumVals, ++i) {
545             unsigned Reg = cast<RegisterSDNode>(Node->getOperand(i))->getReg();
546             MI->addRegOperand(Reg, true);
547           }
548           break;
549         case 3: { // Immediate.
550           assert(NumVals == 1 && "Unknown immediate value!");
551           if (ConstantSDNode *CS=dyn_cast<ConstantSDNode>(Node->getOperand(i))){
552             MI->addImmOperand(CS->getValue());
553           } else {
554             GlobalAddressSDNode *GA = 
555               cast<GlobalAddressSDNode>(Node->getOperand(i));
556             MI->addGlobalAddressOperand(GA->getGlobal(), GA->getOffset());
557           }
558           ++i;
559           break;
560         }
561         case 4:  // Addressing mode.
562           // The addressing mode has been selected, just add all of the
563           // operands to the machine instruction.
564           for (; NumVals; --NumVals, ++i)
565             AddOperand(MI, Node->getOperand(i), 0, 0, VRBaseMap);
566           break;
567         }
568       }
569       break;
570     }
571     }
572   }
573
574   assert(!VRBaseMap.count(Node) && "Node emitted out of order - early");
575   VRBaseMap[Node] = VRBase;
576 }
577
578 void ScheduleDAG::EmitNoop() {
579   TII->insertNoop(*BB, BB->end());
580 }
581
582 /// EmitSchedule - Emit the machine code in scheduled order.
583 void ScheduleDAG::EmitSchedule() {
584   // If this is the first basic block in the function, and if it has live ins
585   // that need to be copied into vregs, emit the copies into the top of the
586   // block before emitting the code for the block.
587   MachineFunction &MF = DAG.getMachineFunction();
588   if (&MF.front() == BB && MF.livein_begin() != MF.livein_end()) {
589     for (MachineFunction::livein_iterator LI = MF.livein_begin(),
590          E = MF.livein_end(); LI != E; ++LI)
591       if (LI->second)
592         MRI->copyRegToReg(*MF.begin(), MF.begin()->end(), LI->second,
593                           LI->first, RegMap->getRegClass(LI->second));
594   }
595   
596   
597   // Finally, emit the code for all of the scheduled instructions.
598   std::map<SDNode*, unsigned> VRBaseMap;
599   for (unsigned i = 0, e = Sequence.size(); i != e; i++) {
600     if (SUnit *SU = Sequence[i]) {
601       for (unsigned j = 0, ee = SU->FlaggedNodes.size(); j != ee; j++)
602         EmitNode(SU->FlaggedNodes[j], VRBaseMap);
603       EmitNode(SU->Node, VRBaseMap);
604     } else {
605       // Null SUnit* is a noop.
606       EmitNoop();
607     }
608   }
609 }
610
611 /// dump - dump the schedule.
612 void ScheduleDAG::dumpSchedule() const {
613   for (unsigned i = 0, e = Sequence.size(); i != e; i++) {
614     if (SUnit *SU = Sequence[i])
615       SU->dump(&DAG);
616     else
617       cerr << "**** NOOP ****\n";
618   }
619 }
620
621
622 /// Run - perform scheduling.
623 ///
624 MachineBasicBlock *ScheduleDAG::Run() {
625   TII = TM.getInstrInfo();
626   MRI = TM.getRegisterInfo();
627   RegMap = BB->getParent()->getSSARegMap();
628   ConstPool = BB->getParent()->getConstantPool();
629
630   Schedule();
631   return BB;
632 }
633
634 /// SUnit - Scheduling unit. It's an wrapper around either a single SDNode or
635 /// a group of nodes flagged together.
636 void SUnit::dump(const SelectionDAG *G) const {
637   cerr << "SU(" << NodeNum << "): ";
638   Node->dump(G);
639   cerr << "\n";
640   if (FlaggedNodes.size() != 0) {
641     for (unsigned i = 0, e = FlaggedNodes.size(); i != e; i++) {
642       cerr << "    ";
643       FlaggedNodes[i]->dump(G);
644       cerr << "\n";
645     }
646   }
647 }
648
649 void SUnit::dumpAll(const SelectionDAG *G) const {
650   dump(G);
651
652   cerr << "  # preds left       : " << NumPredsLeft << "\n";
653   cerr << "  # succs left       : " << NumSuccsLeft << "\n";
654   cerr << "  # chain preds left : " << NumChainPredsLeft << "\n";
655   cerr << "  # chain succs left : " << NumChainSuccsLeft << "\n";
656   cerr << "  Latency            : " << Latency << "\n";
657   cerr << "  Depth              : " << Depth << "\n";
658   cerr << "  Height             : " << Height << "\n";
659
660   if (Preds.size() != 0) {
661     cerr << "  Predecessors:\n";
662     for (SUnit::const_succ_iterator I = Preds.begin(), E = Preds.end();
663          I != E; ++I) {
664       if (I->second)
665         cerr << "   ch  #";
666       else
667         cerr << "   val #";
668       cerr << I->first << " - SU(" << I->first->NodeNum << ")\n";
669     }
670   }
671   if (Succs.size() != 0) {
672     cerr << "  Successors:\n";
673     for (SUnit::const_succ_iterator I = Succs.begin(), E = Succs.end();
674          I != E; ++I) {
675       if (I->second)
676         cerr << "   ch  #";
677       else
678         cerr << "   val #";
679       cerr << I->first << " - SU(" << I->first->NodeNum << ")\n";
680     }
681   }
682   cerr << "\n";
683 }