[WinEH] Add some support for code generating catchpad
[oota-llvm.git] / lib / CodeGen / SelectionDAG / FunctionLoweringInfo.cpp
1 //===-- FunctionLoweringInfo.cpp ------------------------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating functions from LLVM IR into
11 // Machine IR.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "llvm/CodeGen/FunctionLoweringInfo.h"
16 #include "llvm/ADT/PostOrderIterator.h"
17 #include "llvm/CodeGen/Analysis.h"
18 #include "llvm/CodeGen/MachineFrameInfo.h"
19 #include "llvm/CodeGen/MachineFunction.h"
20 #include "llvm/CodeGen/MachineInstrBuilder.h"
21 #include "llvm/CodeGen/MachineModuleInfo.h"
22 #include "llvm/CodeGen/MachineRegisterInfo.h"
23 #include "llvm/CodeGen/WinEHFuncInfo.h"
24 #include "llvm/IR/DataLayout.h"
25 #include "llvm/IR/DebugInfo.h"
26 #include "llvm/IR/DerivedTypes.h"
27 #include "llvm/IR/Function.h"
28 #include "llvm/IR/Instructions.h"
29 #include "llvm/IR/IntrinsicInst.h"
30 #include "llvm/IR/LLVMContext.h"
31 #include "llvm/IR/Module.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/MathExtras.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include "llvm/Target/TargetFrameLowering.h"
37 #include "llvm/Target/TargetInstrInfo.h"
38 #include "llvm/Target/TargetLowering.h"
39 #include "llvm/Target/TargetOptions.h"
40 #include "llvm/Target/TargetRegisterInfo.h"
41 #include "llvm/Target/TargetSubtargetInfo.h"
42 #include <algorithm>
43 using namespace llvm;
44
45 #define DEBUG_TYPE "function-lowering-info"
46
47 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
48 /// PHI nodes or outside of the basic block that defines it, or used by a
49 /// switch or atomic instruction, which may expand to multiple basic blocks.
50 static bool isUsedOutsideOfDefiningBlock(const Instruction *I) {
51   if (I->use_empty()) return false;
52   if (isa<PHINode>(I)) return true;
53   const BasicBlock *BB = I->getParent();
54   for (const User *U : I->users())
55     if (cast<Instruction>(U)->getParent() != BB || isa<PHINode>(U))
56       return true;
57
58   return false;
59 }
60
61 static ISD::NodeType getPreferredExtendForValue(const Value *V) {
62   // For the users of the source value being used for compare instruction, if
63   // the number of signed predicate is greater than unsigned predicate, we
64   // prefer to use SIGN_EXTEND.
65   //
66   // With this optimization, we would be able to reduce some redundant sign or
67   // zero extension instruction, and eventually more machine CSE opportunities
68   // can be exposed.
69   ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
70   unsigned NumOfSigned = 0, NumOfUnsigned = 0;
71   for (const User *U : V->users()) {
72     if (const auto *CI = dyn_cast<CmpInst>(U)) {
73       NumOfSigned += CI->isSigned();
74       NumOfUnsigned += CI->isUnsigned();
75     }
76   }
77   if (NumOfSigned > NumOfUnsigned)
78     ExtendKind = ISD::SIGN_EXTEND;
79
80   return ExtendKind;
81 }
82
83 void FunctionLoweringInfo::set(const Function &fn, MachineFunction &mf,
84                                SelectionDAG *DAG) {
85   Fn = &fn;
86   MF = &mf;
87   TLI = MF->getSubtarget().getTargetLowering();
88   RegInfo = &MF->getRegInfo();
89   MachineModuleInfo &MMI = MF->getMMI();
90
91   // Check whether the function can return without sret-demotion.
92   SmallVector<ISD::OutputArg, 4> Outs;
93   GetReturnInfo(Fn->getReturnType(), Fn->getAttributes(), Outs, *TLI,
94                 mf.getDataLayout());
95   CanLowerReturn = TLI->CanLowerReturn(Fn->getCallingConv(), *MF,
96                                        Fn->isVarArg(), Outs, Fn->getContext());
97
98   // Initialize the mapping of values to registers.  This is only set up for
99   // instruction values that are used outside of the block that defines
100   // them.
101   Function::const_iterator BB = Fn->begin(), EB = Fn->end();
102   for (; BB != EB; ++BB)
103     for (BasicBlock::const_iterator I = BB->begin(), E = BB->end();
104          I != E; ++I) {
105       if (const AllocaInst *AI = dyn_cast<AllocaInst>(I)) {
106         // Static allocas can be folded into the initial stack frame adjustment.
107         if (AI->isStaticAlloca()) {
108           const ConstantInt *CUI = cast<ConstantInt>(AI->getArraySize());
109           Type *Ty = AI->getAllocatedType();
110           uint64_t TySize = MF->getDataLayout().getTypeAllocSize(Ty);
111           unsigned Align =
112               std::max((unsigned)MF->getDataLayout().getPrefTypeAlignment(Ty),
113                        AI->getAlignment());
114
115           TySize *= CUI->getZExtValue();   // Get total allocated size.
116           if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
117
118           StaticAllocaMap[AI] =
119             MF->getFrameInfo()->CreateStackObject(TySize, Align, false, AI);
120
121         } else {
122           unsigned Align =
123               std::max((unsigned)MF->getDataLayout().getPrefTypeAlignment(
124                            AI->getAllocatedType()),
125                        AI->getAlignment());
126           unsigned StackAlign =
127               MF->getSubtarget().getFrameLowering()->getStackAlignment();
128           if (Align <= StackAlign)
129             Align = 0;
130           // Inform the Frame Information that we have variable-sized objects.
131           MF->getFrameInfo()->CreateVariableSizedObject(Align ? Align : 1, AI);
132         }
133       }
134
135       // Look for inline asm that clobbers the SP register.
136       if (isa<CallInst>(I) || isa<InvokeInst>(I)) {
137         ImmutableCallSite CS(I);
138         if (isa<InlineAsm>(CS.getCalledValue())) {
139           unsigned SP = TLI->getStackPointerRegisterToSaveRestore();
140           const TargetRegisterInfo *TRI = MF->getSubtarget().getRegisterInfo();
141           std::vector<TargetLowering::AsmOperandInfo> Ops =
142               TLI->ParseConstraints(Fn->getParent()->getDataLayout(), TRI, CS);
143           for (size_t I = 0, E = Ops.size(); I != E; ++I) {
144             TargetLowering::AsmOperandInfo &Op = Ops[I];
145             if (Op.Type == InlineAsm::isClobber) {
146               // Clobbers don't have SDValue operands, hence SDValue().
147               TLI->ComputeConstraintToUse(Op, SDValue(), DAG);
148               std::pair<unsigned, const TargetRegisterClass *> PhysReg =
149                   TLI->getRegForInlineAsmConstraint(TRI, Op.ConstraintCode,
150                                                     Op.ConstraintVT);
151               if (PhysReg.first == SP)
152                 MF->getFrameInfo()->setHasOpaqueSPAdjustment(true);
153             }
154           }
155         }
156       }
157
158       // Look for calls to the @llvm.va_start intrinsic. We can omit some
159       // prologue boilerplate for variadic functions that don't examine their
160       // arguments.
161       if (const auto *II = dyn_cast<IntrinsicInst>(I)) {
162         if (II->getIntrinsicID() == Intrinsic::vastart)
163           MF->getFrameInfo()->setHasVAStart(true);
164       }
165
166       // If we have a musttail call in a variadic funciton, we need to ensure we
167       // forward implicit register parameters.
168       if (const auto *CI = dyn_cast<CallInst>(I)) {
169         if (CI->isMustTailCall() && Fn->isVarArg())
170           MF->getFrameInfo()->setHasMustTailInVarArgFunc(true);
171       }
172
173       // Mark values used outside their block as exported, by allocating
174       // a virtual register for them.
175       if (isUsedOutsideOfDefiningBlock(I))
176         if (!isa<AllocaInst>(I) ||
177             !StaticAllocaMap.count(cast<AllocaInst>(I)))
178           InitializeRegForValue(I);
179
180       // Collect llvm.dbg.declare information. This is done now instead of
181       // during the initial isel pass through the IR so that it is done
182       // in a predictable order.
183       if (const DbgDeclareInst *DI = dyn_cast<DbgDeclareInst>(I)) {
184         assert(DI->getVariable() && "Missing variable");
185         assert(DI->getDebugLoc() && "Missing location");
186         if (MMI.hasDebugInfo()) {
187           // Don't handle byval struct arguments or VLAs, for example.
188           // Non-byval arguments are handled here (they refer to the stack
189           // temporary alloca at this point).
190           const Value *Address = DI->getAddress();
191           if (Address) {
192             if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
193               Address = BCI->getOperand(0);
194             if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
195               DenseMap<const AllocaInst *, int>::iterator SI =
196                 StaticAllocaMap.find(AI);
197               if (SI != StaticAllocaMap.end()) { // Check for VLAs.
198                 int FI = SI->second;
199                 MMI.setVariableDbgInfo(DI->getVariable(), DI->getExpression(),
200                                        FI, DI->getDebugLoc());
201               }
202             }
203           }
204         }
205       }
206
207       // Decide the preferred extend type for a value.
208       PreferredExtendType[I] = getPreferredExtendForValue(I);
209     }
210
211   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
212   // also creates the initial PHI MachineInstrs, though none of the input
213   // operands are populated.
214   for (BB = Fn->begin(); BB != EB; ++BB) {
215     MachineBasicBlock *MBB = mf.CreateMachineBasicBlock(BB);
216     MBBMap[BB] = MBB;
217     MF->push_back(MBB);
218
219     // Transfer the address-taken flag. This is necessary because there could
220     // be multiple MachineBasicBlocks corresponding to one BasicBlock, and only
221     // the first one should be marked.
222     if (BB->hasAddressTaken())
223       MBB->setHasAddressTaken();
224
225     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
226     // appropriate.
227     for (BasicBlock::const_iterator I = BB->begin();
228          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
229       if (PN->use_empty()) continue;
230
231       // Skip empty types
232       if (PN->getType()->isEmptyTy())
233         continue;
234
235       DebugLoc DL = PN->getDebugLoc();
236       unsigned PHIReg = ValueMap[PN];
237       assert(PHIReg && "PHI node does not have an assigned virtual register!");
238
239       SmallVector<EVT, 4> ValueVTs;
240       ComputeValueVTs(*TLI, MF->getDataLayout(), PN->getType(), ValueVTs);
241       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
242         EVT VT = ValueVTs[vti];
243         unsigned NumRegisters = TLI->getNumRegisters(Fn->getContext(), VT);
244         const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
245         for (unsigned i = 0; i != NumRegisters; ++i)
246           BuildMI(MBB, DL, TII->get(TargetOpcode::PHI), PHIReg + i);
247         PHIReg += NumRegisters;
248       }
249     }
250   }
251
252   // Mark landing pad blocks.
253   SmallVector<const LandingPadInst *, 4> LPads;
254   for (BB = Fn->begin(); BB != EB; ++BB) {
255     if (BB->isEHPad())
256       MBBMap[BB]->setIsEHPad();
257     const Instruction *FNP = BB->getFirstNonPHI();
258     if (const auto *LPI = dyn_cast<LandingPadInst>(FNP))
259       LPads.push_back(LPI);
260   }
261
262   // If this is an MSVC EH personality, we need to do a bit more work.
263   if (!Fn->hasPersonalityFn())
264     return;
265   EHPersonality Personality = classifyEHPersonality(Fn->getPersonalityFn());
266   if (!isMSVCEHPersonality(Personality))
267     return;
268
269   if (Personality == EHPersonality::MSVC_Win64SEH ||
270       Personality == EHPersonality::MSVC_X86SEH) {
271     addSEHHandlersForLPads(LPads);
272   }
273
274   WinEHFuncInfo &EHInfo = MMI.getWinEHFuncInfo(&fn);
275   if (Personality == EHPersonality::MSVC_CXX) {
276     // Calculate state numbers and then map from funclet BBs to MBBs.
277     const Function *WinEHParentFn = MMI.getWinEHParent(&fn);
278     calculateWinCXXEHStateNumbers(WinEHParentFn, EHInfo);
279     for (WinEHTryBlockMapEntry &TBME : EHInfo.TryBlockMap)
280       for (WinEHHandlerType &H : TBME.HandlerArray)
281         if (const auto *BB = dyn_cast<BasicBlock>(H.Handler))
282           H.HandlerMBB = MBBMap[BB];
283   }
284
285   // Copy the state numbers to LandingPadInfo for the current function, which
286   // could be a handler or the parent. This should happen for 32-bit SEH and
287   // C++ EH.
288   if (Personality == EHPersonality::MSVC_CXX ||
289       Personality == EHPersonality::MSVC_X86SEH) {
290     for (const LandingPadInst *LP : LPads) {
291       MachineBasicBlock *LPadMBB = MBBMap[LP->getParent()];
292       MMI.addWinEHState(LPadMBB, EHInfo.EHPadStateMap[LP]);
293     }
294   }
295 }
296
297 void FunctionLoweringInfo::addSEHHandlersForLPads(
298     ArrayRef<const LandingPadInst *> LPads) {
299   MachineModuleInfo &MMI = MF->getMMI();
300
301   // Iterate over all landing pads with llvm.eh.actions calls.
302   for (const LandingPadInst *LP : LPads) {
303     const IntrinsicInst *ActionsCall =
304         dyn_cast<IntrinsicInst>(LP->getNextNode());
305     if (!ActionsCall ||
306         ActionsCall->getIntrinsicID() != Intrinsic::eh_actions)
307       continue;
308
309     // Parse the llvm.eh.actions call we found.
310     MachineBasicBlock *LPadMBB = MBBMap[LP->getParent()];
311     SmallVector<std::unique_ptr<ActionHandler>, 4> Actions;
312     parseEHActions(ActionsCall, Actions);
313
314     // Iterate EH actions from most to least precedence, which means
315     // iterating in reverse.
316     for (auto I = Actions.rbegin(), E = Actions.rend(); I != E; ++I) {
317       ActionHandler *Action = I->get();
318       if (auto *CH = dyn_cast<CatchHandler>(Action)) {
319         const auto *Filter =
320             dyn_cast<Function>(CH->getSelector()->stripPointerCasts());
321         assert((Filter || CH->getSelector()->isNullValue()) &&
322                "expected function or catch-all");
323         const auto *RecoverBA =
324             cast<BlockAddress>(CH->getHandlerBlockOrFunc());
325         MMI.addSEHCatchHandler(LPadMBB, Filter, RecoverBA);
326       } else {
327         assert(isa<CleanupHandler>(Action));
328         const auto *Fini = cast<Function>(Action->getHandlerBlockOrFunc());
329         MMI.addSEHCleanupHandler(LPadMBB, Fini);
330       }
331     }
332   }
333 }
334
335 /// clear - Clear out all the function-specific state. This returns this
336 /// FunctionLoweringInfo to an empty state, ready to be used for a
337 /// different function.
338 void FunctionLoweringInfo::clear() {
339   assert(CatchInfoFound.size() == CatchInfoLost.size() &&
340          "Not all catch info was assigned to a landing pad!");
341
342   MBBMap.clear();
343   ValueMap.clear();
344   StaticAllocaMap.clear();
345 #ifndef NDEBUG
346   CatchInfoLost.clear();
347   CatchInfoFound.clear();
348 #endif
349   LiveOutRegInfo.clear();
350   VisitedBBs.clear();
351   ArgDbgValues.clear();
352   ByValArgFrameIndexMap.clear();
353   RegFixups.clear();
354   StatepointStackSlots.clear();
355   StatepointRelocatedValues.clear();
356   PreferredExtendType.clear();
357 }
358
359 /// CreateReg - Allocate a single virtual register for the given type.
360 unsigned FunctionLoweringInfo::CreateReg(MVT VT) {
361   return RegInfo->createVirtualRegister(
362       MF->getSubtarget().getTargetLowering()->getRegClassFor(VT));
363 }
364
365 /// CreateRegs - Allocate the appropriate number of virtual registers of
366 /// the correctly promoted or expanded types.  Assign these registers
367 /// consecutive vreg numbers and return the first assigned number.
368 ///
369 /// In the case that the given value has struct or array type, this function
370 /// will assign registers for each member or element.
371 ///
372 unsigned FunctionLoweringInfo::CreateRegs(Type *Ty) {
373   const TargetLowering *TLI = MF->getSubtarget().getTargetLowering();
374
375   SmallVector<EVT, 4> ValueVTs;
376   ComputeValueVTs(*TLI, MF->getDataLayout(), Ty, ValueVTs);
377
378   unsigned FirstReg = 0;
379   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
380     EVT ValueVT = ValueVTs[Value];
381     MVT RegisterVT = TLI->getRegisterType(Ty->getContext(), ValueVT);
382
383     unsigned NumRegs = TLI->getNumRegisters(Ty->getContext(), ValueVT);
384     for (unsigned i = 0; i != NumRegs; ++i) {
385       unsigned R = CreateReg(RegisterVT);
386       if (!FirstReg) FirstReg = R;
387     }
388   }
389   return FirstReg;
390 }
391
392 /// GetLiveOutRegInfo - Gets LiveOutInfo for a register, returning NULL if the
393 /// register is a PHI destination and the PHI's LiveOutInfo is not valid. If
394 /// the register's LiveOutInfo is for a smaller bit width, it is extended to
395 /// the larger bit width by zero extension. The bit width must be no smaller
396 /// than the LiveOutInfo's existing bit width.
397 const FunctionLoweringInfo::LiveOutInfo *
398 FunctionLoweringInfo::GetLiveOutRegInfo(unsigned Reg, unsigned BitWidth) {
399   if (!LiveOutRegInfo.inBounds(Reg))
400     return nullptr;
401
402   LiveOutInfo *LOI = &LiveOutRegInfo[Reg];
403   if (!LOI->IsValid)
404     return nullptr;
405
406   if (BitWidth > LOI->KnownZero.getBitWidth()) {
407     LOI->NumSignBits = 1;
408     LOI->KnownZero = LOI->KnownZero.zextOrTrunc(BitWidth);
409     LOI->KnownOne = LOI->KnownOne.zextOrTrunc(BitWidth);
410   }
411
412   return LOI;
413 }
414
415 /// ComputePHILiveOutRegInfo - Compute LiveOutInfo for a PHI's destination
416 /// register based on the LiveOutInfo of its operands.
417 void FunctionLoweringInfo::ComputePHILiveOutRegInfo(const PHINode *PN) {
418   Type *Ty = PN->getType();
419   if (!Ty->isIntegerTy() || Ty->isVectorTy())
420     return;
421
422   SmallVector<EVT, 1> ValueVTs;
423   ComputeValueVTs(*TLI, MF->getDataLayout(), Ty, ValueVTs);
424   assert(ValueVTs.size() == 1 &&
425          "PHIs with non-vector integer types should have a single VT.");
426   EVT IntVT = ValueVTs[0];
427
428   if (TLI->getNumRegisters(PN->getContext(), IntVT) != 1)
429     return;
430   IntVT = TLI->getTypeToTransformTo(PN->getContext(), IntVT);
431   unsigned BitWidth = IntVT.getSizeInBits();
432
433   unsigned DestReg = ValueMap[PN];
434   if (!TargetRegisterInfo::isVirtualRegister(DestReg))
435     return;
436   LiveOutRegInfo.grow(DestReg);
437   LiveOutInfo &DestLOI = LiveOutRegInfo[DestReg];
438
439   Value *V = PN->getIncomingValue(0);
440   if (isa<UndefValue>(V) || isa<ConstantExpr>(V)) {
441     DestLOI.NumSignBits = 1;
442     APInt Zero(BitWidth, 0);
443     DestLOI.KnownZero = Zero;
444     DestLOI.KnownOne = Zero;
445     return;
446   }
447
448   if (ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
449     APInt Val = CI->getValue().zextOrTrunc(BitWidth);
450     DestLOI.NumSignBits = Val.getNumSignBits();
451     DestLOI.KnownZero = ~Val;
452     DestLOI.KnownOne = Val;
453   } else {
454     assert(ValueMap.count(V) && "V should have been placed in ValueMap when its"
455                                 "CopyToReg node was created.");
456     unsigned SrcReg = ValueMap[V];
457     if (!TargetRegisterInfo::isVirtualRegister(SrcReg)) {
458       DestLOI.IsValid = false;
459       return;
460     }
461     const LiveOutInfo *SrcLOI = GetLiveOutRegInfo(SrcReg, BitWidth);
462     if (!SrcLOI) {
463       DestLOI.IsValid = false;
464       return;
465     }
466     DestLOI = *SrcLOI;
467   }
468
469   assert(DestLOI.KnownZero.getBitWidth() == BitWidth &&
470          DestLOI.KnownOne.getBitWidth() == BitWidth &&
471          "Masks should have the same bit width as the type.");
472
473   for (unsigned i = 1, e = PN->getNumIncomingValues(); i != e; ++i) {
474     Value *V = PN->getIncomingValue(i);
475     if (isa<UndefValue>(V) || isa<ConstantExpr>(V)) {
476       DestLOI.NumSignBits = 1;
477       APInt Zero(BitWidth, 0);
478       DestLOI.KnownZero = Zero;
479       DestLOI.KnownOne = Zero;
480       return;
481     }
482
483     if (ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
484       APInt Val = CI->getValue().zextOrTrunc(BitWidth);
485       DestLOI.NumSignBits = std::min(DestLOI.NumSignBits, Val.getNumSignBits());
486       DestLOI.KnownZero &= ~Val;
487       DestLOI.KnownOne &= Val;
488       continue;
489     }
490
491     assert(ValueMap.count(V) && "V should have been placed in ValueMap when "
492                                 "its CopyToReg node was created.");
493     unsigned SrcReg = ValueMap[V];
494     if (!TargetRegisterInfo::isVirtualRegister(SrcReg)) {
495       DestLOI.IsValid = false;
496       return;
497     }
498     const LiveOutInfo *SrcLOI = GetLiveOutRegInfo(SrcReg, BitWidth);
499     if (!SrcLOI) {
500       DestLOI.IsValid = false;
501       return;
502     }
503     DestLOI.NumSignBits = std::min(DestLOI.NumSignBits, SrcLOI->NumSignBits);
504     DestLOI.KnownZero &= SrcLOI->KnownZero;
505     DestLOI.KnownOne &= SrcLOI->KnownOne;
506   }
507 }
508
509 /// setArgumentFrameIndex - Record frame index for the byval
510 /// argument. This overrides previous frame index entry for this argument,
511 /// if any.
512 void FunctionLoweringInfo::setArgumentFrameIndex(const Argument *A,
513                                                  int FI) {
514   ByValArgFrameIndexMap[A] = FI;
515 }
516
517 /// getArgumentFrameIndex - Get frame index for the byval argument.
518 /// If the argument does not have any assigned frame index then 0 is
519 /// returned.
520 int FunctionLoweringInfo::getArgumentFrameIndex(const Argument *A) {
521   DenseMap<const Argument *, int>::iterator I =
522     ByValArgFrameIndexMap.find(A);
523   if (I != ByValArgFrameIndexMap.end())
524     return I->second;
525   DEBUG(dbgs() << "Argument does not have assigned frame index!\n");
526   return 0;
527 }
528
529 /// ComputeUsesVAFloatArgument - Determine if any floating-point values are
530 /// being passed to this variadic function, and set the MachineModuleInfo's
531 /// usesVAFloatArgument flag if so. This flag is used to emit an undefined
532 /// reference to _fltused on Windows, which will link in MSVCRT's
533 /// floating-point support.
534 void llvm::ComputeUsesVAFloatArgument(const CallInst &I,
535                                       MachineModuleInfo *MMI)
536 {
537   FunctionType *FT = cast<FunctionType>(
538     I.getCalledValue()->getType()->getContainedType(0));
539   if (FT->isVarArg() && !MMI->usesVAFloatArgument()) {
540     for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
541       Type* T = I.getArgOperand(i)->getType();
542       for (auto i : post_order(T)) {
543         if (i->isFloatingPointTy()) {
544           MMI->setUsesVAFloatArgument(true);
545           return;
546         }
547       }
548     }
549   }
550 }
551
552 /// AddLandingPadInfo - Extract the exception handling information from the
553 /// landingpad instruction and add them to the specified machine module info.
554 void llvm::AddLandingPadInfo(const LandingPadInst &I, MachineModuleInfo &MMI,
555                              MachineBasicBlock *MBB) {
556   MMI.addPersonality(
557       MBB,
558       cast<Function>(
559           I.getParent()->getParent()->getPersonalityFn()->stripPointerCasts()));
560
561   if (I.isCleanup())
562     MMI.addCleanup(MBB);
563
564   // FIXME: New EH - Add the clauses in reverse order. This isn't 100% correct,
565   //        but we need to do it this way because of how the DWARF EH emitter
566   //        processes the clauses.
567   for (unsigned i = I.getNumClauses(); i != 0; --i) {
568     Value *Val = I.getClause(i - 1);
569     if (I.isCatch(i - 1)) {
570       MMI.addCatchTypeInfo(MBB,
571                            dyn_cast<GlobalValue>(Val->stripPointerCasts()));
572     } else {
573       // Add filters in a list.
574       Constant *CVal = cast<Constant>(Val);
575       SmallVector<const GlobalValue*, 4> FilterList;
576       for (User::op_iterator
577              II = CVal->op_begin(), IE = CVal->op_end(); II != IE; ++II)
578         FilterList.push_back(cast<GlobalValue>((*II)->stripPointerCasts()));
579
580       MMI.addFilterTypeInfo(MBB, FilterList);
581     }
582   }
583 }